--- /srv/rebuilderd/tmp/rebuilderdI8zTRC/inputs/black_25.1.0-3_armel.deb +++ /srv/rebuilderd/tmp/rebuilderdI8zTRC/out/black_25.1.0-3_armel.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2025-05-27 13:45:03.000000 debian-binary │ --rw-r--r-- 0 0 0 3620 2025-05-27 13:45:03.000000 control.tar.xz │ --rw-r--r-- 0 0 0 1262412 2025-05-27 13:45:03.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 3612 2025-05-27 13:45:03.000000 control.tar.xz │ +-rw-r--r-- 0 0 0 1262260 2025-05-27 13:45:03.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/lib/python3/dist-packages/_black_version.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: eaf86a78c8b24194dcfe2437b15afc35d53aaa82 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 27a557c66fa949aa5b69c20ded25b4242594ed6b │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 66383661 37386338 62323431 39346463 f86a78c8b24194dc │ │ │ │ - 0x00000010 66653234 33376231 35616663 33356435 fe2437b15afc35d5 │ │ │ │ - 0x00000020 33616161 38322e64 65627567 00000000 3aaa82.debug.... │ │ │ │ - 0x00000030 1e35e67c .5.| │ │ │ │ + 0x00000000 61353537 63363666 61393439 61613562 a557c66fa949aa5b │ │ │ │ + 0x00000010 36396332 30646564 32356234 32343235 69c20ded25b42425 │ │ │ │ + 0x00000020 39346564 36622e64 65627567 00000000 94ed6b.debug.... │ │ │ │ + 0x00000030 a051e515 .Q.. │ │ ├── ./usr/lib/python3/dist-packages/black/__init__.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: ea633b9ffdaa1a79022b95de397bacc568c571da │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 2ab633f22c633ce609e6b5b8914ec986188c15e1 │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 36333362 39666664 61613161 37393032 633b9ffdaa1a7902 │ │ │ │ - 0x00000010 32623935 64653339 37626163 63353638 2b95de397bacc568 │ │ │ │ - 0x00000020 63353731 64612e64 65627567 00000000 c571da.debug.... │ │ │ │ - 0x00000030 6238651b b8e. │ │ │ │ + 0x00000000 62363333 66323263 36333363 65363039 b633f22c633ce609 │ │ │ │ + 0x00000010 65366235 62383931 34656339 38363138 e6b5b8914ec98618 │ │ │ │ + 0x00000020 38633135 65312e64 65627567 00000000 8c15e1.debug.... │ │ │ │ + 0x00000030 f9989f73 ...s │ │ ├── ./usr/lib/python3/dist-packages/black/_width_table.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: fc501b2fb8999608a5875f8b929c1f4571ebec98 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 3452bfc518fced89e8281415ce17b2ef5a27d091 │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 35303162 32666238 39393936 30386135 501b2fb8999608a5 │ │ │ │ - 0x00000010 38373566 38623932 39633166 34353731 875f8b929c1f4571 │ │ │ │ - 0x00000020 65626563 39382e64 65627567 00000000 ebec98.debug.... │ │ │ │ - 0x00000030 c6faed99 .... │ │ │ │ + 0x00000000 35326266 63353138 66636564 38396538 52bfc518fced89e8 │ │ │ │ + 0x00000010 32383134 31356365 31376232 65663561 281415ce17b2ef5a │ │ │ │ + 0x00000020 32376430 39312e64 65627567 00000000 27d091.debug.... │ │ │ │ + 0x00000030 b825c709 .%.. │ │ ├── ./usr/lib/python3/dist-packages/black/brackets.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 8f41c0f2e3a4d8bf22d5fbcfdeaaef9d195fad8e │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: a5ce970053dd4ce0733873bdc755e31dfc5d0ff7 │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 34316330 66326533 61346438 62663232 41c0f2e3a4d8bf22 │ │ │ │ - 0x00000010 64356662 63666465 61616566 39643139 d5fbcfdeaaef9d19 │ │ │ │ - 0x00000020 35666164 38652e64 65627567 00000000 5fad8e.debug.... │ │ │ │ - 0x00000030 1526784c .&xL │ │ │ │ + 0x00000000 63653937 30303533 64643463 65303733 ce970053dd4ce073 │ │ │ │ + 0x00000010 33383733 62646337 35356533 31646663 3873bdc755e31dfc │ │ │ │ + 0x00000020 35643066 66372e64 65627567 00000000 5d0ff7.debug.... │ │ │ │ + 0x00000030 8d6d80d8 .m.. │ │ ├── ./usr/lib/python3/dist-packages/black/cache.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 25bc6e3374e719c8e6deeaab3507f454b743363c │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 01e93fc093bdca9f44c5483b882454a09f498478 │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 62633665 33333734 65373139 63386536 bc6e3374e719c8e6 │ │ │ │ - 0x00000010 64656561 61623335 30376634 35346237 deeaab3507f454b7 │ │ │ │ - 0x00000020 34333336 33632e64 65627567 00000000 43363c.debug.... │ │ │ │ - 0x00000030 e5901663 ...c │ │ │ │ + 0x00000000 65393366 63303933 62646361 39663434 e93fc093bdca9f44 │ │ │ │ + 0x00000010 63353438 33623838 32343534 61303966 c5483b882454a09f │ │ │ │ + 0x00000020 34393834 37382e64 65627567 00000000 498478.debug.... │ │ │ │ + 0x00000030 954c9346 .L.F │ │ ├── ./usr/lib/python3/dist-packages/black/comments.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: de1ecd234766a2b05752232ad0bb1e95ef401ac5 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 11d070c7ebb15cfbdab663dddcd678bf16c768f1 │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 31656364 32333437 36366132 62303537 1ecd234766a2b057 │ │ │ │ - 0x00000010 35323233 32616430 62623165 39356566 52232ad0bb1e95ef │ │ │ │ - 0x00000020 34303161 63352e64 65627567 00000000 401ac5.debug.... │ │ │ │ - 0x00000030 51dc7c18 Q.|. │ │ │ │ + 0x00000000 64303730 63376562 62313563 66626461 d070c7ebb15cfbda │ │ │ │ + 0x00000010 62363633 64646463 64363738 62663136 b663dddcd678bf16 │ │ │ │ + 0x00000020 63373638 66312e64 65627567 00000000 c768f1.debug.... │ │ │ │ + 0x00000030 3448ba6a 4H.j │ │ ├── ./usr/lib/python3/dist-packages/black/const.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: dcf79123c7418c28b73dbdd2e876f4f621c428b0 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: e4928c9f8b9686ce333a84a7707f87c856ea70e1 │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 66373931 32336337 34313863 32386237 f79123c7418c28b7 │ │ │ │ - 0x00000010 33646264 64326538 37366634 66363231 3dbdd2e876f4f621 │ │ │ │ - 0x00000020 63343238 62302e64 65627567 00000000 c428b0.debug.... │ │ │ │ - 0x00000030 c7d272cc ..r. │ │ │ │ + 0x00000000 39323863 39663862 39363836 63653333 928c9f8b9686ce33 │ │ │ │ + 0x00000010 33613834 61373730 37663837 63383536 3a84a7707f87c856 │ │ │ │ + 0x00000020 65613730 65312e64 65627567 00000000 ea70e1.debug.... │ │ │ │ + 0x00000030 db716111 .qa. │ │ ├── ./usr/lib/python3/dist-packages/black/handle_ipynb_magics.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 6839da1569ef881a3cad9c5c91ea7f16380b2cc1 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: f302017e17d3ff5ed19e4d00eb5ce7c24ab70777 │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 33396461 31353639 65663838 31613363 39da1569ef881a3c │ │ │ │ - 0x00000010 61643963 35633931 65613766 31363338 ad9c5c91ea7f1638 │ │ │ │ - 0x00000020 30623263 63312e64 65627567 00000000 0b2cc1.debug.... │ │ │ │ - 0x00000030 b2bbcea4 .... │ │ │ │ + 0x00000000 30323031 37653137 64336666 35656431 02017e17d3ff5ed1 │ │ │ │ + 0x00000010 39653464 30306562 35636537 63323461 9e4d00eb5ce7c24a │ │ │ │ + 0x00000020 62373037 37372e64 65627567 00000000 b70777.debug.... │ │ │ │ + 0x00000030 b6bed022 ..." │ │ ├── ./usr/lib/python3/dist-packages/black/linegen.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: ccbc04043ae9cf8d26f3c60e8945c7e4c7da682d │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: fe5acf7ad64be01881f02534a1c241de8c7de371 │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 62633034 30343361 65396366 38643236 bc04043ae9cf8d26 │ │ │ │ - 0x00000010 66336336 30653839 34356337 65346337 f3c60e8945c7e4c7 │ │ │ │ - 0x00000020 64613638 32642e64 65627567 00000000 da682d.debug.... │ │ │ │ - 0x00000030 5dff6ea1 ].n. │ │ │ │ + 0x00000000 35616366 37616436 34626530 31383831 5acf7ad64be01881 │ │ │ │ + 0x00000010 66303235 33346131 63323431 64653863 f02534a1c241de8c │ │ │ │ + 0x00000020 37646533 37312e64 65627567 00000000 7de371.debug.... │ │ │ │ + 0x00000030 d91ff3fb .... │ │ ├── ./usr/lib/python3/dist-packages/black/lines.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 911473f33a8b20a6a53df9cd08b3f4ef8f96c85a │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: abe618bbf3392482de6ca1977ceb589248862692 │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 31343733 66333361 38623230 61366135 1473f33a8b20a6a5 │ │ │ │ - 0x00000010 33646639 63643038 62336634 65663866 3df9cd08b3f4ef8f │ │ │ │ - 0x00000020 39366338 35612e64 65627567 00000000 96c85a.debug.... │ │ │ │ - 0x00000030 6c9e12ef l... │ │ │ │ + 0x00000000 65363138 62626633 33393234 38326465 e618bbf3392482de │ │ │ │ + 0x00000010 36636131 39373763 65623538 39323438 6ca1977ceb589248 │ │ │ │ + 0x00000020 38363236 39322e64 65627567 00000000 862692.debug.... │ │ │ │ + 0x00000030 d94ec67d .N.} │ │ ├── ./usr/lib/python3/dist-packages/black/mode.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 432f6b5e0174666ef89293aca1ed672fa91e9880 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: a4379e6a9ed61aeccca2f0dddc760551d02b140b │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 32663662 35653031 37343636 36656638 2f6b5e0174666ef8 │ │ │ │ - 0x00000010 39323933 61636131 65643637 32666139 9293aca1ed672fa9 │ │ │ │ - 0x00000020 31653938 38302e64 65627567 00000000 1e9880.debug.... │ │ │ │ - 0x00000030 8c58ef94 .X.. │ │ │ │ + 0x00000000 33373965 36613965 64363161 65636363 379e6a9ed61aeccc │ │ │ │ + 0x00000010 61326630 64646463 37363035 35316430 a2f0dddc760551d0 │ │ │ │ + 0x00000020 32623134 30622e64 65627567 00000000 2b140b.debug.... │ │ │ │ + 0x00000030 c88564f0 ..d. │ │ ├── ./usr/lib/python3/dist-packages/black/nodes.cpython-313-arm-linux-gnueabi.so │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 00dc4fadf5e6b10ad6b8d62c7b976667cbd1d055 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: f846cc892e5da970cfe46dec372453ac062a83b2 │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 64633466 61646635 65366231 30616436 dc4fadf5e6b10ad6 │ │ │ │ - 0x00000010 62386436 32633762 39373636 36376362 b8d62c7b976667cb │ │ │ │ - 0x00000020 64316430 35352e64 65627567 00000000 d1d055.debug.... │ │ │ │ - 0x00000030 7d831ee1 }... │ │ │ │ + 0x00000000 34366363 38393265 35646139 37306366 46cc892e5da970cf │ │ │ │ + 0x00000010 65343664 65633337 32343533 61633036 e46dec372453ac06 │ │ │ │ + 0x00000020 32613833 62322e64 65627567 00000000 2a83b2.debug.... │ │ │ │ + 0x00000030 6634d3b3 f4.. │ │ ├── ./usr/lib/python3/dist-packages/black/numerics.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 8c4639e9a9657dcfddcc7e80a2c8da3e0e6520ca │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 1bb2e0148c2d8311ba787f4df62102b261d8ccdb │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 34363339 65396139 36353764 63666464 4639e9a9657dcfdd │ │ │ │ - 0x00000010 63633765 38306132 63386461 33653065 cc7e80a2c8da3e0e │ │ │ │ - 0x00000020 36353230 63612e64 65627567 00000000 6520ca.debug.... │ │ │ │ - 0x00000030 e52f8a6a ./.j │ │ │ │ + 0x00000000 62326530 31343863 32643833 31316261 b2e0148c2d8311ba │ │ │ │ + 0x00000010 37383766 34646636 32313032 62323631 787f4df62102b261 │ │ │ │ + 0x00000020 64386363 64622e64 65627567 00000000 d8ccdb.debug.... │ │ │ │ + 0x00000030 15d90e56 ...V │ │ ├── ./usr/lib/python3/dist-packages/black/parsing.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 5031cc6edf459cff2ca5bec4a3a040883e244191 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: ab8b11c85b3869080878b79dce0728c805d48bbd │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 33316363 36656466 34353963 66663263 31cc6edf459cff2c │ │ │ │ - 0x00000010 61356265 63346133 61303430 38383365 a5bec4a3a040883e │ │ │ │ - 0x00000020 32343431 39312e64 65627567 00000000 244191.debug.... │ │ │ │ - 0x00000030 0f9d273b ..'; │ │ │ │ + 0x00000000 38623131 63383562 33383639 30383038 8b11c85b38690808 │ │ │ │ + 0x00000010 37386237 39646365 30373238 63383035 78b79dce0728c805 │ │ │ │ + 0x00000020 64343862 62642e64 65627567 00000000 d48bbd.debug.... │ │ │ │ + 0x00000030 8a2386ee .#.. │ │ ├── ./usr/lib/python3/dist-packages/black/ranges.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 497661b89e0d5edaf5b2dd50d617b816646af045 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 6be9ceb17754d4fb79b4484cc7b2061ba93dd960 │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 37363631 62383965 30643565 64616635 7661b89e0d5edaf5 │ │ │ │ - 0x00000010 62326464 35306436 31376238 31363634 b2dd50d617b81664 │ │ │ │ - 0x00000020 36616630 34352e64 65627567 00000000 6af045.debug.... │ │ │ │ - 0x00000030 b54c1c0d .L.. │ │ │ │ + 0x00000000 65396365 62313737 35346434 66623739 e9ceb17754d4fb79 │ │ │ │ + 0x00000010 62343438 34636337 62323036 31626139 b4484cc7b2061ba9 │ │ │ │ + 0x00000020 33646439 36302e64 65627567 00000000 3dd960.debug.... │ │ │ │ + 0x00000030 99116542 ..eB │ │ ├── ./usr/lib/python3/dist-packages/black/resources/__init__.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: c3710e790dd89164eb6e3d68b2d461ffd326a615 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 906cf3bb316541c7dfa68ddb10dfd47d7a37d247 │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 37313065 37393064 64383931 36346562 710e790dd89164eb │ │ │ │ - 0x00000010 36653364 36386232 64343631 66666433 6e3d68b2d461ffd3 │ │ │ │ - 0x00000020 32366136 31352e64 65627567 00000000 26a615.debug.... │ │ │ │ - 0x00000030 59b9da6a Y..j │ │ │ │ + 0x00000000 36636633 62623331 36353431 63376466 6cf3bb316541c7df │ │ │ │ + 0x00000010 61363864 64623130 64666434 37643761 a68ddb10dfd47d7a │ │ │ │ + 0x00000020 33376432 34372e64 65627567 00000000 37d247.debug.... │ │ │ │ + 0x00000030 6dbbb8ae m... │ │ ├── ./usr/lib/python3/dist-packages/black/rusty.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: eb3c0180dc705c4b8f02fb59d099a9e987ce4f16 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 37e99fcff2a749d88074005175651fc932823d87 │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 33633031 38306463 37303563 34623866 3c0180dc705c4b8f │ │ │ │ - 0x00000010 30326662 35396430 39396139 65393837 02fb59d099a9e987 │ │ │ │ - 0x00000020 63653466 31362e64 65627567 00000000 ce4f16.debug.... │ │ │ │ - 0x00000030 a3ddf06b ...k │ │ │ │ + 0x00000000 65393966 63666632 61373439 64383830 e99fcff2a749d880 │ │ │ │ + 0x00000010 37343030 35313735 36353166 63393332 74005175651fc932 │ │ │ │ + 0x00000020 38323364 38372e64 65627567 00000000 823d87.debug.... │ │ │ │ + 0x00000030 3921569e 9!V. │ │ ├── ./usr/lib/python3/dist-packages/black/schema.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 1a87995e45bb4b53eb2ae44f975b11afb1644e85 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: ad773326c359f0604947c247e0b6412dc156446f │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 38373939 35653435 62623462 35336562 87995e45bb4b53eb │ │ │ │ - 0x00000010 32616534 34663937 35623131 61666231 2ae44f975b11afb1 │ │ │ │ - 0x00000020 36343465 38352e64 65627567 00000000 644e85.debug.... │ │ │ │ - 0x00000030 7e770e6d ~w.m │ │ │ │ + 0x00000000 37373333 32366333 35396630 36303439 773326c359f06049 │ │ │ │ + 0x00000010 34376332 34376530 62363431 32646331 47c247e0b6412dc1 │ │ │ │ + 0x00000020 35363434 36662e64 65627567 00000000 56446f.debug.... │ │ │ │ + 0x00000030 2f7e7441 /~tA │ │ ├── ./usr/lib/python3/dist-packages/black/strings.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 9b9b9e27476abfe7cd97c337b55aebf58977c25e │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 760b024bdcaa260a8a53684a9a5744b1a7563f98 │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 39623965 32373437 36616266 65376364 9b9e27476abfe7cd │ │ │ │ - 0x00000010 39376333 33376235 35616562 66353839 97c337b55aebf589 │ │ │ │ - 0x00000020 37376332 35652e64 65627567 00000000 77c25e.debug.... │ │ │ │ - 0x00000030 04252aa3 .%*. │ │ │ │ + 0x00000000 30623032 34626463 61613236 30613861 0b024bdcaa260a8a │ │ │ │ + 0x00000010 35333638 34613961 35373434 62316137 53684a9a5744b1a7 │ │ │ │ + 0x00000020 35363366 39382e64 65627567 00000000 563f98.debug.... │ │ │ │ + 0x00000030 f7302d36 .0-6 │ │ ├── ./usr/lib/python3/dist-packages/black/trans.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 5f6fc07c0d57e1bb7bbd14277838e44ff9940615 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: e1c3baeed62e5fa56d8b70e209f16cf47633e74a │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 36666330 37633064 35376531 62623762 6fc07c0d57e1bb7b │ │ │ │ - 0x00000010 62643134 32373738 33386534 34666639 bd14277838e44ff9 │ │ │ │ - 0x00000020 39343036 31352e64 65627567 00000000 940615.debug.... │ │ │ │ - 0x00000030 05b89a08 .... │ │ │ │ + 0x00000000 63336261 65656436 32653566 61353664 c3baeed62e5fa56d │ │ │ │ + 0x00000010 38623730 65323039 66313663 66343736 8b70e209f16cf476 │ │ │ │ + 0x00000020 33336537 34612e64 65627567 00000000 33e74a.debug.... │ │ │ │ + 0x00000030 c952af29 .R.) │ │ ├── ./usr/lib/python3/dist-packages/blib2to3/pgen2/conv.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 49ceaaa3a07c7789d94683367670bc9b7658ebc5 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 4ecd3a09a2f9b81d74e571dc4a6715ad77666a7e │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 63656161 61336130 37633737 38396439 ceaaa3a07c7789d9 │ │ │ │ - 0x00000010 34363833 33363736 37306263 39623736 4683367670bc9b76 │ │ │ │ - 0x00000020 35386562 63352e64 65627567 00000000 58ebc5.debug.... │ │ │ │ - 0x00000030 78eab252 x..R │ │ │ │ + 0x00000000 63643361 30396132 66396238 31643734 cd3a09a2f9b81d74 │ │ │ │ + 0x00000010 65353731 64633461 36373135 61643737 e571dc4a6715ad77 │ │ │ │ + 0x00000020 36363661 37652e64 65627567 00000000 666a7e.debug.... │ │ │ │ + 0x00000030 d531ca84 .1.. │ │ ├── ./usr/lib/python3/dist-packages/blib2to3/pgen2/driver.cpython-313-arm-linux-gnueabi.so │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: a5c57cd75050a394d723f01f8066af0afbcbaa4e │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 6e2696ff1c248b543b4cecce58941da13c053719 │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 63353763 64373530 35306133 39346437 c57cd75050a394d7 │ │ │ │ - 0x00000010 32336630 31663830 36366166 30616662 23f01f8066af0afb │ │ │ │ - 0x00000020 63626161 34652e64 65627567 00000000 cbaa4e.debug.... │ │ │ │ - 0x00000030 8f920d6a ...j │ │ │ │ + 0x00000000 32363936 66663163 32343862 35343362 2696ff1c248b543b │ │ │ │ + 0x00000010 34636563 63653538 39343164 61313363 4cecce58941da13c │ │ │ │ + 0x00000020 30353337 31392e64 65627567 00000000 053719.debug.... │ │ │ │ + 0x00000030 41b45a7d A.Z} │ │ ├── ./usr/lib/python3/dist-packages/blib2to3/pgen2/grammar.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 5747bd4fd669574d6a614260339c4578b28d05cf │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 10773a51de3e15620690f38de05939f933db1acf │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1,8 +1,7 @@ │ │ │ │ -iWMjaB`3 │ │ │ │ __gmon_start__ │ │ │ │ _ITM_deregisterTMCloneTable │ │ │ │ _ITM_registerTMCloneTable │ │ │ │ __cxa_finalize │ │ │ │ PyInit_grammar │ │ │ │ PyImport_ImportModule │ │ │ │ PyObject_GetAttrString │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 34376264 34666436 36393537 34643661 47bd4fd669574d6a │ │ │ │ - 0x00000010 36313432 36303333 39633435 37386232 614260339c4578b2 │ │ │ │ - 0x00000020 38643035 63662e64 65627567 00000000 8d05cf.debug.... │ │ │ │ - 0x00000030 c3a7fa20 ... │ │ │ │ + 0x00000000 37373361 35316465 33653135 36323036 773a51de3e156206 │ │ │ │ + 0x00000010 39306633 38646530 35393339 66393333 90f38de05939f933 │ │ │ │ + 0x00000020 64623161 63662e64 65627567 00000000 db1acf.debug.... │ │ │ │ + 0x00000030 8e580ad1 .X.. │ │ ├── ./usr/lib/python3/dist-packages/blib2to3/pgen2/literals.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 7cad371fcd4b01e81ba6c5ca6cd8b9fb1cdacc1d │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: ebdaad8966904cf09e867ba873ce8ae19d666e87 │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 61643337 31666364 34623031 65383162 ad371fcd4b01e81b │ │ │ │ - 0x00000010 61366335 63613663 64386239 66623163 a6c5ca6cd8b9fb1c │ │ │ │ - 0x00000020 64616363 31642e64 65627567 00000000 dacc1d.debug.... │ │ │ │ - 0x00000030 f41ab517 .... │ │ │ │ + 0x00000000 64616164 38393636 39303463 66303965 daad8966904cf09e │ │ │ │ + 0x00000010 38363762 61383733 63653861 65313964 867ba873ce8ae19d │ │ │ │ + 0x00000020 36363665 38372e64 65627567 00000000 666e87.debug.... │ │ │ │ + 0x00000030 9d1799ae .... │ │ ├── ./usr/lib/python3/dist-packages/blib2to3/pgen2/parse.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: ff886979048ab0a8df1432f79ac1c40710660474 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: bb93d92885ea785c013a27e40559d4bc8e062691 │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 38383639 37393034 38616230 61386466 886979048ab0a8df │ │ │ │ - 0x00000010 31343332 66373961 63316334 30373130 1432f79ac1c40710 │ │ │ │ - 0x00000020 36363034 37342e64 65627567 00000000 660474.debug.... │ │ │ │ - 0x00000030 20eb5042 .PB │ │ │ │ + 0x00000000 39336439 32383835 65613738 35633031 93d92885ea785c01 │ │ │ │ + 0x00000010 33613237 65343035 35396434 62633865 3a27e40559d4bc8e │ │ │ │ + 0x00000020 30363236 39312e64 65627567 00000000 062691.debug.... │ │ │ │ + 0x00000030 5a944c87 Z.L. │ │ ├── ./usr/lib/python3/dist-packages/blib2to3/pgen2/pgen.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: cc457890002359545af5f3f8d646a57f9cb48af4 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 696fa6ff17c0faed722f1ece217f9e6551562c70 │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 34353738 39303030 32333539 35343561 457890002359545a │ │ │ │ - 0x00000010 66356633 66386436 34366135 37663963 f5f3f8d646a57f9c │ │ │ │ - 0x00000020 62343861 66342e64 65627567 00000000 b48af4.debug.... │ │ │ │ - 0x00000030 46cece24 F..$ │ │ │ │ + 0x00000000 36666136 66663137 63306661 65643732 6fa6ff17c0faed72 │ │ │ │ + 0x00000010 32663165 63653231 37663965 36353531 2f1ece217f9e6551 │ │ │ │ + 0x00000020 35363263 37302e64 65627567 00000000 562c70.debug.... │ │ │ │ + 0x00000030 a043f422 .C." │ │ ├── ./usr/lib/python3/dist-packages/blib2to3/pgen2/token.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 0f9391bf05167867da524cde41d52db4804c1ad5 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 112117e59c63d88339bdd88844352311bf4b7d23 │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 39333931 62663035 31363738 36376461 9391bf05167867da │ │ │ │ - 0x00000010 35323463 64653431 64353264 62343830 524cde41d52db480 │ │ │ │ - 0x00000020 34633161 64352e64 65627567 00000000 4c1ad5.debug.... │ │ │ │ - 0x00000030 07b5249b ..$. │ │ │ │ + 0x00000000 32313137 65353963 36336438 38333339 2117e59c63d88339 │ │ │ │ + 0x00000010 62646438 38383434 33353233 31316266 bdd88844352311bf │ │ │ │ + 0x00000020 34623764 32332e64 65627567 00000000 4b7d23.debug.... │ │ │ │ + 0x00000030 4d23da7d M#.} │ │ ├── ./usr/lib/python3/dist-packages/blib2to3/pgen2/tokenize.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: d6b4934ae7521bd2cd11f7dbe5f2d1d05e6d25f9 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 3f70737ba8037d2885ffc59e1796372e3a213b7f │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 62343933 34616537 35323162 64326364 b4934ae7521bd2cd │ │ │ │ - 0x00000010 31316637 64626535 66326431 64303565 11f7dbe5f2d1d05e │ │ │ │ - 0x00000020 36643235 66392e64 65627567 00000000 6d25f9.debug.... │ │ │ │ - 0x00000030 58e9278f X.'. │ │ │ │ + 0x00000000 37303733 37626138 30333764 32383835 70737ba8037d2885 │ │ │ │ + 0x00000010 66666335 39653137 39363337 32653361 ffc59e1796372e3a │ │ │ │ + 0x00000020 32313362 37662e64 65627567 00000000 213b7f.debug.... │ │ │ │ + 0x00000030 d3bd417d ..A} │ │ ├── ./usr/lib/python3/dist-packages/blib2to3/pygram.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 3705f46aac62755b782bece55e69ecabaea4914b │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 5c0d28bc1580b2245f69e7ca5a1244f05a1963a2 │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 30356634 36616163 36323735 35623738 05f46aac62755b78 │ │ │ │ - 0x00000010 32626563 65353565 36396563 61626165 2bece55e69ecabae │ │ │ │ - 0x00000020 61343931 34622e64 65627567 00000000 a4914b.debug.... │ │ │ │ - 0x00000030 d8cbf550 ...P │ │ │ │ + 0x00000000 30643238 62633135 38306232 32343566 0d28bc1580b2245f │ │ │ │ + 0x00000010 36396537 63613561 31323434 66303561 69e7ca5a1244f05a │ │ │ │ + 0x00000020 31393633 61322e64 65627567 00000000 1963a2.debug.... │ │ │ │ + 0x00000030 1e79da71 .y.q │ │ ├── ./usr/lib/python3/dist-packages/blib2to3/pytree.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: e313b99fba59b13f8b51675b6e681fadf8d9ae2b │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 9104110cb77537b9356e769f7def4d4c78f65057 │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 31336239 39666261 35396231 33663862 13b99fba59b13f8b │ │ │ │ - 0x00000010 35313637 35623665 36383166 61646638 51675b6e681fadf8 │ │ │ │ - 0x00000020 64396165 32622e64 65627567 00000000 d9ae2b.debug.... │ │ │ │ - 0x00000030 b118a3d9 .... │ │ │ │ + 0x00000000 30343131 30636237 37353337 62393335 04110cb77537b935 │ │ │ │ + 0x00000010 36653736 39663764 65663464 34633738 6e769f7def4d4c78 │ │ │ │ + 0x00000020 66363530 35372e64 65627567 00000000 f65057.debug.... │ │ │ │ + 0x00000030 f5c4a58b .... │ │ ├── ./usr/lib/python3/dist-packages/fec286f4eda846987175__mypyc.cpython-313-arm-linux-gnueabi.so │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,16 +1,16 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Shared object file) │ │ │ │ Entry point 0x0 │ │ │ │ There are 7 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0x42935c 0x0042935c 0x0042935c 0x00008 0x00008 R 0x4 │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0x429368 0x429368 R E 0x10000 │ │ │ │ + ARM_EXIDX 0x429894 0x00429894 0x00429894 0x00008 0x00008 R 0x4 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0x4298a0 0x4298a0 R E 0x10000 │ │ │ │ LOAD 0x42d6a8 0x0043d6a8 0x0043d6a8 0x28128 0x2ba38 RW 0x10000 │ │ │ │ DYNAMIC 0x42ff18 0x0043ff18 0x0043ff18 0x000e8 0x000e8 RW 0x4 │ │ │ │ NOTE 0x000114 0x00000114 0x00000114 0x00024 0x00024 R 0x4 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0x42d6a8 0x0043d6a8 0x0043d6a8 0x02958 0x02958 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -9,19 +9,19 @@ │ │ │ │ [ 4] .dynstr STRTAB 00012178 012178 022b67 00 A 0 0 1 │ │ │ │ [ 5] .gnu.version VERSYM 00034ce0 034ce0 001a06 02 A 3 0 2 │ │ │ │ [ 6] .gnu.version_r VERNEED 000366e8 0366e8 000040 00 A 4 2 4 │ │ │ │ [ 7] .rel.dyn REL 00036728 036728 018d88 08 A 3 0 4 │ │ │ │ [ 8] .rel.plt REL 0004f4b0 04f4b0 000668 08 AI 3 20 4 │ │ │ │ [ 9] .init PROGBITS 0004fb18 04fb18 00000c 00 AX 0 0 4 │ │ │ │ [10] .plt PROGBITS 0004fb24 04fb24 0009b0 04 AX 0 0 4 │ │ │ │ - [11] .text PROGBITS 000504d4 0504d4 3a4cdc 00 AX 0 0 4 │ │ │ │ - [12] .fini PROGBITS 003f51b0 3f51b0 000008 00 AX 0 0 4 │ │ │ │ - [13] .rodata PROGBITS 003f51b8 3f51b8 0341a4 00 A 0 0 8 │ │ │ │ - [14] .ARM.exidx ARM_EXIDX 0042935c 42935c 000008 00 AL 11 0 4 │ │ │ │ - [15] .eh_frame PROGBITS 00429364 429364 000004 00 A 0 0 4 │ │ │ │ + [11] .text PROGBITS 000504d4 0504d4 3a5210 00 AX 0 0 4 │ │ │ │ + [12] .fini PROGBITS 003f56e4 3f56e4 000008 00 AX 0 0 4 │ │ │ │ + [13] .rodata PROGBITS 003f56f0 3f56f0 0341a4 00 A 0 0 8 │ │ │ │ + [14] .ARM.exidx ARM_EXIDX 00429894 429894 000008 00 AL 11 0 4 │ │ │ │ + [15] .eh_frame PROGBITS 0042989c 42989c 000004 00 A 0 0 4 │ │ │ │ [16] .init_array INIT_ARRAY 0043d6a8 42d6a8 000004 04 WA 0 0 4 │ │ │ │ [17] .fini_array FINI_ARRAY 0043d6ac 42d6ac 000004 04 WA 0 0 4 │ │ │ │ [18] .data.rel.ro PROGBITS 0043d6b0 42d6b0 002868 00 WA 0 0 4 │ │ │ │ [19] .dynamic DYNAMIC 0043ff18 42ff18 0000e8 08 WA 4 0 4 │ │ │ │ [20] .got PROGBITS 00440000 430000 000d68 04 WA 0 0 4 │ │ │ │ [21] .data PROGBITS 00440d68 430d68 024a68 00 WA 0 0 4 │ │ │ │ [22] .bss NOBITS 004657d0 4557d0 003910 00 WA 0 0 4 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -252,3083 +252,3083 @@ │ │ │ │ 248: 00000000 0 NOTYPE GLOBAL DEFAULT UND PyDict_GetItemWithError │ │ │ │ 249: 00000000 0 NOTYPE GLOBAL DEFAULT UND PyUnicode_Substring │ │ │ │ 250: 00000000 0 FUNC GLOBAL DEFAULT UND __assert_fail@GLIBC_2.4 (2) │ │ │ │ 251: 00000000 0 NOTYPE GLOBAL DEFAULT UND PyList_Type │ │ │ │ 252: 00000000 0 NOTYPE GLOBAL DEFAULT UND PyImport_Import │ │ │ │ 253: 00000000 0 NOTYPE GLOBAL DEFAULT UND PyNumber_FloorDivide │ │ │ │ 254: 00000000 0 NOTYPE GLOBAL DEFAULT UND PyDict_Values │ │ │ │ - 255: 00100e68 1732 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___is_class_paren_empty │ │ │ │ - 256: 002a1604 14064 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringMerger____merge_one_string_group │ │ │ │ + 255: 00100e94 1732 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___is_class_paren_empty │ │ │ │ + 256: 002a19a8 14064 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringMerger____merge_one_string_group │ │ │ │ 257: 004668e0 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___generate_matches_gen │ │ │ │ - 258: 00257600 284 FUNC GLOBAL DEFAULT 11 CPyPy_cache___get_cache_file │ │ │ │ - 259: 002f22d0 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_funcdef_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 258: 00257770 284 FUNC GLOBAL DEFAULT 11 CPyPy_cache___get_cache_file │ │ │ │ + 259: 002f2708 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_funcdef_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 260: 000d0810 472 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___BasePattern_____new__ │ │ │ │ - 261: 0039f290 1780 FUNC GLOBAL DEFAULT 11 CPyDef_black___format_cell │ │ │ │ + 261: 0039f7c4 1780 FUNC GLOBAL DEFAULT 11 CPyDef_black___format_cell │ │ │ │ 262: 000f1468 1696 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___DFAState___unifystate │ │ │ │ - 263: 001a2a70 372 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___validate_cell │ │ │ │ + 263: 001a2bdc 372 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___validate_cell │ │ │ │ 264: 000d19e0 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_WildcardPattern_gen_____iter__ │ │ │ │ - 265: 0032a658 1716 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenWrapper_gen___close │ │ │ │ - 266: 002b56a0 276 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParenWrapper____dict_or_lambda_match │ │ │ │ + 265: 0032aa98 1716 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenWrapper_gen___close │ │ │ │ + 266: 002b5a44 276 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParenWrapper____dict_or_lambda_match │ │ │ │ 267: 00466930 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___pre_order_Node_gen │ │ │ │ - 268: 00334920 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_stmt_LineGenerator_gen___throw │ │ │ │ + 268: 00334e50 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_stmt_LineGenerator_gen___throw │ │ │ │ 269: 00466c18 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen____rhs_transform_line_obj │ │ │ │ 270: 00466a14 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___CustomSplit │ │ │ │ - 271: 00207684 344 FUNC GLOBAL DEFAULT 11 CPyTagged_FromFloat │ │ │ │ + 271: 002077f0 344 FUNC GLOBAL DEFAULT 11 CPyTagged_FromFloat │ │ │ │ 272: 000d76f0 528 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___is_fstring_start │ │ │ │ - 273: 002904a0 296 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_with_length_Line_gen___send │ │ │ │ + 273: 00290690 296 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_with_length_Line_gen___send │ │ │ │ 274: 000b83c0 452 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_comments │ │ │ │ - 275: 001dbeb8 3896 FUNC GLOBAL DEFAULT 11 CPyDef_lines___can_be_split │ │ │ │ + 275: 001dc024 3896 FUNC GLOBAL DEFAULT 11 CPyDef_lines___can_be_split │ │ │ │ 276: 000d36a0 180 FUNC GLOBAL DEFAULT 11 CPyDef_driver___TokenProxy │ │ │ │ 277: 00466b84 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___TargetVersion___PY33 │ │ │ │ 278: 00466de8 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_conv___globals │ │ │ │ 279: 004668d0 4 OBJECT GLOBAL DEFAULT 22 CPyType_driver___Driver │ │ │ │ 280: 00466b80 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___TargetVersion___PY34 │ │ │ │ - 281: 00265564 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_test_LineGenerator_gen___close │ │ │ │ - 282: 00225038 2340 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringSplitter____get_illegal_split_indices │ │ │ │ - 283: 00111c04 72 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Leaf_gen___send │ │ │ │ - 284: 0031f22c 292 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringSplitter_gen___throw │ │ │ │ - 285: 001d305c 192 FUNC GLOBAL DEFAULT 11 CPyPy_driver___release_TokenProxy_gen___close │ │ │ │ - 286: 00351628 292 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_nameescape_slices_StringSplitter_gen___throw │ │ │ │ + 281: 002656d4 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_test_LineGenerator_gen___close │ │ │ │ + 282: 002251a8 2340 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringSplitter____get_illegal_split_indices │ │ │ │ + 283: 00111c30 72 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Leaf_gen___send │ │ │ │ + 284: 0031f66c 292 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringSplitter_gen___throw │ │ │ │ + 285: 001d31c8 192 FUNC GLOBAL DEFAULT 11 CPyPy_driver___release_TokenProxy_gen___close │ │ │ │ + 286: 00351b5c 292 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_nameescape_slices_StringSplitter_gen___throw │ │ │ │ 287: 00466b7c 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___TargetVersion___PY35 │ │ │ │ 288: 000e66d4 2876 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___furthest_ancestor_with_last_leaf │ │ │ │ 289: 00466b78 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___TargetVersion___PY36 │ │ │ │ - 290: 002360b8 6860 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringSplitter____get_break_idx │ │ │ │ - 291: 00302c1c 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_delimiter_split_gen___throw │ │ │ │ + 290: 00236228 6860 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringSplitter____get_break_idx │ │ │ │ + 291: 00303058 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_delimiter_split_gen___throw │ │ │ │ 292: 000c1220 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___left_hand_split_gen_____iter__ │ │ │ │ - 293: 0034aac4 16776 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____maybe_split_omitting_optional_parens_gen_____mypyc_generator_helper__ │ │ │ │ + 293: 0034aff8 16776 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____maybe_split_omitting_optional_parens_gen_____mypyc_generator_helper__ │ │ │ │ 294: 000cd504 464 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base_____new__ │ │ │ │ 295: 00466b74 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___TargetVersion___PY37 │ │ │ │ 296: 0005661c 92 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Leaf_gen │ │ │ │ 297: 00058448 408 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___ensure_visible │ │ │ │ 298: 00466b70 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___TargetVersion___PY38 │ │ │ │ - 299: 002e2300 380 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___is_split_before_delimiter │ │ │ │ + 299: 002e2700 380 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___is_split_before_delimiter │ │ │ │ 300: 00466d2c 4 OBJECT GLOBAL DEFAULT 22 CPyType_comments___generate_ignored_nodes_gen │ │ │ │ 301: 00466b6c 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___TargetVersion___PY39 │ │ │ │ 302: 00052a24 92 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_comments_delimiter_split_gen │ │ │ │ 303: 00466920 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___post_order_Leaf_gen │ │ │ │ 304: 00466a58 4 OBJECT GLOBAL DEFAULT 22 CPyType_parsing____stringify_ast_gen │ │ │ │ 305: 00059664 940 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringSplitter_____mypyc_defaults_setup │ │ │ │ - 306: 00290ee8 196 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_with_length_Line_gen___close │ │ │ │ + 306: 002910d8 196 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_with_length_Line_gen___close │ │ │ │ 307: 000a43d4 192 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___addclosure_make_dfa_ParserGenerator_obj_____get__ │ │ │ │ 308: 00070218 132 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_standalone_comment_split_obj_____get__ │ │ │ │ - 309: 002e247c 7520 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___BracketTracker___mark │ │ │ │ + 309: 002e287c 7520 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___BracketTracker___mark │ │ │ │ 310: 00466e8c 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___trans_internal │ │ │ │ 311: 00068088 96 FUNC GLOBAL DEFAULT 11 CPyDef_comments____generate_ignored_nodes_from_fmt_skip_gen_____iter__ │ │ │ │ 312: 0006870c 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_power_LineGenerator_gen_____iter__ │ │ │ │ - 313: 0019152c 5780 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_comments_delimiter_split_gen_____mypyc_generator_helper__ │ │ │ │ - 314: 002d6ef0 228 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___untokenize │ │ │ │ - 315: 00170b20 108 FUNC GLOBAL DEFAULT 11 CPyObject_GetAttr3 │ │ │ │ + 313: 0019169c 5780 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_comments_delimiter_split_gen_____mypyc_generator_helper__ │ │ │ │ + 314: 002d7294 228 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___untokenize │ │ │ │ + 315: 00170cdc 108 FUNC GLOBAL DEFAULT 11 CPyObject_GetAttr3 │ │ │ │ 316: 000cd94c 228 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base____eq │ │ │ │ 317: 000a55d8 116 FUNC GLOBAL DEFAULT 11 CPyFloat_FromTagged │ │ │ │ 318: 00466eac 4 OBJECT GLOBAL DEFAULT 22 CPyModule_importlib___util │ │ │ │ 319: 000b74e8 616 FUNC GLOBAL DEFAULT 11 CPyDef_black___path_empty │ │ │ │ - 320: 0021da3c 172 FUNC GLOBAL DEFAULT 11 CPyDef_pygram___Symbols │ │ │ │ - 321: 003f25e0 1008 FUNC GLOBAL DEFAULT 11 CPyInit_blib2to3___pgen2___pgen │ │ │ │ - 322: 002c3b08 252 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Recorder │ │ │ │ + 320: 0021dbac 172 FUNC GLOBAL DEFAULT 11 CPyDef_pygram___Symbols │ │ │ │ + 321: 003f2b14 1008 FUNC GLOBAL DEFAULT 11 CPyInit_blib2to3___pgen2___pgen │ │ │ │ + 322: 002c3eac 252 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Recorder │ │ │ │ 323: 00067f08 96 FUNC GLOBAL DEFAULT 11 CPyDef_black___get_imports_from_children_get_future_imports_gen_____iter__ │ │ │ │ 324: 000c44b8 592 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___Visitor___visit_default │ │ │ │ - 325: 001d261c 292 FUNC GLOBAL DEFAULT 11 CPyPy_driver___release_TokenProxy_gen___send │ │ │ │ - 326: 001098b8 344 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_import │ │ │ │ + 325: 001d2788 292 FUNC GLOBAL DEFAULT 11 CPyPy_driver___release_TokenProxy_gen___send │ │ │ │ + 326: 001098e4 344 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_import │ │ │ │ 327: 00466d8c 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_black___WriteBack___COLOR_DIFF │ │ │ │ - 328: 00178834 328 FUNC GLOBAL DEFAULT 11 CPyPy_comments____generate_ignored_nodes_from_fmt_skip_gen___throw │ │ │ │ + 328: 001789a4 328 FUNC GLOBAL DEFAULT 11 CPyPy_comments____generate_ignored_nodes_from_fmt_skip_gen___throw │ │ │ │ 329: 000574cc 108 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___read_or_stop_detect_encoding_obj │ │ │ │ 330: 000704d0 136 FUNC GLOBAL DEFAULT 11 CPyDef_strings___replace_normalize_unicode_escape_sequences_obj_____get__ │ │ │ │ 331: 00068894 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_factor_LineGenerator_gen_____iter__ │ │ │ │ - 332: 001744e8 16092 FUNC GLOBAL DEFAULT 11 CPyDef_comments____generate_ignored_nodes_from_fmt_skip_gen_____mypyc_generator_helper__ │ │ │ │ - 333: 00275e30 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_fstring_LineGenerator_gen___send │ │ │ │ - 334: 00305b80 332 FUNC GLOBAL DEFAULT 11 CPyPy_trans___maybe_append_string_operators_do_transform_StringSplitter_obj_____call__ │ │ │ │ + 332: 001746a4 16016 FUNC GLOBAL DEFAULT 11 CPyDef_comments____generate_ignored_nodes_from_fmt_skip_gen_____mypyc_generator_helper__ │ │ │ │ + 333: 00275fa0 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_fstring_LineGenerator_gen___send │ │ │ │ + 334: 00305fc0 332 FUNC GLOBAL DEFAULT 11 CPyPy_trans___maybe_append_string_operators_do_transform_StringSplitter_obj_____call__ │ │ │ │ 335: 00466880 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_tokenize___endprogs │ │ │ │ - 336: 0019b2fc 196 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_with_new_parent_gen___close │ │ │ │ - 337: 003e6b7c 364 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node_____mypyc_setter__prefix │ │ │ │ + 336: 0019b468 196 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_with_new_parent_gen___close │ │ │ │ + 337: 003e70b0 364 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node_____mypyc_setter__prefix │ │ │ │ 338: 000e5f1c 680 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___first_leaf │ │ │ │ - 339: 0026cf38 368 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_stub_body │ │ │ │ - 340: 001a17e8 2364 FUNC GLOBAL DEFAULT 11 CPyDef_comments___make_comment │ │ │ │ + 339: 0026d0a8 368 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_stub_body │ │ │ │ + 340: 001a1954 2364 FUNC GLOBAL DEFAULT 11 CPyDef_comments___make_comment │ │ │ │ 341: 000c12e4 720 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___left_hand_split │ │ │ │ 342: 000c95a4 728 FUNC GLOBAL DEFAULT 11 CPyDef_trans___hug_power_op │ │ │ │ 343: 000ee0a4 444 FUNC GLOBAL DEFAULT 11 CPyPy_driver___Driver_____init__ │ │ │ │ - 344: 0022dc98 488 FUNC GLOBAL DEFAULT 11 CPyPy_comments___normalize_trailing_prefix │ │ │ │ + 344: 0022de08 488 FUNC GLOBAL DEFAULT 11 CPyPy_comments___normalize_trailing_prefix │ │ │ │ 345: 00070374 132 FUNC GLOBAL DEFAULT 11 CPyDef_mode___pretty_TargetVersion_obj_____get__ │ │ │ │ 346: 000d29ac 228 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___NegatedPattern___match_seq │ │ │ │ - 347: 0012afc0 1920 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___preceding_leaf │ │ │ │ - 348: 0011a8a0 7788 FUNC GLOBAL DEFAULT 11 CPyDef_parse___switch_to_Recorder_gen_____mypyc_generator_helper__ │ │ │ │ + 347: 0012afec 1920 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___preceding_leaf │ │ │ │ + 348: 0011a8cc 7788 FUNC GLOBAL DEFAULT 11 CPyDef_parse___switch_to_Recorder_gen_____mypyc_generator_helper__ │ │ │ │ 349: 00466df4 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_pytree___globals │ │ │ │ - 350: 0032a510 328 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringParenWrapper_gen___throw │ │ │ │ + 350: 0032a950 328 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringParenWrapper_gen___throw │ │ │ │ 351: 000c4b04 292 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_empty_rpar │ │ │ │ 352: 00466fd0 4 OBJECT GLOBAL DEFAULT 22 CPyModule__black_version │ │ │ │ 353: 00056134 120 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Base_env │ │ │ │ - 354: 00304e74 1752 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_standalone_comment_split_gen___close │ │ │ │ + 354: 003052b0 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_standalone_comment_split_gen___close │ │ │ │ 355: 000a8750 256 FUNC GLOBAL DEFAULT 11 CPyDict_Build │ │ │ │ 356: 00466dcc 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_grammar___globals │ │ │ │ - 357: 001a2124 272 FUNC GLOBAL DEFAULT 11 CPyPy_comments___make_comment │ │ │ │ - 358: 0025c37c 352 FUNC GLOBAL DEFAULT 11 CPyPy_cache___Cache___is_changed │ │ │ │ + 357: 001a2290 272 FUNC GLOBAL DEFAULT 11 CPyPy_comments___make_comment │ │ │ │ + 358: 0025c4ec 352 FUNC GLOBAL DEFAULT 11 CPyPy_cache___Cache___is_changed │ │ │ │ 359: 00466c40 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_STRING_LineGenerator_gen │ │ │ │ 360: 000f8394 372 FUNC GLOBAL DEFAULT 11 CPyPy_comments___children_contains_fmt_on │ │ │ │ - 361: 00198b70 292 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_default_Visitor_gen___throw │ │ │ │ + 361: 00198ce0 292 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_default_Visitor_gen___throw │ │ │ │ 362: 00466fac 4 OBJECT GLOBAL DEFAULT 22 CPyModule_re │ │ │ │ - 363: 002eeb20 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_dictsetmaker_LineGenerator_gen___send │ │ │ │ - 364: 00208dbc 324 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___get_token │ │ │ │ + 363: 002eef58 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_dictsetmaker_LineGenerator_gen___send │ │ │ │ + 364: 00208f28 324 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___get_token │ │ │ │ 365: 000a4ec4 228 FUNC GLOBAL DEFAULT 11 CPyInt64_Divide │ │ │ │ - 366: 0039ef44 396 FUNC GLOBAL DEFAULT 11 CPyDef_black___check_stability_and_equivalence │ │ │ │ - 367: 001d18dc 228 FUNC GLOBAL DEFAULT 11 CPyPy_driver___ReleaseRange___lock │ │ │ │ + 366: 0039f478 396 FUNC GLOBAL DEFAULT 11 CPyDef_black___check_stability_and_equivalence │ │ │ │ + 367: 001d1a48 228 FUNC GLOBAL DEFAULT 11 CPyPy_driver___ReleaseRange___lock │ │ │ │ 368: 000e25d8 2876 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___CellMagicFinder___visit_Expr │ │ │ │ - 369: 00339f64 168 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___get_leaves_inside_matching_brackets │ │ │ │ + 369: 0033a494 168 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___get_leaves_inside_matching_brackets │ │ │ │ 370: 00053b64 92 FUNC GLOBAL DEFAULT 11 CPyDef_trans___hug_power_op_gen │ │ │ │ 371: 00466be0 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___append_to_line_delimiter_split_env │ │ │ │ 372: 00466a44 4 OBJECT GLOBAL DEFAULT 22 CPyType_ranges___visit_suite__TopLevelStatementsVisitor_env │ │ │ │ - 373: 003447b4 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___left_hand_split_gen___throw │ │ │ │ - 374: 001a5918 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_NUMBER_LineGenerator_gen_____next__ │ │ │ │ - 375: 001dcf4c 6072 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringMerger___do_match │ │ │ │ + 373: 00344ce8 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___left_hand_split_gen___throw │ │ │ │ + 374: 001a5a84 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_NUMBER_LineGenerator_gen_____next__ │ │ │ │ + 375: 001dd0b8 6072 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringMerger___do_match │ │ │ │ 376: 00466f04 4 OBJECT GLOBAL DEFAULT 22 CPyModule_blib2to3___pytree │ │ │ │ 377: 004412c4 4 OBJECT GLOBAL DEFAULT 21 CPyStatic_pytree___blib2to3___pytree___WildcardPattern_____init_____max │ │ │ │ - 378: 0013ed18 368 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_tuple_containing_walrus │ │ │ │ - 379: 003a0e3c 18256 FUNC GLOBAL DEFAULT 11 CPyDef_black___format_file_in_place │ │ │ │ - 380: 0034ef98 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____maybe_split_omitting_optional_parens_gen___throw │ │ │ │ - 381: 000fe224 660 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_standalone_comment_split_obj_____call__ │ │ │ │ + 378: 0013eed4 368 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_tuple_containing_walrus │ │ │ │ + 379: 003a1370 18256 FUNC GLOBAL DEFAULT 11 CPyDef_black___format_file_in_place │ │ │ │ + 380: 0034f4cc 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____maybe_split_omitting_optional_parens_gen___throw │ │ │ │ + 381: 000fe250 660 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_standalone_comment_split_obj_____call__ │ │ │ │ 382: 00466e18 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_strings___globals │ │ │ │ 383: 00466a88 4 OBJECT GLOBAL DEFAULT 22 CPyType_nodes___Visitor │ │ │ │ 384: 00466f74 4 OBJECT GLOBAL DEFAULT 22 CPyModule_mypy_extensions │ │ │ │ 385: 000d4dc4 288 FUNC GLOBAL DEFAULT 11 CPyPy_grammar___Grammar_____init__ │ │ │ │ 386: 000a4494 192 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___read_or_stop_detect_encoding_obj_____get__ │ │ │ │ - 387: 002c1ce0 1092 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Parser___classify │ │ │ │ - 388: 00110fd8 1344 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node____eq │ │ │ │ - 389: 003979d4 404 FUNC GLOBAL DEFAULT 11 CPyPy_driver___Driver___parse_stream │ │ │ │ + 387: 002c2084 1092 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Parser___classify │ │ │ │ + 388: 00111004 1344 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node____eq │ │ │ │ + 389: 00397f08 404 FUNC GLOBAL DEFAULT 11 CPyPy_driver___Driver___parse_stream │ │ │ │ 390: 00051f50 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STRING_LineGenerator_gen │ │ │ │ 391: 00466a8c 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_nodes___ALWAYS_NO_SPACE │ │ │ │ - 392: 0011d378 196 FUNC GLOBAL DEFAULT 11 CPyPy_parse___switch_to_Recorder_gen___close │ │ │ │ + 392: 0011d3a4 196 FUNC GLOBAL DEFAULT 11 CPyPy_parse___switch_to_Recorder_gen___close │ │ │ │ 393: 000d55e8 196 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Recorder___backtrack │ │ │ │ - 394: 0011ca58 292 FUNC GLOBAL DEFAULT 11 CPyDef_parse___switch_to_Recorder_gen___throw │ │ │ │ - 395: 00381bac 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_factor_LineGenerator_gen___close │ │ │ │ + 394: 0011ca84 292 FUNC GLOBAL DEFAULT 11 CPyDef_parse___switch_to_Recorder_gen___throw │ │ │ │ + 395: 003820e0 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_factor_LineGenerator_gen___close │ │ │ │ 396: 00052630 96 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___split_wrapper_dont_increase_indentation_env │ │ │ │ 397: 0005400c 108 FUNC GLOBAL DEFAULT 11 CPyDef_trans___iter_fexpr_spans_env │ │ │ │ - 398: 00264b24 292 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_test_LineGenerator_gen___send │ │ │ │ - 399: 0022a998 2340 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___BasePattern___match │ │ │ │ + 398: 00264c94 292 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_test_LineGenerator_gen___send │ │ │ │ + 399: 0022ab08 2340 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___BasePattern___match │ │ │ │ 400: 000be4d0 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_SEMI_LineGenerator_gen_____iter__ │ │ │ │ - 401: 0021c1b0 792 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___is_valid_line_range │ │ │ │ - 402: 0021dc3c 472 FUNC GLOBAL DEFAULT 11 CPyPy_pygram___Symbols_____init__ │ │ │ │ + 401: 0021c31c 792 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___is_valid_line_range │ │ │ │ + 402: 0021ddac 472 FUNC GLOBAL DEFAULT 11 CPyPy_pygram___Symbols_____init__ │ │ │ │ 403: 00466f80 4 OBJECT GLOBAL DEFAULT 22 CPyModule_typing │ │ │ │ - 404: 0011dc08 196 FUNC GLOBAL DEFAULT 11 CPyPy_parse___backtrack_Recorder_gen_____next__ │ │ │ │ + 404: 0011dc34 196 FUNC GLOBAL DEFAULT 11 CPyPy_parse___backtrack_Recorder_gen_____next__ │ │ │ │ 405: 00052be8 92 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_standalone_comment_split_gen │ │ │ │ 406: 000aa4f0 460 FUNC GLOBAL DEFAULT 11 CPy_CatchError │ │ │ │ - 407: 00102d40 764 FUNC GLOBAL DEFAULT 11 CPyDef_mode___Mode_____contains__ │ │ │ │ - 408: 003687f4 212 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___visit_Visitor_gen_____mypyc_generator_helper__ │ │ │ │ - 409: 00258e10 6196 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___replace_magics │ │ │ │ + 407: 00102d6c 764 FUNC GLOBAL DEFAULT 11 CPyDef_mode___Mode_____contains__ │ │ │ │ + 408: 00368d28 212 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___visit_Visitor_gen_____mypyc_generator_helper__ │ │ │ │ + 409: 00258f80 6196 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___replace_magics │ │ │ │ 410: 00466c80 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_async_stmt_LineGenerator_gen │ │ │ │ 411: 000c024c 344 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_NUMBER │ │ │ │ - 412: 00204528 328 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_ignored_nodes_gen___throw │ │ │ │ - 413: 001361f8 2296 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___container_of │ │ │ │ + 412: 00204694 328 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_ignored_nodes_gen___throw │ │ │ │ + 413: 001361f0 2452 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___container_of │ │ │ │ 414: 00466950 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___NodePattern │ │ │ │ 415: 000cb290 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___iter_fexpr_spans_gen_____iter__ │ │ │ │ 416: 00069700 96 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_fexpr_slices_StringSplitter_gen_____iter__ │ │ │ │ 417: 00069a14 100 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Leaf___prefix │ │ │ │ - 418: 00126a64 400 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___append_comment │ │ │ │ + 418: 00126a90 400 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___append_comment │ │ │ │ 419: 000cf284 252 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node_____mypyc_defaults_setup │ │ │ │ - 420: 00340fe4 468 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___bracket_split_build_line │ │ │ │ - 421: 0034a214 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___right_hand_split_gen___close │ │ │ │ + 420: 00341518 468 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___bracket_split_build_line │ │ │ │ + 421: 0034a748 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___right_hand_split_gen___close │ │ │ │ 422: 000a5134 156 FUNC GLOBAL DEFAULT 11 CPyInt32_Divide │ │ │ │ 423: 000aa9a8 192 FUNC GLOBAL DEFAULT 11 CPyTagged_TrueDivide │ │ │ │ - 424: 0021f49c 4 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern___match__BasePattern_glue │ │ │ │ + 424: 0021f60c 4 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern___match__BasePattern_glue │ │ │ │ 425: 000a9960 288 FUNC GLOBAL DEFAULT 11 CPyDict_GetItemsIter │ │ │ │ 426: 00466a68 4 OBJECT GLOBAL DEFAULT 22 CPyType_parsing_____mypyc_lambda__0_lib2to3_parse_obj │ │ │ │ 427: 000569fc 104 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____recursive_matches_WildcardPattern_env │ │ │ │ - 428: 001838b0 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_paramspec_LineGenerator_gen___send │ │ │ │ + 428: 00183a20 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_paramspec_LineGenerator_gen___send │ │ │ │ 429: 00466f48 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___handle_ipynb_magics │ │ │ │ - 430: 00302ab0 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_delimiter_split_gen___send │ │ │ │ + 430: 00302eec 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_delimiter_split_gen___send │ │ │ │ 431: 000d83cc 784 FUNC GLOBAL DEFAULT 11 CPyDef_black___validate_regex │ │ │ │ - 432: 00209ae8 372 FUNC GLOBAL DEFAULT 11 CPyTagged_Lshift_ │ │ │ │ + 432: 00209c54 372 FUNC GLOBAL DEFAULT 11 CPyTagged_Lshift_ │ │ │ │ 433: 004668ac 4 OBJECT GLOBAL DEFAULT 22 CPyType_parse___backtrack_Recorder_env │ │ │ │ 434: 000fb070 380 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator_____init__ │ │ │ │ - 435: 00165098 18356 FUNC GLOBAL DEFAULT 11 CPyDef_trans_____top_level__ │ │ │ │ + 435: 00165254 18356 FUNC GLOBAL DEFAULT 11 CPyDef_trans_____top_level__ │ │ │ │ 436: 00056d6c 104 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___LeafPattern_____mypyc_defaults_setup │ │ │ │ - 437: 00287a7c 1720 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___prev_siblings_are │ │ │ │ + 437: 00287c6c 1720 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___prev_siblings_are │ │ │ │ 438: 000d25fc 308 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___WildcardPattern____recursive_matches │ │ │ │ 439: 000bd328 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_simple_stmt_LineGenerator_gen_____iter__ │ │ │ │ - 440: 001642d8 536 FUNC GLOBAL DEFAULT 11 CPyDef_schema_____top_level__ │ │ │ │ - 441: 002c3c04 1072 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Recorder_____init__ │ │ │ │ + 440: 00164494 536 FUNC GLOBAL DEFAULT 11 CPyDef_schema_____top_level__ │ │ │ │ + 441: 002c3fa8 1072 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Recorder_____init__ │ │ │ │ 442: 00054538 108 FUNC GLOBAL DEFAULT 11 CPyDef_trans___passes_all_checks__get_break_idx_StringSplitter_obj │ │ │ │ 443: 000682c8 96 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_stmt_LineGenerator_gen_____iter__ │ │ │ │ 444: 000a329c 184 FUNC GLOBAL DEFAULT 11 CPyPy_black___from_configuration_WriteBack_obj_____get__ │ │ │ │ 445: 00053818 92 FUNC GLOBAL DEFAULT 11 CPyDef_strings___normalize_unicode_escape_sequences_env │ │ │ │ 446: 00466d80 4 OBJECT GLOBAL DEFAULT 22 CPyType_black___WriteBack │ │ │ │ - 447: 0015a67c 356 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___put_trailing_semicolon_back │ │ │ │ + 447: 0015a838 356 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___put_trailing_semicolon_back │ │ │ │ 448: 00466a54 4 OBJECT GLOBAL DEFAULT 22 CPyType_ranges____TopLevelStatementsVisitor │ │ │ │ 449: 000c75e8 416 FUNC GLOBAL DEFAULT 11 CPyPy_ranges____TopLevelStatementsVisitor_____init__ │ │ │ │ 450: 00057b9c 208 FUNC GLOBAL DEFAULT 11 CPyDef_comments___ProtoComment │ │ │ │ - 451: 0026c198 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_suite_LineGenerator_gen_____next__ │ │ │ │ + 451: 0026c308 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_suite_LineGenerator_gen_____next__ │ │ │ │ 452: 00466fa0 4 OBJECT GLOBAL DEFAULT 22 CPyModule_traceback │ │ │ │ 453: 00466b94 4 OBJECT GLOBAL DEFAULT 22 CPyType_lines___enumerate_with_length_Line_env │ │ │ │ 454: 000c3c30 196 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_reversed_gen_____iter__ │ │ │ │ 455: 00052110 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_atom_LineGenerator_gen │ │ │ │ 456: 00057464 104 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___detect_encoding_env │ │ │ │ 457: 00466f4c 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___handle_ipynb_magics_internal │ │ │ │ 458: 000bf734 588 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_tname │ │ │ │ - 459: 002bf44c 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_simple_stmt_LineGenerator_gen___throw │ │ │ │ - 460: 004282a8 244 OBJECT GLOBAL DEFAULT 13 CPyLit_FrozenSet │ │ │ │ + 459: 002bf7f0 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_simple_stmt_LineGenerator_gen___throw │ │ │ │ + 460: 004287e0 244 OBJECT GLOBAL DEFAULT 13 CPyLit_FrozenSet │ │ │ │ 461: 000e7330 3768 FUNC GLOBAL DEFAULT 11 CPyDef_parsing___get_grammars │ │ │ │ 462: 00466aa0 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_nodes___IMPLICIT_TUPLE │ │ │ │ - 463: 00233a28 4176 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_fexpr_slices_StringSplitter_gen_____mypyc_generator_helper__ │ │ │ │ + 463: 00233b98 4176 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_fexpr_slices_StringSplitter_gen_____mypyc_generator_helper__ │ │ │ │ 464: 00466bc0 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___append_to_line_standalone_comment_split_env │ │ │ │ 465: 000c590c 104 FUNC GLOBAL DEFAULT 11 CPyDef_parsing___lib2to3_unparse │ │ │ │ 466: 000d706c 256 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___DFAState_____mypyc_defaults_setup │ │ │ │ - 467: 003b0c18 0x33d50 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___generate_tokens_gen_____mypyc_generator_helper__ │ │ │ │ - 468: 002f51f8 5704 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___remove_await_parens │ │ │ │ - 469: 00189d90 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_decorators_LineGenerator_gen_____next__ │ │ │ │ - 470: 00198824 212 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___visit_default_Visitor_gen_____mypyc_generator_helper__ │ │ │ │ - 471: 002cfe90 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STRING_LineGenerator_gen_____next__ │ │ │ │ + 467: 003b114c 0x33d50 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___generate_tokens_gen_____mypyc_generator_helper__ │ │ │ │ + 468: 002f5630 5704 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___remove_await_parens │ │ │ │ + 469: 00189f00 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_decorators_LineGenerator_gen_____next__ │ │ │ │ + 470: 00198994 212 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___visit_default_Visitor_gen_____mypyc_generator_helper__ │ │ │ │ + 471: 002d0234 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STRING_LineGenerator_gen_____next__ │ │ │ │ 472: 000515c8 124 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_dictsetmaker_LineGenerator_env │ │ │ │ 473: 00466dec 4 OBJECT GLOBAL DEFAULT 22 CPyModule_blib2to3___pgen2___conv │ │ │ │ - 474: 001d4c60 952 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___BracketTracker___maybe_increment_lambda_arguments │ │ │ │ + 474: 001d4dcc 952 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___BracketTracker___maybe_increment_lambda_arguments │ │ │ │ 475: 00072d68 180 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base │ │ │ │ - 476: 002b7c34 72 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_gen___send │ │ │ │ + 476: 002b7fd8 72 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_gen___send │ │ │ │ 477: 000afae8 220 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParser │ │ │ │ 478: 000f889c 328 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___unmask_cell │ │ │ │ 479: 00056678 96 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_BasePattern_env │ │ │ │ 480: 00050c9c 124 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_ignored_nodes_env │ │ │ │ - 481: 001988f8 68 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_default_Visitor_gen_____next__ │ │ │ │ - 482: 002965d8 6492 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen_____mypyc_generator_helper__ │ │ │ │ + 481: 00198a68 68 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_default_Visitor_gen_____next__ │ │ │ │ + 482: 00291d50 6492 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen_____mypyc_generator_helper__ │ │ │ │ 483: 00070a44 132 FUNC GLOBAL DEFAULT 11 CPyDef_trans___passes_all_checks__get_break_idx_StringSplitter_obj_____get__ │ │ │ │ - 484: 0022c598 2880 FUNC GLOBAL DEFAULT 11 CPyDef_trans____toggle_fexpr_quotes │ │ │ │ - 485: 00116f4c 68 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_NegatedPattern_gen_____next__ │ │ │ │ - 486: 001aa7dc 432 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___detect_encoding │ │ │ │ - 487: 0038ec5c 34796 FUNC GLOBAL DEFAULT 11 CPyDef_driver___Driver___parse_tokens │ │ │ │ + 484: 0022c708 2880 FUNC GLOBAL DEFAULT 11 CPyDef_trans____toggle_fexpr_quotes │ │ │ │ + 485: 00116f78 68 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_NegatedPattern_gen_____next__ │ │ │ │ + 486: 001aa948 432 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___detect_encoding │ │ │ │ + 487: 0038f190 34796 FUNC GLOBAL DEFAULT 11 CPyDef_driver___Driver___parse_tokens │ │ │ │ 488: 00057dd8 192 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___OffsetAndMagic │ │ │ │ - 489: 00141a54 75484 FUNC GLOBAL DEFAULT 11 CPyDef__width_table_____top_level__ │ │ │ │ - 490: 002af518 8744 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringSplitter___do_splitter_match │ │ │ │ - 491: 00349d74 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___right_hand_split_gen_____next__ │ │ │ │ - 492: 003e5d54 252 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_def │ │ │ │ + 489: 00141c10 75484 FUNC GLOBAL DEFAULT 11 CPyDef__width_table_____top_level__ │ │ │ │ + 490: 002af8bc 8744 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringSplitter___do_splitter_match │ │ │ │ + 491: 0034a2a8 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___right_hand_split_gen_____next__ │ │ │ │ + 492: 003e6288 252 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_def │ │ │ │ 493: 000aa200 332 FUNC GLOBAL DEFAULT 11 CPySequenceTuple_SetItemUnsafe │ │ │ │ - 494: 0021f320 380 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___WildcardPattern___match │ │ │ │ - 495: 0034a0cc 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___right_hand_split_gen___throw │ │ │ │ - 496: 001a0970 68 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Node_gen_____next__ │ │ │ │ + 494: 0021f490 380 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___WildcardPattern___match │ │ │ │ + 495: 0034a600 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___right_hand_split_gen___throw │ │ │ │ + 496: 001a0adc 68 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Node_gen_____next__ │ │ │ │ 497: 00466e6c 4 OBJECT GLOBAL DEFAULT 22 CPyModule_blib2to3 │ │ │ │ - 498: 001bade4 29480 FUNC GLOBAL DEFAULT 11 CPyDef_black_____top_level__ │ │ │ │ + 498: 001baf50 29480 FUNC GLOBAL DEFAULT 11 CPyDef_black_____top_level__ │ │ │ │ 499: 00466d5c 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_brackets___MATH_PRIORITIES │ │ │ │ - 500: 001005e0 440 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line_____bool__ │ │ │ │ + 500: 0010060c 440 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line_____bool__ │ │ │ │ 501: 00466e58 4 OBJECT GLOBAL DEFAULT 22 CPyModule_blib2to3___pgen2___grammar │ │ │ │ - 502: 002f4574 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_tname_LineGenerator_gen_____next__ │ │ │ │ - 503: 00266c00 7808 FUNC GLOBAL DEFAULT 11 CPyDef_lines___EmptyLineTracker____maybe_empty_lines_for_class_or_def │ │ │ │ - 504: 0029ac28 328 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___visit_suite__TopLevelStatementsVisitor_gen___throw │ │ │ │ - 505: 0029a994 72 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_suite__TopLevelStatementsVisitor_gen___send │ │ │ │ + 502: 002f49ac 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_tname_LineGenerator_gen_____next__ │ │ │ │ + 503: 00266d70 7808 FUNC GLOBAL DEFAULT 11 CPyDef_lines___EmptyLineTracker____maybe_empty_lines_for_class_or_def │ │ │ │ + 504: 00296340 328 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___visit_suite__TopLevelStatementsVisitor_gen___throw │ │ │ │ + 505: 002960ac 72 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_suite__TopLevelStatementsVisitor_gen___send │ │ │ │ 506: 00068e64 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_standalone_comment_split_gen_____iter__ │ │ │ │ - 507: 002f23a4 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_funcdef_LineGenerator_gen_____next__ │ │ │ │ - 508: 0035174c 328 FUNC GLOBAL DEFAULT 11 CPyPy_trans____iter_nameescape_slices_StringSplitter_gen___throw │ │ │ │ + 507: 002f27dc 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_funcdef_LineGenerator_gen_____next__ │ │ │ │ + 508: 00351c80 328 FUNC GLOBAL DEFAULT 11 CPyPy_trans____iter_nameescape_slices_StringSplitter_gen___throw │ │ │ │ 509: 00466eb0 4 OBJECT GLOBAL DEFAULT 22 CPyModule_secrets │ │ │ │ - 510: 00107558 340 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_fstring │ │ │ │ + 510: 00107584 340 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_fstring │ │ │ │ 511: 004668f0 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree____recursive_matches_WildcardPattern_gen │ │ │ │ - 512: 00121cf8 7032 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___make_dfa │ │ │ │ + 512: 00121d24 7032 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___make_dfa │ │ │ │ 513: 00466f14 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___ranges │ │ │ │ 514: 00466d0c 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_linegen____BracketSplitComponent___head │ │ │ │ - 515: 00260b0c 272 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Leaf │ │ │ │ - 516: 00100798 260 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line_____bool__ │ │ │ │ + 515: 00260c7c 272 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Leaf │ │ │ │ + 516: 001007c4 260 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line_____bool__ │ │ │ │ 517: 000dfd68 636 FUNC GLOBAL DEFAULT 11 CPyPy_black___get_sources │ │ │ │ - 518: 0033ab50 18552 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___transform_line_gen_____mypyc_generator_helper__ │ │ │ │ - 519: 0022e640 360 FUNC GLOBAL DEFAULT 11 CPyPy_trans___insert_str_child_insert_str_child_factory_obj_____call__ │ │ │ │ - 520: 0038e044 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree____iterative_matches_WildcardPattern_gen_____next__ │ │ │ │ + 518: 0033b080 18556 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___transform_line_gen_____mypyc_generator_helper__ │ │ │ │ + 519: 0022e7b0 360 FUNC GLOBAL DEFAULT 11 CPyPy_trans___insert_str_child_insert_str_child_factory_obj_____call__ │ │ │ │ + 520: 0038e578 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree____iterative_matches_WildcardPattern_gen_____next__ │ │ │ │ 521: 000a3d14 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___maybe_append_string_operators_do_transform_StringSplitter_obj_____get__ │ │ │ │ - 522: 003e8df0 428 FUNC GLOBAL DEFAULT 11 CPyInit_black____width_table │ │ │ │ - 523: 00300008 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_default_LineGenerator_gen___send │ │ │ │ - 524: 001909b0 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen___send │ │ │ │ - 525: 00140244 636 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_walrus_assignment │ │ │ │ + 522: 003e9324 428 FUNC GLOBAL DEFAULT 11 CPyInit_black____width_table │ │ │ │ + 523: 00300444 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_default_LineGenerator_gen___send │ │ │ │ + 524: 00190b20 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen___send │ │ │ │ + 525: 00140400 636 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_walrus_assignment │ │ │ │ 526: 00466908 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree_____mypyc_lambda__0___3_init___3_WildcardPattern_obj │ │ │ │ 527: 000bb258 508 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_stmt │ │ │ │ - 528: 00376594 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___delimiter_split_gen___throw │ │ │ │ + 528: 00376ac8 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___delimiter_split_gen___throw │ │ │ │ 529: 000b9fa8 368 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_default │ │ │ │ 530: 000bec40 344 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_ENDMARKER │ │ │ │ - 531: 00115278 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_BasePattern_gen_____next__ │ │ │ │ + 531: 001152a4 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_BasePattern_gen_____next__ │ │ │ │ 532: 000512d0 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_stmt_LineGenerator_gen │ │ │ │ - 533: 002e54d4 324 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___max_delimiter_priority_in_atom │ │ │ │ + 533: 002e58d4 324 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___max_delimiter_priority_in_atom │ │ │ │ 534: 0043f840 8 OBJECT GLOBAL DEFAULT 18 CPyLit_Bytes │ │ │ │ - 535: 00300130 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_default_LineGenerator_gen___throw │ │ │ │ - 536: 001a64d8 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_NUMBER_LineGenerator_gen___close │ │ │ │ + 535: 0030056c 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_default_LineGenerator_gen___throw │ │ │ │ + 536: 001a6644 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_NUMBER_LineGenerator_gen___close │ │ │ │ 537: 00466960 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___Node │ │ │ │ - 538: 002ebb60 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_atom_LineGenerator_gen___close │ │ │ │ - 539: 00187768 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_async_stmt_LineGenerator_gen___close │ │ │ │ - 540: 00198a00 72 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_default_Visitor_gen___send │ │ │ │ + 538: 002ebf98 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_atom_LineGenerator_gen___close │ │ │ │ + 539: 001878d8 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_async_stmt_LineGenerator_gen___close │ │ │ │ + 540: 00198b70 72 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_default_Visitor_gen___send │ │ │ │ 541: 00466f38 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___lines │ │ │ │ 542: 00466868 4 OBJECT GLOBAL DEFAULT 22 CPyType_tokenize___StopTokenizing │ │ │ │ - 543: 002770cc 256 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___contains_multiline_strings │ │ │ │ + 543: 0027723c 256 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___contains_multiline_strings │ │ │ │ 544: 000c2a78 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___delimiter_split_gen_____iter__ │ │ │ │ - 545: 00354454 11548 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___make_label │ │ │ │ + 545: 00354988 11548 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___make_label │ │ │ │ 546: 00466bc4 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___standalone_comment_split_gen │ │ │ │ 547: 000bd1cc 348 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_suite │ │ │ │ - 548: 0033f3c8 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___transform_line_gen_____mypyc_generator_helper__ │ │ │ │ + 548: 0033f8fc 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___transform_line_gen_____mypyc_generator_helper__ │ │ │ │ 549: 00069460 140 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringMerger_____mypyc_defaults_setup │ │ │ │ 550: 00466e28 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___schema_internal │ │ │ │ 551: 000c9274 348 FUNC GLOBAL DEFAULT 11 CPyDef_strings____cached_compile │ │ │ │ - 552: 00170b8c 844 FUNC GLOBAL DEFAULT 11 CPyDef_black___patched_main │ │ │ │ + 552: 00170d48 844 FUNC GLOBAL DEFAULT 11 CPyDef_black___patched_main │ │ │ │ 553: 000cb51c 272 FUNC GLOBAL DEFAULT 11 CPyPy_trans___iter_fexpr_spans │ │ │ │ - 554: 001b8c18 408 FUNC GLOBAL DEFAULT 11 CPyPy_black___detect_target_versions │ │ │ │ + 554: 001b8d84 408 FUNC GLOBAL DEFAULT 11 CPyPy_black___detect_target_versions │ │ │ │ 555: 000bbbc4 344 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_typevartuple │ │ │ │ 556: 000ed9c4 184 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___NegatedPattern │ │ │ │ 557: 000af158 60 FUNC GLOBAL DEFAULT 11 CPyDef_token___ISNONTERMINAL │ │ │ │ - 558: 0019e850 68 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Node_gen_____next__ │ │ │ │ + 558: 0019e9bc 68 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Node_gen_____next__ │ │ │ │ 559: 00466f7c 4 OBJECT GLOBAL DEFAULT 22 CPyModule_click │ │ │ │ - 560: 002c8360 292 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_WildcardPattern_gen___throw │ │ │ │ - 561: 0017abb8 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_INDENT_LineGenerator_gen_____next__ │ │ │ │ - 562: 001fbaa4 288 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____get_last_non_comment_leaf │ │ │ │ - 563: 000fd4c4 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___split_wrapper_dont_increase_indentation_gen___close │ │ │ │ - 564: 0018ec08 7116 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 560: 002c8704 292 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_WildcardPattern_gen___throw │ │ │ │ + 561: 0017ad28 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_INDENT_LineGenerator_gen_____next__ │ │ │ │ + 562: 001fbc10 288 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____get_last_non_comment_leaf │ │ │ │ + 563: 000fd4f0 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___split_wrapper_dont_increase_indentation_gen___close │ │ │ │ + 564: 0018ed78 7116 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 565: 00466d40 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_comments___FMT_ON │ │ │ │ 566: 00466fb0 4 OBJECT GLOBAL DEFAULT 22 CPyModule_platform │ │ │ │ 567: 00466b3c 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Feature___POS_ONLY_ARGUMENTS │ │ │ │ 568: 000cf62c 1164 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Leaf____eq │ │ │ │ 569: 004669c8 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___do_transform_StringParenStripper_gen │ │ │ │ - 570: 00111a2c 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___leaves_Leaf_gen_____mypyc_generator_helper__ │ │ │ │ + 570: 00111a58 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___leaves_Leaf_gen_____mypyc_generator_helper__ │ │ │ │ 571: 00466a30 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_strings___UNICODE_ESCAPE_RE │ │ │ │ - 572: 00254e8c 1700 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___FStringState___consume_rbrace │ │ │ │ + 572: 00254ffc 1700 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___FStringState___consume_rbrace │ │ │ │ 573: 000e3c9c 368 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____hugging_power_ops_line_to_string │ │ │ │ 574: 0006f470 104 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___NegatedPattern___match │ │ │ │ 575: 000e24c4 276 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics____get_str_args │ │ │ │ - 576: 0023ab58 380 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___dump_dfa │ │ │ │ - 577: 003e65b0 376 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___Visitor___visit_default__Visitor_glue │ │ │ │ - 578: 002aca08 10676 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParenStripper___do_match │ │ │ │ - 579: 001eb7bc 60488 FUNC GLOBAL DEFAULT 11 CPyDef_conv___Converter___parse_graminit_c │ │ │ │ - 580: 003577b0 396 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___make_first │ │ │ │ + 576: 0023acc8 380 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___dump_dfa │ │ │ │ + 577: 003e6ae4 376 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___Visitor___visit_default__Visitor_glue │ │ │ │ + 578: 002acdac 10676 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParenStripper___do_match │ │ │ │ + 579: 001eb928 60488 FUNC GLOBAL DEFAULT 11 CPyDef_conv___Converter___parse_graminit_c │ │ │ │ + 580: 00357ce4 396 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___make_first │ │ │ │ 581: 000d4c30 200 FUNC GLOBAL DEFAULT 11 CPyDef_grammar___Grammar │ │ │ │ - 582: 00128990 940 FUNC GLOBAL DEFAULT 11 CPyDef_trans___CustomSplitMapMixin___pop_custom_splits │ │ │ │ - 583: 0038a46c 1328 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Parser___push │ │ │ │ - 584: 001eb6f8 196 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_gen___close │ │ │ │ - 585: 002760c0 324 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_fstring_LineGenerator_gen___throw │ │ │ │ - 586: 00196cf4 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___standalone_comment_split_gen___close │ │ │ │ + 582: 001289bc 940 FUNC GLOBAL DEFAULT 11 CPyDef_trans___CustomSplitMapMixin___pop_custom_splits │ │ │ │ + 583: 0038a9a0 1328 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Parser___push │ │ │ │ + 584: 001eb864 196 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_gen___close │ │ │ │ + 585: 00276230 324 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_fstring_LineGenerator_gen___throw │ │ │ │ + 586: 00196e64 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___standalone_comment_split_gen___close │ │ │ │ 587: 00466ae8 4 OBJECT GLOBAL DEFAULT 22 CPyType_mode___Feature │ │ │ │ - 588: 00335240 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_stmt_LineGenerator_gen___close │ │ │ │ + 588: 00335770 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_stmt_LineGenerator_gen___close │ │ │ │ 589: 00072788 144 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___transform_line_env │ │ │ │ - 590: 00200d4c 13164 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_ignored_nodes_gen_____mypyc_generator_helper__ │ │ │ │ - 591: 00224f18 288 FUNC GLOBAL DEFAULT 11 CPyPy_strings___char_width │ │ │ │ + 590: 00200eb8 13164 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_ignored_nodes_gen_____mypyc_generator_helper__ │ │ │ │ + 591: 00225088 288 FUNC GLOBAL DEFAULT 11 CPyPy_strings___char_width │ │ │ │ 592: 000d3078 256 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___NegatedPattern_____mypyc_defaults_setup │ │ │ │ 593: 000ba640 584 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_INDENT │ │ │ │ - 594: 003a7328 2032 FUNC GLOBAL DEFAULT 11 CPyDef_black___reformat_code │ │ │ │ - 595: 0020c654 580 FUNC GLOBAL DEFAULT 11 CPyPy_trans___is_simple_operand_hug_power_op_obj_____call__ │ │ │ │ - 596: 00108268 1728 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_function_or_class │ │ │ │ - 597: 00117ba0 6052 FUNC GLOBAL DEFAULT 11 CPyDef_conv___Converter___parse_graminit_h │ │ │ │ + 594: 003a785c 2032 FUNC GLOBAL DEFAULT 11 CPyDef_black___reformat_code │ │ │ │ + 595: 0020c7c0 580 FUNC GLOBAL DEFAULT 11 CPyPy_trans___is_simple_operand_hug_power_op_obj_____call__ │ │ │ │ + 596: 00108294 1728 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_function_or_class │ │ │ │ + 597: 00117bcc 6052 FUNC GLOBAL DEFAULT 11 CPyDef_conv___Converter___parse_graminit_h │ │ │ │ 598: 00054328 92 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_nameescape_slices_StringSplitter_gen │ │ │ │ - 599: 000fca54 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___split_wrapper_dont_increase_indentation_gen___send │ │ │ │ + 599: 000fca80 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___split_wrapper_dont_increase_indentation_gen___send │ │ │ │ 600: 00466f2c 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___nodes_internal │ │ │ │ 601: 00466aa4 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_nodes___ASSIGNMENTS │ │ │ │ - 602: 002b1740 348 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringSplitter___do_splitter_match │ │ │ │ - 603: 00111d70 292 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Leaf_gen___throw │ │ │ │ + 602: 002b1ae4 348 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringSplitter___do_splitter_match │ │ │ │ + 603: 00111d9c 292 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Leaf_gen___throw │ │ │ │ 604: 000a6990 76 FUNC GLOBAL DEFAULT 11 CPyStr_Endswith │ │ │ │ 605: 000a910c 268 FUNC GLOBAL DEFAULT 11 CPyDict_ValuesView │ │ │ │ - 606: 003375dc 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_match_case_LineGenerator_gen_____next__ │ │ │ │ - 607: 000fcde8 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___split_wrapper_dont_increase_indentation_gen___close │ │ │ │ + 606: 00337b0c 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_match_case_LineGenerator_gen_____next__ │ │ │ │ + 607: 000fce14 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___split_wrapper_dont_increase_indentation_gen___close │ │ │ │ 608: 000f2688 300 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___DFAState_____eq__ │ │ │ │ 609: 00466910 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___generate_matches_BasePattern_gen │ │ │ │ - 610: 002cfdbc 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_STRING_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 611: 0018e224 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_ENDMARKER_LineGenerator_gen___throw │ │ │ │ + 610: 002d0160 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_STRING_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 611: 0018e394 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_ENDMARKER_LineGenerator_gen___throw │ │ │ │ 612: 00466f34 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___mode_internal │ │ │ │ 613: 00050fb4 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___line_LineGenerator_gen │ │ │ │ - 614: 0025f6d0 112 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern___optimize__BasePattern_glue │ │ │ │ - 615: 00286510 532 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___parse_item │ │ │ │ - 616: 00155b3c 6212 FUNC GLOBAL DEFAULT 11 CPyDef_cache_____top_level__ │ │ │ │ + 614: 0025f840 112 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern___optimize__BasePattern_glue │ │ │ │ + 615: 00286700 532 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___parse_item │ │ │ │ + 616: 00155cf8 6212 FUNC GLOBAL DEFAULT 11 CPyDef_cache_____top_level__ │ │ │ │ 617: 000c94e0 196 FUNC GLOBAL DEFAULT 11 CPyPy_trans___hug_power_op_gen_____iter__ │ │ │ │ - 618: 0038df2c 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree____iterative_matches_WildcardPattern_gen_____mypyc_generator_helper__ │ │ │ │ - 619: 00113c38 68 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Leaf_gen_____next__ │ │ │ │ + 618: 0038e460 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree____iterative_matches_WildcardPattern_gen_____mypyc_generator_helper__ │ │ │ │ + 619: 00113c64 68 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Leaf_gen_____next__ │ │ │ │ 620: 00466c88 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_simple_stmt_LineGenerator_gen │ │ │ │ 621: 000a4fa8 188 FUNC GLOBAL DEFAULT 11 CPyInt64_Remainder │ │ │ │ 622: 000706dc 136 FUNC GLOBAL DEFAULT 11 CPyDef_trans___make_naked__merge_one_string_group_StringMerger_obj_____get__ │ │ │ │ 623: 000e895c 752 FUNC GLOBAL DEFAULT 11 CPyDef_ranges____contains_standalone_comment │ │ │ │ - 624: 0026c29c 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_suite_LineGenerator_gen___send │ │ │ │ - 625: 002f2740 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_funcdef_LineGenerator_gen___throw │ │ │ │ + 624: 0026c40c 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_suite_LineGenerator_gen___send │ │ │ │ + 625: 002f2b78 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_funcdef_LineGenerator_gen___throw │ │ │ │ 626: 000a633c 1248 FUNC GLOBAL DEFAULT 11 CPyStr_Build │ │ │ │ - 627: 0018eb44 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_ENDMARKER_LineGenerator_gen___close │ │ │ │ - 628: 00368b40 292 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_Visitor_gen___throw │ │ │ │ - 629: 0025561c 7708 FUNC GLOBAL DEFAULT 11 CPyDef_mode___Mode___get_cache_key │ │ │ │ + 627: 0018ecb4 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_ENDMARKER_LineGenerator_gen___close │ │ │ │ + 628: 00369074 292 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_Visitor_gen___throw │ │ │ │ + 629: 0025578c 7708 FUNC GLOBAL DEFAULT 11 CPyDef_mode___Mode___get_cache_key │ │ │ │ 630: 00466b54 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Feature___NUMERIC_UNDERSCORES │ │ │ │ - 631: 00140ce8 268 FUNC GLOBAL DEFAULT 11 CPyPy_numerics___format_float_or_int_string │ │ │ │ - 632: 00300b14 592 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___append │ │ │ │ + 631: 00140ea4 268 FUNC GLOBAL DEFAULT 11 CPyPy_numerics___format_float_or_int_string │ │ │ │ + 632: 00300f50 592 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___append │ │ │ │ 633: 000af08c 172 FUNC GLOBAL DEFAULT 11 CPyTagged_IsLt_ │ │ │ │ - 634: 0042839c 3400 OBJECT GLOBAL DEFAULT 13 CPyLit_Tuple │ │ │ │ - 635: 002ffeb8 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_default_LineGenerator_gen_____next__ │ │ │ │ + 634: 004288d4 3400 OBJECT GLOBAL DEFAULT 13 CPyLit_Tuple │ │ │ │ + 635: 003002f4 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_default_LineGenerator_gen_____next__ │ │ │ │ 636: 000c99e8 356 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringTransformer___do_match │ │ │ │ - 637: 002a1484 384 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringSplitter____maybe_normalize_string_quotes │ │ │ │ + 637: 002a1828 384 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringSplitter____maybe_normalize_string_quotes │ │ │ │ 638: 00052fb4 92 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_reversed_gen │ │ │ │ - 639: 001feca4 68 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_reversed_gen_____next__ │ │ │ │ - 640: 002f9240 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_power_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 639: 001fee10 68 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_reversed_gen_____next__ │ │ │ │ + 640: 002f9678 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_power_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 641: 000e3978 804 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____hugging_power_ops_line_to_string │ │ │ │ - 642: 002eb5a8 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_atom_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 643: 001872c8 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_async_stmt_LineGenerator_gen_____next__ │ │ │ │ - 644: 0025c4dc 748 FUNC GLOBAL DEFAULT 11 CPyDef_cache___Cache___filtered_cached │ │ │ │ + 642: 002eb9e0 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_atom_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 643: 00187438 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_async_stmt_LineGenerator_gen_____next__ │ │ │ │ + 644: 0025c64c 748 FUNC GLOBAL DEFAULT 11 CPyDef_cache___Cache___filtered_cached │ │ │ │ 645: 004668c8 4 OBJECT GLOBAL DEFAULT 22 CPyType_driver___release_TokenProxy_gen │ │ │ │ 646: 000b877c 716 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_ignored_nodes │ │ │ │ - 647: 001800f8 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typeparams_LineGenerator_gen___close │ │ │ │ + 647: 00180268 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typeparams_LineGenerator_gen___close │ │ │ │ 648: 00466f18 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___ranges_internal │ │ │ │ 649: 00466d10 4 OBJECT GLOBAL DEFAULT 22 CPyType_handle_ipynb_magics___MagicFinder │ │ │ │ - 650: 00369460 196 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___visit_Visitor_gen___close │ │ │ │ + 650: 00369994 196 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___visit_Visitor_gen___close │ │ │ │ 651: 004669fc 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___StringParenWrapper │ │ │ │ - 652: 00204fbc 1652 FUNC GLOBAL DEFAULT 11 CPyDef_trans___max_last_string_column_do_transform_StringSplitter_obj_____call__ │ │ │ │ + 652: 00205128 1652 FUNC GLOBAL DEFAULT 11 CPyDef_trans___max_last_string_column_do_transform_StringSplitter_obj_____call__ │ │ │ │ 653: 00466f84 4 OBJECT GLOBAL DEFAULT 22 CPyModule_pathlib │ │ │ │ - 654: 002d59ac 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___generate_trailers_to_omit_gen___close │ │ │ │ + 654: 002d5d50 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___generate_trailers_to_omit_gen___close │ │ │ │ 655: 00069ef0 100 FUNC GLOBAL DEFAULT 11 CPyDef_parse___switch_to_Recorder_gen_____iter__ │ │ │ │ 656: 000b7170 616 FUNC GLOBAL DEFAULT 11 CPyDef_black___re_compile_maybe_verbose │ │ │ │ - 657: 0016aba0 1348 FUNC GLOBAL DEFAULT 11 CPyDef_conv_____top_level__ │ │ │ │ + 657: 0016ad5c 1348 FUNC GLOBAL DEFAULT 11 CPyDef_conv_____top_level__ │ │ │ │ 658: 00466ed0 4 OBJECT GLOBAL DEFAULT 22 CPyModule_tempfile │ │ │ │ 659: 000a60d8 612 FUNC GLOBAL DEFAULT 11 CPyStr_GetItem │ │ │ │ - 660: 0011daf0 212 FUNC GLOBAL DEFAULT 11 CPyPy_parse___backtrack_Recorder_gen_____mypyc_generator_helper__ │ │ │ │ - 661: 00322010 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree____recursive_matches_WildcardPattern_gen_____mypyc_generator_helper__ │ │ │ │ - 662: 001ac1ec 288 FUNC GLOBAL DEFAULT 11 CPyPy_black___get_future_imports │ │ │ │ + 660: 0011db1c 212 FUNC GLOBAL DEFAULT 11 CPyPy_parse___backtrack_Recorder_gen_____mypyc_generator_helper__ │ │ │ │ + 661: 00322450 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree____recursive_matches_WildcardPattern_gen_____mypyc_generator_helper__ │ │ │ │ + 662: 001ac358 288 FUNC GLOBAL DEFAULT 11 CPyPy_black___get_future_imports │ │ │ │ 663: 004669a4 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans____iter_nameescape_slices_StringSplitter_gen │ │ │ │ 664: 000cc244 332 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringSplitter____iter_nameescape_slices │ │ │ │ - 665: 00309610 10228 FUNC GLOBAL DEFAULT 11 CPyDef_trans___hug_power_op_gen_____mypyc_generator_helper__ │ │ │ │ - 666: 003e77bc 476 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___WildcardPattern___match_seq__BasePattern_glue │ │ │ │ - 667: 001e3550 328 FUNC GLOBAL DEFAULT 11 CPyPy_trans___iter_fexpr_spans_gen___throw │ │ │ │ + 665: 00309a50 10228 FUNC GLOBAL DEFAULT 11 CPyDef_trans___hug_power_op_gen_____mypyc_generator_helper__ │ │ │ │ + 666: 003e7cf0 476 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___WildcardPattern___match_seq__BasePattern_glue │ │ │ │ + 667: 001e36bc 328 FUNC GLOBAL DEFAULT 11 CPyPy_trans___iter_fexpr_spans_gen___throw │ │ │ │ 668: 00072558 140 FUNC GLOBAL DEFAULT 11 CPyDef_parse___switch_to_Recorder_env │ │ │ │ 669: 00057c6c 184 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___Replacement │ │ │ │ - 670: 000fe4b8 300 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_standalone_comment_split_obj_____call__ │ │ │ │ + 670: 000fe4e4 300 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_standalone_comment_split_obj_____call__ │ │ │ │ 671: 00466c4c 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_tname_LineGenerator_env │ │ │ │ - 672: 00104874 6276 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_simple_decorator_trailer │ │ │ │ + 672: 001048a0 6276 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_simple_decorator_trailer │ │ │ │ 673: 00051d1c 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen │ │ │ │ - 674: 002b57b4 492 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParser___parse │ │ │ │ - 675: 0010c4a8 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans_____call___3_StringTransformer_gen_____next__ │ │ │ │ - 676: 0020a1f4 372 FUNC GLOBAL DEFAULT 11 CPyTagged_FloorDivide_ │ │ │ │ + 674: 002b5b58 492 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParser___parse │ │ │ │ + 675: 0010c4d4 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans_____call___3_StringTransformer_gen_____next__ │ │ │ │ + 676: 0020a360 372 FUNC GLOBAL DEFAULT 11 CPyTagged_FloorDivide_ │ │ │ │ 677: 00466e0c 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___resources_internal │ │ │ │ - 678: 00314330 1716 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenStripper_gen___close │ │ │ │ - 679: 0019cb00 328 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___leaves_Base_gen___throw │ │ │ │ + 678: 00314770 1716 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenStripper_gen___close │ │ │ │ + 679: 0019cc6c 328 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___leaves_Base_gen___throw │ │ │ │ 680: 000562b0 92 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Node_gen │ │ │ │ 681: 00053300 92 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_default_Visitor_gen │ │ │ │ - 682: 00209784 512 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___replace_cell_magics │ │ │ │ - 683: 002d022c 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_STRING_LineGenerator_gen___throw │ │ │ │ + 682: 002098f0 512 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___replace_cell_magics │ │ │ │ + 683: 002d05d0 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_STRING_LineGenerator_gen___throw │ │ │ │ 684: 000bfadc 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_STRING_LineGenerator_gen_____iter__ │ │ │ │ 685: 000f33b0 2184 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize____combinations │ │ │ │ - 686: 00112bb0 68 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Leaf_gen_____next__ │ │ │ │ - 687: 002263b8 1132 FUNC GLOBAL DEFAULT 11 CPyPy_parse___ParseError_____init__ │ │ │ │ + 686: 00112bdc 68 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Leaf_gen_____next__ │ │ │ │ + 687: 00226528 1132 FUNC GLOBAL DEFAULT 11 CPyPy_parse___ParseError_____init__ │ │ │ │ 688: 00057960 192 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___BracketTracker │ │ │ │ 689: 0046686c 4 OBJECT GLOBAL DEFAULT 22 CPyType_tokenize___TokenError │ │ │ │ 690: 000d7f80 196 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___generate_tokens_gen_____iter__ │ │ │ │ 691: 00466f0c 4 OBJECT GLOBAL DEFAULT 22 CPyModule_blib2to3___pgen2 │ │ │ │ - 692: 003766b8 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___delimiter_split_gen___throw │ │ │ │ - 693: 0020cb80 576 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringTransformer_____init__ │ │ │ │ + 692: 00376bec 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___delimiter_split_gen___throw │ │ │ │ + 693: 0020ccec 576 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringTransformer_____init__ │ │ │ │ 694: 000d5bbc 120 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___NFAState_____init__ │ │ │ │ - 695: 001a2234 2108 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___validate_cell │ │ │ │ - 696: 002b7b2c 68 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_gen_____next__ │ │ │ │ - 697: 003977d0 404 FUNC GLOBAL DEFAULT 11 CPyPy_driver___Driver___parse_stream_raw │ │ │ │ - 698: 001d3e84 1832 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___simplify_dfa │ │ │ │ - 699: 00125e90 3028 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___append_comment │ │ │ │ - 700: 00113fcc 324 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___pre_order_Leaf_gen___throw │ │ │ │ - 701: 001a832c 4404 FUNC GLOBAL DEFAULT 11 CPyDef_black___decode_bytes │ │ │ │ + 695: 001a23a0 2108 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___validate_cell │ │ │ │ + 696: 002b7ed0 68 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_gen_____next__ │ │ │ │ + 697: 00397d04 404 FUNC GLOBAL DEFAULT 11 CPyPy_driver___Driver___parse_stream_raw │ │ │ │ + 698: 001d3ff0 1832 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___simplify_dfa │ │ │ │ + 699: 00125ebc 3028 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___append_comment │ │ │ │ + 700: 00113ff8 324 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___pre_order_Leaf_gen___throw │ │ │ │ + 701: 001a8498 4404 FUNC GLOBAL DEFAULT 11 CPyDef_black___decode_bytes │ │ │ │ 702: 000b922c 988 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___jupyter_dependencies_are_installed │ │ │ │ 703: 00466c08 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___right_hand_split_env │ │ │ │ - 704: 00237b84 480 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringSplitter____get_break_idx │ │ │ │ + 704: 00237cf4 480 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringSplitter____get_break_idx │ │ │ │ 705: 00466f28 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___nodes │ │ │ │ - 706: 002b59a0 408 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParser____next_state │ │ │ │ + 706: 002b5d44 408 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParser____next_state │ │ │ │ 707: 00466ebc 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_handle_ipynb_magics___globals │ │ │ │ - 708: 0036890c 196 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___visit_Visitor_gen_____next__ │ │ │ │ + 708: 00368e40 196 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___visit_Visitor_gen_____next__ │ │ │ │ 709: 000537c0 88 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_suite__TopLevelStatementsVisitor_gen │ │ │ │ - 710: 00298280 292 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen___throw │ │ │ │ - 711: 00170f60 268 FUNC GLOBAL DEFAULT 11 CPyIter_Send │ │ │ │ - 712: 002fffc0 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_default_LineGenerator_gen___send │ │ │ │ - 713: 003e6908 240 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base___prev_sibling │ │ │ │ - 714: 00120b88 1004 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___addfirstsets │ │ │ │ - 715: 002299c4 3496 FUNC GLOBAL DEFAULT 11 CPyDef_lines____can_omit_opening_paren │ │ │ │ + 710: 002939f8 292 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen___throw │ │ │ │ + 711: 0017111c 268 FUNC GLOBAL DEFAULT 11 CPyIter_Send │ │ │ │ + 712: 003003fc 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_default_LineGenerator_gen___send │ │ │ │ + 713: 003e6e3c 240 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base___prev_sibling │ │ │ │ + 714: 00120bb4 1004 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___addfirstsets │ │ │ │ + 715: 00229b34 3496 FUNC GLOBAL DEFAULT 11 CPyDef_lines____can_omit_opening_paren │ │ │ │ 716: 000c2b3c 716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___delimiter_split │ │ │ │ - 717: 001239f8 2868 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___raise_error │ │ │ │ - 718: 001d9e30 4912 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___line_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 719: 002406d8 208 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___NodePattern │ │ │ │ - 720: 0026e770 2088 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___convert │ │ │ │ + 717: 00123a24 2868 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___raise_error │ │ │ │ + 718: 001d9f9c 4912 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___line_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 719: 00240848 208 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___NodePattern │ │ │ │ + 720: 0026e8e0 2088 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___convert │ │ │ │ 721: 00466bac 4 OBJECT GLOBAL DEFAULT 22 CPyType_lines___Line │ │ │ │ 722: 00466a7c 4 OBJECT GLOBAL DEFAULT 22 CPyType_nodes___visit_default_Visitor_env │ │ │ │ 723: 000f059c 596 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Recorder___ilabels │ │ │ │ 724: 00072cbc 172 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringSplitter_env │ │ │ │ 725: 00464ea8 60 OBJECT GLOBAL DEFAULT 21 trans___CannotTransform_members │ │ │ │ - 726: 002d8368 168 FUNC GLOBAL DEFAULT 11 CPyPy_literals___escape │ │ │ │ + 726: 002d870c 168 FUNC GLOBAL DEFAULT 11 CPyPy_literals___escape │ │ │ │ 727: 000ca8f8 252 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringMerger_____mypyc_defaults_setup │ │ │ │ 728: 0007223c 132 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_decorators_LineGenerator_env │ │ │ │ 729: 00466b44 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Feature___ASYNC_KEYWORDS │ │ │ │ 730: 000528d0 92 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_delimiter_split_gen │ │ │ │ - 731: 003eeb94 484 FUNC GLOBAL DEFAULT 11 CPyInit_black___rusty │ │ │ │ - 732: 002ef674 11356 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_funcdef_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 731: 003ef0c8 484 FUNC GLOBAL DEFAULT 11 CPyInit_black___rusty │ │ │ │ + 732: 002efaac 11356 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_funcdef_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 733: 00466850 4 OBJECT GLOBAL DEFAULT 22 CPyType_tokenize___generate_tokens_env │ │ │ │ - 734: 00100518 200 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___clone │ │ │ │ + 734: 00100544 200 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___clone │ │ │ │ 735: 000e1f28 248 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics____is_ipython_magic │ │ │ │ 736: 00466cc4 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_typeparams_LineGenerator_env │ │ │ │ - 737: 0018738c 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_async_stmt_LineGenerator_gen___send │ │ │ │ + 737: 001874fc 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_async_stmt_LineGenerator_gen___send │ │ │ │ 738: 000eb78c 480 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node___insert_child │ │ │ │ 739: 000708e8 132 FUNC GLOBAL DEFAULT 11 CPyDef_trans___more_splits_should_be_made_do_transform_StringSplitter_obj_____get__ │ │ │ │ - 740: 00313e58 68 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenStripper_gen_____next__ │ │ │ │ - 741: 001d4ad0 400 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___BracketTracker___maybe_increment_for_loop_variable │ │ │ │ + 740: 00314298 68 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenStripper_gen_____next__ │ │ │ │ + 741: 001d4c3c 400 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___BracketTracker___maybe_increment_for_loop_variable │ │ │ │ 742: 000a4de4 224 FUNC GLOBAL DEFAULT 11 CPyLong_AsInt64_ │ │ │ │ 743: 000a9328 348 FUNC GLOBAL DEFAULT 11 CPyDict_Keys │ │ │ │ - 744: 002356e4 196 FUNC GLOBAL DEFAULT 11 CPyPy_trans____iter_fexpr_slices_StringSplitter_gen___close │ │ │ │ - 745: 0016be94 252 FUNC GLOBAL DEFAULT 11 CPyPy_grammar___Grammar___report │ │ │ │ - 746: 0039fb2c 3248 FUNC GLOBAL DEFAULT 11 CPyDef_black___format_ipynb_string │ │ │ │ - 747: 002a7588 7620 FUNC GLOBAL DEFAULT 11 CPyDef_lines___can_omit_invisible_parens │ │ │ │ + 744: 00235854 196 FUNC GLOBAL DEFAULT 11 CPyPy_trans____iter_fexpr_slices_StringSplitter_gen___close │ │ │ │ + 745: 0016c050 252 FUNC GLOBAL DEFAULT 11 CPyPy_grammar___Grammar___report │ │ │ │ + 746: 003a0060 3248 FUNC GLOBAL DEFAULT 11 CPyDef_black___format_ipynb_string │ │ │ │ + 747: 002a792c 7620 FUNC GLOBAL DEFAULT 11 CPyDef_lines___can_omit_invisible_parens │ │ │ │ 748: 000bbd1c 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_paramspec_LineGenerator_gen_____iter__ │ │ │ │ 749: 000522c4 104 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____rhs_transform_line_obj │ │ │ │ 750: 00466c70 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_power_LineGenerator_gen │ │ │ │ 751: 000d4844 1004 FUNC GLOBAL DEFAULT 11 CPyDef_grammar___Grammar_____init__ │ │ │ │ 752: 000b8190 68 FUNC GLOBAL DEFAULT 11 CPyPy_black___nullcontext │ │ │ │ 753: 000e34f4 268 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___MagicFinder_____init__ │ │ │ │ - 754: 001db5d0 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___line_LineGenerator_gen___throw │ │ │ │ + 754: 001db73c 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___line_LineGenerator_gen___throw │ │ │ │ 755: 000a3a14 192 FUNC GLOBAL DEFAULT 11 CPyPy_strings___replace_normalize_unicode_escape_sequences_obj_____get__ │ │ │ │ - 756: 0017e9f4 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_DEDENT_LineGenerator_gen___close │ │ │ │ + 756: 0017eb64 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_DEDENT_LineGenerator_gen___close │ │ │ │ 757: 000a9cf8 348 FUNC GLOBAL DEFAULT 11 CPyDict_NextValue │ │ │ │ - 758: 002332d4 1552 FUNC GLOBAL DEFAULT 11 CPyDef_strings___normalize_unicode_escape_sequences │ │ │ │ - 759: 001994b8 196 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___visit_default_Visitor_gen___close │ │ │ │ + 758: 00233444 1552 FUNC GLOBAL DEFAULT 11 CPyDef_strings___normalize_unicode_escape_sequences │ │ │ │ + 759: 00199624 196 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___visit_default_Visitor_gen___close │ │ │ │ 760: 00466e24 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___schema │ │ │ │ - 761: 00349e38 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___right_hand_split_gen___send │ │ │ │ + 761: 0034a36c 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___right_hand_split_gen___send │ │ │ │ 762: 000e9120 3380 FUNC GLOBAL DEFAULT 11 CPyDef_strings___normalize_string_prefix │ │ │ │ 763: 000c7348 672 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___is_valid_line_range │ │ │ │ 764: 00068ec8 96 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___standalone_comment_split_gen_____iter__ │ │ │ │ 765: 00466a38 4 OBJECT GLOBAL DEFAULT 22 CPyType_rusty___Err │ │ │ │ 766: 000cbda4 396 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringSplitter___do_transform │ │ │ │ - 767: 0017b83c 9508 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_DEDENT_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 767: 0017b9ac 9508 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_DEDENT_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 768: 000b7930 1204 FUNC GLOBAL DEFAULT 11 CPyDef_black___validate_metadata │ │ │ │ 769: 000eaed4 252 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base_____ne__ │ │ │ │ 770: 000cb350 460 FUNC GLOBAL DEFAULT 11 CPyDef_trans___iter_fexpr_spans │ │ │ │ - 771: 00181b1c 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_typevartuple_LineGenerator_gen___send │ │ │ │ - 772: 0021c894 760 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___FStringState___leave_fstring │ │ │ │ + 771: 00181c8c 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_typevartuple_LineGenerator_gen___send │ │ │ │ + 772: 0021ca00 760 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___FStringState___leave_fstring │ │ │ │ 773: 00466898 4 OBJECT GLOBAL DEFAULT 22 CPyType_pgen___DFAState │ │ │ │ 774: 00056dd4 112 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___NodePattern_____mypyc_defaults_setup │ │ │ │ - 775: 001a7330 276 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize____get_normal_name │ │ │ │ - 776: 0038e150 296 FUNC GLOBAL DEFAULT 11 CPyPy_pytree____iterative_matches_WildcardPattern_gen___send │ │ │ │ + 775: 001a749c 276 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize____get_normal_name │ │ │ │ + 776: 0038e684 296 FUNC GLOBAL DEFAULT 11 CPyPy_pytree____iterative_matches_WildcardPattern_gen___send │ │ │ │ 777: 000a760c 228 FUNC GLOBAL DEFAULT 11 CPyList_GetItemShortBorrow │ │ │ │ - 778: 001b9f24 2928 FUNC GLOBAL DEFAULT 11 CPyDef_grammar___Grammar___copy │ │ │ │ + 778: 001ba090 2928 FUNC GLOBAL DEFAULT 11 CPyDef_grammar___Grammar___copy │ │ │ │ 779: 000d3cb8 196 FUNC GLOBAL DEFAULT 11 CPyPy_driver___TokenProxy_____iter__ │ │ │ │ 780: 00056eac 104 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___NegatedPattern_____mypyc_defaults_setup │ │ │ │ 781: 00069248 100 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_suite__TopLevelStatementsVisitor_gen_____iter__ │ │ │ │ 782: 004668e4 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___generate_matches_env │ │ │ │ - 783: 0011c8e8 72 FUNC GLOBAL DEFAULT 11 CPyDef_parse___switch_to_Recorder_gen___send │ │ │ │ + 783: 0011c914 72 FUNC GLOBAL DEFAULT 11 CPyDef_parse___switch_to_Recorder_gen___send │ │ │ │ 784: 00068bac 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___left_hand_split_gen_____iter__ │ │ │ │ 785: 00466c50 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_factor_LineGenerator_gen │ │ │ │ 786: 00466e44 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_ranges___globals │ │ │ │ 787: 00072b40 220 FUNC GLOBAL DEFAULT 11 CPyPickle_SetState │ │ │ │ - 788: 00192de4 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_comments_delimiter_split_gen___send │ │ │ │ + 788: 00192f54 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_comments_delimiter_split_gen___send │ │ │ │ 789: 000e8c4c 368 FUNC GLOBAL DEFAULT 11 CPyPy_ranges____contains_standalone_comment │ │ │ │ - 790: 0027cbbc 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____rhs_transform_line_gen_____next__ │ │ │ │ + 790: 0027cd2c 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____rhs_transform_line_gen_____next__ │ │ │ │ 791: 000567b4 104 FUNC GLOBAL DEFAULT 11 CPyDef_pytree_____mypyc_lambda__0___3_init___3_WildcardPattern_obj │ │ │ │ - 792: 001d1460 320 FUNC GLOBAL DEFAULT 11 CPyTagged_Invert_ │ │ │ │ + 792: 001d15cc 320 FUNC GLOBAL DEFAULT 11 CPyTagged_Invert_ │ │ │ │ 793: 000a40d4 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___insert_str_child_insert_str_child_factory_obj_____get__ │ │ │ │ 794: 000be378 344 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_power │ │ │ │ - 795: 00340034 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___transform_line_gen___close │ │ │ │ + 795: 00340568 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___transform_line_gen___close │ │ │ │ 796: 00466934 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___pre_order_Node_env │ │ │ │ 797: 004668a0 4 OBJECT GLOBAL DEFAULT 22 CPyType_pgen___ParserGenerator │ │ │ │ 798: 000cd224 368 FUNC GLOBAL DEFAULT 11 CPyDef_trans___is_valid_index_factory │ │ │ │ 799: 000bc5e4 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_funcdef_LineGenerator_gen_____iter__ │ │ │ │ 800: 00466b50 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Feature___TRAILING_COMMA_IN_CALL │ │ │ │ 801: 00466ac0 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_nodes___MATH_OPERATORS │ │ │ │ 802: 00058364 228 FUNC GLOBAL DEFAULT 11 CPyDef_mode___Mode │ │ │ │ - 803: 003376e4 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_match_case_LineGenerator_gen___send │ │ │ │ - 804: 00376248 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___delimiter_split_gen_____mypyc_generator_helper__ │ │ │ │ + 803: 00337c14 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_match_case_LineGenerator_gen___send │ │ │ │ + 804: 0037677c 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___delimiter_split_gen_____mypyc_generator_helper__ │ │ │ │ 805: 00053010 104 FUNC GLOBAL DEFAULT 11 CPyDef_mode___pretty_TargetVersion_obj │ │ │ │ 806: 00466b08 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Feature___FUTURE_ANNOTATIONS │ │ │ │ - 807: 0022e7a8 4400 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___NodePattern____submatch │ │ │ │ + 807: 0022e918 4400 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___NodePattern____submatch │ │ │ │ 808: 000681a8 96 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_test_LineGenerator_gen_____iter__ │ │ │ │ 809: 00466bf0 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___split_wrapper_dont_increase_indentation_obj │ │ │ │ - 810: 0017ffb0 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_typeparams_LineGenerator_gen___throw │ │ │ │ - 811: 00112f44 324 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___post_order_Leaf_gen___throw │ │ │ │ + 810: 00180120 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_typeparams_LineGenerator_gen___throw │ │ │ │ + 811: 00112f70 324 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___post_order_Leaf_gen___throw │ │ │ │ 812: 00051e00 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_factor_LineGenerator_gen │ │ │ │ 813: 000565a0 100 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Leaf_env │ │ │ │ - 814: 00245d7c 464 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___tokenize │ │ │ │ + 814: 00245eec 464 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___tokenize │ │ │ │ 815: 000c9154 288 FUNC GLOBAL DEFAULT 11 CPyPy_schema___get_schema │ │ │ │ 816: 000a58d0 192 FUNC GLOBAL DEFAULT 11 CPyFloat_Exp │ │ │ │ 817: 00466d30 4 OBJECT GLOBAL DEFAULT 22 CPyType_comments___generate_ignored_nodes_env │ │ │ │ 818: 00051104 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_test_LineGenerator_gen │ │ │ │ 819: 0005292c 116 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_comments_delimiter_split_env │ │ │ │ - 820: 0030f8bc 292 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringMerger_gen___send │ │ │ │ - 821: 0029a8d0 196 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___visit_suite__TopLevelStatementsVisitor_gen_____next__ │ │ │ │ + 820: 0030fcfc 292 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringMerger_gen___send │ │ │ │ + 821: 00295fe8 196 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___visit_suite__TopLevelStatementsVisitor_gen_____next__ │ │ │ │ 822: 00466f10 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___report │ │ │ │ 823: 000bbde0 584 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_paramspec │ │ │ │ 824: 00466924 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___post_order_Leaf_env │ │ │ │ - 825: 0035a554 600 FUNC GLOBAL DEFAULT 11 CPyPy_driver___load_grammar │ │ │ │ + 825: 0035aa88 600 FUNC GLOBAL DEFAULT 11 CPyPy_driver___load_grammar │ │ │ │ 826: 00466a5c 4 OBJECT GLOBAL DEFAULT 22 CPyType_parsing____stringify_ast_env │ │ │ │ 827: 000f1ca4 2532 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___DFAState_____eq__ │ │ │ │ - 828: 0017de78 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_DEDENT_LineGenerator_gen_____next__ │ │ │ │ - 829: 0019957c 4332 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_with_new_parent_gen_____mypyc_generator_helper__ │ │ │ │ - 830: 002771cc 368 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_multiline_string │ │ │ │ - 831: 003e9d2c 10480 FUNC GLOBAL DEFAULT 11 CPyInit_black___linegen │ │ │ │ - 832: 00282094 1152 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Leaf_____init__ │ │ │ │ - 833: 00136c0c 1572 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___get_annotation_type │ │ │ │ + 828: 0017dfe8 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_DEDENT_LineGenerator_gen_____next__ │ │ │ │ + 829: 001996e8 4332 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_with_new_parent_gen_____mypyc_generator_helper__ │ │ │ │ + 830: 0027733c 368 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_multiline_string │ │ │ │ + 831: 003ea260 10480 FUNC GLOBAL DEFAULT 11 CPyInit_black___linegen │ │ │ │ + 832: 00282284 1152 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Leaf_____init__ │ │ │ │ + 833: 00136ca0 1696 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___get_annotation_type │ │ │ │ 834: 000683f0 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_paramspec_LineGenerator_gen_____iter__ │ │ │ │ - 835: 004290e8 8 OBJECT GLOBAL DEFAULT 13 CPyLit_Complex │ │ │ │ + 835: 00429620 8 OBJECT GLOBAL DEFAULT 13 CPyLit_Complex │ │ │ │ 836: 000a6a3c 44 FUNC GLOBAL DEFAULT 11 CPyStr_Size_size_t │ │ │ │ 837: 000c6e54 592 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast │ │ │ │ - 838: 0026228c 192 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_comments_gen_____next__ │ │ │ │ + 838: 002623fc 192 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_comments_gen_____next__ │ │ │ │ 839: 000fba04 396 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____rhs_transform_line_obj_____call__ │ │ │ │ 840: 000a47ec 220 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringTransformer │ │ │ │ - 841: 001738a8 196 FUNC GLOBAL DEFAULT 11 CPyPy_black___get_imports_from_children_get_future_imports_gen_____next__ │ │ │ │ + 841: 00173a64 196 FUNC GLOBAL DEFAULT 11 CPyPy_black___get_imports_from_children_get_future_imports_gen_____next__ │ │ │ │ 842: 000e55e0 416 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_lpar_token │ │ │ │ 843: 00057440 12 FUNC GLOBAL DEFAULT 11 CPyDef_token___ISEOF │ │ │ │ 844: 000b705c 276 FUNC GLOBAL DEFAULT 11 CPyDef__black_version_____top_level__ │ │ │ │ - 845: 0017df84 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_DEDENT_LineGenerator_gen___send │ │ │ │ - 846: 002fab14 372 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___remove_with_parens │ │ │ │ + 845: 0017e0f4 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_DEDENT_LineGenerator_gen___send │ │ │ │ + 846: 002faf4c 372 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___remove_with_parens │ │ │ │ 847: 00466b68 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___TargetVersion___PY310 │ │ │ │ 848: 00466b64 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___TargetVersion___PY311 │ │ │ │ - 849: 00313d84 212 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringParenStripper_gen_____mypyc_generator_helper__ │ │ │ │ + 849: 003141c4 212 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringParenStripper_gen_____mypyc_generator_helper__ │ │ │ │ 850: 00466b60 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___TargetVersion___PY312 │ │ │ │ - 851: 0028e7d0 368 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_docstring │ │ │ │ - 852: 0031f0c0 72 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringSplitter_gen___send │ │ │ │ - 853: 0038e108 72 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____iterative_matches_WildcardPattern_gen___send │ │ │ │ - 854: 002088ec 1232 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___get_token │ │ │ │ + 851: 0028e9c0 368 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_docstring │ │ │ │ + 852: 0031f500 72 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringSplitter_gen___send │ │ │ │ + 853: 0038e63c 72 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____iterative_matches_WildcardPattern_gen___send │ │ │ │ + 854: 00208a58 1232 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___get_token │ │ │ │ 855: 000c4fa0 500 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_type_comment │ │ │ │ 856: 00466b5c 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___TargetVersion___PY313 │ │ │ │ 857: 000c7834 196 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen_____iter__ │ │ │ │ - 858: 0021bb2c 1668 FUNC GLOBAL DEFAULT 11 CPyTagged_BitwiseLongOp_ │ │ │ │ + 858: 0021bc98 1668 FUNC GLOBAL DEFAULT 11 CPyTagged_BitwiseLongOp_ │ │ │ │ 859: 000cbff0 596 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringSplitter____iter_nameescape_slices │ │ │ │ 860: 00052780 92 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___delimiter_split_gen │ │ │ │ - 861: 000fd588 932 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___split_wrapper_dont_increase_indentation_obj_____call__ │ │ │ │ - 862: 003ae63c 7384 FUNC GLOBAL DEFAULT 11 CPyDef_black___reformat_one │ │ │ │ + 861: 000fd5b4 932 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___split_wrapper_dont_increase_indentation_obj_____call__ │ │ │ │ + 862: 003aeb70 7384 FUNC GLOBAL DEFAULT 11 CPyDef_black___reformat_one │ │ │ │ 863: 00466b40 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Feature___ASSIGNMENT_EXPRESSIONS │ │ │ │ - 864: 00191468 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen___close │ │ │ │ - 865: 0010c7f8 324 FUNC GLOBAL DEFAULT 11 CPyPy_trans_____call___3_StringTransformer_gen___throw │ │ │ │ - 866: 0019a73c 68 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_with_new_parent_gen_____next__ │ │ │ │ + 864: 001915d8 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen___close │ │ │ │ + 865: 0010c824 324 FUNC GLOBAL DEFAULT 11 CPyPy_trans_____call___3_StringTransformer_gen___throw │ │ │ │ + 866: 0019a8a8 68 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_with_new_parent_gen_____next__ │ │ │ │ 867: 000c7d64 592 FUNC GLOBAL DEFAULT 11 CPyDef_ranges____TopLevelStatementsVisitor___visit_suite │ │ │ │ 868: 000d5c34 160 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___NFAState │ │ │ │ - 869: 001fd730 2232 FUNC GLOBAL DEFAULT 11 CPyDef_strings___lines_with_leading_tabs_expanded │ │ │ │ + 869: 001fd89c 2232 FUNC GLOBAL DEFAULT 11 CPyDef_strings___lines_with_leading_tabs_expanded │ │ │ │ 870: 000aa754 56 FUNC GLOBAL DEFAULT 11 CPy_ExceptionMatches │ │ │ │ 871: 000c0468 584 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_atom │ │ │ │ - 872: 0030f7b4 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringMerger_gen_____next__ │ │ │ │ + 872: 0030fbf4 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringMerger_gen_____next__ │ │ │ │ 873: 00051828 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_suite_LineGenerator_gen │ │ │ │ - 874: 00113b64 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___pre_order_Leaf_gen_____mypyc_generator_helper__ │ │ │ │ - 875: 0012a520 484 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___is_with_or_async_with_stmt │ │ │ │ + 874: 00113b90 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___pre_order_Leaf_gen_____mypyc_generator_helper__ │ │ │ │ + 875: 0012a54c 484 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___is_with_or_async_with_stmt │ │ │ │ 876: 000d0fc8 596 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___BasePattern___generate_matches │ │ │ │ 877: 00466a9c 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_nodes___BRACKET │ │ │ │ 878: 00466fcc 4 OBJECT GLOBAL DEFAULT 22 CPyStatic__black_version___globals │ │ │ │ 879: 000c5194 348 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_type_comment │ │ │ │ - 880: 00109c5c 1716 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_async_stmt_or_funcdef │ │ │ │ - 881: 0030bed8 68 FUNC GLOBAL DEFAULT 11 CPyDef_trans___hug_power_op_gen_____next__ │ │ │ │ + 880: 00109c88 1716 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_async_stmt_or_funcdef │ │ │ │ + 881: 0030c318 68 FUNC GLOBAL DEFAULT 11 CPyDef_trans___hug_power_op_gen_____next__ │ │ │ │ 882: 000714c0 160 FUNC GLOBAL DEFAULT 11 CPyDef_ranges____TopLevelStatementsVisitor_____init__ │ │ │ │ - 883: 002d0108 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STRING_LineGenerator_gen___throw │ │ │ │ - 884: 001fa404 380 FUNC GLOBAL DEFAULT 11 CPyDef_conv___Converter___run │ │ │ │ + 883: 002d04ac 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STRING_LineGenerator_gen___throw │ │ │ │ + 884: 001fa570 380 FUNC GLOBAL DEFAULT 11 CPyDef_conv___Converter___run │ │ │ │ 885: 00466c44 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_STRING_LineGenerator_env │ │ │ │ - 886: 00120f74 232 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___addfirstsets │ │ │ │ + 886: 00120fa0 232 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___addfirstsets │ │ │ │ 887: 000cebc8 456 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node___post_order │ │ │ │ - 888: 0013cbd4 2172 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___unwrap_singleton_parenthesis │ │ │ │ - 889: 0038eb98 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree____iterative_matches_WildcardPattern_gen___close │ │ │ │ - 890: 001154a4 292 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_BasePattern_gen___throw │ │ │ │ + 888: 0013cd90 2172 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___unwrap_singleton_parenthesis │ │ │ │ + 889: 0038f0cc 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree____iterative_matches_WildcardPattern_gen___close │ │ │ │ + 890: 001154d0 292 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_BasePattern_gen___throw │ │ │ │ 891: 00072340 132 FUNC GLOBAL DEFAULT 11 CPyDef_trans___hug_power_op_env │ │ │ │ - 892: 002f96b0 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_power_LineGenerator_gen___throw │ │ │ │ - 893: 0013b228 2196 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___printtoken │ │ │ │ - 894: 002eec90 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_dictsetmaker_LineGenerator_gen___throw │ │ │ │ + 892: 002f9ae8 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_power_LineGenerator_gen___throw │ │ │ │ + 893: 0013b3e4 2196 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___printtoken │ │ │ │ + 894: 002ef0c8 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_dictsetmaker_LineGenerator_gen___throw │ │ │ │ 895: 000fb2a0 412 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator_____init__ │ │ │ │ 896: 00466d7c 4 OBJECT GLOBAL DEFAULT 22 CPyType_black___from_configuration_WriteBack_obj │ │ │ │ 897: 000a3414 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____rhs_transform_line_obj_____get__ │ │ │ │ - 898: 002a6b60 412 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___should_split_line │ │ │ │ - 899: 00232efc 712 FUNC GLOBAL DEFAULT 11 CPyDef_strings___get_string_prefix │ │ │ │ + 898: 002a6f04 412 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___should_split_line │ │ │ │ + 899: 0023306c 712 FUNC GLOBAL DEFAULT 11 CPyDef_strings___get_string_prefix │ │ │ │ 900: 000c38d0 476 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___enumerate_with_length │ │ │ │ 901: 00466a60 4 OBJECT GLOBAL DEFAULT 22 CPyType_parsing____stringify_ast_with_new_parent_gen │ │ │ │ - 902: 00262248 68 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_comments_gen_____next__ │ │ │ │ - 903: 00280b34 500 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___wrap_in_parentheses │ │ │ │ + 902: 002623b8 68 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_comments_gen_____next__ │ │ │ │ + 903: 00280ca4 500 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___wrap_in_parentheses │ │ │ │ 904: 000ebccc 308 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Leaf_____mypyc_setter__prefix │ │ │ │ - 905: 0026e6a8 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Leaf___clone │ │ │ │ + 905: 0026e818 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Leaf___clone │ │ │ │ 906: 000bfde8 344 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_STRING │ │ │ │ 907: 000f694c 328 FUNC GLOBAL DEFAULT 11 CPyPy_black___nullcontext_gen___throw │ │ │ │ - 908: 001eac40 72 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_gen___send │ │ │ │ + 908: 001eadac 72 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_gen___send │ │ │ │ 909: 000572dc 92 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___make_dfa_ParserGenerator_env │ │ │ │ 910: 00072448 140 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STRING_LineGenerator_env │ │ │ │ 911: 00466918 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___pre_order_Leaf_gen │ │ │ │ 912: 000f47c4 224 FUNC GLOBAL DEFAULT 11 CPy_AttributeError │ │ │ │ 913: 004650ec 60 OBJECT GLOBAL DEFAULT 21 mode___Deprecated_members │ │ │ │ - 914: 0032e288 348 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParenWrapper___do_splitter_match │ │ │ │ - 915: 00359d34 2080 FUNC GLOBAL DEFAULT 11 CPyDef_driver___load_grammar │ │ │ │ + 914: 0032e6c8 348 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParenWrapper___do_splitter_match │ │ │ │ + 915: 0035a268 2080 FUNC GLOBAL DEFAULT 11 CPyDef_driver___load_grammar │ │ │ │ 916: 000ef4f8 392 FUNC GLOBAL DEFAULT 11 CPyPy_grammar___Grammar____update │ │ │ │ 917: 000bf2c8 588 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_factor │ │ │ │ 918: 00052af4 116 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_standalone_comment_split_env │ │ │ │ - 919: 002983a4 328 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen___throw │ │ │ │ - 920: 00124bd0 128 FUNC GLOBAL DEFAULT 11 CPy_FetchStopIterationValue │ │ │ │ + 919: 00293b1c 328 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen___throw │ │ │ │ + 920: 00124bfc 128 FUNC GLOBAL DEFAULT 11 CPy_FetchStopIterationValue │ │ │ │ 921: 000508d8 100 FUNC GLOBAL DEFAULT 11 CPyDef_black___from_configuration_WriteBack_obj │ │ │ │ - 922: 00113d3c 72 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Leaf_gen___send │ │ │ │ + 922: 00113d68 72 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Leaf_gen___send │ │ │ │ 923: 00466e4c 4 OBJECT GLOBAL DEFAULT 22 CPyModule_blib2to3___pgen2___tokenize_internal │ │ │ │ 924: 00466c84 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_async_stmt_LineGenerator_env │ │ │ │ 925: 000cba08 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringSplitter_gen_____iter__ │ │ │ │ 926: 000b9c9c 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_default_LineGenerator_gen_____iter__ │ │ │ │ - 927: 0018bc60 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_SEMI_LineGenerator_gen___throw │ │ │ │ - 928: 00275e78 292 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_fstring_LineGenerator_gen___send │ │ │ │ + 927: 0018bdd0 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_SEMI_LineGenerator_gen___throw │ │ │ │ + 928: 00275fe8 292 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_fstring_LineGenerator_gen___send │ │ │ │ 929: 000ce7e8 604 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node_____str__ │ │ │ │ - 930: 001a1530 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___pre_order_Node_gen___close │ │ │ │ - 931: 00287664 224 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator │ │ │ │ - 932: 00189dd4 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_decorators_LineGenerator_gen_____next__ │ │ │ │ - 933: 0014062c 304 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___unwrap_singleton_parenthesis │ │ │ │ - 934: 0032f49c 11256 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___normalize_invisible_parens │ │ │ │ - 935: 00293948 4800 FUNC GLOBAL DEFAULT 11 CPyDef_trans___BaseStringSplitter____validate │ │ │ │ - 936: 00287744 368 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator_____init__ │ │ │ │ - 937: 002d4dec 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___generate_trailers_to_omit_gen_____next__ │ │ │ │ - 938: 002c9f90 324 FUNC GLOBAL DEFAULT 11 CPyPy_strings___fix_multiline_docstring │ │ │ │ - 939: 0010d344 3940 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParenWrapper____return_match │ │ │ │ + 930: 001a169c 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___pre_order_Node_gen___close │ │ │ │ + 931: 00287854 224 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator │ │ │ │ + 932: 00189f44 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_decorators_LineGenerator_gen_____next__ │ │ │ │ + 933: 001407e8 304 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___unwrap_singleton_parenthesis │ │ │ │ + 934: 0032f8dc 11496 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___normalize_invisible_parens │ │ │ │ + 935: 0029c888 4800 FUNC GLOBAL DEFAULT 11 CPyDef_trans___BaseStringSplitter____validate │ │ │ │ + 936: 00287934 368 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator_____init__ │ │ │ │ + 937: 002d5190 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___generate_trailers_to_omit_gen_____next__ │ │ │ │ + 938: 002ca334 324 FUNC GLOBAL DEFAULT 11 CPyPy_strings___fix_multiline_docstring │ │ │ │ + 939: 0010d370 3940 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParenWrapper____return_match │ │ │ │ 940: 000cddcc 228 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base___clone │ │ │ │ 941: 000bc48c 344 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_dictsetmaker │ │ │ │ - 942: 001126b4 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___leaves_Leaf_gen___close │ │ │ │ - 943: 0017e318 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_DEDENT_LineGenerator_gen___close │ │ │ │ + 942: 001126e0 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___leaves_Leaf_gen___close │ │ │ │ + 943: 0017e488 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_DEDENT_LineGenerator_gen___close │ │ │ │ 944: 0005740c 52 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___DFAState_____mypyc_defaults_setup │ │ │ │ - 945: 00116f90 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_NegatedPattern_gen_____next__ │ │ │ │ + 945: 00116fbc 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_NegatedPattern_gen_____next__ │ │ │ │ 946: 0046694c 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___WildcardPattern │ │ │ │ 947: 000573a4 104 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___addclosure_make_dfa_ParserGenerator_obj │ │ │ │ - 948: 00337854 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_match_case_LineGenerator_gen___throw │ │ │ │ - 949: 00180870 4232 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typevartuple_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 948: 00337d84 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_match_case_LineGenerator_gen___throw │ │ │ │ + 949: 001809e0 4232 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typevartuple_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 950: 000a689c 136 FUNC GLOBAL DEFAULT 11 CPyStr_Replace │ │ │ │ 951: 00464f5c 60 OBJECT GLOBAL DEFAULT 21 parsing___ASTSafetyError_members │ │ │ │ 952: 000d3754 348 FUNC GLOBAL DEFAULT 11 CPyPy_driver___TokenProxy_____init__ │ │ │ │ 953: 004668a4 4 OBJECT GLOBAL DEFAULT 22 CPyType_pgen___PgenGrammar │ │ │ │ - 954: 002357a8 308 FUNC GLOBAL DEFAULT 11 CPyPy_strings___assert_is_leaf_string │ │ │ │ + 954: 00235918 308 FUNC GLOBAL DEFAULT 11 CPyPy_strings___assert_is_leaf_string │ │ │ │ 955: 0006ff60 136 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____rhs_transform_line_obj_____get__ │ │ │ │ 956: 00070e5c 136 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___read_or_stop_detect_encoding_obj_____get__ │ │ │ │ 957: 00466dac 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_pgen___globals │ │ │ │ 958: 00052088 112 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_atom_LineGenerator_env │ │ │ │ - 959: 00161bc0 348 FUNC GLOBAL DEFAULT 11 CPyDef_numerics_____top_level__ │ │ │ │ + 959: 00161d7c 348 FUNC GLOBAL DEFAULT 11 CPyDef_numerics_____top_level__ │ │ │ │ 960: 00466e84 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_lines___globals │ │ │ │ - 961: 00196bac 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___standalone_comment_split_gen___throw │ │ │ │ + 961: 00196d1c 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___standalone_comment_split_gen___throw │ │ │ │ 962: 000a84f0 84 FUNC GLOBAL DEFAULT 11 CPyList_Insert │ │ │ │ 963: 00466de0 4 OBJECT GLOBAL DEFAULT 22 CPyModule_blib2to3___pgen2___driver_internal │ │ │ │ - 964: 0019e894 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___post_order_Node_gen_____next__ │ │ │ │ + 964: 0019ea00 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___post_order_Node_gen_____next__ │ │ │ │ 965: 00466ad0 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_nodes___WHITESPACE │ │ │ │ - 966: 00116e78 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_NegatedPattern_gen_____mypyc_generator_helper__ │ │ │ │ - 967: 003ade24 2072 FUNC GLOBAL DEFAULT 11 CPyPy_black___main │ │ │ │ + 966: 00116ea4 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_NegatedPattern_gen_____mypyc_generator_helper__ │ │ │ │ + 967: 003ae358 2072 FUNC GLOBAL DEFAULT 11 CPyPy_black___main │ │ │ │ 968: 000cfd24 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___leaves_Leaf_gen_____iter__ │ │ │ │ 969: 000d0480 456 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Leaf___pre_order │ │ │ │ 970: 00466f9c 4 OBJECT GLOBAL DEFAULT 22 CPyModule_collections___abc │ │ │ │ 971: 00466fc8 4 OBJECT GLOBAL DEFAULT 22 CPyModule_builtins │ │ │ │ 972: 000f07f4 3188 FUNC GLOBAL DEFAULT 11 CPyDef_parse___ParseError_____init__ │ │ │ │ 973: 00068cd8 96 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___split_wrapper_dont_increase_indentation_gen_____iter__ │ │ │ │ 974: 00069a7c 248 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Leaf_____mypyc_defaults_setup │ │ │ │ - 975: 003e6728 240 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base___prefix │ │ │ │ - 976: 0026cd24 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_suite_LineGenerator_gen___close │ │ │ │ - 977: 001a5844 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_NUMBER_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 978: 001fdfe8 272 FUNC GLOBAL DEFAULT 11 CPyPy_strings___lines_with_leading_tabs_expanded │ │ │ │ - 979: 0039e474 360 FUNC GLOBAL DEFAULT 11 CPyPy_black____format_str_once │ │ │ │ + 975: 003e6c5c 240 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base___prefix │ │ │ │ + 976: 0026ce94 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_suite_LineGenerator_gen___close │ │ │ │ + 977: 001a59b0 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_NUMBER_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 978: 001fe154 272 FUNC GLOBAL DEFAULT 11 CPyPy_strings___lines_with_leading_tabs_expanded │ │ │ │ + 979: 0039e9a8 360 FUNC GLOBAL DEFAULT 11 CPyPy_black____format_str_once │ │ │ │ 980: 000f6700 296 FUNC GLOBAL DEFAULT 11 CPyPy_black___nullcontext_gen___send │ │ │ │ - 981: 0033f5ec 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___transform_line_gen___send │ │ │ │ - 982: 002e5618 17740 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___maybe_make_parens_invisible_in_atom │ │ │ │ - 983: 001398b0 1416 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___bracket_split_succeeded_or_raise │ │ │ │ - 984: 0034f97c 6496 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_nameescape_slices_StringSplitter_gen_____mypyc_generator_helper__ │ │ │ │ - 985: 002d52d0 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___generate_trailers_to_omit_gen___close │ │ │ │ + 981: 0033fb20 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___transform_line_gen___send │ │ │ │ + 982: 002e5a18 17796 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___maybe_make_parens_invisible_in_atom │ │ │ │ + 983: 00139a6c 1416 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___bracket_split_succeeded_or_raise │ │ │ │ + 984: 0034feb0 6496 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_nameescape_slices_StringSplitter_gen_____mypyc_generator_helper__ │ │ │ │ + 985: 002d5674 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___generate_trailers_to_omit_gen___close │ │ │ │ 986: 00466ba4 4 OBJECT GLOBAL DEFAULT 22 CPyType_lines___LinesBlock │ │ │ │ 987: 000a5858 120 FUNC GLOBAL DEFAULT 11 CPyFloat_Sqrt │ │ │ │ - 988: 0028d328 4944 FUNC GLOBAL DEFAULT 11 CPyDef_lines___EmptyLineTracker___maybe_empty_lines │ │ │ │ - 989: 0035b0f0 7584 FUNC GLOBAL DEFAULT 11 CPyDef_pygram___initialize │ │ │ │ - 990: 001a1620 44 FUNC GLOBAL DEFAULT 11 CPyNumber_InPlacePower │ │ │ │ - 991: 0019ac20 1756 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_with_new_parent_gen___close │ │ │ │ - 992: 001eab38 68 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_gen_____next__ │ │ │ │ - 993: 00357ad4 8220 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___make_grammar │ │ │ │ + 988: 0028d518 4944 FUNC GLOBAL DEFAULT 11 CPyDef_lines___EmptyLineTracker___maybe_empty_lines │ │ │ │ + 989: 0035b624 7584 FUNC GLOBAL DEFAULT 11 CPyDef_pygram___initialize │ │ │ │ + 990: 001a178c 44 FUNC GLOBAL DEFAULT 11 CPyNumber_InPlacePower │ │ │ │ + 991: 0019ad8c 1756 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_with_new_parent_gen___close │ │ │ │ + 992: 001eaca4 68 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_gen_____next__ │ │ │ │ + 993: 00358008 8220 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___make_grammar │ │ │ │ 994: 000c4ce8 348 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_empty_par │ │ │ │ 995: 000e2020 1188 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics____get_str_args │ │ │ │ - 996: 003f2b7c 1664 FUNC GLOBAL DEFAULT 11 CPyInit_blib2to3___pgen2___tokenize │ │ │ │ + 996: 003f30b0 1664 FUNC GLOBAL DEFAULT 11 CPyInit_blib2to3___pgen2___tokenize │ │ │ │ 997: 000d2140 300 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___WildcardPattern____iterative_matches │ │ │ │ 998: 000e11f4 332 FUNC GLOBAL DEFAULT 11 CPyPy_comments___contains_pragma_comment │ │ │ │ - 999: 00234b90 196 FUNC GLOBAL DEFAULT 11 CPyPy_trans____iter_fexpr_slices_StringSplitter_gen_____next__ │ │ │ │ + 999: 00234d00 196 FUNC GLOBAL DEFAULT 11 CPyPy_trans____iter_fexpr_slices_StringSplitter_gen_____next__ │ │ │ │ 1000: 000e5c08 416 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_number_token │ │ │ │ 1001: 000d02f8 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Leaf___post_order │ │ │ │ - 1002: 00264adc 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_test_LineGenerator_gen___send │ │ │ │ - 1003: 002f9358 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_power_LineGenerator_gen_____next__ │ │ │ │ + 1002: 00264c4c 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_test_LineGenerator_gen___send │ │ │ │ + 1003: 002f9790 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_power_LineGenerator_gen_____next__ │ │ │ │ 1004: 00466890 4 OBJECT GLOBAL DEFAULT 22 CPyType_pgen___closure_make_dfa_ParserGenerator_obj │ │ │ │ 1005: 00466e60 4 OBJECT GLOBAL DEFAULT 22 CPyModule_warnings │ │ │ │ - 1006: 002040b8 212 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_ignored_nodes_gen_____mypyc_generator_helper__ │ │ │ │ - 1007: 0029a7b8 212 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___visit_suite__TopLevelStatementsVisitor_gen_____mypyc_generator_helper__ │ │ │ │ - 1008: 00314aa4 42052 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringSplitter_gen_____mypyc_generator_helper__ │ │ │ │ + 1006: 00204224 212 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_ignored_nodes_gen_____mypyc_generator_helper__ │ │ │ │ + 1007: 00295ed0 212 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___visit_suite__TopLevelStatementsVisitor_gen_____mypyc_generator_helper__ │ │ │ │ + 1008: 00314ee4 42052 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringSplitter_gen_____mypyc_generator_helper__ │ │ │ │ 1009: 000a4d58 44 FUNC GLOBAL DEFAULT 11 CPyLong_FromStrWithBase │ │ │ │ 1010: 000e4d88 356 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___child_towards │ │ │ │ 1011: 004668f4 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree____recursive_matches_WildcardPattern_env │ │ │ │ - 1012: 00204404 292 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_ignored_nodes_gen___throw │ │ │ │ - 1013: 0017b778 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_INDENT_LineGenerator_gen___close │ │ │ │ - 1014: 00128338 348 FUNC GLOBAL DEFAULT 11 CPyDef_trans___CustomSplitMapMixin____get_key │ │ │ │ + 1012: 00204570 292 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_ignored_nodes_gen___throw │ │ │ │ + 1013: 0017b8e8 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_INDENT_LineGenerator_gen___close │ │ │ │ + 1014: 00128364 348 FUNC GLOBAL DEFAULT 11 CPyDef_trans___CustomSplitMapMixin____get_key │ │ │ │ 1015: 000ca76c 396 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringMerger___do_transform │ │ │ │ 1016: 000e5da8 372 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_number_token │ │ │ │ - 1017: 0026c0c4 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_suite_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 1017: 0026c234 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_suite_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 1018: 00466e7c 4 OBJECT GLOBAL DEFAULT 22 CPyModule_math │ │ │ │ 1019: 000e1838 272 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics____get_code_start │ │ │ │ - 1020: 001d613c 252 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base___depth │ │ │ │ + 1020: 001d62a8 252 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base___depth │ │ │ │ 1021: 000758dc 616 FUNC GLOBAL DEFAULT 11 CPyPickle_GetState │ │ │ │ 1022: 000a74a8 112 FUNC GLOBAL DEFAULT 11 CPyList_GetItemUnsafe │ │ │ │ - 1023: 002dec24 14044 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___is_split_before_delimiter │ │ │ │ + 1023: 002defc8 14136 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___is_split_before_delimiter │ │ │ │ 1024: 00068e00 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___delimiter_split_gen_____iter__ │ │ │ │ 1025: 00466db0 4 OBJECT GLOBAL DEFAULT 22 CPyModule_blib2to3___pgen2___pgen │ │ │ │ 1026: 000a5364 176 FUNC GLOBAL DEFAULT 11 CPyInt16_Divide │ │ │ │ - 1027: 00192cd8 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_comments_delimiter_split_gen_____next__ │ │ │ │ - 1028: 00338174 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_match_case_LineGenerator_gen___close │ │ │ │ - 1029: 00106b00 2008 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____can_add_trailing_comma │ │ │ │ - 1030: 002ac708 768 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParser___parse │ │ │ │ - 1031: 0019f410 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___post_order_Node_gen___close │ │ │ │ + 1027: 00192e48 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_comments_delimiter_split_gen_____next__ │ │ │ │ + 1028: 003386a4 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_match_case_LineGenerator_gen___close │ │ │ │ + 1029: 00106b2c 2008 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____can_add_trailing_comma │ │ │ │ + 1030: 002acaac 768 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParser___parse │ │ │ │ + 1031: 0019f57c 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___post_order_Node_gen___close │ │ │ │ 1032: 000d2330 716 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern____recursive_matches │ │ │ │ - 1033: 002eb6c0 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_atom_LineGenerator_gen_____next__ │ │ │ │ + 1033: 002ebaf8 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_atom_LineGenerator_gen_____next__ │ │ │ │ 1034: 000a95e0 344 FUNC GLOBAL DEFAULT 11 CPyDict_Items │ │ │ │ 1035: 00072134 132 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_stmt_LineGenerator_env │ │ │ │ - 1036: 001a089c 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___pre_order_Node_gen_____mypyc_generator_helper__ │ │ │ │ + 1036: 001a0a08 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___pre_order_Node_gen_____mypyc_generator_helper__ │ │ │ │ 1037: 000a6e2c 244 FUNC GLOBAL DEFAULT 11 CPyBytes_Concat │ │ │ │ - 1038: 003220e4 68 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____recursive_matches_WildcardPattern_gen_____next__ │ │ │ │ - 1039: 0010c6d4 292 FUNC GLOBAL DEFAULT 11 CPyDef_trans_____call___3_StringTransformer_gen___throw │ │ │ │ + 1038: 00322524 68 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____recursive_matches_WildcardPattern_gen_____next__ │ │ │ │ + 1039: 0010c700 292 FUNC GLOBAL DEFAULT 11 CPyDef_trans_____call___3_StringTransformer_gen___throw │ │ │ │ 1040: 000cc9ac 720 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParenWrapper___do_transform │ │ │ │ 1041: 0005335c 88 FUNC GLOBAL DEFAULT 11 CPyDef_parsing___lib2to3_parse_env │ │ │ │ 1042: 000ed3d0 496 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___BasePattern___match_seq │ │ │ │ - 1043: 003e6e98 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Leaf___clone__Base_glue │ │ │ │ - 1044: 0030f770 68 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringMerger_gen_____next__ │ │ │ │ + 1043: 003e73cc 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Leaf___clone__Base_glue │ │ │ │ + 1044: 0030fbb0 68 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringMerger_gen_____next__ │ │ │ │ 1045: 00466bc8 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___standalone_comment_split_env │ │ │ │ - 1046: 00189cbc 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_decorators_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 1046: 00189e2c 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_decorators_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 1047: 00050e1c 88 FUNC GLOBAL DEFAULT 11 CPyDef_comments____generate_ignored_nodes_from_fmt_skip_gen │ │ │ │ - 1048: 00193178 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_comments_delimiter_split_gen___close │ │ │ │ - 1049: 0010e2a8 272 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParenWrapper____return_match │ │ │ │ + 1048: 001932e8 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_comments_delimiter_split_gen___close │ │ │ │ + 1049: 0010e2d4 272 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParenWrapper____return_match │ │ │ │ 1050: 00466ea4 4 OBJECT GLOBAL DEFAULT 22 CPyModule_IPython___core___inputtransformer2 │ │ │ │ - 1051: 003b051c 600 FUNC GLOBAL DEFAULT 11 CPyPy_black___format_stdin_to_stdout │ │ │ │ - 1052: 00139fd8 4212 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___dump_nfa │ │ │ │ + 1051: 003b0a50 600 FUNC GLOBAL DEFAULT 11 CPyPy_black___format_stdin_to_stdout │ │ │ │ + 1052: 0013a194 4212 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___dump_nfa │ │ │ │ 1053: 00463b20 60 OBJECT GLOBAL DEFAULT 21 tokenize___StopTokenizing_members │ │ │ │ 1054: 000cfde4 456 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Leaf___leaves │ │ │ │ 1055: 00068c74 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____maybe_split_omitting_optional_parens_gen_____iter__ │ │ │ │ - 1056: 002bf1d4 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_simple_stmt_LineGenerator_gen_____next__ │ │ │ │ - 1057: 0036c754 176 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___generate_grammar │ │ │ │ - 1058: 00337620 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_match_case_LineGenerator_gen_____next__ │ │ │ │ + 1056: 002bf578 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_simple_stmt_LineGenerator_gen_____next__ │ │ │ │ + 1057: 0036cc88 176 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___generate_grammar │ │ │ │ + 1058: 00337b50 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_match_case_LineGenerator_gen_____next__ │ │ │ │ 1059: 00069c38 100 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_WildcardPattern_gen_____iter__ │ │ │ │ - 1060: 0022d5fc 1692 FUNC GLOBAL DEFAULT 11 CPyDef_comments___normalize_trailing_prefix │ │ │ │ + 1060: 0022d76c 1692 FUNC GLOBAL DEFAULT 11 CPyDef_comments___normalize_trailing_prefix │ │ │ │ 1061: 00466bfc 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen____maybe_split_omitting_optional_parens_gen │ │ │ │ 1062: 00070420 136 FUNC GLOBAL DEFAULT 11 CPyDef_parsing_____mypyc_lambda__0_lib2to3_parse_obj_____get__ │ │ │ │ 1063: 004669cc 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___do_transform_StringParenStripper_env │ │ │ │ - 1064: 003e7ce0 476 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___NegatedPattern___match_seq__BasePattern_glue │ │ │ │ - 1065: 003985b0 836 FUNC GLOBAL DEFAULT 11 CPyDef_driver___Driver___parse_string │ │ │ │ - 1066: 001172e0 328 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_NegatedPattern_gen___throw │ │ │ │ - 1067: 0038e000 68 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____iterative_matches_WildcardPattern_gen_____next__ │ │ │ │ + 1064: 003e8214 476 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___NegatedPattern___match_seq__BasePattern_glue │ │ │ │ + 1065: 00398ae4 836 FUNC GLOBAL DEFAULT 11 CPyDef_driver___Driver___parse_string │ │ │ │ + 1066: 0011730c 328 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_NegatedPattern_gen___throw │ │ │ │ + 1067: 0038e534 68 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____iterative_matches_WildcardPattern_gen_____next__ │ │ │ │ 1068: 000f7588 256 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___BracketTracker___any_open_brackets │ │ │ │ - 1069: 001062d4 1664 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_vararg │ │ │ │ + 1069: 00106300 1664 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_vararg │ │ │ │ 1070: 000a8ffc 272 FUNC GLOBAL DEFAULT 11 CPyDict_KeysView │ │ │ │ - 1071: 0037c614 9016 FUNC GLOBAL DEFAULT 11 CPyDef_strings___normalize_fstring_quotes │ │ │ │ + 1071: 0037cb48 9016 FUNC GLOBAL DEFAULT 11 CPyDef_strings___normalize_fstring_quotes │ │ │ │ 1072: 000c1b10 388 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___right_hand_split │ │ │ │ 1073: 000aa7bc 180 FUNC GLOBAL DEFAULT 11 _CPy_GetExcInfo │ │ │ │ - 1074: 00173c00 328 FUNC GLOBAL DEFAULT 11 CPyPy_black___get_imports_from_children_get_future_imports_gen___throw │ │ │ │ + 1074: 00173dbc 328 FUNC GLOBAL DEFAULT 11 CPyPy_black___get_imports_from_children_get_future_imports_gen___throw │ │ │ │ 1075: 000d72d0 296 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___group │ │ │ │ - 1076: 0021e024 1384 FUNC GLOBAL DEFAULT 11 CPyDef_strings___count_chars_in_width │ │ │ │ - 1077: 00112bf4 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___post_order_Leaf_gen_____next__ │ │ │ │ + 1076: 0021e194 1384 FUNC GLOBAL DEFAULT 11 CPyDef_strings___count_chars_in_width │ │ │ │ + 1077: 00112c20 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___post_order_Leaf_gen_____next__ │ │ │ │ 1078: 000a4724 64 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParser_____init__ │ │ │ │ 1079: 000513b0 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typeparams_LineGenerator_gen │ │ │ │ 1080: 004668d8 4 OBJECT GLOBAL DEFAULT 22 CPyType_driver___ReleaseRange │ │ │ │ - 1081: 000fc948 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___split_wrapper_dont_increase_indentation_gen_____next__ │ │ │ │ - 1082: 00139e38 416 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___bracket_split_succeeded_or_raise │ │ │ │ - 1083: 0030554c 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_standalone_comment_split_gen___close │ │ │ │ - 1084: 0018a928 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_decorators_LineGenerator_gen___close │ │ │ │ + 1081: 000fc974 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___split_wrapper_dont_increase_indentation_gen_____next__ │ │ │ │ + 1082: 00139ff4 416 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___bracket_split_succeeded_or_raise │ │ │ │ + 1083: 0030598c 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_standalone_comment_split_gen___close │ │ │ │ + 1084: 0018aa98 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_decorators_LineGenerator_gen___close │ │ │ │ 1085: 00466ce8 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_default_LineGenerator_gen │ │ │ │ 1086: 000f8dd4 8860 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator_____post_init__ │ │ │ │ - 1087: 004290f0 8 OBJECT GLOBAL DEFAULT 13 CPyLit_Float │ │ │ │ + 1087: 00429628 8 OBJECT GLOBAL DEFAULT 13 CPyLit_Float │ │ │ │ 1088: 00054298 120 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_nameescape_slices_StringSplitter_env │ │ │ │ - 1089: 0011e75c 196 FUNC GLOBAL DEFAULT 11 CPyPy_parse___backtrack_Recorder_gen___close │ │ │ │ - 1090: 0011de3c 292 FUNC GLOBAL DEFAULT 11 CPyDef_parse___backtrack_Recorder_gen___throw │ │ │ │ + 1089: 0011e788 196 FUNC GLOBAL DEFAULT 11 CPyPy_parse___backtrack_Recorder_gen___close │ │ │ │ + 1090: 0011de68 292 FUNC GLOBAL DEFAULT 11 CPyDef_parse___backtrack_Recorder_gen___throw │ │ │ │ 1091: 000e48f0 1176 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___child_towards │ │ │ │ 1092: 000e3454 160 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___MagicFinder │ │ │ │ 1093: 00070dac 136 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___addclosure_make_dfa_ParserGenerator_obj_____get__ │ │ │ │ 1094: 00068644 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_async_stmt_LineGenerator_gen_____iter__ │ │ │ │ - 1095: 0015a7e0 10328 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics_____top_level__ │ │ │ │ + 1095: 0015a99c 10328 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics_____top_level__ │ │ │ │ 1096: 00466e74 4 OBJECT GLOBAL DEFAULT 22 CPyModule_operator │ │ │ │ 1097: 000a6924 76 FUNC GLOBAL DEFAULT 11 CPyStr_Startswith │ │ │ │ 1098: 00466914 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___generate_matches_BasePattern_env │ │ │ │ - 1099: 0026f4f8 14440 FUNC GLOBAL DEFAULT 11 CPyDef_comments___convert_one_fmt_off_pair │ │ │ │ + 1099: 0026f668 14440 FUNC GLOBAL DEFAULT 11 CPyDef_comments___convert_one_fmt_off_pair │ │ │ │ 1100: 000cfab8 232 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Leaf____eq__Base_glue │ │ │ │ 1101: 000aa34c 168 FUNC GLOBAL DEFAULT 11 CPy_Raise │ │ │ │ - 1102: 00113ea8 292 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Leaf_gen___throw │ │ │ │ + 1102: 00113ed4 292 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Leaf_gen___throw │ │ │ │ 1103: 000d73f8 136 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___Untokenizer_____init__ │ │ │ │ 1104: 00050f38 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___line_LineGenerator_env │ │ │ │ - 1105: 00121424 1876 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___addclosure_make_dfa_ParserGenerator_obj_____call__ │ │ │ │ + 1105: 00121450 1876 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___addclosure_make_dfa_ParserGenerator_obj_____call__ │ │ │ │ 1106: 00466b24 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Feature___VARIADIC_GENERICS │ │ │ │ - 1107: 00183afc 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_paramspec_LineGenerator_gen___throw │ │ │ │ + 1107: 00183c6c 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_paramspec_LineGenerator_gen___throw │ │ │ │ 1108: 00466c8c 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_simple_stmt_LineGenerator_env │ │ │ │ - 1109: 002dead8 332 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___MagicFinder___visit_Assign │ │ │ │ - 1110: 0019e958 72 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Node_gen___send │ │ │ │ + 1109: 002dee7c 332 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___MagicFinder___visit_Assign │ │ │ │ + 1110: 0019eac4 72 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Node_gen___send │ │ │ │ 1111: 000a51d0 128 FUNC GLOBAL DEFAULT 11 CPyInt32_Remainder │ │ │ │ - 1112: 003e7388 372 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___LeafPattern____submatch__BasePattern_glue │ │ │ │ - 1113: 00110ee8 240 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base___get_lineno │ │ │ │ + 1112: 003e78bc 372 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___LeafPattern____submatch__BasePattern_glue │ │ │ │ + 1113: 00110f14 240 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base___get_lineno │ │ │ │ 1114: 00070994 136 FUNC GLOBAL DEFAULT 11 CPyDef_trans___breaks_unsplittable_expression__get_break_idx_StringSplitter_obj_____get__ │ │ │ │ 1115: 000a3dd4 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___max_last_string_column_do_transform_StringSplitter_obj_____get__ │ │ │ │ 1116: 000a889c 44 FUNC GLOBAL DEFAULT 11 CPyDict_GetWithNone │ │ │ │ - 1117: 00207d2c 420 FUNC GLOBAL DEFAULT 11 CPyPy_driver___TokenProxy___eat │ │ │ │ + 1117: 00207e98 420 FUNC GLOBAL DEFAULT 11 CPyPy_driver___TokenProxy___eat │ │ │ │ 1118: 00466874 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_tokenize___fstring_prefix │ │ │ │ 1119: 000a8a6c 124 FUNC GLOBAL DEFAULT 11 CPyDict_UpdateInDisplay │ │ │ │ 1120: 000d9750 368 FUNC GLOBAL DEFAULT 11 CPyPy_black___spellcheck_pyproject_toml_keys │ │ │ │ - 1121: 0012b884 42952 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___whitespace │ │ │ │ + 1121: 0012b8b0 42900 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___whitespace │ │ │ │ 1122: 000586b4 196 FUNC GLOBAL DEFAULT 11 CPyDef_trans___CustomSplit │ │ │ │ 1123: 00466d4c 4 OBJECT GLOBAL DEFAULT 22 CPyType_cache___Cache │ │ │ │ - 1124: 0011c70c 212 FUNC GLOBAL DEFAULT 11 CPyPy_parse___switch_to_Recorder_gen_____mypyc_generator_helper__ │ │ │ │ + 1124: 0011c738 212 FUNC GLOBAL DEFAULT 11 CPyPy_parse___switch_to_Recorder_gen_____mypyc_generator_helper__ │ │ │ │ 1125: 00052f34 104 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_reversed_env │ │ │ │ 1126: 00070b9c 136 FUNC GLOBAL DEFAULT 11 CPyDef_trans___is_valid_index_is_valid_index_factory_obj_____get__ │ │ │ │ - 1127: 003ee2d0 1248 FUNC GLOBAL DEFAULT 11 CPyInit_black___parsing │ │ │ │ + 1127: 003ee804 1248 FUNC GLOBAL DEFAULT 11 CPyInit_black___parsing │ │ │ │ 1128: 00058958 192 FUNC GLOBAL DEFAULT 11 CPyDef_driver___ReleaseRange │ │ │ │ 1129: 00466c0c 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___left_hand_split_gen │ │ │ │ 1130: 000cc6a4 332 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringSplitter____iter_fexpr_slices │ │ │ │ 1131: 000e03a0 68 FUNC GLOBAL DEFAULT 11 CPyPy_black____black_info │ │ │ │ - 1132: 0033f49c 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___transform_line_gen_____next__ │ │ │ │ + 1132: 0033f9d0 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___transform_line_gen_____next__ │ │ │ │ 1133: 004668cc 4 OBJECT GLOBAL DEFAULT 22 CPyType_driver___release_TokenProxy_env │ │ │ │ - 1134: 002625dc 324 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_comments_gen___throw │ │ │ │ - 1135: 00121b78 384 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___addclosure_make_dfa_ParserGenerator_obj_____call__ │ │ │ │ + 1134: 0026274c 324 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_comments_gen___throw │ │ │ │ + 1135: 00121ba4 384 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___addclosure_make_dfa_ParserGenerator_obj_____call__ │ │ │ │ 1136: 000cf380 488 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Leaf_____str__ │ │ │ │ 1137: 000d3178 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_gen_____iter__ │ │ │ │ - 1138: 002b8010 1756 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_gen___close │ │ │ │ - 1139: 001d6238 3572 FUNC GLOBAL DEFAULT 11 CPyDef_trans___is_simple_operand_hug_power_op_obj_____call__ │ │ │ │ - 1140: 001b8db0 364 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_simple_decorator_expression │ │ │ │ + 1138: 002b83b4 1756 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_gen___close │ │ │ │ + 1139: 001d63a4 3572 FUNC GLOBAL DEFAULT 11 CPyDef_trans___is_simple_operand_hug_power_op_obj_____call__ │ │ │ │ + 1140: 001b8f1c 364 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_simple_decorator_expression │ │ │ │ 1141: 000af138 32 FUNC GLOBAL DEFAULT 11 CPyDef_token___ISTERMINAL │ │ │ │ - 1142: 002ec300 544 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___maybe_make_parens_invisible_in_atom │ │ │ │ - 1143: 003e7998 328 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___WildcardPattern___generate_matches__BasePattern_glue │ │ │ │ - 1144: 00138080 460 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____ensure_trailing_comma │ │ │ │ - 1145: 00303538 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_delimiter_split_gen___close │ │ │ │ + 1142: 002ec738 544 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___maybe_make_parens_invisible_in_atom │ │ │ │ + 1143: 003e7ecc 328 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___WildcardPattern___generate_matches__BasePattern_glue │ │ │ │ + 1144: 0013823c 460 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____ensure_trailing_comma │ │ │ │ + 1145: 00303974 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_delimiter_split_gen___close │ │ │ │ 1146: 000dbcec 296 FUNC GLOBAL DEFAULT 11 CPyPy_black___target_version_option_callback │ │ │ │ 1147: 00466870 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_tokenize___blib2to3___pgen2___tokenize___tokenize___tokeneater │ │ │ │ - 1148: 003699dc 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node_____repr__ │ │ │ │ + 1148: 00369f10 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node_____repr__ │ │ │ │ 1149: 000f03e8 436 FUNC GLOBAL DEFAULT 11 CPyPy_grammar___Grammar___loads │ │ │ │ 1150: 00466bcc 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___append_comments_delimiter_split_gen │ │ │ │ - 1151: 0025c9e0 1684 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___BracketTracker___maybe_decrement_after_for_loop_variable │ │ │ │ - 1152: 001596b0 560 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___remove_trailing_semicolon │ │ │ │ - 1153: 0034f0bc 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____maybe_split_omitting_optional_parens_gen___throw │ │ │ │ + 1151: 0025cb50 1684 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___BracketTracker___maybe_decrement_after_for_loop_variable │ │ │ │ + 1152: 0015986c 560 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___remove_trailing_semicolon │ │ │ │ + 1153: 0034f5f0 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____maybe_split_omitting_optional_parens_gen___throw │ │ │ │ 1154: 000cf568 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Leaf_____str__ │ │ │ │ - 1155: 001400d8 364 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_generator │ │ │ │ - 1156: 001008bc 388 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___is_decorator │ │ │ │ + 1155: 00140294 364 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_generator │ │ │ │ + 1156: 001008e8 388 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___is_decorator │ │ │ │ 1157: 004669a8 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans____iter_nameescape_slices_StringSplitter_env │ │ │ │ 1158: 00466e78 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___globals │ │ │ │ - 1159: 0017df3c 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_DEDENT_LineGenerator_gen___send │ │ │ │ + 1159: 0017e0ac 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_DEDENT_LineGenerator_gen___send │ │ │ │ 1160: 00068770 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_SEMI_LineGenerator_gen_____iter__ │ │ │ │ - 1161: 0021cfb8 848 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____parse_single_version │ │ │ │ + 1161: 0021d124 852 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____parse_single_version │ │ │ │ 1162: 000c2848 168 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___dont_increase_indentation │ │ │ │ 1163: 00059218 168 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___Visitor___visit_default__Visitor_glue │ │ │ │ - 1164: 0021cb8c 236 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___FStringState___leave_fstring │ │ │ │ + 1164: 0021ccf8 236 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___FStringState___leave_fstring │ │ │ │ 1165: 00056c8c 60 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base_____mypyc_defaults_setup │ │ │ │ - 1166: 00304aa0 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_standalone_comment_split_gen___send │ │ │ │ - 1167: 001a4078 272 FUNC GLOBAL DEFAULT 11 CPyPy_numerics___format_complex_number │ │ │ │ - 1168: 00344468 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___left_hand_split_gen_____mypyc_generator_helper__ │ │ │ │ - 1169: 00115234 68 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_BasePattern_gen_____next__ │ │ │ │ + 1166: 00304edc 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_standalone_comment_split_gen___send │ │ │ │ + 1167: 001a41e4 272 FUNC GLOBAL DEFAULT 11 CPyPy_numerics___format_complex_number │ │ │ │ + 1168: 0034499c 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___left_hand_split_gen_____mypyc_generator_helper__ │ │ │ │ + 1169: 00115260 68 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_BasePattern_gen_____next__ │ │ │ │ 1170: 00051c88 124 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STANDALONE_COMMENT_LineGenerator_env │ │ │ │ 1171: 004669d8 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___do_transform_StringMerger_gen │ │ │ │ 1172: 000f65b0 68 FUNC GLOBAL DEFAULT 11 CPyDef_black___nullcontext_gen_____next__ │ │ │ │ 1173: 00056220 120 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Node_env │ │ │ │ 1174: 00466af0 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Preview___always_one_newline_after_import │ │ │ │ 1175: 00053270 120 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_default_Visitor_env │ │ │ │ 1176: 000caf10 252 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParenStripper_____mypyc_defaults_setup │ │ │ │ - 1177: 002cff98 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STRING_LineGenerator_gen___send │ │ │ │ - 1178: 00264904 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_test_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 1179: 0039bae0 8848 FUNC GLOBAL DEFAULT 11 CPyDef_black____format_str_once │ │ │ │ + 1177: 002d033c 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STRING_LineGenerator_gen___send │ │ │ │ + 1178: 00264a74 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_test_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 1179: 0039c014 8848 FUNC GLOBAL DEFAULT 11 CPyDef_black____format_str_once │ │ │ │ 1180: 00466854 4 OBJECT GLOBAL DEFAULT 22 CPyType_tokenize___find_cookie_detect_encoding_obj │ │ │ │ 1181: 00466b58 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Feature___F_STRINGS │ │ │ │ 1182: 0043f848 1744 OBJECT GLOBAL DEFAULT 18 CPyLit_Str │ │ │ │ 1183: 00466ca8 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_dictsetmaker_LineGenerator_gen │ │ │ │ - 1184: 002f9f98 2940 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___remove_with_parens │ │ │ │ + 1184: 002fa3d0 2940 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___remove_with_parens │ │ │ │ 1185: 00054410 92 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_fexpr_slices_StringSplitter_gen │ │ │ │ - 1186: 00223f30 4072 FUNC GLOBAL DEFAULT 11 CPyDef_strings___char_width │ │ │ │ + 1186: 002240a0 4072 FUNC GLOBAL DEFAULT 11 CPyDef_strings___char_width │ │ │ │ 1187: 00466f8c 4 OBJECT GLOBAL DEFAULT 22 CPyModule_enum │ │ │ │ - 1188: 00322478 324 FUNC GLOBAL DEFAULT 11 CPyPy_pytree____recursive_matches_WildcardPattern_gen___throw │ │ │ │ + 1188: 003228b8 324 FUNC GLOBAL DEFAULT 11 CPyPy_pytree____recursive_matches_WildcardPattern_gen___throw │ │ │ │ 1189: 000d1cf8 4 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern___generate_matches__BasePattern_glue │ │ │ │ - 1190: 0017b09c 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_INDENT_LineGenerator_gen___close │ │ │ │ - 1191: 0025b19c 508 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___mask_cell │ │ │ │ + 1190: 0017b20c 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_INDENT_LineGenerator_gen___close │ │ │ │ + 1191: 0025b30c 508 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___mask_cell │ │ │ │ 1192: 00466dd8 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_driver___globals │ │ │ │ - 1193: 00313e9c 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringParenStripper_gen_____next__ │ │ │ │ - 1194: 001598e0 3484 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___put_trailing_semicolon_back │ │ │ │ + 1193: 003142dc 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringParenStripper_gen_____next__ │ │ │ │ + 1194: 00159a9c 3484 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___put_trailing_semicolon_back │ │ │ │ 1195: 00464f98 60 OBJECT GLOBAL DEFAULT 21 parsing___InvalidInput_members │ │ │ │ 1196: 00466e00 4 OBJECT GLOBAL DEFAULT 22 CPyModule_blib2to3___pygram_internal │ │ │ │ 1197: 000cc450 596 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringSplitter____iter_fexpr_slices │ │ │ │ - 1198: 0020c410 580 FUNC GLOBAL DEFAULT 11 CPyPy_trans___is_simple_lookup_hug_power_op_obj_____call__ │ │ │ │ - 1199: 003e5960 256 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_import │ │ │ │ - 1200: 002f958c 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_power_LineGenerator_gen___throw │ │ │ │ + 1198: 0020c57c 580 FUNC GLOBAL DEFAULT 11 CPyPy_trans___is_simple_lookup_hug_power_op_obj_____call__ │ │ │ │ + 1199: 003e5e94 256 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_import │ │ │ │ + 1200: 002f99c4 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_power_LineGenerator_gen___throw │ │ │ │ 1201: 00053734 116 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_suite__TopLevelStatementsVisitor_env │ │ │ │ - 1202: 00225aac 688 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___FStringState___is_in_fstring_expression │ │ │ │ + 1202: 00225c1c 688 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___FStringState___is_in_fstring_expression │ │ │ │ 1203: 004668dc 4 OBJECT GLOBAL DEFAULT 22 CPyType_conv___Converter │ │ │ │ - 1204: 0038e278 292 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____iterative_matches_WildcardPattern_gen___throw │ │ │ │ - 1205: 0023f64c 4236 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___NodePattern_____init__ │ │ │ │ - 1206: 000ff954 364 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_fmt_pass_converted │ │ │ │ + 1204: 0038e7ac 292 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____iterative_matches_WildcardPattern_gen___throw │ │ │ │ + 1205: 0023f7bc 4236 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___NodePattern_____init__ │ │ │ │ + 1206: 000ff980 364 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_fmt_pass_converted │ │ │ │ 1207: 004669e8 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___is_simple_operand_hug_power_op_obj │ │ │ │ 1208: 00466a04 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___BaseStringSplitter │ │ │ │ - 1209: 001db33c 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___line_LineGenerator_gen___send │ │ │ │ + 1209: 001db4a8 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___line_LineGenerator_gen___send │ │ │ │ 1210: 000545bc 92 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenWrapper_gen │ │ │ │ - 1211: 001819cc 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typevartuple_LineGenerator_gen_____next__ │ │ │ │ + 1211: 00181b3c 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typevartuple_LineGenerator_gen_____next__ │ │ │ │ 1212: 00071750 156 FUNC GLOBAL DEFAULT 11 CPyDef_rusty___Err_____init__ │ │ │ │ - 1213: 00298008 68 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen_____next__ │ │ │ │ - 1214: 00111b00 68 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Leaf_gen_____next__ │ │ │ │ - 1215: 0029ad70 1756 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_suite__TopLevelStatementsVisitor_gen___close │ │ │ │ + 1213: 00293780 68 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen_____next__ │ │ │ │ + 1214: 00111b2c 68 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Leaf_gen_____next__ │ │ │ │ + 1215: 00296488 1716 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_suite__TopLevelStatementsVisitor_gen___close │ │ │ │ 1216: 00466bdc 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___append_to_line_delimiter_split_obj │ │ │ │ - 1217: 001db4ac 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___line_LineGenerator_gen___throw │ │ │ │ + 1217: 001db618 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___line_LineGenerator_gen___throw │ │ │ │ 1218: 000527dc 116 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_delimiter_split_env │ │ │ │ 1219: 000d588c 188 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Parser │ │ │ │ 1220: 000c810c 348 FUNC GLOBAL DEFAULT 11 CPyPy_rusty___Ok_____init__ │ │ │ │ 1221: 00466928 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___leaves_Leaf_gen │ │ │ │ 1222: 00051024 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_default_LineGenerator_gen │ │ │ │ 1223: 00051b44 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_SEMI_LineGenerator_gen │ │ │ │ 1224: 000569a0 92 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____iterative_matches_WildcardPattern_gen │ │ │ │ - 1225: 00103bd4 372 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_arith_like │ │ │ │ - 1226: 00290394 196 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_with_length_Line_gen_____next__ │ │ │ │ - 1227: 00102c78 200 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line_____str__ │ │ │ │ + 1225: 00103c00 372 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_arith_like │ │ │ │ + 1226: 00290584 196 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_with_length_Line_gen_____next__ │ │ │ │ + 1227: 00102ca4 200 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line_____str__ │ │ │ │ 1228: 00466980 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___insert_str_child_insert_str_child_factory_obj │ │ │ │ 1229: 00466fc4 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black_internal │ │ │ │ 1230: 00466988 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___do_transform_StringParenWrapper_gen │ │ │ │ - 1231: 001b9bec 240 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node │ │ │ │ - 1232: 00389f5c 1296 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Parser____addtoken │ │ │ │ + 1231: 001b9d58 240 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node │ │ │ │ + 1232: 0038a490 1296 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Parser____addtoken │ │ │ │ 1233: 000baf08 848 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_stmt │ │ │ │ 1234: 000f3c38 296 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize____combinations │ │ │ │ - 1235: 002f46c4 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_tname_LineGenerator_gen___send │ │ │ │ + 1235: 002f4afc 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_tname_LineGenerator_gen___send │ │ │ │ 1236: 00052690 104 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___split_wrapper_dont_increase_indentation_obj │ │ │ │ 1237: 00466c74 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_power_LineGenerator_env │ │ │ │ - 1238: 00181a10 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_typevartuple_LineGenerator_gen_____next__ │ │ │ │ + 1238: 00181b80 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_typevartuple_LineGenerator_gen_____next__ │ │ │ │ 1239: 00466cd0 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_DEDENT_LineGenerator_gen │ │ │ │ - 1240: 00322128 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree____recursive_matches_WildcardPattern_gen_____next__ │ │ │ │ + 1240: 00322568 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree____recursive_matches_WildcardPattern_gen_____next__ │ │ │ │ 1241: 00056d04 104 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___BasePattern_____mypyc_defaults_setup │ │ │ │ 1242: 000a86a4 16 FUNC GLOBAL DEFAULT 11 CPySequence_RMultiply │ │ │ │ - 1243: 0030de7c 6176 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringMerger_gen_____mypyc_generator_helper__ │ │ │ │ + 1243: 0030e2bc 6176 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringMerger_gen_____mypyc_generator_helper__ │ │ │ │ 1244: 00057f28 204 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line │ │ │ │ - 1245: 00170f54 12 FUNC GLOBAL DEFAULT 11 CPyIter_Next │ │ │ │ - 1246: 003664e8 8972 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_Visitor_gen_____mypyc_generator_helper__ │ │ │ │ + 1245: 00171110 12 FUNC GLOBAL DEFAULT 11 CPyIter_Next │ │ │ │ + 1246: 00366a1c 8972 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_Visitor_gen_____mypyc_generator_helper__ │ │ │ │ 1247: 000e62f8 676 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___last_leaf │ │ │ │ 1248: 000c5520 348 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_type_ignore_comment │ │ │ │ 1249: 000b6f00 348 FUNC GLOBAL DEFAULT 11 CPy_AddTraceback │ │ │ │ 1250: 000a4db0 52 FUNC GLOBAL DEFAULT 11 CPyBool_Str │ │ │ │ 1251: 000a88c8 184 FUNC GLOBAL DEFAULT 11 CPyDict_SetDefault │ │ │ │ - 1252: 00112774 872 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Leaf_gen_____mypyc_generator_helper__ │ │ │ │ - 1253: 0027fd50 460 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____prefer_split_rhs_oop_over_rhs │ │ │ │ + 1252: 001127a0 872 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Leaf_gen_____mypyc_generator_helper__ │ │ │ │ + 1253: 0027fec0 460 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____prefer_split_rhs_oop_over_rhs │ │ │ │ 1254: 00466984 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___insert_str_child_factory_env │ │ │ │ 1255: 000e36b0 424 FUNC GLOBAL DEFAULT 11 CPyDef_lines___line_to_string │ │ │ │ - 1256: 0023cc6c 168 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___parse_line_ranges │ │ │ │ + 1256: 0023cddc 168 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___parse_line_ranges │ │ │ │ 1257: 000d121c 348 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___BasePattern___generate_matches │ │ │ │ - 1258: 003e6ab8 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node___prefix │ │ │ │ - 1259: 002b87b0 26960 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_simple_stmt_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 1258: 003e6fec 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node___prefix │ │ │ │ + 1259: 002b8b54 26960 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_simple_stmt_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 1260: 00051908 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_async_stmt_LineGenerator_gen │ │ │ │ - 1261: 001fe0f8 2776 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_reversed_gen_____mypyc_generator_helper__ │ │ │ │ + 1261: 001fe264 2776 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_reversed_gen_____mypyc_generator_helper__ │ │ │ │ 1262: 00466958 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___BasePattern │ │ │ │ - 1263: 00337508 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_match_case_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 1264: 00300a50 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_default_LineGenerator_gen___close │ │ │ │ - 1265: 00162810 3108 FUNC GLOBAL DEFAULT 11 CPyDef_ranges_____top_level__ │ │ │ │ - 1266: 0027311c 1532 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___fstring_to_string │ │ │ │ - 1267: 002d4f3c 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___generate_trailers_to_omit_gen___send │ │ │ │ - 1268: 003028d8 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_delimiter_split_gen_____mypyc_generator_helper__ │ │ │ │ - 1269: 0023bb84 280 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___sanitized_lines │ │ │ │ - 1270: 001fb7c8 732 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____get_last_non_comment_leaf │ │ │ │ + 1263: 00337a38 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_match_case_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 1264: 00300e8c 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_default_LineGenerator_gen___close │ │ │ │ + 1265: 001629cc 3108 FUNC GLOBAL DEFAULT 11 CPyDef_ranges_____top_level__ │ │ │ │ + 1266: 0027328c 1532 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___fstring_to_string │ │ │ │ + 1267: 002d52e0 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___generate_trailers_to_omit_gen___send │ │ │ │ + 1268: 00302d14 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_delimiter_split_gen_____mypyc_generator_helper__ │ │ │ │ + 1269: 0023bcf4 280 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___sanitized_lines │ │ │ │ + 1270: 001fb934 732 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____get_last_non_comment_leaf │ │ │ │ 1271: 00051260 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_DEDENT_LineGenerator_gen │ │ │ │ - 1272: 0022fa54 2688 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___LeafPattern_____init__ │ │ │ │ + 1272: 0022fbc4 2688 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___LeafPattern_____init__ │ │ │ │ 1273: 00466c54 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_factor_LineGenerator_env │ │ │ │ - 1274: 00322d30 29552 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenWrapper_gen_____mypyc_generator_helper__ │ │ │ │ - 1275: 0029e64c 11100 FUNC GLOBAL DEFAULT 11 CPyDef_strings___normalize_string_quotes │ │ │ │ - 1276: 002f5134 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_tname_LineGenerator_gen___close │ │ │ │ + 1274: 00323170 29552 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenWrapper_gen_____mypyc_generator_helper__ │ │ │ │ + 1275: 0029e9f0 11100 FUNC GLOBAL DEFAULT 11 CPyDef_strings___normalize_string_quotes │ │ │ │ + 1276: 002f556c 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_tname_LineGenerator_gen___close │ │ │ │ 1277: 000d885c 792 FUNC GLOBAL DEFAULT 11 CPyDef_black___from_configuration_WriteBack_obj_____call__ │ │ │ │ - 1278: 0027d710 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____rhs_transform_line_gen___close │ │ │ │ - 1279: 0036c804 5600 FUNC GLOBAL DEFAULT 11 CPyDef_parsing___parse_ast │ │ │ │ + 1278: 0027d880 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____rhs_transform_line_gen___close │ │ │ │ + 1279: 0036cd38 5600 FUNC GLOBAL DEFAULT 11 CPyDef_parsing___parse_ast │ │ │ │ 1280: 00056f14 92 FUNC GLOBAL DEFAULT 11 CPyDef_conv___Converter │ │ │ │ 1281: 004669b8 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___do_transform_StringSplitter_gen │ │ │ │ 1282: 00059170 168 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___Visitor___visit__Visitor_glue │ │ │ │ - 1283: 0023f54c 256 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___contains_uncollapsable_type_comments │ │ │ │ - 1284: 0026ef98 1376 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___convert │ │ │ │ - 1285: 00193030 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_comments_delimiter_split_gen___throw │ │ │ │ - 1286: 00112adc 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___post_order_Leaf_gen_____mypyc_generator_helper__ │ │ │ │ - 1287: 001eb01c 1756 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_gen___close │ │ │ │ - 1288: 001d9240 2656 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___has_magic_trailing_comma │ │ │ │ - 1289: 0010a5cc 164 FUNC GLOBAL DEFAULT 11 CPyDef_rusty___Err___err │ │ │ │ + 1283: 0023f6bc 256 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___contains_uncollapsable_type_comments │ │ │ │ + 1284: 0026f108 1376 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___convert │ │ │ │ + 1285: 001931a0 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_comments_delimiter_split_gen___throw │ │ │ │ + 1286: 00112b08 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___post_order_Leaf_gen_____mypyc_generator_helper__ │ │ │ │ + 1287: 001eb188 1756 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_gen___close │ │ │ │ + 1288: 001d93ac 2656 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___has_magic_trailing_comma │ │ │ │ + 1289: 0010a5f8 164 FUNC GLOBAL DEFAULT 11 CPyDef_rusty___Err___err │ │ │ │ 1290: 000d7d90 260 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___FStringState___enter_fstring │ │ │ │ - 1291: 00235030 1716 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_fexpr_slices_StringSplitter_gen___close │ │ │ │ + 1291: 002351a0 1716 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_fexpr_slices_StringSplitter_gen___close │ │ │ │ 1292: 00056544 92 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Leaf_gen │ │ │ │ 1293: 0005351c 92 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_gen │ │ │ │ - 1294: 002ab6e4 292 FUNC GLOBAL DEFAULT 11 CPyPy_cache___Cache___read │ │ │ │ - 1295: 001909f8 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen___send │ │ │ │ - 1296: 00222838 896 FUNC GLOBAL DEFAULT 11 CPyDef_ranges____leaf_line_end │ │ │ │ - 1297: 0026c670 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_suite_LineGenerator_gen___close │ │ │ │ + 1294: 002aba88 292 FUNC GLOBAL DEFAULT 11 CPyPy_cache___Cache___read │ │ │ │ + 1295: 00190b68 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen___send │ │ │ │ + 1296: 002229a8 896 FUNC GLOBAL DEFAULT 11 CPyDef_ranges____leaf_line_end │ │ │ │ + 1297: 0026c7e0 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_suite_LineGenerator_gen___close │ │ │ │ 1298: 000689bc 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_NUMBER_LineGenerator_gen_____iter__ │ │ │ │ 1299: 00466bbc 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___append_to_line_standalone_comment_split_obj │ │ │ │ - 1300: 002dcfac 6956 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___MagicFinder___visit_Assign │ │ │ │ + 1300: 002dd350 6956 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___MagicFinder___visit_Assign │ │ │ │ 1301: 000d826c 352 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___generate_tokens │ │ │ │ 1302: 00051d74 116 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_factor_LineGenerator_env │ │ │ │ - 1303: 003e6818 240 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base___next_sibling │ │ │ │ - 1304: 003448d8 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___left_hand_split_gen___throw │ │ │ │ + 1303: 003e6d4c 240 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base___next_sibling │ │ │ │ + 1304: 00344e0c 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___left_hand_split_gen___throw │ │ │ │ 1305: 0006feb0 136 FUNC GLOBAL DEFAULT 11 CPyDef_black___get_imports_from_children_get_future_imports_obj_____get__ │ │ │ │ 1306: 0005107c 112 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_test_LineGenerator_env │ │ │ │ - 1307: 002b86ec 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_gen___close │ │ │ │ + 1307: 002b8a90 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_gen___close │ │ │ │ 1308: 00466dd0 4 OBJECT GLOBAL DEFAULT 22 CPyModule_pkgutil │ │ │ │ 1309: 00466d34 4 OBJECT GLOBAL DEFAULT 22 CPyType_comments___generate_comments_gen │ │ │ │ 1310: 00466eb4 4 OBJECT GLOBAL DEFAULT 22 CPyModule_collections │ │ │ │ - 1311: 00222bb8 300 FUNC GLOBAL DEFAULT 11 CPyPy_ranges____leaf_line_end │ │ │ │ - 1312: 00181ad4 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typevartuple_LineGenerator_gen___send │ │ │ │ - 1313: 00111518 432 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node____eq │ │ │ │ - 1314: 0030f9e0 292 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringMerger_gen___throw │ │ │ │ - 1315: 001baa94 216 FUNC GLOBAL DEFAULT 11 CPyPy_grammar___Grammar___copy │ │ │ │ - 1316: 001fac18 196 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___BracketTracker___get_open_lsqb │ │ │ │ - 1317: 0032cdb4 5332 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParenWrapper___do_splitter_match │ │ │ │ - 1318: 00103234 2464 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_arith_like │ │ │ │ + 1311: 00222d28 300 FUNC GLOBAL DEFAULT 11 CPyPy_ranges____leaf_line_end │ │ │ │ + 1312: 00181c44 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typevartuple_LineGenerator_gen___send │ │ │ │ + 1313: 00111544 432 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node____eq │ │ │ │ + 1314: 0030fe20 292 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringMerger_gen___throw │ │ │ │ + 1315: 001bac00 216 FUNC GLOBAL DEFAULT 11 CPyPy_grammar___Grammar___copy │ │ │ │ + 1316: 001fad84 196 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___BracketTracker___get_open_lsqb │ │ │ │ + 1317: 0032d1f4 5332 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParenWrapper___do_splitter_match │ │ │ │ + 1318: 00103260 2464 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_arith_like │ │ │ │ 1319: 000d535c 196 FUNC GLOBAL DEFAULT 11 CPyPy_parse___backtrack_Recorder_gen_____iter__ │ │ │ │ - 1320: 00190b20 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen___throw │ │ │ │ - 1321: 00309450 448 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___run_transformer │ │ │ │ - 1322: 00345198 14484 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____first_right_hand_split │ │ │ │ - 1323: 001a0e54 1756 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Node_gen___close │ │ │ │ + 1320: 00190c90 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen___throw │ │ │ │ + 1321: 00309890 448 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___run_transformer │ │ │ │ + 1322: 003456cc 14484 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____first_right_hand_split │ │ │ │ + 1323: 001a0fc0 1756 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Node_gen___close │ │ │ │ 1324: 000a73a0 264 FUNC GLOBAL DEFAULT 11 CPyList_Build │ │ │ │ 1325: 000a5990 120 FUNC GLOBAL DEFAULT 11 CPyFloat_Log │ │ │ │ - 1326: 0036a67c 1608 FUNC GLOBAL DEFAULT 11 CPyDef_driver___main │ │ │ │ - 1327: 003345d4 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_stmt_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 1328: 00275f9c 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_fstring_LineGenerator_gen___throw │ │ │ │ - 1329: 00100010 1288 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___clone │ │ │ │ - 1330: 001fca24 2200 FUNC GLOBAL DEFAULT 11 CPyDef_lines___LinesBlock___all_lines │ │ │ │ - 1331: 0018bb3c 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_SEMI_LineGenerator_gen___throw │ │ │ │ - 1332: 0026234c 72 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_comments_gen___send │ │ │ │ - 1333: 000fe7a8 1800 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___is_def │ │ │ │ + 1326: 0036abb0 1608 FUNC GLOBAL DEFAULT 11 CPyDef_driver___main │ │ │ │ + 1327: 00334b04 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_stmt_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 1328: 0027610c 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_fstring_LineGenerator_gen___throw │ │ │ │ + 1329: 0010003c 1288 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___clone │ │ │ │ + 1330: 001fcb90 2200 FUNC GLOBAL DEFAULT 11 CPyDef_lines___LinesBlock___all_lines │ │ │ │ + 1331: 0018bcac 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_SEMI_LineGenerator_gen___throw │ │ │ │ + 1332: 002624bc 72 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_comments_gen___send │ │ │ │ + 1333: 000fe7d4 1800 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___is_def │ │ │ │ 1334: 000504d4 0 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringTransformer___do_match │ │ │ │ 1335: 00466f6c 4 OBJECT GLOBAL DEFAULT 22 CPyModule_pathspec___patterns___gitwildmatch │ │ │ │ - 1336: 000ffe04 216 FUNC GLOBAL DEFAULT 11 CPyDef_lines_____mypyc_lambda__0_contains_implicit_multiline_string_with_comments_Line_obj_____call__ │ │ │ │ - 1337: 0011a6ec 436 FUNC GLOBAL DEFAULT 11 CPyDef_driver___TokenProxy___can_advance │ │ │ │ + 1336: 000ffe30 216 FUNC GLOBAL DEFAULT 11 CPyDef_lines_____mypyc_lambda__0_contains_implicit_multiline_string_with_comments_Line_obj_____call__ │ │ │ │ + 1337: 0011a718 436 FUNC GLOBAL DEFAULT 11 CPyDef_driver___TokenProxy___can_advance │ │ │ │ 1338: 00072eb4 180 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___delimiter_split_env │ │ │ │ 1339: 004668b0 4 OBJECT GLOBAL DEFAULT 22 CPyType_parse___switch_to_Recorder_gen │ │ │ │ - 1340: 0032cc64 336 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___MagicFinder___visit_Expr │ │ │ │ + 1340: 0032d0a4 336 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___MagicFinder___visit_Expr │ │ │ │ 1341: 00466b4c 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Feature___TRAILING_COMMA_IN_DEF │ │ │ │ - 1342: 0036eefc 29516 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___delimiter_split_gen_____mypyc_generator_helper__ │ │ │ │ - 1343: 0025e46c 228 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern │ │ │ │ - 1344: 001dfd64 356 FUNC GLOBAL DEFAULT 11 CPyPy_comments___list_comments │ │ │ │ + 1342: 0036f430 29516 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___delimiter_split_gen_____mypyc_generator_helper__ │ │ │ │ + 1343: 0025e5dc 228 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern │ │ │ │ + 1344: 001dfed0 356 FUNC GLOBAL DEFAULT 11 CPyPy_comments___list_comments │ │ │ │ 1345: 00466eec 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___brackets_internal │ │ │ │ 1346: 000c49a8 348 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_empty_lpar │ │ │ │ 1347: 00051794 124 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_suite_LineGenerator_env │ │ │ │ - 1348: 00369524 1208 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node_____repr__ │ │ │ │ + 1348: 00369a58 1208 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node_____repr__ │ │ │ │ 1349: 000a46a4 72 FUNC GLOBAL DEFAULT 11 CPyTagged_FromInt64 │ │ │ │ - 1350: 0013ca68 364 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_yield │ │ │ │ - 1351: 00125e8c 4 FUNC GLOBAL DEFAULT 11 CPyTagged_Id │ │ │ │ + 1350: 0013cc24 364 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_yield │ │ │ │ + 1351: 00125eb8 4 FUNC GLOBAL DEFAULT 11 CPyTagged_Id │ │ │ │ 1352: 0006857c 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_suite_LineGenerator_gen_____iter__ │ │ │ │ 1353: 000f6828 292 FUNC GLOBAL DEFAULT 11 CPyDef_black___nullcontext_gen___throw │ │ │ │ 1354: 000d8818 68 FUNC GLOBAL DEFAULT 11 CPy_TypeErrorTraceback │ │ │ │ 1355: 000a4d24 52 FUNC GLOBAL DEFAULT 11 CPyTagged_XDecRef │ │ │ │ - 1356: 0036a3bc 356 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___type_repr │ │ │ │ - 1357: 0030c26c 324 FUNC GLOBAL DEFAULT 11 CPyPy_trans___hug_power_op_gen___throw │ │ │ │ + 1356: 0036a8f0 356 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___type_repr │ │ │ │ + 1357: 0030c6ac 324 FUNC GLOBAL DEFAULT 11 CPyPy_trans___hug_power_op_gen___throw │ │ │ │ 1358: 000a3100 176 FUNC GLOBAL DEFAULT 11 CPyArg_ParseStackAndKeywordsOneArg │ │ │ │ 1359: 00466ab0 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_nodes___UNPACKING_PARENTS │ │ │ │ - 1360: 002ffde4 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_default_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 1361: 001e342c 292 FUNC GLOBAL DEFAULT 11 CPyDef_trans___iter_fexpr_spans_gen___throw │ │ │ │ + 1360: 00300220 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_default_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 1361: 001e3598 292 FUNC GLOBAL DEFAULT 11 CPyDef_trans___iter_fexpr_spans_gen___throw │ │ │ │ 1362: 000bf980 348 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_tname │ │ │ │ - 1363: 002f261c 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_funcdef_LineGenerator_gen___throw │ │ │ │ + 1363: 002f2a54 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_funcdef_LineGenerator_gen___throw │ │ │ │ 1364: 000c7230 280 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast │ │ │ │ - 1365: 001db278 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___line_LineGenerator_gen_____next__ │ │ │ │ - 1366: 00381264 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_factor_LineGenerator_gen___throw │ │ │ │ + 1365: 001db3e4 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___line_LineGenerator_gen_____next__ │ │ │ │ + 1366: 00381798 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_factor_LineGenerator_gen___throw │ │ │ │ 1367: 000d5948 444 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Parser_____init__ │ │ │ │ - 1368: 001eab7c 196 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_gen_____next__ │ │ │ │ + 1368: 001eace8 196 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_gen_____next__ │ │ │ │ 1369: 00466888 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_token___tok_name │ │ │ │ - 1370: 0010c464 68 FUNC GLOBAL DEFAULT 11 CPyDef_trans_____call___3_StringTransformer_gen_____next__ │ │ │ │ - 1371: 002bfd94 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_simple_stmt_LineGenerator_gen___close │ │ │ │ - 1372: 003035f8 4816 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_standalone_comment_split_gen_____mypyc_generator_helper__ │ │ │ │ + 1370: 0010c490 68 FUNC GLOBAL DEFAULT 11 CPyDef_trans_____call___3_StringTransformer_gen_____next__ │ │ │ │ + 1371: 002c0138 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_simple_stmt_LineGenerator_gen___close │ │ │ │ + 1372: 00303a34 4816 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_standalone_comment_split_gen_____mypyc_generator_helper__ │ │ │ │ 1373: 00466a64 4 OBJECT GLOBAL DEFAULT 22 CPyType_parsing____stringify_ast_with_new_parent_env │ │ │ │ - 1374: 0033f5a4 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___transform_line_gen___send │ │ │ │ - 1375: 003e991c 352 FUNC GLOBAL DEFAULT 11 CPyInit_black___const │ │ │ │ + 1374: 0033fad8 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___transform_line_gen___send │ │ │ │ + 1375: 003e9e50 352 FUNC GLOBAL DEFAULT 11 CPyInit_black___const │ │ │ │ 1376: 00466f70 4 OBJECT GLOBAL DEFAULT 22 CPyModule_pathspec │ │ │ │ 1377: 000686a8 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_decorators_LineGenerator_gen_____iter__ │ │ │ │ 1378: 000a4314 192 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___closure_make_dfa_ParserGenerator_obj_____get__ │ │ │ │ 1379: 00466ae4 4 OBJECT GLOBAL DEFAULT 22 CPyType_mode___Preview │ │ │ │ 1380: 0006895c 96 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STRING_LineGenerator_gen_____iter__ │ │ │ │ 1381: 000ec580 496 FUNC GLOBAL DEFAULT 11 CPyDef_trans___insert_str_child_factory │ │ │ │ - 1382: 0022b6a8 448 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___LeafPattern___match │ │ │ │ + 1382: 0022b818 448 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___LeafPattern___match │ │ │ │ 1383: 000aa870 140 FUNC GLOBAL DEFAULT 11 CPy_GetExcInfo │ │ │ │ 1384: 000690b8 100 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_default_Visitor_gen_____iter__ │ │ │ │ 1385: 0046691c 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___pre_order_Leaf_env │ │ │ │ - 1386: 0013e338 368 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_one_tuple │ │ │ │ + 1386: 0013e4f4 368 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_one_tuple │ │ │ │ 1387: 000bd858 588 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_async_stmt │ │ │ │ - 1388: 003ef1bc 5076 FUNC GLOBAL DEFAULT 11 CPyInit_black___trans │ │ │ │ - 1389: 00229824 416 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___replace_child │ │ │ │ - 1390: 0036a520 348 FUNC GLOBAL DEFAULT 11 CPyPy_driver___load_packaged_grammar │ │ │ │ + 1388: 003ef6f0 5076 FUNC GLOBAL DEFAULT 11 CPyInit_black___trans │ │ │ │ + 1389: 00229994 416 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___replace_child │ │ │ │ + 1390: 0036aa54 348 FUNC GLOBAL DEFAULT 11 CPyPy_driver___load_packaged_grammar │ │ │ │ 1391: 000a4790 92 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringTransformer_____init__ │ │ │ │ 1392: 00069d64 100 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_NegatedPattern_gen_____iter__ │ │ │ │ - 1393: 0021c760 308 FUNC GLOBAL DEFAULT 11 CPyPy_parsing_____mypyc_lambda__0_lib2to3_parse_obj_____call__ │ │ │ │ - 1394: 001bac98 120 FUNC GLOBAL DEFAULT 11 CPyLong_AsSsize_tAndOverflow_ │ │ │ │ + 1393: 0021c8cc 308 FUNC GLOBAL DEFAULT 11 CPyPy_parsing_____mypyc_lambda__0_lib2to3_parse_obj_____call__ │ │ │ │ + 1394: 001bae04 120 FUNC GLOBAL DEFAULT 11 CPyLong_AsSsize_tAndOverflow_ │ │ │ │ 1395: 000e4334 1140 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___parent_type │ │ │ │ - 1396: 00207814 432 FUNC GLOBAL DEFAULT 11 CPyPy_trans___breaks_unsplittable_expression__get_break_idx_StringSplitter_obj_____call__ │ │ │ │ + 1396: 00207980 432 FUNC GLOBAL DEFAULT 11 CPyPy_trans___breaks_unsplittable_expression__get_break_idx_StringSplitter_obj_____call__ │ │ │ │ 1397: 000f3288 296 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___maybe │ │ │ │ - 1398: 00305ccc 920 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____safe_add_trailing_comma │ │ │ │ + 1398: 0030610c 920 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____safe_add_trailing_comma │ │ │ │ 1399: 000c1724 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___right_hand_split_gen_____iter__ │ │ │ │ 1400: 0006988c 100 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Node_gen_____iter__ │ │ │ │ - 1401: 00109a10 484 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___is_import │ │ │ │ + 1401: 00109a3c 484 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___is_import │ │ │ │ 1402: 00466af4 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Preview___multiline_string_handling │ │ │ │ - 1403: 0019c690 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___leaves_Base_gen_____mypyc_generator_helper__ │ │ │ │ - 1404: 003e4b44 72 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___generate_tokens_gen___send │ │ │ │ - 1405: 003688c8 68 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_Visitor_gen_____next__ │ │ │ │ - 1406: 00192d9c 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_comments_delimiter_split_gen___send │ │ │ │ + 1403: 0019c7fc 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___leaves_Base_gen_____mypyc_generator_helper__ │ │ │ │ + 1404: 003e5078 72 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___generate_tokens_gen___send │ │ │ │ + 1405: 00368dfc 68 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_Visitor_gen_____next__ │ │ │ │ + 1406: 00192f0c 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_comments_delimiter_split_gen___send │ │ │ │ 1407: 00053fb0 92 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenStripper_gen │ │ │ │ - 1408: 003b0774 444 FUNC GLOBAL DEFAULT 11 CPyPy_black___format_file_contents │ │ │ │ + 1408: 003b0ca8 444 FUNC GLOBAL DEFAULT 11 CPyPy_black___format_file_contents │ │ │ │ 1409: 000ca494 728 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringMerger___do_transform │ │ │ │ 1410: 000d1378 268 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___BasePattern_____mypyc_defaults_setup │ │ │ │ 1411: 000688f8 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_tname_LineGenerator_gen_____iter__ │ │ │ │ 1412: 00466adc 4 OBJECT GLOBAL DEFAULT 22 CPyType_mode___Mode │ │ │ │ - 1413: 0027cb78 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____rhs_transform_line_gen_____next__ │ │ │ │ + 1413: 0027cce8 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____rhs_transform_line_gen_____next__ │ │ │ │ 1414: 000ce258 240 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base___pre_order │ │ │ │ 1415: 00466ddc 4 OBJECT GLOBAL DEFAULT 22 CPyModule_blib2to3___pgen2___driver │ │ │ │ 1416: 000684b8 96 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_funcdef_LineGenerator_gen_____iter__ │ │ │ │ 1417: 00466b00 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Preview___string_processing │ │ │ │ 1418: 000ed1c0 528 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___BasePattern___match_seq │ │ │ │ - 1419: 0019d3c0 5052 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Node_gen_____mypyc_generator_helper__ │ │ │ │ - 1420: 00380f18 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_factor_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 1421: 00381c70 11336 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Parser___push │ │ │ │ - 1422: 001fa6f4 384 FUNC GLOBAL DEFAULT 11 CPyTagged_Subtract_ │ │ │ │ - 1423: 002079c4 436 FUNC GLOBAL DEFAULT 11 CPyPy_trans___passes_all_checks__get_break_idx_StringSplitter_obj_____call__ │ │ │ │ - 1424: 001db160 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___line_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 1425: 0031efbc 68 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringSplitter_gen_____next__ │ │ │ │ + 1419: 0019d52c 5052 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Node_gen_____mypyc_generator_helper__ │ │ │ │ + 1420: 0038144c 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_factor_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 1421: 003821a4 11336 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Parser___push │ │ │ │ + 1422: 001fa860 384 FUNC GLOBAL DEFAULT 11 CPyTagged_Subtract_ │ │ │ │ + 1423: 00207b30 436 FUNC GLOBAL DEFAULT 11 CPyPy_trans___passes_all_checks__get_break_idx_StringSplitter_obj_____call__ │ │ │ │ + 1424: 001db2cc 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___line_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 1425: 0031f3fc 68 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringSplitter_gen_____next__ │ │ │ │ 1426: 000d1e28 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree____iterative_matches_WildcardPattern_gen_____iter__ │ │ │ │ 1427: 00050a88 88 FUNC GLOBAL DEFAULT 11 CPyDef_black___get_imports_from_children_get_future_imports_gen │ │ │ │ 1428: 000d7a50 228 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___FStringState_____init__ │ │ │ │ 1429: 000ee310 3128 FUNC GLOBAL DEFAULT 11 CPyDef_driver____generate_pickle_name │ │ │ │ 1430: 000edd30 704 FUNC GLOBAL DEFAULT 11 CPyDef_driver___Driver_____init__ │ │ │ │ - 1431: 002882ec 6960 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_docstring │ │ │ │ - 1432: 001db234 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___line_LineGenerator_gen_____next__ │ │ │ │ - 1433: 0030f874 72 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringMerger_gen___send │ │ │ │ - 1434: 003225bc 1716 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____recursive_matches_WildcardPattern_gen___close │ │ │ │ - 1435: 0030699c 3788 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringMerger____remove_backslash_line_continuation_chars │ │ │ │ + 1431: 002884dc 6960 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_docstring │ │ │ │ + 1432: 001db3a0 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___line_LineGenerator_gen_____next__ │ │ │ │ + 1433: 0030fcb4 72 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringMerger_gen___send │ │ │ │ + 1434: 003229fc 1716 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____recursive_matches_WildcardPattern_gen___close │ │ │ │ + 1435: 00306ddc 3788 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringMerger____remove_backslash_line_continuation_chars │ │ │ │ 1436: 000f28b0 296 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___DFAState_____ne__ │ │ │ │ 1437: 000d0f04 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_BasePattern_gen_____iter__ │ │ │ │ - 1438: 00234c9c 296 FUNC GLOBAL DEFAULT 11 CPyPy_trans____iter_fexpr_slices_StringSplitter_gen___send │ │ │ │ + 1438: 00234e0c 296 FUNC GLOBAL DEFAULT 11 CPyPy_trans____iter_fexpr_slices_StringSplitter_gen___send │ │ │ │ 1439: 000ead7c 344 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base_____eq__ │ │ │ │ - 1440: 0031fb48 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringSplitter_gen___close │ │ │ │ - 1441: 00265d90 532 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____normalize_import_from │ │ │ │ - 1442: 001d2740 292 FUNC GLOBAL DEFAULT 11 CPyDef_driver___release_TokenProxy_gen___throw │ │ │ │ - 1443: 0019e77c 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___post_order_Node_gen_____mypyc_generator_helper__ │ │ │ │ - 1444: 001b9cdc 584 FUNC GLOBAL DEFAULT 11 CPyDef_parse___lam_sub │ │ │ │ - 1445: 00187620 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_async_stmt_LineGenerator_gen___throw │ │ │ │ - 1446: 00268a80 864 FUNC GLOBAL DEFAULT 11 CPyPy_lines___EmptyLineTracker____maybe_empty_lines_for_class_or_def │ │ │ │ + 1440: 0031ff88 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringSplitter_gen___close │ │ │ │ + 1441: 00265f00 532 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____normalize_import_from │ │ │ │ + 1442: 001d28ac 292 FUNC GLOBAL DEFAULT 11 CPyDef_driver___release_TokenProxy_gen___throw │ │ │ │ + 1443: 0019e8e8 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___post_order_Node_gen_____mypyc_generator_helper__ │ │ │ │ + 1444: 001b9e48 584 FUNC GLOBAL DEFAULT 11 CPyDef_parse___lam_sub │ │ │ │ + 1445: 00187790 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_async_stmt_LineGenerator_gen___throw │ │ │ │ + 1446: 00268bf0 864 FUNC GLOBAL DEFAULT 11 CPyPy_lines___EmptyLineTracker____maybe_empty_lines_for_class_or_def │ │ │ │ 1447: 000be7dc 344 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_SEMI │ │ │ │ - 1448: 0020a034 448 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___line │ │ │ │ + 1448: 0020a1a0 448 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___line │ │ │ │ 1449: 00056e44 104 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern_____mypyc_defaults_setup │ │ │ │ 1450: 000a8658 76 FUNC GLOBAL DEFAULT 11 CPySequence_Multiply │ │ │ │ - 1451: 001a36f4 1604 FUNC GLOBAL DEFAULT 11 CPyDef_numerics___format_scientific_notation │ │ │ │ - 1452: 0018dff0 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_ENDMARKER_LineGenerator_gen_____next__ │ │ │ │ - 1453: 0020a368 372 FUNC GLOBAL DEFAULT 11 CPyTagged_Remainder_ │ │ │ │ + 1451: 001a3860 1604 FUNC GLOBAL DEFAULT 11 CPyDef_numerics___format_scientific_notation │ │ │ │ + 1452: 0018e160 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_ENDMARKER_LineGenerator_gen_____next__ │ │ │ │ + 1453: 0020a4d4 372 FUNC GLOBAL DEFAULT 11 CPyTagged_Remainder_ │ │ │ │ 1454: 000a49a4 220 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParenStripper │ │ │ │ 1455: 000d6404 1072 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___DFAState_____init__ │ │ │ │ 1456: 00466c30 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_atom_LineGenerator_gen │ │ │ │ 1457: 000d98c0 8004 FUNC GLOBAL DEFAULT 11 CPyDef_black___read_pyproject_toml │ │ │ │ - 1458: 00221c84 2800 FUNC GLOBAL DEFAULT 11 CPyDef_driver___TokenProxy_____next__ │ │ │ │ - 1459: 002fac88 3140 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___append │ │ │ │ - 1460: 00289e1c 484 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___is_docstring │ │ │ │ + 1458: 00221df4 2800 FUNC GLOBAL DEFAULT 11 CPyDef_driver___TokenProxy_____next__ │ │ │ │ + 1459: 002fb0c0 3140 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___append │ │ │ │ + 1460: 0028a00c 484 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___is_docstring │ │ │ │ 1461: 0005093c 88 FUNC GLOBAL DEFAULT 11 CPyDef_black___get_future_imports_env │ │ │ │ - 1462: 00103d48 2492 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_empty_tuple │ │ │ │ - 1463: 002f9464 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_power_LineGenerator_gen___send │ │ │ │ + 1462: 00103d74 2492 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_empty_tuple │ │ │ │ + 1463: 002f989c 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_power_LineGenerator_gen___send │ │ │ │ 1464: 00069828 100 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Node_gen_____iter__ │ │ │ │ - 1465: 0023acd4 3760 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___sanitized_lines │ │ │ │ + 1465: 0023ae44 3760 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___sanitized_lines │ │ │ │ 1466: 00068208 96 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_INDENT_LineGenerator_gen_____iter__ │ │ │ │ 1467: 000cdfa0 228 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base___post_order │ │ │ │ - 1468: 00264eb0 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_test_LineGenerator_gen___close │ │ │ │ - 1469: 00158860 3664 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___remove_trailing_semicolon │ │ │ │ + 1468: 00265020 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_test_LineGenerator_gen___close │ │ │ │ + 1469: 00158a1c 3664 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___remove_trailing_semicolon │ │ │ │ 1470: 00466c38 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_NUMBER_LineGenerator_gen │ │ │ │ - 1471: 001843bc 11764 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_async_stmt_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 1472: 001d177c 352 FUNC GLOBAL DEFAULT 11 CPyDef_driver___ReleaseRange___lock │ │ │ │ + 1471: 0018452c 11764 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_async_stmt_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 1472: 001d18e8 352 FUNC GLOBAL DEFAULT 11 CPyDef_driver___ReleaseRange___lock │ │ │ │ 1473: 00466a48 4 OBJECT GLOBAL DEFAULT 22 CPyType_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen │ │ │ │ 1474: 00466d9c 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_black___WriteBack___NO │ │ │ │ - 1475: 003012e4 488 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___append_safe │ │ │ │ + 1475: 00301720 488 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___append_safe │ │ │ │ 1476: 000cfba0 388 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Leaf____eq │ │ │ │ - 1477: 0033f980 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___transform_line_gen___close │ │ │ │ - 1478: 002c8ca8 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_WildcardPattern_gen___close │ │ │ │ + 1477: 0033feb4 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___transform_line_gen___close │ │ │ │ + 1478: 002c904c 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_WildcardPattern_gen___close │ │ │ │ 1479: 000fb4ec 236 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator_____post_init__ │ │ │ │ - 1480: 0030fb04 324 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringMerger_gen___throw │ │ │ │ + 1480: 0030ff44 324 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringMerger_gen___throw │ │ │ │ 1481: 00466e9c 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___numerics_internal │ │ │ │ - 1482: 002077f8 28 FUNC GLOBAL DEFAULT 11 CPyFloat_Ceil │ │ │ │ - 1483: 00290834 1716 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_with_length_Line_gen___close │ │ │ │ - 1484: 002066d8 1660 FUNC GLOBAL DEFAULT 11 CPyDef_literals___test │ │ │ │ + 1482: 00207964 28 FUNC GLOBAL DEFAULT 11 CPyFloat_Ceil │ │ │ │ + 1483: 00290a24 1716 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_with_length_Line_gen___close │ │ │ │ + 1484: 00206844 1660 FUNC GLOBAL DEFAULT 11 CPyDef_literals___test │ │ │ │ 1485: 000d7900 336 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___is_fstring_start │ │ │ │ - 1486: 002c4100 16148 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_WildcardPattern_gen_____mypyc_generator_helper__ │ │ │ │ - 1487: 0017106c 10020 FUNC GLOBAL DEFAULT 11 CPyDef_black___get_imports_from_children_get_future_imports_gen_____mypyc_generator_helper__ │ │ │ │ + 1486: 002c44a4 16148 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_WildcardPattern_gen_____mypyc_generator_helper__ │ │ │ │ + 1487: 00171228 10020 FUNC GLOBAL DEFAULT 11 CPyDef_black___get_imports_from_children_get_future_imports_gen_____mypyc_generator_helper__ │ │ │ │ 1488: 00056c30 92 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_gen │ │ │ │ 1489: 000ebb44 392 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node___append_child │ │ │ │ - 1490: 0017911c 6600 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_INDENT_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 1490: 0017928c 6600 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_INDENT_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 1491: 00466f30 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___mode │ │ │ │ - 1492: 00275d70 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_fstring_LineGenerator_gen_____next__ │ │ │ │ - 1493: 001d23fc 212 FUNC GLOBAL DEFAULT 11 CPyPy_driver___release_TokenProxy_gen_____mypyc_generator_helper__ │ │ │ │ - 1494: 0021f61c 4 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern___match_seq__BasePattern_glue │ │ │ │ + 1492: 00275ee0 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_fstring_LineGenerator_gen_____next__ │ │ │ │ + 1493: 001d2568 212 FUNC GLOBAL DEFAULT 11 CPyPy_driver___release_TokenProxy_gen_____mypyc_generator_helper__ │ │ │ │ + 1494: 0021f78c 4 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern___match_seq__BasePattern_glue │ │ │ │ 1495: 00466e98 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___numerics │ │ │ │ - 1496: 00112e20 292 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Leaf_gen___throw │ │ │ │ - 1497: 00297f34 212 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen_____mypyc_generator_helper__ │ │ │ │ - 1498: 0011dbc4 68 FUNC GLOBAL DEFAULT 11 CPyDef_parse___backtrack_Recorder_gen_____next__ │ │ │ │ - 1499: 00117098 292 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_NegatedPattern_gen___send │ │ │ │ + 1496: 00112e4c 292 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Leaf_gen___throw │ │ │ │ + 1497: 002936ac 212 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen_____mypyc_generator_helper__ │ │ │ │ + 1498: 0011dbf0 68 FUNC GLOBAL DEFAULT 11 CPyDef_parse___backtrack_Recorder_gen_____next__ │ │ │ │ + 1499: 001170c4 292 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_NegatedPattern_gen___send │ │ │ │ 1500: 000bdaa4 348 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_async_stmt │ │ │ │ 1501: 00466abc 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_nodes___STARS │ │ │ │ 1502: 00466a98 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_nodes___OPENING_BRACKETS │ │ │ │ 1503: 00052030 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_NUMBER_LineGenerator_gen │ │ │ │ 1504: 000d5420 456 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Recorder___backtrack │ │ │ │ - 1505: 001a5b90 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_NUMBER_LineGenerator_gen___throw │ │ │ │ - 1506: 0011e820 8696 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___calcfirst │ │ │ │ - 1507: 00209c5c 504 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___make_simple_prefix │ │ │ │ - 1508: 00173d48 1756 FUNC GLOBAL DEFAULT 11 CPyDef_black___get_imports_from_children_get_future_imports_gen___close │ │ │ │ + 1505: 001a5cfc 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_NUMBER_LineGenerator_gen___throw │ │ │ │ + 1506: 0011e84c 8696 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___calcfirst │ │ │ │ + 1507: 00209dc8 504 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___make_simple_prefix │ │ │ │ + 1508: 00173f04 1756 FUNC GLOBAL DEFAULT 11 CPyDef_black___get_imports_from_children_get_future_imports_gen___close │ │ │ │ 1509: 00068518 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_match_case_LineGenerator_gen_____iter__ │ │ │ │ - 1510: 002ef5b0 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_dictsetmaker_LineGenerator_gen___close │ │ │ │ + 1510: 002ef9e8 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_dictsetmaker_LineGenerator_gen___close │ │ │ │ 1511: 00466b10 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Feature___TYPE_PARAM_DEFAULTS │ │ │ │ 1512: 000a6a68 148 FUNC GLOBAL DEFAULT 11 CPy_Decode │ │ │ │ - 1513: 0037e94c 636 FUNC GLOBAL DEFAULT 11 CPyPy_strings___normalize_fstring_quotes │ │ │ │ + 1513: 0037ee80 636 FUNC GLOBAL DEFAULT 11 CPyPy_strings___normalize_fstring_quotes │ │ │ │ 1514: 00466ba0 4 OBJECT GLOBAL DEFAULT 22 CPyType_lines___EmptyLineTracker │ │ │ │ - 1515: 003347b0 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_stmt_LineGenerator_gen___send │ │ │ │ - 1516: 002d4d18 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___generate_trailers_to_omit_gen_____mypyc_generator_helper__ │ │ │ │ + 1515: 00334ce0 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_stmt_LineGenerator_gen___send │ │ │ │ + 1516: 002d50bc 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___generate_trailers_to_omit_gen_____mypyc_generator_helper__ │ │ │ │ 1517: 000699b4 96 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Leaf_gen_____iter__ │ │ │ │ - 1518: 00178710 292 FUNC GLOBAL DEFAULT 11 CPyDef_comments____generate_ignored_nodes_from_fmt_skip_gen___throw │ │ │ │ - 1519: 0039f0d0 448 FUNC GLOBAL DEFAULT 11 CPyPy_black___check_stability_and_equivalence │ │ │ │ + 1518: 00178880 292 FUNC GLOBAL DEFAULT 11 CPyDef_comments____generate_ignored_nodes_from_fmt_skip_gen___throw │ │ │ │ + 1519: 0039f604 448 FUNC GLOBAL DEFAULT 11 CPyPy_black___check_stability_and_equivalence │ │ │ │ 1520: 000592c0 932 FUNC GLOBAL DEFAULT 11 CPyDef_trans___BaseStringSplitter_____mypyc_defaults_setup │ │ │ │ - 1521: 00128250 232 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___remove_trailing_comma │ │ │ │ - 1522: 0026a4a4 7200 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_suite_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 1523: 001e3304 296 FUNC GLOBAL DEFAULT 11 CPyPy_trans___iter_fexpr_spans_gen___send │ │ │ │ - 1524: 0032a1b8 196 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringParenWrapper_gen_____next__ │ │ │ │ + 1521: 0012827c 232 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___remove_trailing_comma │ │ │ │ + 1522: 0026a614 7200 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_suite_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 1523: 001e3470 296 FUNC GLOBAL DEFAULT 11 CPyPy_trans___iter_fexpr_spans_gen___send │ │ │ │ + 1524: 0032a5f8 196 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringParenWrapper_gen_____next__ │ │ │ │ 1525: 00050d88 124 FUNC GLOBAL DEFAULT 11 CPyDef_comments____generate_ignored_nodes_from_fmt_skip_env │ │ │ │ 1526: 000bee5c 588 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_STANDALONE_COMMENT │ │ │ │ 1527: 000f7f74 1056 FUNC GLOBAL DEFAULT 11 CPyDef_comments___children_contains_fmt_on │ │ │ │ 1528: 000e8dbc 536 FUNC GLOBAL DEFAULT 11 CPyDef_strings___sub_twice │ │ │ │ - 1529: 0029b510 348 FUNC GLOBAL DEFAULT 11 CPyPy_ranges____convert_node_to_standalone_comment │ │ │ │ + 1529: 00296c00 348 FUNC GLOBAL DEFAULT 11 CPyPy_ranges____convert_node_to_standalone_comment │ │ │ │ 1530: 000c2f74 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_standalone_comment_split_gen_____iter__ │ │ │ │ - 1531: 0018dfac 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_ENDMARKER_LineGenerator_gen_____next__ │ │ │ │ + 1531: 0018e11c 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_ENDMARKER_LineGenerator_gen_____next__ │ │ │ │ 1532: 000ca10c 440 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringTransformer_____call__ │ │ │ │ 1533: 00052cd4 92 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___generate_trailers_to_omit_gen │ │ │ │ 1534: 00068148 96 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_default_LineGenerator_gen_____iter__ │ │ │ │ 1535: 00068ff0 100 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_reversed_gen_____iter__ │ │ │ │ 1536: 00466cc8 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_stmt_LineGenerator_gen │ │ │ │ - 1537: 0019a844 72 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_with_new_parent_gen___send │ │ │ │ - 1538: 00275c58 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_fstring_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 1537: 0019a9b0 72 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_with_new_parent_gen___send │ │ │ │ + 1538: 00275dc8 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_fstring_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 1539: 000516cc 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_funcdef_LineGenerator_gen │ │ │ │ 1540: 000bd794 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_async_stmt_LineGenerator_gen_____iter__ │ │ │ │ 1541: 004669e0 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans_____call___3_StringTransformer_gen │ │ │ │ - 1542: 001de860 5380 FUNC GLOBAL DEFAULT 11 CPyDef_comments___list_comments │ │ │ │ - 1543: 00124ba4 44 FUNC GLOBAL DEFAULT 11 CPy_GetCoro │ │ │ │ + 1542: 001de9cc 5380 FUNC GLOBAL DEFAULT 11 CPyDef_comments___list_comments │ │ │ │ + 1543: 00124bd0 44 FUNC GLOBAL DEFAULT 11 CPy_GetCoro │ │ │ │ 1544: 00466c00 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen____maybe_split_omitting_optional_parens_env │ │ │ │ 1545: 000525d8 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___dont_increase_indentation_env │ │ │ │ 1546: 000a681c 128 FUNC GLOBAL DEFAULT 11 CPyStr_Split │ │ │ │ - 1547: 00182564 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_typevartuple_LineGenerator_gen___close │ │ │ │ - 1548: 00338418 6988 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___get_leaves_inside_matching_brackets │ │ │ │ - 1549: 001395c0 272 FUNC GLOBAL DEFAULT 11 CPyPy_trans___BaseStringSplitter____prefer_paren_wrap_match │ │ │ │ + 1547: 001826d4 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_typevartuple_LineGenerator_gen___close │ │ │ │ + 1548: 00338948 6988 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___get_leaves_inside_matching_brackets │ │ │ │ + 1549: 0013977c 272 FUNC GLOBAL DEFAULT 11 CPyPy_trans___BaseStringSplitter____prefer_paren_wrap_match │ │ │ │ 1550: 00072aa4 156 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___BasePattern │ │ │ │ 1551: 00466954 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___LeafPattern │ │ │ │ - 1552: 0037999c 10116 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Parser___shift │ │ │ │ - 1553: 002c2124 4756 FUNC GLOBAL DEFAULT 11 CPyDef_parse___stack_copy │ │ │ │ + 1552: 00379ed0 10116 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Parser___shift │ │ │ │ + 1553: 002c24c8 4756 FUNC GLOBAL DEFAULT 11 CPyDef_parse___stack_copy │ │ │ │ 1554: 00466cb8 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_typevartuple_LineGenerator_gen │ │ │ │ 1555: 00466d1c 4 OBJECT GLOBAL DEFAULT 22 CPyType_handle_ipynb_magics___CellMagic │ │ │ │ - 1556: 001a96a0 4412 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___detect_encoding │ │ │ │ - 1557: 0028a068 12348 FUNC GLOBAL DEFAULT 11 CPyDef_lines___EmptyLineTracker____maybe_empty_lines │ │ │ │ + 1556: 001a980c 4412 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___detect_encoding │ │ │ │ + 1557: 0028a258 12348 FUNC GLOBAL DEFAULT 11 CPyDef_lines___EmptyLineTracker____maybe_empty_lines │ │ │ │ 1558: 000bc244 584 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_dictsetmaker │ │ │ │ - 1559: 001d311c 1868 FUNC GLOBAL DEFAULT 11 CPyDef_ranges____find_lines_mapping_index │ │ │ │ + 1559: 001d3288 1868 FUNC GLOBAL DEFAULT 11 CPyDef_ranges____find_lines_mapping_index │ │ │ │ 1560: 000c2390 1208 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___dont_increase_indentation │ │ │ │ - 1561: 0017fc14 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typeparams_LineGenerator_gen_____next__ │ │ │ │ + 1561: 0017fd84 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typeparams_LineGenerator_gen_____next__ │ │ │ │ 1562: 000d1eec 596 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern____iterative_matches │ │ │ │ 1563: 000a4254 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree_____mypyc_lambda__0___3_init___3_WildcardPattern_obj_____get__ │ │ │ │ - 1564: 00141770 740 FUNC GLOBAL DEFAULT 11 CPyImport_ImportFromMany │ │ │ │ + 1564: 0014192c 740 FUNC GLOBAL DEFAULT 11 CPyImport_ImportFromMany │ │ │ │ 1565: 0043f830 16 OBJECT GLOBAL DEFAULT 18 CPyLit_Int │ │ │ │ 1566: 000a21a8 44 FUNC GLOBAL DEFAULT 11 CPy_Init │ │ │ │ 1567: 00466f68 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___cache_internal │ │ │ │ 1568: 000a34d4 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___split_wrapper_dont_increase_indentation_obj_____get__ │ │ │ │ 1569: 000f64dc 212 FUNC GLOBAL DEFAULT 11 CPyPy_black___nullcontext_gen_____mypyc_generator_helper__ │ │ │ │ 1570: 000aa8fc 80 FUNC GLOBAL DEFAULT 11 CPyError_OutOfMemory │ │ │ │ 1571: 00053d18 88 FUNC GLOBAL DEFAULT 11 CPyDef_trans_____call___3_StringTransformer_gen │ │ │ │ 1572: 00051328 112 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typeparams_LineGenerator_env │ │ │ │ 1573: 000c4c28 192 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_empty_par │ │ │ │ - 1574: 0020b964 532 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node___set_child │ │ │ │ - 1575: 002577dc 1476 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___BracketTracker___maybe_decrement_after_lambda_arguments │ │ │ │ - 1576: 00349d30 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___right_hand_split_gen_____next__ │ │ │ │ + 1574: 0020bad0 532 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node___set_child │ │ │ │ + 1575: 0025794c 1476 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___BracketTracker___maybe_decrement_after_lambda_arguments │ │ │ │ + 1576: 0034a264 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___right_hand_split_gen_____next__ │ │ │ │ 1577: 00466cec 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_default_LineGenerator_env │ │ │ │ 1578: 000d3490 328 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches │ │ │ │ 1579: 000c9ce4 196 FUNC GLOBAL DEFAULT 11 CPyPy_trans_____call___3_StringTransformer_gen_____iter__ │ │ │ │ - 1580: 003141ec 324 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringParenStripper_gen___throw │ │ │ │ - 1581: 003e5698 200 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___CellMagic___header │ │ │ │ - 1582: 00189ee0 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_decorators_LineGenerator_gen___send │ │ │ │ + 1580: 0031462c 324 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringParenStripper_gen___throw │ │ │ │ + 1581: 003e5bcc 200 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___CellMagic___header │ │ │ │ + 1582: 0018a050 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_decorators_LineGenerator_gen___send │ │ │ │ 1583: 000a3e94 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___more_splits_should_be_made_do_transform_StringSplitter_obj_____get__ │ │ │ │ - 1584: 003f1ec0 420 FUNC GLOBAL DEFAULT 11 CPyInit_blib2to3___pgen2___grammar │ │ │ │ - 1585: 00208074 428 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___generate_trailers_to_omit │ │ │ │ - 1586: 00115de8 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_BasePattern_gen___close │ │ │ │ - 1587: 002843c0 444 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___expect │ │ │ │ + 1584: 003f23f4 420 FUNC GLOBAL DEFAULT 11 CPyInit_blib2to3___pgen2___grammar │ │ │ │ + 1585: 002081e0 428 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___generate_trailers_to_omit │ │ │ │ + 1586: 00115e14 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_BasePattern_gen___close │ │ │ │ + 1587: 002845b0 444 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___expect │ │ │ │ 1588: 00053dec 92 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringMerger_gen │ │ │ │ 1589: 00069954 96 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Leaf_gen_____iter__ │ │ │ │ - 1590: 001a8158 468 FUNC GLOBAL DEFAULT 11 CPyBytes_GetSlice │ │ │ │ + 1590: 001a82c4 468 FUNC GLOBAL DEFAULT 11 CPyBytes_GetSlice │ │ │ │ 1591: 000ce5cc 240 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base___leaves │ │ │ │ 1592: 000c2104 456 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____maybe_split_omitting_optional_parens │ │ │ │ - 1593: 0036acc4 364 FUNC GLOBAL DEFAULT 11 CPyPy_driver___main │ │ │ │ - 1594: 002f4a58 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_tname_LineGenerator_gen___close │ │ │ │ + 1593: 0036b1f8 364 FUNC GLOBAL DEFAULT 11 CPyPy_driver___main │ │ │ │ + 1594: 002f4e90 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_tname_LineGenerator_gen___close │ │ │ │ 1595: 000c30fc 732 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___standalone_comment_split │ │ │ │ - 1596: 001644f0 2984 FUNC GLOBAL DEFAULT 11 CPyDef_strings_____top_level__ │ │ │ │ - 1597: 002624b8 292 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_comments_gen___throw │ │ │ │ - 1598: 0034468c 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___left_hand_split_gen___send │ │ │ │ - 1599: 00368a18 296 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___visit_Visitor_gen___send │ │ │ │ + 1596: 001646ac 2984 FUNC GLOBAL DEFAULT 11 CPyDef_strings_____top_level__ │ │ │ │ + 1597: 00262628 292 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_comments_gen___throw │ │ │ │ + 1598: 00344bc0 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___left_hand_split_gen___send │ │ │ │ + 1599: 00368f4c 296 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___visit_Visitor_gen___send │ │ │ │ 1600: 00466aac 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_nodes___TEST_DESCENDANTS │ │ │ │ 1601: 00466b28 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Feature___EXCEPT_STAR │ │ │ │ - 1602: 00140df4 1552 FUNC GLOBAL DEFAULT 11 CPyStatics_Initialize │ │ │ │ + 1602: 00140fb0 1552 FUNC GLOBAL DEFAULT 11 CPyStatics_Initialize │ │ │ │ 1603: 000aa0dc 292 FUNC GLOBAL DEFAULT 11 CPySequenceTuple_GetItem │ │ │ │ - 1604: 001db384 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___line_LineGenerator_gen___send │ │ │ │ - 1605: 001785a0 72 FUNC GLOBAL DEFAULT 11 CPyDef_comments____generate_ignored_nodes_from_fmt_skip_gen___send │ │ │ │ + 1604: 001db4f0 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___line_LineGenerator_gen___send │ │ │ │ + 1605: 00178710 72 FUNC GLOBAL DEFAULT 11 CPyDef_comments____generate_ignored_nodes_from_fmt_skip_gen___send │ │ │ │ 1606: 00069dc8 100 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_gen_____iter__ │ │ │ │ - 1607: 0018b7f0 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_SEMI_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 1607: 0018b960 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_SEMI_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 1608: 00466e08 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___resources │ │ │ │ 1609: 00054738 108 FUNC GLOBAL DEFAULT 11 CPyDef_trans___is_valid_index_is_valid_index_factory_obj │ │ │ │ 1610: 000f65f4 196 FUNC GLOBAL DEFAULT 11 CPyPy_black___nullcontext_gen_____next__ │ │ │ │ - 1611: 0027d05c 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____rhs_transform_line_gen___close │ │ │ │ + 1611: 0027d1cc 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____rhs_transform_line_gen___close │ │ │ │ 1612: 00466d00 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___CannotSplit │ │ │ │ - 1613: 0032a174 68 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenWrapper_gen_____next__ │ │ │ │ + 1613: 0032a5b4 68 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenWrapper_gen_____next__ │ │ │ │ 1614: 000d2a90 4 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___NegatedPattern___match_seq__BasePattern_glue │ │ │ │ - 1615: 001d45ac 364 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___simplify_dfa │ │ │ │ + 1615: 001d4718 364 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___simplify_dfa │ │ │ │ 1616: 000a57b4 164 FUNC GLOBAL DEFAULT 11 CPyFloat_Tan │ │ │ │ 1617: 000bacec 344 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_DEDENT │ │ │ │ 1618: 000f7e00 372 FUNC GLOBAL DEFAULT 11 CPyPy_comments___is_fmt_on │ │ │ │ 1619: 0046685c 4 OBJECT GLOBAL DEFAULT 22 CPyType_tokenize___detect_encoding_env │ │ │ │ - 1620: 0021b854 520 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___FStringState___current │ │ │ │ + 1620: 0021b9c0 520 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___FStringState___current │ │ │ │ 1621: 000c3f64 196 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___visit_Visitor_gen_____iter__ │ │ │ │ 1622: 004668bc 4 OBJECT GLOBAL DEFAULT 22 CPyType_parse___ParseError │ │ │ │ 1623: 000ea958 332 FUNC GLOBAL DEFAULT 11 CPyPy_trans___is_expression_chained │ │ │ │ 1624: 000f60b0 288 FUNC GLOBAL DEFAULT 11 CPyPy_black___get_imports_from_children_get_future_imports_obj_____call__ │ │ │ │ - 1625: 00129974 232 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node___update_sibling_maps │ │ │ │ + 1625: 001299a0 232 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node___update_sibling_maps │ │ │ │ 1626: 00466a6c 4 OBJECT GLOBAL DEFAULT 22 CPyType_parsing___lib2to3_parse_env │ │ │ │ 1627: 00466c10 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___left_hand_split_env │ │ │ │ 1628: 00056470 88 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Leaf_gen │ │ │ │ 1629: 000be9f8 584 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_ENDMARKER │ │ │ │ - 1630: 002e4358 4476 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___max_delimiter_priority_in_atom │ │ │ │ - 1631: 001137fc 872 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Leaf_gen_____mypyc_generator_helper__ │ │ │ │ - 1632: 00181eb0 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typevartuple_LineGenerator_gen___close │ │ │ │ - 1633: 0021f188 408 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern___match │ │ │ │ + 1630: 002e4758 4476 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___max_delimiter_priority_in_atom │ │ │ │ + 1631: 00113828 872 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Leaf_gen_____mypyc_generator_helper__ │ │ │ │ + 1632: 00182020 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typevartuple_LineGenerator_gen___close │ │ │ │ + 1633: 0021f2f8 408 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern___match │ │ │ │ 1634: 000a7cd4 440 FUNC GLOBAL DEFAULT 11 CPyList_SetItemInt64 │ │ │ │ - 1635: 0015d038 8208 FUNC GLOBAL DEFAULT 11 CPyDef_linegen_____top_level__ │ │ │ │ - 1636: 0021f620 1124 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___FStringState___consume_colon │ │ │ │ + 1635: 0015d1f4 8208 FUNC GLOBAL DEFAULT 11 CPyDef_linegen_____top_level__ │ │ │ │ + 1636: 0021f790 1124 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___FStringState___consume_colon │ │ │ │ 1637: 000b8ef4 352 FUNC GLOBAL DEFAULT 11 CPyPy_comments____generate_ignored_nodes_from_fmt_skip │ │ │ │ - 1638: 001739b4 296 FUNC GLOBAL DEFAULT 11 CPyPy_black___get_imports_from_children_get_future_imports_gen___send │ │ │ │ - 1639: 0029e4fc 336 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___convert_unchanged_lines │ │ │ │ + 1638: 00173b70 296 FUNC GLOBAL DEFAULT 11 CPyPy_black___get_imports_from_children_get_future_imports_gen___send │ │ │ │ + 1639: 00299d9c 336 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___convert_unchanged_lines │ │ │ │ 1640: 00466d64 4 OBJECT GLOBAL DEFAULT 22 CPyType_black___nullcontext_gen │ │ │ │ 1641: 0005415c 104 FUNC GLOBAL DEFAULT 11 CPyDef_trans___maybe_append_string_operators_do_transform_StringSplitter_obj │ │ │ │ - 1642: 00276e60 620 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___contains_multiline_strings │ │ │ │ + 1642: 00276fd0 620 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___contains_multiline_strings │ │ │ │ 1643: 000529a0 108 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_comments_delimiter_split_obj │ │ │ │ 1644: 000a6afc 128 FUNC GLOBAL DEFAULT 11 CPy_Encode │ │ │ │ - 1645: 002358dc 1624 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringSplitter____normalize_f_string │ │ │ │ - 1646: 00192bc0 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_comments_delimiter_split_gen_____mypyc_generator_helper__ │ │ │ │ + 1645: 00235a4c 1624 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringSplitter____normalize_f_string │ │ │ │ + 1646: 00192d30 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_comments_delimiter_split_gen_____mypyc_generator_helper__ │ │ │ │ 1647: 00466bd4 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___append_comments_delimiter_split_env │ │ │ │ - 1648: 00349c5c 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___right_hand_split_gen_____mypyc_generator_helper__ │ │ │ │ + 1648: 0034a190 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___right_hand_split_gen_____mypyc_generator_helper__ │ │ │ │ 1649: 000716a4 172 FUNC GLOBAL DEFAULT 11 CPyDef_rusty___Ok │ │ │ │ - 1650: 0012907c 440 FUNC GLOBAL DEFAULT 11 CPyPy_trans___CustomSplitMapMixin___has_custom_splits │ │ │ │ - 1651: 0030f69c 212 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringMerger_gen_____mypyc_generator_helper__ │ │ │ │ - 1652: 0017eab8 4232 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typeparams_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 1653: 003e633c 252 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___opens_block │ │ │ │ + 1650: 001290a8 440 FUNC GLOBAL DEFAULT 11 CPyPy_trans___CustomSplitMapMixin___has_custom_splits │ │ │ │ + 1651: 0030fadc 212 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringMerger_gen_____mypyc_generator_helper__ │ │ │ │ + 1652: 0017ec28 4232 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typeparams_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 1653: 003e6870 252 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___opens_block │ │ │ │ 1654: 000694ec 96 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenStripper_gen_____iter__ │ │ │ │ - 1655: 001fef1c 292 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_reversed_gen___throw │ │ │ │ + 1655: 001ff088 292 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_reversed_gen___throw │ │ │ │ 1656: 000f27b4 252 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___DFAState_____ne__ │ │ │ │ - 1657: 001ff83c 196 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_reversed_gen___close │ │ │ │ - 1658: 00311df8 392 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParenStripper____transform_to_new_line │ │ │ │ - 1659: 002f467c 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_tname_LineGenerator_gen___send │ │ │ │ + 1657: 001ff9a8 196 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_reversed_gen___close │ │ │ │ + 1658: 00312238 392 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParenStripper____transform_to_new_line │ │ │ │ + 1659: 002f4ab4 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_tname_LineGenerator_gen___send │ │ │ │ 1660: 000f74ac 220 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___BracketTracker___any_open_brackets │ │ │ │ - 1661: 0011c824 196 FUNC GLOBAL DEFAULT 11 CPyPy_parse___switch_to_Recorder_gen_____next__ │ │ │ │ - 1662: 0025a644 2904 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___mask_cell │ │ │ │ - 1663: 00208394 1368 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___create_token │ │ │ │ - 1664: 0039e30c 360 FUNC GLOBAL DEFAULT 11 CPyPy_black___format_str │ │ │ │ - 1665: 001d15a0 384 FUNC GLOBAL DEFAULT 11 CPyTagged_Add_ │ │ │ │ + 1661: 0011c850 196 FUNC GLOBAL DEFAULT 11 CPyPy_parse___switch_to_Recorder_gen_____next__ │ │ │ │ + 1662: 0025a7b4 2904 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___mask_cell │ │ │ │ + 1663: 00208500 1368 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___create_token │ │ │ │ + 1664: 0039e840 360 FUNC GLOBAL DEFAULT 11 CPyPy_black___format_str │ │ │ │ + 1665: 001d170c 384 FUNC GLOBAL DEFAULT 11 CPyTagged_Add_ │ │ │ │ 1666: 004669dc 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___do_transform_StringMerger_env │ │ │ │ 1667: 00466a70 4 OBJECT GLOBAL DEFAULT 22 CPyType_parsing___ASTSafetyError │ │ │ │ 1668: 000c70a4 228 FUNC GLOBAL DEFAULT 11 CPyDef_parsing___stringify_ast │ │ │ │ 1669: 000a2fd0 144 FUNC GLOBAL DEFAULT 11 CPyArg_ParseStackAndKeywords │ │ │ │ - 1670: 002eba18 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_atom_LineGenerator_gen___throw │ │ │ │ + 1670: 002ebe50 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_atom_LineGenerator_gen___throw │ │ │ │ 1671: 00466f90 4 OBJECT GLOBAL DEFAULT 22 CPyModule_datetime │ │ │ │ - 1672: 0010d0b0 660 FUNC GLOBAL DEFAULT 11 CPyDef_trans___breaks_unsplittable_expression__get_break_idx_StringSplitter_obj_____call__ │ │ │ │ + 1672: 0010d0dc 660 FUNC GLOBAL DEFAULT 11 CPyDef_trans___breaks_unsplittable_expression__get_break_idx_StringSplitter_obj_____call__ │ │ │ │ 1673: 00466ee8 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___brackets │ │ │ │ - 1674: 00349e80 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___right_hand_split_gen___send │ │ │ │ + 1674: 0034a3b4 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___right_hand_split_gen___send │ │ │ │ 1675: 00054674 104 FUNC GLOBAL DEFAULT 11 CPyDef_trans___insert_str_child_insert_str_child_factory_obj │ │ │ │ - 1676: 0022c3c8 464 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Parser___setup │ │ │ │ + 1676: 0022c538 464 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Parser___setup │ │ │ │ 1677: 000546dc 92 FUNC GLOBAL DEFAULT 11 CPyDef_trans___is_valid_index_factory_env │ │ │ │ 1678: 00466cac 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_dictsetmaker_LineGenerator_env │ │ │ │ - 1679: 0017fd64 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_typeparams_LineGenerator_gen___send │ │ │ │ + 1679: 0017fed4 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_typeparams_LineGenerator_gen___send │ │ │ │ 1680: 00054384 116 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_fexpr_slices_StringSplitter_env │ │ │ │ - 1681: 001d9ca0 400 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___has_magic_trailing_comma │ │ │ │ + 1681: 001d9e0c 400 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___has_magic_trailing_comma │ │ │ │ 1682: 000d09e8 412 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___BasePattern_____new__ │ │ │ │ - 1683: 00280d28 4640 FUNC GLOBAL DEFAULT 11 CPyDef_ranges____convert_nodes_to_standalone_comment │ │ │ │ + 1683: 00280e98 4768 FUNC GLOBAL DEFAULT 11 CPyDef_ranges____convert_nodes_to_standalone_comment │ │ │ │ 1684: 000d7e94 236 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___FStringState___enter_fstring │ │ │ │ - 1685: 002d4ef4 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___generate_trailers_to_omit_gen___send │ │ │ │ + 1685: 002d5298 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___generate_trailers_to_omit_gen___send │ │ │ │ 1686: 000c7188 168 FUNC GLOBAL DEFAULT 11 CPyPy_parsing___stringify_ast │ │ │ │ 1687: 00463b5c 60 OBJECT GLOBAL DEFAULT 21 tokenize___TokenError_members │ │ │ │ 1688: 000bf514 348 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_factor │ │ │ │ - 1689: 0011c930 296 FUNC GLOBAL DEFAULT 11 CPyPy_parse___switch_to_Recorder_gen___send │ │ │ │ + 1689: 0011c95c 296 FUNC GLOBAL DEFAULT 11 CPyPy_parse___switch_to_Recorder_gen___send │ │ │ │ 1690: 00466d60 4 OBJECT GLOBAL DEFAULT 22 CPyStatic__width_table___WIDTH_TABLE │ │ │ │ 1691: 00466c98 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_match_case_LineGenerator_gen │ │ │ │ - 1692: 00266524 1756 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___is_stub_def │ │ │ │ - 1693: 0030c024 292 FUNC GLOBAL DEFAULT 11 CPyPy_trans___hug_power_op_gen___send │ │ │ │ + 1692: 00266694 1756 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___is_stub_def │ │ │ │ + 1693: 0030c464 292 FUNC GLOBAL DEFAULT 11 CPyPy_trans___hug_power_op_gen___send │ │ │ │ 1694: 000c0c74 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____rhs_transform_line_gen_____iter__ │ │ │ │ - 1695: 003347f8 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_stmt_LineGenerator_gen___send │ │ │ │ + 1695: 00334d28 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_stmt_LineGenerator_gen___send │ │ │ │ 1696: 00466a10 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___CustomSplitMapMixin │ │ │ │ 1697: 00466e70 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_nodes___globals │ │ │ │ 1698: 00466eb8 4 OBJECT GLOBAL DEFAULT 22 CPyModule_ast │ │ │ │ 1699: 00466ac8 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_nodes___LOGIC_OPERATORS │ │ │ │ 1700: 000723c4 132 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenWrapper_env │ │ │ │ - 1701: 001171bc 292 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_NegatedPattern_gen___throw │ │ │ │ + 1701: 001171e8 292 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_NegatedPattern_gen___throw │ │ │ │ 1702: 000a3354 192 FUNC GLOBAL DEFAULT 11 CPyPy_black___get_imports_from_children_get_future_imports_obj_____get__ │ │ │ │ - 1703: 003e7188 512 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___LeafPattern___match__BasePattern_glue │ │ │ │ - 1704: 00115fb4 184 FUNC GLOBAL DEFAULT 11 CPyPy_pytree_____mypyc_lambda__0___3_init___3_WildcardPattern_obj_____call__ │ │ │ │ - 1705: 00129e08 1816 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_with_or_async_with_stmt │ │ │ │ + 1703: 003e76bc 512 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___LeafPattern___match__BasePattern_glue │ │ │ │ + 1704: 00115fe0 184 FUNC GLOBAL DEFAULT 11 CPyPy_pytree_____mypyc_lambda__0___3_init___3_WildcardPattern_obj_____call__ │ │ │ │ + 1705: 00129e34 1816 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_with_or_async_with_stmt │ │ │ │ 1706: 00072a04 160 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_default_LineGenerator_env │ │ │ │ 1707: 0046692c 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___leaves_Leaf_env │ │ │ │ - 1708: 003411b8 12976 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___left_hand_split_gen_____mypyc_generator_helper__ │ │ │ │ - 1709: 003e4f20 1716 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___generate_tokens_gen___close │ │ │ │ - 1710: 0018a274 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_decorators_LineGenerator_gen___close │ │ │ │ + 1708: 003416ec 12976 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___left_hand_split_gen_____mypyc_generator_helper__ │ │ │ │ + 1709: 003e5454 1716 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___generate_tokens_gen___close │ │ │ │ + 1710: 0018a3e4 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_decorators_LineGenerator_gen___close │ │ │ │ 1711: 00051abc 112 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_SEMI_LineGenerator_env │ │ │ │ 1712: 00056910 120 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____iterative_matches_WildcardPattern_env │ │ │ │ 1713: 00466970 4 OBJECT GLOBAL DEFAULT 22 CPyType_pygram____python_symbols │ │ │ │ - 1714: 0027d9b0 9120 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____prefer_split_rhs_oop_over_rhs │ │ │ │ + 1714: 0027db20 9120 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____prefer_split_rhs_oop_over_rhs │ │ │ │ 1715: 000541c4 108 FUNC GLOBAL DEFAULT 11 CPyDef_trans___max_last_string_column_do_transform_StringSplitter_obj │ │ │ │ 1716: 00466d08 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_linegen____BracketSplitComponent___body │ │ │ │ 1717: 000a9b9c 348 FUNC GLOBAL DEFAULT 11 CPyDict_NextKey │ │ │ │ - 1718: 00307868 336 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringMerger____remove_backslash_line_continuation_chars │ │ │ │ + 1718: 00307ca8 336 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringMerger____remove_backslash_line_continuation_chars │ │ │ │ 1719: 000c7ca0 196 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___visit_suite__TopLevelStatementsVisitor_gen_____iter__ │ │ │ │ 1720: 000ba9e0 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_DEDENT_LineGenerator_gen_____iter__ │ │ │ │ 1721: 0046698c 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___do_transform_StringParenWrapper_env │ │ │ │ - 1722: 002b4400 4768 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParenWrapper____dict_or_lambda_match │ │ │ │ + 1722: 002b47a4 4768 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParenWrapper____dict_or_lambda_match │ │ │ │ 1723: 00057338 108 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___closure_make_dfa_ParserGenerator_obj │ │ │ │ - 1724: 0019ed34 1756 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Node_gen___close │ │ │ │ + 1724: 0019eea0 1756 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Node_gen___close │ │ │ │ 1725: 000d3bf4 196 FUNC GLOBAL DEFAULT 11 CPyPy_driver___TokenProxy___release │ │ │ │ 1726: 00051570 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_paramspec_LineGenerator_gen │ │ │ │ 1727: 000534ac 88 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_with_new_parent_gen │ │ │ │ 1728: 00057538 108 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___find_cookie_detect_encoding_obj │ │ │ │ 1729: 000d2cd4 596 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___NegatedPattern___generate_matches │ │ │ │ 1730: 00466d44 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_comments___FMT_SKIP │ │ │ │ - 1731: 003ee170 352 FUNC GLOBAL DEFAULT 11 CPyInit_black___numerics │ │ │ │ - 1732: 003e5c58 252 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_stub_class │ │ │ │ - 1733: 0033a00c 2476 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___should_split_funcdef_with_rhs │ │ │ │ - 1734: 001dfec8 12824 FUNC GLOBAL DEFAULT 11 CPyDef_trans___iter_fexpr_spans_gen_____mypyc_generator_helper__ │ │ │ │ + 1731: 003ee6a4 352 FUNC GLOBAL DEFAULT 11 CPyInit_black___numerics │ │ │ │ + 1732: 003e618c 252 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_stub_class │ │ │ │ + 1733: 0033a53c 2476 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___should_split_funcdef_with_rhs │ │ │ │ + 1734: 001e0034 12824 FUNC GLOBAL DEFAULT 11 CPyDef_trans___iter_fexpr_spans_gen_____mypyc_generator_helper__ │ │ │ │ 1735: 00070af0 132 FUNC GLOBAL DEFAULT 11 CPyDef_trans___insert_str_child_insert_str_child_factory_obj_____get__ │ │ │ │ 1736: 00466cd4 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_DEDENT_LineGenerator_env │ │ │ │ - 1737: 0021f4a0 380 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___WildcardPattern___match_seq │ │ │ │ + 1737: 0021f610 380 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___WildcardPattern___match_seq │ │ │ │ 1738: 000ec890 244 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base___remove │ │ │ │ 1739: 00052b68 104 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_standalone_comment_split_obj │ │ │ │ - 1740: 0019c7a8 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___leaves_Base_gen_____next__ │ │ │ │ + 1740: 0019c914 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___leaves_Base_gen_____next__ │ │ │ │ 1741: 00069374 140 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringTransformer_____mypyc_defaults_setup │ │ │ │ - 1742: 003513f4 196 FUNC GLOBAL DEFAULT 11 CPyPy_trans____iter_nameescape_slices_StringSplitter_gen_____next__ │ │ │ │ - 1743: 0028d0a4 644 FUNC GLOBAL DEFAULT 11 CPyPy_lines___EmptyLineTracker____maybe_empty_lines │ │ │ │ + 1742: 00351928 196 FUNC GLOBAL DEFAULT 11 CPyPy_trans____iter_nameescape_slices_StringSplitter_gen_____next__ │ │ │ │ + 1743: 0028d294 644 FUNC GLOBAL DEFAULT 11 CPyPy_lines___EmptyLineTracker____maybe_empty_lines │ │ │ │ 1744: 000b82fc 196 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_comments_gen_____iter__ │ │ │ │ 1745: 004669b0 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___max_last_string_column_do_transform_StringSplitter_obj │ │ │ │ 1746: 000cb8bc 332 FUNC GLOBAL DEFAULT 11 CPyPy_trans___fstring_contains_expr │ │ │ │ 1747: 000b7ec4 196 FUNC GLOBAL DEFAULT 11 CPyPy_black___get_imports_from_children_get_future_imports_gen_____iter__ │ │ │ │ - 1748: 0026db88 1240 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Leaf___clone │ │ │ │ - 1749: 00357170 1600 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___make_first │ │ │ │ - 1750: 00298110 72 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen___send │ │ │ │ - 1751: 001908ec 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen_____next__ │ │ │ │ - 1752: 001aaab8 5940 FUNC GLOBAL DEFAULT 11 CPyDef_black___get_future_imports │ │ │ │ - 1753: 00381030 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_factor_LineGenerator_gen_____next__ │ │ │ │ + 1748: 0026dcf8 1240 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Leaf___clone │ │ │ │ + 1749: 003576a4 1600 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___make_first │ │ │ │ + 1750: 00293888 72 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen___send │ │ │ │ + 1751: 00190a5c 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen_____next__ │ │ │ │ + 1752: 001aac24 5940 FUNC GLOBAL DEFAULT 11 CPyDef_black___get_future_imports │ │ │ │ + 1753: 00381564 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_factor_LineGenerator_gen_____next__ │ │ │ │ 1754: 00466f40 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___linegen │ │ │ │ 1755: 00466cb0 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_paramspec_LineGenerator_gen │ │ │ │ - 1756: 00237d64 1348 FUNC GLOBAL DEFAULT 11 CPyDef_strings___str_width │ │ │ │ - 1757: 0030560c 1396 FUNC GLOBAL DEFAULT 11 CPyDef_trans___maybe_append_string_operators_do_transform_StringSplitter_obj_____call__ │ │ │ │ - 1758: 002d4e30 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___generate_trailers_to_omit_gen_____next__ │ │ │ │ + 1756: 00237ed4 1348 FUNC GLOBAL DEFAULT 11 CPyDef_strings___str_width │ │ │ │ + 1757: 00305a4c 1396 FUNC GLOBAL DEFAULT 11 CPyDef_trans___maybe_append_string_operators_do_transform_StringSplitter_obj_____call__ │ │ │ │ + 1758: 002d51d4 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___generate_trailers_to_omit_gen_____next__ │ │ │ │ 1759: 000f2df4 296 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___any │ │ │ │ 1760: 000d0cac 388 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___BasePattern____submatch │ │ │ │ - 1761: 0013f86c 2156 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_generator │ │ │ │ + 1761: 0013fa28 2156 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_generator │ │ │ │ 1762: 00072700 136 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_async_stmt_LineGenerator_env │ │ │ │ - 1763: 0030c148 292 FUNC GLOBAL DEFAULT 11 CPyDef_trans___hug_power_op_gen___throw │ │ │ │ + 1763: 0030c588 292 FUNC GLOBAL DEFAULT 11 CPyDef_trans___hug_power_op_gen___throw │ │ │ │ 1764: 00053c2c 108 FUNC GLOBAL DEFAULT 11 CPyDef_trans___is_simple_operand_hug_power_op_obj │ │ │ │ - 1765: 001b849c 408 FUNC GLOBAL DEFAULT 11 CPyPy_black___get_features_used │ │ │ │ + 1765: 001b8608 408 FUNC GLOBAL DEFAULT 11 CPyPy_black___get_features_used │ │ │ │ 1766: 000aa78c 48 FUNC GLOBAL DEFAULT 11 CPy_GetExcValue │ │ │ │ - 1767: 00221a58 556 FUNC GLOBAL DEFAULT 11 CPyPy_lines____can_omit_closing_paren │ │ │ │ + 1767: 00221bc8 556 FUNC GLOBAL DEFAULT 11 CPyPy_lines____can_omit_closing_paren │ │ │ │ 1768: 00466df8 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_pygram___globals │ │ │ │ - 1769: 0029dad4 400 FUNC GLOBAL DEFAULT 11 CPyPy_ranges____convert_unchanged_line_by_line │ │ │ │ - 1770: 00257438 456 FUNC GLOBAL DEFAULT 11 CPyDef_cache___get_cache_file │ │ │ │ + 1769: 00299368 400 FUNC GLOBAL DEFAULT 11 CPyPy_ranges____convert_unchanged_line_by_line │ │ │ │ + 1770: 002575a8 456 FUNC GLOBAL DEFAULT 11 CPyDef_cache___get_cache_file │ │ │ │ 1771: 000725e4 140 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_DEDENT_LineGenerator_env │ │ │ │ - 1772: 00334b8c 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_stmt_LineGenerator_gen___close │ │ │ │ - 1773: 0036a2e8 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___BasePattern_____repr__ │ │ │ │ - 1774: 001e30e0 212 FUNC GLOBAL DEFAULT 11 CPyPy_trans___iter_fexpr_spans_gen_____mypyc_generator_helper__ │ │ │ │ + 1772: 003350bc 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_stmt_LineGenerator_gen___close │ │ │ │ + 1773: 0036a81c 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___BasePattern_____repr__ │ │ │ │ + 1774: 001e324c 212 FUNC GLOBAL DEFAULT 11 CPyPy_trans___iter_fexpr_spans_gen_____mypyc_generator_helper__ │ │ │ │ 1775: 00057ff4 180 FUNC GLOBAL DEFAULT 11 CPyDef_lines___RHSResult │ │ │ │ 1776: 000a7518 244 FUNC GLOBAL DEFAULT 11 CPyList_GetItemShort │ │ │ │ - 1777: 00115160 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_BasePattern_gen_____mypyc_generator_helper__ │ │ │ │ + 1777: 0011518c 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_BasePattern_gen_____mypyc_generator_helper__ │ │ │ │ 1778: 000af194 2388 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParser_____mypyc_defaults_setup │ │ │ │ 1779: 0006911c 100 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_with_new_parent_gen_____iter__ │ │ │ │ - 1780: 0019a668 212 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_with_new_parent_gen_____mypyc_generator_helper__ │ │ │ │ + 1780: 0019a7d4 212 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_with_new_parent_gen_____mypyc_generator_helper__ │ │ │ │ 1781: 000ca3d0 196 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringMerger_gen_____iter__ │ │ │ │ 1782: 000ba424 344 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_test │ │ │ │ - 1783: 000ffd04 256 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___contains_standalone_comments │ │ │ │ + 1783: 000ffd30 256 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___contains_standalone_comments │ │ │ │ 1784: 004669bc 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___do_transform_StringSplitter_env │ │ │ │ - 1785: 00208f00 2180 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___replace_cell_magics │ │ │ │ - 1786: 00351894 1716 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_nameescape_slices_StringSplitter_gen___close │ │ │ │ - 1787: 0031f494 1716 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringSplitter_gen___close │ │ │ │ - 1788: 0027caa4 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____rhs_transform_line_gen_____mypyc_generator_helper__ │ │ │ │ - 1789: 003513b0 68 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_nameescape_slices_StringSplitter_gen_____next__ │ │ │ │ - 1790: 0028457c 1612 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___parse_item │ │ │ │ + 1785: 0020906c 2180 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___replace_cell_magics │ │ │ │ + 1786: 00351dc8 1716 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_nameescape_slices_StringSplitter_gen___close │ │ │ │ + 1787: 0031f8d4 1716 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringSplitter_gen___close │ │ │ │ + 1788: 0027cc14 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____rhs_transform_line_gen_____mypyc_generator_helper__ │ │ │ │ + 1789: 003518e4 68 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_nameescape_slices_StringSplitter_gen_____next__ │ │ │ │ + 1790: 0028476c 1612 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___parse_item │ │ │ │ 1791: 000692ac 100 FUNC GLOBAL DEFAULT 11 CPyDef_trans___hug_power_op_gen_____iter__ │ │ │ │ - 1792: 0026da60 296 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringSplitter____get_string_operator_leaves │ │ │ │ + 1792: 0026dbd0 296 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringSplitter____get_string_operator_leaves │ │ │ │ 1793: 000d1648 204 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___LeafPattern____submatch │ │ │ │ 1794: 00466e2c 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_rusty___globals │ │ │ │ - 1795: 00302e84 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_delimiter_split_gen___close │ │ │ │ - 1796: 00197494 5008 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_default_Visitor_gen_____mypyc_generator_helper__ │ │ │ │ - 1797: 002eb67c 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_atom_LineGenerator_gen_____next__ │ │ │ │ + 1795: 003032c0 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_delimiter_split_gen___close │ │ │ │ + 1796: 00197604 5008 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_default_Visitor_gen_____mypyc_generator_helper__ │ │ │ │ + 1797: 002ebab4 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_atom_LineGenerator_gen_____next__ │ │ │ │ 1798: 00069fb8 96 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___generate_tokens_gen_____iter__ │ │ │ │ - 1799: 003029ac 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_delimiter_split_gen_____next__ │ │ │ │ + 1799: 00302de8 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_delimiter_split_gen_____next__ │ │ │ │ 1800: 00072c1c 160 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_env │ │ │ │ 1801: 000564c8 100 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Leaf_env │ │ │ │ - 1802: 00234a78 212 FUNC GLOBAL DEFAULT 11 CPyPy_trans____iter_fexpr_slices_StringSplitter_gen_____mypyc_generator_helper__ │ │ │ │ + 1802: 00234be8 212 FUNC GLOBAL DEFAULT 11 CPyPy_trans____iter_fexpr_slices_StringSplitter_gen_____mypyc_generator_helper__ │ │ │ │ 1803: 000f73ac 256 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___BracketTracker___any_open_for_or_lambda │ │ │ │ - 1804: 001287e4 428 FUNC GLOBAL DEFAULT 11 CPyPy_trans___CustomSplitMapMixin___add_custom_splits │ │ │ │ + 1804: 00128810 428 FUNC GLOBAL DEFAULT 11 CPyPy_trans___CustomSplitMapMixin___add_custom_splits │ │ │ │ 1805: 00052d84 92 FUNC GLOBAL DEFAULT 11 CPyDef_lines___contains_implicit_multiline_string_with_comments_Line_env │ │ │ │ - 1806: 000fca0c 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___split_wrapper_dont_increase_indentation_gen___send │ │ │ │ - 1807: 003e4dd8 328 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___generate_tokens_gen___throw │ │ │ │ + 1806: 000fca38 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___split_wrapper_dont_increase_indentation_gen___send │ │ │ │ + 1807: 003e530c 328 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___generate_tokens_gen___throw │ │ │ │ 1808: 00466d38 4 OBJECT GLOBAL DEFAULT 22 CPyType_comments___generate_comments_env │ │ │ │ - 1809: 00192c94 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_comments_delimiter_split_gen_____next__ │ │ │ │ - 1810: 003346ec 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_stmt_LineGenerator_gen_____next__ │ │ │ │ - 1811: 003e7f7c 1564 FUNC GLOBAL DEFAULT 11 CPyGlobalsInit │ │ │ │ - 1812: 0020a524 5000 FUNC GLOBAL DEFAULT 11 CPyDef_strings___replace_normalize_unicode_escape_sequences_obj_____call__ │ │ │ │ - 1813: 003e7ae0 512 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___NegatedPattern___match__BasePattern_glue │ │ │ │ - 1814: 00196960 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___standalone_comment_split_gen___send │ │ │ │ - 1815: 00359bb4 384 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___generate_grammar │ │ │ │ + 1809: 00192e04 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_comments_delimiter_split_gen_____next__ │ │ │ │ + 1810: 00334c1c 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_stmt_LineGenerator_gen_____next__ │ │ │ │ + 1811: 003e84b0 1564 FUNC GLOBAL DEFAULT 11 CPyGlobalsInit │ │ │ │ + 1812: 0020a690 5000 FUNC GLOBAL DEFAULT 11 CPyDef_strings___replace_normalize_unicode_escape_sequences_obj_____call__ │ │ │ │ + 1813: 003e8014 512 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___NegatedPattern___match__BasePattern_glue │ │ │ │ + 1814: 00196ad0 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___standalone_comment_split_gen___send │ │ │ │ + 1815: 0035a0e8 384 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___generate_grammar │ │ │ │ 1816: 00067fc8 96 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_comments_gen_____iter__ │ │ │ │ 1817: 00466b2c 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Feature___ANN_ASSIGN_EXTENDED_RHS │ │ │ │ 1818: 004668f8 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree____iterative_matches_WildcardPattern_gen │ │ │ │ 1819: 00466b88 4 OBJECT GLOBAL DEFAULT 22 CPyType_lines___enumerate_reversed_gen │ │ │ │ 1820: 000cb00c 368 FUNC GLOBAL DEFAULT 11 CPyPy_trans___BaseStringSplitter___do_splitter_match │ │ │ │ - 1821: 0019f4d4 5064 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Node_gen_____mypyc_generator_helper__ │ │ │ │ - 1822: 001d7bc0 544 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___WildcardPattern____bare_name_matches │ │ │ │ - 1823: 003e6240 252 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_chained_assignment │ │ │ │ + 1821: 0019f640 5064 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Node_gen_____mypyc_generator_helper__ │ │ │ │ + 1822: 001d7d2c 544 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___WildcardPattern____bare_name_matches │ │ │ │ + 1823: 003e6774 252 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_chained_assignment │ │ │ │ 1824: 00466e48 4 OBJECT GLOBAL DEFAULT 22 CPyModule_blib2to3___pgen2___tokenize │ │ │ │ - 1825: 00287990 236 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___gettoken │ │ │ │ + 1825: 00287b80 236 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___gettoken │ │ │ │ 1826: 000d0e30 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___BasePattern___optimize │ │ │ │ 1827: 0006954c 136 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParenStripper_____mypyc_defaults_setup │ │ │ │ - 1828: 001d25d4 72 FUNC GLOBAL DEFAULT 11 CPyDef_driver___release_TokenProxy_gen___send │ │ │ │ - 1829: 0030cb24 4952 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringMerger____merge_string_group │ │ │ │ - 1830: 00137444 344 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_part_of_annotation │ │ │ │ + 1828: 001d2740 72 FUNC GLOBAL DEFAULT 11 CPyDef_driver___release_TokenProxy_gen___send │ │ │ │ + 1829: 0030cf64 4952 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringMerger____merge_string_group │ │ │ │ + 1830: 00137554 344 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_part_of_annotation │ │ │ │ 1831: 000702c4 136 FUNC GLOBAL DEFAULT 11 CPyDef_lines_____mypyc_lambda__0_contains_implicit_multiline_string_with_comments_Line_obj_____get__ │ │ │ │ - 1832: 00286db4 528 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___parse │ │ │ │ - 1833: 001839d8 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_paramspec_LineGenerator_gen___throw │ │ │ │ + 1832: 00286fa4 528 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___parse │ │ │ │ + 1833: 00183b48 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_paramspec_LineGenerator_gen___throw │ │ │ │ 1834: 00057a20 180 FUNC GLOBAL DEFAULT 11 CPyDef_cache___Cache │ │ │ │ - 1835: 001d24d0 68 FUNC GLOBAL DEFAULT 11 CPyDef_driver___release_TokenProxy_gen_____next__ │ │ │ │ - 1836: 00179058 196 FUNC GLOBAL DEFAULT 11 CPyPy_comments____generate_ignored_nodes_from_fmt_skip_gen___close │ │ │ │ - 1837: 0012ac14 940 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base___prev_sibling │ │ │ │ - 1838: 000fe0f8 300 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_comments_delimiter_split_obj_____call__ │ │ │ │ - 1839: 0010c5b0 292 FUNC GLOBAL DEFAULT 11 CPyPy_trans_____call___3_StringTransformer_gen___send │ │ │ │ - 1840: 00124c50 688 FUNC GLOBAL DEFAULT 11 CPy_YieldFromErrorHandle │ │ │ │ - 1841: 0019c9dc 292 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Base_gen___throw │ │ │ │ + 1835: 001d263c 68 FUNC GLOBAL DEFAULT 11 CPyDef_driver___release_TokenProxy_gen_____next__ │ │ │ │ + 1836: 001791c8 196 FUNC GLOBAL DEFAULT 11 CPyPy_comments____generate_ignored_nodes_from_fmt_skip_gen___close │ │ │ │ + 1837: 0012ac40 940 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base___prev_sibling │ │ │ │ + 1838: 000fe124 300 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_comments_delimiter_split_obj_____call__ │ │ │ │ + 1839: 0010c5dc 292 FUNC GLOBAL DEFAULT 11 CPyPy_trans_____call___3_StringTransformer_gen___send │ │ │ │ + 1840: 00124c7c 688 FUNC GLOBAL DEFAULT 11 CPy_YieldFromErrorHandle │ │ │ │ + 1841: 0019cb48 292 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Base_gen___throw │ │ │ │ 1842: 00466ce0 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_test_LineGenerator_gen │ │ │ │ 1843: 00466f78 4 OBJECT GLOBAL DEFAULT 22 CPyModule_click___core │ │ │ │ 1844: 000b8ca8 588 FUNC GLOBAL DEFAULT 11 CPyDef_comments____generate_ignored_nodes_from_fmt_skip │ │ │ │ 1845: 000ecc2c 504 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node_____mypyc_setter__prefix │ │ │ │ 1846: 00466f5c 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___comments │ │ │ │ - 1847: 00207b78 436 FUNC GLOBAL DEFAULT 11 CPyPy_trans___is_valid_index_is_valid_index_factory_obj_____call__ │ │ │ │ + 1847: 00207ce4 436 FUNC GLOBAL DEFAULT 11 CPyPy_trans___is_valid_index_is_valid_index_factory_obj_____call__ │ │ │ │ 1848: 000a9484 348 FUNC GLOBAL DEFAULT 11 CPyDict_Values │ │ │ │ - 1849: 002fb8cc 17688 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_default_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 1850: 001a48bc 3976 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_NUMBER_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 1851: 0025771c 192 FUNC GLOBAL DEFAULT 11 CPyPy_mode___Mode___get_cache_key │ │ │ │ + 1849: 002fbd04 17692 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_default_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 1850: 001a4a28 3976 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_NUMBER_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 1851: 0025788c 192 FUNC GLOBAL DEFAULT 11 CPyPy_mode___Mode___get_cache_key │ │ │ │ 1852: 00466b20 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Feature___DEBUG_F_STRINGS │ │ │ │ - 1853: 0032a3ec 292 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenWrapper_gen___throw │ │ │ │ - 1854: 00100aa8 856 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___is_class │ │ │ │ + 1853: 0032a82c 292 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenWrapper_gen___throw │ │ │ │ + 1854: 00100ad4 856 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___is_class │ │ │ │ 1855: 000a840c 228 FUNC GLOBAL DEFAULT 11 CPyList_Count │ │ │ │ - 1856: 001fc0c0 1308 FUNC GLOBAL DEFAULT 11 CPyDef_trans___is_simple_lookup_hug_power_op_obj_____call__ │ │ │ │ - 1857: 0020d3e8 716 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node_____init__ │ │ │ │ + 1856: 001fc22c 1308 FUNC GLOBAL DEFAULT 11 CPyDef_trans___is_simple_lookup_hug_power_op_obj_____call__ │ │ │ │ + 1857: 0020d554 716 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node_____init__ │ │ │ │ 1858: 004668b4 4 OBJECT GLOBAL DEFAULT 22 CPyType_parse___switch_to_Recorder_env │ │ │ │ - 1859: 000ffac0 580 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___contains_standalone_comments │ │ │ │ + 1859: 000ffaec 580 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___contains_standalone_comments │ │ │ │ 1860: 000bdc00 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_decorators_LineGenerator_gen_____iter__ │ │ │ │ 1861: 000d2f28 336 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___NegatedPattern___generate_matches │ │ │ │ - 1862: 0032ad0c 196 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringParenWrapper_gen___close │ │ │ │ - 1863: 0017ad08 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_INDENT_LineGenerator_gen___send │ │ │ │ - 1864: 00264d6c 324 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_test_LineGenerator_gen___throw │ │ │ │ + 1862: 0032b14c 196 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringParenWrapper_gen___close │ │ │ │ + 1863: 0017ae78 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_INDENT_LineGenerator_gen___send │ │ │ │ + 1864: 00264edc 324 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_test_LineGenerator_gen___throw │ │ │ │ 1865: 00068f28 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___generate_trailers_to_omit_gen_____iter__ │ │ │ │ 1866: 000c57c8 324 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___ensure_visible │ │ │ │ 1867: 000a7f78 504 FUNC GLOBAL DEFAULT 11 CPyList_PopLast │ │ │ │ - 1868: 00306064 504 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____safe_add_trailing_comma │ │ │ │ - 1869: 00198ddc 1756 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_default_Visitor_gen___close │ │ │ │ - 1870: 001d2864 324 FUNC GLOBAL DEFAULT 11 CPyPy_driver___release_TokenProxy_gen___throw │ │ │ │ - 1871: 003e5b5c 252 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_class │ │ │ │ - 1872: 0010a730 7264 FUNC GLOBAL DEFAULT 11 CPyDef_trans_____call___3_StringTransformer_gen_____mypyc_generator_helper__ │ │ │ │ + 1868: 003064a4 504 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____safe_add_trailing_comma │ │ │ │ + 1869: 00198f4c 1752 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_default_Visitor_gen___close │ │ │ │ + 1870: 001d29d0 324 FUNC GLOBAL DEFAULT 11 CPyPy_driver___release_TokenProxy_gen___throw │ │ │ │ + 1871: 003e6090 252 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_class │ │ │ │ + 1872: 0010a75c 7264 FUNC GLOBAL DEFAULT 11 CPyDef_trans_____call___3_StringTransformer_gen_____mypyc_generator_helper__ │ │ │ │ 1873: 000c15b4 368 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___left_hand_split │ │ │ │ - 1874: 0034ed64 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____maybe_split_omitting_optional_parens_gen_____next__ │ │ │ │ - 1875: 00207ed0 420 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Recorder___switch_to │ │ │ │ + 1874: 0034f298 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____maybe_split_omitting_optional_parens_gen_____next__ │ │ │ │ + 1875: 0020803c 420 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Recorder___switch_to │ │ │ │ 1876: 000a8850 76 FUNC GLOBAL DEFAULT 11 CPyDict_Get │ │ │ │ 1877: 000f3d60 2144 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize____split_fstring_start_and_middle │ │ │ │ - 1878: 0018368c 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_paramspec_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 1878: 001837fc 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_paramspec_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 1879: 000d2c10 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_NegatedPattern_gen_____iter__ │ │ │ │ 1880: 00466d58 4 OBJECT GLOBAL DEFAULT 22 CPyType_brackets___BracketMatchError │ │ │ │ - 1881: 002074e4 416 FUNC GLOBAL DEFAULT 11 CPyPy_token___ISEOF │ │ │ │ - 1882: 00344a20 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___left_hand_split_gen___close │ │ │ │ + 1881: 00207650 416 FUNC GLOBAL DEFAULT 11 CPyPy_token___ISEOF │ │ │ │ + 1882: 00344f54 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___left_hand_split_gen___close │ │ │ │ 1883: 000a7814 276 FUNC GLOBAL DEFAULT 11 CPyList_GetItemBorrow │ │ │ │ - 1884: 00281f48 332 FUNC GLOBAL DEFAULT 11 CPyPy_ranges____convert_nodes_to_standalone_comment │ │ │ │ + 1884: 00282138 332 FUNC GLOBAL DEFAULT 11 CPyPy_ranges____convert_nodes_to_standalone_comment │ │ │ │ 1885: 00466ef4 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black____width_table │ │ │ │ - 1886: 001d5b44 1528 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base___depth │ │ │ │ + 1886: 001d5cb0 1528 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base___depth │ │ │ │ 1887: 00466d6c 4 OBJECT GLOBAL DEFAULT 22 CPyType_black___get_imports_from_children_get_future_imports_gen │ │ │ │ - 1888: 00127800 252 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___contains_implicit_multiline_string_with_comments │ │ │ │ - 1889: 002304d4 196 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___LeafPattern │ │ │ │ + 1888: 0012782c 252 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___contains_implicit_multiline_string_with_comments │ │ │ │ + 1889: 00230644 196 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___LeafPattern │ │ │ │ 1890: 00466b18 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Feature___TYPE_PARAMS │ │ │ │ - 1891: 00223dec 324 FUNC GLOBAL DEFAULT 11 CPyPy_ranges____get_line_range │ │ │ │ - 1892: 00115338 72 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_BasePattern_gen___send │ │ │ │ + 1891: 00223f5c 324 FUNC GLOBAL DEFAULT 11 CPyPy_ranges____get_line_range │ │ │ │ + 1892: 00115364 72 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_BasePattern_gen___send │ │ │ │ 1893: 000dc198 15312 FUNC GLOBAL DEFAULT 11 CPyDef_black___get_sources │ │ │ │ - 1894: 002906ec 328 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_with_length_Line_gen___throw │ │ │ │ - 1895: 0034f204 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____maybe_split_omitting_optional_parens_gen___close │ │ │ │ - 1896: 003ec61c 1384 FUNC GLOBAL DEFAULT 11 CPyInit_black___lines │ │ │ │ - 1897: 001278fc 344 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___comments_after │ │ │ │ + 1894: 002908dc 328 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_with_length_Line_gen___throw │ │ │ │ + 1895: 0034f738 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____maybe_split_omitting_optional_parens_gen___close │ │ │ │ + 1896: 003ecb50 1384 FUNC GLOBAL DEFAULT 11 CPyInit_black___lines │ │ │ │ + 1897: 00127928 344 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___comments_after │ │ │ │ 1898: 000a3594 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_delimiter_split_obj_____get__ │ │ │ │ - 1899: 00183868 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_paramspec_LineGenerator_gen___send │ │ │ │ - 1900: 0032a27c 72 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenWrapper_gen___send │ │ │ │ + 1899: 001839d8 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_paramspec_LineGenerator_gen___send │ │ │ │ + 1900: 0032a6bc 72 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenWrapper_gen___send │ │ │ │ 1901: 000d5cd4 264 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___NFAState_____init__ │ │ │ │ 1902: 000ceb08 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___post_order_Node_gen_____iter__ │ │ │ │ - 1903: 0011ccc4 1716 FUNC GLOBAL DEFAULT 11 CPyDef_parse___switch_to_Recorder_gen___close │ │ │ │ + 1903: 0011ccf0 1716 FUNC GLOBAL DEFAULT 11 CPyDef_parse___switch_to_Recorder_gen___close │ │ │ │ 1904: 00466a24 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_trans___BaseStringSplitter___STRING_OPERATORS │ │ │ │ - 1905: 00125b70 796 FUNC GLOBAL DEFAULT 11 CPyDataclass_SleightOfHand │ │ │ │ + 1905: 00125b9c 796 FUNC GLOBAL DEFAULT 11 CPyDataclass_SleightOfHand │ │ │ │ 1906: 000c0dfc 692 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___transform_line │ │ │ │ - 1907: 001116c8 868 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Leaf_gen_____mypyc_generator_helper__ │ │ │ │ - 1908: 0011a134 1464 FUNC GLOBAL DEFAULT 11 CPyDef_driver___TokenProxy___eat │ │ │ │ + 1907: 001116f4 868 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Leaf_gen_____mypyc_generator_helper__ │ │ │ │ + 1908: 0011a160 1464 FUNC GLOBAL DEFAULT 11 CPyDef_driver___TokenProxy___eat │ │ │ │ 1909: 00466ed4 4 OBJECT GLOBAL DEFAULT 22 CPyModule_pickle │ │ │ │ 1910: 0006fe00 136 FUNC GLOBAL DEFAULT 11 CPyDef_black___from_configuration_WriteBack_obj_____get__ │ │ │ │ 1911: 00052580 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____maybe_split_omitting_optional_parens_gen │ │ │ │ 1912: 000e5a94 372 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_rpar_token │ │ │ │ - 1913: 000fd92c 376 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___split_wrapper_dont_increase_indentation_obj_____call__ │ │ │ │ - 1914: 00397448 404 FUNC GLOBAL DEFAULT 11 CPyPy_driver___Driver___parse_tokens │ │ │ │ - 1915: 002a9534 8624 FUNC GLOBAL DEFAULT 11 CPyDef_cache___Cache___read │ │ │ │ + 1913: 000fd958 376 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___split_wrapper_dont_increase_indentation_obj_____call__ │ │ │ │ + 1914: 0039797c 404 FUNC GLOBAL DEFAULT 11 CPyPy_driver___Driver___parse_tokens │ │ │ │ + 1915: 002a98d8 8624 FUNC GLOBAL DEFAULT 11 CPyDef_cache___Cache___read │ │ │ │ 1916: 000c0004 584 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_NUMBER │ │ │ │ - 1917: 00163434 3748 FUNC GLOBAL DEFAULT 11 CPyDef_rusty_____top_level__ │ │ │ │ - 1918: 001ff900 5196 FUNC GLOBAL DEFAULT 11 CPyDef_trans___passes_all_checks__get_break_idx_StringSplitter_obj_____call__ │ │ │ │ - 1919: 001a66dc 628 FUNC GLOBAL DEFAULT 11 CPyDef_strings___has_triple_quotes │ │ │ │ + 1917: 001635f0 3748 FUNC GLOBAL DEFAULT 11 CPyDef_rusty_____top_level__ │ │ │ │ + 1918: 001ffa6c 5196 FUNC GLOBAL DEFAULT 11 CPyDef_trans___passes_all_checks__get_break_idx_StringSplitter_obj_____call__ │ │ │ │ + 1919: 001a6848 628 FUNC GLOBAL DEFAULT 11 CPyDef_strings___has_triple_quotes │ │ │ │ 1920: 00466d90 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_black___WriteBack___CHECK │ │ │ │ - 1921: 0019aad8 328 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_with_new_parent_gen___throw │ │ │ │ - 1922: 00204d4c 196 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_ignored_nodes_gen___close │ │ │ │ - 1923: 0012b740 324 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___preceding_leaf │ │ │ │ + 1921: 0019ac44 328 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_with_new_parent_gen___throw │ │ │ │ + 1922: 00204eb8 196 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_ignored_nodes_gen___close │ │ │ │ + 1923: 0012b76c 324 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___preceding_leaf │ │ │ │ 1924: 00056cc8 60 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node_____mypyc_defaults_setup │ │ │ │ 1925: 00069180 100 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_gen_____iter__ │ │ │ │ - 1926: 00365518 232 FUNC GLOBAL DEFAULT 11 CPyPy_pygram___initialize │ │ │ │ - 1927: 003e7ebc 192 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Recorder___ilabels │ │ │ │ - 1928: 00359af0 196 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___make_grammar │ │ │ │ + 1926: 00365a4c 232 FUNC GLOBAL DEFAULT 11 CPyPy_pygram___initialize │ │ │ │ + 1927: 003e83f0 192 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Recorder___ilabels │ │ │ │ + 1928: 0035a024 196 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___make_grammar │ │ │ │ 1929: 004668e8 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___generate_matches_NegatedPattern_gen │ │ │ │ 1930: 000a4a80 224 FUNC GLOBAL DEFAULT 11 CPyDef_trans___BaseStringSplitter │ │ │ │ - 1931: 001fd384 940 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___Untokenizer___add_whitespace │ │ │ │ - 1932: 003e8f9c 548 FUNC GLOBAL DEFAULT 11 CPyInit_black___brackets │ │ │ │ - 1933: 0025f60c 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___WildcardPattern___optimize │ │ │ │ + 1931: 001fd4f0 940 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___Untokenizer___add_whitespace │ │ │ │ + 1932: 003e94d0 548 FUNC GLOBAL DEFAULT 11 CPyInit_black___brackets │ │ │ │ + 1933: 0025f77c 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___WildcardPattern___optimize │ │ │ │ 1934: 000cc390 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans____iter_fexpr_slices_StringSplitter_gen_____iter__ │ │ │ │ 1935: 000ea228 1840 FUNC GLOBAL DEFAULT 11 CPyDef_trans___is_expression_chained │ │ │ │ - 1936: 001a15f4 44 FUNC GLOBAL DEFAULT 11 CPyNumber_Power │ │ │ │ - 1937: 002041d0 196 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_ignored_nodes_gen_____next__ │ │ │ │ + 1936: 001a1760 44 FUNC GLOBAL DEFAULT 11 CPyNumber_Power │ │ │ │ + 1937: 0020433c 196 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_ignored_nodes_gen_____next__ │ │ │ │ 1938: 00053f18 128 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenStripper_env │ │ │ │ 1939: 000be06c 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_power_LineGenerator_gen_____iter__ │ │ │ │ - 1940: 003f2064 352 FUNC GLOBAL DEFAULT 11 CPyInit_blib2to3___pgen2___literals │ │ │ │ - 1941: 000ff454 1280 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___is_fmt_pass_converted │ │ │ │ + 1940: 003f2598 352 FUNC GLOBAL DEFAULT 11 CPyInit_blib2to3___pgen2___literals │ │ │ │ + 1941: 000ff480 1280 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___is_fmt_pass_converted │ │ │ │ 1942: 00466e64 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_parsing___globals │ │ │ │ - 1943: 003a7d4c 24792 FUNC GLOBAL DEFAULT 11 CPyDef_black___main │ │ │ │ - 1944: 00304c0c 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_standalone_comment_split_gen___throw │ │ │ │ + 1943: 003a8280 24792 FUNC GLOBAL DEFAULT 11 CPyDef_black___main │ │ │ │ + 1944: 00305048 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_standalone_comment_split_gen___throw │ │ │ │ 1945: 0007016c 132 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_comments_delimiter_split_obj_____get__ │ │ │ │ - 1946: 002bfe58 7816 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Parser___classify │ │ │ │ + 1946: 002c01fc 7816 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Parser___classify │ │ │ │ 1947: 00466df0 4 OBJECT GLOBAL DEFAULT 22 CPyModule_blib2to3___pgen2___conv_internal │ │ │ │ - 1948: 0034ec4c 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____maybe_split_omitting_optional_parens_gen_____mypyc_generator_helper__ │ │ │ │ + 1948: 0034f180 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____maybe_split_omitting_optional_parens_gen_____mypyc_generator_helper__ │ │ │ │ 1949: 000a7928 280 FUNC GLOBAL DEFAULT 11 CPyList_GetItemInt64 │ │ │ │ - 1950: 002f6984 10428 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_power_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 1951: 003103e4 392 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringMerger____merge_string_group │ │ │ │ + 1950: 002f6dbc 10428 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_power_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 1951: 00310824 392 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringMerger____merge_string_group │ │ │ │ 1952: 000c1d58 940 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____maybe_split_omitting_optional_parens │ │ │ │ 1953: 000aefd4 184 FUNC GLOBAL DEFAULT 11 CPyTagged_IsEq_ │ │ │ │ - 1954: 002d6dc8 296 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___Untokenizer___untokenize │ │ │ │ - 1955: 0037646c 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___delimiter_split_gen___send │ │ │ │ - 1956: 001d2514 192 FUNC GLOBAL DEFAULT 11 CPyPy_driver___release_TokenProxy_gen_____next__ │ │ │ │ + 1954: 002d716c 296 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___Untokenizer___untokenize │ │ │ │ + 1955: 003769a0 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___delimiter_split_gen___send │ │ │ │ + 1956: 001d2680 192 FUNC GLOBAL DEFAULT 11 CPyPy_driver___release_TokenProxy_gen_____next__ │ │ │ │ 1957: 000f8508 916 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___unmask_cell │ │ │ │ 1958: 00058174 184 FUNC GLOBAL DEFAULT 11 CPyDef_lines___EmptyLineTracker │ │ │ │ - 1959: 002bf6b8 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_simple_stmt_LineGenerator_gen___close │ │ │ │ + 1959: 002bfa5c 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_simple_stmt_LineGenerator_gen___close │ │ │ │ 1960: 00050994 116 FUNC GLOBAL DEFAULT 11 CPyDef_black___get_imports_from_children_get_future_imports_env │ │ │ │ 1961: 00466b34 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Feature___PATTERN_MATCHING │ │ │ │ - 1962: 003e69f8 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node___clone__Base_glue │ │ │ │ + 1962: 003e6f2c 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node___clone__Base_glue │ │ │ │ 1963: 000c29b4 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_comments_delimiter_split_gen_____iter__ │ │ │ │ 1964: 00070cfc 136 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___closure_make_dfa_ParserGenerator_obj_____get__ │ │ │ │ - 1965: 0026cde4 340 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_stub_suite │ │ │ │ + 1965: 0026cf54 340 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_stub_suite │ │ │ │ 1966: 000a54a8 44 FUNC GLOBAL DEFAULT 11 CPyInt16_Overflow │ │ │ │ - 1967: 001908a8 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen_____next__ │ │ │ │ - 1968: 001a595c 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_NUMBER_LineGenerator_gen_____next__ │ │ │ │ + 1967: 00190a18 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen_____next__ │ │ │ │ + 1968: 001a5ac8 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_NUMBER_LineGenerator_gen_____next__ │ │ │ │ 1969: 000cd128 252 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParser_____mypyc_defaults_setup │ │ │ │ 1970: 000700c0 132 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_delimiter_split_obj_____get__ │ │ │ │ 1971: 000c03a4 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_atom_LineGenerator_gen_____iter__ │ │ │ │ - 1972: 003a07dc 424 FUNC GLOBAL DEFAULT 11 CPyPy_black___format_ipynb_string │ │ │ │ - 1973: 0038113c 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_factor_LineGenerator_gen___send │ │ │ │ - 1974: 0011cb7c 328 FUNC GLOBAL DEFAULT 11 CPyPy_parse___switch_to_Recorder_gen___throw │ │ │ │ + 1972: 003a0d10 424 FUNC GLOBAL DEFAULT 11 CPyPy_black___format_ipynb_string │ │ │ │ + 1973: 00381670 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_factor_LineGenerator_gen___send │ │ │ │ + 1974: 0011cba8 328 FUNC GLOBAL DEFAULT 11 CPyPy_parse___switch_to_Recorder_gen___throw │ │ │ │ 1975: 00466cf0 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___line_LineGenerator_gen │ │ │ │ - 1976: 00154130 6668 FUNC GLOBAL DEFAULT 11 CPyDef_brackets_____top_level__ │ │ │ │ + 1976: 001542ec 6668 FUNC GLOBAL DEFAULT 11 CPyDef_brackets_____top_level__ │ │ │ │ 1977: 000bb97c 584 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_typevartuple │ │ │ │ 1978: 00069d00 100 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____recursive_matches_WildcardPattern_gen_____iter__ │ │ │ │ - 1979: 00381388 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_factor_LineGenerator_gen___throw │ │ │ │ - 1980: 003e6f58 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Leaf___prefix │ │ │ │ - 1981: 0013f6fc 368 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_tuple_containing_star │ │ │ │ - 1982: 0039f984 424 FUNC GLOBAL DEFAULT 11 CPyPy_black___format_cell │ │ │ │ - 1983: 00112cfc 292 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___post_order_Leaf_gen___send │ │ │ │ - 1984: 00120a18 368 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___calcfirst │ │ │ │ - 1985: 001fedac 72 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_reversed_gen___send │ │ │ │ + 1979: 003818bc 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_factor_LineGenerator_gen___throw │ │ │ │ + 1980: 003e748c 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Leaf___prefix │ │ │ │ + 1981: 0013f8b8 368 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_tuple_containing_star │ │ │ │ + 1982: 0039feb8 424 FUNC GLOBAL DEFAULT 11 CPyPy_black___format_cell │ │ │ │ + 1983: 00112d28 292 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___post_order_Leaf_gen___send │ │ │ │ + 1984: 00120a44 368 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___calcfirst │ │ │ │ + 1985: 001fef18 72 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_reversed_gen___send │ │ │ │ 1986: 004669c0 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___iter_fexpr_spans_gen │ │ │ │ 1987: 00069400 96 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringMerger_gen_____iter__ │ │ │ │ - 1988: 0019b3c0 4816 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Base_gen_____mypyc_generator_helper__ │ │ │ │ + 1988: 0019b52c 4816 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Base_gen_____mypyc_generator_helper__ │ │ │ │ 1989: 00052ed8 92 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_with_length_Line_gen │ │ │ │ 1990: 000e3114 336 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___CellMagicFinder___visit_Expr │ │ │ │ 1991: 00466c34 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_atom_LineGenerator_env │ │ │ │ 1992: 000e8818 324 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____normalize │ │ │ │ 1993: 00466e3c 4 OBJECT GLOBAL DEFAULT 22 CPyModule_blib2to3___pgen2___token_internal │ │ │ │ 1994: 000c5974 284 FUNC GLOBAL DEFAULT 11 CPyPy_parsing___lib2to3_unparse │ │ │ │ - 1995: 0016984c 3132 FUNC GLOBAL DEFAULT 11 CPyDef_pygram_____top_level__ │ │ │ │ - 1996: 0034a8c8 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___right_hand_split_gen___close │ │ │ │ - 1997: 00349fa8 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___right_hand_split_gen___throw │ │ │ │ + 1995: 00169a08 3132 FUNC GLOBAL DEFAULT 11 CPyDef_pygram_____top_level__ │ │ │ │ + 1996: 0034adfc 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___right_hand_split_gen___close │ │ │ │ + 1997: 0034a4dc 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___right_hand_split_gen___throw │ │ │ │ 1998: 00466c28 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_fstring_LineGenerator_gen │ │ │ │ 1999: 000d86dc 316 FUNC GLOBAL DEFAULT 11 CPyPy_black___validate_regex │ │ │ │ 2000: 000f45c0 516 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize____split_fstring_start_and_middle │ │ │ │ 2001: 000cf0dc 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node___pre_order │ │ │ │ 2002: 00466f64 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___cache │ │ │ │ 2003: 000edff0 180 FUNC GLOBAL DEFAULT 11 CPyDef_driver___Driver │ │ │ │ 2004: 000f2a84 880 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___any │ │ │ │ 2005: 000685e0 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_simple_stmt_LineGenerator_gen_____iter__ │ │ │ │ 2006: 000e5198 308 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___first_leaf_of │ │ │ │ 2007: 000bca50 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_match_case_LineGenerator_gen_____iter__ │ │ │ │ 2008: 00466c3c 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_NUMBER_LineGenerator_env │ │ │ │ - 2009: 0014147c 756 FUNC GLOBAL DEFAULT 11 CPyImport_ImportMany │ │ │ │ - 2010: 0029b44c 196 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___visit_suite__TopLevelStatementsVisitor_gen___close │ │ │ │ + 2009: 00141638 756 FUNC GLOBAL DEFAULT 11 CPyImport_ImportMany │ │ │ │ + 2010: 00296b3c 196 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___visit_suite__TopLevelStatementsVisitor_gen___close │ │ │ │ 2011: 00466a4c 4 OBJECT GLOBAL DEFAULT 22 CPyType_ranges___visit_simple_stmt__TopLevelStatementsVisitor_env │ │ │ │ - 2012: 00260c1c 5464 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_comments_gen_____mypyc_generator_helper__ │ │ │ │ - 2013: 00128eb8 452 FUNC GLOBAL DEFAULT 11 CPyDef_trans___CustomSplitMapMixin___has_custom_splits │ │ │ │ + 2012: 00260d8c 5464 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_comments_gen_____mypyc_generator_helper__ │ │ │ │ + 2013: 00128ee4 452 FUNC GLOBAL DEFAULT 11 CPyDef_trans___CustomSplitMapMixin___has_custom_splits │ │ │ │ 2014: 00466ec0 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_const___globals │ │ │ │ 2015: 00466c14 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen____rhs_transform_line_gen │ │ │ │ 2016: 00466ab4 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_nodes___VARARGS_PARENTS │ │ │ │ - 2017: 0023e1c8 4996 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___contains_uncollapsable_type_comments │ │ │ │ + 2017: 0023e338 4996 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___contains_uncollapsable_type_comments │ │ │ │ 2018: 000cd438 204 FUNC GLOBAL DEFAULT 11 CPyDef_resources_____top_level__ │ │ │ │ - 2019: 00351f48 196 FUNC GLOBAL DEFAULT 11 CPyPy_trans____iter_nameescape_slices_StringSplitter_gen___close │ │ │ │ - 2020: 00290350 68 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_with_length_Line_gen_____next__ │ │ │ │ + 2019: 0035247c 196 FUNC GLOBAL DEFAULT 11 CPyPy_trans____iter_nameescape_slices_StringSplitter_gen___close │ │ │ │ + 2020: 00290540 68 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_with_length_Line_gen_____next__ │ │ │ │ 2021: 00069c9c 100 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____iterative_matches_WildcardPattern_gen_____iter__ │ │ │ │ - 2022: 003e4968 212 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___generate_tokens_gen_____mypyc_generator_helper__ │ │ │ │ - 2023: 00302af8 292 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_delimiter_split_gen___send │ │ │ │ + 2022: 003e4e9c 212 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___generate_tokens_gen_____mypyc_generator_helper__ │ │ │ │ + 2023: 00302f34 292 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_delimiter_split_gen___send │ │ │ │ 2024: 000e81e8 300 FUNC GLOBAL DEFAULT 11 CPyPy_parsing___get_grammars │ │ │ │ - 2025: 0013d450 3816 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_one_tuple │ │ │ │ + 2025: 0013d60c 3816 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_one_tuple │ │ │ │ 2026: 000ed5c0 1028 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___NegatedPattern_____init__ │ │ │ │ 2027: 00056bac 108 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_env │ │ │ │ - 2028: 00257da0 400 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___BracketTracker___maybe_decrement_after_lambda_arguments │ │ │ │ - 2029: 003983cc 484 FUNC GLOBAL DEFAULT 11 CPyPy_driver___Driver___parse_file │ │ │ │ - 2030: 002f44a0 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_tname_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 2028: 00257f10 400 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___BracketTracker___maybe_decrement_after_lambda_arguments │ │ │ │ + 2029: 00398900 484 FUNC GLOBAL DEFAULT 11 CPyPy_driver___Driver___parse_file │ │ │ │ + 2030: 002f48d8 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_tname_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 2031: 00466b1c 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Feature___PARENTHESIZED_CONTEXT_MANAGERS │ │ │ │ - 2032: 0012ab20 240 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base___get_suffix │ │ │ │ + 2032: 0012ab4c 240 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base___get_suffix │ │ │ │ 2033: 00051fa8 112 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_NUMBER_LineGenerator_env │ │ │ │ 2034: 000c22cc 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___split_wrapper_dont_increase_indentation_gen_____iter__ │ │ │ │ 2035: 000cda30 472 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base____eq │ │ │ │ - 2036: 00273718 9536 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_fstring_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 2037: 00376800 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___delimiter_split_gen___close │ │ │ │ + 2036: 00273888 9536 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_fstring_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 2037: 00376d34 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___delimiter_split_gen___close │ │ │ │ 2038: 000c360c 512 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___generate_trailers_to_omit │ │ │ │ - 2039: 003e75bc 512 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___WildcardPattern___match__BasePattern_glue │ │ │ │ + 2039: 003e7af0 512 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___WildcardPattern___match__BasePattern_glue │ │ │ │ 2040: 000d3a2c 456 FUNC GLOBAL DEFAULT 11 CPyDef_driver___TokenProxy___release │ │ │ │ - 2041: 000ffedc 308 FUNC GLOBAL DEFAULT 11 CPyPy_lines_____mypyc_lambda__0_contains_implicit_multiline_string_with_comments_Line_obj_____call__ │ │ │ │ + 2041: 000fff08 308 FUNC GLOBAL DEFAULT 11 CPyPy_lines_____mypyc_lambda__0_contains_implicit_multiline_string_with_comments_Line_obj_____call__ │ │ │ │ 2042: 000b7750 480 FUNC GLOBAL DEFAULT 11 CPyPy_black___path_empty │ │ │ │ - 2043: 0020c1f8 536 FUNC GLOBAL DEFAULT 11 CPyPy_ranges____find_lines_mapping_index │ │ │ │ - 2044: 0030039c 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_default_LineGenerator_gen___close │ │ │ │ - 2045: 00397964 112 FUNC GLOBAL DEFAULT 11 CPyDef_driver___Driver___parse_stream │ │ │ │ + 2043: 0020c364 536 FUNC GLOBAL DEFAULT 11 CPyPy_ranges____find_lines_mapping_index │ │ │ │ + 2044: 003007d8 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_default_LineGenerator_gen___close │ │ │ │ + 2045: 00397e98 112 FUNC GLOBAL DEFAULT 11 CPyDef_driver___Driver___parse_stream │ │ │ │ 2046: 000e08c8 796 FUNC GLOBAL DEFAULT 11 CPyDef_cache___Cache___hash_digest │ │ │ │ - 2047: 003e5760 256 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_comment │ │ │ │ - 2048: 00285ed4 532 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___parse_atom │ │ │ │ + 2047: 003e5c94 256 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_comment │ │ │ │ + 2048: 002860c4 532 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___parse_atom │ │ │ │ 2049: 000a3ad4 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___is_simple_lookup_hug_power_op_obj_____get__ │ │ │ │ 2050: 00466a50 4 OBJECT GLOBAL DEFAULT 22 CPyType_ranges____LinesMapping │ │ │ │ 2051: 000caab4 720 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParenStripper___do_transform │ │ │ │ - 2052: 00398cd4 420 FUNC GLOBAL DEFAULT 11 CPyPy_parsing___matches_grammar │ │ │ │ - 2053: 0038a99c 13712 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____iterative_matches_WildcardPattern_gen_____mypyc_generator_helper__ │ │ │ │ + 2052: 00399208 420 FUNC GLOBAL DEFAULT 11 CPyPy_parsing___matches_grammar │ │ │ │ + 2053: 0038aed0 13712 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____iterative_matches_WildcardPattern_gen_____mypyc_generator_helper__ │ │ │ │ 2054: 000cb62c 656 FUNC GLOBAL DEFAULT 11 CPyDef_trans___fstring_contains_expr │ │ │ │ 2055: 000e61c4 308 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___first_leaf │ │ │ │ - 2056: 00137230 284 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___get_annotation_type │ │ │ │ + 2056: 00137340 284 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___get_annotation_type │ │ │ │ 2057: 000aa08c 16 FUNC GLOBAL DEFAULT 11 CPyMapping_Check │ │ │ │ 2058: 0046699c 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans____iter_fexpr_slices_StringSplitter_gen │ │ │ │ - 2059: 0017fc58 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_typeparams_LineGenerator_gen_____next__ │ │ │ │ - 2060: 003ed8cc 2212 FUNC GLOBAL DEFAULT 11 CPyInit_black___nodes │ │ │ │ - 2061: 00239b44 4116 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___dump_dfa │ │ │ │ - 2062: 00269b88 2332 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_stub_suite │ │ │ │ - 2063: 0026c1dc 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_suite_LineGenerator_gen_____next__ │ │ │ │ - 2064: 002d8410 12968 FUNC GLOBAL DEFAULT 11 CPyDef_ranges____calculate_lines_mappings │ │ │ │ - 2065: 0021fa84 236 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___FStringState___consume_colon │ │ │ │ - 2066: 002c85cc 1756 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_WildcardPattern_gen___close │ │ │ │ - 2067: 001a09b4 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___pre_order_Node_gen_____next__ │ │ │ │ - 2068: 001b8f1c 3280 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node_____init__ │ │ │ │ + 2059: 0017fdc8 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_typeparams_LineGenerator_gen_____next__ │ │ │ │ + 2060: 003ede00 2212 FUNC GLOBAL DEFAULT 11 CPyInit_black___nodes │ │ │ │ + 2061: 00239cb4 4116 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___dump_dfa │ │ │ │ + 2062: 00269cf8 2332 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_stub_suite │ │ │ │ + 2063: 0026c34c 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_suite_LineGenerator_gen_____next__ │ │ │ │ + 2064: 002d87b4 12968 FUNC GLOBAL DEFAULT 11 CPyDef_ranges____calculate_lines_mappings │ │ │ │ + 2065: 0021fbf4 236 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___FStringState___consume_colon │ │ │ │ + 2066: 002c8970 1756 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_WildcardPattern_gen___close │ │ │ │ + 2067: 001a0b20 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___pre_order_Node_gen_____next__ │ │ │ │ + 2068: 001b9088 3280 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node_____init__ │ │ │ │ 2069: 00052c44 120 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___generate_trailers_to_omit_env │ │ │ │ 2070: 00466f20 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___parsing_internal │ │ │ │ 2071: 00072670 144 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_funcdef_LineGenerator_env │ │ │ │ - 2072: 00294c08 2340 FUNC GLOBAL DEFAULT 11 CPyDef_trans___BaseStringSplitter___do_match │ │ │ │ + 2072: 0029db48 2340 FUNC GLOBAL DEFAULT 11 CPyDef_trans___BaseStringSplitter___do_match │ │ │ │ 2073: 00466ccc 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_stmt_LineGenerator_env │ │ │ │ 2074: 004669e4 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans_____call___3_StringTransformer_env │ │ │ │ 2075: 004669d0 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___make_naked__merge_one_string_group_StringMerger_obj │ │ │ │ 2076: 000c33d8 368 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___standalone_comment_split │ │ │ │ 2077: 00068b48 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___transform_line_gen_____iter__ │ │ │ │ 2078: 000ced90 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node___post_order │ │ │ │ 2079: 000c93d0 272 FUNC GLOBAL DEFAULT 11 CPyPy_strings____cached_compile │ │ │ │ - 2080: 002383c8 1588 FUNC GLOBAL DEFAULT 11 CPyDef_trans___more_splits_should_be_made_do_transform_StringSplitter_obj_____call__ │ │ │ │ - 2081: 003e93a8 1396 FUNC GLOBAL DEFAULT 11 CPyInit_black___comments │ │ │ │ - 2082: 00228f98 620 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Recorder___add_token │ │ │ │ - 2083: 002768b8 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_fstring_LineGenerator_gen___close │ │ │ │ + 2080: 00238538 1588 FUNC GLOBAL DEFAULT 11 CPyDef_trans___more_splits_should_be_made_do_transform_StringSplitter_obj_____call__ │ │ │ │ + 2081: 003e98dc 1396 FUNC GLOBAL DEFAULT 11 CPyInit_black___comments │ │ │ │ + 2082: 00229108 620 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Recorder___add_token │ │ │ │ + 2083: 00276a28 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_fstring_LineGenerator_gen___close │ │ │ │ 2084: 00466a08 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___StringParenStripper │ │ │ │ 2085: 00052510 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___right_hand_split_gen │ │ │ │ 2086: 00466cbc 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_typevartuple_LineGenerator_env │ │ │ │ 2087: 00052850 104 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_delimiter_split_obj │ │ │ │ 2088: 000f89e4 1004 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___CellMagic___header │ │ │ │ - 2089: 001fb630 408 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_complex_subscript │ │ │ │ + 2089: 001fb79c 408 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_complex_subscript │ │ │ │ 2090: 00057040 92 FUNC GLOBAL DEFAULT 11 CPyDef_driver___release_TokenProxy_gen │ │ │ │ 2091: 00466f1c 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___parsing │ │ │ │ - 2092: 0031fc08 9224 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____recursive_matches_WildcardPattern_gen_____mypyc_generator_helper__ │ │ │ │ + 2092: 00320048 9224 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____recursive_matches_WildcardPattern_gen_____mypyc_generator_helper__ │ │ │ │ 2093: 000530f8 132 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___Visitor │ │ │ │ - 2094: 0019a780 196 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_with_new_parent_gen_____next__ │ │ │ │ - 2095: 0010f2e8 5940 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base___replace │ │ │ │ - 2096: 00254da0 236 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___tokenize_loop │ │ │ │ + 2094: 0019a8ec 196 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_with_new_parent_gen_____next__ │ │ │ │ + 2095: 0010f314 5940 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base___replace │ │ │ │ + 2096: 00254f10 236 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___tokenize_loop │ │ │ │ 2097: 00466efc 4 OBJECT GLOBAL DEFAULT 22 CPyModule_multiprocessing │ │ │ │ - 2098: 00222ce4 4360 FUNC GLOBAL DEFAULT 11 CPyDef_ranges____get_line_range │ │ │ │ + 2098: 00222e54 4360 FUNC GLOBAL DEFAULT 11 CPyDef_ranges____get_line_range │ │ │ │ 2099: 00071608 156 FUNC GLOBAL DEFAULT 11 CPyDef_rusty___Ok_____init__ │ │ │ │ 2100: 000d012c 460 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Leaf___post_order │ │ │ │ 2101: 00053c98 104 FUNC GLOBAL DEFAULT 11 CPyDef_trans_____call___3_StringTransformer_env │ │ │ │ - 2102: 00111fd8 1756 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Leaf_gen___close │ │ │ │ - 2103: 00123870 392 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___make_dfa │ │ │ │ + 2102: 00112004 1756 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Leaf_gen___close │ │ │ │ + 2103: 0012389c 392 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___make_dfa │ │ │ │ 2104: 000a4d84 44 FUNC GLOBAL DEFAULT 11 CPyLong_FromStr │ │ │ │ 2105: 00069bd4 100 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_BasePattern_gen_____iter__ │ │ │ │ - 2106: 002f45b8 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_tname_LineGenerator_gen_____next__ │ │ │ │ - 2107: 001ac30c 4208 FUNC GLOBAL DEFAULT 11 CPyDef_comments____contains_fmt_skip_comment │ │ │ │ + 2106: 002f49f0 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_tname_LineGenerator_gen_____next__ │ │ │ │ + 2107: 001ac478 4208 FUNC GLOBAL DEFAULT 11 CPyDef_comments____contains_fmt_skip_comment │ │ │ │ 2108: 00466da4 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_tokenize___globals │ │ │ │ - 2109: 00354308 332 FUNC GLOBAL DEFAULT 11 CPyPy_cache___Cache___write │ │ │ │ - 2110: 001a5cb4 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_NUMBER_LineGenerator_gen___throw │ │ │ │ + 2109: 0035483c 332 FUNC GLOBAL DEFAULT 11 CPyPy_cache___Cache___write │ │ │ │ + 2110: 001a5e20 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_NUMBER_LineGenerator_gen___throw │ │ │ │ 2111: 00067f68 96 FUNC GLOBAL DEFAULT 11 CPyDef_black___nullcontext_gen_____iter__ │ │ │ │ - 2112: 00110a1c 424 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base___replace │ │ │ │ - 2113: 002331c4 272 FUNC GLOBAL DEFAULT 11 CPyPy_strings___get_string_prefix │ │ │ │ - 2114: 0018e490 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_ENDMARKER_LineGenerator_gen___close │ │ │ │ + 2112: 00110a48 424 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base___replace │ │ │ │ + 2113: 00233334 272 FUNC GLOBAL DEFAULT 11 CPyPy_strings___get_string_prefix │ │ │ │ + 2114: 0018e600 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_ENDMARKER_LineGenerator_gen___close │ │ │ │ 2115: 00057720 88 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___generate_tokens_gen │ │ │ │ - 2116: 0018c548 6544 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_ENDMARKER_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 2116: 0018c6b8 6544 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_ENDMARKER_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 2117: 00053214 92 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_Visitor_gen │ │ │ │ - 2118: 002eb8f4 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_atom_LineGenerator_gen___throw │ │ │ │ - 2119: 0020418c 68 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_ignored_nodes_gen_____next__ │ │ │ │ - 2120: 001874fc 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_async_stmt_LineGenerator_gen___throw │ │ │ │ - 2121: 0013734c 248 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_part_of_annotation │ │ │ │ - 2122: 003079b8 6808 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___run_transformer │ │ │ │ + 2118: 002ebd2c 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_atom_LineGenerator_gen___throw │ │ │ │ + 2119: 002042f8 68 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_ignored_nodes_gen_____next__ │ │ │ │ + 2120: 0018766c 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_async_stmt_LineGenerator_gen___throw │ │ │ │ + 2121: 0013745c 248 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_part_of_annotation │ │ │ │ + 2122: 00307df8 6808 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___run_transformer │ │ │ │ 2123: 00053d70 100 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringMerger_env │ │ │ │ 2124: 0005674c 104 FUNC GLOBAL DEFAULT 11 CPyDef_pytree_____init___3_WildcardPattern_env │ │ │ │ 2125: 000a4c44 224 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParenWrapper │ │ │ │ 2126: 00466aa8 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_nodes___TYPED_NAMES │ │ │ │ - 2127: 00368dac 1716 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_Visitor_gen___close │ │ │ │ - 2128: 002f2f3c 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_funcdef_LineGenerator_gen___close │ │ │ │ - 2129: 0010920c 1708 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_import │ │ │ │ + 2127: 003692e0 1716 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_Visitor_gen___close │ │ │ │ + 2128: 002f3374 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_funcdef_LineGenerator_gen___close │ │ │ │ + 2129: 00109238 1708 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_import │ │ │ │ 2130: 00052180 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_fstring_LineGenerator_gen │ │ │ │ 2131: 000a3060 160 FUNC GLOBAL DEFAULT 11 CPyArg_ParseStackAndKeywordsNoArgs │ │ │ │ 2132: 000cce08 252 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParenWrapper_____mypyc_defaults_setup │ │ │ │ 2133: 000f48a4 5124 FUNC GLOBAL DEFAULT 11 CPyDef_black____contains_asexpr │ │ │ │ 2134: 00466b38 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Feature___RELAXED_DECORATORS │ │ │ │ 2135: 000eb674 280 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base___changed │ │ │ │ - 2136: 00209984 356 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___create_token │ │ │ │ + 2136: 00209af0 356 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___create_token │ │ │ │ 2137: 000c3ebc 168 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_reversed │ │ │ │ - 2138: 0019893c 196 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___visit_default_Visitor_gen_____next__ │ │ │ │ - 2139: 0018e0b4 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_ENDMARKER_LineGenerator_gen___send │ │ │ │ + 2138: 00198aac 196 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___visit_default_Visitor_gen_____next__ │ │ │ │ + 2139: 0018e224 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_ENDMARKER_LineGenerator_gen___send │ │ │ │ 2140: 000a8c58 548 FUNC GLOBAL DEFAULT 11 CPyDict_UpdateFromAny │ │ │ │ 2141: 000a86c4 140 FUNC GLOBAL DEFAULT 11 CPyDict_GetItem │ │ │ │ 2142: 000c9b4c 408 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringTransformer___do_transform │ │ │ │ - 2143: 000fcca0 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___split_wrapper_dont_increase_indentation_gen___throw │ │ │ │ - 2144: 0013824c 4980 FUNC GLOBAL DEFAULT 11 CPyDef_trans___BaseStringSplitter____prefer_paren_wrap_match │ │ │ │ + 2143: 000fcccc 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___split_wrapper_dont_increase_indentation_gen___throw │ │ │ │ + 2144: 00138408 4980 FUNC GLOBAL DEFAULT 11 CPyDef_trans___BaseStringSplitter____prefer_paren_wrap_match │ │ │ │ 2145: 000ca9f4 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringParenStripper_gen_____iter__ │ │ │ │ - 2146: 00196854 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___standalone_comment_split_gen_____next__ │ │ │ │ - 2147: 00113d84 292 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___pre_order_Leaf_gen___send │ │ │ │ + 2146: 001969c4 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___standalone_comment_split_gen_____next__ │ │ │ │ + 2147: 00113db0 292 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___pre_order_Leaf_gen___send │ │ │ │ 2148: 00051c30 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_ENDMARKER_LineGenerator_gen │ │ │ │ 2149: 00466fb4 4 OBJECT GLOBAL DEFAULT 22 CPyModule_json │ │ │ │ - 2150: 001285a4 576 FUNC GLOBAL DEFAULT 11 CPyDef_trans___CustomSplitMapMixin___add_custom_splits │ │ │ │ - 2151: 00124b50 84 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___read_or_stop_detect_encoding_obj_____call__ │ │ │ │ + 2150: 001285d0 576 FUNC GLOBAL DEFAULT 11 CPyDef_trans___CustomSplitMapMixin___add_custom_splits │ │ │ │ + 2151: 00124b7c 84 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___read_or_stop_detect_encoding_obj_____call__ │ │ │ │ 2152: 00466878 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_tokenize___single_quoted │ │ │ │ 2153: 00466dd4 4 OBJECT GLOBAL DEFAULT 22 CPyModule_logging │ │ │ │ 2154: 00466f44 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___linegen_internal │ │ │ │ - 2155: 002a4cf4 768 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringMerger____merge_one_string_group │ │ │ │ - 2156: 001fedf4 296 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_reversed_gen___send │ │ │ │ - 2157: 0017abfc 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_INDENT_LineGenerator_gen_____next__ │ │ │ │ + 2155: 002a5098 768 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringMerger____merge_one_string_group │ │ │ │ + 2156: 001fef60 296 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_reversed_gen___send │ │ │ │ + 2157: 0017ad6c 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_INDENT_LineGenerator_gen_____next__ │ │ │ │ 2158: 000563f4 100 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Leaf_env │ │ │ │ - 2159: 002af3bc 348 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParenStripper___do_match │ │ │ │ - 2160: 001eaed4 328 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_gen___throw │ │ │ │ + 2159: 002af760 348 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParenStripper___do_match │ │ │ │ + 2160: 001eb040 328 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_gen___throw │ │ │ │ 2161: 0006838c 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typevartuple_LineGenerator_gen_____iter__ │ │ │ │ - 2162: 0021dae8 136 FUNC GLOBAL DEFAULT 11 CPyDef_pygram____python_symbols │ │ │ │ - 2163: 001e31b4 68 FUNC GLOBAL DEFAULT 11 CPyDef_trans___iter_fexpr_spans_gen_____next__ │ │ │ │ - 2164: 00196a88 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___standalone_comment_split_gen___throw │ │ │ │ - 2165: 00334a44 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_stmt_LineGenerator_gen___throw │ │ │ │ + 2162: 0021dc58 136 FUNC GLOBAL DEFAULT 11 CPyDef_pygram____python_symbols │ │ │ │ + 2163: 001e3320 68 FUNC GLOBAL DEFAULT 11 CPyDef_trans___iter_fexpr_spans_gen_____next__ │ │ │ │ + 2164: 00196bf8 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___standalone_comment_split_gen___throw │ │ │ │ + 2165: 00334f74 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_stmt_LineGenerator_gen___throw │ │ │ │ 2166: 000698f0 100 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Leaf_gen_____iter__ │ │ │ │ 2167: 000691e4 100 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen_____iter__ │ │ │ │ - 2168: 002b27b0 6972 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParenWrapper____assign_match │ │ │ │ - 2169: 0033a9b8 408 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___should_split_funcdef_with_rhs │ │ │ │ + 2168: 002b2b54 6972 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParenWrapper____assign_match │ │ │ │ + 2169: 0033aee8 408 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___should_split_funcdef_with_rhs │ │ │ │ 2170: 000cad84 396 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParenStripper___do_transform │ │ │ │ 2171: 00466c60 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_ENDMARKER_LineGenerator_gen │ │ │ │ - 2172: 00275d2c 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_fstring_LineGenerator_gen_____next__ │ │ │ │ + 2172: 00275e9c 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_fstring_LineGenerator_gen_____next__ │ │ │ │ 2173: 00466d68 4 OBJECT GLOBAL DEFAULT 22 CPyType_black___nullcontext_env │ │ │ │ 2174: 000ba888 344 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_INDENT │ │ │ │ 2175: 000c6c70 288 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_with_new_parent │ │ │ │ - 2176: 001fbbc4 1276 FUNC GLOBAL DEFAULT 11 CPyDef_trans___handle_is_simple_look_up_prev │ │ │ │ + 2176: 001fbd30 1276 FUNC GLOBAL DEFAULT 11 CPyDef_trans___handle_is_simple_look_up_prev │ │ │ │ 2177: 000d56ac 480 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Parser_____init__ │ │ │ │ 2178: 00466c20 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___transform_line_gen │ │ │ │ - 2179: 001e3d74 196 FUNC GLOBAL DEFAULT 11 CPyPy_trans___iter_fexpr_spans_gen___close │ │ │ │ + 2179: 001e3ee0 196 FUNC GLOBAL DEFAULT 11 CPyPy_trans___iter_fexpr_spans_gen___close │ │ │ │ 2180: 000e3264 496 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___MagicFinder_____init__ │ │ │ │ - 2181: 0010c568 72 FUNC GLOBAL DEFAULT 11 CPyDef_trans_____call___3_StringTransformer_gen___send │ │ │ │ - 2182: 002ec520 9252 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_dictsetmaker_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 2183: 00126bf4 608 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___comments_after │ │ │ │ + 2181: 0010c594 72 FUNC GLOBAL DEFAULT 11 CPyDef_trans_____call___3_StringTransformer_gen___send │ │ │ │ + 2182: 002ec958 9252 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_dictsetmaker_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 2183: 00126c20 608 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___comments_after │ │ │ │ 2184: 000c380c 196 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_with_length_Line_gen_____iter__ │ │ │ │ - 2185: 00311f80 7684 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenStripper_gen_____mypyc_generator_helper__ │ │ │ │ - 2186: 0019c764 68 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Base_gen_____next__ │ │ │ │ + 2185: 003123c0 7684 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenStripper_gen_____mypyc_generator_helper__ │ │ │ │ + 2186: 0019c8d0 68 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Base_gen_____next__ │ │ │ │ 2187: 00051ee0 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_tname_LineGenerator_gen │ │ │ │ - 2188: 000fcb7c 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___split_wrapper_dont_increase_indentation_gen___throw │ │ │ │ + 2188: 000fcba8 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___split_wrapper_dont_increase_indentation_gen___throw │ │ │ │ 2189: 000c8524 3120 FUNC GLOBAL DEFAULT 11 CPyDef_schema___get_schema │ │ │ │ - 2190: 00264a1c 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_test_LineGenerator_gen_____next__ │ │ │ │ - 2191: 0019d2fc 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___leaves_Base_gen___close │ │ │ │ + 2190: 00264b8c 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_test_LineGenerator_gen_____next__ │ │ │ │ + 2191: 0019d468 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___leaves_Base_gen___close │ │ │ │ 2192: 00058fe8 172 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___CellMagicFinder │ │ │ │ 2193: 000585e0 212 FUNC GLOBAL DEFAULT 11 CPyDef_ranges____LinesMapping │ │ │ │ 2194: 00466fbc 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_black___globals │ │ │ │ - 2195: 002d0a28 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_STRING_LineGenerator_gen___close │ │ │ │ + 2195: 002d0dcc 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_STRING_LineGenerator_gen___close │ │ │ │ 2196: 000bb8b8 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_typevartuple_LineGenerator_gen_____iter__ │ │ │ │ - 2197: 00141404 120 FUNC GLOBAL DEFAULT 11 CPy_Super │ │ │ │ + 2197: 001415c0 120 FUNC GLOBAL DEFAULT 11 CPy_Super │ │ │ │ 2198: 000d226c 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree____recursive_matches_WildcardPattern_gen_____iter__ │ │ │ │ 2199: 000bcb14 588 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_match_case │ │ │ │ - 2200: 0028e940 6460 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_with_length_Line_gen_____mypyc_generator_helper__ │ │ │ │ - 2201: 0012a76c 340 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_with_or_async_with_stmt │ │ │ │ - 2202: 00113c7c 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___pre_order_Leaf_gen_____next__ │ │ │ │ - 2203: 0017dd60 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_DEDENT_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 2200: 0028eb30 6460 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_with_length_Line_gen_____mypyc_generator_helper__ │ │ │ │ + 2201: 0012a798 340 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_with_or_async_with_stmt │ │ │ │ + 2202: 00113ca8 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___pre_order_Leaf_gen_____next__ │ │ │ │ + 2203: 0017ded0 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_DEDENT_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 2204: 000be594 584 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_SEMI │ │ │ │ - 2205: 0030bfdc 72 FUNC GLOBAL DEFAULT 11 CPyDef_trans___hug_power_op_gen___send │ │ │ │ - 2206: 001e3e38 27692 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_gen_____mypyc_generator_helper__ │ │ │ │ - 2207: 00376edc 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___delimiter_split_gen___close │ │ │ │ + 2205: 0030c41c 72 FUNC GLOBAL DEFAULT 11 CPyDef_trans___hug_power_op_gen___send │ │ │ │ + 2206: 001e3fa4 27692 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_gen_____mypyc_generator_helper__ │ │ │ │ + 2207: 00377410 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___delimiter_split_gen___close │ │ │ │ 2208: 000e546c 372 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_name_token │ │ │ │ - 2209: 0018e348 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_ENDMARKER_LineGenerator_gen___throw │ │ │ │ - 2210: 00239a44 256 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___contains_unsplittable_type_ignore │ │ │ │ + 2209: 0018e4b8 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_ENDMARKER_LineGenerator_gen___throw │ │ │ │ + 2210: 00239bb4 256 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___contains_unsplittable_type_ignore │ │ │ │ 2211: 000a467c 40 FUNC GLOBAL DEFAULT 11 CPyTagged_FromVoidPtr │ │ │ │ - 2212: 002319bc 5440 FUNC GLOBAL DEFAULT 11 CPyDef_strings___assert_is_leaf_string │ │ │ │ - 2213: 001b8634 1508 FUNC GLOBAL DEFAULT 11 CPyDef_black___detect_target_versions │ │ │ │ - 2214: 00115ea8 268 FUNC GLOBAL DEFAULT 11 CPyDef_pytree_____mypyc_lambda__0___3_init___3_WildcardPattern_obj_____call__ │ │ │ │ - 2215: 0035200c 8956 FUNC GLOBAL DEFAULT 11 CPyDef_cache___Cache___write │ │ │ │ - 2216: 001147ec 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___pre_order_Leaf_gen___close │ │ │ │ - 2217: 0017acc0 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_INDENT_LineGenerator_gen___send │ │ │ │ + 2212: 00231b2c 5440 FUNC GLOBAL DEFAULT 11 CPyDef_strings___assert_is_leaf_string │ │ │ │ + 2213: 001b87a0 1508 FUNC GLOBAL DEFAULT 11 CPyDef_black___detect_target_versions │ │ │ │ + 2214: 00115ed4 268 FUNC GLOBAL DEFAULT 11 CPyDef_pytree_____mypyc_lambda__0___3_init___3_WildcardPattern_obj_____call__ │ │ │ │ + 2215: 00352540 8956 FUNC GLOBAL DEFAULT 11 CPyDef_cache___Cache___write │ │ │ │ + 2216: 00114818 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___pre_order_Leaf_gen___close │ │ │ │ + 2217: 0017ae30 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_INDENT_LineGenerator_gen___send │ │ │ │ 2218: 00466ca0 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_funcdef_LineGenerator_gen │ │ │ │ 2219: 000b81d4 296 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___is_split_after_delimiter │ │ │ │ - 2220: 001de704 348 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringMerger___do_match │ │ │ │ + 2220: 001de870 348 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringMerger___do_match │ │ │ │ 2221: 000a3b94 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___is_simple_operand_hug_power_op_obj_____get__ │ │ │ │ 2222: 000ce174 228 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base___pre_order │ │ │ │ - 2223: 0026e76c 4 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Leaf___clone__Base_glue │ │ │ │ - 2224: 002984ec 1756 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen___close │ │ │ │ + 2223: 0026e8dc 4 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Leaf___clone__Base_glue │ │ │ │ + 2224: 00293c64 1756 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen___close │ │ │ │ 2225: 00466c9c 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_match_case_LineGenerator_env │ │ │ │ - 2226: 001d3868 1564 FUNC GLOBAL DEFAULT 11 CPyDef_trans___handle_is_simple_lookup_forward │ │ │ │ + 2226: 001d39d4 1564 FUNC GLOBAL DEFAULT 11 CPyDef_trans___handle_is_simple_lookup_forward │ │ │ │ 2227: 000b9608 352 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___jupyter_dependencies_are_installed │ │ │ │ - 2228: 0017fe8c 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typeparams_LineGenerator_gen___throw │ │ │ │ + 2228: 0017fffc 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typeparams_LineGenerator_gen___throw │ │ │ │ 2229: 000a6c70 260 FUNC GLOBAL DEFAULT 11 CPyBytes_Compare │ │ │ │ - 2230: 00368c64 328 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___visit_Visitor_gen___throw │ │ │ │ + 2230: 00369198 328 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___visit_Visitor_gen___throw │ │ │ │ 2231: 00466dc8 4 OBJECT GLOBAL DEFAULT 22 CPyModule_pprint │ │ │ │ 2232: 000cd394 164 FUNC GLOBAL DEFAULT 11 CPyPy_trans___is_valid_index_factory │ │ │ │ 2233: 00466acc 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_nodes___STATEMENT │ │ │ │ 2234: 000a5ca4 1076 FUNC GLOBAL DEFAULT 11 CPyFloat_Pow │ │ │ │ - 2235: 001eaa64 212 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_gen_____mypyc_generator_helper__ │ │ │ │ - 2236: 002d5188 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___generate_trailers_to_omit_gen___throw │ │ │ │ + 2235: 001eabd0 212 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_gen_____mypyc_generator_helper__ │ │ │ │ + 2236: 002d552c 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___generate_trailers_to_omit_gen___throw │ │ │ │ 2237: 000a564c 180 FUNC GLOBAL DEFAULT 11 CPyFloat_Sin │ │ │ │ 2238: 000c4884 292 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_empty_lpar │ │ │ │ - 2239: 001a5a68 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_NUMBER_LineGenerator_gen___send │ │ │ │ - 2240: 003e6438 376 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___Visitor___visit__Visitor_glue │ │ │ │ + 2239: 001a5bd4 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_NUMBER_LineGenerator_gen___send │ │ │ │ + 2240: 003e696c 376 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___Visitor___visit__Visitor_glue │ │ │ │ 2241: 00466a00 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___StringSplitter │ │ │ │ - 2242: 002e41dc 380 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___BracketTracker___mark │ │ │ │ + 2242: 002e45dc 380 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___BracketTracker___mark │ │ │ │ 2243: 0046689c 4 OBJECT GLOBAL DEFAULT 22 CPyType_pgen___NFAState │ │ │ │ 2244: 00466fd4 4 OBJECT GLOBAL DEFAULT 22 CPyModule__black_version_internal │ │ │ │ - 2245: 0013e4a8 2160 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_tuple_containing_walrus │ │ │ │ + 2245: 0013e664 2160 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_tuple_containing_walrus │ │ │ │ 2246: 00466894 4 OBJECT GLOBAL DEFAULT 22 CPyType_pgen___make_dfa_ParserGenerator_env │ │ │ │ 2247: 000b8584 308 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_comments │ │ │ │ - 2248: 00117050 72 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_NegatedPattern_gen___send │ │ │ │ + 2248: 0011707c 72 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_NegatedPattern_gen___send │ │ │ │ 2249: 000b8a48 412 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_ignored_nodes │ │ │ │ - 2250: 0025b598 3556 FUNC GLOBAL DEFAULT 11 CPyDef_cache___Cache___is_changed │ │ │ │ + 2250: 0025b708 3556 FUNC GLOBAL DEFAULT 11 CPyDef_cache___Cache___is_changed │ │ │ │ 2251: 00466de4 4 OBJECT GLOBAL DEFAULT 22 CPyModule_pgen2 │ │ │ │ 2252: 000f61d0 780 FUNC GLOBAL DEFAULT 11 CPyDef_black___nullcontext_gen_____mypyc_generator_helper__ │ │ │ │ 2253: 000d2a94 380 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___NegatedPattern___match_seq │ │ │ │ 2254: 000fb5d8 1068 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____rhs_transform_line_obj_____call__ │ │ │ │ 2255: 000f7688 1912 FUNC GLOBAL DEFAULT 11 CPyDef_comments___is_fmt_on │ │ │ │ - 2256: 003140c8 292 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenStripper_gen___throw │ │ │ │ - 2257: 001148ac 2228 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_BasePattern_gen_____mypyc_generator_helper__ │ │ │ │ - 2258: 002ca0d4 23784 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STRING_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 2259: 0021d308 1844 FUNC GLOBAL DEFAULT 11 CPyDef_pygram___Symbols_____init__ │ │ │ │ - 2260: 001dbdf4 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___line_LineGenerator_gen___close │ │ │ │ + 2256: 00314508 292 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenStripper_gen___throw │ │ │ │ + 2257: 001148d8 2228 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_BasePattern_gen_____mypyc_generator_helper__ │ │ │ │ + 2258: 002ca478 23784 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STRING_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 2259: 0021d478 1844 FUNC GLOBAL DEFAULT 11 CPyDef_pygram___Symbols_____init__ │ │ │ │ + 2260: 001dbf60 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___line_LineGenerator_gen___close │ │ │ │ 2261: 000514e8 112 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_paramspec_LineGenerator_env │ │ │ │ 2262: 00053420 116 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_with_new_parent_env │ │ │ │ - 2263: 001818f8 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_typevartuple_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 2263: 00181a68 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_typevartuple_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 2264: 00050c44 88 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_comments_gen │ │ │ │ 2265: 00466e34 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___rusty_internal │ │ │ │ 2266: 000c4278 380 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___Visitor___visit │ │ │ │ - 2267: 001a659c 320 FUNC GLOBAL DEFAULT 11 CPyPy_numerics___normalize_numeric_literal │ │ │ │ - 2268: 001784dc 196 FUNC GLOBAL DEFAULT 11 CPyPy_comments____generate_ignored_nodes_from_fmt_skip_gen_____next__ │ │ │ │ + 2267: 001a6708 320 FUNC GLOBAL DEFAULT 11 CPyPy_numerics___normalize_numeric_literal │ │ │ │ + 2268: 0017864c 196 FUNC GLOBAL DEFAULT 11 CPyPy_comments____generate_ignored_nodes_from_fmt_skip_gen_____next__ │ │ │ │ 2269: 004669f0 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___hug_power_op_gen │ │ │ │ - 2270: 002316c8 756 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___Untokenizer___compat │ │ │ │ - 2271: 003029f0 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_delimiter_split_gen_____next__ │ │ │ │ - 2272: 00127a54 2044 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___remove_trailing_comma │ │ │ │ - 2273: 00243ae0 428 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringMerger____validate_msg │ │ │ │ - 2274: 003eeed8 740 FUNC GLOBAL DEFAULT 11 CPyInit_black___strings │ │ │ │ - 2275: 00229204 1568 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___replace_child │ │ │ │ + 2270: 00231838 756 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___Untokenizer___compat │ │ │ │ + 2271: 00302e2c 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_delimiter_split_gen_____next__ │ │ │ │ + 2272: 00127a80 2044 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___remove_trailing_comma │ │ │ │ + 2273: 00243c50 428 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringMerger____validate_msg │ │ │ │ + 2274: 003ef40c 740 FUNC GLOBAL DEFAULT 11 CPyInit_black___strings │ │ │ │ + 2275: 00229374 1568 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___replace_child │ │ │ │ 2276: 000d3d7c 2376 FUNC GLOBAL DEFAULT 11 CPyDef_driver____newer │ │ │ │ 2277: 00466c68 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_SEMI_LineGenerator_gen │ │ │ │ 2278: 00466cb4 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_paramspec_LineGenerator_env │ │ │ │ - 2279: 002065c8 272 FUNC GLOBAL DEFAULT 11 CPyPy_literals___evalString │ │ │ │ - 2280: 002b42ec 276 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParenWrapper____assign_match │ │ │ │ + 2279: 00206734 272 FUNC GLOBAL DEFAULT 11 CPyPy_literals___evalString │ │ │ │ + 2280: 002b4690 276 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParenWrapper____assign_match │ │ │ │ 2281: 000bb518 584 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_typeparams │ │ │ │ 2282: 000c9da8 868 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringTransformer_____call__ │ │ │ │ 2283: 00466ec8 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_comments___globals │ │ │ │ 2284: 00466a80 4 OBJECT GLOBAL DEFAULT 22 CPyType_nodes___visit_Visitor_gen │ │ │ │ - 2285: 002e9b64 6724 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_atom_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 2286: 0035a7ac 2372 FUNC GLOBAL DEFAULT 11 CPyDef_driver___load_packaged_grammar │ │ │ │ + 2285: 002e9f9c 6724 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_atom_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 2286: 0035ace0 2372 FUNC GLOBAL DEFAULT 11 CPyDef_driver___load_packaged_grammar │ │ │ │ 2287: 000aa09c 64 FUNC GLOBAL DEFAULT 11 CPySet_Remove │ │ │ │ - 2288: 002c34c8 1600 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Recorder_____init__ │ │ │ │ - 2289: 003512dc 212 FUNC GLOBAL DEFAULT 11 CPyPy_trans____iter_nameescape_slices_StringSplitter_gen_____mypyc_generator_helper__ │ │ │ │ + 2288: 002c386c 1600 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Recorder_____init__ │ │ │ │ + 2289: 00351810 212 FUNC GLOBAL DEFAULT 11 CPyPy_trans____iter_nameescape_slices_StringSplitter_gen_____mypyc_generator_helper__ │ │ │ │ 2290: 0007078c 136 FUNC GLOBAL DEFAULT 11 CPyDef_trans___maybe_append_string_operators_do_transform_StringSplitter_obj_____get__ │ │ │ │ - 2291: 003810f4 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_factor_LineGenerator_gen___send │ │ │ │ + 2291: 00381628 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_factor_LineGenerator_gen___send │ │ │ │ 2292: 000a4764 44 FUNC GLOBAL DEFAULT 11 CPyTagged_DecRef │ │ │ │ 2293: 000a4614 60 FUNC GLOBAL DEFAULT 11 CPyTagged_FromSsize_t │ │ │ │ - 2294: 0011606c 3596 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_NegatedPattern_gen_____mypyc_generator_helper__ │ │ │ │ + 2294: 00116098 3596 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_NegatedPattern_gen_____mypyc_generator_helper__ │ │ │ │ 2295: 000bcd60 348 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_match_case │ │ │ │ 2296: 00050b58 88 FUNC GLOBAL DEFAULT 11 CPyDef_black___nullcontext_gen │ │ │ │ - 2297: 001807ac 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_typeparams_LineGenerator_gen___close │ │ │ │ - 2298: 0017de34 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_DEDENT_LineGenerator_gen_____next__ │ │ │ │ - 2299: 0011373c 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___post_order_Leaf_gen___close │ │ │ │ - 2300: 00244e80 3836 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___tokenize_loop │ │ │ │ + 2297: 0018091c 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_typeparams_LineGenerator_gen___close │ │ │ │ + 2298: 0017dfa4 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_DEDENT_LineGenerator_gen_____next__ │ │ │ │ + 2299: 00113768 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___post_order_Leaf_gen___close │ │ │ │ + 2300: 00244ff0 3836 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___tokenize_loop │ │ │ │ 2301: 000a3954 192 FUNC GLOBAL DEFAULT 11 CPyPy_parsing_____mypyc_lambda__0_lib2to3_parse_obj_____get__ │ │ │ │ 2302: 000d5e8c 948 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___NFAState___addarc │ │ │ │ - 2303: 001a35e4 272 FUNC GLOBAL DEFAULT 11 CPyPy_numerics___format_hex │ │ │ │ - 2304: 0023e074 340 FUNC GLOBAL DEFAULT 11 CPyPy_trans___make_naked__merge_one_string_group_StringMerger_obj_____call__ │ │ │ │ - 2305: 00234ee8 328 FUNC GLOBAL DEFAULT 11 CPyPy_trans____iter_fexpr_slices_StringSplitter_gen___throw │ │ │ │ + 2303: 001a3750 272 FUNC GLOBAL DEFAULT 11 CPyPy_numerics___format_hex │ │ │ │ + 2304: 0023e1e4 340 FUNC GLOBAL DEFAULT 11 CPyPy_trans___make_naked__merge_one_string_group_StringMerger_obj_____call__ │ │ │ │ + 2305: 00235058 328 FUNC GLOBAL DEFAULT 11 CPyPy_trans____iter_fexpr_slices_StringSplitter_gen___throw │ │ │ │ 2306: 00466b9c 4 OBJECT GLOBAL DEFAULT 22 CPyType_lines___contains_implicit_multiline_string_with_comments_Line_env │ │ │ │ - 2307: 0011dccc 72 FUNC GLOBAL DEFAULT 11 CPyDef_parse___backtrack_Recorder_gen___send │ │ │ │ + 2307: 0011dcf8 72 FUNC GLOBAL DEFAULT 11 CPyDef_parse___backtrack_Recorder_gen___send │ │ │ │ 2308: 000a89ac 44 FUNC GLOBAL DEFAULT 11 CPyDict_SetItem │ │ │ │ 2309: 000ea118 272 FUNC GLOBAL DEFAULT 11 CPyPy_trans___TErr │ │ │ │ 2310: 00466da0 4 OBJECT GLOBAL DEFAULT 22 CPyModule_codecs │ │ │ │ 2311: 000aa3f4 132 FUNC GLOBAL DEFAULT 11 CPy_Reraise │ │ │ │ - 2312: 0031056c 6284 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParenStripper____transform_to_new_line │ │ │ │ + 2312: 003109ac 6284 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParenStripper____transform_to_new_line │ │ │ │ 2313: 000b99c8 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___line_LineGenerator_gen_____iter__ │ │ │ │ - 2314: 0013759c 2788 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____ensure_trailing_comma │ │ │ │ - 2315: 0033f4e0 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___transform_line_gen_____next__ │ │ │ │ + 2314: 001376ac 2960 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____ensure_trailing_comma │ │ │ │ + 2315: 0033fa14 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___transform_line_gen_____next__ │ │ │ │ 2316: 000c6d90 196 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_gen_____iter__ │ │ │ │ - 2317: 002bf324 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_simple_stmt_LineGenerator_gen___send │ │ │ │ + 2317: 002bf6c8 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_simple_stmt_LineGenerator_gen___send │ │ │ │ 2318: 00466edc 4 OBJECT GLOBAL DEFAULT 22 CPyModule_hashlib │ │ │ │ 2319: 000eafd0 344 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base_____ne__ │ │ │ │ - 2320: 0017e1d0 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_DEDENT_LineGenerator_gen___throw │ │ │ │ - 2321: 0020bd90 564 FUNC GLOBAL DEFAULT 11 CPyPy_trans___handle_is_simple_look_up_prev │ │ │ │ + 2320: 0017e340 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_DEDENT_LineGenerator_gen___throw │ │ │ │ + 2321: 0020befc 564 FUNC GLOBAL DEFAULT 11 CPyPy_trans___handle_is_simple_look_up_prev │ │ │ │ 2322: 00466f98 4 OBJECT GLOBAL DEFAULT 22 CPyModule_contextlib │ │ │ │ 2323: 00466b8c 4 OBJECT GLOBAL DEFAULT 22 CPyType_lines___enumerate_reversed_env │ │ │ │ - 2324: 0021cc78 832 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___Untokenizer___add_whitespace │ │ │ │ + 2324: 0021cde4 832 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___Untokenizer___add_whitespace │ │ │ │ 2325: 004668fc 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree____iterative_matches_WildcardPattern_env │ │ │ │ - 2326: 003b0930 448 FUNC GLOBAL DEFAULT 11 CPyPy_black___assert_stable │ │ │ │ - 2327: 001d1320 320 FUNC GLOBAL DEFAULT 11 CPyTagged_Negate_ │ │ │ │ - 2328: 00198c94 328 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___visit_default_Visitor_gen___throw │ │ │ │ - 2329: 001d5018 400 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___BracketTracker___maybe_increment_lambda_arguments │ │ │ │ - 2330: 00344644 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___left_hand_split_gen___send │ │ │ │ - 2331: 001a3e48 560 FUNC GLOBAL DEFAULT 11 CPyDef_numerics___format_complex_number │ │ │ │ - 2332: 003f06ec 552 FUNC GLOBAL DEFAULT 11 CPyInit_blib2to3___pygram │ │ │ │ - 2333: 002eea18 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_dictsetmaker_LineGenerator_gen_____next__ │ │ │ │ - 2334: 002a934c 488 FUNC GLOBAL DEFAULT 11 CPyPy_lines___can_omit_invisible_parens │ │ │ │ - 2335: 0025e550 4284 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern___optimize │ │ │ │ + 2326: 003b0e64 448 FUNC GLOBAL DEFAULT 11 CPyPy_black___assert_stable │ │ │ │ + 2327: 001d148c 320 FUNC GLOBAL DEFAULT 11 CPyTagged_Negate_ │ │ │ │ + 2328: 00198e04 328 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___visit_default_Visitor_gen___throw │ │ │ │ + 2329: 001d5184 400 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___BracketTracker___maybe_increment_lambda_arguments │ │ │ │ + 2330: 00344b78 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___left_hand_split_gen___send │ │ │ │ + 2331: 001a3fb4 560 FUNC GLOBAL DEFAULT 11 CPyDef_numerics___format_complex_number │ │ │ │ + 2332: 003f0c20 552 FUNC GLOBAL DEFAULT 11 CPyInit_blib2to3___pygram │ │ │ │ + 2333: 002eee50 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_dictsetmaker_LineGenerator_gen_____next__ │ │ │ │ + 2334: 002a96f0 488 FUNC GLOBAL DEFAULT 11 CPyPy_lines___can_omit_invisible_parens │ │ │ │ + 2335: 0025e6c0 4284 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern___optimize │ │ │ │ 2336: 00466f00 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___concurrency │ │ │ │ 2337: 000cdc78 340 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base_____deepcopy__ │ │ │ │ - 2338: 0027d7d4 476 FUNC GLOBAL DEFAULT 11 CPyPy_lines___is_line_short_enough │ │ │ │ + 2338: 0027d944 476 FUNC GLOBAL DEFAULT 11 CPyPy_lines___is_line_short_enough │ │ │ │ 2339: 00466ce4 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_test_LineGenerator_env │ │ │ │ - 2340: 0016bf90 6592 FUNC GLOBAL DEFAULT 11 CPyDef_grammar_____top_level__ │ │ │ │ - 2341: 003848b8 12908 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Parser____addtoken │ │ │ │ - 2342: 0013baf4 216 FUNC GLOBAL DEFAULT 11 CPySequence_CheckUnpackCount │ │ │ │ - 2343: 0022b2bc 532 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___BasePattern___match │ │ │ │ + 2340: 0016c14c 6592 FUNC GLOBAL DEFAULT 11 CPyDef_grammar_____top_level__ │ │ │ │ + 2341: 00384dec 12908 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Parser____addtoken │ │ │ │ + 2342: 0013bcb0 216 FUNC GLOBAL DEFAULT 11 CPySequence_CheckUnpackCount │ │ │ │ + 2343: 0022b42c 532 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___BasePattern___match │ │ │ │ 2344: 000b9a8c 528 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___line │ │ │ │ 2345: 000aa94c 92 FUNC GLOBAL DEFAULT 11 CPyTagged_AsObject │ │ │ │ 2346: 000e9e54 272 FUNC GLOBAL DEFAULT 11 CPyPy_strings___normalize_string_prefix │ │ │ │ 2347: 0046696c 4 OBJECT GLOBAL DEFAULT 22 CPyType_pygram____pattern_symbols │ │ │ │ - 2348: 003e74fc 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___WildcardPattern___optimize__BasePattern_glue │ │ │ │ - 2349: 003e4b8c 296 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___generate_tokens_gen___send │ │ │ │ - 2350: 0033f838 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___transform_line_gen___throw │ │ │ │ + 2348: 003e7a30 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___WildcardPattern___optimize__BasePattern_glue │ │ │ │ + 2349: 003e50c0 296 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___generate_tokens_gen___send │ │ │ │ + 2350: 0033fd6c 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___transform_line_gen___throw │ │ │ │ 2351: 000a5414 148 FUNC GLOBAL DEFAULT 11 CPyInt16_Remainder │ │ │ │ - 2352: 0010cff0 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans_____call___3_StringTransformer_gen___close │ │ │ │ + 2352: 0010d01c 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans_____call___3_StringTransformer_gen___close │ │ │ │ 2353: 00069054 100 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_Visitor_gen_____iter__ │ │ │ │ 2354: 000a4b60 228 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringSplitter │ │ │ │ 2355: 00068ae8 96 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____rhs_transform_line_gen_____iter__ │ │ │ │ 2356: 00466884 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_tokenize___pseudoprog │ │ │ │ 2357: 000aa478 120 FUNC GLOBAL DEFAULT 11 CPyErr_SetObjectAndTraceback │ │ │ │ 2358: 000b029c 152 FUNC GLOBAL DEFAULT 11 CPy_TypeError │ │ │ │ 2359: 00466a3c 4 OBJECT GLOBAL DEFAULT 22 CPyType_rusty___Ok │ │ │ │ - 2360: 0013ee88 2164 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_tuple_containing_star │ │ │ │ + 2360: 0013f044 2164 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_tuple_containing_star │ │ │ │ 2361: 000a46ec 24 FUNC GLOBAL DEFAULT 11 CPyTagged_AsSsize_t │ │ │ │ - 2362: 0023bc9c 4048 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___parse_line_ranges │ │ │ │ - 2363: 002d0374 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STRING_LineGenerator_gen___close │ │ │ │ - 2364: 002eea5c 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_dictsetmaker_LineGenerator_gen_____next__ │ │ │ │ - 2365: 001a8010 328 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___find_cookie_detect_encoding_obj_____call__ │ │ │ │ + 2362: 0023be0c 4048 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___parse_line_ranges │ │ │ │ + 2363: 002d0718 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STRING_LineGenerator_gen___close │ │ │ │ + 2364: 002eee94 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_dictsetmaker_LineGenerator_gen_____next__ │ │ │ │ + 2365: 001a817c 328 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___find_cookie_detect_encoding_obj_____call__ │ │ │ │ 2366: 000a9818 260 FUNC GLOBAL DEFAULT 11 CPyDict_Copy │ │ │ │ 2367: 000ece40 896 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node___set_child │ │ │ │ - 2368: 00397b68 2148 FUNC GLOBAL DEFAULT 11 CPyDef_driver___Driver___parse_file │ │ │ │ + 2368: 0039809c 2148 FUNC GLOBAL DEFAULT 11 CPyDef_driver___Driver___parse_file │ │ │ │ 2369: 000a5a68 40 FUNC GLOBAL DEFAULT 11 CPyFloat_IsNaN │ │ │ │ - 2370: 0010303c 404 FUNC GLOBAL DEFAULT 11 CPyPy_mode___Mode_____contains__ │ │ │ │ - 2371: 0011570c 1756 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_BasePattern_gen___close │ │ │ │ + 2370: 00103068 404 FUNC GLOBAL DEFAULT 11 CPyPy_mode___Mode_____contains__ │ │ │ │ + 2371: 00115738 1756 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_BasePattern_gen___close │ │ │ │ 2372: 000d323c 596 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches │ │ │ │ 2373: 004412c8 8 OBJECT GLOBAL DEFAULT 21 _CPy_ExcDummyStruct │ │ │ │ - 2374: 00238aa0 4004 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___contains_unsplittable_type_ignore │ │ │ │ - 2375: 00187ee0 7644 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_decorators_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 2374: 00238c10 4004 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___contains_unsplittable_type_ignore │ │ │ │ + 2375: 00188050 7644 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_decorators_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 2376: 00069638 100 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringSplitter_gen_____iter__ │ │ │ │ 2377: 00466c58 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen │ │ │ │ - 2378: 002f9ed4 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_power_LineGenerator_gen___close │ │ │ │ - 2379: 001783c4 212 FUNC GLOBAL DEFAULT 11 CPyPy_comments____generate_ignored_nodes_from_fmt_skip_gen_____mypyc_generator_helper__ │ │ │ │ + 2378: 002fa30c 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_power_LineGenerator_gen___close │ │ │ │ + 2379: 00178534 212 FUNC GLOBAL DEFAULT 11 CPyPy_comments____generate_ignored_nodes_from_fmt_skip_gen_____mypyc_generator_helper__ │ │ │ │ 2380: 00466d74 4 OBJECT GLOBAL DEFAULT 22 CPyType_black___get_imports_from_children_get_future_imports_env │ │ │ │ 2381: 000680e8 96 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___line_LineGenerator_gen_____iter__ │ │ │ │ - 2382: 002eeefc 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_dictsetmaker_LineGenerator_gen___close │ │ │ │ + 2382: 002ef334 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_dictsetmaker_LineGenerator_gen___close │ │ │ │ 2383: 00052430 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___left_hand_split_gen │ │ │ │ - 2384: 002eb784 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_atom_LineGenerator_gen___send │ │ │ │ - 2385: 00205630 104 FUNC GLOBAL DEFAULT 11 CPyPy_trans___max_last_string_column_do_transform_StringSplitter_obj_____call__ │ │ │ │ - 2386: 003e5860 256 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_decorator │ │ │ │ + 2384: 002ebbbc 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_atom_LineGenerator_gen___send │ │ │ │ + 2385: 0020579c 104 FUNC GLOBAL DEFAULT 11 CPyPy_trans___max_last_string_column_do_transform_StringSplitter_obj_____call__ │ │ │ │ + 2386: 003e5d94 256 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_decorator │ │ │ │ 2387: 000bb760 344 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_typeparams │ │ │ │ - 2388: 001703bc 848 FUNC GLOBAL DEFAULT 11 CPySingledispatch_RegisterFunction │ │ │ │ + 2388: 00170578 848 FUNC GLOBAL DEFAULT 11 CPySingledispatch_RegisterFunction │ │ │ │ 2389: 00466994 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___breaks_unsplittable_expression__get_break_idx_StringSplitter_obj │ │ │ │ - 2390: 00112cb4 72 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Leaf_gen___send │ │ │ │ + 2390: 00112ce0 72 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Leaf_gen___send │ │ │ │ 2391: 000bf0a8 348 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_STANDALONE_COMMENT │ │ │ │ 2392: 00465794 60 OBJECT GLOBAL DEFAULT 21 brackets___BracketMatchError_members │ │ │ │ 2393: 000f7170 196 FUNC GLOBAL DEFAULT 11 CPyPy_black___nullcontext_gen___close │ │ │ │ 2394: 004669b4 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___maybe_append_string_operators_do_transform_StringSplitter_obj │ │ │ │ 2395: 000a89d8 148 FUNC GLOBAL DEFAULT 11 CPyDict_SetDefaultWithEmptyDatatype │ │ │ │ - 2396: 00243c8c 4240 FUNC GLOBAL DEFAULT 11 CPyDef_grammar___Grammar___dump │ │ │ │ - 2397: 0030be04 212 FUNC GLOBAL DEFAULT 11 CPyPy_trans___hug_power_op_gen_____mypyc_generator_helper__ │ │ │ │ - 2398: 003e8598 348 FUNC GLOBAL DEFAULT 11 CPyInit__black_version │ │ │ │ + 2396: 00243dfc 4240 FUNC GLOBAL DEFAULT 11 CPyDef_grammar___Grammar___dump │ │ │ │ + 2397: 0030c244 212 FUNC GLOBAL DEFAULT 11 CPyPy_trans___hug_power_op_gen_____mypyc_generator_helper__ │ │ │ │ + 2398: 003e8acc 348 FUNC GLOBAL DEFAULT 11 CPyInit__black_version │ │ │ │ 2399: 00072818 140 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____maybe_split_omitting_optional_parens_env │ │ │ │ - 2400: 00298bc8 196 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen___close │ │ │ │ - 2401: 002338e4 324 FUNC GLOBAL DEFAULT 11 CPyPy_strings___normalize_unicode_escape_sequences │ │ │ │ - 2402: 002042dc 296 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_ignored_nodes_gen___send │ │ │ │ - 2403: 002c8d6c 4644 FUNC GLOBAL DEFAULT 11 CPyDef_strings___fix_multiline_docstring │ │ │ │ - 2404: 00286fc4 1696 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator_____init__ │ │ │ │ + 2400: 00294340 196 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen___close │ │ │ │ + 2401: 00233a54 324 FUNC GLOBAL DEFAULT 11 CPyPy_strings___normalize_unicode_escape_sequences │ │ │ │ + 2402: 00204448 296 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_ignored_nodes_gen___send │ │ │ │ + 2403: 002c9110 4644 FUNC GLOBAL DEFAULT 11 CPyDef_strings___fix_multiline_docstring │ │ │ │ + 2404: 002871b4 1696 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator_____init__ │ │ │ │ 2405: 000d8044 552 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___generate_tokens │ │ │ │ 2406: 000be934 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_ENDMARKER_LineGenerator_gen_____iter__ │ │ │ │ 2407: 00466968 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_pytree___blib2to3___pytree___Leaf_____init_____fixers_applied │ │ │ │ 2408: 000bd638 348 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_simple_stmt │ │ │ │ - 2409: 0017fd1c 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typeparams_LineGenerator_gen___send │ │ │ │ + 2409: 0017fe8c 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typeparams_LineGenerator_gen___send │ │ │ │ 2410: 00466d98 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_black___WriteBack___YES │ │ │ │ 2411: 000c5a90 3652 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____parse_single_version │ │ │ │ - 2412: 001a3d38 272 FUNC GLOBAL DEFAULT 11 CPyPy_numerics___format_scientific_notation │ │ │ │ - 2413: 00196918 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___standalone_comment_split_gen___send │ │ │ │ + 2412: 001a3ea4 272 FUNC GLOBAL DEFAULT 11 CPyPy_numerics___format_scientific_notation │ │ │ │ + 2413: 00196a88 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___standalone_comment_split_gen___send │ │ │ │ 2414: 00069e90 96 FUNC GLOBAL DEFAULT 11 CPyDef_driver___TokenProxy_____iter__ │ │ │ │ 2415: 00466e14 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_trans___globals │ │ │ │ 2416: 000a3714 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_standalone_comment_split_obj_____get__ │ │ │ │ 2417: 0007083c 132 FUNC GLOBAL DEFAULT 11 CPyDef_trans___max_last_string_column_do_transform_StringSplitter_obj_____get__ │ │ │ │ - 2418: 0018c484 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_SEMI_LineGenerator_gen___close │ │ │ │ - 2419: 002c812c 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_WildcardPattern_gen_____next__ │ │ │ │ - 2420: 001d702c 2964 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern____bare_name_matches │ │ │ │ - 2421: 0022d0d8 328 FUNC GLOBAL DEFAULT 11 CPyPy_trans____toggle_fexpr_quotes │ │ │ │ + 2418: 0018c5f4 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_SEMI_LineGenerator_gen___close │ │ │ │ + 2419: 002c84d0 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_WildcardPattern_gen_____next__ │ │ │ │ + 2420: 001d7198 2964 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern____bare_name_matches │ │ │ │ + 2421: 0022d248 328 FUNC GLOBAL DEFAULT 11 CPyPy_trans____toggle_fexpr_quotes │ │ │ │ 2422: 000a71d0 464 FUNC GLOBAL DEFAULT 11 CPyBytes_Ord │ │ │ │ 2423: 004668ec 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___generate_matches_NegatedPattern_env │ │ │ │ - 2424: 00190c44 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen___throw │ │ │ │ - 2425: 002a4ff4 3280 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___BracketTracker___max_delimiter_priority │ │ │ │ - 2426: 0016aadc 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Leaf_____repr__ │ │ │ │ - 2427: 00298c8c 6956 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_suite__TopLevelStatementsVisitor_gen_____mypyc_generator_helper__ │ │ │ │ - 2428: 0035793c 408 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___make_label │ │ │ │ - 2429: 003f31fc 4396 FUNC GLOBAL DEFAULT 11 PyInit_fec286f4eda846987175__mypyc │ │ │ │ - 2430: 001fa580 192 FUNC GLOBAL DEFAULT 11 CPyPy_conv___Converter___run │ │ │ │ + 2424: 00190db4 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen___throw │ │ │ │ + 2425: 002a5398 3280 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___BracketTracker___max_delimiter_priority │ │ │ │ + 2426: 0016ac98 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Leaf_____repr__ │ │ │ │ + 2427: 00294404 6860 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_suite__TopLevelStatementsVisitor_gen_____mypyc_generator_helper__ │ │ │ │ + 2428: 00357e70 408 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___make_label │ │ │ │ + 2429: 003f3730 4396 FUNC GLOBAL DEFAULT 11 PyInit_fec286f4eda846987175__mypyc │ │ │ │ + 2430: 001fa6ec 192 FUNC GLOBAL DEFAULT 11 CPyPy_conv___Converter___run │ │ │ │ 2431: 00466da8 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_token___globals │ │ │ │ - 2432: 00129a5c 940 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base___next_sibling │ │ │ │ + 2432: 00129a88 940 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base___next_sibling │ │ │ │ 2433: 00466b04 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___FUTURE_FLAG_TO_FEATURE │ │ │ │ 2434: 00466c78 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_decorators_LineGenerator_gen │ │ │ │ 2435: 000a55ac 44 FUNC GLOBAL DEFAULT 11 CPyUInt8_Overflow │ │ │ │ - 2436: 00344580 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___left_hand_split_gen_____next__ │ │ │ │ - 2437: 001fa8d0 840 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___BracketTracker___get_open_lsqb │ │ │ │ + 2436: 00344ab4 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___left_hand_split_gen_____next__ │ │ │ │ + 2437: 001faa3c 840 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___BracketTracker___get_open_lsqb │ │ │ │ 2438: 00466ad4 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_nodes___syms │ │ │ │ - 2439: 0026d0a8 2488 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringSplitter____get_string_operator_leaves │ │ │ │ - 2440: 00337ac0 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_match_case_LineGenerator_gen___close │ │ │ │ + 2439: 0026d218 2488 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringSplitter____get_string_operator_leaves │ │ │ │ + 2440: 00337ff0 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_match_case_LineGenerator_gen___close │ │ │ │ 2441: 000c0808 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_fstring_LineGenerator_gen_____iter__ │ │ │ │ 2442: 00069f54 100 FUNC GLOBAL DEFAULT 11 CPyDef_parse___backtrack_Recorder_gen_____iter__ │ │ │ │ - 2443: 001702d4 232 FUNC GLOBAL DEFAULT 11 CPy_CallReverseOpMethod │ │ │ │ - 2444: 0038e39c 328 FUNC GLOBAL DEFAULT 11 CPyPy_pytree____iterative_matches_WildcardPattern_gen___throw │ │ │ │ - 2445: 001973d0 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___standalone_comment_split_gen___close │ │ │ │ - 2446: 002958a4 524 FUNC GLOBAL DEFAULT 11 CPyPy_trans___BaseStringSplitter____get_max_string_length │ │ │ │ + 2443: 00170490 232 FUNC GLOBAL DEFAULT 11 CPy_CallReverseOpMethod │ │ │ │ + 2444: 0038e8d0 328 FUNC GLOBAL DEFAULT 11 CPyPy_pytree____iterative_matches_WildcardPattern_gen___throw │ │ │ │ + 2445: 00197540 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___standalone_comment_split_gen___close │ │ │ │ + 2446: 0029e7e4 524 FUNC GLOBAL DEFAULT 11 CPyPy_trans___BaseStringSplitter____get_max_string_length │ │ │ │ 2447: 00466e30 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___rusty │ │ │ │ 2448: 000c10b0 368 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___transform_line │ │ │ │ - 2449: 00178498 68 FUNC GLOBAL DEFAULT 11 CPyDef_comments____generate_ignored_nodes_from_fmt_skip_gen_____next__ │ │ │ │ - 2450: 002f9314 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_power_LineGenerator_gen_____next__ │ │ │ │ - 2451: 001a2be4 1404 FUNC GLOBAL DEFAULT 11 CPyDef_mode___pretty_TargetVersion_obj_____call__ │ │ │ │ - 2452: 001707e8 624 FUNC GLOBAL DEFAULT 11 CPy_GetANext │ │ │ │ + 2449: 00178608 68 FUNC GLOBAL DEFAULT 11 CPyDef_comments____generate_ignored_nodes_from_fmt_skip_gen_____next__ │ │ │ │ + 2450: 002f974c 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_power_LineGenerator_gen_____next__ │ │ │ │ + 2451: 001a2d50 1404 FUNC GLOBAL DEFAULT 11 CPyDef_mode___pretty_TargetVersion_obj_____call__ │ │ │ │ + 2452: 001709a4 624 FUNC GLOBAL DEFAULT 11 CPy_GetANext │ │ │ │ 2453: 00466d48 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_comments___FMT_OFF │ │ │ │ - 2454: 002c8238 296 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_WildcardPattern_gen___send │ │ │ │ + 2454: 002c85dc 296 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_WildcardPattern_gen___send │ │ │ │ 2455: 00052344 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____rhs_transform_line_gen │ │ │ │ 2456: 000a3f54 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___breaks_unsplittable_expression__get_break_idx_StringSplitter_obj_____get__ │ │ │ │ 2457: 000d6834 192 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___DFAState │ │ │ │ - 2458: 00115380 292 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_BasePattern_gen___send │ │ │ │ + 2458: 001153ac 292 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_BasePattern_gen___send │ │ │ │ 2459: 000eda7c 460 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___NegatedPattern_____init__ │ │ │ │ 2460: 00466ef8 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black____width_table_internal │ │ │ │ - 2461: 003e7018 368 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Leaf_____mypyc_setter__prefix │ │ │ │ - 2462: 0021e738 2640 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern___match_seq │ │ │ │ + 2461: 003e754c 368 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Leaf_____mypyc_setter__prefix │ │ │ │ + 2462: 0021e8a8 2640 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern___match_seq │ │ │ │ 2463: 00466cf4 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___line_LineGenerator_env │ │ │ │ - 2464: 00173864 68 FUNC GLOBAL DEFAULT 11 CPyDef_black___get_imports_from_children_get_future_imports_gen_____next__ │ │ │ │ - 2465: 001404c0 364 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_walrus_assignment │ │ │ │ - 2466: 00306790 524 FUNC GLOBAL DEFAULT 11 CPyPy_lines___append_leaves │ │ │ │ - 2467: 0011dd14 296 FUNC GLOBAL DEFAULT 11 CPyPy_parse___backtrack_Recorder_gen___send │ │ │ │ - 2468: 0015f048 11128 FUNC GLOBAL DEFAULT 11 CPyDef_lines_____top_level__ │ │ │ │ + 2464: 00173a20 68 FUNC GLOBAL DEFAULT 11 CPyDef_black___get_imports_from_children_get_future_imports_gen_____next__ │ │ │ │ + 2465: 0014067c 364 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_walrus_assignment │ │ │ │ + 2466: 00306bd0 524 FUNC GLOBAL DEFAULT 11 CPyPy_lines___append_leaves │ │ │ │ + 2467: 0011dd40 296 FUNC GLOBAL DEFAULT 11 CPyPy_parse___backtrack_Recorder_gen___send │ │ │ │ + 2468: 0015f204 11128 FUNC GLOBAL DEFAULT 11 CPyDef_lines_____top_level__ │ │ │ │ 2469: 000bd3ec 588 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_simple_stmt │ │ │ │ - 2470: 00284bc8 1212 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___parse_alt │ │ │ │ - 2471: 00380fec 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_factor_LineGenerator_gen_____next__ │ │ │ │ + 2470: 00284db8 1212 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___parse_alt │ │ │ │ + 2471: 00381520 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_factor_LineGenerator_gen_____next__ │ │ │ │ 2472: 000cd864 228 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base___prefix │ │ │ │ 2473: 004669c4 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___iter_fexpr_spans_env │ │ │ │ 2474: 000cc8ec 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringParenWrapper_gen_____iter__ │ │ │ │ 2475: 00466990 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___passes_all_checks__get_break_idx_StringSplitter_obj │ │ │ │ 2476: 000a5250 44 FUNC GLOBAL DEFAULT 11 CPyInt32_Overflow │ │ │ │ 2477: 00466cd8 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_INDENT_LineGenerator_gen │ │ │ │ - 2478: 000fbb90 3232 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___split_wrapper_dont_increase_indentation_gen_____mypyc_generator_helper__ │ │ │ │ + 2478: 000fbb90 3276 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___split_wrapper_dont_increase_indentation_gen_____mypyc_generator_helper__ │ │ │ │ 2479: 00052e48 120 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_with_length_Line_env │ │ │ │ - 2480: 00157380 5344 FUNC GLOBAL DEFAULT 11 CPyDef_comments_____top_level__ │ │ │ │ - 2481: 00257f30 3340 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Recorder___determine_route │ │ │ │ + 2480: 0015753c 5344 FUNC GLOBAL DEFAULT 11 CPyDef_comments_____top_level__ │ │ │ │ + 2481: 002580a0 3340 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Recorder___determine_route │ │ │ │ 2482: 000687d4 96 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_ENDMARKER_LineGenerator_gen_____iter__ │ │ │ │ 2483: 000e8fd4 332 FUNC GLOBAL DEFAULT 11 CPyPy_strings___sub_twice │ │ │ │ - 2484: 00313fa4 292 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringParenStripper_gen___send │ │ │ │ + 2484: 003143e4 292 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringParenStripper_gen___send │ │ │ │ 2485: 00466c2c 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_fstring_LineGenerator_env │ │ │ │ - 2486: 00204e10 384 FUNC GLOBAL DEFAULT 11 CPyTagged_Multiply_ │ │ │ │ - 2487: 001a0d0c 328 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___pre_order_Node_gen___throw │ │ │ │ - 2488: 00398e78 440 FUNC GLOBAL DEFAULT 11 CPyPy_driver___Driver___parse_string │ │ │ │ - 2489: 002956a0 516 FUNC GLOBAL DEFAULT 11 CPyPy_trans___BaseStringSplitter____validate │ │ │ │ - 2490: 00322230 292 FUNC GLOBAL DEFAULT 11 CPyPy_pytree____recursive_matches_WildcardPattern_gen___send │ │ │ │ - 2491: 001facdc 2388 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___is_complex_subscript │ │ │ │ - 2492: 0026e5e0 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node___clone │ │ │ │ + 2486: 00204f7c 384 FUNC GLOBAL DEFAULT 11 CPyTagged_Multiply_ │ │ │ │ + 2487: 001a0e78 328 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___pre_order_Node_gen___throw │ │ │ │ + 2488: 003993ac 440 FUNC GLOBAL DEFAULT 11 CPyPy_driver___Driver___parse_string │ │ │ │ + 2489: 0029e5e0 516 FUNC GLOBAL DEFAULT 11 CPyPy_trans___BaseStringSplitter____validate │ │ │ │ + 2490: 00322670 292 FUNC GLOBAL DEFAULT 11 CPyPy_pytree____recursive_matches_WildcardPattern_gen___send │ │ │ │ + 2491: 001fae48 2388 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___is_complex_subscript │ │ │ │ + 2492: 0026e750 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node___clone │ │ │ │ 2493: 00466c1c 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen____rhs_transform_line_env │ │ │ │ - 2494: 002db6b8 328 FUNC GLOBAL DEFAULT 11 CPyPy_ranges____calculate_lines_mappings │ │ │ │ - 2495: 00225e60 1368 FUNC GLOBAL DEFAULT 11 CPyPy_parse___lam_sub │ │ │ │ - 2496: 0017e0ac 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_DEDENT_LineGenerator_gen___throw │ │ │ │ + 2494: 002dba5c 328 FUNC GLOBAL DEFAULT 11 CPyPy_ranges____calculate_lines_mappings │ │ │ │ + 2495: 00225fd0 1368 FUNC GLOBAL DEFAULT 11 CPyPy_parse___lam_sub │ │ │ │ + 2496: 0017e21c 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_DEDENT_LineGenerator_gen___throw │ │ │ │ 2497: 000ba1dc 584 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_test │ │ │ │ 2498: 000dffe4 956 FUNC GLOBAL DEFAULT 11 CPyDef_black____black_info │ │ │ │ 2499: 00466a0c 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___StringMerger │ │ │ │ - 2500: 00204670 1756 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_ignored_nodes_gen___close │ │ │ │ - 2501: 00245f4c 244 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___tokenize │ │ │ │ + 2500: 002047dc 1756 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_ignored_nodes_gen___close │ │ │ │ + 2501: 002460bc 244 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___tokenize │ │ │ │ 2502: 00466d18 4 OBJECT GLOBAL DEFAULT 22 CPyType_handle_ipynb_magics___CellMagicFinder │ │ │ │ - 2503: 00111e94 324 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___leaves_Leaf_gen___throw │ │ │ │ - 2504: 002d707c 4844 FUNC GLOBAL DEFAULT 11 CPyDef_literals___escape │ │ │ │ + 2503: 00111ec0 324 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___leaves_Leaf_gen___throw │ │ │ │ + 2504: 002d7420 4844 FUNC GLOBAL DEFAULT 11 CPyDef_literals___escape │ │ │ │ 2505: 000511f0 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_INDENT_LineGenerator_gen │ │ │ │ 2506: 00466bd0 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___append_comments_delimiter_split_obj │ │ │ │ 2507: 000a4554 192 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___find_cookie_detect_encoding_obj_____get__ │ │ │ │ 2508: 00068328 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typeparams_LineGenerator_gen_____iter__ │ │ │ │ 2509: 004668d4 4 OBJECT GLOBAL DEFAULT 22 CPyType_driver___TokenProxy │ │ │ │ 2510: 00466940 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___leaves_Base_gen │ │ │ │ 2511: 00466bec 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___split_wrapper_dont_increase_indentation_gen │ │ │ │ - 2512: 00262394 292 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_comments_gen___send │ │ │ │ - 2513: 0010eef0 272 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParenWrapper____else_match │ │ │ │ - 2514: 0022b4d0 472 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___LeafPattern___match │ │ │ │ + 2512: 00262504 292 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_comments_gen___send │ │ │ │ + 2513: 0010ef1c 272 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParenWrapper____else_match │ │ │ │ + 2514: 0022b640 472 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___LeafPattern___match │ │ │ │ 2515: 00466b98 4 OBJECT GLOBAL DEFAULT 22 CPyType_lines_____mypyc_lambda__0_contains_implicit_multiline_string_with_comments_Line_obj │ │ │ │ - 2516: 00389adc 1152 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Parser___addtoken │ │ │ │ - 2517: 003798b0 236 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Parser___pop │ │ │ │ - 2518: 0036ec80 364 FUNC GLOBAL DEFAULT 11 CPyPy_black___assert_equivalent │ │ │ │ + 2516: 0038a010 1152 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Parser___addtoken │ │ │ │ + 2517: 00379de4 236 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Parser___pop │ │ │ │ + 2518: 0036f1b4 364 FUNC GLOBAL DEFAULT 11 CPyPy_black___assert_equivalent │ │ │ │ 2519: 00068c10 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___right_hand_split_gen_____iter__ │ │ │ │ - 2520: 002d6fd4 168 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___untokenize │ │ │ │ - 2521: 00170af4 44 FUNC GLOBAL DEFAULT 11 CPyObject_Hash │ │ │ │ + 2520: 002d7378 168 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___untokenize │ │ │ │ + 2521: 00170cb0 44 FUNC GLOBAL DEFAULT 11 CPyObject_Hash │ │ │ │ 2522: 00466cfc 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___LineGenerator │ │ │ │ - 2523: 0022de80 1984 FUNC GLOBAL DEFAULT 11 CPyDef_trans___insert_str_child_insert_str_child_factory_obj_____call__ │ │ │ │ + 2523: 0022dff0 1984 FUNC GLOBAL DEFAULT 11 CPyDef_trans___insert_str_child_insert_str_child_factory_obj_____call__ │ │ │ │ 2524: 000e659c 312 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___last_leaf │ │ │ │ - 2525: 003e6ce8 432 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Leaf____eq__Base_glue │ │ │ │ + 2525: 003e721c 432 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Leaf____eq__Base_glue │ │ │ │ 2526: 000a21d4 3580 FUNC GLOBAL DEFAULT 11 CPyArg_ParseTupleAndKeywords │ │ │ │ - 2527: 00285084 1736 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___parse_rhs │ │ │ │ + 2527: 00285274 1736 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___parse_rhs │ │ │ │ 2528: 00466e68 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_numerics___globals │ │ │ │ - 2529: 0010c93c 1716 FUNC GLOBAL DEFAULT 11 CPyDef_trans_____call___3_StringTransformer_gen___close │ │ │ │ + 2529: 0010c968 1716 FUNC GLOBAL DEFAULT 11 CPyDef_trans_____call___3_StringTransformer_gen___close │ │ │ │ 2530: 000d0710 256 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Leaf_____mypyc_defaults_setup │ │ │ │ - 2531: 000fef18 796 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___is_chained_assignment │ │ │ │ - 2532: 0018b908 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_SEMI_LineGenerator_gen_____next__ │ │ │ │ - 2533: 0026c52c 324 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_suite_LineGenerator_gen___throw │ │ │ │ + 2531: 000fef44 796 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___is_chained_assignment │ │ │ │ + 2532: 0018ba78 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_SEMI_LineGenerator_gen_____next__ │ │ │ │ + 2533: 0026c69c 324 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_suite_LineGenerator_gen___throw │ │ │ │ 2534: 000a991c 68 FUNC GLOBAL DEFAULT 11 CPyDict_GetKeysIter │ │ │ │ 2535: 00466a28 4 OBJECT GLOBAL DEFAULT 22 CPyType_strings___replace_normalize_unicode_escape_sequences_obj │ │ │ │ - 2536: 001938f0 11852 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___standalone_comment_split_gen_____mypyc_generator_helper__ │ │ │ │ + 2536: 00193a60 11852 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___standalone_comment_split_gen_____mypyc_generator_helper__ │ │ │ │ 2537: 004669a0 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans____iter_fexpr_slices_StringSplitter_env │ │ │ │ - 2538: 001a1748 160 FUNC GLOBAL DEFAULT 11 CPyStr_GetSlice │ │ │ │ - 2539: 003a0984 1208 FUNC GLOBAL DEFAULT 11 CPyDef_black___format_file_contents │ │ │ │ - 2540: 002d5064 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___generate_trailers_to_omit_gen___throw │ │ │ │ - 2541: 00206d54 124 FUNC GLOBAL DEFAULT 11 CPyPy_literals___test │ │ │ │ + 2538: 001a18b4 160 FUNC GLOBAL DEFAULT 11 CPyStr_GetSlice │ │ │ │ + 2539: 003a0eb8 1208 FUNC GLOBAL DEFAULT 11 CPyDef_black___format_file_contents │ │ │ │ + 2540: 002d5408 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___generate_trailers_to_omit_gen___throw │ │ │ │ + 2541: 00206ec0 124 FUNC GLOBAL DEFAULT 11 CPyPy_literals___test │ │ │ │ 2542: 00466860 4 OBJECT GLOBAL DEFAULT 22 CPyType_tokenize___FStringState │ │ │ │ - 2543: 003ee7b0 996 FUNC GLOBAL DEFAULT 11 CPyInit_black___ranges │ │ │ │ - 2544: 001e31f8 196 FUNC GLOBAL DEFAULT 11 CPyPy_trans___iter_fexpr_spans_gen_____next__ │ │ │ │ - 2545: 0032add0 7828 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___MagicFinder___visit_Expr │ │ │ │ - 2546: 001a5a20 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_NUMBER_LineGenerator_gen___send │ │ │ │ - 2547: 00234b4c 68 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_fexpr_slices_StringSplitter_gen_____next__ │ │ │ │ - 2548: 0019a9b4 292 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_with_new_parent_gen___throw │ │ │ │ + 2543: 003eece4 996 FUNC GLOBAL DEFAULT 11 CPyInit_black___ranges │ │ │ │ + 2544: 001e3364 196 FUNC GLOBAL DEFAULT 11 CPyPy_trans___iter_fexpr_spans_gen_____next__ │ │ │ │ + 2545: 0032b210 7828 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___MagicFinder___visit_Expr │ │ │ │ + 2546: 001a5b8c 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_NUMBER_LineGenerator_gen___send │ │ │ │ + 2547: 00234cbc 68 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_fexpr_slices_StringSplitter_gen_____next__ │ │ │ │ + 2548: 0019ab20 292 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_with_new_parent_gen___throw │ │ │ │ 2549: 000b7f88 196 FUNC GLOBAL DEFAULT 11 CPyPy_black___nullcontext_gen_____iter__ │ │ │ │ 2550: 00466d50 4 OBJECT GLOBAL DEFAULT 22 CPyType_cache___FileData │ │ │ │ - 2551: 002eb7cc 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_atom_LineGenerator_gen___send │ │ │ │ + 2551: 002ebc04 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_atom_LineGenerator_gen___send │ │ │ │ 2552: 00069760 100 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenWrapper_gen_____iter__ │ │ │ │ - 2553: 00272df4 392 FUNC GLOBAL DEFAULT 11 CPyPy_comments___normalize_fmt_off │ │ │ │ + 2553: 00272f64 392 FUNC GLOBAL DEFAULT 11 CPyPy_comments___normalize_fmt_off │ │ │ │ 2554: 00070010 136 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___split_wrapper_dont_increase_indentation_obj_____get__ │ │ │ │ - 2555: 0020c898 744 FUNC GLOBAL DEFAULT 11 CPyPy_driver___Driver____partially_consume_prefix │ │ │ │ - 2556: 003b0af0 296 FUNC GLOBAL DEFAULT 11 CPyPy_parsing___lib2to3_parse │ │ │ │ + 2555: 0020ca04 744 FUNC GLOBAL DEFAULT 11 CPyPy_driver___Driver____partially_consume_prefix │ │ │ │ + 2556: 003b1024 296 FUNC GLOBAL DEFAULT 11 CPyPy_parsing___lib2to3_parse │ │ │ │ 2557: 000ef680 2532 FUNC GLOBAL DEFAULT 11 CPyDef_grammar___Grammar___load │ │ │ │ 2558: 0005173c 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_match_case_LineGenerator_gen │ │ │ │ - 2559: 0025f740 868 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___WildcardPattern_____init__ │ │ │ │ - 2560: 00220ecc 236 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___FStringState___consume_lbrace │ │ │ │ + 2559: 0025f8b0 868 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___WildcardPattern_____init__ │ │ │ │ + 2560: 0022103c 236 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___FStringState___consume_lbrace │ │ │ │ 2561: 000c4e44 348 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_empty_rpar │ │ │ │ - 2562: 002a73bc 460 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___BracketTracker___delimiter_count_with_priority │ │ │ │ - 2563: 001a3160 296 FUNC GLOBAL DEFAULT 11 CPyPy_mode___pretty_TargetVersion_obj_____call__ │ │ │ │ - 2564: 002bf218 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_simple_stmt_LineGenerator_gen_____next__ │ │ │ │ + 2562: 002a7760 460 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___BracketTracker___delimiter_count_with_priority │ │ │ │ + 2563: 001a32cc 296 FUNC GLOBAL DEFAULT 11 CPyPy_mode___pretty_TargetVersion_obj_____call__ │ │ │ │ + 2564: 002bf5bc 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_simple_stmt_LineGenerator_gen_____next__ │ │ │ │ 2565: 00466fb8 4 OBJECT GLOBAL DEFAULT 22 CPyModule_io │ │ │ │ - 2566: 003221e8 72 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____recursive_matches_WildcardPattern_gen___send │ │ │ │ - 2567: 00117adc 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_NegatedPattern_gen___close │ │ │ │ - 2568: 00246040 60768 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize_____top_level__ │ │ │ │ - 2569: 003346a8 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_stmt_LineGenerator_gen_____next__ │ │ │ │ + 2566: 00322628 72 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____recursive_matches_WildcardPattern_gen___send │ │ │ │ + 2567: 00117b08 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_NegatedPattern_gen___close │ │ │ │ + 2568: 002461b0 60768 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize_____top_level__ │ │ │ │ + 2569: 00334bd8 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_stmt_LineGenerator_gen_____next__ │ │ │ │ 2570: 00057220 92 FUNC GLOBAL DEFAULT 11 CPyDef_parse___backtrack_Recorder_gen │ │ │ │ 2571: 000a5700 180 FUNC GLOBAL DEFAULT 11 CPyFloat_Cos │ │ │ │ 2572: 0005446c 96 FUNC GLOBAL DEFAULT 11 CPyDef_trans____get_break_idx_StringSplitter_env │ │ │ │ 2573: 0006f4d8 4 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___NegatedPattern___match__BasePattern_glue │ │ │ │ - 2574: 0010a670 192 FUNC GLOBAL DEFAULT 11 CPyPy_rusty___Err___err │ │ │ │ + 2574: 0010a69c 192 FUNC GLOBAL DEFAULT 11 CPyPy_rusty___Err___err │ │ │ │ 2575: 00463dc8 60 OBJECT GLOBAL DEFAULT 21 parse___ParseError_members │ │ │ │ - 2576: 00128494 272 FUNC GLOBAL DEFAULT 11 CPyPy_trans___CustomSplitMapMixin____get_key │ │ │ │ + 2576: 001284c0 272 FUNC GLOBAL DEFAULT 11 CPyPy_trans___CustomSplitMapMixin____get_key │ │ │ │ 2577: 000aa6bc 152 FUNC GLOBAL DEFAULT 11 CPy_RestoreExcInfo │ │ │ │ - 2578: 0017af54 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_INDENT_LineGenerator_gen___throw │ │ │ │ + 2578: 0017b0c4 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_INDENT_LineGenerator_gen___throw │ │ │ │ 2579: 00052488 112 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___right_hand_split_env │ │ │ │ - 2580: 00174424 196 FUNC GLOBAL DEFAULT 11 CPyPy_black___get_imports_from_children_get_future_imports_gen___close │ │ │ │ + 2580: 001745e0 196 FUNC GLOBAL DEFAULT 11 CPyPy_black___get_imports_from_children_get_future_imports_gen___close │ │ │ │ 2581: 000d1714 204 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___LeafPattern____submatch__BasePattern_glue │ │ │ │ 2582: 00052a98 92 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___standalone_comment_split_gen │ │ │ │ - 2583: 0025d074 400 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___BracketTracker___maybe_decrement_after_for_loop_variable │ │ │ │ + 2583: 0025d1e4 400 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___BracketTracker___maybe_decrement_after_for_loop_variable │ │ │ │ 2584: 00056fc4 100 FUNC GLOBAL DEFAULT 11 CPyDef_driver___release_TokenProxy_env │ │ │ │ 2585: 000a8ae8 368 FUNC GLOBAL DEFAULT 11 CPyDict_Update │ │ │ │ - 2586: 001fece8 196 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_reversed_gen_____next__ │ │ │ │ + 2586: 001fee54 196 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_reversed_gen_____next__ │ │ │ │ 2587: 000d35d8 200 FUNC GLOBAL DEFAULT 11 CPyDef_driver___TokenProxy_____init__ │ │ │ │ 2588: 00466e54 4 OBJECT GLOBAL DEFAULT 22 CPyModule_blib2to3___pgen2___parse_internal │ │ │ │ 2589: 000e8314 1284 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____normalize │ │ │ │ 2590: 000ca2c4 268 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringTransformer_____mypyc_defaults_setup │ │ │ │ - 2591: 002204d0 1024 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_one_sequence_between │ │ │ │ - 2592: 002f24ac 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_funcdef_LineGenerator_gen___send │ │ │ │ - 2593: 00170a58 156 FUNC GLOBAL DEFAULT 11 CPy_SetTypeAliasTypeComputeFunction │ │ │ │ - 2594: 0026e060 1408 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node___clone │ │ │ │ - 2595: 00337978 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_match_case_LineGenerator_gen___throw │ │ │ │ - 2596: 00300d64 1408 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___append_safe │ │ │ │ + 2591: 00220640 1024 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_one_sequence_between │ │ │ │ + 2592: 002f28e4 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_funcdef_LineGenerator_gen___send │ │ │ │ + 2593: 00170c14 156 FUNC GLOBAL DEFAULT 11 CPy_SetTypeAliasTypeComputeFunction │ │ │ │ + 2594: 0026e1d0 1408 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node___clone │ │ │ │ + 2595: 00337ea8 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_match_case_LineGenerator_gen___throw │ │ │ │ + 2596: 003011a0 1408 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___append_safe │ │ │ │ 2597: 00466a74 4 OBJECT GLOBAL DEFAULT 22 CPyType_parsing___InvalidInput │ │ │ │ - 2598: 0011e0a8 1716 FUNC GLOBAL DEFAULT 11 CPyDef_parse___backtrack_Recorder_gen___close │ │ │ │ - 2599: 00335304 8708 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_match_case_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 2600: 0019ebec 328 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___post_order_Node_gen___throw │ │ │ │ + 2598: 0011e0d4 1716 FUNC GLOBAL DEFAULT 11 CPyDef_parse___backtrack_Recorder_gen___close │ │ │ │ + 2599: 00335834 8708 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_match_case_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 2600: 0019ed58 328 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___post_order_Node_gen___throw │ │ │ │ 2601: 004668b8 4 OBJECT GLOBAL DEFAULT 22 CPyType_parse___Parser │ │ │ │ 2602: 00054618 92 FUNC GLOBAL DEFAULT 11 CPyDef_trans___insert_str_child_factory_env │ │ │ │ 2603: 00466fd8 8244 OBJECT GLOBAL DEFAULT 22 CPyStatics │ │ │ │ 2604: 000d5098 196 FUNC GLOBAL DEFAULT 11 CPyPy_parse___switch_to_Recorder_gen_____iter__ │ │ │ │ - 2605: 001907d4 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 2606: 003014cc 5132 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_delimiter_split_gen_____mypyc_generator_helper__ │ │ │ │ + 2605: 00190944 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 2606: 00301908 5132 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_delimiter_split_gen_____mypyc_generator_helper__ │ │ │ │ 2607: 000547a4 44 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringTransformer___do_transform │ │ │ │ - 2608: 002bf100 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_simple_stmt_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 2608: 002bf4a4 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_simple_stmt_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 2609: 00466e40 4 OBJECT GLOBAL DEFAULT 22 CPyModule_difflib │ │ │ │ - 2610: 00114110 1756 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Leaf_gen___close │ │ │ │ - 2611: 0016b0e4 3504 FUNC GLOBAL DEFAULT 11 CPyDef_grammar___Grammar___report │ │ │ │ + 2610: 0011413c 1756 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Leaf_gen___close │ │ │ │ + 2611: 0016b2a0 3504 FUNC GLOBAL DEFAULT 11 CPyDef_grammar___Grammar___report │ │ │ │ 2612: 000576e8 32 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___generate_tokens_env │ │ │ │ - 2613: 000fdaa4 660 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_delimiter_split_obj_____call__ │ │ │ │ + 2613: 000fdad0 660 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_delimiter_split_obj_____call__ │ │ │ │ 2614: 0005317c 128 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_Visitor_env │ │ │ │ - 2615: 0020bfc4 564 FUNC GLOBAL DEFAULT 11 CPyPy_trans___handle_is_simple_lookup_forward │ │ │ │ + 2615: 0020c130 564 FUNC GLOBAL DEFAULT 11 CPyPy_trans___handle_is_simple_lookup_forward │ │ │ │ 2616: 00466db8 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_parse___globals │ │ │ │ - 2617: 001a6a9c 2196 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize____get_normal_name │ │ │ │ + 2617: 001a6c08 2196 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize____get_normal_name │ │ │ │ 2618: 000cffac 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Leaf___leaves │ │ │ │ - 2619: 001842f8 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_paramspec_LineGenerator_gen___close │ │ │ │ + 2619: 00184468 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_paramspec_LineGenerator_gen___close │ │ │ │ 2620: 000cd6d4 400 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base_____new__ │ │ │ │ 2621: 000a37d4 192 FUNC GLOBAL DEFAULT 11 CPyPy_lines_____mypyc_lambda__0_contains_implicit_multiline_string_with_comments_Line_obj_____get__ │ │ │ │ 2622: 000f66b8 72 FUNC GLOBAL DEFAULT 11 CPyDef_black___nullcontext_gen___send │ │ │ │ 2623: 00466dc4 4 OBJECT GLOBAL DEFAULT 22 CPyModule_blib2to3___pgen2___literals_internal │ │ │ │ 2624: 00050bb0 20 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___is_split_after_delimiter │ │ │ │ 2625: 00053e48 100 FUNC GLOBAL DEFAULT 11 CPyDef_trans____merge_one_string_group_StringMerger_env │ │ │ │ 2626: 00466f94 4 OBJECT GLOBAL DEFAULT 22 CPyModule_dataclasses │ │ │ │ 2627: 000c78f8 592 FUNC GLOBAL DEFAULT 11 CPyDef_ranges____TopLevelStatementsVisitor___visit_simple_stmt │ │ │ │ - 2628: 001072d8 360 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____can_add_trailing_comma │ │ │ │ - 2629: 00192f0c 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_comments_delimiter_split_gen___throw │ │ │ │ - 2630: 00265624 1900 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____normalize_import_from │ │ │ │ + 2628: 00107304 360 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____can_add_trailing_comma │ │ │ │ + 2629: 0019307c 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_comments_delimiter_split_gen___throw │ │ │ │ + 2630: 00265794 1900 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____normalize_import_from │ │ │ │ 2631: 000a54d4 216 FUNC GLOBAL DEFAULT 11 CPyLong_AsUInt8_ │ │ │ │ - 2632: 000fde64 660 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_comments_delimiter_split_obj_____call__ │ │ │ │ + 2632: 000fde90 660 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_comments_delimiter_split_obj_____call__ │ │ │ │ 2633: 000722c0 128 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_fstring_LineGenerator_env │ │ │ │ - 2634: 0017396c 72 FUNC GLOBAL DEFAULT 11 CPyDef_black___get_imports_from_children_get_future_imports_gen___send │ │ │ │ - 2635: 0011a0e4 80 FUNC GLOBAL DEFAULT 11 CPyPy_conv___Converter___finish_off │ │ │ │ + 2634: 00173b28 72 FUNC GLOBAL DEFAULT 11 CPyDef_black___get_imports_from_children_get_future_imports_gen___send │ │ │ │ + 2635: 0011a110 80 FUNC GLOBAL DEFAULT 11 CPyPy_conv___Converter___finish_off │ │ │ │ 2636: 000d8d48 2568 FUNC GLOBAL DEFAULT 11 CPyDef_black___spellcheck_pyproject_toml_keys │ │ │ │ 2637: 00466bb0 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___generate_trailers_to_omit_gen │ │ │ │ - 2638: 001d51a8 2460 FUNC GLOBAL DEFAULT 11 CPyDef_driver___Driver____partially_consume_prefix │ │ │ │ + 2638: 001d5314 2460 FUNC GLOBAL DEFAULT 11 CPyDef_driver___Driver____partially_consume_prefix │ │ │ │ 2639: 000e1948 1504 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics____is_ipython_magic │ │ │ │ - 2640: 001fc5dc 1096 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___make_simple_prefix │ │ │ │ + 2640: 001fc748 1096 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___make_simple_prefix │ │ │ │ 2641: 000c6998 728 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_with_new_parent │ │ │ │ 2642: 00466f60 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___comments_internal │ │ │ │ - 2643: 0028e678 344 FUNC GLOBAL DEFAULT 11 CPyPy_lines___EmptyLineTracker___maybe_empty_lines │ │ │ │ - 2644: 0016a488 1620 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Leaf_____repr__ │ │ │ │ + 2643: 0028e868 344 FUNC GLOBAL DEFAULT 11 CPyPy_lines___EmptyLineTracker___maybe_empty_lines │ │ │ │ + 2644: 0016a644 1620 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Leaf_____repr__ │ │ │ │ 2645: 000bc6a8 588 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_funcdef │ │ │ │ 2646: 00051b9c 124 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_ENDMARKER_LineGenerator_env │ │ │ │ 2647: 00466bf8 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___dont_increase_indentation_env │ │ │ │ 2648: 000eb96c 472 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node___append_child │ │ │ │ - 2649: 0017fb40 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_typeparams_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 2649: 0017fcb0 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_typeparams_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 2650: 000533b4 108 FUNC GLOBAL DEFAULT 11 CPyDef_parsing_____mypyc_lambda__0_lib2to3_parse_obj │ │ │ │ - 2651: 00262dfc 192 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_comments_gen___close │ │ │ │ + 2651: 00262f6c 192 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_comments_gen___close │ │ │ │ 2652: 0046697c 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___is_valid_index_factory_env │ │ │ │ - 2653: 00107440 280 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_fstring │ │ │ │ - 2654: 0030499c 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_standalone_comment_split_gen_____next__ │ │ │ │ - 2655: 0022595c 336 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringSplitter____get_illegal_split_indices │ │ │ │ - 2656: 0013b04c 476 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___dump_nfa │ │ │ │ - 2657: 001ad508 4576 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_simple_decorator_expression │ │ │ │ + 2653: 0010746c 280 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_fstring │ │ │ │ + 2654: 00304dd8 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_standalone_comment_split_gen_____next__ │ │ │ │ + 2655: 00225acc 336 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringSplitter____get_illegal_split_indices │ │ │ │ + 2656: 0013b208 476 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___dump_nfa │ │ │ │ + 2657: 001ad674 4576 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_simple_decorator_expression │ │ │ │ 2658: 00466b0c 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Feature___FORCE_OPTIONAL_PARENTHESES │ │ │ │ - 2659: 002077dc 28 FUNC GLOBAL DEFAULT 11 CPyFloat_Floor │ │ │ │ + 2659: 00207948 28 FUNC GLOBAL DEFAULT 11 CPyFloat_Floor │ │ │ │ 2660: 00051490 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typevartuple_LineGenerator_gen │ │ │ │ 2661: 00466858 4 OBJECT GLOBAL DEFAULT 22 CPyType_tokenize___read_or_stop_detect_encoding_obj │ │ │ │ 2662: 000db940 940 FUNC GLOBAL DEFAULT 11 CPyDef_black___target_version_option_callback │ │ │ │ - 2663: 003e9a7c 688 FUNC GLOBAL DEFAULT 11 CPyInit_black___handle_ipynb_magics │ │ │ │ + 2663: 003e9fb0 688 FUNC GLOBAL DEFAULT 11 CPyInit_black___handle_ipynb_magics │ │ │ │ 2664: 00466c64 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_ENDMARKER_LineGenerator_env │ │ │ │ - 2665: 0034f8b8 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____maybe_split_omitting_optional_parens_gen___close │ │ │ │ + 2665: 0034fdec 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____maybe_split_omitting_optional_parens_gen___close │ │ │ │ 2666: 00466ec4 4 OBJECT GLOBAL DEFAULT 22 CPyModule_functools │ │ │ │ 2667: 00466b14 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Feature___FSTRING_PARSING │ │ │ │ - 2668: 0018a12c 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_decorators_LineGenerator_gen___throw │ │ │ │ - 2669: 00376424 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___delimiter_split_gen___send │ │ │ │ + 2668: 0018a29c 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_decorators_LineGenerator_gen___throw │ │ │ │ + 2669: 00376958 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___delimiter_split_gen___send │ │ │ │ 2670: 000568b4 92 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_WildcardPattern_gen │ │ │ │ 2671: 00466c24 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___transform_line_env │ │ │ │ - 2672: 00304d30 324 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_standalone_comment_split_gen___throw │ │ │ │ - 2673: 00276a94 972 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_multiline_string │ │ │ │ + 2672: 0030516c 324 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_standalone_comment_split_gen___throw │ │ │ │ + 2673: 00276c04 972 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_multiline_string │ │ │ │ 2674: 000d7bd4 268 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___FStringState_____init__ │ │ │ │ - 2675: 0011df60 328 FUNC GLOBAL DEFAULT 11 CPyPy_parse___backtrack_Recorder_gen___throw │ │ │ │ + 2675: 0011df8c 328 FUNC GLOBAL DEFAULT 11 CPyPy_parse___backtrack_Recorder_gen___throw │ │ │ │ 2676: 000a9e54 568 FUNC GLOBAL DEFAULT 11 CPyDict_NextItem │ │ │ │ 2677: 00466d78 4 OBJECT GLOBAL DEFAULT 22 CPyType_black___get_future_imports_env │ │ │ │ 2678: 000a4014 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___passes_all_checks__get_break_idx_StringSplitter_obj_____get__ │ │ │ │ 2679: 00051e58 112 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_tname_LineGenerator_env │ │ │ │ 2680: 00466be4 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___delimiter_split_gen │ │ │ │ 2681: 000d68f4 456 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___DFAState_____init__ │ │ │ │ 2682: 000bcf80 588 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_suite │ │ │ │ - 2683: 0020bb78 536 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node___insert_child │ │ │ │ + 2683: 0020bce4 536 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node___insert_child │ │ │ │ 2684: 000f5ca8 372 FUNC GLOBAL DEFAULT 11 CPyPy_black____contains_asexpr │ │ │ │ 2685: 000ce348 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___leaves_Base_gen_____iter__ │ │ │ │ 2686: 000cbf30 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans____iter_nameescape_slices_StringSplitter_gen_____iter__ │ │ │ │ 2687: 000a4194 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___is_valid_index_is_valid_index_factory_obj_____get__ │ │ │ │ - 2688: 00376360 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___delimiter_split_gen_____next__ │ │ │ │ - 2689: 002f941c 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_power_LineGenerator_gen___send │ │ │ │ + 2688: 00376894 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___delimiter_split_gen_____next__ │ │ │ │ + 2689: 002f9854 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_power_LineGenerator_gen___send │ │ │ │ 2690: 000ce084 240 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base___post_order │ │ │ │ - 2691: 00322c70 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree____recursive_matches_WildcardPattern_gen___close │ │ │ │ + 2691: 003230b0 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree____recursive_matches_WildcardPattern_gen___close │ │ │ │ 2692: 000536d8 92 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen │ │ │ │ 2693: 000bf204 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_factor_LineGenerator_gen_____iter__ │ │ │ │ 2694: 004668c4 4 OBJECT GLOBAL DEFAULT 22 CPyType_grammar___Grammar │ │ │ │ 2695: 000bed98 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen_____iter__ │ │ │ │ - 2696: 0027733c 12660 FUNC GLOBAL DEFAULT 11 CPyDef_lines___is_line_short_enough │ │ │ │ + 2696: 002774ac 12660 FUNC GLOBAL DEFAULT 11 CPyDef_lines___is_line_short_enough │ │ │ │ 2697: 000cdc08 112 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base_____deepcopy__ │ │ │ │ 2698: 000a5a08 96 FUNC GLOBAL DEFAULT 11 CPyFloat_IsInf │ │ │ │ 2699: 00466f58 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___const_internal │ │ │ │ - 2700: 003a57b0 7032 FUNC GLOBAL DEFAULT 11 CPyDef_black___format_stdin_to_stdout │ │ │ │ - 2701: 002382a8 288 FUNC GLOBAL DEFAULT 11 CPyPy_strings___str_width │ │ │ │ + 2700: 003a5ce4 7032 FUNC GLOBAL DEFAULT 11 CPyDef_black___format_stdin_to_stdout │ │ │ │ + 2701: 00238418 288 FUNC GLOBAL DEFAULT 11 CPyPy_strings___str_width │ │ │ │ 2702: 000c3548 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___generate_trailers_to_omit_gen_____iter__ │ │ │ │ 2703: 00466ca4 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_funcdef_LineGenerator_env │ │ │ │ 2704: 00466c90 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_suite_LineGenerator_gen │ │ │ │ 2705: 000db804 316 FUNC GLOBAL DEFAULT 11 CPyPy_black___read_pyproject_toml │ │ │ │ - 2706: 002ee944 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_dictsetmaker_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 2706: 002eed7c 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_dictsetmaker_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 2707: 00466ecc 4 OBJECT GLOBAL DEFAULT 22 CPyModule_platformdirs │ │ │ │ 2708: 00466af8 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Preview___wrap_long_dict_values_in_parens │ │ │ │ - 2709: 003e6144 252 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_docstring │ │ │ │ - 2710: 0022f8d8 380 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___NodePattern____submatch │ │ │ │ - 2711: 00286724 1680 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___parse │ │ │ │ + 2709: 003e6678 252 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_docstring │ │ │ │ + 2710: 0022fa48 380 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___NodePattern____submatch │ │ │ │ + 2711: 00286914 1680 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___parse │ │ │ │ 2712: 000f01c8 544 FUNC GLOBAL DEFAULT 11 CPyDef_grammar___Grammar___loads │ │ │ │ 2713: 000d752c 264 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___Untokenizer_____init__ │ │ │ │ - 2714: 002f97f8 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_power_LineGenerator_gen___close │ │ │ │ + 2714: 002f9c30 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_power_LineGenerator_gen___close │ │ │ │ 2715: 0046687c 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_tokenize___triple_quoted │ │ │ │ - 2716: 0038e4e4 1716 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____iterative_matches_WildcardPattern_gen___close │ │ │ │ - 2717: 001a0a78 72 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Node_gen___send │ │ │ │ - 2718: 0031f108 292 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringSplitter_gen___send │ │ │ │ - 2719: 0019c8b4 296 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___leaves_Base_gen___send │ │ │ │ - 2720: 002b7da4 292 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_gen___throw │ │ │ │ - 2721: 001d19c0 2620 FUNC GLOBAL DEFAULT 11 CPyDef_driver___release_TokenProxy_gen_____mypyc_generator_helper__ │ │ │ │ - 2722: 00302d40 324 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_delimiter_split_gen___throw │ │ │ │ - 2723: 001db718 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___line_LineGenerator_gen___close │ │ │ │ - 2724: 0032a2c4 296 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringParenWrapper_gen___send │ │ │ │ - 2725: 00262174 212 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_comments_gen_____mypyc_generator_helper__ │ │ │ │ + 2716: 0038ea18 1716 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____iterative_matches_WildcardPattern_gen___close │ │ │ │ + 2717: 001a0be4 72 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Node_gen___send │ │ │ │ + 2718: 0031f548 292 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringSplitter_gen___send │ │ │ │ + 2719: 0019ca20 296 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___leaves_Base_gen___send │ │ │ │ + 2720: 002b8148 292 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_gen___throw │ │ │ │ + 2721: 001d1b2c 2620 FUNC GLOBAL DEFAULT 11 CPyDef_driver___release_TokenProxy_gen_____mypyc_generator_helper__ │ │ │ │ + 2722: 0030317c 324 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_delimiter_split_gen___throw │ │ │ │ + 2723: 001db884 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___line_LineGenerator_gen___close │ │ │ │ + 2724: 0032a704 296 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringParenWrapper_gen___send │ │ │ │ + 2725: 002622e4 212 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_comments_gen_____mypyc_generator_helper__ │ │ │ │ 2726: 00068a20 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_atom_LineGenerator_gen_____iter__ │ │ │ │ 2727: 0006969c 100 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_nameescape_slices_StringSplitter_gen_____iter__ │ │ │ │ - 2728: 00288134 440 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___prev_siblings_are │ │ │ │ - 2729: 00161d1c 2804 FUNC GLOBAL DEFAULT 11 CPyDef_parsing_____top_level__ │ │ │ │ + 2728: 00288324 440 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___prev_siblings_are │ │ │ │ + 2729: 00161ed8 2804 FUNC GLOBAL DEFAULT 11 CPyDef_parsing_____top_level__ │ │ │ │ 2730: 00068d38 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_to_line_delimiter_split_gen_____iter__ │ │ │ │ - 2731: 003048c8 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_standalone_comment_split_gen_____mypyc_generator_helper__ │ │ │ │ - 2732: 002a5e00 3424 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___should_split_line │ │ │ │ - 2733: 001e32bc 72 FUNC GLOBAL DEFAULT 11 CPyDef_trans___iter_fexpr_spans_gen___send │ │ │ │ - 2734: 002308c4 3588 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___Untokenizer___compat │ │ │ │ + 2731: 00304d04 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_standalone_comment_split_gen_____mypyc_generator_helper__ │ │ │ │ + 2732: 002a61a4 3424 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___should_split_line │ │ │ │ + 2733: 001e3428 72 FUNC GLOBAL DEFAULT 11 CPyDef_trans___iter_fexpr_spans_gen___send │ │ │ │ + 2734: 00230a34 3588 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___Untokenizer___compat │ │ │ │ 2735: 00466d94 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_black___WriteBack___DIFF │ │ │ │ 2736: 000ce6bc 300 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base_____mypyc_defaults_setup │ │ │ │ 2737: 00068d9c 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___append_comments_delimiter_split_gen_____iter__ │ │ │ │ - 2738: 0032f30c 400 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____maybe_wrap_cms_in_parens │ │ │ │ - 2739: 0027ff1c 3096 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___wrap_in_parentheses │ │ │ │ + 2738: 0032f74c 400 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____maybe_wrap_cms_in_parens │ │ │ │ + 2739: 0028008c 3096 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___wrap_in_parentheses │ │ │ │ 2740: 000dc070 296 FUNC GLOBAL DEFAULT 11 CPyPy_black___enable_unstable_feature_callback │ │ │ │ 2741: 000bae44 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_stmt_LineGenerator_gen_____iter__ │ │ │ │ - 2742: 00365600 3816 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___type_repr │ │ │ │ + 2742: 00365b34 3816 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___type_repr │ │ │ │ 2743: 00466900 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___generate_matches_WildcardPattern_gen │ │ │ │ - 2744: 001dcdf0 348 FUNC GLOBAL DEFAULT 11 CPyPy_lines___can_be_split │ │ │ │ + 2744: 001dcf5c 348 FUNC GLOBAL DEFAULT 11 CPyPy_lines___can_be_split │ │ │ │ 2745: 00051a64 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_power_LineGenerator_gen │ │ │ │ - 2746: 00101f44 3380 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line_____str__ │ │ │ │ + 2746: 00101f70 3380 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line_____str__ │ │ │ │ 2747: 00056398 92 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Node_gen │ │ │ │ 2748: 00465500 60 OBJECT GLOBAL DEFAULT 21 linegen___CannotSplit_members │ │ │ │ 2749: 000ef004 1268 FUNC GLOBAL DEFAULT 11 CPyDef_grammar___Grammar____update │ │ │ │ - 2750: 0030bf1c 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___hug_power_op_gen_____next__ │ │ │ │ + 2750: 0030c35c 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___hug_power_op_gen_____next__ │ │ │ │ 2751: 00070580 132 FUNC GLOBAL DEFAULT 11 CPyDef_trans___is_simple_lookup_hug_power_op_obj_____get__ │ │ │ │ 2752: 00050bc4 104 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_comments_env │ │ │ │ 2753: 00466d24 4 OBJECT GLOBAL DEFAULT 22 CPyType_comments____generate_ignored_nodes_from_fmt_skip_gen │ │ │ │ 2754: 00466938 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___post_order_Node_gen │ │ │ │ 2755: 000a6f20 264 FUNC GLOBAL DEFAULT 11 CPyBytes_Join │ │ │ │ - 2756: 0014075c 1420 FUNC GLOBAL DEFAULT 11 CPyDef_numerics___format_float_or_int_string │ │ │ │ + 2756: 00140918 1420 FUNC GLOBAL DEFAULT 11 CPyDef_numerics___format_float_or_int_string │ │ │ │ 2757: 004669f4 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___hug_power_op_env │ │ │ │ 2758: 004669d4 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans____merge_one_string_group_StringMerger_env │ │ │ │ 2759: 00466dc0 4 OBJECT GLOBAL DEFAULT 22 CPyModule_blib2to3___pgen2___literals │ │ │ │ - 2760: 0025b398 512 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___replace_magics │ │ │ │ - 2761: 00101594 2376 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line____is_triple_quoted_string │ │ │ │ + 2760: 0025b508 512 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___replace_magics │ │ │ │ + 2761: 001015c0 2376 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line____is_triple_quoted_string │ │ │ │ 2762: 00069e2c 100 FUNC GLOBAL DEFAULT 11 CPyDef_driver___release_TokenProxy_gen_____iter__ │ │ │ │ 2763: 000e58f4 416 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_rpar_token │ │ │ │ - 2764: 00207344 416 FUNC GLOBAL DEFAULT 11 CPyPy_token___ISNONTERMINAL │ │ │ │ + 2764: 002074b0 416 FUNC GLOBAL DEFAULT 11 CPyPy_token___ISNONTERMINAL │ │ │ │ 2765: 00052de0 104 FUNC GLOBAL DEFAULT 11 CPyDef_lines_____mypyc_lambda__0_contains_implicit_multiline_string_with_comments_Line_obj │ │ │ │ 2766: 000cef14 456 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node___pre_order │ │ │ │ 2767: 000a6d74 184 FUNC GLOBAL DEFAULT 11 CPyBytes_GetItem │ │ │ │ - 2768: 0031eee8 212 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringSplitter_gen_____mypyc_generator_helper__ │ │ │ │ + 2768: 0031f328 212 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringSplitter_gen_____mypyc_generator_helper__ │ │ │ │ 2769: 000bc028 344 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_paramspec │ │ │ │ - 2770: 0017ae30 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_INDENT_LineGenerator_gen___throw │ │ │ │ + 2770: 0017afa0 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_INDENT_LineGenerator_gen___throw │ │ │ │ 2771: 00466c6c 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_SEMI_LineGenerator_env │ │ │ │ - 2772: 001fd2bc 200 FUNC GLOBAL DEFAULT 11 CPyPy_lines___LinesBlock___all_lines │ │ │ │ - 2773: 000ff29c 336 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___opens_block │ │ │ │ - 2774: 003f0914 4320 FUNC GLOBAL DEFAULT 11 CPyInit_blib2to3___pytree │ │ │ │ - 2775: 0023cd14 4960 FUNC GLOBAL DEFAULT 11 CPyDef_trans___make_naked__merge_one_string_group_StringMerger_obj_____call__ │ │ │ │ + 2772: 001fd428 200 FUNC GLOBAL DEFAULT 11 CPyPy_lines___LinesBlock___all_lines │ │ │ │ + 2773: 000ff2c8 336 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___opens_block │ │ │ │ + 2774: 003f0e48 4320 FUNC GLOBAL DEFAULT 11 CPyInit_blib2to3___pytree │ │ │ │ + 2775: 0023ce84 4960 FUNC GLOBAL DEFAULT 11 CPyDef_trans___make_naked__merge_one_string_group_StringMerger_obj_____call__ │ │ │ │ 2776: 000d6ec8 420 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___DFAState___addarc │ │ │ │ - 2777: 0010a310 344 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_async_stmt_or_funcdef │ │ │ │ - 2778: 0034ee28 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____maybe_split_omitting_optional_parens_gen___send │ │ │ │ - 2779: 002db800 5728 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___adjusted_lines │ │ │ │ + 2777: 0010a33c 344 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_async_stmt_or_funcdef │ │ │ │ + 2778: 0034f35c 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____maybe_split_omitting_optional_parens_gen___send │ │ │ │ + 2779: 002dbba4 5728 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___adjusted_lines │ │ │ │ 2780: 00466a84 4 OBJECT GLOBAL DEFAULT 22 CPyType_nodes___visit_Visitor_env │ │ │ │ - 2781: 0036ae30 6436 FUNC GLOBAL DEFAULT 11 CPyDef_driver_____top_level__ │ │ │ │ + 2781: 0036b364 6436 FUNC GLOBAL DEFAULT 11 CPyDef_driver_____top_level__ │ │ │ │ 2782: 000ec984 676 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node___prefix │ │ │ │ 2783: 00056b54 88 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_NegatedPattern_gen │ │ │ │ 2784: 00466f3c 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___lines_internal │ │ │ │ - 2785: 001eac88 296 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_gen___send │ │ │ │ - 2786: 003689d0 72 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_Visitor_gen___send │ │ │ │ + 2785: 001eadf4 296 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_gen___send │ │ │ │ + 2786: 00368f04 72 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___visit_Visitor_gen___send │ │ │ │ 2787: 000c8318 348 FUNC GLOBAL DEFAULT 11 CPyPy_rusty___Err_____init__ │ │ │ │ 2788: 000b9768 432 FUNC GLOBAL DEFAULT 11 CPyPy_handle_ipynb_magics___CellMagicFinder_____init__ │ │ │ │ - 2789: 0011c7e0 68 FUNC GLOBAL DEFAULT 11 CPyDef_parse___switch_to_Recorder_gen_____next__ │ │ │ │ + 2789: 0011c80c 68 FUNC GLOBAL DEFAULT 11 CPyDef_parse___switch_to_Recorder_gen_____next__ │ │ │ │ 2790: 000d006c 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___post_order_Leaf_gen_____iter__ │ │ │ │ - 2791: 0019382c 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_comments_delimiter_split_gen___close │ │ │ │ - 2792: 0029ab04 292 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_suite__TopLevelStatementsVisitor_gen___throw │ │ │ │ - 2793: 003eed78 352 FUNC GLOBAL DEFAULT 11 CPyInit_black___schema │ │ │ │ - 2794: 002dce60 332 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___adjusted_lines │ │ │ │ - 2795: 00276978 284 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___fstring_to_string │ │ │ │ + 2791: 0019399c 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_comments_delimiter_split_gen___close │ │ │ │ + 2792: 0029621c 292 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_suite__TopLevelStatementsVisitor_gen___throw │ │ │ │ + 2793: 003ef2ac 352 FUNC GLOBAL DEFAULT 11 CPyInit_black___schema │ │ │ │ + 2794: 002dd204 332 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___adjusted_lines │ │ │ │ + 2795: 00276ae8 284 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___fstring_to_string │ │ │ │ 2796: 00050a08 104 FUNC GLOBAL DEFAULT 11 CPyDef_black___get_imports_from_children_get_future_imports_obj │ │ │ │ - 2797: 003a7b18 564 FUNC GLOBAL DEFAULT 11 CPyPy_black___reformat_code │ │ │ │ + 2797: 003a804c 564 FUNC GLOBAL DEFAULT 11 CPyPy_black___reformat_code │ │ │ │ 2798: 000c1c94 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____maybe_split_omitting_optional_parens_gen_____iter__ │ │ │ │ 2799: 00050ae0 96 FUNC GLOBAL DEFAULT 11 CPyDef_black___nullcontext_env │ │ │ │ - 2800: 00108a7c 1572 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_atom_with_invisible_parens │ │ │ │ + 2800: 00108aa8 1572 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_atom_with_invisible_parens │ │ │ │ 2801: 00466e5c 4 OBJECT GLOBAL DEFAULT 22 CPyModule_blib2to3___pgen2___grammar_internal │ │ │ │ 2802: 000c987c 364 FUNC GLOBAL DEFAULT 11 CPyPy_trans___hug_power_op │ │ │ │ - 2803: 003450d4 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___left_hand_split_gen___close │ │ │ │ + 2803: 00345608 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___left_hand_split_gen___close │ │ │ │ 2804: 000a6a08 52 FUNC GLOBAL DEFAULT 11 CPyStr_IsTrue │ │ │ │ 2805: 000a48c8 220 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringMerger │ │ │ │ 2806: 000c08cc 588 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_fstring │ │ │ │ - 2807: 000fe5e4 348 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___is_comment │ │ │ │ - 2808: 00298158 296 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen___send │ │ │ │ + 2807: 000fe610 348 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___is_comment │ │ │ │ + 2808: 002938d0 296 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen___send │ │ │ │ 2809: 000d716c 356 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___group │ │ │ │ 2810: 000a3c54 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___make_naked__merge_one_string_group_StringMerger_obj_____get__ │ │ │ │ - 2811: 003988f4 992 FUNC GLOBAL DEFAULT 11 CPyDef_parsing___matches_grammar │ │ │ │ + 2811: 00398e28 992 FUNC GLOBAL DEFAULT 11 CPyDef_parsing___matches_grammar │ │ │ │ 2812: 000a4704 32 FUNC GLOBAL DEFAULT 11 CPyTagged_IncRef │ │ │ │ 2813: 00466a94 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_nodes___CLOSING_BRACKETS │ │ │ │ - 2814: 0029dc64 2200 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___convert_unchanged_lines │ │ │ │ - 2815: 00225d5c 260 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___FStringState___is_in_fstring_expression │ │ │ │ + 2814: 002994f8 2212 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___convert_unchanged_lines │ │ │ │ + 2815: 00225ecc 260 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___FStringState___is_in_fstring_expression │ │ │ │ 2816: 000e0884 68 FUNC GLOBAL DEFAULT 11 CPyPy_cache___get_cache_dir │ │ │ │ - 2817: 001febd0 212 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_reversed_gen_____mypyc_generator_helper__ │ │ │ │ - 2818: 003e5a60 252 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_with_or_async_with_stmt │ │ │ │ - 2819: 002b189c 3584 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParenWrapper____assert_match │ │ │ │ - 2820: 002cfed4 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_STRING_LineGenerator_gen_____next__ │ │ │ │ + 2817: 001fed3c 212 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_reversed_gen_____mypyc_generator_helper__ │ │ │ │ + 2818: 003e5f94 252 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_with_or_async_with_stmt │ │ │ │ + 2819: 002b1c40 3584 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParenWrapper____assert_match │ │ │ │ + 2820: 002d0278 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_STRING_LineGenerator_gen_____next__ │ │ │ │ 2821: 000e3858 288 FUNC GLOBAL DEFAULT 11 CPyPy_lines___line_to_string │ │ │ │ - 2822: 003e4a80 196 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___generate_tokens_gen_____next__ │ │ │ │ - 2823: 00129234 1856 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node___update_sibling_maps │ │ │ │ - 2824: 0030fc48 1756 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringMerger_gen___close │ │ │ │ - 2825: 002b7c7c 296 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_gen___send │ │ │ │ - 2826: 0027ccc8 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____rhs_transform_line_gen___send │ │ │ │ - 2827: 00108110 344 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_parent_function_or_class │ │ │ │ + 2822: 003e4fb4 196 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___generate_tokens_gen_____next__ │ │ │ │ + 2823: 00129260 1856 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node___update_sibling_maps │ │ │ │ + 2824: 00310088 1756 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringMerger_gen___close │ │ │ │ + 2825: 002b8020 296 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_gen___send │ │ │ │ + 2826: 0027ce38 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____rhs_transform_line_gen___send │ │ │ │ + 2827: 0010813c 344 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_parent_function_or_class │ │ │ │ 2828: 00466f88 4 OBJECT GLOBAL DEFAULT 22 CPyModule_json___decoder │ │ │ │ - 2829: 00262ebc 6728 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_test_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 2829: 0026302c 6728 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_test_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 2830: 00051898 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_simple_stmt_LineGenerator_gen │ │ │ │ - 2831: 0013604c 428 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___whitespace │ │ │ │ - 2832: 00190d8c 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen___close │ │ │ │ + 2831: 00136044 428 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___whitespace │ │ │ │ + 2832: 00190efc 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen___close │ │ │ │ 2833: 00059a10 932 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParenWrapper_____mypyc_defaults_setup │ │ │ │ 2834: 000e0c8c 1384 FUNC GLOBAL DEFAULT 11 CPyDef_comments___contains_pragma_comment │ │ │ │ - 2835: 0029027c 212 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_with_length_Line_gen_____mypyc_generator_helper__ │ │ │ │ + 2835: 0029046c 212 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_with_length_Line_gen_____mypyc_generator_helper__ │ │ │ │ 2836: 00466964 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___Base │ │ │ │ 2837: 00466db4 4 OBJECT GLOBAL DEFAULT 22 CPyModule_blib2to3___pgen2___pgen_internal │ │ │ │ - 2838: 00300254 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_default_LineGenerator_gen___throw │ │ │ │ - 2839: 00276204 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_fstring_LineGenerator_gen___close │ │ │ │ + 2838: 00300690 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_default_LineGenerator_gen___throw │ │ │ │ + 2839: 00276374 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_fstring_LineGenerator_gen___close │ │ │ │ 2840: 000a7028 424 FUNC GLOBAL DEFAULT 11 CPyBytes_Build │ │ │ │ - 2841: 0018bda8 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_SEMI_LineGenerator_gen___close │ │ │ │ + 2841: 0018bf18 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_SEMI_LineGenerator_gen___close │ │ │ │ 2842: 00466e50 4 OBJECT GLOBAL DEFAULT 22 CPyModule_blib2to3___pgen2___parse │ │ │ │ 2843: 000a8e7c 384 FUNC GLOBAL DEFAULT 11 CPyDict_FromAny │ │ │ │ - 2844: 003f19f4 420 FUNC GLOBAL DEFAULT 11 CPyInit_blib2to3___pgen2___conv │ │ │ │ - 2845: 00126e54 2476 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___contains_implicit_multiline_string_with_comments │ │ │ │ + 2844: 003f1f28 420 FUNC GLOBAL DEFAULT 11 CPyInit_blib2to3___pgen2___conv │ │ │ │ + 2845: 00126e80 2476 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___contains_implicit_multiline_string_with_comments │ │ │ │ 2846: 0007062c 136 FUNC GLOBAL DEFAULT 11 CPyDef_trans___is_simple_operand_hug_power_op_obj_____get__ │ │ │ │ - 2847: 002d0aec 16940 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___generate_trailers_to_omit_gen_____mypyc_generator_helper__ │ │ │ │ - 2848: 002c8014 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_WildcardPattern_gen_____mypyc_generator_helper__ │ │ │ │ + 2847: 002d0e90 16940 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___generate_trailers_to_omit_gen_____mypyc_generator_helper__ │ │ │ │ + 2848: 002c83b8 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_WildcardPattern_gen_____mypyc_generator_helper__ │ │ │ │ 2849: 00466864 4 OBJECT GLOBAL DEFAULT 22 CPyType_tokenize___Untokenizer │ │ │ │ 2850: 00054230 104 FUNC GLOBAL DEFAULT 11 CPyDef_trans___more_splits_should_be_made_do_transform_StringSplitter_obj │ │ │ │ - 2851: 002071a4 416 FUNC GLOBAL DEFAULT 11 CPyPy_token___ISTERMINAL │ │ │ │ - 2852: 002f4910 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_tname_LineGenerator_gen___throw │ │ │ │ + 2851: 00207310 416 FUNC GLOBAL DEFAULT 11 CPyPy_token___ISTERMINAL │ │ │ │ + 2852: 002f4d48 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_tname_LineGenerator_gen___throw │ │ │ │ 2853: 000b86b8 196 FUNC GLOBAL DEFAULT 11 CPyPy_comments___generate_ignored_nodes_gen_____iter__ │ │ │ │ - 2854: 00283d10 1712 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___expect │ │ │ │ - 2855: 0027cf14 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____rhs_transform_line_gen___throw │ │ │ │ + 2854: 00283f00 1712 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___expect │ │ │ │ + 2855: 0027d084 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____rhs_transform_line_gen___throw │ │ │ │ 2856: 000e4eec 684 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___first_leaf_of │ │ │ │ 2857: 00466e38 4 OBJECT GLOBAL DEFAULT 22 CPyModule_blib2to3___pgen2___token │ │ │ │ 2858: 000d6240 452 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___NFAState___addarc │ │ │ │ - 2859: 001eadb0 292 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_gen___throw │ │ │ │ + 2859: 001eaf1c 292 FUNC GLOBAL DEFAULT 11 CPyDef_parsing____stringify_ast_gen___throw │ │ │ │ 2860: 00466e1c 4 OBJECT GLOBAL DEFAULT 22 CPyModule_importlib___resources │ │ │ │ 2861: 00059094 220 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node___invalidate_sibling_maps │ │ │ │ 2862: 00466d3c 4 OBJECT GLOBAL DEFAULT 22 CPyType_comments___ProtoComment │ │ │ │ 2863: 000d8b74 468 FUNC GLOBAL DEFAULT 11 CPyPy_black___from_configuration_WriteBack_obj_____call__ │ │ │ │ - 2864: 00234dc4 292 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_fexpr_slices_StringSplitter_gen___throw │ │ │ │ + 2864: 00234f34 292 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_fexpr_slices_StringSplitter_gen___throw │ │ │ │ 2865: 000f6a94 1756 FUNC GLOBAL DEFAULT 11 CPyDef_black___nullcontext_gen___close │ │ │ │ - 2866: 00234c54 72 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_fexpr_slices_StringSplitter_gen___send │ │ │ │ - 2867: 00136af0 284 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___container_of │ │ │ │ - 2868: 0026c408 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_suite_LineGenerator_gen___throw │ │ │ │ + 2866: 00234dc4 72 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_fexpr_slices_StringSplitter_gen___send │ │ │ │ + 2867: 00136b84 284 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___container_of │ │ │ │ + 2868: 0026c578 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_suite_LineGenerator_gen___throw │ │ │ │ 2869: 00466e94 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___strings_internal │ │ │ │ - 2870: 00265fa4 1304 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___is_stub_class │ │ │ │ - 2871: 003ecb84 3400 FUNC GLOBAL DEFAULT 11 CPyInit_black___mode │ │ │ │ + 2870: 00266114 1304 FUNC GLOBAL DEFAULT 11 CPyDef_lines___Line___is_stub_class │ │ │ │ + 2871: 003ed0b8 3400 FUNC GLOBAL DEFAULT 11 CPyInit_black___mode │ │ │ │ 2872: 000eef48 188 FUNC GLOBAL DEFAULT 11 CPyPy_driver____generate_pickle_name │ │ │ │ - 2873: 002a11a8 272 FUNC GLOBAL DEFAULT 11 CPyPy_strings___normalize_string_quotes │ │ │ │ + 2873: 002a154c 272 FUNC GLOBAL DEFAULT 11 CPyPy_strings___normalize_string_quotes │ │ │ │ 2874: 00466a2c 4 OBJECT GLOBAL DEFAULT 22 CPyType_strings___normalize_unicode_escape_sequences_env │ │ │ │ 2875: 000d3968 196 FUNC GLOBAL DEFAULT 11 CPyPy_driver___release_TokenProxy_gen_____iter__ │ │ │ │ 2876: 000eb458 540 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base___changed │ │ │ │ 2877: 0046695c 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___Leaf │ │ │ │ 2878: 000a85f8 96 FUNC GLOBAL DEFAULT 11 CPyList_Index │ │ │ │ - 2879: 001e3698 1756 FUNC GLOBAL DEFAULT 11 CPyDef_trans___iter_fexpr_spans_gen___close │ │ │ │ - 2880: 0030ca64 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___hug_power_op_gen___close │ │ │ │ + 2879: 001e3804 1756 FUNC GLOBAL DEFAULT 11 CPyDef_trans___iter_fexpr_spans_gen___close │ │ │ │ + 2880: 0030cea4 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___hug_power_op_gen___close │ │ │ │ 2881: 00466c5c 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_STANDALONE_COMMENT_LineGenerator_env │ │ │ │ - 2882: 002b7ec8 328 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_gen___throw │ │ │ │ - 2883: 002eeb68 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_dictsetmaker_LineGenerator_gen___send │ │ │ │ + 2882: 002b826c 328 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_gen___throw │ │ │ │ + 2883: 002eefa0 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_dictsetmaker_LineGenerator_gen___send │ │ │ │ 2884: 000b804c 324 FUNC GLOBAL DEFAULT 11 CPyDef_black___nullcontext │ │ │ │ - 2885: 003814d0 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_factor_LineGenerator_gen___close │ │ │ │ - 2886: 001396d4 476 FUNC GLOBAL DEFAULT 11 CPyTagged_Str │ │ │ │ + 2885: 00381a04 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_factor_LineGenerator_gen___close │ │ │ │ + 2886: 00139890 476 FUNC GLOBAL DEFAULT 11 CPyTagged_Str │ │ │ │ 2887: 00053874 108 FUNC GLOBAL DEFAULT 11 CPyDef_strings___replace_normalize_unicode_escape_sequences_obj │ │ │ │ - 2888: 001837a4 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_paramspec_LineGenerator_gen_____next__ │ │ │ │ - 2889: 002f2888 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_funcdef_LineGenerator_gen___close │ │ │ │ + 2888: 00183914 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_paramspec_LineGenerator_gen_____next__ │ │ │ │ + 2889: 002f2cc0 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_funcdef_LineGenerator_gen___close │ │ │ │ 2890: 0005239c 124 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___left_hand_split_env │ │ │ │ - 2891: 00111c4c 292 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___leaves_Leaf_gen___send │ │ │ │ - 2892: 00173790 212 FUNC GLOBAL DEFAULT 11 CPyPy_black___get_imports_from_children_get_future_imports_gen_____mypyc_generator_helper__ │ │ │ │ + 2891: 00111c78 292 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___leaves_Leaf_gen___send │ │ │ │ + 2892: 0017394c 212 FUNC GLOBAL DEFAULT 11 CPyPy_black___get_imports_from_children_get_future_imports_gen_____mypyc_generator_helper__ │ │ │ │ 2893: 00068834 96 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_STANDALONE_COMMENT_LineGenerator_gen_____iter__ │ │ │ │ 2894: 000bff40 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_NUMBER_LineGenerator_gen_____iter__ │ │ │ │ 2895: 000e7210 288 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___furthest_ancestor_with_last_leaf │ │ │ │ 2896: 00466ae0 4 OBJECT GLOBAL DEFAULT 22 CPyType_mode___Deprecated │ │ │ │ 2897: 000cbac8 732 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringSplitter___do_transform │ │ │ │ - 2898: 00196810 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___standalone_comment_split_gen_____next__ │ │ │ │ + 2898: 00196980 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___standalone_comment_split_gen_____next__ │ │ │ │ 2899: 00466f24 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___output │ │ │ │ 2900: 00466a1c 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___CannotTransform │ │ │ │ 2901: 00466d88 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_black___black___format_file_in_place___write_back │ │ │ │ 2902: 000544cc 108 FUNC GLOBAL DEFAULT 11 CPyDef_trans___breaks_unsplittable_expression__get_break_idx_StringSplitter_obj │ │ │ │ 2903: 000c52f0 560 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_type_ignore_comment │ │ │ │ 2904: 000a8544 64 FUNC GLOBAL DEFAULT 11 CPyList_Extend │ │ │ │ - 2905: 0010a468 164 FUNC GLOBAL DEFAULT 11 CPyDef_rusty___Ok___ok │ │ │ │ - 2906: 00222774 196 FUNC GLOBAL DEFAULT 11 CPyPy_driver___TokenProxy_____next__ │ │ │ │ + 2905: 0010a494 164 FUNC GLOBAL DEFAULT 11 CPyDef_rusty___Ok___ok │ │ │ │ + 2906: 002228e4 196 FUNC GLOBAL DEFAULT 11 CPyPy_driver___TokenProxy_____next__ │ │ │ │ 2907: 000e03e4 1184 FUNC GLOBAL DEFAULT 11 CPyDef_cache___get_cache_dir │ │ │ │ - 2908: 003e5e50 252 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_stub_def │ │ │ │ + 2908: 003e6384 252 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_stub_def │ │ │ │ 2909: 000d17e0 256 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___LeafPattern_____mypyc_defaults_setup │ │ │ │ 2910: 000a9218 272 FUNC GLOBAL DEFAULT 11 CPyDict_ItemsView │ │ │ │ - 2911: 001193f8 3308 FUNC GLOBAL DEFAULT 11 CPyDef_conv___Converter___finish_off │ │ │ │ - 2912: 0029a88c 68 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_suite__TopLevelStatementsVisitor_gen_____next__ │ │ │ │ + 2911: 00119424 3308 FUNC GLOBAL DEFAULT 11 CPyDef_conv___Converter___finish_off │ │ │ │ + 2912: 00295fa4 68 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_suite__TopLevelStatementsVisitor_gen_____next__ │ │ │ │ 2913: 00466a20 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_trans___StringParser____goto │ │ │ │ - 2914: 001a0be8 292 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Node_gen___throw │ │ │ │ - 2915: 00272d60 148 FUNC GLOBAL DEFAULT 11 CPyDef_comments___normalize_fmt_off │ │ │ │ + 2914: 001a0d54 292 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Node_gen___throw │ │ │ │ + 2915: 00272ed0 148 FUNC GLOBAL DEFAULT 11 CPyDef_comments___normalize_fmt_off │ │ │ │ 2916: 000ccf04 268 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParser_____init__ │ │ │ │ - 2917: 0034453c 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___left_hand_split_gen_____next__ │ │ │ │ + 2917: 00344a70 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___left_hand_split_gen_____next__ │ │ │ │ 2918: 00466d04 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_linegen____BracketSplitComponent___tail │ │ │ │ 2919: 000be130 584 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_power │ │ │ │ 2920: 000a6970 32 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_type_ignore_comment_string │ │ │ │ - 2921: 003e5f4c 252 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_class_paren_empty │ │ │ │ + 2921: 003e6480 252 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___is_class_paren_empty │ │ │ │ 2922: 000c4708 380 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___Visitor___visit_default │ │ │ │ - 2923: 003049e0 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_standalone_comment_split_gen_____next__ │ │ │ │ + 2923: 00304e1c 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_standalone_comment_split_gen_____next__ │ │ │ │ 2924: 000561c4 92 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Base_gen │ │ │ │ - 2925: 002862fc 532 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___parse_alt │ │ │ │ - 2926: 002f23e8 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_funcdef_LineGenerator_gen_____next__ │ │ │ │ - 2927: 001a7444 3020 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___find_cookie_detect_encoding_obj_____call__ │ │ │ │ - 2928: 0022b868 4 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___LeafPattern___match__BasePattern_glue │ │ │ │ - 2929: 0034a98c 312 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____first_right_hand_split │ │ │ │ + 2925: 002864ec 532 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___parse_alt │ │ │ │ + 2926: 002f2820 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_funcdef_LineGenerator_gen_____next__ │ │ │ │ + 2927: 001a75b0 3020 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___find_cookie_detect_encoding_obj_____call__ │ │ │ │ + 2928: 0022b9d8 4 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___LeafPattern___match__BasePattern_glue │ │ │ │ + 2929: 0034aec0 312 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____first_right_hand_split │ │ │ │ 2930: 000d0b84 296 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___BasePattern____submatch │ │ │ │ 2931: 00466f08 4 OBJECT GLOBAL DEFAULT 22 CPyModule_blib2to3___pytree_internal │ │ │ │ - 2932: 002b269c 276 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParenWrapper____assert_match │ │ │ │ + 2932: 002b2a40 276 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParenWrapper____assert_match │ │ │ │ 2933: 00068f8c 100 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_with_length_Line_gen_____iter__ │ │ │ │ - 2934: 0017aae4 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_INDENT_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 2934: 0017ac54 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_INDENT_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 2935: 0046688c 4 OBJECT GLOBAL DEFAULT 22 CPyType_pgen___addclosure_make_dfa_ParserGenerator_obj │ │ │ │ - 2936: 00258c3c 468 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Recorder___determine_route │ │ │ │ + 2936: 00258dac 468 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Recorder___determine_route │ │ │ │ 2937: 00466c7c 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_decorators_LineGenerator_env │ │ │ │ - 2938: 002649d8 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_test_LineGenerator_gen_____next__ │ │ │ │ + 2938: 00264b48 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_test_LineGenerator_gen_____next__ │ │ │ │ 2939: 00466cf8 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen____BracketSplitComponent │ │ │ │ 2940: 00466bd8 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___append_to_line_delimiter_split_gen │ │ │ │ - 2941: 00209e54 480 FUNC GLOBAL DEFAULT 11 CPyPy_driver___TokenProxy___can_advance │ │ │ │ + 2941: 00209fc0 480 FUNC GLOBAL DEFAULT 11 CPyPy_driver___TokenProxy___can_advance │ │ │ │ 2942: 00466a40 4 OBJECT GLOBAL DEFAULT 22 CPyType_ranges___visit_suite__TopLevelStatementsVisitor_gen │ │ │ │ 2943: 00071560 168 FUNC GLOBAL DEFAULT 11 CPyDef_ranges____TopLevelStatementsVisitor │ │ │ │ - 2944: 001cd2c8 9636 FUNC GLOBAL DEFAULT 11 CPyDef_pytree_____top_level__ │ │ │ │ + 2944: 001cd434 9636 FUNC GLOBAL DEFAULT 11 CPyDef_pytree_____top_level__ │ │ │ │ 2945: 00466ef0 4 OBJECT GLOBAL DEFAULT 22 CPyStatic__width_table___globals │ │ │ │ - 2946: 0011d43c 1716 FUNC GLOBAL DEFAULT 11 CPyDef_parse___backtrack_Recorder_gen_____mypyc_generator_helper__ │ │ │ │ + 2946: 0011d468 1716 FUNC GLOBAL DEFAULT 11 CPyDef_parse___backtrack_Recorder_gen_____mypyc_generator_helper__ │ │ │ │ 2947: 000a8980 44 FUNC GLOBAL DEFAULT 11 CPyDict_SetDefaultWithNone │ │ │ │ 2948: 000b9054 472 FUNC GLOBAL DEFAULT 11 CPyDef_const_____top_level__ │ │ │ │ 2949: 000c17e8 808 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___right_hand_split │ │ │ │ - 2950: 0021db70 204 FUNC GLOBAL DEFAULT 11 CPyDef_pygram____pattern_symbols │ │ │ │ + 2950: 0021dce0 204 FUNC GLOBAL DEFAULT 11 CPyDef_pygram____pattern_symbols │ │ │ │ 2951: 000d1484 452 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___LeafPattern____submatch │ │ │ │ 2952: 000bdcc4 588 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_decorators │ │ │ │ - 2953: 00183760 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_paramspec_LineGenerator_gen_____next__ │ │ │ │ - 2954: 001d29a8 1716 FUNC GLOBAL DEFAULT 11 CPyDef_driver___release_TokenProxy_gen___close │ │ │ │ - 2955: 00244d1c 356 FUNC GLOBAL DEFAULT 11 CPyPy_grammar___Grammar___dump │ │ │ │ - 2956: 002bf570 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_simple_stmt_LineGenerator_gen___throw │ │ │ │ - 2957: 002bf2dc 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_simple_stmt_LineGenerator_gen___send │ │ │ │ + 2953: 001838d0 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_paramspec_LineGenerator_gen_____next__ │ │ │ │ + 2954: 001d2b14 1716 FUNC GLOBAL DEFAULT 11 CPyDef_driver___release_TokenProxy_gen___close │ │ │ │ + 2955: 00244e8c 356 FUNC GLOBAL DEFAULT 11 CPyPy_grammar___Grammar___dump │ │ │ │ + 2956: 002bf914 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_simple_stmt_LineGenerator_gen___throw │ │ │ │ + 2957: 002bf680 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_simple_stmt_LineGenerator_gen___send │ │ │ │ 2958: 000a9a80 284 FUNC GLOBAL DEFAULT 11 CPyDict_GetValuesIter │ │ │ │ 2959: 00052710 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___split_wrapper_dont_increase_indentation_gen │ │ │ │ 2960: 00052248 124 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____rhs_transform_line_env │ │ │ │ - 2961: 00295ab0 2856 FUNC GLOBAL DEFAULT 11 CPyDef_ranges____convert_node_to_standalone_comment │ │ │ │ - 2962: 00187e1c 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_async_stmt_LineGenerator_gen___close │ │ │ │ - 2963: 0016d950 6724 FUNC GLOBAL DEFAULT 11 CPyDef_parse_____top_level__ │ │ │ │ + 2961: 0029119c 2996 FUNC GLOBAL DEFAULT 11 CPyDef_ranges____convert_node_to_standalone_comment │ │ │ │ + 2962: 00187f8c 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_async_stmt_LineGenerator_gen___close │ │ │ │ + 2963: 0016db0c 6724 FUNC GLOBAL DEFAULT 11 CPyDef_parse_____top_level__ │ │ │ │ 2964: 000a527c 232 FUNC GLOBAL DEFAULT 11 CPyLong_AsInt16_ │ │ │ │ - 2965: 001a4188 1844 FUNC GLOBAL DEFAULT 11 CPyDef_numerics___normalize_numeric_literal │ │ │ │ - 2966: 0018e0fc 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_ENDMARKER_LineGenerator_gen___send │ │ │ │ - 2967: 0021c4c8 664 FUNC GLOBAL DEFAULT 11 CPyDef_parsing_____mypyc_lambda__0_lib2to3_parse_obj_____call__ │ │ │ │ + 2965: 001a42f4 1844 FUNC GLOBAL DEFAULT 11 CPyDef_numerics___normalize_numeric_literal │ │ │ │ + 2966: 0018e26c 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_ENDMARKER_LineGenerator_gen___send │ │ │ │ + 2967: 0021c634 664 FUNC GLOBAL DEFAULT 11 CPyDef_parsing_____mypyc_lambda__0_lib2to3_parse_obj_____call__ │ │ │ │ 2968: 00054090 88 FUNC GLOBAL DEFAULT 11 CPyDef_trans___iter_fexpr_spans_gen │ │ │ │ - 2969: 001090a0 364 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_atom_with_invisible_parens │ │ │ │ + 2969: 001090cc 364 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_atom_with_invisible_parens │ │ │ │ 2970: 00058f68 128 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___CellMagicFinder_____init__ │ │ │ │ 2971: 000eaaa4 728 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base_____eq__ │ │ │ │ - 2972: 003f1b98 808 FUNC GLOBAL DEFAULT 11 CPyInit_blib2to3___pgen2___driver │ │ │ │ - 2973: 001c210c 45500 FUNC GLOBAL DEFAULT 11 CPyDef_mode_____top_level__ │ │ │ │ + 2972: 003f20cc 808 FUNC GLOBAL DEFAULT 11 CPyInit_blib2to3___pgen2___driver │ │ │ │ + 2973: 001c2278 45500 FUNC GLOBAL DEFAULT 11 CPyDef_mode_____top_level__ │ │ │ │ 2974: 000bcebc 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_suite_LineGenerator_gen_____iter__ │ │ │ │ 2975: 000bb454 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_typeparams_LineGenerator_gen_____iter__ │ │ │ │ 2976: 00466fa8 4 OBJECT GLOBAL DEFAULT 22 CPyModule_sys │ │ │ │ - 2977: 00240aa0 12352 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringMerger____validate_msg │ │ │ │ - 2978: 0025d204 4712 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern_____init__ │ │ │ │ + 2977: 00240c10 12352 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringMerger____validate_msg │ │ │ │ + 2978: 0025d374 4712 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern_____init__ │ │ │ │ 2979: 00466d14 4 OBJECT GLOBAL DEFAULT 22 CPyType_handle_ipynb_magics___OffsetAndMagic │ │ │ │ 2980: 00466948 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___NegatedPattern │ │ │ │ 2981: 000d6ba8 800 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___DFAState___addarc │ │ │ │ - 2982: 0034ee70 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____maybe_split_omitting_optional_parens_gen___send │ │ │ │ + 2982: 0034f3a4 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen____maybe_split_omitting_optional_parens_gen___send │ │ │ │ 2983: 000a5064 208 FUNC GLOBAL DEFAULT 11 CPyLong_AsInt32_ │ │ │ │ 2984: 00466afc 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Preview___hug_parens_with_braces_and_square_brackets │ │ │ │ 2985: 00466fc0 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black │ │ │ │ - 2986: 00332094 9536 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_stmt_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 2987: 0029804c 196 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen_____next__ │ │ │ │ - 2988: 00124760 1008 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___read_or_stop_detect_encoding_obj_____call__ │ │ │ │ + 2986: 003325c4 9536 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_stmt_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 2987: 002937c4 196 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen_____next__ │ │ │ │ + 2988: 0012478c 1008 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___read_or_stop_detect_encoding_obj_____call__ │ │ │ │ 2989: 000d7480 172 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___Untokenizer │ │ │ │ 2990: 00466cdc 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_INDENT_LineGenerator_env │ │ │ │ - 2991: 0018b9cc 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_SEMI_LineGenerator_gen___send │ │ │ │ - 2992: 002860e8 532 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___parse_rhs │ │ │ │ + 2991: 0018bb3c 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_SEMI_LineGenerator_gen___send │ │ │ │ + 2992: 002862d8 532 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___parse_rhs │ │ │ │ 2993: 004669ec 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___is_simple_lookup_hug_power_op_obj │ │ │ │ 2994: 000cee54 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___pre_order_Node_gen_____iter__ │ │ │ │ - 2995: 0036edec 272 FUNC GLOBAL DEFAULT 11 CPyPy_parsing___parse_ast │ │ │ │ + 2995: 0036f320 272 FUNC GLOBAL DEFAULT 11 CPyPy_parsing___parse_ast │ │ │ │ 2996: 00056a7c 92 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____recursive_matches_WildcardPattern_gen │ │ │ │ 2997: 000f1b08 412 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___DFAState___unifystate │ │ │ │ - 2998: 00110bc4 804 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base___get_lineno │ │ │ │ - 2999: 00272f7c 416 FUNC GLOBAL DEFAULT 11 CPyPy_comments___convert_one_fmt_off_pair │ │ │ │ + 2998: 00110bf0 804 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base___get_lineno │ │ │ │ + 2999: 002730ec 416 FUNC GLOBAL DEFAULT 11 CPyPy_comments___convert_one_fmt_off_pair │ │ │ │ 3000: 004668a8 4 OBJECT GLOBAL DEFAULT 22 CPyType_parse___backtrack_Recorder_gen │ │ │ │ - 3001: 001212fc 296 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___closure_make_dfa_ParserGenerator_obj_____call__ │ │ │ │ + 3001: 00121328 296 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___closure_make_dfa_ParserGenerator_obj_____call__ │ │ │ │ 3002: 000d515c 512 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Recorder___switch_to │ │ │ │ 3003: 00466e20 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_schema___globals │ │ │ │ 3004: 000a76f0 292 FUNC GLOBAL DEFAULT 11 CPyList_GetItem │ │ │ │ 3005: 000ccc7c 396 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringParenWrapper___do_transform │ │ │ │ - 3006: 0029552c 372 FUNC GLOBAL DEFAULT 11 CPyPy_trans___BaseStringSplitter___do_match │ │ │ │ - 3007: 0010e3b8 2872 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParenWrapper____else_match │ │ │ │ - 3008: 00310324 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringMerger_gen___close │ │ │ │ - 3009: 0016f394 3904 FUNC GLOBAL DEFAULT 11 CPyDef_pgen_____top_level__ │ │ │ │ + 3006: 0029e46c 372 FUNC GLOBAL DEFAULT 11 CPyPy_trans___BaseStringSplitter___do_match │ │ │ │ + 3007: 0010e3e4 2872 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParenWrapper____else_match │ │ │ │ + 3008: 00310764 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringMerger_gen___close │ │ │ │ + 3009: 0016f550 3904 FUNC GLOBAL DEFAULT 11 CPyDef_pgen_____top_level__ │ │ │ │ 3010: 000c4028 592 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___Visitor___visit │ │ │ │ 3011: 000a5a90 532 FUNC GLOBAL DEFAULT 11 CPyFloat_FloorDivide │ │ │ │ - 3012: 0019e9a0 296 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___post_order_Node_gen___send │ │ │ │ + 3012: 0019eb0c 296 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___post_order_Node_gen___send │ │ │ │ 3013: 000c2e08 364 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___delimiter_split │ │ │ │ 3014: 000d2730 256 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___WildcardPattern_____mypyc_defaults_setup │ │ │ │ - 3015: 0029a9dc 296 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___visit_suite__TopLevelStatementsVisitor_gen___send │ │ │ │ + 3015: 002960f4 296 FUNC GLOBAL DEFAULT 11 CPyPy_ranges___visit_suite__TopLevelStatementsVisitor_gen___send │ │ │ │ 3016: 00466ea0 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_linegen___globals │ │ │ │ 3017: 00466dfc 4 OBJECT GLOBAL DEFAULT 22 CPyModule_blib2to3___pygram │ │ │ │ - 3018: 00170ed8 124 FUNC GLOBAL DEFAULT 11 CPyPy_black___patched_main │ │ │ │ + 3018: 00171094 124 FUNC GLOBAL DEFAULT 11 CPyPy_black___patched_main │ │ │ │ 3019: 0005115c 124 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_INDENT_LineGenerator_env │ │ │ │ 3020: 00466b90 4 OBJECT GLOBAL DEFAULT 22 CPyType_lines___enumerate_with_length_Line_gen │ │ │ │ - 3021: 00113088 1716 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Leaf_gen___close │ │ │ │ + 3021: 001130b4 1716 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Leaf_gen___close │ │ │ │ 3022: 000c68d4 196 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_with_new_parent_gen_____iter__ │ │ │ │ 3023: 00466944 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___leaves_Base_env │ │ │ │ 3024: 00466bf4 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___split_wrapper_dont_increase_indentation_env │ │ │ │ - 3025: 001a5dfc 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_NUMBER_LineGenerator_gen___close │ │ │ │ + 3025: 001a5f68 1756 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_NUMBER_LineGenerator_gen___close │ │ │ │ 3026: 000504d4 0 FUNC GLOBAL DEFAULT 11 CPyDef_trans___BaseStringSplitter___do_splitter_match │ │ │ │ - 3027: 001cf86c 6836 FUNC GLOBAL DEFAULT 11 CPyDef_token_____top_level__ │ │ │ │ - 3028: 00220fb8 2720 FUNC GLOBAL DEFAULT 11 CPyDef_lines____can_omit_closing_paren │ │ │ │ - 3029: 00369aa0 2120 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___BasePattern_____repr__ │ │ │ │ - 3030: 0029b66c 9320 FUNC GLOBAL DEFAULT 11 CPyDef_ranges____convert_unchanged_line_by_line │ │ │ │ + 3027: 001cf9d8 6836 FUNC GLOBAL DEFAULT 11 CPyDef_token_____top_level__ │ │ │ │ + 3028: 00221128 2720 FUNC GLOBAL DEFAULT 11 CPyDef_lines____can_omit_closing_paren │ │ │ │ + 3029: 00369fd4 2120 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___BasePattern_____repr__ │ │ │ │ + 3030: 00296d5c 9740 FUNC GLOBAL DEFAULT 11 CPyDef_ranges____convert_unchanged_line_by_line │ │ │ │ 3031: 00466bb8 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___append_to_line_standalone_comment_split_gen │ │ │ │ 3032: 00057d24 180 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics___CellMagic │ │ │ │ - 3033: 00322354 292 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____recursive_matches_WildcardPattern_gen___throw │ │ │ │ - 3034: 00304ae8 292 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_standalone_comment_split_gen___send │ │ │ │ - 3035: 00206dd0 980 FUNC GLOBAL DEFAULT 11 CPyDef_literals_____top_level__ │ │ │ │ + 3033: 00322794 292 FUNC GLOBAL DEFAULT 11 CPyDef_pytree____recursive_matches_WildcardPattern_gen___throw │ │ │ │ + 3034: 00304f24 292 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_standalone_comment_split_gen___send │ │ │ │ + 3035: 00206f3c 980 FUNC GLOBAL DEFAULT 11 CPyDef_literals_____top_level__ │ │ │ │ 3036: 0005165c 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_dictsetmaker_LineGenerator_gen │ │ │ │ - 3037: 0031f350 324 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringSplitter_gen___throw │ │ │ │ - 3038: 003400f8 3820 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___bracket_split_build_line │ │ │ │ + 3037: 0031f790 324 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringSplitter_gen___throw │ │ │ │ + 3038: 0034062c 3820 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___bracket_split_build_line │ │ │ │ 3039: 000bf670 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_tname_LineGenerator_gen_____iter__ │ │ │ │ - 3040: 001ad37c 396 FUNC GLOBAL DEFAULT 11 CPyPy_comments____contains_fmt_skip_comment │ │ │ │ - 3041: 002407a8 520 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___NodePattern_____init__ │ │ │ │ + 3040: 001ad4e8 396 FUNC GLOBAL DEFAULT 11 CPyPy_comments____contains_fmt_skip_comment │ │ │ │ + 3041: 00240918 520 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___NodePattern_____init__ │ │ │ │ 3042: 00050d30 88 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_ignored_nodes_gen │ │ │ │ 3043: 000e5780 372 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_lpar_token │ │ │ │ 3044: 000bc8f4 348 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_funcdef │ │ │ │ 3045: 000566f0 92 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_BasePattern_gen │ │ │ │ 3046: 00068028 96 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_ignored_nodes_gen_____iter__ │ │ │ │ - 3047: 0017897c 1756 FUNC GLOBAL DEFAULT 11 CPyDef_comments____generate_ignored_nodes_from_fmt_skip_gen___close │ │ │ │ - 3048: 00104704 368 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_empty_tuple │ │ │ │ + 3047: 00178aec 1756 FUNC GLOBAL DEFAULT 11 CPyDef_comments____generate_ignored_nodes_from_fmt_skip_gen___close │ │ │ │ + 3048: 00104730 368 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_empty_tuple │ │ │ │ 3049: 000a8584 116 FUNC GLOBAL DEFAULT 11 CPyList_Remove │ │ │ │ - 3050: 002208d0 1532 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___FStringState___consume_lbrace │ │ │ │ - 3051: 0039dd70 1436 FUNC GLOBAL DEFAULT 11 CPyDef_black___format_str │ │ │ │ - 3052: 002274dc 168 FUNC GLOBAL DEFAULT 11 CPyPy_cache___Cache___get_file_data │ │ │ │ + 3050: 00220a40 1532 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___FStringState___consume_lbrace │ │ │ │ + 3051: 0039e2a4 1436 FUNC GLOBAL DEFAULT 11 CPyDef_black___format_str │ │ │ │ + 3052: 0022764c 168 FUNC GLOBAL DEFAULT 11 CPyPy_cache___Cache___get_file_data │ │ │ │ 3053: 000d1cfc 300 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___WildcardPattern___generate_matches │ │ │ │ - 3054: 00204294 72 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_ignored_nodes_gen___send │ │ │ │ + 3054: 00204400 72 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_ignored_nodes_gen___send │ │ │ │ 3055: 00466e10 4 OBJECT GLOBAL DEFAULT 22 CPyModule_abc │ │ │ │ 3056: 000cc7f0 252 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringSplitter_____mypyc_defaults_setup │ │ │ │ - 3057: 0010f000 744 FUNC GLOBAL DEFAULT 11 CPyDef_trans___is_valid_index_is_valid_index_factory_obj_____call__ │ │ │ │ + 3057: 0010f02c 744 FUNC GLOBAL DEFAULT 11 CPyDef_trans___is_valid_index_is_valid_index_factory_obj_____call__ │ │ │ │ 3058: 000b7de4 224 FUNC GLOBAL DEFAULT 11 CPyPy_black___validate_metadata │ │ │ │ 3059: 000e52cc 416 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_name_token │ │ │ │ - 3060: 0032a0a0 212 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringParenWrapper_gen_____mypyc_generator_helper__ │ │ │ │ - 3061: 002ffefc 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_default_LineGenerator_gen_____next__ │ │ │ │ - 3062: 003f21c4 1052 FUNC GLOBAL DEFAULT 11 CPyInit_blib2to3___pgen2___parse │ │ │ │ - 3063: 0031f000 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringSplitter_gen_____next__ │ │ │ │ - 3064: 000fc830 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___split_wrapper_dont_increase_indentation_gen_____mypyc_generator_helper__ │ │ │ │ + 3060: 0032a4e0 212 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringParenWrapper_gen_____mypyc_generator_helper__ │ │ │ │ + 3061: 00300338 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_default_LineGenerator_gen_____next__ │ │ │ │ + 3062: 003f26f8 1052 FUNC GLOBAL DEFAULT 11 CPyInit_blib2to3___pgen2___parse │ │ │ │ + 3063: 0031f440 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringSplitter_gen_____next__ │ │ │ │ + 3064: 000fc85c 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___split_wrapper_dont_increase_indentation_gen_____mypyc_generator_helper__ │ │ │ │ 3065: 000c43f4 196 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___visit_default_Visitor_gen_____iter__ │ │ │ │ 3066: 000c3038 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___standalone_comment_split_gen_____iter__ │ │ │ │ - 3067: 00264c48 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_test_LineGenerator_gen___throw │ │ │ │ + 3067: 00264db8 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_test_LineGenerator_gen___throw │ │ │ │ 3068: 000a7e8c 236 FUNC GLOBAL DEFAULT 11 CPyList_SetItemUnsafe │ │ │ │ - 3069: 002b5b38 7968 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_gen_____mypyc_generator_helper__ │ │ │ │ + 3069: 002b5edc 7968 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_gen_____mypyc_generator_helper__ │ │ │ │ 3070: 000721b8 132 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_match_case_LineGenerator_env │ │ │ │ - 3071: 0012452c 564 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___raise_error │ │ │ │ - 3072: 001d7de0 5216 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_one_sequence_between │ │ │ │ - 3073: 0033f714 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___transform_line_gen___throw │ │ │ │ - 3074: 002c8484 328 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_WildcardPattern_gen___throw │ │ │ │ - 3075: 003f29d0 428 FUNC GLOBAL DEFAULT 11 CPyInit_blib2to3___pgen2___token │ │ │ │ + 3071: 00124558 564 FUNC GLOBAL DEFAULT 11 CPyPy_pgen___ParserGenerator___raise_error │ │ │ │ + 3072: 001d7f4c 5216 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_one_sequence_between │ │ │ │ + 3073: 0033fc48 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___transform_line_gen___throw │ │ │ │ + 3074: 002c8828 328 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_WildcardPattern_gen___throw │ │ │ │ + 3075: 003f2f04 428 FUNC GLOBAL DEFAULT 11 CPyInit_blib2to3___pgen2___token │ │ │ │ 3076: 000ba57c 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_INDENT_LineGenerator_gen_____iter__ │ │ │ │ - 3077: 0012105c 672 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___closure_make_dfa_ParserGenerator_obj_____call__ │ │ │ │ + 3077: 00121088 672 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___closure_make_dfa_ParserGenerator_obj_____call__ │ │ │ │ 3078: 00069b74 96 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___BasePattern___optimize │ │ │ │ 3079: 000bdf10 348 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_decorators │ │ │ │ - 3080: 000fdd38 300 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_delimiter_split_obj_____call__ │ │ │ │ - 3081: 001d4718 952 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___BracketTracker___maybe_increment_for_loop_variable │ │ │ │ - 3082: 0037ebc8 9040 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_factor_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 3080: 000fdd64 300 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_delimiter_split_obj_____call__ │ │ │ │ + 3081: 001d4884 952 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___BracketTracker___maybe_increment_for_loop_variable │ │ │ │ + 3082: 0037f0fc 9040 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_factor_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 3083: 0005719c 108 FUNC GLOBAL DEFAULT 11 CPyDef_parse___backtrack_Recorder_env │ │ │ │ - 3084: 002905c8 292 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_with_length_Line_gen___throw │ │ │ │ + 3084: 002907b8 292 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_with_length_Line_gen___throw │ │ │ │ 3085: 000a3894 192 FUNC GLOBAL DEFAULT 11 CPyPy_mode___pretty_TargetVersion_obj_____get__ │ │ │ │ 3086: 000695d4 100 FUNC GLOBAL DEFAULT 11 CPyDef_trans___iter_fexpr_spans_gen_____iter__ │ │ │ │ 3087: 000c567c 332 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_type_ignore_comment_string │ │ │ │ - 3088: 0035ce90 34440 FUNC GLOBAL DEFAULT 11 CPyDef_nodes_____top_level__ │ │ │ │ + 3088: 0035d3c4 34440 FUNC GLOBAL DEFAULT 11 CPyDef_nodes_____top_level__ │ │ │ │ 3089: 000724d4 132 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___standalone_comment_split_env │ │ │ │ 3090: 000c7b48 344 FUNC GLOBAL DEFAULT 11 CPyPy_ranges____TopLevelStatementsVisitor___visit_simple_stmt │ │ │ │ 3091: 00069310 100 FUNC GLOBAL DEFAULT 11 CPyDef_trans_____call___3_StringTransformer_gen_____iter__ │ │ │ │ 3092: 00068a84 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_fstring_LineGenerator_gen_____iter__ │ │ │ │ - 3093: 001873d4 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_async_stmt_LineGenerator_gen___send │ │ │ │ - 3094: 00226848 1452 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___printtoken │ │ │ │ + 3093: 00187544 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_async_stmt_LineGenerator_gen___send │ │ │ │ + 3094: 002269b8 1452 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___printtoken │ │ │ │ 3095: 00053eac 108 FUNC GLOBAL DEFAULT 11 CPyDef_trans___make_naked__merge_one_string_group_StringMerger_obj │ │ │ │ - 3096: 001bab6c 300 FUNC GLOBAL DEFAULT 11 CPySequenceTuple_GetSlice │ │ │ │ - 3097: 0013bbcc 3740 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_yield │ │ │ │ - 3098: 00189e98 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_decorators_LineGenerator_gen___send │ │ │ │ - 3099: 003149e4 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringParenStripper_gen___close │ │ │ │ - 3100: 003a558c 548 FUNC GLOBAL DEFAULT 11 CPyPy_black___format_file_in_place │ │ │ │ + 3096: 001bacd8 300 FUNC GLOBAL DEFAULT 11 CPySequenceTuple_GetSlice │ │ │ │ + 3097: 0013bd88 3740 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_yield │ │ │ │ + 3098: 0018a008 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_decorators_LineGenerator_gen___send │ │ │ │ + 3099: 00314e24 192 FUNC GLOBAL DEFAULT 11 CPyPy_trans___do_transform_StringParenStripper_gen___close │ │ │ │ + 3100: 003a5ac0 548 FUNC GLOBAL DEFAULT 11 CPyPy_black___format_file_in_place │ │ │ │ 3101: 00466ee0 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_cache___globals │ │ │ │ 3102: 000697c4 100 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Base_gen_____iter__ │ │ │ │ - 3103: 00173adc 292 FUNC GLOBAL DEFAULT 11 CPyDef_black___get_imports_from_children_get_future_imports_gen___throw │ │ │ │ + 3103: 00173c98 292 FUNC GLOBAL DEFAULT 11 CPyDef_black___get_imports_from_children_get_future_imports_gen___throw │ │ │ │ 3104: 000ba118 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_test_LineGenerator_gen_____iter__ │ │ │ │ - 3105: 002eedb4 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_dictsetmaker_LineGenerator_gen___throw │ │ │ │ - 3106: 00230598 584 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___LeafPattern_____init__ │ │ │ │ - 3107: 00111b44 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___leaves_Leaf_gen_____next__ │ │ │ │ - 3108: 002c81f0 72 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_WildcardPattern_gen___send │ │ │ │ - 3109: 000fc904 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___split_wrapper_dont_increase_indentation_gen_____next__ │ │ │ │ + 3105: 002ef1ec 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_dictsetmaker_LineGenerator_gen___throw │ │ │ │ + 3106: 00230708 584 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___LeafPattern_____init__ │ │ │ │ + 3107: 00111b70 192 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___leaves_Leaf_gen_____next__ │ │ │ │ + 3108: 002c8594 72 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_WildcardPattern_gen___send │ │ │ │ + 3109: 000fc930 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___split_wrapper_dont_increase_indentation_gen_____next__ │ │ │ │ 3110: 000d1aa4 596 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___WildcardPattern___generate_matches │ │ │ │ 3111: 000d03bc 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___pre_order_Leaf_gen_____iter__ │ │ │ │ - 3112: 0018ded8 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_ENDMARKER_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 3113: 0026e6a4 4 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node___clone__Base_glue │ │ │ │ - 3114: 00262720 1756 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_comments_gen___close │ │ │ │ + 3112: 0018e048 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_ENDMARKER_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 3113: 0026e814 4 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Node___clone__Base_glue │ │ │ │ + 3114: 00262890 1756 FUNC GLOBAL DEFAULT 11 CPyDef_comments___generate_comments_gen___close │ │ │ │ 3115: 000e47a8 328 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___parent_type │ │ │ │ 3116: 00466f54 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___const │ │ │ │ 3117: 000aaa68 76 FUNC GLOBAL DEFAULT 11 CPyTagged_StealAsObject │ │ │ │ 3118: 00053bc0 108 FUNC GLOBAL DEFAULT 11 CPyDef_trans___is_simple_lookup_hug_power_op_obj │ │ │ │ - 3119: 0027a4b0 9716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____rhs_transform_line_gen_____mypyc_generator_helper__ │ │ │ │ + 3119: 0027a620 9716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____rhs_transform_line_gen_____mypyc_generator_helper__ │ │ │ │ 3120: 000ce408 452 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base___leaves │ │ │ │ - 3121: 0012a8c0 608 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base___get_suffix │ │ │ │ + 3121: 0012a8ec 608 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base___get_suffix │ │ │ │ 3122: 000f0064 356 FUNC GLOBAL DEFAULT 11 CPyPy_grammar___Grammar___load │ │ │ │ 3123: 00466ba8 4 OBJECT GLOBAL DEFAULT 22 CPyType_lines___RHSResult │ │ │ │ 3124: 00466bb4 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___generate_trailers_to_omit_env │ │ │ │ 3125: 000cb17c 276 FUNC GLOBAL DEFAULT 11 CPyPy_trans___BaseStringSplitter_____mypyc_defaults_setup │ │ │ │ - 3126: 001a6950 332 FUNC GLOBAL DEFAULT 11 CPyPy_strings___has_triple_quotes │ │ │ │ - 3127: 00124f00 356 FUNC GLOBAL DEFAULT 11 CPy_CalculateMetaclass │ │ │ │ - 3128: 00205698 3888 FUNC GLOBAL DEFAULT 11 CPyDef_literals___evalString │ │ │ │ + 3126: 001a6abc 332 FUNC GLOBAL DEFAULT 11 CPyPy_strings___has_triple_quotes │ │ │ │ + 3127: 00124f2c 356 FUNC GLOBAL DEFAULT 11 CPy_CalculateMetaclass │ │ │ │ + 3128: 00205804 3888 FUNC GLOBAL DEFAULT 11 CPyDef_literals___evalString │ │ │ │ 3129: 000baaa4 584 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_DEDENT │ │ │ │ - 3130: 00376fa0 10512 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Parser___pop │ │ │ │ - 3131: 002d5a70 4952 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___Untokenizer___untokenize │ │ │ │ + 3130: 003774d4 10512 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Parser___pop │ │ │ │ + 3131: 002d5e14 4952 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___Untokenizer___untokenize │ │ │ │ 3132: 00466e88 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___trans │ │ │ │ - 3133: 0037c120 1268 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Parser___shift │ │ │ │ - 3134: 00198a48 296 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___visit_default_Visitor_gen___send │ │ │ │ - 3135: 00106954 428 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_vararg │ │ │ │ - 3136: 00181d68 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_typevartuple_LineGenerator_gen___throw │ │ │ │ + 3133: 0037c654 1268 FUNC GLOBAL DEFAULT 11 CPyPy_parse___Parser___shift │ │ │ │ + 3134: 00198bb8 296 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___visit_default_Visitor_gen___send │ │ │ │ + 3135: 00106980 428 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_vararg │ │ │ │ + 3136: 00181ed8 328 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_typevartuple_LineGenerator_gen___throw │ │ │ │ 3137: 000f2f1c 876 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___maybe │ │ │ │ 3138: 00450b1c 4 OBJECT GLOBAL DEFAULT 21 _CPy_ExcDummy │ │ │ │ - 3139: 0033772c 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_match_case_LineGenerator_gen___send │ │ │ │ + 3139: 00337c5c 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_match_case_LineGenerator_gen___send │ │ │ │ 3140: 000cdeb0 240 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Base___clone │ │ │ │ - 3141: 0019a88c 296 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_with_new_parent_gen___send │ │ │ │ + 3141: 0019a9f8 296 FUNC GLOBAL DEFAULT 11 CPyPy_parsing____stringify_ast_with_new_parent_gen___send │ │ │ │ 3142: 000e1340 1272 FUNC GLOBAL DEFAULT 11 CPyDef_handle_ipynb_magics____get_code_start │ │ │ │ 3143: 000521f0 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___transform_line_gen │ │ │ │ 3144: 00466d54 4 OBJECT GLOBAL DEFAULT 22 CPyType_brackets___BracketTracker │ │ │ │ - 3145: 002cffe0 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_STRING_LineGenerator_gen___send │ │ │ │ + 3145: 002d0384 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_STRING_LineGenerator_gen___send │ │ │ │ 3146: 00051408 112 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typevartuple_LineGenerator_env │ │ │ │ - 3147: 0032e3e4 3880 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____maybe_wrap_cms_in_parens │ │ │ │ + 3147: 0032e824 3880 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____maybe_wrap_cms_in_parens │ │ │ │ 3148: 00070f0c 136 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___find_cookie_detect_encoding_obj_____get__ │ │ │ │ - 3149: 001a9460 576 FUNC GLOBAL DEFAULT 11 CPyPy_black___decode_bytes │ │ │ │ - 3150: 0037631c 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___delimiter_split_gen_____next__ │ │ │ │ + 3149: 001a95cc 576 FUNC GLOBAL DEFAULT 11 CPyPy_black___decode_bytes │ │ │ │ + 3150: 00376850 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___delimiter_split_gen_____next__ │ │ │ │ 3151: 000c7fb4 344 FUNC GLOBAL DEFAULT 11 CPyPy_ranges____TopLevelStatementsVisitor___visit_suite │ │ │ │ - 3152: 00255530 236 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___FStringState___consume_rbrace │ │ │ │ - 3153: 0018ba14 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_SEMI_LineGenerator_gen___send │ │ │ │ - 3154: 001a0ac0 296 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___pre_order_Node_gen___send │ │ │ │ + 3152: 002556a0 236 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___FStringState___consume_rbrace │ │ │ │ + 3153: 0018bb84 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_SEMI_LineGenerator_gen___send │ │ │ │ + 3154: 001a0c2c 296 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___pre_order_Node_gen___send │ │ │ │ 3155: 000a6b7c 244 FUNC GLOBAL DEFAULT 11 CPyStr_Ord │ │ │ │ - 3156: 001a3288 860 FUNC GLOBAL DEFAULT 11 CPyDef_numerics___format_hex │ │ │ │ + 3156: 001a33f4 860 FUNC GLOBAL DEFAULT 11 CPyDef_numerics___format_hex │ │ │ │ 3157: 0005681c 128 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_WildcardPattern_env │ │ │ │ 3158: 000d2830 380 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___NegatedPattern___match │ │ │ │ 3159: 000bfba0 584 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_STRING │ │ │ │ - 3160: 00182628 4196 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_paramspec_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 3161: 003e6048 252 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line____is_triple_quoted_string │ │ │ │ + 3160: 00182798 4196 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_paramspec_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 3161: 003e657c 252 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line____is_triple_quoted_string │ │ │ │ 3162: 00466978 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___is_valid_index_is_valid_index_factory_obj │ │ │ │ - 3163: 001ff188 1716 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_reversed_gen___close │ │ │ │ - 3164: 001785e8 296 FUNC GLOBAL DEFAULT 11 CPyPy_comments____generate_ignored_nodes_from_fmt_skip_gen___send │ │ │ │ - 3165: 003e4a3c 68 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___generate_tokens_gen_____next__ │ │ │ │ + 3163: 001ff2f4 1716 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_reversed_gen___close │ │ │ │ + 3164: 00178758 296 FUNC GLOBAL DEFAULT 11 CPyPy_comments____generate_ignored_nodes_from_fmt_skip_gen___send │ │ │ │ + 3165: 003e4f70 68 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___generate_tokens_gen_____next__ │ │ │ │ 3166: 000a3654 192 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_comments_delimiter_split_obj_____get__ │ │ │ │ - 3167: 00290fac 10652 FUNC GLOBAL DEFAULT 11 CPyDef_trans___BaseStringSplitter____get_max_string_length │ │ │ │ + 3167: 00299eec 10652 FUNC GLOBAL DEFAULT 11 CPyDef_trans___BaseStringSplitter____get_max_string_length │ │ │ │ 3168: 000fb1ec 180 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator │ │ │ │ - 3169: 0010a50c 192 FUNC GLOBAL DEFAULT 11 CPyPy_rusty___Ok___ok │ │ │ │ + 3169: 0010a538 192 FUNC GLOBAL DEFAULT 11 CPyPy_rusty___Ok___ok │ │ │ │ 3170: 000a7b38 412 FUNC GLOBAL DEFAULT 11 CPyList_SetItem │ │ │ │ 3171: 00466f50 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___files │ │ │ │ 3172: 00466be8 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___delimiter_split_env │ │ │ │ - 3173: 002f24f4 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_funcdef_LineGenerator_gen___send │ │ │ │ - 3174: 001155c8 324 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_BasePattern_gen___throw │ │ │ │ + 3173: 002f292c 296 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_funcdef_LineGenerator_gen___send │ │ │ │ + 3174: 001155f4 324 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_BasePattern_gen___throw │ │ │ │ 3175: 00466ed8 4 OBJECT GLOBAL DEFAULT 22 CPyModule_os │ │ │ │ - 3176: 00290458 72 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_with_length_Line_gen___send │ │ │ │ - 3177: 002f47ec 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_tname_LineGenerator_gen___throw │ │ │ │ - 3178: 0017070c 220 FUNC GLOBAL DEFAULT 11 CPy_GetAIter │ │ │ │ - 3179: 002ec23c 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_atom_LineGenerator_gen___close │ │ │ │ + 3176: 00290648 72 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_with_length_Line_gen___send │ │ │ │ + 3177: 002f4c24 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_tname_LineGenerator_gen___throw │ │ │ │ + 3178: 001708c8 220 FUNC GLOBAL DEFAULT 11 CPy_GetAIter │ │ │ │ + 3179: 002ec674 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_atom_LineGenerator_gen___close │ │ │ │ 3180: 0046690c 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree_____init___3_WildcardPattern_env │ │ │ │ - 3181: 0039e5dc 2408 FUNC GLOBAL DEFAULT 11 CPyDef_black___assert_stable │ │ │ │ + 3181: 0039eb10 2408 FUNC GLOBAL DEFAULT 11 CPyDef_black___assert_stable │ │ │ │ 3182: 000b8be4 196 FUNC GLOBAL DEFAULT 11 CPyPy_comments____generate_ignored_nodes_from_fmt_skip_gen_____iter__ │ │ │ │ - 3183: 00348a2c 4656 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___right_hand_split_gen_____mypyc_generator_helper__ │ │ │ │ + 3183: 00348f60 4656 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___right_hand_split_gen_____mypyc_generator_helper__ │ │ │ │ 3184: 00466ad8 4 OBJECT GLOBAL DEFAULT 22 CPyType_mode___pretty_TargetVersion_obj │ │ │ │ - 3185: 0019c86c 72 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Base_gen___send │ │ │ │ + 3185: 0019c9d8 72 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Base_gen___send │ │ │ │ 3186: 00466fa4 4 OBJECT GLOBAL DEFAULT 22 CPyModule_tokenize │ │ │ │ 3187: 000d7b34 160 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___FStringState │ │ │ │ - 3188: 001aa98c 300 FUNC GLOBAL DEFAULT 11 CPyList_GetSlice │ │ │ │ + 3188: 001aaaf8 300 FUNC GLOBAL DEFAULT 11 CPyList_GetSlice │ │ │ │ 3189: 00466ea8 4 OBJECT GLOBAL DEFAULT 22 CPyModule_tokenize_rt │ │ │ │ 3190: 00053650 112 FUNC GLOBAL DEFAULT 11 CPyDef_ranges___visit_simple_stmt__TopLevelStatementsVisitor_env │ │ │ │ 3191: 000717ec 172 FUNC GLOBAL DEFAULT 11 CPyDef_rusty___Err │ │ │ │ 3192: 000c28f0 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___append_to_line_delimiter_split_gen_____iter__ │ │ │ │ 3193: 000b9d60 584 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___LineGenerator___visit_default │ │ │ │ - 3194: 0022b86c 2908 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Parser___setup │ │ │ │ - 3195: 0034ed20 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____maybe_split_omitting_optional_parens_gen_____next__ │ │ │ │ - 3196: 0027cdf0 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____rhs_transform_line_gen___throw │ │ │ │ - 3197: 0019673c 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___standalone_comment_split_gen_____mypyc_generator_helper__ │ │ │ │ - 3198: 00208220 372 FUNC GLOBAL DEFAULT 11 CPyTagged_Rshift_ │ │ │ │ + 3194: 0022b9dc 2908 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Parser___setup │ │ │ │ + 3195: 0034f254 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____maybe_split_omitting_optional_parens_gen_____next__ │ │ │ │ + 3196: 0027cf60 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____rhs_transform_line_gen___throw │ │ │ │ + 3197: 001968ac 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___standalone_comment_split_gen_____mypyc_generator_helper__ │ │ │ │ + 3198: 0020838c 372 FUNC GLOBAL DEFAULT 11 CPyTagged_Rshift_ │ │ │ │ 3199: 00466c94 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_suite_LineGenerator_env │ │ │ │ - 3200: 00313f5c 72 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenStripper_gen___send │ │ │ │ - 3201: 00227584 6676 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Recorder___add_token │ │ │ │ + 3200: 0031439c 72 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringParenStripper_gen___send │ │ │ │ + 3201: 002276f4 6676 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Recorder___add_token │ │ │ │ 3202: 00466ab8 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_nodes___VARARGS_SPECIALS │ │ │ │ - 3203: 002c80e8 68 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_WildcardPattern_gen_____next__ │ │ │ │ + 3203: 002c848c 68 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_WildcardPattern_gen_____next__ │ │ │ │ 3204: 00466dbc 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_literals___globals │ │ │ │ 3205: 00466ac4 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_nodes___COMPARATORS │ │ │ │ 3206: 00466e90 4 OBJECT GLOBAL DEFAULT 22 CPyModule_black___strings │ │ │ │ 3207: 00466d84 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_black___black___format_stdin_to_stdout___write_back │ │ │ │ 3208: 000c06b0 344 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_atom │ │ │ │ 3209: 000c0b18 348 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___LineGenerator___visit_fstring │ │ │ │ - 3210: 003514b8 72 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_nameescape_slices_StringSplitter_gen___send │ │ │ │ + 3210: 003519ec 72 FUNC GLOBAL DEFAULT 11 CPyDef_trans____iter_nameescape_slices_StringSplitter_gen___send │ │ │ │ 3211: 00466998 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans____get_break_idx_StringSplitter_env │ │ │ │ 3212: 000dbe14 604 FUNC GLOBAL DEFAULT 11 CPyDef_black___enable_unstable_feature_callback │ │ │ │ 3213: 00466a34 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_strings___STRING_PREFIX_RE │ │ │ │ - 3214: 00117428 1716 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_NegatedPattern_gen___close │ │ │ │ - 3215: 00181c44 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typevartuple_LineGenerator_gen___throw │ │ │ │ - 3216: 0028574c 1928 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___parse_atom │ │ │ │ + 3214: 00117454 1716 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_NegatedPattern_gen___close │ │ │ │ + 3215: 00181db4 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_typevartuple_LineGenerator_gen___throw │ │ │ │ + 3216: 0028593c 1928 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___parse_atom │ │ │ │ 3217: 000a86b4 16 FUNC GLOBAL DEFAULT 11 CPySequence_Check │ │ │ │ 3218: 00070c4c 136 FUNC GLOBAL DEFAULT 11 CPyDef_pytree_____mypyc_lambda__0___3_init___3_WildcardPattern_obj_____get__ │ │ │ │ - 3219: 001fa640 180 FUNC GLOBAL DEFAULT 11 CPyPy_conv___Converter___parse_graminit_c │ │ │ │ + 3219: 001fa7ac 180 FUNC GLOBAL DEFAULT 11 CPyPy_conv___Converter___parse_graminit_c │ │ │ │ 3220: 00466e04 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_resources___globals │ │ │ │ 3221: 000c3cf4 456 FUNC GLOBAL DEFAULT 11 CPyDef_lines___enumerate_reversed │ │ │ │ 3222: 00068268 96 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_DEDENT_LineGenerator_gen_____iter__ │ │ │ │ 3223: 00466d70 4 OBJECT GLOBAL DEFAULT 22 CPyType_black___get_imports_from_children_get_future_imports_obj │ │ │ │ 3224: 00057144 88 FUNC GLOBAL DEFAULT 11 CPyDef_parse___switch_to_Recorder_gen │ │ │ │ 3225: 000a69dc 44 FUNC GLOBAL DEFAULT 11 CPyStr_Append │ │ │ │ - 3226: 0021ba5c 208 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___FStringState___current │ │ │ │ - 3227: 0025c7c8 536 FUNC GLOBAL DEFAULT 11 CPyPy_cache___Cache___filtered_cached │ │ │ │ - 3228: 002a12b8 460 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringSplitter____maybe_normalize_string_quotes │ │ │ │ - 3229: 001871b0 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_async_stmt_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 3226: 0021bbc8 208 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___FStringState___current │ │ │ │ + 3227: 0025c938 536 FUNC GLOBAL DEFAULT 11 CPyPy_cache___Cache___filtered_cached │ │ │ │ + 3228: 002a165c 460 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringSplitter____maybe_normalize_string_quotes │ │ │ │ + 3229: 00187320 212 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_async_stmt_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ 3230: 00466b48 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Feature___ASYNC_IDENTIFIERS │ │ │ │ 3231: 000cea44 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node_____str__ │ │ │ │ 3232: 004669f8 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___StringParser │ │ │ │ 3233: 000d18e0 256 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___NodePattern_____mypyc_defaults_setup │ │ │ │ 3234: 00466c48 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_tname_LineGenerator_gen │ │ │ │ - 3235: 00187284 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_async_stmt_LineGenerator_gen_____next__ │ │ │ │ - 3236: 001076ac 2660 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_parent_function_or_class │ │ │ │ - 3237: 0020b8ac 184 FUNC GLOBAL DEFAULT 11 CPyPy_strings___replace_normalize_unicode_escape_sequences_obj_____call__ │ │ │ │ - 3238: 001ff040 328 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_reversed_gen___throw │ │ │ │ + 3235: 001873f4 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_async_stmt_LineGenerator_gen_____next__ │ │ │ │ + 3236: 001076d8 2660 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_parent_function_or_class │ │ │ │ + 3237: 0020ba18 184 FUNC GLOBAL DEFAULT 11 CPyPy_strings___replace_normalize_unicode_escape_sequences_obj_____call__ │ │ │ │ + 3238: 001ff1ac 328 FUNC GLOBAL DEFAULT 11 CPyPy_lines___enumerate_reversed_gen___throw │ │ │ │ 3239: 000c3aac 388 FUNC GLOBAL DEFAULT 11 CPyPy_lines___Line___enumerate_with_length │ │ │ │ - 3240: 003f0590 348 FUNC GLOBAL DEFAULT 11 CPyInit_black___resources │ │ │ │ + 3240: 003f0ac4 348 FUNC GLOBAL DEFAULT 11 CPyInit_black___resources │ │ │ │ 3241: 00466a90 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_nodes___BRACKETS │ │ │ │ - 3242: 00119344 180 FUNC GLOBAL DEFAULT 11 CPyPy_conv___Converter___parse_graminit_h │ │ │ │ - 3243: 00351500 296 FUNC GLOBAL DEFAULT 11 CPyPy_trans____iter_nameescape_slices_StringSplitter_gen___send │ │ │ │ + 3242: 00119370 180 FUNC GLOBAL DEFAULT 11 CPyPy_conv___Converter___parse_graminit_h │ │ │ │ + 3243: 00351a34 296 FUNC GLOBAL DEFAULT 11 CPyPy_trans____iter_nameescape_slices_StringSplitter_gen___send │ │ │ │ 3244: 000c0d38 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___transform_line_gen_____iter__ │ │ │ │ 3245: 00466904 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___generate_matches_WildcardPattern_env │ │ │ │ 3246: 000519d0 124 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_power_LineGenerator_env │ │ │ │ - 3247: 002f6840 324 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___remove_await_parens │ │ │ │ - 3248: 00268e48 3392 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_stub_body │ │ │ │ + 3247: 002f6c78 324 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___remove_await_parens │ │ │ │ + 3248: 00268fb8 3392 FUNC GLOBAL DEFAULT 11 CPyDef_nodes___is_stub_body │ │ │ │ 3249: 0005630c 116 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___pre_order_Node_env │ │ │ │ 3250: 000e3e0c 900 FUNC GLOBAL DEFAULT 11 CPyDef_mode___supports_feature │ │ │ │ 3251: 00466d28 4 OBJECT GLOBAL DEFAULT 22 CPyType_comments____generate_ignored_nodes_from_fmt_skip_env │ │ │ │ - 3252: 0026c2e4 292 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_suite_LineGenerator_gen___send │ │ │ │ + 3252: 0026c454 292 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_suite_LineGenerator_gen___send │ │ │ │ 3253: 000e0be4 168 FUNC GLOBAL DEFAULT 11 CPyPy_cache___Cache___hash_digest │ │ │ │ 3254: 0046693c 4 OBJECT GLOBAL DEFAULT 22 CPyType_pytree___post_order_Node_env │ │ │ │ 3255: 000d0648 200 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Leaf___pre_order │ │ │ │ - 3256: 002a5cc4 316 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___BracketTracker___max_delimiter_priority │ │ │ │ + 3256: 002a6068 316 FUNC GLOBAL DEFAULT 11 CPyPy_brackets___BracketTracker___max_delimiter_priority │ │ │ │ 3257: 00466e80 4 OBJECT GLOBAL DEFAULT 22 CPyModule_itertools │ │ │ │ 3258: 000f7234 376 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___BracketTracker___any_open_for_or_lambda │ │ │ │ 3259: 000ebe1c 1892 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Base___remove │ │ │ │ 3260: 00068454 100 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_dictsetmaker_LineGenerator_gen_____iter__ │ │ │ │ 3261: 00466ee4 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_brackets___globals │ │ │ │ 3262: 00466aec 4 OBJECT GLOBAL DEFAULT 22 CPyType_mode___TargetVersion │ │ │ │ 3263: 00466c04 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___right_hand_split_gen │ │ │ │ - 3264: 0018a9ec 3588 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_SEMI_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 3265: 0030c3b0 1716 FUNC GLOBAL DEFAULT 11 CPyDef_trans___hug_power_op_gen___close │ │ │ │ + 3264: 0018ab5c 3588 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_SEMI_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 3265: 0030c7f0 1716 FUNC GLOBAL DEFAULT 11 CPyDef_trans___hug_power_op_gen___close │ │ │ │ 3266: 000e4190 420 FUNC GLOBAL DEFAULT 11 CPyPy_mode___supports_feature │ │ │ │ 3267: 000cf19c 232 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___Node___invalidate_sibling_maps │ │ │ │ 3268: 00466d20 4 OBJECT GLOBAL DEFAULT 22 CPyType_handle_ipynb_magics___Replacement │ │ │ │ - 3269: 002b7a58 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_gen_____mypyc_generator_helper__ │ │ │ │ + 3269: 002b7dfc 212 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_gen_____mypyc_generator_helper__ │ │ │ │ 3270: 000e9f64 436 FUNC GLOBAL DEFAULT 11 CPyDef_trans___TErr │ │ │ │ 3271: 00056ad8 100 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___generate_matches_NegatedPattern_env │ │ │ │ - 3272: 00338238 480 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___normalize_invisible_parens │ │ │ │ - 3273: 002c33b8 272 FUNC GLOBAL DEFAULT 11 CPyPy_parse___stack_copy │ │ │ │ - 3274: 0021e58c 428 FUNC GLOBAL DEFAULT 11 CPyPy_strings___count_chars_in_width │ │ │ │ + 3272: 00338768 480 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___normalize_invisible_parens │ │ │ │ + 3273: 002c375c 272 FUNC GLOBAL DEFAULT 11 CPyPy_parse___stack_copy │ │ │ │ + 3274: 0021e6fc 428 FUNC GLOBAL DEFAULT 11 CPyPy_strings___count_chars_in_width │ │ │ │ 3275: 000f5e1c 660 FUNC GLOBAL DEFAULT 11 CPyDef_black___get_imports_from_children_get_future_imports_obj_____call__ │ │ │ │ - 3276: 002b7b70 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_gen_____next__ │ │ │ │ + 3276: 002b7f14 196 FUNC GLOBAL DEFAULT 11 CPyPy_pytree___generate_matches_gen_____next__ │ │ │ │ 3277: 00466a78 4 OBJECT GLOBAL DEFAULT 22 CPyType_nodes___visit_default_Visitor_gen │ │ │ │ 3278: 00054100 92 FUNC GLOBAL DEFAULT 11 CPyDef_trans___do_transform_StringSplitter_gen │ │ │ │ 3279: 00051978 88 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_decorators_LineGenerator_gen │ │ │ │ 3280: 00466a18 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___StringTransformer │ │ │ │ 3281: 000bc180 196 FUNC GLOBAL DEFAULT 11 CPyPy_linegen___visit_dictsetmaker_LineGenerator_gen_____iter__ │ │ │ │ - 3282: 0010c390 212 FUNC GLOBAL DEFAULT 11 CPyPy_trans_____call___3_StringTransformer_gen_____mypyc_generator_helper__ │ │ │ │ + 3282: 0010c3bc 212 FUNC GLOBAL DEFAULT 11 CPyPy_trans_____call___3_StringTransformer_gen_____mypyc_generator_helper__ │ │ │ │ 3283: 00466b30 4 OBJECT GLOBAL DEFAULT 22 CPyStatic_mode___Feature___UNPACKING_ON_FLOW │ │ │ │ 3284: 000d4cf8 204 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___PgenGrammar │ │ │ │ 3285: 0046684c 4 OBJECT GLOBAL DEFAULT 22 CPyType_tokenize___generate_tokens_gen │ │ │ │ - 3286: 00387b24 8120 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Parser___addtoken │ │ │ │ - 3287: 0036dde4 3740 FUNC GLOBAL DEFAULT 11 CPyDef_black___assert_equivalent │ │ │ │ - 3288: 0028261c 5876 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___gettoken │ │ │ │ - 3289: 0027cc80 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____rhs_transform_line_gen___send │ │ │ │ + 3286: 00388058 8120 FUNC GLOBAL DEFAULT 11 CPyDef_parse___Parser___addtoken │ │ │ │ + 3287: 0036e318 3740 FUNC GLOBAL DEFAULT 11 CPyDef_black___assert_equivalent │ │ │ │ + 3288: 0028280c 5876 FUNC GLOBAL DEFAULT 11 CPyDef_pgen___ParserGenerator___gettoken │ │ │ │ + 3289: 0027cdf0 72 FUNC GLOBAL DEFAULT 11 CPyDef_linegen____rhs_transform_line_gen___send │ │ │ │ 3290: 00466cc0 4 OBJECT GLOBAL DEFAULT 22 CPyType_linegen___visit_typeparams_LineGenerator_gen │ │ │ │ - 3291: 003e4cb4 292 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___generate_tokens_gen___throw │ │ │ │ - 3292: 003e55d4 196 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___generate_tokens_gen___close │ │ │ │ - 3293: 0018b8c4 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_SEMI_LineGenerator_gen_____next__ │ │ │ │ - 3294: 003e86f4 1788 FUNC GLOBAL DEFAULT 11 CPyInit_black │ │ │ │ - 3295: 00108928 340 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_function_or_class │ │ │ │ + 3291: 003e51e8 292 FUNC GLOBAL DEFAULT 11 CPyDef_tokenize___generate_tokens_gen___throw │ │ │ │ + 3292: 003e5b08 196 FUNC GLOBAL DEFAULT 11 CPyPy_tokenize___generate_tokens_gen___close │ │ │ │ + 3293: 0018ba34 68 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_SEMI_LineGenerator_gen_____next__ │ │ │ │ + 3294: 003e8c28 1788 FUNC GLOBAL DEFAULT 11 CPyInit_black │ │ │ │ + 3295: 00108954 340 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_function_or_class │ │ │ │ 3296: 000ec770 288 FUNC GLOBAL DEFAULT 11 CPyPy_trans___insert_str_child_factory │ │ │ │ - 3297: 0022a76c 556 FUNC GLOBAL DEFAULT 11 CPyPy_lines____can_omit_opening_paren │ │ │ │ - 3298: 002389fc 164 FUNC GLOBAL DEFAULT 11 CPyPy_trans___more_splits_should_be_made_do_transform_StringSplitter_obj_____call__ │ │ │ │ - 3299: 0018a008 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_decorators_LineGenerator_gen___throw │ │ │ │ - 3300: 00125064 2828 FUNC GLOBAL DEFAULT 11 CPyType_FromTemplate │ │ │ │ + 3297: 0022a8dc 556 FUNC GLOBAL DEFAULT 11 CPyPy_lines____can_omit_opening_paren │ │ │ │ + 3298: 00238b6c 164 FUNC GLOBAL DEFAULT 11 CPyPy_trans___more_splits_should_be_made_do_transform_StringSplitter_obj_____call__ │ │ │ │ + 3299: 0018a178 292 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_decorators_LineGenerator_gen___throw │ │ │ │ + 3300: 00125090 2828 FUNC GLOBAL DEFAULT 11 CPyType_FromTemplate │ │ │ │ 3301: 000d46c4 384 FUNC GLOBAL DEFAULT 11 CPyPy_driver____newer │ │ │ │ 3302: 004669ac 4 OBJECT GLOBAL DEFAULT 22 CPyType_trans___more_splits_should_be_made_do_transform_StringSplitter_obj │ │ │ │ - 3303: 002a6cfc 1728 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___BracketTracker___delimiter_count_with_priority │ │ │ │ - 3304: 0013babc 56 FUNC GLOBAL DEFAULT 11 CPyDebug_Print │ │ │ │ - 3305: 003b0314 520 FUNC GLOBAL DEFAULT 11 CPyPy_black___reformat_one │ │ │ │ - 3306: 00128d3c 380 FUNC GLOBAL DEFAULT 11 CPyPy_trans___CustomSplitMapMixin___pop_custom_splits │ │ │ │ - 3307: 003975dc 500 FUNC GLOBAL DEFAULT 11 CPyDef_driver___Driver___parse_stream_raw │ │ │ │ - 3308: 00235f34 388 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringSplitter____normalize_f_string │ │ │ │ - 3309: 00399030 10928 FUNC GLOBAL DEFAULT 11 CPyDef_parsing___lib2to3_parse │ │ │ │ - 3310: 0019eac8 292 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Node_gen___throw │ │ │ │ - 3311: 001ae6e8 40372 FUNC GLOBAL DEFAULT 11 CPyDef_black___get_features_used │ │ │ │ + 3303: 002a70a0 1728 FUNC GLOBAL DEFAULT 11 CPyDef_brackets___BracketTracker___delimiter_count_with_priority │ │ │ │ + 3304: 0013bc78 56 FUNC GLOBAL DEFAULT 11 CPyDebug_Print │ │ │ │ + 3305: 003b0848 520 FUNC GLOBAL DEFAULT 11 CPyPy_black___reformat_one │ │ │ │ + 3306: 00128d68 380 FUNC GLOBAL DEFAULT 11 CPyPy_trans___CustomSplitMapMixin___pop_custom_splits │ │ │ │ + 3307: 00397b10 500 FUNC GLOBAL DEFAULT 11 CPyDef_driver___Driver___parse_stream_raw │ │ │ │ + 3308: 002360a4 388 FUNC GLOBAL DEFAULT 11 CPyPy_trans___StringSplitter____normalize_f_string │ │ │ │ + 3309: 00399564 10928 FUNC GLOBAL DEFAULT 11 CPyDef_parsing___lib2to3_parse │ │ │ │ + 3310: 0019ec34 292 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___post_order_Node_gen___throw │ │ │ │ + 3311: 001ae854 40372 FUNC GLOBAL DEFAULT 11 CPyDef_black___get_features_used │ │ │ │ 3312: 000a7a40 248 FUNC GLOBAL DEFAULT 11 CPyList_GetItemInt64Borrow │ │ │ │ - 3313: 002ab808 3840 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParser____next_state │ │ │ │ + 3313: 002abbac 3840 FUNC GLOBAL DEFAULT 11 CPyDef_trans___StringParser____next_state │ │ │ │ 3314: 000a9738 224 FUNC GLOBAL DEFAULT 11 CPyDict_Clear │ │ │ │ - 3315: 001a164c 252 FUNC GLOBAL DEFAULT 11 CPyObject_GetSlice │ │ │ │ - 3316: 002f3000 5280 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_tname_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ - 3317: 001060f8 476 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_simple_decorator_trailer │ │ │ │ + 3315: 001a17b8 252 FUNC GLOBAL DEFAULT 11 CPyObject_GetSlice │ │ │ │ + 3316: 002f3438 5280 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_tname_LineGenerator_gen_____mypyc_generator_helper__ │ │ │ │ + 3317: 00106124 476 FUNC GLOBAL DEFAULT 11 CPyPy_nodes___is_simple_decorator_trailer │ │ │ │ 3318: 00466974 4 OBJECT GLOBAL DEFAULT 22 CPyType_pygram___Symbols │ │ │ │ 3319: 004668c0 4 OBJECT GLOBAL DEFAULT 22 CPyType_parse___Recorder │ │ │ │ 3320: 000b73d8 272 FUNC GLOBAL DEFAULT 11 CPyPy_black___re_compile_maybe_verbose │ │ │ │ 3321: 000a31b0 236 FUNC GLOBAL DEFAULT 11 CPyArg_ParseStackAndKeywordsSimple │ │ │ │ - 3322: 00226df4 1768 FUNC GLOBAL DEFAULT 11 CPyDef_cache___Cache___get_file_data │ │ │ │ + 3322: 00226f64 1768 FUNC GLOBAL DEFAULT 11 CPyDef_cache___Cache___get_file_data │ │ │ │ 3323: 000580a8 204 FUNC GLOBAL DEFAULT 11 CPyDef_lines___LinesBlock │ │ │ │ - 3324: 0025fb98 3956 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Leaf_____init__ │ │ │ │ - 3325: 003e91c0 488 FUNC GLOBAL DEFAULT 11 CPyInit_black___cache │ │ │ │ - 3326: 00183c44 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_paramspec_LineGenerator_gen___close │ │ │ │ - 3327: 0030625c 1332 FUNC GLOBAL DEFAULT 11 CPyDef_lines___append_leaves │ │ │ │ + 3324: 0025fd08 3956 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___Leaf_____init__ │ │ │ │ + 3325: 003e96f4 488 FUNC GLOBAL DEFAULT 11 CPyInit_black___cache │ │ │ │ + 3326: 00183db4 1716 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_paramspec_LineGenerator_gen___close │ │ │ │ + 3327: 0030669c 1332 FUNC GLOBAL DEFAULT 11 CPyDef_lines___append_leaves │ │ │ │ 3328: 000a8170 668 FUNC GLOBAL DEFAULT 11 CPyList_Pop │ │ │ │ - 3329: 0019cc48 1716 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Base_gen___close │ │ │ │ + 3329: 0019cdb4 1716 FUNC GLOBAL DEFAULT 11 CPyDef_pytree___leaves_Base_gen___close │ │ │ │ 3330: 0007338c 192 FUNC GLOBAL DEFAULT 11 CPyDef_linegen___visit_simple_stmt_LineGenerator_env │ │ │ ├── readelf --wide --relocs {} │ │ │ │ @@ -11722,15 +11722,15 @@ │ │ │ │ 00440360 000ad315 R_ARM_GLOB_DAT 00466c6c CPyType_linegen___visit_SEMI_LineGenerator_env │ │ │ │ 004479f4 000ad302 R_ARM_ABS32 00466c6c CPyType_linegen___visit_SEMI_LineGenerator_env │ │ │ │ 00440364 00000815 R_ARM_GLOB_DAT 00000000 PyExc_SystemError │ │ │ │ 00440368 00012d15 R_ARM_GLOB_DAT 00466b6c CPyStatic_mode___TargetVersion___PY39 │ │ │ │ 00448154 00012d02 R_ARM_ABS32 00466b6c CPyStatic_mode___TargetVersion___PY39 │ │ │ │ 0044036c 0001f115 R_ARM_GLOB_DAT 00466e6c CPyModule_blib2to3 │ │ │ │ 00440370 0002a515 R_ARM_GLOB_DAT 00466e0c CPyModule_black___resources_internal │ │ │ │ -00440374 00034315 R_ARM_GLOB_DAT 004290e8 CPyLit_Complex │ │ │ │ +00440374 00034315 R_ARM_GLOB_DAT 00429620 CPyLit_Complex │ │ │ │ 00440380 00091315 R_ARM_GLOB_DAT 00466b8c CPyType_lines___enumerate_reversed_env │ │ │ │ 00448048 00091302 R_ARM_ABS32 00466b8c CPyType_lines___enumerate_reversed_env │ │ │ │ 00440384 00056015 R_ARM_GLOB_DAT 00466f70 CPyModule_pathspec │ │ │ │ 0044038c 00028d15 R_ARM_GLOB_DAT 00466f84 CPyModule_pathlib │ │ │ │ 00440390 00083115 R_ARM_GLOB_DAT 00466efc CPyModule_multiprocessing │ │ │ │ 0044039c 00080215 R_ARM_GLOB_DAT 00466a50 CPyType_ranges____LinesMapping │ │ │ │ 0044844c 00080202 R_ARM_ABS32 00466a50 CPyType_ranges____LinesMapping │ │ │ │ @@ -12340,15 +12340,15 @@ │ │ │ │ 0044897c 0004c502 R_ARM_ABS32 00466928 CPyType_pytree___leaves_Leaf_gen │ │ │ │ 00440a88 00081b15 R_ARM_GLOB_DAT 004669d0 CPyType_trans___make_naked__merge_one_string_group_StringMerger_obj │ │ │ │ 00448608 00081b02 R_ARM_ABS32 004669d0 CPyType_trans___make_naked__merge_one_string_group_StringMerger_obj │ │ │ │ 00440a8c 0000ac15 R_ARM_GLOB_DAT 00000000 PyDict_Type │ │ │ │ 00440a90 00099f15 R_ARM_GLOB_DAT 00466cf4 CPyType_linegen___line_LineGenerator_env │ │ │ │ 004478e4 00099f02 R_ARM_ABS32 00466cf4 CPyType_linegen___line_LineGenerator_env │ │ │ │ 00440a94 00016a15 R_ARM_GLOB_DAT 00466fac CPyModule_re │ │ │ │ -00440a98 00027a15 R_ARM_GLOB_DAT 0042839c CPyLit_Tuple │ │ │ │ +00440a98 00027a15 R_ARM_GLOB_DAT 004288d4 CPyLit_Tuple │ │ │ │ 00440a9c 00049315 R_ARM_GLOB_DAT 004669d8 CPyType_trans___do_transform_StringMerger_gen │ │ │ │ 004485f8 00049302 R_ARM_ABS32 004669d8 CPyType_trans___do_transform_StringMerger_gen │ │ │ │ 00440aa0 0000ae15 R_ARM_GLOB_DAT 00000000 PyBaseObject_Type │ │ │ │ 00440aa4 0002c315 R_ARM_GLOB_DAT 00466ebc CPyStatic_handle_ipynb_magics___globals │ │ │ │ 00440aa8 00064c15 R_ARM_GLOB_DAT 00466d00 CPyType_linegen___CannotSplit │ │ │ │ 004478d4 00064c02 R_ARM_ABS32 00466d00 CPyType_linegen___CannotSplit │ │ │ │ 00440aac 00028515 R_ARM_GLOB_DAT 004668c8 CPyType_driver___release_TokenProxy_gen │ │ │ │ @@ -12359,15 +12359,15 @@ │ │ │ │ 00448cbc 00043802 R_ARM_ABS32 004668d8 CPyType_driver___ReleaseRange │ │ │ │ 00440ab8 0008aa15 R_ARM_GLOB_DAT 00466ca0 CPyType_linegen___visit_funcdef_LineGenerator_gen │ │ │ │ 0044798c 0008aa02 R_ARM_ABS32 00466ca0 CPyType_linegen___visit_funcdef_LineGenerator_gen │ │ │ │ 00440abc 0004ce15 R_ARM_GLOB_DAT 00466988 CPyType_trans___do_transform_StringParenWrapper_gen │ │ │ │ 00448698 0004ce02 R_ARM_ABS32 00466988 CPyType_trans___do_transform_StringParenWrapper_gen │ │ │ │ 00440ac0 0000b415 R_ARM_GLOB_DAT 00000000 PyLong_Type │ │ │ │ 00440ac4 00082b15 R_ARM_GLOB_DAT 00466f1c CPyModule_black___parsing │ │ │ │ -00440ac8 0001cc15 R_ARM_GLOB_DAT 004282a8 CPyLit_FrozenSet │ │ │ │ +00440ac8 0001cc15 R_ARM_GLOB_DAT 004287e0 CPyLit_FrozenSet │ │ │ │ 00440acc 000a6b15 R_ARM_GLOB_DAT 00466b14 CPyStatic_mode___Feature___FSTRING_PARSING │ │ │ │ 004481ac 000a6b02 R_ARM_ABS32 00466b14 CPyStatic_mode___Feature___FSTRING_PARSING │ │ │ │ 00440ad4 00026415 R_ARM_GLOB_DAT 00466f34 CPyModule_black___mode_internal │ │ │ │ 00440ad8 0007ef15 R_ARM_GLOB_DAT 00466b1c CPyStatic_mode___Feature___PARENTHESIZED_CONTEXT_MANAGERS │ │ │ │ 004481a4 0007ef02 R_ARM_ABS32 00466b1c CPyStatic_mode___Feature___PARENTHESIZED_CONTEXT_MANAGERS │ │ │ │ 00440adc 000c7015 R_ARM_GLOB_DAT 00466ad8 CPyType_mode___pretty_TargetVersion_obj │ │ │ │ 004481ec 000c7002 R_ARM_ABS32 00466ad8 CPyType_mode___pretty_TargetVersion_obj │ │ │ │ @@ -12471,15 +12471,15 @@ │ │ │ │ 00440c04 00038515 R_ARM_GLOB_DAT 00466a60 CPyType_parsing____stringify_ast_with_new_parent_gen │ │ │ │ 004483c8 00038502 R_ARM_ABS32 00466a60 CPyType_parsing____stringify_ast_with_new_parent_gen │ │ │ │ 00440c08 0007df15 R_ARM_GLOB_DAT 00466c14 CPyType_linegen____rhs_transform_line_gen │ │ │ │ 00447aa4 0007df02 R_ARM_ABS32 00466c14 CPyType_linegen____rhs_transform_line_gen │ │ │ │ 00440c0c 0000d515 R_ARM_GLOB_DAT 00000000 PyExc_NameError │ │ │ │ 00440c10 00049f15 R_ARM_GLOB_DAT 00466ca8 CPyType_linegen___visit_dictsetmaker_LineGenerator_gen │ │ │ │ 0044797c 00049f02 R_ARM_ABS32 00466ca8 CPyType_linegen___visit_dictsetmaker_LineGenerator_gen │ │ │ │ -00440c14 00043f15 R_ARM_GLOB_DAT 004290f0 CPyLit_Float │ │ │ │ +00440c14 00043f15 R_ARM_GLOB_DAT 00429628 CPyLit_Float │ │ │ │ 00440c1c 00065a15 R_ARM_GLOB_DAT 00466a6c CPyType_parsing___lib2to3_parse_env │ │ │ │ 004483b0 00065a02 R_ARM_ABS32 00466a6c CPyType_parsing___lib2to3_parse_env │ │ │ │ 00440c20 000b8115 R_ARM_GLOB_DAT 00466ef0 CPyStatic__width_table___globals │ │ │ │ 00440c24 00022f15 R_ARM_GLOB_DAT 00466f7c CPyModule_click │ │ │ │ 00440c28 00092015 R_ARM_GLOB_DAT 00466f00 CPyModule_black___concurrency │ │ │ │ 00440c2c 00073615 R_ARM_GLOB_DAT 00466f5c CPyModule_black___comments │ │ │ │ 00440c30 00047b15 R_ARM_GLOB_DAT 00466870 CPyStatic_tokenize___blib2to3___pgen2___tokenize___tokenize___tokeneater │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -1,14 +1,14 @@ │ │ │ │ │ │ │ │ Dynamic section at offset 0x42ff18 contains 25 entries: │ │ │ │ Tag Type Name/Value │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux.so.3] │ │ │ │ 0x0000000c (INIT) 0x4fb18 │ │ │ │ - 0x0000000d (FINI) 0x3f51b0 │ │ │ │ + 0x0000000d (FINI) 0x3f56e4 │ │ │ │ 0x00000019 (INIT_ARRAY) 0x43d6a8 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 4 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0x43d6ac │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x138 │ │ │ │ 0x00000005 (STRTAB) 0x12178 │ │ │ │ 0x00000006 (SYMTAB) 0x5148 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,4 +1,4 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: ef750b26b27fff17ef1ca7e5dc54401b31cd6d02 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 2e5dd521410a8c496065bcd6ea72ce119126f9f6 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1720,16 +1720,16 @@ │ │ │ │ CPyPy_nodes___preceding_leaf │ │ │ │ CPyDef_nodes___whitespace │ │ │ │ CPyStatic_nodes___ALWAYS_NO_SPACE │ │ │ │ CPyStatic_nodes___OPENING_BRACKETS │ │ │ │ CPyStatic_nodes___VARARGS_PARENTS │ │ │ │ CPyStatic_nodes___UNPACKING_PARENTS │ │ │ │ PyNumber_Or │ │ │ │ -CPyStatic_nodes___TYPED_NAMES │ │ │ │ CPyStatic_nodes___MATH_OPERATORS │ │ │ │ +CPyStatic_nodes___TYPED_NAMES │ │ │ │ CPyPy_nodes___whitespace │ │ │ │ CPyDef_nodes___container_of │ │ │ │ CPyStatic_nodes___BRACKETS │ │ │ │ CPyPy_nodes___container_of │ │ │ │ CPyDef_nodes___get_annotation_type │ │ │ │ CPyPy_nodes___get_annotation_type │ │ │ │ CPyDef_nodes___is_part_of_annotation │ │ │ │ @@ -2645,17 +2645,14 @@ │ │ │ │ CPyPy_lines___enumerate_with_length_Line_gen_____next__ │ │ │ │ CPyDef_lines___enumerate_with_length_Line_gen___send │ │ │ │ CPyPy_lines___enumerate_with_length_Line_gen___send │ │ │ │ CPyDef_lines___enumerate_with_length_Line_gen___throw │ │ │ │ CPyPy_lines___enumerate_with_length_Line_gen___throw │ │ │ │ CPyDef_lines___enumerate_with_length_Line_gen___close │ │ │ │ CPyPy_lines___enumerate_with_length_Line_gen___close │ │ │ │ -CPyPy_trans___BaseStringSplitter___do_match │ │ │ │ -CPyPy_trans___BaseStringSplitter____validate │ │ │ │ -CPyPy_trans___BaseStringSplitter____get_max_string_length │ │ │ │ CPyDef_ranges____convert_node_to_standalone_comment │ │ │ │ CPyDef_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen_____mypyc_generator_helper__ │ │ │ │ CPyPy_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen_____mypyc_generator_helper__ │ │ │ │ CPyDef_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen_____next__ │ │ │ │ CPyPy_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen_____next__ │ │ │ │ CPyDef_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen___send │ │ │ │ CPyPy_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen___send │ │ │ │ @@ -2674,14 +2671,17 @@ │ │ │ │ CPyDef_ranges___visit_suite__TopLevelStatementsVisitor_gen___close │ │ │ │ CPyPy_ranges___visit_suite__TopLevelStatementsVisitor_gen___close │ │ │ │ CPyPy_ranges____convert_node_to_standalone_comment │ │ │ │ CPyDef_ranges____convert_unchanged_line_by_line │ │ │ │ CPyPy_ranges____convert_unchanged_line_by_line │ │ │ │ CPyDef_ranges___convert_unchanged_lines │ │ │ │ CPyPy_ranges___convert_unchanged_lines │ │ │ │ +CPyPy_trans___BaseStringSplitter___do_match │ │ │ │ +CPyPy_trans___BaseStringSplitter____validate │ │ │ │ +CPyPy_trans___BaseStringSplitter____get_max_string_length │ │ │ │ CPyDef_strings___normalize_string_quotes │ │ │ │ CPyPy_strings___normalize_string_quotes │ │ │ │ CPyPy_trans___StringSplitter____maybe_normalize_string_quotes │ │ │ │ CPyPy_trans___StringMerger____merge_one_string_group │ │ │ │ CPyDef_brackets___BracketTracker___max_delimiter_priority │ │ │ │ CPyPy_brackets___BracketTracker___max_delimiter_priority │ │ │ │ CPyDef_linegen___should_split_line │ │ │ │ @@ -3291,15 +3291,15 @@ │ │ │ │ PyVectorcall_Call │ │ │ │ PyObject_GenericGetDict │ │ │ │ PyObject_GenericSetDict │ │ │ │ libc.so.6 │ │ │ │ ld-linux.so.3 │ │ │ │ GLIBC_2.4 │ │ │ │ /usr/lib/python3/dist-packages/mypyc/lib-rt/CPy.h │ │ │ │ -/tmp/tmps7294ehx/build/__native_fec286f4eda846987175.c │ │ │ │ +/tmp/tmp21pp4__a/build/__native_fec286f4eda846987175.c │ │ │ │ cpy_r_r2 │ │ │ │ ((blib2to3___pytree___LeafObject *)cpy_r_leaf)->_value │ │ │ │ cpy_r_r6 │ │ │ │ cpy_r_r0 │ │ │ │ cpy_r_r3 │ │ │ │ cpy_r_r4 │ │ │ │ cpy_r_r5 │ │ │ │ @@ -4656,14 +4656,15 @@ │ │ │ │ container_of │ │ │ │ file_input │ │ │ │ value for final name "BRACKETS" was not set │ │ │ │ get_annotation_type │ │ │ │ is_part_of_annotation │ │ │ │ cpy_r_r44 │ │ │ │ cpy_r_r58 │ │ │ │ +cpy_r_r69 │ │ │ │ _prefer_paren_wrap_match │ │ │ │ listmaker │ │ │ │ black.linegen.CannotSplit │ │ │ │ cpy_r_start │ │ │ │ printtoken │ │ │ │ value for final name "tok_name" was not set │ │ │ │ not enough values to unpack (expected %zd, got %zd) │ │ │ │ @@ -4697,15 +4698,14 @@ │ │ │ │ cannot import name %R from %R (%S) │ │ │ │ src/black/_width_table.py │ │ │ │ Reached allegedly unreachable code! │ │ │ │ remove_trailing_semicolon │ │ │ │ put_trailing_semicolon_back │ │ │ │ cpy_r_r57 │ │ │ │ cpy_r_r68 │ │ │ │ -cpy_r_r69 │ │ │ │ cpy_r_r70 │ │ │ │ cpy_r_r71 │ │ │ │ cpy_r_r86 │ │ │ │ cpy_r_r77 │ │ │ │ cpy_r_r113 │ │ │ │ cpy_r_r119 │ │ │ │ cpy_r_r163 │ │ │ │ @@ -5783,20 +5783,14 @@ │ │ │ │ value for final name "always_one_newline_after_import" was not set │ │ │ │ maybe_empty_lines │ │ │ │ enumerate_with_length_Line_env │ │ │ │ is_reversed │ │ │ │ tuple[int, blib2to3.pytree.Leaf] │ │ │ │ PyTuple_Check(cpy_r_r23) │ │ │ │ __tmp1864 │ │ │ │ -_get_max_string_length │ │ │ │ -cpy_r_r104 │ │ │ │ -cpy_r_r146 │ │ │ │ -cpy_r_r189 │ │ │ │ -cpy_r_r192 │ │ │ │ -_validate │ │ │ │ _convert_node_to_standalone_comment │ │ │ │ visit_simple_stmt__TopLevelStatementsVisitor_gen │ │ │ │ visit_simple_stmt__TopLevelStatementsVisitor_env │ │ │ │ ((black___ranges___visit_simple_stmt__TopLevelStatementsVisitor_envObject *)cpy_r_r2)->___mypyc_temp__1.f1 │ │ │ │ ((black___ranges___visit_simple_stmt__TopLevelStatementsVisitor_envObject *)cpy_r_r2)->___mypyc_temp__1.f2 │ │ │ │ cpy_r_r23.f1 │ │ │ │ cpy_r_r23.f2 │ │ │ │ @@ -5809,16 +5803,22 @@ │ │ │ │ ((black___ranges___visit_suite__TopLevelStatementsVisitor_envObject *)cpy_r_r2)->___mypyc_temp__3.f1 │ │ │ │ ((black___ranges___visit_suite__TopLevelStatementsVisitor_envObject *)cpy_r_r2)->___mypyc_temp__3.f2 │ │ │ │ attribute '__mypyc_temp__3' of 'visit_suite__TopLevelStatementsVisitor_env' undefined │ │ │ │ semantic_parent │ │ │ │ _convert_unchanged_line_by_line │ │ │ │ cpy_r_r161 │ │ │ │ cpy_r_r173 │ │ │ │ +cpy_r_r189 │ │ │ │ convert_unchanged_lines │ │ │ │ PyTuple_Check(cpy_r_r2) │ │ │ │ +_get_max_string_length │ │ │ │ +cpy_r_r104 │ │ │ │ +cpy_r_r146 │ │ │ │ +cpy_r_r192 │ │ │ │ +_validate │ │ │ │ normalize_strings │ │ │ │ _maybe_normalize_string_quotes │ │ │ │ ((blib2to3___pytree___LeafObject *)cpy_r_r99)->_value │ │ │ │ cpy_r_r156 │ │ │ │ Logic error while filling the custom string breakpoint cache. │ │ │ │ max_delimiter_priority │ │ │ │ cpy_r_r8.f2 │ │ │ │ @@ -9132,23 +9132,23 @@ │ │ │ │ CPyDef_pgen___ParserGenerator_____init__ │ │ │ │ CPyDef_nodes___prev_siblings_are │ │ │ │ CPyDef_nodes___is_docstring │ │ │ │ CPyDef_lines___EmptyLineTracker____maybe_empty_lines │ │ │ │ CPyDef_lines___EmptyLineTracker___maybe_empty_lines │ │ │ │ CPyDef_lines___enumerate_with_length_Line_gen_____mypyc_generator_helper__ │ │ │ │ CPyDef_lines___enumerate_with_length_Line_gen___close │ │ │ │ -CPyDef_trans___BaseStringSplitter____get_max_string_length │ │ │ │ -CPyDef_trans___BaseStringSplitter____validate │ │ │ │ CPyDef_ranges____convert_node_to_standalone_comment │ │ │ │ CPyDef_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen_____mypyc_generator_helper__ │ │ │ │ CPyDef_ranges___visit_simple_stmt__TopLevelStatementsVisitor_gen___close │ │ │ │ CPyDef_ranges___visit_suite__TopLevelStatementsVisitor_gen_____mypyc_generator_helper__ │ │ │ │ CPyDef_ranges___visit_suite__TopLevelStatementsVisitor_gen___close │ │ │ │ CPyDef_ranges____convert_unchanged_line_by_line │ │ │ │ CPyDef_ranges___convert_unchanged_lines │ │ │ │ +CPyDef_trans___BaseStringSplitter____get_max_string_length │ │ │ │ +CPyDef_trans___BaseStringSplitter____validate │ │ │ │ CPyDef_strings___normalize_string_quotes │ │ │ │ CPyDef_trans___StringSplitter____maybe_normalize_string_quotes │ │ │ │ CPyDef_trans___StringMerger____merge_one_string_group │ │ │ │ CPyDef_brackets___BracketTracker___max_delimiter_priority │ │ │ │ CPyDef_linegen___should_split_line │ │ │ │ CPyDef_brackets___BracketTracker___delimiter_count_with_priority │ │ │ │ CPyDef_lines___can_omit_invisible_parens │ │ │ ├── readelf --wide --decompress --hex-dump=.dynstr {} │ │ │ │ @@ -4389,18 +4389,18 @@ │ │ │ │ 0x00023398 5f5f5f4f 50454e49 4e475f42 5241434b ___OPENING_BRACK │ │ │ │ 0x000233a8 45545300 43507953 74617469 635f6e6f ETS.CPyStatic_no │ │ │ │ 0x000233b8 6465735f 5f5f5641 52415247 535f5041 des___VARARGS_PA │ │ │ │ 0x000233c8 52454e54 53004350 79537461 7469635f RENTS.CPyStatic_ │ │ │ │ 0x000233d8 6e6f6465 735f5f5f 554e5041 434b494e nodes___UNPACKIN │ │ │ │ 0x000233e8 475f5041 52454e54 53005079 4e756d62 G_PARENTS.PyNumb │ │ │ │ 0x000233f8 65725f4f 72004350 79537461 7469635f er_Or.CPyStatic_ │ │ │ │ - 0x00023408 6e6f6465 735f5f5f 54595045 445f4e41 nodes___TYPED_NA │ │ │ │ - 0x00023418 4d455300 43507953 74617469 635f6e6f MES.CPyStatic_no │ │ │ │ - 0x00023428 6465735f 5f5f4d41 54485f4f 50455241 des___MATH_OPERA │ │ │ │ - 0x00023438 544f5253 00435079 50795f6e 6f646573 TORS.CPyPy_nodes │ │ │ │ + 0x00023408 6e6f6465 735f5f5f 4d415448 5f4f5045 nodes___MATH_OPE │ │ │ │ + 0x00023418 5241544f 52530043 50795374 61746963 RATORS.CPyStatic │ │ │ │ + 0x00023428 5f6e6f64 65735f5f 5f545950 45445f4e _nodes___TYPED_N │ │ │ │ + 0x00023438 414d4553 00435079 50795f6e 6f646573 AMES.CPyPy_nodes │ │ │ │ 0x00023448 5f5f5f77 68697465 73706163 65004350 ___whitespace.CP │ │ │ │ 0x00023458 79446566 5f6e6f64 65735f5f 5f636f6e yDef_nodes___con │ │ │ │ 0x00023468 7461696e 65725f6f 66004350 79537461 tainer_of.CPySta │ │ │ │ 0x00023478 7469635f 6e6f6465 735f5f5f 42524143 tic_nodes___BRAC │ │ │ │ 0x00023488 4b455453 00435079 50795f6e 6f646573 KETS.CPyPy_nodes │ │ │ │ 0x00023498 5f5f5f63 6f6e7461 696e6572 5f6f6600 ___container_of. │ │ │ │ 0x000234a8 43507944 65665f6e 6f646573 5f5f5f67 CPyDef_nodes___g │ │ │ │ @@ -6944,134 +6944,134 @@ │ │ │ │ 0x0002d348 4c696e65 5f67656e 5f5f5f74 68726f77 Line_gen___throw │ │ │ │ 0x0002d358 00435079 4465665f 6c696e65 735f5f5f .CPyDef_lines___ │ │ │ │ 0x0002d368 656e756d 65726174 655f7769 74685f6c enumerate_with_l │ │ │ │ 0x0002d378 656e6774 685f4c69 6e655f67 656e5f5f ength_Line_gen__ │ │ │ │ 0x0002d388 5f636c6f 73650043 50795079 5f6c696e _close.CPyPy_lin │ │ │ │ 0x0002d398 65735f5f 5f656e75 6d657261 74655f77 es___enumerate_w │ │ │ │ 0x0002d3a8 6974685f 6c656e67 74685f4c 696e655f ith_length_Line_ │ │ │ │ - 0x0002d3b8 67656e5f 5f5f636c 6f736500 43507950 gen___close.CPyP │ │ │ │ - 0x0002d3c8 795f7472 616e735f 5f5f4261 73655374 y_trans___BaseSt │ │ │ │ - 0x0002d3d8 72696e67 53706c69 74746572 5f5f5f64 ringSplitter___d │ │ │ │ - 0x0002d3e8 6f5f6d61 74636800 43507950 795f7472 o_match.CPyPy_tr │ │ │ │ - 0x0002d3f8 616e735f 5f5f4261 73655374 72696e67 ans___BaseString │ │ │ │ - 0x0002d408 53706c69 74746572 5f5f5f5f 76616c69 Splitter____vali │ │ │ │ - 0x0002d418 64617465 00435079 50795f74 72616e73 date.CPyPy_trans │ │ │ │ - 0x0002d428 5f5f5f42 61736553 7472696e 6753706c ___BaseStringSpl │ │ │ │ - 0x0002d438 69747465 725f5f5f 5f676574 5f6d6178 itter____get_max │ │ │ │ - 0x0002d448 5f737472 696e675f 6c656e67 74680043 _string_length.C │ │ │ │ - 0x0002d458 50794465 665f7261 6e676573 5f5f5f5f PyDef_ranges____ │ │ │ │ - 0x0002d468 636f6e76 6572745f 6e6f6465 5f746f5f convert_node_to_ │ │ │ │ - 0x0002d478 7374616e 64616c6f 6e655f63 6f6d6d65 standalone_comme │ │ │ │ - 0x0002d488 6e740043 50794465 665f7261 6e676573 nt.CPyDef_ranges │ │ │ │ - 0x0002d498 5f5f5f76 69736974 5f73696d 706c655f ___visit_simple_ │ │ │ │ - 0x0002d4a8 73746d74 5f5f546f 704c6576 656c5374 stmt__TopLevelSt │ │ │ │ - 0x0002d4b8 6174656d 656e7473 56697369 746f725f atementsVisitor_ │ │ │ │ - 0x0002d4c8 67656e5f 5f5f5f5f 6d797079 635f6765 gen_____mypyc_ge │ │ │ │ - 0x0002d4d8 6e657261 746f725f 68656c70 65725f5f nerator_helper__ │ │ │ │ - 0x0002d4e8 00435079 50795f72 616e6765 735f5f5f .CPyPy_ranges___ │ │ │ │ - 0x0002d4f8 76697369 745f7369 6d706c65 5f73746d visit_simple_stm │ │ │ │ - 0x0002d508 745f5f54 6f704c65 76656c53 74617465 t__TopLevelState │ │ │ │ - 0x0002d518 6d656e74 73566973 69746f72 5f67656e mentsVisitor_gen │ │ │ │ - 0x0002d528 5f5f5f5f 5f6d7970 79635f67 656e6572 _____mypyc_gener │ │ │ │ - 0x0002d538 61746f72 5f68656c 7065725f 5f004350 ator_helper__.CP │ │ │ │ - 0x0002d548 79446566 5f72616e 6765735f 5f5f7669 yDef_ranges___vi │ │ │ │ - 0x0002d558 7369745f 73696d70 6c655f73 746d745f sit_simple_stmt_ │ │ │ │ - 0x0002d568 5f546f70 4c657665 6c537461 74656d65 _TopLevelStateme │ │ │ │ - 0x0002d578 6e747356 69736974 6f725f67 656e5f5f ntsVisitor_gen__ │ │ │ │ - 0x0002d588 5f5f5f6e 6578745f 5f004350 7950795f ___next__.CPyPy_ │ │ │ │ + 0x0002d3b8 67656e5f 5f5f636c 6f736500 43507944 gen___close.CPyD │ │ │ │ + 0x0002d3c8 65665f72 616e6765 735f5f5f 5f636f6e ef_ranges____con │ │ │ │ + 0x0002d3d8 76657274 5f6e6f64 655f746f 5f737461 vert_node_to_sta │ │ │ │ + 0x0002d3e8 6e64616c 6f6e655f 636f6d6d 656e7400 ndalone_comment. │ │ │ │ + 0x0002d3f8 43507944 65665f72 616e6765 735f5f5f CPyDef_ranges___ │ │ │ │ + 0x0002d408 76697369 745f7369 6d706c65 5f73746d visit_simple_stm │ │ │ │ + 0x0002d418 745f5f54 6f704c65 76656c53 74617465 t__TopLevelState │ │ │ │ + 0x0002d428 6d656e74 73566973 69746f72 5f67656e mentsVisitor_gen │ │ │ │ + 0x0002d438 5f5f5f5f 5f6d7970 79635f67 656e6572 _____mypyc_gener │ │ │ │ + 0x0002d448 61746f72 5f68656c 7065725f 5f004350 ator_helper__.CP │ │ │ │ + 0x0002d458 7950795f 72616e67 65735f5f 5f766973 yPy_ranges___vis │ │ │ │ + 0x0002d468 69745f73 696d706c 655f7374 6d745f5f it_simple_stmt__ │ │ │ │ + 0x0002d478 546f704c 6576656c 53746174 656d656e TopLevelStatemen │ │ │ │ + 0x0002d488 74735669 7369746f 725f6765 6e5f5f5f tsVisitor_gen___ │ │ │ │ + 0x0002d498 5f5f6d79 7079635f 67656e65 7261746f __mypyc_generato │ │ │ │ + 0x0002d4a8 725f6865 6c706572 5f5f0043 50794465 r_helper__.CPyDe │ │ │ │ + 0x0002d4b8 665f7261 6e676573 5f5f5f76 69736974 f_ranges___visit │ │ │ │ + 0x0002d4c8 5f73696d 706c655f 73746d74 5f5f546f _simple_stmt__To │ │ │ │ + 0x0002d4d8 704c6576 656c5374 6174656d 656e7473 pLevelStatements │ │ │ │ + 0x0002d4e8 56697369 746f725f 67656e5f 5f5f5f5f Visitor_gen_____ │ │ │ │ + 0x0002d4f8 6e657874 5f5f0043 50795079 5f72616e next__.CPyPy_ran │ │ │ │ + 0x0002d508 6765735f 5f5f7669 7369745f 73696d70 ges___visit_simp │ │ │ │ + 0x0002d518 6c655f73 746d745f 5f546f70 4c657665 le_stmt__TopLeve │ │ │ │ + 0x0002d528 6c537461 74656d65 6e747356 69736974 lStatementsVisit │ │ │ │ + 0x0002d538 6f725f67 656e5f5f 5f5f5f6e 6578745f or_gen_____next_ │ │ │ │ + 0x0002d548 5f004350 79446566 5f72616e 6765735f _.CPyDef_ranges_ │ │ │ │ + 0x0002d558 5f5f7669 7369745f 73696d70 6c655f73 __visit_simple_s │ │ │ │ + 0x0002d568 746d745f 5f546f70 4c657665 6c537461 tmt__TopLevelSta │ │ │ │ + 0x0002d578 74656d65 6e747356 69736974 6f725f67 tementsVisitor_g │ │ │ │ + 0x0002d588 656e5f5f 5f73656e 64004350 7950795f en___send.CPyPy_ │ │ │ │ 0x0002d598 72616e67 65735f5f 5f766973 69745f73 ranges___visit_s │ │ │ │ 0x0002d5a8 696d706c 655f7374 6d745f5f 546f704c imple_stmt__TopL │ │ │ │ 0x0002d5b8 6576656c 53746174 656d656e 74735669 evelStatementsVi │ │ │ │ - 0x0002d5c8 7369746f 725f6765 6e5f5f5f 5f5f6e65 sitor_gen_____ne │ │ │ │ - 0x0002d5d8 78745f5f 00435079 4465665f 72616e67 xt__.CPyDef_rang │ │ │ │ - 0x0002d5e8 65735f5f 5f766973 69745f73 696d706c es___visit_simpl │ │ │ │ - 0x0002d5f8 655f7374 6d745f5f 546f704c 6576656c e_stmt__TopLevel │ │ │ │ - 0x0002d608 53746174 656d656e 74735669 7369746f StatementsVisito │ │ │ │ - 0x0002d618 725f6765 6e5f5f5f 73656e64 00435079 r_gen___send.CPy │ │ │ │ - 0x0002d628 50795f72 616e6765 735f5f5f 76697369 Py_ranges___visi │ │ │ │ - 0x0002d638 745f7369 6d706c65 5f73746d 745f5f54 t_simple_stmt__T │ │ │ │ - 0x0002d648 6f704c65 76656c53 74617465 6d656e74 opLevelStatement │ │ │ │ - 0x0002d658 73566973 69746f72 5f67656e 5f5f5f73 sVisitor_gen___s │ │ │ │ - 0x0002d668 656e6400 43507944 65665f72 616e6765 end.CPyDef_range │ │ │ │ - 0x0002d678 735f5f5f 76697369 745f7369 6d706c65 s___visit_simple │ │ │ │ - 0x0002d688 5f73746d 745f5f54 6f704c65 76656c53 _stmt__TopLevelS │ │ │ │ - 0x0002d698 74617465 6d656e74 73566973 69746f72 tatementsVisitor │ │ │ │ - 0x0002d6a8 5f67656e 5f5f5f74 68726f77 00435079 _gen___throw.CPy │ │ │ │ - 0x0002d6b8 50795f72 616e6765 735f5f5f 76697369 Py_ranges___visi │ │ │ │ - 0x0002d6c8 745f7369 6d706c65 5f73746d 745f5f54 t_simple_stmt__T │ │ │ │ - 0x0002d6d8 6f704c65 76656c53 74617465 6d656e74 opLevelStatement │ │ │ │ - 0x0002d6e8 73566973 69746f72 5f67656e 5f5f5f74 sVisitor_gen___t │ │ │ │ - 0x0002d6f8 68726f77 00435079 4465665f 72616e67 hrow.CPyDef_rang │ │ │ │ - 0x0002d708 65735f5f 5f766973 69745f73 696d706c es___visit_simpl │ │ │ │ - 0x0002d718 655f7374 6d745f5f 546f704c 6576656c e_stmt__TopLevel │ │ │ │ - 0x0002d728 53746174 656d656e 74735669 7369746f StatementsVisito │ │ │ │ - 0x0002d738 725f6765 6e5f5f5f 636c6f73 65004350 r_gen___close.CP │ │ │ │ - 0x0002d748 7950795f 72616e67 65735f5f 5f766973 yPy_ranges___vis │ │ │ │ - 0x0002d758 69745f73 696d706c 655f7374 6d745f5f it_simple_stmt__ │ │ │ │ - 0x0002d768 546f704c 6576656c 53746174 656d656e TopLevelStatemen │ │ │ │ - 0x0002d778 74735669 7369746f 725f6765 6e5f5f5f tsVisitor_gen___ │ │ │ │ - 0x0002d788 636c6f73 65004350 79446566 5f72616e close.CPyDef_ran │ │ │ │ - 0x0002d798 6765735f 5f5f7669 7369745f 73756974 ges___visit_suit │ │ │ │ - 0x0002d7a8 655f5f54 6f704c65 76656c53 74617465 e__TopLevelState │ │ │ │ - 0x0002d7b8 6d656e74 73566973 69746f72 5f67656e mentsVisitor_gen │ │ │ │ - 0x0002d7c8 5f5f5f5f 5f6d7970 79635f67 656e6572 _____mypyc_gener │ │ │ │ - 0x0002d7d8 61746f72 5f68656c 7065725f 5f004350 ator_helper__.CP │ │ │ │ - 0x0002d7e8 7950795f 72616e67 65735f5f 5f766973 yPy_ranges___vis │ │ │ │ - 0x0002d7f8 69745f73 75697465 5f5f546f 704c6576 it_suite__TopLev │ │ │ │ - 0x0002d808 656c5374 6174656d 656e7473 56697369 elStatementsVisi │ │ │ │ - 0x0002d818 746f725f 67656e5f 5f5f5f5f 6d797079 tor_gen_____mypy │ │ │ │ - 0x0002d828 635f6765 6e657261 746f725f 68656c70 c_generator_help │ │ │ │ - 0x0002d838 65725f5f 00435079 4465665f 72616e67 er__.CPyDef_rang │ │ │ │ - 0x0002d848 65735f5f 5f766973 69745f73 75697465 es___visit_suite │ │ │ │ - 0x0002d858 5f5f546f 704c6576 656c5374 6174656d __TopLevelStatem │ │ │ │ - 0x0002d868 656e7473 56697369 746f725f 67656e5f entsVisitor_gen_ │ │ │ │ - 0x0002d878 5f5f5f5f 6e657874 5f5f0043 50795079 ____next__.CPyPy │ │ │ │ - 0x0002d888 5f72616e 6765735f 5f5f7669 7369745f _ranges___visit_ │ │ │ │ - 0x0002d898 73756974 655f5f54 6f704c65 76656c53 suite__TopLevelS │ │ │ │ - 0x0002d8a8 74617465 6d656e74 73566973 69746f72 tatementsVisitor │ │ │ │ - 0x0002d8b8 5f67656e 5f5f5f5f 5f6e6578 745f5f00 _gen_____next__. │ │ │ │ - 0x0002d8c8 43507944 65665f72 616e6765 735f5f5f CPyDef_ranges___ │ │ │ │ - 0x0002d8d8 76697369 745f7375 6974655f 5f546f70 visit_suite__Top │ │ │ │ - 0x0002d8e8 4c657665 6c537461 74656d65 6e747356 LevelStatementsV │ │ │ │ - 0x0002d8f8 69736974 6f725f67 656e5f5f 5f73656e isitor_gen___sen │ │ │ │ - 0x0002d908 64004350 7950795f 72616e67 65735f5f d.CPyPy_ranges__ │ │ │ │ - 0x0002d918 5f766973 69745f73 75697465 5f5f546f _visit_suite__To │ │ │ │ - 0x0002d928 704c6576 656c5374 6174656d 656e7473 pLevelStatements │ │ │ │ - 0x0002d938 56697369 746f725f 67656e5f 5f5f7365 Visitor_gen___se │ │ │ │ - 0x0002d948 6e640043 50794465 665f7261 6e676573 nd.CPyDef_ranges │ │ │ │ - 0x0002d958 5f5f5f76 69736974 5f737569 74655f5f ___visit_suite__ │ │ │ │ - 0x0002d968 546f704c 6576656c 53746174 656d656e TopLevelStatemen │ │ │ │ - 0x0002d978 74735669 7369746f 725f6765 6e5f5f5f tsVisitor_gen___ │ │ │ │ - 0x0002d988 7468726f 77004350 7950795f 72616e67 throw.CPyPy_rang │ │ │ │ - 0x0002d998 65735f5f 5f766973 69745f73 75697465 es___visit_suite │ │ │ │ - 0x0002d9a8 5f5f546f 704c6576 656c5374 6174656d __TopLevelStatem │ │ │ │ - 0x0002d9b8 656e7473 56697369 746f725f 67656e5f entsVisitor_gen_ │ │ │ │ - 0x0002d9c8 5f5f7468 726f7700 43507944 65665f72 __throw.CPyDef_r │ │ │ │ - 0x0002d9d8 616e6765 735f5f5f 76697369 745f7375 anges___visit_su │ │ │ │ - 0x0002d9e8 6974655f 5f546f70 4c657665 6c537461 ite__TopLevelSta │ │ │ │ - 0x0002d9f8 74656d65 6e747356 69736974 6f725f67 tementsVisitor_g │ │ │ │ - 0x0002da08 656e5f5f 5f636c6f 73650043 50795079 en___close.CPyPy │ │ │ │ - 0x0002da18 5f72616e 6765735f 5f5f7669 7369745f _ranges___visit_ │ │ │ │ - 0x0002da28 73756974 655f5f54 6f704c65 76656c53 suite__TopLevelS │ │ │ │ - 0x0002da38 74617465 6d656e74 73566973 69746f72 tatementsVisitor │ │ │ │ - 0x0002da48 5f67656e 5f5f5f63 6c6f7365 00435079 _gen___close.CPy │ │ │ │ - 0x0002da58 50795f72 616e6765 735f5f5f 5f636f6e Py_ranges____con │ │ │ │ - 0x0002da68 76657274 5f6e6f64 655f746f 5f737461 vert_node_to_sta │ │ │ │ - 0x0002da78 6e64616c 6f6e655f 636f6d6d 656e7400 ndalone_comment. │ │ │ │ - 0x0002da88 43507944 65665f72 616e6765 735f5f5f CPyDef_ranges___ │ │ │ │ - 0x0002da98 5f636f6e 76657274 5f756e63 68616e67 _convert_unchang │ │ │ │ - 0x0002daa8 65645f6c 696e655f 62795f6c 696e6500 ed_line_by_line. │ │ │ │ - 0x0002dab8 43507950 795f7261 6e676573 5f5f5f5f CPyPy_ranges____ │ │ │ │ - 0x0002dac8 636f6e76 6572745f 756e6368 616e6765 convert_unchange │ │ │ │ - 0x0002dad8 645f6c69 6e655f62 795f6c69 6e650043 d_line_by_line.C │ │ │ │ - 0x0002dae8 50794465 665f7261 6e676573 5f5f5f63 PyDef_ranges___c │ │ │ │ - 0x0002daf8 6f6e7665 72745f75 6e636861 6e676564 onvert_unchanged │ │ │ │ - 0x0002db08 5f6c696e 65730043 50795079 5f72616e _lines.CPyPy_ran │ │ │ │ - 0x0002db18 6765735f 5f5f636f 6e766572 745f756e ges___convert_un │ │ │ │ - 0x0002db28 6368616e 6765645f 6c696e65 73004350 changed_lines.CP │ │ │ │ + 0x0002d5c8 7369746f 725f6765 6e5f5f5f 73656e64 sitor_gen___send │ │ │ │ + 0x0002d5d8 00435079 4465665f 72616e67 65735f5f .CPyDef_ranges__ │ │ │ │ + 0x0002d5e8 5f766973 69745f73 696d706c 655f7374 _visit_simple_st │ │ │ │ + 0x0002d5f8 6d745f5f 546f704c 6576656c 53746174 mt__TopLevelStat │ │ │ │ + 0x0002d608 656d656e 74735669 7369746f 725f6765 ementsVisitor_ge │ │ │ │ + 0x0002d618 6e5f5f5f 7468726f 77004350 7950795f n___throw.CPyPy_ │ │ │ │ + 0x0002d628 72616e67 65735f5f 5f766973 69745f73 ranges___visit_s │ │ │ │ + 0x0002d638 696d706c 655f7374 6d745f5f 546f704c imple_stmt__TopL │ │ │ │ + 0x0002d648 6576656c 53746174 656d656e 74735669 evelStatementsVi │ │ │ │ + 0x0002d658 7369746f 725f6765 6e5f5f5f 7468726f sitor_gen___thro │ │ │ │ + 0x0002d668 77004350 79446566 5f72616e 6765735f w.CPyDef_ranges_ │ │ │ │ + 0x0002d678 5f5f7669 7369745f 73696d70 6c655f73 __visit_simple_s │ │ │ │ + 0x0002d688 746d745f 5f546f70 4c657665 6c537461 tmt__TopLevelSta │ │ │ │ + 0x0002d698 74656d65 6e747356 69736974 6f725f67 tementsVisitor_g │ │ │ │ + 0x0002d6a8 656e5f5f 5f636c6f 73650043 50795079 en___close.CPyPy │ │ │ │ + 0x0002d6b8 5f72616e 6765735f 5f5f7669 7369745f _ranges___visit_ │ │ │ │ + 0x0002d6c8 73696d70 6c655f73 746d745f 5f546f70 simple_stmt__Top │ │ │ │ + 0x0002d6d8 4c657665 6c537461 74656d65 6e747356 LevelStatementsV │ │ │ │ + 0x0002d6e8 69736974 6f725f67 656e5f5f 5f636c6f isitor_gen___clo │ │ │ │ + 0x0002d6f8 73650043 50794465 665f7261 6e676573 se.CPyDef_ranges │ │ │ │ + 0x0002d708 5f5f5f76 69736974 5f737569 74655f5f ___visit_suite__ │ │ │ │ + 0x0002d718 546f704c 6576656c 53746174 656d656e TopLevelStatemen │ │ │ │ + 0x0002d728 74735669 7369746f 725f6765 6e5f5f5f tsVisitor_gen___ │ │ │ │ + 0x0002d738 5f5f6d79 7079635f 67656e65 7261746f __mypyc_generato │ │ │ │ + 0x0002d748 725f6865 6c706572 5f5f0043 50795079 r_helper__.CPyPy │ │ │ │ + 0x0002d758 5f72616e 6765735f 5f5f7669 7369745f _ranges___visit_ │ │ │ │ + 0x0002d768 73756974 655f5f54 6f704c65 76656c53 suite__TopLevelS │ │ │ │ + 0x0002d778 74617465 6d656e74 73566973 69746f72 tatementsVisitor │ │ │ │ + 0x0002d788 5f67656e 5f5f5f5f 5f6d7970 79635f67 _gen_____mypyc_g │ │ │ │ + 0x0002d798 656e6572 61746f72 5f68656c 7065725f enerator_helper_ │ │ │ │ + 0x0002d7a8 5f004350 79446566 5f72616e 6765735f _.CPyDef_ranges_ │ │ │ │ + 0x0002d7b8 5f5f7669 7369745f 73756974 655f5f54 __visit_suite__T │ │ │ │ + 0x0002d7c8 6f704c65 76656c53 74617465 6d656e74 opLevelStatement │ │ │ │ + 0x0002d7d8 73566973 69746f72 5f67656e 5f5f5f5f sVisitor_gen____ │ │ │ │ + 0x0002d7e8 5f6e6578 745f5f00 43507950 795f7261 _next__.CPyPy_ra │ │ │ │ + 0x0002d7f8 6e676573 5f5f5f76 69736974 5f737569 nges___visit_sui │ │ │ │ + 0x0002d808 74655f5f 546f704c 6576656c 53746174 te__TopLevelStat │ │ │ │ + 0x0002d818 656d656e 74735669 7369746f 725f6765 ementsVisitor_ge │ │ │ │ + 0x0002d828 6e5f5f5f 5f5f6e65 78745f5f 00435079 n_____next__.CPy │ │ │ │ + 0x0002d838 4465665f 72616e67 65735f5f 5f766973 Def_ranges___vis │ │ │ │ + 0x0002d848 69745f73 75697465 5f5f546f 704c6576 it_suite__TopLev │ │ │ │ + 0x0002d858 656c5374 6174656d 656e7473 56697369 elStatementsVisi │ │ │ │ + 0x0002d868 746f725f 67656e5f 5f5f7365 6e640043 tor_gen___send.C │ │ │ │ + 0x0002d878 50795079 5f72616e 6765735f 5f5f7669 PyPy_ranges___vi │ │ │ │ + 0x0002d888 7369745f 73756974 655f5f54 6f704c65 sit_suite__TopLe │ │ │ │ + 0x0002d898 76656c53 74617465 6d656e74 73566973 velStatementsVis │ │ │ │ + 0x0002d8a8 69746f72 5f67656e 5f5f5f73 656e6400 itor_gen___send. │ │ │ │ + 0x0002d8b8 43507944 65665f72 616e6765 735f5f5f CPyDef_ranges___ │ │ │ │ + 0x0002d8c8 76697369 745f7375 6974655f 5f546f70 visit_suite__Top │ │ │ │ + 0x0002d8d8 4c657665 6c537461 74656d65 6e747356 LevelStatementsV │ │ │ │ + 0x0002d8e8 69736974 6f725f67 656e5f5f 5f746872 isitor_gen___thr │ │ │ │ + 0x0002d8f8 6f770043 50795079 5f72616e 6765735f ow.CPyPy_ranges_ │ │ │ │ + 0x0002d908 5f5f7669 7369745f 73756974 655f5f54 __visit_suite__T │ │ │ │ + 0x0002d918 6f704c65 76656c53 74617465 6d656e74 opLevelStatement │ │ │ │ + 0x0002d928 73566973 69746f72 5f67656e 5f5f5f74 sVisitor_gen___t │ │ │ │ + 0x0002d938 68726f77 00435079 4465665f 72616e67 hrow.CPyDef_rang │ │ │ │ + 0x0002d948 65735f5f 5f766973 69745f73 75697465 es___visit_suite │ │ │ │ + 0x0002d958 5f5f546f 704c6576 656c5374 6174656d __TopLevelStatem │ │ │ │ + 0x0002d968 656e7473 56697369 746f725f 67656e5f entsVisitor_gen_ │ │ │ │ + 0x0002d978 5f5f636c 6f736500 43507950 795f7261 __close.CPyPy_ra │ │ │ │ + 0x0002d988 6e676573 5f5f5f76 69736974 5f737569 nges___visit_sui │ │ │ │ + 0x0002d998 74655f5f 546f704c 6576656c 53746174 te__TopLevelStat │ │ │ │ + 0x0002d9a8 656d656e 74735669 7369746f 725f6765 ementsVisitor_ge │ │ │ │ + 0x0002d9b8 6e5f5f5f 636c6f73 65004350 7950795f n___close.CPyPy_ │ │ │ │ + 0x0002d9c8 72616e67 65735f5f 5f5f636f 6e766572 ranges____conver │ │ │ │ + 0x0002d9d8 745f6e6f 64655f74 6f5f7374 616e6461 t_node_to_standa │ │ │ │ + 0x0002d9e8 6c6f6e65 5f636f6d 6d656e74 00435079 lone_comment.CPy │ │ │ │ + 0x0002d9f8 4465665f 72616e67 65735f5f 5f5f636f Def_ranges____co │ │ │ │ + 0x0002da08 6e766572 745f756e 6368616e 6765645f nvert_unchanged_ │ │ │ │ + 0x0002da18 6c696e65 5f62795f 6c696e65 00435079 line_by_line.CPy │ │ │ │ + 0x0002da28 50795f72 616e6765 735f5f5f 5f636f6e Py_ranges____con │ │ │ │ + 0x0002da38 76657274 5f756e63 68616e67 65645f6c vert_unchanged_l │ │ │ │ + 0x0002da48 696e655f 62795f6c 696e6500 43507944 ine_by_line.CPyD │ │ │ │ + 0x0002da58 65665f72 616e6765 735f5f5f 636f6e76 ef_ranges___conv │ │ │ │ + 0x0002da68 6572745f 756e6368 616e6765 645f6c69 ert_unchanged_li │ │ │ │ + 0x0002da78 6e657300 43507950 795f7261 6e676573 nes.CPyPy_ranges │ │ │ │ + 0x0002da88 5f5f5f63 6f6e7665 72745f75 6e636861 ___convert_uncha │ │ │ │ + 0x0002da98 6e676564 5f6c696e 65730043 50795079 nged_lines.CPyPy │ │ │ │ + 0x0002daa8 5f747261 6e735f5f 5f426173 65537472 _trans___BaseStr │ │ │ │ + 0x0002dab8 696e6753 706c6974 7465725f 5f5f646f ingSplitter___do │ │ │ │ + 0x0002dac8 5f6d6174 63680043 50795079 5f747261 _match.CPyPy_tra │ │ │ │ + 0x0002dad8 6e735f5f 5f426173 65537472 696e6753 ns___BaseStringS │ │ │ │ + 0x0002dae8 706c6974 7465725f 5f5f5f76 616c6964 plitter____valid │ │ │ │ + 0x0002daf8 61746500 43507950 795f7472 616e735f ate.CPyPy_trans_ │ │ │ │ + 0x0002db08 5f5f4261 73655374 72696e67 53706c69 __BaseStringSpli │ │ │ │ + 0x0002db18 74746572 5f5f5f5f 6765745f 6d61785f tter____get_max_ │ │ │ │ + 0x0002db28 73747269 6e675f6c 656e6774 68004350 string_length.CP │ │ │ │ 0x0002db38 79446566 5f737472 696e6773 5f5f5f6e yDef_strings___n │ │ │ │ 0x0002db48 6f726d61 6c697a65 5f737472 696e675f ormalize_string_ │ │ │ │ 0x0002db58 71756f74 65730043 50795079 5f737472 quotes.CPyPy_str │ │ │ │ 0x0002db68 696e6773 5f5f5f6e 6f726d61 6c697a65 ings___normalize │ │ │ │ 0x0002db78 5f737472 696e675f 71756f74 65730043 _string_quotes.C │ │ │ │ 0x0002db88 50795079 5f747261 6e735f5f 5f537472 PyPy_trans___Str │ │ │ │ 0x0002db98 696e6753 706c6974 7465725f 5f5f5f6d ingSplitter____m │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -13,146 +13,146 @@ │ │ │ │ ldr r0, [pc, #28] @ 50510 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ mov r2, #348 @ 0x15c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq lr, ip, r8, lsl #25 │ │ │ │ - eorseq r4, sl, r8, ror #28 │ │ │ │ - eorseq r4, sl, r8, lsl #29 │ │ │ │ + eorseq pc, ip, r0, asr #3 │ │ │ │ + eorseq r5, sl, r0, lsr #7 │ │ │ │ + eorseq r5, sl, r0, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 50548 │ │ │ │ ldr r1, [pc, #28] @ 5054c │ │ │ │ ldr r0, [pc, #28] @ 50550 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #264 @ 0x108 │ │ │ │ mov r2, #22 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq lr, ip, r8, asr #24 │ │ │ │ - eorseq r4, sl, r8, ror #28 │ │ │ │ - mlaseq sl, r4, lr, r4 │ │ │ │ + eorseq pc, ip, r0, lsl #3 │ │ │ │ + eorseq r5, sl, r0, lsr #7 │ │ │ │ + eorseq r5, sl, ip, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 50588 │ │ │ │ ldr r1, [pc, #28] @ 5058c │ │ │ │ ldr r0, [pc, #28] @ 50590 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq lr, ip, r8, lsl #24 │ │ │ │ - eorseq r4, sl, r8, lsr #28 │ │ │ │ - eorseq r4, sl, r8, ror #28 │ │ │ │ + eorseq pc, ip, r0, asr #2 │ │ │ │ + eorseq r5, sl, r0, ror #6 │ │ │ │ + eorseq r5, sl, r0, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 505c8 │ │ │ │ ldr r1, [pc, #28] @ 505cc │ │ │ │ ldr r0, [pc, #28] @ 505d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #304 @ 0x130 │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq lr, ip, r8, asr #23 │ │ │ │ - eorseq r4, sl, r4, asr #28 │ │ │ │ - eorseq r4, sl, r0, ror lr │ │ │ │ + eorseq pc, ip, r0, lsl #2 │ │ │ │ + eorseq r5, sl, ip, ror r3 │ │ │ │ + eorseq r5, sl, r8, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 50608 │ │ │ │ ldr r1, [pc, #28] @ 5060c │ │ │ │ ldr r0, [pc, #28] @ 50610 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 50614 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #328 @ 0x148 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq lr, ip, r8, lsl #23 │ │ │ │ - eorseq r4, sl, r0, lsl #28 │ │ │ │ - eorseq r4, sl, r0, asr #28 │ │ │ │ + eorseq pc, ip, r0, asr #1 │ │ │ │ + eorseq r5, sl, r8, lsr r3 │ │ │ │ + eorseq r5, sl, r8, ror r3 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 5064c │ │ │ │ ldr r1, [pc, #28] @ 50650 │ │ │ │ ldr r0, [pc, #28] @ 50654 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #344 @ 0x158 │ │ │ │ mov r2, #219 @ 0xdb │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq lr, ip, r4, asr #22 │ │ │ │ - eorseq r4, sl, r0, asr #27 │ │ │ │ - eorseq r4, sl, ip, ror #27 │ │ │ │ + eorseq pc, ip, ip, ror r0 @ │ │ │ │ + @ instruction: 0x003a52f8 │ │ │ │ + eorseq r5, sl, r4, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 5068c │ │ │ │ ldr r1, [pc, #28] @ 50690 │ │ │ │ ldr r0, [pc, #28] @ 50694 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #368 @ 0x170 │ │ │ │ mov r2, #46 @ 0x2e │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq lr, ip, r4, lsl #22 │ │ │ │ - eorseq r4, sl, r4, ror #27 │ │ │ │ - eorseq r4, sl, r0, lsl lr │ │ │ │ + eorseq pc, ip, ip, lsr r0 @ │ │ │ │ + eorseq r5, sl, ip, lsl r3 │ │ │ │ + eorseq r5, sl, r8, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 506cc │ │ │ │ ldr r1, [pc, #28] @ 506d0 │ │ │ │ ldr r0, [pc, #28] @ 506d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #384 @ 0x180 │ │ │ │ mov r2, #31 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq lr, ip, r4, asr #21 │ │ │ │ - eorseq r4, sl, r4, lsr #27 │ │ │ │ - eorseq r4, sl, r8, ror #27 │ │ │ │ + @ instruction: 0x003ceffc │ │ │ │ + @ instruction: 0x003a52dc │ │ │ │ + eorseq r5, sl, r0, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 5070c │ │ │ │ ldr r1, [pc, #28] @ 50710 │ │ │ │ ldr r0, [pc, #28] @ 50714 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 50718 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #400 @ 0x190 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq lr, ip, r4, lsl #21 │ │ │ │ - eorseq r4, sl, r0, ror #24 │ │ │ │ - @ instruction: 0x003a4db8 │ │ │ │ + @ instruction: 0x003cefbc │ │ │ │ + mlaseq sl, r8, r1, r5 │ │ │ │ + @ instruction: 0x003a52f0 │ │ │ │ @ instruction: 0x000001b2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #32] @ 50754 │ │ │ │ ldr r1, [pc, #32] @ 50758 │ │ │ │ @@ -160,34 +160,34 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2944 @ 0xb80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ mov r2, #22 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r0, sp, r8, lsr sl │ │ │ │ - eorseq r7, sl, r0, lsl ip │ │ │ │ - eorseq r7, sl, r0, asr #24 │ │ │ │ + eorseq r0, sp, r0, ror pc │ │ │ │ + eorseq r8, sl, r8, asr #2 │ │ │ │ + eorseq r8, sl, r8, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #32] @ 50798 │ │ │ │ ldr r1, [pc, #32] @ 5079c │ │ │ │ ldr r0, [pc, #32] @ 507a0 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2928 @ 0xb70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ mov r2, #95 @ 0x5f │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x003d09f4 │ │ │ │ - eorseq r7, sl, r8, lsl ip │ │ │ │ - eorseq r7, sl, r4, asr #24 │ │ │ │ + eorseq r0, sp, ip, lsr #30 │ │ │ │ + eorseq r8, sl, r0, asr r1 │ │ │ │ + eorseq r8, sl, ip, ror r1 │ │ │ │ ldr r3, [pc, #20] @ 507c0 │ │ │ │ ldr r2, [pc, #20] @ 507c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ cmp r2, #0 │ │ │ │ bxeq lr │ │ │ │ b 4ffd0 <__gmon_start__@plt> │ │ │ │ @@ -7664,15 +7664,15 @@ │ │ │ │ ldm r5, {r0, r1, r2} │ │ │ │ stm r4, {r0, r1, r2} │ │ │ │ str lr, [ip, #372] @ 0x174 │ │ │ │ str lr, [ip, #376] @ 0x178 │ │ │ │ mov r0, ip │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ strdeq lr, [r0], #-28 @ 0xffffffe4 │ │ │ │ - eorseq r7, ip, r0, lsr #23 │ │ │ │ + ldrsbeq r8, [ip], -r8 @ │ │ │ │ │ │ │ │ 000576e8 : │ │ │ │ ldr r3, [pc, #16] @ 57700 │ │ │ │ ldr r2, [pc, #16] @ 57704 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r0, [r3] │ │ │ │ @@ -7824,17 +7824,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 5795c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #588 @ 0x24c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, ip, ip, lsr r8 │ │ │ │ - eorseq sp, r9, r0, lsl #18 │ │ │ │ - eorseq r8, fp, ip, ror fp │ │ │ │ + eorseq r7, ip, r4, ror sp │ │ │ │ + eorseq sp, r9, r8, lsr lr │ │ │ │ + ldrheq r9, [fp], -r4 @ │ │ │ │ │ │ │ │ 00057960 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #156] @ 57a14 │ │ │ │ @@ -8635,30 +8635,30 @@ │ │ │ │ ldr r2, [pc, #80] @ 585dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mlaseq lr, r0, fp, r7 │ │ │ │ muleq r0, r4, r8 │ │ │ │ - eorseq r6, ip, ip, ror #24 │ │ │ │ - eorseq ip, r9, r0, ror #26 │ │ │ │ - eorseq ip, r9, r0, lsr #27 │ │ │ │ - @ instruction: 0x0002f7b4 │ │ │ │ - eorseq r6, ip, r0, asr #24 │ │ │ │ - eorseq ip, r9, r4, lsr sp │ │ │ │ - eorseq ip, r9, r4, ror sp │ │ │ │ - @ instruction: 0x0002f7bd │ │ │ │ - eorseq r6, ip, ip, lsl ip │ │ │ │ - eorseq ip, r9, r0, lsl sp │ │ │ │ - eorseq ip, r9, r4, asr #26 │ │ │ │ - @ instruction: 0x0002f7b3 │ │ │ │ - @ instruction: 0x003c6bf8 │ │ │ │ - eorseq ip, r9, ip, ror #25 │ │ │ │ - eorseq ip, r9, r4, ror #26 │ │ │ │ - @ instruction: 0x0002f7bc │ │ │ │ + eorseq r7, ip, r4, lsr #3 │ │ │ │ + mlaseq r9, r8, r2, sp │ │ │ │ + @ instruction: 0x0039d2d8 │ │ │ │ + @ instruction: 0x0002f7b1 │ │ │ │ + eorseq r7, ip, r8, ror r1 │ │ │ │ + eorseq sp, r9, ip, ror #4 │ │ │ │ + eorseq sp, r9, ip, lsr #5 │ │ │ │ + @ instruction: 0x0002f7ba │ │ │ │ + eorseq r7, ip, r4, asr r1 │ │ │ │ + eorseq sp, r9, r8, asr #4 │ │ │ │ + eorseq sp, r9, ip, ror r2 │ │ │ │ + @ instruction: 0x0002f7b0 │ │ │ │ + eorseq r7, ip, r0, lsr r1 │ │ │ │ + eorseq sp, r9, r4, lsr #4 │ │ │ │ + mlaseq r9, ip, r2, sp │ │ │ │ + @ instruction: 0x0002f7b9 │ │ │ │ │ │ │ │ 000585e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #176] @ 586a8 │ │ │ │ @@ -9686,54 +9686,54 @@ │ │ │ │ ldr r2, [pc, #176] @ 59660 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r6, lr, r0, lsr #26 │ │ │ │ muleq r0, r4, r8 │ │ │ │ - eorseq r5, ip, r8, lsl sp │ │ │ │ - eorseq fp, r9, ip, lsl #28 │ │ │ │ - eorseq fp, r9, r0, asr #28 │ │ │ │ - andeq ip, r3, r3, asr #19 │ │ │ │ - @ instruction: 0x003c5cf4 │ │ │ │ - eorseq fp, r9, r8, ror #27 │ │ │ │ - eorseq fp, r9, ip, ror #28 │ │ │ │ - @ instruction: 0x0003c9b4 │ │ │ │ - @ instruction: 0x003c5cd0 │ │ │ │ - eorseq fp, r9, r4, asr #27 │ │ │ │ - mlaseq r9, ip, lr, fp │ │ │ │ + eorseq r6, ip, r0, asr r2 │ │ │ │ + eorseq ip, r9, r4, asr #6 │ │ │ │ + eorseq ip, r9, r8, ror r3 │ │ │ │ + andeq ip, r3, ip, asr #19 │ │ │ │ + eorseq r6, ip, ip, lsr #4 │ │ │ │ + eorseq ip, r9, r0, lsr #6 │ │ │ │ + eorseq ip, r9, r4, lsr #7 │ │ │ │ + @ instruction: 0x0003c9bd │ │ │ │ + eorseq r6, ip, r8, lsl #4 │ │ │ │ + @ instruction: 0x0039c2fc │ │ │ │ + @ instruction: 0x0039c3d4 │ │ │ │ + andeq ip, r3, r3, ror #19 │ │ │ │ + eorseq r6, ip, r4, ror #3 │ │ │ │ + @ instruction: 0x0039c2d8 │ │ │ │ + eorseq ip, r9, r4, lsr #7 │ │ │ │ + andeq ip, r3, r0, ror #19 │ │ │ │ + eorseq r6, ip, r0, asr #3 │ │ │ │ + @ instruction: 0x0039c2b4 │ │ │ │ + eorseq ip, r9, r4, ror r3 │ │ │ │ + ldrdeq ip, [r3], -sp │ │ │ │ + mlaseq ip, ip, r1, r6 │ │ │ │ + mlaseq r9, r0, r2, ip │ │ │ │ + eorseq ip, r9, r4, asr #6 │ │ │ │ ldrdeq ip, [r3], -sl │ │ │ │ - eorseq r5, ip, ip, lsr #25 │ │ │ │ - eorseq fp, r9, r0, lsr #27 │ │ │ │ - eorseq fp, r9, ip, ror #28 │ │ │ │ + eorseq r6, ip, r8, ror r1 │ │ │ │ + eorseq ip, r9, ip, ror #4 │ │ │ │ + eorseq ip, r9, r4, ror #5 │ │ │ │ ldrdeq ip, [r3], -r7 │ │ │ │ - eorseq r5, ip, r8, lsl #25 │ │ │ │ - eorseq fp, r9, ip, ror sp │ │ │ │ - eorseq fp, r9, ip, lsr lr │ │ │ │ + eorseq r6, ip, r4, asr r1 │ │ │ │ + eorseq ip, r9, r8, asr #4 │ │ │ │ + @ instruction: 0x0039c2f0 │ │ │ │ ldrdeq ip, [r3], -r4 │ │ │ │ - eorseq r5, ip, r4, ror #24 │ │ │ │ - eorseq fp, r9, r8, asr sp │ │ │ │ - eorseq fp, r9, ip, lsl #28 │ │ │ │ + eorseq r6, ip, r0, lsr r1 │ │ │ │ + eorseq ip, r9, r4, lsr #4 │ │ │ │ + eorseq ip, r9, r0, asr #5 │ │ │ │ ldrdeq ip, [r3], -r1 │ │ │ │ - eorseq r5, ip, r0, asr #24 │ │ │ │ - eorseq fp, r9, r4, lsr sp │ │ │ │ - eorseq fp, r9, ip, lsr #27 │ │ │ │ + eorseq r6, ip, ip, lsl #2 │ │ │ │ + eorseq ip, r9, r0, lsl #4 │ │ │ │ + mlaseq r9, r0, r2, ip │ │ │ │ andeq ip, r3, lr, asr #19 │ │ │ │ - eorseq r5, ip, ip, lsl ip │ │ │ │ - eorseq fp, r9, r0, lsl sp │ │ │ │ - @ instruction: 0x0039bdb8 │ │ │ │ - andeq ip, r3, fp, asr #19 │ │ │ │ - @ instruction: 0x003c5bf8 │ │ │ │ - eorseq fp, r9, ip, ror #25 │ │ │ │ - eorseq fp, r9, r8, lsl #27 │ │ │ │ - andeq ip, r3, r8, asr #19 │ │ │ │ - @ instruction: 0x003c5bd4 │ │ │ │ - eorseq fp, r9, r8, asr #25 │ │ │ │ - eorseq fp, r9, r8, asr sp │ │ │ │ - andeq ip, r3, r5, asr #19 │ │ │ │ │ │ │ │ 00059664 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #748] @ 59968 │ │ │ │ @@ -9923,54 +9923,54 @@ │ │ │ │ ldr r2, [pc, #176] @ 59a0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r6, lr, ip, ror r9 │ │ │ │ muleq r0, r4, r8 │ │ │ │ - eorseq r5, ip, ip, ror #18 │ │ │ │ - eorseq fp, r9, r0, ror #20 │ │ │ │ - mlaseq r9, r4, sl, fp │ │ │ │ - ldrdeq pc, [r3], -sp │ │ │ │ - eorseq r5, ip, r8, asr #18 │ │ │ │ - eorseq fp, r9, ip, lsr sl │ │ │ │ - eorseq fp, r9, r0, asr #21 │ │ │ │ - andeq pc, r3, lr, asr #19 │ │ │ │ - eorseq r5, ip, r4, lsr #18 │ │ │ │ - eorseq fp, r9, r8, lsl sl │ │ │ │ - @ instruction: 0x0039baf0 │ │ │ │ + eorseq r5, ip, r4, lsr #29 │ │ │ │ + mlaseq r9, r8, pc, fp @ │ │ │ │ + eorseq fp, r9, ip, asr #31 │ │ │ │ + andeq pc, r3, r6, ror #19 │ │ │ │ + eorseq r5, ip, r0, lsl #29 │ │ │ │ + eorseq fp, r9, r4, ror pc │ │ │ │ + @ instruction: 0x0039bff8 │ │ │ │ + ldrdeq pc, [r3], -r7 │ │ │ │ + eorseq r5, ip, ip, asr lr │ │ │ │ + eorseq fp, r9, r0, asr pc │ │ │ │ + eorseq ip, r9, r8, lsr #32 │ │ │ │ + strdeq pc, [r3], -sp │ │ │ │ + eorseq r5, ip, r8, lsr lr │ │ │ │ + eorseq fp, r9, ip, lsr #30 │ │ │ │ + @ instruction: 0x0039bff8 │ │ │ │ + strdeq pc, [r3], -sl │ │ │ │ + eorseq r5, ip, r4, lsl lr │ │ │ │ + eorseq fp, r9, r8, lsl #30 │ │ │ │ + eorseq fp, r9, r8, asr #31 │ │ │ │ + strdeq pc, [r3], -r7 │ │ │ │ + @ instruction: 0x003c5df0 │ │ │ │ + eorseq fp, r9, r4, ror #29 │ │ │ │ + mlaseq r9, r8, pc, fp @ │ │ │ │ strdeq pc, [r3], -r4 │ │ │ │ - eorseq r5, ip, r0, lsl #18 │ │ │ │ - @ instruction: 0x0039b9f4 │ │ │ │ - eorseq fp, r9, r0, asr #21 │ │ │ │ + eorseq r5, ip, ip, asr #27 │ │ │ │ + eorseq fp, r9, r0, asr #29 │ │ │ │ + eorseq fp, r9, r8, lsr pc │ │ │ │ strdeq pc, [r3], -r1 │ │ │ │ - @ instruction: 0x003c58dc │ │ │ │ - @ instruction: 0x0039b9d0 │ │ │ │ - mlaseq r9, r0, sl, fp │ │ │ │ + eorseq r5, ip, r8, lsr #27 │ │ │ │ + mlaseq r9, ip, lr, fp │ │ │ │ + eorseq fp, r9, r4, asr #30 │ │ │ │ andeq pc, r3, lr, ror #19 │ │ │ │ - @ instruction: 0x003c58b8 │ │ │ │ - eorseq fp, r9, ip, lsr #19 │ │ │ │ - eorseq fp, r9, r0, ror #20 │ │ │ │ + eorseq r5, ip, r4, lsl #27 │ │ │ │ + eorseq fp, r9, r8, ror lr │ │ │ │ + eorseq fp, r9, r4, lsl pc │ │ │ │ andeq pc, r3, fp, ror #19 │ │ │ │ - mlaseq ip, r4, r8, r5 │ │ │ │ - eorseq fp, r9, r8, lsl #19 │ │ │ │ - eorseq fp, r9, r0, lsl #20 │ │ │ │ + eorseq r5, ip, r0, ror #26 │ │ │ │ + eorseq fp, r9, r4, asr lr │ │ │ │ + eorseq fp, r9, r4, ror #29 │ │ │ │ andeq pc, r3, r8, ror #19 │ │ │ │ - eorseq r5, ip, r0, ror r8 │ │ │ │ - eorseq fp, r9, r4, ror #18 │ │ │ │ - eorseq fp, r9, ip, lsl #20 │ │ │ │ - andeq pc, r3, r5, ror #19 │ │ │ │ - eorseq r5, ip, ip, asr #16 │ │ │ │ - eorseq fp, r9, r0, asr #18 │ │ │ │ - @ instruction: 0x0039b9dc │ │ │ │ - andeq pc, r3, r2, ror #19 │ │ │ │ - eorseq r5, ip, r8, lsr #16 │ │ │ │ - eorseq fp, r9, ip, lsl r9 │ │ │ │ - eorseq fp, r9, ip, lsr #19 │ │ │ │ - ldrdeq pc, [r3], -pc @ │ │ │ │ │ │ │ │ 00059a10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #740] @ 59d0c │ │ │ │ @@ -10158,54 +10158,54 @@ │ │ │ │ ldr r2, [pc, #176] @ 59db0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x003e65d0 │ │ │ │ muleq r0, r4, r8 │ │ │ │ - eorseq r5, ip, r8, asr #11 │ │ │ │ - @ instruction: 0x0039b6bc │ │ │ │ - @ instruction: 0x0039b6f0 │ │ │ │ - andeq r1, r4, r7, lsl r2 │ │ │ │ - eorseq r5, ip, r4, lsr #11 │ │ │ │ - mlaseq r9, r8, r6, fp │ │ │ │ - eorseq fp, r9, ip, lsl r7 │ │ │ │ - andeq r1, r4, r8, lsl #4 │ │ │ │ - eorseq r5, ip, r0, lsl #11 │ │ │ │ - eorseq fp, r9, r4, ror r6 │ │ │ │ - eorseq fp, r9, ip, asr #14 │ │ │ │ + eorseq r5, ip, r0, lsl #22 │ │ │ │ + @ instruction: 0x0039bbf4 │ │ │ │ + eorseq fp, r9, r8, lsr #24 │ │ │ │ + andeq r1, r4, r0, lsr #4 │ │ │ │ + @ instruction: 0x003c5adc │ │ │ │ + @ instruction: 0x0039bbd0 │ │ │ │ + eorseq fp, r9, r4, asr ip │ │ │ │ + andeq r1, r4, r1, lsl r2 │ │ │ │ + @ instruction: 0x003c5ab8 │ │ │ │ + eorseq fp, r9, ip, lsr #23 │ │ │ │ + eorseq fp, r9, r4, lsl #25 │ │ │ │ + andeq r1, r4, r7, lsr r2 │ │ │ │ + mlaseq ip, r4, sl, r5 │ │ │ │ + eorseq fp, r9, r8, lsl #23 │ │ │ │ + eorseq fp, r9, r4, asr ip │ │ │ │ + andeq r1, r4, r4, lsr r2 │ │ │ │ + eorseq r5, ip, r0, ror sl │ │ │ │ + eorseq fp, r9, r4, ror #22 │ │ │ │ + eorseq fp, r9, r4, lsr #24 │ │ │ │ + andeq r1, r4, r1, lsr r2 │ │ │ │ + eorseq r5, ip, ip, asr #20 │ │ │ │ + eorseq fp, r9, r0, asr #22 │ │ │ │ + @ instruction: 0x0039bbf4 │ │ │ │ andeq r1, r4, lr, lsr #4 │ │ │ │ - eorseq r5, ip, ip, asr r5 │ │ │ │ - eorseq fp, r9, r0, asr r6 │ │ │ │ - eorseq fp, r9, ip, lsl r7 │ │ │ │ + eorseq r5, ip, r8, lsr #20 │ │ │ │ + eorseq fp, r9, ip, lsl fp │ │ │ │ + mlaseq r9, r4, fp, fp │ │ │ │ andeq r1, r4, fp, lsr #4 │ │ │ │ - eorseq r5, ip, r8, lsr r5 │ │ │ │ - eorseq fp, r9, ip, lsr #12 │ │ │ │ - eorseq fp, r9, ip, ror #13 │ │ │ │ + eorseq r5, ip, r4, lsl #20 │ │ │ │ + @ instruction: 0x0039baf8 │ │ │ │ + eorseq fp, r9, r0, lsr #23 │ │ │ │ andeq r1, r4, r8, lsr #4 │ │ │ │ - eorseq r5, ip, r4, lsl r5 │ │ │ │ - eorseq fp, r9, r8, lsl #12 │ │ │ │ - @ instruction: 0x0039b6bc │ │ │ │ + eorseq r5, ip, r0, ror #19 │ │ │ │ + @ instruction: 0x0039bad4 │ │ │ │ + eorseq fp, r9, r0, ror fp │ │ │ │ andeq r1, r4, r5, lsr #4 │ │ │ │ - @ instruction: 0x003c54f0 │ │ │ │ - eorseq fp, r9, r4, ror #11 │ │ │ │ - eorseq fp, r9, ip, asr r6 │ │ │ │ + @ instruction: 0x003c59bc │ │ │ │ + @ instruction: 0x0039bab0 │ │ │ │ + eorseq fp, r9, r0, asr #22 │ │ │ │ andeq r1, r4, r2, lsr #4 │ │ │ │ - eorseq r5, ip, ip, asr #9 │ │ │ │ - eorseq fp, r9, r0, asr #11 │ │ │ │ - eorseq fp, r9, r8, ror #12 │ │ │ │ - andeq r1, r4, pc, lsl r2 │ │ │ │ - eorseq r5, ip, r8, lsr #9 │ │ │ │ - mlaseq r9, ip, r5, fp │ │ │ │ - eorseq fp, r9, r8, lsr r6 │ │ │ │ - andeq r1, r4, ip, lsl r2 │ │ │ │ - eorseq r5, ip, r4, lsl #9 │ │ │ │ - eorseq fp, r9, r8, ror r5 │ │ │ │ - eorseq fp, r9, r8, lsl #12 │ │ │ │ - andeq r1, r4, r9, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ bl 50480 │ │ │ │ bl 4fff4 │ │ │ │ @@ -24641,17 +24641,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 67f60 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 67f64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #412 @ 0x19c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, fp, r8, lsr r2 │ │ │ │ - eorseq sp, r8, ip, lsr #6 │ │ │ │ - mlaseq r8, r0, r5, sp │ │ │ │ + eorseq r7, fp, r0, ror r7 │ │ │ │ + eorseq sp, r8, r4, ror #16 │ │ │ │ + eorseq sp, r8, r8, asr #21 │ │ │ │ andeq r5, r0, pc, lsr r8 │ │ │ │ │ │ │ │ 00067f68 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 67f84 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -24667,17 +24667,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 67fc0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 67fc4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #488 @ 0x1e8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x003b71d8 │ │ │ │ - eorseq sp, r8, ip, asr #5 │ │ │ │ - eorseq sp, r8, r0, lsr r5 │ │ │ │ + eorseq r7, fp, r0, lsl r7 │ │ │ │ + eorseq sp, r8, r4, lsl #16 │ │ │ │ + eorseq sp, r8, r8, ror #20 │ │ │ │ ldrdeq r6, [r0], -r7 │ │ │ │ │ │ │ │ 00067fc8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 67fe4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -24693,18 +24693,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 68020 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 68024 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #532 @ 0x214 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, fp, r8, ror r1 │ │ │ │ - eorseq sp, r8, ip, ror #4 │ │ │ │ - @ instruction: 0x0038d4d0 │ │ │ │ - andeq fp, r0, r3, ror #18 │ │ │ │ + @ instruction: 0x003b76b0 │ │ │ │ + eorseq sp, r8, r4, lsr #15 │ │ │ │ + eorseq sp, r8, r8, lsl #20 │ │ │ │ + andeq fp, r0, r9, ror #18 │ │ │ │ │ │ │ │ 00068028 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68044 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -24719,18 +24719,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 68080 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 68084 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #584 @ 0x248 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, fp, r8, lsl r1 │ │ │ │ - eorseq sp, r8, ip, lsl #4 │ │ │ │ - eorseq sp, r8, r0, ror r4 │ │ │ │ - andeq ip, r0, r7, lsr #25 │ │ │ │ + eorseq r7, fp, r0, asr r6 │ │ │ │ + eorseq sp, r8, r4, asr #14 │ │ │ │ + eorseq sp, r8, r8, lsr #19 │ │ │ │ + andeq ip, r0, sp, lsr #25 │ │ │ │ │ │ │ │ 00068088 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 680a4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -24745,18 +24745,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 680e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 680e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #640 @ 0x280 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldrheq r7, [fp], -r8 @ │ │ │ │ - eorseq sp, r8, ip, lsr #3 │ │ │ │ - eorseq sp, r8, r0, lsl r4 │ │ │ │ - strdeq sp, [r0], -r7 │ │ │ │ + @ instruction: 0x003b75f0 │ │ │ │ + eorseq sp, r8, r4, ror #13 │ │ │ │ + eorseq sp, r8, r8, asr #18 │ │ │ │ + andeq sp, r0, r9, ror #11 │ │ │ │ │ │ │ │ 000680e8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68104 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -24771,18 +24771,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 68140 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 68144 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #712 @ 0x2c8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, fp, r8, asr r0 │ │ │ │ - eorseq sp, r8, ip, asr #2 │ │ │ │ - @ instruction: 0x0038d3b0 │ │ │ │ - andeq r2, r1, r4, lsl ip │ │ │ │ + mlaseq fp, r0, r5, r7 │ │ │ │ + eorseq sp, r8, r4, lsl #13 │ │ │ │ + eorseq sp, r8, r8, ror #17 │ │ │ │ + andeq r2, r1, r6, lsl #24 │ │ │ │ │ │ │ │ 00068148 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68164 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -24797,18 +24797,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 681a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 681a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x003b6ff8 │ │ │ │ - eorseq sp, r8, ip, ror #1 │ │ │ │ - eorseq sp, r8, r0, asr r3 │ │ │ │ - andeq r3, r1, r5, asr #9 │ │ │ │ + eorseq r7, fp, r0, lsr r5 │ │ │ │ + eorseq sp, r8, r4, lsr #12 │ │ │ │ + eorseq sp, r8, r8, lsl #17 │ │ │ │ + @ instruction: 0x000134b2 │ │ │ │ │ │ │ │ 000681a8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 681c4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -24823,18 +24823,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 68200 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 68204 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #824 @ 0x338 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - mlaseq fp, r8, pc, r6 @ │ │ │ │ - eorseq sp, r8, ip, lsl #1 │ │ │ │ - @ instruction: 0x0038d2f0 │ │ │ │ - andeq r3, r1, pc, lsl r9 │ │ │ │ + @ instruction: 0x003b74d0 │ │ │ │ + eorseq sp, r8, r4, asr #11 │ │ │ │ + eorseq sp, r8, r8, lsr #16 │ │ │ │ + andeq r3, r1, ip, lsl #18 │ │ │ │ │ │ │ │ 00068208 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68224 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -24849,18 +24849,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 68260 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 68264 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #884 @ 0x374 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r8, lsr pc │ │ │ │ - eorseq sp, r8, ip, lsr #32 │ │ │ │ - mlaseq r8, r0, r2, sp │ │ │ │ - andeq r3, r1, lr, asr sp │ │ │ │ + eorseq r7, fp, r0, ror r4 │ │ │ │ + eorseq sp, r8, r4, ror #10 │ │ │ │ + eorseq sp, r8, r8, asr #15 │ │ │ │ + andeq r3, r1, fp, asr #26 │ │ │ │ │ │ │ │ 00068268 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68284 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -24875,18 +24875,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 682c0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 682c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #944 @ 0x3b0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x003b6ed8 │ │ │ │ - eorseq ip, r8, ip, asr #31 │ │ │ │ - eorseq sp, r8, r0, lsr r2 │ │ │ │ - andeq r4, r1, r4, ror #5 │ │ │ │ + eorseq r7, fp, r0, lsl r4 │ │ │ │ + eorseq sp, r8, r4, lsl #10 │ │ │ │ + eorseq sp, r8, r8, ror #14 │ │ │ │ + ldrdeq r4, [r1], -r1 │ │ │ │ │ │ │ │ 000682c8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 682e4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -24901,18 +24901,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 68320 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 68324 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1004 @ 0x3ec │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r8, ror lr │ │ │ │ - eorseq ip, r8, ip, ror #30 │ │ │ │ - @ instruction: 0x0038d1d0 │ │ │ │ - andeq r4, r1, lr, lsr r8 │ │ │ │ + @ instruction: 0x003b73b0 │ │ │ │ + eorseq sp, r8, r4, lsr #9 │ │ │ │ + eorseq sp, r8, r8, lsl #14 │ │ │ │ + andeq r4, r1, fp, lsr #16 │ │ │ │ │ │ │ │ 00068328 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68344 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -24928,18 +24928,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ ldr r2, [pc, #24] @ 68388 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r8, lsl lr │ │ │ │ - eorseq ip, r8, r8, lsl #30 │ │ │ │ - eorseq sp, r8, ip, ror #2 │ │ │ │ - muleq r1, sl, fp │ │ │ │ + eorseq r7, fp, r0, asr r3 │ │ │ │ + eorseq sp, r8, r0, asr #8 │ │ │ │ + eorseq sp, r8, r4, lsr #13 │ │ │ │ + andeq r4, r1, r7, lsl #23 │ │ │ │ │ │ │ │ 0006838c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 683a8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -24955,18 +24955,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1120 @ 0x460 │ │ │ │ ldr r2, [pc, #24] @ 683ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x003b6db4 │ │ │ │ - eorseq ip, r8, r4, lsr #29 │ │ │ │ - eorseq sp, r8, r8, lsl #2 │ │ │ │ - ldrdeq r4, [r1], -r0 │ │ │ │ + eorseq r7, fp, ip, ror #5 │ │ │ │ + @ instruction: 0x0038d3dc │ │ │ │ + eorseq sp, r8, r0, asr #12 │ │ │ │ + @ instruction: 0x00014ebd │ │ │ │ │ │ │ │ 000683f0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 6840c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -24982,18 +24982,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ ldr r2, [pc, #24] @ 68450 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r0, asr sp │ │ │ │ - eorseq ip, r8, r0, asr #28 │ │ │ │ - eorseq sp, r8, r4, lsr #1 │ │ │ │ - andeq r5, r1, r6, lsl #4 │ │ │ │ + eorseq r7, fp, r8, lsl #5 │ │ │ │ + eorseq sp, r8, r8, ror r3 │ │ │ │ + @ instruction: 0x0038d5dc │ │ │ │ + strdeq r5, [r1], -r3 │ │ │ │ │ │ │ │ 00068454 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68470 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -25009,18 +25009,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1248 @ 0x4e0 │ │ │ │ ldr r2, [pc, #24] @ 684b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, ip, ror #25 │ │ │ │ - @ instruction: 0x0038cddc │ │ │ │ - eorseq sp, r8, r0, asr #32 │ │ │ │ - andeq r5, r1, r9, lsl #15 │ │ │ │ + eorseq r7, fp, r4, lsr #4 │ │ │ │ + eorseq sp, r8, r4, lsl r3 │ │ │ │ + eorseq sp, r8, r8, ror r5 │ │ │ │ + andeq r5, r1, r6, ror r7 │ │ │ │ │ │ │ │ 000684b8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 684d4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -25035,18 +25035,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 68510 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 68514 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1328 @ 0x530 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r8, lsl #25 │ │ │ │ - eorseq ip, r8, ip, ror sp │ │ │ │ - eorseq ip, r8, r0, ror #31 │ │ │ │ - andeq r5, r1, r4, asr #28 │ │ │ │ + eorseq r7, fp, r0, asr #3 │ │ │ │ + @ instruction: 0x0038d2b4 │ │ │ │ + eorseq sp, r8, r8, lsl r5 │ │ │ │ + andeq r5, r1, r1, lsr lr │ │ │ │ │ │ │ │ 00068518 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68534 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -25062,18 +25062,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1376 @ 0x560 │ │ │ │ ldr r2, [pc, #24] @ 68578 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r8, lsr #24 │ │ │ │ - eorseq ip, r8, r8, lsl sp │ │ │ │ - eorseq ip, r8, ip, ror pc │ │ │ │ - andeq r6, r1, r8, asr r3 │ │ │ │ + eorseq r7, fp, r0, ror #2 │ │ │ │ + eorseq sp, r8, r0, asr r2 │ │ │ │ + @ instruction: 0x0038d4b4 │ │ │ │ + andeq r6, r1, r5, asr #6 │ │ │ │ │ │ │ │ 0006857c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68598 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -25089,18 +25089,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1440 @ 0x5a0 │ │ │ │ ldr r2, [pc, #24] @ 685dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r4, asr #23 │ │ │ │ - @ instruction: 0x0038ccb4 │ │ │ │ - eorseq ip, r8, r8, lsl pc │ │ │ │ - andeq r6, r1, lr, asr #15 │ │ │ │ + ldrsheq r7, [fp], -ip @ │ │ │ │ + eorseq sp, r8, ip, ror #3 │ │ │ │ + eorseq sp, r8, r0, asr r4 │ │ │ │ + @ instruction: 0x000167bb │ │ │ │ │ │ │ │ 000685e0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 685fc │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -25116,18 +25116,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1504 @ 0x5e0 │ │ │ │ ldr r2, [pc, #24] @ 68640 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r0, ror #22 │ │ │ │ - eorseq ip, r8, r0, asr ip │ │ │ │ - @ instruction: 0x0038ceb4 │ │ │ │ - andeq r7, r1, fp, ror #8 │ │ │ │ + mlaseq fp, r8, r0, r7 │ │ │ │ + eorseq sp, r8, r8, lsl #3 │ │ │ │ + eorseq sp, r8, ip, ror #7 │ │ │ │ + andeq r7, r1, r8, asr r4 │ │ │ │ │ │ │ │ 00068644 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68660 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -25143,18 +25143,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1568 @ 0x620 │ │ │ │ ldr r2, [pc, #24] @ 686a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x003b6afc │ │ │ │ - eorseq ip, r8, ip, ror #23 │ │ │ │ - eorseq ip, r8, r0, asr lr │ │ │ │ - andeq r7, r1, r4, lsl fp │ │ │ │ + eorseq r7, fp, r4, lsr r0 │ │ │ │ + eorseq sp, r8, r4, lsr #2 │ │ │ │ + eorseq sp, r8, r8, lsl #7 │ │ │ │ + andeq r7, r1, r1, lsl #22 │ │ │ │ │ │ │ │ 000686a8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 686c4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -25170,18 +25170,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1632 @ 0x660 │ │ │ │ ldr r2, [pc, #24] @ 68708 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - mlaseq fp, r8, sl, r6 │ │ │ │ - eorseq ip, r8, r8, lsl #23 │ │ │ │ - eorseq ip, r8, ip, ror #27 │ │ │ │ - ldrdeq r7, [r1], -r1 │ │ │ │ + @ instruction: 0x003b6fd0 │ │ │ │ + eorseq sp, r8, r0, asr #1 │ │ │ │ + eorseq sp, r8, r4, lsr #6 │ │ │ │ + @ instruction: 0x00017fbe │ │ │ │ │ │ │ │ 0006870c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68728 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -25197,18 +25197,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1696 @ 0x6a0 │ │ │ │ ldr r2, [pc, #24] @ 6876c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r4, lsr sl │ │ │ │ - eorseq ip, r8, r4, lsr #22 │ │ │ │ - eorseq ip, r8, r8, lsl #27 │ │ │ │ - andeq r8, r1, fp, lsl #11 │ │ │ │ + eorseq r6, fp, ip, ror #30 │ │ │ │ + eorseq sp, r8, ip, asr r0 │ │ │ │ + eorseq sp, r8, r0, asr #5 │ │ │ │ + andeq r8, r1, r8, ror r5 │ │ │ │ │ │ │ │ 00068770 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 6878c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -25224,18 +25224,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1760 @ 0x6e0 │ │ │ │ ldr r2, [pc, #24] @ 687d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x003b69d0 │ │ │ │ - eorseq ip, r8, r0, asr #21 │ │ │ │ - eorseq ip, r8, r4, lsr #26 │ │ │ │ - andeq r8, r1, r3, lsl #17 │ │ │ │ + eorseq r6, fp, r8, lsl #30 │ │ │ │ + @ instruction: 0x0038cff8 │ │ │ │ + eorseq sp, r8, ip, asr r2 │ │ │ │ + andeq r8, r1, r0, ror r8 │ │ │ │ │ │ │ │ 000687d4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 687f0 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -25250,18 +25250,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 6882c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 68830 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1824 @ 0x720 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, ip, ror #18 │ │ │ │ - eorseq ip, r8, r0, ror #20 │ │ │ │ - eorseq ip, r8, r4, asr #25 │ │ │ │ - andeq r8, r1, r5, asr #25 │ │ │ │ + eorseq r6, fp, r4, lsr #29 │ │ │ │ + mlaseq r8, r8, pc, ip @ │ │ │ │ + @ instruction: 0x0038d1fc │ │ │ │ + @ instruction: 0x00018cb2 │ │ │ │ │ │ │ │ 00068834 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68850 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -25276,18 +25276,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 6888c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 68890 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1888 @ 0x760 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, ip, lsl #18 │ │ │ │ - eorseq ip, r8, r0, lsl #20 │ │ │ │ - eorseq ip, r8, r4, ror #24 │ │ │ │ - andeq r9, r1, pc, lsr #2 │ │ │ │ + eorseq r6, fp, r4, asr #28 │ │ │ │ + eorseq ip, r8, r8, lsr pc │ │ │ │ + mlaseq r8, ip, r1, sp │ │ │ │ + andeq r9, r1, ip, lsl r1 │ │ │ │ │ │ │ │ 00068894 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 688b0 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -25303,18 +25303,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1952 @ 0x7a0 │ │ │ │ ldr r2, [pc, #24] @ 688f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, ip, lsr #17 │ │ │ │ - mlaseq r8, ip, r9, ip │ │ │ │ - eorseq ip, r8, r0, lsl #24 │ │ │ │ - ldrdeq r9, [r1], -ip │ │ │ │ + eorseq r6, fp, r4, ror #27 │ │ │ │ + @ instruction: 0x0038ced4 │ │ │ │ + eorseq sp, r8, r8, lsr r1 │ │ │ │ + andeq r9, r1, r9, asr #13 │ │ │ │ │ │ │ │ 000688f8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68914 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -25330,18 +25330,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2016 @ 0x7e0 │ │ │ │ ldr r2, [pc, #24] @ 68958 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r8, asr #16 │ │ │ │ - eorseq ip, r8, r8, lsr r9 │ │ │ │ - mlaseq r8, ip, fp, ip │ │ │ │ - andeq r9, r1, r0, lsl #21 │ │ │ │ + eorseq r6, fp, r0, lsl #27 │ │ │ │ + eorseq ip, r8, r0, ror lr │ │ │ │ + ldrsbeq sp, [r8], -r4 @ │ │ │ │ + andeq r9, r1, sp, ror #20 │ │ │ │ │ │ │ │ 0006895c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68978 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -25356,18 +25356,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 689b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 689b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2080 @ 0x820 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r4, ror #15 │ │ │ │ - @ instruction: 0x0038c8d8 │ │ │ │ - eorseq ip, r8, ip, lsr fp │ │ │ │ - strdeq sl, [r1], -r2 │ │ │ │ + eorseq r6, fp, ip, lsl sp │ │ │ │ + eorseq ip, r8, r0, lsl lr │ │ │ │ + eorseq sp, r8, r4, ror r0 │ │ │ │ + ldrdeq sl, [r1], -pc @ │ │ │ │ │ │ │ │ 000689bc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 689d8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -25383,18 +25383,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2128 @ 0x850 │ │ │ │ ldr r2, [pc, #24] @ 68a1c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r4, lsl #15 │ │ │ │ - eorseq ip, r8, r4, ror r8 │ │ │ │ - @ instruction: 0x0038cad8 │ │ │ │ - andeq sl, r1, r5, lsl #16 │ │ │ │ + @ instruction: 0x003b6cbc │ │ │ │ + eorseq ip, r8, ip, lsr #27 │ │ │ │ + eorseq sp, r8, r0, lsl r0 │ │ │ │ + strdeq sl, [r1], -r2 │ │ │ │ │ │ │ │ 00068a20 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68a3c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -25410,18 +25410,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2192 @ 0x890 │ │ │ │ ldr r2, [pc, #24] @ 68a80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r0, lsr #14 │ │ │ │ - eorseq ip, r8, r0, lsl r8 │ │ │ │ - eorseq ip, r8, r4, ror sl │ │ │ │ - andeq sl, r1, r1, lsl #25 │ │ │ │ + eorseq r6, fp, r8, asr ip │ │ │ │ + eorseq ip, r8, r8, asr #26 │ │ │ │ + eorseq ip, r8, ip, lsr #31 │ │ │ │ + andeq sl, r1, lr, ror #24 │ │ │ │ │ │ │ │ 00068a84 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68aa0 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -25437,18 +25437,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2256 @ 0x8d0 │ │ │ │ ldr r2, [pc, #24] @ 68ae4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x003b66bc │ │ │ │ - eorseq ip, r8, ip, lsr #15 │ │ │ │ - eorseq ip, r8, r0, lsl sl │ │ │ │ - andeq fp, r1, r3, lsr r2 │ │ │ │ + @ instruction: 0x003b6bf4 │ │ │ │ + eorseq ip, r8, r4, ror #25 │ │ │ │ + eorseq ip, r8, r8, asr #30 │ │ │ │ + andeq fp, r1, r0, lsr #4 │ │ │ │ │ │ │ │ 00068ae8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68b04 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -25463,18 +25463,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 68b40 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 68b44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2320 @ 0x910 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r8, asr r6 │ │ │ │ - eorseq ip, r8, ip, asr #14 │ │ │ │ - @ instruction: 0x0038c9b0 │ │ │ │ - @ instruction: 0x0001bcb3 │ │ │ │ + mlaseq fp, r0, fp, r6 │ │ │ │ + eorseq ip, r8, r4, lsl #25 │ │ │ │ + eorseq ip, r8, r8, ror #29 │ │ │ │ + andeq fp, r1, r0, lsr #25 │ │ │ │ │ │ │ │ 00068b48 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68b64 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -25490,18 +25490,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2368 @ 0x940 │ │ │ │ ldr r2, [pc, #24] @ 68ba8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x003b65f8 │ │ │ │ - eorseq ip, r8, r8, ror #13 │ │ │ │ - eorseq ip, r8, ip, asr #18 │ │ │ │ - andeq ip, r1, sl, ror r6 │ │ │ │ + eorseq r6, fp, r0, lsr fp │ │ │ │ + eorseq ip, r8, r0, lsr #24 │ │ │ │ + eorseq ip, r8, r4, lsl #29 │ │ │ │ + andeq ip, r1, r7, ror #12 │ │ │ │ │ │ │ │ 00068bac : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68bc8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -25517,18 +25517,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2416 @ 0x970 │ │ │ │ ldr r2, [pc, #24] @ 68c0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - mlaseq fp, r4, r5, r6 │ │ │ │ - eorseq ip, r8, r4, lsl #13 │ │ │ │ - eorseq ip, r8, r8, ror #17 │ │ │ │ - andeq ip, r1, r5, lsl #29 │ │ │ │ + eorseq r6, fp, ip, asr #21 │ │ │ │ + @ instruction: 0x0038cbbc │ │ │ │ + eorseq ip, r8, r0, lsr #28 │ │ │ │ + andeq ip, r1, r2, ror lr │ │ │ │ │ │ │ │ 00068c10 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68c2c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -25544,18 +25544,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2464 @ 0x9a0 │ │ │ │ ldr r2, [pc, #24] @ 68c70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r0, lsr r5 │ │ │ │ - eorseq ip, r8, r0, lsr #12 │ │ │ │ - eorseq ip, r8, r4, lsl #17 │ │ │ │ - andeq sp, r1, sp, ror #3 │ │ │ │ + eorseq r6, fp, r8, ror #20 │ │ │ │ + eorseq ip, r8, r8, asr fp │ │ │ │ + @ instruction: 0x0038cdbc │ │ │ │ + ldrdeq sp, [r1], -sl │ │ │ │ │ │ │ │ 00068c74 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68c90 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -25571,18 +25571,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2512 @ 0x9d0 │ │ │ │ ldr r2, [pc, #24] @ 68cd4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, ip, asr #9 │ │ │ │ - @ instruction: 0x0038c5bc │ │ │ │ - eorseq ip, r8, r0, lsr #16 │ │ │ │ - andeq lr, r1, r2, asr r0 │ │ │ │ + eorseq r6, fp, r4, lsl #20 │ │ │ │ + @ instruction: 0x0038caf4 │ │ │ │ + eorseq ip, r8, r8, asr sp │ │ │ │ + andeq lr, r1, pc, lsr r0 │ │ │ │ │ │ │ │ 00068cd8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68cf4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -25597,18 +25597,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 68d30 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 68d34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2592 @ 0xa20 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r8, ror #8 │ │ │ │ - eorseq ip, r8, ip, asr r5 │ │ │ │ - eorseq ip, r8, r0, asr #15 │ │ │ │ - @ instruction: 0x0001ecba │ │ │ │ + eorseq r6, fp, r0, lsr #19 │ │ │ │ + mlaseq r8, r4, sl, ip │ │ │ │ + @ instruction: 0x0038ccf8 │ │ │ │ + andeq lr, r1, ip, lsr #25 │ │ │ │ │ │ │ │ 00068d38 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68d54 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -25624,18 +25624,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2656 @ 0xa60 │ │ │ │ ldr r2, [pc, #24] @ 68d98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r8, lsl #8 │ │ │ │ - @ instruction: 0x0038c4f8 │ │ │ │ - eorseq ip, r8, ip, asr r7 │ │ │ │ - @ instruction: 0x0001f2bf │ │ │ │ + eorseq r6, fp, r0, asr #18 │ │ │ │ + eorseq ip, r8, r0, lsr sl │ │ │ │ + mlaseq r8, r4, ip, ip │ │ │ │ + @ instruction: 0x0001f2b1 │ │ │ │ │ │ │ │ 00068d9c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68db8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -25651,18 +25651,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2720 @ 0xaa0 │ │ │ │ ldr r2, [pc, #24] @ 68dfc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r4, lsr #7 │ │ │ │ - mlaseq r8, r4, r4, ip │ │ │ │ - @ instruction: 0x0038c6f8 │ │ │ │ - @ instruction: 0x0001f6bc │ │ │ │ + @ instruction: 0x003b68dc │ │ │ │ + eorseq ip, r8, ip, asr #19 │ │ │ │ + eorseq ip, r8, r0, lsr ip │ │ │ │ + andeq pc, r1, lr, lsr #13 │ │ │ │ │ │ │ │ 00068e00 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68e1c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -25678,18 +25678,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2784 @ 0xae0 │ │ │ │ ldr r2, [pc, #24] @ 68e60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r0, asr #6 │ │ │ │ - eorseq ip, r8, r0, lsr r4 │ │ │ │ - mlaseq r8, r4, r6, ip │ │ │ │ - strdeq r0, [r2], -sl │ │ │ │ + eorseq r6, fp, r8, ror r8 │ │ │ │ + eorseq ip, r8, r8, ror #18 │ │ │ │ + eorseq ip, r8, ip, asr #23 │ │ │ │ + andeq r0, r2, ip, ror #7 │ │ │ │ │ │ │ │ 00068e64 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68e80 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -25705,18 +25705,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2832 @ 0xb10 │ │ │ │ ldr r2, [pc, #24] @ 68ec4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x003b62dc │ │ │ │ - eorseq ip, r8, ip, asr #7 │ │ │ │ - eorseq ip, r8, r0, lsr r6 │ │ │ │ - andeq r0, r2, r0, ror #14 │ │ │ │ + eorseq r6, fp, r4, lsl r8 │ │ │ │ + eorseq ip, r8, r4, lsl #18 │ │ │ │ + eorseq ip, r8, r8, ror #22 │ │ │ │ + andeq r0, r2, r2, asr r7 │ │ │ │ │ │ │ │ 00068ec8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68ee4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -25731,18 +25731,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 68f20 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 68f24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2912 @ 0xb60 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r8, ror r2 │ │ │ │ - eorseq ip, r8, ip, ror #6 │ │ │ │ - @ instruction: 0x0038c5d0 │ │ │ │ - ldrdeq r0, [r2], -sp │ │ │ │ + @ instruction: 0x003b67b0 │ │ │ │ + eorseq ip, r8, r4, lsr #17 │ │ │ │ + eorseq ip, r8, r8, lsl #22 │ │ │ │ + andeq r0, r2, pc, asr #27 │ │ │ │ │ │ │ │ 00068f28 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68f44 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -25758,18 +25758,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2960 @ 0xb90 │ │ │ │ ldr r2, [pc, #24] @ 68f88 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r8, lsl r2 │ │ │ │ - eorseq ip, r8, r8, lsl #6 │ │ │ │ - eorseq ip, r8, ip, ror #10 │ │ │ │ - muleq r2, r7, r0 │ │ │ │ + eorseq r6, fp, r0, asr r7 │ │ │ │ + eorseq ip, r8, r0, asr #16 │ │ │ │ + eorseq ip, r8, r4, lsr #21 │ │ │ │ + andeq r3, r2, pc, lsl #1 │ │ │ │ │ │ │ │ 00068f8c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 68fa8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -25785,18 +25785,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3024 @ 0xbd0 │ │ │ │ ldr r2, [pc, #24] @ 68fec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x003b61b4 │ │ │ │ - eorseq ip, r8, r4, lsr #5 │ │ │ │ - eorseq ip, r8, r8, lsl #10 │ │ │ │ - andeq r5, r2, r1, asr fp │ │ │ │ + eorseq r6, fp, ip, ror #13 │ │ │ │ + @ instruction: 0x0038c7dc │ │ │ │ + eorseq ip, r8, r0, asr #20 │ │ │ │ + andeq r5, r2, r9, asr #22 │ │ │ │ │ │ │ │ 00068ff0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 6900c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -25812,18 +25812,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3088 @ 0xc10 │ │ │ │ ldr r2, [pc, #24] @ 69050 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r0, asr r1 │ │ │ │ - eorseq ip, r8, r0, asr #4 │ │ │ │ - eorseq ip, r8, r4, lsr #9 │ │ │ │ - muleq r2, r9, ip │ │ │ │ + eorseq r6, fp, r8, lsl #13 │ │ │ │ + eorseq ip, r8, r8, ror r7 │ │ │ │ + @ instruction: 0x0038c9dc │ │ │ │ + muleq r2, r1, ip │ │ │ │ │ │ │ │ 00069054 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 69070 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -25839,18 +25839,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3136 @ 0xc40 │ │ │ │ ldr r2, [pc, #24] @ 690b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, ip, ror #1 │ │ │ │ - @ instruction: 0x0038c1dc │ │ │ │ - eorseq ip, r8, r0, asr #8 │ │ │ │ - andeq sl, r2, ip, lsl #23 │ │ │ │ + eorseq r6, fp, r4, lsr #12 │ │ │ │ + eorseq ip, r8, r4, lsl r7 │ │ │ │ + eorseq ip, r8, r8, ror r9 │ │ │ │ + andeq sl, r2, r4, lsl #23 │ │ │ │ │ │ │ │ 000690b8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 690d4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -25866,18 +25866,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3184 @ 0xc70 │ │ │ │ ldr r2, [pc, #24] @ 69118 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r8, lsl #1 │ │ │ │ - eorseq ip, r8, r8, ror r1 │ │ │ │ - @ instruction: 0x0038c3dc │ │ │ │ - andeq sl, r2, r9, ror #30 │ │ │ │ + eorseq r6, fp, r0, asr #11 │ │ │ │ + @ instruction: 0x0038c6b0 │ │ │ │ + eorseq ip, r8, r4, lsl r9 │ │ │ │ + andeq sl, r2, r1, ror #30 │ │ │ │ │ │ │ │ 0006911c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 69138 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -25893,18 +25893,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3232 @ 0xca0 │ │ │ │ ldr r2, [pc, #24] @ 6917c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, fp, r4, lsr #32 │ │ │ │ - eorseq ip, r8, r4, lsl r1 │ │ │ │ - eorseq ip, r8, r8, ror r3 │ │ │ │ - andeq r2, r3, sp, lsr r1 │ │ │ │ + eorseq r6, fp, ip, asr r5 │ │ │ │ + eorseq ip, r8, ip, asr #12 │ │ │ │ + @ instruction: 0x0038c8b0 │ │ │ │ + andeq r2, r3, lr, lsr r1 │ │ │ │ │ │ │ │ 00069180 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 6919c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -25920,18 +25920,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3296 @ 0xce0 │ │ │ │ ldr r2, [pc, #24] @ 691e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r5, fp, r0, asr #31 │ │ │ │ - ldrheq ip, [r8], -r0 @ │ │ │ │ - eorseq ip, r8, r4, lsl r3 │ │ │ │ - andeq r2, r3, ip, lsl lr │ │ │ │ + @ instruction: 0x003b64f8 │ │ │ │ + eorseq ip, r8, r8, ror #11 │ │ │ │ + eorseq ip, r8, ip, asr #16 │ │ │ │ + andeq r2, r3, sp, lsl lr │ │ │ │ │ │ │ │ 000691e4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 69200 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -25947,18 +25947,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3344 @ 0xd10 │ │ │ │ ldr r2, [pc, #24] @ 69244 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r5, fp, ip, asr pc │ │ │ │ - eorseq ip, r8, ip, asr #32 │ │ │ │ - @ instruction: 0x0038c2b0 │ │ │ │ - andeq r3, r3, fp, ror #28 │ │ │ │ + mlaseq fp, r4, r4, r6 │ │ │ │ + eorseq ip, r8, r4, lsl #11 │ │ │ │ + eorseq ip, r8, r8, ror #15 │ │ │ │ + andeq r3, r3, ip, ror #28 │ │ │ │ │ │ │ │ 00069248 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 69264 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -25974,18 +25974,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3424 @ 0xd60 │ │ │ │ ldr r2, [pc, #24] @ 692a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x003b5ef8 │ │ │ │ - eorseq fp, r8, r8, ror #31 │ │ │ │ - eorseq ip, r8, ip, asr #4 │ │ │ │ - andeq r4, r3, ip, lsr #5 │ │ │ │ + eorseq r6, fp, r0, lsr r4 │ │ │ │ + eorseq ip, r8, r0, lsr #10 │ │ │ │ + eorseq ip, r8, r4, lsl #15 │ │ │ │ + andeq r4, r3, r6, lsr #5 │ │ │ │ │ │ │ │ 000692ac : │ │ │ │ cmp r0, #0 │ │ │ │ beq 692c8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26001,18 +26001,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3488 @ 0xda0 │ │ │ │ ldr r2, [pc, #24] @ 6930c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - mlaseq fp, r4, lr, r5 │ │ │ │ - eorseq fp, r8, r4, lsl #31 │ │ │ │ - eorseq ip, r8, r8, ror #3 │ │ │ │ - @ instruction: 0x000394bf │ │ │ │ + eorseq r6, fp, ip, asr #7 │ │ │ │ + @ instruction: 0x0038c4bc │ │ │ │ + eorseq ip, r8, r0, lsr #14 │ │ │ │ + andeq r9, r3, r8, asr #9 │ │ │ │ │ │ │ │ 00069310 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 6932c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26028,18 +26028,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3536 @ 0xdd0 │ │ │ │ ldr r2, [pc, #24] @ 69370 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r5, fp, r0, lsr lr │ │ │ │ - eorseq fp, r8, r0, lsr #30 │ │ │ │ - eorseq ip, r8, r4, lsl #3 │ │ │ │ - andeq r9, r3, r6, lsl #25 │ │ │ │ + eorseq r6, fp, r8, ror #6 │ │ │ │ + eorseq ip, r8, r8, asr r4 │ │ │ │ + @ instruction: 0x0038c6bc │ │ │ │ + andeq r9, r3, pc, lsl #25 │ │ │ │ │ │ │ │ 00069374 : │ │ │ │ ldr r3, [pc, #108] @ 693e8 │ │ │ │ ldr r2, [pc, #108] @ 693ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ @@ -26065,18 +26065,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 693fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r6, sp, ip, ror ip │ │ │ │ muleq r0, r4, r8 │ │ │ │ - eorseq r5, fp, ip, lsr #27 │ │ │ │ - mlaseq r8, ip, lr, fp │ │ │ │ - eorseq fp, r8, r0, lsr #30 │ │ │ │ - andeq r9, r3, pc, asr #27 │ │ │ │ + eorseq r6, fp, r4, ror #5 │ │ │ │ + @ instruction: 0x0038c3d4 │ │ │ │ + eorseq ip, r8, r8, asr r4 │ │ │ │ + ldrdeq r9, [r3], -r8 │ │ │ │ │ │ │ │ 00069400 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 6941c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26091,18 +26091,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 69458 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 6945c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #3664 @ 0xe50 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r5, fp, r0, asr #26 │ │ │ │ - eorseq fp, r8, r4, lsr lr │ │ │ │ - mlaseq r8, r8, r0, ip │ │ │ │ - andeq sl, r3, ip, lsl r4 │ │ │ │ + eorseq r6, fp, r8, ror r2 │ │ │ │ + eorseq ip, r8, ip, ror #6 │ │ │ │ + @ instruction: 0x0038c5d0 │ │ │ │ + andeq sl, r3, r5, lsr #8 │ │ │ │ │ │ │ │ 00069460 : │ │ │ │ ldr r3, [pc, #108] @ 694d4 │ │ │ │ ldr r2, [pc, #108] @ 694d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ @@ -26128,18 +26128,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 694e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mlaseq sp, r0, fp, r6 │ │ │ │ muleq r0, r4, r8 │ │ │ │ - eorseq r5, fp, r0, asr #25 │ │ │ │ - @ instruction: 0x0038bdb0 │ │ │ │ - eorseq fp, r8, r4, lsr lr │ │ │ │ - @ instruction: 0x0003b4bc │ │ │ │ + @ instruction: 0x003b61f8 │ │ │ │ + eorseq ip, r8, r8, ror #5 │ │ │ │ + eorseq ip, r8, ip, ror #6 │ │ │ │ + andeq fp, r3, r5, asr #9 │ │ │ │ │ │ │ │ 000694ec : │ │ │ │ cmp r0, #0 │ │ │ │ beq 69508 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26154,18 +26154,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 69544 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 69548 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #3776 @ 0xec0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r5, fp, r4, asr ip │ │ │ │ - eorseq fp, r8, r8, asr #26 │ │ │ │ - eorseq fp, r8, ip, lsr #31 │ │ │ │ - andeq fp, r3, r9, ror ip │ │ │ │ + eorseq r6, fp, ip, lsl #3 │ │ │ │ + eorseq ip, r8, r0, lsl #5 │ │ │ │ + eorseq ip, r8, r4, ror #9 │ │ │ │ + andeq fp, r3, r2, lsl #25 │ │ │ │ │ │ │ │ 0006954c : │ │ │ │ ldr r3, [pc, #104] @ 695bc │ │ │ │ ldr r2, [pc, #104] @ 695c0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ @@ -26190,18 +26190,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 695d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #3840 @ 0xf00 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r6, sp, r4, lsr #21 │ │ │ │ muleq r0, r4, r8 │ │ │ │ - @ instruction: 0x003b5bd4 │ │ │ │ - eorseq fp, r8, r8, asr #25 │ │ │ │ - eorseq fp, r8, ip, asr #26 │ │ │ │ - andeq ip, r3, r4 │ │ │ │ + eorseq r6, fp, ip, lsl #2 │ │ │ │ + eorseq ip, r8, r0, lsl #4 │ │ │ │ + eorseq ip, r8, r4, lsl #5 │ │ │ │ + andeq ip, r3, sp │ │ │ │ │ │ │ │ 000695d4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 695f0 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26217,18 +26217,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3888 @ 0xf30 │ │ │ │ ldr r2, [pc, #24] @ 69634 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r5, fp, ip, ror #22 │ │ │ │ - eorseq fp, r8, ip, asr ip │ │ │ │ - eorseq fp, r8, r0, asr #29 │ │ │ │ - andeq ip, r3, r8, ror #31 │ │ │ │ + eorseq r6, fp, r4, lsr #1 │ │ │ │ + mlaseq r8, r4, r1, ip │ │ │ │ + @ instruction: 0x0038c3f8 │ │ │ │ + strdeq ip, [r3], -r1 │ │ │ │ │ │ │ │ 00069638 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 69654 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26244,18 +26244,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3936 @ 0xf60 │ │ │ │ ldr r2, [pc, #24] @ 69698 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r5, fp, r8, lsl #22 │ │ │ │ - @ instruction: 0x0038bbf8 │ │ │ │ - eorseq fp, r8, ip, asr lr │ │ │ │ - andeq lr, r3, r2, ror #17 │ │ │ │ + eorseq r6, fp, r0, asr #32 │ │ │ │ + eorseq ip, r8, r0, lsr r1 │ │ │ │ + mlaseq r8, r4, r3, ip │ │ │ │ + andeq lr, r3, fp, ror #17 │ │ │ │ │ │ │ │ 0006969c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 696b8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26271,18 +26271,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #4000 @ 0xfa0 │ │ │ │ ldr r2, [pc, #24] @ 696fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r5, fp, r4, lsr #21 │ │ │ │ - mlaseq r8, r4, fp, fp │ │ │ │ - @ instruction: 0x0038bdf8 │ │ │ │ - andeq lr, r3, r7, ror #26 │ │ │ │ + @ instruction: 0x003b5fdc │ │ │ │ + eorseq ip, r8, ip, asr #1 │ │ │ │ + eorseq ip, r8, r0, lsr r3 │ │ │ │ + andeq lr, r3, r0, ror sp │ │ │ │ │ │ │ │ 00069700 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 6971c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26297,18 +26297,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 69758 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 6975c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4080 @ 0xff0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r5, fp, r0, asr #20 │ │ │ │ - eorseq fp, r8, r4, lsr fp │ │ │ │ - mlaseq r8, r8, sp, fp │ │ │ │ - andeq pc, r3, ip, lsr #1 │ │ │ │ + eorseq r5, fp, r8, ror pc │ │ │ │ + eorseq ip, r8, ip, rrx │ │ │ │ + @ instruction: 0x0038c2d0 │ │ │ │ + strheq pc, [r3], -r5 @ │ │ │ │ │ │ │ │ 00069760 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 6977c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26324,18 +26324,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #4032 @ 0xfc0 │ │ │ │ ldr r2, [pc, #24] @ 697c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x003b79d8 │ │ │ │ - @ instruction: 0x0038bad0 │ │ │ │ - eorseq fp, r8, r4, lsr sp │ │ │ │ - strheq r1, [r4], -r7 │ │ │ │ + eorseq r7, fp, r0, lsl pc │ │ │ │ + eorseq ip, r8, r8 │ │ │ │ + eorseq ip, r8, ip, ror #4 │ │ │ │ + andeq r1, r4, r0, asr #1 │ │ │ │ │ │ │ │ 000697c4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 697e0 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26351,18 +26351,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #3968 @ 0xf80 │ │ │ │ ldr r2, [pc, #24] @ 69824 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, fp, r4, ror r9 │ │ │ │ - eorseq fp, r8, ip, ror #20 │ │ │ │ - @ instruction: 0x0038bcd0 │ │ │ │ - andeq r5, r4, sp, asr #31 │ │ │ │ + eorseq r7, fp, ip, lsr #29 │ │ │ │ + eorseq fp, r8, r4, lsr #31 │ │ │ │ + eorseq ip, r8, r8, lsl #4 │ │ │ │ + ldrdeq r5, [r4], -r6 │ │ │ │ │ │ │ │ 00069828 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 69844 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26378,18 +26378,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #3920 @ 0xf50 │ │ │ │ ldr r2, [pc, #24] @ 69888 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, fp, r0, lsl r9 │ │ │ │ - eorseq fp, r8, r8, lsl #20 │ │ │ │ - eorseq fp, r8, ip, ror #24 │ │ │ │ - andeq r6, r4, pc, asr #17 │ │ │ │ + eorseq r7, fp, r8, asr #28 │ │ │ │ + eorseq fp, r8, r0, asr #30 │ │ │ │ + eorseq ip, r8, r4, lsr #3 │ │ │ │ + ldrdeq r6, [r4], -r8 │ │ │ │ │ │ │ │ 0006988c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 698a8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26405,18 +26405,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #3872 @ 0xf20 │ │ │ │ ldr r2, [pc, #24] @ 698ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, fp, ip, lsr #17 │ │ │ │ - eorseq fp, r8, r4, lsr #19 │ │ │ │ - eorseq fp, r8, r8, lsl #24 │ │ │ │ - andeq r6, r4, r7, lsl #25 │ │ │ │ + eorseq r7, fp, r4, ror #27 │ │ │ │ + @ instruction: 0x0038bedc │ │ │ │ + eorseq ip, r8, r0, asr #2 │ │ │ │ + muleq r4, r0, ip │ │ │ │ │ │ │ │ 000698f0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 6990c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26432,18 +26432,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #3824 @ 0xef0 │ │ │ │ ldr r2, [pc, #24] @ 69950 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, fp, r8, asr #16 │ │ │ │ - eorseq fp, r8, r0, asr #18 │ │ │ │ - eorseq fp, r8, r4, lsr #23 │ │ │ │ - strdeq r7, [r4], -r3 │ │ │ │ + eorseq r7, fp, r0, lsl #27 │ │ │ │ + eorseq fp, r8, r8, ror lr │ │ │ │ + ldrsbeq ip, [r8], -ip @ │ │ │ │ + strdeq r7, [r4], -ip │ │ │ │ │ │ │ │ 00069954 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 69970 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26458,18 +26458,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 699ac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 699b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #3792 @ 0xed0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, fp, r4, ror #15 │ │ │ │ - eorseq fp, r8, r0, ror #17 │ │ │ │ - eorseq fp, r8, r4, asr #22 │ │ │ │ - andeq r7, r4, r7, ror #15 │ │ │ │ + eorseq r7, fp, ip, lsl sp │ │ │ │ + eorseq fp, r8, r8, lsl lr │ │ │ │ + eorseq ip, r8, ip, ror r0 │ │ │ │ + strdeq r7, [r4], -r0 │ │ │ │ │ │ │ │ 000699b4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 699d0 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26484,18 +26484,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 69a0c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 69a10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #3744 @ 0xea0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, fp, r4, lsl #15 │ │ │ │ - eorseq fp, r8, r0, lsl #17 │ │ │ │ - eorseq fp, r8, r4, ror #21 │ │ │ │ - ldrdeq r7, [r4], -fp │ │ │ │ + @ instruction: 0x003b7cbc │ │ │ │ + @ instruction: 0x0038bdb8 │ │ │ │ + eorseq ip, r8, ip, lsl r0 │ │ │ │ + andeq r7, r4, r4, ror #19 │ │ │ │ │ │ │ │ 00069a14 : │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ cmp r0, #0 │ │ │ │ beq 69a34 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -26511,18 +26511,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 69a70 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 69a74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #3696 @ 0xe70 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, fp, r0, lsr #14 │ │ │ │ - eorseq fp, r8, ip, lsl r8 │ │ │ │ - eorseq fp, r8, r0, lsr #17 │ │ │ │ - strdeq r7, [r4], -r1 │ │ │ │ + eorseq r7, fp, r8, asr ip │ │ │ │ + eorseq fp, r8, r4, asr sp │ │ │ │ + @ instruction: 0x0038bdd8 │ │ │ │ + strdeq r7, [r4], -sl │ │ │ │ b 69a14 │ │ │ │ │ │ │ │ 00069a7c : │ │ │ │ ldr ip, [pc, #212] @ 69b58 │ │ │ │ ldr r3, [pc, #212] @ 69b5c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [ip, r3] │ │ │ │ @@ -26576,18 +26576,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #3664 @ 0xe50 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r6, sp, r4, ror r5 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r4, r8 │ │ │ │ - eorseq r7, fp, r0, lsr r6 │ │ │ │ - eorseq fp, r8, ip, lsr #14 │ │ │ │ - eorseq fp, r8, r0, ror #14 │ │ │ │ - andeq r7, r4, ip, asr #22 │ │ │ │ + eorseq r7, fp, r8, ror #22 │ │ │ │ + eorseq fp, r8, r4, ror #24 │ │ │ │ + mlaseq r8, r8, ip, fp │ │ │ │ + andeq r7, r4, r5, asr fp │ │ │ │ │ │ │ │ 00069b74 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 69b90 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26602,18 +26602,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 69bcc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 69bd0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #3616 @ 0xe20 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, fp, r4, asr #11 │ │ │ │ - eorseq fp, r8, r0, asr #13 │ │ │ │ - eorseq fp, r8, ip, lsr r9 │ │ │ │ - muleq r4, pc, lr @ │ │ │ │ + @ instruction: 0x003b7afc │ │ │ │ + @ instruction: 0x0038bbf8 │ │ │ │ + eorseq fp, r8, r4, ror lr │ │ │ │ + andeq r7, r4, r8, lsr #29 │ │ │ │ │ │ │ │ 00069bd4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 69bf0 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26629,18 +26629,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #3568 @ 0xdf0 │ │ │ │ ldr r2, [pc, #24] @ 69c34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, fp, r4, ror #10 │ │ │ │ - eorseq fp, r8, ip, asr r6 │ │ │ │ - eorseq fp, r8, r0, asr #17 │ │ │ │ - strdeq r8, [r4], -r1 │ │ │ │ + mlaseq fp, ip, sl, r7 │ │ │ │ + mlaseq r8, r4, fp, fp │ │ │ │ + @ instruction: 0x0038bdf8 │ │ │ │ + strdeq r8, [r4], -sl │ │ │ │ │ │ │ │ 00069c38 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 69c54 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26656,18 +26656,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #3504 @ 0xdb0 │ │ │ │ ldr r2, [pc, #24] @ 69c98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, fp, r0, lsl #10 │ │ │ │ - @ instruction: 0x0038b5f8 │ │ │ │ - eorseq fp, r8, ip, asr r8 │ │ │ │ - andeq r9, r4, r5, asr #14 │ │ │ │ + eorseq r7, fp, r8, lsr sl │ │ │ │ + eorseq fp, r8, r0, lsr fp │ │ │ │ + mlaseq r8, r4, sp, fp │ │ │ │ + andeq r9, r4, lr, asr #14 │ │ │ │ │ │ │ │ 00069c9c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 69cb8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26683,18 +26683,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #3440 @ 0xd70 │ │ │ │ ldr r2, [pc, #24] @ 69cfc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - mlaseq fp, ip, r4, r7 │ │ │ │ - mlaseq r8, r4, r5, fp │ │ │ │ - @ instruction: 0x0038b7f8 │ │ │ │ - andeq r9, r4, pc, asr #29 │ │ │ │ + @ instruction: 0x003b79d4 │ │ │ │ + eorseq fp, r8, ip, asr #21 │ │ │ │ + eorseq fp, r8, r0, lsr sp │ │ │ │ + ldrdeq r9, [r4], -r8 │ │ │ │ │ │ │ │ 00069d00 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 69d1c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26710,18 +26710,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #3376 @ 0xd30 │ │ │ │ ldr r2, [pc, #24] @ 69d60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, fp, r8, lsr r4 │ │ │ │ - eorseq fp, r8, r0, lsr r5 │ │ │ │ - mlaseq r8, r4, r7, fp │ │ │ │ - strdeq sl, [r4], -r9 │ │ │ │ + eorseq r7, fp, r0, ror r9 │ │ │ │ + eorseq fp, r8, r8, ror #20 │ │ │ │ + eorseq fp, r8, ip, asr #25 │ │ │ │ + andeq sl, r4, r2, lsl #10 │ │ │ │ │ │ │ │ 00069d64 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 69d80 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26737,18 +26737,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #3312 @ 0xcf0 │ │ │ │ ldr r2, [pc, #24] @ 69dc4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x003b73d4 │ │ │ │ - eorseq fp, r8, ip, asr #9 │ │ │ │ - eorseq fp, r8, r0, lsr r7 │ │ │ │ - strdeq sl, [r4], -lr │ │ │ │ + eorseq r7, fp, ip, lsl #18 │ │ │ │ + eorseq fp, r8, r4, lsl #20 │ │ │ │ + eorseq fp, r8, r8, ror #24 │ │ │ │ + andeq sl, r4, r7, lsl #20 │ │ │ │ │ │ │ │ 00069dc8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 69de4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26764,18 +26764,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #3248 @ 0xcb0 │ │ │ │ ldr r2, [pc, #24] @ 69e28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, fp, r0, ror r3 │ │ │ │ - eorseq fp, r8, r8, ror #8 │ │ │ │ - eorseq fp, r8, ip, asr #13 │ │ │ │ - andeq sl, r4, r6, lsl #30 │ │ │ │ + eorseq r7, fp, r8, lsr #17 │ │ │ │ + eorseq fp, r8, r0, lsr #19 │ │ │ │ + eorseq fp, r8, r4, lsl #24 │ │ │ │ + andeq sl, r4, pc, lsl #30 │ │ │ │ │ │ │ │ 00069e2c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 69e48 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26791,18 +26791,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #3200 @ 0xc80 │ │ │ │ ldr r2, [pc, #24] @ 69e8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, fp, ip, lsl #6 │ │ │ │ - eorseq fp, r8, r4, lsl #8 │ │ │ │ - eorseq fp, r8, r8, ror #12 │ │ │ │ - andeq sp, r4, sl, ror r7 │ │ │ │ + eorseq r7, fp, r4, asr #16 │ │ │ │ + eorseq fp, r8, ip, lsr r9 │ │ │ │ + eorseq fp, r8, r0, lsr #23 │ │ │ │ + andeq sp, r4, r3, lsl #15 │ │ │ │ │ │ │ │ 00069e90 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 69eac │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26817,18 +26817,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 69ee8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 69eec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #3152 @ 0xc50 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, fp, r8, lsr #5 │ │ │ │ - eorseq fp, r8, r4, lsr #7 │ │ │ │ - eorseq fp, r8, r0, lsr #12 │ │ │ │ - andeq sp, r4, r7, asr r9 │ │ │ │ + eorseq r7, fp, r0, ror #15 │ │ │ │ + @ instruction: 0x0038b8dc │ │ │ │ + eorseq fp, r8, r8, asr fp │ │ │ │ + andeq sp, r4, r0, ror #18 │ │ │ │ │ │ │ │ 00069ef0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 69f0c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26844,18 +26844,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #3104 @ 0xc20 │ │ │ │ ldr r2, [pc, #24] @ 69f50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, fp, r8, asr #4 │ │ │ │ - eorseq fp, r8, r0, asr #6 │ │ │ │ - eorseq fp, r8, r4, lsr #11 │ │ │ │ - andeq r1, r5, r5, ror r0 │ │ │ │ + eorseq r7, fp, r0, lsl #15 │ │ │ │ + eorseq fp, r8, r8, ror r8 │ │ │ │ + @ instruction: 0x0038badc │ │ │ │ + andeq r1, r5, lr, ror r0 │ │ │ │ │ │ │ │ 00069f54 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 69f70 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26871,18 +26871,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #3056 @ 0xbf0 │ │ │ │ ldr r2, [pc, #24] @ 69fb4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, fp, r4, ror #3 │ │ │ │ - @ instruction: 0x0038b2dc │ │ │ │ - eorseq fp, r8, r0, asr #10 │ │ │ │ - ldrdeq r1, [r5], -r8 │ │ │ │ + eorseq r7, fp, ip, lsl r7 │ │ │ │ + eorseq fp, r8, r4, lsl r8 │ │ │ │ + eorseq fp, r8, r8, ror sl │ │ │ │ + andeq r1, r5, r1, ror #5 │ │ │ │ │ │ │ │ 00069fb8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 69fd4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ @@ -26897,18 +26897,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 6a010 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 6a014 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #3008 @ 0xbc0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, fp, r0, lsl #3 │ │ │ │ - eorseq fp, r8, ip, ror r2 │ │ │ │ - eorseq fp, r8, r0, ror #9 │ │ │ │ - strdeq sp, [r5], -r8 │ │ │ │ + @ instruction: 0x003b76b8 │ │ │ │ + @ instruction: 0x0038b7b4 │ │ │ │ + eorseq fp, r8, r8, lsl sl │ │ │ │ + andeq lr, r5, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #132] @ 6a0b4 │ │ │ │ ldr r3, [pc, #132] @ 6a0b8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -26944,15 +26944,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, r8, asr #31 │ │ │ │ muleq r0, r0, r4 │ │ │ │ eorseq fp, pc, ip, ror #14 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r8, r0, ror #8 │ │ │ │ + mlaseq r8, r8, r9, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6a124 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -26970,15 +26970,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, r4, lsl pc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq fp, r8, r4, lsr #8 │ │ │ │ + eorseq fp, r8, ip, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #64] @ 6a18c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -26996,15 +26996,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, ip, lsr #29 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq fp, r8, r8, lsl r4 │ │ │ │ + eorseq fp, r8, r0, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #32] │ │ │ │ ldr r3, [pc, #64] @ 6a1f4 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27022,15 +27022,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, r4, asr #28 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq fp, r8, r4, ror #7 │ │ │ │ + eorseq fp, r8, ip, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ ldr r3, [pc, #64] @ 6a25c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27048,15 +27048,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d5ddc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq fp, r8, r0, asr #7 │ │ │ │ + @ instruction: 0x0038b8f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ ldr r3, [pc, #64] @ 6a2c4 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27074,15 +27074,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, r4, ror sp │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r8, r4, r3, fp │ │ │ │ + eorseq fp, r8, ip, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #20] │ │ │ │ ldr r3, [pc, #64] @ 6a32c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27100,15 +27100,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, ip, lsl #26 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq fp, r8, r0, ror #6 │ │ │ │ + mlaseq r8, r8, r8, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6a394 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27126,15 +27126,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, r4, lsr #25 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq fp, r8, r0, lsr r3 │ │ │ │ + eorseq fp, r8, r8, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #20] │ │ │ │ ldr r3, [pc, #64] @ 6a3fc │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27152,15 +27152,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, ip, lsr ip │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq fp, r8, r0, lsl #6 │ │ │ │ + eorseq fp, r8, r8, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6a464 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27178,15 +27178,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d5bd4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq fp, r8, r4, asr #5 │ │ │ │ + @ instruction: 0x0038b7fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6a4cc │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27204,15 +27204,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, ip, ror #22 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq fp, r8, r8, lsl #5 │ │ │ │ + eorseq fp, r8, r0, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #32] │ │ │ │ ldr r3, [pc, #64] @ 6a534 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27230,15 +27230,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, r4, lsl #22 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq fp, r8, r8, asr #4 │ │ │ │ + eorseq fp, r8, r0, lsl #15 │ │ │ │ ldrb r2, [r0, #28] │ │ │ │ ldr r3, [pc, #104] @ 6a5b4 │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 6a584 │ │ │ │ cmp r2, #0 │ │ │ │ bne 6a578 │ │ │ │ @@ -27264,15 +27264,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, ip, lsr #21 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq fp, r8, r4, lsl #4 │ │ │ │ + eorseq fp, r8, ip, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6a624 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27290,15 +27290,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, r4, lsl sl │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq fp, r8, r8, asr #3 │ │ │ │ + eorseq fp, r8, r0, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6a68c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27316,15 +27316,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, ip, lsr #19 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r8, r0, r1, fp │ │ │ │ + eorseq fp, r8, r8, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6a6f4 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27342,15 +27342,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, r4, asr #18 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq fp, r8, r8, asr r1 │ │ │ │ + mlaseq r8, r0, r6, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6a75c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27368,15 +27368,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d58dc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq fp, r8, r0, lsr #2 │ │ │ │ + eorseq fp, r8, r8, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #20] │ │ │ │ ldr r3, [pc, #64] @ 6a7c4 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27394,15 +27394,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, r4, ror r8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - ldrsheq fp, [r8], -r0 @ │ │ │ │ + eorseq fp, r8, r8, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6a82c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27420,15 +27420,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, ip, lsl #16 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - ldrheq fp, [r8], -r4 @ │ │ │ │ + eorseq fp, r8, ip, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6a894 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27446,15 +27446,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, r4, lsr #15 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq fp, r8, r8, ror r0 │ │ │ │ + @ instruction: 0x0038b5b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6a8fc │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27472,15 +27472,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, ip, lsr r7 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq fp, r8, ip, lsr r0 │ │ │ │ + eorseq fp, r8, r4, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6a964 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27498,15 +27498,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d56d4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq fp, r8, r0 │ │ │ │ + eorseq fp, r8, r8, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6a9cc │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27524,15 +27524,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, ip, ror #12 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r4, asr #31 │ │ │ │ + @ instruction: 0x0038b4fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6aa34 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27550,15 +27550,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, r4, lsl #12 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0038afb4 │ │ │ │ + eorseq fp, r8, ip, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6aa9c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27576,15 +27576,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ mlaseq sp, ip, r5, r5 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r8, ip, pc, sl @ │ │ │ │ + @ instruction: 0x0038b4d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6ab04 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27602,15 +27602,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, r4, lsr r5 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r0, lsl #31 │ │ │ │ + @ instruction: 0x0038b4b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6ab6c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27628,15 +27628,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, ip, asr #9 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r0, ror pc │ │ │ │ + eorseq fp, r8, r8, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #88] @ 0x58 │ │ │ │ ldr r3, [pc, #64] @ 6abd4 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27654,15 +27654,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, r4, ror #8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, ip, asr #30 │ │ │ │ + eorseq fp, r8, r4, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #64] @ 6ac3c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27680,15 +27680,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d53fc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, ip, lsl pc │ │ │ │ + eorseq fp, r8, r4, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #80] @ 0x50 │ │ │ │ ldr r3, [pc, #64] @ 6aca4 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27706,15 +27706,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ mlaseq sp, r4, r3, r5 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0038aef0 │ │ │ │ + eorseq fp, r8, r8, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #76] @ 0x4c │ │ │ │ ldr r3, [pc, #64] @ 6ad0c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27732,15 +27732,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, ip, lsr #6 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r4, asr #29 │ │ │ │ + @ instruction: 0x0038b3fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #72] @ 0x48 │ │ │ │ ldr r3, [pc, #64] @ 6ad74 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27758,15 +27758,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, r4, asr #5 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r8, r8, lr, sl │ │ │ │ + @ instruction: 0x0038b3d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #68] @ 0x44 │ │ │ │ ldr r3, [pc, #64] @ 6addc │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27784,15 +27784,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, ip, asr r2 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r0, ror lr │ │ │ │ + eorseq fp, r8, r8, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #64] @ 0x40 │ │ │ │ ldr r3, [pc, #64] @ 6ae44 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27810,15 +27810,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d51f4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r0, asr #28 │ │ │ │ + eorseq fp, r8, r8, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #64] @ 6aeac │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27836,15 +27836,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, ip, lsl #3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r4, lsl lr │ │ │ │ + eorseq fp, r8, ip, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #64] @ 6af14 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27862,15 +27862,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, r4, lsr #2 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r8, ror #27 │ │ │ │ + eorseq fp, r8, r0, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #64] @ 6af7c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27888,15 +27888,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ ldrheq r5, [sp], -ip @ │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0038adbc │ │ │ │ + @ instruction: 0x0038b2f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #64] @ 6afe4 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27914,15 +27914,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, sp, r4, asr r0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, ip, lsl #27 │ │ │ │ + eorseq fp, r8, r4, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ ldr r3, [pc, #64] @ 6b04c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27940,15 +27940,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, ip, ror #31 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r0, ror #26 │ │ │ │ + mlaseq r8, r8, r2, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #64] @ 6b0b4 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27966,15 +27966,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, r4, lsl #31 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r8, lsr sp │ │ │ │ + eorseq fp, r8, r0, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #64] @ 6b11c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -27992,15 +27992,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, ip, lsl pc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r8, lsl #26 │ │ │ │ + eorseq fp, r8, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #32] │ │ │ │ ldr r3, [pc, #64] @ 6b184 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28018,15 +28018,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d4eb4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0038acd8 │ │ │ │ + eorseq fp, r8, r0, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ ldr r3, [pc, #64] @ 6b1ec │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28044,15 +28044,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, ip, asr #28 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, ip, lsr #25 │ │ │ │ + eorseq fp, r8, r4, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ ldr r3, [pc, #64] @ 6b254 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28070,15 +28070,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, r4, ror #27 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, ip, ror ip │ │ │ │ + @ instruction: 0x0038b1b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #20] │ │ │ │ ldr r3, [pc, #64] @ 6b2bc │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28096,15 +28096,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, ip, ror sp │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r0, asr ip │ │ │ │ + eorseq fp, r8, r8, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6b324 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28122,15 +28122,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, r4, lsl sp │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r0, lsr #24 │ │ │ │ + eorseq fp, r8, r8, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6b38c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28148,15 +28148,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, ip, lsr #25 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, ip, ror #23 │ │ │ │ + eorseq fp, r8, r4, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6b3f4 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28174,15 +28174,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, r4, asr #24 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0038abb4 │ │ │ │ + eorseq fp, r8, ip, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ ldr r3, [pc, #64] @ 6b45c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28200,15 +28200,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d4bdc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r4, asr #23 │ │ │ │ + ldrsheq fp, [r8], -ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ ldr r3, [pc, #64] @ 6b4c4 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28226,15 +28226,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, r4, ror fp │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r4, lsr #23 │ │ │ │ + ldrsbeq fp, [r8], -ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #20] │ │ │ │ ldr r3, [pc, #64] @ 6b52c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28252,15 +28252,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, ip, lsl #22 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r8, ror fp │ │ │ │ + ldrheq fp, [r8], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6b594 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28278,15 +28278,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, r4, lsr #21 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, ip, asr #22 │ │ │ │ + eorseq fp, r8, r4, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6b5fc │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28304,15 +28304,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, ip, lsr sl │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r0, lsr #22 │ │ │ │ + eorseq fp, r8, r8, asr r0 │ │ │ │ ldrb r2, [r0, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #104] @ 6b67c │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 6b64c │ │ │ │ cmp r2, #0 │ │ │ │ bne 6b640 │ │ │ │ @@ -28338,15 +28338,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, r4, ror #19 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0038aad4 │ │ │ │ + eorseq fp, r8, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ ldr r3, [pc, #64] @ 6b6ec │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28364,15 +28364,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, ip, asr #18 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r8, r4, sl, sl │ │ │ │ + eorseq sl, r8, ip, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #20] │ │ │ │ ldr r3, [pc, #64] @ 6b754 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28390,15 +28390,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, r4, ror #17 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r0, ror #20 │ │ │ │ + mlaseq r8, r8, pc, sl @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6b7bc │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28416,15 +28416,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, ip, ror r8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, ip, lsr #20 │ │ │ │ + eorseq sl, r8, r4, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6b824 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28442,15 +28442,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, r4, lsl r8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0038a9fc │ │ │ │ + eorseq sl, r8, r4, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ ldr r3, [pc, #64] @ 6b88c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28468,15 +28468,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, ip, lsr #15 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r0, asr #19 │ │ │ │ + @ instruction: 0x0038aef8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ ldr r3, [pc, #64] @ 6b8f4 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28494,15 +28494,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, r4, asr #14 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r8, r0, r9, sl │ │ │ │ + eorseq sl, r8, r8, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #20] │ │ │ │ ldr r3, [pc, #64] @ 6b95c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28520,15 +28520,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d46dc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r0, ror #18 │ │ │ │ + mlaseq r8, r8, lr, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6b9c4 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28546,15 +28546,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, r4, ror r6 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r4, lsr #18 │ │ │ │ + eorseq sl, r8, ip, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6ba2c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28572,15 +28572,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, ip, lsl #12 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r8, ror #17 │ │ │ │ + eorseq sl, r8, r0, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #64] @ 6ba94 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28598,15 +28598,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, r4, lsr #11 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, ip, lsr #17 │ │ │ │ + eorseq sl, r8, r4, ror #27 │ │ │ │ ldrb r2, [r0, #33] @ 0x21 │ │ │ │ ldr r3, [pc, #104] @ 6bb14 │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 6bae4 │ │ │ │ cmp r2, #0 │ │ │ │ bne 6bad8 │ │ │ │ @@ -28632,15 +28632,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, ip, asr #10 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r4, ror #16 │ │ │ │ + mlaseq r8, ip, sp, sl │ │ │ │ ldrb r2, [r0, #32] │ │ │ │ ldr r3, [pc, #104] @ 6bb9c │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 6bb6c │ │ │ │ cmp r2, #0 │ │ │ │ bne 6bb60 │ │ │ │ @@ -28666,15 +28666,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, r4, asr #9 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r0, lsl r8 │ │ │ │ + eorseq sl, r8, r8, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ ldr r3, [pc, #64] @ 6bc0c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28692,15 +28692,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, ip, lsr #8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0038a7d0 │ │ │ │ + eorseq sl, r8, r8, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ ldr r3, [pc, #64] @ 6bc74 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28718,15 +28718,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, r4, asr #7 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r8, r8, r7, sl │ │ │ │ + @ instruction: 0x0038acd0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #20] │ │ │ │ ldr r3, [pc, #64] @ 6bcdc │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28744,15 +28744,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, ip, asr r3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, ip, asr r7 │ │ │ │ + mlaseq r8, r4, ip, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6bd44 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28770,15 +28770,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d42f4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, ip, lsl r7 │ │ │ │ + eorseq sl, r8, r4, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #64] @ 6bdac │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28796,15 +28796,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, ip, lsl #5 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0038a6dc │ │ │ │ + eorseq sl, r8, r4, lsl ip │ │ │ │ ldrb r2, [r0, #33] @ 0x21 │ │ │ │ ldr r3, [pc, #104] @ 6be2c │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 6bdfc │ │ │ │ cmp r2, #0 │ │ │ │ bne 6bdf0 │ │ │ │ @@ -28830,15 +28830,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, r4, lsr r2 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r8, r0, r6, sl │ │ │ │ + eorseq sl, r8, r8, asr #23 │ │ │ │ ldrb r2, [r0, #32] │ │ │ │ ldr r3, [pc, #104] @ 6beb4 │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 6be84 │ │ │ │ cmp r2, #0 │ │ │ │ bne 6be78 │ │ │ │ @@ -28864,15 +28864,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, ip, lsr #3 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r4, lsr r6 │ │ │ │ + eorseq sl, r8, ip, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ ldr r3, [pc, #64] @ 6bf24 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -28890,15 +28890,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, r4, lsl r1 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, ip, ror #11 │ │ │ │ + eorseq sl, r8, r4, lsr #22 │ │ │ │ ldrb r2, [r0, #24] │ │ │ │ ldr r3, [pc, #104] @ 6bfa4 │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 6bf74 │ │ │ │ cmp r2, #0 │ │ │ │ bne 6bf68 │ │ │ │ @@ -28924,15 +28924,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrheq r4, [sp], -ip @ │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r0, lsr #11 │ │ │ │ + @ instruction: 0x0038aad8 │ │ │ │ ldrb r2, [r0, #23] │ │ │ │ ldr r3, [pc, #104] @ 6c02c │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 6bffc │ │ │ │ cmp r2, #0 │ │ │ │ bne 6bff0 │ │ │ │ @@ -28958,15 +28958,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, sp, r4, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r0, asr r5 │ │ │ │ + eorseq sl, r8, r8, lsl #21 │ │ │ │ ldrb r2, [r0, #22] │ │ │ │ ldr r3, [pc, #104] @ 6c0b4 │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 6c084 │ │ │ │ cmp r2, #0 │ │ │ │ bne 6c078 │ │ │ │ @@ -28992,15 +28992,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, ip, lsr #31 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r0, lsl #10 │ │ │ │ + eorseq sl, r8, r8, lsr sl │ │ │ │ ldrb r2, [r0, #21] │ │ │ │ ldr r3, [pc, #104] @ 6c13c │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 6c10c │ │ │ │ cmp r2, #0 │ │ │ │ bne 6c100 │ │ │ │ @@ -29026,15 +29026,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, r4, lsr #30 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r4, lsr #9 │ │ │ │ + @ instruction: 0x0038a9dc │ │ │ │ ldrb r2, [r0, #20] │ │ │ │ ldr r3, [pc, #104] @ 6c1c4 │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 6c194 │ │ │ │ cmp r2, #0 │ │ │ │ bne 6c188 │ │ │ │ @@ -29060,15 +29060,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mlaseq sp, ip, lr, r3 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r4, asr #8 │ │ │ │ + eorseq sl, r8, ip, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6c234 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29086,15 +29086,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, r4, lsl #28 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, ip, lsl #8 │ │ │ │ + eorseq sl, r8, r4, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6c29c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29112,15 +29112,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ mlaseq sp, ip, sp, r3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0038a3d4 │ │ │ │ + eorseq sl, r8, ip, lsl #18 │ │ │ │ ldrb r2, [r0, #28] │ │ │ │ ldr r3, [pc, #104] @ 6c31c │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 6c2ec │ │ │ │ cmp r2, #0 │ │ │ │ bne 6c2e0 │ │ │ │ @@ -29146,15 +29146,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, r4, asr #26 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r4, lsr #7 │ │ │ │ + @ instruction: 0x0038a8dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6c38c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29172,15 +29172,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, ip, lsr #25 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r0, ror r3 │ │ │ │ + eorseq sl, r8, r8, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6c3f4 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29198,15 +29198,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, r4, asr #24 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, ip, asr #6 │ │ │ │ + eorseq sl, r8, r4, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6c45c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29224,15 +29224,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d3bdc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r8, lsl #6 │ │ │ │ + eorseq sl, r8, r0, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6c4c4 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29250,15 +29250,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, r4, ror fp │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r8, asr #5 │ │ │ │ + eorseq sl, r8, r0, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6c52c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29276,15 +29276,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, ip, lsl #22 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0038a2b8 │ │ │ │ + @ instruction: 0x0038a7f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6c594 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29302,15 +29302,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, r4, lsr #21 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r4, lsr #5 │ │ │ │ + @ instruction: 0x0038a7dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6c5fc │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29328,15 +29328,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, ip, lsr sl │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r8, r4, r2, sl │ │ │ │ + eorseq sl, r8, ip, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6c664 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29354,15 +29354,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d39d4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, ip, lsl #5 │ │ │ │ + eorseq sl, r8, r4, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6c6cc │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29380,15 +29380,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, ip, ror #18 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r8, r0, r2, sl │ │ │ │ + eorseq sl, r8, r8, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6c734 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29406,15 +29406,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, r4, lsl #18 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, ip, lsl #5 │ │ │ │ + eorseq sl, r8, r4, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6c79c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29432,15 +29432,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ mlaseq sp, ip, r8, r3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r4, lsl #5 │ │ │ │ + @ instruction: 0x0038a7bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6c804 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29458,15 +29458,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, r4, lsr r8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r4, lsl #5 │ │ │ │ + @ instruction: 0x0038a7bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6c86c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29484,15 +29484,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, ip, asr #15 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, ip, ror r2 │ │ │ │ + @ instruction: 0x0038a7b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6c8d4 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29510,15 +29510,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, r4, ror #14 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r0, ror #4 │ │ │ │ + mlaseq r8, r8, r7, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #64] @ 6c93c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29536,15 +29536,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d36fc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r4, asr #4 │ │ │ │ + eorseq sl, r8, ip, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ ldr r3, [pc, #64] @ 6c9a4 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29562,15 +29562,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ mlaseq sp, r4, r6, r3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, ip, lsl #4 │ │ │ │ + eorseq sl, r8, r4, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #72] @ 6ca10 │ │ │ │ ldr r1, [pc, #72] @ 6ca14 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -29590,16 +29590,16 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, r0, lsr r6 │ │ │ │ andeq r0, r0, r0, lsr #26 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0038a1f0 │ │ │ │ - eorseq sl, r8, r4, lsl r2 │ │ │ │ + eorseq sl, r8, r8, lsr #14 │ │ │ │ + eorseq sl, r8, ip, asr #14 │ │ │ │ ldrb r2, [r0, #12] │ │ │ │ ldr r3, [pc, #104] @ 6ca98 │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 6ca68 │ │ │ │ cmp r2, #0 │ │ │ │ bne 6ca5c │ │ │ │ @@ -29625,15 +29625,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, r8, asr #11 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0038a1b4 │ │ │ │ + eorseq sl, r8, ip, ror #13 │ │ │ │ ldrb r2, [r0, #24] │ │ │ │ ldr r3, [pc, #104] @ 6cb20 │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 6caf0 │ │ │ │ cmp r2, #0 │ │ │ │ bne 6cae4 │ │ │ │ @@ -29659,15 +29659,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, r0, asr #10 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r0, ror #2 │ │ │ │ + mlaseq r8, r8, r6, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6cb90 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29685,15 +29685,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, r8, lsr #9 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r0, lsr r1 │ │ │ │ + eorseq sl, r8, r8, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6cbf8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29711,15 +29711,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, r0, asr #8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r0, lsl #2 │ │ │ │ + eorseq sl, r8, r8, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #20] │ │ │ │ ldr r3, [pc, #64] @ 6cc60 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29737,15 +29737,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d33d8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - ldrsheq sl, [r8], -r0 @ │ │ │ │ + eorseq sl, r8, r8, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6ccc8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29763,15 +29763,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, r0, ror r3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - ldrheq sl, [r8], -r4 @ │ │ │ │ + eorseq sl, r8, ip, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6cd30 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29789,15 +29789,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, r8, lsl #6 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, ip, ror r0 │ │ │ │ + @ instruction: 0x0038a5b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #64] @ 6cd98 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29815,15 +29815,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, r0, lsr #5 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r0, asr #32 │ │ │ │ + eorseq sl, r8, r8, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #64] @ 6ce00 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29841,15 +29841,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, r8, lsr r2 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r8, r8, lsl r0 │ │ │ │ + eorseq sl, r8, r0, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ ldr r3, [pc, #64] @ 6ce68 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29867,15 +29867,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d31d0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x00389fd8 │ │ │ │ + eorseq sl, r8, r0, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #64] @ 6ced0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29893,15 +29893,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, r8, ror #2 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r8, ip, pc, r9 @ │ │ │ │ + @ instruction: 0x0038a4d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #32] │ │ │ │ ldr r3, [pc, #64] @ 6cf38 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29919,15 +29919,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, r0, lsl #2 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r4, ror #30 │ │ │ │ + mlaseq r8, ip, r4, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ ldr r3, [pc, #64] @ 6cfa0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29945,15 +29945,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ mlaseq sp, r8, r0, r3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, ip, lsr #30 │ │ │ │ + eorseq sl, r8, r4, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #64] @ 6d008 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29971,15 +29971,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, sp, r0, lsr r0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, ip, ror #29 │ │ │ │ + eorseq sl, r8, r4, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #64] @ 6d070 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -29997,15 +29997,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r8, asr #31 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x00389eb8 │ │ │ │ + @ instruction: 0x0038a3f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #32] │ │ │ │ ldr r3, [pc, #64] @ 6d0d8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30023,15 +30023,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r0, ror #30 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r4, lsl #29 │ │ │ │ + @ instruction: 0x0038a3bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ ldr r3, [pc, #64] @ 6d140 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30049,15 +30049,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d2ef8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r8, asr #28 │ │ │ │ + eorseq sl, r8, r0, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #20] │ │ │ │ ldr r3, [pc, #64] @ 6d1a8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30075,15 +30075,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ mlaseq sp, r0, lr, r2 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r0, lsl lr │ │ │ │ + eorseq sl, r8, r8, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6d210 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30101,15 +30101,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r8, lsr #28 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x00389dd4 │ │ │ │ + eorseq sl, r8, ip, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #64] @ 6d278 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30127,15 +30127,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r0, asr #27 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r8, r4, sp, r9 │ │ │ │ + eorseq sl, r8, ip, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #64] @ 6d2e0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30153,15 +30153,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r8, asr sp │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r8, asr sp │ │ │ │ + mlaseq r8, r0, r2, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #32] │ │ │ │ ldr r3, [pc, #64] @ 6d348 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30179,15 +30179,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d2cf0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r0, lsr #26 │ │ │ │ + eorseq sl, r8, r8, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ ldr r3, [pc, #64] @ 6d3b0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30205,15 +30205,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r8, lsl #25 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r4, ror #25 │ │ │ │ + eorseq sl, r8, ip, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ ldr r3, [pc, #64] @ 6d418 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30231,15 +30231,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r0, lsr #24 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r8, lsr #25 │ │ │ │ + eorseq sl, r8, r0, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #20] │ │ │ │ ldr r3, [pc, #64] @ 6d480 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30257,15 +30257,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d2bb8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, ip, ror #24 │ │ │ │ + eorseq sl, r8, r4, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6d4e8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30283,15 +30283,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r0, asr fp │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r0, lsr ip │ │ │ │ + eorseq sl, r8, r8, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6d550 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30309,15 +30309,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r8, ror #21 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x00389bfc │ │ │ │ + eorseq sl, r8, r4, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6d5b8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30335,15 +30335,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r0, lsl #21 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r8, asr #23 │ │ │ │ + eorseq sl, r8, r0, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6d620 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30361,15 +30361,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r8, lsl sl │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, ip, lsl #23 │ │ │ │ + eorseq sl, r8, r4, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #20] │ │ │ │ ldr r3, [pc, #64] @ 6d688 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30387,15 +30387,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d29b0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r0, asr fp │ │ │ │ + eorseq sl, r8, r8, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6d6f0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30413,15 +30413,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r8, asr #18 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r0, lsr #22 │ │ │ │ + eorseq sl, r8, r8, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #20] │ │ │ │ ldr r3, [pc, #64] @ 6d758 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30439,15 +30439,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r0, ror #17 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r8, ror #21 │ │ │ │ + eorseq sl, r8, r0, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6d7c0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30465,15 +30465,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r8, ror r8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x00389ab0 │ │ │ │ + eorseq r9, r8, r8, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ ldr r3, [pc, #64] @ 6d828 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30491,15 +30491,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r0, lsl r8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r4, ror sl │ │ │ │ + eorseq r9, r8, ip, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #64] @ 6d890 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30517,15 +30517,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r8, lsr #15 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, ip, lsr sl │ │ │ │ + eorseq r9, r8, r4, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #64] @ 6d8f8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30543,15 +30543,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r0, asr #14 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r0, lsl #20 │ │ │ │ + eorseq r9, r8, r8, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #32] │ │ │ │ ldr r3, [pc, #64] @ 6d960 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30569,15 +30569,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d26d8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, ip, asr #19 │ │ │ │ + eorseq r9, r8, r4, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ ldr r3, [pc, #64] @ 6d9c8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30595,15 +30595,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r0, ror r6 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r8, r0, r9, r9 │ │ │ │ + eorseq r9, r8, r8, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ ldr r3, [pc, #64] @ 6da30 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30621,15 +30621,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r8, lsl #12 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r4, asr r9 │ │ │ │ + eorseq r9, r8, ip, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #20] │ │ │ │ ldr r3, [pc, #64] @ 6da98 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30647,15 +30647,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r0, lsr #11 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r4, lsl r9 │ │ │ │ + eorseq r9, r8, ip, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6db00 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30673,15 +30673,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r8, lsr r5 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x003898d8 │ │ │ │ + eorseq r9, r8, r0, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6db68 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30699,15 +30699,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d24d0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r4, lsr #17 │ │ │ │ + @ instruction: 0x00389ddc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #64] @ 6dbd0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30725,15 +30725,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r8, ror #8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r0, ror r8 │ │ │ │ + eorseq r9, r8, r8, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #64] @ 6dc38 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30751,15 +30751,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r0, lsl #8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r0, lsr r8 │ │ │ │ + eorseq r9, r8, r8, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #32] │ │ │ │ ldr r3, [pc, #64] @ 6dca0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30777,15 +30777,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ mlaseq sp, r8, r3, r2 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x003897f8 │ │ │ │ + eorseq r9, r8, r0, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ ldr r3, [pc, #64] @ 6dd08 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30803,15 +30803,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r0, lsr r3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x003897bc │ │ │ │ + @ instruction: 0x00389cf4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ ldr r3, [pc, #64] @ 6dd70 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30829,15 +30829,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r8, asr #5 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, ip, ror r7 │ │ │ │ + @ instruction: 0x00389cb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6ddd8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30855,15 +30855,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r0, ror #4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r4, asr #14 │ │ │ │ + eorseq r9, r8, ip, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6de40 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30881,15 +30881,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d21f8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r8, lsl #14 │ │ │ │ + eorseq r9, r8, r0, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #64] @ 6dea8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30907,15 +30907,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ mlaseq sp, r0, r1, r2 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, ip, asr #13 │ │ │ │ + eorseq r9, r8, r4, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #64] @ 6df10 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30933,15 +30933,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r8, lsr #2 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r8, r0, r6, r9 │ │ │ │ + eorseq r9, r8, r8, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #32] │ │ │ │ ldr r3, [pc, #64] @ 6df78 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30959,15 +30959,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r0, asr #1 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, ip, asr r6 │ │ │ │ + mlaseq r8, r4, fp, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6dfe0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -30985,15 +30985,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, sp, r8, asr r0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r8, lsr #12 │ │ │ │ + eorseq r9, r8, r0, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6e048 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -31011,15 +31011,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d1ff0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x003895f0 │ │ │ │ + eorseq r9, r8, r8, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6e0b0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -31037,15 +31037,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, sp, r8, lsl #31 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x003895b4 │ │ │ │ + eorseq r9, r8, ip, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6e118 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -31063,15 +31063,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, sp, r0, lsr #30 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r0, lsr #11 │ │ │ │ + @ instruction: 0x00389ad8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ ldr r3, [pc, #64] @ 6e180 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -31089,15 +31089,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d1eb8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r8, lsl #11 │ │ │ │ + eorseq r9, r8, r0, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #20] │ │ │ │ ldr r3, [pc, #64] @ 6e1e8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -31115,15 +31115,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, sp, r0, asr lr │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r0, asr r5 │ │ │ │ + eorseq r9, r8, r8, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6e250 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -31141,15 +31141,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, sp, r8, ror #27 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r4, lsl r5 │ │ │ │ + eorseq r9, r8, ip, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6e2b8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -31167,15 +31167,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, sp, r0, lsl #27 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x003894d8 │ │ │ │ + eorseq r9, r8, r0, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #64] @ 6e320 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -31193,15 +31193,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, sp, r8, lsl sp │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r8, ip, r4, r9 │ │ │ │ + @ instruction: 0x003899d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #64] @ 6e388 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -31219,15 +31219,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d1cb0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r4, ror #8 │ │ │ │ + mlaseq r8, ip, r9, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #32] │ │ │ │ ldr r3, [pc, #64] @ 6e3f0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -31245,15 +31245,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, sp, r8, asr #24 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r0, lsr r4 │ │ │ │ + eorseq r9, r8, r8, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ ldr r3, [pc, #64] @ 6e458 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -31271,15 +31271,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, sp, r0, ror #23 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r0, lsl #8 │ │ │ │ + eorseq r9, r8, r8, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ ldr r3, [pc, #64] @ 6e4c0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -31297,15 +31297,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, sp, r8, ror fp │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r8, asr #7 │ │ │ │ + eorseq r9, r8, r0, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #20] │ │ │ │ ldr r3, [pc, #64] @ 6e528 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -31323,15 +31323,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, sp, r0, lsl fp │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r8, r4, r3, r9 │ │ │ │ + eorseq r9, r8, ip, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6e590 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -31349,15 +31349,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, sp, r8, lsr #21 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r4, ror #6 │ │ │ │ + mlaseq r8, ip, r8, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6e5f8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -31375,15 +31375,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, sp, r0, asr #20 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r0, lsr r3 │ │ │ │ + eorseq r9, r8, r8, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6e660 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -31401,15 +31401,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003d19d8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x003892fc │ │ │ │ + eorseq r9, r8, r4, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r3, [pc, #64] @ 6e6c8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -31427,15 +31427,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, sp, r0, ror r9 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r0, ror #5 │ │ │ │ + eorseq r9, r8, r8, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6e730 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -31453,15 +31453,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, sp, r8, lsl #18 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r4, asr #5 │ │ │ │ + @ instruction: 0x003897fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ ldr r3, [pc, #64] @ 6e798 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -31479,15 +31479,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, sp, r0, lsr #17 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, ip, lsl #5 │ │ │ │ + eorseq r9, r8, r4, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6e834 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -31518,15 +31518,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, sp, ip, lsr r8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r0, lsr #4 │ │ │ │ + eorseq r9, r8, r8, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6e8d0 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -31557,15 +31557,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, sp, r0, lsr #15 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x003891bc │ │ │ │ + @ instruction: 0x003896f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6e96c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -31596,15 +31596,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, sp, r4, lsl #14 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r4, ror #2 │ │ │ │ + mlaseq r8, ip, r6, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6ea08 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -31635,15 +31635,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, sp, r8, ror #12 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r0, lsl r1 │ │ │ │ + eorseq r9, r8, r8, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6eaa4 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -31674,15 +31674,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, sp, ip, asr #11 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - ldrheq r9, [r8], -ip @ │ │ │ │ + @ instruction: 0x003895f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6eb40 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -31713,15 +31713,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, sp, r0, lsr r5 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r8, rrx │ │ │ │ + eorseq r9, r8, r0, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6ebdc │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -31752,15 +31752,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mlaseq sp, r4, r4, r1 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r8, r8, lsl r0 │ │ │ │ + eorseq r9, r8, r0, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6ec78 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -31791,15 +31791,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x003d13f8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, r0, asr #31 │ │ │ │ + @ instruction: 0x003894f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6ed14 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -31830,15 +31830,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, sp, ip, asr r3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, ip, ror #30 │ │ │ │ + eorseq r9, r8, r4, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6edb0 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -31869,15 +31869,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, sp, r0, asr #5 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, r8, lsl pc │ │ │ │ + eorseq r9, r8, r0, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6ee4c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -31908,15 +31908,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, sp, r4, lsr #4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, r4, asr #29 │ │ │ │ + @ instruction: 0x003893fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6eee8 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -31947,15 +31947,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, sp, r8, lsl #3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, ip, ror #28 │ │ │ │ + eorseq r9, r8, r4, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6ef84 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -31986,15 +31986,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, sp, ip, ror #1 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, r8, lsl lr │ │ │ │ + eorseq r9, r8, r0, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6f020 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32025,15 +32025,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, sp, r0, asr r0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, r8, asr #27 │ │ │ │ + eorseq r9, r8, r0, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6f0bc │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32064,15 +32064,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x003d0fb4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, r0, ror sp │ │ │ │ + eorseq r9, r8, r8, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6f158 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32103,15 +32103,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, sp, r8, lsl pc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, r8, lsl sp │ │ │ │ + eorseq r9, r8, r0, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6f1f4 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32142,15 +32142,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, sp, ip, ror lr │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, r4, asr #25 │ │ │ │ + @ instruction: 0x003891fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6f290 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32181,15 +32181,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, sp, r0, ror #27 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, ip, ror #24 │ │ │ │ + eorseq r9, r8, r4, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6f32c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32220,15 +32220,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, sp, r4, asr #26 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, r8, lsl ip │ │ │ │ + eorseq r9, r8, r0, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6f3c8 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32259,15 +32259,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, sp, r8, lsr #25 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x00388bbc │ │ │ │ + ldrsheq r9, [r8], -r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6f464 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32298,15 +32298,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, sp, ip, lsl #24 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, r0, asr fp │ │ │ │ + eorseq r9, r8, r8, lsl #1 │ │ │ │ │ │ │ │ 0006f470 : │ │ │ │ ldr r3, [pc, #88] @ 6f4d0 │ │ │ │ cmp r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 6f488 │ │ │ │ mov r0, #0 │ │ │ │ @@ -32368,15 +32368,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, sp, r4, lsl #22 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, ip, ror sl │ │ │ │ + @ instruction: 0x00388fb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6f608 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32407,15 +32407,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, sp, r8, ror #20 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, ip, lsl sl │ │ │ │ + eorseq r8, r8, r4, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6f6a4 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32446,15 +32446,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, sp, ip, asr #19 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x003889b8 │ │ │ │ + @ instruction: 0x00388ef0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6f740 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32485,15 +32485,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, sp, r0, lsr r9 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, r8, asr r9 │ │ │ │ + mlaseq r8, r0, lr, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6f7dc │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32524,15 +32524,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mlaseq sp, r4, r8, r0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x003888f4 │ │ │ │ + eorseq r8, r8, ip, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6f878 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32563,15 +32563,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x003d07f8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r8, r0, r8, r8 │ │ │ │ + eorseq r8, r8, r8, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6f914 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32602,15 +32602,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, sp, ip, asr r7 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, ip, lsr #16 │ │ │ │ + eorseq r8, r8, r4, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6f9b0 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32641,15 +32641,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, sp, r0, asr #13 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, r8, asr #15 │ │ │ │ + eorseq r8, r8, r0, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6fa4c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32680,15 +32680,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, sp, r4, lsr #12 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, ip, ror #14 │ │ │ │ + eorseq r8, r8, r4, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6fae8 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32719,15 +32719,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, sp, r8, lsl #11 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, r0, lsl r7 │ │ │ │ + eorseq r8, r8, r8, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6fb84 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32758,15 +32758,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, sp, ip, ror #9 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, ip, lsr #13 │ │ │ │ + eorseq r8, r8, r4, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6fc20 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32797,15 +32797,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, sp, r0, asr r4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, ip, asr #12 │ │ │ │ + eorseq r8, r8, r4, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6fcbc │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32836,15 +32836,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x003d03b4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, r8, ror #11 │ │ │ │ + eorseq r8, r8, r0, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6fd58 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32875,15 +32875,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, sp, r8, lsl r3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, r8, lsl #11 │ │ │ │ + eorseq r8, r8, r0, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ 6fdf4 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32914,15 +32914,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, sp, ip, ror r2 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r8, r0, lsr r5 │ │ │ │ + eorseq r8, r8, r8, ror #20 │ │ │ │ │ │ │ │ 0006fe00 : │ │ │ │ ldr r3, [pc, #104] @ 6fe70 │ │ │ │ ldr r2, [pc, #104] @ 6fe74 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ cmp r2, r1 │ │ │ │ @@ -32947,17 +32947,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 6fe84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x003d01f0 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r1, fp, ip, lsl r3 │ │ │ │ - eorseq r5, r8, r4, lsl r4 │ │ │ │ - eorseq r5, r8, r8, ror r6 │ │ │ │ + eorseq r1, fp, r4, asr r8 │ │ │ │ + eorseq r5, r8, ip, asr #18 │ │ │ │ + @ instruction: 0x00385bb0 │ │ │ │ strdeq r0, [r0], -fp │ │ │ │ ldr r3, [pc, #24] @ 6fea8 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 6fe9c │ │ │ │ b 6fe00 │ │ │ │ ldr r1, [pc, #8] @ 6feac │ │ │ │ @@ -32993,17 +32993,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 6ff34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r0, sp, r0, asr #2 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r1, fp, ip, ror #4 │ │ │ │ - eorseq r5, r8, r4, ror #6 │ │ │ │ - eorseq r5, r8, r8, asr #11 │ │ │ │ + eorseq r1, fp, r4, lsr #15 │ │ │ │ + mlaseq r8, ip, r8, r5 │ │ │ │ + eorseq r5, r8, r0, lsl #22 │ │ │ │ andeq r5, r0, r9, lsl #7 │ │ │ │ ldr r3, [pc, #24] @ 6ff58 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 6ff4c │ │ │ │ b 6feb0 │ │ │ │ ldr r1, [pc, #8] @ 6ff5c │ │ │ │ @@ -33039,18 +33039,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 6ffe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mlaseq sp, r0, r0, r0 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - @ instruction: 0x003b11bc │ │ │ │ - @ instruction: 0x003852b4 │ │ │ │ - eorseq r5, r8, r8, lsl r5 │ │ │ │ - andeq fp, r1, fp, asr #16 │ │ │ │ + @ instruction: 0x003b16f4 │ │ │ │ + eorseq r5, r8, ip, ror #15 │ │ │ │ + eorseq r5, r8, r0, asr sl │ │ │ │ + andeq fp, r1, r8, lsr r8 │ │ │ │ ldr r3, [pc, #24] @ 70008 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 6fffc │ │ │ │ b 6ff60 │ │ │ │ ldr r1, [pc, #8] @ 7000c │ │ │ │ ldr r1, [r3, r1] │ │ │ │ @@ -33085,18 +33085,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 70094 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, ip, r0, ror #31 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r1, fp, ip, lsl #2 │ │ │ │ - eorseq r5, r8, r4, lsl #4 │ │ │ │ - eorseq r5, r8, r8, ror #8 │ │ │ │ - strdeq lr, [r1], -r0 │ │ │ │ + eorseq r1, fp, r4, asr #12 │ │ │ │ + eorseq r5, r8, ip, lsr r7 │ │ │ │ + eorseq r5, r8, r0, lsr #19 │ │ │ │ + andeq lr, r1, r1, ror #21 │ │ │ │ ldr r3, [pc, #24] @ 700b8 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 700ac │ │ │ │ b 70010 │ │ │ │ ldr r1, [pc, #8] @ 700bc │ │ │ │ ldr r1, [r3, r1] │ │ │ │ @@ -33130,18 +33130,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 70140 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #2640 @ 0xa50 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, ip, r0, lsr pc @ │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r1, fp, ip, asr r0 │ │ │ │ - eorseq r5, r8, r8, asr r1 │ │ │ │ - @ instruction: 0x003853bc │ │ │ │ - andeq pc, r1, sl, ror r0 @ │ │ │ │ + mlaseq fp, r4, r5, r1 │ │ │ │ + mlaseq r8, r0, r6, r5 │ │ │ │ + @ instruction: 0x003858f4 │ │ │ │ + andeq pc, r1, ip, rrx │ │ │ │ ldr r3, [pc, #24] @ 70164 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 70158 │ │ │ │ b 700c0 │ │ │ │ ldr r1, [pc, #8] @ 70168 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ @@ -33175,18 +33175,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 701ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #2576 @ 0xa10 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, ip, r4, lsl #29 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - @ instruction: 0x003b0fb0 │ │ │ │ - eorseq r5, r8, ip, lsr #1 │ │ │ │ - eorseq r5, r8, r0, lsl r3 │ │ │ │ - strdeq pc, [r1], -r1 │ │ │ │ + eorseq r1, fp, r8, ror #9 │ │ │ │ + eorseq r5, r8, r4, ror #11 │ │ │ │ + eorseq r5, r8, r8, asr #16 │ │ │ │ + andeq pc, r1, r3, ror #7 │ │ │ │ ldr r3, [pc, #24] @ 70210 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 70204 │ │ │ │ b 7016c │ │ │ │ ldr r1, [pc, #8] @ 70214 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ @@ -33220,18 +33220,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 70298 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #2512 @ 0x9d0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x003cfdd8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r0, fp, r4, lsl #30 │ │ │ │ - eorseq r5, r8, r0 │ │ │ │ - eorseq r5, r8, r4, ror #4 │ │ │ │ - andeq r0, r2, r5, lsr r5 │ │ │ │ + eorseq r1, fp, ip, lsr r4 │ │ │ │ + eorseq r5, r8, r8, lsr r5 │ │ │ │ + mlaseq r8, ip, r7, r5 │ │ │ │ + andeq r0, r2, r7, lsr #10 │ │ │ │ ldr r3, [pc, #24] @ 702bc │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 702b0 │ │ │ │ b 70218 │ │ │ │ ldr r1, [pc, #8] @ 702c0 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ @@ -33266,18 +33266,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 70348 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, ip, ip, lsr #26 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r0, fp, r8, asr lr │ │ │ │ - eorseq r4, r8, r0, asr pc │ │ │ │ - @ instruction: 0x003851b4 │ │ │ │ - muleq r2, r8, sp │ │ │ │ + mlaseq fp, r0, r3, r1 │ │ │ │ + eorseq r5, r8, r8, lsl #9 │ │ │ │ + eorseq r5, r8, ip, ror #13 │ │ │ │ + muleq r2, r0, sp │ │ │ │ ldr r3, [pc, #24] @ 7036c │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 70360 │ │ │ │ b 702c4 │ │ │ │ ldr r1, [pc, #8] @ 70370 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ @@ -33311,18 +33311,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 703f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #2336 @ 0x920 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, ip, ip, ror ip @ │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r0, fp, r8, lsr #27 │ │ │ │ - eorseq r4, r8, r4, lsr #29 │ │ │ │ - eorseq r5, r8, r8, lsl #2 │ │ │ │ - andeq r8, r2, r9, lsr #11 │ │ │ │ + eorseq r1, fp, r0, ror #5 │ │ │ │ + @ instruction: 0x003853dc │ │ │ │ + eorseq r5, r8, r0, asr #12 │ │ │ │ + andeq r8, r2, r1, lsr #11 │ │ │ │ ldr r3, [pc, #24] @ 70418 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 7040c │ │ │ │ b 70374 │ │ │ │ ldr r1, [pc, #8] @ 7041c │ │ │ │ ldr r1, [r3, r1] │ │ │ │ @@ -33357,18 +33357,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 704a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x003cfbd0 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - @ instruction: 0x003b0cfc │ │ │ │ - @ instruction: 0x00384df4 │ │ │ │ - eorseq r5, r8, r8, asr r0 │ │ │ │ - andeq r1, r3, r4, ror #8 │ │ │ │ + eorseq r1, fp, r4, lsr r2 │ │ │ │ + eorseq r5, r8, ip, lsr #6 │ │ │ │ + mlaseq r8, r0, r5, r5 │ │ │ │ + andeq r1, r3, r5, ror #8 │ │ │ │ ldr r3, [pc, #24] @ 704c8 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 704bc │ │ │ │ b 70420 │ │ │ │ ldr r1, [pc, #8] @ 704cc │ │ │ │ ldr r1, [r3, r1] │ │ │ │ @@ -33403,18 +33403,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 70554 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, ip, r0, lsr #22 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r0, fp, ip, asr #24 │ │ │ │ - eorseq r4, r8, r4, asr #26 │ │ │ │ - eorseq r4, r8, r8, lsr #31 │ │ │ │ - muleq r3, r6, ip │ │ │ │ + eorseq r1, fp, r4, lsl #3 │ │ │ │ + eorseq r5, r8, ip, ror r2 │ │ │ │ + eorseq r5, r8, r0, ror #9 │ │ │ │ + muleq r3, pc, ip @ │ │ │ │ ldr r3, [pc, #24] @ 70578 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 7056c │ │ │ │ b 704d0 │ │ │ │ ldr r1, [pc, #8] @ 7057c │ │ │ │ ldr r1, [r3, r1] │ │ │ │ @@ -33448,18 +33448,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 70600 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #2144 @ 0x860 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, ip, r0, ror sl @ │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - mlaseq fp, ip, fp, r0 │ │ │ │ - mlaseq r8, r8, ip, r4 │ │ │ │ - @ instruction: 0x00384efc │ │ │ │ - andeq r8, r3, r3, lsr #27 │ │ │ │ + ldrsbeq r1, [fp], -r4 @ │ │ │ │ + @ instruction: 0x003851d0 │ │ │ │ + eorseq r5, r8, r4, lsr r4 │ │ │ │ + andeq r8, r3, ip, lsr #27 │ │ │ │ ldr r3, [pc, #24] @ 70624 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 70618 │ │ │ │ b 70580 │ │ │ │ ldr r1, [pc, #8] @ 70628 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ @@ -33494,18 +33494,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 706b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, ip, r4, asr #19 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - @ instruction: 0x003b0af0 │ │ │ │ - eorseq r4, r8, r8, ror #23 │ │ │ │ - eorseq r4, r8, ip, asr #28 │ │ │ │ - andeq r8, r3, ip, ror #28 │ │ │ │ + eorseq r1, fp, r8, lsr #32 │ │ │ │ + eorseq r5, r8, r0, lsr #2 │ │ │ │ + eorseq r5, r8, r4, lsl #7 │ │ │ │ + andeq r8, r3, r5, ror lr │ │ │ │ ldr r3, [pc, #24] @ 706d4 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 706c8 │ │ │ │ b 7062c │ │ │ │ ldr r1, [pc, #8] @ 706d8 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ @@ -33540,18 +33540,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 70760 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, ip, r4, lsl r9 @ │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r0, fp, r0, asr #20 │ │ │ │ - eorseq r4, r8, r8, lsr fp │ │ │ │ - mlaseq r8, ip, sp, r4 │ │ │ │ - andeq sl, r3, r0, lsl #18 │ │ │ │ + eorseq r0, fp, r8, ror pc │ │ │ │ + eorseq r5, r8, r0, ror r0 │ │ │ │ + @ instruction: 0x003852d4 │ │ │ │ + andeq sl, r3, r9, lsl #18 │ │ │ │ ldr r3, [pc, #24] @ 70784 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 70778 │ │ │ │ b 706dc │ │ │ │ ldr r1, [pc, #8] @ 70788 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ @@ -33586,18 +33586,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 70810 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, ip, r4, ror #16 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - mlaseq fp, r0, r9, r0 │ │ │ │ - eorseq r4, r8, r8, lsl #21 │ │ │ │ - eorseq r4, r8, ip, ror #25 │ │ │ │ - andeq sp, r3, r0, lsr #11 │ │ │ │ + eorseq r0, fp, r8, asr #29 │ │ │ │ + eorseq r4, r8, r0, asr #31 │ │ │ │ + eorseq r5, r8, r4, lsr #4 │ │ │ │ + andeq sp, r3, r9, lsr #11 │ │ │ │ ldr r3, [pc, #24] @ 70834 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 70828 │ │ │ │ b 7078c │ │ │ │ ldr r1, [pc, #8] @ 70838 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ @@ -33631,18 +33631,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 708bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #1856 @ 0x740 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x003cf7b4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r0, fp, r0, ror #17 │ │ │ │ - @ instruction: 0x003849dc │ │ │ │ - eorseq r4, r8, r0, asr #24 │ │ │ │ - andeq sp, r3, r1, lsl #13 │ │ │ │ + eorseq r0, fp, r8, lsl lr │ │ │ │ + eorseq r4, r8, r4, lsl pc │ │ │ │ + eorseq r5, r8, r8, ror r1 │ │ │ │ + andeq sp, r3, sl, lsl #13 │ │ │ │ ldr r3, [pc, #24] @ 708e0 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 708d4 │ │ │ │ b 7083c │ │ │ │ ldr r1, [pc, #8] @ 708e4 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ @@ -33676,18 +33676,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 70968 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #1776 @ 0x6f0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, ip, r8, lsl #14 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r0, fp, r4, lsr r8 │ │ │ │ - eorseq r4, r8, r0, lsr r9 │ │ │ │ - mlaseq r8, r4, fp, r4 │ │ │ │ - andeq sp, r3, lr, lsr #14 │ │ │ │ + eorseq r0, fp, ip, ror #26 │ │ │ │ + eorseq r4, r8, r8, ror #28 │ │ │ │ + eorseq r5, r8, ip, asr #1 │ │ │ │ + andeq sp, r3, r7, lsr r7 │ │ │ │ ldr r3, [pc, #24] @ 7098c │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 70980 │ │ │ │ b 708e8 │ │ │ │ ldr r1, [pc, #8] @ 70990 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ @@ -33722,18 +33722,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 70a18 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, ip, ip, asr r6 @ │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r0, fp, r8, lsl #15 │ │ │ │ - eorseq r4, r8, r0, lsl #17 │ │ │ │ - eorseq r4, r8, r4, ror #21 │ │ │ │ - andeq pc, r3, fp, asr #5 │ │ │ │ + eorseq r0, fp, r0, asr #25 │ │ │ │ + @ instruction: 0x00384db8 │ │ │ │ + eorseq r5, r8, ip, lsl r0 │ │ │ │ + ldrdeq pc, [r3], -r4 │ │ │ │ ldr r3, [pc, #24] @ 70a3c │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 70a30 │ │ │ │ b 70994 │ │ │ │ ldr r1, [pc, #8] @ 70a40 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ @@ -33767,18 +33767,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 70ac4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #1600 @ 0x640 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, ip, ip, lsr #11 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - @ instruction: 0x003b06d8 │ │ │ │ - @ instruction: 0x003847d4 │ │ │ │ - eorseq r4, r8, r8, lsr sl │ │ │ │ - andeq pc, r3, r8, lsr r3 @ │ │ │ │ + eorseq r0, fp, r0, lsl ip │ │ │ │ + eorseq r4, r8, ip, lsl #26 │ │ │ │ + eorseq r4, r8, r0, ror pc │ │ │ │ + andeq pc, r3, r1, asr #6 │ │ │ │ ldr r3, [pc, #24] @ 70ae8 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 70adc │ │ │ │ b 70a44 │ │ │ │ ldr r1, [pc, #8] @ 70aec │ │ │ │ ldr r1, [r3, r1] │ │ │ │ @@ -33812,18 +33812,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 70b70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #1520 @ 0x5f0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, ip, r0, lsl #10 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r0, fp, ip, lsr #12 │ │ │ │ - eorseq r4, r8, r8, lsr #14 │ │ │ │ - eorseq r4, r8, ip, lsl #19 │ │ │ │ - andeq r1, r4, r4, lsr #10 │ │ │ │ + eorseq r0, fp, r4, ror #22 │ │ │ │ + eorseq r4, r8, r0, ror #24 │ │ │ │ + eorseq r4, r8, r4, asr #29 │ │ │ │ + andeq r1, r4, sp, lsr #10 │ │ │ │ ldr r3, [pc, #24] @ 70b94 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 70b88 │ │ │ │ b 70af0 │ │ │ │ ldr r1, [pc, #8] @ 70b98 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ @@ -33858,18 +33858,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 70c20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, ip, r4, asr r4 @ │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r0, fp, r0, lsl #11 │ │ │ │ - eorseq r4, r8, r8, ror r6 │ │ │ │ - @ instruction: 0x003848dc │ │ │ │ - andeq r1, r4, r0, ror r6 │ │ │ │ + @ instruction: 0x003b0ab8 │ │ │ │ + @ instruction: 0x00384bb0 │ │ │ │ + eorseq r4, r8, r4, lsl lr │ │ │ │ + andeq r1, r4, r9, ror r6 │ │ │ │ ldr r3, [pc, #24] @ 70c44 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 70c38 │ │ │ │ b 70b9c │ │ │ │ ldr r1, [pc, #8] @ 70c48 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ @@ -33904,18 +33904,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 70cd0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, ip, r4, lsr #7 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - @ instruction: 0x003b04d0 │ │ │ │ - eorseq r4, r8, r8, asr #11 │ │ │ │ - eorseq r4, r8, ip, lsr #16 │ │ │ │ - andeq r8, r4, sl, lsr sl │ │ │ │ + eorseq r0, fp, r8, lsl #20 │ │ │ │ + eorseq r4, r8, r0, lsl #22 │ │ │ │ + eorseq r4, r8, r4, ror #26 │ │ │ │ + andeq r8, r4, r3, asr #20 │ │ │ │ ldr r3, [pc, #24] @ 70cf4 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 70ce8 │ │ │ │ b 70c4c │ │ │ │ ldr r1, [pc, #8] @ 70cf8 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ @@ -33950,18 +33950,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 70d80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x003cf2f4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r0, fp, r0, lsr #8 │ │ │ │ - eorseq r4, r8, r8, lsl r5 │ │ │ │ - eorseq r4, r8, ip, ror r7 │ │ │ │ - andeq r4, r5, r1, asr #28 │ │ │ │ + eorseq r0, fp, r8, asr r9 │ │ │ │ + eorseq r4, r8, r0, asr sl │ │ │ │ + @ instruction: 0x00384cb4 │ │ │ │ + andeq r4, r5, sl, asr #28 │ │ │ │ ldr r3, [pc, #24] @ 70da4 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 70d98 │ │ │ │ b 70cfc │ │ │ │ ldr r1, [pc, #8] @ 70da8 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ @@ -33996,18 +33996,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 70e30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, ip, r4, asr #4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r0, fp, r0, ror r3 │ │ │ │ - eorseq r4, r8, r8, ror #8 │ │ │ │ - eorseq r4, r8, ip, asr #13 │ │ │ │ - @ instruction: 0x00054eb6 │ │ │ │ + eorseq r0, fp, r8, lsr #17 │ │ │ │ + eorseq r4, r8, r0, lsr #19 │ │ │ │ + eorseq r4, r8, r4, lsl #24 │ │ │ │ + @ instruction: 0x00054ebf │ │ │ │ ldr r3, [pc, #24] @ 70e54 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 70e48 │ │ │ │ b 70dac │ │ │ │ ldr r1, [pc, #8] @ 70e58 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ @@ -34042,18 +34042,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 70ee0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mlaseq ip, r4, r1, pc @ │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r0, fp, r0, asr #5 │ │ │ │ - @ instruction: 0x003843b8 │ │ │ │ - eorseq r4, r8, ip, lsl r6 │ │ │ │ - andeq r7, r5, r5, ror ip │ │ │ │ + @ instruction: 0x003b07f8 │ │ │ │ + @ instruction: 0x003848f0 │ │ │ │ + eorseq r4, r8, r4, asr fp │ │ │ │ + andeq r7, r5, lr, ror ip │ │ │ │ ldr r3, [pc, #24] @ 70f04 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 70ef8 │ │ │ │ b 70e5c │ │ │ │ ldr r1, [pc, #8] @ 70f08 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ @@ -34088,18 +34088,18 @@ │ │ │ │ ldr r2, [pc, #32] @ 70f90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, ip, r4, ror #1 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r0, fp, r0, lsl r2 │ │ │ │ - eorseq r4, r8, r8, lsl #6 │ │ │ │ - eorseq r4, r8, ip, ror #10 │ │ │ │ - andeq r7, r5, r4, lsl #26 │ │ │ │ + eorseq r0, fp, r8, asr #14 │ │ │ │ + eorseq r4, r8, r0, asr #16 │ │ │ │ + eorseq r4, r8, r4, lsr #21 │ │ │ │ + andeq r7, r5, sp, lsl #26 │ │ │ │ ldr r3, [pc, #24] @ 70fb4 │ │ │ │ cmp r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 70fa8 │ │ │ │ b 70f0c │ │ │ │ ldr r1, [pc, #8] @ 70fb8 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ @@ -34422,15 +34422,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x003cebbc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r6, r8, r8, lsr pc │ │ │ │ + eorseq r7, r8, r0, ror r4 │ │ │ │ │ │ │ │ 000714c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -34461,18 +34461,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1040 @ 0x410 │ │ │ │ ldr r2, [pc, #24] @ 7155c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq pc, sl, ip, lsr ip @ │ │ │ │ - eorseq r3, r8, r4, lsr sp │ │ │ │ - @ instruction: 0x00386ed4 │ │ │ │ - andeq r3, r3, sl, asr fp │ │ │ │ + eorseq r0, fp, r4, ror r1 │ │ │ │ + eorseq r4, r8, ip, ror #4 │ │ │ │ + eorseq r7, r8, ip, lsl #8 │ │ │ │ + andeq r3, r3, fp, asr fp │ │ │ │ │ │ │ │ 00071560 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #132] @ 715fc │ │ │ │ @@ -34546,18 +34546,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 7169c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 716a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #992 @ 0x3e0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x003afaf4 │ │ │ │ - @ instruction: 0x00383bf0 │ │ │ │ - eorseq r6, r8, r0, lsr #27 │ │ │ │ - andeq r5, r3, r8, lsr #11 │ │ │ │ + eorseq r0, fp, ip, lsr #32 │ │ │ │ + eorseq r4, r8, r8, lsr #2 │ │ │ │ + @ instruction: 0x003872d8 │ │ │ │ + @ instruction: 0x000355b1 │ │ │ │ │ │ │ │ 000716a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #136] @ 71744 │ │ │ │ @@ -34632,18 +34632,18 @@ │ │ │ │ ldr r0, [pc, #28] @ 717e4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 717e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #960 @ 0x3c0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq pc, sl, ip, lsr #19 │ │ │ │ - eorseq r3, r8, r8, lsr #21 │ │ │ │ - eorseq r6, r8, r4, ror #24 │ │ │ │ - strdeq r5, [r3], -fp │ │ │ │ + eorseq pc, sl, r4, ror #29 │ │ │ │ + eorseq r3, r8, r0, ror #31 │ │ │ │ + mlaseq r8, ip, r1, r7 │ │ │ │ + andeq r5, r3, r4, lsl #12 │ │ │ │ │ │ │ │ 000717ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #136] @ 7188c │ │ │ │ @@ -35816,21 +35816,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq sp, ip, ip, lsr r7 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - @ instruction: 0x003ae7d8 │ │ │ │ - mlaseq r8, ip, sl, r5 │ │ │ │ - @ instruction: 0x00385ad0 │ │ │ │ + eorseq lr, sl, r0, lsl sp │ │ │ │ + @ instruction: 0x00385fd4 │ │ │ │ + eorseq r6, r8, r8 │ │ │ │ andeq r0, r0, sp, lsl #2 │ │ │ │ - @ instruction: 0x003ac7b8 │ │ │ │ - mlaseq r8, r4, r9, r2 │ │ │ │ - @ instruction: 0x00385abc │ │ │ │ + @ instruction: 0x003accf0 │ │ │ │ + eorseq r2, r8, ip, asr #29 │ │ │ │ + @ instruction: 0x00385ff4 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 00072a04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -36132,17 +36132,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq sp, ip, r0, asr #3 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - @ instruction: 0x003ac2f8 │ │ │ │ - @ instruction: 0x003824d4 │ │ │ │ - @ instruction: 0x003855fc │ │ │ │ + eorseq ip, sl, r0, lsr r8 │ │ │ │ + eorseq r2, r8, ip, lsl #20 │ │ │ │ + eorseq r5, r8, r4, lsr fp │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 00072eb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -36229,20 +36229,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq sp, ip, r4, ror r0 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eorseq ip, sl, r8, lsr #3 │ │ │ │ - eorseq r2, r8, r8, asr #7 │ │ │ │ - @ instruction: 0x003823f4 │ │ │ │ - eorseq ip, sl, ip, ror r1 │ │ │ │ - eorseq r2, r8, r8, asr r3 │ │ │ │ - eorseq r5, r8, r0, lsl #9 │ │ │ │ + eorseq ip, sl, r0, ror #13 │ │ │ │ + eorseq r2, r8, r0, lsl #18 │ │ │ │ + eorseq r2, r8, ip, lsr #18 │ │ │ │ + @ instruction: 0x003ac6b4 │ │ │ │ + mlaseq r8, r0, r8, r2 │ │ │ │ + @ instruction: 0x003859b8 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r2, [pc, #144] @ 730e8 │ │ │ │ @@ -36282,20 +36282,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq ip, ip, r0, lsr #31 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - ldrsbeq ip, [sl], -r4 @ │ │ │ │ - @ instruction: 0x003822f4 │ │ │ │ - eorseq r2, r8, r0, lsr #6 │ │ │ │ - eorseq ip, sl, r8, lsr #1 │ │ │ │ - eorseq r2, r8, r4, lsl #5 │ │ │ │ - eorseq r5, r8, ip, lsr #7 │ │ │ │ + eorseq ip, sl, ip, lsl #12 │ │ │ │ + eorseq r2, r8, ip, lsr #16 │ │ │ │ + eorseq r2, r8, r8, asr r8 │ │ │ │ + eorseq ip, sl, r0, ror #11 │ │ │ │ + @ instruction: 0x003827bc │ │ │ │ + eorseq r5, r8, r4, ror #17 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r2, [pc, #144] @ 731bc │ │ │ │ @@ -36335,20 +36335,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq ip, ip, ip, asr #29 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eorseq ip, sl, r0 │ │ │ │ - eorseq r2, r8, r0, lsr #4 │ │ │ │ - eorseq r2, r8, ip, asr #4 │ │ │ │ - @ instruction: 0x003abfd4 │ │ │ │ - @ instruction: 0x003821b0 │ │ │ │ - @ instruction: 0x003852d8 │ │ │ │ + eorseq ip, sl, r8, lsr r5 │ │ │ │ + eorseq r2, r8, r8, asr r7 │ │ │ │ + eorseq r2, r8, r4, lsl #15 │ │ │ │ + eorseq ip, sl, ip, lsl #10 │ │ │ │ + eorseq r2, r8, r8, ror #13 │ │ │ │ + eorseq r5, r8, r0, lsl r8 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r2, [pc, #144] @ 73290 │ │ │ │ @@ -36388,20 +36388,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x003ccdf8 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eorseq fp, sl, ip, lsr #30 │ │ │ │ - eorseq r2, r8, ip, asr #2 │ │ │ │ - eorseq r2, r8, r8, ror r1 │ │ │ │ - eorseq fp, sl, r0, lsl #30 │ │ │ │ - ldrsbeq r2, [r8], -ip @ │ │ │ │ - eorseq r5, r8, r4, lsl #4 │ │ │ │ + eorseq ip, sl, r4, ror #8 │ │ │ │ + eorseq r2, r8, r4, lsl #13 │ │ │ │ + @ instruction: 0x003826b0 │ │ │ │ + eorseq ip, sl, r8, lsr r4 │ │ │ │ + eorseq r2, r8, r4, lsl r6 │ │ │ │ + eorseq r5, r8, ip, lsr r7 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r2, [pc, #144] @ 73364 │ │ │ │ @@ -36441,20 +36441,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq ip, ip, r4, lsr #26 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eorseq fp, sl, r8, asr lr │ │ │ │ - eorseq r2, r8, r8, ror r0 │ │ │ │ - eorseq r2, r8, r4, lsr #1 │ │ │ │ - eorseq fp, sl, ip, lsr #28 │ │ │ │ - eorseq r2, r8, r8 │ │ │ │ - eorseq r5, r8, r0, lsr r1 │ │ │ │ + mlaseq sl, r0, r3, ip │ │ │ │ + @ instruction: 0x003825b0 │ │ │ │ + @ instruction: 0x003825dc │ │ │ │ + eorseq ip, sl, r4, ror #6 │ │ │ │ + eorseq r2, r8, r0, asr #10 │ │ │ │ + eorseq r5, r8, r8, ror #12 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 0007338c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -36647,15 +36647,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq ip, ip, ip, lsr #19 │ │ │ │ andeq r0, r0, r4, ror #18 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r1, r8, r0, lsl #29 │ │ │ │ + @ instruction: 0x003823b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -38983,24 +38983,24 @@ │ │ │ │ ldr r2, [pc, #60] @ 75b40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50514 │ │ │ │ bl 504d4 │ │ │ │ - eorseq r2, r8, ip, lsr #23 │ │ │ │ + eorseq r3, r8, r4, ror #1 │ │ │ │ @ instruction: 0x003ca6f0 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r2, r8, r4, lsr sl │ │ │ │ - eorseq r9, sl, r0, lsl #13 │ │ │ │ - eorseq pc, r7, ip, asr r8 @ │ │ │ │ - eorseq r2, r8, r4, lsl #19 │ │ │ │ + eorseq r2, r8, ip, ror #30 │ │ │ │ + @ instruction: 0x003a9bb8 │ │ │ │ + mlaseq r7, r4, sp, pc @ │ │ │ │ + @ instruction: 0x00382ebc │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ @@ -39442,26 +39442,26 @@ │ │ │ │ sub r3, r3, #912 @ 0x390 │ │ │ │ mov r2, #272 @ 0x110 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r9, ip, ip, lsr #30 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - mlaseq r8, r0, r3, r2 │ │ │ │ - eorseq sl, sl, r4, lsr #31 │ │ │ │ - eorseq r2, r8, r0, lsl #6 │ │ │ │ - eorseq r2, r8, r0, asr r3 │ │ │ │ + eorseq r2, r8, r8, asr #17 │ │ │ │ + @ instruction: 0x003ab4dc │ │ │ │ + eorseq r2, r8, r8, lsr r8 │ │ │ │ + eorseq r2, r8, r8, lsl #17 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ - eorseq r8, sl, r0, lsl #31 │ │ │ │ - eorseq pc, r7, ip, asr r1 @ │ │ │ │ - eorseq r2, r8, r4, lsl #5 │ │ │ │ + @ instruction: 0x003a94b8 │ │ │ │ + mlaseq r7, r4, r6, pc @ │ │ │ │ + @ instruction: 0x003827bc │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - eorseq sl, sl, r4, asr pc │ │ │ │ - @ instruction: 0x003822b4 │ │ │ │ - eorseq r2, r8, ip, ror #5 │ │ │ │ + eorseq fp, sl, ip, lsl #9 │ │ │ │ + eorseq r2, r8, ip, ror #15 │ │ │ │ + eorseq r2, r8, r4, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -40081,15 +40081,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r9, ip, ip, asr #8 │ │ │ │ andeq r0, r0, ip, asr r4 │ │ │ │ @ instruction: 0x003eebf0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq lr, r7, r4, ror #17 │ │ │ │ + eorseq lr, r7, ip, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #136] @ 76ce4 │ │ │ │ ldr r3, [pc, #136] @ 76ce8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -40126,15 +40126,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mlaseq ip, ip, r3, r9 │ │ │ │ andeq r0, r0, r4, ror #14 │ │ │ │ eorseq lr, lr, r0, asr #22 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq lr, r7, r0, lsr r8 │ │ │ │ + eorseq lr, r7, r8, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #136] @ 76d98 │ │ │ │ ldr r3, [pc, #136] @ 76d9c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -40171,15 +40171,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r9, ip, r8, ror #5 │ │ │ │ andeq r0, r0, r0, asr #9 │ │ │ │ eorseq lr, lr, ip, lsl #21 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq lr, r7, ip, ror r7 │ │ │ │ + @ instruction: 0x0037ecb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #136] @ 76e4c │ │ │ │ ldr r3, [pc, #136] @ 76e50 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -40216,15 +40216,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r9, ip, r4, lsr r2 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ @ instruction: 0x003ee9d8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq lr, r7, r8, asr #13 │ │ │ │ + eorseq lr, r7, r0, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #128] @ 76ef8 │ │ │ │ ldr r3, [pc, #128] @ 76efc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -40261,15 +40261,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r9, ip, r0, lsl #3 │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ eorseq lr, lr, r4, lsr #18 │ │ │ │ andeq r0, r2, #536870912 @ 0x20000000 │ │ │ │ andeq r0, r0, r2, lsl #4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq lr, r7, ip, lsl r6 │ │ │ │ + eorseq lr, r7, r4, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #136] @ 76fb4 │ │ │ │ ldr r3, [pc, #136] @ 76fb8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -40306,15 +40306,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r9, ip, ip, asr #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ eorseq lr, lr, r0, ror r8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq lr, r7, r0, ror #10 │ │ │ │ + mlaseq r7, r8, sl, lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #136] @ 77068 │ │ │ │ ldr r3, [pc, #136] @ 7706c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -40351,15 +40351,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r9, ip, r8, lsl r0 │ │ │ │ andeq r0, r0, r4, ror r4 │ │ │ │ @ instruction: 0x003ee7bc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq lr, r7, ip, lsr #9 │ │ │ │ + eorseq lr, r7, r4, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #136] @ 7711c │ │ │ │ ldr r3, [pc, #136] @ 77120 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -40396,15 +40396,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r8, ip, r4, ror #30 │ │ │ │ @ instruction: 0x000005b8 │ │ │ │ eorseq lr, lr, r8, lsl #14 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0037e3f8 │ │ │ │ + eorseq lr, r7, r0, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #144] @ 771d8 │ │ │ │ ldr r3, [pc, #144] @ 771dc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -40443,15 +40443,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c8eb0 │ │ │ │ andeq r0, r0, ip, asr r8 │ │ │ │ eorseq lr, lr, r4, asr r6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq lr, r7, ip, lsr r3 │ │ │ │ + eorseq lr, r7, r4, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #144] @ 77294 │ │ │ │ ldr r3, [pc, #144] @ 77298 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -40490,15 +40490,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c8df4 │ │ │ │ andeq r0, r0, r8, lsr sl │ │ │ │ mlaseq lr, r8, r5, lr │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq lr, r7, r0, lsl #5 │ │ │ │ + @ instruction: 0x0037e7b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ bl 50480 │ │ │ │ bl 4fff4 │ │ │ │ @@ -40591,15 +40591,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r8, ip, r0, ror #24 │ │ │ │ andeq r0, r0, r8, ror sl │ │ │ │ eorseq lr, lr, r4, lsl #8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq lr, r7, ip, ror #1 │ │ │ │ + eorseq lr, r7, r4, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #148] @ 774e8 │ │ │ │ ldr r3, [pc, #148] @ 774ec │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -40639,15 +40639,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r8, ip, r4, lsr #23 │ │ │ │ andeq r0, r0, r0, asr r9 │ │ │ │ eorseq lr, lr, r8, asr #6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq lr, r7, ip, lsr #32 │ │ │ │ + eorseq lr, r7, r4, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #140] @ 775a0 │ │ │ │ ldr r3, [pc, #140] @ 775a4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -40685,15 +40685,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r8, ip, r4, ror #21 │ │ │ │ andeq r0, r0, ip, ror #23 │ │ │ │ eorseq lr, lr, r8, lsl #5 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sp, r7, r4, ror pc │ │ │ │ + eorseq lr, r7, ip, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #148] @ 77660 │ │ │ │ ldr r3, [pc, #148] @ 77664 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -40733,15 +40733,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r8, ip, ip, lsr #20 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ @ instruction: 0x003ee1d0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0037deb4 │ │ │ │ + eorseq lr, r7, ip, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #144] @ 7771c │ │ │ │ ldr r3, [pc, #144] @ 77720 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -40780,15 +40780,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r8, ip, ip, ror #18 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ eorseq lr, lr, r0, lsl r1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0037ddf8 │ │ │ │ + eorseq lr, r7, r0, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -41030,15 +41030,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r8, ip, r0, asr r5 │ │ │ │ andeq r0, r0, r4, lsr #23 │ │ │ │ @ instruction: 0x003edcf8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sp, r7, r0, lsl sl │ │ │ │ + eorseq sp, r7, r8, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 77b8c │ │ │ │ ldr r3, [pc, #92] @ 77b90 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41064,15 +41064,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r8, ip, r8, asr #9 │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ eorseq sp, lr, r0, ror ip │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sp, r7, r8, lsl #19 │ │ │ │ + eorseq sp, r7, r0, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 77c14 │ │ │ │ ldr r3, [pc, #92] @ 77c18 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41098,15 +41098,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r8, ip, r0, asr #8 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ eorseq sp, lr, r8, ror #23 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sp, r7, r0, lsl #18 │ │ │ │ + eorseq sp, r7, r8, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 77c9c │ │ │ │ ldr r3, [pc, #92] @ 77ca0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41132,15 +41132,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c83b8 │ │ │ │ andeq r0, r0, ip, lsl #12 │ │ │ │ eorseq sp, lr, r0, ror #22 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sp, r7, r8, ror r8 │ │ │ │ + @ instruction: 0x0037ddb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 77d24 │ │ │ │ ldr r3, [pc, #92] @ 77d28 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41166,15 +41166,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r8, ip, r0, lsr r3 │ │ │ │ andeq r0, r0, r8, ror #25 │ │ │ │ @ instruction: 0x003edad8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0037d7f0 │ │ │ │ + eorseq sp, r7, r8, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 77dac │ │ │ │ ldr r3, [pc, #92] @ 77db0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41200,15 +41200,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r8, ip, r8, lsr #5 │ │ │ │ andeq r0, r0, r4, ror #20 │ │ │ │ eorseq sp, lr, r0, asr sl │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sp, r7, r8, ror #14 │ │ │ │ + eorseq sp, r7, r0, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 77e34 │ │ │ │ ldr r3, [pc, #92] @ 77e38 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41234,15 +41234,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r8, ip, r0, lsr #4 │ │ │ │ andeq r0, r0, r4, lsl #26 │ │ │ │ eorseq sp, lr, r8, asr #19 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sp, r7, r0, ror #13 │ │ │ │ + eorseq sp, r7, r8, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 77ebc │ │ │ │ ldr r3, [pc, #92] @ 77ec0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41268,15 +41268,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mlaseq ip, r8, r1, r8 │ │ │ │ andeq r0, r0, ip, lsr r4 │ │ │ │ eorseq sp, lr, r0, asr #18 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sp, r7, r8, asr r6 │ │ │ │ + mlaseq r7, r0, fp, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 77f48 │ │ │ │ ldr r3, [pc, #96] @ 77f4c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41303,15 +41303,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r8, ip, r0, lsl r1 │ │ │ │ andeq r0, r0, r0, lsl #22 │ │ │ │ @ instruction: 0x003ed8b8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sp, r7, ip, asr #11 │ │ │ │ + eorseq sp, r7, r4, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 77fd4 │ │ │ │ ldr r3, [pc, #96] @ 77fd8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41338,15 +41338,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r8, ip, r4, lsl #1 │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ eorseq sp, lr, ip, lsr #16 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sp, r7, r0, asr #10 │ │ │ │ + eorseq sp, r7, r8, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 78060 │ │ │ │ ldr r3, [pc, #96] @ 78064 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41373,15 +41373,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c7ff8 │ │ │ │ andeq r0, r0, r8, asr #17 │ │ │ │ eorseq sp, lr, r0, lsr #15 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0037d4b4 │ │ │ │ + eorseq sp, r7, ip, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 780ec │ │ │ │ ldr r3, [pc, #96] @ 780f0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41408,15 +41408,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, ip, ror #30 │ │ │ │ andeq r0, r0, r8, asr #18 │ │ │ │ eorseq sp, lr, r4, lsl r7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sp, r7, r8, lsr #8 │ │ │ │ + eorseq sp, r7, r0, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 78178 │ │ │ │ ldr r3, [pc, #96] @ 7817c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41443,15 +41443,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, r0, ror #29 │ │ │ │ andeq r0, r0, r8, asr sp │ │ │ │ eorseq sp, lr, r8, lsl #13 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - mlaseq r7, ip, r3, sp │ │ │ │ + @ instruction: 0x0037d8d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 78204 │ │ │ │ ldr r3, [pc, #96] @ 78208 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41478,15 +41478,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, r4, asr lr │ │ │ │ @ instruction: 0x00000cb8 │ │ │ │ @ instruction: 0x003ed5fc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sp, r7, r0, lsl r3 │ │ │ │ + eorseq sp, r7, r8, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 78290 │ │ │ │ ldr r3, [pc, #96] @ 78294 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41513,15 +41513,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, r8, asr #27 │ │ │ │ andeq r0, r0, r8, lsr r6 │ │ │ │ eorseq sp, lr, r0, ror r5 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sp, r7, r4, lsl #5 │ │ │ │ + @ instruction: 0x0037d7bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 78318 │ │ │ │ ldr r3, [pc, #92] @ 7831c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41547,15 +41547,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, ip, lsr sp │ │ │ │ andeq r0, r0, r0, lsr #18 │ │ │ │ eorseq sp, lr, r4, ror #9 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0037d1fc │ │ │ │ + eorseq sp, r7, r4, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 783a0 │ │ │ │ ldr r3, [pc, #92] @ 783a4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41581,15 +41581,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c7cb4 │ │ │ │ muleq r0, ip, r8 │ │ │ │ eorseq sp, lr, ip, asr r4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sp, r7, r4, ror r1 │ │ │ │ + eorseq sp, r7, ip, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 78428 │ │ │ │ ldr r3, [pc, #92] @ 7842c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41615,15 +41615,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, ip, lsr #24 │ │ │ │ andeq r0, r0, r0, ror #17 │ │ │ │ @ instruction: 0x003ed3d4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sp, r7, ip, ror #1 │ │ │ │ + eorseq sp, r7, r4, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 784b0 │ │ │ │ ldr r3, [pc, #92] @ 784b4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41649,15 +41649,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, r4, lsr #23 │ │ │ │ andeq r0, r0, r4, asr #17 │ │ │ │ eorseq sp, lr, ip, asr #6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sp, r7, r4, rrx │ │ │ │ + mlaseq r7, ip, r5, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 78538 │ │ │ │ ldr r3, [pc, #92] @ 7853c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41683,15 +41683,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, ip, lsl fp │ │ │ │ andeq r0, r0, r8, lsl #16 │ │ │ │ eorseq sp, lr, r4, asr #5 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0037cfdc │ │ │ │ + eorseq sp, r7, r4, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 785c0 │ │ │ │ ldr r3, [pc, #92] @ 785c4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41717,15 +41717,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mlaseq ip, r4, sl, r7 │ │ │ │ andeq r0, r0, r8, lsl #24 │ │ │ │ eorseq sp, lr, ip, lsr r2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq ip, r7, r4, asr pc │ │ │ │ + eorseq sp, r7, ip, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 78648 │ │ │ │ ldr r3, [pc, #92] @ 7864c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41751,15 +41751,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, ip, lsl #20 │ │ │ │ muleq r0, ip, r9 │ │ │ │ @ instruction: 0x003ed1b4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq ip, r7, ip, asr #29 │ │ │ │ + eorseq sp, r7, r4, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 786d0 │ │ │ │ ldr r3, [pc, #92] @ 786d4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41785,15 +41785,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, r4, lsl #19 │ │ │ │ andeq r0, r0, r4, ror #13 │ │ │ │ eorseq sp, lr, ip, lsr #2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq ip, r7, r4, asr #28 │ │ │ │ + eorseq sp, r7, ip, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 78758 │ │ │ │ ldr r3, [pc, #92] @ 7875c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41819,15 +41819,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c78fc │ │ │ │ muleq r0, r0, r6 │ │ │ │ eorseq sp, lr, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0037cdbc │ │ │ │ + @ instruction: 0x0037d2f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 787e0 │ │ │ │ ldr r3, [pc, #92] @ 787e4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41853,15 +41853,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, r4, ror r8 │ │ │ │ andeq r0, r0, r0, lsr r5 │ │ │ │ eorseq sp, lr, ip, lsl r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq ip, r7, r4, lsr sp │ │ │ │ + eorseq sp, r7, ip, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 78868 │ │ │ │ ldr r3, [pc, #92] @ 7886c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41887,15 +41887,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, ip, ror #15 │ │ │ │ andeq r0, r0, r4, asr #14 │ │ │ │ mlaseq lr, r4, pc, ip @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq ip, r7, ip, lsr #25 │ │ │ │ + eorseq sp, r7, r4, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 788f0 │ │ │ │ ldr r3, [pc, #92] @ 788f4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41921,15 +41921,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, r4, ror #14 │ │ │ │ andeq r0, r0, ip, lsr #22 │ │ │ │ eorseq ip, lr, ip, lsl #30 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq ip, r7, r4, lsr #24 │ │ │ │ + eorseq sp, r7, ip, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 78978 │ │ │ │ ldr r3, [pc, #92] @ 7897c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41955,15 +41955,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c76dc │ │ │ │ andeq r0, r0, r8, asr #6 │ │ │ │ eorseq ip, lr, r4, lsl #29 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - mlaseq r7, ip, fp, ip │ │ │ │ + ldrsbeq sp, [r7], -r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 78a00 │ │ │ │ ldr r3, [pc, #92] @ 78a04 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -41989,15 +41989,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, r4, asr r6 │ │ │ │ andeq r0, r0, r0, ror #16 │ │ │ │ @ instruction: 0x003ecdfc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq ip, r7, r4, lsl fp │ │ │ │ + eorseq sp, r7, ip, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 78a88 │ │ │ │ ldr r3, [pc, #92] @ 78a8c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42023,15 +42023,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, ip, asr #11 │ │ │ │ andeq r0, r0, r0, lsl #26 │ │ │ │ eorseq ip, lr, r4, ror sp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq ip, r7, ip, lsl #21 │ │ │ │ + eorseq ip, r7, r4, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 78b10 │ │ │ │ ldr r3, [pc, #92] @ 78b14 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42057,15 +42057,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, r4, asr #10 │ │ │ │ andeq r0, r0, r8, lsl sp │ │ │ │ eorseq ip, lr, ip, ror #25 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq ip, r7, r4, lsl #20 │ │ │ │ + eorseq ip, r7, ip, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 78b98 │ │ │ │ ldr r3, [pc, #92] @ 78b9c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42091,15 +42091,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c74bc │ │ │ │ @ instruction: 0x000003b4 │ │ │ │ eorseq ip, lr, r4, ror #24 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq ip, r7, ip, ror r9 │ │ │ │ + @ instruction: 0x0037ceb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 78c20 │ │ │ │ ldr r3, [pc, #92] @ 78c24 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42125,15 +42125,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, r4, lsr r4 │ │ │ │ andeq r0, r0, r4, lsl #12 │ │ │ │ @ instruction: 0x003ecbdc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0037c8f4 │ │ │ │ + eorseq ip, r7, ip, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 78ca8 │ │ │ │ ldr r3, [pc, #92] @ 78cac │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42159,15 +42159,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, ip, lsr #7 │ │ │ │ @ instruction: 0x000005b0 │ │ │ │ eorseq ip, lr, r4, asr fp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq ip, r7, ip, ror #16 │ │ │ │ + eorseq ip, r7, r4, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 78d30 │ │ │ │ ldr r3, [pc, #92] @ 78d34 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42193,15 +42193,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, r4, lsr #6 │ │ │ │ muleq r0, r8, ip │ │ │ │ eorseq ip, lr, ip, asr #21 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq ip, r7, r4, ror #15 │ │ │ │ + eorseq ip, r7, ip, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 78db8 │ │ │ │ ldr r3, [pc, #92] @ 78dbc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42227,15 +42227,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mlaseq ip, ip, r2, r7 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ eorseq ip, lr, r4, asr #20 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq ip, r7, ip, asr r7 │ │ │ │ + mlaseq r7, r4, ip, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 78e40 │ │ │ │ ldr r3, [pc, #92] @ 78e44 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42261,15 +42261,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, r4, lsl r2 │ │ │ │ andeq r0, r0, r0, asr sl │ │ │ │ @ instruction: 0x003ec9bc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0037c6d4 │ │ │ │ + eorseq ip, r7, ip, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 78ec8 │ │ │ │ ldr r3, [pc, #92] @ 78ecc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42295,15 +42295,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, ip, lsl #3 │ │ │ │ @ instruction: 0x00000ab8 │ │ │ │ eorseq ip, lr, r4, lsr r9 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq ip, r7, ip, asr #12 │ │ │ │ + eorseq ip, r7, r4, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 78f50 │ │ │ │ ldr r3, [pc, #92] @ 78f54 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42329,15 +42329,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, r4, lsl #2 │ │ │ │ andeq r0, r0, r0, lsl ip │ │ │ │ eorseq ip, lr, ip, lsr #17 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq ip, r7, r4, asr #11 │ │ │ │ + @ instruction: 0x0037cafc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 78fd8 │ │ │ │ ldr r3, [pc, #92] @ 78fdc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42363,15 +42363,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, ip, ip, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #13 │ │ │ │ eorseq ip, lr, r4, lsr #16 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq ip, r7, ip, lsr r5 │ │ │ │ + eorseq ip, r7, r4, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 79060 │ │ │ │ ldr r3, [pc, #92] @ 79064 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42397,15 +42397,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c6ff4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ mlaseq lr, ip, r7, ip │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0037c4b4 │ │ │ │ + eorseq ip, r7, ip, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 790e8 │ │ │ │ ldr r3, [pc, #92] @ 790ec │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42431,15 +42431,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r6, ip, ip, ror #30 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ eorseq ip, lr, r4, lsl r7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq ip, r7, ip, lsr #8 │ │ │ │ + eorseq ip, r7, r4, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 79170 │ │ │ │ ldr r3, [pc, #92] @ 79174 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42465,15 +42465,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r6, ip, r4, ror #29 │ │ │ │ andeq r0, r0, r8, lsl #15 │ │ │ │ eorseq ip, lr, ip, lsl #13 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq ip, r7, r4, lsr #7 │ │ │ │ + @ instruction: 0x0037c8dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 791f8 │ │ │ │ ldr r3, [pc, #92] @ 791fc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42499,15 +42499,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r6, ip, ip, asr lr │ │ │ │ andeq r0, r0, r4, lsl #20 │ │ │ │ eorseq ip, lr, r4, lsl #12 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq ip, r7, ip, lsl r3 │ │ │ │ + eorseq ip, r7, r4, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 79280 │ │ │ │ ldr r3, [pc, #92] @ 79284 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42533,15 +42533,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c6dd4 │ │ │ │ andeq r0, r0, r0, lsl r4 │ │ │ │ eorseq ip, lr, ip, ror r5 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - mlaseq r7, r4, r2, ip │ │ │ │ + eorseq ip, r7, ip, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 79308 │ │ │ │ ldr r3, [pc, #92] @ 7930c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42567,15 +42567,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r6, ip, ip, asr #26 │ │ │ │ andeq r0, r0, ip, lsl #9 │ │ │ │ @ instruction: 0x003ec4f4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq ip, r7, ip, lsl #4 │ │ │ │ + eorseq ip, r7, r4, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 79390 │ │ │ │ ldr r3, [pc, #92] @ 79394 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42601,15 +42601,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r6, ip, r4, asr #25 │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ eorseq ip, lr, ip, ror #8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq ip, r7, r4, lsl #3 │ │ │ │ + @ instruction: 0x0037c6bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 79418 │ │ │ │ ldr r3, [pc, #92] @ 7941c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42635,15 +42635,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r6, ip, ip, lsr ip │ │ │ │ andeq r0, r0, ip, asr #20 │ │ │ │ eorseq ip, lr, r4, ror #7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - ldrsheq ip, [r7], -ip @ │ │ │ │ + eorseq ip, r7, r4, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 794a4 │ │ │ │ ldr r3, [pc, #96] @ 794a8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42670,15 +42670,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c6bb4 │ │ │ │ andeq r0, r0, r8, ror ip │ │ │ │ eorseq ip, lr, ip, asr r3 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq ip, r7, r0, ror r0 │ │ │ │ + eorseq ip, r7, r8, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 79530 │ │ │ │ ldr r3, [pc, #96] @ 79534 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42705,15 +42705,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r6, ip, r8, lsr #22 │ │ │ │ andeq r0, r0, r0, asr #17 │ │ │ │ @ instruction: 0x003ec2d0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, r4, ror #31 │ │ │ │ + eorseq ip, r7, ip, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 795bc │ │ │ │ ldr r3, [pc, #96] @ 795c0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42740,15 +42740,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mlaseq ip, ip, sl, r6 │ │ │ │ andeq r0, r0, r0, lsr #25 │ │ │ │ eorseq ip, lr, r4, asr #4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, r8, asr pc │ │ │ │ + mlaseq r7, r0, r4, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 79648 │ │ │ │ ldr r3, [pc, #96] @ 7964c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42775,15 +42775,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r6, ip, r0, lsl sl │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ @ instruction: 0x003ec1b8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, ip, asr #29 │ │ │ │ + eorseq ip, r7, r4, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 796d0 │ │ │ │ ldr r3, [pc, #92] @ 796d4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42809,15 +42809,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r6, ip, r4, lsl #19 │ │ │ │ andeq r0, r0, r8, ror #20 │ │ │ │ eorseq ip, lr, ip, lsr #2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, r4, asr #28 │ │ │ │ + eorseq ip, r7, ip, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 7975c │ │ │ │ ldr r3, [pc, #96] @ 79760 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42844,15 +42844,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c68fc │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ eorseq ip, lr, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0037bdb8 │ │ │ │ + @ instruction: 0x0037c2f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 797e8 │ │ │ │ ldr r3, [pc, #96] @ 797ec │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42879,15 +42879,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r6, ip, r0, ror r8 │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ eorseq ip, lr, r8, lsl r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, ip, lsr #26 │ │ │ │ + eorseq ip, r7, r4, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 79874 │ │ │ │ ldr r3, [pc, #96] @ 79878 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42914,15 +42914,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r6, ip, r4, ror #15 │ │ │ │ andeq r0, r0, ip, lsl #25 │ │ │ │ eorseq fp, lr, ip, lsl #31 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, r0, lsr #25 │ │ │ │ + @ instruction: 0x0037c1d8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 798fc │ │ │ │ ldr r3, [pc, #92] @ 79900 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42948,15 +42948,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r6, ip, r8, asr r7 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ eorseq fp, lr, r0, lsl #30 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, r8, lsl ip │ │ │ │ + eorseq ip, r7, r0, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 79984 │ │ │ │ ldr r3, [pc, #92] @ 79988 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -42982,15 +42982,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c66d0 │ │ │ │ andeq r0, r0, ip, lsl ip │ │ │ │ eorseq fp, lr, r8, ror lr │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - mlaseq r7, r0, fp, fp │ │ │ │ + eorseq ip, r7, r8, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 79a0c │ │ │ │ ldr r3, [pc, #92] @ 79a10 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43016,15 +43016,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r6, ip, r8, asr #12 │ │ │ │ andeq r0, r0, ip, ror #13 │ │ │ │ @ instruction: 0x003ebdf0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, r8, lsl #22 │ │ │ │ + eorseq ip, r7, r0, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 79a98 │ │ │ │ ldr r3, [pc, #96] @ 79a9c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43051,15 +43051,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r6, ip, r0, asr #11 │ │ │ │ andeq r0, r0, r8, ror #11 │ │ │ │ eorseq fp, lr, r8, ror #26 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, ip, ror sl │ │ │ │ + @ instruction: 0x0037bfb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 79b24 │ │ │ │ ldr r3, [pc, #96] @ 79b28 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43086,15 +43086,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r6, ip, r4, lsr r5 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x003ebcdc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0037b9f0 │ │ │ │ + eorseq fp, r7, r8, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 79bb0 │ │ │ │ ldr r3, [pc, #96] @ 79bb4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43121,15 +43121,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r6, ip, r8, lsr #9 │ │ │ │ andeq r0, r0, r0, lsl #19 │ │ │ │ eorseq fp, lr, r0, asr ip │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, r4, ror #18 │ │ │ │ + mlaseq r7, ip, lr, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 79c3c │ │ │ │ ldr r3, [pc, #96] @ 79c40 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43156,15 +43156,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r6, ip, ip, lsl r4 │ │ │ │ andeq r0, r0, ip, ror #21 │ │ │ │ eorseq fp, lr, r4, asr #23 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0037b8d8 │ │ │ │ + eorseq fp, r7, r0, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 79cc8 │ │ │ │ ldr r3, [pc, #96] @ 79ccc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43191,15 +43191,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mlaseq ip, r0, r3, r6 │ │ │ │ @ instruction: 0x00000abc │ │ │ │ eorseq fp, lr, r8, lsr fp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, ip, asr #16 │ │ │ │ + eorseq fp, r7, r4, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 79d54 │ │ │ │ ldr r3, [pc, #96] @ 79d58 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43226,15 +43226,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r6, ip, r4, lsl #6 │ │ │ │ andeq r0, r0, r0, ror #24 │ │ │ │ eorseq fp, lr, ip, lsr #21 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, r0, asr #15 │ │ │ │ + @ instruction: 0x0037bcf8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 79de0 │ │ │ │ ldr r3, [pc, #96] @ 79de4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43261,15 +43261,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r6, ip, r8, ror r2 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ eorseq fp, lr, r0, lsr #20 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, r4, lsr r7 │ │ │ │ + eorseq fp, r7, ip, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 79e6c │ │ │ │ ldr r3, [pc, #96] @ 79e70 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43296,15 +43296,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r6, ip, ip, ror #3 │ │ │ │ andeq r0, r0, r4, ror #15 │ │ │ │ mlaseq lr, r4, r9, fp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, r8, lsr #13 │ │ │ │ + eorseq fp, r7, r0, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 79ef4 │ │ │ │ ldr r3, [pc, #92] @ 79ef8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43330,15 +43330,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r6, ip, r0, ror #2 │ │ │ │ andeq r0, r0, r4, lsr sl │ │ │ │ eorseq fp, lr, r8, lsl #18 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, r0, lsr #12 │ │ │ │ + eorseq fp, r7, r8, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 79f80 │ │ │ │ ldr r3, [pc, #96] @ 79f84 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43365,15 +43365,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrsbeq r6, [ip], -r8 @ │ │ │ │ andeq r0, r0, ip, lsl r7 │ │ │ │ eorseq fp, lr, r0, lsl #17 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - mlaseq r7, r4, r5, fp │ │ │ │ + eorseq fp, r7, ip, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 7a00c │ │ │ │ ldr r3, [pc, #96] @ 7a010 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43400,15 +43400,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r6, ip, ip, asr #32 │ │ │ │ muleq r0, ip, sl │ │ │ │ @ instruction: 0x003eb7f4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, r8, lsl #10 │ │ │ │ + eorseq fp, r7, r0, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 7a094 │ │ │ │ ldr r3, [pc, #92] @ 7a098 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43434,15 +43434,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, ip, r0, asr #31 │ │ │ │ andeq r0, r0, ip, lsr #13 │ │ │ │ eorseq fp, lr, r8, ror #14 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, r0, lsl #9 │ │ │ │ + @ instruction: 0x0037b9b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 7a120 │ │ │ │ ldr r3, [pc, #96] @ 7a124 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43469,15 +43469,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, ip, r8, lsr pc │ │ │ │ andeq r0, r0, r8, lsr r8 │ │ │ │ eorseq fp, lr, r0, ror #13 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0037b3f4 │ │ │ │ + eorseq fp, r7, ip, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 7a1ac │ │ │ │ ldr r3, [pc, #96] @ 7a1b0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43504,15 +43504,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, ip, ip, lsr #29 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ eorseq fp, lr, r4, asr r6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, r8, ror #6 │ │ │ │ + eorseq fp, r7, r0, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 7a234 │ │ │ │ ldr r3, [pc, #92] @ 7a238 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43538,15 +43538,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, ip, r0, lsr #28 │ │ │ │ andeq r0, r0, r4, lsr #15 │ │ │ │ eorseq fp, lr, r8, asr #11 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, r0, ror #5 │ │ │ │ + eorseq fp, r7, r8, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 7a2c0 │ │ │ │ ldr r3, [pc, #96] @ 7a2c4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43573,15 +43573,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mlaseq ip, r8, sp, r5 │ │ │ │ andeq r0, r0, ip, ror #22 │ │ │ │ eorseq fp, lr, r0, asr #10 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, r4, asr r2 │ │ │ │ + eorseq fp, r7, ip, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 7a34c │ │ │ │ ldr r3, [pc, #96] @ 7a350 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43608,15 +43608,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, ip, ip, lsl #26 │ │ │ │ andeq r0, r0, r0, asr #19 │ │ │ │ @ instruction: 0x003eb4b4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, r8, asr #3 │ │ │ │ + eorseq fp, r7, r0, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 7a3d8 │ │ │ │ ldr r3, [pc, #96] @ 7a3dc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43643,15 +43643,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, ip, r0, lsl #25 │ │ │ │ andeq r0, r0, r0, lsr #23 │ │ │ │ eorseq fp, lr, r8, lsr #8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, ip, lsr r1 │ │ │ │ + eorseq fp, r7, r4, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 7a464 │ │ │ │ ldr r3, [pc, #96] @ 7a468 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43678,15 +43678,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c5bf4 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ mlaseq lr, ip, r3, fp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - ldrheq fp, [r7], -r0 @ │ │ │ │ + eorseq fp, r7, r8, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 7a4f0 │ │ │ │ ldr r3, [pc, #96] @ 7a4f4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43713,15 +43713,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, ip, r8, ror #22 │ │ │ │ andeq r0, r0, r0, asr r4 │ │ │ │ eorseq fp, lr, r0, lsl r3 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r7, r4, lsr #32 │ │ │ │ + eorseq fp, r7, ip, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 7a57c │ │ │ │ ldr r3, [pc, #96] @ 7a580 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43748,15 +43748,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c5adc │ │ │ │ andeq r0, r0, r0, ror #23 │ │ │ │ eorseq fp, lr, r4, lsl #5 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - mlaseq r7, r8, pc, sl @ │ │ │ │ + @ instruction: 0x0037b4d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 7a604 │ │ │ │ ldr r3, [pc, #92] @ 7a608 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43782,15 +43782,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, ip, r0, asr sl │ │ │ │ andeq r0, r0, r4, lsl #21 │ │ │ │ @ instruction: 0x003eb1f8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sl, r7, r0, lsl pc │ │ │ │ + eorseq fp, r7, r8, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 7a690 │ │ │ │ ldr r3, [pc, #96] @ 7a694 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43817,15 +43817,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, ip, r8, asr #19 │ │ │ │ andeq r0, r0, r0, ror #20 │ │ │ │ eorseq fp, lr, r0, ror r1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sl, r7, r4, lsl #29 │ │ │ │ + @ instruction: 0x0037b3bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 7a71c │ │ │ │ ldr r3, [pc, #96] @ 7a720 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43852,15 +43852,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, ip, ip, lsr r9 │ │ │ │ andeq r0, r0, ip, ror #7 │ │ │ │ eorseq fp, lr, r4, ror #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0037adf8 │ │ │ │ + eorseq fp, r7, r0, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 7a7a8 │ │ │ │ ldr r3, [pc, #96] @ 7a7ac │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43887,15 +43887,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c58b0 │ │ │ │ andeq r0, r0, r8, asr #11 │ │ │ │ eorseq fp, lr, r8, asr r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sl, r7, ip, ror #26 │ │ │ │ + eorseq fp, r7, r4, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 7a834 │ │ │ │ ldr r3, [pc, #96] @ 7a838 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43922,15 +43922,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, ip, r4, lsr #16 │ │ │ │ andeq r0, r0, r0, asr #25 │ │ │ │ eorseq sl, lr, ip, asr #31 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sl, r7, r0, ror #25 │ │ │ │ + eorseq fp, r7, r8, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 7a8c0 │ │ │ │ ldr r3, [pc, #96] @ 7a8c4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43957,15 +43957,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mlaseq ip, r8, r7, r5 │ │ │ │ andeq r0, r0, ip, lsr #21 │ │ │ │ eorseq sl, lr, r0, asr #30 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sl, r7, r4, asr ip │ │ │ │ + eorseq fp, r7, ip, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 7a94c │ │ │ │ ldr r3, [pc, #96] @ 7a950 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -43992,15 +43992,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, ip, ip, lsl #14 │ │ │ │ andeq r0, r0, r0, lsl #11 │ │ │ │ @ instruction: 0x003eaeb4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sl, r7, r8, asr #23 │ │ │ │ + eorseq fp, r7, r0, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 7a9d4 │ │ │ │ ldr r3, [pc, #92] @ 7a9d8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -44026,15 +44026,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, ip, r0, lsl #13 │ │ │ │ andeq r0, r0, r4, lsl #23 │ │ │ │ eorseq sl, lr, r8, lsr #28 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sl, r7, r0, asr #22 │ │ │ │ + eorseq fp, r7, r8, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #96] @ 7aa60 │ │ │ │ ldr r3, [pc, #96] @ 7aa64 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -44061,15 +44061,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c55f8 │ │ │ │ andeq r0, r0, r4, lsl r8 │ │ │ │ eorseq sl, lr, r0, lsr #27 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0037aab4 │ │ │ │ + eorseq sl, r7, ip, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #92] @ 7aae8 │ │ │ │ ldr r3, [pc, #92] @ 7aaec │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -44095,15 +44095,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, ip, ip, ror #10 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ eorseq sl, lr, r4, lsl sp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sl, r7, ip, lsr #20 │ │ │ │ + eorseq sl, r7, r4, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #164] @ 7abb8 │ │ │ │ ldr r3, [pc, #164] @ 7abbc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -44147,15 +44147,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, ip, r4, ror #9 │ │ │ │ andeq r0, r0, r8, ror fp │ │ │ │ eorseq sl, lr, r8, lsl #25 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sl, r7, ip, asr r9 │ │ │ │ + mlaseq r7, r4, lr, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #152] @ 7ac7c │ │ │ │ ldr r3, [pc, #152] @ 7ac80 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -44196,15 +44196,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b 7ac48 │ │ │ │ eorseq r5, ip, r4, lsl r4 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ @ instruction: 0x003eabbc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sl, r7, r4, asr #17 │ │ │ │ + @ instruction: 0x0037adfc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #100] @ 7ad0c │ │ │ │ ldr r3, [pc, #100] @ 7ad10 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -44232,15 +44232,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, ip, r0, asr r3 │ │ │ │ andeq r0, r0, r0, lsr #9 │ │ │ │ @ instruction: 0x003eaaf4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sl, r7, r8, lsl #16 │ │ │ │ + eorseq sl, r7, r0, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #104] @ 7ada0 │ │ │ │ ldr r3, [pc, #104] @ 7ada4 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -44270,15 +44270,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, ip, r0, asr #5 │ │ │ │ andeq r0, r0, r4, lsl #25 │ │ │ │ eorseq sl, lr, r4, ror #20 │ │ │ │ andeq r0, r0, ip, lsr #12 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sl, r7, r4, ror r7 │ │ │ │ + eorseq sl, r7, ip, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #100] @ 7ae34 │ │ │ │ ldr r3, [pc, #100] @ 7ae38 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -44307,15 +44307,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, ip, r8, lsr #4 │ │ │ │ andeq r0, r0, ip, ror ip │ │ │ │ eorseq sl, lr, ip, asr #19 │ │ │ │ muleq r0, r0, ip │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sl, r7, r0, ror #13 │ │ │ │ + eorseq sl, r7, r8, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #104] @ 7aecc │ │ │ │ ldr r3, [pc, #104] @ 7aed0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -44344,15 +44344,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mlaseq ip, r4, r1, r5 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ eorseq sl, lr, r8, lsr r9 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sl, r7, r8, asr #12 │ │ │ │ + eorseq sl, r7, r0, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #104] @ 7af60 │ │ │ │ ldr r3, [pc, #104] @ 7af64 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -44381,15 +44381,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, ip, r0, lsl #2 │ │ │ │ andeq r0, r0, r8, lsl #11 │ │ │ │ eorseq sl, lr, r4, lsr #17 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0037a5b4 │ │ │ │ + eorseq sl, r7, ip, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #104] @ 7aff4 │ │ │ │ ldr r3, [pc, #104] @ 7aff8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -44419,15 +44419,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r5, ip, ip, rrx │ │ │ │ andeq r0, r0, r0, ror #14 │ │ │ │ eorseq sl, lr, r0, lsl r8 │ │ │ │ andeq r0, r0, r0, ror #26 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sl, r7, r0, lsr #10 │ │ │ │ + eorseq sl, r7, r8, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #108] @ 7b090 │ │ │ │ ldr r3, [pc, #108] @ 7b094 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -44458,15 +44458,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c4fd4 │ │ │ │ andeq r0, r0, ip, lsr #25 │ │ │ │ eorseq sl, lr, r8, ror r7 │ │ │ │ andeq r0, r0, r4, lsr r4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sl, r7, r4, lsl #9 │ │ │ │ + @ instruction: 0x0037a9bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #104] @ 7b128 │ │ │ │ ldr r3, [pc, #104] @ 7b12c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -44496,15 +44496,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, ip, r8, lsr pc │ │ │ │ andeq r0, r0, r8, lsr #23 │ │ │ │ @ instruction: 0x003ea6dc │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sl, r7, ip, ror #7 │ │ │ │ + eorseq sl, r7, r4, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #104] @ 7b1c0 │ │ │ │ ldr r3, [pc, #104] @ 7b1c4 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -44534,15 +44534,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, ip, r0, lsr #29 │ │ │ │ andeq r0, r0, r4, asr r9 │ │ │ │ eorseq sl, lr, r4, asr #12 │ │ │ │ andeq r0, r0, r0, ror #13 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sl, r7, r4, asr r3 │ │ │ │ + eorseq sl, r7, ip, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #100] @ 7b254 │ │ │ │ ldr r3, [pc, #100] @ 7b258 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -44570,15 +44570,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, ip, r8, lsl #28 │ │ │ │ andeq r0, r0, r4, asr ip │ │ │ │ eorseq sl, lr, ip, lsr #11 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sl, r7, r0, asr #5 │ │ │ │ + @ instruction: 0x0037a7f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #104] @ 7b2e8 │ │ │ │ ldr r3, [pc, #104] @ 7b2ec │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -44608,15 +44608,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, ip, r8, ror sp │ │ │ │ andeq r0, r0, r8, ror #16 │ │ │ │ eorseq sl, lr, ip, lsl r5 │ │ │ │ andeq r0, r0, r0, ror ip │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sl, r7, ip, lsr #4 │ │ │ │ + eorseq sl, r7, r4, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #104] @ 7b380 │ │ │ │ ldr r3, [pc, #104] @ 7b384 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -44646,15 +44646,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, ip, r0, ror #25 │ │ │ │ muleq r0, ip, r7 │ │ │ │ eorseq sl, lr, r4, lsl #9 │ │ │ │ andeq r0, r0, ip, asr #26 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - mlaseq r7, r4, r1, sl │ │ │ │ + eorseq sl, r7, ip, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #104] @ 7b418 │ │ │ │ ldr r3, [pc, #104] @ 7b41c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -44684,15 +44684,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, ip, r8, asr #24 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ eorseq sl, lr, ip, ror #7 │ │ │ │ andeq r0, r0, r0, lsl #10 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - ldrsheq sl, [r7], -ip @ │ │ │ │ + eorseq sl, r7, r4, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #108] @ 7b4b4 │ │ │ │ ldr r3, [pc, #108] @ 7b4b8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -44723,15 +44723,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c4bb0 │ │ │ │ andeq r0, r0, r8, asr #13 │ │ │ │ eorseq sl, lr, r4, asr r3 │ │ │ │ andeq r0, r0, r8, lsl #23 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sl, r7, r0, rrx │ │ │ │ + mlaseq r7, r8, r5, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #108] @ 7b550 │ │ │ │ ldr r3, [pc, #108] @ 7b554 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -44762,15 +44762,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, ip, r4, lsl fp │ │ │ │ andeq r0, r0, r8, lsr #17 │ │ │ │ @ instruction: 0x003ea2b8 │ │ │ │ andeq r0, r0, r8, lsl r6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r9, r7, r4, asr #31 │ │ │ │ + @ instruction: 0x0037a4fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #108] @ 7b5ec │ │ │ │ ldr r3, [pc, #108] @ 7b5f0 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -44801,15 +44801,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, ip, r8, ror sl │ │ │ │ andeq r0, r0, r8, ror #17 │ │ │ │ eorseq sl, lr, ip, lsl r2 │ │ │ │ @ instruction: 0x000004bc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r9, r7, r8, lsr #30 │ │ │ │ + eorseq sl, r7, r0, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #104] @ 7b684 │ │ │ │ ldr r3, [pc, #104] @ 7b688 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -44839,15 +44839,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c49dc │ │ │ │ andeq r0, r0, r0, lsl #18 │ │ │ │ eorseq sl, lr, r0, lsl #3 │ │ │ │ andeq r0, r0, r0, lsl r8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - mlaseq r7, r0, lr, r9 │ │ │ │ + eorseq sl, r7, r8, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #108] @ 7b720 │ │ │ │ ldr r3, [pc, #108] @ 7b724 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -44878,15 +44878,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, ip, r4, asr #18 │ │ │ │ andeq r0, r0, ip, lsr fp │ │ │ │ eorseq sl, lr, r8, ror #1 │ │ │ │ andeq r0, r0, r4, ror r5 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x00379df4 │ │ │ │ + eorseq sl, r7, ip, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #108] @ 7b7bc │ │ │ │ ldr r3, [pc, #108] @ 7b7c0 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -44917,15 +44917,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, ip, r8, lsr #17 │ │ │ │ andeq r0, r0, ip, lsr #10 │ │ │ │ eorseq sl, lr, ip, asr #32 │ │ │ │ andeq r0, r0, r4, asr #8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r9, r7, r8, asr sp │ │ │ │ + mlaseq r7, r0, r2, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #100] @ 7b850 │ │ │ │ ldr r3, [pc, #100] @ 7b854 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -44953,15 +44953,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, ip, ip, lsl #16 │ │ │ │ andeq r0, r0, r0, lsr #14 │ │ │ │ @ instruction: 0x003e9fb0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r9, r7, r4, asr #25 │ │ │ │ + @ instruction: 0x0037a1fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #104] @ 7b8e4 │ │ │ │ ldr r3, [pc, #104] @ 7b8e8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -44991,15 +44991,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, ip, ip, ror r7 │ │ │ │ andeq r0, r0, r0, lsl #25 │ │ │ │ eorseq r9, lr, r0, lsr #30 │ │ │ │ andeq r0, r0, r8, ror r8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r9, r7, r0, lsr ip │ │ │ │ + eorseq sl, r7, r8, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #108] @ 7b980 │ │ │ │ ldr r3, [pc, #108] @ 7b984 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -45030,15 +45030,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, ip, r4, ror #13 │ │ │ │ andeq r0, r0, r4, lsr #12 │ │ │ │ eorseq r9, lr, r8, lsl #29 │ │ │ │ andeq r0, r0, r0, lsl #24 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - mlaseq r7, r4, fp, r9 │ │ │ │ + eorseq sl, r7, ip, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #104] @ 7ba18 │ │ │ │ ldr r3, [pc, #104] @ 7ba1c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -45068,15 +45068,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, ip, r8, asr #12 │ │ │ │ andeq r0, r0, r0, lsr r4 │ │ │ │ eorseq r9, lr, ip, ror #27 │ │ │ │ andeq r0, r0, r8, lsr #9 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x00379afc │ │ │ │ + eorseq sl, r7, r4, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #108] @ 7bab4 │ │ │ │ ldr r3, [pc, #108] @ 7bab8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -45107,15 +45107,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c45b0 │ │ │ │ andeq r0, r0, r8, lsl #21 │ │ │ │ eorseq r9, lr, r4, asr sp │ │ │ │ andeq r0, r0, ip, ror #15 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r9, r7, r0, ror #20 │ │ │ │ + mlaseq r7, r8, pc, r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #104] @ 7bb4c │ │ │ │ ldr r3, [pc, #104] @ 7bb50 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -45144,15 +45144,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, ip, r4, lsl r5 │ │ │ │ muleq r0, r4, r6 │ │ │ │ @ instruction: 0x003e9cb8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r9, r7, r8, asr #19 │ │ │ │ + eorseq r9, r7, r0, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #104] @ 7bbe0 │ │ │ │ ldr r3, [pc, #104] @ 7bbe4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -45181,15 +45181,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, ip, r0, lsl #9 │ │ │ │ andeq r0, r0, ip, lsr #16 │ │ │ │ eorseq r9, lr, r4, lsr #24 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r9, r7, r4, lsr r9 │ │ │ │ + eorseq r9, r7, ip, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #108] @ 7bc78 │ │ │ │ ldr r3, [pc, #108] @ 7bc7c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -45220,15 +45220,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, ip, ip, ror #7 │ │ │ │ andeq r0, r0, r0, lsr #12 │ │ │ │ mlaseq lr, r0, fp, r9 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - mlaseq r7, ip, r8, r9 │ │ │ │ + @ instruction: 0x00379dd4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #108] @ 7bd14 │ │ │ │ ldr r3, [pc, #108] @ 7bd18 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -45259,15 +45259,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, ip, r0, asr r3 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x003e9af4 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r9, r7, r0, lsl #16 │ │ │ │ + eorseq r9, r7, r8, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #104] @ 7bdac │ │ │ │ ldr r3, [pc, #104] @ 7bdb0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -45296,15 +45296,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c42b4 │ │ │ │ andeq r0, r0, r4, lsl sp │ │ │ │ eorseq r9, lr, r8, asr sl │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r9, r7, r8, ror #14 │ │ │ │ + eorseq r9, r7, r0, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #104] @ 7be40 │ │ │ │ ldr r3, [pc, #104] @ 7be44 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -45334,15 +45334,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, ip, r0, lsr #4 │ │ │ │ andeq r0, r0, r0, lsl r5 │ │ │ │ eorseq r9, lr, r4, asr #19 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x003796d4 │ │ │ │ + eorseq r9, r7, ip, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #100] @ 7bed4 │ │ │ │ ldr r3, [pc, #100] @ 7bed8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -45370,15 +45370,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, ip, r8, lsl #3 │ │ │ │ andeq r0, r0, ip, lsl r5 │ │ │ │ eorseq r9, lr, ip, lsr #18 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r9, r7, r0, asr #12 │ │ │ │ + eorseq r9, r7, r8, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #104] @ 7bf68 │ │ │ │ ldr r3, [pc, #104] @ 7bf6c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -45407,15 +45407,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrsheq r4, [ip], -r8 @ │ │ │ │ andeq r0, r0, r8, lsl #12 │ │ │ │ mlaseq lr, ip, r8, r9 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r9, r7, ip, lsr #11 │ │ │ │ + eorseq r9, r7, r4, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #104] @ 7bffc │ │ │ │ ldr r3, [pc, #104] @ 7c000 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -45444,15 +45444,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r4, ip, r4, rrx │ │ │ │ andeq r0, r0, r8, lsr #16 │ │ │ │ eorseq r9, lr, r8, lsl #16 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r9, r7, r8, lsl r5 │ │ │ │ + eorseq r9, r7, r0, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #104] @ 7c090 │ │ │ │ ldr r3, [pc, #104] @ 7c094 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -45481,15 +45481,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c3fd0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ eorseq r9, lr, r4, ror r7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r9, r7, r4, lsl #9 │ │ │ │ + @ instruction: 0x003799bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #104] @ 7c124 │ │ │ │ ldr r3, [pc, #104] @ 7c128 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -45518,15 +45518,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, ip, ip, lsr pc │ │ │ │ andeq r0, r0, r8, lsl #22 │ │ │ │ eorseq r9, lr, r0, ror #13 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x003793f0 │ │ │ │ + eorseq r9, r7, r8, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #104] @ 7c1b8 │ │ │ │ ldr r3, [pc, #104] @ 7c1bc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -45555,15 +45555,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, ip, r8, lsr #29 │ │ │ │ @ instruction: 0x00000ab4 │ │ │ │ eorseq r9, lr, ip, asr #12 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r9, r7, ip, asr r3 │ │ │ │ + mlaseq r7, r4, r8, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #104] @ 7c24c │ │ │ │ ldr r3, [pc, #104] @ 7c250 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -45593,15 +45593,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, ip, r4, lsl lr │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x003e95b8 │ │ │ │ andeq r0, r0, r0, lsl #8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r9, r7, r8, asr #5 │ │ │ │ + eorseq r9, r7, r0, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #108] @ 7c2e8 │ │ │ │ ldr r3, [pc, #108] @ 7c2ec │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -45632,15 +45632,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, ip, ip, ror sp │ │ │ │ andeq r0, r0, r0, lsl #14 │ │ │ │ eorseq r9, lr, r0, lsr #10 │ │ │ │ andeq r0, r0, ip, lsr r8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r9, r7, ip, lsr #4 │ │ │ │ + eorseq r9, r7, r4, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #108] @ 7c384 │ │ │ │ ldr r3, [pc, #108] @ 7c388 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -45671,15 +45671,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, ip, r0, ror #25 │ │ │ │ andeq r0, r0, r4, asr #9 │ │ │ │ eorseq r9, lr, r4, lsl #9 │ │ │ │ andeq r0, r0, r8, lsr #22 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - mlaseq r7, r0, r1, r9 │ │ │ │ + eorseq r9, r7, r8, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #108] @ 7c420 │ │ │ │ ldr r3, [pc, #108] @ 7c424 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -45710,15 +45710,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, ip, r4, asr #24 │ │ │ │ andeq r0, r0, r0, lsr #8 │ │ │ │ eorseq r9, lr, r8, ror #7 │ │ │ │ andeq r0, r0, r0, ror #22 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - ldrsheq r9, [r7], -r4 @ │ │ │ │ + eorseq r9, r7, ip, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ tst r0, #1 │ │ │ │ @@ -45837,15 +45837,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, ip, ip, ror sl │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ eorseq r9, lr, r0, lsr #4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x00378ef4 │ │ │ │ + eorseq r9, r7, ip, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #172] @ 7c6f8 │ │ │ │ ldr r3, [pc, #172] @ 7c6fc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -45892,15 +45892,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, ip, ip, lsr #19 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ eorseq r9, lr, r0, asr r1 │ │ │ │ andeq r0, r0, r2, lsl #4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r8, r7, ip, lsl lr │ │ │ │ + eorseq r9, r7, r4, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #172] @ 7c7d4 │ │ │ │ ldr r3, [pc, #172] @ 7c7d8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -45947,15 +45947,15 @@ │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b 7c7a0 │ │ │ │ @ instruction: 0x003c38d0 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ eorseq r9, lr, r4, ror r0 │ │ │ │ andeq r0, r0, r2, lsl #4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r8, r7, ip, ror #26 │ │ │ │ + eorseq r9, r7, r4, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #104] @ 7c86c │ │ │ │ ldr r3, [pc, #104] @ 7c870 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -45984,15 +45984,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c37f4 │ │ │ │ muleq r0, r0, sl │ │ │ │ mlaseq lr, r8, pc, r8 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r8, r7, r8, lsr #25 │ │ │ │ + eorseq r9, r7, r0, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #108] @ 7c904 │ │ │ │ ldr r3, [pc, #108] @ 7c908 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -46022,15 +46022,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, ip, r0, ror #14 │ │ │ │ andeq r0, r0, r0, lsl #7 │ │ │ │ eorseq r8, lr, r4, lsl #30 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r8, r7, r0, lsl ip │ │ │ │ + eorseq r9, r7, r8, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #108] @ 7c99c │ │ │ │ ldr r3, [pc, #108] @ 7c9a0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -46060,15 +46060,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, ip, r8, asr #13 │ │ │ │ @ instruction: 0x000004b0 │ │ │ │ eorseq r8, lr, ip, ror #28 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r8, r7, r8, ror fp │ │ │ │ + ldrheq r9, [r7], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #108] @ 7ca34 │ │ │ │ ldr r3, [pc, #108] @ 7ca38 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -46098,15 +46098,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, ip, r0, lsr r6 │ │ │ │ andeq r0, r0, r8, ror r5 │ │ │ │ @ instruction: 0x003e8dd4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r8, r7, r0, ror #21 │ │ │ │ + eorseq r9, r7, r8, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #108] @ 7cacc │ │ │ │ ldr r3, [pc, #108] @ 7cad0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -46136,15 +46136,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mlaseq ip, r8, r5, r3 │ │ │ │ andeq r0, r0, ip, ror r7 │ │ │ │ eorseq r8, lr, ip, lsr sp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r8, r7, r8, asr #20 │ │ │ │ + eorseq r8, r7, r0, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #112] @ 7cb68 │ │ │ │ ldr r3, [pc, #112] @ 7cb6c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -46175,15 +46175,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, ip, r0, lsl #10 │ │ │ │ andeq r0, r0, r0, lsr #15 │ │ │ │ eorseq r8, lr, r4, lsr #25 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r8, r7, ip, lsr #19 │ │ │ │ + eorseq r8, r7, r4, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #104] @ 7cbfc │ │ │ │ ldr r3, [pc, #104] @ 7cc00 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -46213,15 +46213,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r3, ip, r4, ror #8 │ │ │ │ andeq r0, r0, r0, asr r3 │ │ │ │ eorseq r8, lr, r8, lsl #24 │ │ │ │ andeq r0, r0, r2, lsl #4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r8, r7, r8, lsl r9 │ │ │ │ + eorseq r8, r7, r0, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ bl 50480 │ │ │ │ bl 4fff4 │ │ │ │ @@ -46724,15 +46724,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, ip, r8, ror #24 │ │ │ │ andeq r0, r0, r4, ror r8 │ │ │ │ eorseq r8, lr, ip, lsl #8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r8, r7, r8, lsl r1 │ │ │ │ + eorseq r8, r7, r0, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #116] @ 7d49c │ │ │ │ ldr r3, [pc, #116] @ 7d4a0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -46764,15 +46764,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c2bd0 │ │ │ │ andeq r0, r0, r8, lsl #13 │ │ │ │ eorseq r8, lr, r4, ror r3 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r8, r7, r8, ror r0 │ │ │ │ + @ instruction: 0x003785b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #112] @ 7d538 │ │ │ │ ldr r3, [pc, #112] @ 7d53c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -46804,15 +46804,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, ip, r0, lsr fp │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ @ instruction: 0x003e82d4 │ │ │ │ andeq r0, r0, r2, lsl #4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x00377fdc │ │ │ │ + eorseq r8, r7, r4, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #112] @ 7d5d8 │ │ │ │ ldr r3, [pc, #112] @ 7d5dc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -46843,15 +46843,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mlaseq ip, r0, sl, r2 │ │ │ │ andeq r0, r0, r4, lsr #14 │ │ │ │ eorseq r8, lr, r4, lsr r2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r7, r7, ip, lsr pc │ │ │ │ + eorseq r8, r7, r4, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #112] @ 7d674 │ │ │ │ ldr r3, [pc, #112] @ 7d678 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -46882,15 +46882,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c29f4 │ │ │ │ andeq r0, r0, r8, asr #15 │ │ │ │ mlaseq lr, r8, r1, r8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r7, r7, r0, lsr #29 │ │ │ │ + @ instruction: 0x003783d8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #108] @ 7d70c │ │ │ │ ldr r3, [pc, #108] @ 7d710 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -46920,15 +46920,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, ip, r8, asr r9 │ │ │ │ andeq r0, r0, r0, ror #11 │ │ │ │ ldrsheq r8, [lr], -ip @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r7, r7, r8, lsl #28 │ │ │ │ + eorseq r8, r7, r0, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #184] @ 7d7f0 │ │ │ │ ldr r3, [pc, #184] @ 7d7f4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -46977,15 +46977,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, ip, r0, asr #17 │ │ │ │ andeq r0, r0, r4, asr #13 │ │ │ │ eorseq r8, lr, r4, rrx │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r7, r7, r4, lsr #26 │ │ │ │ + eorseq r8, r7, ip, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -47140,15 +47140,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c25f4 │ │ │ │ andeq r0, r0, r8, asr #22 │ │ │ │ mlaseq lr, r8, sp, r7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - mlaseq r7, r8, sl, r7 │ │ │ │ + @ instruction: 0x00377fd0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #120] @ 7db20 │ │ │ │ ldr r3, [pc, #120] @ 7db24 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -47181,15 +47181,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, ip, r0, asr r5 │ │ │ │ andeq r0, r0, r8, lsl #19 │ │ │ │ @ instruction: 0x003e7cf4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x003779f4 │ │ │ │ + eorseq r7, r7, ip, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #120] @ 7dbc4 │ │ │ │ ldr r3, [pc, #120] @ 7dbc8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -47222,15 +47222,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, ip, ip, lsr #9 │ │ │ │ @ instruction: 0x00000bbc │ │ │ │ eorseq r7, lr, r0, asr ip │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r7, r7, r0, asr r9 │ │ │ │ + eorseq r7, r7, r8, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #116] @ 7dc64 │ │ │ │ ldr r3, [pc, #116] @ 7dc68 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -47262,15 +47262,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, ip, r8, lsl #8 │ │ │ │ muleq r0, r8, r9 │ │ │ │ eorseq r7, lr, ip, lsr #23 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x003778b0 │ │ │ │ + eorseq r7, r7, r8, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #116] @ 7dd04 │ │ │ │ ldr r3, [pc, #116] @ 7dd08 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -47302,15 +47302,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, ip, r8, ror #6 │ │ │ │ @ instruction: 0x000003b8 │ │ │ │ eorseq r7, lr, ip, lsl #22 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r7, r7, r0, lsl r8 │ │ │ │ + eorseq r7, r7, r8, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #116] @ 7dda4 │ │ │ │ ldr r3, [pc, #116] @ 7dda8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -47342,15 +47342,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, ip, r8, asr #5 │ │ │ │ andeq r0, r0, ip, lsl #22 │ │ │ │ eorseq r7, lr, ip, ror #20 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r7, r7, r0, ror r7 │ │ │ │ + eorseq r7, r7, r8, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #116] @ 7de44 │ │ │ │ ldr r3, [pc, #116] @ 7de48 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -47382,15 +47382,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, ip, r8, lsr #4 │ │ │ │ muleq r0, r4, r5 │ │ │ │ eorseq r7, lr, ip, asr #19 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x003776d0 │ │ │ │ + eorseq r7, r7, r8, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #116] @ 7dee4 │ │ │ │ ldr r3, [pc, #116] @ 7dee8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -47422,15 +47422,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, ip, r8, lsl #3 │ │ │ │ andeq r0, r0, r0, ror #6 │ │ │ │ eorseq r7, lr, ip, lsr #18 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r7, r7, r0, lsr r6 │ │ │ │ + eorseq r7, r7, r8, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #116] @ 7df84 │ │ │ │ ldr r3, [pc, #116] @ 7df88 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -47462,15 +47462,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, ip, r8, ror #1 │ │ │ │ andeq r0, r0, r8, lsl #9 │ │ │ │ eorseq r7, lr, ip, lsl #17 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - mlaseq r7, r0, r5, r7 │ │ │ │ + eorseq r7, r7, r8, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #116] @ 7e024 │ │ │ │ ldr r3, [pc, #116] @ 7e028 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -47502,15 +47502,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r2, ip, r8, asr #32 │ │ │ │ andeq r0, r0, r4, lsl r5 │ │ │ │ eorseq r7, lr, ip, ror #15 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x003774f0 │ │ │ │ + eorseq r7, r7, r8, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #116] @ 7e0c4 │ │ │ │ ldr r3, [pc, #116] @ 7e0c8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -47542,15 +47542,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, ip, r8, lsr #31 │ │ │ │ andeq r0, r0, ip, ror r5 │ │ │ │ eorseq r7, lr, ip, asr #14 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r7, r7, r0, asr r4 │ │ │ │ + eorseq r7, r7, r8, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #116] @ 7e164 │ │ │ │ ldr r3, [pc, #116] @ 7e168 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -47582,15 +47582,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, ip, r8, lsl #30 │ │ │ │ @ instruction: 0x000008bc │ │ │ │ eorseq r7, lr, ip, lsr #13 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x003773b0 │ │ │ │ + eorseq r7, r7, r8, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #120] @ 7e208 │ │ │ │ ldr r3, [pc, #120] @ 7e20c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -47623,15 +47623,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, ip, r8, ror #28 │ │ │ │ andeq r0, r0, r0, ror r8 │ │ │ │ eorseq r7, lr, ip, lsl #12 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r7, r7, ip, lsl #6 │ │ │ │ + eorseq r7, r7, r4, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #120] @ 7e2ac │ │ │ │ ldr r3, [pc, #120] @ 7e2b0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -47664,15 +47664,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, ip, r4, asr #27 │ │ │ │ andeq r0, r0, r8, lsl r7 │ │ │ │ eorseq r7, lr, r8, ror #10 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r7, r7, r8, ror #4 │ │ │ │ + eorseq r7, r7, r0, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #116] @ 7e34c │ │ │ │ ldr r3, [pc, #116] @ 7e350 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -47704,15 +47704,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, ip, r0, lsr #26 │ │ │ │ muleq r0, ip, r5 │ │ │ │ eorseq r7, lr, r4, asr #9 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r7, r7, r8, asr #3 │ │ │ │ + eorseq r7, r7, r0, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #120] @ 7e3f0 │ │ │ │ ldr r3, [pc, #120] @ 7e3f4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -47745,15 +47745,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, ip, r0, lsl #25 │ │ │ │ andeq r0, r0, r8, lsl r9 │ │ │ │ eorseq r7, lr, r4, lsr #8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r7, r7, r4, lsr #2 │ │ │ │ + eorseq r7, r7, ip, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ tst r0, #1 │ │ │ │ @@ -47912,15 +47912,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, ip, r4, ror #19 │ │ │ │ andeq r0, r0, r8, lsl r4 │ │ │ │ eorseq r7, lr, r8, lsl #3 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r6, r7, r8, lsl #29 │ │ │ │ + eorseq r7, r7, r0, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #120] @ 7e730 │ │ │ │ ldr r3, [pc, #120] @ 7e734 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -47953,15 +47953,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, ip, r0, asr #18 │ │ │ │ andeq r0, r0, r8, asr #19 │ │ │ │ eorseq r7, lr, r4, ror #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r6, r7, r4, ror #27 │ │ │ │ + eorseq r7, r7, ip, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #120] @ 7e7d4 │ │ │ │ ldr r3, [pc, #120] @ 7e7d8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -47994,15 +47994,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mlaseq ip, ip, r8, r1 │ │ │ │ andeq r0, r0, r0, lsr sl │ │ │ │ eorseq r7, lr, r0, asr #32 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r6, r7, r0, asr #26 │ │ │ │ + eorseq r7, r7, r8, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #124] @ 7e87c │ │ │ │ ldr r3, [pc, #124] @ 7e880 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -48036,15 +48036,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c17f8 │ │ │ │ andeq r0, r0, r0, asr ip │ │ │ │ mlaseq lr, ip, pc, r6 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - mlaseq r7, r8, ip, r6 │ │ │ │ + @ instruction: 0x003771d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #124] @ 7e924 │ │ │ │ ldr r3, [pc, #124] @ 7e928 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -48078,15 +48078,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, ip, r0, asr r7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x003e6ef4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x00376bf0 │ │ │ │ + eorseq r7, r7, r8, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #124] @ 7e9cc │ │ │ │ ldr r3, [pc, #124] @ 7e9d0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -48120,15 +48120,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, ip, r8, lsr #13 │ │ │ │ muleq r0, ip, r3 │ │ │ │ eorseq r6, lr, ip, asr #28 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r6, r7, r8, asr #22 │ │ │ │ + eorseq r7, r7, r0, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #124] @ 7ea74 │ │ │ │ ldr r3, [pc, #124] @ 7ea78 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -48162,15 +48162,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, ip, r0, lsl #12 │ │ │ │ andeq r0, r0, r8, asr #12 │ │ │ │ eorseq r6, lr, r4, lsr #27 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r6, r7, r0, lsr #21 │ │ │ │ + @ instruction: 0x00376fd8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #120] @ 7eb18 │ │ │ │ ldr r3, [pc, #120] @ 7eb1c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -48203,15 +48203,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, ip, r8, asr r5 │ │ │ │ andeq r0, r0, r8, asr #25 │ │ │ │ @ instruction: 0x003e6cfc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x003769fc │ │ │ │ + eorseq r6, r7, r4, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #124] @ 7ebc0 │ │ │ │ ldr r3, [pc, #124] @ 7ebc4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -48245,15 +48245,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c14b4 │ │ │ │ andeq r0, r0, r0, lsr r6 │ │ │ │ eorseq r6, lr, r8, asr ip │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r6, r7, r4, asr r9 │ │ │ │ + eorseq r6, r7, ip, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #124] @ 7ec68 │ │ │ │ ldr r3, [pc, #124] @ 7ec6c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -48287,15 +48287,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, ip, ip, lsl #8 │ │ │ │ @ instruction: 0x000007b0 │ │ │ │ @ instruction: 0x003e6bb0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r6, r7, ip, lsr #17 │ │ │ │ + eorseq r6, r7, r4, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #196] @ 7ed58 │ │ │ │ ldr r3, [pc, #196] @ 7ed5c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -48347,15 +48347,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, ip, r4, ror #6 │ │ │ │ andeq r0, r0, r8, lsl #14 │ │ │ │ eorseq r6, lr, r8, lsl #22 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x003767bc │ │ │ │ + @ instruction: 0x00376cf4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #124] @ 7ee00 │ │ │ │ ldr r3, [pc, #124] @ 7ee04 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -48389,15 +48389,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, ip, r4, ror r2 │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ eorseq r6, lr, r8, lsl sl │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r6, r7, r4, lsl r7 │ │ │ │ + eorseq r6, r7, ip, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #124] @ 7eea8 │ │ │ │ ldr r3, [pc, #124] @ 7eeac │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -48431,15 +48431,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r1, ip, ip, asr #3 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ eorseq r6, lr, r0, ror r9 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r6, r7, ip, ror #12 │ │ │ │ + eorseq r6, r7, r4, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ bl 50480 │ │ │ │ bl 4fff4 │ │ │ │ @@ -48987,15 +48987,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r0, ip, r0, lsr #18 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ eorseq r6, lr, r4, asr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x00375dbc │ │ │ │ + @ instruction: 0x003762f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #128] @ 7f804 │ │ │ │ ldr r3, [pc, #128] @ 7f808 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -49030,15 +49030,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r0, ip, r4, ror r8 │ │ │ │ andeq r0, r0, r0, lsr #22 │ │ │ │ eorseq r6, lr, r8, lsl r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r5, r7, r0, lsl sp │ │ │ │ + eorseq r6, r7, r8, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #128] @ 7f8b0 │ │ │ │ ldr r3, [pc, #128] @ 7f8b4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -49073,15 +49073,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r0, ip, r8, asr #15 │ │ │ │ andeq r0, r0, ip, lsl r4 │ │ │ │ eorseq r5, lr, ip, ror #30 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r5, r7, r4, ror #24 │ │ │ │ + mlaseq r7, ip, r1, r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #128] @ 7f95c │ │ │ │ ldr r3, [pc, #128] @ 7f960 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -49116,15 +49116,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r0, ip, ip, lsl r7 │ │ │ │ andeq r0, r0, r4, asr sl │ │ │ │ eorseq r5, lr, r0, asr #29 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x00375bb8 │ │ │ │ + ldrsheq r6, [r7], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #128] @ 7fa08 │ │ │ │ ldr r3, [pc, #128] @ 7fa0c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -49159,15 +49159,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r0, ip, r0, ror r6 │ │ │ │ andeq r0, r0, r4, ror #23 │ │ │ │ eorseq r5, lr, r4, lsl lr │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r5, r7, ip, lsl #22 │ │ │ │ + eorseq r6, r7, r4, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #128] @ 7fab4 │ │ │ │ ldr r3, [pc, #128] @ 7fab8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -49202,15 +49202,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r0, ip, r4, asr #11 │ │ │ │ andeq r0, r0, ip, lsl #17 │ │ │ │ eorseq r5, lr, r8, ror #26 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r5, r7, r0, ror #20 │ │ │ │ + mlaseq r7, r8, pc, r5 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #128] @ 7fb60 │ │ │ │ ldr r3, [pc, #128] @ 7fb64 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -49245,15 +49245,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r0, ip, r8, lsl r5 │ │ │ │ andeq r0, r0, r4, asr #11 │ │ │ │ @ instruction: 0x003e5cbc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x003759b4 │ │ │ │ + eorseq r5, r7, ip, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #128] @ 7fc0c │ │ │ │ ldr r3, [pc, #128] @ 7fc10 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -49288,15 +49288,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r0, ip, ip, ror #8 │ │ │ │ andeq r0, r0, r4, lsl #16 │ │ │ │ eorseq r5, lr, r0, lsl ip │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r5, r7, r8, lsl #18 │ │ │ │ + eorseq r5, r7, r0, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #128] @ 7fcb8 │ │ │ │ ldr r3, [pc, #128] @ 7fcbc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -49331,15 +49331,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r0, ip, r0, asr #7 │ │ │ │ @ instruction: 0x00000cb4 │ │ │ │ eorseq r5, lr, r4, ror #22 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r5, r7, ip, asr r8 │ │ │ │ + mlaseq r7, r4, sp, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #128] @ 7fd64 │ │ │ │ ldr r3, [pc, #128] @ 7fd68 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -49374,15 +49374,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r0, ip, r4, lsl r3 │ │ │ │ @ instruction: 0x00000cbc │ │ │ │ @ instruction: 0x003e5ab8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x003757b0 │ │ │ │ + eorseq r5, r7, r8, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #132] @ 7fe14 │ │ │ │ ldr r3, [pc, #132] @ 7fe18 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -49418,15 +49418,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r0, ip, r8, ror #4 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ eorseq r5, lr, ip, lsl #20 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r5, r7, r0, lsl #14 │ │ │ │ + eorseq r5, r7, r8, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #132] @ 7fec4 │ │ │ │ ldr r3, [pc, #132] @ 7fec8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -49462,15 +49462,15 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x003c01b8 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ eorseq r5, lr, ip, asr r9 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r5, r7, r0, asr r6 │ │ │ │ + eorseq r5, r7, r8, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -67112,29 +67112,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ eorseq pc, sl, r0, asr r1 @ │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r0, ror #7 │ │ │ │ - eorseq r7, r6, ip, ror r6 │ │ │ │ - eorseq r7, r6, r0, ror #12 │ │ │ │ - eorseq r7, r6, r8, asr #12 │ │ │ │ + @ instruction: 0x00367bb4 │ │ │ │ + mlaseq r6, r8, fp, r7 │ │ │ │ + eorseq r7, r6, r0, lsl #23 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - @ instruction: 0x003675bc │ │ │ │ - eorseq r7, r6, r0, lsr #11 │ │ │ │ - eorseq r7, r6, r0, asr r5 │ │ │ │ - mlaseq r6, ip, r5, r7 │ │ │ │ - eorseq r7, r6, r8, lsr r4 │ │ │ │ - eorseq r7, r6, ip, lsl #8 │ │ │ │ - eorseq ip, r6, r0, lsr r1 │ │ │ │ - eorseq sp, r8, r4, lsl #30 │ │ │ │ - eorseq r4, r6, r0, ror #1 │ │ │ │ - eorseq r7, r6, r8, lsl #4 │ │ │ │ + @ instruction: 0x00367af4 │ │ │ │ + @ instruction: 0x00367ad8 │ │ │ │ + eorseq r7, r6, r8, lsl #21 │ │ │ │ + @ instruction: 0x00367ad4 │ │ │ │ + eorseq r7, r6, r0, ror r9 │ │ │ │ + eorseq r7, r6, r4, asr #18 │ │ │ │ + eorseq ip, r6, r8, ror #12 │ │ │ │ + eorseq lr, r8, ip, lsr r4 │ │ │ │ + eorseq r4, r6, r8, lsl r6 │ │ │ │ + eorseq r7, r6, r0, asr #14 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ @@ -84317,109 +84317,109 @@ │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, r9, r4, ror r0 @ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq pc, r9, r0, asr r0 @ │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r7, r5, ip, ror r1 │ │ │ │ - eorseq r7, r5, ip, asr r4 │ │ │ │ + @ instruction: 0x003576b4 │ │ │ │ + mlaseq r5, r4, r9, r7 │ │ │ │ andeq r0, r0, r4, ror #6 │ │ │ │ - eorseq r7, r5, ip, asr r1 │ │ │ │ + mlaseq r5, r4, r6, r7 │ │ │ │ eorseq lr, r9, ip, lsl #22 │ │ │ │ - eorseq r6, r5, r8, asr #30 │ │ │ │ - eorseq sl, r7, r0, ror #19 │ │ │ │ - eorseq r1, r6, ip, lsl #3 │ │ │ │ - eorseq r7, r5, ip, lsr r1 │ │ │ │ - eorseq r6, r5, r4, asr #31 │ │ │ │ - eorseq r6, r5, r4, lsr #28 │ │ │ │ - @ instruction: 0x003571b0 │ │ │ │ - mlaseq r5, r0, sp, r6 │ │ │ │ - mlaseq r5, r4, sp, r6 │ │ │ │ - @ instruction: 0x00360fd0 │ │ │ │ - @ instruction: 0x00356fd4 │ │ │ │ - eorseq r6, r5, r8, lsr #28 │ │ │ │ - eorseq r6, r5, r8, asr #24 │ │ │ │ - mlaseq r5, r4, lr, r6 │ │ │ │ - eorseq r6, r5, r4, lsr #24 │ │ │ │ - @ instruction: 0x00356bf0 │ │ │ │ - eorseq r6, r5, r4, lsl #30 │ │ │ │ - eorseq r6, r5, ip, asr #23 │ │ │ │ - eorseq r6, r5, ip, asr #20 │ │ │ │ - mlaseq r5, r8, ip, r6 │ │ │ │ + eorseq r7, r5, r0, lsl #9 │ │ │ │ + eorseq sl, r7, r8, lsl pc │ │ │ │ + eorseq r1, r6, r4, asr #13 │ │ │ │ + eorseq r7, r5, r4, ror r6 │ │ │ │ + @ instruction: 0x003574fc │ │ │ │ + eorseq r7, r5, ip, asr r3 │ │ │ │ + eorseq r7, r5, r8, ror #13 │ │ │ │ + eorseq r7, r5, r8, asr #5 │ │ │ │ + eorseq r7, r5, ip, asr #5 │ │ │ │ + eorseq r1, r6, r8, lsl #10 │ │ │ │ + eorseq r7, r5, ip, lsl #10 │ │ │ │ + eorseq r7, r5, r0, ror #6 │ │ │ │ + eorseq r7, r5, r0, lsl #3 │ │ │ │ + eorseq r7, r5, ip, asr #7 │ │ │ │ + eorseq r7, r5, ip, asr r1 │ │ │ │ + eorseq r7, r5, r8, lsr #2 │ │ │ │ + eorseq r7, r5, ip, lsr r4 │ │ │ │ + eorseq r7, r5, r4, lsl #2 │ │ │ │ + eorseq r6, r5, r4, lsl #31 │ │ │ │ + @ instruction: 0x003571d0 │ │ │ │ eorseq r3, ip, r4, lsl ip │ │ │ │ - eorseq sl, r7, r0, lsr #9 │ │ │ │ - eorseq r6, r5, ip, ror #18 │ │ │ │ - eorseq sl, r7, ip, lsl r4 │ │ │ │ - eorseq sl, r7, r0, lsl r4 │ │ │ │ - eorseq r6, r5, ip, asr #18 │ │ │ │ - @ instruction: 0x0037a3fc │ │ │ │ - eorseq r6, r5, r0, asr #18 │ │ │ │ - eorseq r6, r5, ip, lsr r9 │ │ │ │ - eorseq r0, r6, r0, lsl #23 │ │ │ │ - eorseq r6, r5, r4, lsl #23 │ │ │ │ - @ instruction: 0x003568dc │ │ │ │ - eorseq sl, r7, ip, lsl #7 │ │ │ │ - eorseq r6, r5, r8, asr #17 │ │ │ │ - eorseq sl, r7, r8, ror r3 │ │ │ │ - eorseq r6, r5, r4, asr #18 │ │ │ │ - @ instruction: 0x003569f0 │ │ │ │ - eorseq r6, r5, r8, lsr #19 │ │ │ │ - eorseq r6, r5, ip, lsl r9 │ │ │ │ - eorseq r6, r5, ip, ror #16 │ │ │ │ - eorseq r6, r5, r8, lsr r8 │ │ │ │ - eorseq sl, r7, r8, ror #5 │ │ │ │ - eorseq r6, r5, r0, lsr r9 │ │ │ │ - eorseq sl, r7, r0, asr #5 │ │ │ │ - @ instruction: 0x003567fc │ │ │ │ - eorseq sl, r7, ip, lsr #5 │ │ │ │ - eorseq r6, r5, r8, ror #15 │ │ │ │ - mlaseq r7, r8, r2, sl │ │ │ │ - @ instruction: 0x003567d4 │ │ │ │ - eorseq sl, r7, r4, lsl #5 │ │ │ │ - eorseq r6, r5, r8, lsl #19 │ │ │ │ - eorseq r6, r5, r4, lsl #15 │ │ │ │ - eorseq r6, r5, r0, asr fp │ │ │ │ - eorseq r6, r5, r0, ror #14 │ │ │ │ - @ instruction: 0x0037a1d8 │ │ │ │ - eorseq pc, r7, r4, asr #5 │ │ │ │ - eorseq r6, r5, r0, lsr #12 │ │ │ │ - eorseq r6, r5, r4, ror #19 │ │ │ │ + @ instruction: 0x0037a9d8 │ │ │ │ + eorseq r6, r5, r4, lsr #29 │ │ │ │ + eorseq sl, r7, r4, asr r9 │ │ │ │ + eorseq sl, r7, r8, asr #18 │ │ │ │ + eorseq r6, r5, r4, lsl #29 │ │ │ │ + eorseq sl, r7, r4, lsr r9 │ │ │ │ + eorseq r6, r5, r8, ror lr │ │ │ │ + eorseq r6, r5, r4, ror lr │ │ │ │ + ldrheq r1, [r6], -r8 @ │ │ │ │ + ldrheq r7, [r5], -ip @ │ │ │ │ + eorseq r6, r5, r4, lsl lr │ │ │ │ + eorseq sl, r7, r4, asr #17 │ │ │ │ + eorseq r6, r5, r0, lsl #28 │ │ │ │ + @ instruction: 0x0037a8b0 │ │ │ │ + eorseq r6, r5, ip, ror lr │ │ │ │ + eorseq r6, r5, r8, lsr #30 │ │ │ │ + eorseq r6, r5, r0, ror #29 │ │ │ │ + eorseq r6, r5, r4, asr lr │ │ │ │ + eorseq r6, r5, r4, lsr #27 │ │ │ │ + eorseq r6, r5, r0, ror sp │ │ │ │ + eorseq sl, r7, r0, lsr #16 │ │ │ │ + eorseq r6, r5, r8, ror #28 │ │ │ │ + @ instruction: 0x0037a7f8 │ │ │ │ + eorseq r6, r5, r4, lsr sp │ │ │ │ + eorseq sl, r7, r4, ror #15 │ │ │ │ + eorseq r6, r5, r0, lsr #26 │ │ │ │ + @ instruction: 0x0037a7d0 │ │ │ │ + eorseq r6, r5, ip, lsl #26 │ │ │ │ + @ instruction: 0x0037a7bc │ │ │ │ + eorseq r6, r5, r0, asr #29 │ │ │ │ + @ instruction: 0x00356cbc │ │ │ │ + eorseq r7, r5, r8, lsl #1 │ │ │ │ + mlaseq r5, r8, ip, r6 │ │ │ │ + eorseq sl, r7, r0, lsl r7 │ │ │ │ + @ instruction: 0x0037f7fc │ │ │ │ + eorseq r6, r5, r8, asr fp │ │ │ │ + eorseq r6, r5, ip, lsl pc │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ - eorseq pc, r7, r0, lsr #5 │ │ │ │ - eorseq r6, r5, r0, lsl #12 │ │ │ │ - @ instruction: 0x003568fc │ │ │ │ - eorseq pc, r7, ip, ror r2 @ │ │ │ │ - @ instruction: 0x003565d8 │ │ │ │ - eorseq r6, r5, r0, lsr #20 │ │ │ │ + @ instruction: 0x0037f7d8 │ │ │ │ + eorseq r6, r5, r8, lsr fp │ │ │ │ + eorseq r6, r5, r4, lsr lr │ │ │ │ + @ instruction: 0x0037f7b4 │ │ │ │ + eorseq r6, r5, r0, lsl fp │ │ │ │ + eorseq r6, r5, r8, asr pc │ │ │ │ @ instruction: 0x000001bf │ │ │ │ - eorseq sp, r7, ip, asr r2 │ │ │ │ - eorseq r3, r5, ip, ror r4 │ │ │ │ - eorseq r3, r5, r8, lsr #9 │ │ │ │ - eorseq pc, r7, r0, lsr r2 @ │ │ │ │ - mlaseq r5, r0, r5, r6 │ │ │ │ - eorseq r6, r5, ip, asr #13 │ │ │ │ - eorseq pc, r7, r8, ror r0 @ │ │ │ │ - @ instruction: 0x003563d8 │ │ │ │ - mlaseq r5, ip, r7, r6 │ │ │ │ - eorseq pc, r7, r4, asr r0 @ │ │ │ │ - @ instruction: 0x003563b0 │ │ │ │ - @ instruction: 0x003564dc │ │ │ │ + mlaseq r7, r4, r7, sp │ │ │ │ + @ instruction: 0x003539b4 │ │ │ │ + eorseq r3, r5, r0, ror #19 │ │ │ │ + eorseq pc, r7, r8, ror #14 │ │ │ │ + eorseq r6, r5, r8, asr #21 │ │ │ │ + eorseq r6, r5, r4, lsl #24 │ │ │ │ + @ instruction: 0x0037f5b0 │ │ │ │ + eorseq r6, r5, r0, lsl r9 │ │ │ │ + @ instruction: 0x00356cd4 │ │ │ │ + eorseq pc, r7, ip, lsl #11 │ │ │ │ + eorseq r6, r5, r8, ror #17 │ │ │ │ + eorseq r6, r5, r4, lsl sl │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ - eorseq sp, r7, r4, lsr r0 │ │ │ │ - eorseq r3, r5, r0, lsl r2 │ │ │ │ - eorseq r6, r5, r8, lsr r3 │ │ │ │ + eorseq sp, r7, ip, ror #10 │ │ │ │ + eorseq r3, r5, r8, asr #14 │ │ │ │ + eorseq r6, r5, r0, ror r8 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - eorseq pc, r7, r8 │ │ │ │ - eorseq r6, r5, r4, ror #6 │ │ │ │ - eorseq r6, r5, ip, lsl #14 │ │ │ │ + eorseq pc, r7, r0, asr #10 │ │ │ │ + mlaseq r5, ip, r8, r6 │ │ │ │ + eorseq r6, r5, r4, asr #24 │ │ │ │ andeq r0, r0, r2, ror r1 │ │ │ │ - eorseq lr, r7, r4, ror #31 │ │ │ │ - eorseq r6, r5, r4, asr #6 │ │ │ │ - eorseq r6, r5, r8, lsl #14 │ │ │ │ + eorseq pc, r7, ip, lsl r5 @ │ │ │ │ + eorseq r6, r5, ip, ror r8 │ │ │ │ + eorseq r6, r5, r0, asr #24 │ │ │ │ ldr r3, [pc, #-80] @ a20a4 │ │ │ │ ldr r1, [pc, #-80] @ a20a8 │ │ │ │ ldr r0, [pc, #-80] @ a20ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #896 @ 0x380 │ │ │ │ @@ -85288,94 +85288,94 @@ │ │ │ │ sub r3, r3, #856 @ 0x358 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0039ddfc │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0039ddd0 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eorseq r5, r5, r4, asr lr │ │ │ │ - eorseq r5, r5, r4, asr lr │ │ │ │ - mlaseq r6, r8, r0, r0 │ │ │ │ - eorseq r6, r5, r8, lsr #1 │ │ │ │ + eorseq r6, r5, ip, lsl #7 │ │ │ │ + eorseq r6, r5, ip, lsl #7 │ │ │ │ + @ instruction: 0x003605d0 │ │ │ │ + eorseq r6, r5, r0, ror #11 │ │ │ │ eorseq sp, r9, r4, lsr r8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - mlaseq r5, r0, sp, r5 │ │ │ │ - @ instruction: 0x00355fdc │ │ │ │ - eorseq r5, r5, r8, lsr sp │ │ │ │ - eorseq r5, r5, ip, lsr #26 │ │ │ │ - eorseq pc, r5, ip, ror pc @ │ │ │ │ - eorseq r5, r5, ip, lsr #30 │ │ │ │ - eorseq r5, r5, r8, lsr #25 │ │ │ │ - @ instruction: 0x003561b0 │ │ │ │ - eorseq r5, r5, r4, lsr ip │ │ │ │ - @ instruction: 0x003796dc │ │ │ │ - eorseq r5, r5, ip, lsl ip │ │ │ │ - eorseq r9, r7, r4, asr #13 │ │ │ │ - @ instruction: 0x00355bd4 │ │ │ │ - eorseq r6, r5, r4, asr #2 │ │ │ │ - eorseq r5, r5, r0, asr fp │ │ │ │ - eorseq r5, r5, r8, lsl #22 │ │ │ │ - eorseq r5, r5, r0, lsl fp │ │ │ │ - eorseq pc, r5, r4, asr #26 │ │ │ │ - eorseq r5, r5, r4, asr sp │ │ │ │ - eorseq r9, r7, ip, asr r5 │ │ │ │ - eorseq r5, r5, r0, lsr #21 │ │ │ │ - @ instruction: 0x00355fd0 │ │ │ │ - eorseq r5, r5, r8, asr sl │ │ │ │ - eorseq r9, r7, r0, lsl #10 │ │ │ │ - eorseq r5, r5, r0, asr #20 │ │ │ │ - eorseq r9, r7, r8, ror #9 │ │ │ │ - eorseq r5, r5, r8, lsr #20 │ │ │ │ - @ instruction: 0x003794d0 │ │ │ │ - eorseq r5, r5, r0, lsl sl │ │ │ │ - @ instruction: 0x003794b8 │ │ │ │ - @ instruction: 0x00355fbc │ │ │ │ - @ instruction: 0x003559fc │ │ │ │ - eorseq r9, r7, ip, asr #8 │ │ │ │ - eorseq r9, r7, r8, lsr r4 │ │ │ │ - eorseq r9, r7, ip, lsr #8 │ │ │ │ - eorseq r5, r5, ip, asr r9 │ │ │ │ - eorseq r5, r5, r8, lsr #23 │ │ │ │ - eorseq r5, r5, r4, lsr r9 │ │ │ │ - @ instruction: 0x003793dc │ │ │ │ - eorseq r5, r5, ip, lsl #18 │ │ │ │ - @ instruction: 0x00355ed8 │ │ │ │ - @ instruction: 0x003558b8 │ │ │ │ - eorseq r9, r7, r0, ror #6 │ │ │ │ - @ instruction: 0x003558d4 │ │ │ │ - eorseq r9, r7, ip, asr #6 │ │ │ │ - eorseq lr, r7, r4, lsr r4 │ │ │ │ - eorseq r5, r5, ip, lsr sp │ │ │ │ - eorseq r5, r5, r8, ror #26 │ │ │ │ - eorseq lr, r7, r0, lsl r4 │ │ │ │ - eorseq r5, r5, r4, ror ip │ │ │ │ - @ instruction: 0x00355cb8 │ │ │ │ - eorseq lr, r7, ip, ror #7 │ │ │ │ - eorseq r5, r5, r0, asr ip │ │ │ │ - eorseq r5, r5, r0, ror #25 │ │ │ │ - eorseq lr, r7, r8, asr #7 │ │ │ │ - eorseq r5, r5, ip, lsr #24 │ │ │ │ - eorseq r5, r5, ip, lsr #25 │ │ │ │ - eorseq lr, r7, r4, lsr #7 │ │ │ │ - eorseq r5, r5, r8, lsl #24 │ │ │ │ - eorseq r5, r5, r0, ror #24 │ │ │ │ - eorseq lr, r7, r0, lsl #7 │ │ │ │ - eorseq r5, r5, r4, ror #23 │ │ │ │ - eorseq r5, r5, r8, lsl ip │ │ │ │ - eorseq ip, r7, r0, ror #6 │ │ │ │ - eorseq r2, r5, ip, lsr r5 │ │ │ │ - eorseq r5, r5, r4, ror #12 │ │ │ │ + eorseq r6, r5, r8, asr #5 │ │ │ │ + eorseq r6, r5, r4, lsl r5 │ │ │ │ + eorseq r6, r5, r0, ror r2 │ │ │ │ + eorseq r6, r5, r4, ror #4 │ │ │ │ + @ instruction: 0x003604b4 │ │ │ │ + eorseq r6, r5, r4, ror #8 │ │ │ │ + eorseq r6, r5, r0, ror #3 │ │ │ │ + eorseq r6, r5, r8, ror #13 │ │ │ │ + eorseq r6, r5, ip, ror #2 │ │ │ │ + eorseq r9, r7, r4, lsl ip │ │ │ │ + eorseq r6, r5, r4, asr r1 │ │ │ │ + @ instruction: 0x00379bfc │ │ │ │ + eorseq r6, r5, ip, lsl #2 │ │ │ │ + eorseq r6, r5, ip, ror r6 │ │ │ │ + eorseq r6, r5, r8, lsl #1 │ │ │ │ + eorseq r6, r5, r0, asr #32 │ │ │ │ + eorseq r6, r5, r8, asr #32 │ │ │ │ + eorseq r0, r6, ip, ror r2 │ │ │ │ + eorseq r6, r5, ip, lsl #5 │ │ │ │ + mlaseq r7, r4, sl, r9 │ │ │ │ + @ instruction: 0x00355fd8 │ │ │ │ + eorseq r6, r5, r8, lsl #10 │ │ │ │ + mlaseq r5, r0, pc, r5 @ │ │ │ │ + eorseq r9, r7, r8, lsr sl │ │ │ │ + eorseq r5, r5, r8, ror pc │ │ │ │ + eorseq r9, r7, r0, lsr #20 │ │ │ │ + eorseq r5, r5, r0, ror #30 │ │ │ │ + eorseq r9, r7, r8, lsl #20 │ │ │ │ + eorseq r5, r5, r8, asr #30 │ │ │ │ + @ instruction: 0x003799f0 │ │ │ │ + @ instruction: 0x003564f4 │ │ │ │ + eorseq r5, r5, r4, lsr pc │ │ │ │ + eorseq r9, r7, r4, lsl #19 │ │ │ │ + eorseq r9, r7, r0, ror r9 │ │ │ │ + eorseq r9, r7, r4, ror #18 │ │ │ │ + mlaseq r5, r4, lr, r5 │ │ │ │ + eorseq r6, r5, r0, ror #1 │ │ │ │ + eorseq r5, r5, ip, ror #28 │ │ │ │ + eorseq r9, r7, r4, lsl r9 │ │ │ │ + eorseq r5, r5, r4, asr #28 │ │ │ │ + eorseq r6, r5, r0, lsl r4 │ │ │ │ + @ instruction: 0x00355df0 │ │ │ │ + mlaseq r7, r8, r8, r9 │ │ │ │ + eorseq r5, r5, ip, lsl #28 │ │ │ │ + eorseq r9, r7, r4, lsl #17 │ │ │ │ + eorseq lr, r7, ip, ror #18 │ │ │ │ + eorseq r6, r5, r4, ror r2 │ │ │ │ + eorseq r6, r5, r0, lsr #5 │ │ │ │ + eorseq lr, r7, r8, asr #18 │ │ │ │ + eorseq r6, r5, ip, lsr #3 │ │ │ │ + @ instruction: 0x003561f0 │ │ │ │ + eorseq lr, r7, r4, lsr #18 │ │ │ │ + eorseq r6, r5, r8, lsl #3 │ │ │ │ + eorseq r6, r5, r8, lsl r2 │ │ │ │ + eorseq lr, r7, r0, lsl #18 │ │ │ │ + eorseq r6, r5, r4, ror #2 │ │ │ │ + eorseq r6, r5, r4, ror #3 │ │ │ │ + @ instruction: 0x0037e8dc │ │ │ │ + eorseq r6, r5, r0, asr #2 │ │ │ │ + mlaseq r5, r8, r1, r6 │ │ │ │ + @ instruction: 0x0037e8b8 │ │ │ │ + eorseq r6, r5, ip, lsl r1 │ │ │ │ + eorseq r6, r5, r0, asr r1 │ │ │ │ + mlaseq r7, r8, r8, ip │ │ │ │ + eorseq r2, r5, r4, ror sl │ │ │ │ + mlaseq r5, ip, fp, r5 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - eorseq lr, r7, r4, lsr r3 │ │ │ │ - mlaseq r5, r4, fp, r5 │ │ │ │ - eorseq r5, r5, r8, lsl #25 │ │ │ │ + eorseq lr, r7, ip, ror #16 │ │ │ │ + eorseq r6, r5, ip, asr #1 │ │ │ │ + eorseq r6, r5, r0, asr #3 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ - eorseq lr, r7, r0, lsl r3 │ │ │ │ - eorseq r5, r5, r0, ror fp │ │ │ │ - eorseq r5, r5, r4, asr ip │ │ │ │ + eorseq lr, r7, r8, asr #16 │ │ │ │ + eorseq r6, r5, r8, lsr #1 │ │ │ │ + eorseq r6, r5, ip, lsl #3 │ │ │ │ andeq r0, r0, r2, lsl r1 │ │ │ │ │ │ │ │ 000a2fd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3} @ (str r3, [sp, #-4]!) │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -87447,15 +87447,15 @@ │ │ │ │ b a4e34 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0039b1fc │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0039b1d8 │ │ │ │ @ instruction: 0x0039b1bc │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - eorseq r3, r5, ip, asr #26 │ │ │ │ + eorseq r4, r5, r4, lsl #5 │ │ │ │ │ │ │ │ 000a4ec4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r8, [pc, #184] @ a4f94 │ │ │ │ @@ -87472,15 +87472,15 @@ │ │ │ │ andeq ip, lr, #1 │ │ │ │ cmp ip, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r4, r3 │ │ │ │ mov r6, r1 │ │ │ │ bne a4f54 │ │ │ │ - bl 3f4fac │ │ │ │ + bl 3f54e0 │ │ │ │ teq r4, r6 │ │ │ │ mov r2, r0 │ │ │ │ poppl {r4, r5, r6, r7, r8, pc} │ │ │ │ mul ip, r5, r1 │ │ │ │ mla r2, r4, r2, ip │ │ │ │ umull ip, lr, r5, r0 │ │ │ │ add r2, r2, lr │ │ │ │ @@ -87504,17 +87504,17 @@ │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b a4f6c │ │ │ │ eorseq fp, r9, ip, lsl r1 │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - eorseq r3, r5, r0, asr #25 │ │ │ │ + @ instruction: 0x003541f8 │ │ │ │ andeq r0, r0, r4, asr #18 │ │ │ │ - eorseq r3, r5, r8, ror ip │ │ │ │ + @ instruction: 0x003541b0 │ │ │ │ │ │ │ │ 000a4fa8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ orrs ip, r2, r3 │ │ │ │ @@ -87531,15 +87531,15 @@ │ │ │ │ andeq ip, r7, #1 │ │ │ │ cmp ip, #0 │ │ │ │ mov lr, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r4, r3 │ │ │ │ mov r6, r1 │ │ │ │ bne a5028 │ │ │ │ - bl 3f4fac │ │ │ │ + bl 3f54e0 │ │ │ │ teq r4, r6 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ poppl {r4, r5, r6, r7, r8, pc} │ │ │ │ orrs r2, r3, r2 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ adds r0, r5, r0 │ │ │ │ @@ -87555,15 +87555,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #112 @ 0x70 │ │ │ │ mvn r1, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ eorseq fp, r9, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #18 │ │ │ │ - @ instruction: 0x00353bbc │ │ │ │ + ldrsheq r4, [r5], -r4 @ │ │ │ │ │ │ │ │ 000a5064 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #160] @ a511c │ │ │ │ @@ -87609,30 +87609,30 @@ │ │ │ │ b a50b0 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq sl, r9, ip, ror pc │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq sl, r9, r8, asr pc │ │ │ │ eorseq sl, r9, r0, asr #30 │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - eorseq r3, r5, r8, lsr fp │ │ │ │ + eorseq r4, r5, r0, ror r0 │ │ │ │ │ │ │ │ 000a5134 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #112] @ a51bc │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq a51a0 │ │ │ │ cmp r0, #-2147483648 @ 0x80000000 │ │ │ │ cmneq r4, #1 │ │ │ │ mov r5, r0 │ │ │ │ beq a5180 │ │ │ │ - bl 3f4328 │ │ │ │ + bl 3f485c │ │ │ │ teq r4, r5 │ │ │ │ poppl {r4, r5, r6, pc} │ │ │ │ mul r4, r0, r4 │ │ │ │ cmp r4, r5 │ │ │ │ subne r0, r0, #1 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r2, [pc, #56] @ a51c0 │ │ │ │ @@ -87648,32 +87648,32 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b a5198 │ │ │ │ eorseq sl, r9, ip, lsr #29 │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - mlaseq r5, r4, sl, r3 │ │ │ │ + eorseq r3, r5, ip, asr #31 │ │ │ │ andeq r0, r0, r4, asr #18 │ │ │ │ - eorseq r3, r5, r0, asr sl │ │ │ │ + eorseq r3, r5, r8, lsl #31 │ │ │ │ │ │ │ │ 000a51d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #92] @ a5244 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq a5224 │ │ │ │ cmp r0, #-2147483648 @ 0x80000000 │ │ │ │ cmneq r4, #1 │ │ │ │ mov r5, r0 │ │ │ │ beq a521c │ │ │ │ - bl 3f4548 │ │ │ │ + bl 3f4a7c │ │ │ │ teq r4, r5 │ │ │ │ mov r0, r1 │ │ │ │ poppl {r4, r5, r6, pc} │ │ │ │ cmp r1, #0 │ │ │ │ addne r0, r1, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #0 │ │ │ │ @@ -87684,28 +87684,28 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #112 @ 0x70 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq sl, r9, r0, lsl lr │ │ │ │ andeq r0, r0, r4, asr #18 │ │ │ │ - eorseq r3, r5, ip, asr #19 │ │ │ │ + eorseq r3, r5, r4, lsl #30 │ │ │ │ │ │ │ │ 000a5250 : │ │ │ │ ldr r3, [pc, #24] @ a5270 │ │ │ │ ldr r2, [pc, #24] @ a5274 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #20] @ a5278 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r2] │ │ │ │ b 4fe14 │ │ │ │ eorseq sl, r9, r0, lsr #27 │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - @ instruction: 0x003539d8 │ │ │ │ + eorseq r3, r5, r0, lsl pc │ │ │ │ │ │ │ │ 000a527c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #184] @ a534c │ │ │ │ @@ -87757,30 +87757,30 @@ │ │ │ │ b a52e0 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq sl, r9, r4, ror #26 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq sl, r9, r0, asr #26 │ │ │ │ eorseq sl, r9, r0, lsl sp │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - eorseq r3, r5, r8, lsr #18 │ │ │ │ + eorseq r3, r5, r0, ror #28 │ │ │ │ │ │ │ │ 000a5364 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #132] @ a5400 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq a53e4 │ │ │ │ cmn r0, #32768 @ 0x8000 │ │ │ │ cmneq r4, #1 │ │ │ │ mov r5, r0 │ │ │ │ beq a53c4 │ │ │ │ - bl 3f4328 │ │ │ │ + bl 3f485c │ │ │ │ teq r4, r5 │ │ │ │ mov r3, r0 │ │ │ │ lsl r0, r0, #16 │ │ │ │ asr r0, r0, #16 │ │ │ │ poppl {r4, r5, r6, pc} │ │ │ │ mul r4, r0, r4 │ │ │ │ cmp r5, r4 │ │ │ │ @@ -87801,32 +87801,32 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b a53dc │ │ │ │ eorseq sl, r9, ip, ror ip │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - eorseq r3, r5, r0, asr r8 │ │ │ │ + eorseq r3, r5, r8, lsl #27 │ │ │ │ andeq r0, r0, r4, asr #18 │ │ │ │ - eorseq r3, r5, ip, lsl #16 │ │ │ │ + eorseq r3, r5, r4, asr #26 │ │ │ │ │ │ │ │ 000a5414 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #112] @ a549c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq a547c │ │ │ │ cmn r0, #32768 @ 0x8000 │ │ │ │ cmneq r4, #1 │ │ │ │ mov r5, r0 │ │ │ │ beq a5474 │ │ │ │ - bl 3f4548 │ │ │ │ + bl 3f4a7c │ │ │ │ teq r4, r5 │ │ │ │ bmi a545c │ │ │ │ lsl r0, r1, #16 │ │ │ │ asr r0, r0, #16 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r1, #0 │ │ │ │ beq a5474 │ │ │ │ @@ -87842,28 +87842,28 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #112 @ 0x70 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq sl, r9, ip, asr #23 │ │ │ │ andeq r0, r0, r4, asr #18 │ │ │ │ - eorseq r3, r5, r4, ror r7 │ │ │ │ + eorseq r3, r5, ip, lsr #25 │ │ │ │ │ │ │ │ 000a54a8 : │ │ │ │ ldr r3, [pc, #24] @ a54c8 │ │ │ │ ldr r2, [pc, #24] @ a54cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #20] @ a54d0 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r2] │ │ │ │ b 4fe14 │ │ │ │ eorseq sl, r9, r8, asr #22 │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - eorseq r3, r5, r0, lsr #15 │ │ │ │ + @ instruction: 0x00353cd8 │ │ │ │ │ │ │ │ 000a54d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #168] @ a5594 │ │ │ │ @@ -87911,50 +87911,50 @@ │ │ │ │ b a5520 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq sl, r9, ip, lsl #22 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq sl, r9, r8, ror #21 │ │ │ │ @ instruction: 0x0039aad0 │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - eorseq r3, r5, r0, lsl #14 │ │ │ │ + eorseq r3, r5, r8, lsr ip │ │ │ │ │ │ │ │ 000a55ac : │ │ │ │ ldr r3, [pc, #24] @ a55cc │ │ │ │ ldr r2, [pc, #24] @ a55d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #20] @ a55d4 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r2] │ │ │ │ b 4fe14 │ │ │ │ eorseq sl, r9, r4, asr #20 │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - @ instruction: 0x003536bc │ │ │ │ + @ instruction: 0x00353bf4 │ │ │ │ │ │ │ │ 000a55d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ tst r0, #1 │ │ │ │ bne a560c │ │ │ │ asr r0, r0, #1 │ │ │ │ - bl 3f4844 │ │ │ │ + bl 3f4d78 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bic r0, r0, #1 │ │ │ │ bl 5012c │ │ │ │ ldr r3, [pc, #40] @ a5644 │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 3f4e60 │ │ │ │ + bl 3f5394 │ │ │ │ cmp r0, #0 │ │ │ │ beq a5600 │ │ │ │ bl 50048 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r5, [pc, #8] @ a5648 │ │ │ │ movne r4, #0 │ │ │ │ b a5600 │ │ │ │ @@ -87973,23 +87973,23 @@ │ │ │ │ mov r3, r9 │ │ │ │ ldr r5, [pc, #120] @ a56f0 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 3f4ec4 │ │ │ │ + bl 3f53f8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ mov r4, r3 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 3f4ec4 │ │ │ │ + bl 3f53f8 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r4, #1 │ │ │ │ cmp r3, #0 │ │ │ │ bne a56cc │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ @@ -88001,15 +88001,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ ldr r7, [pc, #16] @ a56fc │ │ │ │ mov r6, #0 │ │ │ │ b a56c0 │ │ │ │ eorseq sl, r9, r4, lsl #19 │ │ │ │ andeq r0, r0, ip, asr #11 │ │ │ │ - eorseq r3, r5, ip, asr #11 │ │ │ │ + eorseq r3, r5, r4, lsl #22 │ │ │ │ subsgt r4, ip, r0 │ │ │ │ │ │ │ │ 000a5700 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -88020,23 +88020,23 @@ │ │ │ │ mov r3, r9 │ │ │ │ ldr r5, [pc, #120] @ a57a4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 3f4ec4 │ │ │ │ + bl 3f53f8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ mov r4, r3 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 3f4ec4 │ │ │ │ + bl 3f53f8 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r4, #1 │ │ │ │ cmp r3, #0 │ │ │ │ bne a5780 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ @@ -88048,39 +88048,39 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ ldr r7, [pc, #16] @ a57b0 │ │ │ │ mov r6, #0 │ │ │ │ b a5774 │ │ │ │ @ instruction: 0x0039a8d0 │ │ │ │ andeq r0, r0, ip, asr #11 │ │ │ │ - eorseq r3, r5, r8, lsl r5 │ │ │ │ + eorseq r3, r5, r0, asr sl │ │ │ │ subsgt r4, ip, r0 │ │ │ │ │ │ │ │ 000a57b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ bic r7, r1, #-2147483648 @ 0x80000000 │ │ │ │ ldr r3, [pc, #116] @ a5844 │ │ │ │ mov r5, r1 │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 3f4ec4 │ │ │ │ + bl 3f53f8 │ │ │ │ ldr r8, [pc, #92] @ a5848 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r0, #0 │ │ │ │ bne a5810 │ │ │ │ ldr r3, [pc, #72] @ a5844 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ mvn r2, #0 │ │ │ │ - bl 3f4e88 │ │ │ │ + bl 3f53bc │ │ │ │ cmp r0, #0 │ │ │ │ beq a5820 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 50180 │ │ │ │ ldr r3, [pc, #36] @ a584c │ │ │ │ @@ -88091,27 +88091,27 @@ │ │ │ │ bl 4fe14 │ │ │ │ ldr r1, [pc, #20] @ a5854 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ svcvc 0x00efffff │ │ │ │ eorseq sl, r9, r0, lsl r8 │ │ │ │ andeq r0, r0, ip, asr #11 │ │ │ │ - eorseq r3, r5, r8, ror r4 │ │ │ │ + @ instruction: 0x003539b0 │ │ │ │ subsgt r4, ip, r0 │ │ │ │ │ │ │ │ 000a5858 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 3f4e74 │ │ │ │ + bl 3f53a8 │ │ │ │ ldr r6, [pc, #60] @ a58c0 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, #0 │ │ │ │ bne a589c │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ @@ -88123,15 +88123,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ ldr r1, [pc, #16] @ a58cc │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq sl, r9, r8, ror r7 │ │ │ │ andeq r0, r0, ip, asr #11 │ │ │ │ - @ instruction: 0x003533fc │ │ │ │ + eorseq r3, r5, r4, lsr r9 │ │ │ │ subsgt r4, ip, r0 │ │ │ │ │ │ │ │ 000a58d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -88140,32 +88140,32 @@ │ │ │ │ bl 50108 │ │ │ │ ldr r3, [pc, #132] @ a5978 │ │ │ │ mov r2, #0 │ │ │ │ ldr r8, [pc, #128] @ a597c │ │ │ │ add r8, pc, r8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 3f4e60 │ │ │ │ + bl 3f5394 │ │ │ │ cmp r0, #0 │ │ │ │ bne a591c │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r3, [pc, #92] @ a5980 │ │ │ │ mvn r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3f4ec4 │ │ │ │ + bl 3f53f8 │ │ │ │ cmp r0, #0 │ │ │ │ bne a5954 │ │ │ │ ldr r3, [pc, #64] @ a5980 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ mvn r2, #0 │ │ │ │ - bl 3f4e88 │ │ │ │ + bl 3f53bc │ │ │ │ cmp r0, #0 │ │ │ │ beq a5910 │ │ │ │ ldr r3, [pc, #40] @ a5984 │ │ │ │ ldr r1, [pc, #40] @ a5988 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ @@ -88173,27 +88173,27 @@ │ │ │ │ ldr r5, [pc, #24] @ a598c │ │ │ │ mov r4, #0 │ │ │ │ b a5910 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ eorseq sl, r9, r0, lsl #14 │ │ │ │ svcvc 0x00efffff │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - eorseq r3, r5, r8, asr r3 │ │ │ │ + mlaseq r5, r0, r8, r3 │ │ │ │ subsgt r4, ip, r0 │ │ │ │ │ │ │ │ 000a5990 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 3f4e88 │ │ │ │ + bl 3f53bc │ │ │ │ ldr r6, [pc, #60] @ a59f8 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, #0 │ │ │ │ bne a59d4 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ @@ -88205,51 +88205,51 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ ldr r1, [pc, #16] @ a5a04 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq sl, r9, r0, asr #12 │ │ │ │ andeq r0, r0, ip, asr #11 │ │ │ │ - eorseq r3, r5, r4, asr #5 │ │ │ │ + @ instruction: 0x003537fc │ │ │ │ subsgt r4, ip, r0 │ │ │ │ │ │ │ │ 000a5a08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ bic r5, r1, #-2147483648 @ 0x80000000 │ │ │ │ ldr r3, [pc, #64] @ a5a64 │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 3f4ec4 │ │ │ │ + bl 3f53f8 │ │ │ │ mov r6, #1 │ │ │ │ cmp r0, #0 │ │ │ │ bne a5a58 │ │ │ │ ldr r3, [pc, #32] @ a5a64 │ │ │ │ mvn r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3f4e88 │ │ │ │ + bl 3f53bc │ │ │ │ cmp r0, #0 │ │ │ │ moveq r6, r0 │ │ │ │ eor r0, r6, #1 │ │ │ │ and r0, r0, #1 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ svcvc 0x00efffff │ │ │ │ │ │ │ │ 000a5a68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ - bl 3f4ec4 │ │ │ │ + bl 3f53f8 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 000a5a90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -88260,15 +88260,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3f4e60 │ │ │ │ + bl 3f5394 │ │ │ │ ldr r8, [pc, #444] @ a5c8c │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r0, #0 │ │ │ │ bne a5c5c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ @@ -88276,65 +88276,65 @@ │ │ │ │ bl 4fe38 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov sl, r0 │ │ │ │ mov fp, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3f4570 │ │ │ │ + bl 3f4aa4 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ - bl 3f4b94 │ │ │ │ + bl 3f50c8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 3f4e60 │ │ │ │ + bl 3f5394 │ │ │ │ cmp r0, #0 │ │ │ │ bne a5ba0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 3f4e74 │ │ │ │ + bl 3f53a8 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, fp │ │ │ │ mov r2, #0 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ strb r0, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ - bl 3f4e74 │ │ │ │ + bl 3f53a8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ cmp r3, r0 │ │ │ │ beq a5ba0 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [pc, #252] @ a5c90 │ │ │ │ mov r2, #0 │ │ │ │ - bl 3f4570 │ │ │ │ + bl 3f4aa4 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 3f4e60 │ │ │ │ + bl 3f5394 │ │ │ │ cmp r0, #0 │ │ │ │ beq a5bf4 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3f4b94 │ │ │ │ + bl 3f50c8 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ cmp r1, #0 │ │ │ │ movlt r4, #0 │ │ │ │ movlt r5, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ @@ -88345,25 +88345,25 @@ │ │ │ │ bl 50420 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 3f4570 │ │ │ │ + bl 3f4aa4 │ │ │ │ ldr r3, [pc, #112] @ a5c94 │ │ │ │ mov r2, #0 │ │ │ │ - bl 3f4eb0 │ │ │ │ + bl 3f53e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq a5be4 │ │ │ │ ldr r3, [pc, #88] @ a5c90 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3f4574 │ │ │ │ + bl 3f4aa8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [pc, #52] @ a5c98 │ │ │ │ @@ -88378,15 +88378,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ eorseq sl, r9, ip, lsr #10 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ svccc 0x00e00000 │ │ │ │ andeq r0, r0, r4, asr #18 │ │ │ │ - eorseq r3, r5, r4, rrx │ │ │ │ + mlaseq r5, ip, r5, r3 │ │ │ │ subsgt r4, ip, r0 │ │ │ │ │ │ │ │ 000a5ca4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -88399,114 +88399,114 @@ │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ mvn r2, #0 │ │ │ │ ldr r3, [pc, #984] @ a60b8 │ │ │ │ mov r1, r7 │ │ │ │ mov sl, r0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 3f4ec4 │ │ │ │ + bl 3f53f8 │ │ │ │ cmp r0, #0 │ │ │ │ bne a5dd4 │ │ │ │ ldr r3, [pc, #956] @ a60b8 │ │ │ │ mvn r2, #0 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r7 │ │ │ │ - bl 3f4eb0 │ │ │ │ + bl 3f53e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne a5dd4 │ │ │ │ bic r9, r5, #-2147483648 @ 0x80000000 │ │ │ │ ldr r3, [pc, #924] @ a60b8 │ │ │ │ mvn r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r9 │ │ │ │ - bl 3f4ec4 │ │ │ │ + bl 3f53f8 │ │ │ │ cmp r0, #0 │ │ │ │ bne a5d4c │ │ │ │ ldr r3, [pc, #896] @ a60b8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r9 │ │ │ │ mvn r2, #0 │ │ │ │ - bl 3f4eb0 │ │ │ │ + bl 3f53e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq a5e98 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3f4ec4 │ │ │ │ + bl 3f53f8 │ │ │ │ cmp r0, #0 │ │ │ │ bne a5fd4 │ │ │ │ ldr r3, [pc, #844] @ a60bc │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3f4e60 │ │ │ │ + bl 3f5394 │ │ │ │ cmp r0, #0 │ │ │ │ bne a5ff0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3f4eb0 │ │ │ │ + bl 3f53e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq a6070 │ │ │ │ ldr r3, [pc, #788] @ a60bc │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, #0 │ │ │ │ - bl 3f4eb0 │ │ │ │ + bl 3f53e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq a5e80 │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r5 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 3f4ec4 │ │ │ │ + bl 3f53f8 │ │ │ │ cmp r0, #0 │ │ │ │ bne a6048 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3f4ec4 │ │ │ │ + bl 3f53f8 │ │ │ │ cmp r0, #0 │ │ │ │ bne a5fd4 │ │ │ │ bic r7, r5, #-2147483648 @ 0x80000000 │ │ │ │ ldr r3, [pc, #672] @ a60b8 │ │ │ │ mvn r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3f4ec4 │ │ │ │ + bl 3f53f8 │ │ │ │ cmp r0, #0 │ │ │ │ bne a5e48 │ │ │ │ ldr r3, [pc, #644] @ a60b8 │ │ │ │ mvn r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3f4eb0 │ │ │ │ + bl 3f53e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq a5f78 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3f4eb0 │ │ │ │ + bl 3f53e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne a5fbc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3f4e60 │ │ │ │ + bl 3f5394 │ │ │ │ cmp r0, #0 │ │ │ │ bne a5ff0 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -88518,36 +88518,36 @@ │ │ │ │ bl 50240 │ │ │ │ ldr r3, [pc, #516] @ a60b8 │ │ │ │ mvn r2, #0 │ │ │ │ bic r5, r1, #-2147483648 @ 0x80000000 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ - bl 3f4ec4 │ │ │ │ + bl 3f53f8 │ │ │ │ cmp r0, #0 │ │ │ │ bne a5eec │ │ │ │ ldr r3, [pc, #480] @ a60b8 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ mvn r2, #0 │ │ │ │ - bl 3f4eb0 │ │ │ │ + bl 3f53e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq a5dc4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3f4ec4 │ │ │ │ + bl 3f53f8 │ │ │ │ cmp r0, #0 │ │ │ │ bne a5f24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 3f4e60 │ │ │ │ + bl 3f5394 │ │ │ │ cmp r0, #0 │ │ │ │ beq a5f58 │ │ │ │ ldr r3, [pc, #404] @ a60c0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r1, [pc, #400] @ a60c4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -88570,94 +88570,94 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1073741824 @ 0x40000000 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ bl 4fe38 │ │ │ │ ldr r3, [pc, #296] @ a60bc │ │ │ │ mov r2, #0 │ │ │ │ - bl 3f4e60 │ │ │ │ + bl 3f5394 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, r4 │ │ │ │ bne a6008 │ │ │ │ - bl 3f4eb0 │ │ │ │ + bl 3f53e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq a5e64 │ │ │ │ ldr r7, [pc, #272] @ a60d4 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [pc, #224] @ a60bc │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ mov r2, #0 │ │ │ │ - bl 3f4e60 │ │ │ │ + bl 3f5394 │ │ │ │ cmp r0, #0 │ │ │ │ beq a5dbc │ │ │ │ ldr r7, [pc, #196] @ a60bc │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 3f4eb0 │ │ │ │ + bl 3f53e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne a6064 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 3f4e60 │ │ │ │ + bl 3f5394 │ │ │ │ cmp r0, #0 │ │ │ │ bne a5ff0 │ │ │ │ cmp fp, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ movlt r6, #0 │ │ │ │ movlt r7, #-2147483648 @ 0x80000000 │ │ │ │ b a5dc4 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 3f4e60 │ │ │ │ + bl 3f5394 │ │ │ │ cmp r0, #0 │ │ │ │ bne a5ff0 │ │ │ │ mov r6, sl │ │ │ │ mov r7, fp │ │ │ │ b a5dc4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3f4e74 │ │ │ │ + bl 3f53a8 │ │ │ │ cmp r0, #0 │ │ │ │ beq a5e80 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [pc, #32] @ a60bc │ │ │ │ mov r2, #0 │ │ │ │ - bl 3f4e74 │ │ │ │ + bl 3f53a8 │ │ │ │ cmp r0, #0 │ │ │ │ movne r6, r4 │ │ │ │ addne r7, r5, #-2147483648 @ 0x80000000 │ │ │ │ beq a5e80 │ │ │ │ b a5dc4 │ │ │ │ eorseq sl, r9, r8, lsr r3 │ │ │ │ svcvc 0x00efffff │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, ip, asr #11 │ │ │ │ - eorseq r2, r5, r0, ror sp │ │ │ │ + eorseq r3, r5, r8, lsr #5 │ │ │ │ subsgt r4, ip, r0 │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - eorseq r2, r5, r0, asr sp │ │ │ │ + eorseq r3, r5, r8, lsl #5 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 000a60d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -88792,28 +88792,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #792 @ 0x318 │ │ │ │ mov r2, #31 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r9, r9, r8, lsl #30 │ │ │ │ - eorseq sl, r7, ip, lsl #31 │ │ │ │ - eorseq pc, r4, ip, lsl #4 │ │ │ │ - eorseq r2, r5, r8, lsl fp │ │ │ │ + eorseq fp, r7, r4, asr #9 │ │ │ │ + eorseq pc, r4, r4, asr #14 │ │ │ │ + eorseq r3, r5, r0, asr r0 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andeq r0, r0, r0, ror sl │ │ │ │ - eorseq r2, r5, r4, ror #21 │ │ │ │ + eorseq r3, r5, ip, lsl r0 │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - eorseq r2, r5, r8, lsr fp │ │ │ │ - eorseq sl, r7, ip, lsr #29 │ │ │ │ - eorseq r2, r5, r0, asr sl │ │ │ │ - eorseq r2, r5, r4, lsl #21 │ │ │ │ - eorseq sl, r7, r8, lsl #29 │ │ │ │ - eorseq r2, r5, ip, lsr #20 │ │ │ │ - eorseq r2, r5, ip, ror sl │ │ │ │ + eorseq r3, r5, r0, ror r0 │ │ │ │ + eorseq fp, r7, r4, ror #7 │ │ │ │ + eorseq r2, r5, r8, lsl #31 │ │ │ │ + @ instruction: 0x00352fbc │ │ │ │ + eorseq fp, r7, r0, asr #7 │ │ │ │ + eorseq r2, r5, r4, ror #30 │ │ │ │ + @ instruction: 0x00352fb4 │ │ │ │ │ │ │ │ 000a633c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -89096,38 +89096,38 @@ │ │ │ │ bl 50618 │ │ │ │ mlaseq r9, ip, ip, r9 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r9, r9, r4, lsl #25 │ │ │ │ @ instruction: 0x0010ffff │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r2, r5, r0, asr #18 │ │ │ │ + eorseq r2, r5, r8, ror lr │ │ │ │ eorseq r9, r9, r4, asr fp │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - eorseq r2, r5, r4, lsr #18 │ │ │ │ - eorseq sl, r7, ip, asr fp │ │ │ │ - eorseq r2, r5, r0, lsl #14 │ │ │ │ - eorseq r2, r5, r8, lsr #17 │ │ │ │ - eorseq sl, r7, r4, asr #21 │ │ │ │ - eorseq r2, r5, r8, ror #12 │ │ │ │ - eorseq r2, r5, r8, ror #15 │ │ │ │ - mlaseq r7, r4, sl, sl │ │ │ │ - eorseq lr, r4, r4, lsl sp │ │ │ │ - eorseq r2, r5, r0, lsr #12 │ │ │ │ + eorseq r2, r5, ip, asr lr │ │ │ │ + mlaseq r7, r4, r0, fp │ │ │ │ + eorseq r2, r5, r8, lsr ip │ │ │ │ + eorseq r2, r5, r0, ror #27 │ │ │ │ + @ instruction: 0x0037affc │ │ │ │ + eorseq r2, r5, r0, lsr #23 │ │ │ │ + eorseq r2, r5, r0, lsr #26 │ │ │ │ + eorseq sl, r7, ip, asr #31 │ │ │ │ + eorseq pc, r4, ip, asr #4 │ │ │ │ + eorseq r2, r5, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - eorseq sl, r7, r4, lsr sl │ │ │ │ - @ instruction: 0x0034ecb4 │ │ │ │ - @ instruction: 0x0034ecf4 │ │ │ │ + eorseq sl, r7, ip, ror #30 │ │ │ │ + eorseq pc, r4, ip, ror #3 │ │ │ │ + eorseq pc, r4, ip, lsr #4 │ │ │ │ andeq r0, r0, r6, ror r1 │ │ │ │ - eorseq sl, r7, r0, lsl sl │ │ │ │ - @ instruction: 0x003525b4 │ │ │ │ - eorseq r2, r5, ip, asr #13 │ │ │ │ - eorseq sl, r7, r8, ror #19 │ │ │ │ - eorseq r2, r5, ip, lsl #11 │ │ │ │ - eorseq r2, r5, r0, asr #13 │ │ │ │ + eorseq sl, r7, r8, asr #30 │ │ │ │ + eorseq r2, r5, ip, ror #21 │ │ │ │ + eorseq r2, r5, r4, lsl #24 │ │ │ │ + eorseq sl, r7, r0, lsr #30 │ │ │ │ + eorseq r2, r5, r4, asr #21 │ │ │ │ + @ instruction: 0x00352bf8 │ │ │ │ │ │ │ │ 000a681c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -89153,15 +89153,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @ instruction: 0x003997b8 │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - eorseq r2, r5, r0, lsr #10 │ │ │ │ + eorseq r2, r5, r8, asr sl │ │ │ │ │ │ │ │ 000a689c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -89189,15 +89189,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ eorseq r9, r9, r4, lsr r7 │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - mlaseq r5, r8, r4, r2 │ │ │ │ + @ instruction: 0x003529d0 │ │ │ │ │ │ │ │ 000a6924 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ @@ -89414,18 +89414,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #820 @ 0x334 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 505d4 │ │ │ │ bl 50594 │ │ │ │ eorseq r9, r9, r0, ror #8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r2, r5, ip, lsr #6 │ │ │ │ - eorseq sl, r7, ip, lsr r5 │ │ │ │ - @ instruction: 0x0034e7bc │ │ │ │ - eorseq r2, r5, r8, asr #1 │ │ │ │ + eorseq r2, r5, r4, ror #16 │ │ │ │ + eorseq sl, r7, r4, ror sl │ │ │ │ + @ instruction: 0x0034ecf4 │ │ │ │ + eorseq r2, r5, r0, lsl #12 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ │ │ │ 000a6c70 : │ │ │ │ ldr r2, [pc, #220] @ a6d54 │ │ │ │ ldr r3, [pc, #220] @ a6d58 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [r2, r3] │ │ │ │ @@ -89482,17 +89482,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r9, r9, r0, lsl #7 │ │ │ │ andeq r0, r0, r4, ror #8 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eorseq r8, r7, ip, lsr r4 │ │ │ │ - eorseq lr, r4, r8, lsl r6 │ │ │ │ - eorseq r1, r5, r0, asr #14 │ │ │ │ + eorseq r8, r7, r4, ror r9 │ │ │ │ + eorseq lr, r4, r0, asr fp │ │ │ │ + eorseq r1, r5, r8, ror ip │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 000a6d74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -89531,17 +89531,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #1 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r9, r9, ip, ror #4 │ │ │ │ andeq r0, r0, r0, ror sl │ │ │ │ - eorseq r2, r5, r4, ror #4 │ │ │ │ + mlaseq r5, ip, r7, r2 │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - mlaseq r5, r8, pc, r1 @ │ │ │ │ + @ instruction: 0x003524d0 │ │ │ │ │ │ │ │ 000a6e2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ @@ -89768,19 +89768,19 @@ │ │ │ │ str r5, [sp] │ │ │ │ b a7154 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00398fb0 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ mlaseq r9, r8, pc, r8 @ │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - eorseq r1, r5, r8, ror #28 │ │ │ │ + eorseq r2, r5, r0, lsr #7 │ │ │ │ eorseq r8, r9, r0, lsr #30 │ │ │ │ - eorseq sl, r7, r0 │ │ │ │ - eorseq r1, r5, r4, ror #27 │ │ │ │ - eorseq r1, r5, r8, lsl lr │ │ │ │ + eorseq sl, r7, r8, lsr r5 │ │ │ │ + eorseq r2, r5, ip, lsl r3 │ │ │ │ + eorseq r2, r5, r0, asr r3 │ │ │ │ │ │ │ │ 000a71d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -89882,23 +89882,23 @@ │ │ │ │ mov r2, #31 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r8, r9, r8, lsl #28 │ │ │ │ andeq r0, r0, r8, lsr r4 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r1, r5, r0, asr sp │ │ │ │ + eorseq r2, r5, r8, lsl #5 │ │ │ │ andeq r0, r0, ip, lsr #9 │ │ │ │ - eorseq r7, r7, r4, asr lr │ │ │ │ - eorseq lr, r4, r0, lsr r0 │ │ │ │ - eorseq r1, r5, r8, asr r1 │ │ │ │ + eorseq r8, r7, ip, lsl #7 │ │ │ │ + eorseq lr, r4, r8, ror #10 │ │ │ │ + mlaseq r5, r0, r6, r1 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - eorseq r9, r7, r0, lsr #28 │ │ │ │ - @ instruction: 0x00350ffc │ │ │ │ - eorseq r1, r5, ip, lsr #32 │ │ │ │ + eorseq sl, r7, r8, asr r3 │ │ │ │ + eorseq r1, r5, r4, lsr r5 │ │ │ │ + eorseq r1, r5, r4, ror #10 │ │ │ │ │ │ │ │ 000a73a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -89956,17 +89956,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #368 @ 0x170 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r8, r9, r8, lsr ip │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r8, r9, r0, asr #23 │ │ │ │ - eorseq r7, r7, r0, lsl #26 │ │ │ │ - eorseq sp, r4, r0, ror #31 │ │ │ │ - eorseq lr, r4, r4, lsr #32 │ │ │ │ + eorseq r8, r7, r8, lsr r2 │ │ │ │ + eorseq lr, r4, r8, lsl r5 │ │ │ │ + eorseq lr, r4, ip, asr r5 │ │ │ │ │ │ │ │ 000a74a8 : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #33554432 @ 0x2000000 │ │ │ │ beq a74d8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ @@ -89986,17 +89986,17 @@ │ │ │ │ ldr r0, [pc, #28] @ a7514 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #692 @ 0x2b4 │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r9, r7, ip, ror ip │ │ │ │ - eorseq r0, r5, r4, asr #30 │ │ │ │ - eorseq r0, r5, r8, ror pc │ │ │ │ + @ instruction: 0x0037a1b4 │ │ │ │ + eorseq r1, r5, ip, ror r4 │ │ │ │ + @ instruction: 0x003514b0 │ │ │ │ │ │ │ │ 000a7518 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ @@ -90047,18 +90047,18 @@ │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50698 │ │ │ │ bl 504d4 │ │ │ │ eorseq r8, r9, r4, asr #21 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r0, ror sl │ │ │ │ - eorseq r1, r5, r0, asr #20 │ │ │ │ - @ instruction: 0x00377bb0 │ │ │ │ - eorseq sp, r4, ip, lsl #27 │ │ │ │ - @ instruction: 0x00350eb4 │ │ │ │ + eorseq r1, r5, r8, ror pc │ │ │ │ + eorseq r8, r7, r8, ror #1 │ │ │ │ + eorseq lr, r4, r4, asr #5 │ │ │ │ + eorseq r1, r5, ip, ror #7 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 000a760c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -90106,18 +90106,18 @@ │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50698 │ │ │ │ bl 504d4 │ │ │ │ @ instruction: 0x003989d0 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r0, ror sl │ │ │ │ - eorseq r1, r5, ip, asr r9 │ │ │ │ - eorseq r7, r7, ip, asr #21 │ │ │ │ - eorseq sp, r4, r8, lsr #25 │ │ │ │ - @ instruction: 0x00350dd0 │ │ │ │ + mlaseq r5, r4, lr, r1 │ │ │ │ + eorseq r8, r7, r4 │ │ │ │ + eorseq lr, r4, r0, ror #3 │ │ │ │ + eorseq r1, r5, r8, lsl #6 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 000a76f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -90179,20 +90179,20 @@ │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50698 │ │ │ │ @ instruction: 0x003988f0 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r0, ror sl │ │ │ │ - eorseq r1, r5, r0, ror #16 │ │ │ │ + mlaseq r5, r8, sp, r1 │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - @ instruction: 0x003515f4 │ │ │ │ - eorseq r7, r7, ip, lsr #19 │ │ │ │ - eorseq sp, r4, r8, lsl #23 │ │ │ │ - @ instruction: 0x00350cb0 │ │ │ │ + eorseq r1, r5, ip, lsr #22 │ │ │ │ + eorseq r7, r7, r4, ror #29 │ │ │ │ + eorseq lr, r4, r0, asr #1 │ │ │ │ + eorseq r1, r5, r8, ror #3 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 000a7814 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -90250,20 +90250,20 @@ │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50698 │ │ │ │ eorseq r8, r9, ip, asr #15 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r0, ror sl │ │ │ │ - eorseq r1, r5, ip, asr #14 │ │ │ │ + eorseq r1, r5, r4, lsl #25 │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - eorseq r1, r5, r0, ror #9 │ │ │ │ - mlaseq r7, r8, r8, r7 │ │ │ │ - eorseq sp, r4, r4, ror sl │ │ │ │ - mlaseq r5, ip, fp, r0 │ │ │ │ + eorseq r1, r5, r8, lsl sl │ │ │ │ + @ instruction: 0x00377dd0 │ │ │ │ + eorseq sp, r4, ip, lsr #31 │ │ │ │ + ldrsbeq r1, [r5], -r4 @ │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 000a7928 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -90324,18 +90324,18 @@ │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50698 │ │ │ │ @ instruction: 0x003986b0 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r0, ror sl │ │ │ │ - eorseq r1, r5, ip, lsl #12 │ │ │ │ - eorseq r7, r7, r8, ror r7 │ │ │ │ - eorseq sp, r4, r4, asr r9 │ │ │ │ - eorseq r0, r5, ip, ror sl │ │ │ │ + eorseq r1, r5, r4, asr #22 │ │ │ │ + @ instruction: 0x00377cb0 │ │ │ │ + eorseq sp, r4, ip, lsl #29 │ │ │ │ + @ instruction: 0x00350fb4 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 000a7a40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -90388,18 +90388,18 @@ │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50698 │ │ │ │ mlaseq r9, r8, r5, r8 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r0, ror sl │ │ │ │ - eorseq r1, r5, r4, lsl r5 │ │ │ │ - eorseq r7, r7, r0, lsl #13 │ │ │ │ - eorseq sp, r4, ip, asr r8 │ │ │ │ - eorseq r0, r5, r4, lsl #19 │ │ │ │ + eorseq r1, r5, ip, asr #20 │ │ │ │ + @ instruction: 0x00377bb8 │ │ │ │ + mlaseq r4, r4, sp, sp │ │ │ │ + @ instruction: 0x00350ebc │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 000a7b38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -90488,23 +90488,23 @@ │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50658 │ │ │ │ bl 50698 │ │ │ │ eorseq r8, r9, r8, lsr #9 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r0, ror sl │ │ │ │ - eorseq r1, r5, r0, lsl #8 │ │ │ │ + eorseq r1, r5, r8, lsr r9 │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - eorseq r1, r5, ip, ror r1 │ │ │ │ - eorseq r7, r7, r4, lsr #10 │ │ │ │ - eorseq sp, r4, r4, lsl #16 │ │ │ │ - eorseq sp, r4, r8, asr #16 │ │ │ │ - @ instruction: 0x003774fc │ │ │ │ - @ instruction: 0x0034d6d8 │ │ │ │ - eorseq r0, r5, r0, lsl #16 │ │ │ │ + @ instruction: 0x003516b4 │ │ │ │ + eorseq r7, r7, ip, asr sl │ │ │ │ + eorseq sp, r4, ip, lsr sp │ │ │ │ + eorseq sp, r4, r0, lsl #27 │ │ │ │ + eorseq r7, r7, r4, lsr sl │ │ │ │ + eorseq sp, r4, r0, lsl ip │ │ │ │ + eorseq r0, r5, r8, lsr sp │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 000a7cd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -90598,26 +90598,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #368 @ 0x170 │ │ │ │ mov r2, #45 @ 0x2d │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r8, r9, r0, lsl #6 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - @ instruction: 0x003773d4 │ │ │ │ - @ instruction: 0x0034d6b4 │ │ │ │ - @ instruction: 0x0034d6f8 │ │ │ │ + eorseq r7, r7, ip, lsl #18 │ │ │ │ + eorseq sp, r4, ip, ror #23 │ │ │ │ + eorseq sp, r4, r0, lsr ip │ │ │ │ andeq r0, r0, r0, ror sl │ │ │ │ - eorseq r1, r5, r8, lsl r2 │ │ │ │ - eorseq r7, r7, ip, ror #6 │ │ │ │ - eorseq sp, r4, r8, asr #10 │ │ │ │ - eorseq r0, r5, r0, ror r6 │ │ │ │ + eorseq r1, r5, r0, asr r7 │ │ │ │ + eorseq r7, r7, r4, lsr #17 │ │ │ │ + eorseq sp, r4, r0, lsl #21 │ │ │ │ + eorseq r0, r5, r8, lsr #23 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - eorseq r7, r7, r0, asr #6 │ │ │ │ - eorseq sp, r4, r0, lsr #12 │ │ │ │ - eorseq r1, r5, r4, ror #3 │ │ │ │ + eorseq r7, r7, r8, ror r8 │ │ │ │ + eorseq sp, r4, r8, asr fp │ │ │ │ + eorseq r1, r5, ip, lsl r7 │ │ │ │ │ │ │ │ 000a7e8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mvn r3, r1 │ │ │ │ @@ -90664,21 +90664,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #368 @ 0x170 │ │ │ │ mov r2, #45 @ 0x2d │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r8, r9, r0, asr r1 │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - eorseq r0, r5, r8, lsr #29 │ │ │ │ - eorseq r7, r7, r4, ror #4 │ │ │ │ - eorseq sp, r4, r4, asr #10 │ │ │ │ - eorseq sp, r4, r8, lsl #11 │ │ │ │ - eorseq r7, r7, ip, lsr r2 │ │ │ │ - eorseq sp, r4, ip, lsl r5 │ │ │ │ - eorseq r1, r5, r0, ror #1 │ │ │ │ + eorseq r1, r5, r0, ror #7 │ │ │ │ + mlaseq r7, ip, r7, r7 │ │ │ │ + eorseq sp, r4, ip, ror sl │ │ │ │ + eorseq sp, r4, r0, asr #21 │ │ │ │ + eorseq r7, r7, r4, ror r7 │ │ │ │ + eorseq sp, r4, r4, asr sl │ │ │ │ + eorseq r1, r5, r8, lsl r6 │ │ │ │ │ │ │ │ 000a7f78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #412] @ a812c │ │ │ │ @@ -90785,27 +90785,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #400 @ 0x190 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ eorseq r8, r9, r8, rrx │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eorseq r9, r7, r0, ror #2 │ │ │ │ - eorseq r1, r5, r8, asr #32 │ │ │ │ - eorseq r1, r5, r0, lsl #1 │ │ │ │ + mlaseq r7, r8, r6, r9 │ │ │ │ + eorseq r1, r5, r0, lsl #11 │ │ │ │ + @ instruction: 0x003515b8 │ │ │ │ andeq r0, r0, r0, ror sl │ │ │ │ - eorseq r0, r5, r0, lsr #31 │ │ │ │ - eorseq r0, r5, ip, ror #30 │ │ │ │ - eorseq r7, r7, ip, lsl #1 │ │ │ │ - eorseq sp, r4, r8, ror #4 │ │ │ │ - mlaseq r5, r0, r3, r0 │ │ │ │ + @ instruction: 0x003514d8 │ │ │ │ + eorseq r1, r5, r4, lsr #9 │ │ │ │ + eorseq r7, r7, r4, asr #11 │ │ │ │ + eorseq sp, r4, r0, lsr #15 │ │ │ │ + eorseq r0, r5, r8, asr #17 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - eorseq r7, r7, r8, rrx │ │ │ │ - eorseq sp, r4, r4, asr #4 │ │ │ │ - eorseq r0, r5, r4, lsr #31 │ │ │ │ + eorseq r7, r7, r0, lsr #11 │ │ │ │ + eorseq sp, r4, ip, ror r7 │ │ │ │ + @ instruction: 0x003514dc │ │ │ │ @ instruction: 0x000001b1 │ │ │ │ │ │ │ │ 000a8170 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -90953,28 +90953,28 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #400 @ 0x190 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r7, r9, r0, ror lr │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r0, ror sl │ │ │ │ - eorseq r0, r5, r0, lsl lr │ │ │ │ + eorseq r1, r5, r8, asr #6 │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - eorseq r0, r5, ip, asr #22 │ │ │ │ - eorseq r8, r7, ip, asr #29 │ │ │ │ - @ instruction: 0x00350db4 │ │ │ │ - eorseq r0, r5, ip, ror #27 │ │ │ │ - eorseq r0, r5, ip, lsl sp │ │ │ │ - @ instruction: 0x00376df4 │ │ │ │ - @ instruction: 0x0034cfd0 │ │ │ │ - ldrsheq r0, [r5], -r8 @ │ │ │ │ + eorseq r1, r5, r4, lsl #1 │ │ │ │ + eorseq r9, r7, r4, lsl #8 │ │ │ │ + eorseq r1, r5, ip, ror #5 │ │ │ │ + eorseq r1, r5, r4, lsr #6 │ │ │ │ + eorseq r1, r5, r4, asr r2 │ │ │ │ + eorseq r7, r7, ip, lsr #6 │ │ │ │ + eorseq sp, r4, r8, lsl #10 │ │ │ │ + eorseq r0, r5, r0, lsr r6 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - @ instruction: 0x00376dd0 │ │ │ │ - eorseq ip, r4, ip, lsr #31 │ │ │ │ - eorseq r0, r5, ip, lsl #26 │ │ │ │ + eorseq r7, r7, r8, lsl #6 │ │ │ │ + eorseq sp, r4, r4, ror #9 │ │ │ │ + eorseq r1, r5, r4, asr #4 │ │ │ │ @ instruction: 0x000001b1 │ │ │ │ │ │ │ │ 000a840c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -91023,17 +91023,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00397bd4 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - @ instruction: 0x00376cbc │ │ │ │ - mlaseq r4, r8, lr, ip │ │ │ │ - eorseq pc, r4, r0, asr #31 │ │ │ │ + @ instruction: 0x003771f4 │ │ │ │ + @ instruction: 0x0034d3d0 │ │ │ │ + @ instruction: 0x003504f8 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 000a84f0 : │ │ │ │ ldr r3, [pc, #64] @ a8538 │ │ │ │ tst r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ bne a8508 │ │ │ │ @@ -91049,15 +91049,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, r9, r0, lsl #22 │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - eorseq r0, r5, r8, ror r8 │ │ │ │ + @ instruction: 0x00350db0 │ │ │ │ │ │ │ │ 000a8544 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 502b8 │ │ │ │ @@ -91098,15 +91098,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r7, r9, r8, asr sl │ │ │ │ andeq r0, r0, ip, asr #11 │ │ │ │ - eorseq r0, r5, ip, lsl #22 │ │ │ │ + eorseq r1, r5, r4, asr #32 │ │ │ │ │ │ │ │ 000a85f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 728a4 │ │ │ │ @@ -91124,15 +91124,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #1 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq r7, r9, r8, ror #19 │ │ │ │ andeq r0, r0, ip, asr #11 │ │ │ │ - eorseq r0, r5, ip, asr #21 │ │ │ │ + eorseq r1, r5, r4 │ │ │ │ │ │ │ │ 000a8658 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -91440,15 +91440,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ bl 5030c │ │ │ │ b a8a94 │ │ │ │ eorseq r7, r9, r0, ror r5 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r0, r5, r0, asr r6 │ │ │ │ + eorseq r0, r5, r8, lsl #23 │ │ │ │ │ │ │ │ 000a8ae8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr lr, [pc, #304] @ a8c30 │ │ │ │ @@ -91532,17 +91532,17 @@ │ │ │ │ @ instruction: 0x003974f8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r7, r9, r4, ror #9 │ │ │ │ andeq r0, r0, ip, lsl #21 │ │ │ │ @ instruction: 0x003a7fd8 │ │ │ │ eorseq r7, r9, r4, asr r4 │ │ │ │ eorseq r7, r9, r8, lsr #8 │ │ │ │ - eorseq r8, r7, r8, asr r5 │ │ │ │ - eorseq r0, r5, r4, lsr #10 │ │ │ │ - eorseq pc, r4, ip, lsr #15 │ │ │ │ + mlaseq r7, r0, sl, r8 │ │ │ │ + eorseq r0, r5, ip, asr sl │ │ │ │ + eorseq pc, r4, r4, ror #25 │ │ │ │ │ │ │ │ 000a8c58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #476] @ a8e4c │ │ │ │ @@ -91666,22 +91666,22 @@ │ │ │ │ sub r3, r3, #656 @ 0x290 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r7, r9, r8, lsl #7 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r7, r9, r8, ror #6 │ │ │ │ andeq r0, r0, ip, lsl #21 │ │ │ │ - eorseq r0, r5, r8, lsr #9 │ │ │ │ + eorseq r0, r5, r0, ror #19 │ │ │ │ eorseq r7, r9, r8, ror #5 │ │ │ │ @ instruction: 0x003a7dd4 │ │ │ │ eorseq r7, r9, ip, asr #4 │ │ │ │ eorseq r7, r9, r0, lsr #4 │ │ │ │ - eorseq r8, r7, ip, lsr r3 │ │ │ │ - eorseq r0, r5, r8, lsl #6 │ │ │ │ - mlaseq r4, r0, r5, pc @ │ │ │ │ + eorseq r8, r7, r4, ror r8 │ │ │ │ + eorseq r0, r5, r0, asr #16 │ │ │ │ + eorseq pc, r4, r8, asr #21 │ │ │ │ │ │ │ │ 000a8e7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #340] @ a8fe8 │ │ │ │ @@ -91769,15 +91769,15 @@ │ │ │ │ b a8f60 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b a8f90 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r7, r9, r0, ror #2 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - mlaseq r5, r8, r2, r0 │ │ │ │ + @ instruction: 0x003507d0 │ │ │ │ eorseq r7, r9, r0, asr #1 │ │ │ │ eorseq r7, r9, r8, asr r0 │ │ │ │ │ │ │ │ 000a8ffc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -92854,19 +92854,19 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r6, r9, r4, ror r1 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, ip, lsl #21 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq pc, r4, r8, asr r2 @ │ │ │ │ + mlaseq r4, r0, r7, pc @ │ │ │ │ eorseq r6, r9, r4, lsl #1 │ │ │ │ - eorseq r5, r7, r0, asr #2 │ │ │ │ - eorseq fp, r4, ip, lsl r3 │ │ │ │ - eorseq lr, r4, r4, asr #8 │ │ │ │ + eorseq r5, r7, r8, ror r6 │ │ │ │ + eorseq fp, r4, r4, asr r8 │ │ │ │ + eorseq lr, r4, ip, ror r9 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 000aa08c : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ and r0, r0, #64 @ 0x40 │ │ │ │ bx lr │ │ │ │ @@ -92952,20 +92952,20 @@ │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50514 │ │ │ │ eorseq r5, r9, r4, lsl #30 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r0, ror sl │ │ │ │ - eorseq pc, r4, r0, lsr #32 │ │ │ │ + eorseq pc, r4, r8, asr r5 @ │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - eorseq lr, r4, r8, lsl #24 │ │ │ │ - eorseq r4, r7, r0, asr #31 │ │ │ │ - mlaseq r4, ip, r1, fp │ │ │ │ - eorseq lr, r4, r4, asr #5 │ │ │ │ + eorseq pc, r4, r0, asr #2 │ │ │ │ + @ instruction: 0x003754f8 │ │ │ │ + @ instruction: 0x0034b6d4 │ │ │ │ + @ instruction: 0x0034e7fc │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 000aa200 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -93033,25 +93033,25 @@ │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00395ddc │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ - eorseq lr, r4, r4, lsl fp │ │ │ │ - @ instruction: 0x00374ed0 │ │ │ │ - ldrsheq fp, [r4], -r0 @ │ │ │ │ - eorseq fp, r4, ip, lsl r1 │ │ │ │ - eorseq r4, r7, r4, lsr #29 │ │ │ │ - eorseq fp, r4, r0, lsl #1 │ │ │ │ - eorseq lr, r4, r8, lsr #3 │ │ │ │ + eorseq pc, r4, ip, asr #32 │ │ │ │ + eorseq r5, r7, r8, lsl #8 │ │ │ │ + eorseq fp, r4, r8, lsr #12 │ │ │ │ + eorseq fp, r4, r4, asr r6 │ │ │ │ + @ instruction: 0x003753dc │ │ │ │ + @ instruction: 0x0034b5b8 │ │ │ │ + eorseq lr, r4, r0, ror #13 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - eorseq r4, r7, r0, lsl #29 │ │ │ │ - eorseq fp, r4, r0, lsr #1 │ │ │ │ - eorseq lr, r4, r4, lsr #26 │ │ │ │ + @ instruction: 0x003753b8 │ │ │ │ + @ instruction: 0x0034b5d8 │ │ │ │ + eorseq pc, r4, ip, asr r2 @ │ │ │ │ │ │ │ │ 000aa34c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #136] @ aa3ec │ │ │ │ @@ -93271,15 +93271,15 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r5, r9, ip, ror #21 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x00395ab4 │ │ │ │ eorseq r5, r9, r4, lsr #20 │ │ │ │ andeq r0, r0, r0, ror #25 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - eorseq lr, r4, r4, lsr #22 │ │ │ │ + eorseq pc, r4, ip, asr r0 @ │ │ │ │ │ │ │ │ 000aa6bc : │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, sp, #16 │ │ │ │ ldr r3, [pc, #128] @ aa74c │ │ │ │ stmdb ip, {r0, r1, r2} │ │ │ │ ldr r2, [pc, #124] @ aa750 │ │ │ │ @@ -93447,15 +93447,15 @@ │ │ │ │ mov r1, #1 │ │ │ │ bl 4fec8 │ │ │ │ ldr r0, [r4] │ │ │ │ bl 4fc34 │ │ │ │ bl 503d8 │ │ │ │ eorseq r5, r9, r4, ror #13 │ │ │ │ andeq r0, r0, r8, ror r6 │ │ │ │ - @ instruction: 0x0034e8b0 │ │ │ │ + eorseq lr, r4, r8, ror #27 │ │ │ │ │ │ │ │ 000aa94c : │ │ │ │ tst r0, #1 │ │ │ │ bne aa980 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -93488,24 +93488,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ beq aaa34 │ │ │ │ tst r0, #1 │ │ │ │ bne aaa08 │ │ │ │ tst r4, #1 │ │ │ │ bne aaa08 │ │ │ │ asr r0, r0, #1 │ │ │ │ - bl 3f4844 │ │ │ │ + bl 3f4d78 │ │ │ │ mov r6, r0 │ │ │ │ asr r0, r4, #1 │ │ │ │ mov r7, r1 │ │ │ │ - bl 3f4844 │ │ │ │ + bl 3f4d78 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3f4b94 │ │ │ │ + bl 3f50c8 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ bl aa94c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl aa94c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -93521,15 +93521,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ ldr r1, [pc, #16] @ aaa64 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ eorseq r5, r9, r8, lsr r6 │ │ │ │ andeq r0, r0, r4, asr #18 │ │ │ │ - mlaseq r4, r8, r2, lr │ │ │ │ + @ instruction: 0x0034e7d0 │ │ │ │ subsgt r4, ip, r0 │ │ │ │ │ │ │ │ 000aaa68 : │ │ │ │ tst r0, #1 │ │ │ │ bne aaa9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ @@ -93571,15 +93571,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ b aaae4 │ │ │ │ eorseq r5, r9, r4, lsr #10 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034e6f8 │ │ │ │ + eorseq lr, r4, r0, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ ldr r3, [pc, #68] @ aab88 │ │ │ │ @@ -93599,15 +93599,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ b aab54 │ │ │ │ @ instruction: 0x003954b4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034e6b8 │ │ │ │ + @ instruction: 0x0034ebf0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ ldr r3, [pc, #68] @ aabf8 │ │ │ │ @@ -93627,15 +93627,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ b aabc4 │ │ │ │ eorseq r5, r9, r4, asr #8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, ip, ror r6 │ │ │ │ + @ instruction: 0x0034ebb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr r3, [pc, #68] @ aac68 │ │ │ │ @@ -93655,15 +93655,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ b aac34 │ │ │ │ @ instruction: 0x003953d4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, r0, asr #12 │ │ │ │ + eorseq lr, r4, r8, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr r3, [pc, #68] @ aacd8 │ │ │ │ @@ -93683,15 +93683,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ b aaca4 │ │ │ │ eorseq r5, r9, r4, ror #6 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, r0, lsl #12 │ │ │ │ + eorseq lr, r4, r8, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ ldr r3, [pc, #68] @ aad48 │ │ │ │ @@ -93711,15 +93711,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ b aad14 │ │ │ │ @ instruction: 0x003952f4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, r8, asr #11 │ │ │ │ + eorseq lr, r4, r0, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ ldr r3, [pc, #68] @ aadb8 │ │ │ │ @@ -93739,15 +93739,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ b aad84 │ │ │ │ eorseq r5, r9, r4, lsl #5 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, r4, lsl #11 │ │ │ │ + @ instruction: 0x0034eabc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ ldr r3, [pc, #68] @ aae28 │ │ │ │ @@ -93767,15 +93767,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b aadf4 │ │ │ │ eorseq r5, r9, r4, lsl r2 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, r4, asr #10 │ │ │ │ + eorseq lr, r4, ip, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ ldr r3, [pc, #68] @ aae98 │ │ │ │ @@ -93795,15 +93795,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b aae64 │ │ │ │ eorseq r5, r9, r4, lsr #3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034e4fc │ │ │ │ + eorseq lr, r4, r4, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ ldr r3, [pc, #68] @ aaf08 │ │ │ │ @@ -93823,15 +93823,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ b aaed4 │ │ │ │ eorseq r5, r9, r4, lsr r1 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034e4b8 │ │ │ │ + @ instruction: 0x0034e9f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ ldr r3, [pc, #68] @ aaf78 │ │ │ │ @@ -93851,15 +93851,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ b aaf44 │ │ │ │ eorseq r5, r9, r4, asr #1 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, r0, lsl #9 │ │ │ │ + @ instruction: 0x0034e9b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ ldr r3, [pc, #68] @ aafe8 │ │ │ │ @@ -93879,15 +93879,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b aafb4 │ │ │ │ eorseq r5, r9, r4, asr r0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, r8, asr #8 │ │ │ │ + eorseq lr, r4, r0, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr r3, [pc, #68] @ ab058 │ │ │ │ @@ -93907,15 +93907,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ b ab024 │ │ │ │ eorseq r4, r9, r4, ror #31 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, r0, lsl r4 │ │ │ │ + eorseq lr, r4, r8, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #68] @ ab0c8 │ │ │ │ @@ -93935,15 +93935,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ b ab094 │ │ │ │ eorseq r4, r9, r4, ror pc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034e3d8 │ │ │ │ + eorseq lr, r4, r0, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #68] @ ab138 │ │ │ │ @@ -93963,15 +93963,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ b ab104 │ │ │ │ eorseq r4, r9, r4, lsl #30 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, r4, lsr #7 │ │ │ │ + @ instruction: 0x0034e8dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ ldr r3, [pc, #68] @ ab1a8 │ │ │ │ @@ -93991,15 +93991,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ b ab174 │ │ │ │ mlaseq r9, r4, lr, r4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, r4, ror #6 │ │ │ │ + mlaseq r4, ip, r8, lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #68] @ ab218 │ │ │ │ @@ -94019,15 +94019,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ b ab1e4 │ │ │ │ eorseq r4, r9, r4, lsr #28 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, r4, lsr #6 │ │ │ │ + eorseq lr, r4, ip, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #68] @ ab288 │ │ │ │ @@ -94047,15 +94047,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ b ab254 │ │ │ │ @ instruction: 0x00394db4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, r4, ror #5 │ │ │ │ + eorseq lr, r4, ip, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ ldr r3, [pc, #68] @ ab2f8 │ │ │ │ @@ -94075,15 +94075,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ b ab2c4 │ │ │ │ eorseq r4, r9, r4, asr #26 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, r4, lsr #5 │ │ │ │ + @ instruction: 0x0034e7dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [pc, #68] @ ab368 │ │ │ │ @@ -94103,15 +94103,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ b ab334 │ │ │ │ @ instruction: 0x00394cd4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, ip, ror #4 │ │ │ │ + eorseq lr, r4, r4, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ ldr r3, [pc, #68] @ ab3d8 │ │ │ │ @@ -94131,15 +94131,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ b ab3a4 │ │ │ │ eorseq r4, r9, r4, ror #24 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, ip, lsr #4 │ │ │ │ + eorseq lr, r4, r4, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ ldr r3, [pc, #68] @ ab448 │ │ │ │ @@ -94159,15 +94159,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ b ab414 │ │ │ │ @ instruction: 0x00394bf4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, ip, ror #3 │ │ │ │ + eorseq lr, r4, r4, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ ldr r3, [pc, #68] @ ab4b8 │ │ │ │ @@ -94187,15 +94187,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b ab484 │ │ │ │ eorseq r4, r9, r4, lsl #23 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, r8, lsr #3 │ │ │ │ + eorseq lr, r4, r0, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr r3, [pc, #68] @ ab528 │ │ │ │ @@ -94215,15 +94215,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ b ab4f4 │ │ │ │ eorseq r4, r9, r4, lsl fp │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, r8, ror #2 │ │ │ │ + eorseq lr, r4, r0, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ ldr r3, [pc, #68] @ ab598 │ │ │ │ @@ -94243,15 +94243,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ b ab564 │ │ │ │ eorseq r4, r9, r4, lsr #21 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, r0, lsr r1 │ │ │ │ + eorseq lr, r4, r8, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ ldr r3, [pc, #68] @ ab608 │ │ │ │ @@ -94271,15 +94271,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b ab5d4 │ │ │ │ eorseq r4, r9, r4, lsr sl │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - ldrsheq lr, [r4], -ip @ │ │ │ │ + eorseq lr, r4, r4, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ ldr r3, [pc, #68] @ ab678 │ │ │ │ @@ -94299,15 +94299,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ b ab644 │ │ │ │ eorseq r4, r9, r4, asr #19 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, r0, asr #1 │ │ │ │ + @ instruction: 0x0034e5f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #68] @ ab6e8 │ │ │ │ @@ -94327,15 +94327,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ b ab6b4 │ │ │ │ eorseq r4, r9, r4, asr r9 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, ip, lsl #1 │ │ │ │ + eorseq lr, r4, r4, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ ldr r3, [pc, #68] @ ab758 │ │ │ │ @@ -94355,15 +94355,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ b ab724 │ │ │ │ eorseq r4, r9, r4, ror #17 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, r0, asr r0 │ │ │ │ + eorseq lr, r4, r8, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [pc, #68] @ ab7c8 │ │ │ │ @@ -94383,15 +94383,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ b ab794 │ │ │ │ eorseq r4, r9, r4, ror r8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq lr, r4, r8, lsl r0 │ │ │ │ + eorseq lr, r4, r0, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ ldr r3, [pc, #68] @ ab838 │ │ │ │ @@ -94411,15 +94411,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ b ab804 │ │ │ │ eorseq r4, r9, r4, lsl #16 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r0, ror #31 │ │ │ │ + eorseq lr, r4, r8, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ ldr r3, [pc, #68] @ ab8a8 │ │ │ │ @@ -94439,15 +94439,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ b ab874 │ │ │ │ mlaseq r9, r4, r7, r4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r4, lsr #31 │ │ │ │ + @ instruction: 0x0034e4dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ ldr r3, [pc, #68] @ ab918 │ │ │ │ @@ -94467,15 +94467,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b ab8e4 │ │ │ │ eorseq r4, r9, r4, lsr #14 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r8, ror #30 │ │ │ │ + eorseq lr, r4, r0, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr r3, [pc, #68] @ ab988 │ │ │ │ @@ -94495,15 +94495,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ b ab954 │ │ │ │ @ instruction: 0x003946b4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r4, lsr pc │ │ │ │ + eorseq lr, r4, ip, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #456] @ 0x1c8 │ │ │ │ ldr r3, [pc, #68] @ ab9f8 │ │ │ │ @@ -94523,15 +94523,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #456] @ 0x1c8 │ │ │ │ b ab9c4 │ │ │ │ eorseq r4, r9, r4, asr #12 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034defc │ │ │ │ + eorseq lr, r4, r4, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #452] @ 0x1c4 │ │ │ │ ldr r3, [pc, #68] @ aba68 │ │ │ │ @@ -94551,15 +94551,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #452] @ 0x1c4 │ │ │ │ b aba34 │ │ │ │ @ instruction: 0x003945d4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r4, asr #29 │ │ │ │ + @ instruction: 0x0034e3fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #448] @ 0x1c0 │ │ │ │ ldr r3, [pc, #68] @ abad8 │ │ │ │ @@ -94579,15 +94579,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #448] @ 0x1c0 │ │ │ │ b abaa4 │ │ │ │ eorseq r4, r9, r4, ror #10 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, ip, lsl #29 │ │ │ │ + eorseq lr, r4, r4, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #444] @ 0x1bc │ │ │ │ ldr r3, [pc, #68] @ abb48 │ │ │ │ @@ -94607,15 +94607,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #444] @ 0x1bc │ │ │ │ b abb14 │ │ │ │ @ instruction: 0x003944f4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r4, asr lr │ │ │ │ + eorseq lr, r4, ip, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #440] @ 0x1b8 │ │ │ │ ldr r3, [pc, #68] @ abbb8 │ │ │ │ @@ -94635,15 +94635,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #440] @ 0x1b8 │ │ │ │ b abb84 │ │ │ │ eorseq r4, r9, r4, lsl #9 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r8, lsl lr │ │ │ │ + eorseq lr, r4, r0, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #436] @ 0x1b4 │ │ │ │ ldr r3, [pc, #68] @ abc28 │ │ │ │ @@ -94663,15 +94663,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #436] @ 0x1b4 │ │ │ │ b abbf4 │ │ │ │ eorseq r4, r9, r4, lsl r4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r0, ror #27 │ │ │ │ + eorseq lr, r4, r8, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #432] @ 0x1b0 │ │ │ │ ldr r3, [pc, #68] @ abc98 │ │ │ │ @@ -94691,15 +94691,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #432] @ 0x1b0 │ │ │ │ b abc64 │ │ │ │ eorseq r4, r9, r4, lsr #7 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r8, lsr #27 │ │ │ │ + eorseq lr, r4, r0, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #428] @ 0x1ac │ │ │ │ ldr r3, [pc, #68] @ abd08 │ │ │ │ @@ -94719,15 +94719,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #428] @ 0x1ac │ │ │ │ b abcd4 │ │ │ │ eorseq r4, r9, r4, lsr r3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, ip, ror #26 │ │ │ │ + eorseq lr, r4, r4, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #424] @ 0x1a8 │ │ │ │ ldr r3, [pc, #68] @ abd78 │ │ │ │ @@ -94747,15 +94747,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #424] @ 0x1a8 │ │ │ │ b abd44 │ │ │ │ eorseq r4, r9, r4, asr #5 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r0, lsr sp │ │ │ │ + eorseq lr, r4, r8, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #420] @ 0x1a4 │ │ │ │ ldr r3, [pc, #68] @ abde8 │ │ │ │ @@ -94775,15 +94775,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #420] @ 0x1a4 │ │ │ │ b abdb4 │ │ │ │ eorseq r4, r9, r4, asr r2 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034dcf4 │ │ │ │ + eorseq lr, r4, ip, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #416] @ 0x1a0 │ │ │ │ ldr r3, [pc, #68] @ abe58 │ │ │ │ @@ -94803,15 +94803,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #416] @ 0x1a0 │ │ │ │ b abe24 │ │ │ │ eorseq r4, r9, r4, ror #3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034dcbc │ │ │ │ + @ instruction: 0x0034e1f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #412] @ 0x19c │ │ │ │ ldr r3, [pc, #68] @ abec8 │ │ │ │ @@ -94831,15 +94831,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #412] @ 0x19c │ │ │ │ b abe94 │ │ │ │ eorseq r4, r9, r4, ror r1 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r4, lsl #25 │ │ │ │ + @ instruction: 0x0034e1bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #408] @ 0x198 │ │ │ │ ldr r3, [pc, #68] @ abf38 │ │ │ │ @@ -94859,15 +94859,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #408] @ 0x198 │ │ │ │ b abf04 │ │ │ │ eorseq r4, r9, r4, lsl #2 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r8, asr #24 │ │ │ │ + eorseq lr, r4, r0, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #404] @ 0x194 │ │ │ │ ldr r3, [pc, #68] @ abfa8 │ │ │ │ @@ -94887,15 +94887,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #404] @ 0x194 │ │ │ │ b abf74 │ │ │ │ mlaseq r9, r4, r0, r4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r0, lsl ip │ │ │ │ + eorseq lr, r4, r8, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #400] @ 0x190 │ │ │ │ ldr r3, [pc, #68] @ ac018 │ │ │ │ @@ -94915,15 +94915,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #400] @ 0x190 │ │ │ │ b abfe4 │ │ │ │ eorseq r4, r9, r4, lsr #32 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034dbd8 │ │ │ │ + eorseq lr, r4, r0, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #396] @ 0x18c │ │ │ │ ldr r3, [pc, #68] @ ac088 │ │ │ │ @@ -94943,15 +94943,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #396] @ 0x18c │ │ │ │ b ac054 │ │ │ │ @ instruction: 0x00393fb4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r4, lsr #23 │ │ │ │ + ldrsbeq lr, [r4], -ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #392] @ 0x188 │ │ │ │ ldr r3, [pc, #68] @ ac0f8 │ │ │ │ @@ -94971,15 +94971,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #392] @ 0x188 │ │ │ │ b ac0c4 │ │ │ │ eorseq r3, r9, r4, asr #30 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, ip, ror #22 │ │ │ │ + eorseq lr, r4, r4, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #388] @ 0x184 │ │ │ │ ldr r3, [pc, #68] @ ac168 │ │ │ │ @@ -94999,15 +94999,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #388] @ 0x184 │ │ │ │ b ac134 │ │ │ │ @ instruction: 0x00393ed4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r0, lsr fp │ │ │ │ + eorseq lr, r4, r8, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #384] @ 0x180 │ │ │ │ ldr r3, [pc, #68] @ ac1d8 │ │ │ │ @@ -95027,15 +95027,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #384] @ 0x180 │ │ │ │ b ac1a4 │ │ │ │ eorseq r3, r9, r4, ror #28 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034daf4 │ │ │ │ + eorseq lr, r4, ip, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #380] @ 0x17c │ │ │ │ ldr r3, [pc, #68] @ ac248 │ │ │ │ @@ -95055,15 +95055,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #380] @ 0x17c │ │ │ │ b ac214 │ │ │ │ @ instruction: 0x00393df4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034dabc │ │ │ │ + @ instruction: 0x0034dff4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #376] @ 0x178 │ │ │ │ ldr r3, [pc, #68] @ ac2b8 │ │ │ │ @@ -95083,15 +95083,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #376] @ 0x178 │ │ │ │ b ac284 │ │ │ │ eorseq r3, r9, r4, lsl #27 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r0, lsl #21 │ │ │ │ + @ instruction: 0x0034dfb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #372] @ 0x174 │ │ │ │ ldr r3, [pc, #68] @ ac328 │ │ │ │ @@ -95111,15 +95111,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #372] @ 0x174 │ │ │ │ b ac2f4 │ │ │ │ eorseq r3, r9, r4, lsl sp │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r4, asr #20 │ │ │ │ + eorseq sp, r4, ip, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #368] @ 0x170 │ │ │ │ ldr r3, [pc, #68] @ ac398 │ │ │ │ @@ -95139,15 +95139,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #368] @ 0x170 │ │ │ │ b ac364 │ │ │ │ eorseq r3, r9, r4, lsr #25 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r8, lsl #20 │ │ │ │ + eorseq sp, r4, r0, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #364] @ 0x16c │ │ │ │ ldr r3, [pc, #68] @ ac408 │ │ │ │ @@ -95167,15 +95167,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #364] @ 0x16c │ │ │ │ b ac3d4 │ │ │ │ eorseq r3, r9, r4, lsr ip │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034d9d8 │ │ │ │ + eorseq sp, r4, r0, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #360] @ 0x168 │ │ │ │ ldr r3, [pc, #68] @ ac478 │ │ │ │ @@ -95195,15 +95195,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #360] @ 0x168 │ │ │ │ b ac444 │ │ │ │ eorseq r3, r9, r4, asr #23 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r4, lsr #19 │ │ │ │ + @ instruction: 0x0034dedc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #356] @ 0x164 │ │ │ │ ldr r3, [pc, #68] @ ac4e8 │ │ │ │ @@ -95223,15 +95223,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #356] @ 0x164 │ │ │ │ b ac4b4 │ │ │ │ eorseq r3, r9, r4, asr fp │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r0, ror r9 │ │ │ │ + eorseq sp, r4, r8, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #352] @ 0x160 │ │ │ │ ldr r3, [pc, #68] @ ac558 │ │ │ │ @@ -95251,15 +95251,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #352] @ 0x160 │ │ │ │ b ac524 │ │ │ │ eorseq r3, r9, r4, ror #21 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r8, lsr r9 │ │ │ │ + eorseq sp, r4, r0, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #348] @ 0x15c │ │ │ │ ldr r3, [pc, #68] @ ac5c8 │ │ │ │ @@ -95279,15 +95279,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #348] @ 0x15c │ │ │ │ b ac594 │ │ │ │ eorseq r3, r9, r4, ror sl │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034d8fc │ │ │ │ + eorseq sp, r4, r4, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #344] @ 0x158 │ │ │ │ ldr r3, [pc, #68] @ ac638 │ │ │ │ @@ -95307,15 +95307,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #344] @ 0x158 │ │ │ │ b ac604 │ │ │ │ eorseq r3, r9, r4, lsl #20 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034d8bc │ │ │ │ + @ instruction: 0x0034ddf4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #340] @ 0x154 │ │ │ │ ldr r3, [pc, #68] @ ac6a8 │ │ │ │ @@ -95335,15 +95335,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #340] @ 0x154 │ │ │ │ b ac674 │ │ │ │ mlaseq r9, r4, r9, r3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, ip, ror r8 │ │ │ │ + @ instruction: 0x0034ddb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #336] @ 0x150 │ │ │ │ ldr r3, [pc, #68] @ ac718 │ │ │ │ @@ -95363,15 +95363,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #336] @ 0x150 │ │ │ │ b ac6e4 │ │ │ │ eorseq r3, r9, r4, lsr #18 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r0, asr #16 │ │ │ │ + eorseq sp, r4, r8, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #332] @ 0x14c │ │ │ │ ldr r3, [pc, #68] @ ac788 │ │ │ │ @@ -95391,15 +95391,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #332] @ 0x14c │ │ │ │ b ac754 │ │ │ │ @ instruction: 0x003938b4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, ip, lsl #16 │ │ │ │ + eorseq sp, r4, r4, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #328] @ 0x148 │ │ │ │ ldr r3, [pc, #68] @ ac7f8 │ │ │ │ @@ -95419,15 +95419,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #328] @ 0x148 │ │ │ │ b ac7c4 │ │ │ │ eorseq r3, r9, r4, asr #16 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034d7d4 │ │ │ │ + eorseq sp, r4, ip, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #324] @ 0x144 │ │ │ │ ldr r3, [pc, #68] @ ac868 │ │ │ │ @@ -95447,15 +95447,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #324] @ 0x144 │ │ │ │ b ac834 │ │ │ │ @ instruction: 0x003937d4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r4, r4, r7, sp │ │ │ │ + eorseq sp, r4, ip, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #320] @ 0x140 │ │ │ │ ldr r3, [pc, #68] @ ac8d8 │ │ │ │ @@ -95475,15 +95475,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ b ac8a4 │ │ │ │ eorseq r3, r9, r4, ror #14 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, ip, asr r7 │ │ │ │ + mlaseq r4, r4, ip, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #316] @ 0x13c │ │ │ │ ldr r3, [pc, #68] @ ac948 │ │ │ │ @@ -95503,15 +95503,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #316] @ 0x13c │ │ │ │ b ac914 │ │ │ │ @ instruction: 0x003936f4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r4, lsr #14 │ │ │ │ + eorseq sp, r4, ip, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #312] @ 0x138 │ │ │ │ ldr r3, [pc, #68] @ ac9b8 │ │ │ │ @@ -95531,15 +95531,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #312] @ 0x138 │ │ │ │ b ac984 │ │ │ │ eorseq r3, r9, r4, lsl #13 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, ip, ror #13 │ │ │ │ + eorseq sp, r4, r4, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #308] @ 0x134 │ │ │ │ ldr r3, [pc, #68] @ aca28 │ │ │ │ @@ -95559,15 +95559,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #308] @ 0x134 │ │ │ │ b ac9f4 │ │ │ │ eorseq r3, r9, r4, lsl r6 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034d6b0 │ │ │ │ + eorseq sp, r4, r8, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #304] @ 0x130 │ │ │ │ ldr r3, [pc, #68] @ aca98 │ │ │ │ @@ -95587,15 +95587,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #304] @ 0x130 │ │ │ │ b aca64 │ │ │ │ eorseq r3, r9, r4, lsr #11 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r8, ror r6 │ │ │ │ + @ instruction: 0x0034dbb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #300] @ 0x12c │ │ │ │ ldr r3, [pc, #68] @ acb08 │ │ │ │ @@ -95615,15 +95615,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #300] @ 0x12c │ │ │ │ b acad4 │ │ │ │ eorseq r3, r9, r4, lsr r5 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r0, asr #12 │ │ │ │ + eorseq sp, r4, r8, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #296] @ 0x128 │ │ │ │ ldr r3, [pc, #68] @ acb78 │ │ │ │ @@ -95643,15 +95643,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #296] @ 0x128 │ │ │ │ b acb44 │ │ │ │ eorseq r3, r9, r4, asr #9 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r8, lsl #12 │ │ │ │ + eorseq sp, r4, r0, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #292] @ 0x124 │ │ │ │ ldr r3, [pc, #68] @ acbe8 │ │ │ │ @@ -95671,15 +95671,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #292] @ 0x124 │ │ │ │ b acbb4 │ │ │ │ eorseq r3, r9, r4, asr r4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034d5d0 │ │ │ │ + eorseq sp, r4, r8, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #288] @ 0x120 │ │ │ │ ldr r3, [pc, #68] @ acc58 │ │ │ │ @@ -95699,15 +95699,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #288] @ 0x120 │ │ │ │ b acc24 │ │ │ │ eorseq r3, r9, r4, ror #7 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r4, r8, r5, sp │ │ │ │ + @ instruction: 0x0034dad0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #284] @ 0x11c │ │ │ │ ldr r3, [pc, #68] @ accc8 │ │ │ │ @@ -95727,15 +95727,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #284] @ 0x11c │ │ │ │ b acc94 │ │ │ │ eorseq r3, r9, r4, ror r3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, ip, asr r5 │ │ │ │ + mlaseq r4, r4, sl, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #280] @ 0x118 │ │ │ │ ldr r3, [pc, #68] @ acd38 │ │ │ │ @@ -95755,15 +95755,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #280] @ 0x118 │ │ │ │ b acd04 │ │ │ │ eorseq r3, r9, r4, lsl #6 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r0, lsr #10 │ │ │ │ + eorseq sp, r4, r8, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #276] @ 0x114 │ │ │ │ ldr r3, [pc, #68] @ acda8 │ │ │ │ @@ -95783,15 +95783,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #276] @ 0x114 │ │ │ │ b acd74 │ │ │ │ mlaseq r9, r4, r2, r3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r4, ror #9 │ │ │ │ + eorseq sp, r4, ip, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #272] @ 0x110 │ │ │ │ ldr r3, [pc, #68] @ ace18 │ │ │ │ @@ -95811,15 +95811,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #272] @ 0x110 │ │ │ │ b acde4 │ │ │ │ eorseq r3, r9, r4, lsr #4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, ip, lsr #9 │ │ │ │ + eorseq sp, r4, r4, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #268] @ 0x10c │ │ │ │ ldr r3, [pc, #68] @ ace88 │ │ │ │ @@ -95839,15 +95839,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #268] @ 0x10c │ │ │ │ b ace54 │ │ │ │ @ instruction: 0x003931b4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r4, ror r4 │ │ │ │ + eorseq sp, r4, ip, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #264] @ 0x108 │ │ │ │ ldr r3, [pc, #68] @ acef8 │ │ │ │ @@ -95867,15 +95867,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #264] @ 0x108 │ │ │ │ b acec4 │ │ │ │ eorseq r3, r9, r4, asr #2 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, ip, lsr r4 │ │ │ │ + eorseq sp, r4, r4, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #260] @ 0x104 │ │ │ │ ldr r3, [pc, #68] @ acf68 │ │ │ │ @@ -95895,15 +95895,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #260] @ 0x104 │ │ │ │ b acf34 │ │ │ │ ldrsbeq r3, [r9], -r4 @ │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r0, lsl #8 │ │ │ │ + eorseq sp, r4, r8, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #256] @ 0x100 │ │ │ │ ldr r3, [pc, #68] @ acfd8 │ │ │ │ @@ -95923,15 +95923,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ b acfa4 │ │ │ │ eorseq r3, r9, r4, rrx │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r4, asr #7 │ │ │ │ + @ instruction: 0x0034d8fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #252] @ 0xfc │ │ │ │ ldr r3, [pc, #68] @ ad048 │ │ │ │ @@ -95951,15 +95951,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #252] @ 0xfc │ │ │ │ b ad014 │ │ │ │ @ instruction: 0x00392ff4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, ip, lsl #7 │ │ │ │ + eorseq sp, r4, r4, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #248] @ 0xf8 │ │ │ │ ldr r3, [pc, #68] @ ad0b8 │ │ │ │ @@ -95979,15 +95979,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #248] @ 0xf8 │ │ │ │ b ad084 │ │ │ │ eorseq r2, r9, r4, lsl #31 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r8, asr r3 │ │ │ │ + mlaseq r4, r0, r8, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #244] @ 0xf4 │ │ │ │ ldr r3, [pc, #68] @ ad128 │ │ │ │ @@ -96007,15 +96007,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #244] @ 0xf4 │ │ │ │ b ad0f4 │ │ │ │ eorseq r2, r9, r4, lsl pc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r0, lsr #6 │ │ │ │ + eorseq sp, r4, r8, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #240] @ 0xf0 │ │ │ │ ldr r3, [pc, #68] @ ad198 │ │ │ │ @@ -96035,15 +96035,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #240] @ 0xf0 │ │ │ │ b ad164 │ │ │ │ eorseq r2, r9, r4, lsr #29 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r8, ror #5 │ │ │ │ + eorseq sp, r4, r0, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #236] @ 0xec │ │ │ │ ldr r3, [pc, #68] @ ad208 │ │ │ │ @@ -96063,15 +96063,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #236] @ 0xec │ │ │ │ b ad1d4 │ │ │ │ eorseq r2, r9, r4, lsr lr │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, ip, lsr #5 │ │ │ │ + eorseq sp, r4, r4, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #232] @ 0xe8 │ │ │ │ ldr r3, [pc, #68] @ ad278 │ │ │ │ @@ -96091,15 +96091,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #232] @ 0xe8 │ │ │ │ b ad244 │ │ │ │ eorseq r2, r9, r4, asr #27 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r8, ror r2 │ │ │ │ + @ instruction: 0x0034d7b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #228] @ 0xe4 │ │ │ │ ldr r3, [pc, #68] @ ad2e8 │ │ │ │ @@ -96119,15 +96119,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #228] @ 0xe4 │ │ │ │ b ad2b4 │ │ │ │ eorseq r2, r9, r4, asr sp │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r0, asr #4 │ │ │ │ + eorseq sp, r4, r8, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #224] @ 0xe0 │ │ │ │ ldr r3, [pc, #68] @ ad358 │ │ │ │ @@ -96147,15 +96147,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #224] @ 0xe0 │ │ │ │ b ad324 │ │ │ │ eorseq r2, r9, r4, ror #25 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r8, lsl #4 │ │ │ │ + eorseq sp, r4, r0, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ ldr r3, [pc, #68] @ ad3c8 │ │ │ │ @@ -96175,15 +96175,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ b ad394 │ │ │ │ eorseq r2, r9, r4, ror ip │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, ip, asr #3 │ │ │ │ + eorseq sp, r4, r4, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #216] @ 0xd8 │ │ │ │ ldr r3, [pc, #68] @ ad438 │ │ │ │ @@ -96203,15 +96203,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #216] @ 0xd8 │ │ │ │ b ad404 │ │ │ │ eorseq r2, r9, r4, lsl #24 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r4, r4, r1, sp │ │ │ │ + eorseq sp, r4, ip, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #212] @ 0xd4 │ │ │ │ ldr r3, [pc, #68] @ ad4a8 │ │ │ │ @@ -96231,15 +96231,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #212] @ 0xd4 │ │ │ │ b ad474 │ │ │ │ mlaseq r9, r4, fp, r2 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, ip, asr r1 │ │ │ │ + mlaseq r4, r4, r6, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #208] @ 0xd0 │ │ │ │ ldr r3, [pc, #68] @ ad518 │ │ │ │ @@ -96259,15 +96259,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #208] @ 0xd0 │ │ │ │ b ad4e4 │ │ │ │ eorseq r2, r9, r4, lsr #22 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r4, lsr #2 │ │ │ │ + eorseq sp, r4, ip, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #204] @ 0xcc │ │ │ │ ldr r3, [pc, #68] @ ad588 │ │ │ │ @@ -96287,15 +96287,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #204] @ 0xcc │ │ │ │ b ad554 │ │ │ │ @ instruction: 0x00392ab4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - ldrsheq sp, [r4], -r0 @ │ │ │ │ + eorseq sp, r4, r8, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #200] @ 0xc8 │ │ │ │ ldr r3, [pc, #68] @ ad5f8 │ │ │ │ @@ -96315,15 +96315,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #200] @ 0xc8 │ │ │ │ b ad5c4 │ │ │ │ eorseq r2, r9, r4, asr #20 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - ldrheq sp, [r4], -ip @ │ │ │ │ + @ instruction: 0x0034d5f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #196] @ 0xc4 │ │ │ │ ldr r3, [pc, #68] @ ad668 │ │ │ │ @@ -96343,15 +96343,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #196] @ 0xc4 │ │ │ │ b ad634 │ │ │ │ @ instruction: 0x003929d4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r0, lsl #1 │ │ │ │ + @ instruction: 0x0034d5b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #192] @ 0xc0 │ │ │ │ ldr r3, [pc, #68] @ ad6d8 │ │ │ │ @@ -96371,15 +96371,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #192] @ 0xc0 │ │ │ │ b ad6a4 │ │ │ │ eorseq r2, r9, r4, ror #18 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, r4, asr #32 │ │ │ │ + eorseq sp, r4, ip, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #188] @ 0xbc │ │ │ │ ldr r3, [pc, #68] @ ad748 │ │ │ │ @@ -96399,15 +96399,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #188] @ 0xbc │ │ │ │ b ad714 │ │ │ │ @ instruction: 0x003928f4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sp, r4, ip │ │ │ │ + eorseq sp, r4, r4, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #184] @ 0xb8 │ │ │ │ ldr r3, [pc, #68] @ ad7b8 │ │ │ │ @@ -96427,15 +96427,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #184] @ 0xb8 │ │ │ │ b ad784 │ │ │ │ eorseq r2, r9, r4, lsl #17 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034cfd0 │ │ │ │ + eorseq sp, r4, r8, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #180] @ 0xb4 │ │ │ │ ldr r3, [pc, #68] @ ad828 │ │ │ │ @@ -96455,15 +96455,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #180] @ 0xb4 │ │ │ │ b ad7f4 │ │ │ │ eorseq r2, r9, r4, lsl r8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r8, lsr #31 │ │ │ │ + eorseq sp, r4, r0, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #176] @ 0xb0 │ │ │ │ ldr r3, [pc, #68] @ ad898 │ │ │ │ @@ -96483,15 +96483,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #176] @ 0xb0 │ │ │ │ b ad864 │ │ │ │ eorseq r2, r9, r4, lsr #15 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r4, ror pc │ │ │ │ + eorseq sp, r4, ip, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ ldr r3, [pc, #68] @ ad908 │ │ │ │ @@ -96511,15 +96511,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ b ad8d4 │ │ │ │ eorseq r2, r9, r4, lsr r7 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r4, asr #30 │ │ │ │ + eorseq sp, r4, ip, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #168] @ 0xa8 │ │ │ │ ldr r3, [pc, #68] @ ad978 │ │ │ │ @@ -96539,15 +96539,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #168] @ 0xa8 │ │ │ │ b ad944 │ │ │ │ eorseq r2, r9, r4, asr #13 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r8, lsl #30 │ │ │ │ + eorseq sp, r4, r0, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ ldr r3, [pc, #68] @ ad9e8 │ │ │ │ @@ -96567,15 +96567,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #164] @ 0xa4 │ │ │ │ b ad9b4 │ │ │ │ eorseq r2, r9, r4, asr r6 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, ip, asr #29 │ │ │ │ + eorseq sp, r4, r4, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #160] @ 0xa0 │ │ │ │ ldr r3, [pc, #68] @ ada58 │ │ │ │ @@ -96595,15 +96595,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #160] @ 0xa0 │ │ │ │ b ada24 │ │ │ │ eorseq r2, r9, r4, ror #11 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r4, r4, lr, ip │ │ │ │ + eorseq sp, r4, ip, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ ldr r3, [pc, #68] @ adac8 │ │ │ │ @@ -96623,15 +96623,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #156] @ 0x9c │ │ │ │ b ada94 │ │ │ │ eorseq r2, r9, r4, ror r5 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, ip, asr lr │ │ │ │ + mlaseq r4, r4, r3, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ ldr r3, [pc, #68] @ adb38 │ │ │ │ @@ -96651,15 +96651,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #152] @ 0x98 │ │ │ │ b adb04 │ │ │ │ eorseq r2, r9, r4, lsl #10 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r0, lsr #28 │ │ │ │ + eorseq sp, r4, r8, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #148] @ 0x94 │ │ │ │ ldr r3, [pc, #68] @ adba8 │ │ │ │ @@ -96679,15 +96679,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #148] @ 0x94 │ │ │ │ b adb74 │ │ │ │ mlaseq r9, r4, r4, r2 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r4, ror #27 │ │ │ │ + eorseq sp, r4, ip, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #144] @ 0x90 │ │ │ │ ldr r3, [pc, #68] @ adc18 │ │ │ │ @@ -96707,15 +96707,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #144] @ 0x90 │ │ │ │ b adbe4 │ │ │ │ eorseq r2, r9, r4, lsr #8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, ip, lsr #27 │ │ │ │ + eorseq sp, r4, r4, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #140] @ 0x8c │ │ │ │ ldr r3, [pc, #68] @ adc88 │ │ │ │ @@ -96735,15 +96735,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #140] @ 0x8c │ │ │ │ b adc54 │ │ │ │ @ instruction: 0x003923b4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, ip, ror #26 │ │ │ │ + eorseq sp, r4, r4, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #136] @ 0x88 │ │ │ │ ldr r3, [pc, #68] @ adcf8 │ │ │ │ @@ -96763,15 +96763,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #136] @ 0x88 │ │ │ │ b adcc4 │ │ │ │ eorseq r2, r9, r4, asr #6 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r8, lsr sp │ │ │ │ + eorseq sp, r4, r0, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #132] @ 0x84 │ │ │ │ ldr r3, [pc, #68] @ add68 │ │ │ │ @@ -96791,15 +96791,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #132] @ 0x84 │ │ │ │ b add34 │ │ │ │ @ instruction: 0x003922d4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r0, lsl #26 │ │ │ │ + eorseq sp, r4, r8, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #128] @ 0x80 │ │ │ │ ldr r3, [pc, #68] @ addd8 │ │ │ │ @@ -96819,15 +96819,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ b adda4 │ │ │ │ eorseq r2, r9, r4, ror #4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, ip, asr #25 │ │ │ │ + eorseq sp, r4, r4, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #124] @ 0x7c │ │ │ │ ldr r3, [pc, #68] @ ade48 │ │ │ │ @@ -96847,15 +96847,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ b ade14 │ │ │ │ @ instruction: 0x003921f4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r4, r4, ip, ip │ │ │ │ + eorseq sp, r4, ip, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #68] @ adeb8 │ │ │ │ @@ -96875,15 +96875,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ b ade84 │ │ │ │ eorseq r2, r9, r4, lsl #3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r0, ror #24 │ │ │ │ + mlaseq r4, r8, r1, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #116] @ 0x74 │ │ │ │ ldr r3, [pc, #68] @ adf28 │ │ │ │ @@ -96903,15 +96903,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ b adef4 │ │ │ │ eorseq r2, r9, r4, lsl r1 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, ip, lsr #24 │ │ │ │ + eorseq sp, r4, r4, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ ldr r3, [pc, #68] @ adf98 │ │ │ │ @@ -96931,15 +96931,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #112] @ 0x70 │ │ │ │ b adf64 │ │ │ │ eorseq r2, r9, r4, lsr #1 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034cbf4 │ │ │ │ + eorseq sp, r4, ip, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ ldr r3, [pc, #68] @ ae008 │ │ │ │ @@ -96959,15 +96959,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ b adfd4 │ │ │ │ eorseq r2, r9, r4, lsr r0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034cbb8 │ │ │ │ + ldrsheq sp, [r4], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ ldr r3, [pc, #68] @ ae078 │ │ │ │ @@ -96987,15 +96987,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ b ae044 │ │ │ │ eorseq r1, r9, r4, asr #31 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r0, lsl #23 │ │ │ │ + ldrheq sp, [r4], -r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ ldr r3, [pc, #68] @ ae0e8 │ │ │ │ @@ -97015,15 +97015,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ b ae0b4 │ │ │ │ eorseq r1, r9, r4, asr pc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r8, asr #22 │ │ │ │ + eorseq sp, r4, r0, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [pc, #68] @ ae158 │ │ │ │ @@ -97043,15 +97043,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ b ae124 │ │ │ │ eorseq r1, r9, r4, ror #29 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r0, lsl fp │ │ │ │ + eorseq sp, r4, r8, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #68] @ ae1c8 │ │ │ │ @@ -97071,15 +97071,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #92] @ 0x5c │ │ │ │ b ae194 │ │ │ │ eorseq r1, r9, r4, ror lr │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034cadc │ │ │ │ + eorseq sp, r4, r4, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ ldr r3, [pc, #68] @ ae238 │ │ │ │ @@ -97099,15 +97099,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ b ae204 │ │ │ │ eorseq r1, r9, r4, lsl #28 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r8, lsr #21 │ │ │ │ + eorseq ip, r4, r0, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #68] @ ae2a8 │ │ │ │ @@ -97127,15 +97127,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ b ae274 │ │ │ │ mlaseq r9, r4, sp, r1 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r0, ror sl │ │ │ │ + eorseq ip, r4, r8, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ ldr r3, [pc, #68] @ ae318 │ │ │ │ @@ -97155,15 +97155,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ b ae2e4 │ │ │ │ eorseq r1, r9, r4, lsr #26 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r4, lsr sl │ │ │ │ + eorseq ip, r4, ip, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r3, [pc, #68] @ ae388 │ │ │ │ @@ -97183,15 +97183,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ b ae354 │ │ │ │ @ instruction: 0x00391cb4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034c9fc │ │ │ │ + eorseq ip, r4, r4, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ ldr r3, [pc, #68] @ ae3f8 │ │ │ │ @@ -97211,15 +97211,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ b ae3c4 │ │ │ │ eorseq r1, r9, r4, asr #24 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r0, asr #19 │ │ │ │ + @ instruction: 0x0034cef8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #68] @ 0x44 │ │ │ │ ldr r3, [pc, #68] @ ae468 │ │ │ │ @@ -97239,15 +97239,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ b ae434 │ │ │ │ @ instruction: 0x00391bd4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r4, lsl #19 │ │ │ │ + @ instruction: 0x0034cebc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ ldr r3, [pc, #68] @ ae4d8 │ │ │ │ @@ -97267,15 +97267,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #64] @ 0x40 │ │ │ │ b ae4a4 │ │ │ │ eorseq r1, r9, r4, ror #22 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r8, asr #18 │ │ │ │ + eorseq ip, r4, r0, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #68] @ ae548 │ │ │ │ @@ -97295,15 +97295,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ b ae514 │ │ │ │ @ instruction: 0x00391af4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r0, lsl r9 │ │ │ │ + eorseq ip, r4, r8, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #68] @ ae5b8 │ │ │ │ @@ -97323,15 +97323,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ b ae584 │ │ │ │ eorseq r1, r9, r4, lsl #21 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034c8d8 │ │ │ │ + eorseq ip, r4, r0, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #68] @ ae628 │ │ │ │ @@ -97351,15 +97351,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ b ae5f4 │ │ │ │ eorseq r1, r9, r4, lsl sl │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r0, lsr #17 │ │ │ │ + @ instruction: 0x0034cdd8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #68] @ ae698 │ │ │ │ @@ -97379,15 +97379,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ b ae664 │ │ │ │ eorseq r1, r9, r4, lsr #19 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r0, ror #16 │ │ │ │ + mlaseq r4, r8, sp, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ ldr r3, [pc, #68] @ ae708 │ │ │ │ @@ -97407,15 +97407,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ b ae6d4 │ │ │ │ eorseq r1, r9, r4, lsr r9 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r8, lsr #16 │ │ │ │ + eorseq ip, r4, r0, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #68] @ ae778 │ │ │ │ @@ -97435,15 +97435,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ b ae744 │ │ │ │ eorseq r1, r9, r4, asr #17 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034c7f4 │ │ │ │ + eorseq ip, r4, ip, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #68] @ ae7e8 │ │ │ │ @@ -97463,15 +97463,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ b ae7b4 │ │ │ │ eorseq r1, r9, r4, asr r8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034c7bc │ │ │ │ + @ instruction: 0x0034ccf4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ ldr r3, [pc, #68] @ ae858 │ │ │ │ @@ -97491,15 +97491,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ b ae824 │ │ │ │ eorseq r1, r9, r4, ror #15 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r4, lsl #15 │ │ │ │ + @ instruction: 0x0034ccbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [pc, #68] @ ae8c8 │ │ │ │ @@ -97519,15 +97519,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ b ae894 │ │ │ │ eorseq r1, r9, r4, ror r7 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, ip, asr #14 │ │ │ │ + eorseq ip, r4, r4, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ ldr r3, [pc, #68] @ ae938 │ │ │ │ @@ -97547,15 +97547,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ b ae904 │ │ │ │ eorseq r1, r9, r4, lsl #14 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r0, lsl r7 │ │ │ │ + eorseq ip, r4, r8, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ ldr r3, [pc, #68] @ ae9a8 │ │ │ │ @@ -97575,15 +97575,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ b ae974 │ │ │ │ mlaseq r9, r4, r6, r1 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034c6d4 │ │ │ │ + eorseq ip, r4, ip, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ ldr r3, [pc, #68] @ aea18 │ │ │ │ @@ -97603,15 +97603,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b ae9e4 │ │ │ │ eorseq r1, r9, r4, lsr #12 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r4, ip, r6, ip │ │ │ │ + @ instruction: 0x0034cbd4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr r3, [pc, #68] @ aea88 │ │ │ │ @@ -97631,15 +97631,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ b aea54 │ │ │ │ @ instruction: 0x003915b4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r0, ror #12 │ │ │ │ + mlaseq r4, r8, fp, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [pc, #68] @ aeaf8 │ │ │ │ @@ -97659,15 +97659,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ b aeac4 │ │ │ │ eorseq r1, r9, r4, asr #10 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r4, lsr #12 │ │ │ │ + eorseq ip, r4, ip, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ ldr r3, [pc, #68] @ aeb68 │ │ │ │ @@ -97687,15 +97687,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ b aeb34 │ │ │ │ @ instruction: 0x003914d4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r4, ror #11 │ │ │ │ + eorseq ip, r4, ip, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #68] @ aebd8 │ │ │ │ @@ -97715,15 +97715,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ b aeba4 │ │ │ │ eorseq r1, r9, r4, ror #8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r4, lsr #11 │ │ │ │ + @ instruction: 0x0034cadc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #68] @ aec48 │ │ │ │ @@ -97743,15 +97743,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ b aec14 │ │ │ │ @ instruction: 0x003913f4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, ip, asr r5 │ │ │ │ + mlaseq r4, r4, sl, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #68] @ aecb8 │ │ │ │ @@ -97771,15 +97771,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ b aec84 │ │ │ │ eorseq r1, r9, r4, lsl #7 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r4, lsl r5 │ │ │ │ + eorseq ip, r4, ip, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr r3, [pc, #68] @ aed28 │ │ │ │ @@ -97799,15 +97799,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ b aecf4 │ │ │ │ eorseq r1, r9, r4, lsl r3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034c4d4 │ │ │ │ + eorseq ip, r4, ip, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ ldr r3, [pc, #68] @ aed98 │ │ │ │ @@ -97827,15 +97827,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b aed64 │ │ │ │ eorseq r1, r9, r4, lsr #5 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, ip, lsl #9 │ │ │ │ + eorseq ip, r4, r4, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr r3, [pc, #68] @ aee08 │ │ │ │ @@ -97855,15 +97855,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ b aedd4 │ │ │ │ eorseq r1, r9, r4, lsr r2 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, ip, asr #8 │ │ │ │ + eorseq ip, r4, r4, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #68] @ aee78 │ │ │ │ @@ -97883,15 +97883,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ b aee44 │ │ │ │ eorseq r1, r9, r4, asr #3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, ip, lsl #8 │ │ │ │ + eorseq ip, r4, r4, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #68] @ aeee8 │ │ │ │ @@ -97911,15 +97911,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ b aeeb4 │ │ │ │ eorseq r1, r9, r4, asr r1 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r8, asr #7 │ │ │ │ + eorseq ip, r4, r0, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ ldr r3, [pc, #68] @ aef58 │ │ │ │ @@ -97939,15 +97939,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ b aef24 │ │ │ │ eorseq r1, r9, r4, ror #1 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r8, lsl #7 │ │ │ │ + eorseq ip, r4, r0, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ ldr r3, [pc, #68] @ aefc8 │ │ │ │ @@ -97967,15 +97967,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b aef94 │ │ │ │ eorseq r1, r9, r4, ror r0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r4, r8, asr #6 │ │ │ │ + eorseq ip, r4, r0, lsl #17 │ │ │ │ │ │ │ │ 000aefd4 : │ │ │ │ tst r1, #1 │ │ │ │ bne aefe4 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -98680,20 +98680,20 @@ │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ rsbeq ip, r8, #23592960 @ 0x1680000 │ │ │ │ @ instruction: 0x00390df8 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ muleq r0, r4, r8 │ │ │ │ - eorseq pc, r6, r0, lsl #14 │ │ │ │ - eorseq r5, r4, r0, lsr #18 │ │ │ │ - eorseq r5, r4, ip, asr #18 │ │ │ │ - @ instruction: 0x0036f6d8 │ │ │ │ - @ instruction: 0x003458b4 │ │ │ │ - @ instruction: 0x003489dc │ │ │ │ + eorseq pc, r6, r8, lsr ip @ │ │ │ │ + eorseq r5, r4, r8, asr lr │ │ │ │ + eorseq r5, r4, r4, lsl #29 │ │ │ │ + eorseq pc, r6, r0, lsl ip @ │ │ │ │ + eorseq r5, r4, ip, ror #27 │ │ │ │ + eorseq r8, r4, r4, lsl pc │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 000afae8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -98837,21 +98837,21 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r0, r9, r4, lsl r4 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq fp, r4, r8, ror r6 │ │ │ │ - eorseq pc, r6, ip, lsl #9 │ │ │ │ - eorseq r5, r4, ip, lsr #13 │ │ │ │ - @ instruction: 0x003456d8 │ │ │ │ - eorseq pc, r6, r8, ror #8 │ │ │ │ - eorseq r5, r4, r4, asr #12 │ │ │ │ - eorseq r8, r4, ip, ror #14 │ │ │ │ + @ instruction: 0x0034bbb0 │ │ │ │ + eorseq pc, r6, r4, asr #19 │ │ │ │ + eorseq r5, r4, r4, ror #23 │ │ │ │ + eorseq r5, r4, r0, lsl ip │ │ │ │ + eorseq pc, r6, r0, lsr #19 │ │ │ │ + eorseq r5, r4, ip, ror fp │ │ │ │ + eorseq r8, r4, r4, lsr #25 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #20] │ │ │ │ ldr r5, [pc, #464] @ aff44 │ │ │ │ @@ -98972,21 +98972,21 @@ │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50554 │ │ │ │ eorseq r0, r9, r4, lsl #5 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq fp, r4, ip, lsl #9 │ │ │ │ - eorseq pc, r6, r8, ror r2 @ │ │ │ │ - mlaseq r4, r8, r4, r5 │ │ │ │ - eorseq r5, r4, r4, asr #9 │ │ │ │ - eorseq pc, r6, r0, asr r2 @ │ │ │ │ - eorseq r5, r4, ip, lsr #8 │ │ │ │ - eorseq r8, r4, r4, asr r5 │ │ │ │ + eorseq fp, r4, r4, asr #19 │ │ │ │ + @ instruction: 0x0036f7b0 │ │ │ │ + @ instruction: 0x003459d0 │ │ │ │ + @ instruction: 0x003459fc │ │ │ │ + eorseq pc, r6, r8, lsl #15 │ │ │ │ + eorseq r5, r4, r4, ror #18 │ │ │ │ + eorseq r8, r4, ip, lsl #21 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ @@ -99073,21 +99073,21 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r0, r9, r4, rrx │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq fp, r4, r0, lsr #6 │ │ │ │ - ldrsbeq pc, [r6], -ip @ │ │ │ │ - @ instruction: 0x003452fc │ │ │ │ - eorseq r5, r4, r8, lsr #6 │ │ │ │ - ldrheq pc, [r6], -r8 @ │ │ │ │ - mlaseq r4, r4, r2, r5 │ │ │ │ - @ instruction: 0x003483bc │ │ │ │ + eorseq fp, r4, r8, asr r8 │ │ │ │ + eorseq pc, r6, r4, lsl r6 @ │ │ │ │ + eorseq r5, r4, r4, lsr r8 │ │ │ │ + eorseq r5, r4, r0, ror #16 │ │ │ │ + @ instruction: 0x0036f5f0 │ │ │ │ + eorseq r5, r4, ip, asr #15 │ │ │ │ + @ instruction: 0x003488f4 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ @@ -99174,21 +99174,21 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0038fed0 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034b1bc │ │ │ │ - eorseq lr, r6, r8, asr #30 │ │ │ │ - eorseq r5, r4, r8, ror #2 │ │ │ │ - mlaseq r4, r4, r1, r5 │ │ │ │ - eorseq lr, r6, r4, lsr #30 │ │ │ │ - eorseq r5, r4, r0, lsl #2 │ │ │ │ - eorseq r8, r4, r8, lsr #4 │ │ │ │ + @ instruction: 0x0034b6f4 │ │ │ │ + eorseq pc, r6, r0, lsl #9 │ │ │ │ + eorseq r5, r4, r0, lsr #13 │ │ │ │ + eorseq r5, r4, ip, asr #13 │ │ │ │ + eorseq pc, r6, ip, asr r4 @ │ │ │ │ + eorseq r5, r4, r8, lsr r6 │ │ │ │ + eorseq r8, r4, r0, ror #14 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 000b029c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -99220,16 +99220,16 @@ │ │ │ │ ldr r1, [pc, #24] @ b0330 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 5030c │ │ │ │ eorseq pc, r8, r8, lsr sp @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r4, r0, lsl #2 │ │ │ │ - eorseq fp, r4, r0, ror #1 │ │ │ │ + eorseq fp, r4, r8, lsr r6 │ │ │ │ + eorseq fp, r4, r8, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b03f0 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -99271,17 +99271,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b03cc │ │ │ │ eorseq pc, r8, ip, lsr #25 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ - ldrsbeq fp, [r4], -r4 @ │ │ │ │ + eorseq fp, r4, ip, lsl #12 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq fp, r4, r0, asr r0 │ │ │ │ + eorseq fp, r4, r8, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b04b8 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -99320,17 +99320,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b04c4 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b0494 │ │ │ │ @ instruction: 0x0038fbdc │ │ │ │ - eorseq r8, r4, r8, lsl #25 │ │ │ │ + eorseq r9, r4, r0, asr #3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq fp, r4, r0, lsl r0 │ │ │ │ + eorseq fp, r4, r8, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b057c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -99369,17 +99369,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b0588 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b0558 │ │ │ │ eorseq pc, r8, r8, lsl fp @ │ │ │ │ - eorseq r8, r4, r4, asr #23 │ │ │ │ + ldrsheq r9, [r4], -ip @ │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, ip, lsl #31 │ │ │ │ + eorseq fp, r4, r4, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b0640 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -99418,17 +99418,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b064c │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b061c │ │ │ │ eorseq pc, r8, r4, asr sl @ │ │ │ │ - eorseq r8, r4, r0, lsl #22 │ │ │ │ + eorseq r9, r4, r8, lsr r0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, r8, lsl pc │ │ │ │ + eorseq fp, r4, r0, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #176] @ b0718 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -99474,17 +99474,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b06f4 │ │ │ │ mlaseq r8, r0, r9, pc @ │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq sl, r4, r4, ror #29 │ │ │ │ + eorseq fp, r4, ip, lsl r4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, r8, lsl #29 │ │ │ │ + eorseq fp, r4, r0, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b07e4 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -99523,17 +99523,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b07f0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b07c0 │ │ │ │ @ instruction: 0x0038f8b0 │ │ │ │ - eorseq sl, r4, ip, ror lr │ │ │ │ + @ instruction: 0x0034b3b4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, ip, lsl lr │ │ │ │ + eorseq fp, r4, r4, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b08a8 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -99572,17 +99572,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b08b4 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b0884 │ │ │ │ eorseq pc, r8, ip, ror #15 │ │ │ │ - @ instruction: 0x0034adb8 │ │ │ │ + @ instruction: 0x0034b2f0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, r4, lsr #27 │ │ │ │ + @ instruction: 0x0034b2dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b096c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -99621,17 +99621,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b0978 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b0948 │ │ │ │ eorseq pc, r8, r8, lsr #14 │ │ │ │ - @ instruction: 0x0034acf4 │ │ │ │ + eorseq fp, r4, ip, lsr #4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, r4, lsr #26 │ │ │ │ + eorseq fp, r4, ip, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b0a38 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -99673,17 +99673,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b0a14 │ │ │ │ eorseq pc, r8, r4, ror #12 │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ - eorseq sl, r4, r0, ror #25 │ │ │ │ + eorseq fp, r4, r8, lsl r2 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r4, r0, ip, sl │ │ │ │ + eorseq fp, r4, r8, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b0b00 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -99722,17 +99722,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b0b0c │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b0adc │ │ │ │ mlaseq r8, r4, r5, pc @ │ │ │ │ - eorseq r1, r6, r0, asr #27 │ │ │ │ + @ instruction: 0x003622f8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, ip, lsl #24 │ │ │ │ + eorseq fp, r4, r4, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #112] @ b0b98 │ │ │ │ subs r3, r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -99762,17 +99762,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b0b74 │ │ │ │ @ instruction: 0x0038f4d0 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq sl, r4, r8, lsl ip │ │ │ │ + eorseq fp, r4, r0, asr r1 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034abbc │ │ │ │ + ldrsheq fp, [r4], -r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b0c64 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -99811,17 +99811,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b0c70 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b0c40 │ │ │ │ eorseq pc, r8, r0, lsr r4 @ │ │ │ │ - eorseq r1, r6, ip, asr ip │ │ │ │ + mlaseq r6, r4, r1, r2 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, r8, lsr fp │ │ │ │ + eorseq fp, r4, r0, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b0d28 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -99860,17 +99860,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b0d34 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b0d04 │ │ │ │ eorseq pc, r8, ip, ror #6 │ │ │ │ - eorseq sl, r4, r8, lsr r9 │ │ │ │ + eorseq sl, r4, r0, ror lr │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034aab0 │ │ │ │ + eorseq sl, r4, r8, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b0dec │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -99909,17 +99909,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b0df8 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b0dc8 │ │ │ │ eorseq pc, r8, r8, lsr #5 │ │ │ │ - @ instruction: 0x00361ad4 │ │ │ │ + eorseq r2, r6, ip │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, r8, lsr #20 │ │ │ │ + eorseq sl, r4, r0, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #176] @ b0ec4 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -99965,17 +99965,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b0ea0 │ │ │ │ eorseq pc, r8, r4, ror #3 │ │ │ │ andeq r0, r0, ip, lsr r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq sl, r4, ip, ror #19 │ │ │ │ + eorseq sl, r4, r4, lsr #30 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, ip, lsl #19 │ │ │ │ + eorseq sl, r4, r4, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b0f90 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -100014,17 +100014,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b0f9c │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b0f6c │ │ │ │ eorseq pc, r8, r4, lsl #2 │ │ │ │ - eorseq r1, r6, r0, lsr r9 │ │ │ │ + eorseq r1, r6, r8, ror #28 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, r0, lsr r9 │ │ │ │ + eorseq sl, r4, r8, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #176] @ b1068 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -100069,17 +100069,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b1044 │ │ │ │ eorseq pc, r8, r0, asr #32 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq sl, r4, r4, ror #17 │ │ │ │ + eorseq sl, r4, ip, lsl lr │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r4, r0, r8, sl │ │ │ │ + eorseq sl, r4, r8, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b1130 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -100118,17 +100118,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b113c │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b110c │ │ │ │ eorseq lr, r8, r4, ror #30 │ │ │ │ - mlaseq r6, r0, r7, r1 │ │ │ │ + eorseq r1, r6, r8, asr #25 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, ip, lsl #16 │ │ │ │ + eorseq sl, r4, r4, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b11f4 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -100167,17 +100167,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b1200 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b11d0 │ │ │ │ eorseq lr, r8, r0, lsr #29 │ │ │ │ - eorseq r1, r6, ip, asr #13 │ │ │ │ + eorseq r1, r6, r4, lsl #24 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, r0, lsl #15 │ │ │ │ + @ instruction: 0x0034acb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b12b8 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -100216,17 +100216,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b12c4 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b1294 │ │ │ │ @ instruction: 0x0038eddc │ │ │ │ - eorseq r1, r6, r8, lsl #12 │ │ │ │ + eorseq r1, r6, r0, asr #22 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034a6f4 │ │ │ │ + eorseq sl, r4, ip, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b1384 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -100268,17 +100268,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b1360 │ │ │ │ eorseq lr, r8, r8, lsl sp │ │ │ │ @ instruction: 0x000005b8 │ │ │ │ - eorseq sl, r4, r0, ror #13 │ │ │ │ + eorseq sl, r4, r8, lsl ip │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, r0, ror #12 │ │ │ │ + mlaseq r4, r8, fp, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b1454 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -100320,17 +100320,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b1430 │ │ │ │ eorseq lr, r8, r8, asr #24 │ │ │ │ andeq r0, r0, r4, asr #13 │ │ │ │ - mlaseq r4, r8, r6, sl │ │ │ │ + @ instruction: 0x0034abd0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, r0, lsr #12 │ │ │ │ + eorseq sl, r4, r8, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b1524 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -100372,17 +100372,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b1500 │ │ │ │ eorseq lr, r8, r8, ror fp │ │ │ │ andeq r0, r0, r4, asr #13 │ │ │ │ - eorseq sl, r4, r8, asr #11 │ │ │ │ + eorseq sl, r4, r0, lsl #22 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034a5d0 │ │ │ │ + eorseq sl, r4, r8, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b15f4 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -100424,17 +100424,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b15d0 │ │ │ │ eorseq lr, r8, r8, lsr #21 │ │ │ │ muleq r0, ip, r8 │ │ │ │ - @ instruction: 0x0034a5d8 │ │ │ │ + eorseq sl, r4, r0, lsl fp │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, r8, asr r5 │ │ │ │ + mlaseq r4, r0, sl, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b16c4 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -100476,17 +100476,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b16a0 │ │ │ │ @ instruction: 0x0038e9d8 │ │ │ │ andeq r0, r0, r0, asr r9 │ │ │ │ - eorseq sl, r4, r4, lsl #11 │ │ │ │ + @ instruction: 0x0034aabc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, r8, lsl r5 │ │ │ │ + eorseq sl, r4, r0, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b1794 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -100528,17 +100528,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b1770 │ │ │ │ eorseq lr, r8, r8, lsl #18 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ - eorseq sl, r4, ip, lsl r5 │ │ │ │ + eorseq sl, r4, r4, asr sl │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034a4bc │ │ │ │ + @ instruction: 0x0034a9f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b1864 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -100580,17 +100580,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b1840 │ │ │ │ eorseq lr, r8, r8, lsr r8 │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ - @ instruction: 0x00349eb4 │ │ │ │ + eorseq sl, r4, ip, ror #7 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, r4, asr #8 │ │ │ │ + eorseq sl, r4, ip, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b1934 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -100632,17 +100632,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b1910 │ │ │ │ eorseq lr, r8, r8, ror #14 │ │ │ │ andeq r0, r0, r0, lsr #25 │ │ │ │ - eorseq sl, r4, r0, asr r4 │ │ │ │ + eorseq sl, r4, r8, lsl #19 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034a3b0 │ │ │ │ + eorseq sl, r4, r8, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #176] @ b1a10 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -100688,17 +100688,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b19ec │ │ │ │ mlaseq r8, r8, r6, lr │ │ │ │ andeq r0, r0, r8, lsl #13 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq sl, r4, r0, lsl r4 │ │ │ │ + eorseq sl, r4, r8, asr #18 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, r0, lsr #7 │ │ │ │ + @ instruction: 0x0034a8d8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b1adc │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -100737,17 +100737,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b1ae8 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b1ab8 │ │ │ │ @ instruction: 0x0038e5b8 │ │ │ │ - eorseq r7, r4, r4, ror #12 │ │ │ │ + mlaseq r4, ip, fp, r7 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, r8, asr #6 │ │ │ │ + eorseq sl, r4, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #176] @ b1bb4 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -100793,17 +100793,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b1b90 │ │ │ │ @ instruction: 0x0038e4f4 │ │ │ │ andeq r0, r0, r8, lsl #13 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq sl, r4, ip, ror #4 │ │ │ │ + eorseq sl, r4, r4, lsr #15 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034a2b8 │ │ │ │ + @ instruction: 0x0034a7f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #176] @ b1c94 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -100849,17 +100849,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b1c70 │ │ │ │ eorseq lr, r8, r4, lsl r4 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq sl, r4, r4, lsl #5 │ │ │ │ + @ instruction: 0x0034a7bc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, r0, lsr #4 │ │ │ │ + eorseq sl, r4, r8, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b1d68 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -100901,17 +100901,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b1d44 │ │ │ │ eorseq lr, r8, r4, lsr r3 │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ - @ instruction: 0x003499b0 │ │ │ │ + eorseq r9, r4, r8, ror #29 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x0034a1b0 │ │ │ │ + eorseq sl, r4, r8, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #112] @ b1e04 │ │ │ │ subs r3, r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -100941,17 +100941,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b1de0 │ │ │ │ eorseq lr, r8, r4, ror #4 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r9, r4, ip, lsr #19 │ │ │ │ + eorseq r9, r4, r4, ror #29 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, r4, asr r1 │ │ │ │ + eorseq sl, r4, ip, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b1ed0 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -100990,17 +100990,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b1edc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b1eac │ │ │ │ eorseq lr, r8, r4, asr #3 │ │ │ │ - eorseq r7, r4, r0, ror r2 │ │ │ │ + eorseq r7, r4, r8, lsr #15 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, r4, asr #1 │ │ │ │ + @ instruction: 0x0034a5fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b1f9c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -101042,17 +101042,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b1f78 │ │ │ │ eorseq lr, r8, r0, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ - eorseq r9, r4, r4, lsl sp │ │ │ │ + eorseq sl, r4, ip, asr #4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq sl, r4, r8, lsr r0 │ │ │ │ + eorseq sl, r4, r0, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #176] @ b2078 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -101098,17 +101098,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b2054 │ │ │ │ eorseq lr, r8, r0, lsr r0 │ │ │ │ andeq r0, r0, r8, lsl #13 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r9, r4, r8, lsr #27 │ │ │ │ + eorseq sl, r4, r0, ror #5 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r4, ip, pc, r9 @ │ │ │ │ + @ instruction: 0x0034a4d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b214c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -101150,17 +101150,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b2128 │ │ │ │ eorseq sp, r8, r0, asr pc │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ - eorseq r9, r4, ip, asr #11 │ │ │ │ + eorseq r9, r4, r4, lsl #22 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, ip, lsl #30 │ │ │ │ + eorseq sl, r4, r4, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b221c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -101202,17 +101202,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b21f8 │ │ │ │ eorseq sp, r8, r0, lsl #29 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ - @ instruction: 0x00349ed4 │ │ │ │ + eorseq sl, r4, ip, lsl #8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r4, ror lr │ │ │ │ + eorseq sl, r4, ip, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b22ec │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -101254,17 +101254,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b22c8 │ │ │ │ @ instruction: 0x0038ddb0 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ - eorseq r9, r4, r4, lsl #28 │ │ │ │ + eorseq sl, r4, ip, lsr r3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r0, lsl #28 │ │ │ │ + eorseq sl, r4, r8, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b23bc │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -101306,17 +101306,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b2398 │ │ │ │ eorseq sp, r8, r0, ror #25 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ - @ instruction: 0x003498f4 │ │ │ │ + eorseq r9, r4, ip, lsr #28 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r4, ror sp │ │ │ │ + eorseq sl, r4, ip, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b248c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -101358,17 +101358,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b2468 │ │ │ │ eorseq sp, r8, r0, lsl ip │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ - eorseq r9, r4, r4, lsr #16 │ │ │ │ + eorseq r9, r4, ip, asr sp │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x00349cdc │ │ │ │ + eorseq sl, r4, r4, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b255c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -101410,17 +101410,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b2538 │ │ │ │ eorseq sp, r8, r0, asr #22 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ - eorseq r9, r4, r4, asr r7 │ │ │ │ + eorseq r9, r4, ip, lsl #25 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r4, asr #24 │ │ │ │ + eorseq sl, r4, ip, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #176] @ b2638 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -101466,17 +101466,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b2614 │ │ │ │ eorseq sp, r8, r0, ror sl │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r8, r4, r4, asr #31 │ │ │ │ + @ instruction: 0x003494fc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r0, lsr #23 │ │ │ │ + ldrsbeq sl, [r4], -r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #112] @ b26d8 │ │ │ │ subs r3, r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -101506,17 +101506,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b26b4 │ │ │ │ mlaseq r8, r0, r9, sp │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - ldrsbeq r9, [r4], -r8 @ │ │ │ │ + eorseq r9, r4, r0, lsl r6 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r4, asr #22 │ │ │ │ + eorseq sl, r4, ip, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #112] @ b2778 │ │ │ │ subs r3, r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -101546,17 +101546,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b2754 │ │ │ │ @ instruction: 0x0038d8f0 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r9, r4, r8, lsr r0 │ │ │ │ + eorseq r9, r4, r0, ror r5 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r4, ror #21 │ │ │ │ + eorseq sl, r4, ip, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b284c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -101598,17 +101598,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b2828 │ │ │ │ eorseq sp, r8, r0, asr r8 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r9, r4, r4, lsr #21 │ │ │ │ + @ instruction: 0x00349fdc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, ip, asr #20 │ │ │ │ + eorseq r9, r4, r4, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b2914 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -101647,17 +101647,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b2920 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b28f0 │ │ │ │ eorseq sp, r8, r0, lsl #15 │ │ │ │ - eorseq r8, r4, ip, asr #26 │ │ │ │ + eorseq r9, r4, r4, lsl #5 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r0, ror #19 │ │ │ │ + eorseq r9, r4, r8, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b29d8 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -101696,17 +101696,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b29e4 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b29b4 │ │ │ │ @ instruction: 0x0038d6bc │ │ │ │ - eorseq r6, r4, r8, ror #14 │ │ │ │ + eorseq r6, r4, r0, lsr #25 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r4, asr r9 │ │ │ │ + eorseq r9, r4, ip, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b2aa4 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -101748,17 +101748,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b2a80 │ │ │ │ @ instruction: 0x0038d5f8 │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ - eorseq r8, r4, r4, ror ip │ │ │ │ + eorseq r9, r4, ip, lsr #3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x003498bc │ │ │ │ + @ instruction: 0x00349df4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #172] @ b2b7c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -101802,17 +101802,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b2b58 │ │ │ │ eorseq sp, r8, r8, lsr #10 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq r3, r5, r8, ror #13 │ │ │ │ + eorseq r3, r5, r0, lsr #24 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r8, lsl r8 │ │ │ │ + eorseq r9, r4, r0, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #112] @ b2c18 │ │ │ │ subs r3, r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -101842,17 +101842,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b2bf4 │ │ │ │ eorseq sp, r8, r0, asr r4 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - mlaseq r4, r8, fp, r8 │ │ │ │ + ldrsbeq r9, [r4], -r0 @ │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x003497bc │ │ │ │ + @ instruction: 0x00349cf4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #112] @ b2cb8 │ │ │ │ subs r3, r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -101882,17 +101882,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b2c94 │ │ │ │ @ instruction: 0x0038d3b0 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - @ instruction: 0x00348af8 │ │ │ │ + eorseq r9, r4, r0, lsr r0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r4, asr r7 │ │ │ │ + eorseq r9, r4, ip, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #172] @ b2d94 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -101936,17 +101936,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b2d70 │ │ │ │ eorseq sp, r8, r0, lsl r3 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x003534d0 │ │ │ │ + eorseq r3, r5, r8, lsl #20 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, ip, lsr #13 │ │ │ │ + eorseq r9, r4, r4, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #112] @ b2e30 │ │ │ │ subs r3, r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -101976,17 +101976,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b2e0c │ │ │ │ eorseq sp, r8, r8, lsr r2 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r8, r4, r0, lsl #19 │ │ │ │ + @ instruction: 0x00348eb8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r0, asr r6 │ │ │ │ + eorseq r9, r4, r8, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #112] @ b2ed0 │ │ │ │ subs r3, r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -102016,17 +102016,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b2eac │ │ │ │ mlaseq r8, r8, r1, sp │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r8, r4, r0, ror #17 │ │ │ │ + eorseq r8, r4, r8, lsl lr │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x003495f4 │ │ │ │ + eorseq r9, r4, ip, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #112] @ b2f70 │ │ │ │ subs r3, r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -102056,17 +102056,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b2f4c │ │ │ │ ldrsheq sp, [r8], -r8 @ │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r8, r4, r0, asr #16 │ │ │ │ + eorseq r8, r4, r8, ror sp │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r4, r8, r5, r9 │ │ │ │ + @ instruction: 0x00349ad0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #112] @ b3010 │ │ │ │ subs r3, r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -102096,17 +102096,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b2fec │ │ │ │ eorseq sp, r8, r8, asr r0 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r8, r4, r0, lsr #15 │ │ │ │ + @ instruction: 0x00348cd8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r0, lsr r5 │ │ │ │ + eorseq r9, r4, r8, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #112] @ b30b0 │ │ │ │ subs r3, r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -102136,17 +102136,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b308c │ │ │ │ @ instruction: 0x0038cfb8 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r8, r4, r0, lsl #14 │ │ │ │ + eorseq r8, r4, r8, lsr ip │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r4, asr #9 │ │ │ │ + @ instruction: 0x003499fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #172] @ b318c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -102190,17 +102190,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b3168 │ │ │ │ eorseq ip, r8, r8, lsl pc │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldrsbeq r3, [r5], -r8 @ │ │ │ │ + eorseq r3, r5, r0, lsl r6 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, ip, lsr #8 │ │ │ │ + eorseq r9, r4, r4, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b325c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -102242,17 +102242,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b3238 │ │ │ │ eorseq ip, r8, r0, asr #28 │ │ │ │ andeq r0, r0, ip, lsl ip │ │ │ │ - eorseq r9, r4, r0, lsl r4 │ │ │ │ + eorseq r9, r4, r8, asr #18 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r4, r8, r3, r9 │ │ │ │ + @ instruction: 0x003498d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #112] @ b32f8 │ │ │ │ subs r3, r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -102282,17 +102282,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b32d4 │ │ │ │ eorseq ip, r8, r0, ror sp │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - @ instruction: 0x003484b8 │ │ │ │ + @ instruction: 0x003489f0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r8, ror r3 │ │ │ │ + @ instruction: 0x003498b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #172] @ b33d4 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -102336,17 +102336,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b33b0 │ │ │ │ @ instruction: 0x0038ccd0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - mlaseq r5, r0, lr, r2 │ │ │ │ + eorseq r3, r5, r8, asr #7 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r4, ror #5 │ │ │ │ + eorseq r9, r4, ip, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b34a4 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -102388,17 +102388,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b3480 │ │ │ │ @ instruction: 0x0038cbf8 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - eorseq r9, r4, r4, ror #5 │ │ │ │ + eorseq r9, r4, ip, lsl r8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r4, ror #4 │ │ │ │ + mlaseq r4, ip, r7, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b3574 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -102440,17 +102440,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b3550 │ │ │ │ eorseq ip, r8, r8, lsr #22 │ │ │ │ andeq r0, r0, r0, lsl #19 │ │ │ │ - eorseq r9, r4, ip, lsr #5 │ │ │ │ + eorseq r9, r4, r4, ror #15 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r0, lsr r2 │ │ │ │ + eorseq r9, r4, r8, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b3644 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -102492,17 +102492,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b3620 │ │ │ │ eorseq ip, r8, r8, asr sl │ │ │ │ andeq r0, r0, ip, ror #21 │ │ │ │ - eorseq r9, r4, r8, ror #4 │ │ │ │ + eorseq r9, r4, r0, lsr #15 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r8, ror #3 │ │ │ │ + eorseq r9, r4, r0, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b3714 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -102544,17 +102544,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b36f0 │ │ │ │ eorseq ip, r8, r8, lsl #19 │ │ │ │ andeq r0, r0, r0, lsr #14 │ │ │ │ - eorseq r9, r4, r0, lsr r2 │ │ │ │ + eorseq r9, r4, r8, ror #14 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r8, lsr #3 │ │ │ │ + eorseq r9, r4, r0, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b37e4 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -102596,17 +102596,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b37c0 │ │ │ │ @ instruction: 0x0038c8b8 │ │ │ │ andeq r0, r0, r0, lsr #14 │ │ │ │ - eorseq r9, r4, r0, ror #2 │ │ │ │ + mlaseq r4, r8, r6, r9 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r4, ror r1 │ │ │ │ + eorseq r9, r4, ip, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b38b4 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -102648,17 +102648,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b3890 │ │ │ │ eorseq ip, r8, r8, ror #15 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r9, r4, r8, lsr #3 │ │ │ │ + eorseq r9, r4, r0, ror #13 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, ip, lsl r1 │ │ │ │ + eorseq r9, r4, r4, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b3984 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -102700,17 +102700,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b3960 │ │ │ │ eorseq ip, r8, r8, lsl r7 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - ldrsbeq r9, [r4], -r8 @ │ │ │ │ + eorseq r9, r4, r0, lsl r6 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r8, ror #1 │ │ │ │ + eorseq r9, r4, r0, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b3a54 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -102752,17 +102752,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b3a30 │ │ │ │ eorseq ip, r8, r8, asr #12 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r9, r4, r8 │ │ │ │ + eorseq r9, r4, r0, asr #10 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r4, lsl #1 │ │ │ │ + @ instruction: 0x003495bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b3b24 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -102804,17 +102804,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b3b00 │ │ │ │ eorseq ip, r8, r8, ror r5 │ │ │ │ muleq r0, r4, r6 │ │ │ │ - ldrheq r9, [r4], -r0 @ │ │ │ │ + eorseq r9, r4, r8, ror #11 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r9, r4, r8, lsr #32 │ │ │ │ + eorseq r9, r4, r0, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b3bf4 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -102856,17 +102856,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b3bd0 │ │ │ │ eorseq ip, r8, r8, lsr #9 │ │ │ │ andeq r0, r0, r4, ror r4 │ │ │ │ - eorseq r9, r4, r0, ror r0 │ │ │ │ + eorseq r9, r4, r8, lsr #11 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x00348ffc │ │ │ │ + eorseq r9, r4, r4, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b3cc4 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -102908,17 +102908,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b3ca0 │ │ │ │ @ instruction: 0x0038c3d8 │ │ │ │ andeq r0, r0, r4, ror r4 │ │ │ │ - eorseq r8, r4, r0, lsr #31 │ │ │ │ + @ instruction: 0x003494d8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r4, r4, lsr #31 │ │ │ │ + @ instruction: 0x003494dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b3d8c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -102957,17 +102957,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b3d98 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b3d68 │ │ │ │ eorseq ip, r8, r8, lsl #6 │ │ │ │ - @ instruction: 0x003478d4 │ │ │ │ + eorseq r7, r4, ip, lsl #28 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r4, r4, lsr pc │ │ │ │ + eorseq r9, r4, ip, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b3e50 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -103006,17 +103006,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b3e5c │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b3e2c │ │ │ │ eorseq ip, r8, r4, asr #4 │ │ │ │ - @ instruction: 0x003452f0 │ │ │ │ + eorseq r5, r4, r8, lsr #16 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r4, ip, lsr #29 │ │ │ │ + eorseq r9, r4, r4, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #112] @ b3ee8 │ │ │ │ subs r3, r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -103046,17 +103046,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b3ec4 │ │ │ │ eorseq ip, r8, r0, lsl #3 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r7, r4, r8, asr #17 │ │ │ │ + eorseq r7, r4, r0, lsl #28 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r4, r0, ror #28 │ │ │ │ + mlaseq r4, r8, r3, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #112] @ b3f88 │ │ │ │ subs r3, r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -103086,17 +103086,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b3f64 │ │ │ │ eorseq ip, r8, r0, ror #1 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r7, r4, r8, lsr #16 │ │ │ │ + eorseq r7, r4, r0, ror #26 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r4, r0, lsl #28 │ │ │ │ + eorseq r9, r4, r8, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b4054 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -103135,17 +103135,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b4060 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b4030 │ │ │ │ eorseq ip, r8, r0, asr #32 │ │ │ │ - eorseq lr, r5, ip, ror #16 │ │ │ │ + eorseq lr, r5, r4, lsr #27 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r4, r0, lsl #27 │ │ │ │ + @ instruction: 0x003492b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b4120 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -103187,17 +103187,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b40fc │ │ │ │ eorseq fp, r8, ip, ror pc │ │ │ │ andeq r0, r0, ip, ror r7 │ │ │ │ - eorseq r8, r4, r8, ror sp │ │ │ │ + @ instruction: 0x003492b0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x00348cf8 │ │ │ │ + eorseq r9, r4, r0, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #112] @ b41bc │ │ │ │ subs r3, r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -103227,17 +103227,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b4198 │ │ │ │ eorseq fp, r8, ip, lsr #29 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - @ instruction: 0x003475f4 │ │ │ │ + eorseq r7, r4, ip, lsr #22 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x00348cf0 │ │ │ │ + eorseq r9, r4, r8, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #176] @ b429c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -103282,17 +103282,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b4278 │ │ │ │ eorseq fp, r8, ip, lsl #28 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - @ instruction: 0x003476b0 │ │ │ │ + eorseq r7, r4, r8, ror #23 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r4, r0, asr ip │ │ │ │ + eorseq r9, r4, r8, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #172] @ b4374 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -103336,17 +103336,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b4350 │ │ │ │ eorseq fp, r8, r0, lsr sp │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r8, r4, r4, lsl #24 │ │ │ │ + eorseq r9, r4, ip, lsr r1 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x00348bb0 │ │ │ │ + eorseq r9, r4, r8, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #176] @ b4450 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -103392,17 +103392,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b442c │ │ │ │ eorseq fp, r8, r8, asr ip │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r7, r4, ip, lsr #3 │ │ │ │ + eorseq r7, r4, r4, ror #13 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r4, r8, lsl fp │ │ │ │ + eorseq r9, r4, r0, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b451c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -103441,17 +103441,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b4528 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b44f8 │ │ │ │ eorseq fp, r8, r8, ror fp │ │ │ │ - eorseq lr, r5, r4, lsr #7 │ │ │ │ + @ instruction: 0x0035e8dc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r4, r8, sl, r8 │ │ │ │ + @ instruction: 0x00348fd0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #196] @ b4608 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -103502,17 +103502,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b45e4 │ │ │ │ @ instruction: 0x0038bab4 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r8, r4, r4, lsr sl │ │ │ │ + eorseq r8, r4, ip, ror #30 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r4, r0, ror #19 │ │ │ │ + eorseq r8, r4, r8, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #176] @ b46e8 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -103558,17 +103558,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b46c4 │ │ │ │ eorseq fp, r8, r0, asr #19 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r6, r4, r4, lsl pc │ │ │ │ + eorseq r7, r4, ip, asr #8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r4, r4, asr #18 │ │ │ │ + eorseq r8, r4, ip, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b47b4 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -103607,17 +103607,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b47c0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b4790 │ │ │ │ eorseq fp, r8, r0, ror #17 │ │ │ │ - eorseq r4, r4, ip, lsl #19 │ │ │ │ + eorseq r4, r4, r4, asr #29 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x003488b4 │ │ │ │ + eorseq r8, r4, ip, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b4878 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -103656,17 +103656,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b4884 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b4854 │ │ │ │ eorseq fp, r8, ip, lsl r8 │ │ │ │ - eorseq lr, r5, r8, asr #32 │ │ │ │ + eorseq lr, r5, r0, lsl #11 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r4, ip, lsr #16 │ │ │ │ + eorseq r8, r4, r4, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #176] @ b4950 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -103711,17 +103711,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b492c │ │ │ │ eorseq fp, r8, r8, asr r7 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r8, r4, r4, ror #15 │ │ │ │ + eorseq r8, r4, ip, lsl sp │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r4, r8, lsl #15 │ │ │ │ + eorseq r8, r4, r0, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #176] @ b4a2c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -103766,17 +103766,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b4a08 │ │ │ │ eorseq fp, r8, ip, ror r6 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r8, r4, r8, lsl #14 │ │ │ │ + eorseq r8, r4, r0, asr #24 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x003486fc │ │ │ │ + eorseq r8, r4, r4, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #196] @ b4b1c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -103827,17 +103827,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b4af8 │ │ │ │ eorseq fp, r8, r0, lsr #11 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r8, r4, r0, lsr #10 │ │ │ │ + eorseq r8, r4, r8, asr sl │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r4, ip, asr #12 │ │ │ │ + eorseq r8, r4, r4, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #176] @ b4bfc │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -103882,17 +103882,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b4bd8 │ │ │ │ eorseq fp, r8, ip, lsr #9 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - @ instruction: 0x003485fc │ │ │ │ + eorseq r8, r4, r4, lsr fp │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r4, r4, lsr #11 │ │ │ │ + @ instruction: 0x00348adc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #112] @ b4c98 │ │ │ │ subs r3, r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -103922,17 +103922,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b4c74 │ │ │ │ @ instruction: 0x0038b3d0 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r6, r4, r8, lsl fp │ │ │ │ + eorseq r7, r4, r0, asr r0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r4, r4, asr r5 │ │ │ │ + eorseq r8, r4, ip, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #112] @ b4d38 │ │ │ │ subs r3, r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -103962,17 +103962,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b4d14 │ │ │ │ eorseq fp, r8, r0, lsr r3 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r6, r4, r8, ror sl │ │ │ │ + @ instruction: 0x00346fb0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r4, ip, ror #9 │ │ │ │ + eorseq r8, r4, r4, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b4e04 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -104011,17 +104011,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b4e10 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b4de0 │ │ │ │ mlaseq r8, r0, r2, fp │ │ │ │ - eorseq r4, r4, ip, lsr r3 │ │ │ │ + eorseq r4, r4, r4, ror r8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r4, r8, asr r4 │ │ │ │ + mlaseq r4, r0, r9, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #176] @ b4edc │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -104067,17 +104067,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b4eb8 │ │ │ │ eorseq fp, r8, ip, asr #3 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r8, r4, r8, lsl #8 │ │ │ │ + eorseq r8, r4, r0, asr #18 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x003483b8 │ │ │ │ + @ instruction: 0x003488f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #184] @ b4fc4 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -104125,17 +104125,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b4fa0 │ │ │ │ eorseq fp, r8, ip, ror #1 │ │ │ │ andeq r0, r0, r0, lsl r7 │ │ │ │ andeq r0, r0, ip, lsr #26 │ │ │ │ - eorseq r8, r4, r8, ror r3 │ │ │ │ + @ instruction: 0x003488b0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r4, r4, lsr #6 │ │ │ │ + eorseq r8, r4, ip, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b5090 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -104174,17 +104174,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b509c │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b506c │ │ │ │ eorseq fp, r8, r4 │ │ │ │ - ldrheq r4, [r4], -r0 @ │ │ │ │ + eorseq r4, r4, r8, ror #11 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x003482b0 │ │ │ │ + eorseq r8, r4, r8, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b5154 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -104223,17 +104223,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b5160 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b5130 │ │ │ │ eorseq sl, r8, r0, asr #30 │ │ │ │ - eorseq r3, r4, ip, ror #31 │ │ │ │ + eorseq r4, r4, r4, lsr #10 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r4, r0, lsr r2 │ │ │ │ + eorseq r8, r4, r8, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #172] @ b5228 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -104277,17 +104277,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b5204 │ │ │ │ eorseq sl, r8, ip, ror lr │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r7, r4, r0, asr sp │ │ │ │ + eorseq r8, r4, r8, lsl #5 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r4, r8, r1, r8 │ │ │ │ + @ instruction: 0x003486d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #112] @ b52c4 │ │ │ │ subs r3, r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -104317,17 +104317,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b52a0 │ │ │ │ eorseq sl, r8, r4, lsr #27 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r6, r4, ip, ror #9 │ │ │ │ + eorseq r6, r4, r4, lsr #20 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r4, r4, lsr r1 │ │ │ │ + eorseq r8, r4, ip, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b5390 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -104366,17 +104366,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b539c │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b536c │ │ │ │ eorseq sl, r8, r4, lsl #26 │ │ │ │ - @ instruction: 0x003462d0 │ │ │ │ + eorseq r6, r4, r8, lsl #16 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r4, r8, lsr #1 │ │ │ │ + eorseq r8, r4, r0, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b5454 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -104415,17 +104415,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b5460 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b5430 │ │ │ │ eorseq sl, r8, r0, asr #24 │ │ │ │ - eorseq r6, r4, ip, lsl #4 │ │ │ │ + eorseq r6, r4, r4, asr #14 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r8, r4, r0, lsr #32 │ │ │ │ + eorseq r8, r4, r8, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b5518 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -104464,17 +104464,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b5524 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b54f4 │ │ │ │ eorseq sl, r8, ip, ror fp │ │ │ │ - eorseq r6, r4, r8, asr #2 │ │ │ │ + eorseq r6, r4, r0, lsl #13 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r4, r4, pc, r7 @ │ │ │ │ + eorseq r8, r4, ip, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b55dc │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -104513,17 +104513,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b55e8 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b55b8 │ │ │ │ @ instruction: 0x0038aab8 │ │ │ │ - eorseq r6, r4, r4, lsl #1 │ │ │ │ + @ instruction: 0x003465bc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r7, r4, r0, lsl pc │ │ │ │ + eorseq r8, r4, r8, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b56a0 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -104562,17 +104562,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b56ac │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b567c │ │ │ │ @ instruction: 0x0038a9f4 │ │ │ │ - eorseq r3, r4, r0, lsr #21 │ │ │ │ + @ instruction: 0x00343fd8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r7, r4, r4, lsl #29 │ │ │ │ + @ instruction: 0x003483bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b5764 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -104611,17 +104611,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b5770 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b5740 │ │ │ │ eorseq sl, r8, r0, lsr r9 │ │ │ │ - @ instruction: 0x00345efc │ │ │ │ + eorseq r6, r4, r4, lsr r4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x00347df8 │ │ │ │ + eorseq r8, r4, r0, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b5828 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -104660,17 +104660,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b5834 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b5804 │ │ │ │ eorseq sl, r8, ip, ror #16 │ │ │ │ - eorseq r3, r4, r8, lsl r9 │ │ │ │ + eorseq r3, r4, r0, asr lr │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r7, r4, r8, ror #26 │ │ │ │ + eorseq r8, r4, r0, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b58ec │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -104709,17 +104709,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b58f8 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b58c8 │ │ │ │ eorseq sl, r8, r8, lsr #15 │ │ │ │ - eorseq r5, r4, r4, ror sp │ │ │ │ + eorseq r6, r4, ip, lsr #5 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x00347cdc │ │ │ │ + eorseq r8, r4, r4, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b59b0 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -104758,17 +104758,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b59bc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b598c │ │ │ │ eorseq sl, r8, r4, ror #13 │ │ │ │ - @ instruction: 0x00345cb0 │ │ │ │ + eorseq r6, r4, r8, ror #3 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r7, r4, r8, asr ip │ │ │ │ + mlaseq r4, r0, r1, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b5a7c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -104810,17 +104810,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b5a58 │ │ │ │ eorseq sl, r8, r0, lsr #12 │ │ │ │ andeq r0, r0, r8, lsr #26 │ │ │ │ - eorseq r7, r4, ip, lsl ip │ │ │ │ + eorseq r8, r4, r4, asr r1 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r7, r4, ip, asr #23 │ │ │ │ + eorseq r8, r4, r4, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #172] @ b5b54 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -104864,17 +104864,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b5b30 │ │ │ │ eorseq sl, r8, r0, asr r5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq r0, r5, r0, lsl r7 │ │ │ │ + eorseq r0, r5, r8, asr #24 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r7, r4, ip, asr #22 │ │ │ │ + eorseq r8, r4, r4, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #196] @ b5c44 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -104926,17 +104926,17 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b5c20 │ │ │ │ eorseq sl, r8, r8, ror r4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r7, r4, ip, ror #21 │ │ │ │ + eorseq r8, r4, r4, lsr #32 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r4, r8, sl, r7 │ │ │ │ + @ instruction: 0x00347fd0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b5d14 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -104975,17 +104975,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b5d20 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b5cf0 │ │ │ │ eorseq sl, r8, r0, lsl #7 │ │ │ │ - eorseq r3, r4, ip, lsr #8 │ │ │ │ + eorseq r3, r4, r4, ror #18 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r7, r4, r8, lsr sl │ │ │ │ + eorseq r7, r4, r0, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #172] @ b5de8 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -105029,17 +105029,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b5dc4 │ │ │ │ @ instruction: 0x0038a2bc │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - mlaseq r4, r0, r1, r7 │ │ │ │ + eorseq r7, r4, r8, asr #13 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r4, r8, r9, r7 │ │ │ │ + @ instruction: 0x00347ed0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #112] @ b5e84 │ │ │ │ subs r3, r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -105069,17 +105069,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b5e60 │ │ │ │ eorseq sl, r8, r4, ror #3 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r5, r4, ip, lsr #18 │ │ │ │ + eorseq r5, r4, r4, ror #28 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r7, r4, r8, lsr r9 │ │ │ │ + eorseq r7, r4, r0, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #184] @ b5f6c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -105127,17 +105127,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b5f48 │ │ │ │ eorseq sl, r8, r4, asr #2 │ │ │ │ andeq r0, r0, r0, lsl r7 │ │ │ │ andeq r0, r0, ip, lsr #26 │ │ │ │ - @ instruction: 0x003473d0 │ │ │ │ + eorseq r7, r4, r8, lsl #18 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r4, r0, r8, r7 │ │ │ │ + eorseq r7, r4, r8, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b6038 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -105176,17 +105176,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b6044 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b6014 │ │ │ │ eorseq sl, r8, ip, asr r0 │ │ │ │ - eorseq r5, r4, r8, lsr #12 │ │ │ │ + eorseq r5, r4, r0, ror #22 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x003477fc │ │ │ │ + eorseq r7, r4, r4, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b60fc │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -105225,17 +105225,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b6108 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b60d8 │ │ │ │ mlaseq r8, r8, pc, r9 @ │ │ │ │ - eorseq r3, r4, r4, asr #32 │ │ │ │ + eorseq r3, r4, ip, ror r5 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r7, r4, r0, ror r7 │ │ │ │ + eorseq r7, r4, r8, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #172] @ b61d0 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -105279,17 +105279,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b61ac │ │ │ │ @ instruction: 0x00389ed4 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - mlaseq r5, r4, r0, r0 │ │ │ │ + eorseq r0, r5, ip, asr #11 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x003476dc │ │ │ │ + eorseq r7, r4, r4, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b6298 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -105328,17 +105328,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b62a4 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b6274 │ │ │ │ @ instruction: 0x00389dfc │ │ │ │ - eorseq r2, r4, r8, lsr #29 │ │ │ │ + eorseq r3, r4, r0, ror #7 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r7, r4, r4, asr r6 │ │ │ │ + eorseq r7, r4, ip, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b6364 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -105380,17 +105380,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b6340 │ │ │ │ eorseq r9, r8, r8, lsr sp │ │ │ │ andeq r0, r0, r4, lsl r9 │ │ │ │ - eorseq r7, r4, r8, lsl r6 │ │ │ │ + eorseq r7, r4, r0, asr fp │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r7, r4, r4, asr #11 │ │ │ │ + @ instruction: 0x00347afc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b6434 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -105432,17 +105432,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b6410 │ │ │ │ eorseq r9, r8, r8, ror #24 │ │ │ │ andeq r0, r0, r4, lsl r8 │ │ │ │ - eorseq r7, r4, r4, asr #11 │ │ │ │ + @ instruction: 0x00347afc │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r7, r4, r8, asr #10 │ │ │ │ + eorseq r7, r4, r0, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b6504 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -105484,17 +105484,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b64e0 │ │ │ │ mlaseq r8, r8, fp, r9 │ │ │ │ andeq r0, r0, r4, lsl r8 │ │ │ │ - @ instruction: 0x003474f4 │ │ │ │ + eorseq r7, r4, ip, lsr #20 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r7, r4, ip, lsl #10 │ │ │ │ + eorseq r7, r4, r4, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b65cc │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -105533,17 +105533,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b65d8 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b65a8 │ │ │ │ eorseq r9, r8, r8, asr #21 │ │ │ │ - mlaseq r4, r4, r0, r5 │ │ │ │ + eorseq r5, r4, ip, asr #11 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r7, r4, r0, lsr #9 │ │ │ │ + @ instruction: 0x003479d8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #112] @ b6664 │ │ │ │ subs r3, r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -105573,17 +105573,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b6640 │ │ │ │ eorseq r9, r8, r4, lsl #20 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r5, r4, ip, asr #2 │ │ │ │ + eorseq r5, r4, r4, lsl #13 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r7, r4, r0, asr #8 │ │ │ │ + eorseq r7, r4, r8, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b6730 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -105622,17 +105622,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b673c │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b670c │ │ │ │ eorseq r9, r8, r4, ror #18 │ │ │ │ - eorseq r4, r4, r0, lsr pc │ │ │ │ + eorseq r5, r4, r8, ror #8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r7, r4, ip, lsr #7 │ │ │ │ + eorseq r7, r4, r4, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b67f4 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -105671,17 +105671,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b6800 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b67d0 │ │ │ │ eorseq r9, r8, r0, lsr #17 │ │ │ │ - eorseq r2, r4, ip, asr #18 │ │ │ │ + eorseq r2, r4, r4, lsl #29 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r7, r4, r0, lsr #6 │ │ │ │ + eorseq r7, r4, r8, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b68b8 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -105720,17 +105720,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b68c4 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b6894 │ │ │ │ @ instruction: 0x003897dc │ │ │ │ - eorseq ip, r5, r8 │ │ │ │ + eorseq ip, r5, r0, asr #10 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - mlaseq r4, r4, r2, r7 │ │ │ │ + eorseq r7, r4, ip, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b697c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -105769,17 +105769,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b6988 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b6958 │ │ │ │ eorseq r9, r8, r8, lsl r7 │ │ │ │ - eorseq fp, r5, r4, asr #30 │ │ │ │ + eorseq ip, r5, ip, ror r4 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r7, r4, ip, lsl #4 │ │ │ │ + eorseq r7, r4, r4, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b6a40 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -105818,17 +105818,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b6a4c │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b6a1c │ │ │ │ eorseq r9, r8, r4, asr r6 │ │ │ │ - eorseq fp, r5, r0, lsl #29 │ │ │ │ + @ instruction: 0x0035c3b8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r7, r4, r8, lsl #3 │ │ │ │ + eorseq r7, r4, r0, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b6b04 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -105867,17 +105867,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b6b10 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b6ae0 │ │ │ │ mlaseq r8, r0, r5, r9 │ │ │ │ - eorseq r4, r4, ip, asr fp │ │ │ │ + mlaseq r4, r4, r0, r5 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r7, r4, r8, lsl #2 │ │ │ │ + eorseq r7, r4, r0, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b6bc8 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -105916,17 +105916,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b6bd4 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b6ba4 │ │ │ │ eorseq r9, r8, ip, asr #9 │ │ │ │ - mlaseq r4, r8, sl, r4 │ │ │ │ + @ instruction: 0x00344fd0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r7, r4, r0, lsl #1 │ │ │ │ + @ instruction: 0x003475b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b6c94 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -105968,17 +105968,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b6c70 │ │ │ │ eorseq r9, r8, r8, lsl #8 │ │ │ │ andeq r0, r0, r0, asr r3 │ │ │ │ - eorseq r7, r4, r8, rrx │ │ │ │ + eorseq r7, r4, r0, lsr #11 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x00346ff4 │ │ │ │ + eorseq r7, r4, ip, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [pc, #164] @ b6d64 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -106020,17 +106020,17 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b6d40 │ │ │ │ eorseq r9, r8, r8, lsr r3 │ │ │ │ andeq r0, r0, r0, asr r3 │ │ │ │ - mlaseq r4, r8, pc, r6 @ │ │ │ │ + @ instruction: 0x003474d0 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r6, r4, r8, lsr #31 │ │ │ │ + eorseq r7, r4, r0, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b6e2c │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -106069,17 +106069,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b6e38 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b6e08 │ │ │ │ eorseq r9, r8, r8, ror #4 │ │ │ │ - eorseq r2, r4, r4, lsl r3 │ │ │ │ + eorseq r2, r4, ip, asr #16 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r6, r4, r8, lsr pc │ │ │ │ + eorseq r7, r4, r0, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ b6ef0 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -106118,17 +106118,17 @@ │ │ │ │ ldr r1, [pc, #28] @ b6efc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ b b6ecc │ │ │ │ eorseq r9, r8, r4, lsr #3 │ │ │ │ - eorseq r2, r4, r0, asr r2 │ │ │ │ + eorseq r2, r4, r8, lsl #15 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - @ instruction: 0x00346eb0 │ │ │ │ + eorseq r7, r4, r8, ror #7 │ │ │ │ │ │ │ │ 000b6f00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -106277,18 +106277,18 @@ │ │ │ │ bl b6f00 │ │ │ │ b b711c │ │ │ │ eorseq r8, r8, r4, lsl #31 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, lsl #17 │ │ │ │ - eorseq r6, r4, r0, asr #25 │ │ │ │ - eorseq r6, r4, r8, asr #25 │ │ │ │ - mlaseq r4, r4, ip, r6 │ │ │ │ - mlaseq r4, ip, ip, r6 │ │ │ │ + @ instruction: 0x003471f8 │ │ │ │ + eorseq r7, r4, r0, lsl #4 │ │ │ │ + eorseq r7, r4, ip, asr #3 │ │ │ │ + @ instruction: 0x003471d4 │ │ │ │ │ │ │ │ 000b7170 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #516] @ b738c │ │ │ │ @@ -106425,25 +106425,25 @@ │ │ │ │ eorseq r8, r8, r0, ror lr │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r8, r8, ip, asr lr │ │ │ │ muleq r0, r4, r8 │ │ │ │ muleq r0, r4, sl │ │ │ │ mlaseq r8, r4, sp, r8 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r6, r4, ip, lsr fp │ │ │ │ - eorseq r6, r4, r4, asr fp │ │ │ │ - @ instruction: 0x00346afc │ │ │ │ - eorseq r6, r4, r4, lsl fp │ │ │ │ - @ instruction: 0x00346ad0 │ │ │ │ - eorseq r6, r4, r8, ror #21 │ │ │ │ - eorseq r6, r4, r0, lsr #21 │ │ │ │ - @ instruction: 0x00346ab8 │ │ │ │ - @ instruction: 0x00369dfc │ │ │ │ - @ instruction: 0x0033def8 │ │ │ │ - eorseq r6, r4, r4, lsr #21 │ │ │ │ + eorseq r7, r4, r4, ror r0 │ │ │ │ + eorseq r7, r4, ip, lsl #1 │ │ │ │ + eorseq r7, r4, r4, lsr r0 │ │ │ │ + eorseq r7, r4, ip, asr #32 │ │ │ │ + eorseq r7, r4, r8 │ │ │ │ + eorseq r7, r4, r0, lsr #32 │ │ │ │ + @ instruction: 0x00346fd8 │ │ │ │ + @ instruction: 0x00346ff0 │ │ │ │ + eorseq sl, r6, r4, lsr r3 │ │ │ │ + eorseq lr, r3, r0, lsr r4 │ │ │ │ + @ instruction: 0x00346fdc │ │ │ │ andeq r0, r0, r3, lsr #21 │ │ │ │ │ │ │ │ 000b73d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -106503,18 +106503,18 @@ │ │ │ │ b b745c │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r9, r9, r8, lsr #14 │ │ │ │ eorseq r8, r8, r4, ror #23 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r8, r8, r4, asr #23 │ │ │ │ mlaseq r8, r4, fp, r8 │ │ │ │ - eorseq fp, r5, r8, lsl #8 │ │ │ │ + eorseq fp, r5, r0, asr #18 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r6, r4, ip, asr #18 │ │ │ │ - eorseq r6, r4, r0, ror #18 │ │ │ │ + eorseq r6, r4, r4, lsl #29 │ │ │ │ + mlaseq r4, r8, lr, r6 │ │ │ │ │ │ │ │ 000b74e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -106652,25 +106652,25 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00388af0 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r8, r8, r8, asr #21 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ eorseq r8, r8, r8, asr #19 │ │ │ │ - @ instruction: 0x003467b8 │ │ │ │ - mlaseq r4, r0, r7, r6 │ │ │ │ + @ instruction: 0x00346cf0 │ │ │ │ + eorseq r6, r4, r8, asr #25 │ │ │ │ andeq r0, r0, r2, asr #6 │ │ │ │ - eorseq r6, r4, r8, ror r7 │ │ │ │ - eorseq r6, r4, r0, asr r7 │ │ │ │ + @ instruction: 0x00346cb0 │ │ │ │ + eorseq r6, r4, r8, lsl #25 │ │ │ │ andeq r0, r0, sl, lsr r3 │ │ │ │ - eorseq r6, r4, r8, asr r7 │ │ │ │ - eorseq r6, r4, r0, lsr r7 │ │ │ │ + mlaseq r4, r0, ip, r6 │ │ │ │ + eorseq r6, r4, r8, ror #24 │ │ │ │ andeq r0, r0, r1, asr #6 │ │ │ │ - eorseq r6, r4, r8, lsr r7 │ │ │ │ - eorseq r6, r4, r0, lsl r7 │ │ │ │ + eorseq r6, r4, r0, ror ip │ │ │ │ + eorseq r6, r4, r8, asr #24 │ │ │ │ │ │ │ │ 000b7750 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #396] @ b78f4 │ │ │ │ @@ -106778,21 +106778,21 @@ │ │ │ │ eorseq r8, r8, ip, asr #16 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r8, r8, ip, lsr #16 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ eorseq r8, r8, ip, lsl #15 │ │ │ │ - eorseq fp, r5, r0 │ │ │ │ + eorseq fp, r5, r8, lsr r5 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r6, r4, ip, ror r5 │ │ │ │ - eorseq r6, r4, r4, asr r5 │ │ │ │ + @ instruction: 0x00346ab4 │ │ │ │ + eorseq r6, r4, ip, lsl #21 │ │ │ │ andeq r0, r0, r9, lsr r3 │ │ │ │ - @ instruction: 0x00343eb4 │ │ │ │ - eorseq r3, r4, r0, lsr #29 │ │ │ │ + eorseq r4, r4, ip, ror #7 │ │ │ │ + @ instruction: 0x003443d8 │ │ │ │ │ │ │ │ 000b7930 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r1, [pc, #1072] @ b7d78 │ │ │ │ @@ -107068,34 +107068,34 @@ │ │ │ │ @ instruction: 0x003886b0 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ mlaseq r8, ip, r6, r8 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ eorseq r8, r8, ip, ror #9 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r6, r4, r4, asr r2 │ │ │ │ - eorseq r6, r4, r0, lsr #4 │ │ │ │ + eorseq r6, r4, ip, lsl #15 │ │ │ │ + eorseq r6, r4, r8, asr r7 │ │ │ │ andeq r0, r0, r1, ror r4 │ │ │ │ - eorseq r6, r4, ip, lsl r2 │ │ │ │ - eorseq r6, r4, r8, ror #3 │ │ │ │ + eorseq r6, r4, r4, asr r7 │ │ │ │ + eorseq r6, r4, r0, lsr #14 │ │ │ │ andeq r0, r0, pc, ror #8 │ │ │ │ - @ instruction: 0x003461f4 │ │ │ │ - eorseq r6, r4, r0, asr #3 │ │ │ │ - eorseq r6, r4, r4, asr #3 │ │ │ │ - mlaseq r4, r0, r1, r6 │ │ │ │ - mlaseq r4, r4, r1, r6 │ │ │ │ - eorseq r6, r4, r0, ror #2 │ │ │ │ - eorseq r6, r4, ip, asr r1 │ │ │ │ - eorseq r6, r4, r8, lsr #2 │ │ │ │ - eorseq r6, r4, r0, lsr r1 │ │ │ │ - ldrsheq r6, [r4], -ip @ │ │ │ │ - eorseq r6, r4, r8, lsl #2 │ │ │ │ - ldrsbeq r6, [r4], -r4 @ │ │ │ │ - ldrsbeq r6, [r4], -r8 @ │ │ │ │ - eorseq r6, r4, r4, lsr #1 │ │ │ │ + eorseq r6, r4, ip, lsr #14 │ │ │ │ + @ instruction: 0x003466f8 │ │ │ │ + @ instruction: 0x003466fc │ │ │ │ + eorseq r6, r4, r8, asr #13 │ │ │ │ + eorseq r6, r4, ip, asr #13 │ │ │ │ + mlaseq r4, r8, r6, r6 │ │ │ │ + mlaseq r4, r4, r6, r6 │ │ │ │ + eorseq r6, r4, r0, ror #12 │ │ │ │ + eorseq r6, r4, r8, ror #12 │ │ │ │ + eorseq r6, r4, r4, lsr r6 │ │ │ │ + eorseq r6, r4, r0, asr #12 │ │ │ │ + eorseq r6, r4, ip, lsl #12 │ │ │ │ + eorseq r6, r4, r0, lsl r6 │ │ │ │ + @ instruction: 0x003465dc │ │ │ │ │ │ │ │ 000b7de4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #176] @ b7eac │ │ │ │ @@ -107193,18 +107193,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r8, r9, r0, lsr ip │ │ │ │ ldrsheq r8, [r8], -r8 @ │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ - eorseq r5, r4, r8, lsl pc │ │ │ │ + eorseq r6, r4, r0, asr r4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r5, r4, r8, lsr pc │ │ │ │ - @ instruction: 0x00345eb4 │ │ │ │ + eorseq r6, r4, r0, ror r4 │ │ │ │ + eorseq r6, r4, ip, ror #7 │ │ │ │ │ │ │ │ 000b7f88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -107244,18 +107244,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r8, r9, ip, ror #22 │ │ │ │ eorseq r8, r8, r4, lsr r0 │ │ │ │ andeq r0, r0, r4, lsr #23 │ │ │ │ - mlaseq r4, r8, lr, r5 │ │ │ │ + @ instruction: 0x003463d0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r5, r4, r4, ror lr │ │ │ │ - @ instruction: 0x00345df0 │ │ │ │ + eorseq r6, r4, ip, lsr #7 │ │ │ │ + eorseq r6, r4, r8, lsr #6 │ │ │ │ │ │ │ │ 000b804c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ bl 50ae0 │ │ │ │ @@ -107326,19 +107326,19 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ b b813c │ │ │ │ mlaseq r8, r4, pc, r7 @ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r5, r4, ip, ror sp │ │ │ │ - @ instruction: 0x00345cd8 │ │ │ │ + @ instruction: 0x003462b4 │ │ │ │ + eorseq r6, r4, r0, lsl r2 │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ - eorseq r5, r4, r0, asr sp │ │ │ │ - eorseq r5, r4, ip, lsr #25 │ │ │ │ + eorseq r6, r4, r8, lsl #5 │ │ │ │ + eorseq r6, r4, r4, ror #3 │ │ │ │ │ │ │ │ 000b8190 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #40] @ b81d0 │ │ │ │ @@ -107422,18 +107422,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r8, r9, ip, lsr #18 │ │ │ │ eorseq r7, r8, r8, ror #27 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r7, r8, r8, asr #27 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ eorseq r7, r8, r4, lsl #27 │ │ │ │ - eorseq r3, r4, r8, lsr #28 │ │ │ │ + eorseq r4, r4, r0, ror #6 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - eorseq r5, r4, r4, lsl #24 │ │ │ │ - eorseq r5, r4, r8, lsl ip │ │ │ │ + eorseq r6, r4, ip, lsr r1 │ │ │ │ + eorseq r6, r4, r0, asr r1 │ │ │ │ │ │ │ │ 000b82fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -107473,18 +107473,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x003987f8 │ │ │ │ eorseq r7, r8, r0, asr #25 │ │ │ │ andeq r0, r0, r4, lsl #26 │ │ │ │ - eorseq r5, r4, ip, ror fp │ │ │ │ + ldrheq r6, [r4], -r4 @ │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ - eorseq r5, r4, r0, lsl #22 │ │ │ │ - eorseq r5, r4, r4, lsl #23 │ │ │ │ + eorseq r6, r4, r8, lsr r0 │ │ │ │ + ldrheq r6, [r4], -ip @ │ │ │ │ │ │ │ │ 000b83c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -107584,22 +107584,22 @@ │ │ │ │ ldr r2, [pc, #48] @ b8580 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #588 @ 0x24c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r7, r8, ip, lsl ip │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ - eorseq r5, r4, ip, lsr sl │ │ │ │ - eorseq r5, r4, r0, lsr #20 │ │ │ │ - eorseq r5, r4, r0, lsl sl │ │ │ │ - @ instruction: 0x003459f4 │ │ │ │ - eorseq r8, r6, ip, lsr #24 │ │ │ │ - eorseq ip, r3, r8, lsr #26 │ │ │ │ - @ instruction: 0x003459f0 │ │ │ │ - andeq fp, r0, lr, lsr #20 │ │ │ │ + eorseq r5, r4, r4, ror pc │ │ │ │ + eorseq r5, r4, r8, asr pc │ │ │ │ + eorseq r5, r4, r8, asr #30 │ │ │ │ + eorseq r5, r4, ip, lsr #30 │ │ │ │ + eorseq r9, r6, r4, ror #2 │ │ │ │ + eorseq sp, r3, r0, ror #4 │ │ │ │ + eorseq r5, r4, r8, lsr #30 │ │ │ │ + andeq fp, r0, r4, lsr sl │ │ │ │ │ │ │ │ 000b8584 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #240] @ b868c │ │ │ │ @@ -107667,18 +107667,18 @@ │ │ │ │ eorseq r8, r9, ip, ror r5 │ │ │ │ eorseq r7, r8, r8, lsr sl │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r7, r8, r8, lsl sl │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ eorseq r7, r8, ip, asr #19 │ │ │ │ - @ instruction: 0x003458f8 │ │ │ │ + eorseq r5, r4, r0, lsr lr │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ - eorseq r5, r4, r0, asr #17 │ │ │ │ - eorseq r5, r4, r0, lsr #17 │ │ │ │ + @ instruction: 0x00345df8 │ │ │ │ + @ instruction: 0x00345dd8 │ │ │ │ │ │ │ │ 000b86b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -107718,18 +107718,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r8, r9, ip, lsr r4 │ │ │ │ eorseq r7, r8, r4, lsl #18 │ │ │ │ andeq r0, r0, r4, ror #20 │ │ │ │ - eorseq r5, r4, r4, asr r8 │ │ │ │ + eorseq r5, r4, ip, lsl #27 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ - eorseq r5, r4, r4, asr #14 │ │ │ │ - eorseq r5, r4, r8, asr #15 │ │ │ │ + eorseq r5, r4, ip, ror ip │ │ │ │ + eorseq r5, r4, r0, lsl #26 │ │ │ │ │ │ │ │ 000b877c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -107887,30 +107887,30 @@ │ │ │ │ ldr r2, [pc, #80] @ b8a44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #552 @ 0x228 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r7, r8, r8, asr r8 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ - eorseq sp, r5, r4, lsl lr │ │ │ │ - eorseq r5, r4, r4, asr #11 │ │ │ │ - eorseq sp, r5, r8, ror #27 │ │ │ │ - mlaseq r4, r8, r5, r5 │ │ │ │ - @ instruction: 0x003687d0 │ │ │ │ - eorseq ip, r3, ip, asr #17 │ │ │ │ - eorseq r5, r4, r0, lsl #12 │ │ │ │ - andeq ip, r0, lr, ror sp │ │ │ │ - eorseq r8, r6, ip, lsr #15 │ │ │ │ - eorseq ip, r3, r8, lsr #17 │ │ │ │ - eorseq r5, r4, r0, ror r5 │ │ │ │ - andeq ip, r0, r4, ror sp │ │ │ │ - eorseq r8, r6, r8, lsl #15 │ │ │ │ - eorseq ip, r3, r4, lsl #17 │ │ │ │ - eorseq r5, r4, r8, asr #11 │ │ │ │ - andeq ip, r0, r8, lsl #27 │ │ │ │ + eorseq lr, r5, ip, asr #6 │ │ │ │ + @ instruction: 0x00345afc │ │ │ │ + eorseq lr, r5, r0, lsr #6 │ │ │ │ + @ instruction: 0x00345ad0 │ │ │ │ + eorseq r8, r6, r8, lsl #26 │ │ │ │ + eorseq ip, r3, r4, lsl #28 │ │ │ │ + eorseq r5, r4, r8, lsr fp │ │ │ │ + andeq ip, r0, r4, lsl #27 │ │ │ │ + eorseq r8, r6, r4, ror #25 │ │ │ │ + eorseq ip, r3, r0, ror #27 │ │ │ │ + eorseq r5, r4, r8, lsr #21 │ │ │ │ + andeq ip, r0, sl, ror sp │ │ │ │ + eorseq r8, r6, r0, asr #25 │ │ │ │ + @ instruction: 0x0033cdbc │ │ │ │ + eorseq r5, r4, r0, lsl #22 │ │ │ │ + andeq ip, r0, lr, lsl #27 │ │ │ │ │ │ │ │ 000b8a48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #332] @ b8bac │ │ │ │ @@ -108002,20 +108002,20 @@ │ │ │ │ eorseq r7, r8, r4, ror #10 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r7, r8, r4, asr #10 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r8, asr #22 │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ @ instruction: 0x003874d4 │ │ │ │ - eorseq r3, r4, r4, ror r5 │ │ │ │ + eorseq r3, r4, ip, lsr #21 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ - @ instruction: 0x0035dbf4 │ │ │ │ - eorseq r5, r4, r4, lsr #7 │ │ │ │ - eorseq r5, r4, r0, asr #8 │ │ │ │ - eorseq r2, r4, r0, asr fp │ │ │ │ + eorseq lr, r5, ip, lsr #2 │ │ │ │ + @ instruction: 0x003458dc │ │ │ │ + eorseq r5, r4, r8, ror r9 │ │ │ │ + eorseq r3, r4, r8, lsl #1 │ │ │ │ │ │ │ │ 000b8be4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -108055,18 +108055,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r7, r9, r0, lsl pc │ │ │ │ @ instruction: 0x003873d8 │ │ │ │ andeq r0, r0, r8, ror #25 │ │ │ │ - eorseq r5, r4, ip, lsl #7 │ │ │ │ + eorseq r5, r4, r4, asr #17 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ - eorseq r5, r4, r8, lsl r2 │ │ │ │ - mlaseq r4, ip, r2, r5 │ │ │ │ + eorseq r5, r4, r0, asr r7 │ │ │ │ + @ instruction: 0x003457d4 │ │ │ │ │ │ │ │ 000b8ca8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -108195,27 +108195,27 @@ │ │ │ │ ldr r2, [pc, #68] @ b8ef0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #508 @ 0x1fc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r7, r8, r0, lsr r3 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ - @ instruction: 0x003451f4 │ │ │ │ - eorseq r5, r4, r4, ror #1 │ │ │ │ + eorseq r5, r4, ip, lsr #14 │ │ │ │ + eorseq r5, r4, ip, lsl r6 │ │ │ │ andeq r0, r0, r7, lsr r1 │ │ │ │ - eorseq r5, r4, r8, asr #3 │ │ │ │ - ldrheq r5, [r4], -r8 @ │ │ │ │ - @ instruction: 0x003682f4 │ │ │ │ - @ instruction: 0x0033c3f0 │ │ │ │ - eorseq r5, r4, r4, lsr #2 │ │ │ │ - andeq sp, r0, sp, asr #13 │ │ │ │ - @ instruction: 0x003682d0 │ │ │ │ - eorseq ip, r3, ip, asr #7 │ │ │ │ - mlaseq r4, r4, r0, r5 │ │ │ │ - andeq sp, r0, r3, asr #13 │ │ │ │ + eorseq r5, r4, r0, lsl #14 │ │ │ │ + @ instruction: 0x003455f0 │ │ │ │ + eorseq r8, r6, ip, lsr #16 │ │ │ │ + eorseq ip, r3, r8, lsr #18 │ │ │ │ + eorseq r5, r4, ip, asr r6 │ │ │ │ + @ instruction: 0x0000d6bf │ │ │ │ + eorseq r8, r6, r8, lsl #16 │ │ │ │ + eorseq ip, r3, r4, lsl #18 │ │ │ │ + eorseq r5, r4, ip, asr #11 │ │ │ │ + @ instruction: 0x0000d6b5 │ │ │ │ │ │ │ │ 000b8ef4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #276] @ b9020 │ │ │ │ @@ -108292,20 +108292,20 @@ │ │ │ │ eorseq r7, r9, ip, lsl #24 │ │ │ │ eorseq r7, r8, r0, asr #1 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r7, r8, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r8, asr #22 │ │ │ │ eorseq r7, r8, ip, asr #32 │ │ │ │ - eorseq r3, r4, ip, ror #1 │ │ │ │ + eorseq r3, r4, r4, lsr #12 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ - eorseq r5, r4, r8, lsr #32 │ │ │ │ - eorseq r4, r4, r8, lsl pc │ │ │ │ + eorseq r5, r4, r0, ror #10 │ │ │ │ + eorseq r5, r4, r0, asr r4 │ │ │ │ andeq r0, r0, r7, lsr r1 │ │ │ │ - @ instruction: 0x00344fb8 │ │ │ │ + @ instruction: 0x003454f0 │ │ │ │ │ │ │ │ 000b9054 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #388] @ b91f0 │ │ │ │ @@ -108408,24 +108408,24 @@ │ │ │ │ bl b6f00 │ │ │ │ b b9168 │ │ │ │ eorseq r6, r8, ip, lsl #31 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - eorseq r4, r4, r4, ror ip │ │ │ │ - eorseq r4, r4, ip, ror #29 │ │ │ │ - eorseq r4, r4, r4, asr ip │ │ │ │ - eorseq r4, r4, ip, asr #29 │ │ │ │ - eorseq r4, r4, r8, lsr ip │ │ │ │ - @ instruction: 0x00344eb0 │ │ │ │ - eorseq r4, r4, r8, lsl ip │ │ │ │ - mlaseq r4, r0, lr, r4 │ │ │ │ - @ instruction: 0x00344bf0 │ │ │ │ - eorseq r4, r4, r8, ror #28 │ │ │ │ + eorseq r5, r4, ip, lsr #3 │ │ │ │ + eorseq r5, r4, r4, lsr #8 │ │ │ │ + eorseq r5, r4, ip, lsl #3 │ │ │ │ + eorseq r5, r4, r4, lsl #8 │ │ │ │ + eorseq r5, r4, r0, ror r1 │ │ │ │ + eorseq r5, r4, r8, ror #7 │ │ │ │ + eorseq r5, r4, r0, asr r1 │ │ │ │ + eorseq r5, r4, r8, asr #7 │ │ │ │ + eorseq r5, r4, r8, lsr #2 │ │ │ │ + eorseq r5, r4, r0, lsr #7 │ │ │ │ │ │ │ │ 000b922c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #872] @ b95ac │ │ │ │ @@ -108651,30 +108651,30 @@ │ │ │ │ @ instruction: 0x00386db4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ mlaseq r8, r0, sp, r6 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ eorseq r6, r8, ip, ror ip │ │ │ │ - mlaseq r4, r8, fp, r4 │ │ │ │ - @ instruction: 0x00344bb8 │ │ │ │ - eorseq r4, r4, r4, ror fp │ │ │ │ - mlaseq r4, r4, fp, r4 │ │ │ │ - eorseq r4, r4, r4, asr fp │ │ │ │ - eorseq r4, r4, r4, ror fp │ │ │ │ - eorseq r4, r4, r4, lsr fp │ │ │ │ - eorseq r4, r4, r4, asr fp │ │ │ │ - eorseq r4, r4, r4, lsl fp │ │ │ │ - eorseq r4, r4, r4, lsr fp │ │ │ │ - eorseq r4, r4, ip, ror #21 │ │ │ │ - eorseq r4, r4, ip, lsl #22 │ │ │ │ - @ instruction: 0x00367bdc │ │ │ │ - @ instruction: 0x0033bcd8 │ │ │ │ - eorseq r4, r4, r4, lsl #22 │ │ │ │ - strdeq lr, [r0], -r6 │ │ │ │ + ldrsbeq r5, [r4], -r0 @ │ │ │ │ + ldrsheq r5, [r4], -r0 @ │ │ │ │ + eorseq r5, r4, ip, lsr #1 │ │ │ │ + eorseq r5, r4, ip, asr #1 │ │ │ │ + eorseq r5, r4, ip, lsl #1 │ │ │ │ + eorseq r5, r4, ip, lsr #1 │ │ │ │ + eorseq r5, r4, ip, rrx │ │ │ │ + eorseq r5, r4, ip, lsl #1 │ │ │ │ + eorseq r5, r4, ip, asr #32 │ │ │ │ + eorseq r5, r4, ip, rrx │ │ │ │ + eorseq r5, r4, r4, lsr #32 │ │ │ │ + eorseq r5, r4, r4, asr #32 │ │ │ │ + eorseq r8, r6, r4, lsl r1 │ │ │ │ + eorseq ip, r3, r0, lsl r2 │ │ │ │ + eorseq r5, r4, ip, lsr r0 │ │ │ │ + andeq lr, r0, r8, ror #5 │ │ │ │ │ │ │ │ 000b9608 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #280] @ b9738 │ │ │ │ @@ -108753,18 +108753,18 @@ │ │ │ │ @ instruction: 0x003869b4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ mlaseq r8, r4, r9, r6 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ eorseq r6, r8, ip, lsr #18 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ - eorseq r2, r4, r4, lsl #1 │ │ │ │ + @ instruction: 0x003425bc │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ - eorseq r4, r4, r4, asr #18 │ │ │ │ - eorseq r4, r4, r0, ror #18 │ │ │ │ + eorseq r4, r4, ip, ror lr │ │ │ │ + mlaseq r4, r8, lr, r4 │ │ │ │ │ │ │ │ 000b9768 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -108854,27 +108854,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ b b9894 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r3, r8, r4, lsl #30 │ │ │ │ eorseq r6, r8, r8, asr r8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r4, r4, r8, ror #17 │ │ │ │ - eorseq r4, r4, ip, ror #17 │ │ │ │ + eorseq r4, r4, r0, lsr #28 │ │ │ │ + eorseq r4, r4, r4, lsr #28 │ │ │ │ eorseq r6, r8, ip, lsl r8 │ │ │ │ andeq r0, r0, r8, lsr #25 │ │ │ │ andeq r0, r0, ip, lsr r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ mlaseq r8, r4, r7, r6 │ │ │ │ - @ instruction: 0x00341ff8 │ │ │ │ + eorseq r2, r4, r0, lsr r5 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ - eorseq r4, r4, r4, lsl #16 │ │ │ │ - @ instruction: 0x003447d0 │ │ │ │ + eorseq r4, r4, ip, lsr sp │ │ │ │ + eorseq r4, r4, r8, lsl #26 │ │ │ │ andeq r0, r0, r7, lsl #3 │ │ │ │ - @ instruction: 0x003447f8 │ │ │ │ + eorseq r4, r4, r0, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #132] @ b99b4 │ │ │ │ ldr r3, [pc, #132] @ b99b8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -108910,15 +108910,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r6, r8, r8, asr #13 │ │ │ │ andeq r0, r0, r8, lsr #25 │ │ │ │ eorseq fp, sl, r4, ror #28 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq fp, r3, r4, ror #22 │ │ │ │ + mlaseq r3, ip, r0, ip │ │ │ │ │ │ │ │ 000b99c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -108958,18 +108958,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r7, r9, ip, lsr #2 │ │ │ │ @ instruction: 0x003865f4 │ │ │ │ andeq r0, r0, ip, asr #20 │ │ │ │ - @ instruction: 0x003446b0 │ │ │ │ + eorseq r4, r4, r8, ror #23 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r4, r4, r4, lsr r4 │ │ │ │ - @ instruction: 0x003446b8 │ │ │ │ + eorseq r4, r4, ip, ror #18 │ │ │ │ + @ instruction: 0x00344bf0 │ │ │ │ │ │ │ │ 000b9a8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [pc, #464] @ b9c74 │ │ │ │ @@ -109088,22 +109088,22 @@ │ │ │ │ ldr r2, [pc, #48] @ b9c98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #388 @ 0x184 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r6, r8, r4, asr r5 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq ip, r5, r4, lsr r6 │ │ │ │ - eorseq r4, r4, ip, lsl r5 │ │ │ │ - eorseq ip, r5, r4, lsl #12 │ │ │ │ - eorseq r4, r4, r4, ror #9 │ │ │ │ - eorseq r7, r6, r4, lsl r5 │ │ │ │ - eorseq fp, r3, r0, lsl r6 │ │ │ │ - eorseq fp, r3, ip, lsl #17 │ │ │ │ - andeq r2, r1, r3, ror #25 │ │ │ │ + eorseq ip, r5, ip, ror #22 │ │ │ │ + eorseq r4, r4, r4, asr sl │ │ │ │ + eorseq ip, r5, ip, lsr fp │ │ │ │ + eorseq r4, r4, ip, lsl sl │ │ │ │ + eorseq r7, r6, ip, asr #20 │ │ │ │ + eorseq fp, r3, r8, asr #22 │ │ │ │ + eorseq fp, r3, r4, asr #27 │ │ │ │ + ldrdeq r2, [r1], -r5 │ │ │ │ │ │ │ │ 000b9c9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -109143,18 +109143,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r6, r9, r8, asr lr │ │ │ │ eorseq r6, r8, r0, lsr #6 │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ - eorseq r4, r4, ip, lsl r4 │ │ │ │ + eorseq r4, r4, r4, asr r9 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r4, r4, r0, ror #2 │ │ │ │ - eorseq r4, r4, r4, ror #7 │ │ │ │ + mlaseq r4, r8, r6, r4 │ │ │ │ + eorseq r4, r4, ip, lsl r9 │ │ │ │ │ │ │ │ 000b9d60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -109283,26 +109283,26 @@ │ │ │ │ ldr r2, [pc, #64] @ b9fa4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #348 @ 0x15c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r6, r8, r8, ror r2 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r4, r4, ip, ror r2 │ │ │ │ - eorseq r4, r4, r0, lsr r2 │ │ │ │ - eorseq r4, r4, r0, asr r2 │ │ │ │ - eorseq r4, r4, r4, lsl #4 │ │ │ │ - eorseq r7, r6, ip, lsr r2 │ │ │ │ - eorseq fp, r3, r8, lsr r3 │ │ │ │ - eorseq r4, r4, ip, lsr #4 │ │ │ │ - muleq r1, fp, r5 │ │ │ │ - eorseq r7, r6, r8, lsl r2 │ │ │ │ - eorseq fp, r3, r4, lsl r3 │ │ │ │ - mlaseq r3, r0, r5, fp │ │ │ │ - muleq r1, r1, r5 │ │ │ │ + @ instruction: 0x003447b4 │ │ │ │ + eorseq r4, r4, r8, ror #14 │ │ │ │ + eorseq r4, r4, r8, lsl #15 │ │ │ │ + eorseq r4, r4, ip, lsr r7 │ │ │ │ + eorseq r7, r6, r4, ror r7 │ │ │ │ + eorseq fp, r3, r0, ror r8 │ │ │ │ + eorseq r4, r4, r4, ror #14 │ │ │ │ + andeq r3, r1, r8, lsl #11 │ │ │ │ + eorseq r7, r6, r0, asr r7 │ │ │ │ + eorseq fp, r3, ip, asr #16 │ │ │ │ + eorseq fp, r3, r8, asr #21 │ │ │ │ + andeq r3, r1, lr, ror r5 │ │ │ │ │ │ │ │ 000b9fa8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -109384,19 +109384,19 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r6, r9, r4, lsr #22 │ │ │ │ eorseq r5, r8, ip, ror #31 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ eorseq r5, r8, r8, lsl #31 │ │ │ │ - @ instruction: 0x00343eb4 │ │ │ │ + eorseq r4, r4, ip, ror #7 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r4, r4, r8, lsr #1 │ │ │ │ - eorseq r4, r4, ip, asr r0 │ │ │ │ - eorseq r4, r4, r4, lsr #1 │ │ │ │ + eorseq r4, r4, r0, ror #11 │ │ │ │ + mlaseq r4, r4, r5, r4 │ │ │ │ + @ instruction: 0x003445dc │ │ │ │ │ │ │ │ 000ba118 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -109436,18 +109436,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x003969dc │ │ │ │ eorseq r5, r8, r4, lsr #29 │ │ │ │ andeq r0, r0, ip, lsl #9 │ │ │ │ - eorseq r4, r4, r8 │ │ │ │ + eorseq r4, r4, r0, asr #10 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r3, r4, r4, ror #25 │ │ │ │ - eorseq r3, r4, r8, ror #30 │ │ │ │ + eorseq r4, r4, ip, lsl r2 │ │ │ │ + eorseq r4, r4, r0, lsr #9 │ │ │ │ │ │ │ │ 000ba1dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -109576,26 +109576,26 @@ │ │ │ │ ldr r2, [pc, #64] @ ba420 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #300 @ 0x12c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00385dfc │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r3, r4, r4, ror #28 │ │ │ │ - @ instruction: 0x00343db4 │ │ │ │ - eorseq r3, r4, r8, lsr lr │ │ │ │ - eorseq r3, r4, r8, lsl #27 │ │ │ │ - eorseq r6, r6, r0, asr #27 │ │ │ │ - @ instruction: 0x0033aebc │ │ │ │ - @ instruction: 0x00343db0 │ │ │ │ - strdeq r3, [r1], -r5 │ │ │ │ - mlaseq r6, ip, sp, r6 │ │ │ │ - mlaseq r3, r8, lr, sl │ │ │ │ - eorseq fp, r3, r4, lsl r1 │ │ │ │ - andeq r3, r1, fp, ror #19 │ │ │ │ + mlaseq r4, ip, r3, r4 │ │ │ │ + eorseq r4, r4, ip, ror #5 │ │ │ │ + eorseq r4, r4, r0, ror r3 │ │ │ │ + eorseq r4, r4, r0, asr #5 │ │ │ │ + @ instruction: 0x003672f8 │ │ │ │ + @ instruction: 0x0033b3f4 │ │ │ │ + eorseq r4, r4, r8, ror #5 │ │ │ │ + andeq r3, r1, r2, ror #19 │ │ │ │ + @ instruction: 0x003672d4 │ │ │ │ + @ instruction: 0x0033b3d0 │ │ │ │ + eorseq fp, r3, ip, asr #12 │ │ │ │ + ldrdeq r3, [r1], -r8 │ │ │ │ │ │ │ │ 000ba424 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -109671,19 +109671,19 @@ │ │ │ │ eorseq r5, r8, r8, lsr #23 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r6, r9, r8, lsr #13 │ │ │ │ eorseq r5, r8, r0, ror fp │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ eorseq r5, r8, r0, lsr #22 │ │ │ │ - eorseq r3, r4, r4, ror ip │ │ │ │ + eorseq r4, r4, ip, lsr #3 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r3, r4, r0, lsr #25 │ │ │ │ - @ instruction: 0x00343bf0 │ │ │ │ - mlaseq r4, r0, ip, r3 │ │ │ │ + @ instruction: 0x003441d8 │ │ │ │ + eorseq r4, r4, r8, lsr #2 │ │ │ │ + eorseq r4, r4, r8, asr #3 │ │ │ │ │ │ │ │ 000ba57c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -109723,18 +109723,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r6, r9, r8, ror r5 │ │ │ │ eorseq r5, r8, r0, asr #20 │ │ │ │ andeq r0, r0, r0, lsl r4 │ │ │ │ - @ instruction: 0x00343bf4 │ │ │ │ + eorseq r4, r4, ip, lsr #2 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r3, r4, r0, lsl #17 │ │ │ │ - eorseq r3, r4, r4, lsl #22 │ │ │ │ + @ instruction: 0x00343db8 │ │ │ │ + eorseq r4, r4, ip, lsr r0 │ │ │ │ │ │ │ │ 000ba640 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -109863,26 +109863,26 @@ │ │ │ │ ldr r2, [pc, #64] @ ba884 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mlaseq r8, r8, r9, r5 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r3, r4, r4, asr sl │ │ │ │ - eorseq r3, r4, r0, asr r9 │ │ │ │ - eorseq r3, r4, r8, lsr #20 │ │ │ │ - eorseq r3, r4, r4, lsr #18 │ │ │ │ - eorseq r6, r6, ip, asr r9 │ │ │ │ - eorseq sl, r3, r8, asr sl │ │ │ │ - eorseq r3, r4, ip, asr #18 │ │ │ │ - andeq r3, r1, r4, lsr lr │ │ │ │ - eorseq r6, r6, r8, lsr r9 │ │ │ │ - eorseq sl, r3, r4, lsr sl │ │ │ │ - @ instruction: 0x0033acb0 │ │ │ │ - andeq r3, r1, sl, lsr #28 │ │ │ │ + eorseq r3, r4, ip, lsl #31 │ │ │ │ + eorseq r3, r4, r8, lsl #29 │ │ │ │ + eorseq r3, r4, r0, ror #30 │ │ │ │ + eorseq r3, r4, ip, asr lr │ │ │ │ + mlaseq r6, r4, lr, r6 │ │ │ │ + mlaseq r3, r0, pc, sl @ │ │ │ │ + eorseq r3, r4, r4, lsl #29 │ │ │ │ + andeq r3, r1, r1, lsr #28 │ │ │ │ + eorseq r6, r6, r0, ror lr │ │ │ │ + eorseq sl, r3, ip, ror #30 │ │ │ │ + eorseq fp, r3, r8, ror #3 │ │ │ │ + andeq r3, r1, r7, lsl lr │ │ │ │ │ │ │ │ 000ba888 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -109958,19 +109958,19 @@ │ │ │ │ eorseq r5, r8, r4, asr #14 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r6, r9, r4, asr #4 │ │ │ │ eorseq r5, r8, ip, lsl #14 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ @ instruction: 0x003856bc │ │ │ │ - eorseq r3, r4, r0, lsl r8 │ │ │ │ + eorseq r3, r4, r8, asr #26 │ │ │ │ muleq r0, r4, fp │ │ │ │ - mlaseq r4, r0, r8, r3 │ │ │ │ - eorseq r3, r4, ip, lsl #15 │ │ │ │ - eorseq r1, r4, r4, lsr #14 │ │ │ │ + eorseq r3, r4, r8, asr #27 │ │ │ │ + eorseq r3, r4, r4, asr #25 │ │ │ │ + eorseq r1, r4, ip, asr ip │ │ │ │ │ │ │ │ 000ba9e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -110010,18 +110010,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r6, r9, r4, lsl r1 │ │ │ │ @ instruction: 0x003855dc │ │ │ │ andeq r0, r0, r4, lsl #20 │ │ │ │ - @ instruction: 0x003437d0 │ │ │ │ + eorseq r3, r4, r8, lsl #26 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r3, r4, ip, lsl r4 │ │ │ │ - eorseq r3, r4, r0, lsr #13 │ │ │ │ + eorseq r3, r4, r4, asr r9 │ │ │ │ + @ instruction: 0x00343bd8 │ │ │ │ │ │ │ │ 000baaa4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -110150,26 +110150,26 @@ │ │ │ │ ldr r2, [pc, #64] @ bace8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #208 @ 0xd0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r5, r8, r4, lsr r5 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r3, r4, r0, lsr r6 │ │ │ │ - eorseq r3, r4, ip, ror #9 │ │ │ │ - eorseq r3, r4, r4, lsl #12 │ │ │ │ - eorseq r3, r4, r0, asr #9 │ │ │ │ - @ instruction: 0x003664f8 │ │ │ │ - @ instruction: 0x0033a5f4 │ │ │ │ - eorseq r3, r4, r8, ror #9 │ │ │ │ - @ instruction: 0x000143ba │ │ │ │ - @ instruction: 0x003664d4 │ │ │ │ - @ instruction: 0x0033a5d0 │ │ │ │ - eorseq sl, r3, ip, asr #16 │ │ │ │ - @ instruction: 0x000143b0 │ │ │ │ + eorseq r3, r4, r8, ror #22 │ │ │ │ + eorseq r3, r4, r4, lsr #20 │ │ │ │ + eorseq r3, r4, ip, lsr fp │ │ │ │ + @ instruction: 0x003439f8 │ │ │ │ + eorseq r6, r6, r0, lsr sl │ │ │ │ + eorseq sl, r3, ip, lsr #22 │ │ │ │ + eorseq r3, r4, r0, lsr #20 │ │ │ │ + andeq r4, r1, r7, lsr #7 │ │ │ │ + eorseq r6, r6, ip, lsl #20 │ │ │ │ + eorseq sl, r3, r8, lsl #22 │ │ │ │ + eorseq sl, r3, r4, lsl #27 │ │ │ │ + muleq r1, sp, r3 │ │ │ │ │ │ │ │ 000bacec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -110245,19 +110245,19 @@ │ │ │ │ eorseq r5, r8, r0, ror #5 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r5, r9, r0, ror #27 │ │ │ │ eorseq r5, r8, r8, lsr #5 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ eorseq r5, r8, r8, asr r2 │ │ │ │ - eorseq r3, r4, ip, lsr #7 │ │ │ │ + eorseq r3, r4, r4, ror #17 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r3, r4, ip, ror #8 │ │ │ │ - eorseq r3, r4, r8, lsr #6 │ │ │ │ - eorseq r1, r4, r0, asr #5 │ │ │ │ + eorseq r3, r4, r4, lsr #19 │ │ │ │ + eorseq r3, r4, r0, ror #16 │ │ │ │ + @ instruction: 0x003417f8 │ │ │ │ │ │ │ │ 000bae44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -110297,18 +110297,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x00395cb0 │ │ │ │ eorseq r5, r8, r8, ror r1 │ │ │ │ andeq r0, r0, r8, lsl #15 │ │ │ │ - eorseq r3, r4, ip, lsr #7 │ │ │ │ + eorseq r3, r4, r4, ror #17 │ │ │ │ muleq r0, r4, fp │ │ │ │ - @ instruction: 0x00342fb8 │ │ │ │ - eorseq r3, r4, ip, lsr r2 │ │ │ │ + @ instruction: 0x003434f0 │ │ │ │ + eorseq r3, r4, r4, ror r7 │ │ │ │ │ │ │ │ 000baf08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -110495,34 +110495,34 @@ │ │ │ │ ldr r2, [pc, #96] @ bb254 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #160 @ 0xa0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r5, r8, r8, asr #1 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq fp, r5, r8, asr #7 │ │ │ │ - eorseq r2, r4, r8, ror #31 │ │ │ │ - mlaseq r5, ip, r3, fp │ │ │ │ - @ instruction: 0x00342fbc │ │ │ │ - @ instruction: 0x00365ff4 │ │ │ │ - ldrsheq sl, [r3], -r0 @ │ │ │ │ - eorseq r3, r4, r8, lsl #2 │ │ │ │ - andeq r4, r1, r0, lsr #18 │ │ │ │ - @ instruction: 0x00365fd0 │ │ │ │ - eorseq sl, r3, ip, asr #1 │ │ │ │ - eorseq sl, r3, r8, asr #6 │ │ │ │ - andeq r4, r1, ip, lsl #18 │ │ │ │ - eorseq r5, r6, ip, lsr #31 │ │ │ │ - eorseq sl, r3, r8, lsr #1 │ │ │ │ - mlaseq r4, ip, pc, r2 @ │ │ │ │ - andeq r4, r1, r6, lsl r9 │ │ │ │ - eorseq r5, r6, r8, lsl #31 │ │ │ │ - eorseq sl, r3, r4, lsl #1 │ │ │ │ - eorseq r3, r4, ip, lsr #1 │ │ │ │ - andeq r4, r1, sl, lsr #18 │ │ │ │ + eorseq fp, r5, r0, lsl #18 │ │ │ │ + eorseq r3, r4, r0, lsr #10 │ │ │ │ + @ instruction: 0x0035b8d4 │ │ │ │ + @ instruction: 0x003434f4 │ │ │ │ + eorseq r6, r6, ip, lsr #10 │ │ │ │ + eorseq sl, r3, r8, lsr #12 │ │ │ │ + eorseq r3, r4, r0, asr #12 │ │ │ │ + andeq r4, r1, sp, lsl #18 │ │ │ │ + eorseq r6, r6, r8, lsl #10 │ │ │ │ + eorseq sl, r3, r4, lsl #12 │ │ │ │ + eorseq sl, r3, r0, lsl #17 │ │ │ │ + strdeq r4, [r1], -r9 │ │ │ │ + eorseq r6, r6, r4, ror #9 │ │ │ │ + eorseq sl, r3, r0, ror #11 │ │ │ │ + @ instruction: 0x003434d4 │ │ │ │ + andeq r4, r1, r3, lsl #18 │ │ │ │ + eorseq r6, r6, r0, asr #9 │ │ │ │ + @ instruction: 0x0033a5bc │ │ │ │ + eorseq r3, r4, r4, ror #11 │ │ │ │ + andeq r4, r1, r7, lsl r9 │ │ │ │ │ │ │ │ 000bb258 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -110637,21 +110637,21 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r5, r9, r0, ror r8 │ │ │ │ eorseq r4, r8, ip, lsr #26 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x00384cb0 │ │ │ │ - eorseq r2, r4, r4, lsl #28 │ │ │ │ + eorseq r3, r4, ip, lsr r3 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq fp, r5, r0, ror #2 │ │ │ │ - eorseq r2, r4, r0, lsl #27 │ │ │ │ - eorseq r2, r4, ip, lsl lr │ │ │ │ - eorseq sl, r4, r0, ror #28 │ │ │ │ - eorseq sl, r4, r0, lsr lr │ │ │ │ + mlaseq r5, r8, r6, fp │ │ │ │ + @ instruction: 0x003432b8 │ │ │ │ + eorseq r3, r4, r4, asr r3 │ │ │ │ + mlaseq r4, r8, r3, fp │ │ │ │ + eorseq fp, r4, r8, ror #6 │ │ │ │ │ │ │ │ 000bb454 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -110691,18 +110691,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r5, r9, r0, lsr #13 │ │ │ │ eorseq r4, r8, r8, ror #22 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq r2, r4, r8, ror #27 │ │ │ │ + eorseq r3, r4, r0, lsr #6 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r2, r4, r8, lsr #19 │ │ │ │ - eorseq r2, r4, ip, lsr #24 │ │ │ │ + eorseq r2, r4, r0, ror #29 │ │ │ │ + eorseq r3, r4, r4, ror #2 │ │ │ │ │ │ │ │ 000bb518 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -110831,26 +110831,26 @@ │ │ │ │ ldr r2, [pc, #64] @ bb75c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #116 @ 0x74 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r4, r8, r0, asr #21 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r2, r4, ip, asr #24 │ │ │ │ - eorseq r2, r4, r8, ror sl │ │ │ │ - eorseq r2, r4, r0, lsr #24 │ │ │ │ - eorseq r2, r4, ip, asr #20 │ │ │ │ - eorseq r5, r6, r4, lsl #21 │ │ │ │ - eorseq r9, r3, r0, lsl #23 │ │ │ │ - eorseq r2, r4, r4, ror sl │ │ │ │ - andeq r4, r1, r0, ror ip │ │ │ │ - eorseq r5, r6, r0, ror #20 │ │ │ │ - eorseq r9, r3, ip, asr fp │ │ │ │ - @ instruction: 0x00339dd8 │ │ │ │ - andeq r4, r1, r6, ror #24 │ │ │ │ + eorseq r3, r4, r4, lsl #3 │ │ │ │ + @ instruction: 0x00342fb0 │ │ │ │ + eorseq r3, r4, r8, asr r1 │ │ │ │ + eorseq r2, r4, r4, lsl #31 │ │ │ │ + @ instruction: 0x00365fbc │ │ │ │ + ldrheq sl, [r3], -r8 @ │ │ │ │ + eorseq r2, r4, ip, lsr #31 │ │ │ │ + andeq r4, r1, sp, asr ip │ │ │ │ + mlaseq r6, r8, pc, r5 @ │ │ │ │ + mlaseq r3, r4, r0, sl │ │ │ │ + eorseq sl, r3, r0, lsl r3 │ │ │ │ + andeq r4, r1, r3, asr ip │ │ │ │ │ │ │ │ 000bb760 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -110926,19 +110926,19 @@ │ │ │ │ eorseq r4, r8, ip, ror #16 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r5, r9, ip, ror #6 │ │ │ │ eorseq r4, r8, r4, lsr r8 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ eorseq r4, r8, r4, ror #15 │ │ │ │ - eorseq r2, r4, r8, lsr r9 │ │ │ │ + eorseq r2, r4, r0, ror lr │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r2, r4, r8, lsl #21 │ │ │ │ - @ instruction: 0x003428b4 │ │ │ │ - eorseq r2, r4, r4, asr r9 │ │ │ │ + eorseq r2, r4, r0, asr #31 │ │ │ │ + eorseq r2, r4, ip, ror #27 │ │ │ │ + eorseq r2, r4, ip, lsl #29 │ │ │ │ │ │ │ │ 000bb8b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -110978,18 +110978,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r5, r9, ip, lsr r2 │ │ │ │ eorseq r4, r8, r4, lsl #14 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r2, r4, ip, asr #19 │ │ │ │ + eorseq r2, r4, r4, lsl #30 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r2, r4, r4, asr #10 │ │ │ │ - eorseq r2, r4, r8, asr #15 │ │ │ │ + eorseq r2, r4, ip, ror sl │ │ │ │ + eorseq r2, r4, r0, lsl #26 │ │ │ │ │ │ │ │ 000bb97c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -111118,26 +111118,26 @@ │ │ │ │ ldr r2, [pc, #64] @ bbbc0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r4, r8, ip, asr r6 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r2, r4, r0, lsr r8 │ │ │ │ - eorseq r2, r4, r4, lsl r6 │ │ │ │ - eorseq r2, r4, r4, lsl #16 │ │ │ │ - eorseq r2, r4, r8, ror #11 │ │ │ │ - eorseq r5, r6, r0, lsr #12 │ │ │ │ - eorseq r9, r3, ip, lsl r7 │ │ │ │ - eorseq r2, r4, r0, lsl r6 │ │ │ │ - andeq r4, r1, r6, lsr #31 │ │ │ │ - @ instruction: 0x003655fc │ │ │ │ - @ instruction: 0x003396f8 │ │ │ │ - eorseq r9, r3, r4, ror r9 │ │ │ │ - muleq r1, ip, pc @ │ │ │ │ + eorseq r2, r4, r8, ror #26 │ │ │ │ + eorseq r2, r4, ip, asr #22 │ │ │ │ + eorseq r2, r4, ip, lsr sp │ │ │ │ + eorseq r2, r4, r0, lsr #22 │ │ │ │ + eorseq r5, r6, r8, asr fp │ │ │ │ + eorseq r9, r3, r4, asr ip │ │ │ │ + eorseq r2, r4, r8, asr #22 │ │ │ │ + muleq r1, r3, pc @ │ │ │ │ + eorseq r5, r6, r4, lsr fp │ │ │ │ + eorseq r9, r3, r0, lsr ip │ │ │ │ + eorseq r9, r3, ip, lsr #29 │ │ │ │ + andeq r4, r1, r9, lsl #31 │ │ │ │ │ │ │ │ 000bbbc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -111213,19 +111213,19 @@ │ │ │ │ eorseq r4, r8, r8, lsl #8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r4, r9, r8, lsl #30 │ │ │ │ @ instruction: 0x003843d0 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ eorseq r4, r8, r0, lsl #7 │ │ │ │ - @ instruction: 0x003424d4 │ │ │ │ + eorseq r2, r4, ip, lsl #20 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r2, r4, ip, ror #12 │ │ │ │ - eorseq r2, r4, r0, asr r4 │ │ │ │ - @ instruction: 0x003424f0 │ │ │ │ + eorseq r2, r4, r4, lsr #23 │ │ │ │ + eorseq r2, r4, r8, lsl #19 │ │ │ │ + eorseq r2, r4, r8, lsr #20 │ │ │ │ │ │ │ │ 000bbd1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -111265,18 +111265,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x00394dd8 │ │ │ │ eorseq r4, r8, r0, lsr #5 │ │ │ │ andeq r0, r0, r4, lsr #13 │ │ │ │ - @ instruction: 0x003425b0 │ │ │ │ + eorseq r2, r4, r8, ror #21 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r2, r4, r0, ror #1 │ │ │ │ - eorseq r2, r4, r4, ror #6 │ │ │ │ + eorseq r2, r4, r8, lsl r6 │ │ │ │ + mlaseq r4, ip, r8, r2 │ │ │ │ │ │ │ │ 000bbde0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -111405,26 +111405,26 @@ │ │ │ │ ldr r2, [pc, #64] @ bc024 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x003841f8 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r2, r4, r0, lsl r4 │ │ │ │ - @ instruction: 0x003421b0 │ │ │ │ - eorseq r2, r4, r4, ror #7 │ │ │ │ - eorseq r2, r4, r4, lsl #3 │ │ │ │ - @ instruction: 0x003651bc │ │ │ │ - @ instruction: 0x003392b8 │ │ │ │ - eorseq r2, r4, ip, lsr #3 │ │ │ │ - ldrdeq r5, [r1], -ip │ │ │ │ - mlaseq r6, r8, r1, r5 │ │ │ │ - mlaseq r3, r4, r2, r9 │ │ │ │ - eorseq r9, r3, r0, lsl r5 │ │ │ │ - ldrdeq r5, [r1], -r2 │ │ │ │ + eorseq r2, r4, r8, asr #18 │ │ │ │ + eorseq r2, r4, r8, ror #13 │ │ │ │ + eorseq r2, r4, ip, lsl r9 │ │ │ │ + @ instruction: 0x003426bc │ │ │ │ + @ instruction: 0x003656f4 │ │ │ │ + @ instruction: 0x003397f0 │ │ │ │ + eorseq r2, r4, r4, ror #13 │ │ │ │ + andeq r5, r1, r9, asr #5 │ │ │ │ + @ instruction: 0x003656d0 │ │ │ │ + eorseq r9, r3, ip, asr #15 │ │ │ │ + eorseq r9, r3, r8, asr #20 │ │ │ │ + @ instruction: 0x000152bf │ │ │ │ │ │ │ │ 000bc028 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -111500,19 +111500,19 @@ │ │ │ │ eorseq r3, r8, r4, lsr #31 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r4, r9, r4, lsr #21 │ │ │ │ eorseq r3, r8, ip, ror #30 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ eorseq r3, r8, ip, lsl pc │ │ │ │ - eorseq r2, r4, r0, ror r0 │ │ │ │ + eorseq r2, r4, r8, lsr #11 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r2, r4, ip, asr #4 │ │ │ │ - eorseq r1, r4, ip, ror #31 │ │ │ │ - eorseq r2, r4, ip, lsl #1 │ │ │ │ + eorseq r2, r4, r4, lsl #15 │ │ │ │ + eorseq r2, r4, r4, lsr #10 │ │ │ │ + eorseq r2, r4, r4, asr #11 │ │ │ │ │ │ │ │ 000bc180 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -111552,18 +111552,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r4, r9, r4, ror r9 │ │ │ │ eorseq r3, r8, ip, lsr lr │ │ │ │ andeq r0, r0, r0, lsl ip │ │ │ │ - eorseq r2, r4, ip, lsl #3 │ │ │ │ + eorseq r2, r4, r4, asr #13 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r1, r4, ip, ror ip │ │ │ │ - eorseq r1, r4, r0, lsl #30 │ │ │ │ + @ instruction: 0x003421b4 │ │ │ │ + eorseq r2, r4, r8, lsr r4 │ │ │ │ │ │ │ │ 000bc244 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -111692,26 +111692,26 @@ │ │ │ │ ldr r2, [pc, #64] @ bc488 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mlaseq r8, r4, sp, r3 │ │ │ │ muleq r0, r4, fp │ │ │ │ - @ instruction: 0x00341ff0 │ │ │ │ - eorseq r1, r4, ip, asr #26 │ │ │ │ - eorseq r1, r4, r4, asr #31 │ │ │ │ - eorseq r1, r4, r0, lsr #26 │ │ │ │ - eorseq r4, r6, r8, asr sp │ │ │ │ - eorseq r8, r3, r4, asr lr │ │ │ │ - eorseq r1, r4, r8, asr #26 │ │ │ │ - andeq r5, r1, pc, asr r8 │ │ │ │ - eorseq r4, r6, r4, lsr sp │ │ │ │ - eorseq r8, r3, r0, lsr lr │ │ │ │ - eorseq r9, r3, ip, lsr #1 │ │ │ │ - andeq r5, r1, r5, asr r8 │ │ │ │ + eorseq r2, r4, r8, lsr #10 │ │ │ │ + eorseq r2, r4, r4, lsl #5 │ │ │ │ + @ instruction: 0x003424fc │ │ │ │ + eorseq r2, r4, r8, asr r2 │ │ │ │ + mlaseq r6, r0, r2, r5 │ │ │ │ + eorseq r9, r3, ip, lsl #7 │ │ │ │ + eorseq r2, r4, r0, lsl #5 │ │ │ │ + andeq r5, r1, ip, asr #16 │ │ │ │ + eorseq r5, r6, ip, ror #4 │ │ │ │ + eorseq r9, r3, r8, ror #6 │ │ │ │ + eorseq r9, r3, r4, ror #11 │ │ │ │ + andeq r5, r1, r2, asr #16 │ │ │ │ │ │ │ │ 000bc48c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -111787,19 +111787,19 @@ │ │ │ │ eorseq r3, r8, r0, asr #22 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r4, r9, r0, asr #12 │ │ │ │ eorseq r3, r8, r8, lsl #22 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x00383ab8 │ │ │ │ - eorseq r1, r4, ip, lsl #24 │ │ │ │ + eorseq r2, r4, r4, asr #2 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r1, r4, ip, lsr #28 │ │ │ │ - eorseq r1, r4, r8, lsl #23 │ │ │ │ - eorseq r1, r4, r8, lsr #24 │ │ │ │ + eorseq r2, r4, r4, ror #6 │ │ │ │ + eorseq r2, r4, r0, asr #1 │ │ │ │ + eorseq r2, r4, r0, ror #2 │ │ │ │ │ │ │ │ 000bc5e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -111839,18 +111839,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r4, r9, r0, lsl r5 │ │ │ │ @ instruction: 0x003839d8 │ │ │ │ @ instruction: 0x00000ab8 │ │ │ │ - eorseq r1, r4, r0, ror sp │ │ │ │ + eorseq r2, r4, r8, lsr #5 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r1, r4, r8, lsl r8 │ │ │ │ - mlaseq r4, ip, sl, r1 │ │ │ │ + eorseq r1, r4, r0, asr sp │ │ │ │ + @ instruction: 0x00341fd4 │ │ │ │ │ │ │ │ 000bc6a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -111979,27 +111979,27 @@ │ │ │ │ ldr r2, [pc, #68] @ bc8f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r3, r8, r0, lsr r9 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r1, r4, ip, asr #23 │ │ │ │ - eorseq r1, r4, r4, ror #17 │ │ │ │ + eorseq r2, r4, r4, lsl #2 │ │ │ │ + eorseq r1, r4, ip, lsl lr │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - eorseq r1, r4, r0, lsr #23 │ │ │ │ - @ instruction: 0x003418b8 │ │ │ │ - @ instruction: 0x003648f4 │ │ │ │ - @ instruction: 0x003389f0 │ │ │ │ - eorseq r1, r4, r4, ror #17 │ │ │ │ - andeq r5, r1, sl, lsl pc │ │ │ │ - @ instruction: 0x003648d0 │ │ │ │ - eorseq r8, r3, ip, asr #19 │ │ │ │ - eorseq r8, r3, r8, asr #24 │ │ │ │ - andeq r5, r1, r0, lsl pc │ │ │ │ + ldrsbeq r2, [r4], -r8 @ │ │ │ │ + @ instruction: 0x00341df0 │ │ │ │ + eorseq r4, r6, ip, lsr #28 │ │ │ │ + eorseq r8, r3, r8, lsr #30 │ │ │ │ + eorseq r1, r4, ip, lsl lr │ │ │ │ + andeq r5, r1, r7, lsl #30 │ │ │ │ + eorseq r4, r6, r8, lsl #28 │ │ │ │ + eorseq r8, r3, r4, lsl #30 │ │ │ │ + eorseq r9, r3, r0, lsl #3 │ │ │ │ + strdeq r5, [r1], -sp │ │ │ │ │ │ │ │ 000bc8f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -112075,20 +112075,20 @@ │ │ │ │ @ instruction: 0x003836d8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x003941d8 │ │ │ │ eorseq r3, r8, r0, lsr #13 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ eorseq r3, r8, r0, asr r6 │ │ │ │ - eorseq r1, r4, r4, lsr #15 │ │ │ │ + @ instruction: 0x00341cdc │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r1, r4, r4, lsl #20 │ │ │ │ - eorseq r1, r4, ip, lsl r7 │ │ │ │ + eorseq r1, r4, ip, lsr pc │ │ │ │ + eorseq r1, r4, r4, asr ip │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - eorseq r1, r4, r0, asr #15 │ │ │ │ + @ instruction: 0x00341cf8 │ │ │ │ │ │ │ │ 000bca50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -112128,18 +112128,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r4, r9, r4, lsr #1 │ │ │ │ eorseq r3, r8, ip, ror #10 │ │ │ │ andeq r0, r0, r0, asr sl │ │ │ │ - eorseq r1, r4, r4, asr #18 │ │ │ │ + eorseq r1, r4, ip, ror lr │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r1, r4, ip, lsr #7 │ │ │ │ - eorseq r1, r4, r0, lsr r6 │ │ │ │ + eorseq r1, r4, r4, ror #17 │ │ │ │ + eorseq r1, r4, r8, ror #22 │ │ │ │ │ │ │ │ 000bcb14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -112268,27 +112268,27 @@ │ │ │ │ ldr r2, [pc, #68] @ bcd5c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r3, r8, r4, asr #9 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r1, r4, r4, lsr #15 │ │ │ │ - eorseq r1, r4, r8, ror r4 │ │ │ │ + @ instruction: 0x00341cdc │ │ │ │ + @ instruction: 0x003419b0 │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ - eorseq r1, r4, r8, ror r7 │ │ │ │ - eorseq r1, r4, ip, asr #8 │ │ │ │ - eorseq r4, r6, r8, lsl #9 │ │ │ │ - eorseq r8, r3, r4, lsl #11 │ │ │ │ - eorseq r1, r4, r8, ror r4 │ │ │ │ - andeq r6, r1, lr, lsr #8 │ │ │ │ - eorseq r4, r6, r4, ror #8 │ │ │ │ - eorseq r8, r3, r0, ror #10 │ │ │ │ - @ instruction: 0x003387dc │ │ │ │ - andeq r6, r1, r4, lsr #8 │ │ │ │ + @ instruction: 0x00341cb0 │ │ │ │ + eorseq r1, r4, r4, lsl #19 │ │ │ │ + eorseq r4, r6, r0, asr #19 │ │ │ │ + @ instruction: 0x00338abc │ │ │ │ + @ instruction: 0x003419b0 │ │ │ │ + andeq r6, r1, fp, lsl r4 │ │ │ │ + mlaseq r6, ip, r9, r4 │ │ │ │ + mlaseq r3, r8, sl, r8 │ │ │ │ + eorseq r8, r3, r4, lsl sp │ │ │ │ + andeq r6, r1, r1, lsl r4 │ │ │ │ │ │ │ │ 000bcd60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -112364,20 +112364,20 @@ │ │ │ │ eorseq r3, r8, ip, ror #4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r3, r9, ip, ror #26 │ │ │ │ eorseq r3, r8, r4, lsr r2 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ eorseq r3, r8, r4, ror #3 │ │ │ │ - eorseq r1, r4, r8, lsr r3 │ │ │ │ + eorseq r1, r4, r0, ror r8 │ │ │ │ muleq r0, r4, fp │ │ │ │ - @ instruction: 0x003415dc │ │ │ │ - @ instruction: 0x003412b0 │ │ │ │ + eorseq r1, r4, r4, lsl fp │ │ │ │ + eorseq r1, r4, r8, ror #15 │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ - eorseq r1, r4, r4, asr r3 │ │ │ │ + eorseq r1, r4, ip, lsl #17 │ │ │ │ │ │ │ │ 000bcebc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -112417,18 +112417,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r3, r9, r8, lsr ip │ │ │ │ eorseq r3, r8, r0, lsl #2 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq r1, r4, r0, lsr #10 │ │ │ │ + eorseq r1, r4, r8, asr sl │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r0, r4, r0, asr #30 │ │ │ │ - eorseq r1, r4, r4, asr #3 │ │ │ │ + eorseq r1, r4, r8, ror r4 │ │ │ │ + @ instruction: 0x003416fc │ │ │ │ │ │ │ │ 000bcf80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -112557,27 +112557,27 @@ │ │ │ │ ldr r2, [pc, #68] @ bd1c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r3, r8, r8, asr r0 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r1, r4, r8, ror r3 │ │ │ │ - eorseq r1, r4, ip │ │ │ │ + @ instruction: 0x003418b0 │ │ │ │ + eorseq r1, r4, r4, asr #10 │ │ │ │ andeq r0, r0, r3, lsr #2 │ │ │ │ - eorseq r1, r4, ip, asr #6 │ │ │ │ - eorseq r0, r4, r0, ror #31 │ │ │ │ - eorseq r4, r6, ip, lsl r0 │ │ │ │ - eorseq r8, r3, r8, lsl r1 │ │ │ │ - eorseq r1, r4, ip │ │ │ │ - andeq r6, r1, r4, lsr #17 │ │ │ │ - @ instruction: 0x00363ff8 │ │ │ │ - ldrsheq r8, [r3], -r4 @ │ │ │ │ - eorseq r8, r3, r0, ror r3 │ │ │ │ - muleq r1, sl, r8 │ │ │ │ + eorseq r1, r4, r4, lsl #17 │ │ │ │ + eorseq r1, r4, r8, lsl r5 │ │ │ │ + eorseq r4, r6, r4, asr r5 │ │ │ │ + eorseq r8, r3, r0, asr r6 │ │ │ │ + eorseq r1, r4, r4, asr #10 │ │ │ │ + muleq r1, r1, r8 │ │ │ │ + eorseq r4, r6, r0, lsr r5 │ │ │ │ + eorseq r8, r3, ip, lsr #12 │ │ │ │ + eorseq r8, r3, r8, lsr #17 │ │ │ │ + andeq r6, r1, r7, lsl #17 │ │ │ │ │ │ │ │ 000bd1cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -112653,20 +112653,20 @@ │ │ │ │ eorseq r2, r8, r0, lsl #28 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r3, r9, r0, lsl #18 │ │ │ │ eorseq r2, r8, r8, asr #27 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ eorseq r2, r8, r8, ror sp │ │ │ │ - eorseq r0, r4, ip, asr #29 │ │ │ │ + eorseq r1, r4, r4, lsl #8 │ │ │ │ muleq r0, r4, fp │ │ │ │ - @ instruction: 0x003411b0 │ │ │ │ - eorseq r0, r4, r4, asr #28 │ │ │ │ + eorseq r1, r4, r8, ror #13 │ │ │ │ + eorseq r1, r4, ip, ror r3 │ │ │ │ andeq r0, r0, r3, lsr #2 │ │ │ │ - eorseq r0, r4, r8, ror #29 │ │ │ │ + eorseq r1, r4, r0, lsr #8 │ │ │ │ │ │ │ │ 000bd328 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -112706,18 +112706,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r3, r9, ip, asr #15 │ │ │ │ mlaseq r8, r4, ip, r2 │ │ │ │ muleq r0, r8, ip │ │ │ │ - eorseq r1, r4, ip, ror #1 │ │ │ │ + eorseq r1, r4, r4, lsr #12 │ │ │ │ muleq r0, r4, fp │ │ │ │ - @ instruction: 0x00340ad4 │ │ │ │ - eorseq r0, r4, r8, asr sp │ │ │ │ + eorseq r1, r4, ip │ │ │ │ + mlaseq r4, r0, r2, r1 │ │ │ │ │ │ │ │ 000bd3ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -112846,27 +112846,27 @@ │ │ │ │ ldr r2, [pc, #68] @ bd634 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #240 @ 0xf0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r2, r8, ip, ror #23 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r0, r4, ip, asr #30 │ │ │ │ - eorseq r0, r4, r0, lsr #23 │ │ │ │ + eorseq r1, r4, r4, lsl #9 │ │ │ │ + ldrsbeq r1, [r4], -r8 @ │ │ │ │ andeq r0, r0, sl, lsr #2 │ │ │ │ - eorseq r0, r4, r0, lsr #30 │ │ │ │ - eorseq r0, r4, r4, ror fp │ │ │ │ - @ instruction: 0x00363bb0 │ │ │ │ - eorseq r7, r3, ip, lsr #25 │ │ │ │ - eorseq r0, r4, r0, lsr #23 │ │ │ │ - andeq r7, r1, r1, asr #10 │ │ │ │ - eorseq r3, r6, ip, lsl #23 │ │ │ │ - eorseq r7, r3, r8, lsl #25 │ │ │ │ - eorseq r7, r3, r4, lsl #30 │ │ │ │ - andeq r7, r1, r7, lsr r5 │ │ │ │ + eorseq r1, r4, r8, asr r4 │ │ │ │ + eorseq r1, r4, ip, lsr #1 │ │ │ │ + eorseq r4, r6, r8, ror #1 │ │ │ │ + eorseq r8, r3, r4, ror #3 │ │ │ │ + ldrsbeq r1, [r4], -r8 @ │ │ │ │ + andeq r7, r1, lr, lsr #10 │ │ │ │ + eorseq r4, r6, r4, asr #1 │ │ │ │ + eorseq r8, r3, r0, asr #3 │ │ │ │ + eorseq r8, r3, ip, lsr r4 │ │ │ │ + andeq r7, r1, r4, lsr #10 │ │ │ │ │ │ │ │ 000bd638 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -112942,20 +112942,20 @@ │ │ │ │ mlaseq r8, r4, r9, r2 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ mlaseq r9, r4, r4, r3 │ │ │ │ eorseq r2, r8, ip, asr r9 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ eorseq r2, r8, ip, lsl #18 │ │ │ │ - eorseq r0, r4, r0, ror #20 │ │ │ │ + mlaseq r4, r8, pc, r0 @ │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r0, r4, r4, lsl #27 │ │ │ │ - @ instruction: 0x003409d8 │ │ │ │ + @ instruction: 0x003412bc │ │ │ │ + eorseq r0, r4, r0, lsl pc │ │ │ │ andeq r0, r0, sl, lsr #2 │ │ │ │ - eorseq r0, r4, ip, ror sl │ │ │ │ + @ instruction: 0x00340fb4 │ │ │ │ │ │ │ │ 000bd794 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -112995,18 +112995,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r3, r9, r0, ror #6 │ │ │ │ eorseq r2, r8, r8, lsr #16 │ │ │ │ @ instruction: 0x000005b0 │ │ │ │ - eorseq r0, r4, r8, asr #25 │ │ │ │ + eorseq r1, r4, r0, lsl #4 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r0, r4, r8, ror #12 │ │ │ │ - eorseq r0, r4, ip, ror #17 │ │ │ │ + eorseq r0, r4, r0, lsr #23 │ │ │ │ + eorseq r0, r4, r4, lsr #28 │ │ │ │ │ │ │ │ 000bd858 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -113135,27 +113135,27 @@ │ │ │ │ ldr r2, [pc, #68] @ bdaa0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r2, r8, r0, lsl #15 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r0, r4, r8, lsr #22 │ │ │ │ - eorseq r0, r4, r4, lsr r7 │ │ │ │ + eorseq r1, r4, r0, rrx │ │ │ │ + eorseq r0, r4, ip, ror #24 │ │ │ │ andeq r0, r0, r2, asr #2 │ │ │ │ - @ instruction: 0x00340afc │ │ │ │ - eorseq r0, r4, r8, lsl #14 │ │ │ │ - eorseq r3, r6, r4, asr #14 │ │ │ │ - eorseq r7, r3, r0, asr #16 │ │ │ │ - eorseq r0, r4, r4, lsr r7 │ │ │ │ - andeq r7, r1, sl, ror #23 │ │ │ │ - eorseq r3, r6, r0, lsr #14 │ │ │ │ - eorseq r7, r3, ip, lsl r8 │ │ │ │ - mlaseq r3, r8, sl, r7 │ │ │ │ - andeq r7, r1, r0, ror #23 │ │ │ │ + eorseq r1, r4, r4, lsr r0 │ │ │ │ + eorseq r0, r4, r0, asr #24 │ │ │ │ + eorseq r3, r6, ip, ror ip │ │ │ │ + eorseq r7, r3, r8, ror sp │ │ │ │ + eorseq r0, r4, ip, ror #24 │ │ │ │ + ldrdeq r7, [r1], -r7 @ │ │ │ │ + eorseq r3, r6, r8, asr ip │ │ │ │ + eorseq r7, r3, r4, asr sp │ │ │ │ + @ instruction: 0x00337fd0 │ │ │ │ + andeq r7, r1, sp, asr #23 │ │ │ │ │ │ │ │ 000bdaa4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -113231,20 +113231,20 @@ │ │ │ │ eorseq r2, r8, r8, lsr #10 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r3, r9, r8, lsr #32 │ │ │ │ @ instruction: 0x003824f0 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ eorseq r2, r8, r0, lsr #9 │ │ │ │ - @ instruction: 0x003405f4 │ │ │ │ + eorseq r0, r4, ip, lsr #22 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r0, r4, r0, ror #18 │ │ │ │ - eorseq r0, r4, ip, ror #10 │ │ │ │ + mlaseq r4, r8, lr, r0 │ │ │ │ + eorseq r0, r4, r4, lsr #21 │ │ │ │ andeq r0, r0, r2, asr #2 │ │ │ │ - eorseq r0, r4, r0, lsl r6 │ │ │ │ + eorseq r0, r4, r8, asr #22 │ │ │ │ │ │ │ │ 000bdc00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -113284,18 +113284,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x00392ef4 │ │ │ │ @ instruction: 0x003823bc │ │ │ │ andeq r0, r0, r4, lsl #12 │ │ │ │ - eorseq r0, r4, r4, lsr #17 │ │ │ │ + @ instruction: 0x00340ddc │ │ │ │ muleq r0, r4, fp │ │ │ │ - @ instruction: 0x003401fc │ │ │ │ - eorseq r0, r4, r0, lsl #9 │ │ │ │ + eorseq r0, r4, r4, lsr r7 │ │ │ │ + @ instruction: 0x003409b8 │ │ │ │ │ │ │ │ 000bdcc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -113424,27 +113424,27 @@ │ │ │ │ ldr r2, [pc, #68] @ bdf0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #344 @ 0x158 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r2, r8, r4, lsl r3 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r0, r4, r4, lsl #14 │ │ │ │ - eorseq r0, r4, r8, asr #5 │ │ │ │ + eorseq r0, r4, ip, lsr ip │ │ │ │ + eorseq r0, r4, r0, lsl #16 │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ - @ instruction: 0x003406d8 │ │ │ │ - mlaseq r4, ip, r2, r0 │ │ │ │ - @ instruction: 0x003632d8 │ │ │ │ - @ instruction: 0x003373d4 │ │ │ │ - eorseq r0, r4, r8, asr #5 │ │ │ │ - andeq r8, r1, r7, lsr #1 │ │ │ │ - @ instruction: 0x003632b4 │ │ │ │ - @ instruction: 0x003373b0 │ │ │ │ - eorseq r7, r3, ip, lsr #12 │ │ │ │ - muleq r1, sp, r0 │ │ │ │ + eorseq r0, r4, r0, lsl ip │ │ │ │ + @ instruction: 0x003407d4 │ │ │ │ + eorseq r3, r6, r0, lsl r8 │ │ │ │ + eorseq r7, r3, ip, lsl #18 │ │ │ │ + eorseq r0, r4, r0, lsl #16 │ │ │ │ + muleq r1, r4, r0 │ │ │ │ + eorseq r3, r6, ip, ror #15 │ │ │ │ + eorseq r7, r3, r8, ror #17 │ │ │ │ + eorseq r7, r3, r4, ror #22 │ │ │ │ + andeq r8, r1, sl, lsl #1 │ │ │ │ │ │ │ │ 000bdf10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -113520,20 +113520,20 @@ │ │ │ │ ldrheq r2, [r8], -ip @ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x00392bbc │ │ │ │ eorseq r2, r8, r4, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ eorseq r2, r8, r4, lsr r0 │ │ │ │ - eorseq r0, r4, r8, lsl #3 │ │ │ │ + eorseq r0, r4, r0, asr #13 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r0, r4, ip, lsr r5 │ │ │ │ - eorseq r0, r4, r0, lsl #2 │ │ │ │ + eorseq r0, r4, r4, ror sl │ │ │ │ + eorseq r0, r4, r8, lsr r6 │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ - eorseq r0, r4, r4, lsr #3 │ │ │ │ + @ instruction: 0x003406dc │ │ │ │ │ │ │ │ 000be06c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -113573,18 +113573,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r2, r9, r8, lsl #21 │ │ │ │ eorseq r1, r8, r0, asr pc │ │ │ │ @ instruction: 0x000003b4 │ │ │ │ - eorseq r0, r4, r0, lsl #9 │ │ │ │ + @ instruction: 0x003409b8 │ │ │ │ muleq r0, r4, fp │ │ │ │ - mlaseq r3, r0, sp, pc @ │ │ │ │ - eorseq r0, r4, r4, lsl r0 │ │ │ │ + eorseq r0, r4, r8, asr #5 │ │ │ │ + eorseq r0, r4, ip, asr #10 │ │ │ │ │ │ │ │ 000be130 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -113713,26 +113713,26 @@ │ │ │ │ ldr r2, [pc, #64] @ be374 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #396 @ 0x18c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r1, r8, r8, lsr #29 │ │ │ │ muleq r0, r4, fp │ │ │ │ - @ instruction: 0x003402dc │ │ │ │ - eorseq pc, r3, r0, ror #28 │ │ │ │ - @ instruction: 0x003402b0 │ │ │ │ - eorseq pc, r3, r4, lsr lr @ │ │ │ │ - eorseq r2, r6, ip, ror #28 │ │ │ │ - eorseq r6, r3, r8, ror #30 │ │ │ │ - eorseq pc, r3, ip, asr lr @ │ │ │ │ - andeq r8, r1, r1, ror #12 │ │ │ │ - eorseq r2, r6, r8, asr #28 │ │ │ │ - eorseq r6, r3, r4, asr #30 │ │ │ │ - eorseq r7, r3, r0, asr #3 │ │ │ │ - andeq r8, r1, r7, asr r6 │ │ │ │ + eorseq r0, r4, r4, lsl r8 │ │ │ │ + mlaseq r4, r8, r3, r0 │ │ │ │ + eorseq r0, r4, r8, ror #15 │ │ │ │ + eorseq r0, r4, ip, ror #6 │ │ │ │ + eorseq r3, r6, r4, lsr #7 │ │ │ │ + eorseq r7, r3, r0, lsr #9 │ │ │ │ + mlaseq r4, r4, r3, r0 │ │ │ │ + andeq r8, r1, lr, asr #12 │ │ │ │ + eorseq r3, r6, r0, lsl #7 │ │ │ │ + eorseq r7, r3, ip, ror r4 │ │ │ │ + @ instruction: 0x003376f8 │ │ │ │ + andeq r8, r1, r4, asr #12 │ │ │ │ │ │ │ │ 000be378 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -113808,19 +113808,19 @@ │ │ │ │ eorseq r1, r8, r4, asr ip │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r2, r9, r4, asr r7 │ │ │ │ eorseq r1, r8, ip, lsl ip │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ eorseq r1, r8, ip, asr #23 │ │ │ │ - eorseq pc, r3, r0, lsr #26 │ │ │ │ + eorseq r0, r4, r8, asr r2 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r0, r4, r8, lsl r1 │ │ │ │ - mlaseq r3, ip, ip, pc @ │ │ │ │ - eorseq pc, r3, ip, lsr sp @ │ │ │ │ + eorseq r0, r4, r0, asr r6 │ │ │ │ + @ instruction: 0x003401d4 │ │ │ │ + eorseq r0, r4, r4, ror r2 │ │ │ │ │ │ │ │ 000be4d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -113860,18 +113860,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r2, r9, r4, lsr #12 │ │ │ │ eorseq r1, r8, ip, ror #21 │ │ │ │ andeq r0, r0, r8, lsl sp │ │ │ │ - eorseq r0, r4, r4, asr r0 │ │ │ │ + eorseq r0, r4, ip, lsl #11 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq pc, r3, ip, lsr #18 │ │ │ │ - @ instruction: 0x0033fbb0 │ │ │ │ + eorseq pc, r3, r4, ror #28 │ │ │ │ + eorseq r0, r4, r8, ror #1 │ │ │ │ │ │ │ │ 000be594 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -114000,26 +114000,26 @@ │ │ │ │ ldr r2, [pc, #64] @ be7d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #444 @ 0x1bc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r1, r8, r4, asr #20 │ │ │ │ muleq r0, r4, fp │ │ │ │ - @ instruction: 0x0033feb0 │ │ │ │ - @ instruction: 0x0033f9fc │ │ │ │ - eorseq pc, r3, r4, lsl #29 │ │ │ │ - @ instruction: 0x0033f9d0 │ │ │ │ - eorseq r2, r6, r8, lsl #20 │ │ │ │ - eorseq r6, r3, r4, lsl #22 │ │ │ │ - eorseq pc, r3, ip, asr #15 │ │ │ │ - andeq r8, r1, r9, asr r9 │ │ │ │ - eorseq r2, r6, r4, ror #19 │ │ │ │ - eorseq r6, r3, r0, ror #21 │ │ │ │ - eorseq r6, r3, ip, asr sp │ │ │ │ - andeq r8, r1, pc, asr #18 │ │ │ │ + eorseq r0, r4, r8, ror #7 │ │ │ │ + eorseq pc, r3, r4, lsr pc @ │ │ │ │ + @ instruction: 0x003403bc │ │ │ │ + eorseq pc, r3, r8, lsl #30 │ │ │ │ + eorseq r2, r6, r0, asr #30 │ │ │ │ + eorseq r7, r3, ip, lsr r0 │ │ │ │ + eorseq pc, r3, r4, lsl #26 │ │ │ │ + andeq r8, r1, r6, asr #18 │ │ │ │ + eorseq r2, r6, ip, lsl pc │ │ │ │ + eorseq r7, r3, r8, lsl r0 │ │ │ │ + mlaseq r3, r4, r2, r7 │ │ │ │ + andeq r8, r1, ip, lsr r9 │ │ │ │ │ │ │ │ 000be7dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -114095,19 +114095,19 @@ │ │ │ │ @ instruction: 0x003817f0 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x003922f0 │ │ │ │ @ instruction: 0x003817b8 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ eorseq r1, r8, r8, ror #14 │ │ │ │ - @ instruction: 0x0033f8bc │ │ │ │ + @ instruction: 0x0033fdf4 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq pc, r3, ip, ror #25 │ │ │ │ - eorseq pc, r3, r8, lsr r8 @ │ │ │ │ - @ instruction: 0x0033d7d0 │ │ │ │ + eorseq r0, r4, r4, lsr #4 │ │ │ │ + eorseq pc, r3, r0, ror sp @ │ │ │ │ + eorseq sp, r3, r8, lsl #26 │ │ │ │ │ │ │ │ 000be934 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -114147,18 +114147,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r2, r9, r0, asr #3 │ │ │ │ eorseq r1, r8, r8, lsl #13 │ │ │ │ andeq r0, r0, r0, lsl #26 │ │ │ │ - eorseq pc, r3, r8, lsr #24 │ │ │ │ + eorseq r0, r4, r0, ror #2 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq pc, r3, r8, asr #9 │ │ │ │ - eorseq pc, r3, ip, asr #14 │ │ │ │ + eorseq pc, r3, r0, lsl #20 │ │ │ │ + eorseq pc, r3, r4, lsl #25 │ │ │ │ │ │ │ │ 000be9f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -114287,26 +114287,26 @@ │ │ │ │ ldr r2, [pc, #64] @ bec3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #488 @ 0x1e8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r1, r8, r0, ror #11 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq pc, r3, r8, lsl #21 │ │ │ │ - mlaseq r3, r8, r5, pc @ │ │ │ │ - eorseq pc, r3, ip, asr sl @ │ │ │ │ - eorseq pc, r3, ip, ror #10 │ │ │ │ - eorseq r2, r6, r4, lsr #11 │ │ │ │ - eorseq r6, r3, r0, lsr #13 │ │ │ │ - eorseq pc, r3, r8, ror #6 │ │ │ │ - muleq r1, fp, sp │ │ │ │ - eorseq r2, r6, r0, lsl #11 │ │ │ │ - eorseq r6, r3, ip, ror r6 │ │ │ │ - @ instruction: 0x003368f8 │ │ │ │ - muleq r1, r1, sp │ │ │ │ + eorseq pc, r3, r0, asr #31 │ │ │ │ + @ instruction: 0x0033fad0 │ │ │ │ + mlaseq r3, r4, pc, pc @ │ │ │ │ + eorseq pc, r3, r4, lsr #21 │ │ │ │ + @ instruction: 0x00362adc │ │ │ │ + @ instruction: 0x00336bd8 │ │ │ │ + eorseq pc, r3, r0, lsr #17 │ │ │ │ + andeq r8, r1, r8, lsl #27 │ │ │ │ + @ instruction: 0x00362ab8 │ │ │ │ + @ instruction: 0x00336bb4 │ │ │ │ + eorseq r6, r3, r0, lsr lr │ │ │ │ + andeq r8, r1, lr, ror sp │ │ │ │ │ │ │ │ 000bec40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -114382,19 +114382,19 @@ │ │ │ │ eorseq r1, r8, ip, lsl #7 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r1, r9, ip, lsl #29 │ │ │ │ eorseq r1, r8, r4, asr r3 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ eorseq r1, r8, r4, lsl #6 │ │ │ │ - eorseq pc, r3, r8, asr r4 @ │ │ │ │ + mlaseq r3, r0, r9, pc @ │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq pc, r3, r4, asr #17 │ │ │ │ - @ instruction: 0x0033f3d4 │ │ │ │ - eorseq sp, r3, ip, ror #6 │ │ │ │ + @ instruction: 0x0033fdfc │ │ │ │ + eorseq pc, r3, ip, lsl #18 │ │ │ │ + eorseq sp, r3, r4, lsr #17 │ │ │ │ │ │ │ │ 000bed98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -114434,18 +114434,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, r9, ip, asr sp │ │ │ │ eorseq r1, r8, r4, lsr #4 │ │ │ │ andeq r0, r0, r0, ror #16 │ │ │ │ - eorseq pc, r3, r4, lsl #16 │ │ │ │ + eorseq pc, r3, ip, lsr sp @ │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq pc, r3, r4, rrx │ │ │ │ - eorseq pc, r3, r8, ror #5 │ │ │ │ + mlaseq r3, ip, r5, pc @ │ │ │ │ + eorseq pc, r3, r0, lsr #16 │ │ │ │ │ │ │ │ 000bee5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -114574,27 +114574,27 @@ │ │ │ │ ldr r2, [pc, #68] @ bf0a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #540 @ 0x21c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r1, r8, ip, ror r1 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq pc, r3, ip, ror #12 │ │ │ │ - eorseq pc, r3, r0, lsr r1 @ │ │ │ │ + eorseq pc, r3, r4, lsr #23 │ │ │ │ + eorseq pc, r3, r8, ror #12 │ │ │ │ andeq r0, r0, r9, ror r1 │ │ │ │ - eorseq pc, r3, r0, asr #12 │ │ │ │ - eorseq pc, r3, r4, lsl #2 │ │ │ │ - eorseq r2, r6, r0, asr #2 │ │ │ │ - eorseq r6, r3, ip, lsr r2 │ │ │ │ - eorseq lr, r3, r4, lsl #30 │ │ │ │ - andeq r9, r1, r5, lsl #4 │ │ │ │ - eorseq r2, r6, ip, lsl r1 │ │ │ │ - eorseq r6, r3, r8, lsl r2 │ │ │ │ - mlaseq r3, r4, r4, r6 │ │ │ │ - strdeq r9, [r1], -fp │ │ │ │ + eorseq pc, r3, r8, ror fp @ │ │ │ │ + eorseq pc, r3, ip, lsr r6 @ │ │ │ │ + eorseq r2, r6, r8, ror r6 │ │ │ │ + eorseq r6, r3, r4, ror r7 │ │ │ │ + eorseq pc, r3, ip, lsr r4 @ │ │ │ │ + strdeq r9, [r1], -r2 │ │ │ │ + eorseq r2, r6, r4, asr r6 │ │ │ │ + eorseq r6, r3, r0, asr r7 │ │ │ │ + eorseq r6, r3, ip, asr #19 │ │ │ │ + andeq r9, r1, r8, ror #3 │ │ │ │ │ │ │ │ 000bf0a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -114670,20 +114670,20 @@ │ │ │ │ eorseq r0, r8, r4, lsr #30 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r1, r9, r4, lsr #20 │ │ │ │ eorseq r0, r8, ip, ror #29 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ mlaseq r8, ip, lr, r0 │ │ │ │ - @ instruction: 0x0033eff0 │ │ │ │ + eorseq pc, r3, r8, lsr #10 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq pc, r3, r4, lsr #9 │ │ │ │ - eorseq lr, r3, r8, ror #30 │ │ │ │ + @ instruction: 0x0033f9dc │ │ │ │ + eorseq pc, r3, r0, lsr #9 │ │ │ │ andeq r0, r0, r9, ror r1 │ │ │ │ - eorseq ip, r3, r4, lsl #30 │ │ │ │ + eorseq sp, r3, ip, lsr r4 │ │ │ │ │ │ │ │ 000bf204 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -114723,18 +114723,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x003918f0 │ │ │ │ @ instruction: 0x00380db8 │ │ │ │ andeq r0, r0, r8, asr #6 │ │ │ │ - @ instruction: 0x0033f3f0 │ │ │ │ + eorseq pc, r3, r8, lsr #18 │ │ │ │ muleq r0, r4, fp │ │ │ │ - @ instruction: 0x0033ebf8 │ │ │ │ - eorseq lr, r3, ip, ror lr │ │ │ │ + eorseq pc, r3, r0, lsr r1 @ │ │ │ │ + @ instruction: 0x0033f3b4 │ │ │ │ │ │ │ │ 000bf2c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -114863,27 +114863,27 @@ │ │ │ │ ldr r2, [pc, #68] @ bf510 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #600 @ 0x258 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r0, r8, r0, lsl sp │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq pc, r3, ip, asr #4 │ │ │ │ - eorseq lr, r3, r4, asr #25 │ │ │ │ + eorseq pc, r3, r4, lsl #15 │ │ │ │ + @ instruction: 0x0033f1fc │ │ │ │ andeq r0, r0, lr, ror r1 │ │ │ │ - eorseq pc, r3, r0, lsr #4 │ │ │ │ - mlaseq r3, r8, ip, lr │ │ │ │ - @ instruction: 0x00361cd4 │ │ │ │ - @ instruction: 0x00335dd0 │ │ │ │ - eorseq lr, r3, r4, asr #25 │ │ │ │ - @ instruction: 0x000197b2 │ │ │ │ - @ instruction: 0x00361cb0 │ │ │ │ - eorseq r5, r3, ip, lsr #27 │ │ │ │ - eorseq r6, r3, r8, lsr #32 │ │ │ │ - andeq r9, r1, r8, lsr #15 │ │ │ │ + eorseq pc, r3, r8, asr r7 @ │ │ │ │ + @ instruction: 0x0033f1d0 │ │ │ │ + eorseq r2, r6, ip, lsl #4 │ │ │ │ + eorseq r6, r3, r8, lsl #6 │ │ │ │ + @ instruction: 0x0033f1fc │ │ │ │ + muleq r1, pc, r7 @ │ │ │ │ + eorseq r2, r6, r8, ror #3 │ │ │ │ + eorseq r6, r3, r4, ror #5 │ │ │ │ + eorseq r6, r3, r0, ror #10 │ │ │ │ + muleq r1, r5, r7 │ │ │ │ │ │ │ │ 000bf514 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -114959,20 +114959,20 @@ │ │ │ │ @ instruction: 0x00380ab8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x003915b8 │ │ │ │ eorseq r0, r8, r0, lsl #21 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ eorseq r0, r8, r0, lsr sl │ │ │ │ - eorseq lr, r3, r4, lsl #23 │ │ │ │ + ldrheq pc, [r3], -ip @ │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq pc, r3, r4, lsl #1 │ │ │ │ - @ instruction: 0x0033eafc │ │ │ │ + @ instruction: 0x0033f5bc │ │ │ │ + eorseq pc, r3, r4, lsr r0 @ │ │ │ │ andeq r0, r0, lr, ror r1 │ │ │ │ - eorseq lr, r3, r0, lsr #23 │ │ │ │ + ldrsbeq pc, [r3], -r8 @ │ │ │ │ │ │ │ │ 000bf670 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -115012,18 +115012,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, r9, r4, lsl #9 │ │ │ │ eorseq r0, r8, ip, asr #18 │ │ │ │ andeq r0, r0, ip, lsr #22 │ │ │ │ - eorseq lr, r3, r4, asr #31 │ │ │ │ + @ instruction: 0x0033f4fc │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq lr, r3, ip, lsl #15 │ │ │ │ - eorseq lr, r3, r0, lsl sl │ │ │ │ + eorseq lr, r3, r4, asr #25 │ │ │ │ + eorseq lr, r3, r8, asr #30 │ │ │ │ │ │ │ │ 000bf734 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -115152,27 +115152,27 @@ │ │ │ │ ldr r2, [pc, #68] @ bf97c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #648 @ 0x288 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r0, r8, r4, lsr #17 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq lr, r3, ip, lsl lr │ │ │ │ - eorseq lr, r3, r8, asr r8 │ │ │ │ + eorseq pc, r3, r4, asr r3 @ │ │ │ │ + mlaseq r3, r0, sp, lr │ │ │ │ andeq r0, r0, pc, lsl #3 │ │ │ │ - @ instruction: 0x0033edf0 │ │ │ │ - eorseq lr, r3, ip, lsr #16 │ │ │ │ - eorseq r1, r6, r8, ror #16 │ │ │ │ - eorseq r5, r3, r4, ror #18 │ │ │ │ - eorseq lr, r3, r8, asr r8 │ │ │ │ - andeq r9, r1, r6, asr fp │ │ │ │ - eorseq r1, r6, r4, asr #16 │ │ │ │ - eorseq r5, r3, r0, asr #18 │ │ │ │ - @ instruction: 0x00335bbc │ │ │ │ - andeq r9, r1, ip, asr #22 │ │ │ │ + eorseq pc, r3, r8, lsr #6 │ │ │ │ + eorseq lr, r3, r4, ror #26 │ │ │ │ + eorseq r1, r6, r0, lsr #27 │ │ │ │ + mlaseq r3, ip, lr, r5 │ │ │ │ + mlaseq r3, r0, sp, lr │ │ │ │ + andeq r9, r1, r3, asr #22 │ │ │ │ + eorseq r1, r6, ip, ror sp │ │ │ │ + eorseq r5, r3, r8, ror lr │ │ │ │ + ldrsheq r6, [r3], -r4 @ │ │ │ │ + andeq r9, r1, r9, lsr fp │ │ │ │ │ │ │ │ 000bf980 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -115248,20 +115248,20 @@ │ │ │ │ eorseq r0, r8, ip, asr #12 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r1, r9, ip, asr #2 │ │ │ │ eorseq r0, r8, r4, lsl r6 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ eorseq r0, r8, r4, asr #11 │ │ │ │ - eorseq lr, r3, r8, lsl r7 │ │ │ │ + eorseq lr, r3, r0, asr ip │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq lr, r3, r4, asr ip │ │ │ │ - mlaseq r3, r0, r6, lr │ │ │ │ + eorseq pc, r3, ip, lsl #3 │ │ │ │ + eorseq lr, r3, r8, asr #23 │ │ │ │ andeq r0, r0, pc, lsl #3 │ │ │ │ - eorseq lr, r3, r4, lsr r7 │ │ │ │ + eorseq lr, r3, ip, ror #24 │ │ │ │ │ │ │ │ 000bfadc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -115301,18 +115301,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r3, r9, r0, lsl r0 │ │ │ │ eorseq r0, r8, r0, ror #9 │ │ │ │ andeq r0, r0, r4, asr #14 │ │ │ │ - mlaseq r3, r0, fp, lr │ │ │ │ + eorseq pc, r3, r8, asr #1 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq lr, r3, r0, lsr #6 │ │ │ │ - eorseq lr, r3, r4, lsr #11 │ │ │ │ + eorseq lr, r3, r8, asr r8 │ │ │ │ + @ instruction: 0x0033eadc │ │ │ │ │ │ │ │ 000bfba0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -115441,26 +115441,26 @@ │ │ │ │ ldr r2, [pc, #64] @ bfde4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #696 @ 0x2b8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r0, r8, r8, lsr r4 │ │ │ │ muleq r0, r4, fp │ │ │ │ - @ instruction: 0x0033e9f0 │ │ │ │ - @ instruction: 0x0033e3f0 │ │ │ │ - eorseq lr, r3, r4, asr #19 │ │ │ │ - eorseq lr, r3, r4, asr #7 │ │ │ │ - @ instruction: 0x003613fc │ │ │ │ - @ instruction: 0x003354f8 │ │ │ │ - eorseq lr, r3, r0, asr #3 │ │ │ │ - andeq sl, r1, r8, asr #11 │ │ │ │ - @ instruction: 0x003613d8 │ │ │ │ - @ instruction: 0x003354d4 │ │ │ │ - eorseq r5, r3, r0, asr r7 │ │ │ │ - @ instruction: 0x0001a5be │ │ │ │ + eorseq lr, r3, r8, lsr #30 │ │ │ │ + eorseq lr, r3, r8, lsr #18 │ │ │ │ + @ instruction: 0x0033eefc │ │ │ │ + @ instruction: 0x0033e8fc │ │ │ │ + eorseq r1, r6, r4, lsr r9 │ │ │ │ + eorseq r5, r3, r0, lsr sl │ │ │ │ + @ instruction: 0x0033e6f8 │ │ │ │ + @ instruction: 0x0001a5b5 │ │ │ │ + eorseq r1, r6, r0, lsl r9 │ │ │ │ + eorseq r5, r3, ip, lsl #20 │ │ │ │ + eorseq r5, r3, r8, lsl #25 │ │ │ │ + andeq sl, r1, fp, lsr #11 │ │ │ │ │ │ │ │ 000bfde8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -115536,19 +115536,19 @@ │ │ │ │ eorseq r0, r8, r4, ror #3 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x00392cdc │ │ │ │ eorseq r0, r8, ip, lsr #3 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ eorseq r0, r8, ip, asr r1 │ │ │ │ - @ instruction: 0x0033e2b0 │ │ │ │ + eorseq lr, r3, r8, ror #15 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq lr, r3, ip, lsr #16 │ │ │ │ - eorseq lr, r3, ip, lsr #4 │ │ │ │ - eorseq ip, r3, r4, asr #3 │ │ │ │ + eorseq lr, r3, r4, ror #26 │ │ │ │ + eorseq lr, r3, r4, ror #14 │ │ │ │ + @ instruction: 0x0033c6fc │ │ │ │ │ │ │ │ 000bff40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -115588,18 +115588,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r2, r9, ip, lsr #23 │ │ │ │ eorseq r0, r8, ip, ror r0 │ │ │ │ andeq r0, r0, r0, lsr r5 │ │ │ │ - eorseq lr, r3, ip, ror #14 │ │ │ │ + eorseq lr, r3, r4, lsr #25 │ │ │ │ muleq r0, r4, fp │ │ │ │ - @ instruction: 0x0033debc │ │ │ │ - eorseq lr, r3, r0, asr #2 │ │ │ │ + @ instruction: 0x0033e3f4 │ │ │ │ + eorseq lr, r3, r8, ror r6 │ │ │ │ │ │ │ │ 000c0004 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -115728,26 +115728,26 @@ │ │ │ │ ldr r2, [pc, #64] @ c0248 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #744 @ 0x2e8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0037ffd4 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq lr, r3, ip, asr #11 │ │ │ │ - eorseq sp, r3, ip, lsl #31 │ │ │ │ - eorseq lr, r3, r0, lsr #11 │ │ │ │ - eorseq sp, r3, r0, ror #30 │ │ │ │ - mlaseq r6, r8, pc, r0 @ │ │ │ │ - mlaseq r3, r4, r0, r5 │ │ │ │ - eorseq sp, r3, ip, asr sp │ │ │ │ - ldrdeq sl, [r1], -fp │ │ │ │ - eorseq r0, r6, r4, ror pc │ │ │ │ - eorseq r5, r3, r0, ror r0 │ │ │ │ - eorseq r5, r3, ip, ror #5 │ │ │ │ - ldrdeq sl, [r1], -r1 │ │ │ │ + eorseq lr, r3, r4, lsl #22 │ │ │ │ + eorseq lr, r3, r4, asr #9 │ │ │ │ + @ instruction: 0x0033ead8 │ │ │ │ + mlaseq r3, r8, r4, lr │ │ │ │ + @ instruction: 0x003614d0 │ │ │ │ + eorseq r5, r3, ip, asr #11 │ │ │ │ + mlaseq r3, r4, r2, lr │ │ │ │ + andeq sl, r1, r8, asr #17 │ │ │ │ + eorseq r1, r6, ip, lsr #9 │ │ │ │ + eorseq r5, r3, r8, lsr #11 │ │ │ │ + eorseq r5, r3, r4, lsr #16 │ │ │ │ + @ instruction: 0x0001a8be │ │ │ │ │ │ │ │ 000c024c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -115823,19 +115823,19 @@ │ │ │ │ eorseq pc, r7, r0, lsl #27 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r2, r9, r8, ror r8 │ │ │ │ eorseq pc, r7, r8, asr #26 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ @ instruction: 0x0037fcf8 │ │ │ │ - eorseq sp, r3, ip, asr #28 │ │ │ │ + eorseq lr, r3, r4, lsl #7 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq lr, r3, r8, lsl #8 │ │ │ │ - eorseq sp, r3, r8, asr #27 │ │ │ │ - eorseq fp, r3, r0, ror #26 │ │ │ │ + eorseq lr, r3, r0, asr #18 │ │ │ │ + eorseq lr, r3, r0, lsl #6 │ │ │ │ + mlaseq r3, r8, r2, ip │ │ │ │ │ │ │ │ 000c03a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -115875,18 +115875,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r2, r9, r8, asr #14 │ │ │ │ eorseq pc, r7, r8, lsl ip @ │ │ │ │ muleq r0, r0, r6 │ │ │ │ - eorseq lr, r3, r8, asr #6 │ │ │ │ + eorseq lr, r3, r0, lsl #17 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq sp, r3, r8, asr sl │ │ │ │ - @ instruction: 0x0033dcdc │ │ │ │ + mlaseq r3, r0, pc, sp @ │ │ │ │ + eorseq lr, r3, r4, lsl r2 │ │ │ │ │ │ │ │ 000c0468 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -116015,26 +116015,26 @@ │ │ │ │ ldr r2, [pc, #64] @ c06ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #792 @ 0x318 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, r7, r0, ror fp @ │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq lr, r3, r4, lsr #3 │ │ │ │ - eorseq sp, r3, r8, lsr #22 │ │ │ │ - eorseq lr, r3, r8, ror r1 │ │ │ │ - @ instruction: 0x0033dafc │ │ │ │ - eorseq r0, r6, r4, lsr fp │ │ │ │ - eorseq r4, r3, r0, lsr ip │ │ │ │ - eorseq sp, r3, r4, lsr #22 │ │ │ │ - andeq sl, r1, r7, asr sp │ │ │ │ - eorseq r0, r6, r0, lsl fp │ │ │ │ - eorseq r4, r3, ip, lsl #24 │ │ │ │ - eorseq r4, r3, r8, lsl #29 │ │ │ │ - andeq sl, r1, sp, asr #26 │ │ │ │ + @ instruction: 0x0033e6dc │ │ │ │ + eorseq lr, r3, r0, rrx │ │ │ │ + @ instruction: 0x0033e6b0 │ │ │ │ + eorseq lr, r3, r4, lsr r0 │ │ │ │ + eorseq r1, r6, ip, rrx │ │ │ │ + eorseq r5, r3, r8, ror #2 │ │ │ │ + eorseq lr, r3, ip, asr r0 │ │ │ │ + andeq sl, r1, r4, asr #26 │ │ │ │ + eorseq r1, r6, r8, asr #32 │ │ │ │ + eorseq r5, r3, r4, asr #2 │ │ │ │ + eorseq r5, r3, r0, asr #7 │ │ │ │ + andeq sl, r1, sl, lsr sp │ │ │ │ │ │ │ │ 000c06b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -116110,19 +116110,19 @@ │ │ │ │ eorseq pc, r7, ip, lsl r9 @ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r2, r9, r4, lsl r4 │ │ │ │ eorseq pc, r7, r4, ror #17 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ mlaseq r7, r4, r8, pc @ │ │ │ │ - eorseq sp, r3, r8, ror #19 │ │ │ │ + eorseq sp, r3, r0, lsr #30 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq sp, r3, r0, ror #31 │ │ │ │ - eorseq sp, r3, r4, ror #18 │ │ │ │ - eorseq sp, r3, r4, lsl #20 │ │ │ │ + eorseq lr, r3, r8, lsl r5 │ │ │ │ + mlaseq r3, ip, lr, sp │ │ │ │ + eorseq sp, r3, ip, lsr pc │ │ │ │ │ │ │ │ 000c0808 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -116162,18 +116162,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r2, r9, r4, ror #5 │ │ │ │ @ instruction: 0x0037f7b4 │ │ │ │ andeq r0, r0, r4, ror #13 │ │ │ │ - eorseq sp, r3, ip, lsl pc │ │ │ │ + eorseq lr, r3, r4, asr r4 │ │ │ │ muleq r0, r4, fp │ │ │ │ - @ instruction: 0x0033d5f4 │ │ │ │ - eorseq sp, r3, r8, ror r8 │ │ │ │ + eorseq sp, r3, ip, lsr #22 │ │ │ │ + @ instruction: 0x0033ddb0 │ │ │ │ │ │ │ │ 000c08cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -116302,27 +116302,27 @@ │ │ │ │ ldr r2, [pc, #68] @ c0b14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #836 @ 0x344 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, r7, ip, lsl #14 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq sp, r3, r8, ror sp │ │ │ │ - eorseq sp, r3, r0, asr #13 │ │ │ │ + @ instruction: 0x0033e2b0 │ │ │ │ + @ instruction: 0x0033dbf8 │ │ │ │ andeq r0, r0, r9, lsl #4 │ │ │ │ - eorseq sp, r3, ip, asr #26 │ │ │ │ - mlaseq r3, r4, r6, sp │ │ │ │ - @ instruction: 0x003606d0 │ │ │ │ - eorseq r4, r3, ip, asr #15 │ │ │ │ - eorseq sp, r3, r0, asr #13 │ │ │ │ - andeq fp, r1, r9, lsl #6 │ │ │ │ - eorseq r0, r6, ip, lsr #13 │ │ │ │ - eorseq r4, r3, r8, lsr #15 │ │ │ │ - eorseq r4, r3, r4, lsr #20 │ │ │ │ - strdeq fp, [r1], -pc @ │ │ │ │ + eorseq lr, r3, r4, lsl #5 │ │ │ │ + eorseq sp, r3, ip, asr #23 │ │ │ │ + eorseq r0, r6, r8, lsl #24 │ │ │ │ + eorseq r4, r3, r4, lsl #26 │ │ │ │ + @ instruction: 0x0033dbf8 │ │ │ │ + strdeq fp, [r1], -r6 │ │ │ │ + eorseq r0, r6, r4, ror #23 │ │ │ │ + eorseq r4, r3, r0, ror #25 │ │ │ │ + eorseq r4, r3, ip, asr pc │ │ │ │ + andeq fp, r1, ip, ror #5 │ │ │ │ │ │ │ │ 000c0b18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -116398,20 +116398,20 @@ │ │ │ │ @ instruction: 0x0037f4b4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r1, r9, ip, lsr #31 │ │ │ │ eorseq pc, r7, ip, ror r4 @ │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ eorseq pc, r7, ip, lsr #8 │ │ │ │ - eorseq sp, r3, r0, lsl #11 │ │ │ │ + @ instruction: 0x0033dab8 │ │ │ │ muleq r0, r4, fp │ │ │ │ - @ instruction: 0x0033dbb0 │ │ │ │ - @ instruction: 0x0033d4f8 │ │ │ │ + eorseq lr, r3, r8, ror #1 │ │ │ │ + eorseq sp, r3, r0, lsr sl │ │ │ │ andeq r0, r0, r9, lsl #4 │ │ │ │ - mlaseq r3, ip, r5, sp │ │ │ │ + @ instruction: 0x0033dad4 │ │ │ │ │ │ │ │ 000c0c74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -116451,18 +116451,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, r9, r8, ror lr │ │ │ │ eorseq pc, r7, r8, asr #6 │ │ │ │ andeq r0, r0, r8, lsl #24 │ │ │ │ - @ instruction: 0x0033daf0 │ │ │ │ + eorseq lr, r3, r8, lsr #32 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq sp, r3, r8, lsl #3 │ │ │ │ - eorseq sp, r3, ip, lsl #8 │ │ │ │ + eorseq sp, r3, r0, asr #13 │ │ │ │ + eorseq sp, r3, r4, asr #18 │ │ │ │ │ │ │ │ 000c0d38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -116502,18 +116502,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x00391db4 │ │ │ │ eorseq pc, r7, r4, lsl #5 │ │ │ │ muleq r0, ip, r9 │ │ │ │ - eorseq sp, r3, r4, asr sl │ │ │ │ + eorseq sp, r3, ip, lsl #31 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq sp, r3, r4, asr #1 │ │ │ │ - eorseq sp, r3, r8, asr #6 │ │ │ │ + @ instruction: 0x0033d5fc │ │ │ │ + eorseq sp, r3, r0, lsl #17 │ │ │ │ │ │ │ │ 000c0dfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r8, [pc, #612] @ c1078 │ │ │ │ @@ -116669,26 +116669,26 @@ │ │ │ │ ldr r2, [pc, #64] @ c10ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #884 @ 0x374 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, r7, r4, ror #3 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq sp, r3, r0, asr #16 │ │ │ │ - eorseq sp, r3, r4, lsr r1 │ │ │ │ - eorseq sp, r3, r0, lsl r8 │ │ │ │ - ldrsheq sp, [r3], -ip @ │ │ │ │ - eorseq r0, r6, r4, lsr r1 │ │ │ │ - eorseq r4, r3, r0, lsr r2 │ │ │ │ - eorseq ip, r3, r4, ror pc │ │ │ │ - andeq ip, r1, sl, asr r7 │ │ │ │ - eorseq r0, r6, r0, lsl r1 │ │ │ │ - eorseq r4, r3, ip, lsl #4 │ │ │ │ - eorseq sp, r3, r8, asr #15 │ │ │ │ - andeq ip, r1, r0, asr r7 │ │ │ │ + eorseq sp, r3, r8, ror sp │ │ │ │ + eorseq sp, r3, ip, ror #12 │ │ │ │ + eorseq sp, r3, r8, asr #26 │ │ │ │ + eorseq sp, r3, r4, lsr r6 │ │ │ │ + eorseq r0, r6, ip, ror #12 │ │ │ │ + eorseq r4, r3, r8, ror #14 │ │ │ │ + eorseq sp, r3, ip, lsr #9 │ │ │ │ + andeq ip, r1, r7, asr #14 │ │ │ │ + eorseq r0, r6, r8, asr #12 │ │ │ │ + eorseq r4, r3, r4, asr #14 │ │ │ │ + eorseq sp, r3, r0, lsl #26 │ │ │ │ + andeq ip, r1, sp, lsr r7 │ │ │ │ │ │ │ │ 000c10b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #296] @ c11f0 │ │ │ │ @@ -116770,19 +116770,19 @@ │ │ │ │ eorseq r1, r9, r0, asr #20 │ │ │ │ eorseq lr, r7, ip, lsl #30 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0037eed4 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ eorseq lr, r7, ip, ror lr │ │ │ │ - @ instruction: 0x0033aadc │ │ │ │ + eorseq fp, r3, r4, lsl r0 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq sp, r3, r0, ror #12 │ │ │ │ - eorseq ip, r3, ip, asr #30 │ │ │ │ - eorseq sl, r3, ip, lsl #10 │ │ │ │ + mlaseq r3, r8, fp, sp │ │ │ │ + eorseq sp, r3, r4, lsl #9 │ │ │ │ + eorseq sl, r3, r4, asr #20 │ │ │ │ │ │ │ │ 000c1220 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -116822,18 +116822,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, r9, ip, asr #17 │ │ │ │ mlaseq r7, ip, sp, lr │ │ │ │ andeq r0, r0, r8, lsl #16 │ │ │ │ - eorseq sp, r3, ip, lsr #11 │ │ │ │ + eorseq sp, r3, r4, ror #21 │ │ │ │ muleq r0, r4, fp │ │ │ │ - @ instruction: 0x0033cbdc │ │ │ │ - eorseq ip, r3, r0, ror #28 │ │ │ │ + eorseq sp, r3, r4, lsl r1 │ │ │ │ + mlaseq r3, r8, r3, sp │ │ │ │ │ │ │ │ 000c12e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -116991,31 +116991,31 @@ │ │ │ │ ldr r2, [pc, #84] @ c15b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #916 @ 0x394 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0037ecf0 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r4, r5, r0, asr lr │ │ │ │ - eorseq ip, r3, r8, asr ip │ │ │ │ + eorseq r5, r5, r8, lsl #7 │ │ │ │ + mlaseq r3, r0, r1, sp │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ - eorseq r4, r5, r4, lsr #28 │ │ │ │ - eorseq ip, r3, ip, lsr #24 │ │ │ │ - eorseq pc, r5, r8, ror #24 │ │ │ │ - eorseq r3, r3, r4, ror #26 │ │ │ │ - eorseq sp, r3, r0, asr r3 │ │ │ │ - andeq ip, r1, ip, asr pc │ │ │ │ - eorseq pc, r5, r4, asr #24 │ │ │ │ - eorseq r3, r3, r0, asr #26 │ │ │ │ - @ instruction: 0x0033d2fc │ │ │ │ - andeq ip, r1, r2, asr pc │ │ │ │ - eorseq pc, r5, r0, lsr #24 │ │ │ │ - eorseq r3, r3, ip, lsl sp │ │ │ │ - eorseq ip, r3, r0, ror #20 │ │ │ │ - andeq ip, r1, r6, ror #30 │ │ │ │ + eorseq r5, r5, ip, asr r3 │ │ │ │ + eorseq sp, r3, r4, ror #2 │ │ │ │ + eorseq r0, r6, r0, lsr #3 │ │ │ │ + mlaseq r3, ip, r2, r4 │ │ │ │ + eorseq sp, r3, r8, lsl #17 │ │ │ │ + andeq ip, r1, r9, asr #30 │ │ │ │ + eorseq r0, r6, ip, ror r1 │ │ │ │ + eorseq r4, r3, r8, ror r2 │ │ │ │ + eorseq sp, r3, r4, lsr r8 │ │ │ │ + andeq ip, r1, pc, lsr pc │ │ │ │ + eorseq r0, r6, r8, asr r1 │ │ │ │ + eorseq r4, r3, r4, asr r2 │ │ │ │ + mlaseq r3, r8, pc, ip @ │ │ │ │ + andeq ip, r1, r3, asr pc │ │ │ │ │ │ │ │ 000c15b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #292] @ c16f0 │ │ │ │ @@ -117096,20 +117096,20 @@ │ │ │ │ eorseq r1, r9, r4, asr #10 │ │ │ │ @ instruction: 0x0037e9f8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0037e9d8 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ eorseq lr, r7, r0, lsl #19 │ │ │ │ - eorseq sl, r3, r0, ror #11 │ │ │ │ + eorseq sl, r3, r8, lsl fp │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r4, r5, r4, asr #24 │ │ │ │ - eorseq ip, r3, ip, asr #20 │ │ │ │ + eorseq r5, r5, ip, ror r1 │ │ │ │ + eorseq ip, r3, r4, lsl #31 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ - eorseq sl, r3, ip │ │ │ │ + eorseq sl, r3, r4, asr #10 │ │ │ │ │ │ │ │ 000c1724 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -117149,18 +117149,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, r9, r8, asr #7 │ │ │ │ mlaseq r7, r8, r8, lr │ │ │ │ andeq r0, r0, r4, asr #17 │ │ │ │ - ldrsbeq sp, [r3], -ip @ │ │ │ │ + eorseq sp, r3, r4, lsl r6 │ │ │ │ muleq r0, r4, fp │ │ │ │ - @ instruction: 0x0033c6d8 │ │ │ │ - eorseq ip, r3, ip, asr r9 │ │ │ │ + eorseq ip, r3, r0, lsl ip │ │ │ │ + mlaseq r3, r4, lr, ip │ │ │ │ │ │ │ │ 000c17e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r9, [pc, #724] @ c1ad4 │ │ │ │ @@ -117344,27 +117344,27 @@ │ │ │ │ ldr r2, [pc, #68] @ c1b0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #952 @ 0x3b8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0037e7f8 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq ip, r3, r0, ror #28 │ │ │ │ - @ instruction: 0x0033c6d8 │ │ │ │ + mlaseq r3, r8, r3, sp │ │ │ │ + eorseq ip, r3, r0, lsl ip │ │ │ │ andeq r0, r0, r7, lsr r3 │ │ │ │ - eorseq ip, r3, r4, lsr #28 │ │ │ │ - mlaseq r3, ip, r6, ip │ │ │ │ - @ instruction: 0x0035f6d8 │ │ │ │ - @ instruction: 0x003337d4 │ │ │ │ - mlaseq r3, r0, sp, ip │ │ │ │ - andeq sp, r1, sp, asr #5 │ │ │ │ - @ instruction: 0x0035f6b4 │ │ │ │ - @ instruction: 0x003337b0 │ │ │ │ - @ instruction: 0x0033c4f4 │ │ │ │ - ldrdeq sp, [r1], -r7 │ │ │ │ + eorseq sp, r3, ip, asr r3 │ │ │ │ + @ instruction: 0x0033cbd4 │ │ │ │ + eorseq pc, r5, r0, lsl ip @ │ │ │ │ + eorseq r3, r3, ip, lsl #26 │ │ │ │ + eorseq sp, r3, r8, asr #5 │ │ │ │ + @ instruction: 0x0001d2ba │ │ │ │ + eorseq pc, r5, ip, ror #23 │ │ │ │ + eorseq r3, r3, r8, ror #25 │ │ │ │ + eorseq ip, r3, ip, lsr #20 │ │ │ │ + andeq sp, r1, r4, asr #5 │ │ │ │ │ │ │ │ 000c1b10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #312] @ c1c60 │ │ │ │ @@ -117450,20 +117450,20 @@ │ │ │ │ eorseq r0, r9, r8, ror #31 │ │ │ │ @ instruction: 0x0037e4b8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq lr, r7, r8, ror #8 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ eorseq lr, r7, ip, lsl #8 │ │ │ │ - eorseq sl, r3, ip, rrx │ │ │ │ + eorseq sl, r3, r4, lsr #11 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq ip, r3, r0, ror #24 │ │ │ │ - @ instruction: 0x0033c4d8 │ │ │ │ + mlaseq r3, r8, r1, sp │ │ │ │ + eorseq ip, r3, r0, lsl sl │ │ │ │ andeq r0, r0, r7, lsr r3 │ │ │ │ - mlaseq r3, ip, sl, r9 │ │ │ │ + @ instruction: 0x00339fd4 │ │ │ │ │ │ │ │ 000c1c94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -117503,18 +117503,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, r9, r8, asr lr │ │ │ │ eorseq lr, r7, r8, lsr #6 │ │ │ │ andeq r0, r0, r0, ror #17 │ │ │ │ - eorseq ip, r3, r4, lsr #23 │ │ │ │ + ldrsbeq sp, [r3], -ip @ │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq ip, r3, r8, ror #2 │ │ │ │ - eorseq ip, r3, ip, ror #7 │ │ │ │ + eorseq ip, r3, r0, lsr #13 │ │ │ │ + eorseq ip, r3, r4, lsr #18 │ │ │ │ │ │ │ │ 000c1d58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr sl, [pc, #840] @ c20b8 │ │ │ │ @@ -117727,31 +117727,31 @@ │ │ │ │ ldr r2, [pc, #84] @ c2100 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #988 @ 0x3dc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq lr, r7, r8, ror r2 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq ip, r3, ip, ror #17 │ │ │ │ - eorseq ip, r3, r8, lsl r1 │ │ │ │ + eorseq ip, r3, r4, lsr #28 │ │ │ │ + eorseq ip, r3, r0, asr r6 │ │ │ │ @ instruction: 0x000003b2 │ │ │ │ - @ instruction: 0x0033c8b0 │ │ │ │ - ldrsbeq ip, [r3], -ip @ │ │ │ │ - eorseq pc, r5, r8, lsl r1 @ │ │ │ │ - eorseq r3, r3, r4, lsl r2 │ │ │ │ - @ instruction: 0x0033c7d0 │ │ │ │ - andeq lr, r1, sp, lsr r1 │ │ │ │ - ldrsheq pc, [r5], -r4 @ │ │ │ │ - @ instruction: 0x003331f0 │ │ │ │ - eorseq ip, r3, r4, lsl #17 │ │ │ │ - andeq lr, r1, r3, lsr r1 │ │ │ │ - ldrsbeq pc, [r5], -r0 @ │ │ │ │ - eorseq r3, r3, ip, asr #3 │ │ │ │ - eorseq fp, r3, r0, lsl pc │ │ │ │ - andeq lr, r1, r7, asr #2 │ │ │ │ + eorseq ip, r3, r8, ror #27 │ │ │ │ + eorseq ip, r3, r4, lsl r6 │ │ │ │ + eorseq pc, r5, r0, asr r6 @ │ │ │ │ + eorseq r3, r3, ip, asr #14 │ │ │ │ + eorseq ip, r3, r8, lsl #26 │ │ │ │ + andeq lr, r1, sl, lsr #2 │ │ │ │ + eorseq pc, r5, ip, lsr #12 │ │ │ │ + eorseq r3, r3, r8, lsr #14 │ │ │ │ + @ instruction: 0x0033cdbc │ │ │ │ + andeq lr, r1, r0, lsr #2 │ │ │ │ + eorseq pc, r5, r8, lsl #12 │ │ │ │ + eorseq r3, r3, r4, lsl #14 │ │ │ │ + eorseq ip, r3, r8, asr #8 │ │ │ │ + andeq lr, r1, r4, lsr r1 │ │ │ │ │ │ │ │ 000c2104 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #372] @ c2290 │ │ │ │ @@ -117853,21 +117853,21 @@ │ │ │ │ eorseq sp, r7, r4, asr #29 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq sp, r7, ip, ror #28 │ │ │ │ andeq r0, r0, r8, ror #20 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ @ instruction: 0x0037ddf0 │ │ │ │ - eorseq ip, r3, r4, ror #13 │ │ │ │ + eorseq ip, r3, ip, lsl ip │ │ │ │ muleq r0, r4, fp │ │ │ │ - mlaseq r3, r0, r6, ip │ │ │ │ - @ instruction: 0x0033bebc │ │ │ │ + eorseq ip, r3, r8, asr #23 │ │ │ │ + @ instruction: 0x0033c3f4 │ │ │ │ @ instruction: 0x000003b2 │ │ │ │ - eorseq r9, r3, r8, lsl sl │ │ │ │ - eorseq r9, r3, ip, ror #8 │ │ │ │ + eorseq r9, r3, r0, asr pc │ │ │ │ + eorseq r9, r3, r4, lsr #19 │ │ │ │ │ │ │ │ 000c22cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -117907,18 +117907,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, r9, r0, lsr #16 │ │ │ │ @ instruction: 0x0037dcf0 │ │ │ │ andeq r0, r0, r0, lsr #18 │ │ │ │ - @ instruction: 0x0033c5f0 │ │ │ │ + eorseq ip, r3, r8, lsr #22 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq fp, r3, r0, lsr fp │ │ │ │ - @ instruction: 0x0033bdb4 │ │ │ │ + eorseq ip, r3, r8, rrx │ │ │ │ + eorseq ip, r3, ip, ror #5 │ │ │ │ │ │ │ │ 000c2390 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #1072] @ c27d8 │ │ │ │ @@ -118193,36 +118193,36 @@ │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq sp, r7, r0, asr ip │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq sp, r7, ip, lsr #24 │ │ │ │ muleq r0, r4, r8 │ │ │ │ muleq r0, r4, fp │ │ │ │ eorseq sp, r7, r4, lsr sl │ │ │ │ - eorseq ip, r3, r0, lsl r3 │ │ │ │ - eorseq fp, r3, r0, asr #21 │ │ │ │ + eorseq ip, r3, r8, asr #16 │ │ │ │ + @ instruction: 0x0033bff8 │ │ │ │ @ instruction: 0x000004b7 │ │ │ │ - eorseq ip, r3, r4, ror #5 │ │ │ │ - eorseq fp, r3, r8, lsl #21 │ │ │ │ - @ instruction: 0x0033c2b8 │ │ │ │ - eorseq fp, r3, ip, asr sl │ │ │ │ - andeq r0, r0, r8, asr fp │ │ │ │ - eorseq ip, r3, r4, asr #5 │ │ │ │ - eorseq ip, r3, r4, asr r2 │ │ │ │ - @ instruction: 0x0033b9f8 │ │ │ │ + eorseq ip, r3, ip, lsl r8 │ │ │ │ + eorseq fp, r3, r0, asr #31 │ │ │ │ + @ instruction: 0x0033c7f0 │ │ │ │ + mlaseq r3, r4, pc, fp @ │ │ │ │ + andeq r0, r0, r8, asr fp │ │ │ │ + @ instruction: 0x0033c7fc │ │ │ │ + eorseq ip, r3, ip, lsl #15 │ │ │ │ + eorseq fp, r3, r0, lsr pc │ │ │ │ @ instruction: 0x000004b6 │ │ │ │ - eorseq ip, r3, ip, lsr #4 │ │ │ │ - @ instruction: 0x0033b9d0 │ │ │ │ - @ instruction: 0x0033c1fc │ │ │ │ - eorseq fp, r3, r0, lsr #19 │ │ │ │ - @ instruction: 0x0033c1dc │ │ │ │ - eorseq fp, r3, r0, lsl #19 │ │ │ │ - @ instruction: 0x0035e9b4 │ │ │ │ - eorseq r2, r3, ip, lsr #21 │ │ │ │ - @ instruction: 0x0033c1bc │ │ │ │ - andeq lr, r1, fp, lsl lr │ │ │ │ + eorseq ip, r3, r4, ror #14 │ │ │ │ + eorseq fp, r3, r8, lsl #30 │ │ │ │ + eorseq ip, r3, r4, lsr r7 │ │ │ │ + @ instruction: 0x0033bed8 │ │ │ │ + eorseq ip, r3, r4, lsl r7 │ │ │ │ + @ instruction: 0x0033beb8 │ │ │ │ + eorseq lr, r5, ip, ror #29 │ │ │ │ + eorseq r2, r3, r4, ror #31 │ │ │ │ + @ instruction: 0x0033c6f4 │ │ │ │ + andeq lr, r1, sp, lsl #28 │ │ │ │ │ │ │ │ 000c2848 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #128] @ c28e0 │ │ │ │ @@ -118306,18 +118306,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x003901fc │ │ │ │ eorseq sp, r7, ip, asr #13 │ │ │ │ @ instruction: 0x00000cb8 │ │ │ │ - eorseq ip, r3, ip, ror r0 │ │ │ │ + @ instruction: 0x0033c5b4 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq fp, r3, ip, lsl #10 │ │ │ │ - mlaseq r3, r0, r7, fp │ │ │ │ + eorseq fp, r3, r4, asr #20 │ │ │ │ + eorseq fp, r3, r8, asr #25 │ │ │ │ │ │ │ │ 000c29b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -118357,18 +118357,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, r9, r8, lsr r1 │ │ │ │ eorseq sp, r7, r8, lsl #12 │ │ │ │ andeq r0, r0, r8, asr sp │ │ │ │ - eorseq fp, r3, ip, ror #31 │ │ │ │ + eorseq ip, r3, r4, lsr #10 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq fp, r3, r8, asr #8 │ │ │ │ - eorseq fp, r3, ip, asr #13 │ │ │ │ + eorseq fp, r3, r0, lsl #19 │ │ │ │ + eorseq fp, r3, r4, lsl #24 │ │ │ │ │ │ │ │ 000c2a78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -118408,18 +118408,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, r9, r4, ror r0 │ │ │ │ eorseq sp, r7, r4, asr #10 │ │ │ │ andeq r0, r0, r8, lsr r6 │ │ │ │ - eorseq fp, r3, ip, asr pc │ │ │ │ + mlaseq r3, r4, r4, ip │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq fp, r3, r4, lsl #7 │ │ │ │ - eorseq fp, r3, r8, lsl #12 │ │ │ │ + @ instruction: 0x0033b8bc │ │ │ │ + eorseq fp, r3, r0, asr #22 │ │ │ │ │ │ │ │ 000c2b3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -118577,30 +118577,30 @@ │ │ │ │ ldr r2, [pc, #80] @ c2e04 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1088 @ 0x440 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mlaseq r7, r8, r4, sp │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r3, r5, r0, ror #8 │ │ │ │ - eorseq fp, r3, r4, lsl #8 │ │ │ │ - eorseq r3, r5, r4, lsr r4 │ │ │ │ - @ instruction: 0x0033b3d8 │ │ │ │ - eorseq lr, r5, r0, lsl r4 │ │ │ │ - eorseq r2, r3, ip, lsl #10 │ │ │ │ - eorseq fp, r3, r0, lsl #26 │ │ │ │ - ldrdeq r0, [r2], -r1 │ │ │ │ - eorseq lr, r5, ip, ror #7 │ │ │ │ - eorseq r2, r3, r8, ror #9 │ │ │ │ - eorseq fp, r3, r4, lsr #21 │ │ │ │ - andeq r0, r2, r7, asr #9 │ │ │ │ - eorseq lr, r5, r8, asr #7 │ │ │ │ - eorseq r2, r3, r4, asr #9 │ │ │ │ - eorseq fp, r3, r8, lsl #4 │ │ │ │ - ldrdeq r0, [r2], -fp │ │ │ │ + mlaseq r5, r8, r9, r3 │ │ │ │ + eorseq fp, r3, ip, lsr r9 │ │ │ │ + eorseq r3, r5, ip, ror #18 │ │ │ │ + eorseq fp, r3, r0, lsl r9 │ │ │ │ + eorseq lr, r5, r8, asr #18 │ │ │ │ + eorseq r2, r3, r4, asr #20 │ │ │ │ + eorseq ip, r3, r8, lsr r2 │ │ │ │ + andeq r0, r2, r3, asr #9 │ │ │ │ + eorseq lr, r5, r4, lsr #18 │ │ │ │ + eorseq r2, r3, r0, lsr #20 │ │ │ │ + @ instruction: 0x0033bfdc │ │ │ │ + @ instruction: 0x000204b9 │ │ │ │ + eorseq lr, r5, r0, lsl #18 │ │ │ │ + @ instruction: 0x003329fc │ │ │ │ + eorseq fp, r3, r0, asr #14 │ │ │ │ + andeq r0, r2, sp, asr #9 │ │ │ │ │ │ │ │ 000c2e08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #292] @ c2f44 │ │ │ │ @@ -118681,19 +118681,19 @@ │ │ │ │ @ instruction: 0x0038fcf0 │ │ │ │ eorseq sp, r7, r4, lsr #3 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq sp, r7, r4, lsl #3 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ eorseq sp, r7, ip, lsr #2 │ │ │ │ - eorseq r8, r3, ip, lsl #27 │ │ │ │ + eorseq r9, r3, r4, asr #5 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r3, r5, r8, asr r2 │ │ │ │ - @ instruction: 0x0033b1fc │ │ │ │ - @ instruction: 0x003387b8 │ │ │ │ + mlaseq r5, r0, r7, r3 │ │ │ │ + eorseq fp, r3, r4, lsr r7 │ │ │ │ + @ instruction: 0x00338cf0 │ │ │ │ │ │ │ │ 000c2f74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -118733,18 +118733,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq pc, r8, r8, ror fp @ │ │ │ │ eorseq sp, r7, r8, asr #32 │ │ │ │ andeq r0, r0, r8, asr #17 │ │ │ │ - mlaseq r3, r4, sl, fp │ │ │ │ + eorseq fp, r3, ip, asr #31 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq sl, r3, r8, lsl #29 │ │ │ │ - eorseq fp, r3, ip, lsl #2 │ │ │ │ + eorseq fp, r3, r0, asr #7 │ │ │ │ + eorseq fp, r3, r4, asr #12 │ │ │ │ │ │ │ │ 000c3038 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -118784,18 +118784,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x0038fab4 │ │ │ │ eorseq ip, r7, r4, lsl #31 │ │ │ │ andeq r0, r0, r8, asr #18 │ │ │ │ - eorseq fp, r3, ip, lsl #20 │ │ │ │ + eorseq fp, r3, r4, asr #30 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq sl, r3, r4, asr #27 │ │ │ │ - eorseq fp, r3, r8, asr #32 │ │ │ │ + @ instruction: 0x0033b2fc │ │ │ │ + eorseq fp, r3, r0, lsl #11 │ │ │ │ │ │ │ │ 000c30fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -118956,31 +118956,31 @@ │ │ │ │ ldr r2, [pc, #84] @ c33d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0037ced8 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r2, r5, ip, ror lr │ │ │ │ - eorseq sl, r3, r0, asr #28 │ │ │ │ + @ instruction: 0x003533b4 │ │ │ │ + eorseq fp, r3, r8, ror r3 │ │ │ │ andeq r0, r0, sl, lsr r5 │ │ │ │ - eorseq r2, r5, r0, asr lr │ │ │ │ - eorseq sl, r3, r4, lsl lr │ │ │ │ - eorseq sp, r5, r0, asr lr │ │ │ │ - eorseq r1, r3, r8, asr #30 │ │ │ │ - eorseq fp, r3, ip, lsr r7 │ │ │ │ - @ instruction: 0x00020eb4 │ │ │ │ - eorseq sp, r5, r8, lsr #28 │ │ │ │ - eorseq r1, r3, r0, lsr #30 │ │ │ │ - @ instruction: 0x0033b4dc │ │ │ │ - andeq r0, r2, sl, lsr #29 │ │ │ │ - eorseq sp, r5, r0, lsl #28 │ │ │ │ - @ instruction: 0x00331ef8 │ │ │ │ - eorseq sl, r3, ip, lsr ip │ │ │ │ - @ instruction: 0x00020ebe │ │ │ │ + eorseq r3, r5, r8, lsl #7 │ │ │ │ + eorseq fp, r3, ip, asr #6 │ │ │ │ + eorseq lr, r5, r8, lsl #7 │ │ │ │ + eorseq r2, r3, r0, lsl #9 │ │ │ │ + eorseq fp, r3, r4, ror ip │ │ │ │ + andeq r0, r2, r6, lsr #29 │ │ │ │ + eorseq lr, r5, r0, ror #6 │ │ │ │ + eorseq r2, r3, r8, asr r4 │ │ │ │ + eorseq fp, r3, r4, lsl sl │ │ │ │ + muleq r2, ip, lr │ │ │ │ + eorseq lr, r5, r8, lsr r3 │ │ │ │ + eorseq r2, r3, r0, lsr r4 │ │ │ │ + eorseq fp, r3, r4, ror r1 │ │ │ │ + @ instruction: 0x00020eb0 │ │ │ │ │ │ │ │ 000c33d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #292] @ c3514 │ │ │ │ @@ -119061,20 +119061,20 @@ │ │ │ │ eorseq pc, r8, r0, lsr #14 │ │ │ │ @ instruction: 0x0037cbd4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0037cbb4 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ eorseq ip, r7, ip, asr fp │ │ │ │ - @ instruction: 0x003387bc │ │ │ │ + @ instruction: 0x00338cf4 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r2, r5, r4, ror #24 │ │ │ │ - eorseq sl, r3, r8, lsr #24 │ │ │ │ + mlaseq r5, ip, r1, r3 │ │ │ │ + eorseq fp, r3, r0, ror #2 │ │ │ │ andeq r0, r0, sl, lsr r5 │ │ │ │ - eorseq r8, r3, r8, ror #3 │ │ │ │ + eorseq r8, r3, r0, lsr #14 │ │ │ │ │ │ │ │ 000c3548 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -119114,18 +119114,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq pc, r8, r4, lsr #11 │ │ │ │ eorseq ip, r7, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ - eorseq fp, r3, r8, lsr #10 │ │ │ │ + eorseq fp, r3, r0, ror #20 │ │ │ │ muleq r0, r4, fp │ │ │ │ - @ instruction: 0x0033a8b4 │ │ │ │ - eorseq sl, r3, r8, lsr fp │ │ │ │ + eorseq sl, r3, ip, ror #27 │ │ │ │ + eorseq fp, r3, r0, ror r0 │ │ │ │ │ │ │ │ 000c360c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -119239,23 +119239,23 @@ │ │ │ │ ldr r2, [pc, #52] @ c3808 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1168 @ 0x490 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq ip, r7, ip, asr #19 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq fp, r3, ip, lsr #7 │ │ │ │ - eorseq sl, r3, ip, lsr #19 │ │ │ │ + eorseq fp, r3, r4, ror #17 │ │ │ │ + eorseq sl, r3, r4, ror #29 │ │ │ │ @ instruction: 0x000006bd │ │ │ │ - eorseq fp, r3, r0, lsl #7 │ │ │ │ - eorseq sl, r3, r0, lsl #19 │ │ │ │ - eorseq sp, r5, r8, lsr #19 │ │ │ │ - eorseq r1, r3, r4, lsr #21 │ │ │ │ - eorseq fp, r3, r0, rrx │ │ │ │ - andeq r3, r2, r3, ror #2 │ │ │ │ + @ instruction: 0x0033b8b8 │ │ │ │ + @ instruction: 0x0033aeb8 │ │ │ │ + eorseq sp, r5, r0, ror #29 │ │ │ │ + @ instruction: 0x00331fdc │ │ │ │ + mlaseq r3, r8, r5, fp │ │ │ │ + andeq r3, r2, fp, asr r1 │ │ │ │ │ │ │ │ 000c380c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -119295,18 +119295,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq pc, r8, r0, ror #5 │ │ │ │ @ instruction: 0x0037c7b0 │ │ │ │ andeq r0, r0, r0, asr #17 │ │ │ │ - eorseq fp, r3, ip, lsr #5 │ │ │ │ + eorseq fp, r3, r4, ror #15 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x0033a5f0 │ │ │ │ - @ instruction: 0x0033b2b8 │ │ │ │ + eorseq sl, r3, r8, lsr #22 │ │ │ │ + @ instruction: 0x0033b7f0 │ │ │ │ │ │ │ │ 000c38d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -119412,22 +119412,22 @@ │ │ │ │ ldr r2, [pc, #48] @ c3aa8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0037c6fc │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq fp, r3, r8, asr r1 │ │ │ │ - eorseq fp, r3, r0, asr #2 │ │ │ │ - eorseq fp, r3, ip, lsr #2 │ │ │ │ - eorseq fp, r3, r4, lsl r1 │ │ │ │ - eorseq sp, r5, r8, lsl #14 │ │ │ │ - eorseq r1, r3, r0, lsl #16 │ │ │ │ - eorseq r1, r3, ip, ror sl │ │ │ │ - andeq r5, r2, r0, lsr #24 │ │ │ │ + mlaseq r3, r0, r6, fp │ │ │ │ + eorseq fp, r3, r8, ror r6 │ │ │ │ + eorseq fp, r3, r4, ror #12 │ │ │ │ + eorseq fp, r3, ip, asr #12 │ │ │ │ + eorseq sp, r5, r0, asr #24 │ │ │ │ + eorseq r1, r3, r8, lsr sp │ │ │ │ + @ instruction: 0x00331fb4 │ │ │ │ + andeq r5, r2, r8, lsl ip │ │ │ │ │ │ │ │ 000c3aac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -119514,19 +119514,19 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq pc, r8, r8, lsl r0 @ │ │ │ │ eorseq ip, r7, r0, ror #9 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ eorseq ip, r7, r8, ror r4 │ │ │ │ - ldrsbeq r8, [r3], -r8 @ │ │ │ │ + eorseq r8, r3, r0, lsl r6 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq sl, r3, r4, lsr #31 │ │ │ │ - eorseq sl, r3, ip, lsl #31 │ │ │ │ - mlaseq r3, r8, fp, r7 │ │ │ │ + @ instruction: 0x0033b4dc │ │ │ │ + eorseq fp, r3, r4, asr #9 │ │ │ │ + ldrsbeq r8, [r3], -r0 @ │ │ │ │ │ │ │ │ 000c3c30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -119566,18 +119566,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x0038eebc │ │ │ │ eorseq ip, r7, ip, lsl #7 │ │ │ │ andeq r0, r0, r8, ror ip │ │ │ │ - eorseq sl, r3, r0, ror #29 │ │ │ │ + eorseq fp, r3, r8, lsl r4 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq sl, r3, ip, asr #3 │ │ │ │ - mlaseq r3, r4, lr, sl │ │ │ │ + eorseq sl, r3, r4, lsl #14 │ │ │ │ + eorseq fp, r3, ip, asr #7 │ │ │ │ │ │ │ │ 000c3cf4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -119678,22 +119678,22 @@ │ │ │ │ ldr r2, [pc, #48] @ c3eb8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq ip, r7, r8, ror #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq sl, r3, r4, lsl #27 │ │ │ │ - eorseq sl, r3, r0, lsr sp │ │ │ │ - eorseq sl, r3, r8, asr sp │ │ │ │ - eorseq sl, r3, r4, lsl #26 │ │ │ │ - @ instruction: 0x0035d2f8 │ │ │ │ - @ instruction: 0x003313f0 │ │ │ │ - eorseq sl, r3, r4, lsr sp │ │ │ │ - andeq r6, r2, r4, ror #26 │ │ │ │ + @ instruction: 0x0033b2bc │ │ │ │ + eorseq fp, r3, r8, ror #4 │ │ │ │ + mlaseq r3, r0, r2, fp │ │ │ │ + eorseq fp, r3, ip, lsr r2 │ │ │ │ + eorseq sp, r5, r0, lsr r8 │ │ │ │ + eorseq r1, r3, r8, lsr #18 │ │ │ │ + eorseq fp, r3, ip, ror #4 │ │ │ │ + andeq r6, r2, ip, asr sp │ │ │ │ │ │ │ │ 000c3ebc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #128] @ c3f54 │ │ │ │ @@ -119777,18 +119777,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq lr, r8, r8, lsl #23 │ │ │ │ eorseq ip, r7, r8, asr r0 │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ - @ instruction: 0x0033abf4 │ │ │ │ + eorseq fp, r3, ip, lsr #2 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - mlaseq r3, r8, lr, r9 │ │ │ │ - @ instruction: 0x0033abf4 │ │ │ │ + @ instruction: 0x0033a3d0 │ │ │ │ + eorseq fp, r3, ip, lsr #2 │ │ │ │ │ │ │ │ 000c4028 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -119919,26 +119919,26 @@ │ │ │ │ ldr r2, [pc, #64] @ c4274 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0037bfb0 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq sl, r3, r8, asr sl │ │ │ │ - eorseq sl, r3, r0, asr #20 │ │ │ │ - eorseq sl, r3, ip, lsr #20 │ │ │ │ - eorseq sl, r3, r4, lsl sl │ │ │ │ - eorseq ip, r5, r4, ror pc │ │ │ │ - eorseq r1, r3, ip, rrx │ │ │ │ - eorseq r9, r3, r0, ror #30 │ │ │ │ - andeq sl, r2, r2, ror #24 │ │ │ │ - eorseq ip, r5, ip, asr #30 │ │ │ │ - eorseq r1, r3, r4, asr #32 │ │ │ │ - eorseq r1, r3, r0, asr #5 │ │ │ │ - andeq sl, r2, r8, asr ip │ │ │ │ + mlaseq r3, r0, pc, sl @ │ │ │ │ + eorseq sl, r3, r8, ror pc │ │ │ │ + eorseq sl, r3, r4, ror #30 │ │ │ │ + eorseq sl, r3, ip, asr #30 │ │ │ │ + eorseq sp, r5, ip, lsr #9 │ │ │ │ + eorseq r1, r3, r4, lsr #11 │ │ │ │ + mlaseq r3, r8, r4, sl │ │ │ │ + andeq sl, r2, sl, asr ip │ │ │ │ + eorseq sp, r5, r4, lsl #9 │ │ │ │ + eorseq r1, r3, ip, ror r5 │ │ │ │ + @ instruction: 0x003317f8 │ │ │ │ + andeq sl, r2, r0, asr ip │ │ │ │ │ │ │ │ 000c4278 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -120020,22 +120020,22 @@ │ │ │ │ b c431c │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq fp, r7, r4, asr sp │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq lr, r8, ip, asr #16 │ │ │ │ eorseq fp, r7, ip, lsl sp │ │ │ │ @ instruction: 0x00000ab0 │ │ │ │ - @ instruction: 0x0033a8f4 │ │ │ │ + eorseq sl, r3, ip, lsr #28 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - @ instruction: 0x0033a8d0 │ │ │ │ - @ instruction: 0x0033a8b8 │ │ │ │ + eorseq sl, r3, r8, lsl #28 │ │ │ │ + @ instruction: 0x0033adf0 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ eorseq fp, r7, r0, ror ip │ │ │ │ - mlaseq r3, ip, fp, r9 │ │ │ │ + ldrsbeq sl, [r3], -r4 @ │ │ │ │ │ │ │ │ 000c43f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -120075,18 +120075,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x0038e6f8 │ │ │ │ eorseq fp, r7, r8, asr #23 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x0033a7b4 │ │ │ │ + eorseq sl, r3, ip, ror #25 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq r9, r3, r8, lsl #20 │ │ │ │ - eorseq sl, r3, r4, ror #14 │ │ │ │ + eorseq r9, r3, r0, asr #30 │ │ │ │ + mlaseq r3, ip, ip, sl │ │ │ │ │ │ │ │ 000c44b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -120217,26 +120217,26 @@ │ │ │ │ ldr r2, [pc, #64] @ c4704 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq fp, r7, r0, lsr #22 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq r9, r3, r4, lsr #22 │ │ │ │ - @ instruction: 0x0033a5b0 │ │ │ │ - @ instruction: 0x00339af8 │ │ │ │ - eorseq sl, r3, r4, lsl #11 │ │ │ │ - eorseq ip, r5, r4, ror #21 │ │ │ │ - @ instruction: 0x00330bdc │ │ │ │ - @ instruction: 0x00339ad0 │ │ │ │ - andeq fp, r2, pc, lsr r0 │ │ │ │ - @ instruction: 0x0035cabc │ │ │ │ - @ instruction: 0x00330bb4 │ │ │ │ - eorseq r0, r3, r0, lsr lr │ │ │ │ - andeq fp, r2, r5, lsr r0 │ │ │ │ + eorseq sl, r3, ip, asr r0 │ │ │ │ + eorseq sl, r3, r8, ror #21 │ │ │ │ + eorseq sl, r3, r0, lsr r0 │ │ │ │ + @ instruction: 0x0033aabc │ │ │ │ + eorseq sp, r5, ip, lsl r0 │ │ │ │ + eorseq r1, r3, r4, lsl r1 │ │ │ │ + eorseq sl, r3, r8 │ │ │ │ + andeq fp, r2, r7, lsr r0 │ │ │ │ + @ instruction: 0x0035cff4 │ │ │ │ + eorseq r1, r3, ip, ror #1 │ │ │ │ + eorseq r1, r3, r8, ror #6 │ │ │ │ + andeq fp, r2, sp, lsr #32 │ │ │ │ │ │ │ │ 000c4708 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -120318,22 +120318,22 @@ │ │ │ │ b c47ac │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq fp, r7, r4, asr #17 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0038e3bc │ │ │ │ eorseq fp, r7, ip, lsl #17 │ │ │ │ @ instruction: 0x00000ab0 │ │ │ │ - eorseq sl, r3, r4, ror #8 │ │ │ │ + mlaseq r3, ip, r9, sl │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - mlaseq r3, ip, r9, r9 │ │ │ │ - eorseq sl, r3, r8, lsr #8 │ │ │ │ + @ instruction: 0x00339ed4 │ │ │ │ + eorseq sl, r3, r0, ror #18 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ eorseq fp, r7, r0, ror #15 │ │ │ │ - eorseq r9, r3, ip, lsl #14 │ │ │ │ + eorseq r9, r3, r4, asr #24 │ │ │ │ │ │ │ │ 000c4884 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ @@ -120394,21 +120394,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq fp, r7, r8, asr r7 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq sl, r3, r0, lsl #6 │ │ │ │ - eorseq sl, r3, r4, lsr #5 │ │ │ │ + eorseq sl, r3, r8, lsr r8 │ │ │ │ + @ instruction: 0x0033a7dc │ │ │ │ andeq r0, r0, fp, ror #6 │ │ │ │ - eorseq ip, r5, ip, lsl #16 │ │ │ │ - eorseq r0, r3, r4, lsl #18 │ │ │ │ - mlaseq r3, r4, r9, r0 │ │ │ │ - andeq pc, r2, r5, asr #32 │ │ │ │ + eorseq ip, r5, r4, asr #26 │ │ │ │ + eorseq r0, r3, ip, lsr lr │ │ │ │ + eorseq r0, r3, ip, asr #29 │ │ │ │ + andeq pc, r2, r2, asr #32 │ │ │ │ │ │ │ │ 000c49a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #272] @ c4ad0 │ │ │ │ @@ -120485,18 +120485,18 @@ │ │ │ │ eorseq fp, r7, r4, lsl r6 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0037b5f4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ mlaseq r7, r4, r5, fp │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r7, r3, ip, lsr #12 │ │ │ │ + eorseq r7, r3, r4, ror #22 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq sl, r3, ip, lsl #3 │ │ │ │ - eorseq sl, r3, r0, lsr r1 │ │ │ │ + eorseq sl, r3, r4, asr #13 │ │ │ │ + eorseq sl, r3, r8, ror #12 │ │ │ │ andeq r0, r0, sl, ror #6 │ │ │ │ │ │ │ │ 000c4b04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -120558,21 +120558,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0037b4d8 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - mlaseq r3, r0, r0, sl │ │ │ │ - eorseq sl, r3, r4, lsr #32 │ │ │ │ + eorseq sl, r3, r8, asr #11 │ │ │ │ + eorseq sl, r3, ip, asr r5 │ │ │ │ andeq r0, r0, pc, ror #6 │ │ │ │ - eorseq ip, r5, ip, lsl #11 │ │ │ │ - eorseq r0, r3, r4, lsl #13 │ │ │ │ - eorseq r0, r3, r4, lsl r7 │ │ │ │ - andeq pc, r2, fp, lsl #1 │ │ │ │ + eorseq ip, r5, r4, asr #21 │ │ │ │ + @ instruction: 0x00330bbc │ │ │ │ + eorseq r0, r3, ip, asr #24 │ │ │ │ + andeq pc, r2, r8, lsl #1 │ │ │ │ │ │ │ │ 000c4c28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -120610,19 +120610,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x0037b3b4 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - @ instruction: 0x00339fd4 │ │ │ │ - eorseq r9, r3, r8, asr pc │ │ │ │ + eorseq sl, r3, ip, lsl #10 │ │ │ │ + mlaseq r3, r0, r4, sl │ │ │ │ andeq r0, r0, r7, ror #6 │ │ │ │ - eorseq r9, r3, ip, lsr #31 │ │ │ │ - eorseq r9, r3, r0, lsr pc │ │ │ │ + eorseq sl, r3, r4, ror #9 │ │ │ │ + eorseq sl, r3, r8, ror #8 │ │ │ │ │ │ │ │ 000c4ce8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #272] @ c4e10 │ │ │ │ @@ -120699,18 +120699,18 @@ │ │ │ │ @ instruction: 0x0037b2d4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0037b2b4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq fp, r7, r4, asr r2 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r7, r3, ip, ror #5 │ │ │ │ + eorseq r7, r3, r4, lsr #16 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq r9, r3, ip, ror #28 │ │ │ │ - @ instruction: 0x00339df0 │ │ │ │ + eorseq sl, r3, r4, lsr #7 │ │ │ │ + eorseq sl, r3, r8, lsr #6 │ │ │ │ andeq r0, r0, r6, ror #6 │ │ │ │ │ │ │ │ 000c4e44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -120788,18 +120788,18 @@ │ │ │ │ eorseq fp, r7, r8, ror r1 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq fp, r7, r8, asr r1 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ ldrsheq fp, [r7], -r8 @ │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - mlaseq r3, r0, r1, r7 │ │ │ │ + eorseq r7, r3, r8, asr #13 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq r9, r3, r0, lsl #26 │ │ │ │ - mlaseq r3, r4, ip, r9 │ │ │ │ + eorseq sl, r3, r8, lsr r2 │ │ │ │ + eorseq sl, r3, ip, asr #3 │ │ │ │ andeq r0, r0, lr, ror #6 │ │ │ │ │ │ │ │ 000c4fa0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -120909,25 +120909,25 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq fp, r7, r4, lsr r0 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq r9, r3, r8, lsr #23 │ │ │ │ - eorseq r9, r3, r0, lsl fp │ │ │ │ + eorseq sl, r3, r0, ror #1 │ │ │ │ + eorseq sl, r3, r8, asr #32 │ │ │ │ andeq r0, r0, r2, lsr #7 │ │ │ │ - eorseq ip, r5, r8, asr r0 │ │ │ │ - eorseq r0, r3, r0, asr r1 │ │ │ │ - eorseq r9, r3, ip, asr #22 │ │ │ │ - andeq pc, r2, r2, lsr #8 │ │ │ │ - eorseq ip, r5, r0, lsr r0 │ │ │ │ - eorseq r0, r3, r8, lsr #2 │ │ │ │ - @ instruction: 0x003301b8 │ │ │ │ - andeq pc, r2, r6, lsr #8 │ │ │ │ + mlaseq r5, r0, r5, ip │ │ │ │ + eorseq r0, r3, r8, lsl #13 │ │ │ │ + eorseq sl, r3, r4, lsl #1 │ │ │ │ + andeq pc, r2, pc, lsl r4 @ │ │ │ │ + eorseq ip, r5, r8, ror #10 │ │ │ │ + eorseq r0, r3, r0, ror #12 │ │ │ │ + @ instruction: 0x003306f0 │ │ │ │ + andeq pc, r2, r3, lsr #8 │ │ │ │ │ │ │ │ 000c5194 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #272] @ c52bc │ │ │ │ @@ -121004,18 +121004,18 @@ │ │ │ │ eorseq sl, r7, r8, lsr #28 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq sl, r7, r8, lsl #28 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq sl, r7, r8, lsr #27 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r6, r3, r0, asr #28 │ │ │ │ + eorseq r7, r3, r8, ror r3 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - @ instruction: 0x003399dc │ │ │ │ - eorseq r9, r3, r4, asr #18 │ │ │ │ + eorseq r9, r3, r4, lsl pc │ │ │ │ + eorseq r9, r3, ip, ror lr │ │ │ │ muleq r0, fp, r3 │ │ │ │ │ │ │ │ 000c52f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -121138,27 +121138,27 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq sl, r7, r4, ror #25 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq r9, r3, ip, lsl #17 │ │ │ │ - eorseq r9, r3, r4, ror #15 │ │ │ │ + eorseq r9, r3, r4, asr #27 │ │ │ │ + eorseq r9, r3, ip, lsl sp │ │ │ │ andeq r0, r0, r9, lsr #7 │ │ │ │ - eorseq r9, r3, r4, asr r8 │ │ │ │ - eorseq r9, r3, ip, lsr #15 │ │ │ │ - @ instruction: 0x0035bcd4 │ │ │ │ - eorseq pc, r2, ip, asr #27 │ │ │ │ - eorseq pc, r2, ip, asr lr @ │ │ │ │ - andeq pc, r2, r2, ror r4 @ │ │ │ │ - eorseq fp, r5, ip, lsr #25 │ │ │ │ - eorseq pc, r2, r4, lsr #27 │ │ │ │ - eorseq r9, r3, r0, lsr #15 │ │ │ │ - andeq pc, r2, lr, ror #8 │ │ │ │ + eorseq r9, r3, ip, lsl #27 │ │ │ │ + eorseq r9, r3, r4, ror #25 │ │ │ │ + eorseq ip, r5, ip, lsl #4 │ │ │ │ + eorseq r0, r3, r4, lsl #6 │ │ │ │ + mlaseq r3, r4, r3, r0 │ │ │ │ + andeq pc, r2, pc, ror #8 │ │ │ │ + eorseq ip, r5, r4, ror #3 │ │ │ │ + @ instruction: 0x003302dc │ │ │ │ + @ instruction: 0x00339cd8 │ │ │ │ + andeq pc, r2, fp, ror #8 │ │ │ │ │ │ │ │ 000c5520 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #272] @ c5648 │ │ │ │ @@ -121235,18 +121235,18 @@ │ │ │ │ mlaseq r7, ip, sl, sl │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq sl, r7, ip, ror sl │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq sl, r7, ip, lsl sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - @ instruction: 0x00336ab4 │ │ │ │ + eorseq r6, r3, ip, ror #31 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq r9, r3, r0, ror #12 │ │ │ │ - @ instruction: 0x003395b8 │ │ │ │ + mlaseq r3, r8, fp, r9 │ │ │ │ + @ instruction: 0x00339af0 │ │ │ │ andeq r0, r0, r5, lsr #7 │ │ │ │ │ │ │ │ 000c567c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -121321,18 +121321,18 @@ │ │ │ │ eorseq sp, r8, ip, ror r4 │ │ │ │ eorseq sl, r7, r0, asr #18 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq sl, r7, r0, lsr #18 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq sl, r7, r8, asr #17 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq sp, r4, r0, lsr r1 │ │ │ │ + eorseq sp, r4, r8, ror #12 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq r9, r3, ip, lsr #10 │ │ │ │ - eorseq r9, r3, r8, ror #8 │ │ │ │ + eorseq r9, r3, r4, ror #20 │ │ │ │ + eorseq r9, r3, r0, lsr #19 │ │ │ │ │ │ │ │ 000c57c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #252] @ c58dc │ │ │ │ @@ -121403,18 +121403,18 @@ │ │ │ │ eorseq sp, r8, r0, lsr r3 │ │ │ │ @ instruction: 0x0037a7f4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0037a7d4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ eorseq sl, r7, ip, ror r7 │ │ │ │ - eorseq r6, r3, r0, lsr #16 │ │ │ │ + eorseq r6, r3, r8, asr sp │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq r9, r3, r4, lsl #8 │ │ │ │ - eorseq r9, r3, r4, lsr #6 │ │ │ │ + eorseq r9, r3, ip, lsr r9 │ │ │ │ + eorseq r9, r3, ip, asr r8 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ │ │ │ │ 000c590c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -121434,16 +121434,16 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #117 @ 0x75 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x0037a6d4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - eorseq r9, r3, ip, lsl #7 │ │ │ │ - mlaseq r3, r8, r3, r9 │ │ │ │ + eorseq r9, r3, r4, asr #17 │ │ │ │ + @ instruction: 0x003398d0 │ │ │ │ │ │ │ │ 000c5974 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #220] @ c5a68 │ │ │ │ @@ -121505,18 +121505,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq sp, r8, r4, lsl #3 │ │ │ │ eorseq sl, r7, r8, asr #12 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq sl, r7, r8, lsr #12 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x0037a5f0 │ │ │ │ - mlaseq r3, ip, r7, r8 │ │ │ │ + @ instruction: 0x00338cd4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - mlaseq r3, r0, r2, r9 │ │ │ │ - mlaseq r3, r8, r2, r9 │ │ │ │ + eorseq r9, r3, r8, asr #15 │ │ │ │ + @ instruction: 0x003397d0 │ │ │ │ │ │ │ │ 000c5a90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ sub sp, sp, #148 @ 0x94 │ │ │ │ @@ -122365,72 +122365,72 @@ │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ eorseq sl, r7, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - eorseq r8, r3, ip, ror #25 │ │ │ │ - eorseq r8, r3, ip, asr #25 │ │ │ │ - eorseq r8, r3, r4, lsl #20 │ │ │ │ - eorseq r8, r3, r8, ror #19 │ │ │ │ - eorseq r8, r3, r0, asr #19 │ │ │ │ - eorseq r8, r3, r4, lsr #19 │ │ │ │ - mlaseq r3, r4, r9, r8 │ │ │ │ - eorseq r8, r3, r8, ror r9 │ │ │ │ - eorseq r8, r3, r8, asr #18 │ │ │ │ - eorseq r8, r3, ip, lsr #18 │ │ │ │ - @ instruction: 0x003388f0 │ │ │ │ - @ instruction: 0x003388d4 │ │ │ │ - eorseq r8, r3, ip, asr #17 │ │ │ │ - eorseq r8, r3, ip, lsr #17 │ │ │ │ - eorseq r8, r3, ip, lsl #17 │ │ │ │ - eorseq r8, r3, ip, ror #16 │ │ │ │ - eorseq r8, r3, r8, asr #16 │ │ │ │ - eorseq r8, r3, r8, lsr #16 │ │ │ │ - @ instruction: 0x003387f4 │ │ │ │ - @ instruction: 0x003387d4 │ │ │ │ - eorseq r8, r3, r8, asr #15 │ │ │ │ - eorseq r8, r3, r8, lsr #15 │ │ │ │ - eorseq r8, r3, r0, lsr #15 │ │ │ │ - eorseq r8, r3, r0, lsl #15 │ │ │ │ - eorseq r8, r3, r0, ror #14 │ │ │ │ - eorseq r8, r3, r0, asr #14 │ │ │ │ - eorseq r8, r3, r8, lsr r7 │ │ │ │ - eorseq r8, r3, ip, lsl r7 │ │ │ │ - eorseq r8, r3, r0, lsl #14 │ │ │ │ - @ instruction: 0x003386dc │ │ │ │ - mlaseq r3, r0, r6, r8 │ │ │ │ - eorseq r8, r3, r0, ror r6 │ │ │ │ - eorseq sl, r5, ip, asr #21 │ │ │ │ - eorseq lr, r2, r4, asr #23 │ │ │ │ - eorseq r8, r3, ip, ror r6 │ │ │ │ - andeq r1, r3, fp, lsl fp │ │ │ │ - eorseq sl, r5, r4, lsr #21 │ │ │ │ - mlaseq r2, ip, fp, lr │ │ │ │ - eorseq lr, r2, r4, asr #24 │ │ │ │ - @ instruction: 0x00031ab0 │ │ │ │ - eorseq sl, r5, ip, ror sl │ │ │ │ - eorseq lr, r2, r4, ror fp │ │ │ │ - @ instruction: 0x0032ebf8 │ │ │ │ - muleq r3, r9, sl │ │ │ │ - eorseq sl, r5, r4, asr sl │ │ │ │ - eorseq lr, r2, ip, asr #22 │ │ │ │ - @ instruction: 0x003385f8 │ │ │ │ - andeq r1, r3, r9, lsl fp │ │ │ │ - eorseq sl, r5, ip, lsr #20 │ │ │ │ - eorseq lr, r2, r4, lsr #22 │ │ │ │ - eorseq r8, r3, r4, asr #11 │ │ │ │ - andeq r1, r3, r7, lsl fp │ │ │ │ - eorseq r8, r5, ip, lsl #20 │ │ │ │ - eorseq lr, r2, ip, lsr #24 │ │ │ │ - eorseq lr, r2, r8, asr ip │ │ │ │ - eorseq r8, r5, r8, ror #19 │ │ │ │ - eorseq lr, r2, r4, asr #23 │ │ │ │ - eorseq r1, r3, ip, ror #25 │ │ │ │ + eorseq r9, r3, r4, lsr #4 │ │ │ │ + eorseq r9, r3, r4, lsl #4 │ │ │ │ + eorseq r8, r3, ip, lsr pc │ │ │ │ + eorseq r8, r3, r0, lsr #30 │ │ │ │ + @ instruction: 0x00338ef8 │ │ │ │ + @ instruction: 0x00338edc │ │ │ │ + eorseq r8, r3, ip, asr #29 │ │ │ │ + @ instruction: 0x00338eb0 │ │ │ │ + eorseq r8, r3, r0, lsl #29 │ │ │ │ + eorseq r8, r3, r4, ror #28 │ │ │ │ + eorseq r8, r3, r8, lsr #28 │ │ │ │ + eorseq r8, r3, ip, lsl #28 │ │ │ │ + eorseq r8, r3, r4, lsl #28 │ │ │ │ + eorseq r8, r3, r4, ror #27 │ │ │ │ + eorseq r8, r3, r4, asr #27 │ │ │ │ + eorseq r8, r3, r4, lsr #27 │ │ │ │ + eorseq r8, r3, r0, lsl #27 │ │ │ │ + eorseq r8, r3, r0, ror #26 │ │ │ │ + eorseq r8, r3, ip, lsr #26 │ │ │ │ + eorseq r8, r3, ip, lsl #26 │ │ │ │ + eorseq r8, r3, r0, lsl #26 │ │ │ │ + eorseq r8, r3, r0, ror #25 │ │ │ │ + @ instruction: 0x00338cd8 │ │ │ │ + @ instruction: 0x00338cb8 │ │ │ │ + mlaseq r3, r8, ip, r8 │ │ │ │ + eorseq r8, r3, r8, ror ip │ │ │ │ + eorseq r8, r3, r0, ror ip │ │ │ │ + eorseq r8, r3, r4, asr ip │ │ │ │ + eorseq r8, r3, r8, lsr ip │ │ │ │ + eorseq r8, r3, r4, lsl ip │ │ │ │ + eorseq r8, r3, r8, asr #23 │ │ │ │ + eorseq r8, r3, r8, lsr #23 │ │ │ │ + eorseq fp, r5, r4 │ │ │ │ + ldrsheq pc, [r2], -ip @ │ │ │ │ + @ instruction: 0x00338bb4 │ │ │ │ + andeq r1, r3, ip, lsl fp │ │ │ │ + @ instruction: 0x0035afdc │ │ │ │ + ldrsbeq pc, [r2], -r4 @ │ │ │ │ + eorseq pc, r2, ip, ror r1 @ │ │ │ │ + @ instruction: 0x00031ab1 │ │ │ │ + @ instruction: 0x0035afb4 │ │ │ │ + eorseq pc, r2, ip, lsr #1 │ │ │ │ + eorseq pc, r2, r0, lsr r1 @ │ │ │ │ + muleq r3, sl, sl │ │ │ │ + eorseq sl, r5, ip, lsl #31 │ │ │ │ + eorseq pc, r2, r4, lsl #1 │ │ │ │ + eorseq r8, r3, r0, lsr fp │ │ │ │ + andeq r1, r3, sl, lsl fp │ │ │ │ + eorseq sl, r5, r4, ror #30 │ │ │ │ + eorseq pc, r2, ip, asr r0 @ │ │ │ │ + @ instruction: 0x00338afc │ │ │ │ + andeq r1, r3, r8, lsl fp │ │ │ │ + eorseq r8, r5, r4, asr #30 │ │ │ │ + eorseq pc, r2, r4, ror #2 │ │ │ │ + mlaseq r2, r0, r1, pc @ │ │ │ │ + eorseq r8, r5, r0, lsr #30 │ │ │ │ + ldrsheq pc, [r2], -ip @ │ │ │ │ + eorseq r2, r3, r4, lsr #4 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 000c68d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -122471,18 +122471,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq ip, r8, r8, lsl r2 │ │ │ │ eorseq r9, r7, r8, ror #13 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ - @ instruction: 0x003383f4 │ │ │ │ + eorseq r8, r3, ip, lsr #18 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - eorseq r7, r3, r8, lsr #10 │ │ │ │ - eorseq r8, r3, r0, lsl #7 │ │ │ │ + eorseq r7, r3, r0, ror #20 │ │ │ │ + @ instruction: 0x003388b8 │ │ │ │ │ │ │ │ 000c6998 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -122643,30 +122643,30 @@ │ │ │ │ ldr r2, [pc, #80] @ c6c6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r9, r7, ip, lsr r6 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - eorseq lr, r4, r0, lsl #20 │ │ │ │ - eorseq r8, r3, ip, ror r1 │ │ │ │ - @ instruction: 0x0034e9d4 │ │ │ │ - eorseq r8, r3, r0, asr r1 │ │ │ │ - @ instruction: 0x0035a5b4 │ │ │ │ - eorseq lr, r2, ip, lsr #13 │ │ │ │ - eorseq r8, r3, r4, lsr #3 │ │ │ │ - andeq r2, r3, r4, lsl r2 │ │ │ │ - eorseq sl, r5, ip, lsl #11 │ │ │ │ - eorseq lr, r2, r4, lsl #13 │ │ │ │ - eorseq r7, r3, r8, ror r5 │ │ │ │ - andeq r2, r3, sl, lsl #4 │ │ │ │ - eorseq sl, r5, r4, ror #10 │ │ │ │ - eorseq lr, r2, ip, asr r6 │ │ │ │ - eorseq r8, r3, r8, ror #2 │ │ │ │ - andeq r2, r3, lr, lsl r2 │ │ │ │ + eorseq lr, r4, r8, lsr pc │ │ │ │ + @ instruction: 0x003386b4 │ │ │ │ + eorseq lr, r4, ip, lsl #30 │ │ │ │ + eorseq r8, r3, r8, lsl #13 │ │ │ │ + eorseq sl, r5, ip, ror #21 │ │ │ │ + eorseq lr, r2, r4, ror #23 │ │ │ │ + @ instruction: 0x003386dc │ │ │ │ + andeq r2, r3, r5, lsl r2 │ │ │ │ + eorseq sl, r5, r4, asr #21 │ │ │ │ + @ instruction: 0x0032ebbc │ │ │ │ + @ instruction: 0x00337ab0 │ │ │ │ + andeq r2, r3, fp, lsl #4 │ │ │ │ + mlaseq r5, ip, sl, sl │ │ │ │ + mlaseq r2, r4, fp, lr │ │ │ │ + eorseq r8, r3, r0, lsr #13 │ │ │ │ + andeq r2, r3, pc, lsl r2 │ │ │ │ │ │ │ │ 000c6c70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #228] @ c6d6c │ │ │ │ @@ -122729,18 +122729,18 @@ │ │ │ │ b c6d04 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq fp, r8, r8, lsl #29 │ │ │ │ eorseq r9, r7, ip, lsr r3 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r9, r7, ip, lsl r3 │ │ │ │ eorseq r9, r7, ip, ror #5 │ │ │ │ - eorseq r2, r3, r0, ror #7 │ │ │ │ + eorseq r2, r3, r8, lsl r9 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - eorseq lr, r4, ip, lsl r8 │ │ │ │ - mlaseq r3, r4, pc, r7 @ │ │ │ │ + eorseq lr, r4, r4, asr sp │ │ │ │ + eorseq r8, r3, ip, asr #9 │ │ │ │ │ │ │ │ 000c6d90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -122780,18 +122780,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq fp, r8, ip, asr sp │ │ │ │ eorseq r9, r7, ip, lsr #4 │ │ │ │ andeq r0, r0, ip, lsl #25 │ │ │ │ - mlaseq r3, r4, pc, r7 @ │ │ │ │ + eorseq r8, r3, ip, asr #9 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - eorseq r7, r3, ip, rrx │ │ │ │ - eorseq r7, r3, r4, asr #29 │ │ │ │ + eorseq r7, r3, r4, lsr #11 │ │ │ │ + @ instruction: 0x003383fc │ │ │ │ │ │ │ │ 000c6e54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -122922,26 +122922,26 @@ │ │ │ │ ldr r2, [pc, #64] @ c70a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r9, r7, r4, lsl #3 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - eorseq r7, r3, r8, ror #27 │ │ │ │ - eorseq r7, r3, r0, lsl sp │ │ │ │ - @ instruction: 0x00337dbc │ │ │ │ - eorseq r7, r3, r4, ror #25 │ │ │ │ - eorseq sl, r5, r8, asr #2 │ │ │ │ - eorseq lr, r2, r0, asr #4 │ │ │ │ - eorseq r7, r3, r8, lsr sp │ │ │ │ - strdeq r2, [r3], -r2 @ │ │ │ │ - eorseq sl, r5, r0, lsr #2 │ │ │ │ - eorseq lr, r2, r8, lsl r2 │ │ │ │ - eorseq r7, r3, ip, lsl #2 │ │ │ │ - andeq r2, r3, r8, ror #29 │ │ │ │ + eorseq r8, r3, r0, lsr #6 │ │ │ │ + eorseq r8, r3, r8, asr #4 │ │ │ │ + @ instruction: 0x003382f4 │ │ │ │ + eorseq r8, r3, ip, lsl r2 │ │ │ │ + eorseq sl, r5, r0, lsl #13 │ │ │ │ + eorseq lr, r2, r8, ror r7 │ │ │ │ + eorseq r8, r3, r0, ror r2 │ │ │ │ + strdeq r2, [r3], -r3 │ │ │ │ + eorseq sl, r5, r8, asr r6 │ │ │ │ + eorseq lr, r2, r0, asr r7 │ │ │ │ + eorseq r7, r3, r4, asr #12 │ │ │ │ + andeq r2, r3, r9, ror #29 │ │ │ │ │ │ │ │ 000c70a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -122989,18 +122989,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #171 @ 0xab │ │ │ │ bl b6f00 │ │ │ │ b c7104 │ │ │ │ eorseq r8, r7, r4, lsr pc │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - eorseq lr, r4, r4, lsr #8 │ │ │ │ - @ instruction: 0x00337bb4 │ │ │ │ - @ instruction: 0x0034e3f8 │ │ │ │ - eorseq r7, r3, r8, lsl #23 │ │ │ │ + eorseq lr, r4, ip, asr r9 │ │ │ │ + eorseq r8, r3, ip, ror #1 │ │ │ │ + eorseq lr, r4, r0, lsr r9 │ │ │ │ + eorseq r8, r3, r0, asr #1 │ │ │ │ │ │ │ │ 000c7188 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #128] @ c7220 │ │ │ │ @@ -123105,18 +123105,18 @@ │ │ │ │ b c72bc │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq fp, r8, r8, asr #17 │ │ │ │ eorseq r8, r7, r4, lsl #27 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r8, r7, r4, ror #26 │ │ │ │ eorseq r8, r7, r4, lsr sp │ │ │ │ - eorseq r1, r3, r8, lsr #28 │ │ │ │ + eorseq r2, r3, r0, ror #6 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x00337ab8 │ │ │ │ - @ instruction: 0x003379dc │ │ │ │ + @ instruction: 0x00337ff0 │ │ │ │ + eorseq r7, r3, r4, lsl pc │ │ │ │ │ │ │ │ 000c7348 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr sl, [pc, #596] @ c75b4 │ │ │ │ @@ -123270,23 +123270,23 @@ │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r8, r7, r8, lsl #25 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r7, r3, r4, lsr r9 │ │ │ │ - eorseq r7, r3, r4, asr #18 │ │ │ │ - eorseq r7, r5, r4, lsl #24 │ │ │ │ - eorseq sp, r2, r0, ror #27 │ │ │ │ - eorseq r0, r3, r8, lsl #30 │ │ │ │ + eorseq r7, r3, ip, ror #28 │ │ │ │ + eorseq r7, r3, ip, ror lr │ │ │ │ + eorseq r8, r5, ip, lsr r1 │ │ │ │ + eorseq lr, r2, r8, lsl r3 │ │ │ │ + eorseq r1, r3, r0, asr #8 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - @ instruction: 0x00357bdc │ │ │ │ - @ instruction: 0x0032ddfc │ │ │ │ - eorseq sp, r2, r8, lsr #28 │ │ │ │ + eorseq r8, r5, r4, lsl r1 │ │ │ │ + eorseq lr, r2, r4, lsr r3 │ │ │ │ + eorseq lr, r2, r0, ror #6 │ │ │ │ │ │ │ │ 000c75e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #332] @ c774c │ │ │ │ @@ -123373,26 +123373,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ b c76f8 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r6, r7, r0, lsr #1 │ │ │ │ eorseq r8, r7, ip, asr #19 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r6, r3, r4, ror sl │ │ │ │ - eorseq r3, r4, r4, ror r8 │ │ │ │ + eorseq r6, r3, ip, lsr #31 │ │ │ │ + eorseq r3, r4, ip, lsr #27 │ │ │ │ eorseq r8, r7, r0, lsr #19 │ │ │ │ andeq r0, r0, r0, ror r4 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ eorseq r8, r7, r4, lsr r9 │ │ │ │ - eorseq r7, r3, r4, lsl #14 │ │ │ │ + eorseq r7, r3, ip, lsr ip │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r6, r3, r4, lsr #19 │ │ │ │ - @ instruction: 0x003376d0 │ │ │ │ - @ instruction: 0x0033eafc │ │ │ │ + @ instruction: 0x00336edc │ │ │ │ + eorseq r7, r3, r8, lsl #24 │ │ │ │ + eorseq pc, r3, r4, lsr r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ c7820 │ │ │ │ ldr r3, [pc, #128] @ c7824 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -123427,15 +123427,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r8, r7, r8, asr r8 │ │ │ │ andeq r0, r0, r0, ror r4 │ │ │ │ @ instruction: 0x0039dff4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x0032dcf8 │ │ │ │ + eorseq lr, r2, r0, lsr r2 │ │ │ │ │ │ │ │ 000c7834 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -123475,18 +123475,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x0038b2b8 │ │ │ │ eorseq r8, r7, r8, lsl #15 │ │ │ │ andeq r0, r0, r8, ror #11 │ │ │ │ - eorseq r7, r3, r4, ror r5 │ │ │ │ + eorseq r7, r3, ip, lsr #21 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r6, r3, r8, asr #11 │ │ │ │ - eorseq r7, r3, r8, lsl r5 │ │ │ │ + eorseq r6, r3, r0, lsl #22 │ │ │ │ + eorseq r7, r3, r0, asr sl │ │ │ │ │ │ │ │ 000c78f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -123617,26 +123617,26 @@ │ │ │ │ ldr r2, [pc, #64] @ c7b44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r8, r7, r0, ror #13 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r6, r3, r4, asr #20 │ │ │ │ - eorseq r7, r3, r4, ror #6 │ │ │ │ - eorseq r6, r3, r8, lsl sl │ │ │ │ - eorseq r7, r3, r8, lsr r3 │ │ │ │ - eorseq r9, r5, r4, lsr #13 │ │ │ │ - mlaseq r2, ip, r7, sp │ │ │ │ - mlaseq r3, r0, r6, r6 │ │ │ │ - andeq r3, r3, r1, asr #30 │ │ │ │ - eorseq r9, r5, ip, ror r6 │ │ │ │ - eorseq sp, r2, r4, ror r7 │ │ │ │ - @ instruction: 0x0032d9f0 │ │ │ │ - andeq r3, r3, r7, lsr pc │ │ │ │ + eorseq r6, r3, ip, ror pc │ │ │ │ + mlaseq r3, ip, r8, r7 │ │ │ │ + eorseq r6, r3, r0, asr pc │ │ │ │ + eorseq r7, r3, r0, ror r8 │ │ │ │ + @ instruction: 0x00359bdc │ │ │ │ + @ instruction: 0x0032dcd4 │ │ │ │ + eorseq r6, r3, r8, asr #23 │ │ │ │ + andeq r3, r3, r2, asr #30 │ │ │ │ + @ instruction: 0x00359bb4 │ │ │ │ + eorseq sp, r2, ip, lsr #25 │ │ │ │ + eorseq sp, r2, r8, lsr #30 │ │ │ │ + andeq r3, r3, r8, lsr pc │ │ │ │ │ │ │ │ 000c7b48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -123712,19 +123712,19 @@ │ │ │ │ eorseq r8, r7, r4, lsl #9 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq sl, r8, ip, ror pc │ │ │ │ eorseq r8, r7, ip, asr #8 │ │ │ │ andeq r0, r0, r0, ror r4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x003783fc │ │ │ │ - eorseq r7, r3, ip, asr #3 │ │ │ │ + eorseq r7, r3, r4, lsl #14 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r6, r3, r8, ror r8 │ │ │ │ - mlaseq r3, r8, r1, r7 │ │ │ │ - eorseq r6, r3, ip, ror #10 │ │ │ │ + @ instruction: 0x00336db0 │ │ │ │ + @ instruction: 0x003376d0 │ │ │ │ + eorseq r6, r3, r4, lsr #21 │ │ │ │ │ │ │ │ 000c7ca0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -123764,18 +123764,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq sl, r8, ip, asr #28 │ │ │ │ eorseq r8, r7, ip, lsl r3 │ │ │ │ andeq r0, r0, ip, ror #13 │ │ │ │ - eorseq r7, r3, r8, asr #2 │ │ │ │ + eorseq r7, r3, r0, lsl #13 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r6, r3, ip, asr r1 │ │ │ │ - eorseq r7, r3, ip, lsr #1 │ │ │ │ + mlaseq r3, r4, r6, r6 │ │ │ │ + eorseq r7, r3, r4, ror #11 │ │ │ │ │ │ │ │ 000c7d64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -123906,26 +123906,26 @@ │ │ │ │ ldr r2, [pc, #64] @ c7fb0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r8, r7, r4, ror r2 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - mlaseq r3, r8, r5, r6 │ │ │ │ - @ instruction: 0x00336ef8 │ │ │ │ - eorseq r6, r3, ip, ror #10 │ │ │ │ - eorseq r6, r3, ip, asr #29 │ │ │ │ - eorseq r9, r5, r8, lsr r2 │ │ │ │ - eorseq sp, r2, r0, lsr r3 │ │ │ │ - eorseq r6, r3, r4, lsr #4 │ │ │ │ - andeq r4, r3, r2, lsl #7 │ │ │ │ - eorseq r9, r5, r0, lsl r2 │ │ │ │ - eorseq sp, r2, r8, lsl #6 │ │ │ │ - eorseq sp, r2, r4, lsl #11 │ │ │ │ - andeq r4, r3, r8, ror r3 │ │ │ │ + @ instruction: 0x00336ad0 │ │ │ │ + eorseq r7, r3, r0, lsr r4 │ │ │ │ + eorseq r6, r3, r4, lsr #21 │ │ │ │ + eorseq r7, r3, r4, lsl #8 │ │ │ │ + eorseq r9, r5, r0, ror r7 │ │ │ │ + eorseq sp, r2, r8, ror #16 │ │ │ │ + eorseq r6, r3, ip, asr r7 │ │ │ │ + andeq r4, r3, ip, ror r3 │ │ │ │ + eorseq r9, r5, r8, asr #14 │ │ │ │ + eorseq sp, r2, r0, asr #16 │ │ │ │ + @ instruction: 0x0032dabc │ │ │ │ + andeq r4, r3, r2, ror r3 │ │ │ │ │ │ │ │ 000c7fb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -124001,19 +124001,19 @@ │ │ │ │ eorseq r8, r7, r8, lsl r0 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq sl, r8, r0, lsl fp │ │ │ │ eorseq r7, r7, r0, ror #31 │ │ │ │ andeq r0, r0, r0, ror r4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ mlaseq r7, r0, pc, r7 @ │ │ │ │ - eorseq r6, r3, r0, ror #26 │ │ │ │ + mlaseq r3, r8, r2, r7 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r6, r3, ip, asr #7 │ │ │ │ - eorseq r6, r3, ip, lsr #26 │ │ │ │ - eorseq r6, r3, r0, lsl #2 │ │ │ │ + eorseq r6, r3, r4, lsl #18 │ │ │ │ + eorseq r7, r3, r4, ror #4 │ │ │ │ + eorseq r6, r3, r8, lsr r6 │ │ │ │ │ │ │ │ 000c810c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -124086,23 +124086,23 @@ │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ b c81d0 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r5, r7, ip, ror #10 │ │ │ │ eorseq r7, r7, r8, lsr #29 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r5, r3, r0, asr pc │ │ │ │ - eorseq r2, r4, r4, asr #26 │ │ │ │ + eorseq r6, r3, r8, lsl #9 │ │ │ │ + eorseq r3, r4, ip, ror r2 │ │ │ │ eorseq r7, r7, r8, ror lr │ │ │ │ andeq r0, r0, r8, ror #14 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ eorseq r7, r7, r0, lsr #28 │ │ │ │ - mlaseq r3, r0, ip, r6 │ │ │ │ + eorseq r7, r3, r8, asr #3 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r6, r3, ip, lsl #25 │ │ │ │ + eorseq r7, r3, r4, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #132] @ c8304 │ │ │ │ ldr r3, [pc, #132] @ c8308 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -124138,15 +124138,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r7, r7, r8, ror sp │ │ │ │ andeq r0, r0, r8, ror #14 │ │ │ │ eorseq sp, r9, r4, lsl r5 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sp, r2, r4, lsl r2 │ │ │ │ + eorseq sp, r2, ip, asr #14 │ │ │ │ │ │ │ │ 000c8318 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -124219,23 +124219,23 @@ │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ b c83dc │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r5, r7, r0, ror #6 │ │ │ │ mlaseq r7, ip, ip, r7 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r5, r3, r4, asr #26 │ │ │ │ - eorseq r2, r4, r8, lsr fp │ │ │ │ + eorseq r6, r3, ip, ror r2 │ │ │ │ + eorseq r3, r4, r0, ror r0 │ │ │ │ eorseq r7, r7, ip, ror #24 │ │ │ │ andeq r0, r0, r0, asr #11 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ eorseq r7, r7, r4, lsl ip │ │ │ │ - eorseq r6, r3, r8, lsr #21 │ │ │ │ + eorseq r6, r3, r0, ror #31 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r6, r3, r0, lsl #21 │ │ │ │ + @ instruction: 0x00336fb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #132] @ c8510 │ │ │ │ ldr r3, [pc, #132] @ c8514 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -124271,15 +124271,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r7, r7, ip, ror #22 │ │ │ │ andeq r0, r0, r0, asr #11 │ │ │ │ eorseq sp, r9, r8, lsl #6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sp, r2, r8 │ │ │ │ + eorseq sp, r2, r0, asr #10 │ │ │ │ │ │ │ │ 000c8524 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ ldr r1, [pc, #2828] @ c9048 │ │ │ │ @@ -124995,73 +124995,73 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ mlaseq r7, ip, sl, r7 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r0, asr #8 │ │ │ │ andeq r0, r0, r4, asr r8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - @ instruction: 0x003365f4 │ │ │ │ + eorseq r6, r3, ip, lsr #22 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x003365b8 │ │ │ │ - @ instruction: 0x003365bc │ │ │ │ + @ instruction: 0x00336af0 │ │ │ │ + @ instruction: 0x00336af4 │ │ │ │ eorseq r7, r7, r8, asr #13 │ │ │ │ - @ instruction: 0x003364fc │ │ │ │ - eorseq r6, r3, r4, lsl #10 │ │ │ │ - @ instruction: 0x003364b4 │ │ │ │ - @ instruction: 0x003364bc │ │ │ │ - eorseq r6, r3, r0, lsl #9 │ │ │ │ - eorseq r6, r3, r4, lsl #9 │ │ │ │ - eorseq r6, r3, r8, asr #8 │ │ │ │ - eorseq r6, r3, ip, asr #8 │ │ │ │ - eorseq r6, r3, r0, lsr #8 │ │ │ │ - eorseq r6, r3, r4, lsr #8 │ │ │ │ - eorseq r6, r3, r8, ror #7 │ │ │ │ - eorseq r6, r3, ip, ror #7 │ │ │ │ - @ instruction: 0x003363b0 │ │ │ │ - @ instruction: 0x003363b4 │ │ │ │ - eorseq r6, r3, ip, ror r3 │ │ │ │ - eorseq r6, r3, r0, lsl #7 │ │ │ │ - eorseq r6, r3, r8, asr #6 │ │ │ │ - eorseq r6, r3, ip, asr #6 │ │ │ │ - eorseq r6, r3, r8, asr #32 │ │ │ │ - eorseq r6, r3, ip, asr #32 │ │ │ │ - eorseq r6, r3, r4 │ │ │ │ - eorseq r6, r3, r8 │ │ │ │ - @ instruction: 0x00335fd0 │ │ │ │ - @ instruction: 0x00335fd4 │ │ │ │ - mlaseq r3, r4, pc, r5 @ │ │ │ │ - mlaseq r3, ip, pc, r5 @ │ │ │ │ - eorseq r8, r5, r8, lsl r2 │ │ │ │ - eorseq ip, r2, r4, lsl r3 │ │ │ │ - eorseq r5, r3, r0, asr #27 │ │ │ │ - @ instruction: 0x000358bb │ │ │ │ - @ instruction: 0x003581f4 │ │ │ │ - @ instruction: 0x0032c2f0 │ │ │ │ - eorseq ip, r2, r4, ror r3 │ │ │ │ - andeq r5, r3, r5, asr #16 │ │ │ │ - @ instruction: 0x003581d0 │ │ │ │ - eorseq ip, r2, ip, asr #5 │ │ │ │ - eorseq r5, r3, r8, asr pc │ │ │ │ - muleq r3, r2, r8 │ │ │ │ - eorseq r8, r5, ip, lsr #3 │ │ │ │ - eorseq ip, r2, r8, lsr #5 │ │ │ │ - eorseq ip, r2, r0, lsl #7 │ │ │ │ - andeq r5, r3, r3, ror #16 │ │ │ │ - eorseq r8, r5, r8, lsl #3 │ │ │ │ - eorseq ip, r2, r4, lsl #5 │ │ │ │ - eorseq ip, r2, r0, asr r3 │ │ │ │ - andeq r5, r3, r1, ror #16 │ │ │ │ - eorseq r8, r5, r4, ror #2 │ │ │ │ - eorseq ip, r2, r0, ror #4 │ │ │ │ - eorseq r5, r3, r0, lsl #26 │ │ │ │ - @ instruction: 0x000358b9 │ │ │ │ - eorseq r8, r5, r0, asr #2 │ │ │ │ - eorseq ip, r2, ip, lsr r2 │ │ │ │ - @ instruction: 0x00335ed4 │ │ │ │ - @ instruction: 0x000358b7 │ │ │ │ + eorseq r6, r3, r4, lsr sl │ │ │ │ + eorseq r6, r3, ip, lsr sl │ │ │ │ + eorseq r6, r3, ip, ror #19 │ │ │ │ + @ instruction: 0x003369f4 │ │ │ │ + @ instruction: 0x003369b8 │ │ │ │ + @ instruction: 0x003369bc │ │ │ │ + eorseq r6, r3, r0, lsl #19 │ │ │ │ + eorseq r6, r3, r4, lsl #19 │ │ │ │ + eorseq r6, r3, r8, asr r9 │ │ │ │ + eorseq r6, r3, ip, asr r9 │ │ │ │ + eorseq r6, r3, r0, lsr #18 │ │ │ │ + eorseq r6, r3, r4, lsr #18 │ │ │ │ + eorseq r6, r3, r8, ror #17 │ │ │ │ + eorseq r6, r3, ip, ror #17 │ │ │ │ + @ instruction: 0x003368b4 │ │ │ │ + @ instruction: 0x003368b8 │ │ │ │ + eorseq r6, r3, r0, lsl #17 │ │ │ │ + eorseq r6, r3, r4, lsl #17 │ │ │ │ + eorseq r6, r3, r0, lsl #11 │ │ │ │ + eorseq r6, r3, r4, lsl #11 │ │ │ │ + eorseq r6, r3, ip, lsr r5 │ │ │ │ + eorseq r6, r3, r0, asr #10 │ │ │ │ + eorseq r6, r3, r8, lsl #10 │ │ │ │ + eorseq r6, r3, ip, lsl #10 │ │ │ │ + eorseq r6, r3, ip, asr #9 │ │ │ │ + @ instruction: 0x003364d4 │ │ │ │ + eorseq r8, r5, r0, asr r7 │ │ │ │ + eorseq ip, r2, ip, asr #16 │ │ │ │ + @ instruction: 0x003362f8 │ │ │ │ + andeq r5, r3, r4, asr #17 │ │ │ │ + eorseq r8, r5, ip, lsr #14 │ │ │ │ + eorseq ip, r2, r8, lsr #16 │ │ │ │ + eorseq ip, r2, ip, lsr #17 │ │ │ │ + andeq r5, r3, lr, asr #16 │ │ │ │ + eorseq r8, r5, r8, lsl #14 │ │ │ │ + eorseq ip, r2, r4, lsl #16 │ │ │ │ + mlaseq r3, r0, r4, r6 │ │ │ │ + muleq r3, fp, r8 │ │ │ │ + eorseq r8, r5, r4, ror #13 │ │ │ │ + eorseq ip, r2, r0, ror #15 │ │ │ │ + @ instruction: 0x0032c8b8 │ │ │ │ + andeq r5, r3, ip, ror #16 │ │ │ │ + eorseq r8, r5, r0, asr #13 │ │ │ │ + @ instruction: 0x0032c7bc │ │ │ │ + eorseq ip, r2, r8, lsl #17 │ │ │ │ + andeq r5, r3, sl, ror #16 │ │ │ │ + mlaseq r5, ip, r6, r8 │ │ │ │ + mlaseq r2, r8, r7, ip │ │ │ │ + eorseq r6, r3, r8, lsr r2 │ │ │ │ + andeq r5, r3, r2, asr #17 │ │ │ │ + eorseq r8, r5, r8, ror r6 │ │ │ │ + eorseq ip, r2, r4, ror r7 │ │ │ │ + eorseq r6, r3, ip, lsl #8 │ │ │ │ + andeq r5, r3, r0, asr #17 │ │ │ │ │ │ │ │ 000c9154 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #228] @ c9250 │ │ │ │ @@ -125124,18 +125124,18 @@ │ │ │ │ b c91e8 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ mlaseq r8, ip, r9, r9 │ │ │ │ eorseq r6, r7, r8, ror #28 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r6, r7, r0, asr #28 │ │ │ │ eorseq r6, r7, r8, lsl #28 │ │ │ │ - eorseq r9, r4, ip, ror r6 │ │ │ │ + @ instruction: 0x00349bb4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - mlaseq r3, r8, ip, r5 │ │ │ │ - mlaseq r3, ip, ip, r5 │ │ │ │ + @ instruction: 0x003361d0 │ │ │ │ + @ instruction: 0x003361d4 │ │ │ │ │ │ │ │ 000c9274 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #280] @ c93a4 │ │ │ │ @@ -125213,18 +125213,18 @@ │ │ │ │ eorseq r6, r7, ip, ror #26 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r6, r7, r4, asr sp │ │ │ │ muleq r0, r4, r8 │ │ │ │ muleq r0, r4, sl │ │ │ │ @ instruction: 0x00376cdc │ │ │ │ andeq r0, r0, r0, lsl #20 │ │ │ │ - @ instruction: 0x00335bb8 │ │ │ │ - eorseq r5, r3, r4, asr #23 │ │ │ │ - mlaseq r3, r0, fp, r5 │ │ │ │ - mlaseq r3, ip, fp, r5 │ │ │ │ + ldrsheq r6, [r3], -r0 @ │ │ │ │ + ldrsheq r6, [r3], -ip @ │ │ │ │ + eorseq r6, r3, r8, asr #1 │ │ │ │ + ldrsbeq r6, [r3], -r4 @ │ │ │ │ │ │ │ │ 000c93d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #212] @ c94bc │ │ │ │ @@ -125283,18 +125283,18 @@ │ │ │ │ b c9454 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r9, r8, r8, lsr #14 │ │ │ │ eorseq r6, r7, ip, ror #23 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r6, r7, ip, asr #23 │ │ │ │ mlaseq r7, ip, fp, r6 │ │ │ │ - eorseq r9, r4, r0, lsl r4 │ │ │ │ + eorseq r9, r4, r8, asr #18 │ │ │ │ andeq r0, r0, r0, lsl #20 │ │ │ │ - eorseq r5, r3, r0, lsl #21 │ │ │ │ - eorseq r5, r3, r8, lsl #21 │ │ │ │ + @ instruction: 0x00335fb8 │ │ │ │ + eorseq r5, r3, r0, asr #31 │ │ │ │ │ │ │ │ 000c94e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -125334,18 +125334,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r9, r8, ip, lsl #12 │ │ │ │ @ instruction: 0x00376adc │ │ │ │ andeq r0, r0, r8, lsr r8 │ │ │ │ - @ instruction: 0x003359f0 │ │ │ │ + eorseq r5, r3, r8, lsr #30 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r4, r3, ip, lsl r9 │ │ │ │ - @ instruction: 0x003359f0 │ │ │ │ + eorseq r4, r3, r4, asr lr │ │ │ │ + eorseq r5, r3, r8, lsr #30 │ │ │ │ │ │ │ │ 000c95a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -125506,30 +125506,30 @@ │ │ │ │ ldr r2, [pc, #80] @ c9878 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r6, r7, r0, lsr sl │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r1, r5, r8, lsr #32 │ │ │ │ - eorseq r5, r3, ip, ror #15 │ │ │ │ - @ instruction: 0x00350ffc │ │ │ │ - eorseq r5, r3, r0, asr #15 │ │ │ │ - eorseq r7, r5, r8, lsr #19 │ │ │ │ - eorseq fp, r2, r0, lsr #21 │ │ │ │ - mlaseq r3, r4, r2, r5 │ │ │ │ - muleq r3, r6, r5 │ │ │ │ - eorseq r7, r5, r0, lsl #19 │ │ │ │ - eorseq fp, r2, r8, ror sl │ │ │ │ - eorseq r5, r3, r4, lsr r0 │ │ │ │ - andeq r9, r3, ip, lsl #11 │ │ │ │ - eorseq r7, r5, r8, asr r9 │ │ │ │ - eorseq fp, r2, r0, asr sl │ │ │ │ - mlaseq r3, r4, r7, r4 │ │ │ │ - andeq r9, r3, r0, lsr #11 │ │ │ │ + eorseq r1, r5, r0, ror #10 │ │ │ │ + eorseq r5, r3, r4, lsr #26 │ │ │ │ + eorseq r1, r5, r4, lsr r5 │ │ │ │ + @ instruction: 0x00335cf8 │ │ │ │ + eorseq r7, r5, r0, ror #29 │ │ │ │ + @ instruction: 0x0032bfd8 │ │ │ │ + eorseq r5, r3, ip, asr #15 │ │ │ │ + muleq r3, pc, r5 @ │ │ │ │ + @ instruction: 0x00357eb8 │ │ │ │ + @ instruction: 0x0032bfb0 │ │ │ │ + eorseq r5, r3, ip, ror #10 │ │ │ │ + muleq r3, r5, r5 │ │ │ │ + mlaseq r5, r0, lr, r7 │ │ │ │ + eorseq fp, r2, r8, lsl #31 │ │ │ │ + eorseq r4, r3, ip, asr #25 │ │ │ │ + andeq r9, r3, r9, lsr #11 │ │ │ │ │ │ │ │ 000c987c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #292] @ c99b8 │ │ │ │ @@ -125610,19 +125610,19 @@ │ │ │ │ eorseq r9, r8, ip, ror r2 │ │ │ │ eorseq r6, r7, r0, lsr r7 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r6, r7, r0, lsl r7 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ @ instruction: 0x003766b8 │ │ │ │ - eorseq r2, r3, r8, lsl r3 │ │ │ │ + eorseq r2, r3, r0, asr r8 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r0, r5, r4, lsl lr │ │ │ │ - @ instruction: 0x003355d8 │ │ │ │ - eorseq r1, r3, r4, asr #26 │ │ │ │ + eorseq r1, r5, ip, asr #6 │ │ │ │ + eorseq r5, r3, r0, lsl fp │ │ │ │ + eorseq r2, r3, ip, ror r2 │ │ │ │ │ │ │ │ 000c99e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -125699,21 +125699,21 @@ │ │ │ │ b c9a8c │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r6, r7, r4, ror #11 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ ldrsbeq r9, [r8], -ip @ │ │ │ │ eorseq r6, r7, ip, lsr #11 │ │ │ │ andeq r0, r0, ip, lsr sl │ │ │ │ - @ instruction: 0x003354f4 │ │ │ │ + eorseq r5, r3, ip, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - @ instruction: 0x003354f8 │ │ │ │ - eorseq r5, r3, r0, asr #9 │ │ │ │ + eorseq r5, r3, r0, lsr sl │ │ │ │ + @ instruction: 0x003359f8 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ eorseq r6, r7, r4, lsl r5 │ │ │ │ - eorseq r2, r3, r8, ror r1 │ │ │ │ + @ instruction: 0x003326b0 │ │ │ │ │ │ │ │ 000c9b4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -125802,22 +125802,22 @@ │ │ │ │ b c9bf8 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r6, r7, r0, lsl #9 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r8, r8, r8, ror pc │ │ │ │ eorseq r6, r7, r0, asr #8 │ │ │ │ andeq r0, r0, ip, lsr sl │ │ │ │ - eorseq r5, r3, r8, lsl #7 │ │ │ │ + eorseq r5, r3, r0, asr #17 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - mlaseq r3, r8, r3, r5 │ │ │ │ - eorseq r5, r3, r4, asr r3 │ │ │ │ + @ instruction: 0x003358d0 │ │ │ │ + eorseq r5, r3, ip, lsl #17 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ mlaseq r7, r4, r3, r6 │ │ │ │ - eorseq pc, r2, r4, lsl #9 │ │ │ │ - eorseq r1, r3, r4, ror #31 │ │ │ │ + @ instruction: 0x0032f9bc │ │ │ │ + eorseq r2, r3, ip, lsl r5 │ │ │ │ │ │ │ │ 000c9ce4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -125857,18 +125857,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r8, r8, r8, lsl #28 │ │ │ │ @ instruction: 0x003762d8 │ │ │ │ andeq r0, r0, ip, lsr #13 │ │ │ │ - eorseq r5, r3, ip, asr r2 │ │ │ │ + mlaseq r3, r4, r7, r5 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r4, r3, r8, lsl r1 │ │ │ │ - eorseq r5, r3, ip, ror #3 │ │ │ │ + eorseq r4, r3, r0, asr r6 │ │ │ │ + eorseq r5, r3, r4, lsr #14 │ │ │ │ │ │ │ │ 000c9da8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -126059,35 +126059,35 @@ │ │ │ │ ldr r2, [pc, #100] @ ca108 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r6, r7, r8, lsr #4 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq ip, r4, r0, lsr #29 │ │ │ │ - mlaseq r3, r4, pc, r4 @ │ │ │ │ + @ instruction: 0x0034d3d8 │ │ │ │ + eorseq r5, r3, ip, asr #9 │ │ │ │ andeq r0, r0, r2, lsl r1 │ │ │ │ - eorseq ip, r4, r4, ror lr │ │ │ │ - eorseq r4, r3, r8, ror #30 │ │ │ │ - eorseq r7, r5, r4, asr r1 │ │ │ │ - eorseq fp, r2, ip, asr #4 │ │ │ │ - eorseq r4, r3, r8, lsr r8 │ │ │ │ - andeq r9, r3, r8, ror #26 │ │ │ │ - eorseq r7, r5, ip, lsr #2 │ │ │ │ - eorseq fp, r2, r4, lsr #4 │ │ │ │ - eorseq fp, r2, r0, lsr #9 │ │ │ │ - andeq r9, r3, r4, asr sp │ │ │ │ - eorseq r7, r5, r4, lsl #2 │ │ │ │ - @ instruction: 0x0032b1fc │ │ │ │ - @ instruction: 0x003347b8 │ │ │ │ - andeq r9, r3, lr, asr sp │ │ │ │ - ldrsbeq r7, [r5], -ip @ │ │ │ │ - @ instruction: 0x0032b1d4 │ │ │ │ - eorseq r4, r3, ip, lsr pc │ │ │ │ - andeq r9, r3, r2, ror sp │ │ │ │ + eorseq sp, r4, ip, lsr #7 │ │ │ │ + eorseq r5, r3, r0, lsr #9 │ │ │ │ + eorseq r7, r5, ip, lsl #13 │ │ │ │ + eorseq fp, r2, r4, lsl #15 │ │ │ │ + eorseq r4, r3, r0, ror sp │ │ │ │ + andeq r9, r3, r1, ror sp │ │ │ │ + eorseq r7, r5, r4, ror #12 │ │ │ │ + eorseq fp, r2, ip, asr r7 │ │ │ │ + @ instruction: 0x0032b9d8 │ │ │ │ + andeq r9, r3, sp, asr sp │ │ │ │ + eorseq r7, r5, ip, lsr r6 │ │ │ │ + eorseq fp, r2, r4, lsr r7 │ │ │ │ + @ instruction: 0x00334cf0 │ │ │ │ + andeq r9, r3, r7, ror #26 │ │ │ │ + eorseq r7, r5, r4, lsl r6 │ │ │ │ + eorseq fp, r2, ip, lsl #14 │ │ │ │ + eorseq r5, r3, r4, ror r4 │ │ │ │ + andeq r9, r3, fp, ror sp │ │ │ │ │ │ │ │ 000ca10c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -126182,24 +126182,24 @@ │ │ │ │ b ca1c4 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r5, r7, r0, asr #29 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x003889b4 │ │ │ │ eorseq r5, r7, r4, ror lr │ │ │ │ andeq r0, r0, ip, lsr sl │ │ │ │ - @ instruction: 0x00334dbc │ │ │ │ + @ instruction: 0x003352f4 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - mlaseq r4, r0, ip, ip │ │ │ │ - eorseq r4, r3, r4, lsl #27 │ │ │ │ + eorseq sp, r4, r8, asr #3 │ │ │ │ + @ instruction: 0x003352bc │ │ │ │ andeq r0, r0, r2, lsl r1 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ @ instruction: 0x00375dbc │ │ │ │ - eorseq r1, r3, r4, lsl #9 │ │ │ │ - eorseq r1, r3, ip, lsl #20 │ │ │ │ + @ instruction: 0x003319bc │ │ │ │ + eorseq r1, r3, r4, asr #30 │ │ │ │ │ │ │ │ 000ca2c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -126255,18 +126255,18 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [pc, #36] @ ca3cc │ │ │ │ ldr r0, [r5, r3] │ │ │ │ b ca38c │ │ │ │ eorseq r8, r8, r8, lsr #16 │ │ │ │ @ instruction: 0x00375cf8 │ │ │ │ andeq r0, r0, ip, lsr sl │ │ │ │ - eorseq r4, r3, r0, asr #24 │ │ │ │ + eorseq r5, r3, r8, ror r1 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - mlaseq r3, ip, ip, r4 │ │ │ │ - eorseq r4, r3, ip, lsl #24 │ │ │ │ + @ instruction: 0x003351d4 │ │ │ │ + eorseq r5, r3, r4, asr #2 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ │ │ │ │ 000ca3d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -126308,18 +126308,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r8, r8, ip, lsl r7 │ │ │ │ eorseq r5, r7, ip, ror #23 │ │ │ │ muleq r0, ip, sl │ │ │ │ - eorseq r4, r3, r0, asr #23 │ │ │ │ + ldrsheq r5, [r3], -r8 @ │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r3, r3, ip, lsr #20 │ │ │ │ - eorseq r4, r3, r0, lsl #22 │ │ │ │ + eorseq r3, r3, r4, ror #30 │ │ │ │ + eorseq r5, r3, r8, lsr r0 │ │ │ │ │ │ │ │ 000ca494 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -126480,30 +126480,30 @@ │ │ │ │ ldr r2, [pc, #80] @ ca768 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r5, r7, r0, asr #22 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r4, r3, r0, asr #18 │ │ │ │ - @ instruction: 0x003348fc │ │ │ │ - eorseq r4, r3, r4, lsl r9 │ │ │ │ - @ instruction: 0x003348d0 │ │ │ │ - @ instruction: 0x00356ab8 │ │ │ │ - @ instruction: 0x0032abb0 │ │ │ │ - eorseq r4, r3, ip, ror #2 │ │ │ │ - strdeq sl, [r3], -r3 │ │ │ │ - mlaseq r5, r0, sl, r6 │ │ │ │ - eorseq sl, r2, r8, lsl #23 │ │ │ │ - eorseq sl, r2, r4, lsl #28 │ │ │ │ - andeq sl, r3, r9, ror #9 │ │ │ │ - eorseq r6, r5, r8, ror #20 │ │ │ │ - eorseq sl, r2, r0, ror #22 │ │ │ │ - eorseq r4, r3, r8, lsl r9 │ │ │ │ - strdeq sl, [r3], -sp │ │ │ │ + eorseq r4, r3, r8, ror lr │ │ │ │ + eorseq r4, r3, r4, lsr lr │ │ │ │ + eorseq r4, r3, ip, asr #28 │ │ │ │ + eorseq r4, r3, r8, lsl #28 │ │ │ │ + @ instruction: 0x00356ff0 │ │ │ │ + eorseq fp, r2, r8, ror #1 │ │ │ │ + eorseq r4, r3, r4, lsr #13 │ │ │ │ + strdeq sl, [r3], -ip │ │ │ │ + eorseq r6, r5, r8, asr #31 │ │ │ │ + eorseq fp, r2, r0, asr #1 │ │ │ │ + eorseq fp, r2, ip, lsr r3 │ │ │ │ + strdeq sl, [r3], -r2 │ │ │ │ + eorseq r6, r5, r0, lsr #31 │ │ │ │ + mlaseq r2, r8, r0, fp │ │ │ │ + eorseq r4, r3, r0, asr lr │ │ │ │ + andeq sl, r3, r6, lsl #10 │ │ │ │ │ │ │ │ 000ca76c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -126591,20 +126591,20 @@ │ │ │ │ eorseq r5, r7, r0, ror #16 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r8, r8, r8, asr r3 │ │ │ │ eorseq r5, r7, r0, lsr #16 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ @ instruction: 0x003757bc │ │ │ │ - eorseq r4, r3, r0, ror #15 │ │ │ │ + eorseq r4, r3, r8, lsl sp │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r4, r3, r0, lsr #14 │ │ │ │ - @ instruction: 0x003346dc │ │ │ │ - eorseq r1, r3, r4, ror #7 │ │ │ │ - eorseq lr, r2, r0, ror #16 │ │ │ │ + eorseq r4, r3, r8, asr ip │ │ │ │ + eorseq r4, r3, r4, lsl ip │ │ │ │ + eorseq r1, r3, ip, lsl r9 │ │ │ │ + mlaseq r2, r8, sp, lr │ │ │ │ │ │ │ │ 000ca8f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -126658,18 +126658,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x003881f4 │ │ │ │ eorseq r5, r7, r8, asr #13 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r4, r3, ip, lsr #13 │ │ │ │ + eorseq r4, r3, r4, ror #23 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r4, r3, r8, lsr r6 │ │ │ │ - eorseq r4, r3, r8, lsr #11 │ │ │ │ + eorseq r4, r3, r0, ror fp │ │ │ │ + eorseq r4, r3, r0, ror #21 │ │ │ │ │ │ │ │ 000ca9f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -126708,18 +126708,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrsheq r8, [r8], -r8 @ │ │ │ │ eorseq r5, r7, ip, asr #11 │ │ │ │ andeq r0, r0, ip, lsl r7 │ │ │ │ - eorseq r4, r3, r0, lsl #12 │ │ │ │ + eorseq r4, r3, r8, lsr fp │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r3, r3, ip, lsl #8 │ │ │ │ - eorseq r4, r3, r0, ror #9 │ │ │ │ + eorseq r3, r3, r4, asr #18 │ │ │ │ + eorseq r4, r3, r8, lsl sl │ │ │ │ │ │ │ │ 000caab4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -126877,31 +126877,31 @@ │ │ │ │ ldr r2, [pc, #84] @ cad80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1888 @ 0x760 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r5, r7, r0, lsr #10 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r4, r3, ip, lsl r3 │ │ │ │ - @ instruction: 0x003342d8 │ │ │ │ + eorseq r4, r3, r4, asr r8 │ │ │ │ + eorseq r4, r3, r0, lsl r8 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ - @ instruction: 0x003342f0 │ │ │ │ - eorseq r4, r3, ip, lsr #5 │ │ │ │ - mlaseq r5, r8, r4, r6 │ │ │ │ - mlaseq r2, r4, r5, sl │ │ │ │ - eorseq r3, r3, r0, asr fp │ │ │ │ - andeq fp, r3, r0, asr sp │ │ │ │ - eorseq r6, r5, r4, ror r4 │ │ │ │ - eorseq sl, r2, r0, ror r5 │ │ │ │ - eorseq sl, r2, ip, ror #15 │ │ │ │ - andeq fp, r3, r6, asr #26 │ │ │ │ - eorseq r6, r5, r0, asr r4 │ │ │ │ - eorseq sl, r2, ip, asr #10 │ │ │ │ - eorseq r4, r3, r4, lsl #6 │ │ │ │ - andeq fp, r3, sl, asr sp │ │ │ │ + eorseq r4, r3, r8, lsr #16 │ │ │ │ + eorseq r4, r3, r4, ror #15 │ │ │ │ + @ instruction: 0x003569d0 │ │ │ │ + eorseq sl, r2, ip, asr #21 │ │ │ │ + eorseq r4, r3, r8, lsl #1 │ │ │ │ + andeq fp, r3, r9, asr sp │ │ │ │ + eorseq r6, r5, ip, lsr #19 │ │ │ │ + eorseq sl, r2, r8, lsr #21 │ │ │ │ + eorseq sl, r2, r4, lsr #26 │ │ │ │ + andeq fp, r3, pc, asr #26 │ │ │ │ + eorseq r6, r5, r8, lsl #19 │ │ │ │ + eorseq sl, r2, r4, lsl #21 │ │ │ │ + eorseq r4, r3, ip, lsr r8 │ │ │ │ + andeq fp, r3, r3, ror #26 │ │ │ │ │ │ │ │ 000cad84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -126988,21 +126988,21 @@ │ │ │ │ eorseq r5, r7, r8, asr #4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r7, r8, ip, lsr sp │ │ │ │ eorseq r5, r7, ip, lsl #4 │ │ │ │ andeq r0, r0, r4, lsr ip │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ eorseq r5, r7, r8, lsr #3 │ │ │ │ - eorseq r4, r3, ip, lsl r2 │ │ │ │ + eorseq r4, r3, r4, asr r7 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r4, r3, r8, lsl #2 │ │ │ │ - eorseq r4, r3, r4, asr #1 │ │ │ │ + eorseq r4, r3, r0, asr #12 │ │ │ │ + @ instruction: 0x003345fc │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ - @ instruction: 0x00330dd0 │ │ │ │ - eorseq lr, r2, ip, asr #4 │ │ │ │ + eorseq r1, r3, r8, lsl #6 │ │ │ │ + eorseq lr, r2, r4, lsl #15 │ │ │ │ │ │ │ │ 000caf10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -127056,18 +127056,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x00387bdc │ │ │ │ ldrheq r5, [r7], -r0 @ │ │ │ │ andeq r0, r0, r4, lsr ip │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r4, r3, r4, ror #1 │ │ │ │ + eorseq r4, r3, ip, lsl r6 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r4, r3, r0, lsr #32 │ │ │ │ - mlaseq r3, r0, pc, r3 @ │ │ │ │ + eorseq r4, r3, r8, asr r5 │ │ │ │ + eorseq r4, r3, r8, asr #9 │ │ │ │ │ │ │ │ 000cb00c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -127147,21 +127147,21 @@ │ │ │ │ eorseq r4, r7, r0, asr #31 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x00387ab8 │ │ │ │ eorseq r4, r7, ip, lsl #31 │ │ │ │ andeq r0, r0, ip, asr #10 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ eorseq r4, r7, ip, lsr pc │ │ │ │ - eorseq r0, r3, r0, lsr #23 │ │ │ │ + ldrsbeq r1, [r3], -r8 @ │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - @ instruction: 0x00333fd4 │ │ │ │ - eorseq r3, r3, ip, asr lr │ │ │ │ + eorseq r4, r3, ip, lsl #10 │ │ │ │ + mlaseq r3, r4, r3, r4 │ │ │ │ andeq r0, r0, sl, lsr r4 │ │ │ │ andeq r0, r0, r0, asr r8 │ │ │ │ - eorseq r3, r3, r4, lsl #31 │ │ │ │ + @ instruction: 0x003344bc │ │ │ │ │ │ │ │ 000cb17c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -127221,18 +127221,18 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r7, r8, r0, ror r9 │ │ │ │ eorseq r4, r7, r4, asr #28 │ │ │ │ andeq r0, r0, ip, asr #10 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r0, asr r8 │ │ │ │ - eorseq r3, r3, r4, lsl #29 │ │ │ │ + @ instruction: 0x003343bc │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r3, r3, r0, lsr #27 │ │ │ │ - eorseq r3, r3, r0, lsl sp │ │ │ │ + @ instruction: 0x003342d8 │ │ │ │ + eorseq r4, r3, r8, asr #4 │ │ │ │ │ │ │ │ 000cb290 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -127271,18 +127271,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r7, r8, ip, asr r8 │ │ │ │ eorseq r4, r7, r0, lsr sp │ │ │ │ andeq r0, r0, r4, lsr sl │ │ │ │ - eorseq r3, r3, ip, ror #27 │ │ │ │ + eorseq r4, r3, r4, lsr #6 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r2, r3, r0, ror fp │ │ │ │ - eorseq r3, r3, r4, asr #24 │ │ │ │ + eorseq r3, r3, r8, lsr #1 │ │ │ │ + eorseq r4, r3, ip, ror r1 │ │ │ │ │ │ │ │ 000cb350 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -127383,23 +127383,23 @@ │ │ │ │ ldr r2, [pc, #52] @ cb518 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r4, r7, ip, lsl #25 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r3, r3, ip, lsl #25 │ │ │ │ - @ instruction: 0x00333adc │ │ │ │ + eorseq r4, r3, r4, asr #3 │ │ │ │ + eorseq r4, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, fp, lsl r5 │ │ │ │ - eorseq r3, r3, r0, ror #24 │ │ │ │ - @ instruction: 0x00333ab0 │ │ │ │ - mlaseq r5, ip, ip, r5 │ │ │ │ - mlaseq r2, r4, sp, r9 │ │ │ │ - eorseq r3, r3, r0, asr #24 │ │ │ │ - strheq sp, [r3], -r3 │ │ │ │ + mlaseq r3, r8, r1, r4 │ │ │ │ + eorseq r3, r3, r8, ror #31 │ │ │ │ + @ instruction: 0x003561d4 │ │ │ │ + eorseq sl, r2, ip, asr #5 │ │ │ │ + eorseq r4, r3, r8, ror r1 │ │ │ │ + strheq sp, [r3], -ip │ │ │ │ │ │ │ │ 000cb51c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #208] @ cb604 │ │ │ │ @@ -127457,18 +127457,18 @@ │ │ │ │ b cb59c │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x003875dc │ │ │ │ eorseq r4, r7, r0, lsr #21 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r4, r7, r4, lsl #21 │ │ │ │ eorseq r4, r7, r4, asr sl │ │ │ │ - eorseq r7, r4, r8, asr #5 │ │ │ │ + eorseq r7, r4, r0, lsl #16 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r3, r3, r4, lsr #22 │ │ │ │ - eorseq r3, r3, r4, ror r9 │ │ │ │ + eorseq r4, r3, ip, asr r0 │ │ │ │ + eorseq r3, r3, ip, lsr #29 │ │ │ │ andeq r0, r0, fp, lsl r5 │ │ │ │ │ │ │ │ 000cb62c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -127618,24 +127618,24 @@ │ │ │ │ mlaseq r7, r4, r9, r4 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ @ instruction: 0x003748bc │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r3, r3, ip, lsl #19 │ │ │ │ - eorseq r3, r3, r0, asr #15 │ │ │ │ + eorseq r3, r3, r4, asr #29 │ │ │ │ + @ instruction: 0x00333cf8 │ │ │ │ andeq r0, r0, fp, asr #10 │ │ │ │ - eorseq r3, r3, r0, ror #18 │ │ │ │ - mlaseq r3, r4, r7, r3 │ │ │ │ - eorseq r3, r3, r0, lsr r9 │ │ │ │ - eorseq r3, r3, r4, ror #14 │ │ │ │ - eorseq pc, r2, r0, ror pc @ │ │ │ │ - @ instruction: 0x003338dc │ │ │ │ - eorseq r3, r3, r0, lsl r7 │ │ │ │ + mlaseq r3, r8, lr, r3 │ │ │ │ + eorseq r3, r3, ip, asr #25 │ │ │ │ + eorseq r3, r3, r8, ror #28 │ │ │ │ + mlaseq r3, ip, ip, r3 │ │ │ │ + eorseq r0, r3, r8, lsr #9 │ │ │ │ + eorseq r3, r3, r4, lsl lr │ │ │ │ + eorseq r3, r3, r8, asr #24 │ │ │ │ │ │ │ │ 000cb8bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #260] @ cb9d8 │ │ │ │ @@ -127708,18 +127708,18 @@ │ │ │ │ eorseq r7, r8, ip, lsr r2 │ │ │ │ eorseq r4, r7, r0, lsl #14 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r4, r7, r4, ror #13 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq r4, r7, ip, lsl #13 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - @ instruction: 0x00346ef4 │ │ │ │ + eorseq r7, r4, ip, lsr #8 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r3, r3, ip, ror #14 │ │ │ │ - eorseq r3, r3, r0, lsr #11 │ │ │ │ + eorseq r3, r3, r4, lsr #25 │ │ │ │ + @ instruction: 0x00333ad8 │ │ │ │ andeq r0, r0, sl, asr #10 │ │ │ │ │ │ │ │ 000cba08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -127759,18 +127759,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r7, r8, r4, ror #1 │ │ │ │ @ instruction: 0x003745b8 │ │ │ │ andeq r0, r0, r4, ror #15 │ │ │ │ - eorseq r3, r3, ip, asr #13 │ │ │ │ + eorseq r3, r3, r4, lsl #24 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - @ instruction: 0x003323f8 │ │ │ │ - eorseq r3, r3, ip, asr #9 │ │ │ │ + eorseq r2, r3, r0, lsr r9 │ │ │ │ + eorseq r3, r3, r4, lsl #20 │ │ │ │ │ │ │ │ 000cbac8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -127931,31 +127931,31 @@ │ │ │ │ ldr r2, [pc, #84] @ cbda0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r4, r7, ip, lsl #10 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r3, r3, r8, lsl #6 │ │ │ │ - eorseq r3, r3, r4, asr #5 │ │ │ │ + eorseq r3, r3, r0, asr #16 │ │ │ │ + @ instruction: 0x003337fc │ │ │ │ andeq r0, r0, r4, asr #11 │ │ │ │ - @ instruction: 0x003332dc │ │ │ │ - mlaseq r3, r8, r2, r3 │ │ │ │ - eorseq r5, r5, r4, lsl #9 │ │ │ │ - eorseq r9, r2, ip, ror r5 │ │ │ │ - eorseq r2, r3, r8, lsr fp │ │ │ │ - @ instruction: 0x0003e9b9 │ │ │ │ - eorseq r5, r5, ip, asr r4 │ │ │ │ - eorseq r9, r2, r4, asr r5 │ │ │ │ - @ instruction: 0x003297d0 │ │ │ │ - andeq lr, r3, pc, lsr #19 │ │ │ │ - eorseq r5, r5, r4, lsr r4 │ │ │ │ - eorseq r9, r2, ip, lsr #10 │ │ │ │ - eorseq r3, r3, r4, ror #5 │ │ │ │ - andeq lr, r3, r3, asr #19 │ │ │ │ + eorseq r3, r3, r4, lsl r8 │ │ │ │ + @ instruction: 0x003337d0 │ │ │ │ + @ instruction: 0x003559bc │ │ │ │ + @ instruction: 0x00329ab4 │ │ │ │ + eorseq r3, r3, r0, ror r0 │ │ │ │ + andeq lr, r3, r2, asr #19 │ │ │ │ + mlaseq r5, r4, r9, r5 │ │ │ │ + eorseq r9, r2, ip, lsl #21 │ │ │ │ + eorseq r9, r2, r8, lsl #26 │ │ │ │ + @ instruction: 0x0003e9b8 │ │ │ │ + eorseq r5, r5, ip, ror #18 │ │ │ │ + eorseq r9, r2, r4, ror #20 │ │ │ │ + eorseq r3, r3, ip, lsl r8 │ │ │ │ + andeq lr, r3, ip, asr #19 │ │ │ │ │ │ │ │ 000cbda4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -128042,21 +128042,21 @@ │ │ │ │ eorseq r4, r7, r8, lsr #4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r6, r8, ip, lsl sp │ │ │ │ eorseq r4, r7, ip, ror #3 │ │ │ │ andeq r0, r0, r0, asr r8 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ eorseq r4, r7, r8, lsl #3 │ │ │ │ - @ instruction: 0x003332d4 │ │ │ │ + eorseq r3, r3, ip, lsl #16 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r3, r3, r8, ror #1 │ │ │ │ - eorseq r3, r3, r4, lsr #1 │ │ │ │ + eorseq r3, r3, r0, lsr #12 │ │ │ │ + @ instruction: 0x003335dc │ │ │ │ andeq r0, r0, r4, asr #11 │ │ │ │ - @ instruction: 0x0032fdb0 │ │ │ │ - eorseq sp, r2, ip, lsr #4 │ │ │ │ + eorseq r0, r3, r8, ror #5 │ │ │ │ + eorseq sp, r2, r4, ror #14 │ │ │ │ │ │ │ │ 000cbf30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -128095,18 +128095,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x00386bbc │ │ │ │ mlaseq r7, r0, r0, r4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r3, r3, ip, ror #3 │ │ │ │ + eorseq r3, r3, r4, lsr #14 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - @ instruction: 0x00331ed0 │ │ │ │ - eorseq r2, r3, r4, lsr #31 │ │ │ │ + eorseq r2, r3, r8, lsl #8 │ │ │ │ + @ instruction: 0x003334dc │ │ │ │ │ │ │ │ 000cbff0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -128237,27 +128237,27 @@ │ │ │ │ ldr r2, [pc, #68] @ cc240 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r3, r7, r8, ror #31 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r3, r3, r0, asr r0 │ │ │ │ - eorseq r2, r3, ip, ror #27 │ │ │ │ + eorseq r3, r3, r8, lsl #11 │ │ │ │ + eorseq r3, r3, r4, lsr #6 │ │ │ │ andeq r0, r0, ip, lsr #13 │ │ │ │ - eorseq r3, r3, r4, lsr #32 │ │ │ │ - eorseq r2, r3, r0, asr #27 │ │ │ │ - eorseq r4, r5, ip, lsr #31 │ │ │ │ - eorseq r9, r2, r4, lsr #1 │ │ │ │ - eorseq r3, r3, r8 │ │ │ │ - andeq lr, r3, sp, lsr lr │ │ │ │ - eorseq r4, r5, r4, lsl #31 │ │ │ │ - eorseq r9, r2, ip, ror r0 │ │ │ │ - @ instruction: 0x003292f8 │ │ │ │ - andeq lr, r3, r3, lsr lr │ │ │ │ + eorseq r3, r3, ip, asr r5 │ │ │ │ + @ instruction: 0x003332f8 │ │ │ │ + eorseq r5, r5, r4, ror #9 │ │ │ │ + @ instruction: 0x003295dc │ │ │ │ + eorseq r3, r3, r0, asr #10 │ │ │ │ + andeq lr, r3, r6, asr #28 │ │ │ │ + @ instruction: 0x003554bc │ │ │ │ + @ instruction: 0x003295b4 │ │ │ │ + eorseq r9, r2, r0, lsr r8 │ │ │ │ + andeq lr, r3, ip, lsr lr │ │ │ │ │ │ │ │ 000cc244 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -128329,20 +128329,20 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r3, r7, r8, lsl #27 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r6, r8, r0, lsl #17 │ │ │ │ eorseq r3, r7, r4, asr sp │ │ │ │ andeq r0, r0, r0, asr r8 │ │ │ │ eorseq r3, r7, ip, lsl #26 │ │ │ │ - eorseq r2, r3, r8, asr lr │ │ │ │ + mlaseq r3, r0, r3, r3 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r2, r3, ip, lsl #29 │ │ │ │ - eorseq r2, r3, r8, lsr #24 │ │ │ │ + eorseq r3, r3, r4, asr #7 │ │ │ │ + eorseq r3, r3, r0, ror #2 │ │ │ │ andeq r0, r0, ip, lsr #13 │ │ │ │ - eorseq r6, r4, r4, asr #10 │ │ │ │ + eorseq r6, r4, ip, ror sl │ │ │ │ │ │ │ │ 000cc390 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -128381,18 +128381,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r6, r8, ip, asr r7 │ │ │ │ eorseq r3, r7, r0, lsr ip │ │ │ │ andeq r0, r0, r0, ror #24 │ │ │ │ - eorseq r2, r3, ip, ror #27 │ │ │ │ + eorseq r3, r3, r4, lsr #6 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r1, r3, r0, ror sl │ │ │ │ - eorseq r2, r3, r4, asr #22 │ │ │ │ + eorseq r1, r3, r8, lsr #31 │ │ │ │ + eorseq r3, r3, ip, ror r0 │ │ │ │ │ │ │ │ 000cc450 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -128523,27 +128523,27 @@ │ │ │ │ ldr r2, [pc, #68] @ cc6a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r3, r7, r8, lsl #23 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r2, r3, ip, asr #24 │ │ │ │ - eorseq r2, r3, ip, lsl #19 │ │ │ │ + eorseq r3, r3, r4, lsl #3 │ │ │ │ + eorseq r2, r3, r4, asr #29 │ │ │ │ andeq r0, r0, fp, asr #13 │ │ │ │ - eorseq r2, r3, r0, lsr #24 │ │ │ │ - eorseq r2, r3, r0, ror #18 │ │ │ │ - eorseq r4, r5, ip, asr #22 │ │ │ │ - eorseq r8, r2, r4, asr #24 │ │ │ │ - eorseq r2, r3, r8, lsr #23 │ │ │ │ - andeq pc, r3, r2, lsl #3 │ │ │ │ - eorseq r4, r5, r4, lsr #22 │ │ │ │ - eorseq r8, r2, ip, lsl ip │ │ │ │ - mlaseq r2, r8, lr, r8 │ │ │ │ - andeq pc, r3, r8, ror r1 @ │ │ │ │ + eorseq r3, r3, r8, asr r1 │ │ │ │ + mlaseq r3, r8, lr, r2 │ │ │ │ + eorseq r5, r5, r4, lsl #1 │ │ │ │ + eorseq r9, r2, ip, ror r1 │ │ │ │ + eorseq r3, r3, r0, ror #1 │ │ │ │ + andeq pc, r3, fp, lsl #3 │ │ │ │ + eorseq r5, r5, ip, asr r0 │ │ │ │ + eorseq r9, r2, r4, asr r1 │ │ │ │ + @ instruction: 0x003293d0 │ │ │ │ + andeq pc, r3, r1, lsl #3 │ │ │ │ │ │ │ │ 000cc6a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -128615,20 +128615,20 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r3, r7, r8, lsr #18 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r6, r8, r0, lsr #8 │ │ │ │ @ instruction: 0x003738f4 │ │ │ │ andeq r0, r0, r0, asr r8 │ │ │ │ eorseq r3, r7, ip, lsr #17 │ │ │ │ - @ instruction: 0x003329f8 │ │ │ │ + eorseq r2, r3, r0, lsr pc │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r2, r3, r8, lsl #21 │ │ │ │ - eorseq r2, r3, r8, asr #15 │ │ │ │ + eorseq r2, r3, r0, asr #31 │ │ │ │ + eorseq r2, r3, r0, lsl #26 │ │ │ │ andeq r0, r0, fp, asr #13 │ │ │ │ - eorseq r6, r4, r4, ror #1 │ │ │ │ + eorseq r6, r4, ip, lsl r6 │ │ │ │ │ │ │ │ 000cc7f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -128682,18 +128682,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x003862fc │ │ │ │ @ instruction: 0x003737d0 │ │ │ │ andeq r0, r0, r0, asr r8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - @ instruction: 0x003328dc │ │ │ │ + eorseq r2, r3, r4, lsl lr │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r2, r3, r0, asr #14 │ │ │ │ - @ instruction: 0x003326b0 │ │ │ │ + eorseq r2, r3, r8, ror ip │ │ │ │ + eorseq r2, r3, r8, ror #23 │ │ │ │ │ │ │ │ 000cc8ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -128732,18 +128732,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r6, r8, r0, lsl #4 │ │ │ │ @ instruction: 0x003736d4 │ │ │ │ @ instruction: 0x00000abc │ │ │ │ - @ instruction: 0x003328d8 │ │ │ │ + eorseq r2, r3, r0, lsl lr │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r1, r3, r4, lsl r5 │ │ │ │ - eorseq r2, r3, r8, ror #11 │ │ │ │ + eorseq r1, r3, ip, asr #20 │ │ │ │ + eorseq r2, r3, r0, lsr #22 │ │ │ │ │ │ │ │ 000cc9ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -128901,31 +128901,31 @@ │ │ │ │ ldr r2, [pc, #84] @ ccc78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2128 @ 0x850 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r3, r7, r8, lsr #12 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r2, r3, r4, lsr #8 │ │ │ │ - eorseq r2, r3, r0, ror #7 │ │ │ │ + eorseq r2, r3, ip, asr r9 │ │ │ │ + eorseq r2, r3, r8, lsl r9 │ │ │ │ andeq r0, r0, lr, ror #16 │ │ │ │ - @ instruction: 0x003323f8 │ │ │ │ - @ instruction: 0x003323b4 │ │ │ │ - eorseq r4, r5, r0, lsr #11 │ │ │ │ - mlaseq r2, ip, r6, r8 │ │ │ │ - eorseq r1, r3, r8, asr ip │ │ │ │ - andeq r1, r4, lr, lsl #3 │ │ │ │ - eorseq r4, r5, ip, ror r5 │ │ │ │ - eorseq r8, r2, r8, ror r6 │ │ │ │ - @ instruction: 0x003288f4 │ │ │ │ - andeq r1, r4, r4, lsl #3 │ │ │ │ - eorseq r4, r5, r8, asr r5 │ │ │ │ - eorseq r8, r2, r4, asr r6 │ │ │ │ - eorseq r2, r3, ip, lsl #8 │ │ │ │ - muleq r4, r8, r1 │ │ │ │ + eorseq r2, r3, r0, lsr r9 │ │ │ │ + eorseq r2, r3, ip, ror #17 │ │ │ │ + @ instruction: 0x00354ad8 │ │ │ │ + @ instruction: 0x00328bd4 │ │ │ │ + mlaseq r3, r0, r1, r2 │ │ │ │ + muleq r4, r7, r1 │ │ │ │ + @ instruction: 0x00354ab4 │ │ │ │ + @ instruction: 0x00328bb0 │ │ │ │ + eorseq r8, r2, ip, lsr #28 │ │ │ │ + andeq r1, r4, sp, lsl #3 │ │ │ │ + mlaseq r5, r0, sl, r4 │ │ │ │ + eorseq r8, r2, ip, lsl #23 │ │ │ │ + eorseq r2, r3, r4, asr #18 │ │ │ │ + andeq r1, r4, r1, lsr #3 │ │ │ │ │ │ │ │ 000ccc7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -129012,21 +129012,21 @@ │ │ │ │ eorseq r3, r7, r0, asr r3 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r5, r8, r4, asr #28 │ │ │ │ eorseq r3, r7, r4, lsl r3 │ │ │ │ andeq r0, r0, ip, asr #10 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ @ instruction: 0x003732b0 │ │ │ │ - @ instruction: 0x003324f0 │ │ │ │ + eorseq r2, r3, r8, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r2, r3, r0, lsl r2 │ │ │ │ - eorseq r2, r3, ip, asr #3 │ │ │ │ + eorseq r2, r3, r8, asr #14 │ │ │ │ + eorseq r2, r3, r4, lsl #14 │ │ │ │ andeq r0, r0, lr, ror #16 │ │ │ │ - @ instruction: 0x0032eed8 │ │ │ │ - eorseq ip, r2, r4, asr r3 │ │ │ │ + eorseq pc, r2, r0, lsl r4 @ │ │ │ │ + eorseq ip, r2, ip, lsl #17 │ │ │ │ │ │ │ │ 000cce08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -129080,18 +129080,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r5, r8, r4, ror #25 │ │ │ │ @ instruction: 0x003731b8 │ │ │ │ andeq r0, r0, ip, asr #10 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - @ instruction: 0x003323b8 │ │ │ │ + @ instruction: 0x003328f0 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r2, r3, r8, lsr #2 │ │ │ │ - mlaseq r3, r8, r0, r2 │ │ │ │ + eorseq r2, r3, r0, ror #12 │ │ │ │ + @ instruction: 0x003325d0 │ │ │ │ │ │ │ │ 000ccf04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #204] @ ccfe8 │ │ │ │ @@ -129143,23 +129143,23 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eorseq r4, r5, r4, asr r2 │ │ │ │ - eorseq r1, r3, r8, ror r1 │ │ │ │ - eorseq pc, r4, r4, lsr #2 │ │ │ │ + eorseq r4, r5, ip, lsl #15 │ │ │ │ + @ instruction: 0x003316b0 │ │ │ │ + eorseq pc, r4, ip, asr r6 @ │ │ │ │ eorseq r3, r7, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - @ instruction: 0x003322d0 │ │ │ │ + eorseq r2, r3, r8, lsl #16 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - mlaseq r3, r4, pc, r1 @ │ │ │ │ + eorseq r2, r3, ip, asr #9 │ │ │ │ andeq r0, r0, lr, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #236] @ cd114 │ │ │ │ ldr r3, [pc, #236] @ cd118 │ │ │ │ @@ -129222,15 +129222,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b cd0e0 │ │ │ │ @ instruction: 0x00372fd0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ eorseq r8, r9, r0, ror r7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r8, r2, ip, lsr #8 │ │ │ │ + eorseq r8, r2, r4, ror #18 │ │ │ │ │ │ │ │ 000cd128 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -129284,18 +129284,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r5, r8, r4, asr #19 │ │ │ │ mlaseq r7, r8, lr, r2 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - ldrheq r2, [r3], -r8 @ │ │ │ │ + @ instruction: 0x003325f0 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r1, r3, r8, lsl #28 │ │ │ │ - eorseq r1, r3, r8, ror sp │ │ │ │ + eorseq r2, r3, r0, asr #6 │ │ │ │ + @ instruction: 0x003322b0 │ │ │ │ │ │ │ │ 000cd224 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -129372,24 +129372,24 @@ │ │ │ │ ldr r2, [pc, #56] @ cd390 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00372db8 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r1, r3, r8, lsr #31 │ │ │ │ - eorseq r1, r3, r8, ror #24 │ │ │ │ + eorseq r2, r3, r0, ror #9 │ │ │ │ + eorseq r2, r3, r0, lsr #3 │ │ │ │ @ instruction: 0x000009b5 │ │ │ │ - eorseq r1, r3, ip, ror pc │ │ │ │ - eorseq r1, r3, ip, lsr ip │ │ │ │ + @ instruction: 0x003324b4 │ │ │ │ + eorseq r2, r3, r4, ror r1 │ │ │ │ andeq r0, r0, r5, asr #19 │ │ │ │ - eorseq r3, r5, r8, lsr #28 │ │ │ │ - eorseq r7, r2, r0, lsr #30 │ │ │ │ - eorseq r1, r3, r0, ror #30 │ │ │ │ - andeq r1, r4, r4, lsl r7 │ │ │ │ + eorseq r4, r5, r0, ror #6 │ │ │ │ + eorseq r8, r2, r8, asr r4 │ │ │ │ + mlaseq r3, r8, r4, r2 │ │ │ │ + andeq r1, r4, sp, lsl r7 │ │ │ │ │ │ │ │ 000cd394 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ cd428 │ │ │ │ @@ -129476,16 +129476,16 @@ │ │ │ │ mov r0, #2 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r2, r7, r8, lsr #23 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r4, lsl #18 │ │ │ │ - @ instruction: 0x003308fc │ │ │ │ - @ instruction: 0x00331df0 │ │ │ │ + eorseq r0, r3, r4, lsr lr │ │ │ │ + eorseq r2, r3, r8, lsr #6 │ │ │ │ │ │ │ │ 000cd504 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #376] @ cd694 │ │ │ │ @@ -129588,22 +129588,22 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x00372abc │ │ │ │ @ instruction: 0x000005bc │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ eorseq r2, r7, r8, lsr sl │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - eorseq r1, r3, r4, ror #25 │ │ │ │ + eorseq r2, r3, ip, lsl r2 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r1, r3, r0, ror #25 │ │ │ │ - eorseq r1, r3, r0, ror #25 │ │ │ │ - @ instruction: 0x00331cb0 │ │ │ │ - @ instruction: 0x00331cb4 │ │ │ │ - eorseq r1, r3, r8, lsl #25 │ │ │ │ - eorseq r1, r3, ip, lsl #25 │ │ │ │ + eorseq r2, r3, r8, lsl r2 │ │ │ │ + eorseq r2, r3, r8, lsl r2 │ │ │ │ + eorseq r2, r3, r8, ror #3 │ │ │ │ + eorseq r2, r3, ip, ror #3 │ │ │ │ + eorseq r2, r3, r0, asr #3 │ │ │ │ + eorseq r2, r3, r4, asr #3 │ │ │ │ │ │ │ │ 000cd6d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #328] @ cd834 │ │ │ │ @@ -129690,22 +129690,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2224 @ 0x8b0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r5, r8, r4, lsr #8 │ │ │ │ @ instruction: 0x003728d8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r2, r7, r0, asr r8 │ │ │ │ - eorseq r3, r5, r8, ror r9 │ │ │ │ - eorseq r7, r2, r4, ror sl │ │ │ │ - eorseq r1, r3, r4, lsr #22 │ │ │ │ - @ instruction: 0x000456ba │ │ │ │ - eorseq r3, r5, r4, asr r9 │ │ │ │ - eorseq r7, r2, r0, asr sl │ │ │ │ - @ instruction: 0x00331af4 │ │ │ │ - @ instruction: 0x000456b9 │ │ │ │ + @ instruction: 0x00353eb0 │ │ │ │ + eorseq r7, r2, ip, lsr #31 │ │ │ │ + eorseq r2, r3, ip, asr r0 │ │ │ │ + andeq r5, r4, r3, asr #13 │ │ │ │ + eorseq r3, r5, ip, lsl #29 │ │ │ │ + eorseq r7, r2, r8, lsl #31 │ │ │ │ + eorseq r2, r3, ip, lsr #32 │ │ │ │ + andeq r5, r4, r2, asr #13 │ │ │ │ │ │ │ │ 000cd864 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #172] @ cd928 │ │ │ │ @@ -129753,18 +129753,18 @@ │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r2, r7, ip, ror r7 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq ip, r4, r0, lsr r6 │ │ │ │ - eorseq r1, r3, r8, lsr #20 │ │ │ │ - @ instruction: 0x0034c5f8 │ │ │ │ - @ instruction: 0x003319f0 │ │ │ │ + eorseq ip, r4, r8, ror #22 │ │ │ │ + eorseq r1, r3, r0, ror #30 │ │ │ │ + eorseq ip, r4, r0, lsr fp │ │ │ │ + eorseq r1, r3, r8, lsr #30 │ │ │ │ b cd864 │ │ │ │ │ │ │ │ 000cd94c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -129813,18 +129813,18 @@ │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mlaseq r7, r4, r6, r2 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r1, r3, r4, ror r9 │ │ │ │ - eorseq r1, r3, r0, asr #18 │ │ │ │ - eorseq r1, r3, ip, lsr r9 │ │ │ │ - eorseq r1, r3, r8, lsl #18 │ │ │ │ + eorseq r1, r3, ip, lsr #29 │ │ │ │ + eorseq r1, r3, r8, ror lr │ │ │ │ + eorseq r1, r3, r4, ror lr │ │ │ │ + eorseq r1, r3, r0, asr #28 │ │ │ │ │ │ │ │ 000cda30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -129932,19 +129932,19 @@ │ │ │ │ eorseq r2, r7, r8, ror #10 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ @ instruction: 0x003724fc │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ - eorseq r1, r3, r0, ror #15 │ │ │ │ + eorseq r1, r3, r8, lsl sp │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r1, r3, r0, asr #15 │ │ │ │ - eorseq r1, r3, ip, lsl #15 │ │ │ │ - eorseq r1, r3, ip, ror r7 │ │ │ │ + @ instruction: 0x00331cf8 │ │ │ │ + eorseq r1, r3, r4, asr #25 │ │ │ │ + @ instruction: 0x00331cb4 │ │ │ │ │ │ │ │ 000cdc08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -129965,16 +129965,16 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #102 @ 0x66 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x003723d0 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r1, r3, r0, lsl #14 │ │ │ │ - @ instruction: 0x003316b0 │ │ │ │ + eorseq r1, r3, r8, lsr ip │ │ │ │ + eorseq r1, r3, r8, ror #23 │ │ │ │ │ │ │ │ 000cdc78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -130050,18 +130050,18 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r4, r8, ip, asr #28 │ │ │ │ eorseq r2, r7, r0, lsr #6 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ eorseq r2, r7, r8, ror #5 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ - @ instruction: 0x003315d4 │ │ │ │ + eorseq r1, r3, ip, lsl #22 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - @ instruction: 0x003315d4 │ │ │ │ - eorseq r1, r3, r0, lsl #11 │ │ │ │ + eorseq r1, r3, ip, lsl #22 │ │ │ │ + @ instruction: 0x00331ab8 │ │ │ │ │ │ │ │ 000cddcc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #172] @ cde90 │ │ │ │ @@ -130109,18 +130109,18 @@ │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r2, r7, r4, lsl r2 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r1, r3, r0, lsr #10 │ │ │ │ - eorseq r1, r3, r0, asr #9 │ │ │ │ - eorseq r1, r3, r8, ror #9 │ │ │ │ - eorseq r1, r3, r8, lsl #9 │ │ │ │ + eorseq r1, r3, r8, asr sl │ │ │ │ + @ instruction: 0x003319f8 │ │ │ │ + eorseq r1, r3, r0, lsr #20 │ │ │ │ + eorseq r1, r3, r0, asr #19 │ │ │ │ │ │ │ │ 000cdeb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -130171,18 +130171,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r4, r8, ip, lsr ip │ │ │ │ eorseq r2, r7, r0, lsl r1 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ - @ instruction: 0x003313f0 │ │ │ │ + eorseq r1, r3, r8, lsr #18 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r1, r3, r0, lsl #8 │ │ │ │ - mlaseq r3, ip, r3, r1 │ │ │ │ + eorseq r1, r3, r8, lsr r9 │ │ │ │ + @ instruction: 0x003318d4 │ │ │ │ │ │ │ │ 000cdfa0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #172] @ ce064 │ │ │ │ @@ -130230,18 +130230,18 @@ │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r2, r7, r0, asr #32 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r1, r3, r4, asr r3 │ │ │ │ - eorseq r1, r3, ip, ror #5 │ │ │ │ - eorseq r1, r3, ip, lsl r3 │ │ │ │ - @ instruction: 0x003312b4 │ │ │ │ + eorseq r1, r3, ip, lsl #17 │ │ │ │ + eorseq r1, r3, r4, lsr #16 │ │ │ │ + eorseq r1, r3, r4, asr r8 │ │ │ │ + eorseq r1, r3, ip, ror #15 │ │ │ │ │ │ │ │ 000ce084 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -130292,18 +130292,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r4, r8, r8, ror #20 │ │ │ │ eorseq r1, r7, ip, lsr pc │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ - eorseq r1, r3, ip, lsl r2 │ │ │ │ + eorseq r1, r3, r4, asr r7 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r1, r3, r4, lsr r2 │ │ │ │ - eorseq r1, r3, r8, asr #3 │ │ │ │ + eorseq r1, r3, ip, ror #14 │ │ │ │ + eorseq r1, r3, r0, lsl #14 │ │ │ │ │ │ │ │ 000ce174 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #172] @ ce238 │ │ │ │ @@ -130351,18 +130351,18 @@ │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, r7, ip, ror #28 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r1, r3, ip, lsl #3 │ │ │ │ - eorseq r1, r3, r8, lsl r1 │ │ │ │ - eorseq r1, r3, r4, asr r1 │ │ │ │ - eorseq r1, r3, r0, ror #1 │ │ │ │ + eorseq r1, r3, r4, asr #13 │ │ │ │ + eorseq r1, r3, r0, asr r6 │ │ │ │ + eorseq r1, r3, ip, lsl #13 │ │ │ │ + eorseq r1, r3, r8, lsl r6 │ │ │ │ │ │ │ │ 000ce258 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -130413,18 +130413,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mlaseq r8, r4, r8, r4 │ │ │ │ eorseq r1, r7, r8, ror #26 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ - eorseq r1, r3, r8, asr #32 │ │ │ │ + eorseq r1, r3, r0, lsl #11 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r1, r3, ip, rrx │ │ │ │ - @ instruction: 0x00330ff4 │ │ │ │ + eorseq r1, r3, r4, lsr #11 │ │ │ │ + eorseq r1, r3, ip, lsr #10 │ │ │ │ │ │ │ │ 000ce348 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -130463,18 +130463,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r4, r8, r4, lsr #15 │ │ │ │ eorseq r1, r7, r8, ror ip │ │ │ │ andeq r0, r0, r8, asr #11 │ │ │ │ - eorseq r0, r3, r8, asr #31 │ │ │ │ + eorseq r1, r3, r0, lsl #10 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - @ instruction: 0x0032fab8 │ │ │ │ - eorseq r0, r3, ip, lsr #30 │ │ │ │ + @ instruction: 0x0032fff0 │ │ │ │ + eorseq r1, r3, r4, ror #8 │ │ │ │ │ │ │ │ 000ce408 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -130574,22 +130574,22 @@ │ │ │ │ ldr r2, [pc, #48] @ ce5c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2256 @ 0x8d0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00371bd4 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r6, r4, r4, lsr #23 │ │ │ │ - eorseq r0, r3, r8, asr #27 │ │ │ │ - eorseq r6, r4, r8, ror fp │ │ │ │ - mlaseq r3, ip, sp, r0 │ │ │ │ - eorseq r2, r5, r4, ror #23 │ │ │ │ - eorseq r6, r2, r0, ror #25 │ │ │ │ - eorseq r6, r2, ip, asr pc │ │ │ │ - muleq r4, r8, r0 │ │ │ │ + ldrsbeq r7, [r4], -ip @ │ │ │ │ + eorseq r1, r3, r0, lsl #6 │ │ │ │ + ldrheq r7, [r4], -r0 @ │ │ │ │ + @ instruction: 0x003312d4 │ │ │ │ + eorseq r3, r5, ip, lsl r1 │ │ │ │ + eorseq r7, r2, r8, lsl r2 │ │ │ │ + mlaseq r2, r4, r4, r7 │ │ │ │ + andeq r6, r4, r1, lsr #1 │ │ │ │ │ │ │ │ 000ce5cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -130640,18 +130640,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r4, r8, r0, lsr #10 │ │ │ │ @ instruction: 0x003719f4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ - @ instruction: 0x00330cd4 │ │ │ │ + eorseq r1, r3, ip, lsl #4 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r6, r4, r0, ror #20 │ │ │ │ - eorseq r0, r3, r0, lsl #25 │ │ │ │ + mlaseq r4, r8, pc, r6 @ │ │ │ │ + @ instruction: 0x003311b8 │ │ │ │ │ │ │ │ 000ce6bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -130717,18 +130717,18 @@ │ │ │ │ eorseq r4, r8, r0, lsr r4 │ │ │ │ eorseq r1, r7, r4, lsl #18 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ - @ instruction: 0x00330bb0 │ │ │ │ + eorseq r1, r3, r8, ror #1 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r0, r3, ip, asr #16 │ │ │ │ - eorseq r0, r3, ip, asr fp │ │ │ │ + eorseq r0, r3, r4, lsl #27 │ │ │ │ + mlaseq r3, r4, r0, r1 │ │ │ │ │ │ │ │ 000ce7e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #504] @ ce9f8 │ │ │ │ @@ -130863,25 +130863,25 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x003717d4 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ muleq r0, ip, fp │ │ │ │ @ instruction: 0x003716f8 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r0, r3, ip, lsr sl │ │ │ │ - mlaseq r3, ip, r9, r0 │ │ │ │ + eorseq r0, r3, r4, ror pc │ │ │ │ + @ instruction: 0x00330ed4 │ │ │ │ andeq r0, r0, fp, lsl r1 │ │ │ │ - eorseq r0, r3, r8, lsl #20 │ │ │ │ - eorseq r0, r3, r8, ror #18 │ │ │ │ - eorseq r0, r3, r0, ror #19 │ │ │ │ - eorseq r0, r3, r0, asr #18 │ │ │ │ - mlaseq r5, r0, r7, r2 │ │ │ │ - eorseq r6, r2, ip, lsl #17 │ │ │ │ - eorseq r6, r2, r0, asr #17 │ │ │ │ - andeq r6, r4, fp, ror #8 │ │ │ │ + eorseq r0, r3, r0, asr #30 │ │ │ │ + eorseq r0, r3, r0, lsr #29 │ │ │ │ + eorseq r0, r3, r8, lsl pc │ │ │ │ + eorseq r0, r3, r8, ror lr │ │ │ │ + eorseq r2, r5, r8, asr #25 │ │ │ │ + eorseq r6, r2, r4, asr #27 │ │ │ │ + @ instruction: 0x00326df8 │ │ │ │ + andeq r6, r4, r4, ror r4 │ │ │ │ │ │ │ │ 000cea44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -130920,18 +130920,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r4, r8, r8, lsr #1 │ │ │ │ eorseq r1, r7, ip, ror r5 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - eorseq pc, r2, r8, lsl r7 @ │ │ │ │ + eorseq pc, r2, r0, asr ip @ │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r0, r3, ip, asr #17 │ │ │ │ - eorseq r0, r3, ip, lsr #16 │ │ │ │ + eorseq r0, r3, r4, lsl #28 │ │ │ │ + eorseq r0, r3, r4, ror #26 │ │ │ │ andeq r0, r0, r5, lsl r1 │ │ │ │ │ │ │ │ 000ceb08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -130971,18 +130971,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r3, r8, r4, ror #31 │ │ │ │ @ instruction: 0x003714b8 │ │ │ │ andeq r0, r0, ip, ror #7 │ │ │ │ - eorseq r0, r3, r0, lsr r8 │ │ │ │ + eorseq r0, r3, r8, ror #26 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - @ instruction: 0x0032f2f8 │ │ │ │ - eorseq r0, r3, ip, ror #14 │ │ │ │ + eorseq pc, r2, r0, lsr r8 @ │ │ │ │ + eorseq r0, r3, r4, lsr #25 │ │ │ │ │ │ │ │ 000cebc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -131082,23 +131082,23 @@ │ │ │ │ ldr r2, [pc, #52] @ ced8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2320 @ 0x910 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r1, r7, r4, lsl r4 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r0, r3, ip, ror #12 │ │ │ │ - eorseq r0, r3, r4, lsl #12 │ │ │ │ + eorseq r0, r3, r4, lsr #23 │ │ │ │ + eorseq r0, r3, ip, lsr fp │ │ │ │ andeq r0, r0, sl, lsr #2 │ │ │ │ - eorseq r0, r3, r0, asr #12 │ │ │ │ - @ instruction: 0x003305d8 │ │ │ │ - eorseq r2, r5, r4, lsr #8 │ │ │ │ - eorseq r6, r2, r0, lsr #10 │ │ │ │ - mlaseq r2, ip, r7, r6 │ │ │ │ - muleq r4, sl, r9 │ │ │ │ + eorseq r0, r3, r8, ror fp │ │ │ │ + eorseq r0, r3, r0, lsl fp │ │ │ │ + eorseq r2, r5, ip, asr r9 │ │ │ │ + eorseq r6, r2, r8, asr sl │ │ │ │ + @ instruction: 0x00326cd4 │ │ │ │ + andeq r6, r4, r3, lsr #19 │ │ │ │ │ │ │ │ 000ced90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -131137,18 +131137,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r3, r8, ip, asr sp │ │ │ │ eorseq r1, r7, r0, lsr r2 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - eorseq pc, r2, ip, asr #7 │ │ │ │ + eorseq pc, r2, r4, lsl #18 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r0, r3, r8, asr #10 │ │ │ │ - eorseq r0, r3, r0, ror #9 │ │ │ │ + eorseq r0, r3, r0, lsl #21 │ │ │ │ + eorseq r0, r3, r8, lsl sl │ │ │ │ andeq r0, r0, sl, lsr #2 │ │ │ │ │ │ │ │ 000cee54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -131188,18 +131188,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mlaseq r8, r8, ip, r3 │ │ │ │ eorseq r1, r7, ip, ror #2 │ │ │ │ andeq r0, r0, r0, ror #20 │ │ │ │ - eorseq r0, r3, r8, lsl #10 │ │ │ │ + eorseq r0, r3, r0, asr #20 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq lr, r2, ip, lsr #31 │ │ │ │ - eorseq r0, r3, r0, lsr #8 │ │ │ │ + eorseq pc, r2, r4, ror #9 │ │ │ │ + eorseq r0, r3, r8, asr r9 │ │ │ │ │ │ │ │ 000cef14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -131300,22 +131300,22 @@ │ │ │ │ ldr r2, [pc, #48] @ cf0d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r1, r7, r8, asr #1 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r0, r3, r0, lsr r3 │ │ │ │ - @ instruction: 0x003302bc │ │ │ │ - eorseq r0, r3, r4, lsl #6 │ │ │ │ - mlaseq r3, r0, r2, r0 │ │ │ │ - ldrsbeq r2, [r5], -r8 @ │ │ │ │ - @ instruction: 0x003261d0 │ │ │ │ - eorseq r6, r2, ip, asr #8 │ │ │ │ - andeq r6, r4, r2, asr sp │ │ │ │ + eorseq r0, r3, r8, ror #16 │ │ │ │ + @ instruction: 0x003307f4 │ │ │ │ + eorseq r0, r3, ip, lsr r8 │ │ │ │ + eorseq r0, r3, r8, asr #15 │ │ │ │ + eorseq r2, r5, r0, lsl r6 │ │ │ │ + eorseq r6, r2, r8, lsl #14 │ │ │ │ + eorseq r6, r2, r4, lsl #19 │ │ │ │ + andeq r6, r4, fp, asr sp │ │ │ │ │ │ │ │ 000cf0dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -131354,18 +131354,18 @@ │ │ │ │ mov r2, #304 @ 0x130 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r3, r8, r0, lsl sl │ │ │ │ eorseq r0, r7, r4, ror #29 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - eorseq pc, r2, r0, lsl #1 │ │ │ │ + @ instruction: 0x0032f5b8 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r0, r3, r0, lsl r2 │ │ │ │ - mlaseq r3, r8, r1, r0 │ │ │ │ + eorseq r0, r3, r8, asr #14 │ │ │ │ + @ instruction: 0x003306d0 │ │ │ │ │ │ │ │ 000cf19c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -131413,18 +131413,18 @@ │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r3, r8, r0, asr r9 │ │ │ │ eorseq r0, r7, r4, lsr #28 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq lr, r2, r0, lsr #31 │ │ │ │ + @ instruction: 0x0032f4d8 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r0, r3, r4, lsr #3 │ │ │ │ - ldrheq r0, [r3], -r4 @ │ │ │ │ + @ instruction: 0x003306dc │ │ │ │ + eorseq r0, r3, ip, ror #11 │ │ │ │ andeq r0, r0, r3, ror #2 │ │ │ │ │ │ │ │ 000cf284 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -131479,18 +131479,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r3, r8, r8, ror #16 │ │ │ │ eorseq r0, r7, ip, lsr sp │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq lr, r2, r4, lsr #29 │ │ │ │ + @ instruction: 0x0032f3dc │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq pc, r2, ip, lsr #25 │ │ │ │ - @ instruction: 0x0032ffbc │ │ │ │ + eorseq r0, r3, r4, ror #3 │ │ │ │ + @ instruction: 0x003304f4 │ │ │ │ │ │ │ │ 000cf380 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [r0, #48] @ 0x30 │ │ │ │ @@ -131595,26 +131595,26 @@ │ │ │ │ ldr r2, [pc, #64] @ cf564 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r0, r7, ip, asr ip │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq pc, r2, r8, lsl #30 │ │ │ │ - eorseq pc, r2, r4, ror #28 │ │ │ │ - @ instruction: 0x0032fed4 │ │ │ │ - eorseq pc, r2, r4, lsr lr @ │ │ │ │ - eorseq r1, r5, r4, lsl #25 │ │ │ │ - eorseq r5, r2, ip, ror sp │ │ │ │ - eorseq r5, r2, r0, lsl #28 │ │ │ │ - andeq r7, r4, r3, lsl #7 │ │ │ │ - eorseq r1, r5, ip, asr ip │ │ │ │ - eorseq r5, r2, r4, asr sp │ │ │ │ - eorseq pc, r2, r0, asr r7 @ │ │ │ │ - andeq r7, r4, r5, lsl #7 │ │ │ │ + eorseq r0, r3, r0, asr #8 │ │ │ │ + mlaseq r3, ip, r3, r0 │ │ │ │ + eorseq r0, r3, ip, lsl #8 │ │ │ │ + eorseq r0, r3, ip, ror #6 │ │ │ │ + @ instruction: 0x003521bc │ │ │ │ + @ instruction: 0x003262b4 │ │ │ │ + eorseq r6, r2, r8, lsr r3 │ │ │ │ + andeq r7, r4, ip, lsl #7 │ │ │ │ + mlaseq r5, r4, r1, r2 │ │ │ │ + eorseq r6, r2, ip, lsl #5 │ │ │ │ + eorseq pc, r2, r8, lsl #25 │ │ │ │ + andeq r7, r4, lr, lsl #7 │ │ │ │ │ │ │ │ 000cf568 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -131653,18 +131653,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r3, r8, r4, lsl #11 │ │ │ │ eorseq r0, r7, r8, asr sl │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ - eorseq ip, r2, ip, ror #21 │ │ │ │ + eorseq sp, r2, r4, lsr #32 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq pc, r2, r8, lsr #27 │ │ │ │ - eorseq pc, r2, r8, lsl #26 │ │ │ │ + eorseq r0, r3, r0, ror #5 │ │ │ │ + eorseq r0, r3, r0, asr #4 │ │ │ │ andeq r0, r0, lr, lsr #3 │ │ │ │ │ │ │ │ 000cf62c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -131937,28 +131937,28 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r0, r7, ip, lsr #19 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq pc, r2, r8, lsl #23 │ │ │ │ - eorseq pc, r2, r0, asr fp @ │ │ │ │ - eorseq pc, r2, r8, ror #19 │ │ │ │ - @ instruction: 0x0032f9b4 │ │ │ │ - eorseq pc, r2, r8, lsr #18 │ │ │ │ - @ instruction: 0x0032f8f4 │ │ │ │ - eorseq r1, r5, r4, asr #14 │ │ │ │ - eorseq r5, r2, ip, lsr r8 │ │ │ │ - eorseq pc, r2, r8, lsr r2 @ │ │ │ │ - ldrdeq r7, [r4], -r4 │ │ │ │ - eorseq r1, r5, ip, lsl r7 │ │ │ │ - eorseq r5, r2, r4, lsl r8 │ │ │ │ - @ instruction: 0x003258b0 │ │ │ │ - ldrdeq r7, [r4], -sl │ │ │ │ + eorseq r0, r3, r0, asr #1 │ │ │ │ + eorseq r0, r3, r8, lsl #1 │ │ │ │ + eorseq pc, r2, r0, lsr #30 │ │ │ │ + eorseq pc, r2, ip, ror #29 │ │ │ │ + eorseq pc, r2, r0, ror #28 │ │ │ │ + eorseq pc, r2, ip, lsr #28 │ │ │ │ + eorseq r1, r5, ip, ror ip │ │ │ │ + eorseq r5, r2, r4, ror sp │ │ │ │ + eorseq pc, r2, r0, ror r7 @ │ │ │ │ + ldrdeq r7, [r4], -sp │ │ │ │ + eorseq r1, r5, r4, asr ip │ │ │ │ + eorseq r5, r2, ip, asr #26 │ │ │ │ + eorseq r5, r2, r8, ror #27 │ │ │ │ + andeq r7, r4, r3, ror #7 │ │ │ │ │ │ │ │ 000cfab8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #180] @ cfb84 │ │ │ │ @@ -132006,19 +132006,19 @@ │ │ │ │ ldr r2, [pc, #36] @ cfb9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r0, r7, r8, lsr #10 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ - eorseq ip, r2, ip, ror r5 │ │ │ │ - eorseq r1, r5, r8, lsl #12 │ │ │ │ - eorseq r5, r2, r0, lsl #14 │ │ │ │ - mlaseq r2, r0, r8, pc @ │ │ │ │ - andeq r7, r4, r0, asr r4 │ │ │ │ + @ instruction: 0x0032cab4 │ │ │ │ + eorseq r1, r5, r0, asr #22 │ │ │ │ + eorseq r5, r2, r8, lsr ip │ │ │ │ + eorseq pc, r2, r8, asr #27 │ │ │ │ + andeq r7, r4, r9, asr r4 │ │ │ │ │ │ │ │ 000cfba0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -132104,20 +132104,20 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r2, r8, r4, lsr #30 │ │ │ │ @ instruction: 0x003703f8 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq r0, r7, ip, lsl #7 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq ip, r2, r0, lsr #8 │ │ │ │ + eorseq ip, r2, r8, asr r9 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq pc, r2, r0, ror r6 @ │ │ │ │ - eorseq pc, r2, ip, lsr r6 @ │ │ │ │ + eorseq pc, r2, r8, lsr #23 │ │ │ │ + eorseq pc, r2, r4, ror fp @ │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ - eorseq ip, r2, r8, ror #7 │ │ │ │ + eorseq ip, r2, r0, lsr #18 │ │ │ │ │ │ │ │ 000cfd24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -132156,18 +132156,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r2, r8, r8, asr #27 │ │ │ │ mlaseq r7, ip, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl #21 │ │ │ │ - eorseq pc, r2, r0, lsl #13 │ │ │ │ + @ instruction: 0x0032fbb8 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - ldrsbeq lr, [r2], -ip @ │ │ │ │ - eorseq pc, r2, r0, asr r5 @ │ │ │ │ + eorseq lr, r2, r4, lsl r6 │ │ │ │ + eorseq pc, r2, r8, lsl #21 │ │ │ │ │ │ │ │ 000cfde4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -132268,22 +132268,22 @@ │ │ │ │ ldr r2, [pc, #48] @ cffa8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x003701f8 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r5, r4, r8, asr #3 │ │ │ │ - eorseq pc, r2, ip, ror #7 │ │ │ │ - mlaseq r4, ip, r1, r5 │ │ │ │ - eorseq pc, r2, r0, asr #7 │ │ │ │ - eorseq r1, r5, r8, lsl #4 │ │ │ │ - eorseq r5, r2, r0, lsl #6 │ │ │ │ - eorseq r5, r2, ip, ror r5 │ │ │ │ - @ instruction: 0x000476be │ │ │ │ + eorseq r5, r4, r0, lsl #14 │ │ │ │ + eorseq pc, r2, r4, lsr #18 │ │ │ │ + @ instruction: 0x003456d4 │ │ │ │ + @ instruction: 0x0032f8f8 │ │ │ │ + eorseq r1, r5, r0, asr #14 │ │ │ │ + eorseq r5, r2, r8, lsr r8 │ │ │ │ + @ instruction: 0x00325ab4 │ │ │ │ + andeq r7, r4, r7, asr #13 │ │ │ │ │ │ │ │ 000cffac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -132322,18 +132322,18 @@ │ │ │ │ mov r2, #452 @ 0x1c4 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r2, r8, r0, asr #22 │ │ │ │ eorseq r0, r7, r4, lsl r0 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ - eorseq ip, r2, r8, lsr #1 │ │ │ │ + eorseq ip, r2, r0, ror #11 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r5, r4, r8, lsr #1 │ │ │ │ - eorseq pc, r2, r8, asr #5 │ │ │ │ + eorseq r5, r4, r0, ror #11 │ │ │ │ + eorseq pc, r2, r0, lsl #16 │ │ │ │ │ │ │ │ 000d006c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -132372,18 +132372,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r2, r8, r0, lsl #21 │ │ │ │ eorseq pc, r6, r4, asr pc @ │ │ │ │ andeq r0, r0, r0, ror #23 │ │ │ │ - eorseq pc, r2, r8, asr r3 @ │ │ │ │ + mlaseq r2, r0, r8, pc @ │ │ │ │ muleq r0, r0, r5 │ │ │ │ - mlaseq r2, r4, sp, sp │ │ │ │ - eorseq pc, r2, r8, lsl #4 │ │ │ │ + eorseq lr, r2, ip, asr #5 │ │ │ │ + eorseq pc, r2, r0, asr #14 │ │ │ │ │ │ │ │ 000d012c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -132484,23 +132484,23 @@ │ │ │ │ ldr r2, [pc, #52] @ d02f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0036feb0 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq pc, r2, r8, lsl #2 │ │ │ │ - eorseq pc, r2, r0, lsr #1 │ │ │ │ + eorseq pc, r2, r0, asr #12 │ │ │ │ + @ instruction: 0x0032f5d8 │ │ │ │ andeq r0, r0, r7, asr #3 │ │ │ │ - ldrsbeq pc, [r2], -ip @ │ │ │ │ - eorseq pc, r2, r4, ror r0 @ │ │ │ │ - eorseq r0, r5, r0, asr #29 │ │ │ │ - @ instruction: 0x00324fb8 │ │ │ │ - eorseq r5, r2, r4, lsr r2 │ │ │ │ - @ instruction: 0x000478b2 │ │ │ │ + eorseq pc, r2, r4, lsl r6 @ │ │ │ │ + eorseq pc, r2, ip, lsr #11 │ │ │ │ + @ instruction: 0x003513f8 │ │ │ │ + @ instruction: 0x003254f0 │ │ │ │ + eorseq r5, r2, ip, ror #14 │ │ │ │ + @ instruction: 0x000478bb │ │ │ │ │ │ │ │ 000d02f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -132539,18 +132539,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x003827f4 │ │ │ │ eorseq pc, r6, r8, asr #25 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ - eorseq fp, r2, ip, asr sp │ │ │ │ + mlaseq r2, r4, r2, ip │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq lr, r2, r0, ror #31 │ │ │ │ - eorseq lr, r2, r8, ror pc │ │ │ │ + eorseq pc, r2, r8, lsl r5 @ │ │ │ │ + @ instruction: 0x0032f4b0 │ │ │ │ andeq r0, r0, r7, asr #3 │ │ │ │ │ │ │ │ 000d03bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -132591,18 +132591,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r2, r8, r0, lsr r7 │ │ │ │ eorseq pc, r6, r0, lsl #24 │ │ │ │ andeq r0, r0, r0, asr r4 │ │ │ │ - eorseq pc, r2, r8, lsr #32 │ │ │ │ + eorseq pc, r2, r0, ror #10 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq sp, r2, r0, asr #20 │ │ │ │ - @ instruction: 0x0032eeb4 │ │ │ │ + eorseq sp, r2, r8, ror pc │ │ │ │ + eorseq pc, r2, ip, ror #7 │ │ │ │ │ │ │ │ 000d0480 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -132702,23 +132702,23 @@ │ │ │ │ ldr r2, [pc, #52] @ d0644 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2560 @ 0xa00 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, r6, ip, asr fp @ │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq lr, r2, r0, asr #27 │ │ │ │ - eorseq lr, r2, ip, asr #26 │ │ │ │ + @ instruction: 0x0032f2f8 │ │ │ │ + eorseq pc, r2, r4, lsl #5 │ │ │ │ andeq r0, r0, fp, asr #3 │ │ │ │ - mlaseq r2, r4, sp, lr │ │ │ │ - eorseq lr, r2, r0, lsr #26 │ │ │ │ - eorseq r0, r5, ip, ror #22 │ │ │ │ - eorseq r4, r2, r8, ror #24 │ │ │ │ - eorseq r4, r2, r4, ror #29 │ │ │ │ - andeq r7, r4, r6, lsr #21 │ │ │ │ + eorseq pc, r2, ip, asr #5 │ │ │ │ + eorseq pc, r2, r8, asr r2 @ │ │ │ │ + eorseq r1, r5, r4, lsr #1 │ │ │ │ + eorseq r5, r2, r0, lsr #3 │ │ │ │ + eorseq r5, r2, ip, lsl r4 │ │ │ │ + andeq r7, r4, pc, lsr #21 │ │ │ │ │ │ │ │ 000d0648 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -132758,18 +132758,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r2, r8, r4, lsr #9 │ │ │ │ eorseq pc, r6, r4, ror r9 @ │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ - eorseq fp, r2, r8, lsl #20 │ │ │ │ + eorseq fp, r2, r0, asr #30 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - mlaseq r2, r8, ip, lr │ │ │ │ - eorseq lr, r2, r4, lsr #24 │ │ │ │ + @ instruction: 0x0032f1d0 │ │ │ │ + eorseq pc, r2, ip, asr r1 @ │ │ │ │ andeq r0, r0, fp, asr #3 │ │ │ │ │ │ │ │ 000d0710 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -132825,18 +132825,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x003823dc │ │ │ │ eorseq pc, r6, ip, lsr #17 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq fp, r2, ip, lsl #18 │ │ │ │ + eorseq fp, r2, r4, asr #28 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq lr, r2, ip, lsl r8 │ │ │ │ - eorseq lr, r2, ip, lsr #22 │ │ │ │ + eorseq lr, r2, r4, asr sp │ │ │ │ + eorseq pc, r2, r4, rrx │ │ │ │ │ │ │ │ 000d0810 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #376] @ d09a0 │ │ │ │ @@ -132939,24 +132939,24 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0036f7b0 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ eorseq pc, r6, ip, lsr #14 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - eorseq lr, r2, r0, ror fp │ │ │ │ + eorseq pc, r2, r8, lsr #1 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq lr, r2, ip, asr #19 │ │ │ │ - @ instruction: 0x0032e9d0 │ │ │ │ + eorseq lr, r2, r4, lsl #30 │ │ │ │ + eorseq lr, r2, r8, lsl #30 │ │ │ │ andeq r0, r0, sl, lsl #4 │ │ │ │ - eorseq lr, r2, r0, lsr #19 │ │ │ │ - eorseq lr, r2, r4, lsr #19 │ │ │ │ + @ instruction: 0x0032eed8 │ │ │ │ + @ instruction: 0x0032eedc │ │ │ │ andeq r0, r0, fp, lsl #4 │ │ │ │ - eorseq lr, r2, r8, ror r9 │ │ │ │ - eorseq lr, r2, ip, ror r9 │ │ │ │ + @ instruction: 0x0032eeb0 │ │ │ │ + @ instruction: 0x0032eeb4 │ │ │ │ │ │ │ │ 000d09e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #340] @ d0b54 │ │ │ │ @@ -133046,22 +133046,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r2, r8, r0, lsl r1 │ │ │ │ eorseq pc, r6, r4, asr #11 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq pc, r6, r8, lsr r5 @ │ │ │ │ - eorseq r0, r5, r0, ror #12 │ │ │ │ - eorseq r4, r2, r8, asr r7 │ │ │ │ - eorseq lr, r2, r8, lsl #16 │ │ │ │ - andeq r7, r4, r8, ror sp │ │ │ │ - eorseq r0, r5, r8, lsr r6 │ │ │ │ - eorseq r4, r2, r0, lsr r7 │ │ │ │ - @ instruction: 0x0032e7d4 │ │ │ │ - andeq r7, r4, r7, ror sp │ │ │ │ + mlaseq r5, r8, fp, r0 │ │ │ │ + mlaseq r2, r0, ip, r4 │ │ │ │ + eorseq lr, r2, r0, asr #26 │ │ │ │ + andeq r7, r4, r1, lsl #27 │ │ │ │ + eorseq r0, r5, r0, ror fp │ │ │ │ + eorseq r4, r2, r8, ror #24 │ │ │ │ + eorseq lr, r2, ip, lsl #26 │ │ │ │ + andeq r7, r4, r0, lsl #27 │ │ │ │ │ │ │ │ 000d0b84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #232] @ d0c84 │ │ │ │ @@ -133124,20 +133124,20 @@ │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq pc, r6, ip, asr r4 @ │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r3, r4, r8, ror pc │ │ │ │ - @ instruction: 0x0032e6fc │ │ │ │ + @ instruction: 0x003444b0 │ │ │ │ + eorseq lr, r2, r4, lsr ip │ │ │ │ andeq r0, r0, r5, lsl r2 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r3, r4, ip, lsl #30 │ │ │ │ - mlaseq r2, r0, r6, lr │ │ │ │ + eorseq r4, r4, r4, asr #8 │ │ │ │ + eorseq lr, r2, r8, asr #23 │ │ │ │ │ │ │ │ 000d0cac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -133222,18 +133222,18 @@ │ │ │ │ b d0ddc │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq pc, r6, r0, lsr #6 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r1, r8, r8, lsl lr │ │ │ │ @ instruction: 0x0036f2d8 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ - eorseq lr, r2, r4, asr #14 │ │ │ │ + eorseq lr, r2, ip, ror ip │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r3, r4, ip, lsl #28 │ │ │ │ - eorseq lr, r2, ip, lsl #11 │ │ │ │ + eorseq r4, r4, r4, asr #6 │ │ │ │ + eorseq lr, r2, r4, asr #21 │ │ │ │ eorseq pc, r6, r8, ror #4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ │ │ │ │ 000d0e30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -133279,18 +133279,18 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 69b74 │ │ │ │ @ instruction: 0x00381cbc │ │ │ │ eorseq pc, r6, ip, lsl #3 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ - @ instruction: 0x0032e5f8 │ │ │ │ + eorseq lr, r2, r0, lsr fp │ │ │ │ muleq r0, r0, r5 │ │ │ │ - @ instruction: 0x0032e5f4 │ │ │ │ - eorseq lr, r2, ip, lsr r4 │ │ │ │ + eorseq lr, r2, ip, lsr #22 │ │ │ │ + eorseq lr, r2, r4, ror r9 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ │ │ │ │ 000d0f04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -133331,18 +133331,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, r8, r8, ror #23 │ │ │ │ ldrheq pc, [r6], -r8 @ │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq lr, r2, ip, asr #10 │ │ │ │ + eorseq lr, r2, r4, lsl #21 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - @ instruction: 0x0032cef8 │ │ │ │ - eorseq lr, r2, ip, ror #6 │ │ │ │ + eorseq sp, r2, r0, lsr r4 │ │ │ │ + eorseq lr, r2, r4, lsr #17 │ │ │ │ │ │ │ │ 000d0fc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -133473,27 +133473,27 @@ │ │ │ │ ldr r2, [pc, #68] @ d1218 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq pc, r6, r0, lsl r0 @ │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq lr, r2, ip, lsr #7 │ │ │ │ - @ instruction: 0x0032e1b4 │ │ │ │ + eorseq lr, r2, r4, ror #17 │ │ │ │ + eorseq lr, r2, ip, ror #13 │ │ │ │ andeq r0, r0, r3, asr #4 │ │ │ │ - eorseq lr, r2, r0, lsl #7 │ │ │ │ - eorseq lr, r2, r8, lsl #3 │ │ │ │ - @ instruction: 0x0034ffd4 │ │ │ │ - eorseq r4, r2, ip, asr #1 │ │ │ │ - eorseq lr, r2, r0, ror #6 │ │ │ │ - andeq r8, r4, r7, asr #5 │ │ │ │ - eorseq pc, r4, ip, lsr #31 │ │ │ │ - eorseq r4, r2, r4, lsr #1 │ │ │ │ - eorseq r4, r2, r0, lsr #6 │ │ │ │ - @ instruction: 0x000482bd │ │ │ │ + @ instruction: 0x0032e8b8 │ │ │ │ + eorseq lr, r2, r0, asr #13 │ │ │ │ + eorseq r0, r5, ip, lsl #10 │ │ │ │ + eorseq r4, r2, r4, lsl #12 │ │ │ │ + mlaseq r2, r8, r8, lr │ │ │ │ + ldrdeq r8, [r4], -r0 │ │ │ │ + eorseq r0, r5, r4, ror #9 │ │ │ │ + @ instruction: 0x003245dc │ │ │ │ + eorseq r4, r2, r8, asr r8 │ │ │ │ + andeq r8, r4, r6, asr #5 │ │ │ │ │ │ │ │ 000d121c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -133568,21 +133568,21 @@ │ │ │ │ b d12c0 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0036edb0 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r1, r8, r8, lsr #17 │ │ │ │ eorseq lr, r6, r8, ror sp │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ - eorseq lr, r2, r4, ror #3 │ │ │ │ + eorseq lr, r2, ip, lsl r7 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq lr, r2, r0, lsr #4 │ │ │ │ - eorseq lr, r2, r8, lsr #32 │ │ │ │ + eorseq lr, r2, r8, asr r7 │ │ │ │ + eorseq lr, r2, r0, ror #10 │ │ │ │ andeq r0, r0, r3, asr #4 │ │ │ │ eorseq lr, r6, r8, ror #25 │ │ │ │ - @ instruction: 0x00327ddc │ │ │ │ + eorseq r8, r2, r4, lsl r3 │ │ │ │ │ │ │ │ 000d1378 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -133638,18 +133638,18 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [pc, #36] @ d1480 │ │ │ │ ldr r0, [r5, r3] │ │ │ │ b d1440 │ │ │ │ eorseq r1, r8, r4, ror r7 │ │ │ │ eorseq lr, r6, r4, asr #24 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ - ldrheq lr, [r2], -r0 @ │ │ │ │ + eorseq lr, r2, r8, ror #11 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq sp, r2, r8, ror #23 │ │ │ │ - @ instruction: 0x0032def8 │ │ │ │ + eorseq lr, r2, r0, lsr #2 │ │ │ │ + eorseq lr, r2, r0, lsr r4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ │ │ │ │ 000d1484 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -133750,23 +133750,23 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq lr, r6, ip, asr fp │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - @ instruction: 0x003435d4 │ │ │ │ - eorseq sp, r2, r8, asr sp │ │ │ │ + eorseq r3, r4, ip, lsl #22 │ │ │ │ + mlaseq r2, r0, r2, lr │ │ │ │ andeq r0, r0, fp, ror r2 │ │ │ │ - eorseq r3, r4, r0, lsr #11 │ │ │ │ - eorseq sp, r2, r4, lsr #26 │ │ │ │ - eorseq pc, r4, r8, ror fp @ │ │ │ │ - eorseq r3, r2, r0, ror ip │ │ │ │ - eorseq sp, r2, ip, ror #12 │ │ │ │ - muleq r4, r5, r5 │ │ │ │ + @ instruction: 0x00343ad8 │ │ │ │ + eorseq lr, r2, ip, asr r2 │ │ │ │ + ldrheq r0, [r5], -r0 @ │ │ │ │ + eorseq r4, r2, r8, lsr #3 │ │ │ │ + eorseq sp, r2, r4, lsr #23 │ │ │ │ + muleq r4, lr, r5 │ │ │ │ │ │ │ │ 000d1648 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -133864,15 +133864,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r5, #2 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq lr, r6, ip, asr #17 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - @ instruction: 0x00329ff8 │ │ │ │ + eorseq sl, r2, r0, lsr r5 │ │ │ │ │ │ │ │ 000d17e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -133927,18 +133927,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, r8, ip, lsl #6 │ │ │ │ @ instruction: 0x0036e7dc │ │ │ │ andeq r0, r0, ip, lsr #7 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - mlaseq r2, r0, ip, sp │ │ │ │ + eorseq lr, r2, r8, asr #3 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq sp, r2, ip, asr #14 │ │ │ │ - eorseq sp, r2, ip, asr sl │ │ │ │ + eorseq sp, r2, r4, lsl #25 │ │ │ │ + mlaseq r2, r4, pc, sp @ │ │ │ │ │ │ │ │ 000d18e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -133993,18 +133993,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, r8, ip, lsl #4 │ │ │ │ @ instruction: 0x0036e6dc │ │ │ │ andeq r0, r0, r0, lsr r7 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq sp, r2, ip, lsr #23 │ │ │ │ + eorseq lr, r2, r4, ror #1 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq sp, r2, ip, asr #12 │ │ │ │ - eorseq sp, r2, ip, asr r9 │ │ │ │ + eorseq sp, r2, r4, lsl #23 │ │ │ │ + mlaseq r2, r4, lr, sp │ │ │ │ │ │ │ │ 000d19e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -134044,18 +134044,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, r8, ip, lsl #2 │ │ │ │ @ instruction: 0x0036e5dc │ │ │ │ andeq r0, r0, r0, lsr #23 │ │ │ │ - @ instruction: 0x0032dafc │ │ │ │ + eorseq lr, r2, r4, lsr r0 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq ip, r2, ip, lsl r4 │ │ │ │ - mlaseq r2, r0, r8, sp │ │ │ │ + eorseq ip, r2, r4, asr r9 │ │ │ │ + eorseq sp, r2, r8, asr #27 │ │ │ │ │ │ │ │ 000d1aa4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -134186,27 +134186,27 @@ │ │ │ │ ldr r2, [pc, #68] @ d1cf4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq lr, r6, r4, lsr r5 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - @ instruction: 0x0032d8d0 │ │ │ │ - @ instruction: 0x0032d6d8 │ │ │ │ + eorseq sp, r2, r8, lsl #28 │ │ │ │ + eorseq sp, r2, r0, lsl ip │ │ │ │ andeq r0, r0, r9, lsr #6 │ │ │ │ - eorseq sp, r2, r4, lsr #17 │ │ │ │ - eorseq sp, r2, ip, lsr #13 │ │ │ │ - @ instruction: 0x0034f4f8 │ │ │ │ - @ instruction: 0x003235f0 │ │ │ │ - eorseq sp, r2, r4, lsl #17 │ │ │ │ - andeq r9, r4, fp, lsl r8 │ │ │ │ - @ instruction: 0x0034f4d0 │ │ │ │ - eorseq r3, r2, r8, asr #11 │ │ │ │ - eorseq r3, r2, r4, asr #16 │ │ │ │ - andeq r9, r4, r1, lsl r8 │ │ │ │ + @ instruction: 0x0032dddc │ │ │ │ + eorseq sp, r2, r4, ror #23 │ │ │ │ + eorseq pc, r4, r0, lsr sl @ │ │ │ │ + eorseq r3, r2, r8, lsr #22 │ │ │ │ + @ instruction: 0x0032ddbc │ │ │ │ + andeq r9, r4, r4, lsr #16 │ │ │ │ + eorseq pc, r4, r8, lsl #20 │ │ │ │ + eorseq r3, r2, r0, lsl #22 │ │ │ │ + eorseq r3, r2, ip, ror sp │ │ │ │ + andeq r9, r4, sl, lsl r8 │ │ │ │ │ │ │ │ 000d1cf8 : │ │ │ │ b d1aa4 │ │ │ │ │ │ │ │ 000d1cfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -134274,18 +134274,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0036e2d0 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r0, r8, r8, asr #27 │ │ │ │ mlaseq r6, r8, r2, lr │ │ │ │ andeq r0, r0, r8, asr r5 │ │ │ │ eorseq lr, r6, r0, ror #4 │ │ │ │ - eorseq sp, r2, r4, asr #15 │ │ │ │ + @ instruction: 0x0032dcfc │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq sp, r2, r4, lsl r7 │ │ │ │ - eorseq sp, r2, ip, lsl r5 │ │ │ │ + eorseq sp, r2, ip, asr #24 │ │ │ │ + eorseq sp, r2, r4, asr sl │ │ │ │ andeq r0, r0, r9, lsr #6 │ │ │ │ │ │ │ │ 000d1e28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -134326,18 +134326,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, r8, r4, asr #25 │ │ │ │ mlaseq r6, r4, r1, lr │ │ │ │ andeq r0, r0, r0, asr #19 │ │ │ │ - eorseq sp, r2, ip, lsl #14 │ │ │ │ + eorseq sp, r2, r4, asr #24 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - @ instruction: 0x0032bfd4 │ │ │ │ - eorseq sp, r2, r8, asr #8 │ │ │ │ + eorseq ip, r2, ip, lsl #10 │ │ │ │ + eorseq sp, r2, r0, lsl #19 │ │ │ │ │ │ │ │ 000d1eec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -134468,27 +134468,27 @@ │ │ │ │ ldr r2, [pc, #68] @ d213c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq lr, r6, ip, ror #1 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq sp, r2, r0, ror r5 │ │ │ │ - mlaseq r2, r0, r2, sp │ │ │ │ + eorseq sp, r2, r8, lsr #21 │ │ │ │ + eorseq sp, r2, r8, asr #15 │ │ │ │ andeq r0, r0, r6, asr r3 │ │ │ │ - eorseq sp, r2, r4, asr #10 │ │ │ │ - eorseq sp, r2, r4, ror #4 │ │ │ │ - ldrheq pc, [r4], -r0 @ │ │ │ │ - eorseq r3, r2, r8, lsr #3 │ │ │ │ - eorseq sp, r2, ip, lsr r4 │ │ │ │ - andeq r9, r4, r5, lsr #31 │ │ │ │ - eorseq pc, r4, r8, lsl #1 │ │ │ │ - eorseq r3, r2, r0, lsl #3 │ │ │ │ - @ instruction: 0x003233fc │ │ │ │ - muleq r4, fp, pc @ │ │ │ │ + eorseq sp, r2, ip, ror sl │ │ │ │ + mlaseq r2, ip, r7, sp │ │ │ │ + eorseq pc, r4, r8, ror #11 │ │ │ │ + eorseq r3, r2, r0, ror #13 │ │ │ │ + eorseq sp, r2, r4, ror r9 │ │ │ │ + andeq r9, r4, lr, lsr #31 │ │ │ │ + eorseq pc, r4, r0, asr #11 │ │ │ │ + @ instruction: 0x003236b8 │ │ │ │ + eorseq r3, r2, r4, lsr r9 │ │ │ │ + andeq r9, r4, r4, lsr #31 │ │ │ │ │ │ │ │ 000d2140 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -134553,18 +134553,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq sp, r6, ip, lsl #29 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r0, r8, r4, lsl #19 │ │ │ │ eorseq sp, r6, r4, asr lr │ │ │ │ andeq r0, r0, r8, asr r5 │ │ │ │ eorseq sp, r6, ip, lsl lr │ │ │ │ - eorseq sp, r2, r0, lsl #7 │ │ │ │ + @ instruction: 0x0032d8b8 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - @ instruction: 0x0032d3b8 │ │ │ │ - ldrsbeq sp, [r2], -r8 @ │ │ │ │ + @ instruction: 0x0032d8f0 │ │ │ │ + eorseq sp, r2, r0, lsl r6 │ │ │ │ andeq r0, r0, r6, asr r3 │ │ │ │ │ │ │ │ 000d226c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -134605,18 +134605,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r0, r8, r0, lsl #17 │ │ │ │ eorseq sp, r6, r0, asr sp │ │ │ │ andeq r0, r0, ip, ror #22 │ │ │ │ - eorseq sp, r2, r4, lsl r3 │ │ │ │ + eorseq sp, r2, ip, asr #16 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - mlaseq r2, r0, fp, fp │ │ │ │ - eorseq sp, r2, r4 │ │ │ │ + eorseq ip, r2, r8, asr #1 │ │ │ │ + eorseq sp, r2, ip, lsr r5 │ │ │ │ │ │ │ │ 000d2330 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -134774,30 +134774,30 @@ │ │ │ │ ldr r2, [pc, #80] @ d25f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2832 @ 0xb10 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq sp, r6, r4, lsr #25 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq sp, r2, ip, lsr #2 │ │ │ │ - eorseq ip, r2, r0, lsl #28 │ │ │ │ - eorseq sp, r2, r0, lsl #2 │ │ │ │ - @ instruction: 0x0032cdd4 │ │ │ │ - eorseq lr, r4, ip, lsl ip │ │ │ │ - eorseq r2, r2, r8, lsl sp │ │ │ │ - eorseq ip, r2, ip, lsr #31 │ │ │ │ - ldrdeq sl, [r4], -r0 │ │ │ │ - @ instruction: 0x0034ebf8 │ │ │ │ - @ instruction: 0x00322cf4 │ │ │ │ - eorseq r2, r2, r0, ror pc │ │ │ │ - andeq sl, r4, r6, asr #11 │ │ │ │ - @ instruction: 0x0034ebd4 │ │ │ │ - @ instruction: 0x00322cd0 │ │ │ │ - mlaseq r2, r8, r0, sp │ │ │ │ - ldrdeq sl, [r4], -sl @ │ │ │ │ + eorseq sp, r2, r4, ror #12 │ │ │ │ + eorseq sp, r2, r8, lsr r3 │ │ │ │ + eorseq sp, r2, r8, lsr r6 │ │ │ │ + eorseq sp, r2, ip, lsl #6 │ │ │ │ + eorseq pc, r4, r4, asr r1 @ │ │ │ │ + eorseq r3, r2, r0, asr r2 │ │ │ │ + eorseq sp, r2, r4, ror #9 │ │ │ │ + ldrdeq sl, [r4], -r9 │ │ │ │ + eorseq pc, r4, r0, lsr r1 @ │ │ │ │ + eorseq r3, r2, ip, lsr #4 │ │ │ │ + eorseq r3, r2, r8, lsr #9 │ │ │ │ + andeq sl, r4, pc, asr #11 │ │ │ │ + eorseq pc, r4, ip, lsl #2 │ │ │ │ + eorseq r3, r2, r8, lsl #4 │ │ │ │ + @ instruction: 0x0032d5d0 │ │ │ │ + andeq sl, r4, r3, ror #11 │ │ │ │ │ │ │ │ 000d25fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -134865,18 +134865,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0036d9d0 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r0, r8, r8, asr #9 │ │ │ │ mlaseq r6, r0, r9, sp │ │ │ │ andeq r0, r0, r8, asr r5 │ │ │ │ eorseq sp, r6, r4, asr r9 │ │ │ │ - @ instruction: 0x0032ceb8 │ │ │ │ + @ instruction: 0x0032d3f0 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq ip, r2, r4, asr #30 │ │ │ │ - eorseq ip, r2, r4, lsl ip │ │ │ │ + eorseq sp, r2, ip, ror r4 │ │ │ │ + eorseq sp, r2, ip, asr #2 │ │ │ │ │ │ │ │ 000d2730 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -134931,18 +134931,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x003803bc │ │ │ │ eorseq sp, r6, ip, lsl #17 │ │ │ │ andeq r0, r0, r8, asr r5 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - @ instruction: 0x0032cdb0 │ │ │ │ + eorseq sp, r2, r8, ror #5 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - @ instruction: 0x0032c7fc │ │ │ │ - eorseq ip, r2, ip, lsl #22 │ │ │ │ + eorseq ip, r2, r4, lsr sp │ │ │ │ + eorseq sp, r2, r4, asr #32 │ │ │ │ │ │ │ │ 000d2830 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -135027,18 +135027,18 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ mlaseq r8, r4, r2, r0 │ │ │ │ eorseq sp, r6, r4, asr r7 │ │ │ │ @ instruction: 0x000007b4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ @ instruction: 0x0036d6f0 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq ip, r2, ip, lsl #26 │ │ │ │ + eorseq sp, r2, r4, asr #4 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r2, r4, r8, ror r1 │ │ │ │ - eorseq ip, r2, r0, lsr #19 │ │ │ │ + @ instruction: 0x003426b0 │ │ │ │ + @ instruction: 0x0032ced8 │ │ │ │ andeq r0, r0, r1, lsr #7 │ │ │ │ │ │ │ │ 000d29ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -135087,16 +135087,16 @@ │ │ │ │ lsr r3, r3, #5 │ │ │ │ beq d2a08 │ │ │ │ bl a4764 │ │ │ │ mov r3, #0 │ │ │ │ b d2a08 │ │ │ │ eorseq sp, r6, r4, lsr r6 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - ldrheq r2, [r4], -r4 @ │ │ │ │ - eorseq ip, r2, r8, lsl #18 │ │ │ │ + eorseq r2, r4, ip, ror #11 │ │ │ │ + eorseq ip, r2, r0, asr #28 │ │ │ │ andeq r0, r0, r7, lsr #7 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ 000d2a90 : │ │ │ │ b d29ac │ │ │ │ │ │ │ │ 000d2a94 : │ │ │ │ @@ -135186,18 +135186,18 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r0, r8, r0, lsr r0 │ │ │ │ @ instruction: 0x0036d4f0 │ │ │ │ @ instruction: 0x000007b4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq sp, r6, ip, lsl #9 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq ip, r2, r8, lsr #21 │ │ │ │ + eorseq ip, r2, r0, ror #31 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r1, r4, r8, ror #29 │ │ │ │ - eorseq ip, r2, ip, lsr r7 │ │ │ │ + eorseq r2, r4, r0, lsr #8 │ │ │ │ + eorseq ip, r2, r4, ror ip │ │ │ │ andeq r0, r0, r5, lsr #7 │ │ │ │ │ │ │ │ 000d2c10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -135238,18 +135238,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x0037fedc │ │ │ │ eorseq sp, r6, ip, lsr #7 │ │ │ │ andeq r0, r0, r4, lsr #15 │ │ │ │ - eorseq ip, r2, r8, ror #19 │ │ │ │ + eorseq ip, r2, r0, lsr #30 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq fp, r2, ip, ror #3 │ │ │ │ - eorseq ip, r2, r0, ror #12 │ │ │ │ + eorseq fp, r2, r4, lsr #14 │ │ │ │ + mlaseq r2, r8, fp, ip │ │ │ │ │ │ │ │ 000d2cd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -135380,27 +135380,27 @@ │ │ │ │ ldr r2, [pc, #68] @ d2f24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq sp, r6, r4, lsl #6 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq ip, r2, r0, lsr #13 │ │ │ │ - eorseq ip, r2, r8, lsr #9 │ │ │ │ + @ instruction: 0x0032cbd8 │ │ │ │ + eorseq ip, r2, r0, ror #19 │ │ │ │ andeq r0, r0, r9, lsr #7 │ │ │ │ - eorseq ip, r2, r4, ror r6 │ │ │ │ - eorseq ip, r2, ip, ror r4 │ │ │ │ - eorseq lr, r4, r8, asr #5 │ │ │ │ - eorseq r2, r2, r0, asr #7 │ │ │ │ - eorseq ip, r2, r4, asr r6 │ │ │ │ - ldrdeq sl, [r4], -r4 │ │ │ │ - eorseq lr, r4, r0, lsr #5 │ │ │ │ - mlaseq r2, r8, r3, r2 │ │ │ │ - eorseq r2, r2, r4, lsl r6 │ │ │ │ - andeq sl, r4, sl, asr #21 │ │ │ │ + eorseq ip, r2, ip, lsr #23 │ │ │ │ + @ instruction: 0x0032c9b4 │ │ │ │ + eorseq lr, r4, r0, lsl #16 │ │ │ │ + @ instruction: 0x003228f8 │ │ │ │ + eorseq ip, r2, ip, lsl #23 │ │ │ │ + ldrdeq sl, [r4], -sp │ │ │ │ + @ instruction: 0x0034e7d8 │ │ │ │ + @ instruction: 0x003228d0 │ │ │ │ + eorseq r2, r2, ip, asr #22 │ │ │ │ + ldrdeq sl, [r4], -r3 │ │ │ │ │ │ │ │ 000d2f28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -135473,20 +135473,20 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq sp, r6, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ mlaseq r7, ip, fp, pc @ │ │ │ │ eorseq sp, r6, ip, rrx │ │ │ │ @ instruction: 0x000007b4 │ │ │ │ eorseq sp, r6, r4, lsr #32 │ │ │ │ - eorseq ip, r2, ip, asr #12 │ │ │ │ + eorseq ip, r2, r4, lsl #23 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - @ instruction: 0x0032c4d8 │ │ │ │ - eorseq ip, r2, r0, ror #5 │ │ │ │ + eorseq ip, r2, r0, lsl sl │ │ │ │ + eorseq ip, r2, r8, lsl r8 │ │ │ │ andeq r0, r0, r9, lsr #7 │ │ │ │ - ldrsbeq r6, [r2], -ip @ │ │ │ │ + eorseq r6, r2, r4, lsl r6 │ │ │ │ │ │ │ │ 000d3078 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -135541,18 +135541,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq pc, r7, r4, ror sl @ │ │ │ │ eorseq ip, r6, r4, asr #30 │ │ │ │ @ instruction: 0x000007b4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq ip, r2, ip, lsr #10 │ │ │ │ + eorseq ip, r2, r4, ror #20 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - @ instruction: 0x0032beb4 │ │ │ │ - eorseq ip, r2, r4, asr #3 │ │ │ │ + eorseq ip, r2, ip, ror #7 │ │ │ │ + @ instruction: 0x0032c6fc │ │ │ │ │ │ │ │ 000d3178 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -135592,18 +135592,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq pc, r7, r4, ror r9 @ │ │ │ │ eorseq ip, r6, r4, asr #28 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x0032c4b4 │ │ │ │ + eorseq ip, r2, ip, ror #19 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq sl, r2, r4, lsl #25 │ │ │ │ - ldrsheq ip, [r2], -r8 @ │ │ │ │ + @ instruction: 0x0032b1bc │ │ │ │ + eorseq ip, r2, r0, lsr r6 │ │ │ │ │ │ │ │ 000d323c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -135734,27 +135734,27 @@ │ │ │ │ ldr r2, [pc, #68] @ d348c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mlaseq r6, ip, sp, ip │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq ip, r2, r8, lsr r1 │ │ │ │ - eorseq fp, r2, r0, asr #30 │ │ │ │ + eorseq ip, r2, r0, ror r6 │ │ │ │ + eorseq ip, r2, r8, ror r4 │ │ │ │ @ instruction: 0x000003b5 │ │ │ │ - eorseq ip, r2, ip, lsl #2 │ │ │ │ - eorseq fp, r2, r4, lsl pc │ │ │ │ - eorseq sp, r4, r0, ror #26 │ │ │ │ - eorseq r1, r2, r8, asr lr │ │ │ │ - eorseq ip, r2, ip, ror #1 │ │ │ │ - ldrdeq sl, [r4], -ip │ │ │ │ - eorseq sp, r4, r8, lsr sp │ │ │ │ - eorseq r1, r2, r0, lsr lr │ │ │ │ - eorseq ip, r2, r0, lsl #5 │ │ │ │ - ldrdeq sl, [r4], -r2 │ │ │ │ + eorseq ip, r2, r4, asr #12 │ │ │ │ + eorseq ip, r2, ip, asr #8 │ │ │ │ + mlaseq r4, r8, r2, lr │ │ │ │ + mlaseq r2, r0, r3, r2 │ │ │ │ + eorseq ip, r2, r4, lsr #12 │ │ │ │ + andeq sl, r4, r5, ror #31 │ │ │ │ + eorseq lr, r4, r0, ror r2 │ │ │ │ + eorseq r2, r2, r8, ror #6 │ │ │ │ + @ instruction: 0x0032c7b8 │ │ │ │ + ldrdeq sl, [r4], -fp │ │ │ │ │ │ │ │ 000d3490 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #260] @ d35ac │ │ │ │ @@ -135825,20 +135825,20 @@ │ │ │ │ b d356c │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq pc, r7, r8, ror #12 │ │ │ │ eorseq ip, r6, r4, lsr #22 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq ip, r6, r4, lsl #22 │ │ │ │ eorseq ip, r6, r0, asr #21 │ │ │ │ - @ instruction: 0x00325bb0 │ │ │ │ + eorseq r6, r2, r8, ror #1 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq fp, r2, r4, ror pc │ │ │ │ - eorseq fp, r2, ip, ror sp │ │ │ │ + eorseq ip, r2, ip, lsr #9 │ │ │ │ + @ instruction: 0x0032c2b4 │ │ │ │ @ instruction: 0x000003b5 │ │ │ │ - eorseq r5, r2, r8, ror fp │ │ │ │ + ldrheq r6, [r2], -r0 @ │ │ │ │ │ │ │ │ 000d35d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #144] @ d3680 │ │ │ │ @@ -135877,20 +135877,20 @@ │ │ │ │ ldr r2, [pc, #40] @ d369c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #2976 @ 0xba0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq ip, r6, r8, lsl #20 │ │ │ │ andeq r0, r0, r8, asr #14 │ │ │ │ - eorseq sl, r2, ip, ror #20 │ │ │ │ - eorseq ip, r2, r0, lsr #1 │ │ │ │ - eorseq sp, r4, r8, lsl #22 │ │ │ │ - eorseq r1, r2, r4, lsl #24 │ │ │ │ - eorseq ip, r2, r4, rrx │ │ │ │ - ldrdeq sp, [r4], -sp @ │ │ │ │ + eorseq sl, r2, r4, lsr #31 │ │ │ │ + @ instruction: 0x0032c5d8 │ │ │ │ + eorseq lr, r4, r0, asr #32 │ │ │ │ + eorseq r2, r2, ip, lsr r1 │ │ │ │ + mlaseq r2, ip, r5, ip │ │ │ │ + andeq sp, r4, r6, ror #11 │ │ │ │ │ │ │ │ 000d36a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #144] @ d3748 │ │ │ │ @@ -136010,23 +136010,23 @@ │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ b d3818 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r9, r6, r4, lsr #30 │ │ │ │ eorseq ip, r6, r0, ror #16 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq sl, r2, r8, lsl #18 │ │ │ │ - @ instruction: 0x003376fc │ │ │ │ + eorseq sl, r2, r0, asr #28 │ │ │ │ + eorseq r7, r3, r4, lsr ip │ │ │ │ eorseq ip, r6, r0, lsr r8 │ │ │ │ andeq r0, r0, r8, lsr #26 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ @ instruction: 0x0036c7d8 │ │ │ │ - eorseq r9, r2, r0, lsr #28 │ │ │ │ + eorseq sl, r2, r8, asr r3 │ │ │ │ andeq r0, r0, r8, asr #14 │ │ │ │ - eorseq fp, r2, r8, lsl #29 │ │ │ │ + eorseq ip, r2, r0, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ d3954 │ │ │ │ ldr r3, [pc, #140] @ d3958 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -136064,15 +136064,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq ip, r6, r0, lsr r7 │ │ │ │ andeq r0, r0, r8, lsr #26 │ │ │ │ eorseq r1, r9, ip, asr #29 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r1, r2, r4, asr #23 │ │ │ │ + ldrsheq r2, [r2], -ip @ │ │ │ │ │ │ │ │ 000d3968 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -136112,18 +136112,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq pc, r7, r4, lsl #3 │ │ │ │ eorseq ip, r6, r4, asr r6 │ │ │ │ andeq r0, r0, ip, lsr #21 │ │ │ │ - eorseq fp, r2, ip, lsr #26 │ │ │ │ + eorseq ip, r2, r4, ror #4 │ │ │ │ andeq r0, r0, r8, asr #14 │ │ │ │ - mlaseq r2, r4, r4, sl │ │ │ │ - eorseq fp, r2, ip, ror #25 │ │ │ │ + eorseq sl, r2, ip, asr #19 │ │ │ │ + eorseq ip, r2, r4, lsr #4 │ │ │ │ │ │ │ │ 000d3a2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -136224,22 +136224,22 @@ │ │ │ │ ldr r2, [pc, #48] @ d3bf0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0036c5b0 │ │ │ │ andeq r0, r0, r8, asr #14 │ │ │ │ - @ instruction: 0x0032bbdc │ │ │ │ - eorseq fp, r2, r8, lsl #23 │ │ │ │ - @ instruction: 0x0032bbb0 │ │ │ │ - eorseq fp, r2, ip, asr fp │ │ │ │ - eorseq sp, r4, r0, asr #11 │ │ │ │ - @ instruction: 0x003216b8 │ │ │ │ - eorseq r1, r2, r4, lsr r9 │ │ │ │ - andeq sp, r4, r5, asr #16 │ │ │ │ + eorseq ip, r2, r4, lsl r1 │ │ │ │ + eorseq ip, r2, r0, asr #1 │ │ │ │ + eorseq ip, r2, r8, ror #1 │ │ │ │ + mlaseq r2, r4, r0, ip │ │ │ │ + @ instruction: 0x0034daf8 │ │ │ │ + @ instruction: 0x00321bf0 │ │ │ │ + eorseq r1, r2, ip, ror #28 │ │ │ │ + andeq sp, r4, lr, asr #16 │ │ │ │ │ │ │ │ 000d3bf4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -136279,18 +136279,18 @@ │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x0037eef8 │ │ │ │ eorseq ip, r6, r8, asr #7 │ │ │ │ andeq r0, r0, r8, lsr #26 │ │ │ │ - eorseq r9, r2, r4, lsl #20 │ │ │ │ + eorseq r9, r2, ip, lsr pc │ │ │ │ andeq r0, r0, r8, asr #14 │ │ │ │ - @ instruction: 0x0032bab8 │ │ │ │ - eorseq fp, r2, r0, ror #20 │ │ │ │ + @ instruction: 0x0032bff0 │ │ │ │ + mlaseq r2, r8, pc, fp @ │ │ │ │ │ │ │ │ 000d3cb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -136330,18 +136330,18 @@ │ │ │ │ mov r2, #78 @ 0x4e │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq lr, r7, r4, lsr lr │ │ │ │ eorseq ip, r6, r4, lsl #6 │ │ │ │ andeq r0, r0, r8, lsr #26 │ │ │ │ - eorseq r9, r2, r0, asr #18 │ │ │ │ + eorseq r9, r2, r8, ror lr │ │ │ │ andeq r0, r0, r8, asr #14 │ │ │ │ - eorseq sl, r2, r4, asr #2 │ │ │ │ - mlaseq r2, ip, r9, fp │ │ │ │ + eorseq sl, r2, ip, ror r6 │ │ │ │ + @ instruction: 0x0032bed4 │ │ │ │ │ │ │ │ 000d3d7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #2156] @ d4600 │ │ │ │ @@ -136516,29 +136516,29 @@ │ │ │ │ beq d44cc │ │ │ │ mov r0, sl │ │ │ │ bl 5012c │ │ │ │ ldr r3, [pc, #1500] @ d4620 │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 3f4e60 │ │ │ │ + bl 3f5394 │ │ │ │ cmp r0, #0 │ │ │ │ bne d4360 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq d4074 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ beq d443c │ │ │ │ ldr r3, [pc, #1448] @ d4624 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3f4e60 │ │ │ │ + bl 3f5394 │ │ │ │ cmp r0, #0 │ │ │ │ bne d4398 │ │ │ │ add r7, r7, #4096 @ 0x1000 │ │ │ │ ldr r0, [r9] │ │ │ │ ldr r1, [r7, #668] @ 0x29c │ │ │ │ bl 50378 │ │ │ │ subs r9, r0, #0 │ │ │ │ @@ -136573,36 +136573,36 @@ │ │ │ │ beq d456c │ │ │ │ mov r0, sl │ │ │ │ bl 5012c │ │ │ │ ldr r3, [pc, #1272] @ d4620 │ │ │ │ mov r2, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 3f4e60 │ │ │ │ + bl 3f5394 │ │ │ │ cmp r0, #0 │ │ │ │ bne d43c8 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq d4158 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ beq d44c0 │ │ │ │ ldr r3, [pc, #1220] @ d4624 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 3f4e60 │ │ │ │ + bl 3f5394 │ │ │ │ cmp r0, #0 │ │ │ │ bne d4400 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 3f4e9c │ │ │ │ + bl 3f53d0 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ b d3e9c │ │ │ │ ldr r3, [pc, #1164] @ d4628 │ │ │ │ ldr r1, [pc, #1164] @ d462c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [pc, #1160] @ d4630 │ │ │ │ @@ -136892,52 +136892,52 @@ │ │ │ │ andeq r0, r0, ip, ror #19 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ eorseq ip, r6, r4, asr r1 │ │ │ │ svclt 0x00f00000 @ IMB │ │ │ │ subsgt r4, ip, r0 │ │ │ │ andeq r0, r0, r8, asr #14 │ │ │ │ - mlaseq r2, r4, r5, fp │ │ │ │ - eorseq fp, r2, r8, lsr r5 │ │ │ │ + eorseq fp, r2, ip, asr #21 │ │ │ │ + eorseq fp, r2, r0, ror sl │ │ │ │ andeq r0, r0, r2, lsl r1 │ │ │ │ - eorseq fp, r2, r8, ror #10 │ │ │ │ - eorseq fp, r2, ip, lsl #10 │ │ │ │ - eorseq fp, r2, r0, asr #10 │ │ │ │ - eorseq fp, r2, r4, ror #9 │ │ │ │ - eorseq r7, r2, ip, ror #10 │ │ │ │ - eorseq fp, r2, ip, ror #9 │ │ │ │ - mlaseq r2, r0, r4, fp │ │ │ │ - mlaseq r2, r8, r4, fp │ │ │ │ - eorseq fp, r2, ip, lsr r4 │ │ │ │ - eorseq fp, r2, r0, ror r4 │ │ │ │ - eorseq fp, r2, r4, lsl r4 │ │ │ │ - eorseq fp, r2, r8, asr #8 │ │ │ │ - eorseq fp, r2, ip, ror #7 │ │ │ │ - eorseq r7, r2, r0, ror r4 │ │ │ │ - @ instruction: 0x0032b3f4 │ │ │ │ - mlaseq r2, r8, r3, fp │ │ │ │ - @ instruction: 0x0032b3d4 │ │ │ │ - eorseq fp, r2, ip, ror #6 │ │ │ │ - @ instruction: 0x0032b2b8 │ │ │ │ - eorseq fp, r2, ip, asr r2 │ │ │ │ + eorseq fp, r2, r0, lsr #21 │ │ │ │ + eorseq fp, r2, r4, asr #20 │ │ │ │ + eorseq fp, r2, r8, ror sl │ │ │ │ + eorseq fp, r2, ip, lsl sl │ │ │ │ + eorseq r7, r2, r4, lsr #21 │ │ │ │ + eorseq fp, r2, r4, lsr #20 │ │ │ │ + eorseq fp, r2, r8, asr #19 │ │ │ │ + @ instruction: 0x0032b9d0 │ │ │ │ + eorseq fp, r2, r4, ror r9 │ │ │ │ + eorseq fp, r2, r8, lsr #19 │ │ │ │ + eorseq fp, r2, ip, asr #18 │ │ │ │ + eorseq fp, r2, r0, lsl #19 │ │ │ │ + eorseq fp, r2, r4, lsr #18 │ │ │ │ + eorseq r7, r2, r8, lsr #19 │ │ │ │ + eorseq fp, r2, ip, lsr #18 │ │ │ │ + @ instruction: 0x0032b8d0 │ │ │ │ + eorseq fp, r2, ip, lsl #18 │ │ │ │ + eorseq fp, r2, r4, lsr #17 │ │ │ │ + @ instruction: 0x0032b7f0 │ │ │ │ + mlaseq r2, r4, r7, fp │ │ │ │ andeq r0, r0, r6, lsl r1 │ │ │ │ - mlaseq r2, r0, r2, fp │ │ │ │ - eorseq fp, r2, r4, lsr r2 │ │ │ │ - eorseq fp, r2, ip, asr r2 │ │ │ │ - eorseq fp, r2, r0, lsl #4 │ │ │ │ - eorseq fp, r2, ip, lsl #4 │ │ │ │ - @ instruction: 0x0032b1b0 │ │ │ │ - eorseq fp, r2, r4, ror #3 │ │ │ │ - eorseq fp, r2, r8, lsl #3 │ │ │ │ - @ instruction: 0x0032b1bc │ │ │ │ - eorseq fp, r2, r0, ror #2 │ │ │ │ - eorseq fp, r2, r8, ror r1 │ │ │ │ - eorseq fp, r2, ip, lsl r1 │ │ │ │ - eorseq fp, r2, r0, asr r1 │ │ │ │ - ldrsheq fp, [r2], -r4 @ │ │ │ │ + eorseq fp, r2, r8, asr #15 │ │ │ │ + eorseq fp, r2, ip, ror #14 │ │ │ │ + mlaseq r2, r4, r7, fp │ │ │ │ + eorseq fp, r2, r8, lsr r7 │ │ │ │ + eorseq fp, r2, r4, asr #14 │ │ │ │ + eorseq fp, r2, r8, ror #13 │ │ │ │ + eorseq fp, r2, ip, lsl r7 │ │ │ │ + eorseq fp, r2, r0, asr #13 │ │ │ │ + @ instruction: 0x0032b6f4 │ │ │ │ + mlaseq r2, r8, r6, fp │ │ │ │ + @ instruction: 0x0032b6b0 │ │ │ │ + eorseq fp, r2, r4, asr r6 │ │ │ │ + eorseq fp, r2, r8, lsl #13 │ │ │ │ + eorseq fp, r2, ip, lsr #12 │ │ │ │ │ │ │ │ 000d46c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #312] @ d4814 │ │ │ │ @@ -137023,19 +137023,19 @@ │ │ │ │ eorseq lr, r7, r4, lsr r4 │ │ │ │ @ instruction: 0x0036b8f0 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0036b8d0 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq fp, r6, r4, ror #16 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq lr, r3, r8, asr #1 │ │ │ │ + eorseq lr, r3, r0, lsl #12 │ │ │ │ andeq r0, r0, r8, asr #14 │ │ │ │ - eorseq sl, r2, r8, asr pc │ │ │ │ - @ instruction: 0x0032aefc │ │ │ │ - mlaseq r3, r0, r0, lr │ │ │ │ + mlaseq r2, r0, r4, fp │ │ │ │ + eorseq fp, r2, r4, lsr r4 │ │ │ │ + eorseq lr, r3, r8, asr #11 │ │ │ │ │ │ │ │ 000d4844 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -137252,42 +137252,42 @@ │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mlaseq r6, r8, r7, fp │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ @ instruction: 0x000007b8 │ │ │ │ - @ instruction: 0x003296f0 │ │ │ │ - eorseq sl, r2, ip, lsl #27 │ │ │ │ - eorseq r9, r2, r4, asr #13 │ │ │ │ - eorseq sl, r2, r0, ror #26 │ │ │ │ - mlaseq r2, r8, r6, r9 │ │ │ │ - eorseq sl, r2, r4, lsr sp │ │ │ │ - eorseq r9, r2, r0, ror r6 │ │ │ │ - eorseq sl, r2, ip, lsl #26 │ │ │ │ - eorseq r9, r2, r8, asr #12 │ │ │ │ - eorseq sl, r2, r4, ror #25 │ │ │ │ - eorseq r9, r2, r0, lsr #12 │ │ │ │ - @ instruction: 0x0032acb8 │ │ │ │ - eorseq r9, r2, r0, ror #11 │ │ │ │ - eorseq sl, r2, ip, ror ip │ │ │ │ - @ instruction: 0x003295b8 │ │ │ │ - eorseq sl, r2, r4, asr ip │ │ │ │ - mlaseq r2, r0, r5, r9 │ │ │ │ - eorseq sl, r2, ip, lsr #24 │ │ │ │ - eorseq ip, r4, ip, lsr #12 │ │ │ │ - eorseq r0, r2, r8, lsr #14 │ │ │ │ - eorseq r0, r2, r4, asr #15 │ │ │ │ - andeq pc, r4, r6, ror #5 │ │ │ │ - eorseq sl, r4, r0, lsl r6 │ │ │ │ - eorseq r0, r2, r0, lsr r8 │ │ │ │ - eorseq r0, r2, ip, asr r8 │ │ │ │ - eorseq sl, r4, r8, ror #11 │ │ │ │ - eorseq r0, r2, r4, asr #15 │ │ │ │ - eorseq r3, r2, ip, ror #17 │ │ │ │ + eorseq r9, r2, r8, lsr #24 │ │ │ │ + eorseq fp, r2, r4, asr #5 │ │ │ │ + @ instruction: 0x00329bfc │ │ │ │ + mlaseq r2, r8, r2, fp │ │ │ │ + @ instruction: 0x00329bd0 │ │ │ │ + eorseq fp, r2, ip, ror #4 │ │ │ │ + eorseq r9, r2, r8, lsr #23 │ │ │ │ + eorseq fp, r2, r4, asr #4 │ │ │ │ + eorseq r9, r2, r0, lsl #23 │ │ │ │ + eorseq fp, r2, ip, lsl r2 │ │ │ │ + eorseq r9, r2, r8, asr fp │ │ │ │ + @ instruction: 0x0032b1f0 │ │ │ │ + eorseq r9, r2, r8, lsl fp │ │ │ │ + @ instruction: 0x0032b1b4 │ │ │ │ + @ instruction: 0x00329af0 │ │ │ │ + eorseq fp, r2, ip, lsl #3 │ │ │ │ + eorseq r9, r2, r8, asr #21 │ │ │ │ + eorseq fp, r2, r4, ror #2 │ │ │ │ + eorseq ip, r4, r4, ror #22 │ │ │ │ + eorseq r0, r2, r0, ror #24 │ │ │ │ + @ instruction: 0x00320cfc │ │ │ │ + andeq pc, r4, pc, ror #5 │ │ │ │ + eorseq sl, r4, r8, asr #22 │ │ │ │ + eorseq r0, r2, r8, ror #26 │ │ │ │ + mlaseq r2, r4, sp, r0 │ │ │ │ + eorseq sl, r4, r0, lsr #22 │ │ │ │ + @ instruction: 0x00320cfc │ │ │ │ + eorseq r3, r2, r4, lsr #28 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 000d4c30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -137331,15 +137331,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b d4cd0 │ │ │ │ @ instruction: 0x0036b3b0 │ │ │ │ andeq r0, r0, ip, lsr #26 │ │ │ │ - eorseq sl, r4, r8, lsl #10 │ │ │ │ + eorseq sl, r4, r0, asr #20 │ │ │ │ eorseq r0, r9, r4, asr fp │ │ │ │ │ │ │ │ 000d4cf8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -137385,15 +137385,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b d4d9c │ │ │ │ eorseq fp, r6, r8, ror #5 │ │ │ │ andeq r0, r0, r0, lsl r7 │ │ │ │ mlaseq r9, r4, sl, r0 │ │ │ │ - eorseq sl, r4, ip, lsr r4 │ │ │ │ + eorseq sl, r4, r4, ror r9 │ │ │ │ │ │ │ │ 000d4dc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #224] @ d4ebc │ │ │ │ @@ -137450,24 +137450,24 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ mov r1, r5 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - mlaseq r4, r4, r3, ip │ │ │ │ - @ instruction: 0x003292b8 │ │ │ │ - eorseq r7, r4, r4, ror #4 │ │ │ │ + eorseq ip, r4, ip, asr #17 │ │ │ │ + @ instruction: 0x003297f0 │ │ │ │ + mlaseq r4, ip, r7, r7 │ │ │ │ eorseq fp, r6, r0, ror #3 │ │ │ │ andeq r0, r0, r0, lsl r7 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, ip, lsr #26 │ │ │ │ - eorseq r8, r2, r8, lsl #9 │ │ │ │ + eorseq r8, r2, r0, asr #19 │ │ │ │ @ instruction: 0x000007b8 │ │ │ │ - @ instruction: 0x0032a8b4 │ │ │ │ + eorseq sl, r2, ip, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #168] @ d4fa4 │ │ │ │ ldr r3, [pc, #168] @ d4fa8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -137510,18 +137510,18 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrsheq fp, [r6], -ip @ │ │ │ │ andeq r0, r0, ip, lsr #26 │ │ │ │ - eorseq sl, r4, r4, asr #4 │ │ │ │ + eorseq sl, r4, ip, ror r7 │ │ │ │ mlaseq r9, r4, r8, r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r0, r2, r4, ror r5 │ │ │ │ + eorseq r0, r2, ip, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #172] @ d5080 │ │ │ │ ldr r3, [pc, #172] @ d5084 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -137566,17 +137566,17 @@ │ │ │ │ bl 4fe14 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq fp, r6, r4, lsr #32 │ │ │ │ andeq r0, r0, r0, lsl r7 │ │ │ │ eorseq r0, r9, r0, asr #15 │ │ │ │ - eorseq sl, r4, r8, ror #2 │ │ │ │ + eorseq sl, r4, r0, lsr #13 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - mlaseq r2, r8, r4, r0 │ │ │ │ + @ instruction: 0x003209d0 │ │ │ │ │ │ │ │ 000d5098 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -137616,18 +137616,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq sp, r7, r4, asr sl │ │ │ │ eorseq sl, r6, r4, lsr #30 │ │ │ │ andeq r0, r0, r4, lsl #23 │ │ │ │ - eorseq sl, r2, r4, ror #12 │ │ │ │ + mlaseq r2, ip, fp, sl │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ - eorseq r8, r2, r4, ror #26 │ │ │ │ - eorseq sl, r2, r0, ror r6 │ │ │ │ + mlaseq r2, ip, r2, r9 │ │ │ │ + eorseq sl, r2, r8, lsr #23 │ │ │ │ │ │ │ │ 000d515c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -137742,22 +137742,22 @@ │ │ │ │ ldr r2, [pc, #48] @ d5358 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq sl, r6, ip, ror lr │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ - eorseq sl, r2, r8, lsl #10 │ │ │ │ - eorseq sl, r2, r8, ror #9 │ │ │ │ - @ instruction: 0x0032a4dc │ │ │ │ - @ instruction: 0x0032a4bc │ │ │ │ - eorseq fp, r4, r8, asr lr │ │ │ │ - eorseq pc, r1, r0, asr pc @ │ │ │ │ - eorseq r0, r2, ip, asr #3 │ │ │ │ - andeq r1, r5, r1, asr #2 │ │ │ │ + eorseq sl, r2, r0, asr #20 │ │ │ │ + eorseq sl, r2, r0, lsr #20 │ │ │ │ + eorseq sl, r2, r4, lsl sl │ │ │ │ + @ instruction: 0x0032a9f4 │ │ │ │ + mlaseq r4, r0, r3, ip │ │ │ │ + eorseq r0, r2, r8, lsl #9 │ │ │ │ + eorseq r0, r2, r4, lsl #14 │ │ │ │ + andeq r1, r5, sl, asr #2 │ │ │ │ │ │ │ │ 000d535c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -137797,18 +137797,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mlaseq r7, r0, r7, sp │ │ │ │ eorseq sl, r6, r0, ror #24 │ │ │ │ andeq r0, r0, r0, lsl #11 │ │ │ │ - @ instruction: 0x0032a3f4 │ │ │ │ + eorseq sl, r2, ip, lsr #18 │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ - eorseq r8, r2, r0, lsr #21 │ │ │ │ - eorseq sl, r2, ip, lsr #7 │ │ │ │ + @ instruction: 0x00328fd8 │ │ │ │ + eorseq sl, r2, r4, ror #17 │ │ │ │ │ │ │ │ 000d5420 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -137909,22 +137909,22 @@ │ │ │ │ ldr r2, [pc, #48] @ d55e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0036abbc │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ - eorseq sl, r2, r0, lsr #5 │ │ │ │ - eorseq sl, r2, r8, asr #4 │ │ │ │ - eorseq sl, r2, r4, ror r2 │ │ │ │ - eorseq sl, r2, ip, lsl r2 │ │ │ │ - eorseq fp, r4, ip, asr #23 │ │ │ │ - eorseq pc, r1, r4, asr #25 │ │ │ │ - eorseq pc, r1, r0, asr #30 │ │ │ │ - andeq r1, r5, r3, lsr #7 │ │ │ │ + @ instruction: 0x0032a7d8 │ │ │ │ + eorseq sl, r2, r0, lsl #15 │ │ │ │ + eorseq sl, r2, ip, lsr #15 │ │ │ │ + eorseq sl, r2, r4, asr r7 │ │ │ │ + eorseq ip, r4, r4, lsl #2 │ │ │ │ + @ instruction: 0x003201fc │ │ │ │ + eorseq r0, r2, r8, ror r4 │ │ │ │ + andeq r1, r5, ip, lsr #7 │ │ │ │ │ │ │ │ 000d55e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -137964,18 +137964,18 @@ │ │ │ │ mov r2, #74 @ 0x4a │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq sp, r7, r4, lsl #10 │ │ │ │ @ instruction: 0x0036a9d4 │ │ │ │ andeq r0, r0, r4, lsr #18 │ │ │ │ - eorseq sl, r2, r0, lsr #3 │ │ │ │ + @ instruction: 0x0032a6d8 │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ - eorseq sl, r2, ip, ror r1 │ │ │ │ - eorseq sl, r2, r0, lsr #2 │ │ │ │ + @ instruction: 0x0032a6b4 │ │ │ │ + eorseq sl, r2, r8, asr r6 │ │ │ │ │ │ │ │ 000d56ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r8, [pc, #408] @ d585c │ │ │ │ @@ -138082,22 +138082,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #3168 @ 0xc60 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq sl, r6, r4, lsr r9 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ - eorseq r8, r2, r0, asr #17 │ │ │ │ - eorseq r9, r2, r8, lsr #31 │ │ │ │ - mlaseq r2, r4, r8, r8 │ │ │ │ - eorseq r9, r2, ip, ror pc │ │ │ │ - eorseq fp, r4, ip, lsr #18 │ │ │ │ - eorseq pc, r1, r8, lsr #20 │ │ │ │ - eorseq r9, r2, ip, asr #31 │ │ │ │ - ldrdeq r1, [r5], -ip │ │ │ │ + @ instruction: 0x00328df8 │ │ │ │ + eorseq sl, r2, r0, ror #9 │ │ │ │ + eorseq r8, r2, ip, asr #27 │ │ │ │ + @ instruction: 0x0032a4b4 │ │ │ │ + eorseq fp, r4, r4, ror #28 │ │ │ │ + eorseq pc, r1, r0, ror #30 │ │ │ │ + eorseq sl, r2, r4, lsl #10 │ │ │ │ + andeq r1, r5, r5, ror #17 │ │ │ │ │ │ │ │ 000d588c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #152] @ d593c │ │ │ │ @@ -138239,27 +138239,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ b d5a70 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r7, r6, r0, lsr sp │ │ │ │ eorseq sl, r6, r4, ror r6 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - @ instruction: 0x003286fc │ │ │ │ - eorseq r9, r2, r0, ror lr │ │ │ │ + eorseq r8, r2, r4, lsr ip │ │ │ │ + eorseq sl, r2, r8, lsr #7 │ │ │ │ eorseq sl, r6, r0, lsr r6 │ │ │ │ andeq r0, r0, r4, lsl r9 │ │ │ │ andeq r0, r0, r0, lsl r7 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ @ instruction: 0x0036a5bc │ │ │ │ - eorseq r7, r2, r8, ror #29 │ │ │ │ + eorseq r8, r2, r0, lsr #8 │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ - eorseq r8, r2, ip, lsr #12 │ │ │ │ - eorseq r9, r2, r4, lsl sp │ │ │ │ + eorseq r8, r2, r4, ror #22 │ │ │ │ + eorseq sl, r2, ip, asr #4 │ │ │ │ andeq r0, r0, ip, lsr #26 │ │ │ │ - eorseq r7, r2, ip, asr r8 │ │ │ │ + mlaseq r2, r4, sp, r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ d5ba8 │ │ │ │ ldr r3, [pc, #140] @ d5bac │ │ │ │ add ip, pc, ip │ │ │ │ @@ -138297,15 +138297,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x0036a4dc │ │ │ │ andeq r0, r0, r4, lsl r9 │ │ │ │ eorseq pc, r8, r8, ror ip @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq pc, r1, r0, ror r9 @ │ │ │ │ + eorseq pc, r1, r8, lsr #29 │ │ │ │ │ │ │ │ 000d5bbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -138327,16 +138327,16 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq sl, r6, ip, lsl r4 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eorseq r8, r2, r4, lsr #9 │ │ │ │ - eorseq r9, r2, r0, lsr #24 │ │ │ │ + @ instruction: 0x003289dc │ │ │ │ + eorseq sl, r2, r8, asr r1 │ │ │ │ andeq r0, r0, r1, ror r1 │ │ │ │ │ │ │ │ 000d5c34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -138431,23 +138431,23 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #368 @ 0x170 │ │ │ │ mov r1, r5 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eorseq fp, r4, r4, lsl #9 │ │ │ │ - eorseq r8, r2, r8, lsr #7 │ │ │ │ - eorseq r6, r4, r4, asr r3 │ │ │ │ + @ instruction: 0x0034b9bc │ │ │ │ + eorseq r8, r2, r0, ror #17 │ │ │ │ + eorseq r6, r4, ip, lsl #17 │ │ │ │ @ instruction: 0x0036a2d0 │ │ │ │ andeq r0, r0, r4, ror #16 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r9, r2, r8, asr #21 │ │ │ │ + eorseq sl, r2, r0 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - mlaseq r2, r8, sl, r9 │ │ │ │ + @ instruction: 0x00329fd0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #132] @ d5e78 │ │ │ │ ldr r3, [pc, #132] @ d5e7c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -138483,15 +138483,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq sl, r6, r4, lsl #4 │ │ │ │ andeq r0, r0, r4, ror #16 │ │ │ │ eorseq pc, r8, r0, lsr #19 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq pc, r1, r0, lsr #13 │ │ │ │ + @ instruction: 0x0031fbd8 │ │ │ │ │ │ │ │ 000d5e8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #808] @ d61cc │ │ │ │ @@ -138700,36 +138700,36 @@ │ │ │ │ bl 504d4 │ │ │ │ eorseq sl, r6, r0, asr r1 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, ip, fp │ │ │ │ andeq r0, r0, r4, ror #16 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eorseq lr, r3, ip, ror #13 │ │ │ │ - eorseq r9, r2, ip, asr #17 │ │ │ │ + eorseq lr, r3, r4, lsr #24 │ │ │ │ + eorseq r9, r2, r4, lsl #28 │ │ │ │ andeq r0, r0, r5, ror r1 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eorseq lr, r3, r0, ror #11 │ │ │ │ - eorseq r9, r2, r0, asr #15 │ │ │ │ + eorseq lr, r3, r8, lsl fp │ │ │ │ + @ instruction: 0x00329cf8 │ │ │ │ andeq r0, r0, r6, ror r1 │ │ │ │ - eorseq lr, r3, r4, ror r5 │ │ │ │ - eorseq r9, r2, r4, asr r7 │ │ │ │ - eorseq lr, r3, r4, lsr r5 │ │ │ │ - eorseq r9, r2, r4, lsl r7 │ │ │ │ - eorseq r9, r4, r8, lsl r0 │ │ │ │ - eorseq pc, r1, r8, lsr r2 @ │ │ │ │ - eorseq pc, r1, r4, ror #4 │ │ │ │ - eorseq sl, r4, ip, ror #31 │ │ │ │ - eorseq pc, r1, r4, ror #1 │ │ │ │ - @ instruction: 0x003296d8 │ │ │ │ - andeq r6, r5, sp, lsr #32 │ │ │ │ - eorseq r8, r4, r8, asr #31 │ │ │ │ - eorseq pc, r1, r4, lsr #3 │ │ │ │ - eorseq r2, r2, ip, asr #5 │ │ │ │ + eorseq lr, r3, ip, lsr #21 │ │ │ │ + eorseq r9, r2, ip, lsl #25 │ │ │ │ + eorseq lr, r3, ip, ror #20 │ │ │ │ + eorseq r9, r2, ip, asr #24 │ │ │ │ + eorseq r9, r4, r0, asr r5 │ │ │ │ + eorseq pc, r1, r0, ror r7 @ │ │ │ │ + mlaseq r1, ip, r7, pc @ │ │ │ │ + eorseq fp, r4, r4, lsr #10 │ │ │ │ + eorseq pc, r1, ip, lsl r6 @ │ │ │ │ + eorseq r9, r2, r0, lsl ip │ │ │ │ + andeq r6, r5, r6, lsr r0 │ │ │ │ + eorseq r9, r4, r0, lsl #10 │ │ │ │ + @ instruction: 0x0031f6dc │ │ │ │ + eorseq r2, r2, r4, lsl #16 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 000d6240 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -138831,21 +138831,21 @@ │ │ │ │ eorseq r9, r6, ip, lsl #27 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq ip, r7, r4, lsl #17 │ │ │ │ eorseq r9, r6, r4, asr #26 │ │ │ │ andeq r0, r0, r4, ror #16 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ @ instruction: 0x00369cb4 │ │ │ │ - @ instruction: 0x003255b0 │ │ │ │ + eorseq r5, r2, r8, ror #21 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - @ instruction: 0x0033e2bc │ │ │ │ - mlaseq r2, ip, r4, r9 │ │ │ │ + @ instruction: 0x0033e7f4 │ │ │ │ + @ instruction: 0x003299d4 │ │ │ │ andeq r0, r0, r3, ror r1 │ │ │ │ - eorseq r9, r2, r0, lsr #9 │ │ │ │ - mlaseq r2, r0, r4, r9 │ │ │ │ + @ instruction: 0x003299d8 │ │ │ │ + eorseq r9, r2, r8, asr #19 │ │ │ │ │ │ │ │ 000d6404 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #908] @ d67a8 │ │ │ │ @@ -139081,41 +139081,41 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x00369bbc │ │ │ │ andeq r0, r0, ip, lsl #21 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, ror #16 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eorseq r7, r2, r0, lsl fp │ │ │ │ - eorseq r9, r2, ip, lsl #5 │ │ │ │ + eorseq r8, r2, r8, asr #32 │ │ │ │ + eorseq r9, r2, r4, asr #15 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - @ instruction: 0x00327ad4 │ │ │ │ - eorseq r9, r2, r0, asr r2 │ │ │ │ + eorseq r8, r2, ip │ │ │ │ + eorseq r9, r2, r8, lsl #15 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ eorseq r9, r6, r4, lsl #20 │ │ │ │ - eorseq r7, r2, r0, ror sl │ │ │ │ - eorseq r9, r2, ip, ror #3 │ │ │ │ + eorseq r7, r2, r8, lsr #31 │ │ │ │ + eorseq r9, r2, r4, lsr #14 │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ - eorseq r7, r2, ip, asr #20 │ │ │ │ - eorseq r9, r2, r8, asr #3 │ │ │ │ - eorseq r7, r2, ip, lsl #20 │ │ │ │ - eorseq r9, r2, r8, lsl #3 │ │ │ │ - @ instruction: 0x003279bc │ │ │ │ - eorseq r9, r2, r8, lsr r1 │ │ │ │ - mlaseq r2, r8, r9, r7 │ │ │ │ - eorseq r9, r2, r4, lsl r1 │ │ │ │ - eorseq r7, r2, r0, ror r9 │ │ │ │ - eorseq r9, r2, ip, ror #1 │ │ │ │ - eorseq r7, r2, r4, asr #18 │ │ │ │ - eorseq r9, r2, r0, asr #1 │ │ │ │ + eorseq r7, r2, r4, lsl #31 │ │ │ │ + eorseq r9, r2, r0, lsl #14 │ │ │ │ + eorseq r7, r2, r4, asr #30 │ │ │ │ + eorseq r9, r2, r0, asr #13 │ │ │ │ + @ instruction: 0x00327ef4 │ │ │ │ + eorseq r9, r2, r0, ror r6 │ │ │ │ + @ instruction: 0x00327ed0 │ │ │ │ + eorseq r9, r2, ip, asr #12 │ │ │ │ + eorseq r7, r2, r8, lsr #29 │ │ │ │ + eorseq r9, r2, r4, lsr #12 │ │ │ │ + eorseq r7, r2, ip, ror lr │ │ │ │ + @ instruction: 0x003295f8 │ │ │ │ andeq r0, r0, r3, lsl #3 │ │ │ │ - eorseq sl, r4, r4, ror #19 │ │ │ │ - @ instruction: 0x0031eadc │ │ │ │ - ldrsbeq r9, [r2], -ip @ │ │ │ │ - andeq r6, r5, r5, ror #1 │ │ │ │ + eorseq sl, r4, ip, lsl pc │ │ │ │ + eorseq pc, r1, r4, lsl r0 @ │ │ │ │ + eorseq r9, r2, r4, lsl r6 │ │ │ │ + andeq r6, r5, lr, ror #1 │ │ │ │ │ │ │ │ 000d6834 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ d68e8 │ │ │ │ @@ -139260,28 +139260,28 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ b d6a24 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ mlaseq r6, r0, sp, r6 │ │ │ │ @ instruction: 0x003696b8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r7, r2, r0, ror #14 │ │ │ │ - eorseq r0, r3, r0, asr #21 │ │ │ │ + mlaseq r2, r8, ip, r7 │ │ │ │ + @ instruction: 0x00330ff8 │ │ │ │ eorseq r9, r6, ip, lsl #13 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, ror #16 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ eorseq r9, r6, r8, lsl #12 │ │ │ │ - eorseq r8, r2, ip, ror #28 │ │ │ │ + eorseq r9, r2, r4, lsr #7 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eorseq r7, r2, r4, ror r6 │ │ │ │ - @ instruction: 0x00328df0 │ │ │ │ + eorseq r7, r2, ip, lsr #23 │ │ │ │ + eorseq r9, r2, r8, lsr #6 │ │ │ │ andeq r0, r0, lr, ror r1 │ │ │ │ - eorseq r4, r2, r0, ror #23 │ │ │ │ - eorseq r8, r2, r4, ror #27 │ │ │ │ + eorseq r5, r2, r8, lsl r1 │ │ │ │ + eorseq r9, r2, ip, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #192] @ d6b94 │ │ │ │ ldr r3, [pc, #192] @ d6b98 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -139332,15 +139332,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b d6b60 │ │ │ │ eorseq r9, r6, r4, lsr #10 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ eorseq lr, r8, r4, asr #25 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq lr, r1, ip, lsr #19 │ │ │ │ + eorseq lr, r1, r4, ror #29 │ │ │ │ │ │ │ │ 000d6ba8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r9, [pc, #664] @ d6e58 │ │ │ │ @@ -139511,38 +139511,38 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r9, r6, r8, lsr r4 │ │ │ │ muleq r0, ip, fp │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eorseq sp, r3, ip, ror #18 │ │ │ │ - eorseq r8, r2, ip, asr #22 │ │ │ │ + eorseq sp, r3, r4, lsr #29 │ │ │ │ + eorseq r9, r2, r4, lsl #1 │ │ │ │ andeq r0, r0, sl, lsl #3 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - eorseq sp, r3, r4, lsr r9 │ │ │ │ - eorseq r8, r2, r4, lsl fp │ │ │ │ + eorseq sp, r3, ip, ror #28 │ │ │ │ + eorseq r9, r2, ip, asr #32 │ │ │ │ andeq r0, r0, r9, lsl #3 │ │ │ │ - @ instruction: 0x0033d8dc │ │ │ │ - @ instruction: 0x00328abc │ │ │ │ + eorseq sp, r3, r4, lsl lr │ │ │ │ + @ instruction: 0x00328ff4 │ │ │ │ andeq r0, r0, r7, lsl #3 │ │ │ │ - @ instruction: 0x0033d8b4 │ │ │ │ - mlaseq r2, r4, sl, r8 │ │ │ │ - eorseq sp, r3, r0, lsl #17 │ │ │ │ - eorseq r8, r2, r0, ror #20 │ │ │ │ - eorseq sp, r3, r8, asr r8 │ │ │ │ - eorseq r8, r2, r8, lsr sl │ │ │ │ - eorseq sl, r4, ip, asr r3 │ │ │ │ - eorseq lr, r1, r4, asr r4 │ │ │ │ - @ instruction: 0x0031e4fc │ │ │ │ - andeq r6, r5, lr, asr #2 │ │ │ │ - eorseq sl, r4, r4, lsr r3 │ │ │ │ - eorseq lr, r1, ip, lsr #8 │ │ │ │ - eorseq r8, r2, ip, asr sl │ │ │ │ - andeq r6, r5, pc, ror #2 │ │ │ │ + eorseq sp, r3, ip, ror #27 │ │ │ │ + eorseq r8, r2, ip, asr #31 │ │ │ │ + @ instruction: 0x0033ddb8 │ │ │ │ + mlaseq r2, r8, pc, r8 @ │ │ │ │ + mlaseq r3, r0, sp, sp │ │ │ │ + eorseq r8, r2, r0, ror pc │ │ │ │ + mlaseq r4, r4, r8, sl │ │ │ │ + eorseq lr, r1, ip, lsl #19 │ │ │ │ + eorseq lr, r1, r4, lsr sl │ │ │ │ + andeq r6, r5, r7, asr r1 │ │ │ │ + eorseq sl, r4, ip, ror #16 │ │ │ │ + eorseq lr, r1, r4, ror #18 │ │ │ │ + mlaseq r2, r4, pc, r8 @ │ │ │ │ + andeq r6, r5, r8, ror r1 │ │ │ │ │ │ │ │ 000d6ec8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -139635,21 +139635,21 @@ │ │ │ │ eorseq r9, r6, r4, lsl #2 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0037bbfc │ │ │ │ eorseq r9, r6, r4, asr #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ eorseq r9, r6, ip, asr #32 │ │ │ │ - @ instruction: 0x003288b0 │ │ │ │ + eorseq r8, r2, r8, ror #27 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eorseq sp, r3, r4, asr r6 │ │ │ │ - eorseq r8, r2, r4, lsr r8 │ │ │ │ + eorseq sp, r3, ip, lsl #23 │ │ │ │ + eorseq r8, r2, ip, ror #26 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ - eorseq r8, r2, r8, ror r8 │ │ │ │ - eorseq fp, r3, r0, ror r8 │ │ │ │ + @ instruction: 0x00328db0 │ │ │ │ + eorseq fp, r3, r8, lsr #27 │ │ │ │ │ │ │ │ 000d706c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -139704,18 +139704,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq fp, r7, r0, lsl #21 │ │ │ │ eorseq r8, r6, r0, asr pc │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r8, r2, r4, ror r7 │ │ │ │ + eorseq r8, r2, ip, lsr #25 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eorseq r7, r2, r0, asr #29 │ │ │ │ - @ instruction: 0x003286fc │ │ │ │ + @ instruction: 0x003283f8 │ │ │ │ + eorseq r8, r2, r4, lsr ip │ │ │ │ │ │ │ │ 000d716c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #296] @ d72ac │ │ │ │ @@ -139793,20 +139793,20 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ bl b6f00 │ │ │ │ b d7210 │ │ │ │ eorseq r8, r6, r4, ror lr │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, ror #19 │ │ │ │ - eorseq r8, r2, r0, ror r6 │ │ │ │ - eorseq r8, r2, r4, ror r6 │ │ │ │ - eorseq r8, r2, r4, asr #12 │ │ │ │ - eorseq r8, r2, r8, asr #12 │ │ │ │ - eorseq r8, r2, ip, lsl r6 │ │ │ │ - eorseq r8, r2, r0, lsr #12 │ │ │ │ + eorseq r8, r2, r8, lsr #23 │ │ │ │ + eorseq r8, r2, ip, lsr #23 │ │ │ │ + eorseq r8, r2, ip, ror fp │ │ │ │ + eorseq r8, r2, r0, lsl #23 │ │ │ │ + eorseq r8, r2, r4, asr fp │ │ │ │ + eorseq r8, r2, r8, asr fp │ │ │ │ │ │ │ │ 000d72d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #240] @ d73d8 │ │ │ │ @@ -139871,18 +139871,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq fp, r7, r8, lsr #16 │ │ │ │ eorseq r8, r6, r4, ror #25 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r8, r6, r4, lsl #25 │ │ │ │ - @ instruction: 0x00349db4 │ │ │ │ - eorseq sp, r1, ip, lsr #29 │ │ │ │ - eorseq r8, r2, r0, lsl r5 │ │ │ │ - ldrdeq r7, [r5], -r6 │ │ │ │ + eorseq sl, r4, ip, ror #5 │ │ │ │ + eorseq lr, r1, r4, ror #7 │ │ │ │ + eorseq r8, r2, r8, asr #20 │ │ │ │ + ldrdeq r7, [r5], -pc @ │ │ │ │ │ │ │ │ 000d73f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -139908,16 +139908,16 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r8, r6, r0, ror #23 │ │ │ │ andeq r0, r0, r8, ror #19 │ │ │ │ - eorseq r6, r2, r8, asr ip │ │ │ │ - eorseq r8, r2, r0, ror #8 │ │ │ │ + mlaseq r2, r0, r1, r7 │ │ │ │ + mlaseq r2, r8, r9, r8 │ │ │ │ andeq r0, r0, r5, lsr #2 │ │ │ │ │ │ │ │ 000d7480 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -140015,23 +140015,23 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #292 @ 0x124 │ │ │ │ mov r1, r5 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eorseq r9, r4, ip, lsr #24 │ │ │ │ - eorseq r6, r2, r0, asr fp │ │ │ │ - @ instruction: 0x00344afc │ │ │ │ + eorseq sl, r4, r4, ror #2 │ │ │ │ + eorseq r7, r2, r8, lsl #1 │ │ │ │ + eorseq r5, r4, r4, lsr r0 │ │ │ │ eorseq r8, r6, r8, ror sl │ │ │ │ andeq r0, r0, r0, asr #23 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r8, r2, ip, lsl #6 │ │ │ │ + eorseq r8, r2, r4, asr #16 │ │ │ │ andeq r0, r0, r8, ror #19 │ │ │ │ - eorseq r8, r2, ip, asr #5 │ │ │ │ + eorseq r8, r2, r4, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ d76dc │ │ │ │ ldr r3, [pc, #144] @ d76e0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -140070,15 +140070,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r8, r6, ip, lsr #19 │ │ │ │ andeq r0, r0, r0, asr #23 │ │ │ │ eorseq lr, r8, r8, asr #2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq sp, r1, ip, lsr lr │ │ │ │ + eorseq lr, r1, r4, ror r3 │ │ │ │ │ │ │ │ 000d76f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #428] @ d78b4 │ │ │ │ @@ -140195,24 +140195,24 @@ │ │ │ │ @ instruction: 0x003688d0 │ │ │ │ andeq r0, r0, ip, lsl #20 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ eorseq r8, r6, r4, asr #16 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - eorseq r8, r2, ip, lsl r1 │ │ │ │ + eorseq r8, r2, r4, asr r6 │ │ │ │ andeq r0, r0, r8, ror #19 │ │ │ │ - eorseq r8, r2, ip, lsr #2 │ │ │ │ - eorseq r8, r2, r4, lsr #1 │ │ │ │ + eorseq r8, r2, r4, ror #12 │ │ │ │ + @ instruction: 0x003285dc │ │ │ │ andeq r0, r0, lr, asr #3 │ │ │ │ - eorseq r8, r2, r0, lsl #2 │ │ │ │ - eorseq r8, r2, r8, ror r0 │ │ │ │ - eorseq r3, r2, ip, lsr #30 │ │ │ │ - eorseq r8, r2, ip, lsr #1 │ │ │ │ - eorseq r8, r2, r4, lsr #32 │ │ │ │ + eorseq r8, r2, r8, lsr r6 │ │ │ │ + @ instruction: 0x003285b0 │ │ │ │ + eorseq r4, r2, r4, ror #8 │ │ │ │ + eorseq r8, r2, r4, ror #11 │ │ │ │ + eorseq r8, r2, ip, asr r5 │ │ │ │ │ │ │ │ 000d7900 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #264] @ d7a20 │ │ │ │ @@ -140286,18 +140286,18 @@ │ │ │ │ @ instruction: 0x0037b1f8 │ │ │ │ @ instruction: 0x003686bc │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ mlaseq r6, ip, r6, r8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq r8, r6, r4, asr #12 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq sl, r3, ip, lsr #29 │ │ │ │ + eorseq fp, r3, r4, ror #7 │ │ │ │ andeq r0, r0, r8, ror #19 │ │ │ │ - eorseq r7, r2, r8, lsr pc │ │ │ │ - @ instruction: 0x00327eb0 │ │ │ │ + eorseq r8, r2, r0, ror r4 │ │ │ │ + eorseq r8, r2, r8, ror #7 │ │ │ │ andeq r0, r0, sp, asr #3 │ │ │ │ │ │ │ │ 000d7a50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -140343,21 +140343,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r8, r6, r8, lsl #11 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, ror #19 │ │ │ │ - eorseq r6, r2, r0, ror #11 │ │ │ │ - eorseq r7, r2, r8, ror #27 │ │ │ │ + eorseq r6, r2, r8, lsl fp │ │ │ │ + eorseq r8, r2, r0, lsr #6 │ │ │ │ andeq r0, r0, r7, lsl #4 │ │ │ │ - eorseq r9, r4, r0, lsl #13 │ │ │ │ - eorseq sp, r1, r8, ror r7 │ │ │ │ - eorseq r7, r2, r4, ror r1 │ │ │ │ - strdeq r8, [r5], -r1 │ │ │ │ + @ instruction: 0x00349bb8 │ │ │ │ + @ instruction: 0x0031dcb0 │ │ │ │ + eorseq r7, r2, ip, lsr #13 │ │ │ │ + strdeq r8, [r5], -sl │ │ │ │ │ │ │ │ 000d7b34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #124] @ d7bc8 │ │ │ │ @@ -140451,23 +140451,23 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eorseq r9, r4, r4, lsl #11 │ │ │ │ - eorseq r6, r2, r8, lsr #9 │ │ │ │ - eorseq r4, r4, r4, asr r4 │ │ │ │ + @ instruction: 0x00349abc │ │ │ │ + eorseq r6, r2, r0, ror #19 │ │ │ │ + eorseq r4, r4, ip, lsl #19 │ │ │ │ @ instruction: 0x003683d0 │ │ │ │ andeq r0, r0, r8, lsr #18 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - @ instruction: 0x00327cd0 │ │ │ │ + eorseq r8, r2, r8, lsl #4 │ │ │ │ andeq r0, r0, r8, ror #19 │ │ │ │ - eorseq r7, r2, ip, lsl ip │ │ │ │ + eorseq r8, r2, r4, asr r1 │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #132] @ d7d7c │ │ │ │ ldr r3, [pc, #132] @ d7d80 │ │ │ │ @@ -140504,15 +140504,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r8, r6, r0, lsl #6 │ │ │ │ andeq r0, r0, r8, lsr #18 │ │ │ │ mlaseq r8, ip, sl, sp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - mlaseq r1, ip, r7, sp │ │ │ │ + @ instruction: 0x0031dcd4 │ │ │ │ │ │ │ │ 000d7d90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ @@ -140566,20 +140566,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r8, r6, ip, asr #4 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, ror #19 │ │ │ │ - eorseq r7, r2, ip, asr #22 │ │ │ │ - eorseq r7, r2, r8, lsl #21 │ │ │ │ - eorseq r9, r4, ip, lsl r3 │ │ │ │ - eorseq sp, r1, r4, lsl r4 │ │ │ │ - mlaseq r1, r8, r4, sp │ │ │ │ - andeq r8, r5, r1, lsr #7 │ │ │ │ + eorseq r8, r2, r4, lsl #1 │ │ │ │ + eorseq r7, r2, r0, asr #31 │ │ │ │ + eorseq r9, r4, r4, asr r8 │ │ │ │ + eorseq sp, r1, ip, asr #18 │ │ │ │ + @ instruction: 0x0031d9d0 │ │ │ │ + andeq r8, r5, sl, lsr #7 │ │ │ │ │ │ │ │ 000d7e94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -140628,18 +140628,18 @@ │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq sl, r7, r8, asr ip │ │ │ │ eorseq r8, r6, r8, lsr #2 │ │ │ │ andeq r0, r0, r8, lsr #18 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r7, r2, ip, lsr #20 │ │ │ │ + eorseq r7, r2, r4, ror #30 │ │ │ │ andeq r0, r0, r8, ror #19 │ │ │ │ - eorseq r7, r2, r4, lsr sl │ │ │ │ - eorseq r7, r2, r0, ror r9 │ │ │ │ + eorseq r7, r2, ip, ror #30 │ │ │ │ + eorseq r7, r2, r8, lsr #29 │ │ │ │ andeq r0, r0, pc, lsl #4 │ │ │ │ │ │ │ │ 000d7f80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -140680,18 +140680,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq sl, r7, ip, ror #22 │ │ │ │ eorseq r8, r6, ip, lsr r0 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ - mlaseq r2, r8, r9, r7 │ │ │ │ + @ instruction: 0x00327ed0 │ │ │ │ andeq r0, r0, r8, ror #19 │ │ │ │ - eorseq r5, r2, ip, ror lr │ │ │ │ - eorseq r7, r2, r8, lsr #17 │ │ │ │ + @ instruction: 0x003263b4 │ │ │ │ + eorseq r7, r2, r0, ror #27 │ │ │ │ │ │ │ │ 000d8044 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [pc, #484] @ d8240 │ │ │ │ @@ -140816,22 +140816,22 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mlaseq r6, ip, pc, r7 @ │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r8, ror #19 │ │ │ │ - eorseq ip, r3, r8, lsl #3 │ │ │ │ - @ instruction: 0x003276f4 │ │ │ │ - eorseq ip, r3, r8, asr r1 │ │ │ │ - @ instruction: 0x003276bc │ │ │ │ - eorseq r8, r4, ip, asr #30 │ │ │ │ - eorseq sp, r1, r4, asr #32 │ │ │ │ - eorseq r7, r2, r4, lsl #15 │ │ │ │ - andeq lr, r5, sl, asr #1 │ │ │ │ + eorseq ip, r3, r0, asr #13 │ │ │ │ + eorseq r7, r2, ip, lsr #24 │ │ │ │ + mlaseq r3, r0, r6, ip │ │ │ │ + @ instruction: 0x00327bf4 │ │ │ │ + eorseq r9, r4, r4, lsl #9 │ │ │ │ + eorseq sp, r1, ip, ror r5 │ │ │ │ + @ instruction: 0x00327cbc │ │ │ │ + ldrdeq lr, [r5], -r3 │ │ │ │ │ │ │ │ 000d826c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #280] @ d839c │ │ │ │ @@ -140910,18 +140910,18 @@ │ │ │ │ eorseq r7, r6, r0, asr sp │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r7, r6, r0, lsr #26 │ │ │ │ andeq r0, r0, r0, lsl r7 │ │ │ │ andeq r0, r0, ip, lsr #26 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ @ instruction: 0x00367cbc │ │ │ │ - eorseq r7, r2, r4, ror #12 │ │ │ │ + mlaseq r2, ip, fp, r7 │ │ │ │ andeq r0, r0, r8, ror #19 │ │ │ │ - @ instruction: 0x0033bfd8 │ │ │ │ - eorseq r7, r2, r8, lsr r5 │ │ │ │ + eorseq ip, r3, r0, lsl r5 │ │ │ │ + eorseq r7, r2, r0, ror sl │ │ │ │ │ │ │ │ 000d83cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r0, [pc, #700] @ d86a0 │ │ │ │ @@ -141103,22 +141103,22 @@ │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r7, r6, r4, lsl ip │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x00367bf4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ mlaseq r6, r0, fp, r7 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r0, r4, r4, asr #6 │ │ │ │ - eorseq r5, r2, r4, asr #18 │ │ │ │ + eorseq r0, r4, ip, ror r8 │ │ │ │ + eorseq r5, r2, ip, ror lr │ │ │ │ muleq r0, r4, r8 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r0, r0, r4, lsr #24 │ │ │ │ - eorseq r8, r4, ip, ror #21 │ │ │ │ - eorseq ip, r1, r4, ror #23 │ │ │ │ - mlaseq r1, r4, sp, pc @ │ │ │ │ + eorseq r9, r4, r4, lsr #32 │ │ │ │ + eorseq sp, r1, ip, lsl r1 │ │ │ │ + eorseq r0, r2, ip, asr #5 │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ │ │ │ │ 000d86dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -141189,18 +141189,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq sl, r7, ip, lsl r4 │ │ │ │ @ instruction: 0x003678d0 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x003678b0 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ eorseq r7, r6, ip, ror #16 │ │ │ │ - eorseq r3, r2, r8, ror #2 │ │ │ │ + eorseq r3, r2, r0, lsr #13 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r0, r4, r8, lsr r0 │ │ │ │ - eorseq r5, r2, r4, lsr r6 │ │ │ │ + eorseq r0, r4, r0, ror r5 │ │ │ │ + eorseq r5, r2, ip, ror #22 │ │ │ │ │ │ │ │ 000d8818 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -141392,34 +141392,34 @@ │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl b6f00 │ │ │ │ b d89b4 │ │ │ │ eorseq r7, r6, ip, ror r7 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, ip, asr r9 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r7, r2, r0, lsr #2 │ │ │ │ - eorseq r7, r2, r4, lsl #2 │ │ │ │ - eorseq r5, r2, ip, lsl r5 │ │ │ │ - eorseq r7, r2, r8, rrx │ │ │ │ - eorseq r7, r2, ip, asr #32 │ │ │ │ - eorseq r5, r2, r4, ror #8 │ │ │ │ - @ instruction: 0x00326ff0 │ │ │ │ - @ instruction: 0x00326fd4 │ │ │ │ - eorseq r5, r2, ip, ror #7 │ │ │ │ - eorseq r6, r2, r0, lsr #31 │ │ │ │ - @ instruction: 0x003253b8 │ │ │ │ - eorseq r6, r2, r8, ror pc │ │ │ │ - mlaseq r2, r0, r3, r5 │ │ │ │ - eorseq r6, r2, ip, asr pc │ │ │ │ - eorseq r6, r2, r0, asr #30 │ │ │ │ - eorseq r5, r2, r8, asr r3 │ │ │ │ - eorseq r6, r2, r8, lsl pc │ │ │ │ - eorseq r5, r2, r0, lsr r3 │ │ │ │ - @ instruction: 0x00326ef0 │ │ │ │ - eorseq r5, r2, r8, lsl #6 │ │ │ │ + eorseq r7, r2, r8, asr r6 │ │ │ │ + eorseq r7, r2, ip, lsr r6 │ │ │ │ + eorseq r5, r2, r4, asr sl │ │ │ │ + eorseq r7, r2, r0, lsr #11 │ │ │ │ + eorseq r7, r2, r4, lsl #11 │ │ │ │ + mlaseq r2, ip, r9, r5 │ │ │ │ + eorseq r7, r2, r8, lsr #10 │ │ │ │ + eorseq r7, r2, ip, lsl #10 │ │ │ │ + eorseq r5, r2, r4, lsr #18 │ │ │ │ + @ instruction: 0x003274d8 │ │ │ │ + @ instruction: 0x003258f0 │ │ │ │ + @ instruction: 0x003274b0 │ │ │ │ + eorseq r5, r2, r8, asr #17 │ │ │ │ + mlaseq r2, r4, r4, r7 │ │ │ │ + eorseq r7, r2, r8, ror r4 │ │ │ │ + mlaseq r2, r0, r8, r5 │ │ │ │ + eorseq r7, r2, r0, asr r4 │ │ │ │ + eorseq r5, r2, r8, ror #16 │ │ │ │ + eorseq r7, r2, r8, lsr #8 │ │ │ │ + eorseq r5, r2, r0, asr #16 │ │ │ │ │ │ │ │ 000d8b74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -141525,20 +141525,20 @@ │ │ │ │ eorseq r7, r6, r8, asr r4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r9, r7, r4, asr #30 │ │ │ │ @ instruction: 0x003673fc │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ eorseq r7, r6, ip, ror #6 │ │ │ │ - @ instruction: 0x00322ad0 │ │ │ │ + eorseq r3, r2, r8 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r6, r2, r0, lsr #26 │ │ │ │ - eorseq r5, r2, r8, lsr r1 │ │ │ │ - mlaseq r2, r0, sl, r2 │ │ │ │ - eorseq r2, r2, r0, lsl #21 │ │ │ │ + eorseq r7, r2, r8, asr r2 │ │ │ │ + eorseq r5, r2, r0, ror r6 │ │ │ │ + eorseq r2, r2, r8, asr #31 │ │ │ │ + @ instruction: 0x00322fb8 │ │ │ │ │ │ │ │ 000d8d48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -142126,62 +142126,62 @@ │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mlaseq r6, r0, r2, r7 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r7, r6, r8, ror #4 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x0033ddf4 │ │ │ │ - @ instruction: 0x00324dd0 │ │ │ │ + eorseq lr, r3, ip, lsr #6 │ │ │ │ + eorseq r5, r2, r8, lsl #6 │ │ │ │ mlaseq r6, r0, pc, r6 @ │ │ │ │ - eorseq sp, r3, r0, ror sp │ │ │ │ - eorseq r4, r2, ip, asr #26 │ │ │ │ - eorseq sp, r3, r0, asr #26 │ │ │ │ - eorseq r4, r2, ip, lsl sp │ │ │ │ - eorseq sp, r3, r8, lsl sp │ │ │ │ - @ instruction: 0x00324cf4 │ │ │ │ - eorseq sp, r3, r8, ror #25 │ │ │ │ - eorseq r4, r2, r0, asr #25 │ │ │ │ - eorseq sp, r3, r8, lsl #25 │ │ │ │ - eorseq r4, r2, r0, ror #24 │ │ │ │ - eorseq pc, r1, r8, asr #30 │ │ │ │ - eorseq sp, r3, r8, asr ip │ │ │ │ - eorseq r4, r2, r0, lsr ip │ │ │ │ - eorseq r2, r2, r4, lsl r7 │ │ │ │ - eorseq sp, r3, r8, lsl ip │ │ │ │ - @ instruction: 0x00324bf0 │ │ │ │ - eorseq r9, r3, r4, asr #12 │ │ │ │ - @ instruction: 0x0033dbd4 │ │ │ │ - eorseq r4, r2, ip, lsr #23 │ │ │ │ - eorseq sp, r3, r4, lsr #23 │ │ │ │ - eorseq r4, r2, r0, lsl #23 │ │ │ │ - eorseq sp, r3, r0, lsl #23 │ │ │ │ - eorseq r4, r2, r8, asr fp │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - eorseq sp, r3, r0, lsl r9 │ │ │ │ - eorseq r4, r2, ip, ror #17 │ │ │ │ - eorseq sp, r3, r0, ror #17 │ │ │ │ - @ instruction: 0x003248b8 │ │ │ │ - @ instruction: 0x0033d8b4 │ │ │ │ - mlaseq r2, r0, r8, r4 │ │ │ │ - eorseq sp, r3, ip, lsl #17 │ │ │ │ - eorseq r4, r2, r8, ror #16 │ │ │ │ - eorseq sp, r3, ip, ror #16 │ │ │ │ - eorseq r4, r2, r8, asr #16 │ │ │ │ - eorseq sp, r3, r4, asr #16 │ │ │ │ - eorseq r4, r2, ip, lsl r8 │ │ │ │ - eorseq sp, r3, ip, lsl r8 │ │ │ │ - @ instruction: 0x003247f8 │ │ │ │ - eorseq r7, r4, r0, asr #22 │ │ │ │ - eorseq fp, r1, r8, lsr ip │ │ │ │ - @ instruction: 0x003263d4 │ │ │ │ + eorseq lr, r3, r8, lsr #5 │ │ │ │ + eorseq r5, r2, r4, lsl #5 │ │ │ │ + eorseq lr, r3, r8, ror r2 │ │ │ │ + eorseq r5, r2, r4, asr r2 │ │ │ │ + eorseq lr, r3, r0, asr r2 │ │ │ │ + eorseq r5, r2, ip, lsr #4 │ │ │ │ + eorseq lr, r3, r0, lsr #4 │ │ │ │ + @ instruction: 0x003251f8 │ │ │ │ + eorseq lr, r3, r0, asr #3 │ │ │ │ + mlaseq r2, r8, r1, r5 │ │ │ │ + eorseq r0, r2, r0, lsl #9 │ │ │ │ + mlaseq r3, r0, r1, lr │ │ │ │ + eorseq r5, r2, r8, ror #2 │ │ │ │ + eorseq r2, r2, ip, asr #24 │ │ │ │ + eorseq lr, r3, r0, asr r1 │ │ │ │ + eorseq r5, r2, r8, lsr #2 │ │ │ │ + eorseq r9, r3, ip, ror fp │ │ │ │ + eorseq lr, r3, ip, lsl #2 │ │ │ │ + eorseq r5, r2, r4, ror #1 │ │ │ │ + ldrsbeq lr, [r3], -ip @ │ │ │ │ + ldrheq r5, [r2], -r8 @ │ │ │ │ + ldrheq lr, [r3], -r8 @ │ │ │ │ + mlaseq r2, r0, r0, r5 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + eorseq sp, r3, r8, asr #28 │ │ │ │ + eorseq r4, r2, r4, lsr #28 │ │ │ │ + eorseq sp, r3, r8, lsl lr │ │ │ │ + @ instruction: 0x00324df0 │ │ │ │ + eorseq sp, r3, ip, ror #27 │ │ │ │ + eorseq r4, r2, r8, asr #27 │ │ │ │ + eorseq sp, r3, r4, asr #27 │ │ │ │ + eorseq r4, r2, r0, lsr #27 │ │ │ │ + eorseq sp, r3, r4, lsr #27 │ │ │ │ + eorseq r4, r2, r0, lsl #27 │ │ │ │ + eorseq sp, r3, ip, ror sp │ │ │ │ + eorseq r4, r2, r4, asr sp │ │ │ │ + eorseq sp, r3, r4, asr sp │ │ │ │ + eorseq r4, r2, r0, lsr sp │ │ │ │ + eorseq r8, r4, r8, ror r0 │ │ │ │ + eorseq ip, r1, r0, ror r1 │ │ │ │ + eorseq r6, r2, ip, lsl #18 │ │ │ │ @ instruction: 0x000008b3 │ │ │ │ - eorseq r7, r4, r8, lsl fp │ │ │ │ - eorseq fp, r1, r0, lsl ip │ │ │ │ - @ instruction: 0x003263b8 │ │ │ │ + eorseq r8, r4, r0, asr r0 │ │ │ │ + eorseq ip, r1, r8, asr #2 │ │ │ │ + @ instruction: 0x003268f0 │ │ │ │ andeq r0, r0, r2, ror #17 │ │ │ │ │ │ │ │ 000d9750 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -142264,19 +142264,19 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r9, r7, r8, lsr #7 │ │ │ │ eorseq r6, r6, ip, asr r8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r6, r6, ip, lsr r8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ @ instruction: 0x003667d8 │ │ │ │ - eorseq pc, r1, ip, asr #17 │ │ │ │ + eorseq pc, r1, r4, lsl #28 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq sp, r3, r8, asr #11 │ │ │ │ - eorseq r4, r2, r4, lsr #11 │ │ │ │ - eorseq r9, r3, r0, lsl r0 │ │ │ │ + eorseq sp, r3, r0, lsl #22 │ │ │ │ + @ instruction: 0x00324adc │ │ │ │ + eorseq r9, r3, r8, asr #10 │ │ │ │ │ │ │ │ 000d98c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr ip, [pc, #3980] @ da864 │ │ │ │ @@ -143283,172 +143283,172 @@ │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ eorseq r6, r6, r0, ror #7 │ │ │ │ andeq r0, r0, ip, lsl #21 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - eorseq r5, r2, r8, lsl #22 │ │ │ │ - eorseq ip, r3, r4, ror #29 │ │ │ │ - mlaseq r2, ip, lr, r3 │ │ │ │ - eorseq ip, r3, r0, lsr #28 │ │ │ │ - @ instruction: 0x00323dd8 │ │ │ │ - eorseq ip, r3, r0, ror #27 │ │ │ │ - mlaseq r2, r8, sp, r3 │ │ │ │ - mlaseq r2, r0, r8, r1 │ │ │ │ - @ instruction: 0x0033cdb8 │ │ │ │ - eorseq r3, r2, r0, ror sp │ │ │ │ - eorseq r1, r2, r4, ror r5 │ │ │ │ - eorseq ip, r3, r8, ror sp │ │ │ │ - eorseq r3, r2, r0, lsr sp │ │ │ │ - eorseq ip, r3, r0, lsl #26 │ │ │ │ - @ instruction: 0x00323cb8 │ │ │ │ - eorseq r6, r4, r8, asr #31 │ │ │ │ - eorseq fp, r1, r0, asr #1 │ │ │ │ - eorseq fp, r1, ip, lsl #3 │ │ │ │ + eorseq r6, r2, r0, asr #32 │ │ │ │ + eorseq sp, r3, ip, lsl r4 │ │ │ │ + @ instruction: 0x003243d4 │ │ │ │ + eorseq sp, r3, r8, asr r3 │ │ │ │ + eorseq r4, r2, r0, lsl r3 │ │ │ │ + eorseq sp, r3, r8, lsl r3 │ │ │ │ + @ instruction: 0x003242d0 │ │ │ │ + eorseq r1, r2, r8, asr #27 │ │ │ │ + @ instruction: 0x0033d2f0 │ │ │ │ + eorseq r4, r2, r8, lsr #5 │ │ │ │ + eorseq r1, r2, ip, lsr #21 │ │ │ │ + @ instruction: 0x0033d2b0 │ │ │ │ + eorseq r4, r2, r8, ror #4 │ │ │ │ + eorseq sp, r3, r8, lsr r2 │ │ │ │ + @ instruction: 0x003241f0 │ │ │ │ + eorseq r7, r4, r0, lsl #10 │ │ │ │ + @ instruction: 0x0031b5f8 │ │ │ │ + eorseq fp, r1, r4, asr #13 │ │ │ │ andeq r0, r0, fp, asr r5 │ │ │ │ - eorseq r1, r2, r4, lsr #8 │ │ │ │ + eorseq r1, r2, ip, asr r9 │ │ │ │ + eorseq sp, r3, r0, ror r1 │ │ │ │ + eorseq r4, r2, r4, lsr #2 │ │ │ │ + eorseq r8, r3, ip, lsl #23 │ │ │ │ + eorseq sp, r3, r0, asr #2 │ │ │ │ + ldrsheq r4, [r2], -r4 @ │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + eorseq ip, r3, r4, lsr #31 │ │ │ │ + eorseq r3, r2, ip, asr pc │ │ │ │ + eorseq ip, r3, r8, ror #30 │ │ │ │ + eorseq r3, r2, r0, lsr #30 │ │ │ │ + eorseq ip, r3, r0, lsr #30 │ │ │ │ + @ instruction: 0x00323ed8 │ │ │ │ + @ instruction: 0x0033cef8 │ │ │ │ + @ instruction: 0x00323eb0 │ │ │ │ + @ instruction: 0x0033cebc │ │ │ │ + eorseq r3, r2, r4, ror lr │ │ │ │ + mlaseq r3, ip, lr, ip │ │ │ │ + eorseq r3, r2, r4, asr lr │ │ │ │ + eorseq r1, r2, r8, asr #12 │ │ │ │ + eorseq ip, r3, ip, asr lr │ │ │ │ + eorseq r3, r2, r0, lsl lr │ │ │ │ + eorseq r8, r3, r0, asr r8 │ │ │ │ + eorseq ip, r3, r4, lsl #28 │ │ │ │ + @ instruction: 0x00323db8 │ │ │ │ + @ instruction: 0x0033cdb4 │ │ │ │ + eorseq r3, r2, ip, ror #26 │ │ │ │ + eorseq ip, r3, r8, lsl #27 │ │ │ │ + eorseq r3, r2, ip, lsr sp │ │ │ │ + eorseq ip, r3, ip, lsr #26 │ │ │ │ + eorseq r3, r2, r4, ror #25 │ │ │ │ + @ instruction: 0x0033ccf8 │ │ │ │ + @ instruction: 0x00323cb0 │ │ │ │ + @ instruction: 0x0033ccd4 │ │ │ │ + eorseq r3, r2, ip, lsl #25 │ │ │ │ + eorseq ip, r3, ip, lsr #25 │ │ │ │ + eorseq r3, r2, r4, ror #24 │ │ │ │ + @ instruction: 0x003386d0 │ │ │ │ + eorseq ip, r3, r4, lsl #25 │ │ │ │ + eorseq r3, r2, r8, lsr ip │ │ │ │ + eorseq ip, r3, r8, asr ip │ │ │ │ + eorseq r3, r2, r0, lsl ip │ │ │ │ eorseq ip, r3, r8, lsr ip │ │ │ │ - eorseq r3, r2, ip, ror #23 │ │ │ │ - eorseq r8, r3, r4, asr r6 │ │ │ │ - eorseq ip, r3, r8, lsl #24 │ │ │ │ - @ instruction: 0x00323bbc │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - eorseq ip, r3, ip, ror #20 │ │ │ │ - eorseq r3, r2, r4, lsr #20 │ │ │ │ - eorseq ip, r3, r0, lsr sl │ │ │ │ - eorseq r3, r2, r8, ror #19 │ │ │ │ - eorseq ip, r3, r8, ror #19 │ │ │ │ - eorseq r3, r2, r0, lsr #19 │ │ │ │ - eorseq ip, r3, r0, asr #19 │ │ │ │ - eorseq r3, r2, r8, ror r9 │ │ │ │ - eorseq ip, r3, r4, lsl #19 │ │ │ │ - eorseq r3, r2, ip, lsr r9 │ │ │ │ - eorseq ip, r3, r4, ror #18 │ │ │ │ - eorseq r3, r2, ip, lsl r9 │ │ │ │ - eorseq r1, r2, r0, lsl r1 │ │ │ │ - eorseq ip, r3, r4, lsr #18 │ │ │ │ - @ instruction: 0x003238d8 │ │ │ │ - eorseq r8, r3, r8, lsl r3 │ │ │ │ - eorseq ip, r3, ip, asr #17 │ │ │ │ - eorseq r3, r2, r0, lsl #17 │ │ │ │ - eorseq ip, r3, ip, ror r8 │ │ │ │ - eorseq r3, r2, r4, lsr r8 │ │ │ │ - eorseq ip, r3, r0, asr r8 │ │ │ │ - eorseq r3, r2, r4, lsl #16 │ │ │ │ - @ instruction: 0x0033c7f4 │ │ │ │ - eorseq r3, r2, ip, lsr #15 │ │ │ │ - eorseq ip, r3, r0, asr #15 │ │ │ │ - eorseq r3, r2, r8, ror r7 │ │ │ │ - mlaseq r3, ip, r7, ip │ │ │ │ - eorseq r3, r2, r4, asr r7 │ │ │ │ - eorseq ip, r3, r4, ror r7 │ │ │ │ - eorseq r3, r2, ip, lsr #14 │ │ │ │ - mlaseq r3, r8, r1, r8 │ │ │ │ - eorseq ip, r3, ip, asr #14 │ │ │ │ - eorseq r3, r2, r0, lsl #14 │ │ │ │ - eorseq ip, r3, r0, lsr #14 │ │ │ │ - @ instruction: 0x003236d8 │ │ │ │ - eorseq ip, r3, r0, lsl #14 │ │ │ │ - @ instruction: 0x003236b8 │ │ │ │ - @ instruction: 0x0033c6d4 │ │ │ │ - eorseq r3, r2, ip, lsl #13 │ │ │ │ - eorseq ip, r3, r0, lsr #13 │ │ │ │ - eorseq r3, r2, r8, asr r6 │ │ │ │ - eorseq ip, r3, r0, lsl #13 │ │ │ │ - eorseq r3, r2, r8, lsr r6 │ │ │ │ - eorseq ip, r3, ip, lsr #12 │ │ │ │ - eorseq r3, r2, r4, ror #11 │ │ │ │ - @ instruction: 0x0033c5fc │ │ │ │ - @ instruction: 0x003235b4 │ │ │ │ + @ instruction: 0x00323bf0 │ │ │ │ + eorseq ip, r3, ip, lsl #24 │ │ │ │ + eorseq r3, r2, r4, asr #23 │ │ │ │ + @ instruction: 0x0033cbd8 │ │ │ │ + mlaseq r2, r0, fp, r3 │ │ │ │ + @ instruction: 0x0033cbb8 │ │ │ │ + eorseq r3, r2, r0, ror fp │ │ │ │ + eorseq ip, r3, r4, ror #22 │ │ │ │ + eorseq r3, r2, ip, lsl fp │ │ │ │ + eorseq ip, r3, r4, lsr fp │ │ │ │ + eorseq r3, r2, ip, ror #21 │ │ │ │ andeq r0, r0, r0, asr sp │ │ │ │ muleq r0, ip, fp │ │ │ │ - eorseq ip, r3, ip, asr r0 │ │ │ │ - eorseq r3, r2, r4, lsl r0 │ │ │ │ - eorseq r4, r2, r0, lsr ip │ │ │ │ - eorseq ip, r3, r0, lsr r0 │ │ │ │ - eorseq r2, r2, r4, ror #31 │ │ │ │ + mlaseq r3, r4, r5, ip │ │ │ │ + eorseq r3, r2, ip, asr #10 │ │ │ │ + eorseq r5, r2, r8, ror #2 │ │ │ │ + eorseq ip, r3, r8, ror #10 │ │ │ │ + eorseq r3, r2, ip, lsl r5 │ │ │ │ + eorseq ip, r3, ip, ror #7 │ │ │ │ + eorseq r3, r2, r4, lsr #7 │ │ │ │ + @ instruction: 0x0033c2dc │ │ │ │ + mlaseq r2, r4, r2, r3 │ │ │ │ + @ instruction: 0x0033c2b0 │ │ │ │ + eorseq r3, r2, r8, ror #4 │ │ │ │ + eorseq ip, r3, ip, lsl #5 │ │ │ │ + eorseq r3, r2, r0, asr #4 │ │ │ │ + eorseq ip, r3, r8, asr #2 │ │ │ │ + eorseq r3, r2, r0, lsl #2 │ │ │ │ + eorseq ip, r3, r0, lsr #2 │ │ │ │ + ldrsbeq r3, [r2], -r8 @ │ │ │ │ + eorseq ip, r3, r0, lsl #2 │ │ │ │ + ldrheq r3, [r2], -r8 @ │ │ │ │ + andeq r0, r0, r4, lsr #24 │ │ │ │ + eorseq ip, r3, ip, lsl r0 │ │ │ │ + @ instruction: 0x00322fd4 │ │ │ │ + eorseq fp, r3, r8, ror #31 │ │ │ │ + eorseq r2, r2, r0, lsr #31 │ │ │ │ + eorseq fp, r3, r8, asr #31 │ │ │ │ + eorseq r2, r2, r0, lsl #31 │ │ │ │ + eorseq fp, r3, ip, lsr pc │ │ │ │ + @ instruction: 0x00322ef4 │ │ │ │ + eorseq fp, r3, ip, ror #29 │ │ │ │ + eorseq r2, r2, r4, lsr #29 │ │ │ │ @ instruction: 0x0033beb4 │ │ │ │ eorseq r2, r2, ip, ror #28 │ │ │ │ - eorseq fp, r3, r4, lsr #27 │ │ │ │ - eorseq r2, r2, ip, asr sp │ │ │ │ - eorseq fp, r3, r8, ror sp │ │ │ │ - eorseq r2, r2, r0, lsr sp │ │ │ │ - eorseq fp, r3, r4, asr sp │ │ │ │ - eorseq r2, r2, r8, lsl #26 │ │ │ │ - eorseq fp, r3, r0, lsl ip │ │ │ │ - eorseq r2, r2, r8, asr #23 │ │ │ │ - eorseq fp, r3, r8, ror #23 │ │ │ │ - eorseq r2, r2, r0, lsr #23 │ │ │ │ - eorseq fp, r3, r8, asr #23 │ │ │ │ - eorseq r2, r2, r0, lsl #23 │ │ │ │ - andeq r0, r0, r4, lsr #24 │ │ │ │ - eorseq fp, r3, r4, ror #21 │ │ │ │ - mlaseq r2, ip, sl, r2 │ │ │ │ - @ instruction: 0x0033bab0 │ │ │ │ - eorseq r2, r2, r8, ror #20 │ │ │ │ - mlaseq r3, r0, sl, fp │ │ │ │ - eorseq r2, r2, r8, asr #20 │ │ │ │ - eorseq fp, r3, r4, lsl #20 │ │ │ │ - @ instruction: 0x003229bc │ │ │ │ - @ instruction: 0x0033b9b4 │ │ │ │ - eorseq r2, r2, ip, ror #18 │ │ │ │ - eorseq fp, r3, ip, ror r9 │ │ │ │ - eorseq r2, r2, r4, lsr r9 │ │ │ │ - eorseq fp, r3, r0, asr r9 │ │ │ │ - eorseq r2, r2, r8, lsl #18 │ │ │ │ - eorseq fp, r3, r0, lsr r9 │ │ │ │ - eorseq r2, r2, r8, ror #17 │ │ │ │ - eorseq fp, r3, r0, lsl r9 │ │ │ │ - eorseq r2, r2, r4, asr #17 │ │ │ │ - @ instruction: 0x0033b8d4 │ │ │ │ - eorseq r2, r2, ip, lsl #17 │ │ │ │ - eorseq fp, r3, r8, lsr #17 │ │ │ │ - eorseq r2, r2, r0, ror #16 │ │ │ │ - eorseq fp, r3, r4, lsl #17 │ │ │ │ - eorseq r2, r2, ip, lsr r8 │ │ │ │ - eorseq fp, r3, r4, asr #16 │ │ │ │ - @ instruction: 0x003227fc │ │ │ │ - eorseq fp, r3, r4, lsr #16 │ │ │ │ - @ instruction: 0x003227dc │ │ │ │ - eorseq fp, r3, r4, lsl #16 │ │ │ │ - @ instruction: 0x003227bc │ │ │ │ - eorseq fp, r3, r4, ror #15 │ │ │ │ - mlaseq r2, ip, r7, r2 │ │ │ │ - eorseq fp, r3, r0, asr #15 │ │ │ │ - eorseq r2, r2, r8, ror r7 │ │ │ │ - eorseq fp, r3, r0, lsr #15 │ │ │ │ - eorseq r2, r2, r8, asr r7 │ │ │ │ - eorseq fp, r3, r0, lsl #15 │ │ │ │ - eorseq r2, r2, r8, lsr r7 │ │ │ │ - eorseq r5, r4, r8, ror sl │ │ │ │ - eorseq r9, r1, r0, ror fp │ │ │ │ - eorseq r4, r2, ip, lsl #7 │ │ │ │ + eorseq fp, r3, r8, lsl #29 │ │ │ │ + eorseq r2, r2, r0, asr #28 │ │ │ │ + eorseq fp, r3, r8, ror #28 │ │ │ │ + eorseq r2, r2, r0, lsr #28 │ │ │ │ + eorseq fp, r3, r8, asr #28 │ │ │ │ + @ instruction: 0x00322dfc │ │ │ │ + eorseq fp, r3, ip, lsl #28 │ │ │ │ + eorseq r2, r2, r4, asr #27 │ │ │ │ + eorseq fp, r3, r0, ror #27 │ │ │ │ + mlaseq r2, r8, sp, r2 │ │ │ │ + @ instruction: 0x0033bdbc │ │ │ │ + eorseq r2, r2, r4, ror sp │ │ │ │ + eorseq fp, r3, ip, ror sp │ │ │ │ + eorseq r2, r2, r4, lsr sp │ │ │ │ + eorseq fp, r3, ip, asr sp │ │ │ │ + eorseq r2, r2, r4, lsl sp │ │ │ │ + eorseq fp, r3, ip, lsr sp │ │ │ │ + @ instruction: 0x00322cf4 │ │ │ │ + eorseq fp, r3, ip, lsl sp │ │ │ │ + @ instruction: 0x00322cd4 │ │ │ │ + @ instruction: 0x0033bcf8 │ │ │ │ + @ instruction: 0x00322cb0 │ │ │ │ + @ instruction: 0x0033bcd8 │ │ │ │ + mlaseq r2, r0, ip, r2 │ │ │ │ + @ instruction: 0x0033bcb8 │ │ │ │ + eorseq r2, r2, r0, ror ip │ │ │ │ + @ instruction: 0x00345fb0 │ │ │ │ + eorseq sl, r1, r8, lsr #1 │ │ │ │ + eorseq r4, r2, r4, asr #17 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - eorseq r5, r4, r0, asr sl │ │ │ │ - eorseq r9, r1, r8, asr #22 │ │ │ │ - eorseq r4, r2, r4, asr r3 │ │ │ │ + eorseq r5, r4, r8, lsl #31 │ │ │ │ + eorseq sl, r1, r0, lsl #1 │ │ │ │ + eorseq r4, r2, ip, lsl #17 │ │ │ │ ldrdeq r0, [r0], -r7 │ │ │ │ - eorseq r5, r4, r8, lsr #20 │ │ │ │ - eorseq r9, r1, r0, lsr #22 │ │ │ │ - @ instruction: 0x0031ccd0 │ │ │ │ + eorseq r5, r4, r0, ror #30 │ │ │ │ + eorseq sl, r1, r8, asr r0 │ │ │ │ + eorseq sp, r1, r8, lsl #4 │ │ │ │ andeq r0, r0, sp, lsr r5 │ │ │ │ - eorseq r3, r4, r4, lsl #20 │ │ │ │ - eorseq r9, r1, r0, ror #23 │ │ │ │ - eorseq ip, r1, r8, lsl #26 │ │ │ │ + eorseq r3, r4, ip, lsr pc │ │ │ │ + eorseq sl, r1, r8, lsl r1 │ │ │ │ + eorseq sp, r1, r0, asr #4 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - @ instruction: 0x003459d8 │ │ │ │ - @ instruction: 0x00319ad4 │ │ │ │ - mlaseq r2, r4, r2, r4 │ │ │ │ - @ instruction: 0x003439b4 │ │ │ │ - @ instruction: 0x00319bd4 │ │ │ │ - eorseq r9, r1, r0, lsl #24 │ │ │ │ - eorseq r5, r4, r8, lsl #19 │ │ │ │ - eorseq r9, r1, r0, lsl #21 │ │ │ │ - eorseq r4, r2, r4, lsr r2 │ │ │ │ + eorseq r5, r4, r0, lsl pc │ │ │ │ + eorseq sl, r1, ip │ │ │ │ + eorseq r4, r2, ip, asr #15 │ │ │ │ + eorseq r3, r4, ip, ror #29 │ │ │ │ + eorseq sl, r1, ip, lsl #2 │ │ │ │ + eorseq sl, r1, r8, lsr r1 │ │ │ │ + eorseq r5, r4, r0, asr #29 │ │ │ │ + @ instruction: 0x00319fb8 │ │ │ │ + eorseq r4, r2, ip, ror #14 │ │ │ │ andeq r0, r0, lr, asr #12 │ │ │ │ ldr r3, [r8] │ │ │ │ mov fp, r7 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r6 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ @@ -144349,18 +144349,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x003772f4 │ │ │ │ eorseq r4, r6, r8, lsr #15 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r4, r6, r8, lsl #15 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ eorseq r4, r6, r4, asr #14 │ │ │ │ - eorseq r0, r2, r0, asr #32 │ │ │ │ + eorseq r0, r2, r8, ror r5 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq fp, r3, r8, asr r5 │ │ │ │ - eorseq r2, r2, ip, lsl #10 │ │ │ │ + mlaseq r3, r0, sl, fp │ │ │ │ + eorseq r2, r2, r4, asr #20 │ │ │ │ │ │ │ │ 000db940 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ @@ -144571,33 +144571,33 @@ │ │ │ │ mlaseq r6, r8, r6, r4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r4, r6, r8, ror r6 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ muleq r0, r4, r8 │ │ │ │ eorseq r4, r6, r4, asr r5 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - mlaseq r3, ip, sp, r6 │ │ │ │ - eorseq sp, r3, ip, lsr #24 │ │ │ │ - eorseq r2, r2, r4, lsl #6 │ │ │ │ - eorseq sp, r3, ip, ror #23 │ │ │ │ - eorseq r2, r2, r8, asr #5 │ │ │ │ - eorseq sp, r3, r4, asr #23 │ │ │ │ - eorseq r2, r2, r0, lsr #5 │ │ │ │ - @ instruction: 0x00336cf8 │ │ │ │ - eorseq sp, r3, r8, lsl #23 │ │ │ │ - eorseq r2, r2, r0, ror #4 │ │ │ │ - eorseq sp, r3, r8, asr fp │ │ │ │ - eorseq r2, r2, r0, lsr r2 │ │ │ │ - eorseq sp, r3, r0, lsr #22 │ │ │ │ - @ instruction: 0x003221fc │ │ │ │ - eorseq r3, r2, r0, ror lr │ │ │ │ - @ instruction: 0x0033daf0 │ │ │ │ - eorseq r2, r2, r8, asr #3 │ │ │ │ - eorseq sp, r3, r0, asr #21 │ │ │ │ - mlaseq r2, ip, r1, r2 │ │ │ │ + @ instruction: 0x003372d4 │ │ │ │ + eorseq lr, r3, r4, ror #2 │ │ │ │ + eorseq r2, r2, ip, lsr r8 │ │ │ │ + eorseq lr, r3, r4, lsr #2 │ │ │ │ + eorseq r2, r2, r0, lsl #16 │ │ │ │ + ldrsheq lr, [r3], -ip @ │ │ │ │ + @ instruction: 0x003227d8 │ │ │ │ + eorseq r7, r3, r0, lsr r2 │ │ │ │ + eorseq lr, r3, r0, asr #1 │ │ │ │ + mlaseq r2, r8, r7, r2 │ │ │ │ + mlaseq r3, r0, r0, lr │ │ │ │ + eorseq r2, r2, r8, ror #14 │ │ │ │ + eorseq lr, r3, r8, asr r0 │ │ │ │ + eorseq r2, r2, r4, lsr r7 │ │ │ │ + eorseq r4, r2, r8, lsr #7 │ │ │ │ + eorseq lr, r3, r8, lsr #32 │ │ │ │ + eorseq r2, r2, r0, lsl #14 │ │ │ │ + @ instruction: 0x0033dff8 │ │ │ │ + @ instruction: 0x003226d4 │ │ │ │ │ │ │ │ 000dbcec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #236] @ dbdf0 │ │ │ │ @@ -144662,18 +144662,18 @@ │ │ │ │ b dbd84 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r6, r7, ip, lsl #28 │ │ │ │ eorseq r4, r6, r0, asr #5 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r4, r6, r0, lsr #5 │ │ │ │ eorseq r4, r6, ip, ror #4 │ │ │ │ - eorseq r3, r2, r8, lsl #26 │ │ │ │ + eorseq r4, r2, r0, asr #4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq sp, r3, ip, asr r9 │ │ │ │ - eorseq r2, r2, r4, lsr r0 │ │ │ │ + mlaseq r3, r4, lr, sp │ │ │ │ + eorseq r2, r2, ip, ror #10 │ │ │ │ │ │ │ │ 000dbe14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ @@ -144805,28 +144805,28 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #213 @ 0xd5 │ │ │ │ bl b6f00 │ │ │ │ b dbf34 │ │ │ │ eorseq r4, r6, r0, asr #3 │ │ │ │ andeq r0, r0, ip, lsr #19 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq sl, r3, r4, lsr #29 │ │ │ │ - eorseq r1, r2, ip, ror #29 │ │ │ │ - eorseq r6, r3, ip, lsr r9 │ │ │ │ - eorseq sl, r3, r0, ror #28 │ │ │ │ - eorseq r1, r2, r4, lsr #29 │ │ │ │ - eorseq sl, r3, r0, lsr lr │ │ │ │ - eorseq r1, r2, r8, ror lr │ │ │ │ - eorseq r3, r2, r0, lsl fp │ │ │ │ - eorseq sl, r3, r0, lsl #28 │ │ │ │ - eorseq r1, r2, r4, asr #28 │ │ │ │ - @ instruction: 0x0033add0 │ │ │ │ - eorseq r1, r2, r8, lsl lr │ │ │ │ - eorseq sl, r3, r8, lsr #27 │ │ │ │ - @ instruction: 0x00321df0 │ │ │ │ + @ instruction: 0x0033b3dc │ │ │ │ + eorseq r2, r2, r4, lsr #8 │ │ │ │ + eorseq r6, r3, r4, ror lr │ │ │ │ + mlaseq r3, r8, r3, fp │ │ │ │ + @ instruction: 0x003223dc │ │ │ │ + eorseq fp, r3, r8, ror #6 │ │ │ │ + @ instruction: 0x003223b0 │ │ │ │ + eorseq r4, r2, r8, asr #32 │ │ │ │ + eorseq fp, r3, r8, lsr r3 │ │ │ │ + eorseq r2, r2, ip, ror r3 │ │ │ │ + eorseq fp, r3, r8, lsl #6 │ │ │ │ + eorseq r2, r2, r0, asr r3 │ │ │ │ + eorseq fp, r3, r0, ror #5 │ │ │ │ + eorseq r2, r2, r8, lsr #6 │ │ │ │ │ │ │ │ 000dc070 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #236] @ dc174 │ │ │ │ @@ -144891,18 +144891,18 @@ │ │ │ │ b dc108 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r6, r7, r8, lsl #21 │ │ │ │ eorseq r3, r6, ip, lsr pc │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r3, r6, ip, lsl pc │ │ │ │ eorseq r3, r6, r8, ror #29 │ │ │ │ - eorseq r3, r2, r4, lsl #19 │ │ │ │ + @ instruction: 0x00323ebc │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq sl, r3, ip, ror #24 │ │ │ │ - @ instruction: 0x00321cb0 │ │ │ │ + eorseq fp, r3, r4, lsr #3 │ │ │ │ + eorseq r2, r2, r8, ror #3 │ │ │ │ │ │ │ │ 000dc198 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3744] @ 0xea0 │ │ │ │ sub sp, sp, #316 @ 0x13c │ │ │ │ @@ -145920,112 +145920,112 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r3, r6, ip, ror #27 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq r3, r2, r4, asr #1 │ │ │ │ - @ instruction: 0x003213f0 │ │ │ │ + @ instruction: 0x003235fc │ │ │ │ + eorseq r1, r2, r8, lsr #18 │ │ │ │ eorseq r3, r6, r8, asr #11 │ │ │ │ - eorseq r3, r2, r8 │ │ │ │ - eorseq r1, r2, r4, lsr r3 │ │ │ │ - @ instruction: 0x00322fd4 │ │ │ │ - eorseq r1, r2, r0, lsl #6 │ │ │ │ + eorseq r3, r2, r0, asr #10 │ │ │ │ + eorseq r1, r2, ip, ror #16 │ │ │ │ + eorseq r3, r2, ip, lsl #10 │ │ │ │ + eorseq r1, r2, r8, lsr r8 │ │ │ │ andeq r0, r0, r5, ror #5 │ │ │ │ - eorseq r2, r2, ip, lsr #31 │ │ │ │ - @ instruction: 0x003212d8 │ │ │ │ - eorseq lr, r1, r4, lsr ip │ │ │ │ - eorseq r2, r2, r0, asr pc │ │ │ │ - eorseq r1, r2, ip, ror r2 │ │ │ │ - eorseq r2, r2, r8, lsl #23 │ │ │ │ - @ instruction: 0x00320eb4 │ │ │ │ + eorseq r3, r2, r4, ror #9 │ │ │ │ + eorseq r1, r2, r0, lsl r8 │ │ │ │ + eorseq pc, r1, ip, ror #2 │ │ │ │ + eorseq r3, r2, r8, lsl #9 │ │ │ │ + @ instruction: 0x003217b4 │ │ │ │ + eorseq r3, r2, r0, asr #1 │ │ │ │ + eorseq r1, r2, ip, ror #7 │ │ │ │ andeq r0, r0, r1, lsr #6 │ │ │ │ - @ instruction: 0x00322af8 │ │ │ │ - eorseq r0, r2, r4, lsr #28 │ │ │ │ - eorseq r2, r2, r0, ror #19 │ │ │ │ - eorseq r0, r2, ip, lsl #26 │ │ │ │ - eorseq r2, r2, r4, lsl #19 │ │ │ │ - @ instruction: 0x00320cb0 │ │ │ │ - eorseq lr, r1, r8, ror #7 │ │ │ │ - eorseq r2, r2, r8, lsl #14 │ │ │ │ - eorseq r0, r2, r4, lsr sl │ │ │ │ - @ instruction: 0x003226dc │ │ │ │ - eorseq r0, r2, r8, lsl #20 │ │ │ │ + eorseq r3, r2, r0, lsr r0 │ │ │ │ + eorseq r1, r2, ip, asr r3 │ │ │ │ + eorseq r2, r2, r8, lsl pc │ │ │ │ + eorseq r1, r2, r4, asr #4 │ │ │ │ + @ instruction: 0x00322ebc │ │ │ │ + eorseq r1, r2, r8, ror #3 │ │ │ │ + eorseq lr, r1, r0, lsr #18 │ │ │ │ + eorseq r2, r2, r0, asr #24 │ │ │ │ + eorseq r0, r2, ip, ror #30 │ │ │ │ + eorseq r2, r2, r4, lsl ip │ │ │ │ + eorseq r0, r2, r0, asr #30 │ │ │ │ andeq r0, r0, lr, ror #5 │ │ │ │ - eorseq r2, r2, r4, lsl #13 │ │ │ │ - @ instruction: 0x003209b0 │ │ │ │ - @ instruction: 0x003353fc │ │ │ │ - eorseq r2, r2, ip, lsr r6 │ │ │ │ - eorseq r0, r2, r4, ror #18 │ │ │ │ + @ instruction: 0x00322bbc │ │ │ │ + eorseq r0, r2, r8, ror #29 │ │ │ │ + eorseq r5, r3, r4, lsr r9 │ │ │ │ + eorseq r2, r2, r4, ror fp │ │ │ │ + mlaseq r2, ip, lr, r0 │ │ │ │ andeq r0, r0, sp, ror #5 │ │ │ │ - eorseq r2, r2, r4, lsl #12 │ │ │ │ - eorseq r0, r2, r0, lsr r9 │ │ │ │ + eorseq r2, r2, ip, lsr fp │ │ │ │ + eorseq r0, r2, r8, ror #28 │ │ │ │ andeq r0, r0, fp, ror #5 │ │ │ │ - eorseq r2, r2, r0, ror #10 │ │ │ │ - eorseq r0, r2, ip, lsl #17 │ │ │ │ - eorseq r2, r2, r8, lsr #10 │ │ │ │ - eorseq r0, r2, r4, asr r8 │ │ │ │ + mlaseq r2, r8, sl, r2 │ │ │ │ + eorseq r0, r2, r4, asr #27 │ │ │ │ + eorseq r2, r2, r0, ror #20 │ │ │ │ + eorseq r0, r2, ip, lsl #27 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ - eorseq r2, r2, r4, lsl r0 │ │ │ │ - eorseq r0, r2, r0, asr #6 │ │ │ │ + eorseq r2, r2, ip, asr #10 │ │ │ │ + eorseq r0, r2, r8, ror r8 │ │ │ │ andeq r0, r0, r6, lsl r3 │ │ │ │ - mlaseq r1, ip, ip, sp │ │ │ │ - eorseq r1, r2, r0, asr #31 │ │ │ │ - eorseq r0, r2, ip, ror #5 │ │ │ │ - mlaseq r2, r4, pc, r1 @ │ │ │ │ - eorseq r0, r2, r0, asr #5 │ │ │ │ - eorseq r1, r2, ip, ror #30 │ │ │ │ - mlaseq r2, r8, r2, r0 │ │ │ │ - eorseq r1, r2, r8, lsl #30 │ │ │ │ - eorseq r0, r2, r4, lsr r2 │ │ │ │ - eorseq r1, r2, r4, asr #27 │ │ │ │ - ldrsheq r0, [r2], -r0 @ │ │ │ │ + @ instruction: 0x0031e1d4 │ │ │ │ + @ instruction: 0x003224f8 │ │ │ │ + eorseq r0, r2, r4, lsr #16 │ │ │ │ + eorseq r2, r2, ip, asr #9 │ │ │ │ + @ instruction: 0x003207f8 │ │ │ │ + eorseq r2, r2, r4, lsr #9 │ │ │ │ + @ instruction: 0x003207d0 │ │ │ │ + eorseq r2, r2, r0, asr #8 │ │ │ │ + eorseq r0, r2, ip, ror #14 │ │ │ │ + @ instruction: 0x003222fc │ │ │ │ + eorseq r0, r2, r8, lsr #12 │ │ │ │ andeq r0, r0, r2, lsr r3 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - mlaseq r2, ip, sp, r1 │ │ │ │ - eorseq r0, r2, r8, asr #1 │ │ │ │ + @ instruction: 0x003222d4 │ │ │ │ + eorseq r0, r2, r0, lsl #12 │ │ │ │ andeq r0, r0, r7, ror #5 │ │ │ │ - eorseq r1, r2, r8, ror sp │ │ │ │ - eorseq r0, r2, r4, lsr #1 │ │ │ │ - eorseq r1, r2, r4, lsr #26 │ │ │ │ - eorseq r0, r2, r0, asr r0 │ │ │ │ - eorseq r1, r2, r4, lsr #25 │ │ │ │ - @ instruction: 0x0031ffd0 │ │ │ │ - eorseq r1, r2, r0, lsl #25 │ │ │ │ - eorseq pc, r1, ip, lsr #31 │ │ │ │ + @ instruction: 0x003222b0 │ │ │ │ + @ instruction: 0x003205dc │ │ │ │ + eorseq r2, r2, ip, asr r2 │ │ │ │ + eorseq r0, r2, r8, lsl #11 │ │ │ │ + @ instruction: 0x003221dc │ │ │ │ + eorseq r0, r2, r8, lsl #10 │ │ │ │ + @ instruction: 0x003221b8 │ │ │ │ + eorseq r0, r2, r4, ror #9 │ │ │ │ andeq r0, r0, pc, ror #5 │ │ │ │ - eorseq r4, r3, r0, lsr #20 │ │ │ │ - eorseq pc, r1, ip, ror pc @ │ │ │ │ - eorseq r1, r2, r0, asr ip │ │ │ │ + eorseq r4, r3, r8, asr pc │ │ │ │ + @ instruction: 0x003204b4 │ │ │ │ + eorseq r2, r2, r8, lsl #3 │ │ │ │ andeq r0, r0, r9, ror #5 │ │ │ │ - @ instruction: 0x0031d8dc │ │ │ │ - @ instruction: 0x00321bf8 │ │ │ │ - eorseq pc, r1, r4, lsr #30 │ │ │ │ + eorseq sp, r1, r4, lsl lr │ │ │ │ + eorseq r2, r2, r0, lsr r1 │ │ │ │ + eorseq r0, r2, ip, asr r4 │ │ │ │ strdeq r0, [r0], -sp │ │ │ │ - @ instruction: 0x00321bd0 │ │ │ │ - @ instruction: 0x0031fefc │ │ │ │ - eorseq r1, r2, ip, asr fp │ │ │ │ - eorseq pc, r1, r8, lsl #29 │ │ │ │ - @ instruction: 0x0031d7dc │ │ │ │ - @ instruction: 0x00321af8 │ │ │ │ - eorseq pc, r1, r4, lsr #28 │ │ │ │ - eorseq r1, r2, r8, lsl #20 │ │ │ │ - eorseq pc, r1, r4, lsr sp @ │ │ │ │ - eorseq r1, r2, r0, ror #18 │ │ │ │ - eorseq pc, r1, ip, lsl #25 │ │ │ │ + eorseq r2, r2, r8, lsl #2 │ │ │ │ + eorseq r0, r2, r4, lsr r4 │ │ │ │ + mlaseq r2, r4, r0, r2 │ │ │ │ + eorseq r0, r2, r0, asr #7 │ │ │ │ + eorseq sp, r1, r4, lsl sp │ │ │ │ + eorseq r2, r2, r0, lsr r0 │ │ │ │ + eorseq r0, r2, ip, asr r3 │ │ │ │ + eorseq r1, r2, r0, asr #30 │ │ │ │ + eorseq r0, r2, ip, ror #4 │ │ │ │ + mlaseq r2, r8, lr, r1 │ │ │ │ + eorseq r0, r2, r4, asr #3 │ │ │ │ andeq r0, r0, r7, lsl r3 │ │ │ │ - eorseq r1, r2, r8, ror r8 │ │ │ │ - eorseq pc, r1, r4, lsr #23 │ │ │ │ + @ instruction: 0x00321db0 │ │ │ │ + ldrsbeq r0, [r2], -ip @ │ │ │ │ andeq r0, r0, sp, lsl r3 │ │ │ │ - eorseq r1, r2, r0, lsr r8 │ │ │ │ - eorseq pc, r1, ip, asr fp @ │ │ │ │ + eorseq r1, r2, r8, ror #26 │ │ │ │ + mlaseq r2, r4, r0, r0 │ │ │ │ andeq r0, r0, pc, lsr #6 │ │ │ │ - @ instruction: 0x003217d0 │ │ │ │ - @ instruction: 0x0031fafc │ │ │ │ + eorseq r1, r2, r8, lsl #26 │ │ │ │ + eorseq r0, r2, r4, lsr r0 │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp r3, r2 │ │ │ │ bne ddad8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ @@ -148095,137 +148095,137 @@ │ │ │ │ ldr r0, [pc, #332] @ df4c8 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r2, [pc, #300] @ df4b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ b ddbe0 │ │ │ │ - eorseq r1, r2, ip, lsl r7 │ │ │ │ - eorseq pc, r1, r8, asr #20 │ │ │ │ + eorseq r1, r2, r4, asr ip │ │ │ │ + eorseq pc, r1, r0, lsl #31 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - eorseq r1, r2, ip, ror #13 │ │ │ │ - eorseq pc, r1, r8, lsl sl @ │ │ │ │ + eorseq r1, r2, r4, lsr #24 │ │ │ │ + eorseq pc, r1, r0, asr pc @ │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ - eorseq r1, r2, ip, ror r6 │ │ │ │ - eorseq pc, r1, r8, lsr #19 │ │ │ │ - eorseq r1, r2, r4, lsr #12 │ │ │ │ - eorseq pc, r1, r0, asr r9 @ │ │ │ │ - eorseq r1, r2, r8, lsl #11 │ │ │ │ - @ instruction: 0x0031f8b4 │ │ │ │ - @ instruction: 0x003214d0 │ │ │ │ - @ instruction: 0x0031f7fc │ │ │ │ - mlaseq r2, r4, r4, r1 │ │ │ │ - eorseq pc, r1, r0, asr #15 │ │ │ │ - mlaseq r2, r0, r3, r1 │ │ │ │ - @ instruction: 0x0031f6bc │ │ │ │ - eorseq r1, r2, r0, asr #6 │ │ │ │ - eorseq pc, r1, ip, ror #12 │ │ │ │ + @ instruction: 0x00321bb4 │ │ │ │ + eorseq pc, r1, r0, ror #29 │ │ │ │ + eorseq r1, r2, ip, asr fp │ │ │ │ + eorseq pc, r1, r8, lsl #29 │ │ │ │ + eorseq r1, r2, r0, asr #21 │ │ │ │ + eorseq pc, r1, ip, ror #27 │ │ │ │ + eorseq r1, r2, r8, lsl #20 │ │ │ │ + eorseq pc, r1, r4, lsr sp @ │ │ │ │ + eorseq r1, r2, ip, asr #19 │ │ │ │ + @ instruction: 0x0031fcf8 │ │ │ │ + eorseq r1, r2, r8, asr #17 │ │ │ │ + @ instruction: 0x0031fbf4 │ │ │ │ + eorseq r1, r2, r8, ror r8 │ │ │ │ + eorseq pc, r1, r4, lsr #23 │ │ │ │ andeq r0, r0, r2, lsl #6 │ │ │ │ - @ instruction: 0x003212bc │ │ │ │ - eorseq pc, r1, r8, ror #11 │ │ │ │ - eorseq r1, r2, r0, ror r2 │ │ │ │ - mlaseq r1, ip, r5, pc @ │ │ │ │ - eorseq r0, r2, r4, asr #31 │ │ │ │ - @ instruction: 0x0031f2f0 │ │ │ │ + @ instruction: 0x003217f4 │ │ │ │ + eorseq pc, r1, r0, lsr #22 │ │ │ │ + eorseq r1, r2, r8, lsr #15 │ │ │ │ + @ instruction: 0x0031fad4 │ │ │ │ + @ instruction: 0x003214fc │ │ │ │ + eorseq pc, r1, r8, lsr #16 │ │ │ │ andeq r0, r0, r3, lsr #6 │ │ │ │ - eorseq r3, r3, r0, asr sp │ │ │ │ - @ instruction: 0x0031f2b8 │ │ │ │ - mlaseq r2, r0, pc, r0 @ │ │ │ │ - @ instruction: 0x00320ed8 │ │ │ │ - eorseq pc, r1, r4, lsl #4 │ │ │ │ + eorseq r4, r3, r8, lsl #5 │ │ │ │ + @ instruction: 0x0031f7f0 │ │ │ │ + eorseq r1, r2, r8, asr #9 │ │ │ │ + eorseq r1, r2, r0, lsl r4 │ │ │ │ + eorseq pc, r1, ip, lsr r7 @ │ │ │ │ andeq r0, r0, r3, lsl #6 │ │ │ │ - eorseq r0, r2, r4, ror lr │ │ │ │ - eorseq pc, r1, r0, lsr #3 │ │ │ │ + eorseq r1, r2, ip, lsr #7 │ │ │ │ + @ instruction: 0x0031f6d8 │ │ │ │ andeq r0, r0, r2, lsr #6 │ │ │ │ - eorseq r0, r2, r8, lsr #28 │ │ │ │ - eorseq pc, r1, r4, asr r1 @ │ │ │ │ + eorseq r1, r2, r0, ror #6 │ │ │ │ + eorseq pc, r1, ip, lsl #13 │ │ │ │ andeq r0, r0, r6, lsl #6 │ │ │ │ - eorseq r0, r2, r4, ror #26 │ │ │ │ - mlaseq r1, r0, r0, pc @ │ │ │ │ - @ instruction: 0x00320cd8 │ │ │ │ - eorseq pc, r1, r4 │ │ │ │ - eorseq ip, r1, r8, lsr #18 │ │ │ │ - eorseq r0, r2, r4, asr #24 │ │ │ │ - eorseq lr, r1, r0, ror pc │ │ │ │ - eorseq r0, r2, ip, lsl #24 │ │ │ │ - eorseq lr, r1, r8, lsr pc │ │ │ │ + mlaseq r2, ip, r2, r1 │ │ │ │ + eorseq pc, r1, r8, asr #11 │ │ │ │ + eorseq r1, r2, r0, lsl r2 │ │ │ │ + eorseq pc, r1, ip, lsr r5 @ │ │ │ │ + eorseq ip, r1, r0, ror #28 │ │ │ │ + eorseq r1, r2, ip, ror r1 │ │ │ │ + eorseq pc, r1, r8, lsr #9 │ │ │ │ + eorseq r1, r2, r4, asr #2 │ │ │ │ + eorseq pc, r1, r0, ror r4 @ │ │ │ │ andeq r0, r0, sl, lsl r3 │ │ │ │ - @ instruction: 0x00320bdc │ │ │ │ - eorseq lr, r1, r8, lsl #30 │ │ │ │ - eorseq r0, r2, r0, lsr #23 │ │ │ │ - eorseq lr, r1, ip, asr #29 │ │ │ │ - eorseq r0, r2, r8, asr fp │ │ │ │ - eorseq lr, r1, r4, lsl #29 │ │ │ │ - @ instruction: 0x00320af8 │ │ │ │ - eorseq lr, r1, r4, lsr #28 │ │ │ │ - eorseq r0, r2, ip, asr #20 │ │ │ │ - eorseq lr, r1, r8, ror sp │ │ │ │ - @ instruction: 0x003209f8 │ │ │ │ - eorseq lr, r1, r4, lsr #26 │ │ │ │ - eorseq r0, r2, ip, asr #19 │ │ │ │ - @ instruction: 0x0031ecf8 │ │ │ │ + eorseq r1, r2, r4, lsl r1 │ │ │ │ + eorseq pc, r1, r0, asr #8 │ │ │ │ + ldrsbeq r1, [r2], -r8 @ │ │ │ │ + eorseq pc, r1, r4, lsl #8 │ │ │ │ + mlaseq r2, r0, r0, r1 │ │ │ │ + @ instruction: 0x0031f3bc │ │ │ │ + eorseq r1, r2, r0, lsr r0 │ │ │ │ + eorseq pc, r1, ip, asr r3 @ │ │ │ │ + eorseq r0, r2, r4, lsl #31 │ │ │ │ + @ instruction: 0x0031f2b0 │ │ │ │ + eorseq r0, r2, r0, lsr pc │ │ │ │ + eorseq pc, r1, ip, asr r2 @ │ │ │ │ + eorseq r0, r2, r4, lsl #30 │ │ │ │ + eorseq pc, r1, r0, lsr r2 @ │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - eorseq r0, r2, r8, ror #18 │ │ │ │ - mlaseq r1, r4, ip, lr │ │ │ │ - eorseq r3, r3, r8, lsr #13 │ │ │ │ - @ instruction: 0x003208d4 │ │ │ │ - eorseq lr, r1, r0, lsl #24 │ │ │ │ - eorseq r0, r2, r8, asr #16 │ │ │ │ - eorseq lr, r1, r4, ror fp │ │ │ │ + eorseq r0, r2, r0, lsr #29 │ │ │ │ + eorseq pc, r1, ip, asr #3 │ │ │ │ + eorseq r3, r3, r0, ror #23 │ │ │ │ + eorseq r0, r2, ip, lsl #28 │ │ │ │ + eorseq pc, r1, r8, lsr r1 @ │ │ │ │ + eorseq r0, r2, r0, lsl #27 │ │ │ │ + eorseq pc, r1, ip, lsr #1 │ │ │ │ andeq r0, r0, r1, lsr r3 │ │ │ │ - eorseq r0, r2, ip, lsl r8 │ │ │ │ - eorseq lr, r1, r8, asr #22 │ │ │ │ - eorseq r0, r2, r0, ror #15 │ │ │ │ - eorseq lr, r1, ip, lsl #22 │ │ │ │ - eorseq r0, r2, ip, asr r7 │ │ │ │ - eorseq lr, r1, r8, lsl #21 │ │ │ │ - eorseq r0, r2, r8, asr #10 │ │ │ │ - eorseq lr, r1, r4, ror r8 │ │ │ │ - eorseq r3, r3, r8, ror #5 │ │ │ │ - eorseq r0, r2, r4, lsl r5 │ │ │ │ - eorseq lr, r1, r0, asr #16 │ │ │ │ - eorseq r0, r2, r8, lsl #9 │ │ │ │ - @ instruction: 0x0031e7b4 │ │ │ │ - mlaseq r1, r8, r0, ip │ │ │ │ - @ instruction: 0x003203b8 │ │ │ │ - eorseq lr, r1, r4, ror #13 │ │ │ │ - mlaseq r2, r8, r3, r0 │ │ │ │ - eorseq lr, r1, r4, asr #13 │ │ │ │ - eorseq r0, r2, r4, ror r3 │ │ │ │ - eorseq lr, r1, r0, lsr #13 │ │ │ │ - eorseq r0, r2, r8, lsr r3 │ │ │ │ - eorseq lr, r1, r4, ror #12 │ │ │ │ + eorseq r0, r2, r4, asr sp │ │ │ │ + eorseq pc, r1, r0, lsl #1 │ │ │ │ + eorseq r0, r2, r8, lsl sp │ │ │ │ + eorseq pc, r1, r4, asr #32 │ │ │ │ + mlaseq r2, r4, ip, r0 │ │ │ │ + eorseq lr, r1, r0, asr #31 │ │ │ │ + eorseq r0, r2, r0, lsl #21 │ │ │ │ + eorseq lr, r1, ip, lsr #27 │ │ │ │ + eorseq r3, r3, r0, lsr #16 │ │ │ │ + eorseq r0, r2, ip, asr #20 │ │ │ │ + eorseq lr, r1, r8, ror sp │ │ │ │ + eorseq r0, r2, r0, asr #19 │ │ │ │ + eorseq lr, r1, ip, ror #25 │ │ │ │ + @ instruction: 0x0031c5d0 │ │ │ │ + @ instruction: 0x003208f0 │ │ │ │ + eorseq lr, r1, ip, lsl ip │ │ │ │ + @ instruction: 0x003208d0 │ │ │ │ + @ instruction: 0x0031ebfc │ │ │ │ + eorseq r0, r2, ip, lsr #17 │ │ │ │ + @ instruction: 0x0031ebd8 │ │ │ │ + eorseq r0, r2, r0, ror r8 │ │ │ │ + mlaseq r1, ip, fp, lr │ │ │ │ andeq r0, r0, sp, lsl #6 │ │ │ │ - eorseq r0, r2, r0, lsl #6 │ │ │ │ - eorseq lr, r1, ip, lsr #12 │ │ │ │ + eorseq r0, r2, r8, lsr r8 │ │ │ │ + eorseq lr, r1, r4, ror #22 │ │ │ │ andeq r0, r0, pc, lsl #6 │ │ │ │ - eorseq r0, r2, r4, ror #4 │ │ │ │ - mlaseq r1, r0, r5, lr │ │ │ │ - eorseq r0, r2, r4, lsr #4 │ │ │ │ - eorseq lr, r1, r0, asr r5 │ │ │ │ - @ instruction: 0x003201b0 │ │ │ │ - @ instruction: 0x0031e4dc │ │ │ │ - eorseq r0, r2, r4, lsl #3 │ │ │ │ - @ instruction: 0x0031e4b0 │ │ │ │ + mlaseq r2, ip, r7, r0 │ │ │ │ + eorseq lr, r1, r8, asr #21 │ │ │ │ + eorseq r0, r2, ip, asr r7 │ │ │ │ + eorseq lr, r1, r8, lsl #21 │ │ │ │ + eorseq r0, r2, r8, ror #13 │ │ │ │ + eorseq lr, r1, r4, lsl sl │ │ │ │ + @ instruction: 0x003206bc │ │ │ │ + eorseq lr, r1, r8, ror #19 │ │ │ │ andeq r0, r0, r5, lsl r3 │ │ │ │ - @ instruction: 0x003417f0 │ │ │ │ - eorseq r5, r1, ip, ror #17 │ │ │ │ - eorseq r0, r2, r4, lsl #3 │ │ │ │ + eorseq r1, r4, r8, lsr #26 │ │ │ │ + eorseq r5, r1, r4, lsr #28 │ │ │ │ + @ instruction: 0x003206bc │ │ │ │ strdeq r1, [r0], -sp │ │ │ │ - eorseq r1, r4, ip, asr #15 │ │ │ │ - eorseq r5, r1, r8, asr #17 │ │ │ │ - eorseq r0, r2, r8, lsr r1 │ │ │ │ + eorseq r1, r4, r4, lsl #26 │ │ │ │ + eorseq r5, r1, r0, lsl #28 │ │ │ │ + eorseq r0, r2, r0, ror r6 │ │ │ │ andeq r1, r0, r2, lsr #18 │ │ │ │ - eorseq r1, r4, r8, lsr #15 │ │ │ │ - eorseq r5, r1, r4, lsr #17 │ │ │ │ - eorseq r0, r2, ip, lsr r1 │ │ │ │ + eorseq r1, r4, r0, ror #25 │ │ │ │ + @ instruction: 0x00315ddc │ │ │ │ + eorseq r0, r2, r4, ror r6 │ │ │ │ andeq r1, r0, r5, lsl #25 │ │ │ │ - eorseq r1, r4, ip, ror r7 │ │ │ │ - eorseq r5, r1, r8, ror r8 │ │ │ │ - ldrsheq r0, [r2], -r8 @ │ │ │ │ + @ instruction: 0x00341cb4 │ │ │ │ + @ instruction: 0x00315db0 │ │ │ │ + eorseq r0, r2, r0, lsr r6 │ │ │ │ andeq r1, r0, ip, asr r9 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [pc, #-192] @ df4cc │ │ │ │ ldr r0, [pc, #-192] @ df4d0 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r2, [pc, #-140] @ df50c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -148877,23 +148877,23 @@ │ │ │ │ eorseq r0, r6, ip, lsl #4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r0, r6, ip, ror #3 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ eorseq r0, r6, r8, lsl #2 │ │ │ │ - eorseq pc, r1, r4, lsl #24 │ │ │ │ + eorseq r0, r2, ip, lsr r1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq pc, r1, r0, lsr #23 │ │ │ │ - eorseq sp, r1, ip, asr #29 │ │ │ │ + ldrsbeq r0, [r2], -r8 @ │ │ │ │ + eorseq lr, r1, r4, lsl #8 │ │ │ │ ldrdeq r0, [r0], -r7 │ │ │ │ - eorseq fp, r1, r8, asr #19 │ │ │ │ - eorseq pc, r1, r8, asr fp @ │ │ │ │ - eorseq fp, r1, r8, lsl #16 │ │ │ │ - @ instruction: 0x0031b7f4 │ │ │ │ + eorseq fp, r1, r0, lsl #30 │ │ │ │ + mlaseq r2, r0, r0, r0 │ │ │ │ + eorseq fp, r1, r0, asr #26 │ │ │ │ + eorseq fp, r1, ip, lsr #26 │ │ │ │ │ │ │ │ 000dffe4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #824] @ e0334 │ │ │ │ @@ -149104,37 +149104,37 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ b e0180 │ │ │ │ @ instruction: 0x0035fff8 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsr r5 │ │ │ │ - eorseq pc, r1, r8, ror r9 @ │ │ │ │ - eorseq sp, r1, r0, asr ip │ │ │ │ + @ instruction: 0x0031feb0 │ │ │ │ + eorseq lr, r1, r8, lsl #3 │ │ │ │ andeq r0, r0, r6, ror #11 │ │ │ │ - eorseq pc, r1, r8, lsl r9 @ │ │ │ │ - @ instruction: 0x0031dbf0 │ │ │ │ + eorseq pc, r1, r0, asr lr @ │ │ │ │ + eorseq lr, r1, r8, lsr #2 │ │ │ │ andeq r0, r0, r5, ror #11 │ │ │ │ - eorseq r2, r3, r4, ror #12 │ │ │ │ - eorseq pc, r1, ip, ror #17 │ │ │ │ - eorseq sp, r1, r4, asr #23 │ │ │ │ - eorseq pc, r1, ip, asr #17 │ │ │ │ - eorseq sp, r1, r4, lsr #23 │ │ │ │ - eorseq pc, r1, r4, lsr #17 │ │ │ │ - eorseq sp, r1, ip, ror fp │ │ │ │ - @ instruction: 0x003325f0 │ │ │ │ - eorseq sp, r1, r0, asr fp │ │ │ │ - eorseq pc, r1, r8, ror r8 @ │ │ │ │ - eorseq pc, r1, r8, asr r8 @ │ │ │ │ - eorseq sp, r1, r0, lsr fp │ │ │ │ - eorseq r2, r3, r0, lsr #11 │ │ │ │ - eorseq pc, r1, r4, lsr r8 @ │ │ │ │ - eorseq sp, r1, r8, lsl #22 │ │ │ │ - eorseq pc, r1, ip, lsl #16 │ │ │ │ - eorseq sp, r1, r4, ror #21 │ │ │ │ + mlaseq r3, ip, fp, r2 │ │ │ │ + eorseq pc, r1, r4, lsr #28 │ │ │ │ + ldrsheq lr, [r1], -ip @ │ │ │ │ + eorseq pc, r1, r4, lsl #28 │ │ │ │ + ldrsbeq lr, [r1], -ip @ │ │ │ │ + @ instruction: 0x0031fddc │ │ │ │ + ldrheq lr, [r1], -r4 @ │ │ │ │ + eorseq r2, r3, r8, lsr #22 │ │ │ │ + eorseq lr, r1, r8, lsl #1 │ │ │ │ + @ instruction: 0x0031fdb0 │ │ │ │ + mlaseq r1, r0, sp, pc @ │ │ │ │ + eorseq lr, r1, r8, rrx │ │ │ │ + @ instruction: 0x00332ad8 │ │ │ │ + eorseq pc, r1, ip, ror #26 │ │ │ │ + eorseq lr, r1, r0, asr #32 │ │ │ │ + eorseq pc, r1, r4, asr #26 │ │ │ │ + eorseq lr, r1, ip, lsl r0 │ │ │ │ │ │ │ │ 000e03a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #40] @ e03e0 │ │ │ │ @@ -149422,36 +149422,36 @@ │ │ │ │ @ instruction: 0x0035fbfc │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0035fbd8 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r0, ror r7 │ │ │ │ andeq r0, r0, ip, ror #19 │ │ │ │ eorseq pc, r5, r0, lsl #20 │ │ │ │ - @ instruction: 0x0031f4d0 │ │ │ │ - @ instruction: 0x0031f4dc │ │ │ │ - eorseq pc, r1, r0, lsl #9 │ │ │ │ - eorseq pc, r1, ip, lsl #9 │ │ │ │ - eorseq pc, r1, r0, ror #8 │ │ │ │ - eorseq pc, r1, ip, ror #8 │ │ │ │ - mlaseq r3, r8, r1, r2 │ │ │ │ - eorseq pc, r1, r8, lsr r4 @ │ │ │ │ - eorseq pc, r1, r4, asr #8 │ │ │ │ - eorseq pc, r1, r0, lsl r4 @ │ │ │ │ - eorseq pc, r1, ip, lsl r4 @ │ │ │ │ - eorseq pc, r1, r8, ror #7 │ │ │ │ - @ instruction: 0x0031f3f0 │ │ │ │ - @ instruction: 0x0031f3b8 │ │ │ │ - eorseq pc, r1, r4, asr #7 │ │ │ │ - mlaseq r1, r8, r3, pc @ │ │ │ │ - eorseq pc, r1, r4, lsr #7 │ │ │ │ - eorseq r2, r3, ip, asr #1 │ │ │ │ - eorseq pc, r1, r4, ror #6 │ │ │ │ - eorseq pc, r1, ip, ror #6 │ │ │ │ - eorseq pc, r1, r4, asr #6 │ │ │ │ - eorseq pc, r1, r0, asr r3 @ │ │ │ │ + eorseq pc, r1, r8, lsl #20 │ │ │ │ + eorseq pc, r1, r4, lsl sl @ │ │ │ │ + @ instruction: 0x0031f9b8 │ │ │ │ + eorseq pc, r1, r4, asr #19 │ │ │ │ + mlaseq r1, r8, r9, pc @ │ │ │ │ + eorseq pc, r1, r4, lsr #19 │ │ │ │ + @ instruction: 0x003326d0 │ │ │ │ + eorseq pc, r1, r0, ror r9 @ │ │ │ │ + eorseq pc, r1, ip, ror r9 @ │ │ │ │ + eorseq pc, r1, r8, asr #18 │ │ │ │ + eorseq pc, r1, r4, asr r9 @ │ │ │ │ + eorseq pc, r1, r0, lsr #18 │ │ │ │ + eorseq pc, r1, r8, lsr #18 │ │ │ │ + @ instruction: 0x0031f8f0 │ │ │ │ + @ instruction: 0x0031f8fc │ │ │ │ + @ instruction: 0x0031f8d0 │ │ │ │ + @ instruction: 0x0031f8dc │ │ │ │ + eorseq r2, r3, r4, lsl #12 │ │ │ │ + mlaseq r1, ip, r8, pc @ │ │ │ │ + eorseq pc, r1, r4, lsr #17 │ │ │ │ + eorseq pc, r1, ip, ror r8 @ │ │ │ │ + eorseq pc, r1, r8, lsl #17 │ │ │ │ │ │ │ │ 000e0884 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #40] @ e08c4 │ │ │ │ @@ -149650,28 +149650,28 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0035f6f8 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, lsr r4 │ │ │ │ andeq r0, r0, ip, asr sl │ │ │ │ eorseq pc, r5, r4, ror #11 │ │ │ │ andeq r0, r0, r0, ror r7 │ │ │ │ - eorseq pc, r1, ip, ror #1 │ │ │ │ - ldrsbeq pc, [r1], -r4 @ │ │ │ │ - eorseq pc, r1, r0, asr #1 │ │ │ │ - eorseq pc, r1, r8, lsr #1 │ │ │ │ - mlaseq r1, r0, r0, pc @ │ │ │ │ - eorseq pc, r1, r8, ror r0 @ │ │ │ │ - eorseq pc, r1, r8, rrx │ │ │ │ - eorseq pc, r1, r0, asr r0 @ │ │ │ │ - eorseq r1, r3, r4, ror sp │ │ │ │ - eorseq pc, r1, r8, lsr #32 │ │ │ │ - eorseq pc, r1, r0, lsl r0 @ │ │ │ │ - eorseq pc, r1, ip │ │ │ │ - eorseq lr, r1, r8, ror #31 │ │ │ │ - @ instruction: 0x0031efd0 │ │ │ │ + eorseq pc, r1, r4, lsr #12 │ │ │ │ + eorseq pc, r1, ip, lsl #12 │ │ │ │ + @ instruction: 0x0031f5f8 │ │ │ │ + eorseq pc, r1, r0, ror #11 │ │ │ │ + eorseq pc, r1, r8, asr #11 │ │ │ │ + @ instruction: 0x0031f5b0 │ │ │ │ + eorseq pc, r1, r0, lsr #11 │ │ │ │ + eorseq pc, r1, r8, lsl #11 │ │ │ │ + eorseq r2, r3, ip, lsr #5 │ │ │ │ + eorseq pc, r1, r0, ror #10 │ │ │ │ + eorseq pc, r1, r8, asr #10 │ │ │ │ + eorseq pc, r1, r4, asr #10 │ │ │ │ + eorseq pc, r1, r0, lsr #10 │ │ │ │ + eorseq pc, r1, r8, lsl #10 │ │ │ │ │ │ │ │ 000e0be4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #128] @ e0c7c │ │ │ │ @@ -149966,39 +149966,39 @@ │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ ldr r3, [pc, #300] @ e11ac │ │ │ │ ldr r1, [pc, #300] @ e11b0 │ │ │ │ ldr r0, [pc, #300] @ e11b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3600 @ 0xe10 │ │ │ │ + ldr r2, [pc, #292] @ e11b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ - mov r2, #55552 @ 0xd900 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50554 │ │ │ │ - ldr r3, [pc, #268] @ e11b8 │ │ │ │ - ldr r1, [pc, #268] @ e11bc │ │ │ │ - ldr r0, [pc, #268] @ e11c0 │ │ │ │ + ldr r3, [pc, #272] @ e11bc │ │ │ │ + ldr r1, [pc, #272] @ e11c0 │ │ │ │ + ldr r0, [pc, #272] @ e11c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3600 @ 0xe10 │ │ │ │ - ldr r2, [pc, #260] @ e11c4 │ │ │ │ + ldr r2, [pc, #264] @ e11c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #244] @ e11c8 │ │ │ │ - ldr r1, [pc, #244] @ e11cc │ │ │ │ - ldr r0, [pc, #244] @ e11d0 │ │ │ │ + ldr r3, [pc, #248] @ e11cc │ │ │ │ + ldr r1, [pc, #248] @ e11d0 │ │ │ │ + ldr r0, [pc, #248] @ e11d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3600 @ 0xe10 │ │ │ │ - ldr r2, [pc, #236] @ e11d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ + mov r2, #55552 @ 0xd900 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ ldr r3, [pc, #216] @ e11d8 │ │ │ │ ldr r1, [pc, #216] @ e11dc │ │ │ │ ldr r0, [pc, #216] @ e11e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #212] @ e11e4 │ │ │ │ @@ -150019,51 +150019,51 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq pc, r5, r8, lsr r3 @ │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq sl, r1, r0, ror r8 │ │ │ │ + eorseq sl, r1, r8, lsr #27 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ - eorseq lr, r1, r8, lsr #24 │ │ │ │ - eorseq ip, r1, r4, asr #31 │ │ │ │ - eorseq fp, r1, ip, lsr r1 │ │ │ │ - eorseq lr, r1, r4, ror #23 │ │ │ │ - eorseq ip, r1, r0, lsl #31 │ │ │ │ + eorseq pc, r1, r0, ror #2 │ │ │ │ + @ instruction: 0x0031d4fc │ │ │ │ + eorseq fp, r1, r4, ror r6 │ │ │ │ + eorseq pc, r1, ip, lsl r1 @ │ │ │ │ + @ instruction: 0x0031d4b8 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ eorseq pc, r5, ip, asr #32 │ │ │ │ - mlaseq r1, r0, fp, lr │ │ │ │ - eorseq ip, r1, r8, lsr #30 │ │ │ │ - eorseq r0, r4, ip, lsr r1 │ │ │ │ - eorseq r4, r1, r4, lsr r2 │ │ │ │ - eorseq lr, r1, r8, lsr #16 │ │ │ │ - andeq sp, r0, sp, lsl #18 │ │ │ │ - eorseq r0, r4, r4, lsl r1 │ │ │ │ - eorseq r4, r1, ip, lsl #4 │ │ │ │ - eorseq lr, r1, r0, lsr #22 │ │ │ │ - andeq sp, r0, r8, lsl #18 │ │ │ │ - eorseq r0, r4, ip, ror #1 │ │ │ │ - eorseq r4, r1, r8, ror #3 │ │ │ │ - eorseq r4, r1, r0, asr #5 │ │ │ │ - eorseq r0, r4, r0, asr #1 │ │ │ │ - @ instruction: 0x003141b8 │ │ │ │ - eorseq lr, r1, r4, ror #21 │ │ │ │ - andeq sp, r0, pc, lsl #18 │ │ │ │ - mlaseq r4, r8, r0, r0 │ │ │ │ - mlaseq r1, r0, r1, r4 │ │ │ │ - @ instruction: 0x0031eab0 │ │ │ │ - andeq sp, r0, lr, lsl #18 │ │ │ │ - eorseq lr, r3, r4, ror r0 │ │ │ │ - eorseq r4, r1, r0, asr r2 │ │ │ │ - eorseq r7, r1, r8, ror r3 │ │ │ │ + eorseq pc, r1, r8, asr #1 │ │ │ │ + eorseq sp, r1, r0, ror #8 │ │ │ │ + eorseq r0, r4, r4, ror r6 │ │ │ │ + eorseq r4, r1, ip, ror #14 │ │ │ │ + eorseq lr, r1, r0, ror #26 │ │ │ │ + strdeq sp, [r0], -pc @ │ │ │ │ + eorseq r0, r4, ip, asr #12 │ │ │ │ + eorseq r4, r1, r4, asr #14 │ │ │ │ + eorseq pc, r1, r8, asr r0 @ │ │ │ │ + strdeq sp, [r0], -sl │ │ │ │ + eorseq r0, r4, r4, lsr #12 │ │ │ │ + eorseq r4, r1, ip, lsl r7 │ │ │ │ + @ instruction: 0x003147f4 │ │ │ │ + strdeq sp, [r0], -r2 │ │ │ │ + @ instruction: 0x003405f8 │ │ │ │ + @ instruction: 0x003146f0 │ │ │ │ + eorseq pc, r1, ip, lsl r0 @ │ │ │ │ + andeq sp, r0, r1, lsl #18 │ │ │ │ + @ instruction: 0x003405d0 │ │ │ │ + eorseq r4, r1, ip, asr #13 │ │ │ │ + eorseq lr, r1, ip, ror #31 │ │ │ │ + eorseq lr, r3, ip, lsr #11 │ │ │ │ + eorseq r4, r1, r8, lsl #15 │ │ │ │ + @ instruction: 0x003178b0 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - eorseq lr, r3, r0, asr r0 │ │ │ │ - eorseq r4, r1, r0, ror r2 │ │ │ │ - mlaseq r1, ip, r2, r4 │ │ │ │ + eorseq lr, r3, r8, lsl #11 │ │ │ │ + eorseq r4, r1, r8, lsr #15 │ │ │ │ + @ instruction: 0x003147d4 │ │ │ │ │ │ │ │ 000e11f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #264] @ e1314 │ │ │ │ @@ -150137,18 +150137,18 @@ │ │ │ │ eorseq r1, r7, r4, lsl #18 │ │ │ │ eorseq lr, r5, r8, asr #27 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq lr, r5, r8, lsr #27 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq lr, r5, r0, asr sp │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r7, r1, r8, lsr lr │ │ │ │ + eorseq r8, r1, r0, ror r3 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ - eorseq lr, r1, r0, lsl #17 │ │ │ │ - eorseq ip, r1, r8, lsl ip │ │ │ │ + @ instruction: 0x0031edb8 │ │ │ │ + eorseq sp, r1, r0, asr r1 │ │ │ │ │ │ │ │ 000e1340 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #1128] @ e17c0 │ │ │ │ @@ -150437,38 +150437,38 @@ │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq lr, r5, r0, lsr #25 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq lr, r5, ip, ror ip │ │ │ │ muleq r0, r4, r8 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ - eorseq r1, r3, r0, asr #6 │ │ │ │ - eorseq lr, r1, r0, asr #12 │ │ │ │ - eorseq ip, r1, ip, lsl #22 │ │ │ │ + eorseq r1, r3, r8, ror r8 │ │ │ │ + eorseq lr, r1, r8, ror fp │ │ │ │ + eorseq sp, r1, r4, asr #32 │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ - eorseq r1, r3, r8, ror #5 │ │ │ │ - eorseq lr, r1, r8, ror #11 │ │ │ │ - @ instruction: 0x0031cab4 │ │ │ │ - eorseq lr, r1, r0, asr #11 │ │ │ │ - eorseq ip, r1, ip, lsl #21 │ │ │ │ + eorseq r1, r3, r0, lsr #16 │ │ │ │ + eorseq lr, r1, r0, lsr #22 │ │ │ │ + eorseq ip, r1, ip, ror #31 │ │ │ │ + @ instruction: 0x0031eaf8 │ │ │ │ + eorseq ip, r1, r4, asr #31 │ │ │ │ eorseq lr, r5, r0, ror #19 │ │ │ │ - eorseq lr, r1, r8, asr r5 │ │ │ │ - eorseq ip, r1, r4, lsr #20 │ │ │ │ - eorseq lr, r1, r4, lsr #10 │ │ │ │ - @ instruction: 0x0031c9f0 │ │ │ │ - @ instruction: 0x0031e4fc │ │ │ │ - eorseq ip, r1, r8, asr #19 │ │ │ │ - @ instruction: 0x0031e4d4 │ │ │ │ - eorseq ip, r1, r0, lsr #19 │ │ │ │ - eorseq lr, r1, r0, lsr r4 │ │ │ │ - @ instruction: 0x0031c8fc │ │ │ │ - eorseq pc, r3, ip, asr #19 │ │ │ │ - eorseq r3, r1, r4, asr #21 │ │ │ │ - eorseq lr, r1, ip, lsl #8 │ │ │ │ - andeq lr, r0, r7, lsl #29 │ │ │ │ + mlaseq r1, r0, sl, lr │ │ │ │ + eorseq ip, r1, ip, asr pc │ │ │ │ + eorseq lr, r1, ip, asr sl │ │ │ │ + eorseq ip, r1, r8, lsr #30 │ │ │ │ + eorseq lr, r1, r4, lsr sl │ │ │ │ + eorseq ip, r1, r0, lsl #30 │ │ │ │ + eorseq lr, r1, ip, lsl #20 │ │ │ │ + @ instruction: 0x0031ced8 │ │ │ │ + eorseq lr, r1, r8, ror #18 │ │ │ │ + eorseq ip, r1, r4, lsr lr │ │ │ │ + eorseq pc, r3, r4, lsl #30 │ │ │ │ + @ instruction: 0x00313ffc │ │ │ │ + eorseq lr, r1, r4, asr #18 │ │ │ │ + andeq lr, r0, r9, ror lr │ │ │ │ │ │ │ │ 000e1838 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #212] @ e1924 │ │ │ │ @@ -150527,18 +150527,18 @@ │ │ │ │ b e18bc │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r1, r7, r0, asr #5 │ │ │ │ eorseq lr, r5, r4, lsl #15 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq lr, r5, r4, ror #14 │ │ │ │ eorseq lr, r5, r4, lsr r7 │ │ │ │ - eorseq r0, r3, r8, lsr #31 │ │ │ │ + eorseq r1, r3, r0, ror #9 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ - eorseq lr, r1, ip, lsr #5 │ │ │ │ - eorseq ip, r1, r4, ror r7 │ │ │ │ + eorseq lr, r1, r4, ror #15 │ │ │ │ + eorseq ip, r1, ip, lsr #25 │ │ │ │ │ │ │ │ 000e1948 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #1336] @ e1e98 │ │ │ │ @@ -150877,46 +150877,46 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ b e1c20 │ │ │ │ mlaseq r5, r4, r6, lr │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, asr #10 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ - @ instruction: 0x0031dfb8 │ │ │ │ - eorseq ip, r1, r8, ror #8 │ │ │ │ + @ instruction: 0x0031e4f0 │ │ │ │ + eorseq ip, r1, r0, lsr #19 │ │ │ │ andeq r0, r0, r7, asr r1 │ │ │ │ - eorseq sp, r1, r8, lsl #31 │ │ │ │ - eorseq ip, r1, r8, lsr r4 │ │ │ │ - eorseq sp, r1, r4, ror #30 │ │ │ │ - eorseq ip, r1, r4, lsl r4 │ │ │ │ - eorseq sp, r1, r8, lsr pc │ │ │ │ - eorseq ip, r1, r8, ror #7 │ │ │ │ + eorseq lr, r1, r0, asr #9 │ │ │ │ + eorseq ip, r1, r0, ror r9 │ │ │ │ + mlaseq r1, ip, r4, lr │ │ │ │ + eorseq ip, r1, ip, asr #18 │ │ │ │ + eorseq lr, r1, r0, ror r4 │ │ │ │ + eorseq ip, r1, r0, lsr #18 │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ - eorseq sp, r1, ip, lsl #30 │ │ │ │ - @ instruction: 0x0031c3bc │ │ │ │ - eorseq sp, r1, r4, ror #29 │ │ │ │ - mlaseq r1, r4, r3, ip │ │ │ │ - mlaseq r1, r8, lr, sp │ │ │ │ - eorseq ip, r1, r8, asr #6 │ │ │ │ - eorseq sp, r1, r0, ror lr │ │ │ │ - eorseq ip, r1, r0, lsr #6 │ │ │ │ - eorseq sp, r1, r8, asr #28 │ │ │ │ - @ instruction: 0x0031c2f8 │ │ │ │ - eorseq sp, r1, r8, lsl #28 │ │ │ │ - @ instruction: 0x0031c2b8 │ │ │ │ + eorseq lr, r1, r4, asr #8 │ │ │ │ + @ instruction: 0x0031c8f4 │ │ │ │ + eorseq lr, r1, ip, lsl r4 │ │ │ │ + eorseq ip, r1, ip, asr #17 │ │ │ │ + @ instruction: 0x0031e3d0 │ │ │ │ + eorseq ip, r1, r0, lsl #17 │ │ │ │ + eorseq lr, r1, r8, lsr #7 │ │ │ │ + eorseq ip, r1, r8, asr r8 │ │ │ │ + eorseq lr, r1, r0, lsl #7 │ │ │ │ + eorseq ip, r1, r0, lsr r8 │ │ │ │ + eorseq lr, r1, r0, asr #6 │ │ │ │ + @ instruction: 0x0031c7f0 │ │ │ │ andeq r0, r0, sl, asr r1 │ │ │ │ - eorseq sp, r1, r8, asr #27 │ │ │ │ - eorseq ip, r1, r8, ror r2 │ │ │ │ - eorseq sp, r1, r0, lsr #27 │ │ │ │ - eorseq ip, r1, r0, asr r2 │ │ │ │ - eorseq sp, r1, r8, ror sp │ │ │ │ - eorseq ip, r1, r8, lsr #4 │ │ │ │ - eorseq r0, r3, r4, lsr #20 │ │ │ │ - eorseq sp, r1, r4, asr #26 │ │ │ │ - @ instruction: 0x0031c1f4 │ │ │ │ + eorseq lr, r1, r0, lsl #6 │ │ │ │ + @ instruction: 0x0031c7b0 │ │ │ │ + @ instruction: 0x0031e2d8 │ │ │ │ + eorseq ip, r1, r8, lsl #15 │ │ │ │ + @ instruction: 0x0031e2b0 │ │ │ │ + eorseq ip, r1, r0, ror #14 │ │ │ │ + eorseq r0, r3, ip, asr pc │ │ │ │ + eorseq lr, r1, ip, ror r2 │ │ │ │ + eorseq ip, r1, ip, lsr #14 │ │ │ │ │ │ │ │ 000e1f28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #196] @ e2004 │ │ │ │ @@ -151245,41 +151245,41 @@ │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0035dfb4 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, asr #10 │ │ │ │ muleq r0, ip, fp │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ - eorseq sp, r1, r8, asr #19 │ │ │ │ - eorseq fp, r1, r4, ror #28 │ │ │ │ + eorseq sp, r1, r0, lsl #30 │ │ │ │ + mlaseq r1, ip, r3, ip │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ - mlaseq r1, r0, r9, sp │ │ │ │ - eorseq fp, r1, ip, lsr #28 │ │ │ │ - eorseq sp, r1, r8, asr r9 │ │ │ │ - @ instruction: 0x0031bdf4 │ │ │ │ + eorseq sp, r1, r8, asr #29 │ │ │ │ + eorseq ip, r1, r4, ror #6 │ │ │ │ + mlaseq r1, r0, lr, sp │ │ │ │ + eorseq ip, r1, ip, lsr #6 │ │ │ │ andeq r0, r0, r2, ror #2 │ │ │ │ - eorseq sp, r1, r8, lsr #18 │ │ │ │ - eorseq fp, r1, r4, asr #27 │ │ │ │ - eorseq sp, r1, r4, ror #17 │ │ │ │ - eorseq fp, r1, r0, lsl #27 │ │ │ │ - @ instruction: 0x0031d8bc │ │ │ │ - eorseq fp, r1, r8, asr sp │ │ │ │ + eorseq sp, r1, r0, ror #28 │ │ │ │ + @ instruction: 0x0031c2fc │ │ │ │ + eorseq sp, r1, ip, lsl lr │ │ │ │ + @ instruction: 0x0031c2b8 │ │ │ │ + @ instruction: 0x0031ddf4 │ │ │ │ + mlaseq r1, r0, r2, ip │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ - eorseq r0, r3, r4, asr r5 │ │ │ │ - eorseq sp, r1, r4, lsl #17 │ │ │ │ - eorseq fp, r1, r0, lsr #26 │ │ │ │ - eorseq sp, r1, ip, asr r8 │ │ │ │ - @ instruction: 0x0031bcf8 │ │ │ │ + eorseq r0, r3, ip, lsl #21 │ │ │ │ + @ instruction: 0x0031ddbc │ │ │ │ + eorseq ip, r1, r8, asr r2 │ │ │ │ + mlaseq r1, r4, sp, sp │ │ │ │ + eorseq ip, r1, r0, lsr r2 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - eorseq sp, r1, ip, ror #15 │ │ │ │ - eorseq fp, r1, r8, lsl #25 │ │ │ │ - eorseq lr, r3, r8, asr #26 │ │ │ │ - eorseq r2, r1, r0, asr #28 │ │ │ │ - @ instruction: 0x0031d7b8 │ │ │ │ - @ instruction: 0x0000efb2 │ │ │ │ + eorseq sp, r1, r4, lsr #26 │ │ │ │ + eorseq ip, r1, r0, asr #3 │ │ │ │ + eorseq pc, r3, r0, lsl #5 │ │ │ │ + eorseq r3, r1, r8, ror r3 │ │ │ │ + @ instruction: 0x0031dcf0 │ │ │ │ + andeq lr, r0, r4, lsr #31 │ │ │ │ │ │ │ │ 000e24c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #212] @ e25b0 │ │ │ │ @@ -151338,18 +151338,18 @@ │ │ │ │ b e2548 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r0, r7, r4, lsr r6 │ │ │ │ @ instruction: 0x0035daf8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0035dad8 │ │ │ │ eorseq sp, r5, r8, lsr #21 │ │ │ │ - mlaseq r1, ip, fp, r6 │ │ │ │ + ldrsbeq r7, [r1], -r4 @ │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ - eorseq sp, r1, r8, asr #12 │ │ │ │ - eorseq fp, r1, r4, ror #21 │ │ │ │ + eorseq sp, r1, r0, lsl #23 │ │ │ │ + eorseq ip, r1, ip, lsl r0 │ │ │ │ andeq r0, r0, lr, asr r1 │ │ │ │ │ │ │ │ 000e25d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -152003,75 +152003,75 @@ │ │ │ │ eorseq sp, r5, r8, lsl #20 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0035d9f4 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, asr #10 │ │ │ │ eorseq sp, r5, r0, lsl #18 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ - eorseq sp, r1, ip, lsl r1 │ │ │ │ - mlaseq r1, ip, r5, fp │ │ │ │ + eorseq sp, r1, r4, asr r6 │ │ │ │ + @ instruction: 0x0031bad4 │ │ │ │ muleq r0, r3, r1 │ │ │ │ - eorseq sp, r1, r8, ror #1 │ │ │ │ - eorseq fp, r1, r8, ror #10 │ │ │ │ + eorseq sp, r1, r0, lsr #12 │ │ │ │ + eorseq fp, r1, r0, lsr #21 │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ - eorseq sp, r1, r0, asr #1 │ │ │ │ - eorseq fp, r1, r0, asr #10 │ │ │ │ - mlaseq r1, r0, r0, sp │ │ │ │ - eorseq fp, r1, r0, lsl r5 │ │ │ │ - eorseq sp, r1, ip, asr r0 │ │ │ │ - @ instruction: 0x0031b4dc │ │ │ │ + @ instruction: 0x0031d5f8 │ │ │ │ + eorseq fp, r1, r8, ror sl │ │ │ │ + eorseq sp, r1, r8, asr #11 │ │ │ │ + eorseq fp, r1, r8, asr #20 │ │ │ │ + mlaseq r1, r4, r5, sp │ │ │ │ + eorseq fp, r1, r4, lsl sl │ │ │ │ andeq r0, r0, lr, lsl #3 │ │ │ │ - eorseq sp, r1, r4, lsr r0 │ │ │ │ - @ instruction: 0x0031b4b4 │ │ │ │ - eorseq sp, r1, r0 │ │ │ │ - eorseq fp, r1, r0, lsl #9 │ │ │ │ - eorseq ip, r1, ip, asr #31 │ │ │ │ - eorseq fp, r1, ip, asr #8 │ │ │ │ + eorseq sp, r1, ip, ror #10 │ │ │ │ + eorseq fp, r1, ip, ror #19 │ │ │ │ + eorseq sp, r1, r8, lsr r5 │ │ │ │ + @ instruction: 0x0031b9b8 │ │ │ │ + eorseq sp, r1, r4, lsl #10 │ │ │ │ + eorseq fp, r1, r4, lsl #19 │ │ │ │ andeq r0, r0, pc, lsl #3 │ │ │ │ - mlaseq r1, r8, pc, ip @ │ │ │ │ - eorseq fp, r1, r8, lsl r4 │ │ │ │ - eorseq ip, r1, r0, ror pc │ │ │ │ - @ instruction: 0x0031b3f0 │ │ │ │ - eorseq ip, r1, r8, asr #30 │ │ │ │ - eorseq fp, r1, r8, asr #7 │ │ │ │ - eorseq pc, r2, r4, asr #23 │ │ │ │ - eorseq ip, r1, r4, lsl pc │ │ │ │ - mlaseq r1, r4, r3, fp │ │ │ │ - eorseq ip, r1, r8, asr #29 │ │ │ │ - eorseq fp, r1, r8, asr #6 │ │ │ │ + @ instruction: 0x0031d4d0 │ │ │ │ + eorseq fp, r1, r0, asr r9 │ │ │ │ + eorseq sp, r1, r8, lsr #9 │ │ │ │ + eorseq fp, r1, r8, lsr #18 │ │ │ │ + eorseq sp, r1, r0, lsl #9 │ │ │ │ + eorseq fp, r1, r0, lsl #18 │ │ │ │ + ldrsheq r0, [r3], -ip @ │ │ │ │ + eorseq sp, r1, ip, asr #8 │ │ │ │ + eorseq fp, r1, ip, asr #17 │ │ │ │ + eorseq sp, r1, r0, lsl #8 │ │ │ │ + eorseq fp, r1, r0, lsl #17 │ │ │ │ muleq r0, r1, r1 │ │ │ │ - eorseq ip, r1, r0, lsr #29 │ │ │ │ - eorseq fp, r1, r0, lsr #6 │ │ │ │ - mlaseq r1, ip, r3, r6 │ │ │ │ - eorseq ip, r1, ip, ror #28 │ │ │ │ - eorseq fp, r1, ip, ror #5 │ │ │ │ - eorseq ip, r1, ip, ror #27 │ │ │ │ - eorseq fp, r1, ip, ror #4 │ │ │ │ - eorseq ip, r1, r4, asr #27 │ │ │ │ - eorseq fp, r1, r4, asr #4 │ │ │ │ + @ instruction: 0x0031d3d8 │ │ │ │ + eorseq fp, r1, r8, asr r8 │ │ │ │ + @ instruction: 0x003168d4 │ │ │ │ + eorseq sp, r1, r4, lsr #7 │ │ │ │ + eorseq fp, r1, r4, lsr #16 │ │ │ │ + eorseq sp, r1, r4, lsr #6 │ │ │ │ + eorseq fp, r1, r4, lsr #15 │ │ │ │ + @ instruction: 0x0031d2fc │ │ │ │ + eorseq fp, r1, ip, ror r7 │ │ │ │ muleq r0, r2, r1 │ │ │ │ - eorseq pc, r2, r8, lsr sl @ │ │ │ │ - eorseq ip, r1, r4, lsl #27 │ │ │ │ - eorseq fp, r1, r4, lsl #4 │ │ │ │ - eorseq ip, r1, ip, asr sp │ │ │ │ - @ instruction: 0x0031b1dc │ │ │ │ - @ instruction: 0x0032f9b8 │ │ │ │ - eorseq ip, r1, r8, lsl sp │ │ │ │ - mlaseq r1, r4, r1, fp │ │ │ │ - eorseq ip, r1, r8, ror #25 │ │ │ │ - eorseq fp, r1, r8, ror #2 │ │ │ │ - eorseq pc, r2, ip, asr #18 │ │ │ │ - eorseq ip, r1, ip, lsr #25 │ │ │ │ - eorseq fp, r1, r8, lsr #2 │ │ │ │ - eorseq ip, r1, ip, ror ip │ │ │ │ - ldrsheq fp, [r1], -ip @ │ │ │ │ - eorseq ip, r1, ip, lsr ip │ │ │ │ - ldrheq fp, [r1], -ip @ │ │ │ │ - eorseq ip, r1, ip, lsl #24 │ │ │ │ - eorseq fp, r1, ip, lsl #1 │ │ │ │ + eorseq pc, r2, r0, ror pc @ │ │ │ │ + @ instruction: 0x0031d2bc │ │ │ │ + eorseq fp, r1, ip, lsr r7 │ │ │ │ + mlaseq r1, r4, r2, sp │ │ │ │ + eorseq fp, r1, r4, lsl r7 │ │ │ │ + @ instruction: 0x0032fef0 │ │ │ │ + eorseq sp, r1, r0, asr r2 │ │ │ │ + eorseq fp, r1, ip, asr #13 │ │ │ │ + eorseq sp, r1, r0, lsr #4 │ │ │ │ + eorseq fp, r1, r0, lsr #13 │ │ │ │ + eorseq pc, r2, r4, lsl #29 │ │ │ │ + eorseq sp, r1, r4, ror #3 │ │ │ │ + eorseq fp, r1, r0, ror #12 │ │ │ │ + @ instruction: 0x0031d1b4 │ │ │ │ + eorseq fp, r1, r4, lsr r6 │ │ │ │ + eorseq sp, r1, r4, ror r1 │ │ │ │ + @ instruction: 0x0031b5f4 │ │ │ │ + eorseq sp, r1, r4, asr #2 │ │ │ │ + eorseq fp, r1, r4, asr #11 │ │ │ │ │ │ │ │ 000e3114 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -152145,18 +152145,18 @@ │ │ │ │ @ instruction: 0x0035ceb8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0036f9b0 │ │ │ │ eorseq ip, r5, r0, lsl #29 │ │ │ │ andeq r0, r0, r8, lsr #25 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ eorseq ip, r5, r8, lsr #28 │ │ │ │ - eorseq sl, r1, r4, asr #29 │ │ │ │ + @ instruction: 0x0031b3fc │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ - eorseq ip, r1, r0, ror #19 │ │ │ │ - eorseq sl, r1, r0, ror #28 │ │ │ │ + eorseq ip, r1, r8, lsl pc │ │ │ │ + mlaseq r1, r8, r3, fp │ │ │ │ andeq r0, r0, sl, lsl #3 │ │ │ │ │ │ │ │ 000e3264 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -152268,22 +152268,22 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq ip, r5, r8, asr sp │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r0, lsl r9 │ │ │ │ andeq r0, r0, r0, asr sp │ │ │ │ eorseq ip, r5, r8, lsr #25 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ - eorseq sl, r1, r0, lsl sp │ │ │ │ - @ instruction: 0x0031acdc │ │ │ │ + eorseq fp, r1, r8, asr #4 │ │ │ │ + eorseq fp, r1, r4, lsl r2 │ │ │ │ @ instruction: 0x000001b2 │ │ │ │ - eorseq sl, r1, r4, ror #25 │ │ │ │ - @ instruction: 0x0031acb0 │ │ │ │ - eorseq r8, r1, ip, asr #4 │ │ │ │ - @ instruction: 0x0031acb0 │ │ │ │ - eorseq sl, r1, ip, ror ip │ │ │ │ + eorseq fp, r1, ip, lsl r2 │ │ │ │ + eorseq fp, r1, r8, ror #3 │ │ │ │ + eorseq r8, r1, r4, lsl #15 │ │ │ │ + eorseq fp, r1, r8, ror #3 │ │ │ │ + @ instruction: 0x0031b1b4 │ │ │ │ │ │ │ │ 000e3454 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #124] @ e34e8 │ │ │ │ @@ -152377,23 +152377,23 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eorseq sp, r3, r4, ror #24 │ │ │ │ - eorseq sl, r1, r8, lsl #23 │ │ │ │ - eorseq r8, r3, r4, lsr fp │ │ │ │ + mlaseq r3, ip, r1, lr │ │ │ │ + eorseq fp, r1, r0, asr #1 │ │ │ │ + eorseq r9, r3, ip, rrx │ │ │ │ @ instruction: 0x0035cab0 │ │ │ │ andeq r0, r0, r4, asr #26 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq ip, r1, r4, ror #12 │ │ │ │ + mlaseq r1, ip, fp, ip │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ - eorseq sl, r1, r0, asr #21 │ │ │ │ + @ instruction: 0x0031aff8 │ │ │ │ @ instruction: 0x000001b1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #132] @ e369c │ │ │ │ ldr r3, [pc, #132] @ e36a0 │ │ │ │ @@ -152430,15 +152430,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq ip, r5, r0, ror #19 │ │ │ │ andeq r0, r0, r4, asr #26 │ │ │ │ eorseq r2, r8, ip, ror r1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r1, r1, ip, ror lr │ │ │ │ + @ instruction: 0x003123b4 │ │ │ │ │ │ │ │ 000e36b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #344] @ e3820 │ │ │ │ @@ -152531,22 +152531,22 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq ip, r5, r0, lsr r9 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq ip, r5, r0, lsl r9 │ │ │ │ muleq r0, r4, r8 │ │ │ │ eorseq ip, r5, r0, lsr #17 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq ip, r1, ip, lsl #9 │ │ │ │ - @ instruction: 0x0031b3b0 │ │ │ │ + eorseq ip, r1, r4, asr #19 │ │ │ │ + eorseq fp, r1, r8, ror #17 │ │ │ │ andeq r0, r0, r3, lsr r4 │ │ │ │ - eorseq ip, r1, r0, ror #8 │ │ │ │ - eorseq fp, r1, r4, lsl #7 │ │ │ │ - eorseq pc, r2, r0, lsr #1 │ │ │ │ - eorseq ip, r1, r4, lsr #8 │ │ │ │ - eorseq fp, r1, r8, asr #6 │ │ │ │ + mlaseq r1, r8, r9, ip │ │ │ │ + @ instruction: 0x0031b8bc │ │ │ │ + @ instruction: 0x0032f5d8 │ │ │ │ + eorseq ip, r1, ip, asr r9 │ │ │ │ + eorseq fp, r1, r0, lsl #17 │ │ │ │ │ │ │ │ 000e3858 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #220] @ e394c │ │ │ │ @@ -152608,18 +152608,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq pc, r6, r0, lsr #5 │ │ │ │ eorseq ip, r5, r4, ror #14 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq ip, r5, r4, asr #14 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ eorseq ip, r5, ip, lsl #14 │ │ │ │ - eorseq r8, r1, r0, ror r3 │ │ │ │ + eorseq r8, r1, r8, lsr #17 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x0031c2fc │ │ │ │ - eorseq fp, r1, r0, lsr #4 │ │ │ │ + eorseq ip, r1, r4, lsr r8 │ │ │ │ + eorseq fp, r1, r8, asr r7 │ │ │ │ andeq r0, r0, lr, lsr #8 │ │ │ │ │ │ │ │ 000e3978 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -152802,28 +152802,28 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq ip, r5, r8, asr #12 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ eorseq ip, r5, r0, ror r5 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r2, r3, r8, ror r8 │ │ │ │ - eorseq sl, r1, r4, lsr #12 │ │ │ │ + @ instruction: 0x00332db0 │ │ │ │ + eorseq sl, r1, ip, asr fp │ │ │ │ andeq r0, r0, pc, asr r2 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r2, r3, r8, ror #15 │ │ │ │ - mlaseq r1, r4, r5, sl │ │ │ │ - @ instruction: 0x003327b8 │ │ │ │ - eorseq sl, r1, r4, ror #10 │ │ │ │ - ldrheq r8, [r1], -ip @ │ │ │ │ - eorseq sl, r1, r0, lsr r5 │ │ │ │ - eorseq r2, r3, r4, lsl #15 │ │ │ │ - eorseq r2, r3, r4, lsr r7 │ │ │ │ - eorseq sl, r1, r0, ror #9 │ │ │ │ + eorseq r2, r3, r0, lsr #26 │ │ │ │ + eorseq sl, r1, ip, asr #21 │ │ │ │ + @ instruction: 0x00332cf0 │ │ │ │ + mlaseq r1, ip, sl, sl │ │ │ │ + @ instruction: 0x003185f4 │ │ │ │ + eorseq sl, r1, r8, ror #20 │ │ │ │ + @ instruction: 0x00332cbc │ │ │ │ + eorseq r2, r3, ip, ror #24 │ │ │ │ + eorseq sl, r1, r8, lsl sl │ │ │ │ │ │ │ │ 000e3c9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #292] @ e3dd8 │ │ │ │ @@ -152904,20 +152904,20 @@ │ │ │ │ eorseq lr, r6, ip, asr lr │ │ │ │ eorseq ip, r5, r0, lsl r3 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0035c2f0 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ mlaseq r5, r8, r2, ip │ │ │ │ - @ instruction: 0x00317ef8 │ │ │ │ + eorseq r8, r1, r0, lsr r4 │ │ │ │ muleq r0, r4, fp │ │ │ │ - @ instruction: 0x003325b8 │ │ │ │ - eorseq sl, r1, r4, ror #6 │ │ │ │ + @ instruction: 0x00332af0 │ │ │ │ + mlaseq r1, ip, r8, sl │ │ │ │ andeq r0, r0, r9, asr r2 │ │ │ │ - eorseq r7, r1, r4, lsr #18 │ │ │ │ + eorseq r7, r1, ip, asr lr │ │ │ │ │ │ │ │ 000e3e0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -153118,33 +153118,33 @@ │ │ │ │ bl b6f00 │ │ │ │ b e3ff8 │ │ │ │ eorseq ip, r5, ip, asr #3 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq fp, r1, ip, asr #25 │ │ │ │ - @ instruction: 0x0031bcdc │ │ │ │ - mlaseq r1, r0, ip, fp │ │ │ │ - eorseq fp, r1, r0, lsr #25 │ │ │ │ - @ instruction: 0x0031bad0 │ │ │ │ - eorseq fp, r1, r8, ror #24 │ │ │ │ - eorseq fp, r1, r4, ror ip │ │ │ │ - eorseq fp, r1, r0, lsr ip │ │ │ │ - eorseq fp, r1, r0, asr #24 │ │ │ │ - @ instruction: 0x003175f4 │ │ │ │ - @ instruction: 0x0031bbf8 │ │ │ │ - eorseq fp, r1, r4, lsl #24 │ │ │ │ - eorseq r2, r2, r4, asr #3 │ │ │ │ - @ instruction: 0x0031bbbc │ │ │ │ - eorseq fp, r1, r8, asr #23 │ │ │ │ - mlaseq r1, r4, fp, fp │ │ │ │ - eorseq fp, r1, r4, lsr #23 │ │ │ │ - eorseq fp, r1, r4, lsr #22 │ │ │ │ - eorseq fp, r1, r4, lsr fp │ │ │ │ + eorseq ip, r1, r4, lsl #4 │ │ │ │ + eorseq ip, r1, r4, lsl r2 │ │ │ │ + eorseq ip, r1, r8, asr #3 │ │ │ │ + @ instruction: 0x0031c1d8 │ │ │ │ + eorseq ip, r1, r8 │ │ │ │ + eorseq ip, r1, r0, lsr #3 │ │ │ │ + eorseq ip, r1, ip, lsr #3 │ │ │ │ + eorseq ip, r1, r8, ror #2 │ │ │ │ + eorseq ip, r1, r8, ror r1 │ │ │ │ + eorseq r7, r1, ip, lsr #22 │ │ │ │ + eorseq ip, r1, r0, lsr r1 │ │ │ │ + eorseq ip, r1, ip, lsr r1 │ │ │ │ + @ instruction: 0x003226fc │ │ │ │ + ldrsheq ip, [r1], -r4 @ │ │ │ │ + eorseq ip, r1, r0, lsl #2 │ │ │ │ + eorseq ip, r1, ip, asr #1 │ │ │ │ + ldrsbeq ip, [r1], -ip @ │ │ │ │ + eorseq ip, r1, ip, asr r0 │ │ │ │ + eorseq ip, r1, ip, rrx │ │ │ │ │ │ │ │ 000e4190 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #340] @ e42fc │ │ │ │ @@ -153239,19 +153239,19 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq fp, r5, r4, lsl #28 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, ror r9 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq fp, r5, ip, lsl #27 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq fp, r1, r8, asr #19 │ │ │ │ + eorseq fp, r1, r0, lsl #30 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq fp, r1, r4, lsl #19 │ │ │ │ - mlaseq r1, r4, r9, fp │ │ │ │ - eorseq r1, r2, ip, asr #30 │ │ │ │ + @ instruction: 0x0031bebc │ │ │ │ + eorseq fp, r1, ip, asr #29 │ │ │ │ + eorseq r2, r2, r4, lsl #9 │ │ │ │ │ │ │ │ 000e4334 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #964] @ e4710 │ │ │ │ @@ -153498,47 +153498,47 @@ │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq fp, r5, ip, lsr #25 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq r9, r1, ip, lsl #21 │ │ │ │ - eorseq fp, r1, r4, lsr #15 │ │ │ │ - eorseq sl, r1, r0, lsl r7 │ │ │ │ - eorseq r9, r1, r4, lsr sl │ │ │ │ - eorseq fp, r1, ip, asr #14 │ │ │ │ - @ instruction: 0x0031a6b8 │ │ │ │ + eorseq r9, r1, r4, asr #31 │ │ │ │ + @ instruction: 0x0031bcdc │ │ │ │ + eorseq sl, r1, r8, asr #24 │ │ │ │ + eorseq r9, r1, ip, ror #30 │ │ │ │ + eorseq fp, r1, r4, lsl #25 │ │ │ │ + @ instruction: 0x0031abf0 │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ - eorseq ip, r3, r8, lsl ip │ │ │ │ - eorseq r0, r1, r0, lsl sp │ │ │ │ - @ instruction: 0x00310dd0 │ │ │ │ - andeq ip, r2, r7, lsr #18 │ │ │ │ - eorseq r9, r1, r8, ror #23 │ │ │ │ - eorseq fp, r1, r0, lsl #13 │ │ │ │ - eorseq sl, r1, ip, ror #11 │ │ │ │ - eorseq r9, r1, r4, lsl #23 │ │ │ │ - eorseq fp, r1, ip, lsl r6 │ │ │ │ - eorseq sl, r1, r8, lsl #11 │ │ │ │ - @ instruction: 0x0033caf4 │ │ │ │ - eorseq r0, r1, ip, ror #23 │ │ │ │ - eorseq fp, r1, r8, lsl #12 │ │ │ │ - andeq ip, r2, lr, ror #18 │ │ │ │ - eorseq ip, r3, ip, asr #21 │ │ │ │ - eorseq r0, r1, r4, asr #23 │ │ │ │ - @ instruction: 0x00319ab8 │ │ │ │ - andeq ip, r2, fp, lsl #18 │ │ │ │ - eorseq ip, r3, r4, lsr #21 │ │ │ │ - mlaseq r1, ip, fp, r0 │ │ │ │ - eorseq fp, r1, r4, lsl r5 │ │ │ │ - andeq ip, r2, r3, lsr r9 │ │ │ │ - eorseq ip, r3, ip, ror sl │ │ │ │ - eorseq r0, r1, r4, ror fp │ │ │ │ - eorseq fp, r1, r4, lsl #11 │ │ │ │ - andeq ip, r2, ip, asr r9 │ │ │ │ + eorseq sp, r3, r0, asr r1 │ │ │ │ + eorseq r1, r1, r8, asr #4 │ │ │ │ + eorseq r1, r1, r8, lsl #6 │ │ │ │ + andeq ip, r2, pc, lsl r9 │ │ │ │ + eorseq sl, r1, r0, lsr #2 │ │ │ │ + @ instruction: 0x0031bbb8 │ │ │ │ + eorseq sl, r1, r4, lsr #22 │ │ │ │ + ldrheq sl, [r1], -ip @ │ │ │ │ + eorseq fp, r1, r4, asr fp │ │ │ │ + eorseq sl, r1, r0, asr #21 │ │ │ │ + eorseq sp, r3, ip, lsr #32 │ │ │ │ + eorseq r1, r1, r4, lsr #2 │ │ │ │ + eorseq fp, r1, r0, asr #22 │ │ │ │ + andeq ip, r2, r6, ror #18 │ │ │ │ + eorseq sp, r3, r4 │ │ │ │ + ldrsheq r1, [r1], -ip @ │ │ │ │ + @ instruction: 0x00319ff0 │ │ │ │ + andeq ip, r2, r3, lsl #18 │ │ │ │ + @ instruction: 0x0033cfdc │ │ │ │ + ldrsbeq r1, [r1], -r4 @ │ │ │ │ + eorseq fp, r1, ip, asr #20 │ │ │ │ + andeq ip, r2, fp, lsr #18 │ │ │ │ + @ instruction: 0x0033cfb4 │ │ │ │ + eorseq r1, r1, ip, lsr #1 │ │ │ │ + @ instruction: 0x0031babc │ │ │ │ + andeq ip, r2, r4, asr r9 │ │ │ │ │ │ │ │ 000e47a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #252] @ e48bc │ │ │ │ @@ -153610,18 +153610,18 @@ │ │ │ │ eorseq fp, r5, r4, lsl r8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0035b7f4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ mlaseq r5, ip, r7, fp │ │ │ │ - eorseq fp, r1, ip, lsl r4 │ │ │ │ + eorseq fp, r1, r4, asr r9 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - @ instruction: 0x0031b3d8 │ │ │ │ - eorseq sl, r1, r4, asr #6 │ │ │ │ + eorseq fp, r1, r0, lsl r9 │ │ │ │ + eorseq sl, r1, ip, ror r8 │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 000e48f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -153876,49 +153876,49 @@ │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq fp, r5, ip, ror #13 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq fp, r1, r8, lsr r2 │ │ │ │ - eorseq sl, r1, r4, lsr r1 │ │ │ │ - eorseq ip, r3, r0, lsl #13 │ │ │ │ - eorseq r0, r1, r8, ror r7 │ │ │ │ - eorseq r0, r1, r4, asr #16 │ │ │ │ - andeq ip, r2, r9, ror #19 │ │ │ │ - @ instruction: 0x0031b1b8 │ │ │ │ - ldrheq sl, [r1], -r4 @ │ │ │ │ + eorseq fp, r1, r0, ror r7 │ │ │ │ + eorseq sl, r1, ip, ror #12 │ │ │ │ + @ instruction: 0x0033cbb8 │ │ │ │ + @ instruction: 0x00310cb0 │ │ │ │ + eorseq r0, r1, ip, ror sp │ │ │ │ + andeq ip, r2, r1, ror #19 │ │ │ │ + @ instruction: 0x0031b6f0 │ │ │ │ + eorseq sl, r1, ip, ror #11 │ │ │ │ andeq r0, r0, r1, ror #3 │ │ │ │ - eorseq ip, r3, r8, lsl #12 │ │ │ │ - eorseq r0, r1, r0, lsl #14 │ │ │ │ - eorseq fp, r1, r0, lsl r1 │ │ │ │ - andeq ip, r2, r4, lsr #20 │ │ │ │ - eorseq r6, r1, r0, ror #23 │ │ │ │ - eorseq fp, r1, ip, lsl #2 │ │ │ │ - eorseq sl, r1, r8 │ │ │ │ - eorseq r9, r1, ip, lsr r3 │ │ │ │ - eorseq fp, r1, r4, asr #1 │ │ │ │ - eorseq r9, r1, r0, asr #31 │ │ │ │ - eorseq r9, r1, r8, lsl #6 │ │ │ │ - mlaseq r1, r0, r0, fp │ │ │ │ - eorseq r9, r1, ip, lsl #31 │ │ │ │ + eorseq ip, r3, r0, asr #22 │ │ │ │ + eorseq r0, r1, r8, lsr ip │ │ │ │ + eorseq fp, r1, r8, asr #12 │ │ │ │ + andeq ip, r2, ip, lsl sl │ │ │ │ + eorseq r7, r1, r8, lsl r1 │ │ │ │ + eorseq fp, r1, r4, asr #12 │ │ │ │ + eorseq sl, r1, r0, asr #10 │ │ │ │ + eorseq r9, r1, r4, ror r8 │ │ │ │ + @ instruction: 0x0031b5fc │ │ │ │ + @ instruction: 0x0031a4f8 │ │ │ │ + eorseq r9, r1, r0, asr #16 │ │ │ │ + eorseq fp, r1, r8, asr #11 │ │ │ │ + eorseq sl, r1, r4, asr #9 │ │ │ │ andeq r0, r0, r2, ror #3 │ │ │ │ - @ instruction: 0x0033c4f8 │ │ │ │ - @ instruction: 0x003105f0 │ │ │ │ - eorseq fp, r1, r0, asr r0 │ │ │ │ - andeq ip, r2, r2, asr #19 │ │ │ │ - @ instruction: 0x0033c4d0 │ │ │ │ - eorseq r0, r1, r8, asr #11 │ │ │ │ - eorseq sl, r1, r0, lsl pc │ │ │ │ - andeq ip, r2, r0, lsr sl │ │ │ │ - eorseq ip, r3, r8, lsr #9 │ │ │ │ - eorseq r0, r1, r0, lsr #11 │ │ │ │ - @ instruction: 0x0031aeb4 │ │ │ │ - strdeq ip, [r2], -r5 │ │ │ │ + eorseq ip, r3, r0, lsr sl │ │ │ │ + eorseq r0, r1, r8, lsr #22 │ │ │ │ + eorseq fp, r1, r8, lsl #11 │ │ │ │ + @ instruction: 0x0002c9ba │ │ │ │ + eorseq ip, r3, r8, lsl #20 │ │ │ │ + eorseq r0, r1, r0, lsl #22 │ │ │ │ + eorseq fp, r1, r8, asr #8 │ │ │ │ + andeq ip, r2, r8, lsr #20 │ │ │ │ + eorseq ip, r3, r0, ror #19 │ │ │ │ + @ instruction: 0x00310ad8 │ │ │ │ + eorseq fp, r1, ip, ror #7 │ │ │ │ + andeq ip, r2, sp, ror #19 │ │ │ │ │ │ │ │ 000e4d88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #280] @ e4eb8 │ │ │ │ @@ -153996,20 +153996,20 @@ │ │ │ │ eorseq sp, r6, r0, ror sp │ │ │ │ eorseq fp, r5, ip, lsr #4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq fp, r5, ip, lsl #4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ @ instruction: 0x0035b1b4 │ │ │ │ - eorseq r9, r1, r0, ror #1 │ │ │ │ + eorseq r9, r1, r8, lsl r6 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq sl, r1, r0, ror #28 │ │ │ │ - eorseq r9, r1, ip, asr sp │ │ │ │ + mlaseq r1, r8, r3, fp │ │ │ │ + mlaseq r1, r4, r2, sl │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ - eorseq r9, r1, r4, lsr #6 │ │ │ │ + eorseq r9, r1, ip, asr r8 │ │ │ │ │ │ │ │ 000e4eec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #568] @ e513c │ │ │ │ @@ -154156,33 +154156,33 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ ldrsheq fp, [r5], -r4 @ │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq sl, r1, r0, lsl #26 │ │ │ │ - eorseq r9, r1, ip, ror #23 │ │ │ │ + eorseq fp, r1, r8, lsr r2 │ │ │ │ + eorseq sl, r1, r4, lsr #2 │ │ │ │ andeq r0, r0, r5, lsl r2 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - @ instruction: 0x0031acd0 │ │ │ │ - eorseq sl, r1, r8, lsr #25 │ │ │ │ - mlaseq r1, r4, fp, r9 │ │ │ │ - eorseq r9, r1, r0, asr r1 │ │ │ │ - eorseq sl, r1, r8, ror #24 │ │ │ │ - eorseq r9, r1, r4, asr fp │ │ │ │ - eorseq r9, r1, r8, lsl #2 │ │ │ │ - eorseq sl, r1, r0, lsr #24 │ │ │ │ - eorseq r9, r1, ip, lsl #22 │ │ │ │ - @ instruction: 0x0031abf8 │ │ │ │ - eorseq r9, r1, r4, ror #21 │ │ │ │ - eorseq ip, r3, r0, asr r0 │ │ │ │ - eorseq r0, r1, r8, asr #2 │ │ │ │ - eorseq r0, r1, r0, asr #3 │ │ │ │ - strdeq ip, [r2], -r2 │ │ │ │ + eorseq fp, r1, r8, lsl #4 │ │ │ │ + eorseq fp, r1, r0, ror #3 │ │ │ │ + eorseq sl, r1, ip, asr #1 │ │ │ │ + eorseq r9, r1, r8, lsl #13 │ │ │ │ + eorseq fp, r1, r0, lsr #3 │ │ │ │ + eorseq sl, r1, ip, lsl #1 │ │ │ │ + eorseq r9, r1, r0, asr #12 │ │ │ │ + eorseq fp, r1, r8, asr r1 │ │ │ │ + eorseq sl, r1, r4, asr #32 │ │ │ │ + eorseq fp, r1, r0, lsr r1 │ │ │ │ + eorseq sl, r1, ip, lsl r0 │ │ │ │ + eorseq ip, r3, r8, lsl #11 │ │ │ │ + eorseq r0, r1, r0, lsl #13 │ │ │ │ + @ instruction: 0x003106f8 │ │ │ │ + andeq ip, r2, pc, ror #25 │ │ │ │ │ │ │ │ 000e5198 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #240] @ e52a0 │ │ │ │ @@ -154250,18 +154250,18 @@ │ │ │ │ eorseq sp, r6, r0, ror #18 │ │ │ │ eorseq sl, r5, r4, lsr #28 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq sl, r5, r4, lsl #28 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x0035adb8 │ │ │ │ - eorseq r8, r1, r4, ror #25 │ │ │ │ + eorseq r9, r1, ip, lsl r2 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq sl, r1, ip, ror sl │ │ │ │ - eorseq r9, r1, r4, ror #18 │ │ │ │ + @ instruction: 0x0031afb4 │ │ │ │ + mlaseq r1, ip, lr, r9 │ │ │ │ │ │ │ │ 000e52cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #360] @ e544c │ │ │ │ @@ -154356,17 +154356,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b e53f8 │ │ │ │ eorseq sl, r5, r4, lsl sp │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - @ instruction: 0x00316cb0 │ │ │ │ - eorseq sl, r1, r0, lsl r9 │ │ │ │ - eorseq r9, r1, r0, asr #15 │ │ │ │ + eorseq r7, r1, r8, ror #3 │ │ │ │ + eorseq sl, r1, r8, asr #28 │ │ │ │ + @ instruction: 0x00319cf8 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ │ │ │ │ 000e546c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -154450,18 +154450,18 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq sl, r5, r0, lsr fp │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ @ instruction: 0x0035aabc │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - mlaseq r1, ip, r7, sl │ │ │ │ + @ instruction: 0x0031acd4 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - @ instruction: 0x0031a7b0 │ │ │ │ - eorseq r9, r1, r8, asr r6 │ │ │ │ + eorseq sl, r1, r8, ror #25 │ │ │ │ + mlaseq r1, r0, fp, r9 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 000e55e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -154557,17 +154557,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b e570c │ │ │ │ eorseq sl, r5, r0, lsl #20 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - mlaseq r1, ip, r9, r6 │ │ │ │ - eorseq sl, r1, ip, lsl #12 │ │ │ │ - eorseq r9, r1, ip, lsr #9 │ │ │ │ + @ instruction: 0x00316ed4 │ │ │ │ + eorseq sl, r1, r4, asr #22 │ │ │ │ + eorseq r9, r1, r4, ror #19 │ │ │ │ andeq r0, r0, r3, ror #7 │ │ │ │ │ │ │ │ 000e5780 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -154651,18 +154651,18 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq sl, r5, ip, lsl r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq sl, r5, r8, lsr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq sl, r1, r8, lsl #9 │ │ │ │ + eorseq sl, r1, r0, asr #19 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq sl, r1, ip, lsr #9 │ │ │ │ - eorseq r9, r1, r4, asr #6 │ │ │ │ + eorseq sl, r1, r4, ror #19 │ │ │ │ + eorseq r9, r1, ip, ror r8 │ │ │ │ andeq r0, r0, r2, ror #7 │ │ │ │ │ │ │ │ 000e58f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -154758,17 +154758,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b e5a20 │ │ │ │ eorseq sl, r5, ip, ror #13 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq r6, r1, r8, lsl #13 │ │ │ │ - eorseq sl, r1, r8, lsl #6 │ │ │ │ - mlaseq r1, r8, r1, r9 │ │ │ │ + eorseq r6, r1, r0, asr #23 │ │ │ │ + eorseq sl, r1, r0, asr #16 │ │ │ │ + @ instruction: 0x003196d0 │ │ │ │ andeq r0, r0, r7, ror #7 │ │ │ │ │ │ │ │ 000e5a94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -154852,18 +154852,18 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq sl, r5, r8, lsl #10 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ mlaseq r5, r4, r4, sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq sl, r1, r4, ror r1 │ │ │ │ + eorseq sl, r1, ip, lsr #13 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq sl, r1, r8, lsr #3 │ │ │ │ - eorseq r9, r1, r0, lsr r0 │ │ │ │ + eorseq sl, r1, r0, ror #13 │ │ │ │ + eorseq r9, r1, r8, ror #10 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ │ │ │ │ 000e5c08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -154959,17 +154959,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b e5d34 │ │ │ │ @ instruction: 0x0035a3d8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq r6, r1, r4, ror r3 │ │ │ │ - eorseq sl, r1, r4 │ │ │ │ - eorseq r8, r1, r4, lsl #29 │ │ │ │ + eorseq r6, r1, ip, lsr #17 │ │ │ │ + eorseq sl, r1, ip, lsr r5 │ │ │ │ + @ instruction: 0x003193bc │ │ │ │ andeq r0, r0, fp, ror #7 │ │ │ │ │ │ │ │ 000e5da8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -155053,18 +155053,18 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0035a1f4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq sl, r5, r0, lsl #3 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r9, r1, r0, ror #28 │ │ │ │ + mlaseq r1, r8, r3, sl │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq r9, r1, r4, lsr #29 │ │ │ │ - eorseq r8, r1, ip, lsl sp │ │ │ │ + @ instruction: 0x0031a3dc │ │ │ │ + eorseq r9, r1, r4, asr r2 │ │ │ │ andeq r0, r0, sl, ror #7 │ │ │ │ │ │ │ │ 000e5f1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -155211,33 +155211,33 @@ │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq sl, r5, r4, asr #1 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - @ instruction: 0x003181f8 │ │ │ │ - eorseq r4, r2, r0, ror pc │ │ │ │ - @ instruction: 0x00318bfc │ │ │ │ + eorseq r8, r1, r0, lsr r7 │ │ │ │ + eorseq r5, r2, r8, lsr #9 │ │ │ │ + eorseq r9, r1, r4, lsr r1 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ - @ instruction: 0x00324ed4 │ │ │ │ - eorseq r8, r1, r0, ror #22 │ │ │ │ + eorseq r5, r2, ip, lsl #8 │ │ │ │ + mlaseq r1, r8, r0, r9 │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ - eorseq r9, r1, r0, ror #24 │ │ │ │ - mlaseq r2, r8, lr, r4 │ │ │ │ - eorseq r8, r1, r4, lsr #22 │ │ │ │ - eorseq r8, r1, r0, ror #1 │ │ │ │ - eorseq r4, r2, r8, asr lr │ │ │ │ - eorseq r8, r1, r4, ror #21 │ │ │ │ - eorseq r4, r2, r0, lsr lr │ │ │ │ - @ instruction: 0x00318abc │ │ │ │ - eorseq fp, r3, r8, lsr #32 │ │ │ │ - eorseq pc, r0, r0, lsr #2 │ │ │ │ - mlaseq r0, r8, r1, pc @ │ │ │ │ - muleq r2, r9, sl │ │ │ │ + mlaseq r1, r8, r1, sl │ │ │ │ + @ instruction: 0x003253d0 │ │ │ │ + eorseq r9, r1, ip, asr r0 │ │ │ │ + eorseq r8, r1, r8, lsl r6 │ │ │ │ + mlaseq r2, r0, r3, r5 │ │ │ │ + eorseq r9, r1, ip, lsl r0 │ │ │ │ + eorseq r5, r2, r8, ror #6 │ │ │ │ + @ instruction: 0x00318ff4 │ │ │ │ + eorseq fp, r3, r0, ror #10 │ │ │ │ + eorseq pc, r0, r8, asr r6 @ │ │ │ │ + @ instruction: 0x0030f6d0 │ │ │ │ + muleq r2, sl, sl │ │ │ │ │ │ │ │ 000e61c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #240] @ e62cc │ │ │ │ @@ -155305,18 +155305,18 @@ │ │ │ │ eorseq lr, r6, ip, lsr #18 │ │ │ │ @ instruction: 0x00359df8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x00359dd8 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ eorseq r9, r5, ip, lsl #27 │ │ │ │ - @ instruction: 0x00317cb8 │ │ │ │ + @ instruction: 0x003181f0 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - @ instruction: 0x00324cb0 │ │ │ │ - eorseq r8, r1, r8, lsr r9 │ │ │ │ + eorseq r5, r2, r8, ror #3 │ │ │ │ + eorseq r8, r1, r0, ror lr │ │ │ │ │ │ │ │ 000e62f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #556] @ e653c │ │ │ │ @@ -155461,33 +155461,33 @@ │ │ │ │ add r3, r3, #3872 @ 0xf20 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r9, r5, r8, ror #25 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq r7, r1, ip, lsl lr │ │ │ │ - @ instruction: 0x003199b8 │ │ │ │ - eorseq r8, r1, r0, lsr #16 │ │ │ │ + eorseq r8, r1, r4, asr r3 │ │ │ │ + @ instruction: 0x00319ef0 │ │ │ │ + eorseq r8, r1, r8, asr sp │ │ │ │ andeq r0, r0, lr, lsl #8 │ │ │ │ - eorseq r9, r1, ip, lsl r9 │ │ │ │ - eorseq r8, r1, r4, lsl #15 │ │ │ │ + eorseq r9, r1, r4, asr lr │ │ │ │ + @ instruction: 0x00318cbc │ │ │ │ andeq r0, r0, r1, lsl r4 │ │ │ │ - eorseq r9, r1, r4, lsl #17 │ │ │ │ - eorseq r9, r1, r0, ror #17 │ │ │ │ - eorseq r8, r1, r8, asr #14 │ │ │ │ - eorseq r7, r1, r4, lsl #26 │ │ │ │ - eorseq r9, r1, r0, lsr #17 │ │ │ │ - eorseq r8, r1, r8, lsl #14 │ │ │ │ - eorseq r9, r1, r8, ror r8 │ │ │ │ - eorseq r8, r1, r0, ror #13 │ │ │ │ - eorseq sl, r3, ip, asr #24 │ │ │ │ - eorseq lr, r0, r8, asr #26 │ │ │ │ - eorseq lr, r0, r0, asr #27 │ │ │ │ - andeq pc, r2, r1, lsl fp @ │ │ │ │ + @ instruction: 0x00319dbc │ │ │ │ + eorseq r9, r1, r8, lsl lr │ │ │ │ + eorseq r8, r1, r0, lsl #25 │ │ │ │ + eorseq r8, r1, ip, lsr r2 │ │ │ │ + @ instruction: 0x00319dd8 │ │ │ │ + eorseq r8, r1, r0, asr #24 │ │ │ │ + @ instruction: 0x00319db0 │ │ │ │ + eorseq r8, r1, r8, lsl ip │ │ │ │ + eorseq fp, r3, r4, lsl #3 │ │ │ │ + eorseq pc, r0, r0, lsl #5 │ │ │ │ + @ instruction: 0x0030f2f8 │ │ │ │ + andeq pc, r2, r2, lsl fp @ │ │ │ │ │ │ │ │ 000e659c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #240] @ e66a4 │ │ │ │ @@ -155555,18 +155555,18 @@ │ │ │ │ eorseq lr, r6, r4, asr r5 │ │ │ │ eorseq r9, r5, r0, lsr #20 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r9, r5, r0, lsl #20 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x003599b4 │ │ │ │ - eorseq r7, r1, r0, ror #17 │ │ │ │ + eorseq r7, r1, r8, lsl lr │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - @ instruction: 0x003196f4 │ │ │ │ - eorseq r8, r1, ip, asr r5 │ │ │ │ + eorseq r9, r1, ip, lsr #24 │ │ │ │ + mlaseq r1, r4, sl, r8 │ │ │ │ andeq r0, r0, sl, lsl #8 │ │ │ │ │ │ │ │ 000e66d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -156204,91 +156204,91 @@ │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r9, r5, r8, lsl #18 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq r7, r1, r0, lsr r7 │ │ │ │ - @ instruction: 0x003192d4 │ │ │ │ - eorseq r8, r1, r0, lsr r1 │ │ │ │ + eorseq r7, r1, r8, ror #24 │ │ │ │ + eorseq r9, r1, ip, lsl #16 │ │ │ │ + eorseq r8, r1, r8, ror #12 │ │ │ │ andeq r0, r0, r7, lsl r4 │ │ │ │ - mlaseq r1, r4, r6, r7 │ │ │ │ - eorseq r9, r1, r8, lsr r2 │ │ │ │ - mlaseq r1, r4, r0, r8 │ │ │ │ - @ instruction: 0x003175fc │ │ │ │ - eorseq r9, r1, r4, lsr #3 │ │ │ │ - eorseq r8, r1, r0 │ │ │ │ + eorseq r7, r1, ip, asr #23 │ │ │ │ + eorseq r9, r1, r0, ror r7 │ │ │ │ + eorseq r8, r1, ip, asr #11 │ │ │ │ + eorseq r7, r1, r4, lsr fp │ │ │ │ + @ instruction: 0x003196dc │ │ │ │ + eorseq r8, r1, r8, lsr r5 │ │ │ │ andeq r0, r0, r8, lsl r4 │ │ │ │ - @ instruction: 0x003174d8 │ │ │ │ - eorseq r9, r1, r0, lsl #1 │ │ │ │ - @ instruction: 0x00317edc │ │ │ │ - eorseq r7, r1, r8, asr #8 │ │ │ │ - @ instruction: 0x00318ff0 │ │ │ │ - eorseq r7, r1, ip, asr #28 │ │ │ │ - @ instruction: 0x00318fbc │ │ │ │ - eorseq r7, r1, r8, lsl lr │ │ │ │ - @ instruction: 0x003173d0 │ │ │ │ - eorseq r8, r1, r8, ror pc │ │ │ │ - @ instruction: 0x00317dd4 │ │ │ │ - mlaseq r1, ip, r3, r7 │ │ │ │ - eorseq r8, r1, r0, asr #30 │ │ │ │ - mlaseq r1, ip, sp, r7 │ │ │ │ - eorseq r7, r1, r4, ror #6 │ │ │ │ - eorseq r8, r1, ip, lsl #30 │ │ │ │ - eorseq r7, r1, r8, ror #26 │ │ │ │ - eorseq r7, r1, r0, lsr r3 │ │ │ │ - @ instruction: 0x00318ed4 │ │ │ │ - eorseq r7, r1, r0, lsr sp │ │ │ │ - @ instruction: 0x003172f8 │ │ │ │ - eorseq r8, r1, r0, lsr #29 │ │ │ │ - @ instruction: 0x00317cfc │ │ │ │ - @ instruction: 0x00318df4 │ │ │ │ - eorseq r8, r1, ip, ror #28 │ │ │ │ - eorseq r7, r1, r4, asr #25 │ │ │ │ - eorseq sl, r3, ip, lsr #4 │ │ │ │ - eorseq lr, r0, r4, lsr #6 │ │ │ │ - eorseq lr, r0, ip, asr #7 │ │ │ │ - andeq pc, r2, r9, lsr #23 │ │ │ │ - eorseq sl, r3, r4, lsl #4 │ │ │ │ - @ instruction: 0x0030e2fc │ │ │ │ - eorseq r7, r1, r8, lsr #27 │ │ │ │ - andeq pc, r2, r0, asr #24 │ │ │ │ - @ instruction: 0x0033a1dc │ │ │ │ - @ instruction: 0x0030e2d4 │ │ │ │ - eorseq r8, r1, r8, lsl lr │ │ │ │ - andeq pc, r2, r9, ror #23 │ │ │ │ - @ instruction: 0x0033a1b4 │ │ │ │ - eorseq lr, r0, ip, lsr #5 │ │ │ │ - eorseq r8, r1, r8, lsl #28 │ │ │ │ - andeq pc, r2, r1, lsl ip @ │ │ │ │ - eorseq sl, r3, ip, lsl #3 │ │ │ │ - eorseq lr, r0, r4, lsl #5 │ │ │ │ - eorseq r8, r1, ip, ror #27 │ │ │ │ - andeq pc, r2, r2, asr ip @ │ │ │ │ - eorseq sl, r3, r4, ror #2 │ │ │ │ - eorseq lr, r0, ip, asr r2 │ │ │ │ - mlaseq r1, r4, sp, r8 │ │ │ │ - ldrdeq pc, [r2], -lr │ │ │ │ - eorseq sl, r3, ip, lsr r1 │ │ │ │ - eorseq lr, r0, r4, lsr r2 │ │ │ │ - eorseq r8, r1, r4, ror #16 │ │ │ │ - andeq pc, r2, fp, asr #23 │ │ │ │ - eorseq sl, r3, r4, lsl r1 │ │ │ │ - eorseq lr, r0, ip, lsl #4 │ │ │ │ - eorseq lr, r0, ip, asr #5 │ │ │ │ - @ instruction: 0x0002fbb6 │ │ │ │ - eorseq sl, r3, ip, ror #1 │ │ │ │ - eorseq lr, r0, r4, ror #3 │ │ │ │ - eorseq r8, r1, r4, lsr sp │ │ │ │ - strdeq pc, [r2], -lr │ │ │ │ - eorseq sl, r3, r4, asr #1 │ │ │ │ - @ instruction: 0x0030e1bc │ │ │ │ - eorseq r6, r1, r4, lsl #29 │ │ │ │ - muleq r2, r9, fp │ │ │ │ + eorseq r7, r1, r0, lsl sl │ │ │ │ + @ instruction: 0x003195b8 │ │ │ │ + eorseq r8, r1, r4, lsl r4 │ │ │ │ + eorseq r7, r1, r0, lsl #19 │ │ │ │ + eorseq r9, r1, r8, lsr #10 │ │ │ │ + eorseq r8, r1, r4, lsl #7 │ │ │ │ + @ instruction: 0x003194f4 │ │ │ │ + eorseq r8, r1, r0, asr r3 │ │ │ │ + eorseq r7, r1, r8, lsl #18 │ │ │ │ + @ instruction: 0x003194b0 │ │ │ │ + eorseq r8, r1, ip, lsl #6 │ │ │ │ + @ instruction: 0x003178d4 │ │ │ │ + eorseq r9, r1, r8, ror r4 │ │ │ │ + @ instruction: 0x003182d4 │ │ │ │ + mlaseq r1, ip, r8, r7 │ │ │ │ + eorseq r9, r1, r4, asr #8 │ │ │ │ + eorseq r8, r1, r0, lsr #5 │ │ │ │ + eorseq r7, r1, r8, ror #16 │ │ │ │ + eorseq r9, r1, ip, lsl #8 │ │ │ │ + eorseq r8, r1, r8, ror #4 │ │ │ │ + eorseq r7, r1, r0, lsr r8 │ │ │ │ + @ instruction: 0x003193d8 │ │ │ │ + eorseq r8, r1, r4, lsr r2 │ │ │ │ + eorseq r9, r1, ip, lsr #6 │ │ │ │ + eorseq r9, r1, r4, lsr #7 │ │ │ │ + @ instruction: 0x003181fc │ │ │ │ + eorseq sl, r3, r4, ror #14 │ │ │ │ + eorseq lr, r0, ip, asr r8 │ │ │ │ + eorseq lr, r0, r4, lsl #18 │ │ │ │ + andeq pc, r2, sl, lsr #23 │ │ │ │ + eorseq sl, r3, ip, lsr r7 │ │ │ │ + eorseq lr, r0, r4, lsr r8 │ │ │ │ + eorseq r8, r1, r0, ror #5 │ │ │ │ + andeq pc, r2, r1, asr #24 │ │ │ │ + eorseq sl, r3, r4, lsl r7 │ │ │ │ + eorseq lr, r0, ip, lsl #16 │ │ │ │ + eorseq r9, r1, r0, asr r3 │ │ │ │ + andeq pc, r2, sl, ror #23 │ │ │ │ + eorseq sl, r3, ip, ror #13 │ │ │ │ + eorseq lr, r0, r4, ror #15 │ │ │ │ + eorseq r9, r1, r0, asr #6 │ │ │ │ + andeq pc, r2, r2, lsl ip @ │ │ │ │ + eorseq sl, r3, r4, asr #13 │ │ │ │ + @ instruction: 0x0030e7bc │ │ │ │ + eorseq r9, r1, r4, lsr #6 │ │ │ │ + andeq pc, r2, r3, asr ip @ │ │ │ │ + mlaseq r3, ip, r6, sl │ │ │ │ + mlaseq r0, r4, r7, lr │ │ │ │ + eorseq r9, r1, ip, asr #5 │ │ │ │ + ldrdeq pc, [r2], -pc @ │ │ │ │ + eorseq sl, r3, r4, ror r6 │ │ │ │ + eorseq lr, r0, ip, ror #14 │ │ │ │ + mlaseq r1, ip, sp, r8 │ │ │ │ + andeq pc, r2, ip, asr #23 │ │ │ │ + eorseq sl, r3, ip, asr #12 │ │ │ │ + eorseq lr, r0, r4, asr #14 │ │ │ │ + eorseq lr, r0, r4, lsl #16 │ │ │ │ + @ instruction: 0x0002fbb7 │ │ │ │ + eorseq sl, r3, r4, lsr #12 │ │ │ │ + eorseq lr, r0, ip, lsl r7 │ │ │ │ + eorseq r9, r1, ip, ror #4 │ │ │ │ + strdeq pc, [r2], -pc @ │ │ │ │ + @ instruction: 0x0033a5fc │ │ │ │ + @ instruction: 0x0030e6f4 │ │ │ │ + @ instruction: 0x003173bc │ │ │ │ + muleq r2, sl, fp │ │ │ │ │ │ │ │ 000e7210 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #220] @ e7304 │ │ │ │ @@ -156350,18 +156350,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq sp, r6, r0, ror #17 │ │ │ │ eorseq r8, r5, ip, lsr #27 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r8, r5, ip, lsl #27 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ eorseq r8, r5, r4, asr sp │ │ │ │ - @ instruction: 0x00314df8 │ │ │ │ + eorseq r5, r1, r0, lsr r3 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq r8, r1, r0, lsr #21 │ │ │ │ - @ instruction: 0x003178fc │ │ │ │ + @ instruction: 0x00318fd8 │ │ │ │ + eorseq r7, r1, r4, lsr lr │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ │ │ │ │ 000e7330 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -157203,110 +157203,110 @@ │ │ │ │ b e75dc │ │ │ │ eorseq r8, r5, r8, lsr #25 │ │ │ │ muleq r0, r4, r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsl r7 │ │ │ │ andeq r0, r0, r8, lsl #18 │ │ │ │ muleq r0, r8, fp │ │ │ │ - eorseq r8, r1, r0, lsr #16 │ │ │ │ - eorseq r7, r1, r8, lsl r7 │ │ │ │ + eorseq r8, r1, r8, asr sp │ │ │ │ + eorseq r7, r1, r0, asr ip │ │ │ │ andeq r0, r0, r0, lsr fp │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq r8, r1, r8, lsr #10 │ │ │ │ - eorseq r7, r1, r0, lsr #8 │ │ │ │ - eorseq r8, r1, ip, lsl #10 │ │ │ │ - eorseq r7, r1, r4, lsl #8 │ │ │ │ - eorseq r8, r1, ip, asr #9 │ │ │ │ - eorseq r7, r1, r4, asr #7 │ │ │ │ - eorseq r8, r1, ip, lsr #9 │ │ │ │ - eorseq r7, r1, r4, lsr #7 │ │ │ │ - eorseq r8, r1, r0, lsl #9 │ │ │ │ - eorseq r7, r1, r8, ror r3 │ │ │ │ + eorseq r8, r1, r0, ror #20 │ │ │ │ + eorseq r7, r1, r8, asr r9 │ │ │ │ + eorseq r8, r1, r4, asr #20 │ │ │ │ + eorseq r7, r1, ip, lsr r9 │ │ │ │ + eorseq r8, r1, r4, lsl #20 │ │ │ │ + @ instruction: 0x003178fc │ │ │ │ + eorseq r8, r1, r4, ror #19 │ │ │ │ + @ instruction: 0x003178dc │ │ │ │ + @ instruction: 0x003189b8 │ │ │ │ + @ instruction: 0x003178b0 │ │ │ │ andeq r0, r0, ip, lsr #26 │ │ │ │ - eorseq r5, r1, r0, ror r9 │ │ │ │ - eorseq r8, r1, r8, asr #8 │ │ │ │ - eorseq r7, r1, r0, asr #6 │ │ │ │ - eorseq r8, r1, r0, lsr #8 │ │ │ │ - eorseq r7, r1, r8, lsl r3 │ │ │ │ - @ instruction: 0x003183fc │ │ │ │ - @ instruction: 0x003172f4 │ │ │ │ - @ instruction: 0x003158f0 │ │ │ │ - eorseq r8, r1, r0, asr #7 │ │ │ │ - @ instruction: 0x003172b4 │ │ │ │ - eorseq r8, r1, r0, lsr #7 │ │ │ │ - mlaseq r1, r8, r2, r7 │ │ │ │ - eorseq r8, r1, r8, asr r3 │ │ │ │ - eorseq r7, r1, r0, asr r2 │ │ │ │ - eorseq r5, r1, ip, lsr r8 │ │ │ │ - eorseq r8, r1, r0, lsl r3 │ │ │ │ - eorseq r7, r1, r4, lsl #4 │ │ │ │ + eorseq r5, r1, r8, lsr #29 │ │ │ │ + eorseq r8, r1, r0, lsl #19 │ │ │ │ + eorseq r7, r1, r8, ror r8 │ │ │ │ + eorseq r8, r1, r8, asr r9 │ │ │ │ + eorseq r7, r1, r0, asr r8 │ │ │ │ + eorseq r8, r1, r4, lsr r9 │ │ │ │ + eorseq r7, r1, ip, lsr #16 │ │ │ │ + eorseq r5, r1, r8, lsr #28 │ │ │ │ + @ instruction: 0x003188f8 │ │ │ │ + eorseq r7, r1, ip, ror #15 │ │ │ │ + @ instruction: 0x003188d8 │ │ │ │ + @ instruction: 0x003177d0 │ │ │ │ + mlaseq r1, r0, r8, r8 │ │ │ │ + eorseq r7, r1, r8, lsl #15 │ │ │ │ + eorseq r5, r1, r4, ror sp │ │ │ │ + eorseq r8, r1, r8, asr #16 │ │ │ │ + eorseq r7, r1, ip, lsr r7 │ │ │ │ + eorseq r8, r1, r0, lsr #16 │ │ │ │ + eorseq r7, r1, r8, lsl r7 │ │ │ │ + eorseq r8, r1, r4, ror #15 │ │ │ │ + @ instruction: 0x003176dc │ │ │ │ + andeq r0, r0, ip, lsl #24 │ │ │ │ + @ instruction: 0x003187d0 │ │ │ │ + eorseq r8, r1, r0, lsr #15 │ │ │ │ + mlaseq r1, r8, r6, r7 │ │ │ │ + eorseq r8, r1, r8, ror r7 │ │ │ │ + eorseq r7, r1, r0, ror r6 │ │ │ │ + eorseq r8, r1, r8, lsl #8 │ │ │ │ + eorseq r8, r1, r8, asr #14 │ │ │ │ + eorseq r7, r1, ip, lsr r6 │ │ │ │ + eorseq r8, r1, r4, asr #14 │ │ │ │ + @ instruction: 0x003186dc │ │ │ │ + @ instruction: 0x003175d4 │ │ │ │ + @ instruction: 0x003186b8 │ │ │ │ + @ instruction: 0x003175b0 │ │ │ │ + eorseq r8, r1, r0, lsl #14 │ │ │ │ + eorseq r8, r1, r4, ror #12 │ │ │ │ + eorseq r7, r1, ip, asr r5 │ │ │ │ + eorseq r3, r1, ip, lsl #29 │ │ │ │ + eorseq r8, r1, ip, lsr r6 │ │ │ │ + eorseq r7, r1, r0, lsr r5 │ │ │ │ + eorseq r8, r1, ip, lsl #12 │ │ │ │ + eorseq r7, r1, r4, lsl #10 │ │ │ │ + eorseq r8, r1, ip, lsr #12 │ │ │ │ + eorseq r8, r1, r4, asr #11 │ │ │ │ + @ instruction: 0x003174bc │ │ │ │ + eorseq r8, r1, r4, lsr #11 │ │ │ │ + mlaseq r1, ip, r4, r7 │ │ │ │ + eorseq r8, r1, ip, ror r5 │ │ │ │ + eorseq r7, r1, r4, ror r4 │ │ │ │ + eorseq lr, r1, r0, lsr #19 │ │ │ │ + eorseq r7, r1, r0, asr #8 │ │ │ │ + eorseq r8, r1, r0, asr #10 │ │ │ │ + eorseq r8, r1, r4, lsr #10 │ │ │ │ + eorseq r7, r1, ip, lsl r4 │ │ │ │ + @ instruction: 0x003184fc │ │ │ │ + @ instruction: 0x003173f4 │ │ │ │ + @ instruction: 0x003184d0 │ │ │ │ + eorseq r7, r1, r8, asr #7 │ │ │ │ + @ instruction: 0x003184b0 │ │ │ │ + eorseq r7, r1, r8, lsr #7 │ │ │ │ + mlaseq r1, r0, r4, r8 │ │ │ │ + eorseq r7, r1, r8, lsl #7 │ │ │ │ + eorseq r8, r1, r0, ror r4 │ │ │ │ + eorseq r7, r1, r8, ror #6 │ │ │ │ + eorseq r5, r1, r0, ror #18 │ │ │ │ + eorseq r8, r1, r4, lsr r4 │ │ │ │ + eorseq r7, r1, r8, lsr #6 │ │ │ │ + eorseq r5, r1, r0, lsr #18 │ │ │ │ + @ instruction: 0x003183f4 │ │ │ │ + eorseq r7, r1, r8, ror #5 │ │ │ │ + mlaseq r1, r8, r3, r8 │ │ │ │ + mlaseq r1, r0, r2, r7 │ │ │ │ + eorseq r8, r1, r8, asr #6 │ │ │ │ + eorseq r7, r1, r0, asr #4 │ │ │ │ + eorseq r5, r1, r8, lsr r8 │ │ │ │ + eorseq r8, r1, ip, lsl #6 │ │ │ │ + eorseq r7, r1, r0, lsl #4 │ │ │ │ eorseq r8, r1, r8, ror #5 │ │ │ │ eorseq r7, r1, r0, ror #3 │ │ │ │ - eorseq r8, r1, ip, lsr #5 │ │ │ │ - eorseq r7, r1, r4, lsr #3 │ │ │ │ - andeq r0, r0, ip, lsl #24 │ │ │ │ - mlaseq r1, r8, r2, r8 │ │ │ │ - eorseq r8, r1, r8, ror #4 │ │ │ │ - eorseq r7, r1, r0, ror #2 │ │ │ │ - eorseq r8, r1, r0, asr #4 │ │ │ │ - eorseq r7, r1, r8, lsr r1 │ │ │ │ - @ instruction: 0x00317ed0 │ │ │ │ - eorseq r8, r1, r0, lsl r2 │ │ │ │ - eorseq r7, r1, r4, lsl #2 │ │ │ │ - eorseq r8, r1, ip, lsl #4 │ │ │ │ - eorseq r8, r1, r4, lsr #3 │ │ │ │ - mlaseq r1, ip, r0, r7 │ │ │ │ - eorseq r8, r1, r0, lsl #3 │ │ │ │ - eorseq r7, r1, r8, ror r0 │ │ │ │ - eorseq r8, r1, r8, asr #3 │ │ │ │ - eorseq r8, r1, ip, lsr #2 │ │ │ │ - eorseq r7, r1, r4, lsr #32 │ │ │ │ - eorseq r3, r1, r4, asr r9 │ │ │ │ - eorseq r8, r1, r4, lsl #2 │ │ │ │ - @ instruction: 0x00316ff8 │ │ │ │ - ldrsbeq r8, [r1], -r4 @ │ │ │ │ - eorseq r6, r1, ip, asr #31 │ │ │ │ - ldrsheq r8, [r1], -r4 @ │ │ │ │ - eorseq r8, r1, ip, lsl #1 │ │ │ │ - eorseq r6, r1, r4, lsl #31 │ │ │ │ - eorseq r8, r1, ip, rrx │ │ │ │ - eorseq r6, r1, r4, ror #30 │ │ │ │ - eorseq r8, r1, r4, asr #32 │ │ │ │ - eorseq r6, r1, ip, lsr pc │ │ │ │ - eorseq lr, r1, r8, ror #8 │ │ │ │ - eorseq r6, r1, r8, lsl #30 │ │ │ │ - eorseq r8, r1, r8 │ │ │ │ - eorseq r7, r1, ip, ror #31 │ │ │ │ - eorseq r6, r1, r4, ror #29 │ │ │ │ - eorseq r7, r1, r4, asr #31 │ │ │ │ - @ instruction: 0x00316ebc │ │ │ │ - mlaseq r1, r8, pc, r7 @ │ │ │ │ - mlaseq r1, r0, lr, r6 │ │ │ │ - eorseq r7, r1, r8, ror pc │ │ │ │ - eorseq r6, r1, r0, ror lr │ │ │ │ - eorseq r7, r1, r8, asr pc │ │ │ │ - eorseq r6, r1, r0, asr lr │ │ │ │ - eorseq r7, r1, r8, lsr pc │ │ │ │ - eorseq r6, r1, r0, lsr lr │ │ │ │ - eorseq r5, r1, r8, lsr #8 │ │ │ │ - @ instruction: 0x00317efc │ │ │ │ - @ instruction: 0x00316df0 │ │ │ │ - eorseq r5, r1, r8, ror #7 │ │ │ │ - @ instruction: 0x00317ebc │ │ │ │ - @ instruction: 0x00316db0 │ │ │ │ - eorseq r7, r1, r0, ror #28 │ │ │ │ - eorseq r6, r1, r8, asr sp │ │ │ │ - eorseq r7, r1, r0, lsl lr │ │ │ │ - eorseq r6, r1, r8, lsl #26 │ │ │ │ - eorseq r5, r1, r0, lsl #6 │ │ │ │ - @ instruction: 0x00317dd4 │ │ │ │ - eorseq r6, r1, r8, asr #25 │ │ │ │ - @ instruction: 0x00317db0 │ │ │ │ - eorseq r6, r1, r8, lsr #25 │ │ │ │ │ │ │ │ 000e81e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #236] @ e82ec │ │ │ │ @@ -157372,18 +157372,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq ip, r6, r8, lsl #18 │ │ │ │ @ instruction: 0x00357dd4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x00357db4 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ eorseq r7, r5, r0, lsl #27 │ │ │ │ - eorseq sp, r1, r4, lsl #31 │ │ │ │ + @ instruction: 0x0031e4bc │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - eorseq r7, r1, r0, lsr #22 │ │ │ │ - eorseq r6, r1, r4, lsl sl │ │ │ │ + eorseq r8, r1, r8, asr r0 │ │ │ │ + eorseq r6, r1, ip, asr #30 │ │ │ │ │ │ │ │ 000e8314 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #1124] @ e8790 │ │ │ │ @@ -157670,43 +157670,43 @@ │ │ │ │ add r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r7, r5, ip, asr #25 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r7, r5, ip, lsr #25 │ │ │ │ muleq r0, r4, r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - mlaseq r2, r0, r3, sl │ │ │ │ - eorseq r7, r1, r0, lsl #19 │ │ │ │ - eorseq r6, r1, r8, asr #15 │ │ │ │ - eorseq sl, r2, ip, lsr r3 │ │ │ │ - eorseq r6, r1, ip, ror r7 │ │ │ │ - eorseq r7, r1, ip, lsr #18 │ │ │ │ - eorseq sl, r2, r0, lsl #6 │ │ │ │ - eorseq r7, r1, r0, lsl #18 │ │ │ │ - eorseq r6, r1, r4, asr #14 │ │ │ │ + eorseq sl, r2, r8, asr #17 │ │ │ │ + @ instruction: 0x00317eb8 │ │ │ │ + eorseq r6, r1, r0, lsl #26 │ │ │ │ + eorseq sl, r2, r4, ror r8 │ │ │ │ + @ instruction: 0x00316cb4 │ │ │ │ + eorseq r7, r1, r4, ror #28 │ │ │ │ + eorseq sl, r2, r8, lsr r8 │ │ │ │ + eorseq r7, r1, r8, lsr lr │ │ │ │ + eorseq r6, r1, ip, ror ip │ │ │ │ eorseq r7, r5, ip, lsr #20 │ │ │ │ - mlaseq r1, r0, r8, r7 │ │ │ │ - @ instruction: 0x003166d8 │ │ │ │ - eorseq r7, r1, r4, asr r8 │ │ │ │ - mlaseq r1, r8, r6, r6 │ │ │ │ - eorseq r7, r1, ip, lsr #16 │ │ │ │ - eorseq r6, r1, r4, ror r6 │ │ │ │ - eorseq r0, r1, r4, lsl #21 │ │ │ │ - @ instruction: 0x003177f4 │ │ │ │ - eorseq r6, r1, ip, lsr r6 │ │ │ │ - @ instruction: 0x003177d0 │ │ │ │ - eorseq r6, r1, r8, lsl r6 │ │ │ │ - eorseq r7, r1, ip, ror r7 │ │ │ │ - eorseq r6, r1, r4, asr #11 │ │ │ │ - eorseq r7, r1, r4, asr r7 │ │ │ │ - mlaseq r1, ip, r5, r6 │ │ │ │ - @ instruction: 0x003389fc │ │ │ │ - @ instruction: 0x0030caf4 │ │ │ │ - eorseq r7, r1, r4, lsr #14 │ │ │ │ - muleq r3, pc, lr @ │ │ │ │ + eorseq r7, r1, r8, asr #27 │ │ │ │ + eorseq r6, r1, r0, lsl ip │ │ │ │ + eorseq r7, r1, ip, lsl #27 │ │ │ │ + @ instruction: 0x00316bd0 │ │ │ │ + eorseq r7, r1, r4, ror #26 │ │ │ │ + eorseq r6, r1, ip, lsr #23 │ │ │ │ + @ instruction: 0x00310fbc │ │ │ │ + eorseq r7, r1, ip, lsr #26 │ │ │ │ + eorseq r6, r1, r4, ror fp │ │ │ │ + eorseq r7, r1, r8, lsl #26 │ │ │ │ + eorseq r6, r1, r0, asr fp │ │ │ │ + @ instruction: 0x00317cb4 │ │ │ │ + @ instruction: 0x00316afc │ │ │ │ + eorseq r7, r1, ip, lsl #25 │ │ │ │ + @ instruction: 0x00316ad4 │ │ │ │ + eorseq r8, r3, r4, lsr pc │ │ │ │ + eorseq sp, r0, ip, lsr #32 │ │ │ │ + eorseq r7, r1, ip, asr ip │ │ │ │ + andeq r1, r3, r0, lsr #29 │ │ │ │ │ │ │ │ 000e8818 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #260] @ e8934 │ │ │ │ @@ -157777,19 +157777,19 @@ │ │ │ │ b e88f4 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0036c2d8 │ │ │ │ mlaseq r5, ip, r7, r7 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r7, r5, ip, ror r7 │ │ │ │ eorseq r7, r5, r8, lsr r7 │ │ │ │ - eorseq r9, r2, r8, lsr #31 │ │ │ │ + eorseq sl, r2, r0, ror #9 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - mlaseq r1, r4, r5, r7 │ │ │ │ - @ instruction: 0x003163dc │ │ │ │ - eorseq r9, r2, r0, ror pc │ │ │ │ + eorseq r7, r1, ip, asr #21 │ │ │ │ + eorseq r6, r1, r4, lsl r9 │ │ │ │ + eorseq sl, r2, r8, lsr #9 │ │ │ │ │ │ │ │ 000e895c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #644] @ e8bf8 │ │ │ │ @@ -157955,31 +157955,31 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r7, r5, r4, lsl #13 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r7, r1, r4, lsl #8 │ │ │ │ - eorseq r6, r1, ip, lsr #6 │ │ │ │ + eorseq r7, r1, ip, lsr r9 │ │ │ │ + eorseq r6, r1, r4, ror #16 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ - eorseq r5, r1, r8, asr #13 │ │ │ │ - eorseq r7, r1, r8, lsr #7 │ │ │ │ - @ instruction: 0x003162d0 │ │ │ │ - eorseq r7, r1, r0, lsr #3 │ │ │ │ - eorseq r7, r1, r0, asr #6 │ │ │ │ - eorseq r6, r1, r4, ror #4 │ │ │ │ - @ instruction: 0x003385bc │ │ │ │ - @ instruction: 0x0030c6b4 │ │ │ │ - eorseq ip, r0, r4, ror r7 │ │ │ │ - strdeq r3, [r3], -r6 │ │ │ │ - mlaseq r3, r4, r5, r8 │ │ │ │ - eorseq ip, r0, ip, lsl #13 │ │ │ │ - @ instruction: 0x003154b8 │ │ │ │ - andeq r3, r3, r4, lsl #22 │ │ │ │ + eorseq r5, r1, r0, lsl #24 │ │ │ │ + eorseq r7, r1, r0, ror #17 │ │ │ │ + eorseq r6, r1, r8, lsl #16 │ │ │ │ + @ instruction: 0x003176d8 │ │ │ │ + eorseq r7, r1, r8, ror r8 │ │ │ │ + mlaseq r1, ip, r7, r6 │ │ │ │ + @ instruction: 0x00338af4 │ │ │ │ + eorseq ip, r0, ip, ror #23 │ │ │ │ + eorseq ip, r0, ip, lsr #25 │ │ │ │ + strdeq r3, [r3], -r7 │ │ │ │ + eorseq r8, r3, ip, asr #21 │ │ │ │ + eorseq ip, r0, r4, asr #23 │ │ │ │ + @ instruction: 0x003159f0 │ │ │ │ + andeq r3, r3, r5, lsl #22 │ │ │ │ │ │ │ │ 000e8c4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #292] @ e8d88 │ │ │ │ @@ -158062,18 +158062,18 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r7, r5, r0, asr r3 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ @ instruction: 0x003572dc │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - @ instruction: 0x003151fc │ │ │ │ + eorseq r5, r1, r4, lsr r7 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r7, r1, ip, asr #2 │ │ │ │ - eorseq r6, r1, r0, ror r0 │ │ │ │ + eorseq r7, r1, r4, lsl #13 │ │ │ │ + eorseq r6, r1, r8, lsr #11 │ │ │ │ │ │ │ │ 000e8dbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #448] @ e8f94 │ │ │ │ @@ -158192,24 +158192,24 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r7, r5, r4, lsr #4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r7, r5, r4, lsl #4 │ │ │ │ muleq r0, r4, r8 │ │ │ │ eorseq r7, r5, r0, ror #2 │ │ │ │ andeq r0, r0, r0, lsl #20 │ │ │ │ - eorseq ip, r2, r4, lsr r4 │ │ │ │ - eorseq r6, r1, r8, asr #32 │ │ │ │ - mlaseq r2, r0, r9, r9 │ │ │ │ - @ instruction: 0x0032c3f8 │ │ │ │ - eorseq r6, r1, ip │ │ │ │ - @ instruction: 0x0032c3d4 │ │ │ │ - eorseq r5, r1, r8, ror #31 │ │ │ │ - eorseq r9, r2, ip, lsr #18 │ │ │ │ - mlaseq r2, r4, r3, ip │ │ │ │ - eorseq r5, r1, r8, lsr #31 │ │ │ │ + eorseq ip, r2, ip, ror #18 │ │ │ │ + eorseq r6, r1, r0, lsl #11 │ │ │ │ + eorseq r9, r2, r8, asr #29 │ │ │ │ + eorseq ip, r2, r0, lsr r9 │ │ │ │ + eorseq r6, r1, r4, asr #10 │ │ │ │ + eorseq ip, r2, ip, lsl #18 │ │ │ │ + eorseq r6, r1, r0, lsr #10 │ │ │ │ + eorseq r9, r2, r4, ror #28 │ │ │ │ + eorseq ip, r2, ip, asr #17 │ │ │ │ + eorseq r6, r1, r0, ror #9 │ │ │ │ │ │ │ │ 000e8fd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #268] @ e90f8 │ │ │ │ @@ -158282,19 +158282,19 @@ │ │ │ │ b e90b4 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq fp, r6, ip, lsl fp │ │ │ │ @ instruction: 0x00356fd8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x00356fb8 │ │ │ │ eorseq r6, r5, r4, ror pc │ │ │ │ - eorseq r9, r2, r8, ror #15 │ │ │ │ + eorseq r9, r2, r0, lsr #26 │ │ │ │ andeq r0, r0, r0, lsl #20 │ │ │ │ - eorseq ip, r2, ip, asr #4 │ │ │ │ - eorseq r5, r1, r0, ror #28 │ │ │ │ - eorseq r9, r2, ip, lsr #15 │ │ │ │ + eorseq ip, r2, r4, lsl #15 │ │ │ │ + mlaseq r1, r8, r3, r6 │ │ │ │ + eorseq r9, r2, r4, ror #25 │ │ │ │ │ │ │ │ 000e9120 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr r1, [pc, #3080] @ e9d40 │ │ │ │ @@ -159072,76 +159072,76 @@ │ │ │ │ eorseq r6, r5, r0, asr #29 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r6, r5, r0, lsr #29 │ │ │ │ andeq r0, r0, r8, lsl #10 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r0, lsl #20 │ │ │ │ - eorseq r6, r1, r4, lsr #23 │ │ │ │ - eorseq r5, r1, r0, asr #23 │ │ │ │ + ldrsbeq r7, [r1], -ip @ │ │ │ │ + ldrsheq r6, [r1], -r8 @ │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq r6, r1, r8, lsl #20 │ │ │ │ - eorseq r5, r1, r8, lsr #20 │ │ │ │ + eorseq r6, r1, r0, asr #30 │ │ │ │ + eorseq r5, r1, r0, ror #30 │ │ │ │ @ instruction: 0x00356adc │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - mlaseq r1, r4, r7, r6 │ │ │ │ - @ instruction: 0x003157b4 │ │ │ │ - eorseq r6, r1, r8, asr #14 │ │ │ │ - eorseq r5, r1, r4, ror #14 │ │ │ │ + eorseq r6, r1, ip, asr #25 │ │ │ │ + eorseq r5, r1, ip, ror #25 │ │ │ │ + eorseq r6, r1, r0, lsl #25 │ │ │ │ + mlaseq r1, ip, ip, r5 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - @ instruction: 0x003166dc │ │ │ │ - @ instruction: 0x003166f0 │ │ │ │ - eorseq r5, r1, r0, lsl r7 │ │ │ │ - eorseq r6, r1, r8, asr #13 │ │ │ │ - eorseq r5, r1, r8, ror #13 │ │ │ │ - mlaseq r1, r4, r6, r6 │ │ │ │ - @ instruction: 0x003156b0 │ │ │ │ - @ instruction: 0x00328fd8 │ │ │ │ - eorseq r6, r1, r4, lsr r6 │ │ │ │ - eorseq r5, r1, r4, asr r6 │ │ │ │ - eorseq r6, r1, r0, lsr #11 │ │ │ │ - eorseq r5, r1, r0, asr #11 │ │ │ │ - eorseq r6, r1, r4, ror #10 │ │ │ │ - eorseq r5, r1, r0, lsl #11 │ │ │ │ - eorseq r6, r1, r4, lsl r5 │ │ │ │ - eorseq r5, r1, r0, lsr r5 │ │ │ │ - @ instruction: 0x003164d8 │ │ │ │ - @ instruction: 0x003154f4 │ │ │ │ - eorseq r6, r1, r0, ror r4 │ │ │ │ - mlaseq r1, r0, r4, r5 │ │ │ │ - eorseq r6, r1, r8, asr #8 │ │ │ │ - eorseq r5, r1, r8, ror #8 │ │ │ │ - eorseq r6, r1, r0, lsr #8 │ │ │ │ - eorseq r5, r1, ip, lsr r4 │ │ │ │ - eorseq r6, r1, r8, ror #7 │ │ │ │ - eorseq r5, r1, r8, lsl #8 │ │ │ │ - @ instruction: 0x003163b8 │ │ │ │ - @ instruction: 0x003153d8 │ │ │ │ - eorseq r6, r1, r8, lsl #7 │ │ │ │ - eorseq r5, r1, r8, lsr #7 │ │ │ │ - eorseq r6, r1, r0, ror #6 │ │ │ │ - eorseq r5, r1, r0, lsl #7 │ │ │ │ - eorseq r6, r1, r8, lsr r3 │ │ │ │ - eorseq r5, r1, r4, asr r3 │ │ │ │ - eorseq r6, r1, r0, lsl r3 │ │ │ │ - eorseq r5, r1, r0, lsr r3 │ │ │ │ - eorseq r6, r1, r4, ror #5 │ │ │ │ - eorseq r5, r1, r4, lsl #6 │ │ │ │ - eorseq r6, r1, r8, lsr #5 │ │ │ │ - eorseq r5, r1, r4, asr #5 │ │ │ │ - @ instruction: 0x00311af0 │ │ │ │ - eorseq r6, r1, ip, lsr r2 │ │ │ │ - eorseq r5, r1, r8, asr r2 │ │ │ │ - eorseq r6, r1, r4, lsl r2 │ │ │ │ - eorseq r5, r1, r0, lsr r2 │ │ │ │ - eorseq r7, r3, ip, asr #8 │ │ │ │ - eorseq fp, r0, r4, asr #10 │ │ │ │ - eorseq fp, r0, r0, lsl r6 │ │ │ │ - andeq r6, r3, r7, lsr r2 │ │ │ │ + eorseq r6, r1, r4, lsl ip │ │ │ │ + eorseq r6, r1, r8, lsr #24 │ │ │ │ + eorseq r5, r1, r8, asr #24 │ │ │ │ + eorseq r6, r1, r0, lsl #24 │ │ │ │ + eorseq r5, r1, r0, lsr #24 │ │ │ │ + eorseq r6, r1, ip, asr #23 │ │ │ │ + eorseq r5, r1, r8, ror #23 │ │ │ │ + eorseq r9, r2, r0, lsl r5 │ │ │ │ + eorseq r6, r1, ip, ror #22 │ │ │ │ + eorseq r5, r1, ip, lsl #23 │ │ │ │ + @ instruction: 0x00316ad8 │ │ │ │ + @ instruction: 0x00315af8 │ │ │ │ + mlaseq r1, ip, sl, r6 │ │ │ │ + @ instruction: 0x00315ab8 │ │ │ │ + eorseq r6, r1, ip, asr #20 │ │ │ │ + eorseq r5, r1, r8, ror #20 │ │ │ │ + eorseq r6, r1, r0, lsl sl │ │ │ │ + eorseq r5, r1, ip, lsr #20 │ │ │ │ + eorseq r6, r1, r8, lsr #19 │ │ │ │ + eorseq r5, r1, r8, asr #19 │ │ │ │ + eorseq r6, r1, r0, lsl #19 │ │ │ │ + eorseq r5, r1, r0, lsr #19 │ │ │ │ + eorseq r6, r1, r8, asr r9 │ │ │ │ + eorseq r5, r1, r4, ror r9 │ │ │ │ + eorseq r6, r1, r0, lsr #18 │ │ │ │ + eorseq r5, r1, r0, asr #18 │ │ │ │ + @ instruction: 0x003168f0 │ │ │ │ + eorseq r5, r1, r0, lsl r9 │ │ │ │ + eorseq r6, r1, r0, asr #17 │ │ │ │ + eorseq r5, r1, r0, ror #17 │ │ │ │ + mlaseq r1, r8, r8, r6 │ │ │ │ + @ instruction: 0x003158b8 │ │ │ │ + eorseq r6, r1, r0, ror r8 │ │ │ │ + eorseq r5, r1, ip, lsl #17 │ │ │ │ + eorseq r6, r1, r8, asr #16 │ │ │ │ + eorseq r5, r1, r8, ror #16 │ │ │ │ + eorseq r6, r1, ip, lsl r8 │ │ │ │ + eorseq r5, r1, ip, lsr r8 │ │ │ │ + eorseq r6, r1, r0, ror #15 │ │ │ │ + @ instruction: 0x003157fc │ │ │ │ + eorseq r2, r1, r8, lsr #32 │ │ │ │ + eorseq r6, r1, r4, ror r7 │ │ │ │ + mlaseq r1, r0, r7, r5 │ │ │ │ + eorseq r6, r1, ip, asr #14 │ │ │ │ + eorseq r5, r1, r8, ror #14 │ │ │ │ + eorseq r7, r3, r4, lsl #19 │ │ │ │ + eorseq fp, r0, ip, ror sl │ │ │ │ + eorseq fp, r0, r8, asr #22 │ │ │ │ + andeq r6, r3, r0, asr #4 │ │ │ │ │ │ │ │ 000e9e54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #212] @ e9f40 │ │ │ │ @@ -159200,18 +159200,18 @@ │ │ │ │ b e9ed8 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ mlaseq r6, ip, ip, sl │ │ │ │ eorseq r6, r5, r8, ror #2 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r6, r5, r8, asr #2 │ │ │ │ eorseq r6, r5, r8, lsl r1 │ │ │ │ - eorseq r8, r2, ip, lsl #19 │ │ │ │ + eorseq r8, r2, r4, asr #29 │ │ │ │ andeq r0, r0, r0, lsl #20 │ │ │ │ - eorseq r5, r1, r8, ror #31 │ │ │ │ - eorseq r5, r1, r4 │ │ │ │ + eorseq r6, r1, r0, lsr #10 │ │ │ │ + eorseq r5, r1, ip, lsr r5 │ │ │ │ │ │ │ │ 000e9f64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #356] @ ea0e0 │ │ │ │ @@ -159308,21 +159308,21 @@ │ │ │ │ eorseq r6, r5, ip, ror r0 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r6, r5, ip, asr r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsr #21 │ │ │ │ eorseq r5, r5, r4, ror #31 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r5, r1, r4, asr #29 │ │ │ │ - eorseq r4, r1, r4, lsl #30 │ │ │ │ - mlaseq r1, ip, lr, r5 │ │ │ │ - eorseq r5, r1, ip, ror lr │ │ │ │ - @ instruction: 0x00314ebc │ │ │ │ - eorseq r5, r1, r8, asr lr │ │ │ │ - mlaseq r1, r8, lr, r4 │ │ │ │ + @ instruction: 0x003163fc │ │ │ │ + eorseq r5, r1, ip, lsr r4 │ │ │ │ + @ instruction: 0x003163d4 │ │ │ │ + @ instruction: 0x003163b4 │ │ │ │ + @ instruction: 0x003153f4 │ │ │ │ + mlaseq r1, r0, r3, r6 │ │ │ │ + @ instruction: 0x003153d0 │ │ │ │ │ │ │ │ 000ea118 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #212] @ ea204 │ │ │ │ @@ -159381,18 +159381,18 @@ │ │ │ │ b ea19c │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0036a9d8 │ │ │ │ eorseq r5, r5, r4, lsr #29 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r5, r5, r4, lsl #29 │ │ │ │ eorseq r5, r5, r4, asr lr │ │ │ │ - eorseq r8, r2, r8, asr #13 │ │ │ │ + eorseq r8, r2, r0, lsl #24 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r5, r1, ip, lsr sp │ │ │ │ - eorseq r4, r1, r8, ror sp │ │ │ │ + eorseq r6, r1, r4, ror r2 │ │ │ │ + @ instruction: 0x003152b0 │ │ │ │ │ │ │ │ 000ea228 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -159807,54 +159807,54 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00355db0 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r5, r1, r0, ror sl │ │ │ │ - eorseq r4, r1, ip, lsl #21 │ │ │ │ - eorseq r5, r1, r8, lsr sl │ │ │ │ - eorseq r4, r1, r4, asr sl │ │ │ │ - eorseq r5, r1, r4, ror r9 │ │ │ │ - mlaseq r1, r0, r9, r4 │ │ │ │ - @ instruction: 0x00311ad4 │ │ │ │ - eorseq r5, r1, ip, lsr r9 │ │ │ │ - eorseq r4, r1, r8, asr r9 │ │ │ │ - eorseq r5, r1, r8, lsl r9 │ │ │ │ - eorseq r4, r1, r4, lsr r9 │ │ │ │ - eorseq r1, r1, r8, ror #20 │ │ │ │ - eorseq r5, r1, r0, ror #17 │ │ │ │ - @ instruction: 0x003148f8 │ │ │ │ - eorseq r5, r1, ip, lsr #16 │ │ │ │ - eorseq r4, r1, r4, asr #16 │ │ │ │ - eorseq r5, r1, r4, asr #15 │ │ │ │ - eorseq r4, r1, r0, ror #15 │ │ │ │ - eorseq r5, r1, r4, lsl #15 │ │ │ │ - eorseq r4, r1, r0, lsr #15 │ │ │ │ - eorseq r6, r3, r4, lsl #19 │ │ │ │ - eorseq sl, r0, ip, ror sl │ │ │ │ - @ instruction: 0x003155d8 │ │ │ │ - andeq r9, r3, r7, asr r8 │ │ │ │ - eorseq r6, r3, ip, asr r9 │ │ │ │ - eorseq sl, r0, r4, asr sl │ │ │ │ - mlaseq r1, ip, r3, r5 │ │ │ │ - andeq r9, r3, sl, lsr r8 │ │ │ │ - eorseq r6, r3, r4, lsr r9 │ │ │ │ - eorseq sl, r0, ip, lsr #20 │ │ │ │ - eorseq r5, r1, ip, asr r6 │ │ │ │ - andeq r9, r3, r8, lsr #16 │ │ │ │ - eorseq r6, r3, ip, lsl #18 │ │ │ │ - eorseq sl, r0, r4, lsl #20 │ │ │ │ - eorseq r5, r1, r8, lsl r3 │ │ │ │ - andeq r9, r3, sl, lsl r8 │ │ │ │ - eorseq r6, r3, r4, ror #17 │ │ │ │ - @ instruction: 0x0030a9dc │ │ │ │ - eorseq r5, r1, r0, asr #13 │ │ │ │ - andeq r9, r3, r9, asr #16 │ │ │ │ + eorseq r5, r1, r8, lsr #31 │ │ │ │ + eorseq r4, r1, r4, asr #31 │ │ │ │ + eorseq r5, r1, r0, ror pc │ │ │ │ + eorseq r4, r1, ip, lsl #31 │ │ │ │ + eorseq r5, r1, ip, lsr #29 │ │ │ │ + eorseq r4, r1, r8, asr #29 │ │ │ │ + eorseq r2, r1, ip │ │ │ │ + eorseq r5, r1, r4, ror lr │ │ │ │ + mlaseq r1, r0, lr, r4 │ │ │ │ + eorseq r5, r1, r0, asr lr │ │ │ │ + eorseq r4, r1, ip, ror #28 │ │ │ │ + eorseq r1, r1, r0, lsr #31 │ │ │ │ + eorseq r5, r1, r8, lsl lr │ │ │ │ + eorseq r4, r1, r0, lsr lr │ │ │ │ + eorseq r5, r1, r4, ror #26 │ │ │ │ + eorseq r4, r1, ip, ror sp │ │ │ │ + @ instruction: 0x00315cfc │ │ │ │ + eorseq r4, r1, r8, lsl sp │ │ │ │ + @ instruction: 0x00315cbc │ │ │ │ + @ instruction: 0x00314cd8 │ │ │ │ + @ instruction: 0x00336ebc │ │ │ │ + @ instruction: 0x0030afb4 │ │ │ │ + eorseq r5, r1, r0, lsl fp │ │ │ │ + andeq r9, r3, r0, ror #16 │ │ │ │ + mlaseq r3, r4, lr, r6 │ │ │ │ + eorseq sl, r0, ip, lsl #31 │ │ │ │ + @ instruction: 0x003158d4 │ │ │ │ + andeq r9, r3, r3, asr #16 │ │ │ │ + eorseq r6, r3, ip, ror #28 │ │ │ │ + eorseq sl, r0, r4, ror #30 │ │ │ │ + mlaseq r1, r4, fp, r5 │ │ │ │ + andeq r9, r3, r1, lsr r8 │ │ │ │ + eorseq r6, r3, r4, asr #28 │ │ │ │ + eorseq sl, r0, ip, lsr pc │ │ │ │ + eorseq r5, r1, r0, asr r8 │ │ │ │ + andeq r9, r3, r3, lsr #16 │ │ │ │ + eorseq r6, r3, ip, lsl lr │ │ │ │ + eorseq sl, r0, r4, lsl pc │ │ │ │ + @ instruction: 0x00315bf8 │ │ │ │ + andeq r9, r3, r2, asr r8 │ │ │ │ │ │ │ │ 000ea958 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #264] @ eaa78 │ │ │ │ @@ -159928,18 +159928,18 @@ │ │ │ │ mlaseq r6, r8, r1, sl │ │ │ │ eorseq r5, r5, r4, ror #12 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r5, r5, r4, asr #12 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq r5, r5, ip, ror #11 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - @ instruction: 0x0030e6d4 │ │ │ │ + eorseq lr, r0, ip, lsl #24 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r5, r1, ip, ror #9 │ │ │ │ - eorseq r4, r1, r4, lsl #10 │ │ │ │ + eorseq r5, r1, r4, lsr #20 │ │ │ │ + eorseq r4, r1, ip, lsr sl │ │ │ │ │ │ │ │ 000eaaa4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #616] @ ead24 │ │ │ │ @@ -160100,30 +160100,30 @@ │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r5, r5, ip, lsr r5 │ │ │ │ muleq r0, r4, r8 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r5, r1, r4, asr r3 │ │ │ │ - eorseq r4, r1, ip, ror #13 │ │ │ │ - eorseq r5, r1, r4, lsr #6 │ │ │ │ - @ instruction: 0x003146bc │ │ │ │ + eorseq r5, r1, ip, lsl #17 │ │ │ │ + eorseq r4, r1, r4, lsr #24 │ │ │ │ + eorseq r5, r1, ip, asr r8 │ │ │ │ + @ instruction: 0x00314bf4 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ - eorseq r4, r1, ip, lsl #13 │ │ │ │ - eorseq r5, r1, r4, lsr #5 │ │ │ │ - eorseq r4, r1, ip, lsr r6 │ │ │ │ - eorseq r5, r1, r0, lsl #5 │ │ │ │ - eorseq r4, r1, r8, lsl r6 │ │ │ │ - eorseq r8, r3, r0, ror #8 │ │ │ │ - eorseq sl, r0, r0, ror #10 │ │ │ │ - @ instruction: 0x003146f0 │ │ │ │ - andeq r5, r4, r4, ror #13 │ │ │ │ + eorseq r4, r1, r4, asr #23 │ │ │ │ + @ instruction: 0x003157dc │ │ │ │ + eorseq r4, r1, r4, ror fp │ │ │ │ + @ instruction: 0x003157b8 │ │ │ │ + eorseq r4, r1, r0, asr fp │ │ │ │ + mlaseq r3, r8, r9, r8 │ │ │ │ + mlaseq r0, r8, sl, sl │ │ │ │ + eorseq r4, r1, r8, lsr #24 │ │ │ │ + andeq r5, r4, sp, ror #13 │ │ │ │ │ │ │ │ 000ead7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -160200,18 +160200,18 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r9, r6, r0, asr #26 │ │ │ │ eorseq r5, r5, r8, lsl r2 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ eorseq r5, r5, r0, ror #3 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ - eorseq r4, r1, ip, asr #9 │ │ │ │ + eorseq r4, r1, r4, lsl #20 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r5, r1, r4, ror #1 │ │ │ │ - eorseq r4, r1, r8, ror r4 │ │ │ │ + eorseq r5, r1, ip, lsl r6 │ │ │ │ + @ instruction: 0x003149b0 │ │ │ │ │ │ │ │ 000eaed4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ bl eaaa4 │ │ │ │ @@ -160353,18 +160353,18 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r9, r6, ip, ror #21 │ │ │ │ eorseq r4, r5, r4, asr #31 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ eorseq r4, r5, ip, lsl #31 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ - eorseq r4, r1, r8, ror r2 │ │ │ │ + @ instruction: 0x003147b0 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - mlaseq r1, r8, lr, r4 │ │ │ │ - eorseq r4, r1, r4, lsr #4 │ │ │ │ + @ instruction: 0x003153d0 │ │ │ │ + eorseq r4, r1, ip, asr r7 │ │ │ │ ldr ip, [pc, #240] @ eb220 │ │ │ │ cmp r2, #2 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r0 │ │ │ │ beq eb184 │ │ │ │ cmp r2, #3 │ │ │ │ beq eb164 │ │ │ │ @@ -160424,15 +160424,15 @@ │ │ │ │ beq eb19c │ │ │ │ b eb1cc │ │ │ │ eorseq r4, r5, r8, asr #29 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ - eorseq r4, r1, r4, asr r1 │ │ │ │ + eorseq r4, r1, ip, lsl #13 │ │ │ │ ldr ip, [pc, #240] @ eb330 │ │ │ │ cmp r2, #2 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r0 │ │ │ │ beq eb294 │ │ │ │ cmp r2, #3 │ │ │ │ beq eb274 │ │ │ │ @@ -160492,15 +160492,15 @@ │ │ │ │ beq eb2ac │ │ │ │ b eb2dc │ │ │ │ @ instruction: 0x00354db8 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ - eorseq r4, r1, r4, asr #32 │ │ │ │ + eorseq r4, r1, ip, ror r5 │ │ │ │ ldr ip, [pc, #240] @ eb440 │ │ │ │ cmp r2, #2 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r0 │ │ │ │ beq eb3a4 │ │ │ │ cmp r2, #3 │ │ │ │ beq eb384 │ │ │ │ @@ -160560,15 +160560,15 @@ │ │ │ │ beq eb3bc │ │ │ │ b eb3ec │ │ │ │ eorseq r4, r5, r8, lsr #25 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ - eorseq r3, r1, r4, lsr pc │ │ │ │ + eorseq r4, r1, ip, ror #8 │ │ │ │ │ │ │ │ 000eb458 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #24] │ │ │ │ @@ -160685,27 +160685,27 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r4, r5, r0, lsl #23 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r2, r1, r8, asr ip │ │ │ │ - @ instruction: 0x00331ad4 │ │ │ │ - eorseq r3, r1, r4, ror sp │ │ │ │ - eorseq r1, r3, ip, lsr #21 │ │ │ │ - eorseq r3, r1, ip, asr #26 │ │ │ │ - eorseq r7, r3, r8, ror fp │ │ │ │ - eorseq r9, r0, r8, ror ip │ │ │ │ - eorseq r9, r0, r4, lsl sp │ │ │ │ - andeq r5, r4, lr, lsl #22 │ │ │ │ - eorseq r7, r3, r0, asr fp │ │ │ │ - eorseq r9, r0, r0, asr ip │ │ │ │ - eorseq r3, r1, ip, asr #12 │ │ │ │ - andeq r5, r4, r8, lsl #22 │ │ │ │ + mlaseq r1, r0, r1, r3 │ │ │ │ + eorseq r2, r3, ip │ │ │ │ + eorseq r4, r1, ip, lsr #5 │ │ │ │ + eorseq r1, r3, r4, ror #31 │ │ │ │ + eorseq r4, r1, r4, lsl #5 │ │ │ │ + ldrheq r8, [r3], -r0 @ │ │ │ │ + @ instruction: 0x0030a1b0 │ │ │ │ + eorseq sl, r0, ip, asr #4 │ │ │ │ + andeq r5, r4, r7, lsl fp │ │ │ │ + eorseq r8, r3, r8, lsl #1 │ │ │ │ + eorseq sl, r0, r8, lsl #3 │ │ │ │ + eorseq r3, r1, r4, lsl #23 │ │ │ │ + andeq r5, r4, r1, lsl fp │ │ │ │ │ │ │ │ 000eb674 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -160766,18 +160766,18 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r9, r6, r0, ror r4 │ │ │ │ eorseq r4, r5, r8, asr #18 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ - eorseq r3, r1, r8, lsl #24 │ │ │ │ + eorseq r4, r1, r0, asr #2 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r1, r3, r8, lsl r9 │ │ │ │ - @ instruction: 0x00313bb4 │ │ │ │ + eorseq r1, r3, r0, asr lr │ │ │ │ + eorseq r4, r1, ip, ror #1 │ │ │ │ │ │ │ │ 000eb78c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [pc, #384] @ eb924 │ │ │ │ @@ -160877,29 +160877,29 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r4, r5, r4, asr r8 │ │ │ │ muleq r0, r4, r8 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r4, r1, ip, lsl #14 │ │ │ │ - mlaseq r1, r4, sl, r3 │ │ │ │ - @ instruction: 0x003146dc │ │ │ │ - eorseq r3, r1, r4, ror #20 │ │ │ │ + eorseq r4, r1, r4, asr #24 │ │ │ │ + eorseq r3, r1, ip, asr #31 │ │ │ │ + eorseq r4, r1, r4, lsl ip │ │ │ │ + mlaseq r1, ip, pc, r3 @ │ │ │ │ andeq r0, r0, r5, asr r1 │ │ │ │ - @ instruction: 0x003146b4 │ │ │ │ - eorseq r3, r1, ip, lsr sl │ │ │ │ + eorseq r4, r1, ip, ror #23 │ │ │ │ + eorseq r3, r1, r4, ror pc │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ - eorseq r4, r1, ip, lsl #13 │ │ │ │ - eorseq r3, r1, r4, lsl sl │ │ │ │ + eorseq r4, r1, r4, asr #23 │ │ │ │ + eorseq r3, r1, ip, asr #30 │ │ │ │ andeq r0, r0, r7, asr r1 │ │ │ │ - eorseq r7, r3, r0, ror #16 │ │ │ │ - eorseq r9, r0, r0, ror #18 │ │ │ │ - @ instruction: 0x003099f0 │ │ │ │ - strdeq r6, [r4], -fp │ │ │ │ + mlaseq r3, r8, sp, r7 │ │ │ │ + mlaseq r0, r8, lr, r9 │ │ │ │ + eorseq r9, r0, r8, lsr #30 │ │ │ │ + andeq r6, r4, r4, lsl #30 │ │ │ │ │ │ │ │ 000eb96c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [pc, #376] @ ebafc │ │ │ │ @@ -160997,29 +160997,29 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r4, r5, r4, ror r6 │ │ │ │ muleq r0, r4, r8 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r4, r1, r0, asr #10 │ │ │ │ - @ instruction: 0x003138b8 │ │ │ │ + eorseq r4, r1, r8, ror sl │ │ │ │ + @ instruction: 0x00313df0 │ │ │ │ andeq r0, r0, lr, asr r1 │ │ │ │ - eorseq r4, r1, r4, lsl r5 │ │ │ │ - eorseq r3, r1, ip, lsl #17 │ │ │ │ + eorseq r4, r1, ip, asr #20 │ │ │ │ + eorseq r3, r1, r4, asr #27 │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ - @ instruction: 0x003144f0 │ │ │ │ - eorseq r3, r1, r8, ror #16 │ │ │ │ - eorseq r4, r1, r4, asr #9 │ │ │ │ - eorseq r3, r1, ip, lsr r8 │ │ │ │ + eorseq r4, r1, r8, lsr #20 │ │ │ │ + eorseq r3, r1, r0, lsr #27 │ │ │ │ + @ instruction: 0x003149fc │ │ │ │ + eorseq r3, r1, r4, ror sp │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ - eorseq r7, r3, r8, lsl #13 │ │ │ │ - eorseq r9, r0, r8, lsl #15 │ │ │ │ - eorseq r9, r0, r8, lsl r8 │ │ │ │ - andeq r6, r4, r7, asr pc │ │ │ │ + eorseq r7, r3, r0, asr #23 │ │ │ │ + eorseq r9, r0, r0, asr #25 │ │ │ │ + eorseq r9, r0, r0, asr sp │ │ │ │ + andeq r6, r4, r0, ror #30 │ │ │ │ │ │ │ │ 000ebb44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -161106,20 +161106,20 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r8, r6, r8, ror pc │ │ │ │ eorseq r4, r5, r0, asr r4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ @ instruction: 0x003543d8 │ │ │ │ - eorseq r4, r1, r4, asr #1 │ │ │ │ + @ instruction: 0x003145fc │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r4, r1, r0, lsr #6 │ │ │ │ - mlaseq r1, r8, r6, r3 │ │ │ │ + eorseq r4, r1, r8, asr r8 │ │ │ │ + @ instruction: 0x00313bd0 │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ - eorseq r2, r1, r8, asr #10 │ │ │ │ + eorseq r2, r1, r0, lsl #21 │ │ │ │ │ │ │ │ 000ebccc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -161181,24 +161181,24 @@ │ │ │ │ ldr r2, [pc, #56] @ ebdfc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r4, r5, ip, lsl #6 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq lr, r2, r0, lsr #3 │ │ │ │ - mlaseq r1, r8, r5, r3 │ │ │ │ - @ instruction: 0x003373dc │ │ │ │ - @ instruction: 0x003094dc │ │ │ │ - @ instruction: 0x003141fc │ │ │ │ - andeq r7, r4, r3, lsl fp │ │ │ │ - @ instruction: 0x003373b4 │ │ │ │ - @ instruction: 0x003094b4 │ │ │ │ - eorseq r4, r1, r4, ror #3 │ │ │ │ - andeq r7, r4, r4, lsl fp │ │ │ │ + @ instruction: 0x0032e6d8 │ │ │ │ + @ instruction: 0x00313ad0 │ │ │ │ + eorseq r7, r3, r4, lsl r9 │ │ │ │ + eorseq r9, r0, r4, lsl sl │ │ │ │ + eorseq r4, r1, r4, lsr r7 │ │ │ │ + andeq r7, r4, ip, lsl fp │ │ │ │ + eorseq r7, r3, ip, ror #17 │ │ │ │ + eorseq r9, r0, ip, ror #19 │ │ │ │ + eorseq r4, r1, ip, lsl r7 │ │ │ │ + andeq r7, r4, sp, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl ebccc │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -161620,67 +161620,67 @@ │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x003541bc │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - @ instruction: 0x00313bdc │ │ │ │ - eorseq r3, r1, ip, lsr #29 │ │ │ │ - eorseq r3, r1, r8, asr #3 │ │ │ │ - @ instruction: 0x00311ffc │ │ │ │ - @ instruction: 0x00313dfc │ │ │ │ - eorseq r3, r1, r8, lsl r1 │ │ │ │ - eorseq r1, r1, r8, lsr #31 │ │ │ │ - @ instruction: 0x00313db8 │ │ │ │ - ldrsbeq r3, [r1], -r0 @ │ │ │ │ - eorseq r1, r1, r8, asr #30 │ │ │ │ - eorseq r3, r1, r8, asr sp │ │ │ │ - eorseq r3, r1, r0, ror r0 │ │ │ │ - eorseq r3, r1, r8, lsr #26 │ │ │ │ - eorseq r3, r1, r4, asr #32 │ │ │ │ - eorseq r3, r1, r0, lsl #26 │ │ │ │ - eorseq r3, r1, ip, lsl r0 │ │ │ │ - eorseq r1, r1, r0, asr #29 │ │ │ │ - @ instruction: 0x00313cd0 │ │ │ │ - eorseq r2, r1, r8, ror #31 │ │ │ │ - eorseq r3, r1, r0, lsr #25 │ │ │ │ - @ instruction: 0x00312fbc │ │ │ │ - eorseq r6, r3, r4, lsl #28 │ │ │ │ - eorseq r8, r0, r4, lsl #30 │ │ │ │ - mlaseq r1, r0, ip, r3 │ │ │ │ - @ instruction: 0x00045bbd │ │ │ │ - @ instruction: 0x00336ddc │ │ │ │ - @ instruction: 0x00308edc │ │ │ │ - eorseq r3, r1, r4, ror ip │ │ │ │ - andeq r5, r4, ip, asr #23 │ │ │ │ - @ instruction: 0x00336db4 │ │ │ │ - @ instruction: 0x00308eb4 │ │ │ │ - eorseq r3, r1, r8, lsr #24 │ │ │ │ - andeq r5, r4, r8, lsr #23 │ │ │ │ - eorseq r6, r3, ip, lsl #27 │ │ │ │ - eorseq r8, r0, ip, lsl #29 │ │ │ │ - @ instruction: 0x003139d0 │ │ │ │ - andeq r5, r4, r3, lsr #23 │ │ │ │ - eorseq r6, r3, r4, ror #26 │ │ │ │ - eorseq r8, r0, r4, ror #28 │ │ │ │ - eorseq r8, r0, r8, ror #29 │ │ │ │ - andeq r5, r4, r7, ror #22 │ │ │ │ - eorseq r6, r3, ip, lsr sp │ │ │ │ - eorseq r8, r0, ip, lsr lr │ │ │ │ - @ instruction: 0x003135d8 │ │ │ │ - andeq r5, r4, r4, lsl #23 │ │ │ │ - eorseq r6, r3, r4, lsl sp │ │ │ │ - eorseq r8, r0, r4, lsl lr │ │ │ │ - eorseq r8, r0, ip, lsl #29 │ │ │ │ - andeq r5, r4, r5, ror fp │ │ │ │ - eorseq r6, r3, ip, ror #25 │ │ │ │ - eorseq r8, r0, ip, ror #27 │ │ │ │ - eorseq r3, r1, ip, ror #22 │ │ │ │ - andeq r5, r4, pc, lsr #23 │ │ │ │ + eorseq r4, r1, r4, lsl r1 │ │ │ │ + eorseq r4, r1, r4, ror #7 │ │ │ │ + eorseq r3, r1, r0, lsl #14 │ │ │ │ + eorseq r2, r1, r4, lsr r5 │ │ │ │ + eorseq r4, r1, r4, lsr r3 │ │ │ │ + eorseq r3, r1, r0, asr r6 │ │ │ │ + eorseq r2, r1, r0, ror #9 │ │ │ │ + @ instruction: 0x003142f0 │ │ │ │ + eorseq r3, r1, r8, lsl #12 │ │ │ │ + eorseq r2, r1, r0, lsl #9 │ │ │ │ + mlaseq r1, r0, r2, r4 │ │ │ │ + eorseq r3, r1, r8, lsr #11 │ │ │ │ + eorseq r4, r1, r0, ror #4 │ │ │ │ + eorseq r3, r1, ip, ror r5 │ │ │ │ + eorseq r4, r1, r8, lsr r2 │ │ │ │ + eorseq r3, r1, r4, asr r5 │ │ │ │ + @ instruction: 0x003123f8 │ │ │ │ + eorseq r4, r1, r8, lsl #4 │ │ │ │ + eorseq r3, r1, r0, lsr #10 │ │ │ │ + @ instruction: 0x003141d8 │ │ │ │ + @ instruction: 0x003134f4 │ │ │ │ + eorseq r7, r3, ip, lsr r3 │ │ │ │ + eorseq r9, r0, ip, lsr r4 │ │ │ │ + eorseq r4, r1, r8, asr #3 │ │ │ │ + andeq r5, r4, r6, asr #23 │ │ │ │ + eorseq r7, r3, r4, lsl r3 │ │ │ │ + eorseq r9, r0, r4, lsl r4 │ │ │ │ + eorseq r4, r1, ip, lsr #3 │ │ │ │ + ldrdeq r5, [r4], -r5 @ │ │ │ │ + eorseq r7, r3, ip, ror #5 │ │ │ │ + eorseq r9, r0, ip, ror #7 │ │ │ │ + eorseq r4, r1, r0, ror #2 │ │ │ │ + @ instruction: 0x00045bb1 │ │ │ │ + eorseq r7, r3, r4, asr #5 │ │ │ │ + eorseq r9, r0, r4, asr #7 │ │ │ │ + eorseq r3, r1, r8, lsl #30 │ │ │ │ + andeq r5, r4, ip, lsr #23 │ │ │ │ + mlaseq r3, ip, r2, r7 │ │ │ │ + mlaseq r0, ip, r3, r9 │ │ │ │ + eorseq r9, r0, r0, lsr #8 │ │ │ │ + andeq r5, r4, r0, ror fp │ │ │ │ + eorseq r7, r3, r4, ror r2 │ │ │ │ + eorseq r9, r0, r4, ror r3 │ │ │ │ + eorseq r3, r1, r0, lsl fp │ │ │ │ + andeq r5, r4, sp, lsl #23 │ │ │ │ + eorseq r7, r3, ip, asr #4 │ │ │ │ + eorseq r9, r0, ip, asr #6 │ │ │ │ + eorseq r9, r0, r4, asr #7 │ │ │ │ + andeq r5, r4, lr, ror fp │ │ │ │ + eorseq r7, r3, r4, lsr #4 │ │ │ │ + eorseq r9, r0, r4, lsr #6 │ │ │ │ + eorseq r4, r1, r4, lsr #1 │ │ │ │ + @ instruction: 0x00045bb8 │ │ │ │ │ │ │ │ 000ec580 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -161786,27 +161786,27 @@ │ │ │ │ ldr r2, [pc, #68] @ ec76c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r3, r5, ip, asr sl │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq r3, r1, ip, lsr #19 │ │ │ │ - eorseq r2, r1, r4, asr #17 │ │ │ │ + eorseq r3, r1, r4, ror #29 │ │ │ │ + @ instruction: 0x00312dfc │ │ │ │ andeq r0, r0, r8, ror r9 │ │ │ │ - eorseq r3, r1, ip, ror r9 │ │ │ │ - mlaseq r1, r4, r8, r2 │ │ │ │ + @ instruction: 0x00313eb4 │ │ │ │ + eorseq r2, r1, ip, asr #27 │ │ │ │ andeq r0, r0, r7, lsr #19 │ │ │ │ - eorseq r3, r1, ip, asr #18 │ │ │ │ - eorseq r2, r1, r4, ror #16 │ │ │ │ + eorseq r3, r1, r4, lsl #29 │ │ │ │ + mlaseq r1, ip, sp, r2 │ │ │ │ andeq r0, r0, r9, lsr #19 │ │ │ │ - eorseq r6, r3, r0, asr sl │ │ │ │ - eorseq r8, r0, r0, asr fp │ │ │ │ - eorseq r2, r1, ip, asr #10 │ │ │ │ - andeq r1, r4, r0, lsr #12 │ │ │ │ + eorseq r6, r3, r8, lsl #31 │ │ │ │ + eorseq r9, r0, r8, lsl #1 │ │ │ │ + eorseq r2, r1, r4, lsl #21 │ │ │ │ + andeq r1, r4, r9, lsr #12 │ │ │ │ │ │ │ │ 000ec770 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #220] @ ec864 │ │ │ │ @@ -161868,18 +161868,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r8, r6, r0, lsl #7 │ │ │ │ eorseq r3, r5, ip, asr #16 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r3, r5, ip, lsr #16 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ @ instruction: 0x003537f4 │ │ │ │ - mlaseq r0, r8, r8, pc @ │ │ │ │ + @ instruction: 0x0030fdd0 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - @ instruction: 0x003137fc │ │ │ │ - eorseq r2, r1, r4, lsl r7 │ │ │ │ + eorseq r3, r1, r4, lsr sp │ │ │ │ + eorseq r2, r1, ip, asr #24 │ │ │ │ andeq r0, r0, r8, ror r9 │ │ │ │ │ │ │ │ 000ec890 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -161932,18 +161932,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r8, r6, r4, asr r2 │ │ │ │ eorseq r3, r5, ip, lsr #14 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ - eorseq r2, r1, ip, lsl #20 │ │ │ │ + eorseq r2, r1, r4, asr #30 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r3, r1, r0, lsr #13 │ │ │ │ - @ instruction: 0x003129b8 │ │ │ │ + @ instruction: 0x00313bd8 │ │ │ │ + @ instruction: 0x00312ef0 │ │ │ │ │ │ │ │ 000ec984 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -162089,32 +162089,32 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r3, r5, r0, asr r6 │ │ │ │ muleq r0, r4, r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq sp, r2, r8, ror #8 │ │ │ │ - eorseq r2, r1, r0, ror #16 │ │ │ │ + eorseq sp, r2, r0, lsr #19 │ │ │ │ + mlaseq r1, r8, sp, r2 │ │ │ │ andeq r0, r0, sp, lsr r1 │ │ │ │ - eorseq sp, r2, r4, lsr r4 │ │ │ │ - eorseq r2, r1, ip, lsr #16 │ │ │ │ - eorseq r3, r1, r8, lsl r2 │ │ │ │ - @ instruction: 0x0032d3fc │ │ │ │ - @ instruction: 0x003127f4 │ │ │ │ - eorseq sp, r2, r8, lsr #7 │ │ │ │ - eorseq r2, r1, r0, lsr #15 │ │ │ │ - eorseq r6, r3, r0, ror #11 │ │ │ │ - eorseq r8, r0, r0, ror #13 │ │ │ │ - eorseq r8, r0, r4, ror #14 │ │ │ │ - andeq r6, r4, pc, lsr #27 │ │ │ │ - @ instruction: 0x003365b8 │ │ │ │ - @ instruction: 0x003086b8 │ │ │ │ - eorseq r8, r0, r0, ror #14 │ │ │ │ - @ instruction: 0x00046db7 │ │ │ │ + eorseq sp, r2, ip, ror #18 │ │ │ │ + eorseq r2, r1, r4, ror #26 │ │ │ │ + eorseq r3, r1, r0, asr r7 │ │ │ │ + eorseq sp, r2, r4, lsr r9 │ │ │ │ + eorseq r2, r1, ip, lsr #26 │ │ │ │ + eorseq sp, r2, r0, ror #17 │ │ │ │ + @ instruction: 0x00312cd8 │ │ │ │ + eorseq r6, r3, r8, lsl fp │ │ │ │ + eorseq r8, r0, r8, lsl ip │ │ │ │ + mlaseq r0, ip, ip, r8 │ │ │ │ + @ instruction: 0x00046db8 │ │ │ │ + @ instruction: 0x00336af0 │ │ │ │ + @ instruction: 0x00308bf0 │ │ │ │ + mlaseq r0, r8, ip, r8 │ │ │ │ + andeq r6, r4, r0, asr #27 │ │ │ │ b ec984 │ │ │ │ │ │ │ │ 000ecc2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -162224,26 +162224,26 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r3, r5, r8, lsr #7 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ muleq r0, r4, r8 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - @ instruction: 0x0032d1d8 │ │ │ │ - @ instruction: 0x003125d0 │ │ │ │ + eorseq sp, r2, r0, lsl r7 │ │ │ │ + eorseq r2, r1, r8, lsl #22 │ │ │ │ andeq r0, r0, r2, asr #2 │ │ │ │ - eorseq r2, r1, ip, lsr #31 │ │ │ │ - mlaseq r2, r0, r1, sp │ │ │ │ - eorseq r2, r1, r8, lsl #11 │ │ │ │ - eorseq sp, r2, r0, ror #2 │ │ │ │ - eorseq r2, r1, r8, asr r5 │ │ │ │ - eorseq r6, r3, r4, lsr #7 │ │ │ │ - eorseq r8, r0, r4, lsr #9 │ │ │ │ - eorseq r8, r0, r8, lsr #10 │ │ │ │ - andeq r6, r4, ip, lsl lr │ │ │ │ + eorseq r3, r1, r4, ror #9 │ │ │ │ + eorseq sp, r2, r8, asr #13 │ │ │ │ + eorseq r2, r1, r0, asr #21 │ │ │ │ + mlaseq r2, r8, r6, sp │ │ │ │ + mlaseq r1, r0, sl, r2 │ │ │ │ + @ instruction: 0x003368dc │ │ │ │ + @ instruction: 0x003089dc │ │ │ │ + eorseq r8, r0, r0, ror #20 │ │ │ │ + andeq r6, r4, r5, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl ecc2c │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -162442,41 +162442,41 @@ │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r3, r5, r0, lsr #3 │ │ │ │ muleq r0, r4, r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r2, r1, ip, asr sp │ │ │ │ - mlaseq r1, ip, r0, r3 │ │ │ │ - eorseq r2, r1, r8, lsr r3 │ │ │ │ + mlaseq r1, r4, r2, r3 │ │ │ │ + @ instruction: 0x003135d4 │ │ │ │ + eorseq r2, r1, r0, ror r8 │ │ │ │ andeq r0, r0, sl, asr #2 │ │ │ │ - eorseq r3, r1, r0, asr r0 │ │ │ │ - eorseq r2, r1, ip, ror #5 │ │ │ │ + eorseq r3, r1, r8, lsl #11 │ │ │ │ + eorseq r2, r1, r4, lsr #16 │ │ │ │ andeq r0, r0, fp, asr #2 │ │ │ │ - eorseq r3, r1, r8, lsr #32 │ │ │ │ - eorseq r2, r1, r4, asr #5 │ │ │ │ + eorseq r3, r1, r0, ror #10 │ │ │ │ + @ instruction: 0x003127fc │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ - eorseq r3, r1, r0 │ │ │ │ - mlaseq r1, ip, r2, r2 │ │ │ │ - @ instruction: 0x00312fd8 │ │ │ │ - eorseq r2, r1, r4, ror r2 │ │ │ │ - @ instruction: 0x00312fb4 │ │ │ │ - eorseq r2, r1, r0, asr r2 │ │ │ │ - eorseq r2, r1, r8, lsl #31 │ │ │ │ - eorseq r2, r1, r4, lsr #4 │ │ │ │ + eorseq r3, r1, r8, lsr r5 │ │ │ │ + @ instruction: 0x003127d4 │ │ │ │ + eorseq r3, r1, r0, lsl r5 │ │ │ │ + eorseq r2, r1, ip, lsr #15 │ │ │ │ + eorseq r3, r1, ip, ror #9 │ │ │ │ + eorseq r2, r1, r8, lsl #15 │ │ │ │ + eorseq r3, r1, r0, asr #9 │ │ │ │ + eorseq r2, r1, ip, asr r7 │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ - eorseq r6, r3, r0, ror r0 │ │ │ │ - eorseq r8, r0, r0, ror r1 │ │ │ │ - eorseq r2, r1, r8, ror #30 │ │ │ │ - andeq r6, r4, r0, lsr #29 │ │ │ │ - eorseq r6, r3, r8, asr #32 │ │ │ │ - eorseq r8, r0, r8, asr #2 │ │ │ │ - eorseq r8, r0, r0, lsr #4 │ │ │ │ - muleq r4, pc, lr @ │ │ │ │ + eorseq r6, r3, r8, lsr #11 │ │ │ │ + eorseq r8, r0, r8, lsr #13 │ │ │ │ + eorseq r3, r1, r0, lsr #9 │ │ │ │ + andeq r6, r4, r9, lsr #29 │ │ │ │ + eorseq r6, r3, r0, lsl #11 │ │ │ │ + eorseq r8, r0, r0, lsl #13 │ │ │ │ + eorseq r8, r0, r8, asr r7 │ │ │ │ + andeq r6, r4, r8, lsr #29 │ │ │ │ │ │ │ │ 000ed1c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #452] @ ed39c │ │ │ │ @@ -162595,22 +162595,22 @@ │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b ed2cc │ │ │ │ eorseq r2, r5, r8, lsl lr │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r7, r2, r4, lsr #15 │ │ │ │ - @ instruction: 0x00311ff8 │ │ │ │ + @ instruction: 0x00327cdc │ │ │ │ + eorseq r2, r1, r0, lsr r5 │ │ │ │ andeq r0, r0, r1, asr #4 │ │ │ │ - eorseq r2, r1, r8, ror #19 │ │ │ │ - eorseq r7, r2, ip, ror #14 │ │ │ │ - eorseq r1, r1, r0, asr #31 │ │ │ │ - eorseq r7, r2, r8, lsr r7 │ │ │ │ - eorseq r1, r1, ip, lsl #31 │ │ │ │ + eorseq r2, r1, r0, lsr #30 │ │ │ │ + eorseq r7, r2, r4, lsr #25 │ │ │ │ + @ instruction: 0x003124f8 │ │ │ │ + eorseq r7, r2, r0, ror ip │ │ │ │ + eorseq r2, r1, r4, asr #9 │ │ │ │ │ │ │ │ 000ed3d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -162718,25 +162718,25 @@ │ │ │ │ b ed484 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00352bfc │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r7, r6, ip, ror #13 │ │ │ │ @ instruction: 0x00352bb4 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ - eorseq r2, r1, r0, lsr #32 │ │ │ │ + eorseq r2, r1, r8, asr r5 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r7, r2, r0, lsl r6 │ │ │ │ - eorseq r1, r1, r4, ror #28 │ │ │ │ + eorseq r7, r2, r8, asr #22 │ │ │ │ + mlaseq r1, ip, r3, r2 │ │ │ │ andeq r0, r0, r9, lsr r2 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ @ instruction: 0x00352ad0 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq pc, r0, r8, lsr #23 │ │ │ │ - eorseq fp, r0, r4, lsr #23 │ │ │ │ + eorseq r0, r1, r0, ror #1 │ │ │ │ + ldrsbeq ip, [r0], -ip @ │ │ │ │ │ │ │ │ 000ed5c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #896] @ ed958 │ │ │ │ @@ -162969,33 +162969,33 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r2, r5, ip, lsl #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r0, r1, r4, lsr r9 │ │ │ │ - eorseq r1, r1, r4, lsl #23 │ │ │ │ + eorseq r0, r1, ip, ror #28 │ │ │ │ + ldrheq r2, [r1], -ip @ │ │ │ │ muleq r0, lr, r3 │ │ │ │ eorseq r2, r5, r8, lsl r8 │ │ │ │ - eorseq r0, r1, r0, lsl #17 │ │ │ │ - @ instruction: 0x00311ad0 │ │ │ │ - eorseq r0, r1, r0, lsr #16 │ │ │ │ - eorseq r1, r1, r0, ror sl │ │ │ │ - eorseq r4, r2, r8, ror #31 │ │ │ │ - eorseq r0, r1, ip, ror #15 │ │ │ │ - eorseq r1, r1, ip, lsr sl │ │ │ │ - eorseq r0, r1, r4, asr #15 │ │ │ │ - eorseq r1, r1, r4, lsl sl │ │ │ │ - mlaseq r1, r4, r7, r0 │ │ │ │ - eorseq r1, r1, r4, ror #19 │ │ │ │ - eorseq r5, r3, ip, lsr #16 │ │ │ │ - eorseq r7, r0, ip, lsr #18 │ │ │ │ - eorseq r2, r1, r0, lsr r7 │ │ │ │ - @ instruction: 0x0004a6b8 │ │ │ │ + @ instruction: 0x00310db8 │ │ │ │ + eorseq r2, r1, r8 │ │ │ │ + eorseq r0, r1, r8, asr sp │ │ │ │ + eorseq r1, r1, r8, lsr #31 │ │ │ │ + eorseq r5, r2, r0, lsr #10 │ │ │ │ + eorseq r0, r1, r4, lsr #26 │ │ │ │ + eorseq r1, r1, r4, ror pc │ │ │ │ + @ instruction: 0x00310cfc │ │ │ │ + eorseq r1, r1, ip, asr #30 │ │ │ │ + eorseq r0, r1, ip, asr #25 │ │ │ │ + eorseq r1, r1, ip, lsl pc │ │ │ │ + eorseq r5, r3, r4, ror #26 │ │ │ │ + eorseq r7, r0, r4, ror #28 │ │ │ │ + eorseq r2, r1, r8, ror #24 │ │ │ │ + andeq sl, r4, r1, asr #13 │ │ │ │ │ │ │ │ 000ed9c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #148] @ eda70 │ │ │ │ @@ -163141,26 +163141,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ b edb64 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0034fbfc │ │ │ │ eorseq r2, r5, r0, asr #10 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - @ instruction: 0x003105d0 │ │ │ │ - @ instruction: 0x003105d4 │ │ │ │ + eorseq r0, r1, r8, lsl #22 │ │ │ │ + eorseq r0, r1, ip, lsl #22 │ │ │ │ eorseq r2, r5, r4, lsl #10 │ │ │ │ @ instruction: 0x000007b4 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ - eorseq r2, r1, r4, ror #10 │ │ │ │ + mlaseq r1, ip, sl, r2 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r0, r1, r8, lsr r5 │ │ │ │ - eorseq r1, r1, r8, lsl #15 │ │ │ │ + eorseq r0, r1, r0, ror sl │ │ │ │ + eorseq r1, r1, r0, asr #25 │ │ │ │ eorseq r2, r5, r4, ror #8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r1, r1, r0, asr sl │ │ │ │ + eorseq r1, r1, r8, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #188] @ edd1c │ │ │ │ ldr r3, [pc, #188] @ edd20 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -163210,15 +163210,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b edce8 │ │ │ │ mlaseq r5, r8, r3, r2 │ │ │ │ @ instruction: 0x000007b4 │ │ │ │ eorseq r7, r7, r8, lsr fp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r7, r0, r4, lsr #16 │ │ │ │ + eorseq r7, r0, ip, asr sp │ │ │ │ │ │ │ │ 000edd30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ subs r4, r2, #0 │ │ │ │ @@ -163376,27 +163376,27 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ mlaseq r5, ip, r2, r2 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ eorseq r2, r5, r0, lsr r2 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, asr #14 │ │ │ │ andeq r0, r0, ip, lsl sp │ │ │ │ - @ instruction: 0x003101d0 │ │ │ │ - eorseq r1, r1, r4, lsl #16 │ │ │ │ - eorseq r0, r1, r4, lsr #3 │ │ │ │ - @ instruction: 0x003117d8 │ │ │ │ - eorseq r4, r2, r8, ror #18 │ │ │ │ - eorseq r0, r1, ip, ror r1 │ │ │ │ - @ instruction: 0x003117b0 │ │ │ │ - eorseq r0, r1, r4, asr r1 │ │ │ │ - eorseq r1, r1, r8, lsl #15 │ │ │ │ - eorseq r5, r3, r8, ror #3 │ │ │ │ - eorseq r7, r0, r8, ror #5 │ │ │ │ - eorseq r1, r1, ip, lsl #17 │ │ │ │ - strdeq sp, [r4], -sp @ │ │ │ │ + eorseq r0, r1, r8, lsl #14 │ │ │ │ + eorseq r1, r1, ip, lsr sp │ │ │ │ + @ instruction: 0x003106dc │ │ │ │ + eorseq r1, r1, r0, lsl sp │ │ │ │ + eorseq r4, r2, r0, lsr #29 │ │ │ │ + @ instruction: 0x003106b4 │ │ │ │ + eorseq r1, r1, r8, ror #25 │ │ │ │ + eorseq r0, r1, ip, lsl #13 │ │ │ │ + eorseq r1, r1, r0, asr #25 │ │ │ │ + eorseq r5, r3, r0, lsr #14 │ │ │ │ + eorseq r7, r0, r0, lsr #16 │ │ │ │ + eorseq r1, r1, r4, asr #27 │ │ │ │ + andeq sp, r4, r6, lsl #22 │ │ │ │ │ │ │ │ 000edff0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #144] @ ee098 │ │ │ │ @@ -163536,27 +163536,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ b ee1cc │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0034f5d4 │ │ │ │ eorseq r1, r5, r8, lsl pc │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq pc, r0, r0, lsr #31 │ │ │ │ - eorseq r1, r1, r4, lsl r7 │ │ │ │ + @ instruction: 0x003104d8 │ │ │ │ + eorseq r1, r1, ip, asr #24 │ │ │ │ @ instruction: 0x00351ed4 │ │ │ │ andeq r0, r0, r4, lsr fp │ │ │ │ andeq r0, r0, r0, lsl r7 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ eorseq r1, r5, r0, ror #28 │ │ │ │ - eorseq r1, r1, r0, lsr #30 │ │ │ │ + eorseq r2, r1, r8, asr r4 │ │ │ │ andeq r0, r0, r8, asr #14 │ │ │ │ - @ instruction: 0x0030fed0 │ │ │ │ - eorseq r1, r1, r4, lsl #10 │ │ │ │ + eorseq r0, r1, r8, lsl #8 │ │ │ │ + eorseq r1, r1, ip, lsr sl │ │ │ │ andeq r0, r0, ip, lsr #26 │ │ │ │ - eorseq pc, r0, r0, lsl #2 │ │ │ │ + eorseq pc, r0, r8, lsr r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #132] @ ee2fc │ │ │ │ ldr r3, [pc, #132] @ ee300 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -163592,15 +163592,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r1, r5, r0, lsl #27 │ │ │ │ andeq r0, r0, r4, lsr fp │ │ │ │ eorseq r7, r7, ip, lsl r5 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eorseq r7, r0, ip, lsl r2 │ │ │ │ + eorseq r7, r0, r4, asr r7 │ │ │ │ │ │ │ │ 000ee310 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #2828] @ eee34 │ │ │ │ @@ -164319,71 +164319,71 @@ │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, ip, ror #19 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ muleq r0, ip, fp │ │ │ │ - eorseq r1, r1, r0, ror #19 │ │ │ │ + eorseq r1, r1, r8, lsl pc │ │ │ │ andeq r0, r0, r8, asr #14 │ │ │ │ - @ instruction: 0x003261d8 │ │ │ │ - eorseq r0, r1, r8, lsl #31 │ │ │ │ + eorseq r6, r2, r0, lsl r7 │ │ │ │ + eorseq r1, r1, r0, asr #9 │ │ │ │ eorseq r1, r5, r8, ror r8 │ │ │ │ - eorseq r6, r2, r8, ror #2 │ │ │ │ - eorseq r0, r1, r8, lsl pc │ │ │ │ - eorseq r3, r2, ip, ror #29 │ │ │ │ - eorseq r5, r2, r4, ror pc │ │ │ │ - eorseq r0, r1, r4, lsr #26 │ │ │ │ - eorseq r5, r2, r8, asr #29 │ │ │ │ - eorseq r0, r1, r8, ror ip │ │ │ │ - eorseq r5, r2, r0, lsr #29 │ │ │ │ - eorseq r0, r1, r0, asr ip │ │ │ │ - eorseq r5, r2, r8, ror lr │ │ │ │ - eorseq r0, r1, r8, lsr #24 │ │ │ │ - eorseq r5, r2, r4, asr #28 │ │ │ │ - @ instruction: 0x00310bf4 │ │ │ │ - eorseq r5, r2, ip, lsl lr │ │ │ │ - eorseq r0, r1, r8, asr #23 │ │ │ │ - eorseq r0, r1, ip, asr #30 │ │ │ │ - @ instruction: 0x00325db8 │ │ │ │ - eorseq r0, r1, r4, ror #22 │ │ │ │ - eorseq r5, r2, r8, lsl #27 │ │ │ │ - eorseq r0, r1, r8, lsr fp │ │ │ │ - eorseq r5, r2, r8, asr #26 │ │ │ │ - @ instruction: 0x00310af8 │ │ │ │ - eorseq r5, r2, r4, lsr #26 │ │ │ │ - @ instruction: 0x00310ad0 │ │ │ │ - @ instruction: 0x00325cfc │ │ │ │ - eorseq r0, r1, ip, lsr #21 │ │ │ │ - @ instruction: 0x00325cd4 │ │ │ │ - eorseq r0, r1, r4, lsl #21 │ │ │ │ - eorseq r5, r2, r0, lsr #25 │ │ │ │ - eorseq r0, r1, ip, asr #20 │ │ │ │ - eorseq r5, r2, r8, ror ip │ │ │ │ - eorseq r0, r1, r4, lsr #20 │ │ │ │ - eorseq r5, r2, r0, asr ip │ │ │ │ - @ instruction: 0x003109fc │ │ │ │ - eorseq r5, r2, r8, lsr #24 │ │ │ │ - @ instruction: 0x003109d4 │ │ │ │ - eorseq r3, r2, r0, ror #22 │ │ │ │ - @ instruction: 0x00325bf8 │ │ │ │ - eorseq r0, r1, r4, lsr #19 │ │ │ │ - eorseq r5, r2, r8, asr #23 │ │ │ │ - eorseq r0, r1, r4, ror r9 │ │ │ │ - mlaseq r2, r0, fp, r5 │ │ │ │ - eorseq r0, r1, ip, lsr r9 │ │ │ │ - eorseq r5, r2, r8, ror #22 │ │ │ │ - eorseq r0, r1, r4, lsl r9 │ │ │ │ - eorseq r4, r3, r8, ror r3 │ │ │ │ - eorseq r6, r0, r8, ror r4 │ │ │ │ - eorseq r0, r1, r8, lsl #29 │ │ │ │ - andeq lr, r4, sl, asr #15 │ │ │ │ - eorseq r0, r3, ip, asr r3 │ │ │ │ - eorseq r6, r0, r8, lsr r5 │ │ │ │ - eorseq r9, r0, r0, ror #12 │ │ │ │ + eorseq r6, r2, r0, lsr #13 │ │ │ │ + eorseq r1, r1, r0, asr r4 │ │ │ │ + eorseq r4, r2, r4, lsr #8 │ │ │ │ + eorseq r6, r2, ip, lsr #9 │ │ │ │ + eorseq r1, r1, ip, asr r2 │ │ │ │ + eorseq r6, r2, r0, lsl #8 │ │ │ │ + @ instruction: 0x003111b0 │ │ │ │ + @ instruction: 0x003263d8 │ │ │ │ + eorseq r1, r1, r8, lsl #3 │ │ │ │ + @ instruction: 0x003263b0 │ │ │ │ + eorseq r1, r1, r0, ror #2 │ │ │ │ + eorseq r6, r2, ip, ror r3 │ │ │ │ + eorseq r1, r1, ip, lsr #2 │ │ │ │ + eorseq r6, r2, r4, asr r3 │ │ │ │ + eorseq r1, r1, r0, lsl #2 │ │ │ │ + eorseq r1, r1, r4, lsl #9 │ │ │ │ + @ instruction: 0x003262f0 │ │ │ │ + mlaseq r1, ip, r0, r1 │ │ │ │ + eorseq r6, r2, r0, asr #5 │ │ │ │ + eorseq r1, r1, r0, ror r0 │ │ │ │ + eorseq r6, r2, r0, lsl #5 │ │ │ │ + eorseq r1, r1, r0, lsr r0 │ │ │ │ + eorseq r6, r2, ip, asr r2 │ │ │ │ + eorseq r1, r1, r8 │ │ │ │ + eorseq r6, r2, r4, lsr r2 │ │ │ │ + eorseq r0, r1, r4, ror #31 │ │ │ │ + eorseq r6, r2, ip, lsl #4 │ │ │ │ + @ instruction: 0x00310fbc │ │ │ │ + @ instruction: 0x003261d8 │ │ │ │ + eorseq r0, r1, r4, lsl #31 │ │ │ │ + @ instruction: 0x003261b0 │ │ │ │ + eorseq r0, r1, ip, asr pc │ │ │ │ + eorseq r6, r2, r8, lsl #3 │ │ │ │ + eorseq r0, r1, r4, lsr pc │ │ │ │ + eorseq r6, r2, r0, ror #2 │ │ │ │ + eorseq r0, r1, ip, lsl #30 │ │ │ │ + mlaseq r2, r8, r0, r4 │ │ │ │ + eorseq r6, r2, r0, lsr r1 │ │ │ │ + @ instruction: 0x00310edc │ │ │ │ + eorseq r6, r2, r0, lsl #2 │ │ │ │ + eorseq r0, r1, ip, lsr #29 │ │ │ │ + eorseq r6, r2, r8, asr #1 │ │ │ │ + eorseq r0, r1, r4, ror lr │ │ │ │ + eorseq r6, r2, r0, lsr #1 │ │ │ │ + eorseq r0, r1, ip, asr #28 │ │ │ │ + @ instruction: 0x003348b0 │ │ │ │ + @ instruction: 0x003069b0 │ │ │ │ + eorseq r1, r1, r0, asr #7 │ │ │ │ + ldrdeq lr, [r4], -r3 │ │ │ │ + mlaseq r3, r4, r8, r0 │ │ │ │ + eorseq r6, r0, r0, ror sl │ │ │ │ + mlaseq r0, r8, fp, r9 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 000eef48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -164715,44 +164715,44 @@ │ │ │ │ sub r3, r3, #3584 @ 0xe00 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00350fdc │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x00350fb0 │ │ │ │ andeq r0, r0, ip, lsl #21 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - @ instruction: 0x003108b4 │ │ │ │ + eorseq r0, r1, ip, ror #27 │ │ │ │ @ instruction: 0x000007b8 │ │ │ │ - eorseq r0, r1, r4, asr pc │ │ │ │ - eorseq r0, r1, r8, lsl #11 │ │ │ │ + eorseq r1, r1, ip, lsl #9 │ │ │ │ + eorseq r0, r1, r0, asr #21 │ │ │ │ eorseq r0, r5, r0, lsl lr │ │ │ │ - eorseq r3, r2, r0, asr r6 │ │ │ │ - eorseq r0, r1, r8, asr #29 │ │ │ │ - @ instruction: 0x003104fc │ │ │ │ - eorseq r0, r1, r0, ror #28 │ │ │ │ - mlaseq r1, r8, r4, r0 │ │ │ │ - eorseq r0, r1, r4, lsl lr │ │ │ │ - eorseq r0, r1, ip, asr #8 │ │ │ │ - eorseq r0, r1, r0, asr sp │ │ │ │ - eorseq r0, r1, r8, lsl #7 │ │ │ │ - eorseq r3, r3, r0, lsl #27 │ │ │ │ - eorseq r5, r0, r4, lsl #29 │ │ │ │ - eorseq r0, r1, r4, lsr sp │ │ │ │ - andeq pc, r4, pc, asr r5 @ │ │ │ │ - eorseq r3, r3, ip, asr sp │ │ │ │ - eorseq r5, r0, r0, ror #28 │ │ │ │ - eorseq r0, r1, r4, lsl #26 │ │ │ │ - andeq pc, r4, lr, asr r5 @ │ │ │ │ - eorseq r3, r3, r8, lsr sp │ │ │ │ - eorseq r5, r0, ip, lsr lr │ │ │ │ - @ instruction: 0x00305ef0 │ │ │ │ - andeq pc, r4, r9, lsr r5 @ │ │ │ │ - eorseq r3, r3, r4, lsl sp │ │ │ │ - eorseq r5, r0, r8, lsl lr │ │ │ │ - @ instruction: 0x00305ed8 │ │ │ │ - andeq pc, r4, fp, lsr r5 @ │ │ │ │ + eorseq r3, r2, r8, lsl #23 │ │ │ │ + eorseq r1, r1, r0, lsl #8 │ │ │ │ + eorseq r0, r1, r4, lsr sl │ │ │ │ + mlaseq r1, r8, r3, r1 │ │ │ │ + @ instruction: 0x003109d0 │ │ │ │ + eorseq r1, r1, ip, asr #6 │ │ │ │ + eorseq r0, r1, r4, lsl #19 │ │ │ │ + eorseq r1, r1, r8, lsl #5 │ │ │ │ + eorseq r0, r1, r0, asr #17 │ │ │ │ + @ instruction: 0x003342b8 │ │ │ │ + @ instruction: 0x003063bc │ │ │ │ + eorseq r1, r1, ip, ror #4 │ │ │ │ + andeq pc, r4, r8, ror #10 │ │ │ │ + mlaseq r3, r4, r2, r4 │ │ │ │ + mlaseq r0, r8, r3, r6 │ │ │ │ + eorseq r1, r1, ip, lsr r2 │ │ │ │ + andeq pc, r4, r7, ror #10 │ │ │ │ + eorseq r4, r3, r0, ror r2 │ │ │ │ + eorseq r6, r0, r4, ror r3 │ │ │ │ + eorseq r6, r0, r8, lsr #8 │ │ │ │ + andeq pc, r4, r2, asr #10 │ │ │ │ + eorseq r4, r3, ip, asr #4 │ │ │ │ + eorseq r6, r0, r0, asr r3 │ │ │ │ + eorseq r6, r0, r0, lsl r4 │ │ │ │ + andeq pc, r4, r4, asr #10 │ │ │ │ │ │ │ │ 000ef4f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -164839,20 +164839,20 @@ │ │ │ │ @ instruction: 0x00350ad4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r5, r6, r4, asr #11 │ │ │ │ mlaseq r5, ip, sl, r0 │ │ │ │ andeq r0, r0, r0, lsl r7 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ eorseq r0, r5, r4, lsr sl │ │ │ │ - eorseq ip, r0, r8, asr #32 │ │ │ │ + eorseq ip, r0, r0, lsl #11 │ │ │ │ @ instruction: 0x000007b8 │ │ │ │ - eorseq r0, r1, ip, lsl #22 │ │ │ │ - eorseq r0, r1, r4, asr #2 │ │ │ │ + eorseq r1, r1, r4, asr #32 │ │ │ │ + eorseq r0, r1, ip, ror r6 │ │ │ │ andeq r0, r0, ip, lsr #26 │ │ │ │ - @ instruction: 0x0030dcd4 │ │ │ │ + eorseq lr, r0, ip, lsl #4 │ │ │ │ │ │ │ │ 000ef680 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ ldr ip, [pc, #2292] @ eff8c │ │ │ │ @@ -165435,59 +165435,59 @@ │ │ │ │ eorseq r0, r5, ip, asr #18 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl r9 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ @ instruction: 0x003506d8 │ │ │ │ @ instruction: 0x000007b8 │ │ │ │ - eorseq r0, r1, ip, lsl #15 │ │ │ │ - eorseq pc, r0, r0, lsr #27 │ │ │ │ - eorseq r0, r1, r0, asr r5 │ │ │ │ - eorseq pc, r0, r8, ror #22 │ │ │ │ - eorseq r0, r1, r8, lsr #10 │ │ │ │ - eorseq pc, r0, r0, asr #22 │ │ │ │ - eorseq r0, r1, r0, lsl #10 │ │ │ │ - eorseq pc, r0, r4, lsl fp @ │ │ │ │ - eorseq r0, r1, r8, asr #9 │ │ │ │ - @ instruction: 0x0030fadc │ │ │ │ - eorseq r0, r1, r0, ror #8 │ │ │ │ - eorseq pc, r0, r4, ror sl @ │ │ │ │ - eorseq r0, r1, r8, lsr r4 │ │ │ │ - eorseq pc, r0, ip, asr #20 │ │ │ │ - andeq r0, r0, r4, lsr sp │ │ │ │ - eorseq r0, r1, r0, lsl #8 │ │ │ │ - @ instruction: 0x003103dc │ │ │ │ - @ instruction: 0x0030f9f4 │ │ │ │ - eorseq fp, r0, r4, ror #16 │ │ │ │ - eorseq r0, r1, ip, asr #6 │ │ │ │ - eorseq pc, r0, r4, ror #18 │ │ │ │ - eorseq r0, r1, r4, lsl #6 │ │ │ │ - eorseq pc, r0, ip, lsl r9 @ │ │ │ │ - @ instruction: 0x003102dc │ │ │ │ - @ instruction: 0x0030f8f0 │ │ │ │ - mlaseq r1, ip, r2, r0 │ │ │ │ - @ instruction: 0x0030f8b0 │ │ │ │ - eorseq r0, r1, r0, ror #4 │ │ │ │ - eorseq pc, r0, r8, ror r8 @ │ │ │ │ - eorseq r3, r3, r0, ror r2 │ │ │ │ - eorseq r5, r0, r0, ror r3 │ │ │ │ - @ instruction: 0x0030effc │ │ │ │ - strdeq pc, [r4], -lr │ │ │ │ - eorseq r3, r3, r8, asr #4 │ │ │ │ - eorseq r5, r0, r8, asr #6 │ │ │ │ - eorseq r5, r0, r8, lsl #8 │ │ │ │ - ldrdeq pc, [r4], -r3 │ │ │ │ - eorseq r3, r3, r0, lsr #4 │ │ │ │ - eorseq r5, r0, r0, lsr #6 │ │ │ │ + eorseq r0, r1, r4, asr #25 │ │ │ │ + @ instruction: 0x003102d8 │ │ │ │ + eorseq r0, r1, r8, lsl #21 │ │ │ │ eorseq r0, r1, r0, lsr #1 │ │ │ │ - strdeq pc, [r4], -ip │ │ │ │ - @ instruction: 0x003331f8 │ │ │ │ - @ instruction: 0x003052f8 │ │ │ │ - eorseq pc, r0, r4, lsl sp @ │ │ │ │ - strdeq pc, [r4], -sl │ │ │ │ + eorseq r0, r1, r0, ror #20 │ │ │ │ + eorseq r0, r1, r8, ror r0 │ │ │ │ + eorseq r0, r1, r8, lsr sl │ │ │ │ + eorseq r0, r1, ip, asr #32 │ │ │ │ + eorseq r0, r1, r0, lsl #20 │ │ │ │ + eorseq r0, r1, r4, lsl r0 │ │ │ │ + mlaseq r1, r8, r9, r0 │ │ │ │ + eorseq pc, r0, ip, lsr #31 │ │ │ │ + eorseq r0, r1, r0, ror r9 │ │ │ │ + eorseq pc, r0, r4, lsl #31 │ │ │ │ + andeq r0, r0, r4, lsr sp │ │ │ │ + eorseq r0, r1, r8, lsr r9 │ │ │ │ + eorseq r0, r1, r4, lsl r9 │ │ │ │ + eorseq pc, r0, ip, lsr #30 │ │ │ │ + mlaseq r0, ip, sp, fp │ │ │ │ + eorseq r0, r1, r4, lsl #17 │ │ │ │ + mlaseq r0, ip, lr, pc @ │ │ │ │ + eorseq r0, r1, ip, lsr r8 │ │ │ │ + eorseq pc, r0, r4, asr lr @ │ │ │ │ + eorseq r0, r1, r4, lsl r8 │ │ │ │ + eorseq pc, r0, r8, lsr #28 │ │ │ │ + @ instruction: 0x003107d4 │ │ │ │ + eorseq pc, r0, r8, ror #27 │ │ │ │ + mlaseq r1, r8, r7, r0 │ │ │ │ + @ instruction: 0x0030fdb0 │ │ │ │ + eorseq r3, r3, r8, lsr #15 │ │ │ │ + eorseq r5, r0, r8, lsr #17 │ │ │ │ + eorseq pc, r0, r4, lsr r5 @ │ │ │ │ + andeq pc, r4, r7, lsl #12 │ │ │ │ + eorseq r3, r3, r0, lsl #15 │ │ │ │ + eorseq r5, r0, r0, lsl #17 │ │ │ │ + eorseq r5, r0, r0, asr #18 │ │ │ │ + ldrdeq pc, [r4], -ip │ │ │ │ + eorseq r3, r3, r8, asr r7 │ │ │ │ + eorseq r5, r0, r8, asr r8 │ │ │ │ + @ instruction: 0x003105d8 │ │ │ │ + andeq pc, r4, r5, lsl #12 │ │ │ │ + eorseq r3, r3, r0, lsr r7 │ │ │ │ + eorseq r5, r0, r0, lsr r8 │ │ │ │ + eorseq r0, r1, ip, asr #4 │ │ │ │ + andeq pc, r4, r3, lsl #12 │ │ │ │ │ │ │ │ 000f0064 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -165567,18 +165567,18 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r4, r6, r8, asr sl │ │ │ │ eorseq pc, r4, r0, lsr pc @ │ │ │ │ andeq r0, r0, r0, lsl r7 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ @ instruction: 0x0034fed8 │ │ │ │ andeq r0, r0, ip, lsr #26 │ │ │ │ - @ instruction: 0x0030d1b0 │ │ │ │ + eorseq sp, r0, r8, ror #13 │ │ │ │ @ instruction: 0x000007b8 │ │ │ │ - @ instruction: 0x0030ffbc │ │ │ │ - @ instruction: 0x0030f5d0 │ │ │ │ + @ instruction: 0x003104f4 │ │ │ │ + eorseq pc, r0, r8, lsl #22 │ │ │ │ │ │ │ │ 000f01c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #456] @ f03a8 │ │ │ │ @@ -165700,23 +165700,23 @@ │ │ │ │ eorseq pc, r4, r8, lsl lr @ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq pc, r4, r0, lsl #28 │ │ │ │ andeq r0, r0, ip, lsl r9 │ │ │ │ muleq r0, r4, r8 │ │ │ │ eorseq pc, r4, r0, asr #26 │ │ │ │ @ instruction: 0x000007b8 │ │ │ │ - eorseq pc, r0, r4, ror #28 │ │ │ │ - eorseq pc, r0, r4, asr #8 │ │ │ │ - eorseq pc, r0, r8, lsr lr @ │ │ │ │ - eorseq pc, r0, r8, lsl r4 @ │ │ │ │ - eorseq fp, r0, r0, ror #5 │ │ │ │ - eorseq pc, r0, r0, lsl #28 │ │ │ │ - eorseq pc, r0, r0, ror #7 │ │ │ │ - @ instruction: 0x0030fddc │ │ │ │ - @ instruction: 0x0030f3bc │ │ │ │ + mlaseq r1, ip, r3, r0 │ │ │ │ + eorseq pc, r0, ip, ror r9 @ │ │ │ │ + eorseq r0, r1, r0, ror r3 │ │ │ │ + eorseq pc, r0, r0, asr r9 @ │ │ │ │ + eorseq fp, r0, r8, lsl r8 │ │ │ │ + eorseq r0, r1, r8, lsr r3 │ │ │ │ + eorseq pc, r0, r8, lsl r9 @ │ │ │ │ + eorseq r0, r1, r4, lsl r3 │ │ │ │ + @ instruction: 0x0030f8f4 │ │ │ │ │ │ │ │ 000f03e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -165815,19 +165815,19 @@ │ │ │ │ @ instruction: 0x003646d4 │ │ │ │ eorseq pc, r4, ip, lsr #23 │ │ │ │ andeq r0, r0, r0, lsl r7 │ │ │ │ andeq r0, r0, r8, lsr r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ eorseq pc, r4, r0, lsr fp @ │ │ │ │ andeq r0, r0, ip, lsr #26 │ │ │ │ - eorseq ip, r0, r8, lsl #28 │ │ │ │ + eorseq sp, r0, r0, asr #6 │ │ │ │ @ instruction: 0x000007b8 │ │ │ │ - eorseq pc, r0, r8, asr #24 │ │ │ │ - eorseq pc, r0, r8, lsr #4 │ │ │ │ - eorseq pc, r0, r8, lsl r6 @ │ │ │ │ + eorseq r0, r1, r0, lsl #3 │ │ │ │ + eorseq pc, r0, r0, ror #14 │ │ │ │ + eorseq pc, r0, r0, asr fp @ │ │ │ │ │ │ │ │ 000f059c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #492] @ f07a0 │ │ │ │ @@ -165958,27 +165958,27 @@ │ │ │ │ eorseq pc, r4, r4, asr #20 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq pc, r4, ip, lsr #20 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ eorseq pc, r4, r8, ror #18 │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ - mlaseq r0, r0, sl, pc @ │ │ │ │ - ldrheq pc, [r0], -r0 @ │ │ │ │ - eorseq r5, r1, r4, lsl fp │ │ │ │ - eorseq pc, r0, r8, lsr sl @ │ │ │ │ - eorseq pc, r0, ip, asr r0 @ │ │ │ │ - eorseq r2, r3, ip, lsl #20 │ │ │ │ - eorseq r4, r0, ip, lsl #22 │ │ │ │ - eorseq lr, r0, r8, lsl #10 │ │ │ │ - andeq r0, r5, r4, lsl sp │ │ │ │ - eorseq r2, r3, r4, ror #19 │ │ │ │ - eorseq r4, r0, r4, ror #21 │ │ │ │ - eorseq r4, r0, r8, ror #22 │ │ │ │ - andeq r0, r5, r2, lsl sp │ │ │ │ + eorseq pc, r0, r8, asr #31 │ │ │ │ + eorseq pc, r0, r8, ror #11 │ │ │ │ + eorseq r6, r1, ip, asr #32 │ │ │ │ + eorseq pc, r0, r0, ror pc @ │ │ │ │ + mlaseq r0, r4, r5, pc @ │ │ │ │ + eorseq r2, r3, r4, asr #30 │ │ │ │ + eorseq r5, r0, r4, asr #32 │ │ │ │ + eorseq lr, r0, r0, asr #20 │ │ │ │ + andeq r0, r5, sp, lsl sp │ │ │ │ + eorseq r2, r3, ip, lsl pc │ │ │ │ + eorseq r5, r0, ip, lsl r0 │ │ │ │ + eorseq r5, r0, r0, lsr #1 │ │ │ │ + andeq r0, r5, fp, lsl sp │ │ │ │ b f059c │ │ │ │ │ │ │ │ 000f07f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -166712,73 +166712,73 @@ │ │ │ │ eorseq pc, r4, r8, asr #15 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ @ instruction: 0x0034f1b4 │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ - eorseq r1, r2, r4, ror #19 │ │ │ │ - @ instruction: 0x0030d1f8 │ │ │ │ - @ instruction: 0x0030e8dc │ │ │ │ - eorseq sp, r0, r4, lsr #3 │ │ │ │ - eorseq lr, r0, ip, lsl #17 │ │ │ │ - eorseq sp, r0, ip, ror r1 │ │ │ │ - eorseq lr, r0, r4, ror #16 │ │ │ │ - eorseq r1, r2, r0, lsr r9 │ │ │ │ - eorseq sp, r0, r4, asr #2 │ │ │ │ - eorseq lr, r0, r8, lsr #16 │ │ │ │ - eorseq sp, r0, r4, lsl r1 │ │ │ │ - @ instruction: 0x0030e7f8 │ │ │ │ - eorseq r1, r2, r0, asr #17 │ │ │ │ - ldrsbeq sp, [r0], -r4 @ │ │ │ │ - @ instruction: 0x0030e7b8 │ │ │ │ - eorseq sp, r0, r4, lsr #1 │ │ │ │ - eorseq lr, r0, ip, lsl #15 │ │ │ │ - eorseq sp, r0, r0, lsl #1 │ │ │ │ - eorseq lr, r0, r8, ror #14 │ │ │ │ - eorseq sp, r0, r0, lsl r0 │ │ │ │ - @ instruction: 0x0030e6f4 │ │ │ │ - mlaseq r2, ip, r7, r1 │ │ │ │ - @ instruction: 0x0030cfb4 │ │ │ │ - mlaseq r0, r8, r6, lr │ │ │ │ - eorseq ip, r0, r0, ror #30 │ │ │ │ - eorseq lr, r0, r4, asr #12 │ │ │ │ - eorseq ip, r0, r0, lsl pc │ │ │ │ - @ instruction: 0x0030e5f8 │ │ │ │ - eorseq ip, r0, r8, ror #29 │ │ │ │ - eorseq lr, r0, ip, asr #11 │ │ │ │ - @ instruction: 0x0030ceb0 │ │ │ │ - mlaseq r0, r8, r5, lr │ │ │ │ - eorseq ip, r0, r8, lsl #29 │ │ │ │ - eorseq lr, r0, r0, ror r5 │ │ │ │ - eorseq ip, r0, r0, ror #28 │ │ │ │ - eorseq lr, r0, r8, asr #10 │ │ │ │ - eorseq sp, r2, r4, lsl #30 │ │ │ │ - eorseq r4, r0, r0, ror #1 │ │ │ │ - eorseq r7, r0, r8, lsl #4 │ │ │ │ + eorseq r1, r2, ip, lsl pc │ │ │ │ + eorseq sp, r0, r0, lsr r7 │ │ │ │ + eorseq lr, r0, r4, lsl lr │ │ │ │ + @ instruction: 0x0030d6dc │ │ │ │ + eorseq lr, r0, r4, asr #27 │ │ │ │ + @ instruction: 0x0030d6b4 │ │ │ │ + mlaseq r0, ip, sp, lr │ │ │ │ + eorseq r1, r2, r8, ror #28 │ │ │ │ + eorseq sp, r0, ip, ror r6 │ │ │ │ + eorseq lr, r0, r0, ror #26 │ │ │ │ + eorseq sp, r0, ip, asr #12 │ │ │ │ + eorseq lr, r0, r0, lsr sp │ │ │ │ + @ instruction: 0x00321df8 │ │ │ │ + eorseq sp, r0, ip, lsl #12 │ │ │ │ + @ instruction: 0x0030ecf0 │ │ │ │ + @ instruction: 0x0030d5dc │ │ │ │ + eorseq lr, r0, r4, asr #25 │ │ │ │ + @ instruction: 0x0030d5b8 │ │ │ │ + eorseq lr, r0, r0, lsr #25 │ │ │ │ + eorseq sp, r0, r8, asr #10 │ │ │ │ + eorseq lr, r0, ip, lsr #24 │ │ │ │ + @ instruction: 0x00321cd4 │ │ │ │ + eorseq sp, r0, ip, ror #9 │ │ │ │ + @ instruction: 0x0030ebd0 │ │ │ │ + mlaseq r0, r8, r4, sp │ │ │ │ + eorseq lr, r0, ip, ror fp │ │ │ │ + eorseq sp, r0, r8, asr #8 │ │ │ │ + eorseq lr, r0, r0, lsr fp │ │ │ │ + eorseq sp, r0, r0, lsr #8 │ │ │ │ + eorseq lr, r0, r4, lsl #22 │ │ │ │ + eorseq sp, r0, r8, ror #7 │ │ │ │ + @ instruction: 0x0030ead0 │ │ │ │ + eorseq sp, r0, r0, asr #7 │ │ │ │ + eorseq lr, r0, r8, lsr #21 │ │ │ │ + mlaseq r0, r8, r3, sp │ │ │ │ + eorseq lr, r0, r0, lsl #21 │ │ │ │ + eorseq lr, r2, ip, lsr r4 │ │ │ │ + eorseq r4, r0, r8, lsl r6 │ │ │ │ + eorseq r7, r0, r0, asr #14 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - @ instruction: 0x00331ed0 │ │ │ │ - @ instruction: 0x00303fd0 │ │ │ │ - eorseq sp, r0, ip, asr ip │ │ │ │ - @ instruction: 0x000517bc │ │ │ │ - eorseq r1, r3, r8, lsr #29 │ │ │ │ - eorseq r3, r0, r8, lsr #31 │ │ │ │ - @ instruction: 0x0030cdd4 │ │ │ │ - @ instruction: 0x000517b7 │ │ │ │ - eorseq r1, r3, r0, lsl #29 │ │ │ │ - eorseq r3, r0, r0, lsl #31 │ │ │ │ - eorseq lr, r0, r4, lsl #29 │ │ │ │ - andeq r1, r5, ip, lsl #15 │ │ │ │ - eorseq sp, r2, r4, ror #28 │ │ │ │ - eorseq r4, r0, r4, lsl #1 │ │ │ │ - ldrheq r4, [r0], -r0 @ │ │ │ │ - eorseq r1, r3, ip, lsr #28 │ │ │ │ - eorseq r3, r0, ip, lsr #30 │ │ │ │ - eorseq lr, r0, r4, lsr #17 │ │ │ │ - @ instruction: 0x000517b2 │ │ │ │ + eorseq r2, r3, r8, lsl #8 │ │ │ │ + eorseq r4, r0, r8, lsl #10 │ │ │ │ + mlaseq r0, r4, r1, lr │ │ │ │ + andeq r1, r5, r5, asr #15 │ │ │ │ + eorseq r2, r3, r0, ror #7 │ │ │ │ + eorseq r4, r0, r0, ror #9 │ │ │ │ + eorseq sp, r0, ip, lsl #6 │ │ │ │ + andeq r1, r5, r0, asr #15 │ │ │ │ + @ instruction: 0x003323b8 │ │ │ │ + @ instruction: 0x003044b8 │ │ │ │ + @ instruction: 0x0030f3bc │ │ │ │ + muleq r5, r5, r7 │ │ │ │ + mlaseq r2, ip, r3, lr │ │ │ │ + @ instruction: 0x003045bc │ │ │ │ + eorseq r4, r0, r8, ror #11 │ │ │ │ + eorseq r2, r3, r4, ror #6 │ │ │ │ + eorseq r4, r0, r4, ror #8 │ │ │ │ + @ instruction: 0x0030eddc │ │ │ │ + @ instruction: 0x000517bb │ │ │ │ │ │ │ │ 000f1468 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -167154,57 +167154,57 @@ │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq lr, r4, r0, ror fp │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq lr, r4, r8, asr fp │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl #21 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - eorseq lr, r0, ip, lsr #8 │ │ │ │ + eorseq lr, r0, r4, ror #18 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eorseq lr, r0, r0, asr #22 │ │ │ │ - @ instruction: 0x0030e1dc │ │ │ │ + eorseq pc, r0, r8, ror r0 @ │ │ │ │ + eorseq lr, r0, r4, lsl r7 │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ eorseq lr, r4, r0, lsl #19 │ │ │ │ - eorseq lr, r0, r8, ror #20 │ │ │ │ - eorseq lr, r0, r4, lsl #2 │ │ │ │ + eorseq lr, r0, r0, lsr #31 │ │ │ │ + eorseq lr, r0, ip, lsr r6 │ │ │ │ andeq r0, r0, pc, lsl #3 │ │ │ │ - eorseq r1, r2, r4, lsr #2 │ │ │ │ - eorseq lr, r0, ip, lsl sl │ │ │ │ - ldrheq lr, [r0], -r4 @ │ │ │ │ - eorseq lr, r0, r4, rrx │ │ │ │ - eorseq lr, r0, r8, ror #18 │ │ │ │ - eorseq lr, r0, r0 │ │ │ │ - eorseq lr, r0, r8, lsl r9 │ │ │ │ - @ instruction: 0x0030dfb4 │ │ │ │ - eorseq lr, r0, r8, lsr r8 │ │ │ │ - @ instruction: 0x0030ded4 │ │ │ │ - @ instruction: 0x003317f0 │ │ │ │ - @ instruction: 0x003038f4 │ │ │ │ - eorseq sp, r0, r8, ror #29 │ │ │ │ - andeq r6, r5, r1, ror #3 │ │ │ │ - eorseq r1, r3, ip, asr #15 │ │ │ │ - @ instruction: 0x003038d0 │ │ │ │ - mlaseq r0, ip, r9, r3 │ │ │ │ - andeq r6, r5, lr, asr #3 │ │ │ │ - eorseq r1, r3, r8, lsr #15 │ │ │ │ - eorseq r3, r0, ip, lsr #17 │ │ │ │ - @ instruction: 0x0030e7dc │ │ │ │ - andeq r6, r5, r2, lsl #4 │ │ │ │ - eorseq r1, r3, r4, lsl #15 │ │ │ │ - eorseq r3, r0, r8, lsl #17 │ │ │ │ - eorseq lr, r0, ip, lsr #15 │ │ │ │ - andeq r6, r5, r1, lsl #4 │ │ │ │ - eorseq r1, r3, r0, ror #14 │ │ │ │ - eorseq r3, r0, r4, ror #16 │ │ │ │ - eorseq r3, r0, r8, ror #17 │ │ │ │ - @ instruction: 0x000561bc │ │ │ │ - eorseq r1, r3, ip, lsr r7 │ │ │ │ - eorseq r3, r0, r0, asr #16 │ │ │ │ - eorseq r3, r0, r0, lsl #18 │ │ │ │ - andeq r6, r5, ip, asr #3 │ │ │ │ + eorseq r1, r2, ip, asr r6 │ │ │ │ + eorseq lr, r0, r4, asr pc │ │ │ │ + eorseq lr, r0, ip, ror #11 │ │ │ │ + mlaseq r0, ip, r5, lr │ │ │ │ + eorseq lr, r0, r0, lsr #29 │ │ │ │ + eorseq lr, r0, r8, lsr r5 │ │ │ │ + eorseq lr, r0, r0, asr lr │ │ │ │ + eorseq lr, r0, ip, ror #9 │ │ │ │ + eorseq lr, r0, r0, ror sp │ │ │ │ + eorseq lr, r0, ip, lsl #8 │ │ │ │ + eorseq r1, r3, r8, lsr #26 │ │ │ │ + eorseq r3, r0, ip, lsr #28 │ │ │ │ + eorseq lr, r0, r0, lsr #8 │ │ │ │ + andeq r6, r5, sl, ror #3 │ │ │ │ + eorseq r1, r3, r4, lsl #26 │ │ │ │ + eorseq r3, r0, r8, lsl #28 │ │ │ │ + @ instruction: 0x00303ed4 │ │ │ │ + ldrdeq r6, [r5], -r7 │ │ │ │ + eorseq r1, r3, r0, ror #25 │ │ │ │ + eorseq r3, r0, r4, ror #27 │ │ │ │ + eorseq lr, r0, r4, lsl sp │ │ │ │ + andeq r6, r5, fp, lsl #4 │ │ │ │ + @ instruction: 0x00331cbc │ │ │ │ + eorseq r3, r0, r0, asr #27 │ │ │ │ + eorseq lr, r0, r4, ror #25 │ │ │ │ + andeq r6, r5, sl, lsl #4 │ │ │ │ + mlaseq r3, r8, ip, r1 │ │ │ │ + mlaseq r0, ip, sp, r3 │ │ │ │ + eorseq r3, r0, r0, lsr #28 │ │ │ │ + andeq r6, r5, r5, asr #3 │ │ │ │ + eorseq r1, r3, r4, ror ip │ │ │ │ + eorseq r3, r0, r8, ror sp │ │ │ │ + eorseq r3, r0, r8, lsr lr │ │ │ │ + ldrdeq r6, [r5], -r5 │ │ │ │ │ │ │ │ 000f1b08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -167296,20 +167296,20 @@ │ │ │ │ eorseq lr, r4, r4, asr #9 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x00362fb4 │ │ │ │ eorseq lr, r4, r4, lsl #9 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ eorseq lr, r4, r0, lsl r4 │ │ │ │ - eorseq sp, r0, r4, ror ip │ │ │ │ + eorseq lr, r0, ip, lsr #3 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eorseq lr, r0, r0, ror #10 │ │ │ │ - @ instruction: 0x0030dbfc │ │ │ │ - eorseq sp, r0, ip, lsr ip │ │ │ │ - eorseq sp, r0, r8, lsr #24 │ │ │ │ + mlaseq r0, r8, sl, lr │ │ │ │ + eorseq lr, r0, r4, lsr r1 │ │ │ │ + eorseq lr, r0, r4, ror r1 │ │ │ │ + eorseq lr, r0, r0, ror #2 │ │ │ │ │ │ │ │ 000f1ca4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #2216] @ f2564 │ │ │ │ @@ -167872,79 +167872,79 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq lr, r4, r8, lsr #6 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq lr, r4, r8, asr #5 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eorseq lr, r0, ip, ror #3 │ │ │ │ - @ instruction: 0x0030dab0 │ │ │ │ + eorseq lr, r0, r4, lsr #14 │ │ │ │ + eorseq sp, r0, r8, ror #31 │ │ │ │ muleq r0, r3, r1 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, ip, lsl #21 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - eorseq sp, r0, r8, lsl #20 │ │ │ │ - @ instruction: 0x0030def4 │ │ │ │ - @ instruction: 0x0030d7b8 │ │ │ │ + eorseq sp, r0, r0, asr #30 │ │ │ │ + eorseq lr, r0, ip, lsr #8 │ │ │ │ + @ instruction: 0x0030dcf0 │ │ │ │ muleq r0, sl, r1 │ │ │ │ - @ instruction: 0x0030d7d0 │ │ │ │ - mlaseq r0, r8, lr, sp │ │ │ │ - eorseq sp, r0, ip, asr r7 │ │ │ │ - eorseq r0, r2, r4, lsr r7 │ │ │ │ - eorseq sp, r0, r0, lsl #28 │ │ │ │ - eorseq sp, r0, r0, asr #13 │ │ │ │ - @ instruction: 0x0030d6d8 │ │ │ │ - @ instruction: 0x0030ddb4 │ │ │ │ - eorseq sp, r0, r4, ror r6 │ │ │ │ - eorseq sp, r0, r8, lsl #13 │ │ │ │ - eorseq sp, r0, r4, ror #26 │ │ │ │ - eorseq sp, r0, r4, lsr #12 │ │ │ │ + eorseq sp, r0, r8, lsl #26 │ │ │ │ + @ instruction: 0x0030e3d0 │ │ │ │ + mlaseq r0, r4, ip, sp │ │ │ │ + eorseq r0, r2, ip, ror #24 │ │ │ │ + eorseq lr, r0, r8, lsr r3 │ │ │ │ + @ instruction: 0x0030dbf8 │ │ │ │ + eorseq sp, r0, r0, lsl ip │ │ │ │ + eorseq lr, r0, ip, ror #5 │ │ │ │ + eorseq sp, r0, ip, lsr #23 │ │ │ │ + eorseq sp, r0, r0, asr #23 │ │ │ │ + mlaseq r0, ip, r2, lr │ │ │ │ + eorseq sp, r0, ip, asr fp │ │ │ │ muleq r0, fp, r1 │ │ │ │ - eorseq sp, r0, ip, lsl #26 │ │ │ │ - @ instruction: 0x0030d5d0 │ │ │ │ - eorseq sp, r0, r4, ror #25 │ │ │ │ - eorseq sp, r0, r8, lsr #11 │ │ │ │ - andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq sp, r0, r8, lsr #28 │ │ │ │ - eorseq sp, r0, r8, asr #23 │ │ │ │ - eorseq sp, r0, r8, lsl #9 │ │ │ │ - eorseq sp, r0, r4, asr fp │ │ │ │ - eorseq sp, r0, r8, lsl r4 │ │ │ │ - eorseq r0, r3, r8, lsr sp │ │ │ │ - eorseq r2, r0, r8, lsr lr │ │ │ │ - @ instruction: 0x0030ddb8 │ │ │ │ - andeq r6, r5, r3, lsl #6 │ │ │ │ - eorseq r0, r3, r0, lsl sp │ │ │ │ - eorseq r2, r0, r0, lsl lr │ │ │ │ - mlaseq r0, ip, sl, ip │ │ │ │ - andeq r6, r5, lr, lsr #5 │ │ │ │ - eorseq r0, r3, r8, ror #25 │ │ │ │ - eorseq r2, r0, r8, ror #27 │ │ │ │ - eorseq sp, r0, r8, asr sp │ │ │ │ - andeq r6, r5, r2, lsl #6 │ │ │ │ - eorseq r0, r3, r0, asr #25 │ │ │ │ - eorseq r2, r0, r0, asr #27 │ │ │ │ - mlaseq r0, r8, lr, r2 │ │ │ │ - andeq r6, r5, r8, lsl #5 │ │ │ │ - mlaseq r3, r8, ip, r0 │ │ │ │ - mlaseq r0, r8, sp, r2 │ │ │ │ - @ instruction: 0x0030dcd4 │ │ │ │ - @ instruction: 0x000562b0 │ │ │ │ - eorseq r0, r3, r0, ror ip │ │ │ │ - eorseq r2, r0, r0, ror sp │ │ │ │ - eorseq sp, r0, r0, asr #17 │ │ │ │ - andeq r6, r5, r6, asr #5 │ │ │ │ - eorseq r0, r3, r8, asr #24 │ │ │ │ - eorseq r2, r0, r8, asr #26 │ │ │ │ - eorseq sp, r0, r8, ror #12 │ │ │ │ - muleq r5, r3, r2 │ │ │ │ - eorseq r0, r3, r0, lsr #24 │ │ │ │ - eorseq r2, r0, r0, lsr #26 │ │ │ │ - eorseq fp, r0, ip, asr #22 │ │ │ │ - muleq r5, lr, r2 │ │ │ │ + eorseq lr, r0, r4, asr #4 │ │ │ │ + eorseq sp, r0, r8, lsl #22 │ │ │ │ + eorseq lr, r0, ip, lsl r2 │ │ │ │ + eorseq sp, r0, r0, ror #21 │ │ │ │ + andeq r0, r0, r8, lsr #20 │ │ │ │ + eorseq lr, r0, r0, ror #6 │ │ │ │ + eorseq lr, r0, r0, lsl #2 │ │ │ │ + eorseq sp, r0, r0, asr #19 │ │ │ │ + eorseq lr, r0, ip, lsl #1 │ │ │ │ + eorseq sp, r0, r0, asr r9 │ │ │ │ + eorseq r1, r3, r0, ror r2 │ │ │ │ + eorseq r3, r0, r0, ror r3 │ │ │ │ + @ instruction: 0x0030e2f0 │ │ │ │ + andeq r6, r5, ip, lsl #6 │ │ │ │ + eorseq r1, r3, r8, asr #4 │ │ │ │ + eorseq r3, r0, r8, asr #6 │ │ │ │ + @ instruction: 0x0030cfd4 │ │ │ │ + @ instruction: 0x000562b7 │ │ │ │ + eorseq r1, r3, r0, lsr #4 │ │ │ │ + eorseq r3, r0, r0, lsr #6 │ │ │ │ + mlaseq r0, r0, r2, lr │ │ │ │ + andeq r6, r5, fp, lsl #6 │ │ │ │ + @ instruction: 0x003311f8 │ │ │ │ + @ instruction: 0x003032f8 │ │ │ │ + @ instruction: 0x003033d0 │ │ │ │ + muleq r5, r1, r2 │ │ │ │ + @ instruction: 0x003311d0 │ │ │ │ + @ instruction: 0x003032d0 │ │ │ │ + eorseq lr, r0, ip, lsl #4 │ │ │ │ + @ instruction: 0x000562b9 │ │ │ │ + eorseq r1, r3, r8, lsr #3 │ │ │ │ + eorseq r3, r0, r8, lsr #5 │ │ │ │ + @ instruction: 0x0030ddf8 │ │ │ │ + andeq r6, r5, pc, asr #5 │ │ │ │ + eorseq r1, r3, r0, lsl #3 │ │ │ │ + eorseq r3, r0, r0, lsl #5 │ │ │ │ + eorseq sp, r0, r0, lsr #23 │ │ │ │ + muleq r5, ip, r2 │ │ │ │ + eorseq r1, r3, r8, asr r1 │ │ │ │ + eorseq r3, r0, r8, asr r2 │ │ │ │ + eorseq ip, r0, r4, lsl #1 │ │ │ │ + andeq r6, r5, r7, lsr #5 │ │ │ │ │ │ │ │ 000f2688 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -168009,18 +168009,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq sp, r4, r4, asr #18 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r2, r6, r4, lsr r4 │ │ │ │ eorseq sp, r4, ip, lsl #18 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x0034d8d4 │ │ │ │ - eorseq sp, r0, r8, lsr r1 │ │ │ │ + eorseq sp, r0, r0, ror r6 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - @ instruction: 0x0030d7f8 │ │ │ │ - ldrheq sp, [r0], -ip @ │ │ │ │ + eorseq sp, r0, r0, lsr sp │ │ │ │ + @ instruction: 0x0030d5f4 │ │ │ │ muleq r0, r1, r1 │ │ │ │ │ │ │ │ 000f27b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -168151,18 +168151,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq sp, r4, ip, lsl r7 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r2, r6, ip, lsl #4 │ │ │ │ eorseq sp, r4, r4, ror #13 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ eorseq sp, r4, ip, lsr #13 │ │ │ │ - eorseq ip, r0, r0, lsl pc │ │ │ │ + eorseq sp, r0, r8, asr #8 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eorseq sp, r0, r0, ror #11 │ │ │ │ - mlaseq r0, r8, lr, ip │ │ │ │ + eorseq sp, r0, r8, lsl fp │ │ │ │ + @ instruction: 0x0030d3d0 │ │ │ │ ldr ip, [pc, #148] @ f2a74 │ │ │ │ cmp r2, #2 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r0 │ │ │ │ beq f2a30 │ │ │ │ cmp r2, #3 │ │ │ │ beq f2a14 │ │ │ │ @@ -168197,15 +168197,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ eorseq sp, r4, r8, lsl r6 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq ip, r0, r4, lsr #28 │ │ │ │ + eorseq sp, r0, ip, asr r3 │ │ │ │ │ │ │ │ 000f2a84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #776] @ f2da4 │ │ │ │ @@ -168403,31 +168403,31 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bl b6f00 │ │ │ │ b f2bf8 │ │ │ │ eorseq sp, r4, r8, asr r5 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, ror #19 │ │ │ │ - eorseq pc, r1, r4, lsr ip @ │ │ │ │ - eorseq sp, r0, r0, lsr #11 │ │ │ │ - eorseq ip, r0, r0, asr ip │ │ │ │ - eorseq sp, r0, r0, ror #10 │ │ │ │ - eorseq ip, r0, r0, lsl ip │ │ │ │ - eorseq sp, r0, r0, asr #10 │ │ │ │ - @ instruction: 0x0030cbf0 │ │ │ │ - eorseq sp, r0, r8, lsl r5 │ │ │ │ - eorseq ip, r0, r4, asr #23 │ │ │ │ - eorseq sp, r0, r8, ror #9 │ │ │ │ - mlaseq r0, r8, fp, ip │ │ │ │ - eorseq sp, r0, r8, asr #9 │ │ │ │ - eorseq ip, r0, r4, ror fp │ │ │ │ - mlaseq r0, r8, r4, sp │ │ │ │ - eorseq ip, r0, r8, asr #22 │ │ │ │ - eorseq sp, r0, r8, ror r4 │ │ │ │ - eorseq ip, r0, r8, lsr #22 │ │ │ │ + eorseq r0, r2, ip, ror #2 │ │ │ │ + @ instruction: 0x0030dad8 │ │ │ │ + eorseq sp, r0, r8, lsl #3 │ │ │ │ + mlaseq r0, r8, sl, sp │ │ │ │ + eorseq sp, r0, r8, asr #2 │ │ │ │ + eorseq sp, r0, r8, ror sl │ │ │ │ + eorseq sp, r0, r8, lsr #2 │ │ │ │ + eorseq sp, r0, r0, asr sl │ │ │ │ + ldrsheq sp, [r0], -ip @ │ │ │ │ + eorseq sp, r0, r0, lsr #20 │ │ │ │ + ldrsbeq sp, [r0], -r0 @ │ │ │ │ + eorseq sp, r0, r0, lsl #20 │ │ │ │ + eorseq sp, r0, ip, lsr #1 │ │ │ │ + @ instruction: 0x0030d9d0 │ │ │ │ + eorseq sp, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0x0030d9b0 │ │ │ │ + eorseq sp, r0, r0, rrx │ │ │ │ │ │ │ │ 000f2df4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #240] @ f2efc │ │ │ │ @@ -168492,18 +168492,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00361cfc │ │ │ │ eorseq sp, r4, r0, asr #3 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq sp, r4, r0, ror #2 │ │ │ │ - eorseq r0, r3, r8, lsl #5 │ │ │ │ - eorseq r2, r0, r8, lsl #7 │ │ │ │ - eorseq ip, r0, ip, ror #19 │ │ │ │ - andeq r7, r5, fp, lsr r2 │ │ │ │ + eorseq r0, r3, r0, asr #15 │ │ │ │ + eorseq r2, r0, r0, asr #17 │ │ │ │ + eorseq ip, r0, r4, lsr #30 │ │ │ │ + andeq r7, r5, r4, asr #4 │ │ │ │ │ │ │ │ 000f2f1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #772] @ f3238 │ │ │ │ @@ -168700,31 +168700,31 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #84 @ 0x54 │ │ │ │ bl b6f00 │ │ │ │ b f308c │ │ │ │ eorseq sp, r4, r0, asr #1 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, ror #19 │ │ │ │ - eorseq pc, r1, r0, lsr #15 │ │ │ │ - eorseq sp, r0, r0, lsl r1 │ │ │ │ - @ instruction: 0x0030c7bc │ │ │ │ - ldrsbeq sp, [r0], -r0 @ │ │ │ │ - eorseq ip, r0, ip, ror r7 │ │ │ │ - ldrheq sp, [r0], -r0 @ │ │ │ │ - eorseq ip, r0, ip, asr r7 │ │ │ │ - eorseq sp, r0, r8, lsl #1 │ │ │ │ - eorseq ip, r0, r0, lsr r7 │ │ │ │ - eorseq sp, r0, r8, asr r0 │ │ │ │ - eorseq ip, r0, r4, lsl #14 │ │ │ │ - eorseq sp, r0, r8, lsr r0 │ │ │ │ - eorseq ip, r0, r0, ror #13 │ │ │ │ - eorseq sp, r0, r8 │ │ │ │ - @ instruction: 0x0030c6b4 │ │ │ │ - eorseq ip, r0, r8, ror #31 │ │ │ │ - mlaseq r0, r4, r6, ip │ │ │ │ + @ instruction: 0x0031fcd8 │ │ │ │ + eorseq sp, r0, r8, asr #12 │ │ │ │ + @ instruction: 0x0030ccf4 │ │ │ │ + eorseq sp, r0, r8, lsl #12 │ │ │ │ + @ instruction: 0x0030ccb4 │ │ │ │ + eorseq sp, r0, r8, ror #11 │ │ │ │ + mlaseq r0, r4, ip, ip │ │ │ │ + eorseq sp, r0, r0, asr #11 │ │ │ │ + eorseq ip, r0, r8, ror #24 │ │ │ │ + mlaseq r0, r0, r5, sp │ │ │ │ + eorseq ip, r0, ip, lsr ip │ │ │ │ + eorseq sp, r0, r0, ror r5 │ │ │ │ + eorseq ip, r0, r8, lsl ip │ │ │ │ + eorseq sp, r0, r0, asr #10 │ │ │ │ + eorseq ip, r0, ip, ror #23 │ │ │ │ + eorseq sp, r0, r0, lsr #10 │ │ │ │ + eorseq ip, r0, ip, asr #23 │ │ │ │ │ │ │ │ 000f3288 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #240] @ f3390 │ │ │ │ @@ -168789,18 +168789,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r1, r6, r8, ror #16 │ │ │ │ eorseq ip, r4, ip, lsr #26 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq ip, r4, ip, asr #25 │ │ │ │ - @ instruction: 0x0032fdf4 │ │ │ │ - @ instruction: 0x00301ef4 │ │ │ │ - eorseq ip, r0, r8, asr r5 │ │ │ │ - andeq r7, r5, r0, lsr #5 │ │ │ │ + eorseq r0, r3, ip, lsr #6 │ │ │ │ + eorseq r2, r0, ip, lsr #8 │ │ │ │ + mlaseq r0, r0, sl, ip │ │ │ │ + andeq r7, r5, r9, lsr #5 │ │ │ │ │ │ │ │ 000f33b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1952] @ f3b68 │ │ │ │ @@ -169297,58 +169297,58 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq ip, r4, r8, lsl #24 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ eorseq ip, r4, r8, ror r9 │ │ │ │ andeq r0, r0, r8, ror #19 │ │ │ │ - eorseq ip, r0, r0, ror #21 │ │ │ │ - eorseq ip, r0, r4, lsl #3 │ │ │ │ - eorseq ip, r0, r8, asr #20 │ │ │ │ - eorseq ip, r0, ip, ror #1 │ │ │ │ - eorseq ip, r0, r4, lsl #20 │ │ │ │ - eorseq ip, r0, r8, lsr #1 │ │ │ │ - eorseq pc, r1, r8, asr r0 @ │ │ │ │ - @ instruction: 0x0030c9d0 │ │ │ │ - eorseq ip, r0, r0, ror r0 │ │ │ │ - mlaseq r0, ip, r9, ip │ │ │ │ - eorseq ip, r0, r0, asr #32 │ │ │ │ - eorseq ip, r0, r8, ror #18 │ │ │ │ - eorseq ip, r0, ip │ │ │ │ - mlaseq r1, r8, pc, lr @ │ │ │ │ - eorseq ip, r0, r0, lsl r9 │ │ │ │ - @ instruction: 0x0030bfb0 │ │ │ │ - eorseq lr, r1, ip, asr pc │ │ │ │ - @ instruction: 0x0030c8d4 │ │ │ │ - eorseq fp, r0, r4, ror pc │ │ │ │ - mlaseq r0, r4, r8, ip │ │ │ │ - eorseq fp, r0, r4, lsr pc │ │ │ │ - eorseq ip, r0, r8, asr r8 │ │ │ │ - @ instruction: 0x0030befc │ │ │ │ - eorseq ip, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x0030c7f8 │ │ │ │ - mlaseq r0, r8, lr, fp │ │ │ │ - eorseq lr, r1, r8, asr #28 │ │ │ │ - eorseq ip, r0, r0, asr #15 │ │ │ │ - eorseq fp, r0, r0, ror #28 │ │ │ │ - eorseq ip, r0, r8, lsl #15 │ │ │ │ - eorseq fp, r0, ip, lsr #28 │ │ │ │ - eorseq ip, r0, r4, asr r7 │ │ │ │ - @ instruction: 0x0030bdf8 │ │ │ │ - eorseq pc, r2, ip, ror #12 │ │ │ │ - eorseq r1, r0, ip, ror #14 │ │ │ │ - eorseq r1, r0, ip, lsr #16 │ │ │ │ - andeq r7, r5, r9, ror #5 │ │ │ │ - eorseq fp, r2, ip, asr #12 │ │ │ │ - eorseq r1, r0, r8, lsr #16 │ │ │ │ - eorseq r4, r0, r0, asr r9 │ │ │ │ + eorseq sp, r0, r8, lsl r0 │ │ │ │ + @ instruction: 0x0030c6bc │ │ │ │ + eorseq ip, r0, r0, lsl #31 │ │ │ │ + eorseq ip, r0, r4, lsr #12 │ │ │ │ + eorseq ip, r0, ip, lsr pc │ │ │ │ + eorseq ip, r0, r0, ror #11 │ │ │ │ + mlaseq r1, r0, r5, pc @ │ │ │ │ + eorseq ip, r0, r8, lsl #30 │ │ │ │ + eorseq ip, r0, r8, lsr #11 │ │ │ │ + @ instruction: 0x0030ced4 │ │ │ │ + eorseq ip, r0, r8, ror r5 │ │ │ │ + eorseq ip, r0, r0, lsr #29 │ │ │ │ + eorseq ip, r0, r4, asr #10 │ │ │ │ + @ instruction: 0x0031f4d0 │ │ │ │ + eorseq ip, r0, r8, asr #28 │ │ │ │ + eorseq ip, r0, r8, ror #9 │ │ │ │ + mlaseq r1, r4, r4, pc @ │ │ │ │ + eorseq ip, r0, ip, lsl #28 │ │ │ │ + eorseq ip, r0, ip, lsr #9 │ │ │ │ + eorseq ip, r0, ip, asr #27 │ │ │ │ + eorseq ip, r0, ip, ror #8 │ │ │ │ + mlaseq r0, r0, sp, ip │ │ │ │ + eorseq ip, r0, r4, lsr r4 │ │ │ │ + eorseq ip, r0, r4, ror #11 │ │ │ │ + eorseq ip, r0, r0, lsr sp │ │ │ │ + @ instruction: 0x0030c3d0 │ │ │ │ + eorseq pc, r1, r0, lsl #7 │ │ │ │ + @ instruction: 0x0030ccf8 │ │ │ │ + mlaseq r0, r8, r3, ip │ │ │ │ + eorseq ip, r0, r0, asr #25 │ │ │ │ + eorseq ip, r0, r4, ror #6 │ │ │ │ + eorseq ip, r0, ip, lsl #25 │ │ │ │ + eorseq ip, r0, r0, lsr r3 │ │ │ │ + eorseq pc, r2, r4, lsr #23 │ │ │ │ + eorseq r1, r0, r4, lsr #25 │ │ │ │ + eorseq r1, r0, r4, ror #26 │ │ │ │ + strdeq r7, [r5], -r2 │ │ │ │ + eorseq fp, r2, r4, lsl #23 │ │ │ │ + eorseq r1, r0, r0, ror #26 │ │ │ │ + eorseq r4, r0, r8, lsl #29 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - eorseq fp, r2, r8, lsr #12 │ │ │ │ - eorseq r1, r0, r8, asr #16 │ │ │ │ - eorseq r1, r0, r4, ror r8 │ │ │ │ + eorseq fp, r2, r0, ror #22 │ │ │ │ + eorseq r1, r0, r0, lsl #27 │ │ │ │ + eorseq r1, r0, ip, lsr #27 │ │ │ │ │ │ │ │ 000f3c38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #240] @ f3d40 │ │ │ │ @@ -169413,18 +169413,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00360eb8 │ │ │ │ eorseq ip, r4, ip, ror r3 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq ip, r4, ip, lsl r3 │ │ │ │ - eorseq pc, r2, r4, asr #8 │ │ │ │ - eorseq r1, r0, r4, asr #10 │ │ │ │ - @ instruction: 0x0030c4f0 │ │ │ │ - andeq r7, r5, pc, ror r3 │ │ │ │ + eorseq pc, r2, ip, ror r9 @ │ │ │ │ + eorseq r1, r0, ip, ror sl │ │ │ │ + eorseq ip, r0, r8, lsr #20 │ │ │ │ + andeq r7, r5, r8, lsl #7 │ │ │ │ │ │ │ │ 000f3d60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1896] @ f44e0 │ │ │ │ @@ -169908,60 +169908,60 @@ │ │ │ │ eorseq ip, r4, r0, ror #4 │ │ │ │ andeq r0, r0, ip, lsl #20 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, ror #19 │ │ │ │ - eorseq ip, r0, r8, lsr #2 │ │ │ │ - @ instruction: 0x0030b7b4 │ │ │ │ + eorseq ip, r0, r0, ror #12 │ │ │ │ + eorseq fp, r0, ip, ror #25 │ │ │ │ ldrdeq r0, [r0], -r7 │ │ │ │ - eorseq ip, r0, r0, lsr r1 │ │ │ │ - ldrsbeq ip, [r0], -r0 @ │ │ │ │ - eorseq fp, r0, ip, asr r7 │ │ │ │ + eorseq ip, r0, r8, ror #12 │ │ │ │ + eorseq ip, r0, r8, lsl #12 │ │ │ │ + mlaseq r0, r4, ip, fp │ │ │ │ ldrdeq r0, [r0], -r3 │ │ │ │ eorseq fp, r4, r4, ror lr │ │ │ │ - eorseq ip, r0, ip, lsl r0 │ │ │ │ - eorseq fp, r0, r8, lsr #13 │ │ │ │ + eorseq ip, r0, r4, asr r5 │ │ │ │ + eorseq fp, r0, r0, ror #23 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ - eorseq lr, r1, ip, asr r6 │ │ │ │ - @ instruction: 0x0030bfd8 │ │ │ │ - eorseq fp, r0, r4, ror #12 │ │ │ │ - eorseq fp, r0, r4, lsr #31 │ │ │ │ - eorseq fp, r0, r0, lsr r6 │ │ │ │ + mlaseq r1, r4, fp, lr │ │ │ │ + eorseq ip, r0, r0, lsl r5 │ │ │ │ + mlaseq r0, ip, fp, fp │ │ │ │ + @ instruction: 0x0030c4dc │ │ │ │ + eorseq fp, r0, r8, ror #22 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - eorseq fp, r0, r0, ror #12 │ │ │ │ - eorseq fp, r0, ip, asr pc │ │ │ │ - eorseq fp, r0, r8, ror #11 │ │ │ │ - eorseq fp, r0, r8, lsr #30 │ │ │ │ - @ instruction: 0x0030b5b4 │ │ │ │ - eorseq fp, r0, r0, asr #29 │ │ │ │ - eorseq fp, r0, ip, asr #10 │ │ │ │ - eorseq lr, r1, ip, lsl #10 │ │ │ │ - eorseq fp, r0, r8, lsl #29 │ │ │ │ - eorseq fp, r0, r4, lsl r5 │ │ │ │ - eorseq fp, r0, r0, ror #28 │ │ │ │ - eorseq fp, r0, ip, ror #9 │ │ │ │ - eorseq fp, r0, r0, lsr lr │ │ │ │ - @ instruction: 0x0030b4bc │ │ │ │ - eorseq fp, r0, r8, lsl #28 │ │ │ │ - mlaseq r0, r4, r4, fp │ │ │ │ - @ instruction: 0x0030bdd8 │ │ │ │ - eorseq fp, r0, r4, ror #8 │ │ │ │ - @ instruction: 0x0032ecf4 │ │ │ │ - @ instruction: 0x00300df4 │ │ │ │ - @ instruction: 0x0030bad8 │ │ │ │ - andeq r8, r5, r9, lsl #5 │ │ │ │ - eorseq lr, r2, r8, asr #25 │ │ │ │ - eorseq r0, r0, r8, asr #27 │ │ │ │ - @ instruction: 0x0030bdb4 │ │ │ │ - andeq r8, r5, sp, lsl #5 │ │ │ │ - @ instruction: 0x0032acb0 │ │ │ │ - eorseq r0, r0, ip, lsl #29 │ │ │ │ - @ instruction: 0x00303fb4 │ │ │ │ + mlaseq r0, r8, fp, fp │ │ │ │ + mlaseq r0, r4, r4, ip │ │ │ │ + eorseq fp, r0, r0, lsr #22 │ │ │ │ + eorseq ip, r0, r0, ror #8 │ │ │ │ + eorseq fp, r0, ip, ror #21 │ │ │ │ + @ instruction: 0x0030c3f8 │ │ │ │ + eorseq fp, r0, r4, lsl #21 │ │ │ │ + eorseq lr, r1, r4, asr #20 │ │ │ │ + eorseq ip, r0, r0, asr #7 │ │ │ │ + eorseq fp, r0, ip, asr #20 │ │ │ │ + mlaseq r0, r8, r3, ip │ │ │ │ + eorseq fp, r0, r4, lsr #20 │ │ │ │ + eorseq ip, r0, r8, ror #6 │ │ │ │ + @ instruction: 0x0030b9f4 │ │ │ │ + eorseq ip, r0, r0, asr #6 │ │ │ │ + eorseq fp, r0, ip, asr #19 │ │ │ │ + eorseq ip, r0, r0, lsl r3 │ │ │ │ + mlaseq r0, ip, r9, fp │ │ │ │ + eorseq pc, r2, ip, lsr #4 │ │ │ │ + eorseq r1, r0, ip, lsr #6 │ │ │ │ + eorseq ip, r0, r0, lsl r0 │ │ │ │ + muleq r5, r2, r2 │ │ │ │ + eorseq pc, r2, r0, lsl #4 │ │ │ │ + eorseq r1, r0, r0, lsl #6 │ │ │ │ + eorseq ip, r0, ip, ror #5 │ │ │ │ + muleq r5, r6, r2 │ │ │ │ + eorseq fp, r2, r8, ror #3 │ │ │ │ + eorseq r1, r0, r4, asr #7 │ │ │ │ + eorseq r4, r0, ip, ror #9 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 000f45c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -170074,26 +170074,26 @@ │ │ │ │ eorseq r0, r6, r0, lsr r5 │ │ │ │ @ instruction: 0x0034b9fc │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0034b9dc │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ eorseq fp, r4, r0, asr #18 │ │ │ │ - @ instruction: 0x0031e1b4 │ │ │ │ + eorseq lr, r1, ip, ror #13 │ │ │ │ andeq r0, r0, r8, ror #19 │ │ │ │ - eorseq fp, r0, ip, lsr #22 │ │ │ │ - @ instruction: 0x0030b1b8 │ │ │ │ + eorseq ip, r0, r4, rrx │ │ │ │ + @ instruction: 0x0030b6f0 │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ - eorseq sl, r2, ip, lsr sl │ │ │ │ - eorseq r0, r0, r8, lsl ip │ │ │ │ - eorseq r3, r0, r0, asr #26 │ │ │ │ + eorseq sl, r2, r4, ror pc │ │ │ │ + eorseq r1, r0, r0, asr r1 │ │ │ │ + eorseq r4, r0, r8, ror r2 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - eorseq sl, r2, r8, lsl sl │ │ │ │ - eorseq r0, r0, r8, lsr ip │ │ │ │ - eorseq r0, r0, r4, ror #24 │ │ │ │ + eorseq sl, r2, r0, asr pc │ │ │ │ + eorseq r1, r0, r0, ror r1 │ │ │ │ + mlaseq r0, ip, r1, r1 │ │ │ │ │ │ │ │ 000f47c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3552] @ 0xde0 │ │ │ │ sub sp, sp, #520 @ 0x208 │ │ │ │ @@ -170138,15 +170138,15 @@ │ │ │ │ ldr r3, [sp, #516] @ 0x204 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne f4888 │ │ │ │ add sp, sp, #520 @ 0x208 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq fp, r0, ip, lsl #21 │ │ │ │ + eorseq fp, r0, r4, asr #31 │ │ │ │ eorseq fp, r4, r0, lsl #16 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq fp, r4, r4, asr #15 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ mlaseq r4, r4, r7, fp │ │ │ │ │ │ │ │ 000f48a4 : │ │ │ │ @@ -171166,133 +171166,133 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq fp, r4, ip, lsr r7 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ - eorseq fp, r0, r8, asr #9 │ │ │ │ - eorseq r9, r0, r4, lsr r0 │ │ │ │ - eorseq r7, r0, r0, asr r2 │ │ │ │ - eorseq fp, r0, r0, lsl r4 │ │ │ │ - eorseq r8, r0, ip, ror pc │ │ │ │ + eorseq fp, r0, r0, lsl #20 │ │ │ │ + eorseq r9, r0, ip, ror #10 │ │ │ │ + eorseq r7, r0, r8, lsl #15 │ │ │ │ + eorseq fp, r0, r8, asr #18 │ │ │ │ + @ instruction: 0x003094b4 │ │ │ │ muleq r0, r9, r5 │ │ │ │ - eorseq fp, r0, r8, asr #7 │ │ │ │ - eorseq ip, r1, ip, lsl r2 │ │ │ │ - eorseq fp, r0, r4, lsl #7 │ │ │ │ - @ instruction: 0x00308ef0 │ │ │ │ + eorseq fp, r0, r0, lsl #18 │ │ │ │ + eorseq ip, r1, r4, asr r7 │ │ │ │ + @ instruction: 0x0030b8bc │ │ │ │ + eorseq r9, r0, r8, lsr #8 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - eorseq fp, r0, r0, asr #6 │ │ │ │ - eorseq fp, r0, r8, lsl #6 │ │ │ │ - eorseq r8, r0, r4, ror lr │ │ │ │ - eorseq sp, r2, ip, asr #30 │ │ │ │ - eorseq r0, r0, ip, asr #32 │ │ │ │ - ldrsbeq fp, [r0], -r0 @ │ │ │ │ + eorseq fp, r0, r8, ror r8 │ │ │ │ + eorseq fp, r0, r0, asr #16 │ │ │ │ + eorseq r9, r0, ip, lsr #7 │ │ │ │ + eorseq lr, r2, r4, lsl #9 │ │ │ │ + eorseq r0, r0, r4, lsl #11 │ │ │ │ + eorseq fp, r0, r8, lsl #12 │ │ │ │ andeq r5, r0, r4, lsr #2 │ │ │ │ muleq r0, fp, r5 │ │ │ │ - @ instruction: 0x00320db4 │ │ │ │ - eorseq fp, r1, r0, asr #28 │ │ │ │ - eorseq sl, r0, r8, lsr #31 │ │ │ │ - eorseq r8, r0, r4, lsl fp │ │ │ │ - eorseq sl, r0, r8, ror pc │ │ │ │ - eorseq sl, r0, r0, asr #30 │ │ │ │ - eorseq r8, r0, ip, lsr #21 │ │ │ │ - eorseq r6, r0, ip, asr #26 │ │ │ │ - eorseq sl, r0, ip, lsl #30 │ │ │ │ - eorseq r8, r0, r8, ror sl │ │ │ │ - eorseq sl, r0, r0, lsr r9 │ │ │ │ - eorseq sl, r0, r8, lsr #29 │ │ │ │ - eorseq r8, r0, r4, lsl sl │ │ │ │ - muleq r0, lr, r5 │ │ │ │ + eorseq r1, r2, ip, ror #5 │ │ │ │ + eorseq ip, r1, r8, ror r3 │ │ │ │ + eorseq fp, r0, r0, ror #9 │ │ │ │ + eorseq r9, r0, ip, asr #32 │ │ │ │ + @ instruction: 0x0030b4b0 │ │ │ │ + eorseq fp, r0, r8, ror r4 │ │ │ │ + eorseq r8, r0, r4, ror #31 │ │ │ │ + eorseq r7, r0, r4, lsl #5 │ │ │ │ + eorseq fp, r0, r4, asr #8 │ │ │ │ + @ instruction: 0x00308fb0 │ │ │ │ eorseq sl, r0, r8, ror #28 │ │ │ │ - @ instruction: 0x003089d4 │ │ │ │ + eorseq fp, r0, r0, ror #7 │ │ │ │ + eorseq r8, r0, ip, asr #30 │ │ │ │ + muleq r0, lr, r5 │ │ │ │ + eorseq fp, r0, r0, lsr #7 │ │ │ │ + eorseq r8, r0, ip, lsl #30 │ │ │ │ andeq r0, r0, r3, lsr #11 │ │ │ │ andeq r0, r0, r2, lsr #11 │ │ │ │ - eorseq sl, r0, ip, lsl #29 │ │ │ │ - eorseq fp, r1, r0, lsl #25 │ │ │ │ - eorseq sl, r0, r8, ror #27 │ │ │ │ - eorseq r8, r0, r4, asr r9 │ │ │ │ - eorseq r6, r0, ip, ror #23 │ │ │ │ - eorseq sl, r0, ip, lsr #27 │ │ │ │ - eorseq r8, r0, r8, lsl r9 │ │ │ │ + eorseq fp, r0, r4, asr #7 │ │ │ │ + @ instruction: 0x0031c1b8 │ │ │ │ + eorseq fp, r0, r0, lsr #6 │ │ │ │ + eorseq r8, r0, ip, lsl #29 │ │ │ │ + eorseq r7, r0, r4, lsr #2 │ │ │ │ + eorseq fp, r0, r4, ror #5 │ │ │ │ + eorseq r8, r0, r0, asr lr │ │ │ │ muleq r0, sp, r5 │ │ │ │ - eorseq sp, r2, ip, lsl ip │ │ │ │ - eoreq pc, pc, ip, lsl sp @ │ │ │ │ - eorseq sl, r0, ip, ror #27 │ │ │ │ + eorseq lr, r2, r4, asr r1 │ │ │ │ + eorseq r0, r0, r4, asr r2 │ │ │ │ + eorseq fp, r0, r4, lsr #6 │ │ │ │ andeq r5, r0, r2, asr #4 │ │ │ │ - eorseq sl, r0, r0, lsl sp │ │ │ │ - @ instruction: 0x0030acd8 │ │ │ │ - eorseq r8, r0, r4, asr #16 │ │ │ │ - eorseq sl, r0, r4, lsl #14 │ │ │ │ - eorseq sl, r0, r8, ror ip │ │ │ │ - eorseq r8, r0, r4, ror #15 │ │ │ │ - eorseq sl, r0, r0, asr ip │ │ │ │ - @ instruction: 0x003087bc │ │ │ │ - eorseq r6, r0, r0, lsr sl │ │ │ │ - @ instruction: 0x0030abf0 │ │ │ │ - eorseq r8, r0, ip, asr r7 │ │ │ │ - @ instruction: 0x003069fc │ │ │ │ - @ instruction: 0x0030abbc │ │ │ │ - eorseq r8, r0, r8, lsr #14 │ │ │ │ - @ instruction: 0x0030a5b8 │ │ │ │ - eorseq sl, r0, r0, lsr fp │ │ │ │ - mlaseq r0, ip, r6, r8 │ │ │ │ - @ instruction: 0x003068dc │ │ │ │ - mlaseq r0, ip, sl, sl │ │ │ │ - eorseq r8, r0, r8, lsl #12 │ │ │ │ - eorseq sl, r0, r8, ror #20 │ │ │ │ - @ instruction: 0x003085d4 │ │ │ │ - eorseq sp, r2, r0, lsl #18 │ │ │ │ - eoreq pc, pc, r0, lsl #20 │ │ │ │ - eorseq sl, r0, r8, lsr #21 │ │ │ │ + eorseq fp, r0, r8, asr #4 │ │ │ │ + eorseq fp, r0, r0, lsl r2 │ │ │ │ + eorseq r8, r0, ip, ror sp │ │ │ │ + eorseq sl, r0, ip, lsr ip │ │ │ │ + @ instruction: 0x0030b1b0 │ │ │ │ + eorseq r8, r0, ip, lsl sp │ │ │ │ + eorseq fp, r0, r8, lsl #3 │ │ │ │ + @ instruction: 0x00308cf4 │ │ │ │ + eorseq r6, r0, r8, ror #30 │ │ │ │ + eorseq fp, r0, r8, lsr #2 │ │ │ │ + mlaseq r0, r4, ip, r8 │ │ │ │ + eorseq r6, r0, r4, lsr pc │ │ │ │ + ldrsheq fp, [r0], -r4 @ │ │ │ │ + eorseq r8, r0, r0, ror #24 │ │ │ │ + @ instruction: 0x0030aaf0 │ │ │ │ + eorseq fp, r0, r8, rrx │ │ │ │ + @ instruction: 0x00308bd4 │ │ │ │ + eorseq r6, r0, r4, lsl lr │ │ │ │ + @ instruction: 0x0030afd4 │ │ │ │ + eorseq r8, r0, r0, asr #22 │ │ │ │ + eorseq sl, r0, r0, lsr #31 │ │ │ │ + eorseq r8, r0, ip, lsl #22 │ │ │ │ + eorseq sp, r2, r8, lsr lr │ │ │ │ + eoreq pc, pc, r8, lsr pc @ │ │ │ │ + eorseq sl, r0, r0, ror #31 │ │ │ │ andeq r5, r0, r8, asr #3 │ │ │ │ - eorseq r6, r0, r4, asr #12 │ │ │ │ - eorseq sl, r0, r4, lsl #16 │ │ │ │ - eorseq r8, r0, r0, ror r3 │ │ │ │ + eorseq r6, r0, ip, ror fp │ │ │ │ + eorseq sl, r0, ip, lsr sp │ │ │ │ + eorseq r8, r0, r8, lsr #17 │ │ │ │ muleq r0, pc, r5 @ │ │ │ │ - eorseq sl, r0, r8, asr r2 │ │ │ │ - @ instruction: 0x0030a7d0 │ │ │ │ - eorseq r8, r0, ip, lsr r3 │ │ │ │ - eorseq sl, r0, r8, ror r7 │ │ │ │ - eorseq r8, r0, r4, ror #5 │ │ │ │ + mlaseq r0, r0, r7, sl │ │ │ │ + eorseq sl, r0, r8, lsl #26 │ │ │ │ + eorseq r8, r0, r4, ror r8 │ │ │ │ + @ instruction: 0x0030acb0 │ │ │ │ + eorseq r8, r0, ip, lsl r8 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r6, r0, r4, lsl #11 │ │ │ │ - eorseq sl, r0, r4, asr #14 │ │ │ │ - @ instruction: 0x003082b0 │ │ │ │ + @ instruction: 0x00306abc │ │ │ │ + eorseq sl, r0, ip, ror ip │ │ │ │ + eorseq r8, r0, r8, ror #15 │ │ │ │ andeq r0, r0, r1, lsr #11 │ │ │ │ - @ instruction: 0x0032d5f4 │ │ │ │ - strdeq pc, [pc], -r4 @ │ │ │ │ - eorseq sl, r0, r4, lsl #15 │ │ │ │ + eorseq sp, r2, ip, lsr #22 │ │ │ │ + eoreq pc, pc, ip, lsr #24 │ │ │ │ + @ instruction: 0x0030acbc │ │ │ │ andeq r5, r0, r1, lsr r1 │ │ │ │ - eorseq sp, r2, ip, asr #11 │ │ │ │ - eoreq pc, pc, ip, asr #13 │ │ │ │ - eorseq sl, r0, r0, lsl #15 │ │ │ │ + eorseq sp, r2, r4, lsl #22 │ │ │ │ + eoreq pc, pc, r4, lsl #24 │ │ │ │ + @ instruction: 0x0030acb8 │ │ │ │ ldrdeq r5, [r0], -r5 @ │ │ │ │ - eorseq sp, r2, r4, lsr #11 │ │ │ │ - eoreq pc, pc, r4, lsr #13 │ │ │ │ - eorseq sl, r0, r0, lsl #15 │ │ │ │ + @ instruction: 0x0032dadc │ │ │ │ + ldrdeq pc, [pc], -ip @ │ │ │ │ + @ instruction: 0x0030acb8 │ │ │ │ andeq r5, r0, pc, asr #4 │ │ │ │ - eorseq sp, r2, ip, ror r5 │ │ │ │ - eoreq pc, pc, ip, ror r6 @ │ │ │ │ - @ instruction: 0x0030a6f4 │ │ │ │ + @ instruction: 0x0032dab4 │ │ │ │ + @ instruction: 0x002ffbb4 │ │ │ │ + eorseq sl, r0, ip, lsr #24 │ │ │ │ andeq r5, r0, sp, lsl #2 │ │ │ │ - eorseq sp, r2, r4, asr r5 │ │ │ │ - eoreq pc, pc, r8, asr r6 @ │ │ │ │ - eorseq sl, r0, r4, asr #13 │ │ │ │ - eorseq sp, r2, ip, lsr #10 │ │ │ │ - eoreq pc, pc, ip, lsr #12 │ │ │ │ - eorseq sl, r0, r4, lsl r7 │ │ │ │ + eorseq sp, r2, ip, lsl #21 │ │ │ │ + mlaeq pc, r0, fp, pc @ │ │ │ │ + @ instruction: 0x0030abfc │ │ │ │ + eorseq sp, r2, r4, ror #20 │ │ │ │ + eoreq pc, pc, r4, ror #22 │ │ │ │ + eorseq sl, r0, ip, asr #24 │ │ │ │ andeq r5, r0, r0, ror #4 │ │ │ │ - eorseq sp, r2, r4, lsl #10 │ │ │ │ - eoreq pc, pc, r4, lsl #12 │ │ │ │ - @ instruction: 0x00309db8 │ │ │ │ + eorseq sp, r2, ip, lsr sl │ │ │ │ + eoreq pc, pc, ip, lsr fp @ │ │ │ │ + @ instruction: 0x0030a2f0 │ │ │ │ andeq r5, r0, r6, ror r1 │ │ │ │ - @ instruction: 0x0032d4dc │ │ │ │ - ldrdeq pc, [pc], -ip @ │ │ │ │ - eorseq sl, r0, r8, ror r6 │ │ │ │ + eorseq sp, r2, r4, lsl sl │ │ │ │ + eoreq pc, pc, r4, lsl fp @ │ │ │ │ + @ instruction: 0x0030abb0 │ │ │ │ andeq r5, r0, r3, lsl #3 │ │ │ │ ldr r3, [pc, #-152] @ f59e4 │ │ │ │ ldr r0, [pc, #-192] @ f59c0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #-204] @ f59c4 │ │ │ │ @@ -171517,18 +171517,18 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0034a2f4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq sl, r4, r0, lsl #5 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r9, r0, r0, ror #30 │ │ │ │ + mlaseq r0, r8, r4, sl │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x0030a4d0 │ │ │ │ - eorseq r8, r0, ip, lsr r0 │ │ │ │ + eorseq sl, r0, r8, lsl #20 │ │ │ │ + eorseq r8, r0, r4, ror r5 │ │ │ │ muleq r0, r7, r5 │ │ │ │ │ │ │ │ 000f5e1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -171677,25 +171677,25 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0034a1bc │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x000005b5 │ │ │ │ - eorseq sl, r0, r8, ror #7 │ │ │ │ - eorseq sl, r0, ip, lsr #7 │ │ │ │ - @ instruction: 0x0030a3b8 │ │ │ │ - eorseq r7, r0, r0, asr #28 │ │ │ │ - @ instruction: 0x0030a3b4 │ │ │ │ - eorseq r7, r0, ip, lsl #28 │ │ │ │ - eorseq sl, r0, r4, lsl #7 │ │ │ │ - @ instruction: 0x00307ddc │ │ │ │ - eorseq sp, r2, r0, lsl r1 │ │ │ │ - eoreq pc, pc, r0, lsl r2 @ │ │ │ │ - eorseq sl, r0, r4, ror #6 │ │ │ │ + eorseq sl, r0, r0, lsr #18 │ │ │ │ + eorseq sl, r0, r4, ror #17 │ │ │ │ + @ instruction: 0x0030a8f0 │ │ │ │ + eorseq r8, r0, r8, ror r3 │ │ │ │ + eorseq sl, r0, ip, ror #17 │ │ │ │ + eorseq r8, r0, r4, asr #6 │ │ │ │ + @ instruction: 0x0030a8bc │ │ │ │ + eorseq r8, r0, r4, lsl r3 │ │ │ │ + eorseq sp, r2, r8, asr #12 │ │ │ │ + eoreq pc, pc, r8, asr #14 │ │ │ │ + mlaseq r0, ip, r8, sl │ │ │ │ andeq r5, r0, ip, lsl r9 │ │ │ │ │ │ │ │ 000f60b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -171758,18 +171758,18 @@ │ │ │ │ b f6140 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r9, r4, r4, lsr #30 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq lr, r5, r4, lsl sl │ │ │ │ eorseq r9, r4, r0, ror #29 │ │ │ │ @ instruction: 0x00349eb0 │ │ │ │ - eorseq r2, r0, r4, lsr #31 │ │ │ │ + @ instruction: 0x003034dc │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq sl, r0, r0, lsr #4 │ │ │ │ - eorseq r7, r0, r8, ror ip │ │ │ │ + eorseq sl, r0, r8, asr r7 │ │ │ │ + @ instruction: 0x003081b0 │ │ │ │ @ instruction: 0x000005b5 │ │ │ │ │ │ │ │ 000f61d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -171943,31 +171943,31 @@ │ │ │ │ b f62f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b f6478 │ │ │ │ eorseq r9, r4, r8, lsl #28 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r7, r0, r0, lsr #24 │ │ │ │ - eorseq r7, r0, ip, ror fp │ │ │ │ + eorseq r8, r0, r8, asr r1 │ │ │ │ + ldrheq r8, [r0], -r4 @ │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ andeq r0, r0, ip, ror fp │ │ │ │ - eorseq r7, r0, r0, asr #23 │ │ │ │ - eorseq r7, r0, ip, lsl fp │ │ │ │ - eorseq r7, r0, r4, lsl fp │ │ │ │ - eorseq r7, r0, r0, ror sl │ │ │ │ + ldrsheq r8, [r0], -r8 @ │ │ │ │ + eorseq r8, r0, r4, asr r0 │ │ │ │ + eorseq r8, r0, ip, asr #32 │ │ │ │ + eorseq r7, r0, r8, lsr #31 │ │ │ │ andeq r0, r0, sp, lsr #12 │ │ │ │ - @ instruction: 0x00307ad8 │ │ │ │ - eorseq r9, r0, r0, lsr #31 │ │ │ │ - eorseq sl, r0, ip │ │ │ │ - eorseq r7, r0, r4, lsr sl │ │ │ │ - eorseq r9, r0, r0, ror #31 │ │ │ │ - @ instruction: 0x00309ff4 │ │ │ │ - mlaseq r0, r8, sl, r7 │ │ │ │ - @ instruction: 0x003079f4 │ │ │ │ + eorseq r8, r0, r0, lsl r0 │ │ │ │ + @ instruction: 0x0030a4d8 │ │ │ │ + eorseq sl, r0, r4, asr #10 │ │ │ │ + eorseq r7, r0, ip, ror #30 │ │ │ │ + eorseq sl, r0, r8, lsl r5 │ │ │ │ + eorseq sl, r0, ip, lsr #10 │ │ │ │ + @ instruction: 0x00307fd0 │ │ │ │ + eorseq r7, r0, ip, lsr #30 │ │ │ │ │ │ │ │ 000f64dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #172] @ f65a0 │ │ │ │ @@ -172081,18 +172081,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x0035e4f0 │ │ │ │ eorseq r9, r4, r8, asr #19 │ │ │ │ andeq r0, r0, r4, lsr #23 │ │ │ │ - eorseq r7, r0, ip, lsr #16 │ │ │ │ + eorseq r7, r0, r4, ror #26 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - mlaseq r0, r4, sp, r9 │ │ │ │ - eorseq r7, r0, r4, lsl #15 │ │ │ │ + eorseq sl, r0, ip, asr #5 │ │ │ │ + @ instruction: 0x00307cbc │ │ │ │ │ │ │ │ 000f66b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #40] @ f66f8 │ │ │ │ @@ -172177,18 +172177,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r9, r4, ip, asr #17 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x0035e3bc │ │ │ │ mlaseq r4, r4, r8, r9 │ │ │ │ andeq r0, r0, r4, lsr #23 │ │ │ │ eorseq r9, r4, ip, asr r8 │ │ │ │ - eorseq r7, r0, ip, asr #13 │ │ │ │ + eorseq r7, r0, r4, lsl #24 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r9, r0, r0, asr #24 │ │ │ │ - eorseq r7, r0, r4, lsr #12 │ │ │ │ + eorseq sl, r0, r8, ror r1 │ │ │ │ + eorseq r7, r0, ip, asr fp │ │ │ │ │ │ │ │ 000f6828 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r2, #0 │ │ │ │ @@ -172336,18 +172336,18 @@ │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r9, r4, r0, lsl #13 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq lr, r5, ip, ror #2 │ │ │ │ eorseq r9, r4, ip, lsr #12 │ │ │ │ andeq r0, r0, r4, lsr #23 │ │ │ │ @ instruction: 0x003495f0 │ │ │ │ - eorseq r7, r0, r0, ror #8 │ │ │ │ + mlaseq r0, r8, r9, r7 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x003099dc │ │ │ │ - @ instruction: 0x003073b8 │ │ │ │ + eorseq r9, r0, r4, lsl pc │ │ │ │ + @ instruction: 0x003078f0 │ │ │ │ │ │ │ │ 000f6a94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1500] @ f7088 │ │ │ │ @@ -172733,61 +172733,61 @@ │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ mlaseq r4, r4, r3, r9 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - eorseq r9, r0, r8, ror r7 │ │ │ │ - eorseq ip, r2, r0, asr #8 │ │ │ │ - eoreq lr, pc, r0, asr #10 │ │ │ │ - eoreq lr, pc, r4, ror r5 @ │ │ │ │ + @ instruction: 0x00309cb0 │ │ │ │ + eorseq ip, r2, r8, ror r9 │ │ │ │ + eoreq lr, pc, r8, ror sl @ │ │ │ │ + eoreq lr, pc, ip, lsr #21 │ │ │ │ andeq r6, r0, r5, ror r1 │ │ │ │ - eorseq ip, r2, ip, lsl #5 │ │ │ │ - eoreq lr, pc, ip, lsl #7 │ │ │ │ - eorseq r9, r0, ip, asr r5 │ │ │ │ + eorseq ip, r2, r4, asr #15 │ │ │ │ + eoreq lr, pc, r4, asr #17 │ │ │ │ + mlaseq r0, r4, sl, r9 │ │ │ │ andeq r6, r0, r8, ror r1 │ │ │ │ - eorseq ip, r2, r4, ror #4 │ │ │ │ - eoreq lr, pc, r4, ror #6 │ │ │ │ - eorseq r9, r0, r8, lsr #10 │ │ │ │ + mlaseq r2, ip, r7, ip │ │ │ │ + mlaeq pc, ip, r8, lr @ │ │ │ │ + eorseq r9, r0, r0, ror #20 │ │ │ │ andeq r6, r0, r7, ror r1 │ │ │ │ - eorseq ip, r2, ip, lsr r2 │ │ │ │ - eoreq lr, pc, ip, lsr r3 @ │ │ │ │ - eorseq r9, r0, ip, lsl #10 │ │ │ │ + eorseq ip, r2, r4, ror r7 │ │ │ │ + eoreq lr, pc, r4, ror r8 @ │ │ │ │ + eorseq r9, r0, r4, asr #20 │ │ │ │ andeq r6, r0, sp, ror r1 │ │ │ │ - eorseq ip, r2, r4, lsl r2 │ │ │ │ - eoreq lr, pc, r4, lsl r3 @ │ │ │ │ - @ instruction: 0x003094d8 │ │ │ │ + eorseq ip, r2, ip, asr #14 │ │ │ │ + eoreq lr, pc, ip, asr #16 │ │ │ │ + eorseq r9, r0, r0, lsl sl │ │ │ │ andeq r6, r0, ip, ror r1 │ │ │ │ - eorseq ip, r2, ip, ror #3 │ │ │ │ - eoreq lr, pc, ip, ror #5 │ │ │ │ - eorseq r9, r0, r4, lsr #9 │ │ │ │ + eorseq ip, r2, r4, lsr #14 │ │ │ │ + eoreq lr, pc, r4, lsr #16 │ │ │ │ + @ instruction: 0x003099dc │ │ │ │ andeq r6, r0, fp, ror r1 │ │ │ │ - eorseq ip, r2, r4, asr #3 │ │ │ │ - eoreq lr, pc, r4, asr #5 │ │ │ │ - eorseq r9, r0, ip, ror r4 │ │ │ │ + @ instruction: 0x0032c6fc │ │ │ │ + strdeq lr, [pc], -ip @ │ │ │ │ + @ instruction: 0x003099b4 │ │ │ │ andeq r6, r0, r6, ror r1 │ │ │ │ - mlaseq r2, ip, r1, ip │ │ │ │ - mlaeq pc, ip, r2, lr @ │ │ │ │ - eorseq r9, r0, r4, asr r4 │ │ │ │ + @ instruction: 0x0032c6d4 │ │ │ │ + ldrdeq lr, [pc], -r4 @ │ │ │ │ + eorseq r9, r0, ip, lsl #19 │ │ │ │ andeq r6, r0, lr, asr r1 │ │ │ │ - eorseq ip, r2, r0, ror r1 │ │ │ │ - eoreq lr, pc, r0, ror r2 @ │ │ │ │ - eorseq r9, r0, r0, asr #8 │ │ │ │ + eorseq ip, r2, r8, lsr #13 │ │ │ │ + eoreq lr, pc, r8, lsr #15 │ │ │ │ + eorseq r9, r0, r8, ror r9 │ │ │ │ andeq r6, r0, r0, ror #2 │ │ │ │ - eorseq r8, r2, r4, asr r1 │ │ │ │ - eoreq lr, pc, r4, ror r3 @ │ │ │ │ - eoreq lr, pc, r0, lsr #7 │ │ │ │ - eorseq ip, r2, r0, lsr #2 │ │ │ │ - eoreq lr, pc, r0, lsr #4 │ │ │ │ - eorseq r9, r0, r4, ror #7 │ │ │ │ + eorseq r8, r2, ip, lsl #13 │ │ │ │ + eoreq lr, pc, ip, lsr #17 │ │ │ │ + ldrdeq lr, [pc], -r8 @ │ │ │ │ + eorseq ip, r2, r8, asr r6 │ │ │ │ + eoreq lr, pc, r8, asr r7 @ │ │ │ │ + eorseq r9, r0, ip, lsl r9 │ │ │ │ andeq r6, r0, pc, asr r1 │ │ │ │ - eorseq r8, r2, r8, lsl #2 │ │ │ │ - eoreq lr, pc, r4, ror #5 │ │ │ │ - eorseq r1, r0, ip, lsl #8 │ │ │ │ + eorseq r8, r2, r0, asr #12 │ │ │ │ + eoreq lr, pc, ip, lsl r8 @ │ │ │ │ + eorseq r1, r0, r4, asr #18 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ 000f7170 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -172828,18 +172828,18 @@ │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq sp, r5, r4, ror r9 │ │ │ │ eorseq r8, r4, ip, asr #28 │ │ │ │ andeq r0, r0, r4, lsr #23 │ │ │ │ - @ instruction: 0x00306cb0 │ │ │ │ + eorseq r7, r0, r8, ror #3 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r9, r0, r8, ror r2 │ │ │ │ - eorseq r6, r0, r8, lsl #24 │ │ │ │ + @ instruction: 0x003097b0 │ │ │ │ + eorseq r7, r0, r0, asr #2 │ │ │ │ │ │ │ │ 000f7234 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -172920,22 +172920,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ b f7340 │ │ │ │ eorseq r8, r4, r0, lsr #27 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - eorseq r9, r0, ip, ror #2 │ │ │ │ - eorseq r9, r0, r0, asr r1 │ │ │ │ - eorseq r9, r0, r0, ror #2 │ │ │ │ - mlaseq r0, ip, fp, r6 │ │ │ │ - eorseq r9, r0, ip, lsr #2 │ │ │ │ - eorseq r9, r0, ip, asr #2 │ │ │ │ - eorseq r9, r0, r0, lsr #2 │ │ │ │ - eorseq r6, r0, ip, asr fp │ │ │ │ + eorseq r9, r0, r4, lsr #13 │ │ │ │ + eorseq r9, r0, r8, lsl #13 │ │ │ │ + mlaseq r0, r8, r6, r9 │ │ │ │ + ldrsbeq r7, [r0], -r4 @ │ │ │ │ + eorseq r9, r0, r4, ror #12 │ │ │ │ + eorseq r9, r0, r4, lsl #13 │ │ │ │ + eorseq r9, r0, r8, asr r6 │ │ │ │ + mlaseq r0, r4, r0, r7 │ │ │ │ │ │ │ │ 000f73ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -172990,18 +172990,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq sp, r5, r8, lsr r7 │ │ │ │ eorseq r8, r4, r0, lsl ip │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r4, r0, r0, ror lr │ │ │ │ + eorseq r5, r0, r8, lsr #7 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - eorseq r9, r0, r4, lsr r0 │ │ │ │ - eorseq r6, r0, r0, ror #20 │ │ │ │ + eorseq r9, r0, ip, ror #10 │ │ │ │ + mlaseq r0, r8, pc, r6 @ │ │ │ │ │ │ │ │ 000f74ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ @@ -173047,18 +173047,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, #2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, pc} │ │ │ │ eorseq r8, r4, ip, lsr #22 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - eorseq r8, r0, r8, lsl #31 │ │ │ │ - eorseq r8, r0, r0, lsl #31 │ │ │ │ - eorseq r8, r0, ip, lsr pc │ │ │ │ - eorseq r6, r0, r8, ror r9 │ │ │ │ + eorseq r9, r0, r0, asr #9 │ │ │ │ + @ instruction: 0x003094b8 │ │ │ │ + eorseq r9, r0, r4, ror r4 │ │ │ │ + @ instruction: 0x00306eb0 │ │ │ │ │ │ │ │ 000f7588 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -173113,18 +173113,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq sp, r5, ip, asr r5 │ │ │ │ eorseq r8, r4, r4, lsr sl │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - mlaseq r0, r4, ip, r4 │ │ │ │ + eorseq r5, r0, ip, asr #3 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - mlaseq r0, r8, lr, r8 │ │ │ │ - eorseq r6, r0, r4, lsl #17 │ │ │ │ + @ instruction: 0x003093d0 │ │ │ │ + @ instruction: 0x00306dbc │ │ │ │ │ │ │ │ 000f7688 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r1, [pc, #1668] @ f7d24 │ │ │ │ @@ -173552,59 +173552,59 @@ │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, asr #22 │ │ │ │ andeq r0, r0, r8, asr r7 │ │ │ │ - @ instruction: 0x00308bb8 │ │ │ │ - @ instruction: 0x003065d4 │ │ │ │ + ldrsheq r9, [r0], -r0 @ │ │ │ │ + eorseq r6, r0, ip, lsl #22 │ │ │ │ andeq r0, r0, r6, ror #2 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - eorseq r6, r0, ip, asr #15 │ │ │ │ - @ instruction: 0x00308adc │ │ │ │ - @ instruction: 0x003064f8 │ │ │ │ + eorseq r6, r0, r4, lsl #26 │ │ │ │ + eorseq r9, r0, r4, lsl r0 │ │ │ │ + eorseq r6, r0, r0, lsr sl │ │ │ │ eorseq r8, r4, r8, asr #11 │ │ │ │ - eorseq r6, r0, r0, asr r5 │ │ │ │ - eorseq r6, r0, r4, lsl #9 │ │ │ │ - eorseq r8, r0, r8, ror #20 │ │ │ │ + eorseq r6, r0, r8, lsl #21 │ │ │ │ + @ instruction: 0x003069bc │ │ │ │ + eorseq r8, r0, r0, lsr #31 │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ - eorseq r3, r1, r8, asr #13 │ │ │ │ - eorseq r6, r0, r8, lsr r4 │ │ │ │ - eorseq r8, r0, ip, lsl sl │ │ │ │ - eorseq r8, r0, ip, lsr #20 │ │ │ │ + eorseq r3, r1, r0, lsl #24 │ │ │ │ + eorseq r6, r0, r0, ror r9 │ │ │ │ + eorseq r8, r0, r4, asr pc │ │ │ │ + eorseq r8, r0, r4, ror #30 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - @ instruction: 0x003089dc │ │ │ │ - eorseq r8, r0, r4, lsr #19 │ │ │ │ - eorseq r6, r0, r0, asr #7 │ │ │ │ - eorseq r8, r0, r8, ror r9 │ │ │ │ - mlaseq r0, r4, r3, r6 │ │ │ │ - eorseq r8, r0, r8, asr r9 │ │ │ │ - eorseq r6, r0, r4, ror r3 │ │ │ │ - eorseq r8, r0, r0, lsr r9 │ │ │ │ - eorseq r6, r0, ip, asr #6 │ │ │ │ - eorseq r1, r0, r8, lsr r5 │ │ │ │ - eorseq r8, r0, r4, lsl #18 │ │ │ │ - eorseq r6, r0, r0, lsr #6 │ │ │ │ - @ instruction: 0x003088dc │ │ │ │ - @ instruction: 0x003062f8 │ │ │ │ + eorseq r8, r0, r4, lsl pc │ │ │ │ + @ instruction: 0x00308edc │ │ │ │ + @ instruction: 0x003068f8 │ │ │ │ + @ instruction: 0x00308eb0 │ │ │ │ + eorseq r6, r0, ip, asr #17 │ │ │ │ + mlaseq r0, r0, lr, r8 │ │ │ │ + eorseq r6, r0, ip, lsr #17 │ │ │ │ + eorseq r8, r0, r8, ror #28 │ │ │ │ + eorseq r6, r0, r4, lsl #17 │ │ │ │ + eorseq r1, r0, r0, ror sl │ │ │ │ + eorseq r8, r0, ip, lsr lr │ │ │ │ + eorseq r6, r0, r8, asr r8 │ │ │ │ + eorseq r8, r0, r4, lsl lr │ │ │ │ + eorseq r6, r0, r0, lsr r8 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eoreq sp, pc, r4, lsr #23 │ │ │ │ - eorseq r8, r0, r8, lsl #17 │ │ │ │ - eorseq r6, r0, r4, lsr #5 │ │ │ │ + ldrdeq lr, [pc], -ip @ │ │ │ │ + eorseq r8, r0, r0, asr #27 │ │ │ │ + @ instruction: 0x003067dc │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ - eorseq r8, r0, r4, lsr #17 │ │ │ │ - eorseq r8, r0, r0, asr #16 │ │ │ │ - eorseq r6, r0, ip, asr r2 │ │ │ │ - eorseq r8, r0, r0, lsr #16 │ │ │ │ - eorseq r6, r0, ip, lsr r2 │ │ │ │ - eorseq fp, r2, r0, ror #8 │ │ │ │ - eoreq sp, pc, r0, ror #10 │ │ │ │ - mlaseq r0, ip, r4, r8 │ │ │ │ - muleq r0, r6, r7 │ │ │ │ + @ instruction: 0x00308ddc │ │ │ │ + eorseq r8, r0, r8, ror sp │ │ │ │ + mlaseq r0, r4, r7, r6 │ │ │ │ + eorseq r8, r0, r8, asr sp │ │ │ │ + eorseq r6, r0, r4, ror r7 │ │ │ │ + mlaseq r2, r8, r9, fp │ │ │ │ + mlaeq pc, r8, sl, sp @ │ │ │ │ + @ instruction: 0x003089d4 │ │ │ │ + andeq sp, r0, r8, lsl #15 │ │ │ │ │ │ │ │ 000f7e00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #292] @ f7f3c │ │ │ │ @@ -173687,18 +173687,18 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ mlaseq r4, ip, r1, r8 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ eorseq r8, r4, r8, lsr #2 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r6, r0, r8, asr #32 │ │ │ │ + eorseq r6, r0, r0, lsl #11 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ - @ instruction: 0x003085d0 │ │ │ │ - eorseq r5, r0, ip, ror #31 │ │ │ │ + eorseq r8, r0, r8, lsl #22 │ │ │ │ + eorseq r6, r0, r4, lsr #10 │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ │ │ │ │ 000f7f74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -173934,38 +173934,38 @@ │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r8, r4, ip, rrx │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ - eorseq r8, r0, r0, lsl #8 │ │ │ │ - eorseq r5, r0, r8, lsr #27 │ │ │ │ + eorseq r8, r0, r8, lsr r9 │ │ │ │ + eorseq r6, r0, r0, ror #5 │ │ │ │ andeq r0, r0, r1, ror r1 │ │ │ │ - @ instruction: 0x003083b8 │ │ │ │ - eorseq r5, r0, r0, ror #26 │ │ │ │ + @ instruction: 0x003088f0 │ │ │ │ + mlaseq r0, r8, r2, r6 │ │ │ │ andeq r0, r0, r2, ror r1 │ │ │ │ - eorseq sl, r2, r8, ror pc │ │ │ │ - eoreq sp, pc, r8, ror r0 @ │ │ │ │ - eoreq sp, pc, r0, lsr #2 │ │ │ │ - andeq sp, r0, r7, asr r8 │ │ │ │ - eorseq r7, r0, ip, ror #21 │ │ │ │ - eorseq r8, r0, r0, asr #6 │ │ │ │ - eorseq r5, r0, r4, ror #25 │ │ │ │ - eorseq r5, r0, ip, ror #30 │ │ │ │ - eorseq r8, r0, r0, lsl #6 │ │ │ │ - eorseq r5, r0, r8, lsr #25 │ │ │ │ - eorseq sl, r2, ip, lsl #29 │ │ │ │ - eoreq ip, pc, ip, lsl #31 │ │ │ │ - @ instruction: 0x00305db8 │ │ │ │ - andeq sp, r0, r5, ror r8 │ │ │ │ - eorseq sl, r2, r4, ror #28 │ │ │ │ - eoreq ip, pc, r4, ror #30 │ │ │ │ - eoreq sp, pc, r4, lsr #32 │ │ │ │ - andeq sp, r0, r4, ror #16 │ │ │ │ + @ instruction: 0x0032b4b0 │ │ │ │ + @ instruction: 0x002fd5b0 │ │ │ │ + eoreq sp, pc, r8, asr r6 @ │ │ │ │ + andeq sp, r0, r9, asr #16 │ │ │ │ + eorseq r8, r0, r4, lsr #32 │ │ │ │ + eorseq r8, r0, r8, ror r8 │ │ │ │ + eorseq r6, r0, ip, lsl r2 │ │ │ │ + eorseq r6, r0, r4, lsr #9 │ │ │ │ + eorseq r8, r0, r8, lsr r8 │ │ │ │ + eorseq r6, r0, r0, ror #3 │ │ │ │ + eorseq fp, r2, r4, asr #7 │ │ │ │ + eoreq sp, pc, r4, asr #9 │ │ │ │ + @ instruction: 0x003062f0 │ │ │ │ + andeq sp, r0, r7, ror #16 │ │ │ │ + mlaseq r2, ip, r3, fp │ │ │ │ + mlaeq pc, ip, r4, sp @ │ │ │ │ + eoreq sp, pc, ip, asr r5 @ │ │ │ │ + andeq sp, r0, r6, asr r8 │ │ │ │ │ │ │ │ 000f8394 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #292] @ f84d0 │ │ │ │ @@ -174048,18 +174048,18 @@ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r7, r4, r8, lsl #24 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ mlaseq r4, r4, fp, r7 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - @ instruction: 0x00305ab4 │ │ │ │ + eorseq r5, r0, ip, ror #31 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ - ldrheq r8, [r0], -r0 @ │ │ │ │ - eorseq r5, r0, r8, asr sl │ │ │ │ + eorseq r8, r0, r8, ror #11 │ │ │ │ + mlaseq r0, r0, pc, r5 @ │ │ │ │ andeq r0, r0, lr, ror #2 │ │ │ │ │ │ │ │ 000f8508 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -174262,36 +174262,36 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00347ad4 │ │ │ │ andeq r0, r0, r0, lsl #22 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ - eorseq r7, r0, r8, lsl #30 │ │ │ │ - @ instruction: 0x00307edc │ │ │ │ - @ instruction: 0x003059dc │ │ │ │ + eorseq r8, r0, r0, asr #8 │ │ │ │ + eorseq r8, r0, r4, lsl r4 │ │ │ │ + eorseq r5, r0, r4, lsl pc │ │ │ │ andeq r0, r0, fp, lsr r1 │ │ │ │ - mlaseq r0, r8, lr, r7 │ │ │ │ - mlaseq r0, r0, r9, r5 │ │ │ │ - eorseq r7, r0, ip, ror #28 │ │ │ │ - eorseq r7, r0, r0, ror lr │ │ │ │ - eorseq r7, r0, r0, lsr lr │ │ │ │ - eorseq r5, r0, r8, lsr #18 │ │ │ │ + @ instruction: 0x003083d0 │ │ │ │ + eorseq r5, r0, r8, asr #29 │ │ │ │ + eorseq r8, r0, r4, lsr #7 │ │ │ │ + eorseq r8, r0, r8, lsr #7 │ │ │ │ + eorseq r8, r0, r8, ror #6 │ │ │ │ + eorseq r5, r0, r0, ror #28 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eoreq sp, pc, r4, lsr #3 │ │ │ │ - eorseq r7, r0, r0, asr #27 │ │ │ │ - @ instruction: 0x003058b4 │ │ │ │ - eorseq sl, r2, r4, ror r9 │ │ │ │ - eoreq ip, pc, r4, ror sl @ │ │ │ │ - eorseq r7, r0, r8, asr #27 │ │ │ │ - strdeq lr, [r0], -sl │ │ │ │ - eorseq sl, r2, ip, asr #18 │ │ │ │ - eoreq ip, pc, ip, asr #20 │ │ │ │ - eoreq ip, pc, r4, lsr #22 │ │ │ │ - andeq lr, r0, lr, asr #27 │ │ │ │ + ldrdeq sp, [pc], -ip @ │ │ │ │ + @ instruction: 0x003082f8 │ │ │ │ + eorseq r5, r0, ip, ror #27 │ │ │ │ + eorseq sl, r2, ip, lsr #29 │ │ │ │ + eoreq ip, pc, ip, lsr #31 │ │ │ │ + eorseq r8, r0, r0, lsl #6 │ │ │ │ + andeq lr, r0, ip, ror #27 │ │ │ │ + eorseq sl, r2, r4, lsl #29 │ │ │ │ + eoreq ip, pc, r4, lsl #31 │ │ │ │ + eoreq sp, pc, ip, asr r0 @ │ │ │ │ + andeq lr, r0, r0, asr #27 │ │ │ │ │ │ │ │ 000f889c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #260] @ f89b8 │ │ │ │ @@ -174362,20 +174362,20 @@ │ │ │ │ b f8978 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq ip, r5, r4, asr r2 │ │ │ │ eorseq r7, r4, r8, lsl r7 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x003476f8 │ │ │ │ @ instruction: 0x003476b4 │ │ │ │ - eorseq r9, r1, r4, lsr #30 │ │ │ │ + eorseq sl, r1, ip, asr r4 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ - @ instruction: 0x00307bf4 │ │ │ │ - eorseq r5, r0, ip, ror #13 │ │ │ │ + eorseq r8, r0, ip, lsr #2 │ │ │ │ + eorseq r5, r0, r4, lsr #24 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - eorseq r0, r0, ip, ror #14 │ │ │ │ + eorseq r0, r0, r4, lsr #25 │ │ │ │ │ │ │ │ 000f89e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ @@ -174596,39 +174596,39 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ b f8d18 │ │ │ │ @ instruction: 0x003475f4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ - eorseq r7, r0, r8, asr #21 │ │ │ │ - eorseq r5, r0, r0, ror #10 │ │ │ │ + eorseq r8, r0, r0 │ │ │ │ + mlaseq r0, r8, sl, r5 │ │ │ │ andeq r0, r0, pc, ror #2 │ │ │ │ andeq r0, r0, lr, ror #2 │ │ │ │ - eorseq r7, r0, r4, asr #19 │ │ │ │ - eorseq sp, r1, ip, asr #17 │ │ │ │ - @ instruction: 0x003079bc │ │ │ │ - eorseq r5, r0, ip, asr r4 │ │ │ │ - eorseq r7, r0, ip, ror r9 │ │ │ │ - eoreq pc, pc, r8, ror #19 │ │ │ │ - eorseq r7, r0, r4, ror r9 │ │ │ │ - eorseq r5, r0, r4, lsl r4 │ │ │ │ - eorseq r7, r0, r8, asr r9 │ │ │ │ - @ instruction: 0x003053f0 │ │ │ │ - eorseq r7, r0, r8, lsl r9 │ │ │ │ - eoreq pc, pc, r4, lsl #19 │ │ │ │ - eorseq r7, r0, r0, lsl r9 │ │ │ │ - @ instruction: 0x003053b0 │ │ │ │ - eorseq sp, r1, r0, ror #15 │ │ │ │ - @ instruction: 0x003078d0 │ │ │ │ - eorseq r5, r0, r0, ror r3 │ │ │ │ - @ instruction: 0x003078d8 │ │ │ │ - eorseq r9, r1, r4, ror #22 │ │ │ │ - mlaseq r0, r8, r8, r7 │ │ │ │ - eorseq r5, r0, r0, lsr r3 │ │ │ │ + @ instruction: 0x00307efc │ │ │ │ + eorseq sp, r1, r4, lsl #28 │ │ │ │ + @ instruction: 0x00307ef4 │ │ │ │ + mlaseq r0, r4, r9, r5 │ │ │ │ + @ instruction: 0x00307eb4 │ │ │ │ + eoreq pc, pc, r0, lsr #30 │ │ │ │ + eorseq r7, r0, ip, lsr #29 │ │ │ │ + eorseq r5, r0, ip, asr #18 │ │ │ │ + mlaseq r0, r0, lr, r7 │ │ │ │ + eorseq r5, r0, r8, lsr #18 │ │ │ │ + eorseq r7, r0, r0, asr lr │ │ │ │ + @ instruction: 0x002ffebc │ │ │ │ + eorseq r7, r0, r8, asr #28 │ │ │ │ + eorseq r5, r0, r8, ror #17 │ │ │ │ + eorseq sp, r1, r8, lsl sp │ │ │ │ + eorseq r7, r0, r8, lsl #28 │ │ │ │ + eorseq r5, r0, r8, lsr #17 │ │ │ │ + eorseq r7, r0, r0, lsl lr │ │ │ │ + mlaseq r1, ip, r0, sl │ │ │ │ + @ instruction: 0x00307dd0 │ │ │ │ + eorseq r5, r0, r8, ror #16 │ │ │ │ b f89e4 │ │ │ │ │ │ │ │ 000f8dd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ @@ -175653,207 +175653,207 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ b f9024 │ │ │ │ eorseq r7, r4, ip, lsl #4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ @ instruction: 0x003471f4 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r4, asr r3 │ │ │ │ - eorseq r6, r0, ip, ror #9 │ │ │ │ - @ instruction: 0x00303ff8 │ │ │ │ + eorseq r6, r0, r4, lsr #20 │ │ │ │ + eorseq r4, r0, r0, lsr r5 │ │ │ │ @ instruction: 0x00345eb8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r6, r0, r4, ror r4 │ │ │ │ - eorseq r6, r0, r4, ror #8 │ │ │ │ - eorseq r6, r0, r8, ror #8 │ │ │ │ - eorseq r3, r0, r0, lsl #31 │ │ │ │ - eorseq r6, r0, ip, asr #8 │ │ │ │ - eorseq r3, r0, r8, asr pc │ │ │ │ - eorseq r6, r0, ip, lsl r4 │ │ │ │ - eorseq r3, r0, r8, lsr #30 │ │ │ │ - eorseq r6, r0, ip, ror #7 │ │ │ │ - @ instruction: 0x00303ef8 │ │ │ │ + eorseq r6, r0, ip, lsr #19 │ │ │ │ + mlaseq r0, ip, r9, r6 │ │ │ │ + eorseq r6, r0, r0, lsr #19 │ │ │ │ + @ instruction: 0x003044b8 │ │ │ │ + eorseq r6, r0, r4, lsl #19 │ │ │ │ + mlaseq r0, r0, r4, r4 │ │ │ │ + eorseq r6, r0, r4, asr r9 │ │ │ │ + eorseq r4, r0, r0, ror #8 │ │ │ │ + eorseq r6, r0, r4, lsr #18 │ │ │ │ + eorseq r4, r0, r0, lsr r4 │ │ │ │ andeq r0, r0, fp, lsr r2 │ │ │ │ - eorseq r6, r0, r4, asr #7 │ │ │ │ - @ instruction: 0x00303ed0 │ │ │ │ + @ instruction: 0x003068fc │ │ │ │ + eorseq r4, r0, r8, lsl #8 │ │ │ │ andeq r0, r0, sp, lsr r2 │ │ │ │ - mlaseq r0, ip, r3, r6 │ │ │ │ - eorseq r3, r0, r8, lsr #29 │ │ │ │ + @ instruction: 0x003068d4 │ │ │ │ + eorseq r4, r0, r0, ror #7 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ - eorseq r6, r0, r0, ror #6 │ │ │ │ - eorseq r3, r0, ip, ror #28 │ │ │ │ - eorseq r6, r0, r4, lsl r3 │ │ │ │ - eorseq r3, r0, r0, lsr #28 │ │ │ │ - eorseq r6, r0, ip, asr #5 │ │ │ │ - @ instruction: 0x00303dd8 │ │ │ │ - eorseq r6, r0, r4, lsr #5 │ │ │ │ - @ instruction: 0x00303db0 │ │ │ │ - muleq r0, r4, fp │ │ │ │ - eorseq r6, r0, ip, ror r2 │ │ │ │ - eorseq r3, r0, r8, lsl #27 │ │ │ │ - eorseq r6, r0, ip, asr r2 │ │ │ │ - eorseq r3, r0, r8, ror #26 │ │ │ │ - eorseq r6, r0, r8, lsr r2 │ │ │ │ - eorseq r3, r0, r4, asr #26 │ │ │ │ - eorseq r6, r0, r0, lsl #4 │ │ │ │ - eorseq r3, r0, ip, lsl #26 │ │ │ │ + mlaseq r0, r8, r8, r6 │ │ │ │ + eorseq r4, r0, r4, lsr #7 │ │ │ │ + eorseq r6, r0, ip, asr #16 │ │ │ │ + eorseq r4, r0, r8, asr r3 │ │ │ │ + eorseq r6, r0, r4, lsl #16 │ │ │ │ + eorseq r4, r0, r0, lsl r3 │ │ │ │ + @ instruction: 0x003067dc │ │ │ │ + eorseq r4, r0, r8, ror #5 │ │ │ │ + muleq r0, r4, fp │ │ │ │ + @ instruction: 0x003067b4 │ │ │ │ + eorseq r4, r0, r0, asr #5 │ │ │ │ + mlaseq r0, r4, r7, r6 │ │ │ │ + eorseq r4, r0, r0, lsr #5 │ │ │ │ + eorseq r6, r0, r0, ror r7 │ │ │ │ + eorseq r4, r0, ip, ror r2 │ │ │ │ + eorseq r6, r0, r8, lsr r7 │ │ │ │ + eorseq r4, r0, r4, asr #4 │ │ │ │ andeq r0, r0, pc, lsr r2 │ │ │ │ - @ instruction: 0x003061b4 │ │ │ │ - eorseq r3, r0, r0, asr #25 │ │ │ │ - mlaseq r0, r0, r1, r6 │ │ │ │ - mlaseq r0, ip, ip, r3 │ │ │ │ - eorseq r6, r0, ip, ror #2 │ │ │ │ - eorseq r3, r0, r8, ror ip │ │ │ │ - eorseq r6, r0, r8, asr #2 │ │ │ │ - eorseq r3, r0, r4, asr ip │ │ │ │ - eorseq r6, r0, r4, lsr #2 │ │ │ │ - eorseq r3, r0, r0, lsr ip │ │ │ │ - eorseq r6, r0, r4, lsl #2 │ │ │ │ - eorseq r3, r0, r0, lsl ip │ │ │ │ + eorseq r6, r0, ip, ror #13 │ │ │ │ + @ instruction: 0x003041f8 │ │ │ │ + eorseq r6, r0, r8, asr #13 │ │ │ │ + @ instruction: 0x003041d4 │ │ │ │ + eorseq r6, r0, r4, lsr #13 │ │ │ │ + @ instruction: 0x003041b0 │ │ │ │ + eorseq r6, r0, r0, lsl #13 │ │ │ │ + eorseq r4, r0, ip, lsl #3 │ │ │ │ + eorseq r6, r0, ip, asr r6 │ │ │ │ + eorseq r4, r0, r8, ror #2 │ │ │ │ + eorseq r6, r0, ip, lsr r6 │ │ │ │ + eorseq r4, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r1, asr #4 │ │ │ │ - ldrheq r6, [r0], -ip @ │ │ │ │ - eorseq r3, r0, r8, asr #23 │ │ │ │ - mlaseq r0, r8, r0, r6 │ │ │ │ - eorseq r3, r0, r4, lsr #23 │ │ │ │ - eorseq r6, r0, r0, ror r0 │ │ │ │ - eorseq r3, r0, ip, ror fp │ │ │ │ - eorseq r6, r0, ip, asr #32 │ │ │ │ - eorseq r3, r0, r8, asr fp │ │ │ │ - eorseq r6, r0, r8, lsl r0 │ │ │ │ - eorseq r3, r0, r4, lsr #22 │ │ │ │ - @ instruction: 0x00305ff4 │ │ │ │ - eorseq r3, r0, r0, lsl #22 │ │ │ │ - @ instruction: 0x00305fd4 │ │ │ │ - eorseq r3, r0, r0, ror #21 │ │ │ │ - mlaseq r0, ip, pc, r5 @ │ │ │ │ - eorseq r3, r0, r8, lsr #21 │ │ │ │ + @ instruction: 0x003065f4 │ │ │ │ + eorseq r4, r0, r0, lsl #2 │ │ │ │ + @ instruction: 0x003065d0 │ │ │ │ + ldrsbeq r4, [r0], -ip @ │ │ │ │ + eorseq r6, r0, r8, lsr #11 │ │ │ │ + ldrheq r4, [r0], -r4 @ │ │ │ │ + eorseq r6, r0, r4, lsl #11 │ │ │ │ + mlaseq r0, r0, r0, r4 │ │ │ │ + eorseq r6, r0, r0, asr r5 │ │ │ │ + eorseq r4, r0, ip, asr r0 │ │ │ │ + eorseq r6, r0, ip, lsr #10 │ │ │ │ + eorseq r4, r0, r8, lsr r0 │ │ │ │ + eorseq r6, r0, ip, lsl #10 │ │ │ │ + eorseq r4, r0, r8, lsl r0 │ │ │ │ + @ instruction: 0x003064d4 │ │ │ │ + eorseq r3, r0, r0, ror #31 │ │ │ │ andeq r0, r0, r3, asr #4 │ │ │ │ - eorseq r5, r0, r4, asr pc │ │ │ │ - eorseq r3, r0, r0, ror #20 │ │ │ │ - eorseq r5, r0, ip, lsr #30 │ │ │ │ - eorseq r3, r0, r8, lsr sl │ │ │ │ - eorseq r5, r0, r8, lsl #30 │ │ │ │ - eorseq r3, r0, r4, lsl sl │ │ │ │ - @ instruction: 0x00305ed4 │ │ │ │ - eorseq r3, r0, r0, ror #19 │ │ │ │ - @ instruction: 0x00305eb4 │ │ │ │ - eorseq r3, r0, r0, asr #19 │ │ │ │ - mlaseq r0, r4, lr, r5 │ │ │ │ - eorseq r3, r0, r0, lsr #19 │ │ │ │ - eorseq r5, r0, r4, ror #28 │ │ │ │ - eorseq r3, r0, r0, ror r9 │ │ │ │ - eorseq r5, r0, r4, lsr lr │ │ │ │ - eorseq r3, r0, r0, asr #18 │ │ │ │ - eorseq r5, r0, ip, lsl #28 │ │ │ │ - eorseq r3, r0, r8, lsl r9 │ │ │ │ - eorseq r5, r0, r8, ror #27 │ │ │ │ - @ instruction: 0x003038f4 │ │ │ │ - @ instruction: 0x00305dbc │ │ │ │ - eorseq r3, r0, r8, asr #17 │ │ │ │ - eorseq r5, r0, r4, lsl #27 │ │ │ │ - mlaseq r0, r0, r8, r3 │ │ │ │ - eorseq r5, r0, r4, ror #26 │ │ │ │ - eorseq r3, r0, r0, ror r8 │ │ │ │ + eorseq r6, r0, ip, lsl #9 │ │ │ │ + mlaseq r0, r8, pc, r3 @ │ │ │ │ + eorseq r6, r0, r4, ror #8 │ │ │ │ + eorseq r3, r0, r0, ror pc │ │ │ │ + eorseq r6, r0, r0, asr #8 │ │ │ │ + eorseq r3, r0, ip, asr #30 │ │ │ │ + eorseq r6, r0, ip, lsl #8 │ │ │ │ + eorseq r3, r0, r8, lsl pc │ │ │ │ + eorseq r6, r0, ip, ror #7 │ │ │ │ + @ instruction: 0x00303ef8 │ │ │ │ + eorseq r6, r0, ip, asr #7 │ │ │ │ + @ instruction: 0x00303ed8 │ │ │ │ + mlaseq r0, ip, r3, r6 │ │ │ │ + eorseq r3, r0, r8, lsr #29 │ │ │ │ + eorseq r6, r0, ip, ror #6 │ │ │ │ + eorseq r3, r0, r8, ror lr │ │ │ │ + eorseq r6, r0, r4, asr #6 │ │ │ │ + eorseq r3, r0, r0, asr lr │ │ │ │ + eorseq r6, r0, r0, lsr #6 │ │ │ │ + eorseq r3, r0, ip, lsr #28 │ │ │ │ + @ instruction: 0x003062f4 │ │ │ │ + eorseq r3, r0, r0, lsl #28 │ │ │ │ + @ instruction: 0x003062bc │ │ │ │ + eorseq r3, r0, r8, asr #27 │ │ │ │ + mlaseq r0, ip, r2, r6 │ │ │ │ + eorseq r3, r0, r8, lsr #27 │ │ │ │ andeq r0, r0, r6, asr #4 │ │ │ │ - eorseq r5, r0, r8, lsl sp │ │ │ │ - eorseq r3, r0, r4, lsr #16 │ │ │ │ - @ instruction: 0x00305cf4 │ │ │ │ - eorseq r3, r0, r0, lsl #16 │ │ │ │ + eorseq r6, r0, r0, asr r2 │ │ │ │ + eorseq r3, r0, ip, asr sp │ │ │ │ + eorseq r6, r0, ip, lsr #4 │ │ │ │ + eorseq r3, r0, r8, lsr sp │ │ │ │ andeq r0, r0, r5, asr #4 │ │ │ │ - @ instruction: 0x00305cd4 │ │ │ │ - eorseq r3, r0, r0, ror #15 │ │ │ │ - mlaseq r0, ip, ip, r5 │ │ │ │ - eorseq r3, r0, r8, lsr #15 │ │ │ │ - eorseq r5, r0, r8, ror ip │ │ │ │ - eorseq r3, r0, r4, lsl #15 │ │ │ │ - eorseq r5, r0, r8, asr #24 │ │ │ │ - eorseq r3, r0, r4, asr r7 │ │ │ │ - @ instruction: 0x00305bfc │ │ │ │ - eorseq r3, r0, r8, lsl #14 │ │ │ │ - @ instruction: 0x00305bd8 │ │ │ │ - eorseq r3, r0, r4, ror #13 │ │ │ │ - @ instruction: 0x00305bb0 │ │ │ │ - @ instruction: 0x003036bc │ │ │ │ - eorseq r5, r0, r4, ror fp │ │ │ │ - eorseq r3, r0, r0, lsl #13 │ │ │ │ - eorseq r5, r0, r0, asr #22 │ │ │ │ - eorseq r3, r0, ip, asr #12 │ │ │ │ - eorseq r5, r0, r0, lsr #22 │ │ │ │ - eorseq r3, r0, ip, lsr #12 │ │ │ │ - eorseq r5, r0, ip, ror #21 │ │ │ │ - @ instruction: 0x003035f8 │ │ │ │ - eorseq r5, r0, r8, asr #21 │ │ │ │ - @ instruction: 0x003035d4 │ │ │ │ - eorseq r5, r0, r4, lsr #21 │ │ │ │ - @ instruction: 0x003035b0 │ │ │ │ + eorseq r6, r0, ip, lsl #4 │ │ │ │ + eorseq r3, r0, r8, lsl sp │ │ │ │ + @ instruction: 0x003061d4 │ │ │ │ + eorseq r3, r0, r0, ror #25 │ │ │ │ + @ instruction: 0x003061b0 │ │ │ │ + @ instruction: 0x00303cbc │ │ │ │ + eorseq r6, r0, r0, lsl #3 │ │ │ │ + eorseq r3, r0, ip, lsl #25 │ │ │ │ + eorseq r6, r0, r4, lsr r1 │ │ │ │ + eorseq r3, r0, r0, asr #24 │ │ │ │ + eorseq r6, r0, r0, lsl r1 │ │ │ │ + eorseq r3, r0, ip, lsl ip │ │ │ │ + eorseq r6, r0, r8, ror #1 │ │ │ │ + @ instruction: 0x00303bf4 │ │ │ │ + eorseq r6, r0, ip, lsr #1 │ │ │ │ + @ instruction: 0x00303bb8 │ │ │ │ + eorseq r6, r0, r8, ror r0 │ │ │ │ + eorseq r3, r0, r4, lsl #23 │ │ │ │ + eorseq r6, r0, r8, asr r0 │ │ │ │ + eorseq r3, r0, r4, ror #22 │ │ │ │ + eorseq r6, r0, r4, lsr #32 │ │ │ │ + eorseq r3, r0, r0, lsr fp │ │ │ │ + eorseq r6, r0, r0 │ │ │ │ + eorseq r3, r0, ip, lsl #22 │ │ │ │ + @ instruction: 0x00305fdc │ │ │ │ + eorseq r3, r0, r8, ror #21 │ │ │ │ andeq r0, r0, r9, asr #4 │ │ │ │ - eorseq r5, r0, r8, ror sl │ │ │ │ - eorseq r3, r0, r4, lsl #11 │ │ │ │ - eorseq r5, r0, r8, asr sl │ │ │ │ - eorseq r3, r0, r4, ror #10 │ │ │ │ - eorseq r5, r0, r8, lsr sl │ │ │ │ - eorseq r3, r0, r4, asr #10 │ │ │ │ + @ instruction: 0x00305fb0 │ │ │ │ + @ instruction: 0x00303abc │ │ │ │ + mlaseq r0, r0, pc, r5 @ │ │ │ │ + mlaseq r0, ip, sl, r3 │ │ │ │ + eorseq r5, r0, r0, ror pc │ │ │ │ + eorseq r3, r0, ip, ror sl │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - eorseq r5, r0, r8, lsl sl │ │ │ │ - eorseq r5, r0, ip, ror #19 │ │ │ │ - @ instruction: 0x003034f8 │ │ │ │ - mlaseq r0, r8, r9, r5 │ │ │ │ - eorseq r3, r0, r4, lsr #9 │ │ │ │ + eorseq r5, r0, r0, asr pc │ │ │ │ + eorseq r5, r0, r4, lsr #30 │ │ │ │ + eorseq r3, r0, r0, lsr sl │ │ │ │ + @ instruction: 0x00305ed0 │ │ │ │ + @ instruction: 0x003039dc │ │ │ │ andeq r0, r0, sl, asr #4 │ │ │ │ - eorseq r5, r0, r4, ror r9 │ │ │ │ - eorseq r3, r0, r0, lsl #9 │ │ │ │ - eorseq r5, r0, r8, lsr #18 │ │ │ │ - eorseq r3, r0, r4, lsr r4 │ │ │ │ - eorseq r5, r0, r8, lsl #18 │ │ │ │ - eorseq r3, r0, r4, lsl r4 │ │ │ │ - eorseq r5, r0, r0, ror #17 │ │ │ │ - eorseq r3, r0, ip, ror #7 │ │ │ │ - eorseq r5, r0, r4, asr #17 │ │ │ │ - @ instruction: 0x003033d0 │ │ │ │ - eorseq r5, r0, r0, lsr #17 │ │ │ │ - eorseq r3, r0, ip, lsr #7 │ │ │ │ - eorseq r5, r0, r4, ror #16 │ │ │ │ - eorseq r3, r0, r0, ror r3 │ │ │ │ + eorseq r5, r0, ip, lsr #29 │ │ │ │ + @ instruction: 0x003039b8 │ │ │ │ + eorseq r5, r0, r0, ror #28 │ │ │ │ + eorseq r3, r0, ip, ror #18 │ │ │ │ + eorseq r5, r0, r0, asr #28 │ │ │ │ + eorseq r3, r0, ip, asr #18 │ │ │ │ + eorseq r5, r0, r8, lsl lr │ │ │ │ + eorseq r3, r0, r4, lsr #18 │ │ │ │ + @ instruction: 0x00305dfc │ │ │ │ + eorseq r3, r0, r8, lsl #18 │ │ │ │ + @ instruction: 0x00305dd8 │ │ │ │ + eorseq r3, r0, r4, ror #17 │ │ │ │ + mlaseq r0, ip, sp, r5 │ │ │ │ + eorseq r3, r0, r8, lsr #17 │ │ │ │ andeq r0, r0, sp, asr #4 │ │ │ │ - eorseq r5, r0, ip, lsr #16 │ │ │ │ - eorseq r3, r0, r8, lsr r3 │ │ │ │ - eorseq r5, r0, r0, lsl r8 │ │ │ │ - eorseq r3, r0, ip, lsl r3 │ │ │ │ - eorseq r5, r0, ip, ror #15 │ │ │ │ - @ instruction: 0x003032f8 │ │ │ │ - @ instruction: 0x003057bc │ │ │ │ - eorseq r3, r0, r8, asr #5 │ │ │ │ + eorseq r5, r0, r4, ror #26 │ │ │ │ + eorseq r3, r0, r0, ror r8 │ │ │ │ + eorseq r5, r0, r8, asr #26 │ │ │ │ + eorseq r3, r0, r4, asr r8 │ │ │ │ + eorseq r5, r0, r4, lsr #26 │ │ │ │ + eorseq r3, r0, r0, lsr r8 │ │ │ │ + @ instruction: 0x00305cf4 │ │ │ │ + eorseq r3, r0, r0, lsl #16 │ │ │ │ andeq r0, r0, lr, asr #4 │ │ │ │ - eorseq r5, r0, r8, ror r7 │ │ │ │ - eorseq r3, r0, r4, lsl #5 │ │ │ │ - eorseq r5, r0, r4, asr r7 │ │ │ │ - eorseq r3, r0, r0, ror #4 │ │ │ │ - eorseq r5, r0, r4, lsr #14 │ │ │ │ - eorseq r3, r0, r0, lsr r2 │ │ │ │ - eorseq r5, r0, r8, lsl #14 │ │ │ │ - eorseq r3, r0, r4, lsl r2 │ │ │ │ - eorseq r5, r0, r4, ror #13 │ │ │ │ - @ instruction: 0x003031f0 │ │ │ │ + @ instruction: 0x00305cb0 │ │ │ │ + @ instruction: 0x003037bc │ │ │ │ + eorseq r5, r0, ip, lsl #25 │ │ │ │ + mlaseq r0, r8, r7, r3 │ │ │ │ + eorseq r5, r0, ip, asr ip │ │ │ │ + eorseq r3, r0, r8, ror #14 │ │ │ │ + eorseq r5, r0, r0, asr #24 │ │ │ │ + eorseq r3, r0, ip, asr #14 │ │ │ │ + eorseq r5, r0, ip, lsl ip │ │ │ │ + eorseq r3, r0, r8, lsr #14 │ │ │ │ andeq r0, r0, r6, asr r2 │ │ │ │ - @ instruction: 0x003056b4 │ │ │ │ - eorseq r3, r0, r0, asr #3 │ │ │ │ + eorseq r5, r0, ip, ror #23 │ │ │ │ + @ instruction: 0x003036f8 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - eorseq r5, r0, ip, lsl #13 │ │ │ │ - mlaseq r0, r8, r1, r3 │ │ │ │ - eorseq r5, r0, ip, asr r6 │ │ │ │ - eorseq r3, r0, r8, ror #2 │ │ │ │ + eorseq r5, r0, r4, asr #23 │ │ │ │ + @ instruction: 0x003036d0 │ │ │ │ + mlaseq r0, r4, fp, r5 │ │ │ │ + eorseq r3, r0, r0, lsr #13 │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ - eorseq r5, r0, r0, lsr #12 │ │ │ │ - eorseq r3, r0, ip, lsr #2 │ │ │ │ - @ instruction: 0x003055fc │ │ │ │ - eorseq r3, r0, r8, lsl #2 │ │ │ │ - @ instruction: 0x003055d0 │ │ │ │ - ldrsbeq r3, [r0], -ip @ │ │ │ │ + eorseq r5, r0, r8, asr fp │ │ │ │ + eorseq r3, r0, r4, ror #12 │ │ │ │ + eorseq r5, r0, r4, lsr fp │ │ │ │ + eorseq r3, r0, r0, asr #12 │ │ │ │ + eorseq r5, r0, r8, lsl #22 │ │ │ │ + eorseq r3, r0, r4, lsl r6 │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ - @ instruction: 0x003055b0 │ │ │ │ - ldrheq r3, [r0], -ip @ │ │ │ │ + eorseq r5, r0, r8, ror #21 │ │ │ │ + @ instruction: 0x003035f4 │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #16] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #16] │ │ │ │ b f9008 │ │ │ │ ldr r3, [pc, #-684] @ f9e5c │ │ │ │ ldr r1, [pc, #-804] @ f9de8 │ │ │ │ @@ -176926,24 +176926,24 @@ │ │ │ │ ldr r2, [pc, #56] @ fb1e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #2944 @ 0xb80 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r4, r4, r0, ror pc │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r2, r0, r4, asr pc │ │ │ │ - @ instruction: 0x00302fb4 │ │ │ │ - eorseq r7, r2, r8, ror #31 │ │ │ │ - eoreq sl, pc, ip, ror #1 │ │ │ │ - eorseq r2, r0, r0, lsr lr │ │ │ │ - muleq r1, sl, r9 │ │ │ │ - eorseq r7, r2, r4, asr #31 │ │ │ │ - eoreq sl, pc, r8, asr #1 │ │ │ │ - @ instruction: 0x003038bc │ │ │ │ - andeq r2, r1, r4, lsr #19 │ │ │ │ + eorseq r3, r0, ip, lsl #9 │ │ │ │ + eorseq r3, r0, ip, ror #9 │ │ │ │ + eorseq r8, r2, r0, lsr #10 │ │ │ │ + eoreq sl, pc, r4, lsr #12 │ │ │ │ + eorseq r3, r0, r8, ror #6 │ │ │ │ + andeq r2, r1, ip, lsl #19 │ │ │ │ + @ instruction: 0x003284fc │ │ │ │ + eoreq sl, pc, r0, lsl #12 │ │ │ │ + @ instruction: 0x00303df4 │ │ │ │ + muleq r1, r6, r9 │ │ │ │ │ │ │ │ 000fb1ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #144] @ fb294 │ │ │ │ @@ -177076,26 +177076,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ b fb3c0 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ eorseq r2, r4, r4, ror #7 │ │ │ │ eorseq r4, r4, ip, lsl #26 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - @ instruction: 0x00302db4 │ │ │ │ - eorseq ip, r0, r4, lsl r1 │ │ │ │ + eorseq r3, r0, ip, ror #5 │ │ │ │ + eorseq ip, r0, ip, asr #12 │ │ │ │ eorseq r4, r4, r0, ror #25 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ eorseq r4, r4, ip, ror #24 │ │ │ │ - eorseq r2, r0, r0, asr #27 │ │ │ │ + @ instruction: 0x003032f8 │ │ │ │ muleq r0, r4, fp │ │ │ │ - @ instruction: 0x00302cdc │ │ │ │ - eorseq r2, r0, ip, lsr sp │ │ │ │ - @ instruction: 0x003002fc │ │ │ │ + eorseq r3, r0, r4, lsl r2 │ │ │ │ + eorseq r3, r0, r4, ror r2 │ │ │ │ + eorseq r0, r0, r4, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #132] @ fb4d8 │ │ │ │ ldr r3, [pc, #132] @ fb4dc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -177131,15 +177131,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ eorseq r4, r4, r4, lsr #23 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ eorseq sl, r6, r0, asr #6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eoreq sl, pc, r0, asr #32 │ │ │ │ + eoreq sl, pc, r8, ror r5 @ │ │ │ │ │ │ │ │ 000fb4ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ @@ -177188,18 +177188,18 @@ │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x003595f8 │ │ │ │ @ instruction: 0x00344ad0 │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - @ instruction: 0x00302bf8 │ │ │ │ + eorseq r3, r0, r0, lsr r1 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r5, r0, r4, rrx │ │ │ │ - eorseq r2, r0, r0, ror fp │ │ │ │ + mlaseq r0, ip, r5, r5 │ │ │ │ + eorseq r3, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r9, lsr r2 │ │ │ │ │ │ │ │ 000fb5d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -177438,38 +177438,38 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ @ instruction: 0x003449fc │ │ │ │ muleq r0, r4, fp │ │ │ │ muleq r0, r5, r2 │ │ │ │ - eorseq sl, r1, r0, asr #21 │ │ │ │ - eorseq r4, r0, r0, lsl #22 │ │ │ │ - @ instruction: 0x00304dd4 │ │ │ │ - mlaseq r0, ip, r8, r2 │ │ │ │ - eorseq sl, r1, ip, lsl #21 │ │ │ │ - eorseq r2, r0, r8, ror #16 │ │ │ │ - eorseq sl, r1, ip, asr sl │ │ │ │ - eorseq r2, r0, r8, lsr r8 │ │ │ │ - eorseq r7, r2, r4, ror #16 │ │ │ │ - eoreq r9, pc, r4, ror #18 │ │ │ │ - eoreq r9, pc, r0, ror #23 │ │ │ │ - muleq r1, r3, sp │ │ │ │ - eorseq r7, r2, ip, lsr r8 │ │ │ │ - eoreq r9, pc, ip, lsr r9 @ │ │ │ │ - eorseq r2, r0, r0, lsl #13 │ │ │ │ - @ instruction: 0x0001bdb1 │ │ │ │ - eorseq r7, r2, r4, lsl r8 │ │ │ │ - eoreq r9, pc, r4, lsl r9 @ │ │ │ │ - @ instruction: 0x00302ed0 │ │ │ │ - muleq r1, sp, sp │ │ │ │ - eorseq r7, r2, ip, ror #15 │ │ │ │ - eoreq r9, pc, ip, ror #17 │ │ │ │ - eorseq r3, r0, r0, ror #1 │ │ │ │ - andeq fp, r1, r7, lsr #27 │ │ │ │ + @ instruction: 0x0031aff8 │ │ │ │ + eorseq r5, r0, r8, lsr r0 │ │ │ │ + eorseq r5, r0, ip, lsl #6 │ │ │ │ + @ instruction: 0x00302dd4 │ │ │ │ + eorseq sl, r1, r4, asr #31 │ │ │ │ + eorseq r2, r0, r0, lsr #27 │ │ │ │ + mlaseq r1, r4, pc, sl @ │ │ │ │ + eorseq r2, r0, r0, ror sp │ │ │ │ + mlaseq r2, ip, sp, r7 │ │ │ │ + mlaeq pc, ip, lr, r9 @ │ │ │ │ + eoreq sl, pc, r8, lsl r1 @ │ │ │ │ + andeq fp, r1, r0, lsl #27 │ │ │ │ + eorseq r7, r2, r4, ror sp │ │ │ │ + eoreq r9, pc, r4, ror lr @ │ │ │ │ + @ instruction: 0x00302bb8 │ │ │ │ + muleq r1, lr, sp │ │ │ │ + eorseq r7, r2, ip, asr #26 │ │ │ │ + eoreq r9, pc, ip, asr #28 │ │ │ │ + eorseq r3, r0, r8, lsl #8 │ │ │ │ + andeq fp, r1, sl, lsl #27 │ │ │ │ + eorseq r7, r2, r4, lsr #26 │ │ │ │ + eoreq r9, pc, r4, lsr #28 │ │ │ │ + eorseq r3, r0, r8, lsl r6 │ │ │ │ + muleq r1, r4, sp │ │ │ │ │ │ │ │ 000fba04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -177557,846 +177557,857 @@ │ │ │ │ eorseq r4, r4, r8, asr #11 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r9, r5, ip, lsr #1 │ │ │ │ eorseq r4, r4, r4, ror r5 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ eorseq r4, r4, r4, lsl r5 │ │ │ │ - eorseq r0, r0, r4, ror r1 │ │ │ │ + eorseq r0, r0, ip, lsr #13 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq sl, r1, r4, lsl #16 │ │ │ │ - eorseq r2, r0, r0, ror #11 │ │ │ │ + eorseq sl, r1, ip, lsr sp │ │ │ │ + eorseq r2, r0, r8, lsl fp │ │ │ │ muleq r0, r5, r2 │ │ │ │ - eoreq pc, pc, r0, lsr #23 │ │ │ │ + ldrsbeq r0, [r0], -r8 @ │ │ │ │ │ │ │ │ 000fbb90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r9, r2 │ │ │ │ - ldr r2, [pc, #2884] @ fc6f0 │ │ │ │ + ldr r2, [pc, #2928] @ fc71c │ │ │ │ mov sl, r3 │ │ │ │ - ldr r3, [pc, #2880] @ fc6f4 │ │ │ │ + ldr r3, [pc, #2924] @ fc720 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ - ldr r5, [pc, #2872] @ fc6f8 │ │ │ │ + ldr r5, [pc, #2916] @ fc724 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #24 │ │ │ │ cmp r4, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - beq fc140 │ │ │ │ + beq fc164 │ │ │ │ ldr ip, [r4] │ │ │ │ ldr r7, [r4, #48] @ 0x30 │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ addne ip, ip, #1 │ │ │ │ strne ip, [r4] │ │ │ │ cmp r7, #1 │ │ │ │ mov r6, r1 │ │ │ │ - beq fc17c │ │ │ │ + beq fc1a0 │ │ │ │ tst r7, #1 │ │ │ │ - bne fc084 │ │ │ │ + bne fc0a8 │ │ │ │ ldr r8, [r4, #16] │ │ │ │ cmp r8, #0 │ │ │ │ - beq fc1c4 │ │ │ │ + beq fc1e8 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq fc118 │ │ │ │ + beq fc13c │ │ │ │ add r2, r3, #1 │ │ │ │ cmp r7, #0 │ │ │ │ str r2, [r8] │ │ │ │ bne fbdcc │ │ │ │ - ldr r3, [pc, #2760] @ fc6fc │ │ │ │ + ldr r3, [pc, #2804] @ fc728 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ cmp r1, r3 │ │ │ │ - bne fbf84 │ │ │ │ + bne fbfa8 │ │ │ │ ldr r6, [r4, #20] │ │ │ │ cmp r6, #0 │ │ │ │ - beq fc2f8 │ │ │ │ + beq fc328 │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r7, [r4, #24] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ cmp r7, #0 │ │ │ │ - beq fc380 │ │ │ │ + beq fc3b0 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r9, [r4, #28] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r7] │ │ │ │ cmp r9, #0 │ │ │ │ - beq fc428 │ │ │ │ + beq fc458 │ │ │ │ ldr r3, [r9] │ │ │ │ ldr sl, [r8, #16] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ cmp sl, #0 │ │ │ │ - beq fc4b0 │ │ │ │ + beq fc4e0 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [sl] │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq fbcc8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq fc268 │ │ │ │ + beq fc28c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #3 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, sl │ │ │ │ strd r6, [sp, #8] │ │ │ │ str r9, [sp, #16] │ │ │ │ bl 50114 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ beq fbd04 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq fc25c │ │ │ │ + beq fc280 │ │ │ │ cmp r8, #0 │ │ │ │ - beq fc564 │ │ │ │ + beq fc590 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq fbd28 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq fc294 │ │ │ │ + beq fc2d0 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq fbd44 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq fc288 │ │ │ │ + beq fc2c4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq fbd60 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq fc27c │ │ │ │ + beq fc2b8 │ │ │ │ mov r0, r8 │ │ │ │ bl 50234 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq fc5b4 │ │ │ │ + beq fc5e0 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq fbd98 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq fbd98 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq fc21c │ │ │ │ + beq fc240 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ str r8, [r4, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq fbdc4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq fbdc4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq fc224 │ │ │ │ + beq fc248 │ │ │ │ str r7, [r4, #56] @ 0x38 │ │ │ │ b fbe04 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ beq fbde0 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq fc078 │ │ │ │ + beq fc09c │ │ │ │ cmp r7, #2 │ │ │ │ - bne fc0c4 │ │ │ │ - ldr r3, [pc, #2316] @ fc6fc │ │ │ │ + bne fc0e8 │ │ │ │ + ldr r3, [pc, #2360] @ fc728 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ cmp r6, r3 │ │ │ │ - bne fc024 │ │ │ │ + bne fc048 │ │ │ │ ldr r7, [r4, #56] @ 0x38 │ │ │ │ cmp r7, #0 │ │ │ │ - beq fc2b8 │ │ │ │ + beq fc2e8 │ │ │ │ ldr r3, [r7] │ │ │ │ mov r0, r7 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r7] │ │ │ │ bl 4fd54 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ beq fbe3c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq fc22c │ │ │ │ + beq fc250 │ │ │ │ cmp r6, #0 │ │ │ │ - beq fc62c │ │ │ │ - ldr r3, [pc, #2228] @ fc700 │ │ │ │ + beq fc658 │ │ │ │ + ldr r3, [pc, #2272] @ fc72c │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne fc348 │ │ │ │ + bne fc378 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ cmp r0, #0 │ │ │ │ beq fbe84 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ beq fbe84 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq fc274 │ │ │ │ + beq fc2b0 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #2164] @ fc704 │ │ │ │ + ldr r2, [pc, #2208] @ fc730 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str r6, [r4, #60] @ 0x3c │ │ │ │ ldr r0, [r6, #20] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ addne r3, r3, #1 │ │ │ │ - ldr r7, [r2, #796] @ 0x31c │ │ │ │ + ldr r8, [r2, #796] @ 0x31c │ │ │ │ strne r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - beq fc3d8 │ │ │ │ + beq fc408 │ │ │ │ mov r1, #0 │ │ │ │ - bl a760c │ │ │ │ - cmp r0, #0 │ │ │ │ - beq fc488 │ │ │ │ - ldr r3, [pc, #2112] @ fc708 │ │ │ │ + bl a7518 │ │ │ │ + subs r7, r0, #0 │ │ │ │ + beq fc4b8 │ │ │ │ + ldr r3, [pc, #2156] @ fc734 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ - ldr r3, [r0, #4] │ │ │ │ + ldr r3, [r7, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne fc52c │ │ │ │ - cmp r7, #0 │ │ │ │ - beq fc6cc │ │ │ │ - ldr r3, [r7] │ │ │ │ - mov r1, r7 │ │ │ │ + bne fc55c │ │ │ │ + ldr r3, [r6] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq fbef4 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r6] │ │ │ │ + beq fc2a4 │ │ │ │ + cmp r8, #0 │ │ │ │ + beq fc6f8 │ │ │ │ + ldr r3, [r8] │ │ │ │ + mov r1, r8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ - strne r3, [r7] │ │ │ │ - ldr r3, [r0, #8] │ │ │ │ + strne r3, [r8] │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + mov r0, r7 │ │ │ │ ldr r3, [r3, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq fc58c │ │ │ │ - ldr r3, [r6] │ │ │ │ + ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq fbf24 │ │ │ │ + mov r6, r0 │ │ │ │ + beq fbf40 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - str r3, [r6] │ │ │ │ - beq fc2a0 │ │ │ │ + str r3, [r7] │ │ │ │ + beq fc298 │ │ │ │ + cmp r6, #0 │ │ │ │ + beq fc5b8 │ │ │ │ ldr r6, [r4, #60] @ 0x3c │ │ │ │ cmp r6, #0 │ │ │ │ - beq fc5ec │ │ │ │ + beq fc618 │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ cmp r0, #1 │ │ │ │ - beq fbf54 │ │ │ │ + beq fbf78 │ │ │ │ tst r0, #1 │ │ │ │ - bne fc678 │ │ │ │ + bne fc6a4 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, #2 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ - beq fbff4 │ │ │ │ + beq fc018 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne fbff4 │ │ │ │ + bne fc018 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b fbff4 │ │ │ │ + b fc018 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq fbfa4 │ │ │ │ + beq fbfc8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq fc238 │ │ │ │ + beq fc268 │ │ │ │ ldr r2, [r8] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq fbfbc │ │ │ │ + beq fbfe0 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r8] │ │ │ │ - beq fc244 │ │ │ │ + beq fc25c │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #1848] @ fc70c │ │ │ │ - ldr r1, [pc, #1848] @ fc710 │ │ │ │ - ldr r0, [pc, #1848] @ fc714 │ │ │ │ + ldr r3, [pc, #1856] @ fc738 │ │ │ │ + ldr r1, [pc, #1856] @ fc73c │ │ │ │ + ldr r0, [pc, #1856] @ fc740 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r2, [pc, #1844] @ fc718 │ │ │ │ + ldr r2, [pc, #1852] @ fc744 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r6, #0 │ │ │ │ - ldr r2, [pc, #1824] @ fc71c │ │ │ │ - ldr r3, [pc, #1780] @ fc6f4 │ │ │ │ + ldr r2, [pc, #1832] @ fc748 │ │ │ │ + ldr r3, [pc, #1788] @ fc720 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne fc6c8 │ │ │ │ + bne fc6f4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq fc040 │ │ │ │ + beq fc064 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq fc2ac │ │ │ │ + beq fc2dc │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #1716] @ fc70c │ │ │ │ - ldr r1, [pc, #1732] @ fc720 │ │ │ │ + ldr r3, [pc, #1724] @ fc738 │ │ │ │ + ldr r1, [pc, #1740] @ fc74c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1728] @ fc724 │ │ │ │ - ldr r2, [pc, #1728] @ fc728 │ │ │ │ + ldr r0, [pc, #1736] @ fc750 │ │ │ │ + ldr r2, [pc, #1736] @ fc754 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b fbff0 │ │ │ │ + b fc014 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b fbde0 │ │ │ │ mov r0, r7 │ │ │ │ bl a4704 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq fc1c4 │ │ │ │ + beq fc1e8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq fc0bc │ │ │ │ + beq fc0e0 │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ add r2, r3, #1 │ │ │ │ streq r2, [r0] │ │ │ │ - beq fc0bc │ │ │ │ + beq fc0e0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq fc214 │ │ │ │ + beq fc238 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq fc0e0 │ │ │ │ + beq fc104 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq fc250 │ │ │ │ - ldr r3, [pc, #1604] @ fc72c │ │ │ │ + beq fc274 │ │ │ │ + ldr r3, [pc, #1612] @ fc758 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fea4 │ │ │ │ - ldr r3, [pc, #1556] @ fc70c │ │ │ │ - ldr r1, [pc, #1588] @ fc730 │ │ │ │ + ldr r3, [pc, #1564] @ fc738 │ │ │ │ + ldr r1, [pc, #1596] @ fc75c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1584] @ fc734 │ │ │ │ - ldr r2, [pc, #1552] @ fc718 │ │ │ │ + ldr r0, [pc, #1592] @ fc760 │ │ │ │ + ldr r2, [pc, #1560] @ fc744 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b fbff0 │ │ │ │ + b fc014 │ │ │ │ cmp r7, #0 │ │ │ │ bne fbde0 │ │ │ │ - ldr r3, [pc, #1492] @ fc6fc │ │ │ │ + ldr r3, [pc, #1500] @ fc728 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ cmp r1, r3 │ │ │ │ beq fbc3c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne fbf90 │ │ │ │ - b fbfbc │ │ │ │ - ldr r3, [pc, #1476] @ fc70c │ │ │ │ - ldr r0, [pc, #1484] @ fc718 │ │ │ │ + bne fbfb4 │ │ │ │ + b fbfe0 │ │ │ │ + ldr r3, [pc, #1484] @ fc738 │ │ │ │ + ldr r0, [pc, #1492] @ fc744 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ - ldr r1, [pc, #1508] @ fc738 │ │ │ │ + ldr r1, [pc, #1516] @ fc764 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #1504] @ fc73c │ │ │ │ + ldr r3, [pc, #1512] @ fc768 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #1500] @ fc740 │ │ │ │ - ldr r0, [pc, #1500] @ fc744 │ │ │ │ + ldr r2, [pc, #1508] @ fc76c │ │ │ │ + ldr r0, [pc, #1508] @ fc770 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b fbff0 │ │ │ │ - ldr r3, [pc, #1416] @ fc70c │ │ │ │ - ldr r1, [pc, #1424] @ fc718 │ │ │ │ + b fc014 │ │ │ │ + ldr r3, [pc, #1424] @ fc738 │ │ │ │ + ldr r1, [pc, #1432] @ fc744 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ - ldr r3, [pc, #1464] @ fc748 │ │ │ │ + ldr r3, [pc, #1472] @ fc774 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r2, [pc, #1456] @ fc74c │ │ │ │ - ldr r0, [pc, #1456] @ fc750 │ │ │ │ + ldr r2, [pc, #1464] @ fc778 │ │ │ │ + ldr r0, [pc, #1464] @ fc77c │ │ │ │ str r1, [sp] │ │ │ │ - ldr r1, [pc, #1452] @ fc754 │ │ │ │ + ldr r1, [pc, #1460] @ fc780 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b fbff0 │ │ │ │ - ldr r3, [pc, #1344] @ fc70c │ │ │ │ - ldr r2, [pc, #1352] @ fc718 │ │ │ │ + b fc014 │ │ │ │ + ldr r3, [pc, #1352] @ fc738 │ │ │ │ + ldr r2, [pc, #1360] @ fc744 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #1396] @ fc758 │ │ │ │ - ldr r2, [pc, #1396] @ fc75c │ │ │ │ - ldr r1, [pc, #1396] @ fc760 │ │ │ │ - ldr r0, [pc, #1396] @ fc764 │ │ │ │ + ldr r3, [pc, #1404] @ fc784 │ │ │ │ + ldr r2, [pc, #1404] @ fc788 │ │ │ │ + ldr r1, [pc, #1404] @ fc78c │ │ │ │ + ldr r0, [pc, #1404] @ fc790 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ - b fbff0 │ │ │ │ + b fc014 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b fc0bc │ │ │ │ + b fc0e0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b fbd98 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b fbdc4 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b fbe3c │ │ │ │ - mov r0, r4 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b fbfa0 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b fbfbc │ │ │ │ + b fbfe0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b fc0e0 │ │ │ │ + b fbfc4 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b fc104 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b fbd04 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b fbcc8 │ │ │ │ + mov r0, r7 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b fbf40 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b fbef4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b fbe84 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b fbd60 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b fbd44 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ b fbd28 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b fbf24 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b fc040 │ │ │ │ - ldr r3, [pc, #1100] @ fc70c │ │ │ │ - ldr r1, [pc, #1188] @ fc768 │ │ │ │ + b fc064 │ │ │ │ + ldr r3, [pc, #1096] @ fc738 │ │ │ │ + ldr r1, [pc, #1184] @ fc794 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ - ldr r3, [pc, #1184] @ fc76c │ │ │ │ + ldr r3, [pc, #1180] @ fc798 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #1172] @ fc770 │ │ │ │ - ldr r1, [pc, #1172] @ fc774 │ │ │ │ - ldr r0, [pc, #1172] @ fc778 │ │ │ │ + ldr r2, [pc, #1168] @ fc79c │ │ │ │ + ldr r1, [pc, #1168] @ fc7a0 │ │ │ │ + ldr r0, [pc, #1168] @ fc7a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b fc1b8 │ │ │ │ - ldr r3, [pc, #1036] @ fc70c │ │ │ │ - ldr r2, [pc, #1124] @ fc768 │ │ │ │ + b fc1dc │ │ │ │ + ldr r3, [pc, #1032] @ fc738 │ │ │ │ + ldr r2, [pc, #1120] @ fc794 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #1124] @ fc77c │ │ │ │ - ldr r2, [pc, #1124] @ fc780 │ │ │ │ - ldr r1, [pc, #1124] @ fc784 │ │ │ │ - ldr r0, [pc, #1124] @ fc788 │ │ │ │ + ldr r3, [pc, #1120] @ fc7a8 │ │ │ │ + ldr r2, [pc, #1120] @ fc7ac │ │ │ │ + ldr r1, [pc, #1120] @ fc7b0 │ │ │ │ + ldr r0, [pc, #1120] @ fc7b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b fbff0 │ │ │ │ - ldr r3, [pc, #956] @ fc70c │ │ │ │ - ldr r0, [pc, #1080] @ fc78c │ │ │ │ + b fc014 │ │ │ │ + ldr r3, [pc, #952] @ fc738 │ │ │ │ + ldr r0, [pc, #1076] @ fc7b8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ - ldr r1, [pc, #1068] @ fc790 │ │ │ │ + ldr r1, [pc, #1064] @ fc7bc │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #1060] @ fc794 │ │ │ │ - ldr r2, [pc, #1012] @ fc768 │ │ │ │ + ldr r0, [pc, #1056] @ fc7c0 │ │ │ │ + ldr r2, [pc, #1008] @ fc794 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b fc1b8 │ │ │ │ - ldr r3, [pc, #900] @ fc70c │ │ │ │ - ldr r1, [pc, #1036] @ fc798 │ │ │ │ + b fc1dc │ │ │ │ + ldr r3, [pc, #896] @ fc738 │ │ │ │ + ldr r1, [pc, #1032] @ fc7c4 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ - ldr r3, [pc, #980] @ fc768 │ │ │ │ + ldr r3, [pc, #976] @ fc794 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #1016] @ fc79c │ │ │ │ - ldr r3, [pc, #1016] @ fc7a0 │ │ │ │ - ldr r0, [pc, #1016] @ fc7a4 │ │ │ │ + ldr r2, [pc, #1012] @ fc7c8 │ │ │ │ + ldr r3, [pc, #1012] @ fc7cc │ │ │ │ + ldr r0, [pc, #1012] @ fc7d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b fbff0 │ │ │ │ - ldr r3, [pc, #812] @ fc70c │ │ │ │ - ldr r2, [pc, #964] @ fc7a8 │ │ │ │ + b fc014 │ │ │ │ + ldr r3, [pc, #808] @ fc738 │ │ │ │ + ldr r2, [pc, #960] @ fc7d4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ - ldr r2, [pc, #952] @ fc7ac │ │ │ │ - ldr r3, [pc, #952] @ fc7b0 │ │ │ │ - ldr r0, [pc, #952] @ fc7b4 │ │ │ │ + ldr r2, [pc, #948] @ fc7d8 │ │ │ │ + ldr r3, [pc, #948] @ fc7dc │ │ │ │ + ldr r0, [pc, #948] @ fc7e0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r1, [pc, #948] @ fc7b8 │ │ │ │ + ldr r1, [pc, #944] @ fc7e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b fbff0 │ │ │ │ - ldr r3, [pc, #732] @ fc70c │ │ │ │ - ldr r2, [pc, #904] @ fc7bc │ │ │ │ + b fc014 │ │ │ │ + ldr r3, [pc, #728] @ fc738 │ │ │ │ + ldr r2, [pc, #900] @ fc7e8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #900] @ fc7c0 │ │ │ │ + ldr r1, [pc, #896] @ fc7ec │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #800] @ fc768 │ │ │ │ + ldr r3, [pc, #796] @ fc794 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #884] @ fc7c4 │ │ │ │ - ldr r3, [pc, #884] @ fc7c8 │ │ │ │ + ldr r0, [pc, #880] @ fc7f0 │ │ │ │ + ldr r3, [pc, #880] @ fc7f4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b fbff0 │ │ │ │ - ldr r3, [pc, #636] @ fc70c │ │ │ │ - ldr r1, [pc, #824] @ fc7cc │ │ │ │ + b fc014 │ │ │ │ + ldr r3, [pc, #632] @ fc738 │ │ │ │ + ldr r1, [pc, #820] @ fc7f8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #820] @ fc7d0 │ │ │ │ - ldr r2, [pc, #776] @ fc7a8 │ │ │ │ + ldr r0, [pc, #816] @ fc7fc │ │ │ │ + ldr r2, [pc, #772] @ fc7d4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b fc414 │ │ │ │ - ldr r3, [pc, #796] @ fc7d4 │ │ │ │ - ldr r1, [pc, #796] @ fc7d8 │ │ │ │ + b fc444 │ │ │ │ + ldr r3, [pc, #792] @ fc800 │ │ │ │ + ldr r1, [pc, #792] @ fc804 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq fc4e4 │ │ │ │ + beq fc514 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq fc680 │ │ │ │ - ldr r3, [pc, #544] @ fc70c │ │ │ │ - ldr r1, [pc, #748] @ fc7dc │ │ │ │ + beq fc6ac │ │ │ │ + ldr r3, [pc, #540] @ fc738 │ │ │ │ + ldr r1, [pc, #744] @ fc808 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #744] @ fc7e0 │ │ │ │ + ldr r0, [pc, #740] @ fc80c │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #616] @ fc768 │ │ │ │ + ldr r2, [pc, #612] @ fc794 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b fbff0 │ │ │ │ - ldr r3, [pc, #472] @ fc70c │ │ │ │ - ldr r2, [pc, #684] @ fc7e4 │ │ │ │ + b fc014 │ │ │ │ + ldr r3, [pc, #468] @ fc738 │ │ │ │ + ldr r2, [pc, #680] @ fc810 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #680] @ fc7e8 │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r0, [pc, #672] @ fc7ec │ │ │ │ + ldr r1, [pc, #676] @ fc814 │ │ │ │ + ldr r0, [pc, #676] @ fc818 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [sp] │ │ │ │ + ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #588] @ fc7a8 │ │ │ │ + stm sp, {r2, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #584] @ fc7d4 │ │ │ │ bl d8818 │ │ │ │ - b fc414 │ │ │ │ - ldr r3, [pc, #416] @ fc70c │ │ │ │ - ldr r1, [pc, #640] @ fc7f0 │ │ │ │ + b fc444 │ │ │ │ + ldr r3, [pc, #416] @ fc738 │ │ │ │ + ldr r1, [pc, #640] @ fc81c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #636] @ fc7f4 │ │ │ │ + ldr r0, [pc, #636] @ fc820 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #488] @ fc768 │ │ │ │ + ldr r2, [pc, #488] @ fc794 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b fc508 │ │ │ │ - ldr r3, [pc, #376] @ fc70c │ │ │ │ - ldr r1, [pc, #608] @ fc7f8 │ │ │ │ + b fc538 │ │ │ │ + ldr r3, [pc, #376] @ fc738 │ │ │ │ + ldr r1, [pc, #608] @ fc824 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #604] @ fc7fc │ │ │ │ - ldr r2, [pc, #516] @ fc7a8 │ │ │ │ + ldr r0, [pc, #604] @ fc828 │ │ │ │ + ldr r2, [pc, #516] @ fc7d4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b fc414 │ │ │ │ - ldr r3, [pc, #336] @ fc70c │ │ │ │ - ldr r1, [pc, #576] @ fc800 │ │ │ │ + b fc1dc │ │ │ │ + ldr r3, [pc, #336] @ fc738 │ │ │ │ + ldr r1, [pc, #576] @ fc82c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #572] @ fc804 │ │ │ │ - ldr r2, [pc, #412] @ fc768 │ │ │ │ + ldr r0, [pc, #572] @ fc830 │ │ │ │ + ldr r2, [pc, #412] @ fc794 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b fbff0 │ │ │ │ - ldr r3, [pc, #280] @ fc70c │ │ │ │ - ldr r1, [pc, #304] @ fc728 │ │ │ │ + b fc014 │ │ │ │ + ldr r3, [pc, #280] @ fc738 │ │ │ │ + ldr r1, [pc, #304] @ fc754 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ - ldr r3, [pc, #520] @ fc808 │ │ │ │ + ldr r3, [pc, #520] @ fc834 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #508] @ fc80c │ │ │ │ - ldr r1, [pc, #508] @ fc810 │ │ │ │ - ldr r0, [pc, #508] @ fc814 │ │ │ │ + ldr r2, [pc, #508] @ fc838 │ │ │ │ + ldr r1, [pc, #508] @ fc83c │ │ │ │ + ldr r0, [pc, #508] @ fc840 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b fc1b8 │ │ │ │ + b fc1dc │ │ │ │ bl 50048 │ │ │ │ cmp r0, #0 │ │ │ │ - bne fc698 │ │ │ │ + bne fc6c4 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ cmp r0, #1 │ │ │ │ - beq fc64c │ │ │ │ + beq fc678 │ │ │ │ tst r0, #1 │ │ │ │ - bne fc6c0 │ │ │ │ + bne fc6ec │ │ │ │ ldr r3, [r4] │ │ │ │ mvn r2, #1 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ - beq fc670 │ │ │ │ + beq fc69c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq fc68c │ │ │ │ + beq fc6b8 │ │ │ │ bl 718b4 │ │ │ │ - b fbff0 │ │ │ │ + b fc014 │ │ │ │ bl a4764 │ │ │ │ - b fbf54 │ │ │ │ + b fbf78 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b fc4e4 │ │ │ │ + b fc514 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b fc670 │ │ │ │ - ldr r3, [pc, #108] @ fc70c │ │ │ │ - ldr r1, [pc, #372] @ fc818 │ │ │ │ + b fc69c │ │ │ │ + ldr r3, [pc, #108] @ fc738 │ │ │ │ + ldr r1, [pc, #372] @ fc844 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #368] @ fc81c │ │ │ │ - ldr r2, [pc, #184] @ fc768 │ │ │ │ + ldr r0, [pc, #368] @ fc848 │ │ │ │ + ldr r2, [pc, #184] @ fc794 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b fc1b8 │ │ │ │ + b fc1dc │ │ │ │ bl a4764 │ │ │ │ - b fc64c │ │ │ │ + b fc678 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #332] @ fc820 │ │ │ │ - ldr r1, [pc, #332] @ fc824 │ │ │ │ - ldr r0, [pc, #332] @ fc828 │ │ │ │ + ldr r3, [pc, #332] @ fc84c │ │ │ │ + ldr r1, [pc, #332] @ fc850 │ │ │ │ + ldr r0, [pc, #332] @ fc854 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #328] @ fc82c │ │ │ │ + ldr r2, [pc, #328] @ fc858 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #2848 @ 0xb20 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ eorseq r4, r4, r8, asr #8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ eorseq r4, r4, r0, lsr r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r4, r0, r4, lsr #13 │ │ │ │ - eorseq r2, r0, ip, lsr #2 │ │ │ │ + @ instruction: 0x00304bb8 │ │ │ │ + eorseq r2, r0, r0, asr #12 │ │ │ │ @ instruction: 0x000004b7 │ │ │ │ - @ instruction: 0x00343ffc │ │ │ │ - eorseq r4, r0, r0, lsr #12 │ │ │ │ - eorseq r2, r0, r8, lsr #1 │ │ │ │ + @ instruction: 0x00343fd8 │ │ │ │ + eorseq r4, r0, r4, lsr fp │ │ │ │ + @ instruction: 0x003025bc │ │ │ │ @ instruction: 0x000004bc │ │ │ │ andeq r0, r0, ip, ror fp │ │ │ │ - eorseq r4, r0, r0, lsl #11 │ │ │ │ - eorseq r2, r0, r8 │ │ │ │ - eorseq r4, r0, ip, lsl r5 │ │ │ │ - eorseq r4, r0, r8, lsl #4 │ │ │ │ - @ instruction: 0x003044f4 │ │ │ │ - eorseq r1, r0, r4, lsr #31 │ │ │ │ - eorseq r4, r0, r8, asr #4 │ │ │ │ - @ instruction: 0x003044f0 │ │ │ │ - eorseq r1, r0, r4, ror #30 │ │ │ │ - @ instruction: 0x003044dc │ │ │ │ - eorseq r4, r0, r0, lsl #3 │ │ │ │ - eorseq r4, r0, r8, lsr #9 │ │ │ │ - mlaseq r0, r4, r4, r4 │ │ │ │ - eorseq r1, r0, ip, lsl pc │ │ │ │ + mlaseq r0, r4, sl, r4 │ │ │ │ + eorseq r2, r0, ip, lsl r5 │ │ │ │ + eorseq r4, r0, r0, lsr sl │ │ │ │ + eorseq r4, r0, ip, lsl r7 │ │ │ │ + eorseq r4, r0, r8, lsl #20 │ │ │ │ + @ instruction: 0x003024b8 │ │ │ │ + eorseq r4, r0, ip, asr r7 │ │ │ │ + eorseq r4, r0, r4, lsl #20 │ │ │ │ + eorseq r2, r0, r8, ror r4 │ │ │ │ + @ instruction: 0x003049f0 │ │ │ │ + mlaseq r0, r4, r6, r4 │ │ │ │ + @ instruction: 0x003049bc │ │ │ │ + eorseq r4, r0, r8, lsr #19 │ │ │ │ + eorseq r2, r0, r0, lsr r4 │ │ │ │ @ instruction: 0x000004ba │ │ │ │ - eorseq r4, r0, r4, ror #7 │ │ │ │ - @ instruction: 0x003043b4 │ │ │ │ - eorseq r4, r0, r0, lsr #7 │ │ │ │ - eorseq r1, r0, r8, lsr #28 │ │ │ │ - eorseq r9, r1, r0, lsl pc │ │ │ │ - eorseq r4, r0, r4, ror r3 │ │ │ │ - eorseq r4, r0, r0, ror #6 │ │ │ │ - eorseq r1, r0, r8, ror #27 │ │ │ │ - eoreq pc, pc, r0, lsr r9 @ │ │ │ │ - eorseq r4, r0, r8, lsl r3 │ │ │ │ - eorseq r1, r0, r0, lsr #27 │ │ │ │ - @ instruction: 0x003042d8 │ │ │ │ - eorseq r4, r0, ip, ror #5 │ │ │ │ - eorseq r4, r0, r8, asr r5 │ │ │ │ - eorseq r1, r0, r0, ror #26 │ │ │ │ + eorseq r4, r0, ip, ror #17 │ │ │ │ + @ instruction: 0x003048bc │ │ │ │ + eorseq r4, r0, r8, lsr #17 │ │ │ │ + eorseq r2, r0, r0, lsr r3 │ │ │ │ + eorseq sl, r1, r8, lsl r4 │ │ │ │ + eorseq r4, r0, ip, ror r8 │ │ │ │ + eorseq r4, r0, r8, ror #16 │ │ │ │ + @ instruction: 0x003022f0 │ │ │ │ + eoreq pc, pc, r8, lsr lr @ │ │ │ │ + eorseq r4, r0, r0, lsr #16 │ │ │ │ + eorseq r2, r0, r8, lsr #5 │ │ │ │ + eorseq r4, r0, r0, ror #15 │ │ │ │ + @ instruction: 0x003047f4 │ │ │ │ + eorseq r4, r0, r0, ror #20 │ │ │ │ + eorseq r2, r0, r8, ror #4 │ │ │ │ @ instruction: 0x000004bb │ │ │ │ - eoreq pc, pc, ip, lsl #17 │ │ │ │ - @ instruction: 0x00318cdc │ │ │ │ - eorseq r1, r0, r8, lsl #26 │ │ │ │ - eorseq r4, r0, r0, lsl #5 │ │ │ │ - eorseq r4, r0, r8, asr #4 │ │ │ │ - eorseq r4, r0, r0, lsr r2 │ │ │ │ - @ instruction: 0x00301cb8 │ │ │ │ - mlaseq r0, r8, r1, r4 │ │ │ │ - eorseq r4, r0, r8, ror #3 │ │ │ │ - eorseq r1, r0, r0, ror ip │ │ │ │ - andeq r0, r0, r8, asr fp │ │ │ │ - eorseq r2, r0, r0, ror #9 │ │ │ │ - eorseq r4, r0, ip, lsl #3 │ │ │ │ - eorseq r1, r0, r4, lsl ip │ │ │ │ - eoreq pc, pc, ip, ror fp @ │ │ │ │ - eorseq r4, r0, r8, lsr r1 │ │ │ │ - @ instruction: 0x00301bbc │ │ │ │ - eorseq r4, r0, ip, lsl #2 │ │ │ │ - mlaseq r0, r4, fp, r1 │ │ │ │ - eorseq r4, r0, r4, ror #1 │ │ │ │ - eorseq r1, r0, ip, ror #22 │ │ │ │ - ldrheq r4, [r0], -ip @ │ │ │ │ - eorseq r1, r0, r4, asr #22 │ │ │ │ - eorseq r4, r0, r4, asr #1 │ │ │ │ - eorseq r4, r0, r0, lsl #1 │ │ │ │ - eorseq r4, r0, ip, rrx │ │ │ │ - @ instruction: 0x00301af4 │ │ │ │ - @ instruction: 0x00303fd8 │ │ │ │ - eorseq r1, r0, r0, ror #20 │ │ │ │ - mlaseq r2, r0, sl, r6 │ │ │ │ - mlaeq pc, r4, fp, r8 @ │ │ │ │ - eorseq r1, r0, r0, asr #19 │ │ │ │ - andeq lr, r1, ip, asr #23 │ │ │ │ + mlaeq pc, r4, sp, pc @ │ │ │ │ + eorseq r9, r1, r4, ror #3 │ │ │ │ + eorseq r2, r0, r0, lsl r2 │ │ │ │ + eorseq r4, r0, r8, lsl #15 │ │ │ │ + eorseq r4, r0, r0, asr r7 │ │ │ │ + eorseq r4, r0, r8, lsr r7 │ │ │ │ + eorseq r2, r0, r0, asr #3 │ │ │ │ + eorseq r4, r0, r0, lsr #13 │ │ │ │ + @ instruction: 0x003046f0 │ │ │ │ + eorseq r2, r0, r8, ror r1 │ │ │ │ + andeq r0, r0, r8, asr fp │ │ │ │ + eorseq r2, r0, r8, ror #19 │ │ │ │ + mlaseq r0, r4, r6, r4 │ │ │ │ + eorseq r2, r0, ip, lsl r1 │ │ │ │ + eorseq r0, r0, ip, lsl #1 │ │ │ │ + eorseq r4, r0, r8, asr #12 │ │ │ │ + eorseq r2, r0, ip, asr #1 │ │ │ │ + eorseq r4, r0, r8, lsl r6 │ │ │ │ + eorseq r2, r0, r0, lsr #1 │ │ │ │ + @ instruction: 0x003045f0 │ │ │ │ + eorseq r2, r0, r8, ror r0 │ │ │ │ + eorseq r4, r0, r8, asr #11 │ │ │ │ + eorseq r2, r0, r0, asr r0 │ │ │ │ + @ instruction: 0x003045d0 │ │ │ │ + eorseq r4, r0, ip, lsl #11 │ │ │ │ + eorseq r4, r0, r8, ror r5 │ │ │ │ + eorseq r2, r0, r0 │ │ │ │ + eorseq r4, r0, r4, ror #9 │ │ │ │ + eorseq r1, r0, ip, ror #30 │ │ │ │ + mlaseq r2, ip, pc, r6 @ │ │ │ │ + eoreq r9, pc, r0, lsr #1 │ │ │ │ + eorseq r1, r0, ip, asr #29 │ │ │ │ + @ instruction: 0x0001ebbe │ │ │ │ │ │ │ │ -000fc830 : │ │ │ │ +000fc85c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr ip, [pc, #172] @ fc8f4 │ │ │ │ + ldr ip, [pc, #172] @ fc920 │ │ │ │ mov lr, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r4, r0 │ │ │ │ mov r0, lr │ │ │ │ - ldr lr, [pc, #156] @ fc8f8 │ │ │ │ + ldr lr, [pc, #156] @ fc924 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ sub r3, ip, #1952 @ 0x7a0 │ │ │ │ - ldr ip, [pc, #144] @ fc8fc │ │ │ │ + ldr ip, [pc, #144] @ fc928 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ add ip, sp, #32 │ │ │ │ @@ -178406,3671 +178417,3671 @@ │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #4] │ │ │ │ add ip, sp, #20 │ │ │ │ sub r3, r3, #4 │ │ │ │ str ip, [sp] │ │ │ │ bl a31b0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq fc8c4 │ │ │ │ + beq fc8f0 │ │ │ │ add r1, sp, #20 │ │ │ │ ldm r1, {r1, r2, r3, ip} │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl fbb90 │ │ │ │ - ldr r2, [pc, #52] @ fc900 │ │ │ │ - ldr r3, [pc, #44] @ fc8fc │ │ │ │ + ldr r2, [pc, #52] @ fc92c │ │ │ │ + ldr r3, [pc, #44] @ fc928 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne fc8f0 │ │ │ │ + bne fc91c │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, pc} │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq r8, r5, r0, asr #5 │ │ │ │ - mlaseq r4, r0, r7, r3 │ │ │ │ + mlaseq r5, r4, r2, r8 │ │ │ │ + eorseq r3, r4, r4, ror #14 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r3, r4, ip, lsr #14 │ │ │ │ + eorseq r3, r4, r0, lsl #14 │ │ │ │ │ │ │ │ -000fc904 : │ │ │ │ +000fc930 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r3, [pc, #36] @ fc940 │ │ │ │ - ldr r2, [pc, #36] @ fc944 │ │ │ │ + ldr r3, [pc, #36] @ fc96c │ │ │ │ + ldr r2, [pc, #36] @ fc970 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp] │ │ │ │ bl fbb90 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x003436dc │ │ │ │ + @ instruction: 0x003436b0 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -000fc948 : │ │ │ │ +000fc974 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #132] @ fc9f0 │ │ │ │ + ldr r3, [pc, #132] @ fca1c │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1904 @ 0x770 │ │ │ │ mov r0, ip │ │ │ │ sub r3, r3, #4 │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #108] @ fc9f4 │ │ │ │ + ldr r5, [pc, #108] @ fca20 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq fc9e8 │ │ │ │ - ldr r3, [pc, #96] @ fc9f8 │ │ │ │ + beq fca14 │ │ │ │ + ldr r3, [pc, #96] @ fca24 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne fc9b4 │ │ │ │ + bne fc9e0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b fc904 │ │ │ │ - ldr r0, [pc, #64] @ fc9fc │ │ │ │ + b fc930 │ │ │ │ + ldr r0, [pc, #64] @ fca28 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #52] @ fca00 │ │ │ │ - ldr r1, [pc, #52] @ fca04 │ │ │ │ - ldr r0, [pc, #52] @ fca08 │ │ │ │ + ldr r3, [pc, #52] @ fca2c │ │ │ │ + ldr r1, [pc, #52] @ fca30 │ │ │ │ + ldr r0, [pc, #52] @ fca34 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - mlaseq r5, ip, r1, r8 │ │ │ │ - eorseq r3, r4, r4, ror r6 │ │ │ │ + eorseq r8, r5, r0, ror r1 │ │ │ │ + eorseq r3, r4, r8, asr #12 │ │ │ │ andeq r0, r0, r0, lsr #18 │ │ │ │ - eorseq r1, r0, r4, ror pc │ │ │ │ + eorseq r2, r0, r0, lsl #9 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r3, r0, r0, asr #20 │ │ │ │ - eorseq r1, r0, r8, lsr r7 │ │ │ │ + eorseq r3, r0, ip, asr #30 │ │ │ │ + eorseq r1, r0, r4, asr #24 │ │ │ │ │ │ │ │ -000fca0c : │ │ │ │ +000fca38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #40] @ fca4c │ │ │ │ - ldr r3, [pc, #40] @ fca50 │ │ │ │ + ldr ip, [pc, #40] @ fca78 │ │ │ │ + ldr r3, [pc, #40] @ fca7c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl fbb90 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x003435d4 │ │ │ │ + eorseq r3, r4, r8, lsr #11 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -000fca54 : │ │ │ │ +000fca80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #220] @ fcb54 │ │ │ │ + ldr ip, [pc, #220] @ fcb80 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #212] @ fcb58 │ │ │ │ + ldr r3, [pc, #212] @ fcb84 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #188] @ fcb5c │ │ │ │ + ldr r3, [pc, #188] @ fcb88 │ │ │ │ add ip, sp, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1856 @ 0x740 │ │ │ │ sub r3, r3, #4 │ │ │ │ str ip, [sp] │ │ │ │ bl a3100 │ │ │ │ - ldr r5, [pc, #164] @ fcb60 │ │ │ │ + ldr r5, [pc, #164] @ fcb8c │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq fcb48 │ │ │ │ - ldr r3, [pc, #152] @ fcb64 │ │ │ │ + beq fcb74 │ │ │ │ + ldr r3, [pc, #152] @ fcb90 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne fcb14 │ │ │ │ + bne fcb40 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl fca0c │ │ │ │ - ldr r2, [pc, #120] @ fcb68 │ │ │ │ - ldr r3, [pc, #100] @ fcb58 │ │ │ │ + bl fca38 │ │ │ │ + ldr r2, [pc, #120] @ fcb94 │ │ │ │ + ldr r3, [pc, #100] @ fcb84 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne fcb50 │ │ │ │ + bne fcb7c │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #80] @ fcb6c │ │ │ │ + ldr r0, [pc, #80] @ fcb98 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #68] @ fcb70 │ │ │ │ - ldr r1, [pc, #68] @ fcb74 │ │ │ │ - ldr r0, [pc, #68] @ fcb78 │ │ │ │ + ldr r3, [pc, #68] @ fcb9c │ │ │ │ + ldr r1, [pc, #68] @ fcba0 │ │ │ │ + ldr r0, [pc, #68] @ fcba4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b fcae8 │ │ │ │ + b fcb14 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq r3, r4, r8, ror r5 │ │ │ │ + eorseq r3, r4, ip, asr #10 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r8, r5, r8, rrx │ │ │ │ - eorseq r3, r4, r0, asr #10 │ │ │ │ + eorseq r8, r5, ip, lsr r0 │ │ │ │ + eorseq r3, r4, r4, lsl r5 │ │ │ │ andeq r0, r0, r0, lsr #18 │ │ │ │ - eorseq r3, r4, r8, lsl #10 │ │ │ │ - eorseq r1, r0, r4, lsl lr │ │ │ │ + @ instruction: 0x003434dc │ │ │ │ + eorseq r2, r0, r0, lsr #6 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r3, r0, ip, ror #17 │ │ │ │ - @ instruction: 0x003015d8 │ │ │ │ + @ instruction: 0x00303df8 │ │ │ │ + eorseq r1, r0, r4, ror #21 │ │ │ │ │ │ │ │ -000fcb7c : │ │ │ │ +000fcba8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r2, #0 │ │ │ │ - ldr r2, [pc, #256] @ fcc98 │ │ │ │ + ldr r2, [pc, #256] @ fccc4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, r3 │ │ │ │ - beq fcc44 │ │ │ │ + beq fcc70 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - ldr r3, [pc, #224] @ fcc9c │ │ │ │ + ldr r3, [pc, #224] @ fccc8 │ │ │ │ ldr r2, [r2, r3] │ │ │ │ cmp r6, #0 │ │ │ │ - beq fcc2c │ │ │ │ + beq fcc58 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ bl fbb90 │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq fcc04 │ │ │ │ + beq fcc30 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq fcc7c │ │ │ │ + beq fcca8 │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq fcc20 │ │ │ │ + beq fcc4c │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r6] │ │ │ │ - beq fcc68 │ │ │ │ + beq fcc94 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2] │ │ │ │ mov r6, r2 │ │ │ │ - b fcbd4 │ │ │ │ - ldr r3, [pc, #80] @ fcc9c │ │ │ │ + b fcc00 │ │ │ │ + ldr r3, [pc, #80] @ fccc8 │ │ │ │ ldr r2, [r2, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq fcc88 │ │ │ │ + beq fccb4 │ │ │ │ add r3, r3, #1 │ │ │ │ mov r4, r2 │ │ │ │ str r3, [r2] │ │ │ │ - b fcbbc │ │ │ │ + b fcbe8 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b fcc04 │ │ │ │ + b fcc30 │ │ │ │ cmp r6, #0 │ │ │ │ mov r4, r2 │ │ │ │ - bne fcbc4 │ │ │ │ - b fcc3c │ │ │ │ - eorseq r3, r4, r0, ror #8 │ │ │ │ + bne fcbf0 │ │ │ │ + b fcc68 │ │ │ │ + eorseq r3, r4, r4, lsr r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -000fcca0 : │ │ │ │ +000fcccc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #252] @ fcdc0 │ │ │ │ + ldr ip, [pc, #252] @ fcdec │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #244] @ fcdc4 │ │ │ │ + ldr r3, [pc, #244] @ fcdf0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #220] @ fcdc8 │ │ │ │ + ldr r3, [pc, #220] @ fcdf4 │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, sp, #20 │ │ │ │ str ip, [sp, #4] │ │ │ │ sub r3, r3, #1808 @ 0x710 │ │ │ │ add ip, sp, #16 │ │ │ │ str ip, [sp] │ │ │ │ sub r3, r3, #4 │ │ │ │ mov ip, #0 │ │ │ │ str ip, [sp, #20] │ │ │ │ str ip, [sp, #24] │ │ │ │ bl a31b0 │ │ │ │ - ldr r5, [pc, #168] @ fcdcc │ │ │ │ + ldr r5, [pc, #168] @ fcdf8 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq fcdb4 │ │ │ │ - ldr r3, [pc, #156] @ fcdd0 │ │ │ │ + beq fcde0 │ │ │ │ + ldr r3, [pc, #156] @ fcdfc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne fcd80 │ │ │ │ + bne fcdac │ │ │ │ add r1, sp, #16 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ mov r0, r4 │ │ │ │ - bl fcb7c │ │ │ │ - ldr r2, [pc, #120] @ fcdd4 │ │ │ │ - ldr r3, [pc, #100] @ fcdc4 │ │ │ │ + bl fcba8 │ │ │ │ + ldr r2, [pc, #120] @ fce00 │ │ │ │ + ldr r3, [pc, #100] @ fcdf0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne fcdbc │ │ │ │ + bne fcde8 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #80] @ fcdd8 │ │ │ │ + ldr r0, [pc, #80] @ fce04 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #68] @ fcddc │ │ │ │ - ldr r1, [pc, #68] @ fcde0 │ │ │ │ - ldr r0, [pc, #68] @ fcde4 │ │ │ │ + ldr r3, [pc, #68] @ fce08 │ │ │ │ + ldr r1, [pc, #68] @ fce0c │ │ │ │ + ldr r0, [pc, #68] @ fce10 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b fcd54 │ │ │ │ + b fcd80 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq r3, r4, ip, lsr #6 │ │ │ │ + eorseq r3, r4, r0, lsl #6 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r7, r5, r8, lsl lr │ │ │ │ - @ instruction: 0x003432d8 │ │ │ │ + eorseq r7, r5, ip, ror #27 │ │ │ │ + eorseq r3, r4, ip, lsr #5 │ │ │ │ andeq r0, r0, r0, lsr #18 │ │ │ │ - mlaseq r4, ip, r2, r3 │ │ │ │ - eorseq r1, r0, r8, lsr #23 │ │ │ │ + eorseq r3, r4, r0, ror r2 │ │ │ │ + ldrheq r2, [r0], -r4 @ │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r3, r0, r8, lsl #13 │ │ │ │ - eorseq r1, r0, ip, ror #6 │ │ │ │ + mlaseq r0, r4, fp, r3 │ │ │ │ + eorseq r1, r0, r8, ror r8 │ │ │ │ │ │ │ │ -000fcde8 : │ │ │ │ +000fce14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ - ldr ip, [pc, #1500] @ fd3dc │ │ │ │ - ldr r1, [pc, #1500] @ fd3e0 │ │ │ │ + ldr ip, [pc, #1500] @ fd408 │ │ │ │ + ldr r1, [pc, #1500] @ fd40c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [ip, r1] │ │ │ │ - ldr r5, [pc, #1492] @ fd3e4 │ │ │ │ - ldr r2, [pc, #1492] @ fd3e8 │ │ │ │ - ldr r3, [pc, #1492] @ fd3ec │ │ │ │ + ldr r5, [pc, #1492] @ fd410 │ │ │ │ + ldr r2, [pc, #1492] @ fd414 │ │ │ │ + ldr r3, [pc, #1492] @ fd418 │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r1, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r5, r2] │ │ │ │ ldr r8, [r5, r3] │ │ │ │ ldr r1, [r7, #904] @ 0x388 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r8] │ │ │ │ bl 50378 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq fd044 │ │ │ │ - ldr r3, [pc, #1440] @ fd3f0 │ │ │ │ + beq fd070 │ │ │ │ + ldr r3, [pc, #1440] @ fd41c │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl fcb7c │ │ │ │ + bl fcba8 │ │ │ │ subs r4, r0, #0 │ │ │ │ - bne fcfdc │ │ │ │ + bne fd008 │ │ │ │ add fp, sp, #8 │ │ │ │ mov r0, fp │ │ │ │ bl aa4f0 │ │ │ │ ldr r1, [r7, #908] @ 0x38c │ │ │ │ ldr r0, [r8] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr r8, [sp, #12] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq fd118 │ │ │ │ + beq fd144 │ │ │ │ mov r0, #2 │ │ │ │ bl 4ffe8 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq fd1d0 │ │ │ │ + beq fd1fc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq fd36c │ │ │ │ - ldr r2, [pc, #1332] @ fd3f4 │ │ │ │ + beq fd398 │ │ │ │ + ldr r2, [pc, #1332] @ fd420 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq fd3b8 │ │ │ │ - ldr r2, [pc, #1320] @ fd3f8 │ │ │ │ + beq fd3e4 │ │ │ │ + ldr r2, [pc, #1320] @ fd424 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq fd33c │ │ │ │ + beq fd368 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble fd368 │ │ │ │ + ble fd394 │ │ │ │ cmp r3, #1 │ │ │ │ str r6, [r4, #12] │ │ │ │ - beq fd368 │ │ │ │ + beq fd394 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [r4, #16] │ │ │ │ bl aa754 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq fcf1c │ │ │ │ + beq fcf48 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq fd10c │ │ │ │ + beq fd138 │ │ │ │ cmp r6, #0 │ │ │ │ - beq fd098 │ │ │ │ + beq fd0c4 │ │ │ │ ldm fp, {r0, r1, r2} │ │ │ │ bl aa6bc │ │ │ │ cmp sl, #0 │ │ │ │ - beq fd314 │ │ │ │ + beq fd340 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq fcf50 │ │ │ │ + beq fcf7c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq fd1c4 │ │ │ │ + beq fd1f0 │ │ │ │ cmp r8, #0 │ │ │ │ - beq fd390 │ │ │ │ + beq fd3bc │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq fcf74 │ │ │ │ + beq fcfa0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq fd1b8 │ │ │ │ + beq fd1e4 │ │ │ │ cmp r9, #0 │ │ │ │ - beq fd340 │ │ │ │ + beq fd36c │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq fcf98 │ │ │ │ + beq fcfc4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq fd1ac │ │ │ │ - ldr r3, [pc, #1104] @ fd3f0 │ │ │ │ + beq fd1d8 │ │ │ │ + ldr r3, [pc, #1104] @ fd41c │ │ │ │ ldr r0, [r5, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #1092] @ fd3fc │ │ │ │ - ldr r3, [pc, #1060] @ fd3e0 │ │ │ │ + ldr r2, [pc, #1092] @ fd428 │ │ │ │ + ldr r3, [pc, #1060] @ fd40c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne fd220 │ │ │ │ + bne fd24c │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq fd000 │ │ │ │ + beq fd02c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bne fd000 │ │ │ │ + bne fd02c │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq fd024 │ │ │ │ + beq fd050 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne fd024 │ │ │ │ + bne fd050 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [pc, #980] @ fd400 │ │ │ │ - ldr r1, [pc, #980] @ fd404 │ │ │ │ + ldr r3, [pc, #980] @ fd42c │ │ │ │ + ldr r1, [pc, #980] @ fd430 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ - b fcfb0 │ │ │ │ + b fcfdc │ │ │ │ add fp, sp, #8 │ │ │ │ mov r0, fp │ │ │ │ bl aa4f0 │ │ │ │ ldr r1, [r7, #908] @ 0x38c │ │ │ │ ldr r0, [r8] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr r8, [sp, #12] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - bne fce98 │ │ │ │ - ldr r3, [pc, #912] @ fd408 │ │ │ │ - ldr r1, [pc, #912] @ fd40c │ │ │ │ - ldr r0, [pc, #912] @ fd410 │ │ │ │ + bne fcec4 │ │ │ │ + ldr r3, [pc, #912] @ fd434 │ │ │ │ + ldr r1, [pc, #912] @ fd438 │ │ │ │ + ldr r0, [pc, #912] @ fd43c │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2752 @ 0xac0 │ │ │ │ - ldr r2, [pc, #904] @ fd414 │ │ │ │ + ldr r2, [pc, #904] @ fd440 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ cmp sl, #0 │ │ │ │ - beq fd2c4 │ │ │ │ + beq fd2f0 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq fd0bc │ │ │ │ + beq fd0e8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq fd1d8 │ │ │ │ + beq fd204 │ │ │ │ cmp r8, #0 │ │ │ │ - beq fd29c │ │ │ │ + beq fd2c8 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq fd0e0 │ │ │ │ + beq fd10c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq fd1e4 │ │ │ │ + beq fd210 │ │ │ │ cmp r9, #0 │ │ │ │ - beq fd274 │ │ │ │ + beq fd2a0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq fd104 │ │ │ │ + beq fd130 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq fd1f0 │ │ │ │ + beq fd21c │ │ │ │ bl aa3f4 │ │ │ │ - b fd03c │ │ │ │ + b fd068 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b fcf1c │ │ │ │ + b fcf48 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq fd134 │ │ │ │ + beq fd160 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq fd214 │ │ │ │ + beq fd240 │ │ │ │ cmp sl, #0 │ │ │ │ - beq fd2ec │ │ │ │ + beq fd318 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq fd158 │ │ │ │ + beq fd184 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq fd208 │ │ │ │ + beq fd234 │ │ │ │ cmp r8, #0 │ │ │ │ - beq fd24c │ │ │ │ + beq fd278 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq fd17c │ │ │ │ + beq fd1a8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq fd1fc │ │ │ │ + beq fd228 │ │ │ │ cmp r9, #0 │ │ │ │ - beq fd224 │ │ │ │ + beq fd250 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq fd03c │ │ │ │ + beq fd068 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - bne fd03c │ │ │ │ + bne fd068 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b fd03c │ │ │ │ + b fd068 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b fcf98 │ │ │ │ + b fcfc4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b fcf74 │ │ │ │ + b fcfa0 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b fcf50 │ │ │ │ + b fcf7c │ │ │ │ bl aa8fc │ │ │ │ - b fcea8 │ │ │ │ + b fced4 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b fd0bc │ │ │ │ + b fd0e8 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b fd0e0 │ │ │ │ + b fd10c │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b fd104 │ │ │ │ + b fd130 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b fd17c │ │ │ │ + b fd1a8 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b fd158 │ │ │ │ + b fd184 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b fd134 │ │ │ │ + b fd160 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #492] @ fd418 │ │ │ │ - ldr r1, [pc, #492] @ fd41c │ │ │ │ - ldr r0, [pc, #492] @ fd420 │ │ │ │ + ldr r3, [pc, #492] @ fd444 │ │ │ │ + ldr r1, [pc, #492] @ fd448 │ │ │ │ + ldr r0, [pc, #492] @ fd44c │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2752 @ 0xac0 │ │ │ │ - ldr r2, [pc, #484] @ fd424 │ │ │ │ + ldr r2, [pc, #484] @ fd450 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #468] @ fd428 │ │ │ │ - ldr r1, [pc, #468] @ fd42c │ │ │ │ - ldr r0, [pc, #468] @ fd430 │ │ │ │ + ldr r3, [pc, #468] @ fd454 │ │ │ │ + ldr r1, [pc, #468] @ fd458 │ │ │ │ + ldr r0, [pc, #468] @ fd45c │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2752 @ 0xac0 │ │ │ │ - ldr r2, [pc, #460] @ fd434 │ │ │ │ + ldr r2, [pc, #460] @ fd460 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #444] @ fd438 │ │ │ │ - ldr r1, [pc, #444] @ fd43c │ │ │ │ - ldr r0, [pc, #444] @ fd440 │ │ │ │ + ldr r3, [pc, #444] @ fd464 │ │ │ │ + ldr r1, [pc, #444] @ fd468 │ │ │ │ + ldr r0, [pc, #444] @ fd46c │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2752 @ 0xac0 │ │ │ │ - ldr r2, [pc, #436] @ fd444 │ │ │ │ + ldr r2, [pc, #436] @ fd470 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #420] @ fd448 │ │ │ │ - ldr r1, [pc, #420] @ fd44c │ │ │ │ - ldr r0, [pc, #420] @ fd450 │ │ │ │ + ldr r3, [pc, #420] @ fd474 │ │ │ │ + ldr r1, [pc, #420] @ fd478 │ │ │ │ + ldr r0, [pc, #420] @ fd47c │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2752 @ 0xac0 │ │ │ │ - ldr r2, [pc, #412] @ fd454 │ │ │ │ + ldr r2, [pc, #412] @ fd480 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #396] @ fd458 │ │ │ │ - ldr r1, [pc, #396] @ fd45c │ │ │ │ - ldr r0, [pc, #396] @ fd460 │ │ │ │ + ldr r3, [pc, #396] @ fd484 │ │ │ │ + ldr r1, [pc, #396] @ fd488 │ │ │ │ + ldr r0, [pc, #396] @ fd48c │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2752 @ 0xac0 │ │ │ │ - ldr r2, [pc, #388] @ fd464 │ │ │ │ + ldr r2, [pc, #388] @ fd490 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #372] @ fd468 │ │ │ │ - ldr r1, [pc, #372] @ fd46c │ │ │ │ - ldr r0, [pc, #372] @ fd470 │ │ │ │ + ldr r3, [pc, #372] @ fd494 │ │ │ │ + ldr r1, [pc, #372] @ fd498 │ │ │ │ + ldr r0, [pc, #372] @ fd49c │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2752 @ 0xac0 │ │ │ │ - ldr r2, [pc, #364] @ fd474 │ │ │ │ + ldr r2, [pc, #364] @ fd4a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #348] @ fd478 │ │ │ │ - ldr r1, [pc, #348] @ fd47c │ │ │ │ - ldr r0, [pc, #348] @ fd480 │ │ │ │ + ldr r3, [pc, #348] @ fd4a4 │ │ │ │ + ldr r1, [pc, #348] @ fd4a8 │ │ │ │ + ldr r0, [pc, #348] @ fd4ac │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2752 @ 0xac0 │ │ │ │ - ldr r2, [pc, #340] @ fd484 │ │ │ │ + ldr r2, [pc, #340] @ fd4b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ - ldr r3, [pc, #320] @ fd488 │ │ │ │ - ldr r1, [pc, #320] @ fd48c │ │ │ │ - ldr r0, [pc, #320] @ fd490 │ │ │ │ + ldr r3, [pc, #320] @ fd4b4 │ │ │ │ + ldr r1, [pc, #320] @ fd4b8 │ │ │ │ + ldr r0, [pc, #320] @ fd4bc │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2752 @ 0xac0 │ │ │ │ - ldr r2, [pc, #312] @ fd494 │ │ │ │ + ldr r2, [pc, #312] @ fd4c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50554 │ │ │ │ - ldr r3, [pc, #292] @ fd498 │ │ │ │ - ldr r1, [pc, #292] @ fd49c │ │ │ │ - ldr r0, [pc, #292] @ fd4a0 │ │ │ │ + ldr r3, [pc, #292] @ fd4c4 │ │ │ │ + ldr r1, [pc, #292] @ fd4c8 │ │ │ │ + ldr r0, [pc, #292] @ fd4cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #268] @ fd4a4 │ │ │ │ - ldr r1, [pc, #268] @ fd4a8 │ │ │ │ - ldr r0, [pc, #268] @ fd4ac │ │ │ │ + ldr r3, [pc, #268] @ fd4d0 │ │ │ │ + ldr r1, [pc, #268] @ fd4d4 │ │ │ │ + ldr r0, [pc, #268] @ fd4d8 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2752 @ 0xac0 │ │ │ │ - ldr r2, [pc, #260] @ fd4b0 │ │ │ │ + ldr r2, [pc, #260] @ fd4dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #244] @ fd4b4 │ │ │ │ - ldr r1, [pc, #244] @ fd4b8 │ │ │ │ - ldr r0, [pc, #244] @ fd4bc │ │ │ │ + ldr r3, [pc, #244] @ fd4e0 │ │ │ │ + ldr r1, [pc, #244] @ fd4e4 │ │ │ │ + ldr r0, [pc, #244] @ fd4e8 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #240] @ fd4c0 │ │ │ │ + ldr r2, [pc, #240] @ fd4ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x003431f8 │ │ │ │ + eorseq r3, r4, ip, asr #3 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - @ instruction: 0x003431d4 │ │ │ │ + eorseq r3, r4, r8, lsr #3 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eorseq r3, r4, r0, asr #32 │ │ │ │ + eorseq r3, r4, r4, lsl r0 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - eorseq r3, r0, r4, lsr #8 │ │ │ │ - eorseq r6, r2, ip, ror #1 │ │ │ │ - eoreq r8, pc, ip, ror #3 │ │ │ │ - eoreq r8, pc, r0, lsr #4 │ │ │ │ - andeq lr, r1, r8, asr sp │ │ │ │ - eorseq r5, r2, r8, lsr pc │ │ │ │ - eoreq r8, pc, r8, lsr r0 @ │ │ │ │ - eorseq r3, r0, r8, lsl #4 │ │ │ │ - andeq lr, r1, fp, asr sp │ │ │ │ - eorseq r5, r2, r0, lsl pc │ │ │ │ - eoreq r8, pc, r0, lsl r0 @ │ │ │ │ - @ instruction: 0x003031d4 │ │ │ │ - andeq lr, r1, sl, asr sp │ │ │ │ - eorseq r5, r2, r8, ror #29 │ │ │ │ - eoreq r7, pc, r8, ror #31 │ │ │ │ - @ instruction: 0x003031b8 │ │ │ │ - andeq lr, r1, r0, ror #26 │ │ │ │ - eorseq r5, r2, r0, asr #29 │ │ │ │ - eoreq r7, pc, r0, asr #31 │ │ │ │ - eorseq r3, r0, r4, lsl #3 │ │ │ │ - andeq lr, r1, pc, asr sp │ │ │ │ - mlaseq r2, r8, lr, r5 │ │ │ │ - mlaeq pc, r8, pc, r7 @ │ │ │ │ - eorseq r3, r0, r0, asr r1 │ │ │ │ - andeq lr, r1, lr, asr sp │ │ │ │ - eorseq r5, r2, r0, ror lr │ │ │ │ - eoreq r7, pc, r0, ror pc @ │ │ │ │ - eorseq r3, r0, r8, lsr #2 │ │ │ │ - andeq lr, r1, r9, asr sp │ │ │ │ - eorseq r5, r2, r8, asr #28 │ │ │ │ - eoreq r7, pc, r8, asr #30 │ │ │ │ - eorseq r3, r0, r0, lsl #2 │ │ │ │ - andeq lr, r1, r1, asr #26 │ │ │ │ - eorseq r5, r2, ip, lsl lr │ │ │ │ - eoreq r7, pc, ip, lsl pc @ │ │ │ │ - eorseq r3, r0, ip, ror #1 │ │ │ │ - andeq lr, r1, r3, asr #26 │ │ │ │ - eorseq r1, r2, r0, lsl #28 │ │ │ │ - eoreq r8, pc, r0, lsr #32 │ │ │ │ - eoreq r8, pc, ip, asr #32 │ │ │ │ - eorseq r5, r2, ip, asr #27 │ │ │ │ - eoreq r7, pc, ip, asr #29 │ │ │ │ - mlaseq r0, r0, r0, r3 │ │ │ │ - andeq lr, r1, r2, asr #26 │ │ │ │ - @ instruction: 0x00321db4 │ │ │ │ - mlaeq pc, r0, pc, r7 @ │ │ │ │ - strheq fp, [pc], -r8 @ │ │ │ │ + eorseq r3, r0, r0, lsr r9 │ │ │ │ + @ instruction: 0x003265f8 │ │ │ │ + strdeq r8, [pc], -r8 @ │ │ │ │ + eoreq r8, pc, ip, lsr #14 │ │ │ │ + andeq lr, r1, sl, asr #26 │ │ │ │ + eorseq r6, r2, r4, asr #8 │ │ │ │ + eoreq r8, pc, r4, asr #10 │ │ │ │ + eorseq r3, r0, r4, lsl r7 │ │ │ │ + andeq lr, r1, sp, asr #26 │ │ │ │ + eorseq r6, r2, ip, lsl r4 │ │ │ │ + eoreq r8, pc, ip, lsl r5 @ │ │ │ │ + eorseq r3, r0, r0, ror #13 │ │ │ │ + andeq lr, r1, ip, asr #26 │ │ │ │ + @ instruction: 0x003263f4 │ │ │ │ + strdeq r8, [pc], -r4 @ │ │ │ │ + eorseq r3, r0, r4, asr #13 │ │ │ │ + andeq lr, r1, r2, asr sp │ │ │ │ + eorseq r6, r2, ip, asr #7 │ │ │ │ + eoreq r8, pc, ip, asr #9 │ │ │ │ + mlaseq r0, r0, r6, r3 │ │ │ │ + andeq lr, r1, r1, asr sp │ │ │ │ + eorseq r6, r2, r4, lsr #7 │ │ │ │ + eoreq r8, pc, r4, lsr #9 │ │ │ │ + eorseq r3, r0, ip, asr r6 │ │ │ │ + andeq lr, r1, r0, asr sp │ │ │ │ + eorseq r6, r2, ip, ror r3 │ │ │ │ + eoreq r8, pc, ip, ror r4 @ │ │ │ │ + eorseq r3, r0, r4, lsr r6 │ │ │ │ + andeq lr, r1, fp, asr #26 │ │ │ │ + eorseq r6, r2, r4, asr r3 │ │ │ │ + eoreq r8, pc, r4, asr r4 @ │ │ │ │ + eorseq r3, r0, ip, lsl #12 │ │ │ │ + andeq lr, r1, r3, lsr sp │ │ │ │ + eorseq r6, r2, r8, lsr #6 │ │ │ │ + eoreq r8, pc, r8, lsr #8 │ │ │ │ + @ instruction: 0x003035f8 │ │ │ │ + andeq lr, r1, r5, lsr sp │ │ │ │ + eorseq r2, r2, ip, lsl #6 │ │ │ │ + eoreq r8, pc, ip, lsr #10 │ │ │ │ + eoreq r8, pc, r8, asr r5 @ │ │ │ │ + @ instruction: 0x003262d8 │ │ │ │ + ldrdeq r8, [pc], -r8 @ │ │ │ │ + mlaseq r0, ip, r5, r3 │ │ │ │ + andeq lr, r1, r4, lsr sp │ │ │ │ + eorseq r2, r2, r0, asr #5 │ │ │ │ + mlaeq pc, ip, r4, r8 @ │ │ │ │ + eoreq fp, pc, r4, asr #11 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ -000fd4c4 : │ │ │ │ +000fd4f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #132] @ fd56c │ │ │ │ + ldr r3, [pc, #132] @ fd598 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1760 @ 0x6e0 │ │ │ │ mov r0, ip │ │ │ │ sub r3, r3, #4 │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #108] @ fd570 │ │ │ │ + ldr r5, [pc, #108] @ fd59c │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq fd564 │ │ │ │ - ldr r3, [pc, #96] @ fd574 │ │ │ │ + beq fd590 │ │ │ │ + ldr r3, [pc, #96] @ fd5a0 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne fd530 │ │ │ │ + bne fd55c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b fcde8 │ │ │ │ - ldr r0, [pc, #64] @ fd578 │ │ │ │ + b fce14 │ │ │ │ + ldr r0, [pc, #64] @ fd5a4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #52] @ fd57c │ │ │ │ - ldr r1, [pc, #52] @ fd580 │ │ │ │ - ldr r0, [pc, #52] @ fd584 │ │ │ │ + ldr r3, [pc, #52] @ fd5a8 │ │ │ │ + ldr r1, [pc, #52] @ fd5ac │ │ │ │ + ldr r0, [pc, #52] @ fd5b0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eorseq r7, r5, r0, lsr #12 │ │ │ │ - @ instruction: 0x00342af8 │ │ │ │ + @ instruction: 0x003575f4 │ │ │ │ + eorseq r2, r4, ip, asr #21 │ │ │ │ andeq r0, r0, r0, lsr #18 │ │ │ │ - @ instruction: 0x003013f8 │ │ │ │ + eorseq r1, r0, r4, lsl #18 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r2, r0, r4, lsr #30 │ │ │ │ - @ instruction: 0x00300bbc │ │ │ │ + eorseq r3, r0, r0, lsr r4 │ │ │ │ + eorseq r1, r0, r8, asr #1 │ │ │ │ │ │ │ │ -000fd588 : │ │ │ │ +000fd5b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [r0, #16] │ │ │ │ - ldr r9, [pc, #812] @ fd8d0 │ │ │ │ + ldr r9, [pc, #812] @ fd8fc │ │ │ │ cmp r8, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r9, pc, r9 │ │ │ │ - beq fd7a8 │ │ │ │ + beq fd7d4 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r8] │ │ │ │ mov r7, r1 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ mov r6, r2 │ │ │ │ bl 52630 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq fd7f0 │ │ │ │ + beq fd81c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq fd600 │ │ │ │ + beq fd62c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq fd600 │ │ │ │ + beq fd62c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq fd770 │ │ │ │ + beq fd79c │ │ │ │ cmp r7, #0 │ │ │ │ str r8, [r4, #16] │ │ │ │ - beq fd8a8 │ │ │ │ + beq fd8d4 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r7] │ │ │ │ cmp r0, #0 │ │ │ │ - beq fd644 │ │ │ │ + beq fd670 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq fd644 │ │ │ │ + beq fd670 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq fd778 │ │ │ │ + beq fd7a4 │ │ │ │ cmp r6, #0 │ │ │ │ str r7, [r4, #20] │ │ │ │ - beq fd880 │ │ │ │ + beq fd8ac │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - beq fd688 │ │ │ │ + beq fd6b4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq fd688 │ │ │ │ + beq fd6b4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq fd780 │ │ │ │ + beq fd7ac │ │ │ │ cmp r5, #0 │ │ │ │ str r6, [r4, #24] │ │ │ │ - beq fd858 │ │ │ │ + beq fd884 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r0, #0 │ │ │ │ - beq fd6cc │ │ │ │ + beq fd6f8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq fd6cc │ │ │ │ + beq fd6f8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq fd788 │ │ │ │ + beq fd7b4 │ │ │ │ str r5, [r4, #28] │ │ │ │ bl 52710 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq fd820 │ │ │ │ + beq fd84c │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ cmp r0, #0 │ │ │ │ - beq fd714 │ │ │ │ + beq fd740 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq fd714 │ │ │ │ + beq fd740 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq fd790 │ │ │ │ + beq fd7bc │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ str r4, [r5, #12] │ │ │ │ cmp r0, #1 │ │ │ │ - beq fd72c │ │ │ │ + beq fd758 │ │ │ │ tst r0, #1 │ │ │ │ - bne fd850 │ │ │ │ + bne fd87c │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, #0 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ - beq fd750 │ │ │ │ + beq fd77c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, r2 │ │ │ │ str r3, [r4] │ │ │ │ - beq fd75c │ │ │ │ + beq fd788 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b fd600 │ │ │ │ + b fd62c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b fd644 │ │ │ │ + b fd670 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b fd688 │ │ │ │ + b fd6b4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b fd6cc │ │ │ │ + b fd6f8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ str r4, [r5, #12] │ │ │ │ cmp r0, #1 │ │ │ │ - bne fd724 │ │ │ │ - b fd72c │ │ │ │ - ldr r3, [pc, #292] @ fd8d4 │ │ │ │ - ldr r0, [pc, #292] @ fd8d8 │ │ │ │ + bne fd750 │ │ │ │ + b fd758 │ │ │ │ + ldr r3, [pc, #292] @ fd900 │ │ │ │ + ldr r0, [pc, #292] @ fd904 │ │ │ │ ldr r2, [r9, r3] │ │ │ │ - ldr r1, [pc, #288] @ fd8dc │ │ │ │ + ldr r1, [pc, #288] @ fd908 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #284] @ fd8e0 │ │ │ │ - ldr r2, [pc, #284] @ fd8e4 │ │ │ │ + ldr r3, [pc, #284] @ fd90c │ │ │ │ + ldr r2, [pc, #284] @ fd910 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r0, [pc, #280] @ fd8e8 │ │ │ │ + ldr r0, [pc, #280] @ fd914 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r3, [pc, #220] @ fd8d4 │ │ │ │ - ldr r1, [pc, #240] @ fd8ec │ │ │ │ + ldr r3, [pc, #220] @ fd900 │ │ │ │ + ldr r1, [pc, #240] @ fd918 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ - ldr r0, [pc, #236] @ fd8f0 │ │ │ │ - ldr r2, [pc, #208] @ fd8d8 │ │ │ │ + ldr r0, [pc, #236] @ fd91c │ │ │ │ + ldr r2, [pc, #208] @ fd904 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b fd7e0 │ │ │ │ - ldr r3, [pc, #172] @ fd8d4 │ │ │ │ - ldr r1, [pc, #200] @ fd8f4 │ │ │ │ + b fd80c │ │ │ │ + ldr r3, [pc, #172] @ fd900 │ │ │ │ + ldr r1, [pc, #200] @ fd920 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ - ldr r0, [pc, #196] @ fd8f8 │ │ │ │ - ldr r2, [pc, #160] @ fd8d8 │ │ │ │ + ldr r0, [pc, #196] @ fd924 │ │ │ │ + ldr r2, [pc, #160] @ fd904 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b fd7e0 │ │ │ │ + b fd80c │ │ │ │ bl a4764 │ │ │ │ - b fd72c │ │ │ │ - ldr r3, [pc, #156] @ fd8fc │ │ │ │ - ldr r1, [pc, #156] @ fd900 │ │ │ │ - ldr r0, [pc, #156] @ fd904 │ │ │ │ + b fd758 │ │ │ │ + ldr r3, [pc, #156] @ fd928 │ │ │ │ + ldr r1, [pc, #156] @ fd92c │ │ │ │ + ldr r0, [pc, #156] @ fd930 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2672 @ 0xa70 │ │ │ │ - ldr r2, [pc, #148] @ fd908 │ │ │ │ + ldr r2, [pc, #148] @ fd934 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #132] @ fd90c │ │ │ │ - ldr r1, [pc, #132] @ fd910 │ │ │ │ - ldr r0, [pc, #132] @ fd914 │ │ │ │ + ldr r3, [pc, #132] @ fd938 │ │ │ │ + ldr r1, [pc, #132] @ fd93c │ │ │ │ + ldr r0, [pc, #132] @ fd940 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2672 @ 0xa70 │ │ │ │ - ldr r2, [pc, #124] @ fd918 │ │ │ │ + ldr r2, [pc, #124] @ fd944 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #108] @ fd91c │ │ │ │ - ldr r1, [pc, #108] @ fd920 │ │ │ │ - ldr r0, [pc, #108] @ fd924 │ │ │ │ + ldr r3, [pc, #108] @ fd948 │ │ │ │ + ldr r1, [pc, #108] @ fd94c │ │ │ │ + ldr r0, [pc, #108] @ fd950 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2672 @ 0xa70 │ │ │ │ - ldr r2, [pc, #100] @ fd928 │ │ │ │ + ldr r2, [pc, #100] @ fd954 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r2, r4, r0, asr sl │ │ │ │ + eorseq r2, r4, r4, lsr #20 │ │ │ │ muleq r0, r4, fp │ │ │ │ @ instruction: 0x000004b7 │ │ │ │ - @ instruction: 0x00302eb4 │ │ │ │ - eorseq r2, r0, r0, lsr #23 │ │ │ │ - eorseq r2, r0, r4, lsl pc │ │ │ │ - eorseq r0, r0, ip, lsr r9 │ │ │ │ - eorseq r2, r0, r0, lsl #29 │ │ │ │ - eorseq r0, r0, r8, lsl #18 │ │ │ │ - eorseq r2, r0, r0, asr lr │ │ │ │ - @ instruction: 0x003008d8 │ │ │ │ - eorseq r5, r2, r4, lsl #18 │ │ │ │ - eoreq r7, pc, r4, lsl #20 │ │ │ │ - eorseq r0, r0, r8, asr #14 │ │ │ │ - andeq lr, r1, sp, lsr #27 │ │ │ │ - @ instruction: 0x003258dc │ │ │ │ - ldrdeq r7, [pc], -ip @ │ │ │ │ - @ instruction: 0x003011d0 │ │ │ │ - andeq lr, r1, r3, lsr #27 │ │ │ │ - @ instruction: 0x003258b4 │ │ │ │ - @ instruction: 0x002f79b4 │ │ │ │ - eorseq r0, r0, r0, ror pc │ │ │ │ - muleq r1, r9, sp │ │ │ │ + eorseq r3, r0, r0, asr #7 │ │ │ │ + eorseq r3, r0, ip, lsr #1 │ │ │ │ + eorseq r3, r0, r0, lsr #8 │ │ │ │ + eorseq r0, r0, r8, asr #28 │ │ │ │ + eorseq r3, r0, ip, lsl #7 │ │ │ │ + eorseq r0, r0, r4, lsl lr │ │ │ │ + eorseq r3, r0, ip, asr r3 │ │ │ │ + eorseq r0, r0, r4, ror #27 │ │ │ │ + eorseq r5, r2, r0, lsl lr │ │ │ │ + eoreq r7, pc, r0, lsl pc @ │ │ │ │ + eorseq r0, r0, r4, asr ip │ │ │ │ + muleq r1, pc, sp @ │ │ │ │ + eorseq r5, r2, r8, ror #27 │ │ │ │ + eoreq r7, pc, r8, ror #29 │ │ │ │ + @ instruction: 0x003016dc │ │ │ │ + muleq r1, r5, sp │ │ │ │ + eorseq r5, r2, r0, asr #27 │ │ │ │ + eoreq r7, pc, r0, asr #29 │ │ │ │ + eorseq r1, r0, ip, ror r4 │ │ │ │ + andeq lr, r1, fp, lsl #27 │ │ │ │ │ │ │ │ -000fd92c : │ │ │ │ +000fd958 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov ip, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #288] @ fda70 │ │ │ │ + ldr ip, [pc, #288] @ fda9c │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #280] @ fda74 │ │ │ │ + ldr r3, [pc, #280] @ fdaa0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #256] @ fda78 │ │ │ │ + ldr r3, [pc, #256] @ fdaa4 │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, sp, #20 │ │ │ │ str ip, [sp, #4] │ │ │ │ sub r3, r3, #1712 @ 0x6b0 │ │ │ │ add ip, sp, #16 │ │ │ │ bic r1, r1, #-2147483648 @ 0x80000000 │ │ │ │ sub r3, r3, #4 │ │ │ │ str ip, [sp] │ │ │ │ bl a31b0 │ │ │ │ - ldr r4, [pc, #212] @ fda7c │ │ │ │ + ldr r4, [pc, #212] @ fdaa8 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq fda50 │ │ │ │ - ldr r3, [pc, #200] @ fda80 │ │ │ │ + beq fda7c │ │ │ │ + ldr r3, [pc, #200] @ fdaac │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne fda20 │ │ │ │ - ldr r0, [pc, #176] @ fda84 │ │ │ │ + bne fda4c │ │ │ │ + ldr r0, [pc, #176] @ fdab0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r0, [r3, #4] │ │ │ │ cmp ip, r0 │ │ │ │ - bne fda58 │ │ │ │ + bne fda84 │ │ │ │ mov r0, r5 │ │ │ │ - bl fd588 │ │ │ │ - ldr r2, [pc, #140] @ fda88 │ │ │ │ - ldr r3, [pc, #116] @ fda74 │ │ │ │ + bl fd5b4 │ │ │ │ + ldr r2, [pc, #140] @ fdab4 │ │ │ │ + ldr r3, [pc, #116] @ fdaa0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne fda6c │ │ │ │ + bne fda98 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #100] @ fda8c │ │ │ │ + ldr r0, [pc, #100] @ fdab8 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #92] @ fda90 │ │ │ │ - ldr r1, [pc, #92] @ fda94 │ │ │ │ + ldr r3, [pc, #92] @ fdabc │ │ │ │ + ldr r1, [pc, #92] @ fdac0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #88] @ fda98 │ │ │ │ - ldr r2, [pc, #88] @ fda9c │ │ │ │ + ldr r0, [pc, #88] @ fdac4 │ │ │ │ + ldr r2, [pc, #88] @ fdac8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b fd9f4 │ │ │ │ - ldr r0, [pc, #64] @ fdaa0 │ │ │ │ + b fda20 │ │ │ │ + ldr r0, [pc, #64] @ fdacc │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - b fda2c │ │ │ │ + b fda58 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq r2, r4, r0, lsr #13 │ │ │ │ + eorseq r2, r4, r4, ror r6 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r7, r5, ip, lsl #3 │ │ │ │ - eorseq r2, r4, r4, asr r6 │ │ │ │ + eorseq r7, r5, r0, ror #2 │ │ │ │ + eorseq r2, r4, r8, lsr #12 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ - @ instruction: 0x003425fc │ │ │ │ - eoreq lr, pc, r0, ror #4 │ │ │ │ + @ instruction: 0x003425d0 │ │ │ │ + eoreq lr, pc, ip, ror #14 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r2, r0, r4, asr #24 │ │ │ │ - eorseq r0, r0, ip, asr #13 │ │ │ │ + eorseq r3, r0, r0, asr r1 │ │ │ │ + @ instruction: 0x00300bd8 │ │ │ │ @ instruction: 0x000004b7 │ │ │ │ - eoreq sp, pc, ip, lsl #25 │ │ │ │ + mlaeq pc, r8, r1, lr @ │ │ │ │ │ │ │ │ -000fdaa4 : │ │ │ │ +000fdad0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ - ldr r7, [pc, #572] @ fdcfc │ │ │ │ + ldr r7, [pc, #572] @ fdd28 │ │ │ │ cmp r6, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ - beq fdc24 │ │ │ │ + beq fdc50 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r5, r1 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ bl 527dc │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq fdc6c │ │ │ │ + beq fdc98 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq fdb14 │ │ │ │ + beq fdb40 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq fdb14 │ │ │ │ + beq fdb40 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq fdbfc │ │ │ │ + beq fdc28 │ │ │ │ cmp r5, #0 │ │ │ │ str r6, [r4, #16] │ │ │ │ - beq fdcd4 │ │ │ │ + beq fdd00 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r0, #0 │ │ │ │ - beq fdb58 │ │ │ │ + beq fdb84 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq fdb58 │ │ │ │ + beq fdb84 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq fdc04 │ │ │ │ + beq fdc30 │ │ │ │ str r5, [r4, #20] │ │ │ │ bl 528d0 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq fdc9c │ │ │ │ + beq fdcc8 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ cmp r0, #0 │ │ │ │ - beq fdba0 │ │ │ │ + beq fdbcc │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq fdba0 │ │ │ │ + beq fdbcc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq fdc0c │ │ │ │ + beq fdc38 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ str r4, [r5, #12] │ │ │ │ cmp r0, #1 │ │ │ │ - beq fdbb8 │ │ │ │ + beq fdbe4 │ │ │ │ tst r0, #1 │ │ │ │ - bne fdccc │ │ │ │ + bne fdcf8 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, #0 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str r2, [r4, #40] @ 0x28 │ │ │ │ - beq fdbdc │ │ │ │ + beq fdc08 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, r2 │ │ │ │ str r3, [r4] │ │ │ │ - beq fdbe8 │ │ │ │ + beq fdc14 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b fdb14 │ │ │ │ + b fdb40 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b fdb58 │ │ │ │ + b fdb84 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ str r4, [r5, #12] │ │ │ │ cmp r0, #1 │ │ │ │ - bne fdbb0 │ │ │ │ - b fdbb8 │ │ │ │ - ldr r3, [pc, #212] @ fdd00 │ │ │ │ - ldr r0, [pc, #212] @ fdd04 │ │ │ │ + bne fdbdc │ │ │ │ + b fdbe4 │ │ │ │ + ldr r3, [pc, #212] @ fdd2c │ │ │ │ + ldr r0, [pc, #212] @ fdd30 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r1, [pc, #208] @ fdd08 │ │ │ │ + ldr r1, [pc, #208] @ fdd34 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #204] @ fdd0c │ │ │ │ - ldr r2, [pc, #204] @ fdd10 │ │ │ │ + ldr r3, [pc, #204] @ fdd38 │ │ │ │ + ldr r2, [pc, #204] @ fdd3c │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r0, [pc, #200] @ fdd14 │ │ │ │ + ldr r0, [pc, #200] @ fdd40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r3, [pc, #140] @ fdd00 │ │ │ │ - ldr r1, [pc, #160] @ fdd18 │ │ │ │ + ldr r3, [pc, #140] @ fdd2c │ │ │ │ + ldr r1, [pc, #160] @ fdd44 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #156] @ fdd1c │ │ │ │ - ldr r2, [pc, #128] @ fdd04 │ │ │ │ + ldr r0, [pc, #156] @ fdd48 │ │ │ │ + ldr r2, [pc, #128] @ fdd30 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b fdc5c │ │ │ │ - ldr r3, [pc, #92] @ fdd00 │ │ │ │ - ldr r1, [pc, #120] @ fdd20 │ │ │ │ + b fdc88 │ │ │ │ + ldr r3, [pc, #92] @ fdd2c │ │ │ │ + ldr r1, [pc, #120] @ fdd4c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #116] @ fdd24 │ │ │ │ - ldr r2, [pc, #80] @ fdd04 │ │ │ │ + ldr r0, [pc, #116] @ fdd50 │ │ │ │ + ldr r2, [pc, #80] @ fdd30 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b fdc5c │ │ │ │ + b fdc88 │ │ │ │ bl a4764 │ │ │ │ - b fdbb8 │ │ │ │ - ldr r3, [pc, #76] @ fdd28 │ │ │ │ - ldr r1, [pc, #76] @ fdd2c │ │ │ │ - ldr r0, [pc, #76] @ fdd30 │ │ │ │ + b fdbe4 │ │ │ │ + ldr r3, [pc, #76] @ fdd54 │ │ │ │ + ldr r1, [pc, #76] @ fdd58 │ │ │ │ + ldr r0, [pc, #76] @ fdd5c │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2608 @ 0xa30 │ │ │ │ - ldr r2, [pc, #68] @ fdd34 │ │ │ │ + ldr r2, [pc, #68] @ fdd60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r2, r4, r4, lsr r5 │ │ │ │ + eorseq r2, r4, r8, lsl #10 │ │ │ │ muleq r0, r4, fp │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - eorseq r2, r0, r4, ror #21 │ │ │ │ - eorseq r2, r0, r4, lsr #14 │ │ │ │ - eorseq r2, r0, r4, asr #21 │ │ │ │ - eorseq r0, r0, r0, asr #9 │ │ │ │ - @ instruction: 0x00302ab0 │ │ │ │ - eorseq r0, r0, ip, lsl #9 │ │ │ │ - eorseq r2, r0, r0, lsl #21 │ │ │ │ - eorseq r0, r0, ip, asr r4 │ │ │ │ - eorseq r5, r2, r8, lsl #9 │ │ │ │ - eoreq r7, pc, r8, lsl #11 │ │ │ │ - eorseq r0, r0, r0, asr r2 │ │ │ │ - muleq r1, ip, r3 │ │ │ │ + @ instruction: 0x00302ff0 │ │ │ │ + eorseq r2, r0, r0, lsr ip │ │ │ │ + @ instruction: 0x00302fd0 │ │ │ │ + eorseq r0, r0, ip, asr #19 │ │ │ │ + @ instruction: 0x00302fbc │ │ │ │ + mlaseq r0, r8, r9, r0 │ │ │ │ + eorseq r2, r0, ip, lsl #31 │ │ │ │ + eorseq r0, r0, r8, ror #18 │ │ │ │ + mlaseq r2, r4, r9, r5 │ │ │ │ + mlaeq pc, r4, sl, r7 @ │ │ │ │ + eorseq r0, r0, ip, asr r7 │ │ │ │ + andeq pc, r1, lr, lsl #7 │ │ │ │ │ │ │ │ -000fdd38 : │ │ │ │ +000fdd64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr ip, [pc, #232] @ fde38 │ │ │ │ + ldr ip, [pc, #232] @ fde64 │ │ │ │ mov lr, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #220] @ fde3c │ │ │ │ + ldr r3, [pc, #220] @ fde68 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #196] @ fde40 │ │ │ │ + ldr r3, [pc, #196] @ fde6c │ │ │ │ add ip, sp, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1664 @ 0x680 │ │ │ │ mov r5, r0 │ │ │ │ bic r1, r1, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, lr │ │ │ │ sub r3, r3, #4 │ │ │ │ str ip, [sp] │ │ │ │ bl a3100 │ │ │ │ - ldr r4, [pc, #160] @ fde44 │ │ │ │ + ldr r4, [pc, #160] @ fde70 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq fde2c │ │ │ │ - ldr r3, [pc, #148] @ fde48 │ │ │ │ + beq fde58 │ │ │ │ + ldr r3, [pc, #148] @ fde74 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne fddfc │ │ │ │ + bne fde28 │ │ │ │ mov r0, r5 │ │ │ │ - bl fdaa4 │ │ │ │ - ldr r2, [pc, #116] @ fde4c │ │ │ │ - ldr r3, [pc, #96] @ fde3c │ │ │ │ + bl fdad0 │ │ │ │ + ldr r2, [pc, #116] @ fde78 │ │ │ │ + ldr r3, [pc, #96] @ fde68 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne fde34 │ │ │ │ + bne fde60 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #76] @ fde50 │ │ │ │ + ldr r0, [pc, #76] @ fde7c │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #68] @ fde54 │ │ │ │ - ldr r1, [pc, #68] @ fde58 │ │ │ │ - ldr r0, [pc, #68] @ fde5c │ │ │ │ + ldr r3, [pc, #68] @ fde80 │ │ │ │ + ldr r1, [pc, #68] @ fde84 │ │ │ │ + ldr r0, [pc, #68] @ fde88 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r2, [pc, #64] @ fde60 │ │ │ │ + ldr r2, [pc, #64] @ fde8c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b fddd0 │ │ │ │ + b fddfc │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - mlaseq r4, ip, r2, r2 │ │ │ │ + eorseq r2, r4, r0, ror r2 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r6, r5, ip, lsl #27 │ │ │ │ - eorseq r2, r4, r8, asr r2 │ │ │ │ + eorseq r6, r5, r0, ror #26 │ │ │ │ + eorseq r2, r4, ip, lsr #4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ - eorseq r2, r4, r0, lsr #4 │ │ │ │ - eoreq lr, pc, r4, asr #5 │ │ │ │ + @ instruction: 0x003421f4 │ │ │ │ + ldrdeq lr, [pc], -r0 @ │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r2, r0, r4, lsl r9 │ │ │ │ - @ instruction: 0x003002f0 │ │ │ │ + eorseq r2, r0, r0, lsr #28 │ │ │ │ + @ instruction: 0x003007fc │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ │ │ │ │ -000fde64 : │ │ │ │ +000fde90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ - ldr r7, [pc, #572] @ fe0bc │ │ │ │ + ldr r7, [pc, #572] @ fe0e8 │ │ │ │ cmp r6, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ - beq fdfe4 │ │ │ │ + beq fe010 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r5, r1 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ bl 5292c │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq fe02c │ │ │ │ + beq fe058 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq fded4 │ │ │ │ + beq fdf00 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq fded4 │ │ │ │ + beq fdf00 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq fdfbc │ │ │ │ + beq fdfe8 │ │ │ │ cmp r5, #0 │ │ │ │ str r6, [r4, #16] │ │ │ │ - beq fe094 │ │ │ │ + beq fe0c0 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r0, #0 │ │ │ │ - beq fdf18 │ │ │ │ + beq fdf44 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq fdf18 │ │ │ │ + beq fdf44 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq fdfc4 │ │ │ │ + beq fdff0 │ │ │ │ str r5, [r4, #20] │ │ │ │ bl 52a24 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq fe05c │ │ │ │ + beq fe088 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ cmp r0, #0 │ │ │ │ - beq fdf60 │ │ │ │ + beq fdf8c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq fdf60 │ │ │ │ + beq fdf8c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq fdfcc │ │ │ │ + beq fdff8 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ str r4, [r5, #12] │ │ │ │ cmp r0, #1 │ │ │ │ - beq fdf78 │ │ │ │ + beq fdfa4 │ │ │ │ tst r0, #1 │ │ │ │ - bne fe08c │ │ │ │ + bne fe0b8 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, #0 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str r2, [r4, #40] @ 0x28 │ │ │ │ - beq fdf9c │ │ │ │ + beq fdfc8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, r2 │ │ │ │ str r3, [r4] │ │ │ │ - beq fdfa8 │ │ │ │ + beq fdfd4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b fded4 │ │ │ │ + b fdf00 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b fdf18 │ │ │ │ + b fdf44 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ str r4, [r5, #12] │ │ │ │ cmp r0, #1 │ │ │ │ - bne fdf70 │ │ │ │ - b fdf78 │ │ │ │ - ldr r3, [pc, #212] @ fe0c0 │ │ │ │ - ldr r0, [pc, #212] @ fe0c4 │ │ │ │ + bne fdf9c │ │ │ │ + b fdfa4 │ │ │ │ + ldr r3, [pc, #212] @ fe0ec │ │ │ │ + ldr r0, [pc, #212] @ fe0f0 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r1, [pc, #208] @ fe0c8 │ │ │ │ + ldr r1, [pc, #208] @ fe0f4 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #204] @ fe0cc │ │ │ │ - ldr r2, [pc, #204] @ fe0d0 │ │ │ │ + ldr r3, [pc, #204] @ fe0f8 │ │ │ │ + ldr r2, [pc, #204] @ fe0fc │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r0, [pc, #200] @ fe0d4 │ │ │ │ + ldr r0, [pc, #200] @ fe100 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r3, [pc, #140] @ fe0c0 │ │ │ │ - ldr r1, [pc, #160] @ fe0d8 │ │ │ │ + ldr r3, [pc, #140] @ fe0ec │ │ │ │ + ldr r1, [pc, #160] @ fe104 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #156] @ fe0dc │ │ │ │ - ldr r2, [pc, #128] @ fe0c4 │ │ │ │ + ldr r0, [pc, #156] @ fe108 │ │ │ │ + ldr r2, [pc, #128] @ fe0f0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b fe01c │ │ │ │ - ldr r3, [pc, #92] @ fe0c0 │ │ │ │ - ldr r1, [pc, #120] @ fe0e0 │ │ │ │ + b fe048 │ │ │ │ + ldr r3, [pc, #92] @ fe0ec │ │ │ │ + ldr r1, [pc, #120] @ fe10c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #116] @ fe0e4 │ │ │ │ - ldr r2, [pc, #80] @ fe0c4 │ │ │ │ + ldr r0, [pc, #116] @ fe110 │ │ │ │ + ldr r2, [pc, #80] @ fe0f0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b fe01c │ │ │ │ + b fe048 │ │ │ │ bl a4764 │ │ │ │ - b fdf78 │ │ │ │ - ldr r3, [pc, #76] @ fe0e8 │ │ │ │ - ldr r1, [pc, #76] @ fe0ec │ │ │ │ - ldr r0, [pc, #76] @ fe0f0 │ │ │ │ + b fdfa4 │ │ │ │ + ldr r3, [pc, #76] @ fe114 │ │ │ │ + ldr r1, [pc, #76] @ fe118 │ │ │ │ + ldr r0, [pc, #76] @ fe11c │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2544 @ 0x9f0 │ │ │ │ - ldr r2, [pc, #68] @ fe0f4 │ │ │ │ + ldr r2, [pc, #68] @ fe120 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r2, r4, r4, ror r1 │ │ │ │ + eorseq r2, r4, r8, asr #2 │ │ │ │ muleq r0, r4, fp │ │ │ │ andeq r0, r0, fp, lsl #10 │ │ │ │ - eorseq r2, r0, r8, asr r7 │ │ │ │ - eorseq r2, r0, r4, ror #6 │ │ │ │ - eorseq r2, r0, r8, lsr r7 │ │ │ │ - eorseq r0, r0, r0, lsl #2 │ │ │ │ - eorseq r2, r0, r4, lsr #14 │ │ │ │ - eorseq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x003026f4 │ │ │ │ - mlaseq r0, ip, r0, r0 │ │ │ │ - eorseq r5, r2, r8, asr #1 │ │ │ │ - eoreq r7, pc, r8, asr #3 │ │ │ │ - mlaeq pc, r0, lr, pc @ │ │ │ │ - muleq r1, r9, r7 │ │ │ │ + eorseq r2, r0, r4, ror #24 │ │ │ │ + eorseq r2, r0, r0, ror r8 │ │ │ │ + eorseq r2, r0, r4, asr #24 │ │ │ │ + eorseq r0, r0, ip, lsl #12 │ │ │ │ + eorseq r2, r0, r0, lsr ip │ │ │ │ + @ instruction: 0x003005d8 │ │ │ │ + eorseq r2, r0, r0, lsl #24 │ │ │ │ + eorseq r0, r0, r8, lsr #11 │ │ │ │ + @ instruction: 0x003255d4 │ │ │ │ + ldrdeq r7, [pc], -r4 @ │ │ │ │ + mlaseq r0, ip, r3, r0 │ │ │ │ + andeq pc, r1, fp, lsl #15 │ │ │ │ │ │ │ │ -000fe0f8 : │ │ │ │ +000fe124 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr ip, [pc, #232] @ fe1f8 │ │ │ │ + ldr ip, [pc, #232] @ fe224 │ │ │ │ mov lr, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #220] @ fe1fc │ │ │ │ + ldr r3, [pc, #220] @ fe228 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #196] @ fe200 │ │ │ │ + ldr r3, [pc, #196] @ fe22c │ │ │ │ add ip, sp, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1616 @ 0x650 │ │ │ │ mov r5, r0 │ │ │ │ bic r1, r1, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, lr │ │ │ │ sub r3, r3, #4 │ │ │ │ str ip, [sp] │ │ │ │ bl a3100 │ │ │ │ - ldr r4, [pc, #160] @ fe204 │ │ │ │ + ldr r4, [pc, #160] @ fe230 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq fe1ec │ │ │ │ - ldr r3, [pc, #148] @ fe208 │ │ │ │ + beq fe218 │ │ │ │ + ldr r3, [pc, #148] @ fe234 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne fe1bc │ │ │ │ + bne fe1e8 │ │ │ │ mov r0, r5 │ │ │ │ - bl fde64 │ │ │ │ - ldr r2, [pc, #116] @ fe20c │ │ │ │ - ldr r3, [pc, #96] @ fe1fc │ │ │ │ + bl fde90 │ │ │ │ + ldr r2, [pc, #116] @ fe238 │ │ │ │ + ldr r3, [pc, #96] @ fe228 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne fe1f4 │ │ │ │ + bne fe220 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #76] @ fe210 │ │ │ │ + ldr r0, [pc, #76] @ fe23c │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #68] @ fe214 │ │ │ │ - ldr r1, [pc, #68] @ fe218 │ │ │ │ - ldr r0, [pc, #68] @ fe21c │ │ │ │ + ldr r3, [pc, #68] @ fe240 │ │ │ │ + ldr r1, [pc, #68] @ fe244 │ │ │ │ + ldr r0, [pc, #68] @ fe248 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r2, [pc, #64] @ fe220 │ │ │ │ + ldr r2, [pc, #64] @ fe24c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b fe190 │ │ │ │ + b fe1bc │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x00341edc │ │ │ │ + @ instruction: 0x00341eb0 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r6, r5, ip, asr #19 │ │ │ │ - mlaseq r4, r8, lr, r1 │ │ │ │ + eorseq r6, r5, r0, lsr #19 │ │ │ │ + eorseq r1, r4, ip, ror #28 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ - eorseq r1, r4, r0, ror #28 │ │ │ │ - eoreq sp, pc, r4, lsl #30 │ │ │ │ + eorseq r1, r4, r4, lsr lr │ │ │ │ + eoreq lr, pc, r0, lsl r4 @ │ │ │ │ muleq r0, r4, fp │ │ │ │ - eorseq r2, r0, r8, lsl #11 │ │ │ │ - eoreq pc, pc, r0, lsr pc @ │ │ │ │ + mlaseq r0, r4, sl, r2 │ │ │ │ + eorseq r0, r0, ip, lsr r4 │ │ │ │ andeq r0, r0, fp, lsl #10 │ │ │ │ │ │ │ │ -000fe224 : │ │ │ │ +000fe250 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ - ldr r7, [pc, #572] @ fe47c │ │ │ │ + ldr r7, [pc, #572] @ fe4a8 │ │ │ │ cmp r6, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ - beq fe3a4 │ │ │ │ + beq fe3d0 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r5, r1 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ bl 52af4 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq fe3ec │ │ │ │ + beq fe418 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq fe294 │ │ │ │ + beq fe2c0 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq fe294 │ │ │ │ + beq fe2c0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq fe37c │ │ │ │ + beq fe3a8 │ │ │ │ cmp r5, #0 │ │ │ │ str r6, [r4, #16] │ │ │ │ - beq fe454 │ │ │ │ + beq fe480 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r0, #0 │ │ │ │ - beq fe2d8 │ │ │ │ + beq fe304 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq fe2d8 │ │ │ │ + beq fe304 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq fe384 │ │ │ │ + beq fe3b0 │ │ │ │ str r5, [r4, #20] │ │ │ │ bl 52be8 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq fe41c │ │ │ │ + beq fe448 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ cmp r0, #0 │ │ │ │ - beq fe320 │ │ │ │ + beq fe34c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq fe320 │ │ │ │ + beq fe34c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq fe38c │ │ │ │ + beq fe3b8 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ str r4, [r5, #12] │ │ │ │ cmp r0, #1 │ │ │ │ - beq fe338 │ │ │ │ + beq fe364 │ │ │ │ tst r0, #1 │ │ │ │ - bne fe44c │ │ │ │ + bne fe478 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, #0 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str r2, [r4, #40] @ 0x28 │ │ │ │ - beq fe35c │ │ │ │ + beq fe388 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, r2 │ │ │ │ str r3, [r4] │ │ │ │ - beq fe368 │ │ │ │ + beq fe394 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b fe294 │ │ │ │ + b fe2c0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b fe2d8 │ │ │ │ + b fe304 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ str r4, [r5, #12] │ │ │ │ cmp r0, #1 │ │ │ │ - bne fe330 │ │ │ │ - b fe338 │ │ │ │ - ldr r3, [pc, #212] @ fe480 │ │ │ │ - ldr r0, [pc, #212] @ fe484 │ │ │ │ + bne fe35c │ │ │ │ + b fe364 │ │ │ │ + ldr r3, [pc, #212] @ fe4ac │ │ │ │ + ldr r0, [pc, #212] @ fe4b0 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r1, [pc, #208] @ fe488 │ │ │ │ + ldr r1, [pc, #208] @ fe4b4 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #204] @ fe48c │ │ │ │ - ldr r2, [pc, #204] @ fe490 │ │ │ │ + ldr r3, [pc, #204] @ fe4b8 │ │ │ │ + ldr r2, [pc, #204] @ fe4bc │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r0, [pc, #200] @ fe494 │ │ │ │ + ldr r0, [pc, #200] @ fe4c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r3, [pc, #140] @ fe480 │ │ │ │ - ldr r1, [pc, #160] @ fe498 │ │ │ │ + ldr r3, [pc, #140] @ fe4ac │ │ │ │ + ldr r1, [pc, #160] @ fe4c4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #156] @ fe49c │ │ │ │ - ldr r2, [pc, #128] @ fe484 │ │ │ │ + ldr r0, [pc, #156] @ fe4c8 │ │ │ │ + ldr r2, [pc, #128] @ fe4b0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b fe3dc │ │ │ │ - ldr r3, [pc, #92] @ fe480 │ │ │ │ - ldr r1, [pc, #120] @ fe4a0 │ │ │ │ + b fe408 │ │ │ │ + ldr r3, [pc, #92] @ fe4ac │ │ │ │ + ldr r1, [pc, #120] @ fe4cc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #116] @ fe4a4 │ │ │ │ - ldr r2, [pc, #80] @ fe484 │ │ │ │ + ldr r0, [pc, #116] @ fe4d0 │ │ │ │ + ldr r2, [pc, #80] @ fe4b0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b fe3dc │ │ │ │ + b fe408 │ │ │ │ bl a4764 │ │ │ │ - b fe338 │ │ │ │ - ldr r3, [pc, #76] @ fe4a8 │ │ │ │ - ldr r1, [pc, #76] @ fe4ac │ │ │ │ - ldr r0, [pc, #76] @ fe4b0 │ │ │ │ + b fe364 │ │ │ │ + ldr r3, [pc, #76] @ fe4d4 │ │ │ │ + ldr r1, [pc, #76] @ fe4d8 │ │ │ │ + ldr r0, [pc, #76] @ fe4dc │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2480 @ 0x9b0 │ │ │ │ - ldr r2, [pc, #68] @ fe4b4 │ │ │ │ + ldr r2, [pc, #68] @ fe4e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00341db4 │ │ │ │ + eorseq r1, r4, r8, lsl #27 │ │ │ │ muleq r0, r4, fp │ │ │ │ andeq r0, r0, r5, asr #10 │ │ │ │ - eorseq r2, r0, r4, ror #6 │ │ │ │ - eorseq r1, r0, r4, lsr #31 │ │ │ │ - eorseq r2, r0, ip, lsr #7 │ │ │ │ - eoreq pc, pc, r0, asr #26 │ │ │ │ - eorseq r2, r0, r0, lsr r3 │ │ │ │ - eoreq pc, pc, ip, lsl #26 │ │ │ │ - eorseq r2, r0, r0, lsl #6 │ │ │ │ + eorseq r2, r0, r0, ror r8 │ │ │ │ + @ instruction: 0x003024b0 │ │ │ │ + @ instruction: 0x003028b8 │ │ │ │ + eorseq r0, r0, ip, asr #4 │ │ │ │ + eorseq r2, r0, ip, lsr r8 │ │ │ │ + eorseq r0, r0, r8, lsl r2 │ │ │ │ + eorseq r2, r0, ip, lsl #16 │ │ │ │ + eorseq r0, r0, r8, ror #3 │ │ │ │ + eorseq r5, r2, r4, lsl r2 │ │ │ │ + eoreq r7, pc, r4, lsl r3 @ │ │ │ │ ldrdeq pc, [pc], -ip @ │ │ │ │ - eorseq r4, r2, r8, lsl #26 │ │ │ │ - eoreq r6, pc, r8, lsl #28 │ │ │ │ - ldrdeq pc, [pc], -r0 @ │ │ │ │ - andeq r0, r2, sp, lsr r8 │ │ │ │ + andeq r0, r2, pc, lsr #16 │ │ │ │ │ │ │ │ -000fe4b8 : │ │ │ │ +000fe4e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr ip, [pc, #232] @ fe5b8 │ │ │ │ + ldr ip, [pc, #232] @ fe5e4 │ │ │ │ mov lr, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #220] @ fe5bc │ │ │ │ + ldr r3, [pc, #220] @ fe5e8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #196] @ fe5c0 │ │ │ │ + ldr r3, [pc, #196] @ fe5ec │ │ │ │ add ip, sp, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1568 @ 0x620 │ │ │ │ mov r5, r0 │ │ │ │ bic r1, r1, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, lr │ │ │ │ sub r3, r3, #4 │ │ │ │ str ip, [sp] │ │ │ │ bl a3100 │ │ │ │ - ldr r4, [pc, #160] @ fe5c4 │ │ │ │ + ldr r4, [pc, #160] @ fe5f0 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq fe5ac │ │ │ │ - ldr r3, [pc, #148] @ fe5c8 │ │ │ │ + beq fe5d8 │ │ │ │ + ldr r3, [pc, #148] @ fe5f4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne fe57c │ │ │ │ + bne fe5a8 │ │ │ │ mov r0, r5 │ │ │ │ - bl fe224 │ │ │ │ - ldr r2, [pc, #116] @ fe5cc │ │ │ │ - ldr r3, [pc, #96] @ fe5bc │ │ │ │ + bl fe250 │ │ │ │ + ldr r2, [pc, #116] @ fe5f8 │ │ │ │ + ldr r3, [pc, #96] @ fe5e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne fe5b4 │ │ │ │ + bne fe5e0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #76] @ fe5d0 │ │ │ │ + ldr r0, [pc, #76] @ fe5fc │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #68] @ fe5d4 │ │ │ │ - ldr r1, [pc, #68] @ fe5d8 │ │ │ │ - ldr r0, [pc, #68] @ fe5dc │ │ │ │ + ldr r3, [pc, #68] @ fe600 │ │ │ │ + ldr r1, [pc, #68] @ fe604 │ │ │ │ + ldr r0, [pc, #68] @ fe608 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r2, [pc, #64] @ fe5e0 │ │ │ │ + ldr r2, [pc, #64] @ fe60c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b fe550 │ │ │ │ + b fe57c │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq r1, r4, ip, lsl fp │ │ │ │ + @ instruction: 0x00341af0 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r6, r5, ip, lsl #12 │ │ │ │ - @ instruction: 0x00341ad8 │ │ │ │ + eorseq r6, r5, r0, ror #11 │ │ │ │ + eorseq r1, r4, ip, lsr #21 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ - eorseq r1, r4, r0, lsr #21 │ │ │ │ - eoreq sp, pc, r4, asr #22 │ │ │ │ + eorseq r1, r4, r4, ror sl │ │ │ │ + eoreq lr, pc, r0, asr r0 @ │ │ │ │ muleq r0, r4, fp │ │ │ │ - mlaseq r0, r4, r1, r2 │ │ │ │ - eoreq pc, pc, r0, ror fp @ │ │ │ │ + eorseq r2, r0, r0, lsr #13 │ │ │ │ + eorseq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r5, asr #10 │ │ │ │ │ │ │ │ -000fe5e4 : │ │ │ │ +000fe610 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ - ldr r4, [pc, #268] @ fe70c │ │ │ │ + ldr r4, [pc, #268] @ fe738 │ │ │ │ cmp r0, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ - beq fe66c │ │ │ │ + beq fe698 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r3, #2 │ │ │ │ movne r0, #0 │ │ │ │ - beq fe628 │ │ │ │ + beq fe654 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, #0 │ │ │ │ bl a760c │ │ │ │ cmp r0, #0 │ │ │ │ - beq fe6ac │ │ │ │ - ldr r3, [pc, #208] @ fe710 │ │ │ │ + beq fe6d8 │ │ │ │ + ldr r3, [pc, #208] @ fe73c │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne fe6d4 │ │ │ │ + bne fe700 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ - ldr r3, [pc, #184] @ fe714 │ │ │ │ + ldr r3, [pc, #184] @ fe740 │ │ │ │ sub r0, r0, r3 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #164] @ fe718 │ │ │ │ + ldr r3, [pc, #164] @ fe744 │ │ │ │ mov r0, #117 @ 0x75 │ │ │ │ ldr r2, [r4, r3] │ │ │ │ - ldr r1, [pc, #156] @ fe71c │ │ │ │ + ldr r1, [pc, #156] @ fe748 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #152] @ fe720 │ │ │ │ - ldr r2, [pc, #152] @ fe724 │ │ │ │ + ldr r3, [pc, #152] @ fe74c │ │ │ │ + ldr r2, [pc, #152] @ fe750 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r0, [pc, #148] @ fe728 │ │ │ │ + ldr r0, [pc, #148] @ fe754 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, #2 │ │ │ │ - b fe620 │ │ │ │ - ldr r3, [pc, #100] @ fe718 │ │ │ │ - ldr r1, [pc, #116] @ fe72c │ │ │ │ + b fe64c │ │ │ │ + ldr r3, [pc, #100] @ fe744 │ │ │ │ + ldr r1, [pc, #116] @ fe758 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #112] @ fe730 │ │ │ │ + ldr r0, [pc, #112] @ fe75c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #117 @ 0x75 │ │ │ │ bl b6f00 │ │ │ │ - b fe6a4 │ │ │ │ - ldr r3, [pc, #60] @ fe718 │ │ │ │ - ldr ip, [pc, #84] @ fe734 │ │ │ │ + b fe6d0 │ │ │ │ + ldr r3, [pc, #60] @ fe744 │ │ │ │ + ldr ip, [pc, #84] @ fe760 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r1, [pc, #80] @ fe738 │ │ │ │ + ldr r1, [pc, #80] @ fe764 │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r0, [pc, #72] @ fe73c │ │ │ │ + ldr r0, [pc, #72] @ fe768 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #117 @ 0x75 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ - b fe6a4 │ │ │ │ - @ instruction: 0x003419f4 │ │ │ │ + b fe6d0 │ │ │ │ + eorseq r1, r4, r8, asr #19 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq r2, r0, ip, lsl #2 │ │ │ │ - eorseq r6, r1, ip, asr #20 │ │ │ │ - strdeq sp, [pc], -ip @ │ │ │ │ - @ instruction: 0x003004bc │ │ │ │ - eorseq r2, r0, r4, ror #1 │ │ │ │ - mlaseq r0, r4, r4, r0 │ │ │ │ - ldrdeq sp, [pc], -r4 @ │ │ │ │ - eorseq r2, r0, ip, lsr #1 │ │ │ │ - eorseq r0, r0, ip, asr r4 │ │ │ │ + eorseq r2, r0, r8, lsl r6 │ │ │ │ + eorseq r6, r1, r8, asr pc │ │ │ │ + eoreq sp, pc, r8, lsl #22 │ │ │ │ + eorseq r0, r0, r8, asr #19 │ │ │ │ + @ instruction: 0x003025f0 │ │ │ │ + eorseq r0, r0, r0, lsr #19 │ │ │ │ + eoreq sp, pc, r0, ror #29 │ │ │ │ + @ instruction: 0x003025b8 │ │ │ │ + eorseq r0, r0, r8, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl fe5e4 │ │ │ │ - ldr r4, [pc, #64] @ fe79c │ │ │ │ + bl fe610 │ │ │ │ + ldr r4, [pc, #64] @ fe7c8 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #2 │ │ │ │ - beq fe794 │ │ │ │ + beq fe7c0 │ │ │ │ cmp r0, #0 │ │ │ │ - bne fe788 │ │ │ │ - ldr r3, [pc, #44] @ fe7a0 │ │ │ │ + bne fe7b4 │ │ │ │ + ldr r3, [pc, #44] @ fe7cc │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #20] @ fe7a4 │ │ │ │ + ldr r3, [pc, #20] @ fe7d0 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ - b fe774 │ │ │ │ + b fe7a0 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - eorseq r1, r4, r0, lsr #17 │ │ │ │ + eorseq r1, r4, r4, ror r8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ │ │ │ │ -000fe7a8 : │ │ │ │ +000fe7d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ - ldr r2, [pc, #1604] @ fee04 │ │ │ │ - ldr r3, [pc, #1604] @ fee08 │ │ │ │ + ldr r2, [pc, #1604] @ fee30 │ │ │ │ + ldr r3, [pc, #1604] @ fee34 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ - ldr r6, [pc, #1592] @ fee0c │ │ │ │ + ldr r6, [pc, #1592] @ fee38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - beq fea34 │ │ │ │ + beq fea60 │ │ │ │ mov r1, #0 │ │ │ │ bl a7518 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq feae8 │ │ │ │ - ldr r3, [pc, #1544] @ fee10 │ │ │ │ + beq feb14 │ │ │ │ + ldr r3, [pc, #1544] @ fee3c │ │ │ │ ldr r7, [r6, r3] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r7] │ │ │ │ cmp r2, r3 │ │ │ │ - bne feb28 │ │ │ │ + bne feb54 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq feb5c │ │ │ │ + beq feb88 │ │ │ │ mov r1, #2 │ │ │ │ bl a7518 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq fec28 │ │ │ │ + beq fec54 │ │ │ │ ldr r2, [r7] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne fec50 │ │ │ │ + bne fec7c │ │ │ │ ldr r7, [r4, #12] │ │ │ │ cmp r7, #2 │ │ │ │ - beq fe8c0 │ │ │ │ + beq fe8ec │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq fe86c │ │ │ │ + beq fe898 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq fe96c │ │ │ │ + beq fe998 │ │ │ │ cmp r7, #114 @ 0x72 │ │ │ │ - beq fe998 │ │ │ │ + beq fe9c4 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq fe890 │ │ │ │ + beq fe8bc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq fe978 │ │ │ │ + beq fe9a4 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r2, [pc, #1400] @ fee14 │ │ │ │ - ldr r3, [pc, #1384] @ fee08 │ │ │ │ + ldr r2, [pc, #1400] @ fee40 │ │ │ │ + ldr r3, [pc, #1384] @ fee34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne fedb0 │ │ │ │ + bne feddc │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r7, [r4, #28] │ │ │ │ cmp r7, #0 │ │ │ │ - beq feddc │ │ │ │ + beq fee08 │ │ │ │ ldr r3, [r7] │ │ │ │ mov r0, r7 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r7] │ │ │ │ - ldr r3, [pc, #1328] @ fee18 │ │ │ │ + ldr r3, [pc, #1328] @ fee44 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r1, [r3, #3344] @ 0xd10 │ │ │ │ bl 50168 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq fe918 │ │ │ │ + beq fe944 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - bne fe918 │ │ │ │ + bne fe944 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmn r8, #1 │ │ │ │ - beq fe984 │ │ │ │ + beq fe9b0 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r3, [r4] │ │ │ │ ldrne r7, [r4, #12] │ │ │ │ - bne fe854 │ │ │ │ + bne fe880 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq fe948 │ │ │ │ + beq fe974 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq feb10 │ │ │ │ + beq feb3c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq fe964 │ │ │ │ + beq fe990 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq feb1c │ │ │ │ + beq feb48 │ │ │ │ mov r0, #1 │ │ │ │ - b fe894 │ │ │ │ + b fe8c0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b fe86c │ │ │ │ + b fe898 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b fe890 │ │ │ │ + b fe8bc │ │ │ │ bl 50048 │ │ │ │ cmp r0, #0 │ │ │ │ - bne fecb4 │ │ │ │ + bne fece0 │ │ │ │ ldr r7, [r4, #12] │ │ │ │ - b fe850 │ │ │ │ - ldr r3, [pc, #1148] @ fee1c │ │ │ │ + b fe87c │ │ │ │ + ldr r3, [pc, #1148] @ fee48 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ cmp r5, r3 │ │ │ │ - beq fe874 │ │ │ │ + beq fe8a0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #2 │ │ │ │ - bne fe874 │ │ │ │ + bne fe8a0 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ cmp r7, #0 │ │ │ │ - beq fedb4 │ │ │ │ + beq fede0 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r7] │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq fe9ec │ │ │ │ + beq fea18 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq fed98 │ │ │ │ - ldr r3, [pc, #1060] @ fee18 │ │ │ │ + beq fedc4 │ │ │ │ + ldr r3, [pc, #1060] @ fee44 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r1, [r3, #3344] @ 0xd10 │ │ │ │ bl 50168 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq fea20 │ │ │ │ + beq fea4c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq feda4 │ │ │ │ + beq fedd0 │ │ │ │ cmn r4, #1 │ │ │ │ - beq fed64 │ │ │ │ + beq fed90 │ │ │ │ clz r0, r4 │ │ │ │ lsr r0, r0, #5 │ │ │ │ - b fe894 │ │ │ │ - ldr r3, [pc, #996] @ fee20 │ │ │ │ + b fe8c0 │ │ │ │ + ldr r3, [pc, #996] @ fee4c │ │ │ │ mov r1, #154 @ 0x9a │ │ │ │ ldr r7, [r6, r3] │ │ │ │ - ldr r0, [pc, #988] @ fee24 │ │ │ │ + ldr r0, [pc, #988] @ fee50 │ │ │ │ ldr r2, [r7] │ │ │ │ - ldr r3, [pc, #984] @ fee28 │ │ │ │ + ldr r3, [pc, #984] @ fee54 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #976] @ fee2c │ │ │ │ - ldr r1, [pc, #976] @ fee30 │ │ │ │ + ldr r2, [pc, #976] @ fee58 │ │ │ │ + ldr r1, [pc, #976] @ fee5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ add r4, sp, #12 │ │ │ │ mov r0, r4 │ │ │ │ bl aa4f0 │ │ │ │ - ldr r2, [pc, #916] @ fee18 │ │ │ │ - ldr r3, [pc, #940] @ fee34 │ │ │ │ + ldr r2, [pc, #916] @ fee44 │ │ │ │ + ldr r3, [pc, #940] @ fee60 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r1, [r2, #2100] @ 0x834 │ │ │ │ ldr r0, [r3] │ │ │ │ ldr sl, [sp, #12] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ ldr r8, [sp, #20] │ │ │ │ bl 50378 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq fed1c │ │ │ │ + beq fed48 │ │ │ │ bl aa754 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ cmp r6, #0 │ │ │ │ - beq fec88 │ │ │ │ + beq fecb4 │ │ │ │ ldm r4, {r0, r1, r2} │ │ │ │ bl aa6bc │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b fe890 │ │ │ │ - ldr r3, [pc, #816] @ fee20 │ │ │ │ - ldr r1, [pc, #836] @ fee38 │ │ │ │ + b fe8bc │ │ │ │ + ldr r3, [pc, #816] @ fee4c │ │ │ │ + ldr r1, [pc, #836] @ fee64 │ │ │ │ ldr r7, [r6, r3] │ │ │ │ - ldr r0, [pc, #832] @ fee3c │ │ │ │ + ldr r0, [pc, #832] @ fee68 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ bl b6f00 │ │ │ │ - b fea70 │ │ │ │ + b fea9c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b fe948 │ │ │ │ + b fe974 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b fe964 │ │ │ │ - ldr r3, [pc, #752] @ fee20 │ │ │ │ - ldr r2, [pc, #780] @ fee40 │ │ │ │ + b fe990 │ │ │ │ + ldr r3, [pc, #752] @ fee4c │ │ │ │ + ldr r2, [pc, #780] @ fee6c │ │ │ │ ldr r7, [r6, r3] │ │ │ │ - ldr r1, [pc, #776] @ fee44 │ │ │ │ - ldr r0, [pc, #776] @ fee48 │ │ │ │ + ldr r1, [pc, #776] @ fee70 │ │ │ │ + ldr r0, [pc, #776] @ fee74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, r4} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ bl d8818 │ │ │ │ - b fea70 │ │ │ │ - ldr r3, [pc, #700] @ fee20 │ │ │ │ + b fea9c │ │ │ │ + ldr r3, [pc, #700] @ fee4c │ │ │ │ mov r2, #159 @ 0x9f │ │ │ │ ldr r7, [r6, r3] │ │ │ │ - ldr r0, [pc, #732] @ fee4c │ │ │ │ + ldr r0, [pc, #732] @ fee78 │ │ │ │ ldr r1, [r7] │ │ │ │ - ldr r3, [pc, #728] @ fee50 │ │ │ │ + ldr r3, [pc, #728] @ fee7c │ │ │ │ str r1, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ - ldr r1, [pc, #720] @ fee54 │ │ │ │ - ldr r2, [pc, #720] @ fee58 │ │ │ │ + ldr r1, [pc, #720] @ fee80 │ │ │ │ + ldr r2, [pc, #720] @ fee84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ add r8, sp, #24 │ │ │ │ mov r0, r8 │ │ │ │ bl aa4f0 │ │ │ │ - ldr r2, [pc, #620] @ fee18 │ │ │ │ - ldr r3, [pc, #644] @ fee34 │ │ │ │ + ldr r2, [pc, #620] @ fee44 │ │ │ │ + ldr r3, [pc, #644] @ fee60 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r1, [r2, #2100] @ 0x834 │ │ │ │ ldr r0, [r3] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ ldr sl, [sp, #28] │ │ │ │ ldr r9, [sp, #32] │ │ │ │ bl 50378 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq fed3c │ │ │ │ + beq fed68 │ │ │ │ bl aa754 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ cmp r7, #0 │ │ │ │ - beq fecec │ │ │ │ - ldr r3, [pc, #552] @ fee1c │ │ │ │ + beq fed18 │ │ │ │ + ldr r3, [pc, #552] @ fee48 │ │ │ │ ldm r8, {r0, r1, r2} │ │ │ │ ldr r5, [r6, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ bl aa6bc │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b fe844 │ │ │ │ - ldr r3, [pc, #496] @ fee20 │ │ │ │ - ldr r1, [pc, #552] @ fee5c │ │ │ │ + b fe870 │ │ │ │ + ldr r3, [pc, #496] @ fee4c │ │ │ │ + ldr r1, [pc, #552] @ fee88 │ │ │ │ ldr r7, [r6, r3] │ │ │ │ - ldr r0, [pc, #548] @ fee60 │ │ │ │ + ldr r0, [pc, #548] @ fee8c │ │ │ │ ldr r3, [r7] │ │ │ │ mov r2, #159 @ 0x9f │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b feb98 │ │ │ │ - ldr r3, [pc, #456] @ fee20 │ │ │ │ - ldr r2, [pc, #520] @ fee64 │ │ │ │ + b febc4 │ │ │ │ + ldr r3, [pc, #456] @ fee4c │ │ │ │ + ldr r2, [pc, #520] @ fee90 │ │ │ │ ldr r7, [r6, r3] │ │ │ │ - ldr r1, [pc, #516] @ fee68 │ │ │ │ - ldr r0, [pc, #516] @ fee6c │ │ │ │ + ldr r1, [pc, #516] @ fee94 │ │ │ │ + ldr r0, [pc, #516] @ fee98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #159 @ 0x9f │ │ │ │ str r5, [sp, #4] │ │ │ │ bl d8818 │ │ │ │ - b feb98 │ │ │ │ + b febc4 │ │ │ │ bl aa3f4 │ │ │ │ ldm r4, {r0, r1, r2} │ │ │ │ bl aa6bc │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, #2 │ │ │ │ - b fe894 │ │ │ │ - ldr r3, [pc, #356] @ fee20 │ │ │ │ - ldr r1, [pc, #432] @ fee70 │ │ │ │ + b fe8c0 │ │ │ │ + ldr r3, [pc, #356] @ fee4c │ │ │ │ + ldr r1, [pc, #432] @ fee9c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #428] @ fee74 │ │ │ │ + ldr r0, [pc, #428] @ feea0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #162 @ 0xa2 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b fecac │ │ │ │ + b fecd8 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ bl aa3f4 │ │ │ │ ldm r8, {r0, r1, r2} │ │ │ │ bl aa6bc │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b fecac │ │ │ │ - ldr r1, [pc, #340] @ fee78 │ │ │ │ - ldr r0, [pc, #340] @ fee7c │ │ │ │ + b fecd8 │ │ │ │ + ldr r1, [pc, #340] @ feea4 │ │ │ │ + ldr r0, [pc, #340] @ feea8 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #155 @ 0x9b │ │ │ │ bl b6f00 │ │ │ │ - b fec8c │ │ │ │ - ldr r1, [pc, #316] @ fee80 │ │ │ │ - ldr r0, [pc, #316] @ fee84 │ │ │ │ + b fecb8 │ │ │ │ + ldr r1, [pc, #316] @ feeac │ │ │ │ + ldr r0, [pc, #316] @ feeb0 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b fecf8 │ │ │ │ + b fed24 │ │ │ │ bl 50048 │ │ │ │ cmp r0, #0 │ │ │ │ - beq fea28 │ │ │ │ - ldr r3, [pc, #168] @ fee20 │ │ │ │ - ldr r1, [pc, #268] @ fee88 │ │ │ │ + beq fea54 │ │ │ │ + ldr r3, [pc, #168] @ fee4c │ │ │ │ + ldr r1, [pc, #268] @ feeb4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #264] @ fee8c │ │ │ │ + ldr r0, [pc, #264] @ feeb8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ bl b6f00 │ │ │ │ - b fecac │ │ │ │ + b fecd8 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b fe9ec │ │ │ │ + b fea18 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b fea20 │ │ │ │ + b fea4c │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #212] @ fee90 │ │ │ │ - ldr r1, [pc, #212] @ fee94 │ │ │ │ - ldr r0, [pc, #212] @ fee98 │ │ │ │ + ldr r3, [pc, #212] @ feebc │ │ │ │ + ldr r1, [pc, #212] @ feec0 │ │ │ │ + ldr r0, [pc, #212] @ feec4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2400 @ 0x960 │ │ │ │ - ldr r2, [pc, #204] @ fee9c │ │ │ │ + ldr r2, [pc, #204] @ feec8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #188] @ feea0 │ │ │ │ - ldr r1, [pc, #188] @ feea4 │ │ │ │ - ldr r0, [pc, #188] @ feea8 │ │ │ │ + ldr r3, [pc, #188] @ feecc │ │ │ │ + ldr r1, [pc, #188] @ feed0 │ │ │ │ + ldr r0, [pc, #188] @ feed4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2400 @ 0x960 │ │ │ │ - ldr r2, [pc, #180] @ feeac │ │ │ │ + ldr r2, [pc, #180] @ feed8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r1, r4, r8, lsr r8 │ │ │ │ + eorseq r1, r4, ip, lsl #16 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r1, r4, ip, lsl r8 │ │ │ │ + @ instruction: 0x003417f0 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ - eorseq r1, r4, ip, asr r7 │ │ │ │ + eorseq r1, r4, r0, lsr r7 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldrsheq r0, [r0], -r0 @ │ │ │ │ - eorseq r6, r1, r0, lsl #13 │ │ │ │ - eoreq sp, pc, r0, lsr r2 @ │ │ │ │ - eorseq r1, r0, ip, asr #26 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x00301cb4 │ │ │ │ - eorseq r0, r0, r8, asr r0 │ │ │ │ - eoreq sp, pc, r8, lsl #11 │ │ │ │ - eorseq r1, r0, ip, ror #24 │ │ │ │ - eorseq r0, r0, ip │ │ │ │ - eoreq pc, pc, r8, asr #31 │ │ │ │ - eorseq r6, r1, r8, asr r5 │ │ │ │ - eorseq r1, r0, r4, lsr #24 │ │ │ │ - eoreq sp, pc, r8, lsl #2 │ │ │ │ - eorseq r1, r0, r0, ror fp │ │ │ │ - eoreq pc, pc, r4, lsl pc @ │ │ │ │ - eoreq sp, pc, r0, ror #8 │ │ │ │ - eorseq r1, r0, r4, asr #22 │ │ │ │ - eoreq pc, pc, r4, ror #29 │ │ │ │ - eorseq r1, r0, r8, ror #21 │ │ │ │ - eoreq pc, pc, r8, lsl #29 │ │ │ │ - eorseq r1, r0, r8, lsl #21 │ │ │ │ - eoreq pc, pc, ip, lsr #28 │ │ │ │ - eorseq r1, r0, r8, ror #20 │ │ │ │ - eoreq pc, pc, ip, lsl #28 │ │ │ │ + @ instruction: 0x003005fc │ │ │ │ + eorseq r6, r1, ip, lsl #23 │ │ │ │ + eoreq sp, pc, ip, lsr r7 @ │ │ │ │ + eorseq r2, r0, r8, asr r2 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + eorseq r2, r0, r0, asr #3 │ │ │ │ + eorseq r0, r0, r4, ror #10 │ │ │ │ + mlaeq pc, r4, sl, sp @ │ │ │ │ + eorseq r2, r0, r8, ror r1 │ │ │ │ + eorseq r0, r0, r8, lsl r5 │ │ │ │ + @ instruction: 0x003004d4 │ │ │ │ + eorseq r6, r1, r4, ror #20 │ │ │ │ + eorseq r2, r0, r0, lsr r1 │ │ │ │ + eoreq sp, pc, r4, lsl r6 @ │ │ │ │ + eorseq r2, r0, ip, ror r0 │ │ │ │ + eorseq r0, r0, r0, lsr #8 │ │ │ │ + eoreq sp, pc, ip, ror #18 │ │ │ │ + eorseq r2, r0, r0, asr r0 │ │ │ │ + @ instruction: 0x003003f0 │ │ │ │ + @ instruction: 0x00301ff4 │ │ │ │ + mlaseq r0, r4, r3, r0 │ │ │ │ + mlaseq r0, r4, pc, r1 @ │ │ │ │ + eorseq r0, r0, r8, lsr r3 │ │ │ │ + eorseq r1, r0, r4, ror pc │ │ │ │ + eorseq r0, r0, r8, lsl r3 │ │ │ │ + eorseq r1, r0, r8, lsr pc │ │ │ │ + @ instruction: 0x003002dc │ │ │ │ + @ instruction: 0x003248b4 │ │ │ │ + @ instruction: 0x002f69b4 │ │ │ │ eorseq r1, r0, ip, lsr #20 │ │ │ │ - ldrdeq pc, [pc], -r0 @ │ │ │ │ - eorseq r4, r2, r8, lsr #7 │ │ │ │ - eoreq r6, pc, r8, lsr #9 │ │ │ │ - eorseq r1, r0, r0, lsr #10 │ │ │ │ - andeq r4, r2, fp, ror r8 │ │ │ │ - eorseq r4, r2, r0, lsl #7 │ │ │ │ - eoreq r6, pc, r0, lsl #9 │ │ │ │ - eorseq r0, r0, r4, asr #31 │ │ │ │ - andeq r4, r2, r5, lsr r8 │ │ │ │ + andeq r4, r2, r3, ror r8 │ │ │ │ + eorseq r4, r2, ip, lsl #17 │ │ │ │ + eoreq r6, pc, ip, lsl #19 │ │ │ │ + @ instruction: 0x003014d0 │ │ │ │ + andeq r4, r2, sp, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl fe7a8 │ │ │ │ - ldr r4, [pc, #64] @ fef0c │ │ │ │ + bl fe7d4 │ │ │ │ + ldr r4, [pc, #64] @ fef38 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #2 │ │ │ │ - beq fef04 │ │ │ │ + beq fef30 │ │ │ │ cmp r0, #0 │ │ │ │ - bne feef8 │ │ │ │ - ldr r3, [pc, #44] @ fef10 │ │ │ │ + bne fef24 │ │ │ │ + ldr r3, [pc, #44] @ fef3c │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #20] @ fef14 │ │ │ │ + ldr r3, [pc, #20] @ fef40 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ - b feee4 │ │ │ │ + b fef10 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - eorseq r1, r4, r0, lsr r1 │ │ │ │ + eorseq r1, r4, r4, lsl #2 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ │ │ │ │ -000fef18 : │ │ │ │ +000fef44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [r0, #20] │ │ │ │ - ldr r8, [pc, #684] @ ff1e0 │ │ │ │ + ldr r8, [pc, #684] @ ff20c │ │ │ │ cmp r6, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r8, pc, r8 │ │ │ │ - beq ff10c │ │ │ │ + beq ff138 │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r0, [r6, #8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ bl 4fb5c │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq ff148 │ │ │ │ + beq ff174 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ movgt r5, #0 │ │ │ │ movgt r3, r5 │ │ │ │ - ble ff00c │ │ │ │ + ble ff038 │ │ │ │ ldr r2, [r6, #12] │ │ │ │ asr r3, r3, #1 │ │ │ │ ldr r4, [r2, r3, lsl #2] │ │ │ │ cmp r4, #0 │ │ │ │ - beq ff1b8 │ │ │ │ + beq ff1e4 │ │ │ │ ldr r3, [r4] │ │ │ │ - ldr r2, [pc, #588] @ ff1e4 │ │ │ │ + ldr r2, [pc, #588] @ ff210 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r1 │ │ │ │ - bne ff088 │ │ │ │ + bne ff0b4 │ │ │ │ ldr r9, [r4, #12] │ │ │ │ tst r9, #1 │ │ │ │ - bne ff0fc │ │ │ │ + bne ff128 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq fefd8 │ │ │ │ + beq ff004 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq ff07c │ │ │ │ + beq ff0a8 │ │ │ │ mov r0, r9 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl a7e8c │ │ │ │ cmp r0, #0 │ │ │ │ - beq ff0d4 │ │ │ │ + beq ff100 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ add r5, r5, #2 │ │ │ │ cmp r5, r3, lsl #1 │ │ │ │ mov r3, r5 │ │ │ │ - blt fef78 │ │ │ │ + blt fefa4 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq ff028 │ │ │ │ + beq ff054 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq ff178 │ │ │ │ - ldr r3, [pc, #440] @ ff1e8 │ │ │ │ + beq ff1a4 │ │ │ │ + ldr r3, [pc, #440] @ ff214 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #3040] @ 0xbe0 │ │ │ │ bl a840c │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq ff060 │ │ │ │ + beq ff08c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq ff184 │ │ │ │ + beq ff1b0 │ │ │ │ cmp r4, #1 │ │ │ │ - beq ff190 │ │ │ │ + beq ff1bc │ │ │ │ cmp r4, #2 │ │ │ │ movle r0, #0 │ │ │ │ movgt r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b fefd8 │ │ │ │ - ldr r3, [pc, #348] @ ff1ec │ │ │ │ - ldr r2, [pc, #348] @ ff1f0 │ │ │ │ + b ff004 │ │ │ │ + ldr r3, [pc, #348] @ ff218 │ │ │ │ + ldr r2, [pc, #348] @ ff21c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r1, [pc, #344] @ ff1f4 │ │ │ │ - ldr r0, [pc, #344] @ ff1f8 │ │ │ │ + ldr r1, [pc, #344] @ ff220 │ │ │ │ + ldr r0, [pc, #344] @ ff224 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, r4} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #212 @ 0xd4 │ │ │ │ bl d8818 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, #2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r3, [pc, #272] @ ff1ec │ │ │ │ - ldr r1, [pc, #284] @ ff1fc │ │ │ │ + ldr r3, [pc, #272] @ ff218 │ │ │ │ + ldr r1, [pc, #284] @ ff228 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r0, [pc, #280] @ ff200 │ │ │ │ + ldr r0, [pc, #280] @ ff22c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #212 @ 0xd4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b ff0b8 │ │ │ │ + b ff0e4 │ │ │ │ mov r0, r9 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r4] │ │ │ │ - b fefc0 │ │ │ │ - ldr r3, [pc, #216] @ ff1ec │ │ │ │ + b fefec │ │ │ │ + ldr r3, [pc, #216] @ ff218 │ │ │ │ mov r0, #212 @ 0xd4 │ │ │ │ ldr r2, [r8, r3] │ │ │ │ - ldr r1, [pc, #228] @ ff204 │ │ │ │ + ldr r1, [pc, #228] @ ff230 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #224] @ ff208 │ │ │ │ + ldr r3, [pc, #224] @ ff234 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #220] @ ff20c │ │ │ │ - ldr r0, [pc, #220] @ ff210 │ │ │ │ + ldr r2, [pc, #220] @ ff238 │ │ │ │ + ldr r0, [pc, #220] @ ff23c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b ff0c8 │ │ │ │ - ldr r3, [pc, #156] @ ff1ec │ │ │ │ - ldr r1, [pc, #192] @ ff214 │ │ │ │ + b ff0f4 │ │ │ │ + ldr r3, [pc, #156] @ ff218 │ │ │ │ + ldr r1, [pc, #192] @ ff240 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r0, [pc, #188] @ ff218 │ │ │ │ + ldr r0, [pc, #188] @ ff244 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #212 @ 0xd4 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b ff0c8 │ │ │ │ + b ff0f4 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b ff028 │ │ │ │ + b ff054 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b ff060 │ │ │ │ - ldr r3, [pc, #84] @ ff1ec │ │ │ │ - ldr r1, [pc, #128] @ ff21c │ │ │ │ + b ff08c │ │ │ │ + ldr r3, [pc, #84] @ ff218 │ │ │ │ + ldr r1, [pc, #128] @ ff248 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r0, [pc, #124] @ ff220 │ │ │ │ + ldr r0, [pc, #124] @ ff24c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #212 @ 0xd4 │ │ │ │ bl b6f00 │ │ │ │ - b ff0c8 │ │ │ │ - ldr r3, [pc, #100] @ ff224 │ │ │ │ - ldr r1, [pc, #100] @ ff228 │ │ │ │ - ldr r0, [pc, #100] @ ff22c │ │ │ │ + b ff0f4 │ │ │ │ + ldr r3, [pc, #100] @ ff250 │ │ │ │ + ldr r1, [pc, #100] @ ff254 │ │ │ │ + ldr r0, [pc, #100] @ ff258 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2368 @ 0x940 │ │ │ │ - ldr r2, [pc, #92] @ ff230 │ │ │ │ + ldr r2, [pc, #92] @ ff25c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r1, r4, r0, asr #1 │ │ │ │ + mlaseq r4, r4, r0, r1 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq sp, pc, r8, lsr #32 │ │ │ │ - eorseq r1, r0, r4, lsl r7 │ │ │ │ - eoreq pc, pc, ip, lsr #21 │ │ │ │ - @ instruction: 0x003016d0 │ │ │ │ - eoreq pc, pc, r8, ror #20 │ │ │ │ - eorseq r1, r0, r0, lsl #13 │ │ │ │ - eorseq r5, r1, ip, lsr #31 │ │ │ │ - eoreq ip, pc, ip, asr fp @ │ │ │ │ - eoreq pc, pc, ip, lsl sl @ │ │ │ │ - eorseq r1, r0, ip, asr r6 │ │ │ │ - strdeq pc, [pc], -r8 @ │ │ │ │ - eorseq r1, r0, r4, lsl r6 │ │ │ │ - @ instruction: 0x002ff9b0 │ │ │ │ - eorseq r3, r2, r4, lsr #31 │ │ │ │ - eoreq r6, pc, r4, lsr #1 │ │ │ │ - eorseq r0, r0, r4, asr #19 │ │ │ │ - andeq r4, r2, r2, ror #23 │ │ │ │ + eoreq sp, pc, r4, lsr r5 @ │ │ │ │ + eorseq r1, r0, r0, lsr #24 │ │ │ │ + @ instruction: 0x002fffb8 │ │ │ │ + @ instruction: 0x00301bdc │ │ │ │ + eoreq pc, pc, r4, ror pc @ │ │ │ │ + eorseq r1, r0, ip, lsl #23 │ │ │ │ + @ instruction: 0x003164b8 │ │ │ │ + eoreq sp, pc, r8, rrx │ │ │ │ + eoreq pc, pc, r8, lsr #30 │ │ │ │ + eorseq r1, r0, r8, ror #22 │ │ │ │ + eoreq pc, pc, r4, lsl #30 │ │ │ │ + eorseq r1, r0, r0, lsr #22 │ │ │ │ + @ instruction: 0x002ffebc │ │ │ │ + @ instruction: 0x003244b0 │ │ │ │ + @ instruction: 0x002f65b0 │ │ │ │ + @ instruction: 0x00300ed0 │ │ │ │ + ldrdeq r4, [r2], -sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl fef18 │ │ │ │ - ldr r4, [pc, #64] @ ff290 │ │ │ │ + bl fef44 │ │ │ │ + ldr r4, [pc, #64] @ ff2bc │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #2 │ │ │ │ - beq ff288 │ │ │ │ + beq ff2b4 │ │ │ │ cmp r0, #0 │ │ │ │ - bne ff27c │ │ │ │ - ldr r3, [pc, #44] @ ff294 │ │ │ │ + bne ff2a8 │ │ │ │ + ldr r3, [pc, #44] @ ff2c0 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #20] @ ff298 │ │ │ │ + ldr r3, [pc, #20] @ ff2c4 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ - b ff268 │ │ │ │ + b ff294 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - eorseq r0, r4, ip, lsr #27 │ │ │ │ + eorseq r0, r4, r0, lsl #27 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ │ │ │ │ -000ff29c : │ │ │ │ +000ff2c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #20] │ │ │ │ - ldr r4, [pc, #260] @ ff3bc │ │ │ │ + ldr r4, [pc, #260] @ ff3e8 │ │ │ │ cmp r2, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ - beq ff31c │ │ │ │ + beq ff348 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bne ff2d8 │ │ │ │ + bne ff304 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, pc} │ │ │ │ mvn r1, #1 │ │ │ │ mov r0, r2 │ │ │ │ bl a760c │ │ │ │ cmp r0, #0 │ │ │ │ - beq ff35c │ │ │ │ - ldr r3, [pc, #204] @ ff3c0 │ │ │ │ + beq ff388 │ │ │ │ + ldr r3, [pc, #204] @ ff3ec │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne ff384 │ │ │ │ + bne ff3b0 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ sub r0, r0, #22 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #160] @ ff3c4 │ │ │ │ + ldr r3, [pc, #160] @ ff3f0 │ │ │ │ mov r0, #217 @ 0xd9 │ │ │ │ ldr r2, [r4, r3] │ │ │ │ - ldr r1, [pc, #152] @ ff3c8 │ │ │ │ + ldr r1, [pc, #152] @ ff3f4 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #148] @ ff3cc │ │ │ │ - ldr r2, [pc, #148] @ ff3d0 │ │ │ │ + ldr r3, [pc, #148] @ ff3f8 │ │ │ │ + ldr r2, [pc, #148] @ ff3fc │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r0, [pc, #144] @ ff3d4 │ │ │ │ + ldr r0, [pc, #144] @ ff400 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, #2 │ │ │ │ - b ff2d0 │ │ │ │ - ldr r3, [pc, #96] @ ff3c4 │ │ │ │ - ldr r1, [pc, #112] @ ff3d8 │ │ │ │ + b ff2fc │ │ │ │ + ldr r3, [pc, #96] @ ff3f0 │ │ │ │ + ldr r1, [pc, #112] @ ff404 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #108] @ ff3dc │ │ │ │ + ldr r0, [pc, #108] @ ff408 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #219 @ 0xdb │ │ │ │ bl b6f00 │ │ │ │ - b ff354 │ │ │ │ - ldr r3, [pc, #56] @ ff3c4 │ │ │ │ - ldr ip, [pc, #80] @ ff3e0 │ │ │ │ + b ff380 │ │ │ │ + ldr r3, [pc, #56] @ ff3f0 │ │ │ │ + ldr ip, [pc, #80] @ ff40c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r1, [pc, #76] @ ff3e4 │ │ │ │ + ldr r1, [pc, #76] @ ff410 │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r0, [pc, #68] @ ff3e8 │ │ │ │ + ldr r0, [pc, #68] @ ff414 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #219 @ 0xdb │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ - b ff354 │ │ │ │ - eorseq r0, r4, ip, lsr sp │ │ │ │ + b ff380 │ │ │ │ + eorseq r0, r4, r0, lsl sp │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq r1, r0, r8, lsl #9 │ │ │ │ - mlaseq r1, ip, sp, r5 │ │ │ │ - eoreq ip, pc, ip, asr #18 │ │ │ │ - eoreq pc, pc, ip, lsl #16 │ │ │ │ - eorseq r1, r0, r0, ror #8 │ │ │ │ - eoreq pc, pc, r4, ror #15 │ │ │ │ - eoreq ip, pc, r4, lsr #26 │ │ │ │ - eorseq r1, r0, r8, lsr #8 │ │ │ │ - eoreq pc, pc, ip, lsr #15 │ │ │ │ + mlaseq r0, r4, r9, r1 │ │ │ │ + eorseq r6, r1, r8, lsr #5 │ │ │ │ + eoreq ip, pc, r8, asr lr @ │ │ │ │ + eoreq pc, pc, r8, lsl sp @ │ │ │ │ + eorseq r1, r0, ip, ror #18 │ │ │ │ + strdeq pc, [pc], -r0 @ │ │ │ │ + eoreq sp, pc, r0, lsr r2 @ │ │ │ │ + eorseq r1, r0, r4, lsr r9 │ │ │ │ + @ instruction: 0x002ffcb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl ff29c │ │ │ │ - ldr r4, [pc, #64] @ ff448 │ │ │ │ + bl ff2c8 │ │ │ │ + ldr r4, [pc, #64] @ ff474 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #2 │ │ │ │ - beq ff440 │ │ │ │ + beq ff46c │ │ │ │ cmp r0, #0 │ │ │ │ - bne ff434 │ │ │ │ - ldr r3, [pc, #44] @ ff44c │ │ │ │ + bne ff460 │ │ │ │ + ldr r3, [pc, #44] @ ff478 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #20] @ ff450 │ │ │ │ + ldr r3, [pc, #20] @ ff47c │ │ │ │ ldr r0, [r4, r3] │ │ │ │ - b ff420 │ │ │ │ + b ff44c │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x00340bf4 │ │ │ │ + eorseq r0, r4, r8, asr #23 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ │ │ │ │ -000ff454 : │ │ │ │ +000ff480 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr r2, [pc, #1144] @ ff8e4 │ │ │ │ - ldr r3, [pc, #1144] @ ff8e8 │ │ │ │ + ldr r2, [pc, #1144] @ ff910 │ │ │ │ + ldr r3, [pc, #1144] @ ff914 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r5, [pc, #1140] @ ff8ec │ │ │ │ + ldr r5, [pc, #1140] @ ff918 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ subs r4, r1, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - beq ff510 │ │ │ │ + beq ff53c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - beq ff690 │ │ │ │ + beq ff6bc │ │ │ │ ldr r0, [r0, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq ff6b4 │ │ │ │ + beq ff6e0 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ lsl r2, r2, #1 │ │ │ │ cmp r2, #2 │ │ │ │ - beq ff550 │ │ │ │ + beq ff57c │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq ff4dc │ │ │ │ + beq ff508 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq ff684 │ │ │ │ + beq ff6b0 │ │ │ │ mov r4, #0 │ │ │ │ - ldr r2, [pc, #1032] @ ff8f0 │ │ │ │ - ldr r3, [pc, #1020] @ ff8e8 │ │ │ │ + ldr r2, [pc, #1032] @ ff91c │ │ │ │ + ldr r3, [pc, #1020] @ ff914 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne ff8bc │ │ │ │ + bne ff8e8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r3, [pc, #988] @ ff8f4 │ │ │ │ + ldr r3, [pc, #988] @ ff920 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ movne r4, r2 │ │ │ │ strne r3, [r2] │ │ │ │ - bne ff4a8 │ │ │ │ + bne ff4d4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq ff6b0 │ │ │ │ + beq ff6dc │ │ │ │ ldr r3, [r0, #8] │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r3, #2 │ │ │ │ moveq r4, r2 │ │ │ │ - bne ff4dc │ │ │ │ + bne ff508 │ │ │ │ mov r1, #0 │ │ │ │ bl a7518 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq ff790 │ │ │ │ - ldr r3, [pc, #912] @ ff8f8 │ │ │ │ + beq ff7bc │ │ │ │ + ldr r3, [pc, #912] @ ff924 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne ff7b8 │ │ │ │ - ldr r3, [pc, #892] @ ff8fc │ │ │ │ + bne ff7e4 │ │ │ │ + ldr r3, [pc, #892] @ ff928 │ │ │ │ ldr r2, [r6, #12] │ │ │ │ cmp r2, r3 │ │ │ │ - bne ff700 │ │ │ │ - ldr r3, [pc, #868] @ ff8f4 │ │ │ │ + bne ff72c │ │ │ │ + ldr r3, [pc, #868] @ ff920 │ │ │ │ ldr r7, [r6, #60] @ 0x3c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ cmp r7, r3 │ │ │ │ - beq ff700 │ │ │ │ + beq ff72c │ │ │ │ cmp r4, r3 │ │ │ │ - beq ff744 │ │ │ │ + beq ff770 │ │ │ │ cmp r7, #0 │ │ │ │ - beq ff8c0 │ │ │ │ + beq ff8ec │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r7] │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq ff5d8 │ │ │ │ + beq ff604 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq ff7f0 │ │ │ │ + beq ff81c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #8] │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq ff610 │ │ │ │ + beq ff63c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq ff7fc │ │ │ │ + beq ff828 │ │ │ │ cmp r6, #0 │ │ │ │ - beq ff82c │ │ │ │ + beq ff858 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq ff634 │ │ │ │ + beq ff660 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq ff808 │ │ │ │ - ldr r3, [pc, #708] @ ff900 │ │ │ │ + beq ff834 │ │ │ │ + ldr r3, [pc, #708] @ ff92c │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ cmp r2, r3 │ │ │ │ - bne ff85c │ │ │ │ - ldr r2, [pc, #692] @ ff904 │ │ │ │ + bne ff888 │ │ │ │ + ldr r2, [pc, #692] @ ff930 │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r4, [r5, r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ sub r4, r6, r4 │ │ │ │ clz r4, r4 │ │ │ │ lsr r4, r4, #5 │ │ │ │ - beq ff4e0 │ │ │ │ + beq ff50c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bne ff4e0 │ │ │ │ + bne ff50c │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b ff4e0 │ │ │ │ + b ff50c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b ff4dc │ │ │ │ + b ff508 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq ff6b4 │ │ │ │ + beq ff6e0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r3, #2 │ │ │ │ - bne ff4dc │ │ │ │ - b ff550 │ │ │ │ + bne ff508 │ │ │ │ + b ff57c │ │ │ │ mov r4, r2 │ │ │ │ - ldr r3, [pc, #588] @ ff908 │ │ │ │ + ldr r3, [pc, #588] @ ff934 │ │ │ │ mov r1, #229 @ 0xe5 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ - ldr r3, [pc, #580] @ ff90c │ │ │ │ + ldr r3, [pc, #580] @ ff938 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r2, [pc, #572] @ ff910 │ │ │ │ - ldr r0, [pc, #572] @ ff914 │ │ │ │ + ldr r2, [pc, #572] @ ff93c │ │ │ │ + ldr r0, [pc, #572] @ ff940 │ │ │ │ str r1, [sp] │ │ │ │ - ldr r1, [pc, #568] @ ff918 │ │ │ │ + ldr r1, [pc, #568] @ ff944 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r4, #2 │ │ │ │ - b ff4e0 │ │ │ │ + b ff50c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq ff71c │ │ │ │ + beq ff748 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq ff784 │ │ │ │ + beq ff7b0 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq ff4dc │ │ │ │ + beq ff508 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bne ff4dc │ │ │ │ + bne ff508 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b ff4dc │ │ │ │ + b ff508 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq ff760 │ │ │ │ + beq ff78c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq ff814 │ │ │ │ + beq ff840 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq ff77c │ │ │ │ + beq ff7a8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq ff820 │ │ │ │ + beq ff84c │ │ │ │ mov r4, #1 │ │ │ │ - b ff4e0 │ │ │ │ + b ff50c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b ff71c │ │ │ │ - ldr r3, [pc, #368] @ ff908 │ │ │ │ - ldr r1, [pc, #384] @ ff91c │ │ │ │ + b ff748 │ │ │ │ + ldr r3, [pc, #368] @ ff934 │ │ │ │ + ldr r1, [pc, #384] @ ff948 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #380] @ ff920 │ │ │ │ + ldr r0, [pc, #380] @ ff94c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #231 @ 0xe7 │ │ │ │ bl b6f00 │ │ │ │ - b ff6f0 │ │ │ │ - ldr r3, [pc, #328] @ ff908 │ │ │ │ - ldr ip, [pc, #352] @ ff924 │ │ │ │ + b ff71c │ │ │ │ + ldr r3, [pc, #328] @ ff934 │ │ │ │ + ldr ip, [pc, #352] @ ff950 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #348] @ ff928 │ │ │ │ - ldr r0, [pc, #348] @ ff92c │ │ │ │ + ldr r1, [pc, #348] @ ff954 │ │ │ │ + ldr r0, [pc, #348] @ ff958 │ │ │ │ add ip, pc, ip │ │ │ │ str r6, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #231 @ 0xe7 │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ - b ff6f0 │ │ │ │ + b ff71c │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b ff5d8 │ │ │ │ + b ff604 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b ff610 │ │ │ │ + b ff63c │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b ff634 │ │ │ │ + b ff660 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b ff760 │ │ │ │ + b ff78c │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b ff77c │ │ │ │ - ldr r3, [pc, #212] @ ff908 │ │ │ │ - ldr r1, [pc, #248] @ ff930 │ │ │ │ + b ff7a8 │ │ │ │ + ldr r3, [pc, #212] @ ff934 │ │ │ │ + ldr r1, [pc, #248] @ ff95c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #244] @ ff934 │ │ │ │ + ldr r0, [pc, #244] @ ff960 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #237 @ 0xed │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b ff6f8 │ │ │ │ - ldr r0, [pc, #212] @ ff938 │ │ │ │ + b ff724 │ │ │ │ + ldr r0, [pc, #212] @ ff964 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq ff888 │ │ │ │ + beq ff8b4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq ff8b0 │ │ │ │ - ldr r3, [pc, #120] @ ff908 │ │ │ │ - ldr r1, [pc, #168] @ ff93c │ │ │ │ + beq ff8dc │ │ │ │ + ldr r3, [pc, #120] @ ff934 │ │ │ │ + ldr r1, [pc, #168] @ ff968 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #164] @ ff940 │ │ │ │ + ldr r0, [pc, #164] @ ff96c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #237 @ 0xed │ │ │ │ bl b6f00 │ │ │ │ - b ff6f8 │ │ │ │ + b ff724 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b ff888 │ │ │ │ + b ff8b4 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #124] @ ff944 │ │ │ │ - ldr r1, [pc, #124] @ ff948 │ │ │ │ - ldr r0, [pc, #124] @ ff94c │ │ │ │ + ldr r3, [pc, #124] @ ff970 │ │ │ │ + ldr r1, [pc, #124] @ ff974 │ │ │ │ + ldr r0, [pc, #124] @ ff978 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #120] @ ff950 │ │ │ │ + ldr r2, [pc, #120] @ ff97c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #2336 @ 0x920 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r0, r4, ip, lsl #23 │ │ │ │ + eorseq r0, r4, r0, ror #22 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r0, r4, r8, ror fp │ │ │ │ - eorseq r0, r4, r0, lsl fp │ │ │ │ + eorseq r0, r4, ip, asr #22 │ │ │ │ + eorseq r0, r4, r4, ror #21 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq r5, r1, r0, lsl #20 │ │ │ │ - @ instruction: 0x002fc5b0 │ │ │ │ - eoreq pc, pc, r0, ror r4 @ │ │ │ │ - @ instruction: 0x003167f4 │ │ │ │ - eorseq r6, r1, r4, lsr r7 │ │ │ │ - @ instruction: 0x002ff3b0 │ │ │ │ - strdeq ip, [pc], -r8 @ │ │ │ │ - eorseq r6, r1, r4, lsl #14 │ │ │ │ - eoreq pc, pc, ip, ror r3 @ │ │ │ │ - mlaseq r1, r8, r6, r6 │ │ │ │ - eoreq pc, pc, r4, lsl r3 @ │ │ │ │ - eoreq fp, pc, r0, lsr #30 │ │ │ │ - eorseq r6, r1, ip, lsr r6 │ │ │ │ - @ instruction: 0x002ff2b8 │ │ │ │ - mlaseq r2, ip, r8, r3 │ │ │ │ - eoreq r5, pc, r0, lsr #19 │ │ │ │ - eorseq r0, r0, ip, lsr r1 │ │ │ │ - andeq r4, r2, fp, asr #25 │ │ │ │ + eorseq r5, r1, ip, lsl #30 │ │ │ │ + @ instruction: 0x002fcabc │ │ │ │ + eoreq pc, pc, ip, ror r9 @ │ │ │ │ + eorseq r6, r1, r0, lsl #26 │ │ │ │ + eorseq r6, r1, r0, asr #24 │ │ │ │ + @ instruction: 0x002ff8bc │ │ │ │ + eoreq ip, pc, r4, lsl #28 │ │ │ │ + eorseq r6, r1, r0, lsl ip │ │ │ │ + eoreq pc, pc, r8, lsl #17 │ │ │ │ + eorseq r6, r1, r4, lsr #23 │ │ │ │ + eoreq pc, pc, r0, lsr #16 │ │ │ │ + eoreq ip, pc, ip, lsr #8 │ │ │ │ + eorseq r6, r1, r8, asr #22 │ │ │ │ + eoreq pc, pc, r4, asr #15 │ │ │ │ + eorseq r3, r2, r8, lsr #27 │ │ │ │ + eoreq r5, pc, ip, lsr #29 │ │ │ │ + eorseq r0, r0, r8, asr #12 │ │ │ │ + andeq r4, r2, r3, asr #25 │ │ │ │ │ │ │ │ -000ff954 : │ │ │ │ +000ff980 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #280] @ ffa90 │ │ │ │ + ldr ip, [pc, #280] @ ffabc │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #272] @ ffa94 │ │ │ │ + ldr r3, [pc, #272] @ ffac0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #248] @ ffa98 │ │ │ │ + ldr r3, [pc, #248] @ ffac4 │ │ │ │ add ip, sp, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1520 @ 0x5f0 │ │ │ │ str ip, [sp] │ │ │ │ sub r3, r3, #4 │ │ │ │ mov ip, #0 │ │ │ │ str ip, [sp, #8] │ │ │ │ bl a2fd0 │ │ │ │ - ldr r5, [pc, #216] @ ffa9c │ │ │ │ + ldr r5, [pc, #216] @ ffac8 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq ffa84 │ │ │ │ - ldr r3, [pc, #204] @ ffaa0 │ │ │ │ + beq ffab0 │ │ │ │ + ldr r3, [pc, #204] @ ffacc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne ffa50 │ │ │ │ + bne ffa7c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl ff454 │ │ │ │ + bl ff480 │ │ │ │ cmp r0, #2 │ │ │ │ - beq ffa84 │ │ │ │ + beq ffab0 │ │ │ │ cmp r0, #0 │ │ │ │ - bne ffa44 │ │ │ │ - ldr r3, [pc, #156] @ ffaa4 │ │ │ │ + bne ffa70 │ │ │ │ + ldr r3, [pc, #156] @ ffad0 │ │ │ │ ldr r0, [r5, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #136] @ ffaa8 │ │ │ │ - ldr r3, [pc, #112] @ ffa94 │ │ │ │ + ldr r2, [pc, #136] @ ffad4 │ │ │ │ + ldr r3, [pc, #112] @ ffac0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne ffa8c │ │ │ │ + bne ffab8 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r3, [pc, #96] @ ffaac │ │ │ │ + ldr r3, [pc, #96] @ ffad8 │ │ │ │ ldr r0, [r5, r3] │ │ │ │ - b ffa08 │ │ │ │ - ldr r0, [pc, #88] @ ffab0 │ │ │ │ + b ffa34 │ │ │ │ + ldr r0, [pc, #88] @ ffadc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #76] @ ffab4 │ │ │ │ - ldr r1, [pc, #76] @ ffab8 │ │ │ │ - ldr r0, [pc, #76] @ ffabc │ │ │ │ + ldr r3, [pc, #76] @ ffae0 │ │ │ │ + ldr r1, [pc, #76] @ ffae4 │ │ │ │ + ldr r0, [pc, #76] @ ffae8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b ffa18 │ │ │ │ + b ffa44 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq r0, r4, r8, ror r6 │ │ │ │ + eorseq r0, r4, ip, asr #12 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r5, r5, r8, ror #2 │ │ │ │ - eorseq r0, r4, r8, lsr r6 │ │ │ │ + eorseq r5, r5, ip, lsr r1 │ │ │ │ + eorseq r0, r4, ip, lsl #12 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ - @ instruction: 0x003405d8 │ │ │ │ + eorseq r0, r4, ip, lsr #11 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq ip, pc, ip, lsr #4 │ │ │ │ + eoreq ip, pc, r8, lsr r7 @ │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq r6, r1, r8, ror #8 │ │ │ │ - eoreq pc, pc, r0, ror #1 │ │ │ │ + eorseq r6, r1, r4, ror r9 │ │ │ │ + eoreq pc, pc, ip, ror #11 │ │ │ │ │ │ │ │ -000ffac0 : │ │ │ │ +000ffaec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [r0, #20] │ │ │ │ - ldr r6, [pc, #492] @ ffcc8 │ │ │ │ + ldr r6, [pc, #492] @ ffcf4 │ │ │ │ cmp r5, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r6, pc, r6 │ │ │ │ - beq ffc4c │ │ │ │ + beq ffc78 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ lsl r2, r2, #1 │ │ │ │ - beq ffc40 │ │ │ │ + beq ffc6c │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r5] │ │ │ │ - ble ffc1c │ │ │ │ + ble ffc48 │ │ │ │ mov r4, #0 │ │ │ │ - ldr r7, [pc, #436] @ ffccc │ │ │ │ + ldr r7, [pc, #436] @ ffcf8 │ │ │ │ mov r3, r4 │ │ │ │ - b ffb38 │ │ │ │ + b ffb64 │ │ │ │ cmp r8, r7 │ │ │ │ - beq ffb9c │ │ │ │ + beq ffbc8 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ add r4, r4, #2 │ │ │ │ cmp r4, r3, lsl #1 │ │ │ │ mov r3, r4 │ │ │ │ - bge ffc18 │ │ │ │ + bge ffc44 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ asr r3, r3, #1 │ │ │ │ ldr r0, [r2, r3, lsl #2] │ │ │ │ cmp r0, #0 │ │ │ │ - beq ffca0 │ │ │ │ - ldr r2, [pc, #380] @ ffcd0 │ │ │ │ + beq ffccc │ │ │ │ + ldr r2, [pc, #380] @ ffcfc │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldr ip, [r2] │ │ │ │ ldr r1, [r0, #4] │ │ │ │ - beq ffbc4 │ │ │ │ + beq ffbf0 │ │ │ │ add r2, r3, #1 │ │ │ │ cmp ip, r1 │ │ │ │ str r2, [r0] │ │ │ │ - bne ffbd0 │ │ │ │ + bne ffbfc │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r8, [r0, #12] │ │ │ │ - beq ffb1c │ │ │ │ + beq ffb48 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - bne ffb1c │ │ │ │ + bne ffb48 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r8, r7 │ │ │ │ - bne ffb24 │ │ │ │ + bne ffb50 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq ffbb8 │ │ │ │ + beq ffbe4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq ffc94 │ │ │ │ + beq ffcc0 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ cmp ip, r1 │ │ │ │ ldreq r8, [r0, #12] │ │ │ │ - beq ffb1c │ │ │ │ - ldr r3, [pc, #252] @ ffcd4 │ │ │ │ - ldr ip, [pc, #252] @ ffcd8 │ │ │ │ + beq ffb48 │ │ │ │ + ldr r3, [pc, #252] @ ffd00 │ │ │ │ + ldr ip, [pc, #252] @ ffd04 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r1, [pc, #248] @ ffcdc │ │ │ │ + ldr r1, [pc, #248] @ ffd08 │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r0, [pc, #244] @ ffce0 │ │ │ │ + ldr r0, [pc, #244] @ ffd0c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #243 @ 0xf3 │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, #2 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq ffc34 │ │ │ │ + beq ffc60 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq ffc88 │ │ │ │ + beq ffcb4 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ cmp r2, #0 │ │ │ │ - bgt ffb0c │ │ │ │ - b ffc34 │ │ │ │ - ldr r3, [pc, #128] @ ffcd4 │ │ │ │ + bgt ffb38 │ │ │ │ + b ffc60 │ │ │ │ + ldr r3, [pc, #128] @ ffd00 │ │ │ │ mov r0, #243 @ 0xf3 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r1, [pc, #132] @ ffce4 │ │ │ │ + ldr r1, [pc, #132] @ ffd10 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #128] @ ffce8 │ │ │ │ + ldr r3, [pc, #128] @ ffd14 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #124] @ ffcec │ │ │ │ - ldr r0, [pc, #124] @ ffcf0 │ │ │ │ + ldr r2, [pc, #124] @ ffd18 │ │ │ │ + ldr r0, [pc, #124] @ ffd1c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b ffc0c │ │ │ │ + b ffc38 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b ffc34 │ │ │ │ + b ffc60 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b ffbb8 │ │ │ │ - ldr r3, [pc, #76] @ ffcf4 │ │ │ │ - ldr r1, [pc, #76] @ ffcf8 │ │ │ │ - ldr r0, [pc, #76] @ ffcfc │ │ │ │ + b ffbe4 │ │ │ │ + ldr r3, [pc, #76] @ ffd20 │ │ │ │ + ldr r1, [pc, #76] @ ffd24 │ │ │ │ + ldr r0, [pc, #76] @ ffd28 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2288 @ 0x8f0 │ │ │ │ - ldr r2, [pc, #68] @ ffd00 │ │ │ │ + ldr r2, [pc, #68] @ ffd2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r0, r4, r8, lsl r5 │ │ │ │ + eorseq r0, r4, ip, ror #9 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldrdeq ip, [pc], -ip @ │ │ │ │ - eorseq r0, r0, r8, ror #23 │ │ │ │ - eoreq lr, pc, r8, ror #30 │ │ │ │ - eorseq r0, r0, r4, ror #22 │ │ │ │ - eorseq r5, r1, ip, ror #8 │ │ │ │ - eoreq ip, pc, ip, lsl r0 @ │ │ │ │ - ldrdeq lr, [pc], -ip @ │ │ │ │ - @ instruction: 0x003234bc │ │ │ │ - @ instruction: 0x002f55bc │ │ │ │ - eoreq pc, pc, r4, lsr pc @ │ │ │ │ - andeq r4, r2, r2, asr sp │ │ │ │ + eoreq ip, pc, r8, ror #19 │ │ │ │ + ldrsheq r1, [r0], -r4 @ │ │ │ │ + eoreq pc, pc, r4, ror r4 @ │ │ │ │ + eorseq r1, r0, r0, ror r0 │ │ │ │ + eorseq r5, r1, r8, ror r9 │ │ │ │ + eoreq ip, pc, r8, lsr #10 │ │ │ │ + eoreq pc, pc, r8, ror #7 │ │ │ │ + eorseq r3, r2, r8, asr #19 │ │ │ │ + eoreq r5, pc, r8, asr #21 │ │ │ │ + eorseq r0, r0, r0, asr #8 │ │ │ │ + andeq r4, r2, sl, asr #26 │ │ │ │ │ │ │ │ -000ffd04 : │ │ │ │ +000ffd30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #184] @ ffde0 │ │ │ │ + ldr r3, [pc, #184] @ ffe0c │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1472 @ 0x5c0 │ │ │ │ mov r0, ip │ │ │ │ sub r3, r3, #4 │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #160] @ ffde4 │ │ │ │ + ldr r5, [pc, #160] @ ffe10 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq ffdd8 │ │ │ │ - ldr r3, [pc, #148] @ ffde8 │ │ │ │ + beq ffe04 │ │ │ │ + ldr r3, [pc, #148] @ ffe14 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne ffda4 │ │ │ │ + bne ffdd0 │ │ │ │ mov r0, r4 │ │ │ │ - bl ffac0 │ │ │ │ + bl ffaec │ │ │ │ cmp r0, #2 │ │ │ │ - beq ffdd8 │ │ │ │ + beq ffe04 │ │ │ │ cmp r0, #0 │ │ │ │ - bne ffd98 │ │ │ │ - ldr r3, [pc, #104] @ ffdec │ │ │ │ + bne ffdc4 │ │ │ │ + ldr r3, [pc, #104] @ ffe18 │ │ │ │ ldr r0, [r5, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #80] @ ffdf0 │ │ │ │ + ldr r3, [pc, #80] @ ffe1c │ │ │ │ ldr r0, [r5, r3] │ │ │ │ - b ffd84 │ │ │ │ - ldr r0, [pc, #72] @ ffdf4 │ │ │ │ + b ffdb0 │ │ │ │ + ldr r0, [pc, #72] @ ffe20 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #60] @ ffdf8 │ │ │ │ - ldr r1, [pc, #60] @ ffdfc │ │ │ │ - ldr r0, [pc, #60] @ ffe00 │ │ │ │ + ldr r3, [pc, #60] @ ffe24 │ │ │ │ + ldr r1, [pc, #60] @ ffe28 │ │ │ │ + ldr r0, [pc, #60] @ ffe2c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eorseq r4, r5, r0, ror #27 │ │ │ │ - @ instruction: 0x003402b8 │ │ │ │ + @ instruction: 0x00354db4 │ │ │ │ + eorseq r0, r4, ip, lsl #5 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - ldrdeq fp, [pc], -r8 @ │ │ │ │ + eoreq ip, pc, r4, ror #7 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq r0, r0, r8, lsl sl │ │ │ │ - eoreq lr, pc, ip, lsl #27 │ │ │ │ + eorseq r0, r0, r4, lsr #30 │ │ │ │ + mlaeq pc, r8, r2, pc @ │ │ │ │ │ │ │ │ -000ffe04 : │ │ │ │ +000ffe30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ - ldr r3, [pc, #164] @ ffec4 │ │ │ │ + ldr r3, [pc, #164] @ ffef0 │ │ │ │ cmp r0, #0 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ - beq ffe70 │ │ │ │ + beq ffe9c │ │ │ │ ldr r3, [r0] │ │ │ │ mov r4, r1 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq ffe54 │ │ │ │ + beq ffe80 │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r3, #-1073741824 @ 0xc0000000 │ │ │ │ streq r3, [r0] │ │ │ │ - beq ffe54 │ │ │ │ + beq ffe80 │ │ │ │ cmp r3, #0 │ │ │ │ - beq ffe68 │ │ │ │ + beq ffe94 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ tst r0, #1 │ │ │ │ - bne ffeb4 │ │ │ │ + bne ffee0 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b ffe54 │ │ │ │ - ldr r2, [pc, #80] @ ffec8 │ │ │ │ + b ffe80 │ │ │ │ + ldr r2, [pc, #80] @ ffef4 │ │ │ │ mov r0, #252 @ 0xfc │ │ │ │ ldr r2, [r3, r2] │ │ │ │ - ldr r1, [pc, #72] @ ffecc │ │ │ │ + ldr r1, [pc, #72] @ ffef8 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #68] @ ffed0 │ │ │ │ + ldr r3, [pc, #68] @ ffefc │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #64] @ ffed4 │ │ │ │ - ldr r0, [pc, #64] @ ffed8 │ │ │ │ + ldr r2, [pc, #64] @ fff00 │ │ │ │ + ldr r0, [pc, #64] @ fff04 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ str r0, [sp, #12] │ │ │ │ bl a4704 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - b ffe60 │ │ │ │ - @ instruction: 0x003401d4 │ │ │ │ + b ffe8c │ │ │ │ + eorseq r0, r4, r8, lsr #3 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq r0, r0, ip, lsr #19 │ │ │ │ - @ instruction: 0x003004d8 │ │ │ │ - eorseq r0, r0, r4, ror #18 │ │ │ │ - @ instruction: 0x002fecb8 │ │ │ │ + @ instruction: 0x00300eb8 │ │ │ │ + eorseq r0, r0, r4, ror #19 │ │ │ │ + eorseq r0, r0, r0, ror lr │ │ │ │ + eoreq pc, pc, r4, asr #3 │ │ │ │ │ │ │ │ -000ffedc : │ │ │ │ +000fff08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr ip, [pc, #244] @ fffe8 │ │ │ │ + ldr ip, [pc, #244] @ 100014 │ │ │ │ mov lr, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #232] @ fffec │ │ │ │ + ldr r3, [pc, #232] @ 100018 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #208] @ ffff0 │ │ │ │ + ldr r3, [pc, #208] @ 10001c │ │ │ │ add ip, sp, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1424 @ 0x590 │ │ │ │ mov r5, r0 │ │ │ │ bic r1, r1, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, lr │ │ │ │ sub r3, r3, #4 │ │ │ │ str ip, [sp] │ │ │ │ bl a3100 │ │ │ │ - ldr r4, [pc, #172] @ ffff4 │ │ │ │ + ldr r4, [pc, #172] @ 100020 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq fffdc │ │ │ │ - ldr r3, [pc, #160] @ ffff8 │ │ │ │ + beq 100008 │ │ │ │ + ldr r3, [pc, #160] @ 100024 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne fffac │ │ │ │ + bne fffd8 │ │ │ │ mov r0, r5 │ │ │ │ - bl ffe04 │ │ │ │ + bl ffe30 │ │ │ │ cmp r0, #1 │ │ │ │ - beq fffdc │ │ │ │ + beq 100008 │ │ │ │ bl aaa68 │ │ │ │ - ldr r2, [pc, #116] @ ffffc │ │ │ │ - ldr r3, [pc, #96] @ fffec │ │ │ │ + ldr r2, [pc, #116] @ 100028 │ │ │ │ + ldr r3, [pc, #96] @ 100018 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne fffe4 │ │ │ │ + bne 100010 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #76] @ 100000 │ │ │ │ + ldr r0, [pc, #76] @ 10002c │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #68] @ 100004 │ │ │ │ - ldr r1, [pc, #68] @ 100008 │ │ │ │ - ldr r0, [pc, #68] @ 10000c │ │ │ │ + ldr r3, [pc, #68] @ 100030 │ │ │ │ + ldr r1, [pc, #68] @ 100034 │ │ │ │ + ldr r0, [pc, #68] @ 100038 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #252 @ 0xfc │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b fff80 │ │ │ │ + b fffac │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldrsheq r0, [r4], -r8 @ │ │ │ │ + eorseq r0, r4, ip, asr #1 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r4, r5, r8, ror #23 │ │ │ │ - ldrheq r0, [r4], -r4 @ │ │ │ │ + @ instruction: 0x00354bbc │ │ │ │ + eorseq r0, r4, r8, lsl #1 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ - eorseq r0, r4, r0, ror r0 │ │ │ │ - eoreq ip, pc, r4, lsl r1 @ │ │ │ │ + eorseq r0, r4, r4, asr #32 │ │ │ │ + eoreq ip, pc, r0, lsr #12 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq r0, r0, r0, lsl #17 │ │ │ │ - eoreq lr, pc, r8, lsl #23 │ │ │ │ + eorseq r0, r0, ip, lsl #27 │ │ │ │ + mlaeq pc, r4, r0, pc @ │ │ │ │ │ │ │ │ -00100010 : │ │ │ │ +0010003c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ - ldr r5, [pc, #1100] @ 100478 │ │ │ │ + ldr r5, [pc, #1100] @ 1004a4 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add r5, pc, r5 │ │ │ │ - beq 100250 │ │ │ │ + beq 10027c │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r8, [r0, #16] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ cmp r8, #1 │ │ │ │ mov r6, r0 │ │ │ │ - beq 100298 │ │ │ │ + beq 1002c4 │ │ │ │ tst r8, #1 │ │ │ │ - bne 100330 │ │ │ │ + bne 10035c │ │ │ │ ldrb r9, [r6, #32] │ │ │ │ cmp r9, #2 │ │ │ │ - beq 1002e0 │ │ │ │ + beq 10030c │ │ │ │ ldrb sl, [r6, #33] @ 0x21 │ │ │ │ cmp sl, #2 │ │ │ │ - beq 10033c │ │ │ │ + beq 100368 │ │ │ │ ldr r6, [r6, #36] @ 0x24 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 10037c │ │ │ │ + beq 1003a8 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r0, #0 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ - ldr r3, [pc, #988] @ 10047c │ │ │ │ + ldr r3, [pc, #988] @ 1004a8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r2, [r3, #444] @ 0x1bc │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r2, [r3, #2020] @ 0x7e4 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #2972] @ 0xb9c │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r3, #3384] @ 0xd38 │ │ │ │ ldr fp, [r3, #388] @ 0x184 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 5042c │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 1003bc │ │ │ │ + beq 1003e8 │ │ │ │ mov r0, r8 │ │ │ │ bl aaa68 │ │ │ │ cmp r9, #0 │ │ │ │ mov r8, r0 │ │ │ │ - bne 1001f8 │ │ │ │ - ldr r3, [pc, #916] @ 100480 │ │ │ │ + bne 100224 │ │ │ │ + ldr r3, [pc, #916] @ 1004ac │ │ │ │ cmp sl, #0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - beq 100208 │ │ │ │ - ldr r2, [pc, #904] @ 100484 │ │ │ │ + beq 100234 │ │ │ │ + ldr r2, [pc, #904] @ 1004b0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -182081,3578 +182092,3578 @@ │ │ │ │ str fp, [sp, #20] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ bl a8750 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 100154 │ │ │ │ + beq 100180 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 100214 │ │ │ │ + beq 100240 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 100454 │ │ │ │ + beq 100480 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 100178 │ │ │ │ + beq 1001a4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 10022c │ │ │ │ + beq 100258 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 100194 │ │ │ │ + beq 1001c0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 100220 │ │ │ │ + beq 10024c │ │ │ │ cmp r9, #0 │ │ │ │ - beq 1003fc │ │ │ │ + beq 100428 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ bl 57f28 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 1001c8 │ │ │ │ + beq 1001f4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 100244 │ │ │ │ + beq 100270 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1001e4 │ │ │ │ + beq 100210 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 100238 │ │ │ │ + beq 100264 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 10042c │ │ │ │ + beq 100458 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r3, [pc, #644] @ 100484 │ │ │ │ + ldr r3, [pc, #644] @ 1004b0 │ │ │ │ cmp sl, #0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - bne 1000f4 │ │ │ │ - ldr r2, [pc, #624] @ 100480 │ │ │ │ + bne 100120 │ │ │ │ + ldr r2, [pc, #624] @ 1004ac │ │ │ │ ldr r2, [r5, r2] │ │ │ │ - b 1000fc │ │ │ │ + b 100128 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 100154 │ │ │ │ + b 100180 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 100194 │ │ │ │ + b 1001c0 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 100178 │ │ │ │ + b 1001a4 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1001e4 │ │ │ │ + b 100210 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1001c8 │ │ │ │ - ldr r3, [pc, #560] @ 100488 │ │ │ │ - ldr r0, [pc, #560] @ 10048c │ │ │ │ + b 1001f4 │ │ │ │ + ldr r3, [pc, #560] @ 1004b4 │ │ │ │ + ldr r0, [pc, #560] @ 1004b8 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ - ldr r1, [pc, #556] @ 100490 │ │ │ │ + ldr r1, [pc, #556] @ 1004bc │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #552] @ 100494 │ │ │ │ - ldr r2, [pc, #552] @ 100498 │ │ │ │ + ldr r3, [pc, #552] @ 1004c0 │ │ │ │ + ldr r2, [pc, #552] @ 1004c4 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r0, [pc, #548] @ 10049c │ │ │ │ + ldr r0, [pc, #548] @ 1004c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r3, [pc, #488] @ 100488 │ │ │ │ + ldr r3, [pc, #488] @ 1004b4 │ │ │ │ mov r1, #472 @ 0x1d8 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ - ldr r3, [pc, #500] @ 1004a0 │ │ │ │ + ldr r3, [pc, #500] @ 1004cc │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #488] @ 1004a4 │ │ │ │ - ldr r1, [pc, #488] @ 1004a8 │ │ │ │ - ldr r0, [pc, #488] @ 1004ac │ │ │ │ + ldr r2, [pc, #488] @ 1004d0 │ │ │ │ + ldr r1, [pc, #488] @ 1004d4 │ │ │ │ + ldr r0, [pc, #488] @ 1004d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 100288 │ │ │ │ - ldr r3, [pc, #416] @ 100488 │ │ │ │ - ldr r2, [pc, #452] @ 1004b0 │ │ │ │ + b 1002b4 │ │ │ │ + ldr r3, [pc, #416] @ 1004b4 │ │ │ │ + ldr r2, [pc, #452] @ 1004dc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ - ldr r2, [pc, #440] @ 1004b4 │ │ │ │ - ldr r3, [pc, #440] @ 1004b8 │ │ │ │ - ldr r0, [pc, #440] @ 1004bc │ │ │ │ + ldr r2, [pc, #440] @ 1004e0 │ │ │ │ + ldr r3, [pc, #440] @ 1004e4 │ │ │ │ + ldr r0, [pc, #440] @ 1004e8 │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r1, [pc, #436] @ 1004c0 │ │ │ │ + ldr r1, [pc, #436] @ 1004ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ - b 100288 │ │ │ │ + b 1002b4 │ │ │ │ mov r0, r8 │ │ │ │ bl a4704 │ │ │ │ - b 100060 │ │ │ │ - ldr r3, [pc, #324] @ 100488 │ │ │ │ - ldr r2, [pc, #380] @ 1004c4 │ │ │ │ + b 10008c │ │ │ │ + ldr r3, [pc, #324] @ 1004b4 │ │ │ │ + ldr r2, [pc, #380] @ 1004f0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #364] @ 1004c8 │ │ │ │ - ldr r2, [pc, #364] @ 1004cc │ │ │ │ - ldr r1, [pc, #364] @ 1004d0 │ │ │ │ - ldr r0, [pc, #364] @ 1004d4 │ │ │ │ + ldr r3, [pc, #364] @ 1004f4 │ │ │ │ + ldr r2, [pc, #364] @ 1004f8 │ │ │ │ + ldr r1, [pc, #364] @ 1004fc │ │ │ │ + ldr r0, [pc, #364] @ 100500 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 10031c │ │ │ │ - ldr r3, [pc, #260] @ 100488 │ │ │ │ - ldr r2, [pc, #336] @ 1004d8 │ │ │ │ + b 100348 │ │ │ │ + ldr r3, [pc, #260] @ 1004b4 │ │ │ │ + ldr r2, [pc, #336] @ 100504 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #320] @ 1004dc │ │ │ │ - ldr r2, [pc, #320] @ 1004e0 │ │ │ │ - ldr r1, [pc, #320] @ 1004e4 │ │ │ │ - ldr r0, [pc, #320] @ 1004e8 │ │ │ │ + ldr r3, [pc, #320] @ 100508 │ │ │ │ + ldr r2, [pc, #320] @ 10050c │ │ │ │ + ldr r1, [pc, #320] @ 100510 │ │ │ │ + ldr r0, [pc, #320] @ 100514 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 10031c │ │ │ │ - ldr r3, [pc, #196] @ 100488 │ │ │ │ - ldr r1, [pc, #292] @ 1004ec │ │ │ │ + b 100348 │ │ │ │ + ldr r3, [pc, #196] @ 1004b4 │ │ │ │ + ldr r1, [pc, #292] @ 100518 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #288] @ 1004f0 │ │ │ │ - ldr r2, [pc, #288] @ 1004f4 │ │ │ │ + ldr r0, [pc, #288] @ 10051c │ │ │ │ + ldr r2, [pc, #288] @ 100520 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 100288 │ │ │ │ - ldr r3, [pc, #132] @ 100488 │ │ │ │ - ldr r1, [pc, #240] @ 1004f8 │ │ │ │ + b 1002b4 │ │ │ │ + ldr r3, [pc, #132] @ 1004b4 │ │ │ │ + ldr r1, [pc, #240] @ 100524 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #236] @ 1004fc │ │ │ │ - ldr r2, [pc, #224] @ 1004f4 │ │ │ │ + ldr r0, [pc, #236] @ 100528 │ │ │ │ + ldr r2, [pc, #224] @ 100520 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 100288 │ │ │ │ - ldr r3, [pc, #84] @ 100488 │ │ │ │ - ldr r1, [pc, #200] @ 100500 │ │ │ │ + b 1002b4 │ │ │ │ + ldr r3, [pc, #84] @ 1004b4 │ │ │ │ + ldr r1, [pc, #200] @ 10052c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #196] @ 100504 │ │ │ │ - ldr r2, [pc, #176] @ 1004f4 │ │ │ │ + ldr r0, [pc, #196] @ 100530 │ │ │ │ + ldr r2, [pc, #176] @ 100520 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1001ec │ │ │ │ - ldr r3, [pc, #172] @ 100508 │ │ │ │ - ldr r1, [pc, #172] @ 10050c │ │ │ │ - ldr r0, [pc, #172] @ 100510 │ │ │ │ + b 100218 │ │ │ │ + ldr r3, [pc, #172] @ 100534 │ │ │ │ + ldr r1, [pc, #172] @ 100538 │ │ │ │ + ldr r0, [pc, #172] @ 10053c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #168] @ 100514 │ │ │ │ + ldr r2, [pc, #168] @ 100540 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #2240 @ 0x8c0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq pc, r3, r8, asr #31 │ │ │ │ + mlaseq r3, ip, pc, pc @ │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ ldrdeq r0, [r0], -r7 │ │ │ │ - eoreq pc, pc, r4, ror #1 │ │ │ │ - eorseq r0, r0, r8, ror r3 │ │ │ │ - eoreq fp, pc, r8, lsl sl @ │ │ │ │ - ldrdeq lr, [pc], -r8 @ │ │ │ │ - eorseq r6, r0, r8, ror #7 │ │ │ │ - eoreq fp, pc, ip, asr #19 │ │ │ │ - mlaeq pc, r8, r0, pc @ │ │ │ │ - eoreq lr, pc, ip, lsl #17 │ │ │ │ + strdeq pc, [pc], -r0 @ │ │ │ │ + eorseq r0, r0, r4, lsl #17 │ │ │ │ + eoreq fp, pc, r4, lsr #30 │ │ │ │ + eoreq lr, pc, r4, ror #27 │ │ │ │ + @ instruction: 0x003068f4 │ │ │ │ + ldrdeq fp, [pc], -r8 @ │ │ │ │ + eoreq pc, pc, r4, lsr #11 │ │ │ │ + mlaeq pc, r8, sp, lr @ │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ - eoreq fp, pc, r4, lsl #19 │ │ │ │ - eorseq r0, r0, ip, asr #10 │ │ │ │ - eoreq lr, pc, r4, asr #16 │ │ │ │ - eoreq pc, pc, r0, asr r0 @ │ │ │ │ + mlaeq pc, r0, lr, fp @ │ │ │ │ + eorseq r0, r0, r8, asr sl │ │ │ │ + eoreq lr, pc, r0, asr sp @ │ │ │ │ + eoreq pc, pc, ip, asr r5 @ │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ - eorseq r0, r0, r0, lsl #10 │ │ │ │ - eoreq fp, pc, r8, lsr #18 │ │ │ │ + eorseq r0, r0, ip, lsl #20 │ │ │ │ + eoreq fp, pc, r4, lsr lr @ │ │ │ │ + eoreq pc, pc, r0, lsl #10 │ │ │ │ strdeq lr, [pc], -r4 @ │ │ │ │ - eoreq lr, pc, r8, ror #15 │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ - eorseq r6, r0, r4, asr #6 │ │ │ │ - eoreq fp, pc, r8, ror #17 │ │ │ │ - @ instruction: 0x002fefb4 │ │ │ │ - eoreq lr, pc, r8, lsr #15 │ │ │ │ - eoreq lr, pc, ip, lsl #31 │ │ │ │ - eoreq lr, pc, r0, lsl #15 │ │ │ │ + eorseq r6, r0, r0, asr r8 │ │ │ │ + strdeq fp, [pc], -r4 @ │ │ │ │ + eoreq pc, pc, r0, asr #9 │ │ │ │ + @ instruction: 0x002fecb4 │ │ │ │ + mlaeq pc, r8, r4, pc @ │ │ │ │ + eoreq lr, pc, ip, lsl #25 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ - eoreq lr, pc, ip, asr #30 │ │ │ │ - eoreq lr, pc, r0, asr #14 │ │ │ │ - eoreq lr, pc, ip, lsl pc @ │ │ │ │ - eoreq lr, pc, r0, lsl r7 @ │ │ │ │ - eorseq r2, r2, r8, lsl #26 │ │ │ │ - eoreq r4, pc, ip, lsl #28 │ │ │ │ - eoreq pc, pc, r4, lsl #15 │ │ │ │ - @ instruction: 0x00025cb8 │ │ │ │ + eoreq pc, pc, r8, asr r4 @ │ │ │ │ + eoreq lr, pc, ip, asr #24 │ │ │ │ + eoreq pc, pc, r8, lsr #8 │ │ │ │ + eoreq lr, pc, ip, lsl ip @ │ │ │ │ + eorseq r3, r2, r4, lsl r2 │ │ │ │ + eoreq r5, pc, r8, lsl r3 @ │ │ │ │ + mlaeq pc, r0, ip, pc @ │ │ │ │ + @ instruction: 0x00025cb0 │ │ │ │ │ │ │ │ -00100518 : │ │ │ │ +00100544 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #132] @ 1005c0 │ │ │ │ + ldr r3, [pc, #132] @ 1005ec │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1376 @ 0x560 │ │ │ │ mov r0, ip │ │ │ │ sub r3, r3, #4 │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #108] @ 1005c4 │ │ │ │ + ldr r5, [pc, #108] @ 1005f0 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1005b8 │ │ │ │ - ldr r3, [pc, #96] @ 1005c8 │ │ │ │ + beq 1005e4 │ │ │ │ + ldr r3, [pc, #96] @ 1005f4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 100584 │ │ │ │ + bne 1005b0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 100010 │ │ │ │ - ldr r0, [pc, #64] @ 1005cc │ │ │ │ + b 10003c │ │ │ │ + ldr r0, [pc, #64] @ 1005f8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #52] @ 1005d0 │ │ │ │ - ldr r1, [pc, #52] @ 1005d4 │ │ │ │ - ldr r0, [pc, #52] @ 1005d8 │ │ │ │ + ldr r3, [pc, #52] @ 1005fc │ │ │ │ + ldr r1, [pc, #52] @ 100600 │ │ │ │ + ldr r0, [pc, #52] @ 100604 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r2, [pc, #48] @ 1005dc │ │ │ │ + ldr r2, [pc, #48] @ 100608 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eorseq r4, r5, ip, asr #11 │ │ │ │ - eorseq pc, r3, r4, lsr #21 │ │ │ │ + eorseq r4, r5, r0, lsr #11 │ │ │ │ + eorseq pc, r3, r8, ror sl @ │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ - strdeq fp, [pc], -r8 @ │ │ │ │ + eoreq fp, pc, r4, lsl #24 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x002fedb4 │ │ │ │ - eoreq lr, pc, r8, lsr #11 │ │ │ │ + eoreq pc, pc, r0, asr #5 │ │ │ │ + @ instruction: 0x002feab4 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ │ │ │ │ -001005e0 : │ │ │ │ +0010060c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #20] │ │ │ │ - ldr r6, [pc, #364] @ 100768 │ │ │ │ + ldr r6, [pc, #364] @ 100794 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r6, pc, r6 │ │ │ │ - beq 1006c0 │ │ │ │ + beq 1006ec │ │ │ │ ldr r2, [r4] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ lsl r3, r3, #1 │ │ │ │ - beq 1006a8 │ │ │ │ + beq 1006d4 │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r2, #1 │ │ │ │ str r3, [r4] │ │ │ │ - bne 100660 │ │ │ │ + bne 10068c │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 100644 │ │ │ │ + beq 100670 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 1006b4 │ │ │ │ + beq 1006e0 │ │ │ │ ldr r4, [r5, #24] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 10072c │ │ │ │ + beq 100758 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ bl 50138 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 100688 │ │ │ │ + beq 1006b4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 10069c │ │ │ │ + beq 1006c8 │ │ │ │ cmp r5, #0 │ │ │ │ andge r0, r5, #255 @ 0xff │ │ │ │ - blt 100704 │ │ │ │ + blt 100730 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 100688 │ │ │ │ + b 1006b4 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 100644 │ │ │ │ - b 100660 │ │ │ │ + beq 100670 │ │ │ │ + b 10068c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 100644 │ │ │ │ - ldr r3, [pc, #164] @ 10076c │ │ │ │ + b 100670 │ │ │ │ + ldr r3, [pc, #164] @ 100798 │ │ │ │ mov r0, #496 @ 0x1f0 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r1, [pc, #156] @ 100770 │ │ │ │ + ldr r1, [pc, #156] @ 10079c │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #152] @ 100774 │ │ │ │ - ldr r2, [pc, #152] @ 100778 │ │ │ │ + ldr r3, [pc, #152] @ 1007a0 │ │ │ │ + ldr r2, [pc, #152] @ 1007a4 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r0, [pc, #148] @ 10077c │ │ │ │ + ldr r0, [pc, #148] @ 1007a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, #2 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #96] @ 10076c │ │ │ │ - ldr r1, [pc, #112] @ 100780 │ │ │ │ + ldr r3, [pc, #96] @ 100798 │ │ │ │ + ldr r1, [pc, #112] @ 1007ac │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #108] @ 100784 │ │ │ │ + ldr r0, [pc, #108] @ 1007b0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 1006f8 │ │ │ │ - ldr r3, [pc, #56] @ 10076c │ │ │ │ + b 100724 │ │ │ │ + ldr r3, [pc, #56] @ 100798 │ │ │ │ mov r0, #496 @ 0x1f0 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r1, [pc, #72] @ 100788 │ │ │ │ + ldr r1, [pc, #72] @ 1007b4 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #68] @ 10078c │ │ │ │ + ldr r3, [pc, #68] @ 1007b8 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #64] @ 100790 │ │ │ │ - ldr r0, [pc, #64] @ 100794 │ │ │ │ + ldr r2, [pc, #64] @ 1007bc │ │ │ │ + ldr r0, [pc, #64] @ 1007c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 1006f8 │ │ │ │ - @ instruction: 0x0033f9f8 │ │ │ │ + b 100724 │ │ │ │ + eorseq pc, r3, ip, asr #19 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq r0, r0, ip, lsl #3 │ │ │ │ - @ instruction: 0x003149f8 │ │ │ │ - eoreq fp, pc, r8, lsr #11 │ │ │ │ - eoreq lr, pc, r8, ror #8 │ │ │ │ - eorseq r0, r0, r0, ror #2 │ │ │ │ - eoreq lr, pc, ip, lsr r4 @ │ │ │ │ - eorseq r0, r0, r0, lsr #2 │ │ │ │ - @ instruction: 0x0031a8d0 │ │ │ │ - eoreq fp, pc, ip, lsr r5 @ │ │ │ │ - strdeq lr, [pc], -ip @ │ │ │ │ + mlaseq r0, r8, r6, r0 │ │ │ │ + eorseq r4, r1, r4, lsl #30 │ │ │ │ + @ instruction: 0x002fbab4 │ │ │ │ + eoreq lr, pc, r4, ror r9 @ │ │ │ │ + eorseq r0, r0, ip, ror #12 │ │ │ │ + eoreq lr, pc, r8, asr #18 │ │ │ │ + eorseq r0, r0, ip, lsr #12 │ │ │ │ + @ instruction: 0x0031addc │ │ │ │ + eoreq fp, pc, r8, asr #20 │ │ │ │ + eoreq lr, pc, r8, lsl #18 │ │ │ │ │ │ │ │ -00100798 : │ │ │ │ +001007c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #184] @ 100874 │ │ │ │ + ldr r3, [pc, #184] @ 1008a0 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1328 @ 0x530 │ │ │ │ mov r0, ip │ │ │ │ sub r3, r3, #4 │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #160] @ 100878 │ │ │ │ + ldr r5, [pc, #160] @ 1008a4 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 10086c │ │ │ │ - ldr r3, [pc, #148] @ 10087c │ │ │ │ + beq 100898 │ │ │ │ + ldr r3, [pc, #148] @ 1008a8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 100838 │ │ │ │ + bne 100864 │ │ │ │ mov r0, r4 │ │ │ │ - bl 1005e0 │ │ │ │ + bl 10060c │ │ │ │ cmp r0, #2 │ │ │ │ - beq 10086c │ │ │ │ + beq 100898 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 10082c │ │ │ │ - ldr r3, [pc, #104] @ 100880 │ │ │ │ + bne 100858 │ │ │ │ + ldr r3, [pc, #104] @ 1008ac │ │ │ │ ldr r0, [r5, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #80] @ 100884 │ │ │ │ + ldr r3, [pc, #80] @ 1008b0 │ │ │ │ ldr r0, [r5, r3] │ │ │ │ - b 100818 │ │ │ │ - ldr r0, [pc, #72] @ 100888 │ │ │ │ + b 100844 │ │ │ │ + ldr r0, [pc, #72] @ 1008b4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #60] @ 10088c │ │ │ │ - ldr r1, [pc, #60] @ 100890 │ │ │ │ - ldr r0, [pc, #60] @ 100894 │ │ │ │ + ldr r3, [pc, #60] @ 1008b8 │ │ │ │ + ldr r1, [pc, #60] @ 1008bc │ │ │ │ + ldr r0, [pc, #60] @ 1008c0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r2, [pc, #56] @ 100898 │ │ │ │ + ldr r2, [pc, #56] @ 1008c4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eorseq r4, r5, ip, asr #6 │ │ │ │ - eorseq pc, r3, r4, lsr #16 │ │ │ │ + eorseq r4, r5, r0, lsr #6 │ │ │ │ + @ instruction: 0x0033f7f8 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq fp, pc, r4, asr #8 │ │ │ │ + eoreq fp, pc, r0, asr r9 @ │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq r0, r0, r8, lsl r0 │ │ │ │ - strdeq lr, [pc], -r4 @ │ │ │ │ + eorseq r0, r0, r4, lsr #10 │ │ │ │ + eoreq lr, pc, r0, lsl #16 │ │ │ │ andeq r0, r0, lr, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 1005e0 │ │ │ │ + bl 10060c │ │ │ │ cmp r0, #2 │ │ │ │ mvneq r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ -001008bc : │ │ │ │ +001008e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - bl 1005e0 │ │ │ │ - ldr r5, [pc, #296] @ 100a08 │ │ │ │ + bl 10060c │ │ │ │ + ldr r5, [pc, #296] @ 100a34 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 10093c │ │ │ │ + beq 100968 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 100934 │ │ │ │ + beq 100960 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 10096c │ │ │ │ + beq 100998 │ │ │ │ mov r1, #0 │ │ │ │ bl a760c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1009a8 │ │ │ │ - ldr r3, [pc, #248] @ 100a0c │ │ │ │ + beq 1009d4 │ │ │ │ + ldr r3, [pc, #248] @ 100a38 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 1009d0 │ │ │ │ + bne 1009fc │ │ │ │ ldr r0, [r0, #12] │ │ │ │ sub r0, r0, #100 @ 0x64 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r3, [pc, #204] @ 100a10 │ │ │ │ - ldr r1, [pc, #204] @ 100a14 │ │ │ │ + ldr r3, [pc, #204] @ 100a3c │ │ │ │ + ldr r1, [pc, #204] @ 100a40 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #200] @ 100a18 │ │ │ │ + ldr r0, [pc, #200] @ 100a44 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #120 @ 0x78 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r3, [pc, #156] @ 100a10 │ │ │ │ + ldr r3, [pc, #156] @ 100a3c │ │ │ │ mov r0, #122 @ 0x7a │ │ │ │ ldr r2, [r5, r3] │ │ │ │ - ldr r1, [pc, #156] @ 100a1c │ │ │ │ + ldr r1, [pc, #156] @ 100a48 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #152] @ 100a20 │ │ │ │ + ldr r3, [pc, #152] @ 100a4c │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #148] @ 100a24 │ │ │ │ - ldr r0, [pc, #148] @ 100a28 │ │ │ │ + ldr r2, [pc, #148] @ 100a50 │ │ │ │ + ldr r0, [pc, #148] @ 100a54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 100960 │ │ │ │ - ldr r3, [pc, #96] @ 100a10 │ │ │ │ - ldr r1, [pc, #120] @ 100a2c │ │ │ │ + b 10098c │ │ │ │ + ldr r3, [pc, #96] @ 100a3c │ │ │ │ + ldr r1, [pc, #120] @ 100a58 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #116] @ 100a30 │ │ │ │ + ldr r0, [pc, #116] @ 100a5c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #122 @ 0x7a │ │ │ │ bl b6f00 │ │ │ │ - b 100960 │ │ │ │ - ldr r3, [pc, #56] @ 100a10 │ │ │ │ - ldr ip, [pc, #88] @ 100a34 │ │ │ │ + b 10098c │ │ │ │ + ldr r3, [pc, #56] @ 100a3c │ │ │ │ + ldr ip, [pc, #88] @ 100a60 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #84] @ 100a38 │ │ │ │ + ldr r1, [pc, #84] @ 100a64 │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r0, [pc, #76] @ 100a3c │ │ │ │ + ldr r0, [pc, #76] @ 100a68 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #122 @ 0x7a │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ - b 100960 │ │ │ │ - eorseq pc, r3, ip, lsl r7 @ │ │ │ │ + b 10098c │ │ │ │ + @ instruction: 0x0033f6f0 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq pc, pc, r4, lsr pc @ │ │ │ │ - eoreq lr, pc, r4, lsl #4 │ │ │ │ - eoreq pc, pc, ip, ror #29 │ │ │ │ - eorseq r4, r1, ip, asr #14 │ │ │ │ - strdeq fp, [pc], -ip @ │ │ │ │ - @ instruction: 0x002fe1bc │ │ │ │ - eoreq pc, pc, r8, asr #29 │ │ │ │ - mlaeq pc, r8, r1, lr @ │ │ │ │ - ldrdeq fp, [pc], -r8 @ │ │ │ │ - mlaeq pc, r0, lr, pc @ │ │ │ │ - eoreq lr, pc, r0, ror #2 │ │ │ │ + eorseq r0, r0, r0, asr #8 │ │ │ │ + eoreq lr, pc, r0, lsl r7 @ │ │ │ │ + @ instruction: 0x003003f8 │ │ │ │ + eorseq r4, r1, r8, asr ip │ │ │ │ + eoreq fp, pc, r8, lsl #16 │ │ │ │ + eoreq lr, pc, r8, asr #13 │ │ │ │ + @ instruction: 0x003003d4 │ │ │ │ + eoreq lr, pc, r4, lsr #13 │ │ │ │ + eoreq fp, pc, r4, ror #23 │ │ │ │ + mlaseq r0, ip, r3, r0 │ │ │ │ + eoreq lr, pc, ip, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 1008bc │ │ │ │ - ldr r4, [pc, #64] @ 100a9c │ │ │ │ + bl 1008e8 │ │ │ │ + ldr r4, [pc, #64] @ 100ac8 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 100a94 │ │ │ │ + beq 100ac0 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 100a88 │ │ │ │ - ldr r3, [pc, #44] @ 100aa0 │ │ │ │ + bne 100ab4 │ │ │ │ + ldr r3, [pc, #44] @ 100acc │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #20] @ 100aa4 │ │ │ │ + ldr r3, [pc, #20] @ 100ad0 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ - b 100a74 │ │ │ │ + b 100aa0 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - eorseq pc, r3, r0, lsr #11 │ │ │ │ + eorseq pc, r3, r4, ror r5 @ │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ │ │ │ │ -00100aa8 : │ │ │ │ +00100ad4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 1005e0 │ │ │ │ - ldr r5, [pc, #700] @ 100d88 │ │ │ │ + bl 10060c │ │ │ │ + ldr r5, [pc, #700] @ 100db4 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 100bb8 │ │ │ │ + beq 100be4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 100b1c │ │ │ │ + beq 100b48 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 100bf4 │ │ │ │ + beq 100c20 │ │ │ │ mov r1, #0 │ │ │ │ bl a760c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 100c30 │ │ │ │ - ldr r3, [pc, #652] @ 100d8c │ │ │ │ + beq 100c5c │ │ │ │ + ldr r3, [pc, #652] @ 100db8 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 100c58 │ │ │ │ + bne 100c84 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ cmp r3, #2 │ │ │ │ - beq 100b28 │ │ │ │ + beq 100b54 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 100cc4 │ │ │ │ + beq 100cf0 │ │ │ │ mov r1, #0 │ │ │ │ bl a760c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 100d00 │ │ │ │ + beq 100d2c │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 100d28 │ │ │ │ + bne 100d54 │ │ │ │ ldr r6, [r0, #28] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 100d60 │ │ │ │ + beq 100d8c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r0, r6 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ - ldr r3, [pc, #532] @ 100d90 │ │ │ │ + ldr r3, [pc, #532] @ 100dbc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3, #2888] @ 0xb48 │ │ │ │ bl 50168 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 100ba4 │ │ │ │ + beq 100bd0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 100be8 │ │ │ │ + beq 100c14 │ │ │ │ cmn r4, #1 │ │ │ │ - beq 100c90 │ │ │ │ + beq 100cbc │ │ │ │ clz r0, r4 │ │ │ │ lsr r0, r0, #5 │ │ │ │ - b 100b20 │ │ │ │ - ldr r3, [pc, #468] @ 100d94 │ │ │ │ - ldr r1, [pc, #468] @ 100d98 │ │ │ │ + b 100b4c │ │ │ │ + ldr r3, [pc, #468] @ 100dc0 │ │ │ │ + ldr r1, [pc, #468] @ 100dc4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #464] @ 100d9c │ │ │ │ + ldr r0, [pc, #464] @ 100dc8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #135 @ 0x87 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 100ba4 │ │ │ │ - ldr r3, [pc, #408] @ 100d94 │ │ │ │ + b 100bd0 │ │ │ │ + ldr r3, [pc, #408] @ 100dc0 │ │ │ │ mov r0, #139 @ 0x8b │ │ │ │ ldr r2, [r5, r3] │ │ │ │ - ldr r1, [pc, #408] @ 100da0 │ │ │ │ + ldr r1, [pc, #408] @ 100dcc │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #404] @ 100da4 │ │ │ │ + ldr r3, [pc, #404] @ 100dd0 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #400] @ 100da8 │ │ │ │ - ldr r0, [pc, #400] @ 100dac │ │ │ │ + ldr r2, [pc, #400] @ 100dd4 │ │ │ │ + ldr r0, [pc, #400] @ 100dd8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 100bdc │ │ │ │ - ldr r3, [pc, #348] @ 100d94 │ │ │ │ - ldr r1, [pc, #372] @ 100db0 │ │ │ │ + b 100c08 │ │ │ │ + ldr r3, [pc, #348] @ 100dc0 │ │ │ │ + ldr r1, [pc, #372] @ 100ddc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #368] @ 100db4 │ │ │ │ + ldr r0, [pc, #368] @ 100de0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ bl b6f00 │ │ │ │ - b 100bdc │ │ │ │ - ldr r3, [pc, #308] @ 100d94 │ │ │ │ - ldr ip, [pc, #340] @ 100db8 │ │ │ │ + b 100c08 │ │ │ │ + ldr r3, [pc, #308] @ 100dc0 │ │ │ │ + ldr ip, [pc, #340] @ 100de4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #336] @ 100dbc │ │ │ │ + ldr r1, [pc, #336] @ 100de8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r0, [pc, #328] @ 100dc0 │ │ │ │ + ldr r0, [pc, #328] @ 100dec │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ - b 100bdc │ │ │ │ + b 100c08 │ │ │ │ bl 50048 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 100bac │ │ │ │ - ldr r3, [pc, #240] @ 100d94 │ │ │ │ - ldr r1, [pc, #284] @ 100dc4 │ │ │ │ + beq 100bd8 │ │ │ │ + ldr r3, [pc, #240] @ 100dc0 │ │ │ │ + ldr r1, [pc, #284] @ 100df0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #280] @ 100dc8 │ │ │ │ + ldr r0, [pc, #280] @ 100df4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #140 @ 0x8c │ │ │ │ bl b6f00 │ │ │ │ - b 100bdc │ │ │ │ - ldr r3, [pc, #200] @ 100d94 │ │ │ │ + b 100c08 │ │ │ │ + ldr r3, [pc, #200] @ 100dc0 │ │ │ │ mov r0, #140 @ 0x8c │ │ │ │ ldr r2, [r5, r3] │ │ │ │ - ldr r1, [pc, #244] @ 100dcc │ │ │ │ + ldr r1, [pc, #244] @ 100df8 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #240] @ 100dd0 │ │ │ │ + ldr r3, [pc, #240] @ 100dfc │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #236] @ 100dd4 │ │ │ │ - ldr r0, [pc, #236] @ 100dd8 │ │ │ │ + ldr r2, [pc, #236] @ 100e00 │ │ │ │ + ldr r0, [pc, #236] @ 100e04 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 100bdc │ │ │ │ - ldr r3, [pc, #140] @ 100d94 │ │ │ │ - ldr r1, [pc, #208] @ 100ddc │ │ │ │ + b 100c08 │ │ │ │ + ldr r3, [pc, #140] @ 100dc0 │ │ │ │ + ldr r1, [pc, #208] @ 100e08 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #204] @ 100de0 │ │ │ │ + ldr r0, [pc, #204] @ 100e0c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #140 @ 0x8c │ │ │ │ bl b6f00 │ │ │ │ - b 100bdc │ │ │ │ - ldr r3, [pc, #100] @ 100d94 │ │ │ │ - ldr ip, [pc, #176] @ 100de4 │ │ │ │ + b 100c08 │ │ │ │ + ldr r3, [pc, #100] @ 100dc0 │ │ │ │ + ldr ip, [pc, #176] @ 100e10 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #172] @ 100de8 │ │ │ │ + ldr r1, [pc, #172] @ 100e14 │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r0, [pc, #164] @ 100dec │ │ │ │ + ldr r0, [pc, #164] @ 100e18 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #140 @ 0x8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ - b 100bdc │ │ │ │ - ldr r3, [pc, #136] @ 100df0 │ │ │ │ - ldr r1, [pc, #136] @ 100df4 │ │ │ │ - ldr r0, [pc, #136] @ 100df8 │ │ │ │ + b 100c08 │ │ │ │ + ldr r3, [pc, #136] @ 100e1c │ │ │ │ + ldr r1, [pc, #136] @ 100e20 │ │ │ │ + ldr r0, [pc, #136] @ 100e24 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2208 @ 0x8a0 │ │ │ │ - ldr r2, [pc, #128] @ 100dfc │ │ │ │ + ldr r2, [pc, #128] @ 100e28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq pc, r3, r0, lsr r5 @ │ │ │ │ + eorseq pc, r3, r4, lsl #10 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq pc, pc, r8, asr #25 │ │ │ │ - eoreq sp, pc, r8, lsl #31 │ │ │ │ - eoreq pc, pc, r4, ror ip @ │ │ │ │ - eorseq r4, r1, r4, asr #9 │ │ │ │ - eoreq fp, pc, r4, ror r0 @ │ │ │ │ - eoreq sp, pc, r4, lsr pc @ │ │ │ │ - eoreq pc, pc, r0, asr ip @ │ │ │ │ - eoreq sp, pc, r0, lsl pc @ │ │ │ │ - eoreq fp, pc, r0, asr r4 @ │ │ │ │ - eoreq pc, pc, r8, lsl ip @ │ │ │ │ - ldrdeq sp, [pc], -r8 @ │ │ │ │ - eoreq pc, pc, r4, ror #23 │ │ │ │ - eoreq sp, pc, r4, lsr #29 │ │ │ │ - eoreq pc, pc, r4, lsr #23 │ │ │ │ - @ instruction: 0x003143f4 │ │ │ │ - eoreq sl, pc, r4, lsr #31 │ │ │ │ - eoreq sp, pc, r4, ror #28 │ │ │ │ - eoreq pc, pc, r0, lsl #23 │ │ │ │ - eoreq sp, pc, r0, asr #28 │ │ │ │ - eoreq fp, pc, r0, lsl #7 │ │ │ │ - eoreq pc, pc, r8, asr #22 │ │ │ │ - eoreq sp, pc, r8, lsl #28 │ │ │ │ - @ instruction: 0x003223fc │ │ │ │ - strdeq r4, [pc], -ip @ │ │ │ │ - eoreq lr, pc, r4, ror lr @ │ │ │ │ - andeq r4, r2, r2, asr #13 │ │ │ │ + @ instruction: 0x003001d4 │ │ │ │ + mlaeq pc, r4, r4, lr @ │ │ │ │ + eorseq r0, r0, r0, lsl #3 │ │ │ │ + @ instruction: 0x003149d0 │ │ │ │ + eoreq fp, pc, r0, lsl #11 │ │ │ │ + eoreq lr, pc, r0, asr #8 │ │ │ │ + eorseq r0, r0, ip, asr r1 │ │ │ │ + eoreq lr, pc, ip, lsl r4 @ │ │ │ │ + eoreq fp, pc, ip, asr r9 @ │ │ │ │ + eorseq r0, r0, r4, lsr #2 │ │ │ │ + eoreq lr, pc, r4, ror #7 │ │ │ │ + ldrsheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0x002fe3b0 │ │ │ │ + ldrheq r0, [r0], -r0 @ │ │ │ │ + eorseq r4, r1, r0, lsl #18 │ │ │ │ + @ instruction: 0x002fb4b0 │ │ │ │ + eoreq lr, pc, r0, ror r3 @ │ │ │ │ + eorseq r0, r0, ip, lsl #1 │ │ │ │ + eoreq lr, pc, ip, asr #6 │ │ │ │ + eoreq fp, pc, ip, lsl #17 │ │ │ │ + eorseq r0, r0, r4, asr r0 │ │ │ │ + eoreq lr, pc, r4, lsl r3 @ │ │ │ │ + eorseq r2, r2, r8, lsl #18 │ │ │ │ + eoreq r4, pc, r8, lsl #20 │ │ │ │ + eoreq pc, pc, r0, lsl #7 │ │ │ │ + @ instruction: 0x000246ba │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 100aa8 │ │ │ │ - ldr r4, [pc, #64] @ 100e5c │ │ │ │ + bl 100ad4 │ │ │ │ + ldr r4, [pc, #64] @ 100e88 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 100e54 │ │ │ │ + beq 100e80 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 100e48 │ │ │ │ - ldr r3, [pc, #44] @ 100e60 │ │ │ │ + bne 100e74 │ │ │ │ + ldr r3, [pc, #44] @ 100e8c │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #20] @ 100e64 │ │ │ │ + ldr r3, [pc, #20] @ 100e90 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ - b 100e34 │ │ │ │ + b 100e60 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - eorseq pc, r3, r0, ror #3 │ │ │ │ + @ instruction: 0x0033f1b4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ │ │ │ │ -00100e68 : │ │ │ │ +00100e94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - bl 1005e0 │ │ │ │ - ldr r5, [pc, #1456] @ 10143c │ │ │ │ + bl 10060c │ │ │ │ + ldr r5, [pc, #1456] @ 101468 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 10106c │ │ │ │ + beq 101098 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 100eb8 │ │ │ │ + beq 100ee4 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 101098 │ │ │ │ + beq 1010c4 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r3, #8 │ │ │ │ - beq 100ec4 │ │ │ │ + beq 100ef0 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 100aa8 │ │ │ │ + bl 100ad4 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 1010d4 │ │ │ │ + beq 101100 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 100eb8 │ │ │ │ + beq 100ee4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1010fc │ │ │ │ + beq 101128 │ │ │ │ mov r1, #4 │ │ │ │ bl a760c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 101138 │ │ │ │ - ldr r3, [pc, #1344] @ 101440 │ │ │ │ + beq 101164 │ │ │ │ + ldr r3, [pc, #1344] @ 10146c │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 101160 │ │ │ │ + bne 10118c │ │ │ │ ldr r3, [r0, #12] │ │ │ │ cmp r3, #14 │ │ │ │ - bne 100eb8 │ │ │ │ + bne 100ee4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1011d8 │ │ │ │ + beq 101204 │ │ │ │ mov r1, #4 │ │ │ │ bl a760c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 101214 │ │ │ │ + beq 101240 │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 10123c │ │ │ │ + bne 101268 │ │ │ │ ldr r7, [r0, #28] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 1013ec │ │ │ │ + beq 101418 │ │ │ │ ldr r3, [r7] │ │ │ │ mov r0, r7 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r7] │ │ │ │ - ldr r3, [pc, #1236] @ 101444 │ │ │ │ + ldr r3, [pc, #1236] @ 101470 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3, #2824] @ 0xb08 │ │ │ │ mov r9, r3 │ │ │ │ bl 50168 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 100f9c │ │ │ │ + beq 100fc8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 1011cc │ │ │ │ + beq 1011f8 │ │ │ │ cmn r8, #1 │ │ │ │ - beq 101198 │ │ │ │ + beq 1011c4 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 100eb8 │ │ │ │ + bne 100ee4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 10129c │ │ │ │ + beq 1012c8 │ │ │ │ mov r1, #6 │ │ │ │ bl a760c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 101274 │ │ │ │ + beq 1012a0 │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 1012d8 │ │ │ │ + bne 101304 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ cmp r3, #16 │ │ │ │ - bne 100eb8 │ │ │ │ + bne 100ee4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 101350 │ │ │ │ + beq 10137c │ │ │ │ mov r1, #6 │ │ │ │ bl a760c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1013c4 │ │ │ │ + beq 1013f0 │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 10138c │ │ │ │ + bne 1013b8 │ │ │ │ ldr r6, [r0, #28] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 101414 │ │ │ │ + beq 101440 │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r1, [r9, #164] @ 0xa4 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ mov r0, r6 │ │ │ │ bl 50168 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 101058 │ │ │ │ + beq 101084 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 101344 │ │ │ │ + beq 101370 │ │ │ │ cmn r4, #1 │ │ │ │ - beq 101310 │ │ │ │ + beq 10133c │ │ │ │ clz r0, r4 │ │ │ │ lsr r0, r0, #5 │ │ │ │ - b 100ebc │ │ │ │ - ldr r3, [pc, #980] @ 101448 │ │ │ │ - ldr r1, [pc, #980] @ 10144c │ │ │ │ + b 100ee8 │ │ │ │ + ldr r3, [pc, #980] @ 101474 │ │ │ │ + ldr r1, [pc, #980] @ 101478 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #976] @ 101450 │ │ │ │ + ldr r0, [pc, #976] @ 10147c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #177 @ 0xb1 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ - b 100ebc │ │ │ │ - ldr r3, [pc, #936] @ 101448 │ │ │ │ + b 100ee8 │ │ │ │ + ldr r3, [pc, #936] @ 101474 │ │ │ │ mov r0, #184 @ 0xb8 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ - ldr r1, [pc, #936] @ 101454 │ │ │ │ + ldr r1, [pc, #936] @ 101480 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #932] @ 101458 │ │ │ │ + ldr r3, [pc, #932] @ 101484 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #928] @ 10145c │ │ │ │ - ldr r0, [pc, #928] @ 101460 │ │ │ │ + ldr r2, [pc, #928] @ 101488 │ │ │ │ + ldr r0, [pc, #928] @ 10148c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 101090 │ │ │ │ - ldr r3, [pc, #876] @ 101448 │ │ │ │ - ldr r1, [pc, #900] @ 101464 │ │ │ │ + b 1010bc │ │ │ │ + ldr r3, [pc, #876] @ 101474 │ │ │ │ + ldr r1, [pc, #900] @ 101490 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #896] @ 101468 │ │ │ │ + ldr r0, [pc, #896] @ 101494 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #185 @ 0xb9 │ │ │ │ bl b6f00 │ │ │ │ - b 101090 │ │ │ │ - ldr r3, [pc, #836] @ 101448 │ │ │ │ + b 1010bc │ │ │ │ + ldr r3, [pc, #836] @ 101474 │ │ │ │ mov r0, #186 @ 0xba │ │ │ │ ldr r2, [r5, r3] │ │ │ │ - ldr r1, [pc, #860] @ 10146c │ │ │ │ + ldr r1, [pc, #860] @ 101498 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #856] @ 101470 │ │ │ │ + ldr r3, [pc, #856] @ 10149c │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #852] @ 101474 │ │ │ │ - ldr r0, [pc, #852] @ 101478 │ │ │ │ + ldr r2, [pc, #852] @ 1014a0 │ │ │ │ + ldr r0, [pc, #852] @ 1014a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 101090 │ │ │ │ - ldr r3, [pc, #776] @ 101448 │ │ │ │ - ldr r1, [pc, #824] @ 10147c │ │ │ │ + b 1010bc │ │ │ │ + ldr r3, [pc, #776] @ 101474 │ │ │ │ + ldr r1, [pc, #824] @ 1014a8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #820] @ 101480 │ │ │ │ + ldr r0, [pc, #820] @ 1014ac │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #186 @ 0xba │ │ │ │ bl b6f00 │ │ │ │ - b 101090 │ │ │ │ - ldr r3, [pc, #736] @ 101448 │ │ │ │ - ldr ip, [pc, #792] @ 101484 │ │ │ │ + b 1010bc │ │ │ │ + ldr r3, [pc, #736] @ 101474 │ │ │ │ + ldr ip, [pc, #792] @ 1014b0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #788] @ 101488 │ │ │ │ + ldr r1, [pc, #788] @ 1014b4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r0, [pc, #780] @ 10148c │ │ │ │ + ldr r0, [pc, #780] @ 1014b8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #186 @ 0xba │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ - b 101090 │ │ │ │ + b 1010bc │ │ │ │ bl 50048 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 100eb8 │ │ │ │ - ldr r3, [pc, #668] @ 101448 │ │ │ │ - ldr r1, [pc, #736] @ 101490 │ │ │ │ + beq 100ee4 │ │ │ │ + ldr r3, [pc, #668] @ 101474 │ │ │ │ + ldr r1, [pc, #736] @ 1014bc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #732] @ 101494 │ │ │ │ + ldr r0, [pc, #732] @ 1014c0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #187 @ 0xbb │ │ │ │ bl b6f00 │ │ │ │ - b 101090 │ │ │ │ + b 1010bc │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 100f9c │ │ │ │ - ldr r3, [pc, #616] @ 101448 │ │ │ │ + b 100fc8 │ │ │ │ + ldr r3, [pc, #616] @ 101474 │ │ │ │ mov r0, #187 @ 0xbb │ │ │ │ ldr r2, [r5, r3] │ │ │ │ - ldr r1, [pc, #684] @ 101498 │ │ │ │ + ldr r1, [pc, #684] @ 1014c4 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #680] @ 10149c │ │ │ │ + ldr r3, [pc, #680] @ 1014c8 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #676] @ 1014a0 │ │ │ │ - ldr r0, [pc, #676] @ 1014a4 │ │ │ │ + ldr r2, [pc, #676] @ 1014cc │ │ │ │ + ldr r0, [pc, #676] @ 1014d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 101090 │ │ │ │ - ldr r3, [pc, #556] @ 101448 │ │ │ │ - ldr r1, [pc, #648] @ 1014a8 │ │ │ │ + b 1010bc │ │ │ │ + ldr r3, [pc, #556] @ 101474 │ │ │ │ + ldr r1, [pc, #648] @ 1014d4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #644] @ 1014ac │ │ │ │ + ldr r0, [pc, #644] @ 1014d8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #187 @ 0xbb │ │ │ │ bl b6f00 │ │ │ │ - b 101090 │ │ │ │ - ldr r3, [pc, #516] @ 101448 │ │ │ │ - ldr ip, [pc, #616] @ 1014b0 │ │ │ │ + b 1010bc │ │ │ │ + ldr r3, [pc, #516] @ 101474 │ │ │ │ + ldr ip, [pc, #616] @ 1014dc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #612] @ 1014b4 │ │ │ │ + ldr r1, [pc, #612] @ 1014e0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r0, [pc, #604] @ 1014b8 │ │ │ │ + ldr r0, [pc, #604] @ 1014e4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #187 @ 0xbb │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ - b 101090 │ │ │ │ - ldr r3, [pc, #460] @ 101448 │ │ │ │ - ldr r1, [pc, #572] @ 1014bc │ │ │ │ + b 1010bc │ │ │ │ + ldr r3, [pc, #460] @ 101474 │ │ │ │ + ldr r1, [pc, #572] @ 1014e8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #568] @ 1014c0 │ │ │ │ + ldr r0, [pc, #568] @ 1014ec │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #188 @ 0xbc │ │ │ │ bl b6f00 │ │ │ │ - b 101090 │ │ │ │ - ldr r3, [pc, #420] @ 101448 │ │ │ │ + b 1010bc │ │ │ │ + ldr r3, [pc, #420] @ 101474 │ │ │ │ mov r0, #188 @ 0xbc │ │ │ │ ldr r2, [r5, r3] │ │ │ │ - ldr r1, [pc, #532] @ 1014c4 │ │ │ │ + ldr r1, [pc, #532] @ 1014f0 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #528] @ 1014c8 │ │ │ │ + ldr r3, [pc, #528] @ 1014f4 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #524] @ 1014cc │ │ │ │ - ldr r0, [pc, #524] @ 1014d0 │ │ │ │ + ldr r2, [pc, #524] @ 1014f8 │ │ │ │ + ldr r0, [pc, #524] @ 1014fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 101090 │ │ │ │ - ldr r3, [pc, #360] @ 101448 │ │ │ │ - ldr ip, [pc, #496] @ 1014d4 │ │ │ │ + b 1010bc │ │ │ │ + ldr r3, [pc, #360] @ 101474 │ │ │ │ + ldr ip, [pc, #496] @ 101500 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #492] @ 1014d8 │ │ │ │ + ldr r1, [pc, #492] @ 101504 │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r0, [pc, #484] @ 1014dc │ │ │ │ + ldr r0, [pc, #484] @ 101508 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #188 @ 0xbc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ - b 101090 │ │ │ │ + b 1010bc │ │ │ │ bl 50048 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 101060 │ │ │ │ - ldr r3, [pc, #292] @ 101448 │ │ │ │ - ldr r1, [pc, #440] @ 1014e0 │ │ │ │ + beq 10108c │ │ │ │ + ldr r3, [pc, #292] @ 101474 │ │ │ │ + ldr r1, [pc, #440] @ 10150c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #436] @ 1014e4 │ │ │ │ + ldr r0, [pc, #436] @ 101510 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #189 @ 0xbd │ │ │ │ bl b6f00 │ │ │ │ - b 101090 │ │ │ │ + b 1010bc │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 101058 │ │ │ │ - ldr r3, [pc, #240] @ 101448 │ │ │ │ + b 101084 │ │ │ │ + ldr r3, [pc, #240] @ 101474 │ │ │ │ mov r0, #189 @ 0xbd │ │ │ │ ldr r2, [r5, r3] │ │ │ │ - ldr r1, [pc, #388] @ 1014e8 │ │ │ │ + ldr r1, [pc, #388] @ 101514 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #384] @ 1014ec │ │ │ │ + ldr r3, [pc, #384] @ 101518 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #380] @ 1014f0 │ │ │ │ - ldr r0, [pc, #380] @ 1014f4 │ │ │ │ + ldr r2, [pc, #380] @ 10151c │ │ │ │ + ldr r0, [pc, #380] @ 101520 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 101090 │ │ │ │ - ldr r3, [pc, #180] @ 101448 │ │ │ │ - ldr ip, [pc, #352] @ 1014f8 │ │ │ │ + b 1010bc │ │ │ │ + ldr r3, [pc, #180] @ 101474 │ │ │ │ + ldr ip, [pc, #352] @ 101524 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #348] @ 1014fc │ │ │ │ + ldr r1, [pc, #348] @ 101528 │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r0, [pc, #340] @ 101500 │ │ │ │ + ldr r0, [pc, #340] @ 10152c │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #189 @ 0xbd │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ - b 101090 │ │ │ │ - ldr r3, [pc, #124] @ 101448 │ │ │ │ - ldr r1, [pc, #308] @ 101504 │ │ │ │ + b 1010bc │ │ │ │ + ldr r3, [pc, #124] @ 101474 │ │ │ │ + ldr r1, [pc, #308] @ 101530 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #304] @ 101508 │ │ │ │ + ldr r0, [pc, #304] @ 101534 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #189 @ 0xbd │ │ │ │ bl b6f00 │ │ │ │ - b 101090 │ │ │ │ - ldr r3, [pc, #280] @ 10150c │ │ │ │ - ldr r1, [pc, #280] @ 101510 │ │ │ │ - ldr r0, [pc, #280] @ 101514 │ │ │ │ + b 1010bc │ │ │ │ + ldr r3, [pc, #280] @ 101538 │ │ │ │ + ldr r1, [pc, #280] @ 10153c │ │ │ │ + ldr r0, [pc, #280] @ 101540 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2176 @ 0x880 │ │ │ │ - ldr r2, [pc, #272] @ 101518 │ │ │ │ + ldr r2, [pc, #272] @ 101544 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #256] @ 10151c │ │ │ │ - ldr r1, [pc, #256] @ 101520 │ │ │ │ - ldr r0, [pc, #256] @ 101524 │ │ │ │ + ldr r3, [pc, #256] @ 101548 │ │ │ │ + ldr r1, [pc, #256] @ 10154c │ │ │ │ + ldr r0, [pc, #256] @ 101550 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2176 @ 0x880 │ │ │ │ - ldr r2, [pc, #248] @ 101528 │ │ │ │ + ldr r2, [pc, #248] @ 101554 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq pc, r3, r0, ror r1 @ │ │ │ │ + eorseq pc, r3, r4, asr #2 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq pc, pc, r0, lsr #16 │ │ │ │ - ldrdeq sp, [pc], -r4 @ │ │ │ │ - ldrdeq pc, [pc], -ip @ │ │ │ │ - eorseq r4, r1, r0, lsr #32 │ │ │ │ - ldrdeq sl, [pc], -r0 @ │ │ │ │ - mlaeq pc, r0, sl, sp @ │ │ │ │ - @ instruction: 0x002ff7b8 │ │ │ │ - eoreq sp, pc, ip, ror #20 │ │ │ │ - eoreq pc, pc, r8, ror r7 @ │ │ │ │ - @ instruction: 0x00313fbc │ │ │ │ - eoreq sl, pc, ip, ror #22 │ │ │ │ - eoreq sp, pc, ip, lsr #20 │ │ │ │ - eoreq pc, pc, r4, asr r7 @ │ │ │ │ - eoreq sp, pc, r8, lsl #20 │ │ │ │ - eoreq sl, pc, r8, asr #30 │ │ │ │ - eoreq pc, pc, ip, lsl r7 @ │ │ │ │ - ldrdeq sp, [pc], -r0 @ │ │ │ │ - eoreq pc, pc, r8, ror #13 │ │ │ │ - mlaeq pc, ip, r9, sp @ │ │ │ │ - mlaeq pc, ip, r6, pc @ │ │ │ │ - eorseq r3, r1, r0, ror #29 │ │ │ │ - mlaeq pc, r0, sl, sl @ │ │ │ │ - eoreq sp, pc, r0, asr r9 @ │ │ │ │ - eoreq pc, pc, r8, ror r6 @ │ │ │ │ - eoreq sp, pc, ip, lsr #18 │ │ │ │ - eoreq sl, pc, ip, ror #28 │ │ │ │ - eoreq pc, pc, r0, asr #12 │ │ │ │ - strdeq sp, [pc], -r4 @ │ │ │ │ - eoreq pc, pc, r8, lsl r6 @ │ │ │ │ - eoreq sp, pc, ip, asr #17 │ │ │ │ - ldrdeq pc, [pc], -r8 @ │ │ │ │ - eorseq r3, r1, ip, lsl lr │ │ │ │ - eoreq sl, pc, ip, asr #19 │ │ │ │ - eoreq sp, pc, ip, lsl #17 │ │ │ │ - ldrdeq sl, [pc], -r0 @ │ │ │ │ - eoreq pc, pc, r4, lsr #11 │ │ │ │ - eoreq sp, pc, r8, asr r8 @ │ │ │ │ - eoreq pc, pc, r0, ror r5 @ │ │ │ │ - eoreq sp, pc, r4, lsr #16 │ │ │ │ - eoreq pc, pc, r4, lsr #10 │ │ │ │ - eorseq r3, r1, r8, ror #26 │ │ │ │ - eoreq sl, pc, r8, lsl r9 @ │ │ │ │ + eoreq pc, pc, ip, lsr #26 │ │ │ │ + eoreq sp, pc, r0, ror #31 │ │ │ │ + eoreq pc, pc, r8, ror #25 │ │ │ │ + eorseq r4, r1, ip, lsr #10 │ │ │ │ + ldrdeq fp, [pc], -ip @ │ │ │ │ + mlaeq pc, ip, pc, sp @ │ │ │ │ + eoreq pc, pc, r4, asr #25 │ │ │ │ + eoreq sp, pc, r8, ror pc @ │ │ │ │ + eoreq pc, pc, r4, lsl #25 │ │ │ │ + eorseq r4, r1, r8, asr #9 │ │ │ │ + eoreq fp, pc, r8, ror r0 @ │ │ │ │ + eoreq sp, pc, r8, lsr pc @ │ │ │ │ + eoreq pc, pc, r0, ror #24 │ │ │ │ + eoreq sp, pc, r4, lsl pc @ │ │ │ │ + eoreq fp, pc, r4, asr r4 @ │ │ │ │ + eoreq pc, pc, r8, lsr #24 │ │ │ │ + ldrdeq sp, [pc], -ip @ │ │ │ │ + strdeq pc, [pc], -r4 @ │ │ │ │ + eoreq sp, pc, r8, lsr #29 │ │ │ │ + eoreq pc, pc, r8, lsr #23 │ │ │ │ + eorseq r4, r1, ip, ror #7 │ │ │ │ + mlaeq pc, ip, pc, sl @ │ │ │ │ + eoreq sp, pc, ip, asr lr @ │ │ │ │ + eoreq pc, pc, r4, lsl #23 │ │ │ │ + eoreq sp, pc, r8, lsr lr @ │ │ │ │ + eoreq fp, pc, r8, ror r3 @ │ │ │ │ + eoreq pc, pc, ip, asr #22 │ │ │ │ + eoreq sp, pc, r0, lsl #28 │ │ │ │ + eoreq pc, pc, r4, lsr #22 │ │ │ │ ldrdeq sp, [pc], -r8 @ │ │ │ │ - eoreq sl, pc, ip, lsl sp @ │ │ │ │ - strdeq pc, [pc], -r0 @ │ │ │ │ - eoreq sp, pc, r4, lsr #15 │ │ │ │ - eoreq pc, pc, r8, asr #9 │ │ │ │ - eoreq sp, pc, ip, ror r7 @ │ │ │ │ - eorseq r1, r2, r0, ror sp │ │ │ │ - eoreq r3, pc, r0, ror lr @ │ │ │ │ - mlaeq pc, ip, ip, ip @ │ │ │ │ - andeq r4, r2, ip, lsl sl │ │ │ │ - eorseq r1, r2, r8, asr #26 │ │ │ │ - eoreq r3, pc, r8, asr #28 │ │ │ │ - eoreq pc, pc, r8, lsl #9 │ │ │ │ - andeq r4, r2, r9, asr sl │ │ │ │ + eoreq pc, pc, r4, ror #21 │ │ │ │ + eorseq r4, r1, r8, lsr #6 │ │ │ │ + ldrdeq sl, [pc], -r8 @ │ │ │ │ + mlaeq pc, r8, sp, sp @ │ │ │ │ + ldrdeq fp, [pc], -ip @ │ │ │ │ + @ instruction: 0x002ffab0 │ │ │ │ + eoreq sp, pc, r4, ror #26 │ │ │ │ + eoreq pc, pc, ip, ror sl @ │ │ │ │ + eoreq sp, pc, r0, lsr sp @ │ │ │ │ + eoreq pc, pc, r0, lsr sl @ │ │ │ │ + eorseq r4, r1, r4, ror r2 │ │ │ │ + eoreq sl, pc, r4, lsr #28 │ │ │ │ + eoreq sp, pc, r4, ror #25 │ │ │ │ + eoreq fp, pc, r8, lsr #4 │ │ │ │ + strdeq pc, [pc], -ip @ │ │ │ │ + @ instruction: 0x002fdcb0 │ │ │ │ + ldrdeq pc, [pc], -r4 @ │ │ │ │ + eoreq sp, pc, r8, lsl #25 │ │ │ │ + eorseq r2, r2, ip, ror r2 │ │ │ │ + eoreq r4, pc, ip, ror r3 @ │ │ │ │ + eoreq sp, pc, r8, lsr #3 │ │ │ │ + andeq r4, r2, r4, lsl sl │ │ │ │ + eorseq r2, r2, r4, asr r2 │ │ │ │ + eoreq r4, pc, r4, asr r3 @ │ │ │ │ + mlaeq pc, r4, r9, pc @ │ │ │ │ + andeq r4, r2, r1, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 100e68 │ │ │ │ - ldr r4, [pc, #64] @ 101588 │ │ │ │ + bl 100e94 │ │ │ │ + ldr r4, [pc, #64] @ 1015b4 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 101580 │ │ │ │ + beq 1015ac │ │ │ │ cmp r0, #0 │ │ │ │ - bne 101574 │ │ │ │ - ldr r3, [pc, #44] @ 10158c │ │ │ │ + bne 1015a0 │ │ │ │ + ldr r3, [pc, #44] @ 1015b8 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #20] @ 101590 │ │ │ │ + ldr r3, [pc, #20] @ 1015bc │ │ │ │ ldr r0, [r4, r3] │ │ │ │ - b 101560 │ │ │ │ + b 10158c │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x0033eab4 │ │ │ │ + eorseq lr, r3, r8, lsl #21 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ │ │ │ │ -00101594 : │ │ │ │ +001015c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ - ldr r2, [pc, #2052] @ 101db0 │ │ │ │ - ldr r3, [pc, #2052] @ 101db4 │ │ │ │ + ldr r2, [pc, #2052] @ 101ddc │ │ │ │ + ldr r3, [pc, #2052] @ 101de0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ - bl 1005e0 │ │ │ │ - ldr r4, [pc, #2020] @ 101db8 │ │ │ │ + bl 10060c │ │ │ │ + ldr r4, [pc, #2020] @ 101de4 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 10197c │ │ │ │ + beq 1019a8 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 101624 │ │ │ │ + beq 101650 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1019a4 │ │ │ │ + beq 1019d0 │ │ │ │ mov r1, #0 │ │ │ │ bl a760c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 101950 │ │ │ │ - ldr r3, [pc, #1972] @ 101dbc │ │ │ │ + beq 10197c │ │ │ │ + ldr r3, [pc, #1972] @ 101de8 │ │ │ │ ldr r6, [r4, r3] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 101a04 │ │ │ │ + bne 101a30 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ cmp r3, #6 │ │ │ │ - beq 101658 │ │ │ │ + beq 101684 │ │ │ │ mov r4, #0 │ │ │ │ - ldr r2, [pc, #1936] @ 101dc0 │ │ │ │ - ldr r3, [pc, #1920] @ 101db4 │ │ │ │ + ldr r2, [pc, #1936] @ 101dec │ │ │ │ + ldr r3, [pc, #1920] @ 101de0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 101c44 │ │ │ │ + bne 101c70 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 101a3c │ │ │ │ + beq 101a68 │ │ │ │ mov r1, #0 │ │ │ │ bl a760c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 101a78 │ │ │ │ + beq 101aa4 │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 101aa0 │ │ │ │ + bne 101acc │ │ │ │ ldr r5, [r0, #28] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 101c48 │ │ │ │ + beq 101c74 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ - ldr r3, [pc, #1820] @ 101dc4 │ │ │ │ + ldr r3, [pc, #1820] @ 101df0 │ │ │ │ ldr r6, [r4, r3] │ │ │ │ ldr r8, [r6, #3352] @ 0xd18 │ │ │ │ ldr sl, [r6, #3356] @ 0xd1c │ │ │ │ cmp r8, #0 │ │ │ │ - beq 101c98 │ │ │ │ + beq 101cc4 │ │ │ │ ldr r2, [r8] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r8] │ │ │ │ cmp sl, #0 │ │ │ │ - beq 101c70 │ │ │ │ + beq 101c9c │ │ │ │ ldr r2, [sl] │ │ │ │ mov r0, #2 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [sl] │ │ │ │ ldr fp, [r6, #2248] @ 0x8c8 │ │ │ │ bl 4ffe8 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 101b1c │ │ │ │ + beq 101b48 │ │ │ │ ldr r2, [r9, #4] │ │ │ │ ldr r1, [r2, #84] @ 0x54 │ │ │ │ tst r1, #67108864 @ 0x4000000 │ │ │ │ - beq 101d64 │ │ │ │ - ldr r1, [pc, #1724] @ 101dc8 │ │ │ │ + beq 101d90 │ │ │ │ + ldr r1, [pc, #1724] @ 101df4 │ │ │ │ ldr r3, [r4, r1] │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 101d8c │ │ │ │ - ldr r1, [pc, #1708] @ 101dcc │ │ │ │ + beq 101db8 │ │ │ │ + ldr r1, [pc, #1708] @ 101df8 │ │ │ │ ldr r7, [r4, r1] │ │ │ │ cmp r2, r7 │ │ │ │ - beq 101d88 │ │ │ │ + beq 101db4 │ │ │ │ ldr r2, [r9, #8] │ │ │ │ cmp r2, #0 │ │ │ │ - ble 101d60 │ │ │ │ + ble 101d8c │ │ │ │ cmp r2, #1 │ │ │ │ str r8, [r9, #12] │ │ │ │ - beq 101d60 │ │ │ │ + beq 101d8c │ │ │ │ str sl, [r9, #16] │ │ │ │ mov r0, fp │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #-2147483646 @ 0x80000002 │ │ │ │ add r1, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r9, [sp, #28] │ │ │ │ bl 501c8 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 101ae4 │ │ │ │ + beq 101b10 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10178c │ │ │ │ + beq 1017b8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - bne 10178c │ │ │ │ + bne 1017b8 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sl, #4] │ │ │ │ cmp r3, r7 │ │ │ │ - bne 101b3c │ │ │ │ + bne 101b68 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1017bc │ │ │ │ + beq 1017e8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - bne 1017bc │ │ │ │ + bne 1017e8 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [pc, #1548] @ 101dd0 │ │ │ │ + ldr r3, [pc, #1548] @ 101dfc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp sl, r3 │ │ │ │ - beq 1019e0 │ │ │ │ + beq 101a0c │ │ │ │ ldr fp, [r6, #3360] @ 0xd20 │ │ │ │ ldr r8, [r6, #3364] @ 0xd24 │ │ │ │ cmp fp, #0 │ │ │ │ ldr sl, [r6, #3368] @ 0xd28 │ │ │ │ ldr r9, [r6, #3372] @ 0xd2c │ │ │ │ - beq 101cc0 │ │ │ │ + beq 101cec │ │ │ │ ldr r1, [fp] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ addne r1, r1, #1 │ │ │ │ strne r1, [fp] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 101d38 │ │ │ │ + beq 101d64 │ │ │ │ ldr r1, [r8] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ addne r1, r1, #1 │ │ │ │ strne r1, [r8] │ │ │ │ cmp sl, #0 │ │ │ │ - beq 101d10 │ │ │ │ + beq 101d3c │ │ │ │ ldr r1, [sl] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ addne r1, r1, #1 │ │ │ │ strne r1, [sl] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 101ce8 │ │ │ │ + beq 101d14 │ │ │ │ ldr r1, [r9] │ │ │ │ ldr r3, [r6, #2248] @ 0x8c8 │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ addne r1, r1, #1 │ │ │ │ strne r1, [r9] │ │ │ │ mov r0, #4 │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 4ffe8 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 101bd0 │ │ │ │ + beq 101bfc │ │ │ │ ldr r1, [r6, #4] │ │ │ │ ldr r0, [r1, #84] @ 0x54 │ │ │ │ tst r0, #67108864 @ 0x4000000 │ │ │ │ - beq 101d64 │ │ │ │ + beq 101d90 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r1, r3 │ │ │ │ - beq 101d8c │ │ │ │ + beq 101db8 │ │ │ │ cmp r1, r7 │ │ │ │ - beq 101d88 │ │ │ │ + beq 101db4 │ │ │ │ ldr r1, [r6, #8] │ │ │ │ cmp r1, #0 │ │ │ │ - ble 101d60 │ │ │ │ + ble 101d8c │ │ │ │ cmp r1, #1 │ │ │ │ str fp, [r6, #12] │ │ │ │ - beq 101d60 │ │ │ │ + beq 101d8c │ │ │ │ cmp r1, #2 │ │ │ │ str r8, [r6, #16] │ │ │ │ - beq 101d60 │ │ │ │ + beq 101d8c │ │ │ │ cmp r1, #3 │ │ │ │ str sl, [r6, #20] │ │ │ │ - beq 101d60 │ │ │ │ + beq 101d8c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #-2147483646 @ 0x80000002 │ │ │ │ add r1, sp, #32 │ │ │ │ str r9, [r6, #24] │ │ │ │ str r5, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 501c8 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 101b98 │ │ │ │ + beq 101bc4 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1018f0 │ │ │ │ + beq 10191c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 101b24 │ │ │ │ + beq 101b50 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10190c │ │ │ │ + beq 101938 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 101b30 │ │ │ │ + beq 101b5c │ │ │ │ ldr r3, [r8, #4] │ │ │ │ cmp r3, r7 │ │ │ │ - bne 101bd8 │ │ │ │ + bne 101c04 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ sub r4, r8, r2 │ │ │ │ clz r4, r4 │ │ │ │ lsr r4, r4, #5 │ │ │ │ - beq 101628 │ │ │ │ + beq 101654 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - bne 101628 │ │ │ │ + bne 101654 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 101628 │ │ │ │ - ldr r3, [pc, #1148] @ 101dd4 │ │ │ │ - ldr r1, [pc, #1148] @ 101dd8 │ │ │ │ + b 101654 │ │ │ │ + ldr r3, [pc, #1148] @ 101e00 │ │ │ │ + ldr r1, [pc, #1148] @ 101e04 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1144] @ 101ddc │ │ │ │ + ldr r0, [pc, #1144] @ 101e08 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #195 @ 0xc3 │ │ │ │ bl b6f00 │ │ │ │ mov r4, #2 │ │ │ │ - b 101628 │ │ │ │ - ldr r3, [pc, #1104] @ 101dd4 │ │ │ │ - ldr r1, [pc, #1112] @ 101de0 │ │ │ │ + b 101654 │ │ │ │ + ldr r3, [pc, #1104] @ 101e00 │ │ │ │ + ldr r1, [pc, #1112] @ 101e0c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1108] @ 101de4 │ │ │ │ + ldr r0, [pc, #1108] @ 101e10 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #193 @ 0xc1 │ │ │ │ bl b6f00 │ │ │ │ - b 101974 │ │ │ │ - ldr r3, [pc, #1064] @ 101dd4 │ │ │ │ + b 1019a0 │ │ │ │ + ldr r3, [pc, #1064] @ 101e00 │ │ │ │ mov r0, #195 @ 0xc3 │ │ │ │ ldr r2, [r4, r3] │ │ │ │ - ldr r1, [pc, #1072] @ 101de8 │ │ │ │ + ldr r1, [pc, #1072] @ 101e14 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #1068] @ 101dec │ │ │ │ + ldr r3, [pc, #1068] @ 101e18 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #1064] @ 101df0 │ │ │ │ - ldr r0, [pc, #1064] @ 101df4 │ │ │ │ + ldr r2, [pc, #1064] @ 101e1c │ │ │ │ + ldr r0, [pc, #1064] @ 101e20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 101974 │ │ │ │ + b 1019a0 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1019fc │ │ │ │ + beq 101a28 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 101ad8 │ │ │ │ + beq 101b04 │ │ │ │ mov r4, #1 │ │ │ │ - b 101628 │ │ │ │ - ldr r3, [pc, #968] @ 101dd4 │ │ │ │ - ldr ip, [pc, #1000] @ 101df8 │ │ │ │ + b 101654 │ │ │ │ + ldr r3, [pc, #968] @ 101e00 │ │ │ │ + ldr ip, [pc, #1000] @ 101e24 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r1, [pc, #996] @ 101dfc │ │ │ │ + ldr r1, [pc, #996] @ 101e28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r0, [pc, #988] @ 101e00 │ │ │ │ + ldr r0, [pc, #988] @ 101e2c │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #195 @ 0xc3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ - b 101974 │ │ │ │ - ldr r3, [pc, #912] @ 101dd4 │ │ │ │ + b 1019a0 │ │ │ │ + ldr r3, [pc, #912] @ 101e00 │ │ │ │ mov r0, #197 @ 0xc5 │ │ │ │ ldr r2, [r4, r3] │ │ │ │ - ldr r1, [pc, #948] @ 101e04 │ │ │ │ + ldr r1, [pc, #948] @ 101e30 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #944] @ 101e08 │ │ │ │ + ldr r3, [pc, #944] @ 101e34 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #940] @ 101e0c │ │ │ │ - ldr r0, [pc, #940] @ 101e10 │ │ │ │ + ldr r2, [pc, #940] @ 101e38 │ │ │ │ + ldr r0, [pc, #940] @ 101e3c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 101974 │ │ │ │ - ldr r3, [pc, #852] @ 101dd4 │ │ │ │ - ldr r1, [pc, #912] @ 101e14 │ │ │ │ + b 1019a0 │ │ │ │ + ldr r3, [pc, #852] @ 101e00 │ │ │ │ + ldr r1, [pc, #912] @ 101e40 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #908] @ 101e18 │ │ │ │ + ldr r0, [pc, #908] @ 101e44 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ bl b6f00 │ │ │ │ - b 101974 │ │ │ │ - ldr r3, [pc, #812] @ 101dd4 │ │ │ │ - ldr ip, [pc, #880] @ 101e1c │ │ │ │ + b 1019a0 │ │ │ │ + ldr r3, [pc, #812] @ 101e00 │ │ │ │ + ldr ip, [pc, #880] @ 101e48 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r1, [pc, #876] @ 101e20 │ │ │ │ + ldr r1, [pc, #876] @ 101e4c │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r0, [pc, #868] @ 101e24 │ │ │ │ + ldr r0, [pc, #868] @ 101e50 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ - b 101974 │ │ │ │ + b 1019a0 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1019fc │ │ │ │ - ldr r3, [pc, #744] @ 101dd4 │ │ │ │ - ldr r1, [pc, #824] @ 101e28 │ │ │ │ + b 101a28 │ │ │ │ + ldr r3, [pc, #744] @ 101e00 │ │ │ │ + ldr r1, [pc, #824] @ 101e54 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #820] @ 101e2c │ │ │ │ + ldr r0, [pc, #820] @ 101e58 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 101974 │ │ │ │ + b 1019a0 │ │ │ │ bl aa8fc │ │ │ │ - b 1016f4 │ │ │ │ + b 101720 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1018f0 │ │ │ │ + b 10191c │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10190c │ │ │ │ - ldr r0, [pc, #748] @ 101e30 │ │ │ │ + b 101938 │ │ │ │ + ldr r0, [pc, #748] @ 101e5c │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 101b68 │ │ │ │ + beq 101b94 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 101c2c │ │ │ │ - ldr r3, [pc, #612] @ 101dd4 │ │ │ │ - ldr r1, [pc, #704] @ 101e34 │ │ │ │ + beq 101c58 │ │ │ │ + ldr r3, [pc, #612] @ 101e00 │ │ │ │ + ldr r1, [pc, #704] @ 101e60 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #700] @ 101e38 │ │ │ │ + ldr r0, [pc, #700] @ 101e64 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 101974 │ │ │ │ - ldr r3, [pc, #564] @ 101dd4 │ │ │ │ - ldr r1, [pc, #664] @ 101e3c │ │ │ │ + b 1019a0 │ │ │ │ + ldr r3, [pc, #564] @ 101e00 │ │ │ │ + ldr r1, [pc, #664] @ 101e68 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #660] @ 101e40 │ │ │ │ + ldr r0, [pc, #660] @ 101e6c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #200 @ 0xc8 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 101974 │ │ │ │ + b 1019a0 │ │ │ │ bl aa8fc │ │ │ │ - b 101858 │ │ │ │ - ldr r0, [pc, #612] @ 101e44 │ │ │ │ + b 101884 │ │ │ │ + ldr r0, [pc, #612] @ 101e70 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 101c04 │ │ │ │ + beq 101c30 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 101c38 │ │ │ │ - ldr r3, [pc, #456] @ 101dd4 │ │ │ │ - ldr r1, [pc, #568] @ 101e48 │ │ │ │ + beq 101c64 │ │ │ │ + ldr r3, [pc, #456] @ 101e00 │ │ │ │ + ldr r1, [pc, #568] @ 101e74 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #564] @ 101e4c │ │ │ │ + ldr r0, [pc, #564] @ 101e78 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #200 @ 0xc8 │ │ │ │ bl b6f00 │ │ │ │ - b 101974 │ │ │ │ + b 1019a0 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 101b68 │ │ │ │ + b 101b94 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 101c04 │ │ │ │ + b 101c30 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #512] @ 101e50 │ │ │ │ - ldr r1, [pc, #512] @ 101e54 │ │ │ │ - ldr r0, [pc, #512] @ 101e58 │ │ │ │ + ldr r3, [pc, #512] @ 101e7c │ │ │ │ + ldr r1, [pc, #512] @ 101e80 │ │ │ │ + ldr r0, [pc, #512] @ 101e84 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2128 @ 0x850 │ │ │ │ - ldr r2, [pc, #504] @ 101e5c │ │ │ │ + ldr r2, [pc, #504] @ 101e88 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #488] @ 101e60 │ │ │ │ - ldr r1, [pc, #488] @ 101e64 │ │ │ │ - ldr r0, [pc, #488] @ 101e68 │ │ │ │ + ldr r3, [pc, #488] @ 101e8c │ │ │ │ + ldr r1, [pc, #488] @ 101e90 │ │ │ │ + ldr r0, [pc, #488] @ 101e94 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2128 @ 0x850 │ │ │ │ - ldr r2, [pc, #480] @ 101e6c │ │ │ │ + ldr r2, [pc, #480] @ 101e98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #464] @ 101e70 │ │ │ │ - ldr r1, [pc, #464] @ 101e74 │ │ │ │ - ldr r0, [pc, #464] @ 101e78 │ │ │ │ + ldr r3, [pc, #464] @ 101e9c │ │ │ │ + ldr r1, [pc, #464] @ 101ea0 │ │ │ │ + ldr r0, [pc, #464] @ 101ea4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2128 @ 0x850 │ │ │ │ - ldr r2, [pc, #456] @ 101e7c │ │ │ │ + ldr r2, [pc, #456] @ 101ea8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #440] @ 101e80 │ │ │ │ - ldr r1, [pc, #440] @ 101e84 │ │ │ │ - ldr r0, [pc, #440] @ 101e88 │ │ │ │ + ldr r3, [pc, #440] @ 101eac │ │ │ │ + ldr r1, [pc, #440] @ 101eb0 │ │ │ │ + ldr r0, [pc, #440] @ 101eb4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2128 @ 0x850 │ │ │ │ - ldr r2, [pc, #432] @ 101e8c │ │ │ │ + ldr r2, [pc, #432] @ 101eb8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #416] @ 101e90 │ │ │ │ - ldr r1, [pc, #416] @ 101e94 │ │ │ │ - ldr r0, [pc, #416] @ 101e98 │ │ │ │ + ldr r3, [pc, #416] @ 101ebc │ │ │ │ + ldr r1, [pc, #416] @ 101ec0 │ │ │ │ + ldr r0, [pc, #416] @ 101ec4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2128 @ 0x850 │ │ │ │ - ldr r2, [pc, #408] @ 101e9c │ │ │ │ + ldr r2, [pc, #408] @ 101ec8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #392] @ 101ea0 │ │ │ │ - ldr r1, [pc, #392] @ 101ea4 │ │ │ │ - ldr r0, [pc, #392] @ 101ea8 │ │ │ │ + ldr r3, [pc, #392] @ 101ecc │ │ │ │ + ldr r1, [pc, #392] @ 101ed0 │ │ │ │ + ldr r0, [pc, #392] @ 101ed4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2128 @ 0x850 │ │ │ │ - ldr r2, [pc, #384] @ 101eac │ │ │ │ + ldr r2, [pc, #384] @ 101ed8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #368] @ 101eb0 │ │ │ │ - ldr r1, [pc, #368] @ 101eb4 │ │ │ │ - ldr r0, [pc, #368] @ 101eb8 │ │ │ │ + ldr r3, [pc, #368] @ 101edc │ │ │ │ + ldr r1, [pc, #368] @ 101ee0 │ │ │ │ + ldr r0, [pc, #368] @ 101ee4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2128 @ 0x850 │ │ │ │ - ldr r2, [pc, #360] @ 101ebc │ │ │ │ + ldr r2, [pc, #360] @ 101ee8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50554 │ │ │ │ - ldr r3, [pc, #340] @ 101ec0 │ │ │ │ - ldr r1, [pc, #340] @ 101ec4 │ │ │ │ - ldr r0, [pc, #340] @ 101ec8 │ │ │ │ + ldr r3, [pc, #340] @ 101eec │ │ │ │ + ldr r1, [pc, #340] @ 101ef0 │ │ │ │ + ldr r0, [pc, #340] @ 101ef4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ - ldr r3, [pc, #312] @ 101ecc │ │ │ │ - ldr r1, [pc, #312] @ 101ed0 │ │ │ │ - ldr r0, [pc, #312] @ 101ed4 │ │ │ │ + ldr r3, [pc, #312] @ 101ef8 │ │ │ │ + ldr r1, [pc, #312] @ 101efc │ │ │ │ + ldr r0, [pc, #312] @ 101f00 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #308] @ 101ed8 │ │ │ │ + ldr r2, [pc, #308] @ 101f04 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq lr, r3, ip, asr #20 │ │ │ │ + eorseq lr, r3, r0, lsr #20 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq lr, r3, r8, lsr #20 │ │ │ │ + @ instruction: 0x0033e9fc │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ - eorseq lr, r3, r8, asr #19 │ │ │ │ + mlaseq r3, ip, r9, lr │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq lr, pc, r0, ror #30 │ │ │ │ - strdeq sp, [pc], -r0 @ │ │ │ │ - eoreq lr, pc, r4, lsr pc @ │ │ │ │ - eoreq sp, pc, r4, asr #3 │ │ │ │ - strdeq lr, [pc], -r4 @ │ │ │ │ - eorseq r3, r1, r4, lsl r7 │ │ │ │ - eoreq sl, pc, r4, asr #5 │ │ │ │ - eoreq sp, pc, r4, lsl #3 │ │ │ │ - eoreq sl, pc, r4, lsr #13 │ │ │ │ - mlaeq pc, ip, lr, lr @ │ │ │ │ - eoreq sp, pc, ip, lsr #2 │ │ │ │ - eoreq lr, pc, ip, asr lr @ │ │ │ │ - eorseq r3, r1, ip, ror r6 │ │ │ │ - eoreq sl, pc, ip, lsr #4 │ │ │ │ - eoreq sp, pc, ip, ror #1 │ │ │ │ - eoreq lr, pc, r8, lsr lr @ │ │ │ │ - eoreq sp, pc, r8, asr #1 │ │ │ │ - eoreq sl, pc, r8, lsl #12 │ │ │ │ - eoreq lr, pc, r0, lsl #28 │ │ │ │ - mlaeq pc, r0, r0, sp @ │ │ │ │ - eoreq lr, pc, ip, asr #27 │ │ │ │ - eoreq sp, pc, r8, asr r0 @ │ │ │ │ - eoreq r9, pc, r0, asr #24 │ │ │ │ - eoreq lr, pc, r8, asr #26 │ │ │ │ - ldrdeq ip, [pc], -r8 @ │ │ │ │ - eoreq lr, pc, r8, lsl sp @ │ │ │ │ - eoreq ip, pc, r4, lsr #31 │ │ │ │ - eoreq r9, pc, r4, lsr #23 │ │ │ │ - eoreq lr, pc, ip, lsr #25 │ │ │ │ - eoreq ip, pc, ip, lsr pc @ │ │ │ │ - eorseq r1, r2, r4, lsl r5 │ │ │ │ - eoreq r3, pc, r4, lsl r6 @ │ │ │ │ - eoreq r3, pc, r0, ror #13 │ │ │ │ - andeq r4, r2, r2, ror #21 │ │ │ │ - eorseq r1, r2, ip, ror #9 │ │ │ │ - eoreq r3, pc, ip, ror #11 │ │ │ │ - eoreq sp, pc, r4, ror #30 │ │ │ │ - andeq r4, r2, r6, ror #21 │ │ │ │ - eorseq r1, r2, r4, asr #9 │ │ │ │ - eoreq r3, pc, r4, asr #11 │ │ │ │ - mlaeq pc, ip, r6, r3 @ │ │ │ │ - andeq r4, r2, r5, ror #21 │ │ │ │ - mlaseq r2, ip, r4, r1 │ │ │ │ - mlaeq pc, ip, r5, r3 @ │ │ │ │ - eoreq ip, pc, r8, asr #7 │ │ │ │ - andeq r4, r2, sp, lsl #22 │ │ │ │ - eorseq r1, r2, r4, ror r4 │ │ │ │ - eoreq r3, pc, r4, ror r5 @ │ │ │ │ - strheq lr, [pc], -r8 @ │ │ │ │ - andeq r4, r2, r0, lsl fp │ │ │ │ - eorseq r1, r2, ip, asr #8 │ │ │ │ - eoreq r3, pc, ip, asr #10 │ │ │ │ - eoreq sp, pc, ip, asr pc @ │ │ │ │ - andeq r4, r2, pc, lsl #22 │ │ │ │ - eorseq r1, r2, r4, lsr #8 │ │ │ │ - eoreq r3, pc, r4, lsr #10 │ │ │ │ - eoreq lr, pc, ip, asr r0 @ │ │ │ │ - andeq r4, r2, lr, lsl #22 │ │ │ │ - eorseq sp, r1, r8, lsl #8 │ │ │ │ - eoreq r3, pc, r8, lsr #12 │ │ │ │ - eoreq r3, pc, r4, asr r6 @ │ │ │ │ - eorseq sp, r1, r0, ror #7 │ │ │ │ - @ instruction: 0x002f35bc │ │ │ │ - eoreq r6, pc, r4, ror #13 │ │ │ │ + eoreq pc, pc, ip, ror #8 │ │ │ │ + strdeq sp, [pc], -ip @ │ │ │ │ + eoreq pc, pc, r0, asr #8 │ │ │ │ + ldrdeq sp, [pc], -r0 @ │ │ │ │ + eoreq pc, pc, r0, lsl #8 │ │ │ │ + eorseq r3, r1, r0, lsr #24 │ │ │ │ + ldrdeq sl, [pc], -r0 @ │ │ │ │ + mlaeq pc, r0, r6, sp @ │ │ │ │ + @ instruction: 0x002fabb0 │ │ │ │ + eoreq pc, pc, r8, lsr #7 │ │ │ │ + eoreq sp, pc, r8, lsr r6 @ │ │ │ │ + eoreq pc, pc, r8, ror #6 │ │ │ │ + eorseq r3, r1, r8, lsl #23 │ │ │ │ + eoreq sl, pc, r8, lsr r7 @ │ │ │ │ + strdeq sp, [pc], -r8 @ │ │ │ │ + eoreq pc, pc, r4, asr #6 │ │ │ │ + ldrdeq sp, [pc], -r4 @ │ │ │ │ + eoreq sl, pc, r4, lsl fp @ │ │ │ │ + eoreq pc, pc, ip, lsl #6 │ │ │ │ + mlaeq pc, ip, r5, sp @ │ │ │ │ + ldrdeq pc, [pc], -r8 @ │ │ │ │ + eoreq sp, pc, r4, ror #10 │ │ │ │ + eoreq sl, pc, ip, asr #2 │ │ │ │ + eoreq pc, pc, r4, asr r2 @ │ │ │ │ + eoreq sp, pc, r4, ror #9 │ │ │ │ + eoreq pc, pc, r4, lsr #4 │ │ │ │ + @ instruction: 0x002fd4b0 │ │ │ │ + strheq sl, [pc], -r0 @ │ │ │ │ + @ instruction: 0x002ff1b8 │ │ │ │ + eoreq sp, pc, r8, asr #8 │ │ │ │ + eorseq r1, r2, r0, lsr #20 │ │ │ │ + eoreq r3, pc, r0, lsr #22 │ │ │ │ + eoreq r3, pc, ip, ror #23 │ │ │ │ + ldrdeq r4, [r2], -sl │ │ │ │ + @ instruction: 0x003219f8 │ │ │ │ + strdeq r3, [pc], -r8 @ │ │ │ │ + eoreq lr, pc, r0, ror r4 @ │ │ │ │ + ldrdeq r4, [r2], -lr │ │ │ │ + @ instruction: 0x003219d0 │ │ │ │ + ldrdeq r3, [pc], -r0 @ │ │ │ │ + eoreq r3, pc, r8, lsr #23 │ │ │ │ + ldrdeq r4, [r2], -sp │ │ │ │ + eorseq r1, r2, r8, lsr #19 │ │ │ │ + eoreq r3, pc, r8, lsr #21 │ │ │ │ + ldrdeq ip, [pc], -r4 @ │ │ │ │ + andeq r4, r2, r5, lsl #22 │ │ │ │ + eorseq r1, r2, r0, lsl #19 │ │ │ │ + eoreq r3, pc, r0, lsl #21 │ │ │ │ + eoreq lr, pc, r4, asr #11 │ │ │ │ + andeq r4, r2, r8, lsl #22 │ │ │ │ + eorseq r1, r2, r8, asr r9 │ │ │ │ + eoreq r3, pc, r8, asr sl @ │ │ │ │ + eoreq lr, pc, r8, ror #8 │ │ │ │ + andeq r4, r2, r7, lsl #22 │ │ │ │ + eorseq r1, r2, r0, lsr r9 │ │ │ │ + eoreq r3, pc, r0, lsr sl @ │ │ │ │ + eoreq lr, pc, r8, ror #10 │ │ │ │ + andeq r4, r2, r6, lsl #22 │ │ │ │ + eorseq sp, r1, r4, lsl r9 │ │ │ │ + eoreq r3, pc, r4, lsr fp @ │ │ │ │ + eoreq r3, pc, r0, ror #22 │ │ │ │ + eorseq sp, r1, ip, ror #17 │ │ │ │ + eoreq r3, pc, r8, asr #21 │ │ │ │ + strdeq r6, [pc], -r0 @ │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 101594 │ │ │ │ - ldr r4, [pc, #64] @ 101f38 │ │ │ │ + bl 1015c0 │ │ │ │ + ldr r4, [pc, #64] @ 101f64 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 101f30 │ │ │ │ + beq 101f5c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 101f24 │ │ │ │ - ldr r3, [pc, #44] @ 101f3c │ │ │ │ + bne 101f50 │ │ │ │ + ldr r3, [pc, #44] @ 101f68 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #20] @ 101f40 │ │ │ │ + ldr r3, [pc, #20] @ 101f6c │ │ │ │ ldr r0, [r4, r3] │ │ │ │ - b 101f10 │ │ │ │ + b 101f3c │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - eorseq lr, r3, r4, lsl #2 │ │ │ │ + ldrsbeq lr, [r3], -r8 @ │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ │ │ │ │ -00101f44 : │ │ │ │ +00101f70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ - ldr r2, [pc, #2996] @ 102b10 │ │ │ │ - ldr r3, [pc, #2996] @ 102b14 │ │ │ │ + ldr r2, [pc, #2996] @ 102b3c │ │ │ │ + ldr r3, [pc, #2996] @ 102b40 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 1005e0 │ │ │ │ - ldr r4, [pc, #2964] @ 102b18 │ │ │ │ + bl 10060c │ │ │ │ + ldr r4, [pc, #2964] @ 102b44 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 1022cc │ │ │ │ + beq 1022f8 │ │ │ │ cmp r0, #0 │ │ │ │ - ldr r3, [pc, #2948] @ 102b1c │ │ │ │ - bne 101fe8 │ │ │ │ + ldr r3, [pc, #2948] @ 102b48 │ │ │ │ + bne 102014 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r5, [r3, #184] @ 0xb8 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 102ac0 │ │ │ │ + beq 102aec │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ - ldr r2, [pc, #2912] @ 102b20 │ │ │ │ - ldr r3, [pc, #2896] @ 102b14 │ │ │ │ + ldr r2, [pc, #2912] @ 102b4c │ │ │ │ + ldr r3, [pc, #2896] @ 102b40 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 102a54 │ │ │ │ + bne 102a80 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r6, #16] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ cmp r0, #1 │ │ │ │ ldr r7, [r3, #2836] @ 0xb14 │ │ │ │ str r3, [sp, #8] │ │ │ │ - beq 1023c0 │ │ │ │ + beq 1023ec │ │ │ │ tst r0, #1 │ │ │ │ - bne 102430 │ │ │ │ + bne 10245c │ │ │ │ bl aaa68 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd60 │ │ │ │ cmp r5, #0 │ │ │ │ mov r7, r0 │ │ │ │ - beq 102a98 │ │ │ │ + beq 102ac4 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 102044 │ │ │ │ + beq 102070 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 1022c0 │ │ │ │ + beq 1022ec │ │ │ │ cmp r7, #0 │ │ │ │ - beq 102440 │ │ │ │ + beq 10246c │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 102468 │ │ │ │ + beq 102494 │ │ │ │ ldr r8, [r6, #20] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 10249c │ │ │ │ + beq 1024c8 │ │ │ │ ldr r3, [r8] │ │ │ │ mov r0, r8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ bl 50234 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 1020a8 │ │ │ │ + beq 1020d4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - bne 1020a8 │ │ │ │ + bne 1020d4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - beq 102310 │ │ │ │ - ldr r3, [pc, #2668] @ 102b24 │ │ │ │ + beq 10233c │ │ │ │ + ldr r3, [pc, #2668] @ 102b50 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [r3, #2804] @ 0xaf4 │ │ │ │ bl 50378 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 1024dc │ │ │ │ + beq 102508 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #20 │ │ │ │ str r5, [sp, #20] │ │ │ │ bl 50114 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 102104 │ │ │ │ + beq 102130 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 102340 │ │ │ │ + beq 10236c │ │ │ │ cmp r8, #0 │ │ │ │ - beq 102514 │ │ │ │ - ldr r3, [pc, #2580] @ 102b28 │ │ │ │ + beq 102540 │ │ │ │ + ldr r3, [pc, #2580] @ 102b54 │ │ │ │ ldr sl, [r4, r3] │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldr r2, [sl] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 10253c │ │ │ │ + bne 102568 │ │ │ │ mov r0, r8 │ │ │ │ bl 69a14 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 102570 │ │ │ │ + beq 10259c │ │ │ │ ldr fp, [r8, #28] │ │ │ │ cmp fp, #0 │ │ │ │ - beq 102ae8 │ │ │ │ + beq 102b14 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [fp] │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10216c │ │ │ │ + beq 102198 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 102390 │ │ │ │ + beq 1023bc │ │ │ │ mov r3, fp │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, #3 │ │ │ │ bl a633c │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 1021a0 │ │ │ │ + beq 1021cc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 1023b4 │ │ │ │ + beq 1023e0 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1021bc │ │ │ │ + beq 1021e8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 1023a8 │ │ │ │ + beq 1023d4 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1021d8 │ │ │ │ + beq 102204 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 10239c │ │ │ │ + beq 1023c8 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 1025b0 │ │ │ │ + beq 1025dc │ │ │ │ mov r0, r5 │ │ │ │ bl 50234 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 102208 │ │ │ │ + beq 102234 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 102424 │ │ │ │ + beq 102450 │ │ │ │ cmp fp, #0 │ │ │ │ - beq 1025e0 │ │ │ │ + beq 10260c │ │ │ │ mov r0, fp │ │ │ │ bl 4fd54 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 102610 │ │ │ │ + beq 10263c │ │ │ │ ldr r2, [sl] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 10234c │ │ │ │ + bne 102378 │ │ │ │ bl 4fd84 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 102254 │ │ │ │ + beq 102280 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 1022f8 │ │ │ │ + beq 102324 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 1023fc │ │ │ │ + beq 102428 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r7 │ │ │ │ bl a69dc │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 102288 │ │ │ │ + beq 1022b4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 102304 │ │ │ │ + beq 102330 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 102210 │ │ │ │ - ldr r3, [pc, #2196] @ 102b2c │ │ │ │ - ldr r1, [pc, #2196] @ 102b30 │ │ │ │ + bne 10223c │ │ │ │ + ldr r3, [pc, #2196] @ 102b58 │ │ │ │ + ldr r1, [pc, #2196] @ 102b5c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #2192] @ 102b34 │ │ │ │ + ldr r0, [pc, #2192] @ 102b60 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #488 @ 0x1e8 │ │ │ │ bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ - b 1022f0 │ │ │ │ + b 10231c │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 102044 │ │ │ │ - ldr r3, [pc, #2136] @ 102b2c │ │ │ │ - ldr r1, [pc, #2144] @ 102b38 │ │ │ │ + b 102070 │ │ │ │ + ldr r3, [pc, #2136] @ 102b58 │ │ │ │ + ldr r1, [pc, #2144] @ 102b64 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #2140] @ 102b3c │ │ │ │ - ldr r2, [pc, #2140] @ 102b40 │ │ │ │ + ldr r0, [pc, #2140] @ 102b68 │ │ │ │ + ldr r2, [pc, #2140] @ 102b6c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r5, #0 │ │ │ │ - b 101fb8 │ │ │ │ + b 101fe4 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 102254 │ │ │ │ + b 102280 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 102288 │ │ │ │ - ldr r3, [pc, #2068] @ 102b2c │ │ │ │ - ldr r1, [pc, #2088] @ 102b44 │ │ │ │ + b 1022b4 │ │ │ │ + ldr r3, [pc, #2068] @ 102b58 │ │ │ │ + ldr r1, [pc, #2088] @ 102b70 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #2084] @ 102b48 │ │ │ │ + ldr r0, [pc, #2084] @ 102b74 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #484 @ 0x1e4 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 1022f0 │ │ │ │ + b 10231c │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 102104 │ │ │ │ - ldr r3, [pc, #2008] @ 102b2c │ │ │ │ - ldr r2, [pc, #2036] @ 102b4c │ │ │ │ + b 102130 │ │ │ │ + ldr r3, [pc, #2008] @ 102b58 │ │ │ │ + ldr r2, [pc, #2036] @ 102b78 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r1, [pc, #2032] @ 102b50 │ │ │ │ - ldr r0, [pc, #2032] @ 102b54 │ │ │ │ + ldr r1, [pc, #2032] @ 102b7c │ │ │ │ + ldr r0, [pc, #2032] @ 102b80 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, r5} │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #2012] @ 102b58 │ │ │ │ + ldr r2, [pc, #2012] @ 102b84 │ │ │ │ bl d8818 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ - b 1022f0 │ │ │ │ + b 10231c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10216c │ │ │ │ + b 102198 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1021d8 │ │ │ │ + b 102204 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1021bc │ │ │ │ + b 1021e8 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1021a0 │ │ │ │ - ldr r3, [pc, #1892] @ 102b2c │ │ │ │ - ldr r0, [pc, #1936] @ 102b5c │ │ │ │ + b 1021cc │ │ │ │ + ldr r3, [pc, #1892] @ 102b58 │ │ │ │ + ldr r0, [pc, #1936] @ 102b88 │ │ │ │ ldr r2, [r4, r3] │ │ │ │ - ldr r1, [pc, #1932] @ 102b60 │ │ │ │ + ldr r1, [pc, #1932] @ 102b8c │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #1928] @ 102b64 │ │ │ │ + ldr r3, [pc, #1928] @ 102b90 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #1924] @ 102b68 │ │ │ │ - ldr r0, [pc, #1924] @ 102b6c │ │ │ │ + ldr r2, [pc, #1924] @ 102b94 │ │ │ │ + ldr r0, [pc, #1924] @ 102b98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 1022f0 │ │ │ │ - ldr r3, [pc, #1832] @ 102b2c │ │ │ │ - ldr r1, [pc, #1896] @ 102b70 │ │ │ │ + b 10231c │ │ │ │ + ldr r3, [pc, #1832] @ 102b58 │ │ │ │ + ldr r1, [pc, #1896] @ 102b9c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1892] @ 102b74 │ │ │ │ + ldr r0, [pc, #1892] @ 102ba0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #488 @ 0x1e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 10237c │ │ │ │ + b 1023a8 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 102208 │ │ │ │ + b 102234 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl a4704 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - b 102008 │ │ │ │ - ldr r3, [pc, #1764] @ 102b2c │ │ │ │ - ldr r1, [pc, #1836] @ 102b78 │ │ │ │ + b 102034 │ │ │ │ + ldr r3, [pc, #1764] @ 102b58 │ │ │ │ + ldr r1, [pc, #1836] @ 102ba4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1832] @ 102b7c │ │ │ │ - ldr r2, [pc, #1796] @ 102b5c │ │ │ │ + ldr r0, [pc, #1832] @ 102ba8 │ │ │ │ + ldr r2, [pc, #1796] @ 102b88 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1022f0 │ │ │ │ - ldr r3, [pc, #1724] @ 102b2c │ │ │ │ - ldr r0, [pc, #1804] @ 102b80 │ │ │ │ + b 10231c │ │ │ │ + ldr r3, [pc, #1724] @ 102b58 │ │ │ │ + ldr r0, [pc, #1804] @ 102bac │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #1792] @ 102b84 │ │ │ │ + ldr r1, [pc, #1792] @ 102bb0 │ │ │ │ stm sp, {r0, r7} │ │ │ │ - ldr r0, [pc, #1788] @ 102b88 │ │ │ │ - ldr r2, [pc, #1740] @ 102b5c │ │ │ │ + ldr r0, [pc, #1788] @ 102bb4 │ │ │ │ + ldr r2, [pc, #1740] @ 102b88 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 1022f0 │ │ │ │ - ldr r3, [pc, #1672] @ 102b2c │ │ │ │ + b 10231c │ │ │ │ + ldr r3, [pc, #1672] @ 102b58 │ │ │ │ mov r1, #484 @ 0x1e4 │ │ │ │ ldr r2, [r4, r3] │ │ │ │ - ldr r3, [pc, #1756] @ 102b8c │ │ │ │ + ldr r3, [pc, #1756] @ 102bb8 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #1744] @ 102b90 │ │ │ │ - ldr r1, [pc, #1744] @ 102b94 │ │ │ │ - ldr r0, [pc, #1744] @ 102b98 │ │ │ │ + ldr r2, [pc, #1744] @ 102bbc │ │ │ │ + ldr r1, [pc, #1744] @ 102bc0 │ │ │ │ + ldr r0, [pc, #1744] @ 102bc4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 102334 │ │ │ │ - ldr r3, [pc, #1608] @ 102b2c │ │ │ │ - ldr r1, [pc, #1716] @ 102b9c │ │ │ │ + b 102360 │ │ │ │ + ldr r3, [pc, #1608] @ 102b58 │ │ │ │ + ldr r1, [pc, #1716] @ 102bc8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1712] @ 102ba0 │ │ │ │ - ldr r2, [pc, #1712] @ 102ba4 │ │ │ │ + ldr r0, [pc, #1712] @ 102bcc │ │ │ │ + ldr r2, [pc, #1712] @ 102bd0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 1022f0 │ │ │ │ - ldr r3, [pc, #1552] @ 102b2c │ │ │ │ - ldr r1, [pc, #1672] @ 102ba8 │ │ │ │ + b 10231c │ │ │ │ + ldr r3, [pc, #1552] @ 102b58 │ │ │ │ + ldr r1, [pc, #1672] @ 102bd4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1668] @ 102bac │ │ │ │ - ldr r2, [pc, #1656] @ 102ba4 │ │ │ │ + ldr r0, [pc, #1668] @ 102bd8 │ │ │ │ + ldr r2, [pc, #1656] @ 102bd0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 102500 │ │ │ │ - ldr r3, [pc, #1512] @ 102b2c │ │ │ │ - ldr r2, [pc, #1640] @ 102bb0 │ │ │ │ + b 10252c │ │ │ │ + ldr r3, [pc, #1512] @ 102b58 │ │ │ │ + ldr r2, [pc, #1640] @ 102bdc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r1, [pc, #1636] @ 102bb4 │ │ │ │ - ldr r0, [pc, #1636] @ 102bb8 │ │ │ │ + ldr r1, [pc, #1636] @ 102be0 │ │ │ │ + ldr r0, [pc, #1636] @ 102be4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, r8} │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #1592] @ 102ba4 │ │ │ │ + ldr r2, [pc, #1592] @ 102bd0 │ │ │ │ bl d8818 │ │ │ │ - b 102500 │ │ │ │ - ldr r3, [pc, #1460] @ 102b2c │ │ │ │ - ldr r1, [pc, #1600] @ 102bbc │ │ │ │ + b 10252c │ │ │ │ + ldr r3, [pc, #1460] @ 102b58 │ │ │ │ + ldr r1, [pc, #1600] @ 102be8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1596] @ 102bc0 │ │ │ │ - ldr r2, [pc, #1596] @ 102bc4 │ │ │ │ + ldr r0, [pc, #1596] @ 102bec │ │ │ │ + ldr r2, [pc, #1596] @ 102bf0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 1022f0 │ │ │ │ - ldr r3, [pc, #1396] @ 102b2c │ │ │ │ - ldr r1, [pc, #1548] @ 102bc8 │ │ │ │ + b 10231c │ │ │ │ + ldr r3, [pc, #1396] @ 102b58 │ │ │ │ + ldr r1, [pc, #1548] @ 102bf4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1544] @ 102bcc │ │ │ │ - ldr r2, [pc, #1532] @ 102bc4 │ │ │ │ + ldr r0, [pc, #1544] @ 102bf8 │ │ │ │ + ldr r2, [pc, #1532] @ 102bf0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 1022f0 │ │ │ │ - ldr r3, [pc, #1348] @ 102b2c │ │ │ │ - ldr r1, [pc, #1508] @ 102bd0 │ │ │ │ + b 10231c │ │ │ │ + ldr r3, [pc, #1348] @ 102b58 │ │ │ │ + ldr r1, [pc, #1508] @ 102bfc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1504] @ 102bd4 │ │ │ │ - ldr r2, [pc, #1376] @ 102b58 │ │ │ │ + ldr r0, [pc, #1504] @ 102c00 │ │ │ │ + ldr r2, [pc, #1376] @ 102b84 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 1022f0 │ │ │ │ + b 10231c │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10262c │ │ │ │ + beq 102658 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 1027fc │ │ │ │ + beq 102828 │ │ │ │ bl 50048 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 10289c │ │ │ │ - ldr r3, [pc, #1432] @ 102bd8 │ │ │ │ + bne 1028c8 │ │ │ │ + ldr r3, [pc, #1432] @ 102c04 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [r3, #3388] @ 0xd3c │ │ │ │ bl 50378 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 1028c4 │ │ │ │ + beq 1028f0 │ │ │ │ ldr r6, [r6, #24] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 1028ec │ │ │ │ + beq 102918 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r0, r6 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ bl a910c │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 10269c │ │ │ │ + beq 1026c8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 102808 │ │ │ │ + beq 102834 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 10293c │ │ │ │ + beq 102968 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r2, #-2147483646 @ 0x80000002 │ │ │ │ ldr r0, [r3, #3392] @ 0xd40 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ bl 501c8 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 102964 │ │ │ │ + beq 102990 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1026e8 │ │ │ │ + beq 102714 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 102878 │ │ │ │ + beq 1028a4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 102704 │ │ │ │ + beq 102730 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 102884 │ │ │ │ + beq 1028b0 │ │ │ │ mov r0, r6 │ │ │ │ bl 50234 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 10272c │ │ │ │ + beq 102758 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 102890 │ │ │ │ + beq 1028bc │ │ │ │ cmp r7, #0 │ │ │ │ - beq 102a2c │ │ │ │ + beq 102a58 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd54 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 1029a4 │ │ │ │ + beq 1029d0 │ │ │ │ ldr r2, [sl] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 102814 │ │ │ │ + bne 102840 │ │ │ │ bl 4fd84 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 102778 │ │ │ │ + beq 1027a4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 1027e4 │ │ │ │ + beq 102810 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 102850 │ │ │ │ + beq 10287c │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r6 │ │ │ │ bl a69dc │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 1027ac │ │ │ │ + beq 1027d8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 1027f0 │ │ │ │ + beq 10281c │ │ │ │ cmp r8, #0 │ │ │ │ - bne 102734 │ │ │ │ - ldr r3, [pc, #880] @ 102b2c │ │ │ │ - ldr r1, [pc, #1052] @ 102bdc │ │ │ │ + bne 102760 │ │ │ │ + ldr r3, [pc, #880] @ 102b58 │ │ │ │ + ldr r1, [pc, #1052] @ 102c08 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1048] @ 102be0 │ │ │ │ - ldr r2, [pc, #1048] @ 102be4 │ │ │ │ + ldr r0, [pc, #1048] @ 102c0c │ │ │ │ + ldr r2, [pc, #1048] @ 102c10 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 1022f0 │ │ │ │ + b 10231c │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 102778 │ │ │ │ + b 1027a4 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1027ac │ │ │ │ + b 1027d8 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10262c │ │ │ │ + b 102658 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10269c │ │ │ │ - ldr r3, [pc, #784] @ 102b2c │ │ │ │ - ldr r2, [pc, #968] @ 102be8 │ │ │ │ + b 1026c8 │ │ │ │ + ldr r3, [pc, #784] @ 102b58 │ │ │ │ + ldr r2, [pc, #968] @ 102c14 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r1, [pc, #964] @ 102bec │ │ │ │ - ldr r0, [pc, #964] @ 102bf0 │ │ │ │ + ldr r1, [pc, #964] @ 102c18 │ │ │ │ + ldr r0, [pc, #964] @ 102c1c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, r5} │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #944] @ 102bf4 │ │ │ │ + ldr r2, [pc, #944] @ 102c20 │ │ │ │ bl d8818 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 102334 │ │ │ │ - ldr r3, [pc, #724] @ 102b2c │ │ │ │ - ldr r1, [pc, #924] @ 102bf8 │ │ │ │ + b 102360 │ │ │ │ + ldr r3, [pc, #724] @ 102b58 │ │ │ │ + ldr r1, [pc, #924] @ 102c24 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #920] @ 102bfc │ │ │ │ - ldr r2, [pc, #892] @ 102be4 │ │ │ │ + ldr r0, [pc, #920] @ 102c28 │ │ │ │ + ldr r2, [pc, #892] @ 102c10 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 102844 │ │ │ │ + b 102870 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1026e8 │ │ │ │ + b 102714 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 102704 │ │ │ │ + b 102730 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10272c │ │ │ │ - ldr r3, [pc, #648] @ 102b2c │ │ │ │ - ldr r1, [pc, #856] @ 102c00 │ │ │ │ + b 102758 │ │ │ │ + ldr r3, [pc, #648] @ 102b58 │ │ │ │ + ldr r1, [pc, #856] @ 102c2c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #852] @ 102c04 │ │ │ │ - ldr r2, [pc, #676] @ 102b58 │ │ │ │ + ldr r0, [pc, #852] @ 102c30 │ │ │ │ + ldr r2, [pc, #676] @ 102b84 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 102604 │ │ │ │ - ldr r3, [pc, #608] @ 102b2c │ │ │ │ - ldr r1, [pc, #824] @ 102c08 │ │ │ │ + b 102630 │ │ │ │ + ldr r3, [pc, #608] @ 102b58 │ │ │ │ + ldr r1, [pc, #824] @ 102c34 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #820] @ 102c0c │ │ │ │ - ldr r2, [pc, #792] @ 102bf4 │ │ │ │ + ldr r0, [pc, #820] @ 102c38 │ │ │ │ + ldr r2, [pc, #792] @ 102c20 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 102604 │ │ │ │ - ldr r3, [pc, #568] @ 102b2c │ │ │ │ - ldr r2, [pc, #764] @ 102bf4 │ │ │ │ + b 102630 │ │ │ │ + ldr r3, [pc, #568] @ 102b58 │ │ │ │ + ldr r2, [pc, #764] @ 102c20 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ - ldr r2, [pc, #776] @ 102c10 │ │ │ │ - ldr r3, [pc, #776] @ 102c14 │ │ │ │ - ldr r0, [pc, #776] @ 102c18 │ │ │ │ + ldr r2, [pc, #776] @ 102c3c │ │ │ │ + ldr r3, [pc, #776] @ 102c40 │ │ │ │ + ldr r0, [pc, #776] @ 102c44 │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r1, [pc, #772] @ 102c1c │ │ │ │ + ldr r1, [pc, #772] @ 102c48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 1022f0 │ │ │ │ - ldr r3, [pc, #488] @ 102b2c │ │ │ │ - ldr r1, [pc, #728] @ 102c20 │ │ │ │ + b 10231c │ │ │ │ + ldr r3, [pc, #488] @ 102b58 │ │ │ │ + ldr r1, [pc, #728] @ 102c4c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #724] @ 102c24 │ │ │ │ - ldr r2, [pc, #672] @ 102bf4 │ │ │ │ + ldr r0, [pc, #724] @ 102c50 │ │ │ │ + ldr r2, [pc, #672] @ 102c20 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 102928 │ │ │ │ - ldr r3, [pc, #448] @ 102b2c │ │ │ │ - ldr r1, [pc, #696] @ 102c28 │ │ │ │ + b 102954 │ │ │ │ + ldr r3, [pc, #448] @ 102b58 │ │ │ │ + ldr r1, [pc, #696] @ 102c54 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #692] @ 102c2c │ │ │ │ - ldr r2, [pc, #632] @ 102bf4 │ │ │ │ + ldr r0, [pc, #692] @ 102c58 │ │ │ │ + ldr r2, [pc, #632] @ 102c20 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 1022f0 │ │ │ │ + b 10231c │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1029c0 │ │ │ │ + beq 1029ec │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 102a64 │ │ │ │ + beq 102a90 │ │ │ │ bl 50048 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 102a70 │ │ │ │ + bne 102a9c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [r3, #184] @ 0xb8 │ │ │ │ bl 5036c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 1029fc │ │ │ │ + beq 102a28 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 102a58 │ │ │ │ + beq 102a84 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 101fb8 │ │ │ │ - ldr r3, [pc, #288] @ 102b2c │ │ │ │ - ldr r1, [pc, #544] @ 102c30 │ │ │ │ + bne 101fe4 │ │ │ │ + ldr r3, [pc, #288] @ 102b58 │ │ │ │ + ldr r1, [pc, #544] @ 102c5c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #540] @ 102c34 │ │ │ │ + ldr r0, [pc, #540] @ 102c60 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #492 @ 0x1ec │ │ │ │ bl b6f00 │ │ │ │ - b 101fb8 │ │ │ │ - ldr r3, [pc, #248] @ 102b2c │ │ │ │ - ldr r1, [pc, #512] @ 102c38 │ │ │ │ + b 101fe4 │ │ │ │ + ldr r3, [pc, #248] @ 102b58 │ │ │ │ + ldr r1, [pc, #512] @ 102c64 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #508] @ 102c3c │ │ │ │ - ldr r2, [pc, #432] @ 102bf4 │ │ │ │ + ldr r0, [pc, #508] @ 102c68 │ │ │ │ + ldr r2, [pc, #432] @ 102c20 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 102604 │ │ │ │ + b 102630 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1029fc │ │ │ │ + b 102a28 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1029c0 │ │ │ │ - ldr r3, [pc, #180] @ 102b2c │ │ │ │ - ldr r1, [pc, #452] @ 102c40 │ │ │ │ + b 1029ec │ │ │ │ + ldr r3, [pc, #180] @ 102b58 │ │ │ │ + ldr r1, [pc, #452] @ 102c6c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #448] @ 102c44 │ │ │ │ - ldr r2, [pc, #364] @ 102bf4 │ │ │ │ + ldr r0, [pc, #448] @ 102c70 │ │ │ │ + ldr r2, [pc, #364] @ 102c20 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 102604 │ │ │ │ - ldr r3, [pc, #424] @ 102c48 │ │ │ │ - ldr r1, [pc, #424] @ 102c4c │ │ │ │ - ldr r0, [pc, #424] @ 102c50 │ │ │ │ + b 102630 │ │ │ │ + ldr r3, [pc, #424] @ 102c74 │ │ │ │ + ldr r1, [pc, #424] @ 102c78 │ │ │ │ + ldr r0, [pc, #424] @ 102c7c │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2080 @ 0x820 │ │ │ │ - ldr r2, [pc, #416] @ 102c54 │ │ │ │ + ldr r2, [pc, #416] @ 102c80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #400] @ 102c58 │ │ │ │ - ldr r1, [pc, #400] @ 102c5c │ │ │ │ - ldr r0, [pc, #400] @ 102c60 │ │ │ │ + ldr r3, [pc, #400] @ 102c84 │ │ │ │ + ldr r1, [pc, #400] @ 102c88 │ │ │ │ + ldr r0, [pc, #400] @ 102c8c │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2080 @ 0x820 │ │ │ │ - ldr r2, [pc, #392] @ 102c64 │ │ │ │ + ldr r2, [pc, #392] @ 102c90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #376] @ 102c68 │ │ │ │ - ldr r1, [pc, #376] @ 102c6c │ │ │ │ - ldr r0, [pc, #376] @ 102c70 │ │ │ │ + ldr r3, [pc, #376] @ 102c94 │ │ │ │ + ldr r1, [pc, #376] @ 102c98 │ │ │ │ + ldr r0, [pc, #376] @ 102c9c │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2080 @ 0x820 │ │ │ │ - ldr r2, [pc, #368] @ 102c74 │ │ │ │ + ldr r2, [pc, #368] @ 102ca0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - mlaseq r3, ip, r0, lr │ │ │ │ + eorseq lr, r3, r0, ror r0 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq lr, r3, r8, ror r0 │ │ │ │ + eorseq lr, r3, ip, asr #32 │ │ │ │ muleq r0, r4, r8 │ │ │ │ - eorseq lr, r3, r8, lsr r0 │ │ │ │ + eorseq lr, r3, ip │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - strdeq sp, [pc], -ip @ │ │ │ │ - @ instruction: 0x002fc8b0 │ │ │ │ - strheq sp, [pc], -ip @ │ │ │ │ - eoreq ip, pc, r0, ror r8 @ │ │ │ │ + eoreq sp, pc, r8, lsl #12 │ │ │ │ + @ instruction: 0x002fcdbc │ │ │ │ + eoreq sp, pc, r8, asr #11 │ │ │ │ + eoreq ip, pc, ip, ror sp @ │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ - eoreq sp, pc, ip, ror r0 @ │ │ │ │ - eoreq ip, pc, r0, lsr r8 @ │ │ │ │ - eoreq r9, pc, r4, ror #26 │ │ │ │ - eoreq sp, pc, r8, lsr r0 @ │ │ │ │ - eoreq ip, pc, r8, ror #15 │ │ │ │ + eoreq sp, pc, r8, lsl #11 │ │ │ │ + eoreq ip, pc, ip, lsr sp @ │ │ │ │ + eoreq sl, pc, r0, ror r2 @ │ │ │ │ + eoreq sp, pc, r4, asr #10 │ │ │ │ + strdeq ip, [pc], -r4 @ │ │ │ │ andeq r0, r0, r7, ror #3 │ │ │ │ andeq r0, r0, r3, ror #3 │ │ │ │ - @ instruction: 0x002fcfb4 │ │ │ │ - eorseq r4, r0, r4, asr #5 │ │ │ │ - eoreq r9, pc, r8, lsr #17 │ │ │ │ - eoreq ip, pc, r8, ror #14 │ │ │ │ - mlaeq pc, r0, pc, ip @ │ │ │ │ - eoreq ip, pc, r0, asr #14 │ │ │ │ - eoreq ip, pc, r8, asr #30 │ │ │ │ - strdeq ip, [pc], -ip @ │ │ │ │ - eorseq r0, r1, r0, lsr #8 │ │ │ │ - eoreq ip, pc, r4, lsl pc @ │ │ │ │ - eoreq ip, pc, r8, asr #13 │ │ │ │ - eorseq r2, r1, r8, lsl ip │ │ │ │ - eoreq r9, pc, r8, asr #15 │ │ │ │ + eoreq sp, pc, r0, asr #9 │ │ │ │ + @ instruction: 0x003047d0 │ │ │ │ + @ instruction: 0x002f9db4 │ │ │ │ + eoreq ip, pc, r4, ror ip @ │ │ │ │ + mlaeq pc, ip, r4, sp @ │ │ │ │ + eoreq ip, pc, ip, asr #24 │ │ │ │ + eoreq sp, pc, r4, asr r4 @ │ │ │ │ + eoreq ip, pc, r8, lsl #24 │ │ │ │ + eorseq r0, r1, ip, lsr #18 │ │ │ │ + eoreq sp, pc, r0, lsr #8 │ │ │ │ ldrdeq ip, [pc], -r4 @ │ │ │ │ - eoreq ip, pc, r8, lsl #13 │ │ │ │ - eoreq ip, pc, ip, lsr #29 │ │ │ │ - eoreq ip, pc, r0, ror #12 │ │ │ │ + eorseq r3, r1, r4, lsr #2 │ │ │ │ + ldrdeq r9, [pc], -r4 @ │ │ │ │ + eoreq sp, pc, r0, ror #7 │ │ │ │ + mlaeq pc, r4, fp, ip @ │ │ │ │ + @ instruction: 0x002fd3b8 │ │ │ │ + eoreq ip, pc, ip, ror #22 │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ - eoreq ip, pc, r4, ror lr @ │ │ │ │ - eoreq ip, pc, r8, lsr #12 │ │ │ │ - eoreq r9, pc, r4, ror fp @ │ │ │ │ - eoreq ip, pc, r8, asr #28 │ │ │ │ - strdeq ip, [pc], -r8 @ │ │ │ │ - eoreq ip, pc, r8, lsl lr @ │ │ │ │ - eoreq ip, pc, ip, asr #11 │ │ │ │ - andeq r0, r0, r6, ror #3 │ │ │ │ + eoreq sp, pc, r0, lsl #7 │ │ │ │ + eoreq ip, pc, r4, lsr fp @ │ │ │ │ + eoreq sl, pc, r0, lsl #1 │ │ │ │ + eoreq sp, pc, r4, asr r3 @ │ │ │ │ + eoreq ip, pc, r4, lsl #22 │ │ │ │ + eoreq sp, pc, r4, lsr #6 │ │ │ │ ldrdeq ip, [pc], -r8 @ │ │ │ │ - eoreq ip, pc, ip, lsl #11 │ │ │ │ - eoreq ip, pc, r8, lsr #27 │ │ │ │ - eoreq ip, pc, ip, asr r5 @ │ │ │ │ + andeq r0, r0, r6, ror #3 │ │ │ │ + eoreq sp, pc, r4, ror #5 │ │ │ │ + mlaeq pc, r8, sl, ip @ │ │ │ │ + @ instruction: 0x002fd2b4 │ │ │ │ + eoreq ip, pc, r8, ror #20 │ │ │ │ andeq r0, r0, ip, lsl #16 │ │ │ │ - ldrdeq ip, [pc], -r4 @ │ │ │ │ - eoreq ip, pc, r8, lsl #7 │ │ │ │ + eoreq sp, pc, r0, ror #1 │ │ │ │ + mlaeq pc, r4, r8, ip @ │ │ │ │ andeq r0, r0, sl, ror #3 │ │ │ │ - mlaeq pc, ip, r8, r9 @ │ │ │ │ - eoreq ip, pc, r0, ror fp @ │ │ │ │ - eoreq ip, pc, r0, lsr #6 │ │ │ │ + eoreq r9, pc, r8, lsr #27 │ │ │ │ + eoreq sp, pc, ip, ror r0 @ │ │ │ │ + eoreq ip, pc, ip, lsr #16 │ │ │ │ andeq r0, r0, r9, ror #3 │ │ │ │ - eoreq ip, pc, r8, lsr fp @ │ │ │ │ - eoreq ip, pc, ip, ror #5 │ │ │ │ - eoreq ip, pc, ip, ror #21 │ │ │ │ - eoreq ip, pc, r0, lsr #5 │ │ │ │ - eoreq ip, pc, r4, asr #21 │ │ │ │ - eoreq ip, pc, r8, ror r2 @ │ │ │ │ - eoreq r9, pc, r8, ror r3 @ │ │ │ │ - eorseq r8, r1, ip, lsl #14 │ │ │ │ - eoreq ip, pc, r8, lsr r2 @ │ │ │ │ - eoreq ip, pc, r4, lsl #21 │ │ │ │ - eoreq ip, pc, ip, asr #20 │ │ │ │ - eoreq ip, pc, r0, lsl #4 │ │ │ │ - eoreq ip, pc, r4, lsr #20 │ │ │ │ + eoreq sp, pc, r4, asr #32 │ │ │ │ + strdeq ip, [pc], -r8 @ │ │ │ │ + strdeq ip, [pc], -r8 @ │ │ │ │ + eoreq ip, pc, ip, lsr #15 │ │ │ │ + ldrdeq ip, [pc], -r0 @ │ │ │ │ + eoreq ip, pc, r4, lsl #15 │ │ │ │ + eoreq r9, pc, r4, lsl #17 │ │ │ │ + eorseq r8, r1, r8, lsl ip │ │ │ │ + eoreq ip, pc, r4, asr #14 │ │ │ │ + mlaeq pc, r0, pc, ip @ │ │ │ │ + eoreq ip, pc, r8, asr pc @ │ │ │ │ + eoreq ip, pc, ip, lsl #14 │ │ │ │ + eoreq ip, pc, r0, lsr pc @ │ │ │ │ + eoreq ip, pc, r4, ror #13 │ │ │ │ + mlaeq pc, r4, lr, ip @ │ │ │ │ + eoreq ip, pc, r8, asr #12 │ │ │ │ + eoreq ip, pc, r8, ror #28 │ │ │ │ + eoreq ip, pc, ip, lsl r6 @ │ │ │ │ + eoreq ip, pc, r4, lsr #28 │ │ │ │ ldrdeq ip, [pc], -r8 @ │ │ │ │ - eoreq ip, pc, r8, lsl #19 │ │ │ │ - eoreq ip, pc, ip, lsr r1 @ │ │ │ │ - eoreq ip, pc, ip, asr r9 @ │ │ │ │ - eoreq ip, pc, r0, lsl r1 @ │ │ │ │ - eoreq ip, pc, r8, lsl r9 @ │ │ │ │ - eoreq ip, pc, ip, asr #1 │ │ │ │ - eorseq r0, r2, r4, asr #13 │ │ │ │ - eoreq r2, pc, r4, asr #15 │ │ │ │ - eoreq r2, pc, r0, ror #16 │ │ │ │ - andeq r5, r2, lr, lsr #26 │ │ │ │ - mlaseq r2, ip, r6, r0 │ │ │ │ - mlaeq pc, ip, r7, r2 @ │ │ │ │ - mlaeq pc, r8, r1, ip @ │ │ │ │ - andeq r5, r2, r1, lsr #26 │ │ │ │ - eorseq r0, r2, r4, ror r6 │ │ │ │ - eoreq r2, pc, r4, ror r7 @ │ │ │ │ - eoreq ip, pc, r0, lsl pc @ │ │ │ │ - andeq r5, r2, r2, ror #26 │ │ │ │ + @ instruction: 0x00320bd0 │ │ │ │ + ldrdeq r2, [pc], -r0 @ │ │ │ │ + eoreq r2, pc, ip, ror #26 │ │ │ │ + andeq r5, r2, r6, lsr #26 │ │ │ │ + eorseq r0, r2, r8, lsr #23 │ │ │ │ + eoreq r2, pc, r8, lsr #25 │ │ │ │ + eoreq ip, pc, r4, lsr #13 │ │ │ │ + andeq r5, r2, r9, lsl sp │ │ │ │ + eorseq r0, r2, r0, lsl #23 │ │ │ │ + eoreq r2, pc, r0, lsl #25 │ │ │ │ + eoreq sp, pc, ip, lsl r4 @ │ │ │ │ + andeq r5, r2, sl, asr sp │ │ │ │ │ │ │ │ -00102c78 : │ │ │ │ +00102ca4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #132] @ 102d20 │ │ │ │ + ldr r3, [pc, #132] @ 102d4c │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1280 @ 0x500 │ │ │ │ mov r0, ip │ │ │ │ sub r3, r3, #4 │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #108] @ 102d24 │ │ │ │ + ldr r5, [pc, #108] @ 102d50 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 102d18 │ │ │ │ - ldr r3, [pc, #96] @ 102d28 │ │ │ │ + beq 102d44 │ │ │ │ + ldr r3, [pc, #96] @ 102d54 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 102ce4 │ │ │ │ + bne 102d10 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 101f44 │ │ │ │ - ldr r0, [pc, #64] @ 102d2c │ │ │ │ + b 101f70 │ │ │ │ + ldr r0, [pc, #64] @ 102d58 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #52] @ 102d30 │ │ │ │ - ldr r1, [pc, #52] @ 102d34 │ │ │ │ - ldr r0, [pc, #52] @ 102d38 │ │ │ │ + ldr r3, [pc, #52] @ 102d5c │ │ │ │ + ldr r1, [pc, #52] @ 102d60 │ │ │ │ + ldr r0, [pc, #52] @ 102d64 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r2, [pc, #48] @ 102d3c │ │ │ │ + ldr r2, [pc, #48] @ 102d68 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eorseq r1, r5, ip, ror #28 │ │ │ │ - eorseq sp, r3, r4, asr #6 │ │ │ │ + eorseq r1, r5, r0, asr #28 │ │ │ │ + eorseq sp, r3, r8, lsl r3 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ - mlaeq pc, r8, pc, r8 @ │ │ │ │ + eoreq r9, pc, r4, lsr #9 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - mlaeq pc, r4, r6, ip @ │ │ │ │ - eoreq fp, pc, r8, asr #28 │ │ │ │ + eoreq ip, pc, r0, lsr #23 │ │ │ │ + eoreq ip, pc, r4, asr r3 @ │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ -00102d40 : │ │ │ │ +00102d6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #33] @ 0x21 │ │ │ │ - ldr r6, [pc, #636] @ 102fd8 │ │ │ │ + ldr r6, [pc, #636] @ 103004 │ │ │ │ cmp r3, #2 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r6, pc, r6 │ │ │ │ - beq 102e90 │ │ │ │ + beq 102ebc │ │ │ │ cmp r3, #0 │ │ │ │ - beq 102d7c │ │ │ │ + beq 102da8 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r7, [r0, #36] @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 102ed0 │ │ │ │ + beq 102efc │ │ │ │ ldr r3, [r7] │ │ │ │ mov r0, r7 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bl 4fc88 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 102dc8 │ │ │ │ + beq 102df4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 102e84 │ │ │ │ + beq 102eb0 │ │ │ │ cmp r8, #0 │ │ │ │ - blt 102f0c │ │ │ │ + blt 102f38 │ │ │ │ and r8, r8, #255 @ 0xff │ │ │ │ cmp r8, #0 │ │ │ │ - bne 102d70 │ │ │ │ + bne 102d9c │ │ │ │ ldrb r0, [r4, #32] │ │ │ │ cmp r0, #2 │ │ │ │ - beq 102f34 │ │ │ │ + beq 102f60 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 102d74 │ │ │ │ - ldr r3, [pc, #484] @ 102fdc │ │ │ │ - ldr r2, [pc, #484] @ 102fe0 │ │ │ │ + beq 102da0 │ │ │ │ + ldr r3, [pc, #484] @ 103008 │ │ │ │ + ldr r2, [pc, #484] @ 10300c │ │ │ │ ldr r8, [r6, r3] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r0, [r8] │ │ │ │ ldr r1, [r2, #3528] @ 0xdc8 │ │ │ │ bl a86c4 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 102f7c │ │ │ │ - ldr r3, [pc, #456] @ 102fe4 │ │ │ │ + beq 102fa8 │ │ │ │ + ldr r3, [pc, #456] @ 103010 │ │ │ │ ldr r0, [r7, #4] │ │ │ │ ldr r1, [r6, r3] │ │ │ │ cmp r0, r1 │ │ │ │ - bne 102f9c │ │ │ │ + bne 102fc8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fc88 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 102e54 │ │ │ │ + beq 102e80 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 102f70 │ │ │ │ + beq 102f9c │ │ │ │ cmp r4, #0 │ │ │ │ eorge r0, r4, #1 │ │ │ │ andge r0, r0, #255 @ 0xff │ │ │ │ - bge 102d74 │ │ │ │ - ldr r1, [pc, #380] @ 102fe8 │ │ │ │ - ldr r0, [pc, #380] @ 102fec │ │ │ │ + bge 102da0 │ │ │ │ + ldr r1, [pc, #380] @ 103014 │ │ │ │ + ldr r0, [pc, #380] @ 103018 │ │ │ │ ldr r3, [r8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #251 @ 0xfb │ │ │ │ bl b6f00 │ │ │ │ - b 102ec8 │ │ │ │ + b 102ef4 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 102dc8 │ │ │ │ - ldr r3, [pc, #324] @ 102fdc │ │ │ │ + b 102df4 │ │ │ │ + ldr r3, [pc, #324] @ 103008 │ │ │ │ mov r0, #247 @ 0xf7 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r1, [pc, #332] @ 102ff0 │ │ │ │ + ldr r1, [pc, #332] @ 10301c │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #328] @ 102ff4 │ │ │ │ - ldr r2, [pc, #328] @ 102ff8 │ │ │ │ + ldr r3, [pc, #328] @ 103020 │ │ │ │ + ldr r2, [pc, #328] @ 103024 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r0, [pc, #324] @ 102ffc │ │ │ │ + ldr r0, [pc, #324] @ 103028 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, #2 │ │ │ │ - b 102d74 │ │ │ │ - ldr r3, [pc, #260] @ 102fdc │ │ │ │ + b 102da0 │ │ │ │ + ldr r3, [pc, #260] @ 103008 │ │ │ │ mov r0, #249 @ 0xf9 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r1, [pc, #284] @ 103000 │ │ │ │ + ldr r1, [pc, #284] @ 10302c │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #280] @ 103004 │ │ │ │ + ldr r3, [pc, #280] @ 103030 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #276] @ 103008 │ │ │ │ - ldr r0, [pc, #276] @ 10300c │ │ │ │ + ldr r2, [pc, #276] @ 103034 │ │ │ │ + ldr r0, [pc, #276] @ 103038 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 102ec8 │ │ │ │ - ldr r3, [pc, #200] @ 102fdc │ │ │ │ - ldr r1, [pc, #248] @ 103010 │ │ │ │ + b 102ef4 │ │ │ │ + ldr r3, [pc, #200] @ 103008 │ │ │ │ + ldr r1, [pc, #248] @ 10303c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #244] @ 103014 │ │ │ │ + ldr r0, [pc, #244] @ 103040 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #249 @ 0xf9 │ │ │ │ bl b6f00 │ │ │ │ - b 102ec8 │ │ │ │ - ldr r3, [pc, #160] @ 102fdc │ │ │ │ + b 102ef4 │ │ │ │ + ldr r3, [pc, #160] @ 103008 │ │ │ │ mov r0, #251 @ 0xfb │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r1, [pc, #208] @ 103018 │ │ │ │ + ldr r1, [pc, #208] @ 103044 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #204] @ 10301c │ │ │ │ + ldr r3, [pc, #204] @ 103048 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #200] @ 103020 │ │ │ │ - ldr r0, [pc, #200] @ 103024 │ │ │ │ + ldr r2, [pc, #200] @ 10304c │ │ │ │ + ldr r0, [pc, #200] @ 103050 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 102ec8 │ │ │ │ + b 102ef4 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 102e54 │ │ │ │ - ldr r1, [pc, #164] @ 103028 │ │ │ │ - ldr r0, [pc, #164] @ 10302c │ │ │ │ + b 102e80 │ │ │ │ + ldr r1, [pc, #164] @ 103054 │ │ │ │ + ldr r0, [pc, #164] @ 103058 │ │ │ │ ldr r3, [r8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #251 @ 0xfb │ │ │ │ bl b6f00 │ │ │ │ - b 102ec8 │ │ │ │ + b 102ef4 │ │ │ │ bl 502d0 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 102e28 │ │ │ │ - ldr ip, [pc, #128] @ 103030 │ │ │ │ - ldr r1, [pc, #128] @ 103034 │ │ │ │ - ldr r0, [pc, #128] @ 103038 │ │ │ │ + bne 102e54 │ │ │ │ + ldr ip, [pc, #128] @ 10305c │ │ │ │ + ldr r1, [pc, #128] @ 103060 │ │ │ │ + ldr r0, [pc, #128] @ 103064 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [r8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #251 @ 0xfb │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ - b 102ec8 │ │ │ │ - mlaseq r3, r8, r2, sp │ │ │ │ + b 102ef4 │ │ │ │ + eorseq sp, r3, ip, ror #4 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq sp, pc, r8, ror sl @ │ │ │ │ - eoreq ip, pc, r0, ror #27 │ │ │ │ - eoreq sp, pc, ip, lsr #20 │ │ │ │ - @ instruction: 0x003164d0 │ │ │ │ - eoreq sp, pc, r8, lsr #20 │ │ │ │ - mlaeq pc, r4, sp, ip @ │ │ │ │ - eoreq sp, pc, ip, ror #19 │ │ │ │ - eoreq sp, pc, r4, lsl #20 │ │ │ │ - eoreq sp, pc, r8, ror #19 │ │ │ │ - eoreq ip, pc, r4, asr sp @ │ │ │ │ - eoreq sp, pc, r8, asr #19 │ │ │ │ - eoreq ip, pc, r0, lsr sp @ │ │ │ │ - eoreq sp, pc, r8, lsl #19 │ │ │ │ - @ instruction: 0x003164f0 │ │ │ │ - eoreq sp, pc, r4, lsl #19 │ │ │ │ - strdeq ip, [pc], -r0 @ │ │ │ │ - eoreq sp, pc, r0, ror #18 │ │ │ │ - eoreq ip, pc, r8, asr #25 │ │ │ │ - eorseq r3, r0, r4, lsl #5 │ │ │ │ - eoreq sp, pc, ip, lsr #18 │ │ │ │ - mlaeq pc, r4, ip, ip @ │ │ │ │ + eoreq sp, pc, r4, lsl #31 │ │ │ │ + eoreq sp, pc, ip, ror #5 │ │ │ │ + eoreq sp, pc, r8, lsr pc @ │ │ │ │ + @ instruction: 0x003169dc │ │ │ │ + eoreq sp, pc, r4, lsr pc @ │ │ │ │ + eoreq sp, pc, r0, lsr #5 │ │ │ │ + strdeq sp, [pc], -r8 @ │ │ │ │ + eoreq sp, pc, r0, lsl pc @ │ │ │ │ + strdeq sp, [pc], -r4 @ │ │ │ │ + eoreq sp, pc, r0, ror #4 │ │ │ │ + ldrdeq sp, [pc], -r4 @ │ │ │ │ + eoreq sp, pc, ip, lsr r2 @ │ │ │ │ + mlaeq pc, r4, lr, sp @ │ │ │ │ + @ instruction: 0x003169fc │ │ │ │ + mlaeq pc, r0, lr, sp @ │ │ │ │ + strdeq sp, [pc], -ip @ │ │ │ │ + eoreq sp, pc, ip, ror #28 │ │ │ │ + ldrdeq sp, [pc], -r4 @ │ │ │ │ + mlaseq r0, r0, r7, r3 │ │ │ │ + eoreq sp, pc, r8, lsr lr @ │ │ │ │ + eoreq sp, pc, r0, lsr #3 │ │ │ │ │ │ │ │ -0010303c : │ │ │ │ +00103068 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #312] @ 103198 │ │ │ │ + ldr ip, [pc, #312] @ 1031c4 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #304] @ 10319c │ │ │ │ + ldr r3, [pc, #304] @ 1031c8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #280] @ 1031a0 │ │ │ │ + ldr r3, [pc, #280] @ 1031cc │ │ │ │ add ip, sp, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1232 @ 0x4d0 │ │ │ │ sub r3, r3, #4 │ │ │ │ str ip, [sp] │ │ │ │ bl a3100 │ │ │ │ - ldr r5, [pc, #256] @ 1031a4 │ │ │ │ + ldr r5, [pc, #256] @ 1031d0 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 10317c │ │ │ │ - ldr r3, [pc, #244] @ 1031a8 │ │ │ │ + beq 1031a8 │ │ │ │ + ldr r3, [pc, #244] @ 1031d4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 103148 │ │ │ │ - ldr r3, [pc, #224] @ 1031ac │ │ │ │ + bne 103174 │ │ │ │ + ldr r3, [pc, #224] @ 1031d8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 103184 │ │ │ │ + bne 1031b0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 102d40 │ │ │ │ + bl 102d6c │ │ │ │ cmp r0, #2 │ │ │ │ - beq 10317c │ │ │ │ + beq 1031a8 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 10313c │ │ │ │ - ldr r3, [pc, #176] @ 1031b0 │ │ │ │ + bne 103168 │ │ │ │ + ldr r3, [pc, #176] @ 1031dc │ │ │ │ ldr r0, [r5, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #156] @ 1031b4 │ │ │ │ - ldr r3, [pc, #128] @ 10319c │ │ │ │ + ldr r2, [pc, #156] @ 1031e0 │ │ │ │ + ldr r3, [pc, #128] @ 1031c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 103194 │ │ │ │ + bne 1031c0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r3, [pc, #116] @ 1031b8 │ │ │ │ + ldr r3, [pc, #116] @ 1031e4 │ │ │ │ ldr r0, [r5, r3] │ │ │ │ - b 103100 │ │ │ │ - ldr r0, [pc, #108] @ 1031bc │ │ │ │ + b 10312c │ │ │ │ + ldr r0, [pc, #108] @ 1031e8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #96] @ 1031c0 │ │ │ │ - ldr r1, [pc, #96] @ 1031c4 │ │ │ │ + ldr r3, [pc, #96] @ 1031ec │ │ │ │ + ldr r1, [pc, #96] @ 1031f0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #92] @ 1031c8 │ │ │ │ + ldr r0, [pc, #92] @ 1031f4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #239 @ 0xef │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 103110 │ │ │ │ - ldr r0, [pc, #64] @ 1031cc │ │ │ │ + b 10313c │ │ │ │ + ldr r0, [pc, #64] @ 1031f8 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - b 103158 │ │ │ │ + b 103184 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - mlaseq r3, r0, pc, ip @ │ │ │ │ + eorseq ip, r3, r4, ror #30 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r1, r5, r0, lsl #21 │ │ │ │ - eorseq ip, r3, r8, asr pc │ │ │ │ + eorseq r1, r5, r4, asr sl │ │ │ │ + eorseq ip, r3, ip, lsr #30 │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ andeq r0, r0, ip, lsr #19 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ - eorseq ip, r3, r0, ror #29 │ │ │ │ + @ instruction: 0x0033ceb4 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - mlaeq pc, ip, r5, r8 @ │ │ │ │ + eoreq r8, pc, r8, lsr #21 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq sp, pc, ip, ror r7 @ │ │ │ │ - eoreq ip, pc, r4, ror #21 │ │ │ │ - eoreq ip, pc, r0, asr #18 │ │ │ │ + eoreq sp, pc, r8, lsl #25 │ │ │ │ + strdeq ip, [pc], -r0 @ │ │ │ │ + eoreq ip, pc, ip, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r3, [pc, #64] @ 103228 │ │ │ │ - ldr r2, [pc, #64] @ 10322c │ │ │ │ + ldr r3, [pc, #64] @ 103254 │ │ │ │ + ldr r2, [pc, #64] @ 103258 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r3, r2] │ │ │ │ ldr r2, [r1, #4] │ │ │ │ ldr ip, [ip] │ │ │ │ cmp ip, r2 │ │ │ │ - bne 103214 │ │ │ │ - bl 102d40 │ │ │ │ + bne 103240 │ │ │ │ + bl 102d6c │ │ │ │ cmp r0, #2 │ │ │ │ popne {r4, pc} │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [pc, #20] @ 103230 │ │ │ │ + ldr r0, [pc, #20] @ 10325c │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - eorseq ip, r3, r0, lsl lr │ │ │ │ + eorseq ip, r3, r4, ror #27 │ │ │ │ andeq r0, r0, ip, lsr #19 │ │ │ │ - @ instruction: 0x002fc8b0 │ │ │ │ + @ instruction: 0x002fcdbc │ │ │ │ │ │ │ │ -00103234 : │ │ │ │ +00103260 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr r5, [pc, #2152] @ 103ab4 │ │ │ │ - ldr r3, [pc, #2152] @ 103ab8 │ │ │ │ + ldr r5, [pc, #2152] @ 103ae0 │ │ │ │ + ldr r3, [pc, #2152] @ 103ae4 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ cmp r3, r2 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r0] │ │ │ │ - beq 1034cc │ │ │ │ + beq 1034f8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 103574 │ │ │ │ - ldr r1, [pc, #2108] @ 103abc │ │ │ │ + beq 1035a0 │ │ │ │ + ldr r1, [pc, #2108] @ 103ae8 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0] │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 103538 │ │ │ │ + bne 103564 │ │ │ │ ldr r6, [r0, #12] │ │ │ │ tst r6, #1 │ │ │ │ - bne 1034ec │ │ │ │ + bne 103518 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1032b8 │ │ │ │ + beq 1032e4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 1034fc │ │ │ │ - ldr r3, [pc, #2048] @ 103ac0 │ │ │ │ + beq 103528 │ │ │ │ + ldr r3, [pc, #2048] @ 103aec │ │ │ │ ldr r4, [r5, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 103598 │ │ │ │ + beq 1035c4 │ │ │ │ ldr r7, [r3, #32] │ │ │ │ cmp r7, #1 │ │ │ │ - beq 1035e0 │ │ │ │ + beq 10360c │ │ │ │ tst r7, #1 │ │ │ │ - bne 103628 │ │ │ │ + bne 103654 │ │ │ │ ldr r8, [r3, #300] @ 0x12c │ │ │ │ cmp r8, #1 │ │ │ │ - beq 10368c │ │ │ │ + beq 1036b8 │ │ │ │ tst r8, #1 │ │ │ │ - bne 1036e8 │ │ │ │ + bne 103714 │ │ │ │ ldr r9, [r3, #444] @ 0x1bc │ │ │ │ cmp r9, #1 │ │ │ │ - beq 103754 │ │ │ │ + beq 103780 │ │ │ │ tst r9, #1 │ │ │ │ - bne 1037ac │ │ │ │ + bne 1037d8 │ │ │ │ ldr sl, [r3, #12] │ │ │ │ cmp sl, #1 │ │ │ │ - beq 103820 │ │ │ │ + beq 10384c │ │ │ │ tst sl, #1 │ │ │ │ - bne 1038d0 │ │ │ │ + bne 1038fc │ │ │ │ mov r0, #0 │ │ │ │ bl 4fbb0 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 103880 │ │ │ │ + beq 1038ac │ │ │ │ mov r0, r7 │ │ │ │ bl aaa68 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 50270 │ │ │ │ cmp r7, #0 │ │ │ │ mov fp, r0 │ │ │ │ - beq 103a3c │ │ │ │ + beq 103a68 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10336c │ │ │ │ + beq 103398 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 103508 │ │ │ │ + beq 103534 │ │ │ │ cmp fp, #0 │ │ │ │ - blt 1038dc │ │ │ │ + blt 103908 │ │ │ │ mov r0, r8 │ │ │ │ bl aaa68 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 50270 │ │ │ │ cmp r7, #0 │ │ │ │ mov r8, r0 │ │ │ │ - beq 103a64 │ │ │ │ + beq 103a90 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1033b4 │ │ │ │ + beq 1033e0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 103514 │ │ │ │ + beq 103540 │ │ │ │ cmp r8, #0 │ │ │ │ - blt 10392c │ │ │ │ + blt 103958 │ │ │ │ mov r0, r9 │ │ │ │ bl aaa68 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 50270 │ │ │ │ cmp r7, #0 │ │ │ │ mov r8, r0 │ │ │ │ - beq 1039ec │ │ │ │ + beq 103a18 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1033fc │ │ │ │ + beq 103428 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 103520 │ │ │ │ + beq 10354c │ │ │ │ cmp r8, #0 │ │ │ │ - blt 103960 │ │ │ │ + blt 10398c │ │ │ │ mov r0, sl │ │ │ │ bl aaa68 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 50270 │ │ │ │ cmp r7, #0 │ │ │ │ mov r8, r0 │ │ │ │ - beq 103a14 │ │ │ │ + beq 103a40 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 103444 │ │ │ │ + beq 103470 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 10352c │ │ │ │ + beq 103558 │ │ │ │ cmp r8, #0 │ │ │ │ - blt 10398c │ │ │ │ + blt 1039b8 │ │ │ │ mov r0, r6 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fc88 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 10348c │ │ │ │ + beq 1034b8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 10348c │ │ │ │ + bne 1034b8 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r7, #0 │ │ │ │ - beq 103a8c │ │ │ │ + beq 103ab8 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1034b8 │ │ │ │ + beq 1034e4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - bne 1034b8 │ │ │ │ + bne 1034e4 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r6, #0 │ │ │ │ andge r0, r6, #255 @ 0xff │ │ │ │ - blt 1039c4 │ │ │ │ + blt 1039f0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r6, [r0, #12] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ and r2, r6, #1 │ │ │ │ - beq 1036dc │ │ │ │ + beq 103708 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 1032a0 │ │ │ │ + beq 1032cc │ │ │ │ mov r0, r6 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r4] │ │ │ │ - b 1032a0 │ │ │ │ + b 1032cc │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1032b8 │ │ │ │ + b 1032e4 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10336c │ │ │ │ + b 103398 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1033b4 │ │ │ │ + b 1033e0 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1033fc │ │ │ │ + b 103428 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 103444 │ │ │ │ - ldr r3, [pc, #1412] @ 103ac4 │ │ │ │ - ldr r0, [pc, #1412] @ 103ac8 │ │ │ │ + b 103470 │ │ │ │ + ldr r3, [pc, #1412] @ 103af0 │ │ │ │ + ldr r0, [pc, #1412] @ 103af4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #1400] @ 103acc │ │ │ │ + ldr r1, [pc, #1400] @ 103af8 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #1396] @ 103ad0 │ │ │ │ + ldr r0, [pc, #1396] @ 103afc │ │ │ │ mov r2, #540 @ 0x21c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ mov r0, #2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r3, [pc, #1344] @ 103abc │ │ │ │ + ldr r3, [pc, #1344] @ 103ae8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 103538 │ │ │ │ + bne 103564 │ │ │ │ ldr r6, [r0, #12] │ │ │ │ tst r6, #1 │ │ │ │ - beq 1032b8 │ │ │ │ - b 1034ec │ │ │ │ + beq 1032e4 │ │ │ │ + b 103518 │ │ │ │ mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #1324] @ 103ad4 │ │ │ │ - ldr r1, [pc, #1324] @ 103ad8 │ │ │ │ + ldr r3, [pc, #1324] @ 103b00 │ │ │ │ + ldr r1, [pc, #1324] @ 103b04 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #1284] @ 103ac4 │ │ │ │ - ldr r1, [pc, #1304] @ 103adc │ │ │ │ + ldr r3, [pc, #1284] @ 103af0 │ │ │ │ + ldr r1, [pc, #1304] @ 103b08 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1300] @ 103ae0 │ │ │ │ - ldr r2, [pc, #1300] @ 103ae4 │ │ │ │ + ldr r0, [pc, #1300] @ 103b0c │ │ │ │ + ldr r2, [pc, #1300] @ 103b10 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 103568 │ │ │ │ - ldr r3, [pc, #1244] @ 103ac4 │ │ │ │ - ldr r1, [pc, #1272] @ 103ae4 │ │ │ │ + b 103594 │ │ │ │ + ldr r3, [pc, #1244] @ 103af0 │ │ │ │ + ldr r1, [pc, #1272] @ 103b10 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ - ldr r3, [pc, #1268] @ 103ae8 │ │ │ │ + ldr r3, [pc, #1268] @ 103b14 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #1256] @ 103aec │ │ │ │ - ldr r1, [pc, #1256] @ 103af0 │ │ │ │ - ldr r0, [pc, #1256] @ 103af4 │ │ │ │ + ldr r2, [pc, #1256] @ 103b18 │ │ │ │ + ldr r1, [pc, #1256] @ 103b1c │ │ │ │ + ldr r0, [pc, #1256] @ 103b20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ - b 103568 │ │ │ │ + b 103594 │ │ │ │ mov r0, r7 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 1032e0 │ │ │ │ + bne 10330c │ │ │ │ mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #1152] @ 103ad4 │ │ │ │ - ldr r1, [pc, #1184] @ 103af8 │ │ │ │ + ldr r3, [pc, #1152] @ 103b00 │ │ │ │ + ldr r1, [pc, #1184] @ 103b24 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #1112] @ 103ac4 │ │ │ │ - ldr r1, [pc, #1164] @ 103afc │ │ │ │ + ldr r3, [pc, #1112] @ 103af0 │ │ │ │ + ldr r1, [pc, #1164] @ 103b28 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1160] @ 103b00 │ │ │ │ - ldr r2, [pc, #1160] @ 103b04 │ │ │ │ + ldr r0, [pc, #1160] @ 103b2c │ │ │ │ + ldr r2, [pc, #1160] @ 103b30 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 103568 │ │ │ │ - ldr r3, [pc, #1072] @ 103ac4 │ │ │ │ - ldr r2, [pc, #1132] @ 103b04 │ │ │ │ + b 103594 │ │ │ │ + ldr r3, [pc, #1072] @ 103af0 │ │ │ │ + ldr r2, [pc, #1132] @ 103b30 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #1116] @ 103b08 │ │ │ │ - ldr r2, [pc, #1116] @ 103b0c │ │ │ │ - ldr r1, [pc, #1116] @ 103b10 │ │ │ │ - ldr r0, [pc, #1116] @ 103b14 │ │ │ │ + ldr r3, [pc, #1116] @ 103b34 │ │ │ │ + ldr r2, [pc, #1116] @ 103b38 │ │ │ │ + ldr r1, [pc, #1116] @ 103b3c │ │ │ │ + ldr r0, [pc, #1116] @ 103b40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ - b 103568 │ │ │ │ + b 103594 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 1032b8 │ │ │ │ - b 1034ec │ │ │ │ + beq 1032e4 │ │ │ │ + b 103518 │ │ │ │ mov r0, r8 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 1032f4 │ │ │ │ + bne 103320 │ │ │ │ mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #952] @ 103ad4 │ │ │ │ - ldr r1, [pc, #1016] @ 103b18 │ │ │ │ + ldr r3, [pc, #952] @ 103b00 │ │ │ │ + ldr r1, [pc, #1016] @ 103b44 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #912] @ 103ac4 │ │ │ │ - ldr r1, [pc, #996] @ 103b1c │ │ │ │ + ldr r3, [pc, #912] @ 103af0 │ │ │ │ + ldr r1, [pc, #996] @ 103b48 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #992] @ 103b20 │ │ │ │ - ldr r2, [pc, #992] @ 103b24 │ │ │ │ + ldr r0, [pc, #992] @ 103b4c │ │ │ │ + ldr r2, [pc, #992] @ 103b50 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 103568 │ │ │ │ - ldr r3, [pc, #872] @ 103ac4 │ │ │ │ - ldr r1, [pc, #968] @ 103b28 │ │ │ │ + b 103594 │ │ │ │ + ldr r3, [pc, #872] @ 103af0 │ │ │ │ + ldr r1, [pc, #968] @ 103b54 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ - ldr r3, [pc, #956] @ 103b24 │ │ │ │ + ldr r3, [pc, #956] @ 103b50 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #948] @ 103b2c │ │ │ │ - ldr r3, [pc, #948] @ 103b30 │ │ │ │ - ldr r0, [pc, #948] @ 103b34 │ │ │ │ + ldr r2, [pc, #948] @ 103b58 │ │ │ │ + ldr r3, [pc, #948] @ 103b5c │ │ │ │ + ldr r0, [pc, #948] @ 103b60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ - b 103568 │ │ │ │ + b 103594 │ │ │ │ mov r0, r9 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 103308 │ │ │ │ + bne 103334 │ │ │ │ mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ mov r0, r9 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #748] @ 103ad4 │ │ │ │ - ldr r1, [pc, #844] @ 103b38 │ │ │ │ + ldr r3, [pc, #748] @ 103b00 │ │ │ │ + ldr r1, [pc, #844] @ 103b64 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #708] @ 103ac4 │ │ │ │ - ldr r1, [pc, #824] @ 103b3c │ │ │ │ + ldr r3, [pc, #708] @ 103af0 │ │ │ │ + ldr r1, [pc, #824] @ 103b68 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #820] @ 103b40 │ │ │ │ + ldr r0, [pc, #820] @ 103b6c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #544 @ 0x220 │ │ │ │ bl b6f00 │ │ │ │ - b 103568 │ │ │ │ - ldr r3, [pc, #668] @ 103ac4 │ │ │ │ - ldr r2, [pc, #792] @ 103b44 │ │ │ │ + b 103594 │ │ │ │ + ldr r3, [pc, #668] @ 103af0 │ │ │ │ + ldr r2, [pc, #792] @ 103b70 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #788] @ 103b48 │ │ │ │ + ldr r1, [pc, #788] @ 103b74 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #544 @ 0x220 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #772] @ 103b4c │ │ │ │ - ldr r3, [pc, #772] @ 103b50 │ │ │ │ + ldr r0, [pc, #772] @ 103b78 │ │ │ │ + ldr r3, [pc, #772] @ 103b7c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ mov r0, r9 │ │ │ │ bl a4764 │ │ │ │ - b 103568 │ │ │ │ - ldr r3, [pc, #572] @ 103ac4 │ │ │ │ - ldr r1, [pc, #712] @ 103b54 │ │ │ │ + b 103594 │ │ │ │ + ldr r3, [pc, #572] @ 103af0 │ │ │ │ + ldr r1, [pc, #712] @ 103b80 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #708] @ 103b58 │ │ │ │ + ldr r0, [pc, #708] @ 103b84 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #540 @ 0x21c │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ @@ -185660,22 +185671,22 @@ │ │ │ │ bl a4764 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ mov r0, r9 │ │ │ │ bl a4764 │ │ │ │ mov r0, sl │ │ │ │ bl a4764 │ │ │ │ - b 103568 │ │ │ │ + b 103594 │ │ │ │ mov r0, sl │ │ │ │ bl a4704 │ │ │ │ - b 10331c │ │ │ │ - ldr r3, [pc, #480] @ 103ac4 │ │ │ │ - ldr r1, [pc, #628] @ 103b5c │ │ │ │ + b 103348 │ │ │ │ + ldr r3, [pc, #480] @ 103af0 │ │ │ │ + ldr r1, [pc, #628] @ 103b88 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #624] @ 103b60 │ │ │ │ + ldr r0, [pc, #624] @ 103b8c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #540 @ 0x21c │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ @@ -185683,4861 +185694,4861 @@ │ │ │ │ bl a4764 │ │ │ │ mov r0, r9 │ │ │ │ bl a4764 │ │ │ │ mov r0, sl │ │ │ │ bl a4764 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 103568 │ │ │ │ - ldr r3, [pc, #400] @ 103ac4 │ │ │ │ - ldr r1, [pc, #556] @ 103b64 │ │ │ │ + b 103594 │ │ │ │ + ldr r3, [pc, #400] @ 103af0 │ │ │ │ + ldr r1, [pc, #556] @ 103b90 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #552] @ 103b68 │ │ │ │ + ldr r0, [pc, #552] @ 103b94 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #540 @ 0x21c │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ mov r0, r9 │ │ │ │ - b 103914 │ │ │ │ - ldr r3, [pc, #348] @ 103ac4 │ │ │ │ - ldr r1, [pc, #512] @ 103b6c │ │ │ │ + b 103940 │ │ │ │ + ldr r3, [pc, #348] @ 103af0 │ │ │ │ + ldr r1, [pc, #512] @ 103b98 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #508] @ 103b70 │ │ │ │ + ldr r0, [pc, #508] @ 103b9c │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #540 @ 0x21c │ │ │ │ add r1, pc, r1 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ - b 103914 │ │ │ │ - ldr r3, [pc, #304] @ 103ac4 │ │ │ │ - ldr r1, [pc, #476] @ 103b74 │ │ │ │ + b 103940 │ │ │ │ + ldr r3, [pc, #304] @ 103af0 │ │ │ │ + ldr r1, [pc, #476] @ 103ba0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #472] @ 103b78 │ │ │ │ + ldr r0, [pc, #472] @ 103ba4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #540 @ 0x21c │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 103568 │ │ │ │ - ldr r3, [pc, #248] @ 103ac4 │ │ │ │ - ldr r1, [pc, #428] @ 103b7c │ │ │ │ + b 103594 │ │ │ │ + ldr r3, [pc, #248] @ 103af0 │ │ │ │ + ldr r1, [pc, #428] @ 103ba8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #424] @ 103b80 │ │ │ │ + ldr r0, [pc, #424] @ 103bac │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #540 @ 0x21c │ │ │ │ bl b6f00 │ │ │ │ - b 103568 │ │ │ │ - ldr r3, [pc, #400] @ 103b84 │ │ │ │ - ldr r1, [pc, #400] @ 103b88 │ │ │ │ - ldr r0, [pc, #400] @ 103b8c │ │ │ │ + b 103594 │ │ │ │ + ldr r3, [pc, #400] @ 103bb0 │ │ │ │ + ldr r1, [pc, #400] @ 103bb4 │ │ │ │ + ldr r0, [pc, #400] @ 103bb8 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2048 @ 0x800 │ │ │ │ - ldr r2, [pc, #392] @ 103b90 │ │ │ │ + ldr r2, [pc, #392] @ 103bbc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #376] @ 103b94 │ │ │ │ - ldr r1, [pc, #376] @ 103b98 │ │ │ │ - ldr r0, [pc, #376] @ 103b9c │ │ │ │ + ldr r3, [pc, #376] @ 103bc0 │ │ │ │ + ldr r1, [pc, #376] @ 103bc4 │ │ │ │ + ldr r0, [pc, #376] @ 103bc8 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2048 @ 0x800 │ │ │ │ - ldr r2, [pc, #368] @ 103ba0 │ │ │ │ + ldr r2, [pc, #368] @ 103bcc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #352] @ 103ba4 │ │ │ │ - ldr r1, [pc, #352] @ 103ba8 │ │ │ │ - ldr r0, [pc, #352] @ 103bac │ │ │ │ + ldr r3, [pc, #352] @ 103bd0 │ │ │ │ + ldr r1, [pc, #352] @ 103bd4 │ │ │ │ + ldr r0, [pc, #352] @ 103bd8 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2048 @ 0x800 │ │ │ │ - ldr r2, [pc, #344] @ 103bb0 │ │ │ │ + ldr r2, [pc, #344] @ 103bdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #328] @ 103bb4 │ │ │ │ - ldr r1, [pc, #328] @ 103bb8 │ │ │ │ - ldr r0, [pc, #328] @ 103bbc │ │ │ │ + ldr r3, [pc, #328] @ 103be0 │ │ │ │ + ldr r1, [pc, #328] @ 103be4 │ │ │ │ + ldr r0, [pc, #328] @ 103be8 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2048 @ 0x800 │ │ │ │ - ldr r2, [pc, #320] @ 103bc0 │ │ │ │ + ldr r2, [pc, #320] @ 103bec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #304] @ 103bc4 │ │ │ │ - ldr r1, [pc, #304] @ 103bc8 │ │ │ │ - ldr r0, [pc, #304] @ 103bcc │ │ │ │ + ldr r3, [pc, #304] @ 103bf0 │ │ │ │ + ldr r1, [pc, #304] @ 103bf4 │ │ │ │ + ldr r0, [pc, #304] @ 103bf8 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2048 @ 0x800 │ │ │ │ - ldr r2, [pc, #296] @ 103bd0 │ │ │ │ + ldr r2, [pc, #296] @ 103bfc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq ip, r3, ip, lsr #27 │ │ │ │ + eorseq ip, r3, r0, lsl #27 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq sl, pc, r8, lsl #25 │ │ │ │ - @ instruction: 0x002fd3b0 │ │ │ │ - eoreq fp, pc, ip, lsl #13 │ │ │ │ + mlaeq pc, r4, r1, fp @ │ │ │ │ + @ instruction: 0x002fd8bc │ │ │ │ + mlaeq pc, r8, fp, fp @ │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq ip, pc, r4, lsl #26 │ │ │ │ - eoreq sp, pc, ip, lsr r3 @ │ │ │ │ - eoreq fp, pc, r8, lsl r6 @ │ │ │ │ + eoreq sp, pc, r0, lsl r2 @ │ │ │ │ + eoreq sp, pc, r8, asr #16 │ │ │ │ + eoreq fp, pc, r4, lsr #22 │ │ │ │ andeq r0, r0, sp, lsl r2 │ │ │ │ - eoreq sp, pc, r4, lsl r3 @ │ │ │ │ - eorseq sp, r0, r4, lsr #22 │ │ │ │ - strdeq sp, [pc], -ip @ │ │ │ │ - ldrdeq fp, [pc], -r8 @ │ │ │ │ - eoreq ip, pc, r8, asr ip @ │ │ │ │ - mlaeq pc, r0, r2, sp @ │ │ │ │ - eoreq fp, pc, ip, ror #10 │ │ │ │ + eoreq sp, pc, r0, lsr #16 │ │ │ │ + eorseq lr, r0, r0, lsr r0 │ │ │ │ + eoreq sp, pc, r8, lsl #16 │ │ │ │ + eoreq fp, pc, r4, ror #21 │ │ │ │ + eoreq sp, pc, r4, ror #2 │ │ │ │ + mlaeq pc, ip, r7, sp @ │ │ │ │ + eoreq fp, pc, r8, ror sl @ │ │ │ │ andeq r0, r0, lr, lsl r2 │ │ │ │ - eoreq sp, pc, r4, ror r2 @ │ │ │ │ - eorseq sp, r0, r8, ror sl │ │ │ │ - eoreq sp, pc, r0, asr r2 @ │ │ │ │ - eoreq fp, pc, ip, lsr #10 │ │ │ │ - mlaeq pc, r0, fp, ip @ │ │ │ │ - eoreq sp, pc, r8, asr #3 │ │ │ │ - eoreq fp, pc, r4, lsr #9 │ │ │ │ + eoreq sp, pc, r0, lsl #15 │ │ │ │ + eorseq sp, r0, r4, lsl #31 │ │ │ │ + eoreq sp, pc, ip, asr r7 @ │ │ │ │ + eoreq fp, pc, r8, lsr sl @ │ │ │ │ + mlaeq pc, ip, r0, sp @ │ │ │ │ + ldrdeq sp, [pc], -r4 @ │ │ │ │ + @ instruction: 0x002fb9b0 │ │ │ │ andeq r0, r0, pc, lsl r2 │ │ │ │ - eoreq sp, pc, r8, lsl #3 │ │ │ │ - @ instruction: 0x0030d9b0 │ │ │ │ - eorseq r9, r1, r8, asr #14 │ │ │ │ - eoreq fp, pc, r4, ror #8 │ │ │ │ - eoreq ip, pc, r4, asr #21 │ │ │ │ - eoreq sp, pc, r0, lsl #2 │ │ │ │ - ldrdeq fp, [pc], -ip @ │ │ │ │ - eorseq sp, r0, r8, ror #17 │ │ │ │ - strheq sp, [pc], -ip @ │ │ │ │ - mlaeq pc, r8, r3, fp @ │ │ │ │ - eoreq sp, pc, r8, ror #1 │ │ │ │ - eoreq sp, pc, r8, ror r0 @ │ │ │ │ - eoreq fp, pc, r0, asr r3 @ │ │ │ │ - eoreq sp, pc, ip, lsl r0 @ │ │ │ │ - strdeq fp, [pc], -r4 @ │ │ │ │ - eoreq ip, pc, ip, asr #31 │ │ │ │ - eoreq fp, pc, r8, lsr #5 │ │ │ │ - mlaeq pc, r0, pc, ip @ │ │ │ │ - eoreq fp, pc, r8, ror r2 @ │ │ │ │ - eoreq ip, pc, ip, ror #30 │ │ │ │ - eoreq fp, pc, r4, asr #4 │ │ │ │ - eoreq ip, pc, r4, lsr pc @ │ │ │ │ - eoreq fp, pc, r0, lsl r2 @ │ │ │ │ - eorseq pc, r1, r0, ror r7 @ │ │ │ │ - eoreq r1, pc, r0, ror r8 @ │ │ │ │ - eoreq ip, pc, ip, lsr #15 │ │ │ │ - strdeq ip, [r2], -r3 │ │ │ │ - eorseq pc, r1, r8, asr #14 │ │ │ │ - eoreq r1, pc, r8, asr #16 │ │ │ │ - eoreq ip, pc, r0, lsl pc @ │ │ │ │ - strdeq ip, [r2], -fp │ │ │ │ - eorseq pc, r1, r0, lsr #14 │ │ │ │ - eoreq r1, pc, r0, lsr #16 │ │ │ │ - eoreq ip, pc, r4, ror #6 │ │ │ │ - andeq ip, r2, r3, ror #27 │ │ │ │ - @ instruction: 0x0031f6f8 │ │ │ │ - strdeq r1, [pc], -r8 @ │ │ │ │ - eoreq ip, pc, r4, lsl r2 @ │ │ │ │ - andeq ip, r2, fp, ror #27 │ │ │ │ - @ instruction: 0x0031f6d0 │ │ │ │ - ldrdeq r1, [pc], -r0 @ │ │ │ │ - eoreq fp, pc, r8, ror pc @ │ │ │ │ - andeq ip, r2, r4, lsl #28 │ │ │ │ + mlaeq pc, r4, r6, sp @ │ │ │ │ + @ instruction: 0x0030debc │ │ │ │ + eorseq r9, r1, r4, asr ip │ │ │ │ + eoreq fp, pc, r0, ror r9 @ │ │ │ │ + ldrdeq ip, [pc], -r0 @ │ │ │ │ + eoreq sp, pc, ip, lsl #12 │ │ │ │ + eoreq fp, pc, r8, ror #17 │ │ │ │ + @ instruction: 0x0030ddf4 │ │ │ │ + eoreq sp, pc, r8, asr #11 │ │ │ │ + eoreq fp, pc, r4, lsr #17 │ │ │ │ + strdeq sp, [pc], -r4 @ │ │ │ │ + eoreq sp, pc, r4, lsl #11 │ │ │ │ + eoreq fp, pc, ip, asr r8 @ │ │ │ │ + eoreq sp, pc, r8, lsr #10 │ │ │ │ + eoreq fp, pc, r0, lsl #16 │ │ │ │ + ldrdeq sp, [pc], -r8 @ │ │ │ │ + @ instruction: 0x002fb7b4 │ │ │ │ + mlaeq pc, ip, r4, sp @ │ │ │ │ + eoreq fp, pc, r4, lsl #15 │ │ │ │ + eoreq sp, pc, r8, ror r4 @ │ │ │ │ + eoreq fp, pc, r0, asr r7 @ │ │ │ │ + eoreq sp, pc, r0, asr #8 │ │ │ │ + eoreq fp, pc, ip, lsl r7 @ │ │ │ │ + eorseq pc, r1, ip, ror ip @ │ │ │ │ + eoreq r1, pc, ip, ror sp @ │ │ │ │ + @ instruction: 0x002fccb8 │ │ │ │ + strdeq ip, [r2], -r0 │ │ │ │ + eorseq pc, r1, r4, asr ip @ │ │ │ │ + eoreq r1, pc, r4, asr sp @ │ │ │ │ + eoreq sp, pc, ip, lsl r4 @ │ │ │ │ + strdeq ip, [r2], -r8 │ │ │ │ + eorseq pc, r1, ip, lsr #24 │ │ │ │ + eoreq r1, pc, ip, lsr #26 │ │ │ │ + eoreq ip, pc, r0, ror r8 @ │ │ │ │ + andeq ip, r2, r0, ror #27 │ │ │ │ + eorseq pc, r1, r4, lsl #24 │ │ │ │ + eoreq r1, pc, r4, lsl #26 │ │ │ │ + eoreq ip, pc, r0, lsr #14 │ │ │ │ + andeq ip, r2, r8, ror #27 │ │ │ │ + @ instruction: 0x0031fbdc │ │ │ │ + ldrdeq r1, [pc], -ip @ │ │ │ │ + eoreq ip, pc, r4, lsl #9 │ │ │ │ + andeq ip, r2, r1, lsl #28 │ │ │ │ │ │ │ │ -00103bd4 : │ │ │ │ +00103c00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #292] @ 103d10 │ │ │ │ + ldr ip, [pc, #292] @ 103d3c │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ - ldr lr, [pc, #280] @ 103d14 │ │ │ │ + ldr lr, [pc, #280] @ 103d40 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ sub r3, ip, #1184 @ 0x4a0 │ │ │ │ add ip, sp, #8 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #260] @ 103d18 │ │ │ │ + ldr ip, [pc, #260] @ 103d44 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ sub r3, r3, #4 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ bl a3100 │ │ │ │ - ldr r4, [pc, #232] @ 103d1c │ │ │ │ + ldr r4, [pc, #232] @ 103d48 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 103d04 │ │ │ │ - ldr r3, [pc, #220] @ 103d20 │ │ │ │ + beq 103d30 │ │ │ │ + ldr r3, [pc, #220] @ 103d4c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 103c6c │ │ │ │ - ldr r2, [pc, #196] @ 103d24 │ │ │ │ + beq 103c98 │ │ │ │ + ldr r2, [pc, #196] @ 103d50 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 103cd4 │ │ │ │ + bne 103d00 │ │ │ │ mov r0, r1 │ │ │ │ - bl 103234 │ │ │ │ + bl 103260 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 103d04 │ │ │ │ + beq 103d30 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 103cc8 │ │ │ │ - ldr r3, [pc, #156] @ 103d28 │ │ │ │ + bne 103cf4 │ │ │ │ + ldr r3, [pc, #156] @ 103d54 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #136] @ 103d2c │ │ │ │ - ldr r3, [pc, #112] @ 103d18 │ │ │ │ + ldr r2, [pc, #136] @ 103d58 │ │ │ │ + ldr r3, [pc, #112] @ 103d44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 103d0c │ │ │ │ + bne 103d38 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #96] @ 103d30 │ │ │ │ + ldr r3, [pc, #96] @ 103d5c │ │ │ │ ldr r0, [r4, r3] │ │ │ │ - b 103c8c │ │ │ │ - ldr r0, [pc, #88] @ 103d34 │ │ │ │ + b 103cb8 │ │ │ │ + ldr r0, [pc, #88] @ 103d60 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #80] @ 103d38 │ │ │ │ - ldr r1, [pc, #80] @ 103d3c │ │ │ │ - ldr r0, [pc, #80] @ 103d40 │ │ │ │ + ldr r3, [pc, #80] @ 103d64 │ │ │ │ + ldr r1, [pc, #80] @ 103d68 │ │ │ │ + ldr r0, [pc, #80] @ 103d6c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r2, [pc, #76] @ 103d44 │ │ │ │ + ldr r2, [pc, #76] @ 103d70 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 103c9c │ │ │ │ + b 103cc8 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq r0, r5, ip, lsl pc │ │ │ │ - eorseq ip, r3, r8, ror #7 │ │ │ │ + @ instruction: 0x00350ef0 │ │ │ │ + @ instruction: 0x0033c3bc │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq ip, r3, r8, asr #7 │ │ │ │ + mlaseq r3, ip, r3, ip │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ - eorseq ip, r3, r4, asr r3 │ │ │ │ + eorseq ip, r3, r8, lsr #6 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq sl, pc, r4, ror r2 @ │ │ │ │ + eoreq sl, pc, r0, lsl #15 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq ip, pc, r4, lsl ip @ │ │ │ │ - strdeq sl, [pc], -r0 @ │ │ │ │ + eoreq sp, pc, r0, lsr #2 │ │ │ │ + strdeq fp, [pc], -ip @ │ │ │ │ andeq r0, r0, sl, lsl r2 │ │ │ │ │ │ │ │ -00103d48 : │ │ │ │ +00103d74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr r5, [pc, #2220] @ 10460c │ │ │ │ - ldr r3, [pc, #2220] @ 104610 │ │ │ │ + ldr r5, [pc, #2220] @ 104638 │ │ │ │ + ldr r3, [pc, #2220] @ 10463c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r1, [r7] │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r1, r2 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - beq 103ea4 │ │ │ │ + beq 103ed0 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 103f54 │ │ │ │ - ldr r1, [pc, #2176] @ 104614 │ │ │ │ + beq 103f80 │ │ │ │ + ldr r1, [pc, #2176] @ 104640 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0] │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 103f18 │ │ │ │ + bne 103f44 │ │ │ │ ldr r6, [r0, #12] │ │ │ │ ands r8, r6, #1 │ │ │ │ - bne 104278 │ │ │ │ + bne 1042a4 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 103dcc │ │ │ │ + beq 103df8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 103ef4 │ │ │ │ - ldr r3, [pc, #2116] @ 104618 │ │ │ │ + beq 103f20 │ │ │ │ + ldr r3, [pc, #2116] @ 104644 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 1041e0 │ │ │ │ + beq 10420c │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 103f94 │ │ │ │ + beq 103fc0 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 103ed4 │ │ │ │ + bne 103f00 │ │ │ │ cmp r6, r1 │ │ │ │ - bne 103e98 │ │ │ │ + bne 103ec4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r1, [r7] │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 104228 │ │ │ │ + beq 104254 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - ldr r1, [pc, #2040] @ 104614 │ │ │ │ + ldr r1, [pc, #2040] @ 104640 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 10436c │ │ │ │ + bne 104398 │ │ │ │ ldr r6, [r4, #20] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 1045bc │ │ │ │ + beq 1045e8 │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10426c │ │ │ │ + beq 104298 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r6] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 103e70 │ │ │ │ + beq 103e9c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 103f0c │ │ │ │ + beq 103f38 │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r8, [r6, #8] │ │ │ │ - beq 103e8c │ │ │ │ + beq 103eb8 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r6] │ │ │ │ - beq 103f00 │ │ │ │ + beq 103f2c │ │ │ │ lsl r3, r8, #1 │ │ │ │ cmp r3, #4 │ │ │ │ - beq 103fdc │ │ │ │ + beq 104008 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r6, [r0, #12] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ and r8, r6, #1 │ │ │ │ - beq 10428c │ │ │ │ + beq 1042b8 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r8, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 103db4 │ │ │ │ + beq 103de0 │ │ │ │ mov r0, r6 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r4] │ │ │ │ - b 103db4 │ │ │ │ + b 103de0 │ │ │ │ mov r0, r6 │ │ │ │ bl aefd4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 103dfc │ │ │ │ - b 103e98 │ │ │ │ + bne 103e28 │ │ │ │ + b 103ec4 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 103dcc │ │ │ │ + b 103df8 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 103e8c │ │ │ │ + b 103eb8 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 103e6c │ │ │ │ - ldr r3, [pc, #1788] @ 10461c │ │ │ │ - ldr r0, [pc, #1788] @ 104620 │ │ │ │ + b 103e98 │ │ │ │ + ldr r3, [pc, #1788] @ 104648 │ │ │ │ + ldr r0, [pc, #1788] @ 10464c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #1776] @ 104624 │ │ │ │ + ldr r1, [pc, #1776] @ 104650 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #1772] @ 104628 │ │ │ │ - ldr r2, [pc, #1772] @ 10462c │ │ │ │ + ldr r0, [pc, #1772] @ 104654 │ │ │ │ + ldr r2, [pc, #1772] @ 104658 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ mov r0, #2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r3, [pc, #1720] @ 104614 │ │ │ │ + ldr r3, [pc, #1720] @ 104640 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 103f18 │ │ │ │ + bne 103f44 │ │ │ │ ldr r6, [r0, #12] │ │ │ │ tst r6, #1 │ │ │ │ - bne 104278 │ │ │ │ - ldr r3, [pc, #1692] @ 104618 │ │ │ │ + bne 1042a4 │ │ │ │ + ldr r3, [pc, #1692] @ 104644 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 1041e0 │ │ │ │ + beq 10420c │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ cmp r1, #1 │ │ │ │ - bne 103df4 │ │ │ │ - ldr r3, [pc, #1664] @ 10461c │ │ │ │ - ldr r1, [pc, #1676] @ 10462c │ │ │ │ + bne 103e20 │ │ │ │ + ldr r3, [pc, #1664] @ 104648 │ │ │ │ + ldr r1, [pc, #1676] @ 104658 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ - ldr r3, [pc, #1672] @ 104630 │ │ │ │ + ldr r3, [pc, #1672] @ 10465c │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #1660] @ 104634 │ │ │ │ - ldr r1, [pc, #1660] @ 104638 │ │ │ │ - ldr r0, [pc, #1660] @ 10463c │ │ │ │ + ldr r2, [pc, #1660] @ 104660 │ │ │ │ + ldr r1, [pc, #1660] @ 104664 │ │ │ │ + ldr r0, [pc, #1660] @ 104668 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ - b 103f48 │ │ │ │ + b 103f74 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r1, [r7] │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 1042dc │ │ │ │ + beq 104308 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - ldr r1, [pc, #1560] @ 104614 │ │ │ │ + ldr r1, [pc, #1560] @ 104640 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 1043c8 │ │ │ │ + bne 1043f4 │ │ │ │ ldr r8, [r4, #20] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 1045e4 │ │ │ │ + beq 104610 │ │ │ │ ldr r2, [r8] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 104034 │ │ │ │ + beq 104060 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r8] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10404c │ │ │ │ + beq 104078 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 104360 │ │ │ │ + beq 10438c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ bl a7518 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 104078 │ │ │ │ + beq 1040a4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 104354 │ │ │ │ + beq 104380 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 1043a0 │ │ │ │ - ldr r2, [pc, #1420] @ 104614 │ │ │ │ + beq 1043cc │ │ │ │ + ldr r2, [pc, #1420] @ 104640 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r8, [r5, r2] │ │ │ │ ldr r2, [r8] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 1040a4 │ │ │ │ + beq 1040d0 │ │ │ │ ldr r2, [r7] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 104320 │ │ │ │ + bne 10434c │ │ │ │ ldr r9, [r6, #12] │ │ │ │ tst r9, #1 │ │ │ │ - bne 104458 │ │ │ │ + bne 104484 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1040d4 │ │ │ │ + beq 104100 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bne 1040d4 │ │ │ │ + bne 104100 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r9, #14 │ │ │ │ - bne 103e98 │ │ │ │ + bne 103ec4 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r2, [r4, #4] │ │ │ │ cmp r3, r2 │ │ │ │ ldr r3, [r4] │ │ │ │ - beq 104414 │ │ │ │ + beq 104440 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r1, [r8] │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 104508 │ │ │ │ + bne 104534 │ │ │ │ ldr r6, [r4, #20] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 104594 │ │ │ │ + beq 1045c0 │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10412c │ │ │ │ + beq 104158 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r6] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 104144 │ │ │ │ + beq 104170 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 1044bc │ │ │ │ + beq 1044e8 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r6 │ │ │ │ bl a7518 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 104170 │ │ │ │ + beq 10419c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 1044c8 │ │ │ │ + beq 1044f4 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 1044d4 │ │ │ │ + beq 104500 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r8] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 104194 │ │ │ │ + beq 1041c0 │ │ │ │ ldr r2, [r7] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 104488 │ │ │ │ + bne 1044b4 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ tst r5, #1 │ │ │ │ - bne 104558 │ │ │ │ + bne 104584 │ │ │ │ ldr r3, [r4] │ │ │ │ sub r0, r5, #16 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ - beq 103e9c │ │ │ │ + beq 103ec8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 103e9c │ │ │ │ + bne 103ec8 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ sub r0, r5, #16 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ - b 103e9c │ │ │ │ + b 103ec8 │ │ │ │ mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #1104] @ 104640 │ │ │ │ - ldr r1, [pc, #1104] @ 104644 │ │ │ │ + ldr r3, [pc, #1104] @ 10466c │ │ │ │ + ldr r1, [pc, #1104] @ 104670 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #1044] @ 10461c │ │ │ │ - ldr r1, [pc, #1084] @ 104648 │ │ │ │ + ldr r3, [pc, #1044] @ 104648 │ │ │ │ + ldr r1, [pc, #1084] @ 104674 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1080] @ 10464c │ │ │ │ - ldr r2, [pc, #1044] @ 10462c │ │ │ │ + ldr r0, [pc, #1080] @ 104678 │ │ │ │ + ldr r2, [pc, #1044] @ 104658 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 103f48 │ │ │ │ + b 103f74 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r6, [r4, #20] │ │ │ │ - beq 1042c0 │ │ │ │ + beq 1042ec │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r6, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 103e3c │ │ │ │ - ldr r3, [pc, #1028] @ 104650 │ │ │ │ - ldr r1, [pc, #1028] @ 104654 │ │ │ │ - ldr r0, [pc, #1028] @ 104658 │ │ │ │ + bne 103e68 │ │ │ │ + ldr r3, [pc, #1028] @ 10467c │ │ │ │ + ldr r1, [pc, #1028] @ 104680 │ │ │ │ + ldr r0, [pc, #1028] @ 104684 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2016 @ 0x7e0 │ │ │ │ - ldr r2, [pc, #1020] @ 10465c │ │ │ │ + ldr r2, [pc, #1020] @ 104688 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 103e5c │ │ │ │ - b 1042d4 │ │ │ │ + bne 103e88 │ │ │ │ + b 104300 │ │ │ │ mov r0, r6 │ │ │ │ bl a4704 │ │ │ │ mov r8, #1 │ │ │ │ ldr r3, [r4] │ │ │ │ - b 103db4 │ │ │ │ + b 103de0 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 103ec4 │ │ │ │ - ldr r3, [pc, #892] @ 104618 │ │ │ │ + bne 103ef0 │ │ │ │ + ldr r3, [pc, #892] @ 104644 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 1041e0 │ │ │ │ + beq 10420c │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ cmp r3, #1 │ │ │ │ - beq 103f94 │ │ │ │ + beq 103fc0 │ │ │ │ cmp r3, r6 │ │ │ │ - bne 103e98 │ │ │ │ + bne 103ec4 │ │ │ │ ldr r6, [r4, #20] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 104244 │ │ │ │ + beq 104270 │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 103e48 │ │ │ │ + bne 103e74 │ │ │ │ ldr r8, [r6, #8] │ │ │ │ - b 103e8c │ │ │ │ + b 103eb8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r8, [r4, #20] │ │ │ │ - beq 1043fc │ │ │ │ + beq 104428 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r8, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 10401c │ │ │ │ - ldr r3, [pc, #864] @ 104660 │ │ │ │ - ldr r1, [pc, #864] @ 104664 │ │ │ │ - ldr r0, [pc, #864] @ 104668 │ │ │ │ + bne 104048 │ │ │ │ + ldr r3, [pc, #864] @ 10468c │ │ │ │ + ldr r1, [pc, #864] @ 104690 │ │ │ │ + ldr r0, [pc, #864] @ 104694 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2016 @ 0x7e0 │ │ │ │ - ldr r2, [pc, #856] @ 10466c │ │ │ │ + ldr r2, [pc, #856] @ 104698 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #756] @ 10461c │ │ │ │ - ldr r0, [pc, #836] @ 104670 │ │ │ │ + ldr r3, [pc, #756] @ 104648 │ │ │ │ + ldr r0, [pc, #836] @ 10469c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #824] @ 104674 │ │ │ │ + ldr r1, [pc, #824] @ 1046a0 │ │ │ │ stm sp, {r0, r6} │ │ │ │ - ldr r0, [pc, #820] @ 104678 │ │ │ │ - ldr r2, [pc, #820] @ 10467c │ │ │ │ + ldr r0, [pc, #820] @ 1046a4 │ │ │ │ + ldr r2, [pc, #820] @ 1046a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 103f48 │ │ │ │ + b 103f74 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 104078 │ │ │ │ + b 1040a4 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10404c │ │ │ │ - ldr r3, [pc, #680] @ 10461c │ │ │ │ - ldr r0, [pc, #776] @ 104680 │ │ │ │ + b 104078 │ │ │ │ + ldr r3, [pc, #680] @ 104648 │ │ │ │ + ldr r0, [pc, #776] @ 1046ac │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #764] @ 104684 │ │ │ │ + ldr r1, [pc, #764] @ 1046b0 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #760] @ 104688 │ │ │ │ + ldr r0, [pc, #760] @ 1046b4 │ │ │ │ mov r2, #584 @ 0x248 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 103f48 │ │ │ │ - ldr r3, [pc, #628] @ 10461c │ │ │ │ - ldr r1, [pc, #736] @ 10468c │ │ │ │ + b 103f74 │ │ │ │ + ldr r3, [pc, #628] @ 104648 │ │ │ │ + ldr r1, [pc, #736] @ 1046b8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #732] @ 104690 │ │ │ │ - ldr r2, [pc, #708] @ 10467c │ │ │ │ + ldr r0, [pc, #732] @ 1046bc │ │ │ │ + ldr r2, [pc, #708] @ 1046a8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 103f48 │ │ │ │ - ldr r3, [pc, #588] @ 10461c │ │ │ │ - ldr r0, [pc, #704] @ 104694 │ │ │ │ + b 103f74 │ │ │ │ + ldr r3, [pc, #588] @ 104648 │ │ │ │ + ldr r0, [pc, #704] @ 1046c0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #692] @ 104698 │ │ │ │ + ldr r1, [pc, #692] @ 1046c4 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #688] @ 10469c │ │ │ │ - ldr r2, [pc, #652] @ 10467c │ │ │ │ + ldr r0, [pc, #688] @ 1046c8 │ │ │ │ + ldr r2, [pc, #652] @ 1046a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 103f48 │ │ │ │ + b 103f74 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 1042f8 │ │ │ │ + beq 104324 │ │ │ │ ldr r2, [r8] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 104028 │ │ │ │ - b 10404c │ │ │ │ + bne 104054 │ │ │ │ + b 104078 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10453c │ │ │ │ + beq 104568 │ │ │ │ ldr r6, [r4, #20] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r6, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 104114 │ │ │ │ - ldr r3, [pc, #616] @ 1046a0 │ │ │ │ - ldr r1, [pc, #616] @ 1046a4 │ │ │ │ - ldr r0, [pc, #616] @ 1046a8 │ │ │ │ + bne 104140 │ │ │ │ + ldr r3, [pc, #616] @ 1046cc │ │ │ │ + ldr r1, [pc, #616] @ 1046d0 │ │ │ │ + ldr r0, [pc, #616] @ 1046d4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2016 @ 0x7e0 │ │ │ │ - ldr r2, [pc, #608] @ 1046ac │ │ │ │ + ldr r2, [pc, #608] @ 1046d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mov r0, r9 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10447c │ │ │ │ + beq 1044a8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 1044fc │ │ │ │ + beq 104528 │ │ │ │ mov r0, r9 │ │ │ │ bl a4764 │ │ │ │ - b 103e98 │ │ │ │ - ldr r3, [pc, #396] @ 10461c │ │ │ │ - ldr r0, [pc, #540] @ 1046b0 │ │ │ │ + b 103ec4 │ │ │ │ + ldr r3, [pc, #396] @ 104648 │ │ │ │ + ldr r0, [pc, #540] @ 1046dc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #528] @ 1046b4 │ │ │ │ + ldr r1, [pc, #528] @ 1046e0 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #524] @ 1046b8 │ │ │ │ - ldr r2, [pc, #524] @ 1046bc │ │ │ │ + ldr r0, [pc, #524] @ 1046e4 │ │ │ │ + ldr r2, [pc, #524] @ 1046e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 103f48 │ │ │ │ + b 103f74 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 104144 │ │ │ │ + b 104170 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 104170 │ │ │ │ - ldr r3, [pc, #320] @ 10461c │ │ │ │ - ldr r1, [pc, #480] @ 1046c0 │ │ │ │ + b 10419c │ │ │ │ + ldr r3, [pc, #320] @ 104648 │ │ │ │ + ldr r1, [pc, #480] @ 1046ec │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #476] @ 1046c4 │ │ │ │ - ldr r2, [pc, #464] @ 1046bc │ │ │ │ + ldr r0, [pc, #476] @ 1046f0 │ │ │ │ + ldr r2, [pc, #464] @ 1046e8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 103f48 │ │ │ │ + b 103f74 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10447c │ │ │ │ - ldr r3, [pc, #268] @ 10461c │ │ │ │ - ldr r0, [pc, #436] @ 1046c8 │ │ │ │ + b 1044a8 │ │ │ │ + ldr r3, [pc, #268] @ 104648 │ │ │ │ + ldr r0, [pc, #436] @ 1046f4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #424] @ 1046cc │ │ │ │ + ldr r1, [pc, #424] @ 1046f8 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #420] @ 1046d0 │ │ │ │ - ldr r2, [pc, #396] @ 1046bc │ │ │ │ + ldr r0, [pc, #420] @ 1046fc │ │ │ │ + ldr r2, [pc, #396] @ 1046e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 103f48 │ │ │ │ + b 103f74 │ │ │ │ ldr r6, [r4, #20] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 104430 │ │ │ │ + beq 10445c │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 104120 │ │ │ │ - b 104144 │ │ │ │ + bne 10414c │ │ │ │ + b 104170 │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10457c │ │ │ │ + beq 1045a8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 104588 │ │ │ │ + beq 1045b4 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - b 103e98 │ │ │ │ + b 103ec4 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10457c │ │ │ │ - ldr r3, [pc, #312] @ 1046d4 │ │ │ │ - ldr r1, [pc, #312] @ 1046d8 │ │ │ │ - ldr r0, [pc, #312] @ 1046dc │ │ │ │ + b 1045a8 │ │ │ │ + ldr r3, [pc, #312] @ 104700 │ │ │ │ + ldr r1, [pc, #312] @ 104704 │ │ │ │ + ldr r0, [pc, #312] @ 104708 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2016 @ 0x7e0 │ │ │ │ - ldr r2, [pc, #304] @ 1046e0 │ │ │ │ + ldr r2, [pc, #304] @ 10470c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #288] @ 1046e4 │ │ │ │ - ldr r1, [pc, #288] @ 1046e8 │ │ │ │ - ldr r0, [pc, #288] @ 1046ec │ │ │ │ + ldr r3, [pc, #288] @ 104710 │ │ │ │ + ldr r1, [pc, #288] @ 104714 │ │ │ │ + ldr r0, [pc, #288] @ 104718 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2016 @ 0x7e0 │ │ │ │ - ldr r2, [pc, #280] @ 1046f0 │ │ │ │ + ldr r2, [pc, #280] @ 10471c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #264] @ 1046f4 │ │ │ │ - ldr r1, [pc, #264] @ 1046f8 │ │ │ │ - ldr r0, [pc, #264] @ 1046fc │ │ │ │ + ldr r3, [pc, #264] @ 104720 │ │ │ │ + ldr r1, [pc, #264] @ 104724 │ │ │ │ + ldr r0, [pc, #264] @ 104728 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #2016 @ 0x7e0 │ │ │ │ - ldr r2, [pc, #256] @ 104700 │ │ │ │ + ldr r2, [pc, #256] @ 10472c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - mlaseq r3, r8, r2, ip │ │ │ │ + eorseq ip, r3, ip, ror #4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq sl, pc, r8, lsr #5 │ │ │ │ - eoreq ip, pc, r0, lsl sl @ │ │ │ │ - eoreq sl, pc, ip, lsr #25 │ │ │ │ + @ instruction: 0x002fa7b4 │ │ │ │ + eoreq ip, pc, ip, lsl pc @ │ │ │ │ + @ instruction: 0x002fb1b8 │ │ │ │ andeq r0, r0, r7, asr #4 │ │ │ │ - eorseq r2, r1, r4, ror #1 │ │ │ │ - eorseq sp, r0, r0, ror r1 │ │ │ │ - eoreq ip, pc, r8, lsl #19 │ │ │ │ - eoreq sl, pc, r4, lsr #24 │ │ │ │ + @ instruction: 0x003125f0 │ │ │ │ + eorseq sp, r0, ip, ror r6 │ │ │ │ + mlaeq pc, r4, lr, ip @ │ │ │ │ + eoreq fp, pc, r0, lsr r1 @ │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - strheq ip, [pc], -ip @ │ │ │ │ - eoreq ip, pc, r4, lsr r7 @ │ │ │ │ - ldrdeq sl, [pc], -r0 @ │ │ │ │ - eorseq lr, r1, r8, lsl pc │ │ │ │ - eoreq r1, pc, r8, lsl r0 @ │ │ │ │ - eoreq fp, pc, ip, lsl #27 │ │ │ │ - andeq sp, r2, sl, lsl r2 │ │ │ │ - eorseq lr, r1, r4, ror #28 │ │ │ │ - eoreq r0, pc, r4, ror #30 │ │ │ │ - eoreq ip, pc, r4, lsr #11 │ │ │ │ - andeq sp, r2, r1, asr #4 │ │ │ │ - eoreq fp, pc, r0, ror #19 │ │ │ │ - eoreq ip, pc, r8, lsl #12 │ │ │ │ - eoreq sl, pc, r4, lsr #17 │ │ │ │ + eoreq ip, pc, r8, asr #11 │ │ │ │ + eoreq ip, pc, r0, asr #24 │ │ │ │ + ldrdeq sl, [pc], -ip @ │ │ │ │ + eorseq pc, r1, r4, lsr #8 │ │ │ │ + eoreq r1, pc, r4, lsr #10 │ │ │ │ + mlaeq pc, r8, r2, ip @ │ │ │ │ + andeq sp, r2, r7, lsl r2 │ │ │ │ + eorseq pc, r1, r0, ror r3 @ │ │ │ │ + eoreq r1, pc, r0, ror r4 @ │ │ │ │ + @ instruction: 0x002fcab0 │ │ │ │ + andeq sp, r2, lr, lsr r2 │ │ │ │ + eoreq fp, pc, ip, ror #29 │ │ │ │ + eoreq ip, pc, r4, lsl fp @ │ │ │ │ + @ instruction: 0x002fadb0 │ │ │ │ andeq r0, r0, r9, asr #4 │ │ │ │ - eoreq r9, pc, r4, asr lr @ │ │ │ │ - @ instruction: 0x002fc5bc │ │ │ │ - eoreq sl, pc, r8, asr r8 @ │ │ │ │ - mlaeq pc, r4, r5, ip @ │ │ │ │ - eoreq sl, pc, r0, lsr r8 @ │ │ │ │ - strdeq r9, [pc], -r8 @ │ │ │ │ - eoreq ip, pc, r0, ror #10 │ │ │ │ - strdeq sl, [pc], -ip @ │ │ │ │ - eorseq lr, r1, ip, lsr #26 │ │ │ │ - eoreq r0, pc, ip, lsr #28 │ │ │ │ - eoreq ip, pc, ip, lsl r5 @ │ │ │ │ - muleq r2, r6, r2 │ │ │ │ - eoreq fp, pc, r8, ror r8 @ │ │ │ │ - eoreq ip, pc, r0, lsr #9 │ │ │ │ - eoreq sl, pc, ip, lsr r7 @ │ │ │ │ + eoreq sl, pc, r0, ror #6 │ │ │ │ + eoreq ip, pc, r8, asr #21 │ │ │ │ + eoreq sl, pc, r4, ror #26 │ │ │ │ + eoreq ip, pc, r0, lsr #21 │ │ │ │ + eoreq sl, pc, ip, lsr sp @ │ │ │ │ + eoreq sl, pc, r4, lsl #6 │ │ │ │ + eoreq ip, pc, ip, ror #20 │ │ │ │ + eoreq sl, pc, r8, lsl #26 │ │ │ │ + eorseq pc, r1, r8, lsr r2 @ │ │ │ │ + eoreq r1, pc, r8, lsr r3 @ │ │ │ │ + eoreq ip, pc, r8, lsr #20 │ │ │ │ + muleq r2, r3, r2 │ │ │ │ + eoreq fp, pc, r4, lsl #27 │ │ │ │ + eoreq ip, pc, ip, lsr #19 │ │ │ │ + eoreq sl, pc, r8, asr #24 │ │ │ │ andeq r0, r0, sl, asr #4 │ │ │ │ - eoreq ip, pc, r0, ror #8 │ │ │ │ - strdeq sl, [pc], -ip @ │ │ │ │ - @ instruction: 0x002f9cb8 │ │ │ │ - eoreq ip, pc, r0, lsr #8 │ │ │ │ - @ instruction: 0x002fa6bc │ │ │ │ - eorseq lr, r1, r8, asr #23 │ │ │ │ - eoreq r0, pc, r8, asr #25 │ │ │ │ - eoreq ip, pc, r4, asr #7 │ │ │ │ - andeq sp, r2, r3, lsr #5 │ │ │ │ - eorseq lr, r1, r0, lsr #23 │ │ │ │ - eoreq r0, pc, r0, lsr #25 │ │ │ │ - eoreq fp, pc, r0, lsr #20 │ │ │ │ - andeq sp, r2, r7, lsr #4 │ │ │ │ - eorseq lr, r1, r8, ror fp │ │ │ │ - eoreq r0, pc, r8, ror ip @ │ │ │ │ - eoreq ip, pc, ip, asr r3 @ │ │ │ │ - andeq sp, r2, lr, asr #4 │ │ │ │ + eoreq ip, pc, ip, ror #18 │ │ │ │ + eoreq sl, pc, r8, lsl #24 │ │ │ │ + eoreq sl, pc, r4, asr #3 │ │ │ │ + eoreq ip, pc, ip, lsr #18 │ │ │ │ + eoreq sl, pc, r8, asr #23 │ │ │ │ + ldrsbeq pc, [r1], -r4 @ │ │ │ │ + ldrdeq r1, [pc], -r4 @ │ │ │ │ + ldrdeq ip, [pc], -r0 @ │ │ │ │ + andeq sp, r2, r0, lsr #5 │ │ │ │ + eorseq pc, r1, ip, lsr #1 │ │ │ │ + eoreq r1, pc, ip, lsr #3 │ │ │ │ + eoreq fp, pc, ip, lsr #30 │ │ │ │ + andeq sp, r2, r4, lsr #4 │ │ │ │ + eorseq pc, r1, r4, lsl #1 │ │ │ │ + eoreq r1, pc, r4, lsl #3 │ │ │ │ + eoreq ip, pc, r8, ror #16 │ │ │ │ + andeq sp, r2, fp, asr #4 │ │ │ │ │ │ │ │ -00104704 : │ │ │ │ +00104730 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #292] @ 104840 │ │ │ │ + ldr ip, [pc, #292] @ 10486c │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ - ldr lr, [pc, #280] @ 104844 │ │ │ │ + ldr lr, [pc, #280] @ 104870 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ sub r3, ip, #1136 @ 0x470 │ │ │ │ add ip, sp, #8 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #260] @ 104848 │ │ │ │ + ldr ip, [pc, #260] @ 104874 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ sub r3, r3, #4 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ bl a3100 │ │ │ │ - ldr r4, [pc, #232] @ 10484c │ │ │ │ + ldr r4, [pc, #232] @ 104878 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 104834 │ │ │ │ - ldr r3, [pc, #220] @ 104850 │ │ │ │ + beq 104860 │ │ │ │ + ldr r3, [pc, #220] @ 10487c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 10479c │ │ │ │ - ldr r2, [pc, #196] @ 104854 │ │ │ │ + beq 1047c8 │ │ │ │ + ldr r2, [pc, #196] @ 104880 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 104804 │ │ │ │ + bne 104830 │ │ │ │ mov r0, r1 │ │ │ │ - bl 103d48 │ │ │ │ + bl 103d74 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 104834 │ │ │ │ + beq 104860 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1047f8 │ │ │ │ - ldr r3, [pc, #156] @ 104858 │ │ │ │ + bne 104824 │ │ │ │ + ldr r3, [pc, #156] @ 104884 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #136] @ 10485c │ │ │ │ - ldr r3, [pc, #112] @ 104848 │ │ │ │ + ldr r2, [pc, #136] @ 104888 │ │ │ │ + ldr r3, [pc, #112] @ 104874 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 10483c │ │ │ │ + bne 104868 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #96] @ 104860 │ │ │ │ + ldr r3, [pc, #96] @ 10488c │ │ │ │ ldr r0, [r4, r3] │ │ │ │ - b 1047bc │ │ │ │ - ldr r0, [pc, #88] @ 104864 │ │ │ │ + b 1047e8 │ │ │ │ + ldr r0, [pc, #88] @ 104890 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #80] @ 104868 │ │ │ │ - ldr r1, [pc, #80] @ 10486c │ │ │ │ - ldr r0, [pc, #80] @ 104870 │ │ │ │ + ldr r3, [pc, #80] @ 104894 │ │ │ │ + ldr r1, [pc, #80] @ 104898 │ │ │ │ + ldr r0, [pc, #80] @ 10489c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #580 @ 0x244 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 1047cc │ │ │ │ + b 1047f8 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq r0, r5, ip, ror #7 │ │ │ │ - @ instruction: 0x0033b8b8 │ │ │ │ + eorseq r0, r5, r0, asr #7 │ │ │ │ + eorseq fp, r3, ip, lsl #17 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - mlaseq r3, r8, r8, fp │ │ │ │ + eorseq fp, r3, ip, ror #16 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ - eorseq fp, r3, r4, lsr #16 │ │ │ │ + @ instruction: 0x0033b7f8 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq r9, pc, r4, asr #14 │ │ │ │ + eoreq r9, pc, r0, asr ip @ │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq ip, pc, ip, lsr #2 │ │ │ │ - eoreq sl, pc, r4, asr #7 │ │ │ │ + eoreq ip, pc, r8, lsr r6 @ │ │ │ │ + ldrdeq sl, [pc], -r0 @ │ │ │ │ │ │ │ │ -00104874 : │ │ │ │ +001048a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr r7, [pc, #4064] @ 10586c │ │ │ │ + ldr r7, [pc, #4064] @ 105898 │ │ │ │ cmp r1, #2 │ │ │ │ mov r5, r1 │ │ │ │ movne r5, r1 │ │ │ │ - ldr r1, [pc, #4052] @ 105870 │ │ │ │ + ldr r1, [pc, #4052] @ 10589c │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r7, r1] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r1, [r8] │ │ │ │ moveq r5, #0 │ │ │ │ cmp r1, r2 │ │ │ │ ldr r3, [r0] │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - beq 1049e8 │ │ │ │ + beq 104a14 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 104de0 │ │ │ │ - ldr r1, [pc, #4004] @ 105874 │ │ │ │ + beq 104e0c │ │ │ │ + ldr r1, [pc, #4004] @ 1058a0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0] │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 104da4 │ │ │ │ + bne 104dd0 │ │ │ │ ldr r6, [r0, #12] │ │ │ │ ands r9, r6, #1 │ │ │ │ - bne 1050fc │ │ │ │ + bne 105128 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 104908 │ │ │ │ + beq 104934 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 104a38 │ │ │ │ - ldr r3, [pc, #3944] @ 105878 │ │ │ │ + beq 104a64 │ │ │ │ + ldr r3, [pc, #3944] @ 1058a4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 105064 │ │ │ │ + beq 105090 │ │ │ │ ldr r1, [r3, #388] @ 0x184 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 104e20 │ │ │ │ + beq 104e4c │ │ │ │ cmp r9, #0 │ │ │ │ - bne 104a18 │ │ │ │ + bne 104a44 │ │ │ │ cmp r1, r6 │ │ │ │ - bne 1049dc │ │ │ │ + bne 104a08 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r2, [r4, #4] │ │ │ │ cmp r3, r2 │ │ │ │ ldr r3, [r4] │ │ │ │ - beq 1050ac │ │ │ │ + beq 1050d8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - ldr r1, [pc, #3868] @ 105874 │ │ │ │ + ldr r1, [pc, #3868] @ 1058a0 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 105248 │ │ │ │ + bne 105274 │ │ │ │ ldr r6, [r4, #20] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 105f90 │ │ │ │ + beq 105fbc │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1050f0 │ │ │ │ + beq 10511c │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r6] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1049ac │ │ │ │ + beq 1049d8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 104a50 │ │ │ │ + beq 104a7c │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r9, [r6, #8] │ │ │ │ - beq 1049c8 │ │ │ │ + beq 1049f4 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r6] │ │ │ │ - beq 104a44 │ │ │ │ + beq 104a70 │ │ │ │ lsl r3, r9, #1 │ │ │ │ cmp r3, #4 │ │ │ │ - beq 104e68 │ │ │ │ + beq 104e94 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 104a5c │ │ │ │ + bne 104a88 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r6, [r0, #12] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ and r9, r6, #1 │ │ │ │ - beq 105110 │ │ │ │ + beq 10513c │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r9, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 1048f0 │ │ │ │ + beq 10491c │ │ │ │ mov r0, r6 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r4] │ │ │ │ - b 1048f0 │ │ │ │ + b 10491c │ │ │ │ mov r0, r6 │ │ │ │ bl aefd4 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ cmp r9, #0 │ │ │ │ - bne 104938 │ │ │ │ - b 1049dc │ │ │ │ + bne 104964 │ │ │ │ + b 104a08 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 104908 │ │ │ │ + b 104934 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1049c8 │ │ │ │ + b 1049f4 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1049a8 │ │ │ │ + b 1049d4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r1, [r4] │ │ │ │ cmp r3, r0 │ │ │ │ mov r2, r1 │ │ │ │ - beq 105160 │ │ │ │ + beq 10518c │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - ldr r3, [pc, #3572] @ 105874 │ │ │ │ + ldr r3, [pc, #3572] @ 1058a0 │ │ │ │ addne r1, r1, #1 │ │ │ │ strne r1, [r4] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r0 │ │ │ │ - bne 1055d8 │ │ │ │ + bne 105604 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 105f40 │ │ │ │ + beq 105f6c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10540c │ │ │ │ + beq 105438 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r1, [r4] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 104ad4 │ │ │ │ + beq 104b00 │ │ │ │ sub r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [r4] │ │ │ │ - beq 1051ac │ │ │ │ + beq 1051d8 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r6, [r5, #8] │ │ │ │ - beq 104af0 │ │ │ │ + beq 104b1c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 105374 │ │ │ │ + beq 1053a0 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldr r2, [r4] │ │ │ │ lsl r3, r6, #1 │ │ │ │ cmp r3, #4 │ │ │ │ ldr r3, [r8] │ │ │ │ - beq 10527c │ │ │ │ + beq 1052a8 │ │ │ │ cmp r0, r3 │ │ │ │ mov r1, r2 │ │ │ │ - beq 105380 │ │ │ │ + beq 1053ac │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - ldr r3, [pc, #3412] @ 105874 │ │ │ │ + ldr r3, [pc, #3412] @ 1058a0 │ │ │ │ addne r1, r2, #1 │ │ │ │ strne r1, [r4] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r0 │ │ │ │ - bne 1057d4 │ │ │ │ + bne 105800 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 105f18 │ │ │ │ + beq 105f44 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1054c8 │ │ │ │ + beq 1054f4 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r1, [r4] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 104b74 │ │ │ │ + beq 104ba0 │ │ │ │ sub r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [r4] │ │ │ │ - beq 1053cc │ │ │ │ + beq 1053f8 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r6, [r5, #8] │ │ │ │ - beq 104b90 │ │ │ │ + beq 104bbc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 1053d8 │ │ │ │ + beq 105404 │ │ │ │ lsl r6, r6, #1 │ │ │ │ cmp r6, #6 │ │ │ │ - bne 1049dc │ │ │ │ + bne 104a08 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r1, [r8] │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 10560c │ │ │ │ + beq 105638 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - ldr r1, [pc, #3256] @ 105874 │ │ │ │ + ldr r1, [pc, #3256] @ 1058a0 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 105ca4 │ │ │ │ + bne 105cd0 │ │ │ │ ldr r6, [r4, #20] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 1060d0 │ │ │ │ + beq 1060fc │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 104bf4 │ │ │ │ + beq 104c20 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r6] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 104c0c │ │ │ │ + beq 104c38 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 1057b0 │ │ │ │ + beq 1057dc │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl a7518 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 104c38 │ │ │ │ + beq 104c64 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 1057bc │ │ │ │ + beq 1057e8 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 105bd8 │ │ │ │ - ldr r2, [pc, #3116] @ 105874 │ │ │ │ + beq 105c04 │ │ │ │ + ldr r2, [pc, #3116] @ 1058a0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r9, [r7, r2] │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 104c64 │ │ │ │ + beq 104c90 │ │ │ │ ldr r2, [r8] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 10574c │ │ │ │ + bne 105778 │ │ │ │ ldr r6, [r5, #12] │ │ │ │ tst r6, #1 │ │ │ │ - bne 105cf0 │ │ │ │ + bne 105d1c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 104c8c │ │ │ │ + beq 104cb8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 105af4 │ │ │ │ + beq 105b20 │ │ │ │ cmp r6, #14 │ │ │ │ - bne 1049dc │ │ │ │ + bne 104a08 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r2, [r4, #4] │ │ │ │ cmp r3, r2 │ │ │ │ ldr r3, [r4] │ │ │ │ - beq 105d20 │ │ │ │ + beq 105d4c │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 105e88 │ │ │ │ + bne 105eb4 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 105fb8 │ │ │ │ + beq 105fe4 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 104cf8 │ │ │ │ + beq 104d24 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 105da0 │ │ │ │ + beq 105dcc │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r5 │ │ │ │ bl a7518 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 104d24 │ │ │ │ + beq 104d50 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 105d60 │ │ │ │ + beq 105d8c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 105e60 │ │ │ │ + beq 105e8c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 104d48 │ │ │ │ + beq 104d74 │ │ │ │ ldr r2, [r8] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 105d6c │ │ │ │ + bne 105d98 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ ands r6, r5, #1 │ │ │ │ - bne 105ebc │ │ │ │ + bne 105ee8 │ │ │ │ ldr r3, [r4] │ │ │ │ sub r0, r5, #16 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ - beq 1049e0 │ │ │ │ + beq 104a0c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 1049e0 │ │ │ │ + bne 104a0c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r6, #0 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ - beq 1049e0 │ │ │ │ + beq 104a0c │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - b 1049dc │ │ │ │ - ldr r3, [pc, #3132] @ 1059e8 │ │ │ │ - ldr r0, [pc, #2764] @ 10587c │ │ │ │ + b 104a08 │ │ │ │ + ldr r3, [pc, #3132] @ 105a14 │ │ │ │ + ldr r0, [pc, #2764] @ 1058a8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #2752] @ 105880 │ │ │ │ + ldr r1, [pc, #2752] @ 1058ac │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #2748] @ 105884 │ │ │ │ + ldr r0, [pc, #2748] @ 1058b0 │ │ │ │ mov r2, #684 @ 0x2ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ mov r0, #2 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r3, [pc, #2700] @ 105874 │ │ │ │ + ldr r3, [pc, #2700] @ 1058a0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 104da4 │ │ │ │ + bne 104dd0 │ │ │ │ ldr r6, [r0, #12] │ │ │ │ tst r6, #1 │ │ │ │ - bne 1050fc │ │ │ │ - ldr r3, [pc, #2672] @ 105878 │ │ │ │ + bne 105128 │ │ │ │ + ldr r3, [pc, #2672] @ 1058a4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 105064 │ │ │ │ + beq 105090 │ │ │ │ ldr r1, [r3, #388] @ 0x184 │ │ │ │ cmp r1, #1 │ │ │ │ - bne 104930 │ │ │ │ - ldr r3, [pc, #3008] @ 1059e8 │ │ │ │ + bne 10495c │ │ │ │ + ldr r3, [pc, #3008] @ 105a14 │ │ │ │ mov r1, #684 @ 0x2ac │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #2644] @ 105888 │ │ │ │ + ldr r3, [pc, #2644] @ 1058b4 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #2632] @ 10588c │ │ │ │ - ldr r1, [pc, #2632] @ 105890 │ │ │ │ - ldr r0, [pc, #2632] @ 105894 │ │ │ │ + ldr r2, [pc, #2632] @ 1058b8 │ │ │ │ + ldr r1, [pc, #2632] @ 1058bc │ │ │ │ + ldr r0, [pc, #2632] @ 1058c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ - b 104dd4 │ │ │ │ + b 104e00 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r2, [r4, #4] │ │ │ │ cmp r3, r2 │ │ │ │ ldr r3, [r4] │ │ │ │ - beq 1051b8 │ │ │ │ + beq 1051e4 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - ldr r1, [pc, #2540] @ 105874 │ │ │ │ + ldr r1, [pc, #2540] @ 1058a0 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 105420 │ │ │ │ + bne 10544c │ │ │ │ ldr r9, [r4, #20] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 105f68 │ │ │ │ + beq 105f94 │ │ │ │ ldr r2, [r9] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 104ec0 │ │ │ │ + beq 104eec │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r9] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 104ed8 │ │ │ │ + beq 104f04 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 10523c │ │ │ │ + beq 105268 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl a7518 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 104f04 │ │ │ │ + beq 104f30 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 105230 │ │ │ │ + beq 10525c │ │ │ │ cmp r6, #0 │ │ │ │ - beq 1053e4 │ │ │ │ - ldr r3, [pc, #2400] @ 105874 │ │ │ │ + beq 105410 │ │ │ │ + ldr r3, [pc, #2400] @ 1058a0 │ │ │ │ ldr r9, [r7, r3] │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 104f30 │ │ │ │ + beq 104f5c │ │ │ │ ldr r2, [r8] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 1051fc │ │ │ │ + bne 105228 │ │ │ │ ldr sl, [r6, #12] │ │ │ │ tst sl, #1 │ │ │ │ - bne 10551c │ │ │ │ + bne 105548 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 104f60 │ │ │ │ + beq 104f8c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bne 104f60 │ │ │ │ + bne 104f8c │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp sl, #46 @ 0x2e │ │ │ │ - bne 1049d4 │ │ │ │ + bne 104a00 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r2, [r4, #4] │ │ │ │ cmp r3, r2 │ │ │ │ ldr r3, [r4] │ │ │ │ - beq 1054d8 │ │ │ │ + beq 105504 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r1, [r9] │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 105b40 │ │ │ │ + bne 105b6c │ │ │ │ ldr r6, [r4, #20] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 106080 │ │ │ │ + beq 1060ac │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 104fb8 │ │ │ │ + beq 104fe4 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r6] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 104fd0 │ │ │ │ + beq 104ffc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 1055c0 │ │ │ │ + beq 1055ec │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r6 │ │ │ │ bl a7518 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 104ffc │ │ │ │ + beq 105028 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 1055cc │ │ │ │ + beq 1055f8 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 105acc │ │ │ │ + beq 105af8 │ │ │ │ ldr r2, [r9] │ │ │ │ ldr r3, [sl, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 105020 │ │ │ │ + beq 10504c │ │ │ │ ldr r2, [r8] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 105580 │ │ │ │ + bne 1055ac │ │ │ │ ldr r6, [sl, #12] │ │ │ │ tst r6, #1 │ │ │ │ - bne 105c40 │ │ │ │ + bne 105c6c │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 105048 │ │ │ │ + beq 105074 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 10582c │ │ │ │ + beq 105858 │ │ │ │ sub r6, r6, #2 │ │ │ │ clz r6, r6 │ │ │ │ lsr r6, r6, #5 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 1049d4 │ │ │ │ + beq 104a00 │ │ │ │ mov r0, #1 │ │ │ │ - b 1049e0 │ │ │ │ + b 104a0c │ │ │ │ mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #2084] @ 105898 │ │ │ │ - ldr r1, [pc, #2084] @ 10589c │ │ │ │ + ldr r3, [pc, #2084] @ 1058c4 │ │ │ │ + ldr r1, [pc, #2084] @ 1058c8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #2396] @ 1059e8 │ │ │ │ - ldr r1, [pc, #2064] @ 1058a0 │ │ │ │ + ldr r3, [pc, #2396] @ 105a14 │ │ │ │ + ldr r1, [pc, #2064] @ 1058cc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #2060] @ 1058a4 │ │ │ │ + ldr r0, [pc, #2060] @ 1058d0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #684 @ 0x2ac │ │ │ │ bl b6f00 │ │ │ │ - b 104dd4 │ │ │ │ + b 104e00 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 105140 │ │ │ │ + beq 10516c │ │ │ │ ldr r6, [r4, #20] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r6, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 104978 │ │ │ │ - ldr r3, [pc, #2008] @ 1058a8 │ │ │ │ - ldr r1, [pc, #2008] @ 1058ac │ │ │ │ - ldr r0, [pc, #2008] @ 1058b0 │ │ │ │ + bne 1049a4 │ │ │ │ + ldr r3, [pc, #2008] @ 1058d4 │ │ │ │ + ldr r1, [pc, #2008] @ 1058d8 │ │ │ │ + ldr r0, [pc, #2008] @ 1058dc │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1984 @ 0x7c0 │ │ │ │ - ldr r2, [pc, #2000] @ 1058b4 │ │ │ │ + ldr r2, [pc, #2000] @ 1058e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 104998 │ │ │ │ - b 105158 │ │ │ │ + bne 1049c4 │ │ │ │ + b 105184 │ │ │ │ mov r0, r6 │ │ │ │ bl a4704 │ │ │ │ mov r9, #1 │ │ │ │ ldr r3, [r4] │ │ │ │ - b 1048f0 │ │ │ │ + b 10491c │ │ │ │ cmp r9, #0 │ │ │ │ - bne 104a08 │ │ │ │ - ldr r3, [pc, #1880] @ 105878 │ │ │ │ + bne 104a34 │ │ │ │ + ldr r3, [pc, #1880] @ 1058a4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 105064 │ │ │ │ + beq 105090 │ │ │ │ ldr r3, [r3, #388] @ 0x184 │ │ │ │ cmp r3, #1 │ │ │ │ - beq 104e20 │ │ │ │ + beq 104e4c │ │ │ │ cmp r3, r6 │ │ │ │ - bne 1049dc │ │ │ │ + bne 104a08 │ │ │ │ ldr r6, [r4, #20] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 1050c8 │ │ │ │ + beq 1050f4 │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 104984 │ │ │ │ + bne 1049b0 │ │ │ │ ldr r9, [r6, #8] │ │ │ │ - b 1049c8 │ │ │ │ + b 1049f4 │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 105638 │ │ │ │ + beq 105664 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ add r2, r1, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 106008 │ │ │ │ + beq 106034 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1057c8 │ │ │ │ + beq 1057f4 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 104ad4 │ │ │ │ + beq 104b00 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - bne 104ad0 │ │ │ │ + bne 104afc │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 104ad0 │ │ │ │ + b 104afc │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 105454 │ │ │ │ + beq 105480 │ │ │ │ ldr r9, [r4, #20] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r9, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 104ea8 │ │ │ │ - ldr r3, [pc, #1756] @ 1058b8 │ │ │ │ - ldr r1, [pc, #1756] @ 1058bc │ │ │ │ - ldr r0, [pc, #1756] @ 1058c0 │ │ │ │ + bne 104ed4 │ │ │ │ + ldr r3, [pc, #1756] @ 1058e4 │ │ │ │ + ldr r1, [pc, #1756] @ 1058e8 │ │ │ │ + ldr r0, [pc, #1756] @ 1058ec │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1984 @ 0x7c0 │ │ │ │ - ldr r2, [pc, #1748] @ 1058c4 │ │ │ │ + ldr r2, [pc, #1748] @ 1058f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2020] @ 1059e8 │ │ │ │ - ldr r0, [pc, #1728] @ 1058c8 │ │ │ │ + ldr r3, [pc, #2020] @ 105a14 │ │ │ │ + ldr r0, [pc, #1728] @ 1058f4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #1716] @ 1058cc │ │ │ │ + ldr r1, [pc, #1716] @ 1058f8 │ │ │ │ stm sp, {r0, r6} │ │ │ │ - ldr r0, [pc, #1712] @ 1058d0 │ │ │ │ - ldr r2, [pc, #1712] @ 1058d4 │ │ │ │ + ldr r0, [pc, #1712] @ 1058fc │ │ │ │ + ldr r2, [pc, #1712] @ 105900 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 104dd4 │ │ │ │ + b 104e00 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 104f04 │ │ │ │ + b 104f30 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 104ed8 │ │ │ │ - ldr r3, [pc, #1944] @ 1059e8 │ │ │ │ - ldr r0, [pc, #1668] @ 1058d8 │ │ │ │ + b 104f04 │ │ │ │ + ldr r3, [pc, #1944] @ 105a14 │ │ │ │ + ldr r0, [pc, #1668] @ 105904 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #1656] @ 1058dc │ │ │ │ + ldr r1, [pc, #1656] @ 105908 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #1652] @ 1058e0 │ │ │ │ - ldr r2, [pc, #1652] @ 1058e4 │ │ │ │ + ldr r0, [pc, #1652] @ 10590c │ │ │ │ + ldr r2, [pc, #1652] @ 105910 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 104dd4 │ │ │ │ + b 104e00 │ │ │ │ cmp r3, r0 │ │ │ │ mov r3, r2 │ │ │ │ - beq 105470 │ │ │ │ + beq 10549c │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r2, #1 │ │ │ │ - ldr r2, [pc, #1500] @ 105874 │ │ │ │ + ldr r2, [pc, #1500] @ 1058a0 │ │ │ │ strne r3, [r4] │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r0 │ │ │ │ - bne 105b0c │ │ │ │ + bne 105b38 │ │ │ │ ldr r6, [r4, #20] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 105fe0 │ │ │ │ + beq 10600c │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r6] │ │ │ │ ldrne r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1052e0 │ │ │ │ + beq 10530c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 1054bc │ │ │ │ + beq 1054e8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl a7518 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 10530c │ │ │ │ + beq 105338 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 1055b4 │ │ │ │ + beq 1055e0 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 105844 │ │ │ │ - ldr r3, [pc, #1368] @ 105874 │ │ │ │ + beq 105870 │ │ │ │ + ldr r3, [pc, #1368] @ 1058a0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r9, [r7, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 105780 │ │ │ │ + beq 1057ac │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 10554c │ │ │ │ + bne 105578 │ │ │ │ ldr r6, [r5, #12] │ │ │ │ tst r6, #1 │ │ │ │ - bne 105b8c │ │ │ │ + bne 105bb8 │ │ │ │ ldr r2, [r5] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 105360 │ │ │ │ + beq 10538c │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r5] │ │ │ │ - beq 105820 │ │ │ │ + beq 10584c │ │ │ │ cmp r6, #14 │ │ │ │ - beq 105658 │ │ │ │ + beq 105684 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldr r2, [r4] │ │ │ │ - b 104b08 │ │ │ │ + b 104b34 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 104af0 │ │ │ │ + b 104b1c │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ - beq 105808 │ │ │ │ + beq 105834 │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 106058 │ │ │ │ + beq 106084 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 105838 │ │ │ │ + beq 105864 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 104b74 │ │ │ │ + beq 104ba0 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - bne 104b70 │ │ │ │ + bne 104b9c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 104b70 │ │ │ │ + b 104b9c │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 104b90 │ │ │ │ - ldr r3, [pc, #1532] @ 1059e8 │ │ │ │ - ldr r1, [pc, #1272] @ 1058e8 │ │ │ │ + b 104bbc │ │ │ │ + ldr r3, [pc, #1532] @ 105a14 │ │ │ │ + ldr r1, [pc, #1272] @ 105914 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1268] @ 1058ec │ │ │ │ - ldr r2, [pc, #1240] @ 1058d4 │ │ │ │ + ldr r0, [pc, #1268] @ 105918 │ │ │ │ + ldr r2, [pc, #1240] @ 105900 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 104dd4 │ │ │ │ + b 104e00 │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 104ac0 │ │ │ │ + bne 104aec │ │ │ │ ldr r6, [r5, #8] │ │ │ │ ldr r2, [r4] │ │ │ │ - b 104af8 │ │ │ │ - ldr r3, [pc, #1472] @ 1059e8 │ │ │ │ - ldr r0, [pc, #1220] @ 1058f0 │ │ │ │ + b 104b24 │ │ │ │ + ldr r3, [pc, #1472] @ 105a14 │ │ │ │ + ldr r0, [pc, #1220] @ 10591c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #1208] @ 1058f4 │ │ │ │ + ldr r1, [pc, #1208] @ 105920 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #1204] @ 1058f8 │ │ │ │ - ldr r2, [pc, #1164] @ 1058d4 │ │ │ │ + ldr r0, [pc, #1204] @ 105924 │ │ │ │ + ldr r2, [pc, #1164] @ 105900 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 104dd4 │ │ │ │ + b 104e00 │ │ │ │ ldr r9, [r4, #20] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 1051d4 │ │ │ │ + beq 105200 │ │ │ │ ldr r2, [r9] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 104eb4 │ │ │ │ - b 104ed8 │ │ │ │ + bne 104ee0 │ │ │ │ + b 104f04 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r6, [r4, #20] │ │ │ │ - beq 105b74 │ │ │ │ + beq 105ba0 │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r6, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 1060a8 │ │ │ │ + beq 1060d4 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1054a4 │ │ │ │ + beq 1054d0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r6] │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1052e0 │ │ │ │ + beq 10530c │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - bne 1052e0 │ │ │ │ + bne 10530c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1052e0 │ │ │ │ + b 10530c │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 104b60 │ │ │ │ + bne 104b8c │ │ │ │ ldr r6, [r5, #8] │ │ │ │ - b 104b90 │ │ │ │ + b 104bbc │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 105bbc │ │ │ │ + beq 105be8 │ │ │ │ ldr r6, [r4, #20] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r6, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 104fa0 │ │ │ │ - ldr r3, [pc, #1024] @ 1058fc │ │ │ │ - ldr r1, [pc, #1024] @ 105900 │ │ │ │ - ldr r0, [pc, #1024] @ 105904 │ │ │ │ + bne 104fcc │ │ │ │ + ldr r3, [pc, #1024] @ 105928 │ │ │ │ + ldr r1, [pc, #1024] @ 10592c │ │ │ │ + ldr r0, [pc, #1024] @ 105930 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1984 @ 0x7c0 │ │ │ │ - ldr r2, [pc, #1016] @ 105908 │ │ │ │ + ldr r2, [pc, #1016] @ 105934 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mov r0, sl │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 105540 │ │ │ │ + beq 10556c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 105b00 │ │ │ │ + beq 105b2c │ │ │ │ mov r0, sl │ │ │ │ bl a4764 │ │ │ │ - b 1049d4 │ │ │ │ - ldr r3, [pc, #1172] @ 1059e8 │ │ │ │ - ldr r0, [pc, #948] @ 10590c │ │ │ │ + b 104a00 │ │ │ │ + ldr r3, [pc, #1172] @ 105a14 │ │ │ │ + ldr r0, [pc, #948] @ 105938 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #936] @ 105910 │ │ │ │ + ldr r1, [pc, #936] @ 10593c │ │ │ │ stm sp, {r0, r5} │ │ │ │ - ldr r0, [pc, #932] @ 105914 │ │ │ │ - ldr r2, [pc, #1012] @ 105968 │ │ │ │ + ldr r0, [pc, #932] @ 105940 │ │ │ │ + ldr r2, [pc, #1012] @ 105994 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 104dd4 │ │ │ │ - ldr r3, [pc, #1120] @ 1059e8 │ │ │ │ - ldr r0, [pc, #908] @ 105918 │ │ │ │ + b 104e00 │ │ │ │ + ldr r3, [pc, #1120] @ 105a14 │ │ │ │ + ldr r0, [pc, #908] @ 105944 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #896] @ 10591c │ │ │ │ + ldr r1, [pc, #896] @ 105948 │ │ │ │ stm sp, {r0, sl} │ │ │ │ - ldr r0, [pc, #892] @ 105920 │ │ │ │ + ldr r0, [pc, #892] @ 10594c │ │ │ │ mov r2, #688 @ 0x2b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 104dd4 │ │ │ │ + b 104e00 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10530c │ │ │ │ + b 105338 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 104fd0 │ │ │ │ + b 104ffc │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 104ffc │ │ │ │ - ldr r3, [pc, #1032] @ 1059e8 │ │ │ │ - ldr r0, [pc, #832] @ 105924 │ │ │ │ + b 105028 │ │ │ │ + ldr r3, [pc, #1032] @ 105a14 │ │ │ │ + ldr r0, [pc, #832] @ 105950 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #820] @ 105928 │ │ │ │ + ldr r1, [pc, #820] @ 105954 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #816] @ 10592c │ │ │ │ - ldr r2, [pc, #816] @ 105930 │ │ │ │ + ldr r0, [pc, #816] @ 105958 │ │ │ │ + ldr r2, [pc, #816] @ 10595c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 104dd4 │ │ │ │ + b 104e00 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r6, [r4, #20] │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 106030 │ │ │ │ + beq 10605c │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ - b 104bf0 │ │ │ │ + b 104c1c │ │ │ │ ldr r5, [r4, #20] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 106008 │ │ │ │ + beq 106034 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 105188 │ │ │ │ + bne 1051b4 │ │ │ │ ldr r6, [r5, #8] │ │ │ │ - b 104af8 │ │ │ │ + b 104b24 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ cmp r3, r2 │ │ │ │ ldr r3, [r4] │ │ │ │ - beq 105c00 │ │ │ │ + beq 105c2c │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 105e14 │ │ │ │ + bne 105e40 │ │ │ │ ldr r6, [r4, #20] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 105ef0 │ │ │ │ + beq 105f1c │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1056b8 │ │ │ │ + beq 1056e4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 105ce4 │ │ │ │ + beq 105d10 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r6 │ │ │ │ bl a7518 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 1056e4 │ │ │ │ + beq 105710 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 105cd8 │ │ │ │ + beq 105d04 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 105dec │ │ │ │ + beq 105e18 │ │ │ │ ldr r2, [r9] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 105dac │ │ │ │ + beq 105dd8 │ │ │ │ ldr r2, [r8] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 105c70 │ │ │ │ + bne 105c9c │ │ │ │ ldr r6, [r5, #12] │ │ │ │ tst r6, #1 │ │ │ │ - bne 105b8c │ │ │ │ + bne 105bb8 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 105e54 │ │ │ │ + beq 105e80 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 105dc8 │ │ │ │ + beq 105df4 │ │ │ │ sub r6, r6, #16 │ │ │ │ clz r6, r6 │ │ │ │ lsr r6, r6, #5 │ │ │ │ cmp r6, #0 │ │ │ │ - bne 10505c │ │ │ │ + bne 105088 │ │ │ │ ldr r3, [r8] │ │ │ │ - b 105368 │ │ │ │ - ldr r3, [pc, #660] @ 1059e8 │ │ │ │ - ldr r0, [pc, #476] @ 105934 │ │ │ │ + b 105394 │ │ │ │ + ldr r3, [pc, #660] @ 105a14 │ │ │ │ + ldr r0, [pc, #476] @ 105960 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #464] @ 105938 │ │ │ │ + ldr r1, [pc, #464] @ 105964 │ │ │ │ stm sp, {r0, r5} │ │ │ │ - ldr r0, [pc, #460] @ 10593c │ │ │ │ - ldr r2, [pc, #564] @ 1059a8 │ │ │ │ + ldr r0, [pc, #460] @ 105968 │ │ │ │ + ldr r2, [pc, #564] @ 1059d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 104dd4 │ │ │ │ + b 104e00 │ │ │ │ ldr r6, [r5, #12] │ │ │ │ tst r6, #1 │ │ │ │ - bne 105b8c │ │ │ │ + bne 105bb8 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1057a8 │ │ │ │ + beq 1057d4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 105820 │ │ │ │ + beq 10584c │ │ │ │ ldr r3, [r8] │ │ │ │ - b 105360 │ │ │ │ + b 10538c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 104c0c │ │ │ │ + b 104c38 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 104c38 │ │ │ │ + b 104c64 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 10519c │ │ │ │ - b 105650 │ │ │ │ - ldr r3, [pc, #524] @ 1059e8 │ │ │ │ - ldr r0, [pc, #352] @ 105940 │ │ │ │ + bne 1051c8 │ │ │ │ + b 10567c │ │ │ │ + ldr r3, [pc, #524] @ 105a14 │ │ │ │ + ldr r0, [pc, #352] @ 10596c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #340] @ 105944 │ │ │ │ + ldr r1, [pc, #340] @ 105970 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #336] @ 105948 │ │ │ │ + ldr r0, [pc, #336] @ 105974 │ │ │ │ mov r2, #700 @ 0x2bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 104dd4 │ │ │ │ + b 104e00 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 106058 │ │ │ │ + beq 106084 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 1053a8 │ │ │ │ - b 1054d0 │ │ │ │ + bne 1053d4 │ │ │ │ + b 1054fc │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1057a8 │ │ │ │ + b 1057d4 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 105048 │ │ │ │ + b 105074 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 1053bc │ │ │ │ - b 1054d0 │ │ │ │ - ldr r3, [pc, #412] @ 1059e8 │ │ │ │ - ldr r1, [pc, #252] @ 10594c │ │ │ │ + bne 1053e8 │ │ │ │ + b 1054fc │ │ │ │ + ldr r3, [pc, #412] @ 105a14 │ │ │ │ + ldr r1, [pc, #252] @ 105978 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #248] @ 105950 │ │ │ │ - ldr r2, [pc, #268] @ 105968 │ │ │ │ + ldr r0, [pc, #248] @ 10597c │ │ │ │ + ldr r2, [pc, #268] @ 105994 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 104dd4 │ │ │ │ - eorseq fp, r3, r0, ror #14 │ │ │ │ + b 104e00 │ │ │ │ + eorseq fp, r3, r4, lsr r7 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ - eoreq r9, pc, ip, lsl r4 @ │ │ │ │ - eorseq r0, r1, ip, asr #23 │ │ │ │ - eoreq r9, pc, r0, lsr #28 │ │ │ │ - eorseq r0, r1, r0, ror #22 │ │ │ │ - eorseq ip, r0, r4, ror #5 │ │ │ │ - eorseq r0, r1, r4, asr #22 │ │ │ │ - mlaeq pc, r8, sp, r9 @ │ │ │ │ + eoreq r9, pc, r8, lsr #18 │ │ │ │ + ldrsbeq r1, [r1], -r8 @ │ │ │ │ + eoreq sl, pc, ip, lsr #6 │ │ │ │ + eorseq r1, r1, ip, rrx │ │ │ │ + @ instruction: 0x0030c7f0 │ │ │ │ + eorseq r1, r1, r0, asr r0 │ │ │ │ + eoreq sl, pc, r4, lsr #5 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq fp, pc, r8, lsr r2 @ │ │ │ │ - @ instruction: 0x003108fc │ │ │ │ - eoreq r9, pc, r0, asr fp @ │ │ │ │ - mlaseq r1, r4, r0, lr │ │ │ │ - mlaeq pc, r4, r1, r0 @ │ │ │ │ - eoreq sl, pc, r8, lsl #30 │ │ │ │ - andeq sp, r2, r6, asr pc │ │ │ │ - eorseq sp, r1, r8, lsl #31 │ │ │ │ - eoreq r0, pc, r8, lsl #1 │ │ │ │ - eoreq fp, pc, r8, asr #13 │ │ │ │ - andeq sp, r2, sp, ror pc │ │ │ │ - eoreq sl, pc, r4, lsl #22 │ │ │ │ - eorseq r0, r1, r4, ror r7 │ │ │ │ - eoreq r9, pc, r8, asr #19 │ │ │ │ + eoreq fp, pc, r4, asr #14 │ │ │ │ + eorseq r0, r1, r8, lsl #28 │ │ │ │ + eoreq sl, pc, ip, asr r0 @ │ │ │ │ + eorseq lr, r1, r0, lsr #11 │ │ │ │ + eoreq r0, pc, r0, lsr #13 │ │ │ │ + eoreq fp, pc, r4, lsl r4 @ │ │ │ │ + andeq sp, r2, r3, asr pc │ │ │ │ + mlaseq r1, r4, r4, lr │ │ │ │ + mlaeq pc, r4, r5, r0 @ │ │ │ │ + ldrdeq fp, [pc], -r4 @ │ │ │ │ + andeq sp, r2, sl, ror pc │ │ │ │ + eoreq fp, pc, r0, lsl r0 @ │ │ │ │ + eorseq r0, r1, r0, lsl #25 │ │ │ │ + ldrdeq r9, [pc], -r4 @ │ │ │ │ andeq r0, r0, pc, lsr #5 │ │ │ │ - eoreq r8, pc, r8, ror pc @ │ │ │ │ - eorseq r0, r1, r8, lsr #14 │ │ │ │ - eoreq r9, pc, ip, ror r9 @ │ │ │ │ + eoreq r9, pc, r4, lsl #9 │ │ │ │ + eorseq r0, r1, r4, lsr ip │ │ │ │ + eoreq r9, pc, r8, lsl #29 │ │ │ │ andeq r0, r0, lr, lsr #5 │ │ │ │ - mlaseq r1, r8, r5, r0 │ │ │ │ - eoreq r9, pc, ip, ror #15 │ │ │ │ - eoreq r8, pc, r0, lsr #27 │ │ │ │ - eorseq r0, r1, r0, asr r5 │ │ │ │ - eoreq r9, pc, r4, lsr #15 │ │ │ │ - eorseq sp, r1, r8, ror #24 │ │ │ │ - eoreq pc, lr, r8, ror #26 │ │ │ │ - eoreq fp, pc, r8, asr r4 @ │ │ │ │ - ldrdeq sp, [r2], -r2 │ │ │ │ - @ instruction: 0x002fa7b4 │ │ │ │ - eorseq r0, r1, r4, lsr #8 │ │ │ │ - eoreq r9, pc, r8, ror r6 @ │ │ │ │ - eoreq sl, pc, r0, lsl #15 │ │ │ │ - @ instruction: 0x003103f0 │ │ │ │ - eoreq r9, pc, r4, asr #12 │ │ │ │ - eoreq r8, pc, r8, ror #23 │ │ │ │ - mlaseq r1, r8, r3, r0 │ │ │ │ - eoreq r9, pc, ip, ror #11 │ │ │ │ + eorseq r0, r1, r4, lsr #21 │ │ │ │ + strdeq r9, [pc], -r8 @ │ │ │ │ + eoreq r9, pc, ip, lsr #5 │ │ │ │ + eorseq r0, r1, ip, asr sl │ │ │ │ + @ instruction: 0x002f9cb0 │ │ │ │ + eorseq lr, r1, r4, ror r1 │ │ │ │ + eoreq r0, pc, r4, ror r2 @ │ │ │ │ + eoreq fp, pc, r4, ror #18 │ │ │ │ + andeq sp, r2, pc, asr #31 │ │ │ │ + eoreq sl, pc, r0, asr #25 │ │ │ │ + eorseq r0, r1, r0, lsr r9 │ │ │ │ + eoreq r9, pc, r4, lsl #23 │ │ │ │ + eoreq sl, pc, ip, lsl #25 │ │ │ │ + @ instruction: 0x003108fc │ │ │ │ + eoreq r9, pc, r0, asr fp @ │ │ │ │ + strdeq r9, [pc], -r4 @ │ │ │ │ + eorseq r0, r1, r4, lsr #17 │ │ │ │ + strdeq r9, [pc], -r8 @ │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ - @ instruction: 0x002fa5b4 │ │ │ │ - eorseq r0, r1, r4, lsr #4 │ │ │ │ - eoreq r9, pc, r8, ror r4 @ │ │ │ │ - eoreq r8, pc, ip, ror #19 │ │ │ │ - mlaseq r1, ip, r1, r0 │ │ │ │ - strdeq r9, [pc], -r0 @ │ │ │ │ - eorseq r0, r1, r8, lsr r1 │ │ │ │ - eoreq r9, pc, ip, lsl #7 │ │ │ │ - @ instruction: 0x0030feb4 │ │ │ │ - eoreq r9, pc, r8, lsl #2 │ │ │ │ - @ instruction: 0x002f86b4 │ │ │ │ - eorseq pc, r0, r4, ror #28 │ │ │ │ - strheq r9, [pc], -r8 @ │ │ │ │ - @ instruction: 0x000002b6 │ │ │ │ - eoreq r8, pc, r0, lsl #13 │ │ │ │ - eorseq pc, r0, r0, lsr lr @ │ │ │ │ - eoreq r9, pc, r4, lsl #1 │ │ │ │ - eorseq pc, r0, r4, lsr #27 │ │ │ │ + eoreq sl, pc, r0, asr #21 │ │ │ │ + eorseq r0, r1, r0, lsr r7 │ │ │ │ + eoreq r9, pc, r4, lsl #19 │ │ │ │ strdeq r8, [pc], -r8 @ │ │ │ │ - eorseq sp, r1, r4, asr #10 │ │ │ │ - eoreq pc, lr, r4, asr #12 │ │ │ │ - eoreq sl, pc, ip, ror sp @ │ │ │ │ - andeq lr, r2, fp, lsr #1 │ │ │ │ - mlaeq pc, r0, r0, sl @ │ │ │ │ - eorseq pc, r0, r0, lsl #26 │ │ │ │ - eoreq r8, pc, r4, asr pc @ │ │ │ │ - eoreq r8, pc, ip, lsl r5 @ │ │ │ │ - eorseq pc, r0, ip, asr #25 │ │ │ │ - eoreq r8, pc, r0, lsr #30 │ │ │ │ + eorseq r0, r1, r8, lsr #13 │ │ │ │ + strdeq r9, [pc], -ip @ │ │ │ │ + eorseq r0, r1, r4, asr #12 │ │ │ │ + mlaeq pc, r8, r8, r9 @ │ │ │ │ + eorseq r0, r1, r0, asr #7 │ │ │ │ + eoreq r9, pc, r4, lsl r6 @ │ │ │ │ + eoreq r8, pc, r0, asr #23 │ │ │ │ + eorseq r0, r1, r0, ror r3 │ │ │ │ + eoreq r9, pc, r4, asr #11 │ │ │ │ + @ instruction: 0x000002b6 │ │ │ │ + eoreq r8, pc, ip, lsl #23 │ │ │ │ + eorseq r0, r1, ip, lsr r3 │ │ │ │ + mlaeq pc, r0, r5, r9 @ │ │ │ │ + @ instruction: 0x003102b0 │ │ │ │ + eoreq r9, pc, r4, lsl #10 │ │ │ │ + eorseq sp, r1, r0, asr sl │ │ │ │ + eoreq pc, lr, r0, asr fp @ │ │ │ │ + eoreq fp, pc, r8, lsl #5 │ │ │ │ + andeq lr, r2, r8, lsr #1 │ │ │ │ + mlaeq pc, ip, r5, sl @ │ │ │ │ + eorseq r0, r1, ip, lsl #4 │ │ │ │ + eoreq r9, pc, r0, ror #8 │ │ │ │ + eoreq r8, pc, r8, lsr #20 │ │ │ │ + @ instruction: 0x003101d8 │ │ │ │ + eoreq r9, pc, ip, lsr #8 │ │ │ │ @ instruction: 0x000002bd │ │ │ │ - eorseq sp, r1, r4, lsr #8 │ │ │ │ - eoreq pc, lr, r4, lsr #10 │ │ │ │ - eoreq sl, pc, r4, lsr #25 │ │ │ │ - andeq lr, r2, r6, lsl #3 │ │ │ │ - mlaeq pc, r4, pc, r9 @ │ │ │ │ - eorseq pc, r0, r4, lsl #24 │ │ │ │ - eoreq r8, pc, r8, asr lr @ │ │ │ │ - mlaseq r0, r0, fp, pc @ │ │ │ │ - eoreq r8, pc, r4, ror #27 │ │ │ │ - eoreq r8, pc, ip, lsr #7 │ │ │ │ - eorseq pc, r0, ip, asr fp @ │ │ │ │ - @ instruction: 0x002f8db0 │ │ │ │ + eorseq sp, r1, r0, lsr r9 │ │ │ │ + eoreq pc, lr, r0, lsr sl @ │ │ │ │ + @ instruction: 0x002fb1b0 │ │ │ │ + andeq lr, r2, r3, lsl #3 │ │ │ │ + eoreq sl, pc, r0, lsr #9 │ │ │ │ + eorseq r0, r1, r0, lsl r1 │ │ │ │ + eoreq r9, pc, r4, ror #6 │ │ │ │ + mlaseq r1, ip, r0, r0 │ │ │ │ + strdeq r9, [pc], -r0 @ │ │ │ │ + @ instruction: 0x002f88b8 │ │ │ │ + eorseq r0, r1, r8, rrx │ │ │ │ + @ instruction: 0x002f92bc │ │ │ │ @ instruction: 0x000002b7 │ │ │ │ - eorseq pc, r0, ip, lsl fp @ │ │ │ │ - eoreq r8, pc, r0, ror sp @ │ │ │ │ + eorseq r0, r1, r8, lsr #32 │ │ │ │ + eoreq r9, pc, ip, ror r2 @ │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r8, pc, r8, lsr r3 @ │ │ │ │ - eorseq pc, r0, r8, ror #21 │ │ │ │ - eoreq r8, pc, ip, lsr sp @ │ │ │ │ + eoreq r8, pc, r4, asr #16 │ │ │ │ + @ instruction: 0x0030fff4 │ │ │ │ + eoreq r9, pc, r8, asr #4 │ │ │ │ @ instruction: 0x000002bf │ │ │ │ - eorseq sp, r1, ip, ror #4 │ │ │ │ - eoreq pc, lr, ip, ror #6 │ │ │ │ - @ instruction: 0x002faab0 │ │ │ │ - strheq lr, [r2], -r8 │ │ │ │ - eorseq sp, r1, r4, asr #4 │ │ │ │ - eoreq pc, lr, r4, asr #6 │ │ │ │ - eoreq sl, pc, r0, lsr #21 │ │ │ │ - andeq lr, r2, r7, lsl r1 │ │ │ │ - eorseq sp, r1, ip, lsl r2 │ │ │ │ - eoreq pc, lr, ip, lsl r3 @ │ │ │ │ - eoreq sl, pc, r0, lsr sl @ │ │ │ │ - andeq lr, r2, ip, lsr r0 │ │ │ │ - @ instruction: 0x0031d1f4 │ │ │ │ - strdeq pc, [lr], -r4 @ │ │ │ │ - ldrdeq sl, [pc], -r8 @ │ │ │ │ - andeq sp, r2, sl, lsl #31 │ │ │ │ - eorseq sp, r1, ip, asr #3 │ │ │ │ - eoreq pc, lr, ip, asr #5 │ │ │ │ - eoreq sl, pc, ip, asr #32 │ │ │ │ - andeq sp, r2, r3, ror #30 │ │ │ │ - eorseq sp, r1, r4, lsr #3 │ │ │ │ - eoreq pc, lr, r4, lsr #5 │ │ │ │ - eoreq sl, pc, r0, lsr sl @ │ │ │ │ - muleq r2, r3, r1 │ │ │ │ - eorseq sp, r1, ip, ror r1 │ │ │ │ - eoreq pc, lr, ip, ror r2 @ │ │ │ │ - eoreq sl, pc, r8, lsr #19 │ │ │ │ - andeq lr, r2, r3, rrx │ │ │ │ - eorseq sp, r1, r4, asr r1 │ │ │ │ - eoreq pc, lr, r4, asr r2 @ │ │ │ │ - eoreq sl, pc, ip, asr r9 @ │ │ │ │ - andeq lr, r2, pc, lsr #32 │ │ │ │ - eorseq sp, r1, ip, lsr #2 │ │ │ │ - eoreq pc, lr, ip, lsr #4 │ │ │ │ - mlaeq pc, r4, r9, sl @ │ │ │ │ - andeq lr, r2, r1, lsr r1 │ │ │ │ - eorseq sp, r1, r4, lsl #2 │ │ │ │ - eoreq pc, lr, r4, lsl #4 │ │ │ │ - eoreq sl, pc, r4, asr r9 @ │ │ │ │ - andeq lr, r2, sl, lsl #2 │ │ │ │ - ldrsbeq sp, [r1], -ip @ │ │ │ │ - ldrdeq pc, [lr], -ip @ │ │ │ │ - ldrdeq sl, [pc], -r8 @ │ │ │ │ - ldrdeq sp, [r2], -pc @ │ │ │ │ - ldrheq sp, [r1], -r4 @ │ │ │ │ - @ instruction: 0x002ef1b4 │ │ │ │ - ldrdeq sl, [pc], -r4 @ │ │ │ │ - andeq lr, r2, r6, asr r0 │ │ │ │ - eorseq sp, r1, ip, lsl #1 │ │ │ │ - eoreq pc, lr, ip, lsl #3 │ │ │ │ - eoreq sl, pc, r0, lsl #18 │ │ │ │ - andeq lr, r2, lr, lsr r1 │ │ │ │ - ldr r3, [pc, #-236] @ 1059e8 │ │ │ │ - ldr r1, [pc, #-388] @ 105954 │ │ │ │ + eorseq sp, r1, r8, ror r7 │ │ │ │ + eoreq pc, lr, r8, ror r8 @ │ │ │ │ + @ instruction: 0x002fafbc │ │ │ │ + strheq lr, [r2], -r5 │ │ │ │ + eorseq sp, r1, r0, asr r7 │ │ │ │ + eoreq pc, lr, r0, asr r8 @ │ │ │ │ + eoreq sl, pc, ip, lsr #31 │ │ │ │ + andeq lr, r2, r4, lsl r1 │ │ │ │ + eorseq sp, r1, r8, lsr #14 │ │ │ │ + eoreq pc, lr, r8, lsr #16 │ │ │ │ + eoreq sl, pc, ip, lsr pc @ │ │ │ │ + andeq lr, r2, r9, lsr r0 │ │ │ │ + eorseq sp, r1, r0, lsl #14 │ │ │ │ + eoreq pc, lr, r0, lsl #16 │ │ │ │ + eoreq sl, pc, r4, ror #29 │ │ │ │ + andeq sp, r2, r7, lsl #31 │ │ │ │ + @ instruction: 0x0031d6d8 │ │ │ │ + ldrdeq pc, [lr], -r8 @ │ │ │ │ + eoreq sl, pc, r8, asr r5 @ │ │ │ │ + andeq sp, r2, r0, ror #30 │ │ │ │ + @ instruction: 0x0031d6b0 │ │ │ │ + @ instruction: 0x002ef7b0 │ │ │ │ + eoreq sl, pc, ip, lsr pc @ │ │ │ │ + muleq r2, r0, r1 │ │ │ │ + eorseq sp, r1, r8, lsl #13 │ │ │ │ + eoreq pc, lr, r8, lsl #15 │ │ │ │ + @ instruction: 0x002faeb4 │ │ │ │ + andeq lr, r2, r0, rrx │ │ │ │ + eorseq sp, r1, r0, ror #12 │ │ │ │ + eoreq pc, lr, r0, ror #14 │ │ │ │ + eoreq sl, pc, r8, ror #28 │ │ │ │ + andeq lr, r2, ip, lsr #32 │ │ │ │ + eorseq sp, r1, r8, lsr r6 │ │ │ │ + eoreq pc, lr, r8, lsr r7 @ │ │ │ │ + eoreq sl, pc, r0, lsr #29 │ │ │ │ + andeq lr, r2, lr, lsr #2 │ │ │ │ + eorseq sp, r1, r0, lsl r6 │ │ │ │ + eoreq pc, lr, r0, lsl r7 @ │ │ │ │ + eoreq sl, pc, r0, ror #28 │ │ │ │ + andeq lr, r2, r7, lsl #2 │ │ │ │ + eorseq sp, r1, r8, ror #11 │ │ │ │ + eoreq pc, lr, r8, ror #13 │ │ │ │ + eoreq sl, pc, r4, ror #27 │ │ │ │ + ldrdeq sp, [r2], -ip │ │ │ │ + eorseq sp, r1, r0, asr #11 │ │ │ │ + eoreq pc, lr, r0, asr #13 │ │ │ │ + eoreq sl, pc, r0, ror #27 │ │ │ │ + andeq lr, r2, r3, asr r0 │ │ │ │ + mlaseq r1, r8, r5, sp │ │ │ │ + mlaeq lr, r8, r6, pc @ │ │ │ │ + eoreq sl, pc, ip, lsl #28 │ │ │ │ + andeq lr, r2, fp, lsr r1 │ │ │ │ + ldr r3, [pc, #-236] @ 105a14 │ │ │ │ + ldr r1, [pc, #-388] @ 105980 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-392] @ 105958 │ │ │ │ + ldr r0, [pc, #-392] @ 105984 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #688 @ 0x2b0 │ │ │ │ bl b6f00 │ │ │ │ - b 104dd4 │ │ │ │ + b 104e00 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 104c8c │ │ │ │ + b 104cb8 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 105540 │ │ │ │ - ldr r3, [pc, #-300] @ 1059e8 │ │ │ │ - ldr r0, [pc, #-444] @ 10595c │ │ │ │ + b 10556c │ │ │ │ + ldr r3, [pc, #-300] @ 105a14 │ │ │ │ + ldr r0, [pc, #-444] @ 105988 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #-456] @ 105960 │ │ │ │ + ldr r1, [pc, #-456] @ 10598c │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #-460] @ 105964 │ │ │ │ - ldr r2, [pc, #-460] @ 105968 │ │ │ │ + ldr r0, [pc, #-460] @ 105990 │ │ │ │ + ldr r2, [pc, #-460] @ 105994 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 104dd4 │ │ │ │ - ldr r3, [pc, #-352] @ 1059e8 │ │ │ │ - ldr r0, [pc, #-480] @ 10596c │ │ │ │ + b 104e00 │ │ │ │ + ldr r3, [pc, #-352] @ 105a14 │ │ │ │ + ldr r0, [pc, #-480] @ 105998 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #-492] @ 105970 │ │ │ │ + ldr r1, [pc, #-492] @ 10599c │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #-496] @ 105974 │ │ │ │ + ldr r0, [pc, #-496] @ 1059a0 │ │ │ │ mov r2, #688 @ 0x2b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 104dd4 │ │ │ │ + b 104e00 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 1060a8 │ │ │ │ + beq 1060d4 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 105498 │ │ │ │ - b 1052e0 │ │ │ │ + bne 1054c4 │ │ │ │ + b 10530c │ │ │ │ mov r0, r6 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 105bb0 │ │ │ │ + beq 105bdc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 105de0 │ │ │ │ + beq 105e0c │ │ │ │ mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ - b 105744 │ │ │ │ + b 105770 │ │ │ │ ldr r6, [r4, #20] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 1054f4 │ │ │ │ + beq 105520 │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 104fac │ │ │ │ - b 104fd0 │ │ │ │ - ldr r3, [pc, #-504] @ 1059e8 │ │ │ │ - ldr r1, [pc, #-620] @ 105978 │ │ │ │ + bne 104fd8 │ │ │ │ + b 104ffc │ │ │ │ + ldr r3, [pc, #-504] @ 105a14 │ │ │ │ + ldr r1, [pc, #-620] @ 1059a4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-624] @ 10597c │ │ │ │ - ldr r2, [pc, #-584] @ 1059a8 │ │ │ │ + ldr r0, [pc, #-624] @ 1059a8 │ │ │ │ + ldr r2, [pc, #-584] @ 1059d4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 104dd4 │ │ │ │ + b 104e00 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r6, [r4, #20] │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ cmp r6, #0 │ │ │ │ - bne 10568c │ │ │ │ - ldr r3, [pc, #-672] @ 105980 │ │ │ │ - ldr r1, [pc, #-672] @ 105984 │ │ │ │ - ldr r0, [pc, #-672] @ 105988 │ │ │ │ + bne 1056b8 │ │ │ │ + ldr r3, [pc, #-672] @ 1059ac │ │ │ │ + ldr r1, [pc, #-672] @ 1059b0 │ │ │ │ + ldr r0, [pc, #-672] @ 1059b4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1984 @ 0x7c0 │ │ │ │ - ldr r2, [pc, #-680] @ 10598c │ │ │ │ + ldr r2, [pc, #-680] @ 1059b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mov r0, r6 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 105c64 │ │ │ │ + beq 105c90 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 105e48 │ │ │ │ + beq 105e74 │ │ │ │ mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ - b 1049d4 │ │ │ │ - ldr r3, [pc, #-656] @ 1059e8 │ │ │ │ - ldr r0, [pc, #-748] @ 105990 │ │ │ │ + b 104a00 │ │ │ │ + ldr r3, [pc, #-656] @ 105a14 │ │ │ │ + ldr r0, [pc, #-748] @ 1059bc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #-760] @ 105994 │ │ │ │ + ldr r1, [pc, #-760] @ 1059c0 │ │ │ │ stm sp, {r0, r5} │ │ │ │ - ldr r0, [pc, #-764] @ 105998 │ │ │ │ - ldr r2, [pc, #-700] @ 1059dc │ │ │ │ + ldr r0, [pc, #-764] @ 1059c4 │ │ │ │ + ldr r2, [pc, #-700] @ 105a08 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 104dd4 │ │ │ │ - ldr r3, [pc, #-708] @ 1059e8 │ │ │ │ - ldr r0, [pc, #-788] @ 10599c │ │ │ │ + b 104e00 │ │ │ │ + ldr r3, [pc, #-708] @ 105a14 │ │ │ │ + ldr r0, [pc, #-788] @ 1059c8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #-800] @ 1059a0 │ │ │ │ + ldr r1, [pc, #-800] @ 1059cc │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #-804] @ 1059a4 │ │ │ │ - ldr r2, [pc, #-804] @ 1059a8 │ │ │ │ + ldr r0, [pc, #-804] @ 1059d0 │ │ │ │ + ldr r2, [pc, #-804] @ 1059d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 104dd4 │ │ │ │ + b 104e00 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1056e4 │ │ │ │ + b 105710 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1056b8 │ │ │ │ + b 1056e4 │ │ │ │ mov r0, r6 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 105d14 │ │ │ │ + beq 105d40 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 105ee4 │ │ │ │ + beq 105f10 │ │ │ │ mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ - b 1049dc │ │ │ │ + b 104a08 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ cmp r5, #0 │ │ │ │ - bne 104ccc │ │ │ │ - ldr r3, [pc, #-916] @ 1059ac │ │ │ │ - ldr r1, [pc, #-916] @ 1059b0 │ │ │ │ - ldr r0, [pc, #-916] @ 1059b4 │ │ │ │ + bne 104cf8 │ │ │ │ + ldr r3, [pc, #-916] @ 1059d8 │ │ │ │ + ldr r1, [pc, #-916] @ 1059dc │ │ │ │ + ldr r0, [pc, #-916] @ 1059e0 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1984 @ 0x7c0 │ │ │ │ - ldr r2, [pc, #-924] @ 1059b8 │ │ │ │ + ldr r2, [pc, #-924] @ 1059e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 104d24 │ │ │ │ - ldr r3, [pc, #-908] @ 1059e8 │ │ │ │ - ldr r0, [pc, #-956] @ 1059bc │ │ │ │ + b 104d50 │ │ │ │ + ldr r3, [pc, #-908] @ 105a14 │ │ │ │ + ldr r0, [pc, #-956] @ 1059e8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #-968] @ 1059c0 │ │ │ │ + ldr r1, [pc, #-968] @ 1059ec │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #-972] @ 1059c4 │ │ │ │ - ldr r2, [pc, #-924] @ 1059f8 │ │ │ │ + ldr r0, [pc, #-972] @ 1059f0 │ │ │ │ + ldr r2, [pc, #-924] @ 105a24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 104dd4 │ │ │ │ + b 104e00 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 104cf8 │ │ │ │ + b 104d24 │ │ │ │ ldr r6, [r5, #12] │ │ │ │ tst r6, #1 │ │ │ │ - bne 105b8c │ │ │ │ + bne 105bb8 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 105720 │ │ │ │ - b 105730 │ │ │ │ + bne 10574c │ │ │ │ + b 10575c │ │ │ │ mov r0, r5 │ │ │ │ sub r6, r6, #16 │ │ │ │ clz r6, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ lsr r6, r6, #5 │ │ │ │ - b 10573c │ │ │ │ + b 105768 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 105bb0 │ │ │ │ - ldr r3, [pc, #-1036] @ 1059e8 │ │ │ │ - ldr r1, [pc, #-1072] @ 1059c8 │ │ │ │ + b 105bdc │ │ │ │ + ldr r3, [pc, #-1036] @ 105a14 │ │ │ │ + ldr r1, [pc, #-1072] @ 1059f4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1076] @ 1059cc │ │ │ │ - ldr r2, [pc, #-1064] @ 1059dc │ │ │ │ + ldr r0, [pc, #-1076] @ 1059f8 │ │ │ │ + ldr r2, [pc, #-1064] @ 105a08 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 104dd4 │ │ │ │ - ldr r3, [pc, #-1076] @ 1059e8 │ │ │ │ - ldr r0, [pc, #-1104] @ 1059d0 │ │ │ │ + b 104e00 │ │ │ │ + ldr r3, [pc, #-1076] @ 105a14 │ │ │ │ + ldr r0, [pc, #-1104] @ 1059fc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #-1116] @ 1059d4 │ │ │ │ + ldr r1, [pc, #-1116] @ 105a00 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #-1120] @ 1059d8 │ │ │ │ - ldr r2, [pc, #-1120] @ 1059dc │ │ │ │ + ldr r0, [pc, #-1120] @ 105a04 │ │ │ │ + ldr r2, [pc, #-1120] @ 105a08 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 104dd4 │ │ │ │ + b 104e00 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 105c64 │ │ │ │ + b 105c90 │ │ │ │ cmp r6, #16 │ │ │ │ - beq 10505c │ │ │ │ - b 105744 │ │ │ │ - ldr r3, [pc, #-1152] @ 1059e8 │ │ │ │ - ldr r1, [pc, #-1164] @ 1059e0 │ │ │ │ + beq 105088 │ │ │ │ + b 105770 │ │ │ │ + ldr r3, [pc, #-1152] @ 105a14 │ │ │ │ + ldr r1, [pc, #-1164] @ 105a0c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1168] @ 1059e4 │ │ │ │ - ldr r2, [pc, #-1152] @ 1059f8 │ │ │ │ + ldr r0, [pc, #-1168] @ 105a10 │ │ │ │ + ldr r2, [pc, #-1152] @ 105a24 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 104dd4 │ │ │ │ - ldr r3, [pc, #-1192] @ 1059e8 │ │ │ │ - ldr r0, [pc, #-1192] @ 1059ec │ │ │ │ + b 104e00 │ │ │ │ + ldr r3, [pc, #-1192] @ 105a14 │ │ │ │ + ldr r0, [pc, #-1192] @ 105a18 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #-1204] @ 1059f0 │ │ │ │ + ldr r1, [pc, #-1204] @ 105a1c │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #-1208] @ 1059f4 │ │ │ │ - ldr r2, [pc, #-1208] @ 1059f8 │ │ │ │ + ldr r0, [pc, #-1208] @ 105a20 │ │ │ │ + ldr r2, [pc, #-1208] @ 105a24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 104dd4 │ │ │ │ + b 104e00 │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 104d98 │ │ │ │ + beq 104dc4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 104d98 │ │ │ │ - b 104d7c │ │ │ │ + bne 104dc4 │ │ │ │ + b 104da8 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 105d14 │ │ │ │ - ldr r3, [pc, #-1276] @ 1059fc │ │ │ │ - ldr r1, [pc, #-1276] @ 105a00 │ │ │ │ - ldr r0, [pc, #-1276] @ 105a04 │ │ │ │ + b 105d40 │ │ │ │ + ldr r3, [pc, #-1276] @ 105a28 │ │ │ │ + ldr r1, [pc, #-1276] @ 105a2c │ │ │ │ + ldr r0, [pc, #-1276] @ 105a30 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1984 @ 0x7c0 │ │ │ │ - ldr r2, [pc, #-1284] @ 105a08 │ │ │ │ + ldr r2, [pc, #-1284] @ 105a34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1300] @ 105a0c │ │ │ │ - ldr r1, [pc, #-1300] @ 105a10 │ │ │ │ - ldr r0, [pc, #-1300] @ 105a14 │ │ │ │ + ldr r3, [pc, #-1300] @ 105a38 │ │ │ │ + ldr r1, [pc, #-1300] @ 105a3c │ │ │ │ + ldr r0, [pc, #-1300] @ 105a40 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1984 @ 0x7c0 │ │ │ │ - ldr r2, [pc, #-1308] @ 105a18 │ │ │ │ + ldr r2, [pc, #-1308] @ 105a44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1324] @ 105a1c │ │ │ │ - ldr r1, [pc, #-1324] @ 105a20 │ │ │ │ - ldr r0, [pc, #-1324] @ 105a24 │ │ │ │ + ldr r3, [pc, #-1324] @ 105a48 │ │ │ │ + ldr r1, [pc, #-1324] @ 105a4c │ │ │ │ + ldr r0, [pc, #-1324] @ 105a50 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1984 @ 0x7c0 │ │ │ │ - ldr r2, [pc, #-1332] @ 105a28 │ │ │ │ + ldr r2, [pc, #-1332] @ 105a54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1348] @ 105a2c │ │ │ │ - ldr r1, [pc, #-1348] @ 105a30 │ │ │ │ - ldr r0, [pc, #-1348] @ 105a34 │ │ │ │ + ldr r3, [pc, #-1348] @ 105a58 │ │ │ │ + ldr r1, [pc, #-1348] @ 105a5c │ │ │ │ + ldr r0, [pc, #-1348] @ 105a60 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1984 @ 0x7c0 │ │ │ │ - ldr r2, [pc, #-1356] @ 105a38 │ │ │ │ + ldr r2, [pc, #-1356] @ 105a64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1372] @ 105a3c │ │ │ │ - ldr r1, [pc, #-1372] @ 105a40 │ │ │ │ - ldr r0, [pc, #-1372] @ 105a44 │ │ │ │ + ldr r3, [pc, #-1372] @ 105a68 │ │ │ │ + ldr r1, [pc, #-1372] @ 105a6c │ │ │ │ + ldr r0, [pc, #-1372] @ 105a70 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1984 @ 0x7c0 │ │ │ │ - ldr r2, [pc, #-1380] @ 105a48 │ │ │ │ + ldr r2, [pc, #-1380] @ 105a74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1396] @ 105a4c │ │ │ │ - ldr r1, [pc, #-1396] @ 105a50 │ │ │ │ - ldr r0, [pc, #-1396] @ 105a54 │ │ │ │ + ldr r3, [pc, #-1396] @ 105a78 │ │ │ │ + ldr r1, [pc, #-1396] @ 105a7c │ │ │ │ + ldr r0, [pc, #-1396] @ 105a80 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1984 @ 0x7c0 │ │ │ │ - ldr r2, [pc, #-1404] @ 105a58 │ │ │ │ + ldr r2, [pc, #-1404] @ 105a84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1420] @ 105a5c │ │ │ │ - ldr r1, [pc, #-1420] @ 105a60 │ │ │ │ - ldr r0, [pc, #-1420] @ 105a64 │ │ │ │ + ldr r3, [pc, #-1420] @ 105a88 │ │ │ │ + ldr r1, [pc, #-1420] @ 105a8c │ │ │ │ + ldr r0, [pc, #-1420] @ 105a90 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1984 @ 0x7c0 │ │ │ │ - ldr r2, [pc, #-1428] @ 105a68 │ │ │ │ + ldr r2, [pc, #-1428] @ 105a94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1444] @ 105a6c │ │ │ │ - ldr r1, [pc, #-1444] @ 105a70 │ │ │ │ - ldr r0, [pc, #-1444] @ 105a74 │ │ │ │ + ldr r3, [pc, #-1444] @ 105a98 │ │ │ │ + ldr r1, [pc, #-1444] @ 105a9c │ │ │ │ + ldr r0, [pc, #-1444] @ 105aa0 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1984 @ 0x7c0 │ │ │ │ - ldr r2, [pc, #-1452] @ 105a78 │ │ │ │ + ldr r2, [pc, #-1452] @ 105aa4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1468] @ 105a7c │ │ │ │ - ldr r1, [pc, #-1468] @ 105a80 │ │ │ │ - ldr r0, [pc, #-1468] @ 105a84 │ │ │ │ + ldr r3, [pc, #-1468] @ 105aa8 │ │ │ │ + ldr r1, [pc, #-1468] @ 105aac │ │ │ │ + ldr r0, [pc, #-1468] @ 105ab0 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1984 @ 0x7c0 │ │ │ │ - ldr r2, [pc, #-1476] @ 105a88 │ │ │ │ + ldr r2, [pc, #-1476] @ 105ab4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1492] @ 105a8c │ │ │ │ - ldr r1, [pc, #-1492] @ 105a90 │ │ │ │ - ldr r0, [pc, #-1492] @ 105a94 │ │ │ │ + ldr r3, [pc, #-1492] @ 105ab8 │ │ │ │ + ldr r1, [pc, #-1492] @ 105abc │ │ │ │ + ldr r0, [pc, #-1492] @ 105ac0 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1984 @ 0x7c0 │ │ │ │ - ldr r2, [pc, #-1500] @ 105a98 │ │ │ │ + ldr r2, [pc, #-1500] @ 105ac4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1516] @ 105a9c │ │ │ │ - ldr r1, [pc, #-1516] @ 105aa0 │ │ │ │ - ldr r0, [pc, #-1516] @ 105aa4 │ │ │ │ + ldr r3, [pc, #-1516] @ 105ac8 │ │ │ │ + ldr r1, [pc, #-1516] @ 105acc │ │ │ │ + ldr r0, [pc, #-1516] @ 105ad0 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1984 @ 0x7c0 │ │ │ │ - ldr r2, [pc, #-1524] @ 105aa8 │ │ │ │ + ldr r2, [pc, #-1524] @ 105ad4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1540] @ 105aac │ │ │ │ - ldr r1, [pc, #-1540] @ 105ab0 │ │ │ │ - ldr r0, [pc, #-1540] @ 105ab4 │ │ │ │ + ldr r3, [pc, #-1540] @ 105ad8 │ │ │ │ + ldr r1, [pc, #-1540] @ 105adc │ │ │ │ + ldr r0, [pc, #-1540] @ 105ae0 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1984 @ 0x7c0 │ │ │ │ - ldr r2, [pc, #-1548] @ 105ab8 │ │ │ │ + ldr r2, [pc, #-1548] @ 105ae4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1564] @ 105abc │ │ │ │ - ldr r1, [pc, #-1564] @ 105ac0 │ │ │ │ - ldr r0, [pc, #-1564] @ 105ac4 │ │ │ │ + ldr r3, [pc, #-1564] @ 105ae8 │ │ │ │ + ldr r1, [pc, #-1564] @ 105aec │ │ │ │ + ldr r0, [pc, #-1564] @ 105af0 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1984 @ 0x7c0 │ │ │ │ - ldr r2, [pc, #-1572] @ 105ac8 │ │ │ │ + ldr r2, [pc, #-1572] @ 105af4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ │ │ │ │ -001060f8 : │ │ │ │ +00106124 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr ip, [pc, #388] @ 106294 │ │ │ │ + ldr ip, [pc, #388] @ 1062c0 │ │ │ │ sub sp, sp, #24 │ │ │ │ mov lr, #0 │ │ │ │ str lr, [sp, #16] │ │ │ │ add ip, pc, ip │ │ │ │ - ldr lr, [pc, #372] @ 106298 │ │ │ │ + ldr lr, [pc, #372] @ 1062c4 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ sub r3, ip, #1088 @ 0x440 │ │ │ │ - ldr ip, [pc, #356] @ 10629c │ │ │ │ + ldr ip, [pc, #356] @ 1062c8 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ sub r3, r3, #4 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ add ip, sp, #16 │ │ │ │ str ip, [sp, #4] │ │ │ │ add ip, sp, #12 │ │ │ │ str ip, [sp] │ │ │ │ bl a31b0 │ │ │ │ - ldr r4, [pc, #312] @ 1062a0 │ │ │ │ + ldr r4, [pc, #312] @ 1062cc │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 106264 │ │ │ │ - ldr r3, [pc, #300] @ 1062a4 │ │ │ │ + beq 106290 │ │ │ │ + ldr r3, [pc, #300] @ 1062d0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [r4, r3] │ │ │ │ ldr r3, [r2, #4] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r3 │ │ │ │ - beq 1061a0 │ │ │ │ - ldr r1, [pc, #276] @ 1062a8 │ │ │ │ + beq 1061cc │ │ │ │ + ldr r1, [pc, #276] @ 1062d4 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r3 │ │ │ │ - bne 106230 │ │ │ │ + bne 10625c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 106288 │ │ │ │ - ldr r3, [pc, #248] @ 1062ac │ │ │ │ + beq 1062b4 │ │ │ │ + ldr r3, [pc, #248] @ 1062d8 │ │ │ │ ldr r0, [r1, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ cmp r0, r3 │ │ │ │ - bne 106278 │ │ │ │ - ldr r3, [pc, #232] @ 1062b0 │ │ │ │ + bne 1062a4 │ │ │ │ + ldr r3, [pc, #232] @ 1062dc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ sub r1, r1, r3 │ │ │ │ clz r1, r1 │ │ │ │ lsr r1, r1, #5 │ │ │ │ mov r0, r2 │ │ │ │ - bl 104874 │ │ │ │ + bl 1048a0 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 106264 │ │ │ │ + beq 106290 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 10626c │ │ │ │ - ldr r3, [pc, #192] @ 1062b4 │ │ │ │ + bne 106298 │ │ │ │ + ldr r3, [pc, #192] @ 1062e0 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #172] @ 1062b8 │ │ │ │ - ldr r3, [pc, #140] @ 10629c │ │ │ │ + ldr r2, [pc, #172] @ 1062e4 │ │ │ │ + ldr r3, [pc, #140] @ 1062c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 106290 │ │ │ │ + bne 1062bc │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [pc, #132] @ 1062bc │ │ │ │ + ldr r0, [pc, #132] @ 1062e8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #120] @ 1062c0 │ │ │ │ - ldr r1, [pc, #120] @ 1062c4 │ │ │ │ + ldr r3, [pc, #120] @ 1062ec │ │ │ │ + ldr r1, [pc, #120] @ 1062f0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #116] @ 1062c8 │ │ │ │ - ldr r2, [pc, #116] @ 1062cc │ │ │ │ + ldr r0, [pc, #116] @ 1062f4 │ │ │ │ + ldr r2, [pc, #116] @ 1062f8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 106204 │ │ │ │ - ldr r3, [pc, #60] @ 1062b0 │ │ │ │ + b 106230 │ │ │ │ + ldr r3, [pc, #60] @ 1062dc │ │ │ │ ldr r0, [r4, r3] │ │ │ │ - b 1061f4 │ │ │ │ - ldr r0, [pc, #80] @ 1062d0 │ │ │ │ + b 106220 │ │ │ │ + ldr r0, [pc, #80] @ 1062fc │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - b 106240 │ │ │ │ + b 10626c │ │ │ │ mov r1, #2 │ │ │ │ - b 1061d4 │ │ │ │ + b 106200 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x0034e9f0 │ │ │ │ - eorseq r9, r3, r4, asr #29 │ │ │ │ + eorseq lr, r4, r4, asr #19 │ │ │ │ + mlaseq r3, r8, lr, r9 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - mlaseq r3, r4, lr, r9 │ │ │ │ + eorseq r9, r3, r8, ror #28 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ - eorseq r9, r3, ip, ror #27 │ │ │ │ - eoreq r7, pc, r4, lsl sp @ │ │ │ │ + eorseq r9, r3, r0, asr #27 │ │ │ │ + eoreq r8, pc, r0, lsr #4 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eorseq pc, r0, ip, lsr r7 @ │ │ │ │ - mlaeq pc, r0, r9, r8 @ │ │ │ │ + eorseq pc, r0, r8, asr #24 │ │ │ │ + mlaeq pc, ip, lr, r8 @ │ │ │ │ andeq r0, r0, sl, lsr #5 │ │ │ │ - eoreq r5, pc, r8, lsl #10 │ │ │ │ + eoreq r5, pc, r4, lsl sl @ │ │ │ │ │ │ │ │ -001062d4 : │ │ │ │ +00106300 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ - ldr r8, [pc, #1416] @ 10687c │ │ │ │ + ldr r8, [pc, #1416] @ 1068a8 │ │ │ │ tst r0, #1 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r1 │ │ │ │ - bne 1064b4 │ │ │ │ - ldr r3, [pc, #1396] @ 106880 │ │ │ │ + bne 1064e0 │ │ │ │ + ldr r3, [pc, #1396] @ 1068ac │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r5, [r3] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 1064c4 │ │ │ │ + beq 1064f0 │ │ │ │ bl aaa68 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fc88 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ - beq 1067dc │ │ │ │ + beq 106808 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 106354 │ │ │ │ + beq 106380 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 106474 │ │ │ │ + beq 1064a0 │ │ │ │ cmp r5, #0 │ │ │ │ - blt 106510 │ │ │ │ + blt 10653c │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ cmp r5, #1 │ │ │ │ - bne 10662c │ │ │ │ + bne 106658 │ │ │ │ ldr r4, [r6, #16] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 1067b4 │ │ │ │ + beq 1067e0 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 106538 │ │ │ │ + beq 106564 │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ - beq 10675c │ │ │ │ + beq 106788 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 106480 │ │ │ │ - ldr r2, [pc, #1260] @ 106884 │ │ │ │ + beq 1064ac │ │ │ │ + ldr r2, [pc, #1260] @ 1068b0 │ │ │ │ ldr r5, [r8, r2] │ │ │ │ cmp r4, r5 │ │ │ │ - beq 10662c │ │ │ │ + beq 106658 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4] │ │ │ │ cmp r4, r5 │ │ │ │ - beq 106680 │ │ │ │ - ldr r2, [pc, #1232] @ 106888 │ │ │ │ + beq 1066ac │ │ │ │ + ldr r2, [pc, #1232] @ 1068b4 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 1066b4 │ │ │ │ + beq 1066e0 │ │ │ │ ldr r1, [r2, #324] @ 0x144 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 1066fc │ │ │ │ + beq 106728 │ │ │ │ ldr r9, [r4, #12] │ │ │ │ tst r9, #1 │ │ │ │ - bne 106550 │ │ │ │ + bne 10657c │ │ │ │ cmp r9, r1 │ │ │ │ - bne 106634 │ │ │ │ + bne 106660 │ │ │ │ ldr r6, [r4, #16] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 106854 │ │ │ │ + beq 106880 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 106600 │ │ │ │ + beq 10662c │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ - beq 106778 │ │ │ │ + beq 1067a4 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 10663c │ │ │ │ + beq 106668 │ │ │ │ cmp r6, r5 │ │ │ │ - beq 106608 │ │ │ │ + beq 106634 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r6] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 106438 │ │ │ │ + beq 106464 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 106744 │ │ │ │ + beq 106770 │ │ │ │ cmp r6, r5 │ │ │ │ - bne 106564 │ │ │ │ - ldr r3, [pc, #1092] @ 10688c │ │ │ │ - ldr r0, [pc, #1092] @ 106890 │ │ │ │ + bne 106590 │ │ │ │ + ldr r3, [pc, #1092] @ 1068b8 │ │ │ │ + ldr r0, [pc, #1092] @ 1068bc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #1080] @ 106894 │ │ │ │ + ldr r1, [pc, #1080] @ 1068c0 │ │ │ │ stm sp, {r0, r6} │ │ │ │ - ldr r0, [pc, #1076] @ 106898 │ │ │ │ - ldr r2, [pc, #1076] @ 10689c │ │ │ │ + ldr r0, [pc, #1076] @ 1068c4 │ │ │ │ + ldr r2, [pc, #1076] @ 1068c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 106504 │ │ │ │ + b 106530 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 106354 │ │ │ │ + b 106380 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [pc, #1012] @ 106884 │ │ │ │ + ldr r3, [pc, #1012] @ 1068b0 │ │ │ │ ldr r5, [r8, r3] │ │ │ │ cmp r4, r5 │ │ │ │ - beq 10662c │ │ │ │ + beq 106658 │ │ │ │ ldr r4, [r6, #16] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 10678c │ │ │ │ + beq 1067b8 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 1063a0 │ │ │ │ - b 1063a8 │ │ │ │ + bne 1063cc │ │ │ │ + b 1063d4 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl a4704 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - b 106304 │ │ │ │ + b 106330 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #976] @ 1068a0 │ │ │ │ - ldr r1, [pc, #976] @ 1068a4 │ │ │ │ + ldr r3, [pc, #976] @ 1068cc │ │ │ │ + ldr r1, [pc, #976] @ 1068d0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #932] @ 10688c │ │ │ │ - ldr r1, [pc, #956] @ 1068a8 │ │ │ │ - ldr r0, [pc, #956] @ 1068ac │ │ │ │ + ldr r3, [pc, #932] @ 1068b8 │ │ │ │ + ldr r1, [pc, #956] @ 1068d4 │ │ │ │ + ldr r0, [pc, #956] @ 1068d8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r2, [pc, #952] @ 1068b0 │ │ │ │ + ldr r2, [pc, #952] @ 1068dc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r3, [pc, #884] @ 10688c │ │ │ │ - ldr r1, [pc, #920] @ 1068b4 │ │ │ │ + ldr r3, [pc, #884] @ 1068b8 │ │ │ │ + ldr r1, [pc, #920] @ 1068e0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r0, [pc, #916] @ 1068b8 │ │ │ │ - ldr r2, [pc, #904] @ 1068b0 │ │ │ │ + ldr r0, [pc, #916] @ 1068e4 │ │ │ │ + ldr r2, [pc, #904] @ 1068dc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 106504 │ │ │ │ - ldr r3, [pc, #836] @ 106884 │ │ │ │ + b 106530 │ │ │ │ + ldr r3, [pc, #836] @ 1068b0 │ │ │ │ ldr r5, [r8, r3] │ │ │ │ cmp r4, r5 │ │ │ │ - beq 10662c │ │ │ │ + beq 106658 │ │ │ │ mvn r3, #-1073741824 @ 0xc0000000 │ │ │ │ - b 1063b0 │ │ │ │ + b 1063dc │ │ │ │ mov r0, r9 │ │ │ │ bl aefd4 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r6, r4 │ │ │ │ - bne 1063e4 │ │ │ │ + bne 106410 │ │ │ │ ldr r9, [r6, #12] │ │ │ │ tst r9, #1 │ │ │ │ - bne 106750 │ │ │ │ + bne 10677c │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10658c │ │ │ │ + beq 1065b8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 106668 │ │ │ │ + beq 106694 │ │ │ │ mov r0, r9 │ │ │ │ bl aaa68 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fc88 │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ - beq 106804 │ │ │ │ + beq 106830 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1065cc │ │ │ │ + beq 1065f8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 106674 │ │ │ │ + beq 1066a0 │ │ │ │ cmp r4, #0 │ │ │ │ andge r0, r4, #255 @ 0xff │ │ │ │ - bge 106508 │ │ │ │ - ldr r3, [pc, #684] @ 10688c │ │ │ │ - ldr r1, [pc, #728] @ 1068bc │ │ │ │ + bge 106534 │ │ │ │ + ldr r3, [pc, #684] @ 1068b8 │ │ │ │ + ldr r1, [pc, #728] @ 1068e8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r0, [pc, #724] @ 1068c0 │ │ │ │ - ldr r2, [pc, #724] @ 1068c4 │ │ │ │ + ldr r0, [pc, #724] @ 1068ec │ │ │ │ + ldr r2, [pc, #724] @ 1068f0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 106504 │ │ │ │ + b 106530 │ │ │ │ cmp r6, r5 │ │ │ │ - bne 10641c │ │ │ │ + bne 106448 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10662c │ │ │ │ + beq 106658 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 10662c │ │ │ │ + bne 106658 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ mov r0, #0 │ │ │ │ - b 106508 │ │ │ │ + b 106534 │ │ │ │ mov r6, r4 │ │ │ │ - b 106574 │ │ │ │ + b 1065a0 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r6, r5 │ │ │ │ - beq 106608 │ │ │ │ + beq 106634 │ │ │ │ ldr r6, [r4, #16] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 10682c │ │ │ │ + beq 106858 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 106414 │ │ │ │ - b 10641c │ │ │ │ + bne 106440 │ │ │ │ + b 106448 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10658c │ │ │ │ + b 1065b8 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1065cc │ │ │ │ - ldr r3, [pc, #516] @ 10688c │ │ │ │ - ldr r0, [pc, #572] @ 1068c8 │ │ │ │ + b 1065f8 │ │ │ │ + ldr r3, [pc, #516] @ 1068b8 │ │ │ │ + ldr r0, [pc, #572] @ 1068f4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #560] @ 1068cc │ │ │ │ + ldr r1, [pc, #560] @ 1068f8 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #556] @ 1068d0 │ │ │ │ + ldr r0, [pc, #556] @ 1068fc │ │ │ │ mov r2, #764 @ 0x2fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 106504 │ │ │ │ + b 106530 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #476] @ 1068a0 │ │ │ │ - ldr r1, [pc, #524] @ 1068d4 │ │ │ │ + ldr r3, [pc, #476] @ 1068cc │ │ │ │ + ldr r1, [pc, #524] @ 106900 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #432] @ 10688c │ │ │ │ - ldr r1, [pc, #504] @ 1068d8 │ │ │ │ + ldr r3, [pc, #432] @ 1068b8 │ │ │ │ + ldr r1, [pc, #504] @ 106904 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r0, [pc, #500] @ 1068dc │ │ │ │ - ldr r2, [pc, #500] @ 1068e0 │ │ │ │ + ldr r0, [pc, #500] @ 106908 │ │ │ │ + ldr r2, [pc, #500] @ 10690c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 106504 │ │ │ │ - ldr r3, [pc, #392] @ 10688c │ │ │ │ + b 106530 │ │ │ │ + ldr r3, [pc, #392] @ 1068b8 │ │ │ │ add r1, r1, #764 @ 0x2fc │ │ │ │ ldr r2, [r8, r3] │ │ │ │ - ldr r3, [pc, #468] @ 1068e4 │ │ │ │ + ldr r3, [pc, #468] @ 106910 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #456] @ 1068e8 │ │ │ │ - ldr r1, [pc, #456] @ 1068ec │ │ │ │ - ldr r0, [pc, #456] @ 1068f0 │ │ │ │ + ldr r2, [pc, #456] @ 106914 │ │ │ │ + ldr r1, [pc, #456] @ 106918 │ │ │ │ + ldr r0, [pc, #456] @ 10691c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 106504 │ │ │ │ + b 106530 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 106438 │ │ │ │ + b 106464 │ │ │ │ mov r0, r9 │ │ │ │ bl a4704 │ │ │ │ - b 106570 │ │ │ │ - ldr r3, [pc, #288] @ 106884 │ │ │ │ + b 10659c │ │ │ │ + ldr r3, [pc, #288] @ 1068b0 │ │ │ │ mvn r2, #-1073741824 @ 0xc0000000 │ │ │ │ str r2, [r4] │ │ │ │ ldr r5, [r8, r3] │ │ │ │ cmp r4, r5 │ │ │ │ - bne 106548 │ │ │ │ - b 10662c │ │ │ │ + bne 106574 │ │ │ │ + b 106658 │ │ │ │ mvn r3, #-1073741824 @ 0xc0000000 │ │ │ │ cmp r6, r5 │ │ │ │ str r3, [r6] │ │ │ │ - bne 10641c │ │ │ │ - b 106608 │ │ │ │ - ldr r3, [pc, #352] @ 1068f4 │ │ │ │ - ldr r1, [pc, #352] @ 1068f8 │ │ │ │ - ldr r0, [pc, #352] @ 1068fc │ │ │ │ + bne 106448 │ │ │ │ + b 106634 │ │ │ │ + ldr r3, [pc, #352] @ 106920 │ │ │ │ + ldr r1, [pc, #352] @ 106924 │ │ │ │ + ldr r0, [pc, #352] @ 106928 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1936 @ 0x790 │ │ │ │ - ldr r2, [pc, #344] @ 106900 │ │ │ │ + ldr r2, [pc, #344] @ 10692c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #328] @ 106904 │ │ │ │ - ldr r1, [pc, #328] @ 106908 │ │ │ │ - ldr r0, [pc, #328] @ 10690c │ │ │ │ + ldr r3, [pc, #328] @ 106930 │ │ │ │ + ldr r1, [pc, #328] @ 106934 │ │ │ │ + ldr r0, [pc, #328] @ 106938 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1936 @ 0x790 │ │ │ │ - ldr r2, [pc, #320] @ 106910 │ │ │ │ + ldr r2, [pc, #320] @ 10693c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #304] @ 106914 │ │ │ │ - ldr r1, [pc, #304] @ 106918 │ │ │ │ - ldr r0, [pc, #304] @ 10691c │ │ │ │ + ldr r3, [pc, #304] @ 106940 │ │ │ │ + ldr r1, [pc, #304] @ 106944 │ │ │ │ + ldr r0, [pc, #304] @ 106948 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1936 @ 0x790 │ │ │ │ - ldr r2, [pc, #296] @ 106920 │ │ │ │ + ldr r2, [pc, #296] @ 10694c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #280] @ 106924 │ │ │ │ - ldr r1, [pc, #280] @ 106928 │ │ │ │ - ldr r0, [pc, #280] @ 10692c │ │ │ │ + ldr r3, [pc, #280] @ 106950 │ │ │ │ + ldr r1, [pc, #280] @ 106954 │ │ │ │ + ldr r0, [pc, #280] @ 106958 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1936 @ 0x790 │ │ │ │ - ldr r2, [pc, #272] @ 106930 │ │ │ │ + ldr r2, [pc, #272] @ 10695c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #256] @ 106934 │ │ │ │ - ldr r1, [pc, #256] @ 106938 │ │ │ │ - ldr r0, [pc, #256] @ 10693c │ │ │ │ + ldr r3, [pc, #256] @ 106960 │ │ │ │ + ldr r1, [pc, #256] @ 106964 │ │ │ │ + ldr r0, [pc, #256] @ 106968 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1936 @ 0x790 │ │ │ │ - ldr r2, [pc, #248] @ 106940 │ │ │ │ + ldr r2, [pc, #248] @ 10696c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #232] @ 106944 │ │ │ │ - ldr r1, [pc, #232] @ 106948 │ │ │ │ - ldr r0, [pc, #232] @ 10694c │ │ │ │ + ldr r3, [pc, #232] @ 106970 │ │ │ │ + ldr r1, [pc, #232] @ 106974 │ │ │ │ + ldr r0, [pc, #232] @ 106978 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1936 @ 0x790 │ │ │ │ - ldr r2, [pc, #224] @ 106950 │ │ │ │ + ldr r2, [pc, #224] @ 10697c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r9, r3, r0, lsl #26 │ │ │ │ + @ instruction: 0x00339cd4 │ │ │ │ andeq r0, r0, ip, ror #25 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r7, pc, r0, lsl #27 │ │ │ │ - eoreq sl, pc, r0, ror #11 │ │ │ │ - eoreq r8, pc, r4, lsl #15 │ │ │ │ + eoreq r8, pc, ip, lsl #5 │ │ │ │ + eoreq sl, pc, ip, ror #21 │ │ │ │ + mlaeq pc, r0, ip, r8 @ │ │ │ │ andeq r0, r0, r3, lsl #6 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq sl, pc, ip, lsr r5 @ │ │ │ │ - eoreq sl, pc, ip, asr #10 │ │ │ │ - strdeq r8, [pc], -r0 @ │ │ │ │ + eoreq sl, pc, r8, asr #20 │ │ │ │ + eoreq sl, pc, r8, asr sl @ │ │ │ │ + strdeq r8, [pc], -ip @ │ │ │ │ strdeq r0, [r0], -r9 │ │ │ │ - eoreq sl, pc, ip, lsl r5 @ │ │ │ │ - eoreq r8, pc, r0, asr #13 │ │ │ │ - eoreq sl, pc, r4, asr r4 @ │ │ │ │ - strdeq r8, [pc], -r8 @ │ │ │ │ + eoreq sl, pc, r8, lsr #20 │ │ │ │ + eoreq r8, pc, ip, asr #23 │ │ │ │ + eoreq sl, pc, r0, ror #18 │ │ │ │ + eoreq r8, pc, r4, lsl #22 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ - eoreq r7, pc, r0, asr #22 │ │ │ │ - eoreq sl, pc, r0, lsr #7 │ │ │ │ - eoreq r8, pc, r4, asr #10 │ │ │ │ - eoreq r9, pc, r8, ror #23 │ │ │ │ - eoreq sl, pc, r8, asr r3 @ │ │ │ │ - strdeq r8, [pc], -ip @ │ │ │ │ + eoreq r8, pc, ip, asr #32 │ │ │ │ + eoreq sl, pc, ip, lsr #17 │ │ │ │ + eoreq r8, pc, r0, asr sl @ │ │ │ │ + strdeq sl, [pc], -r4 @ │ │ │ │ + eoreq sl, pc, r4, ror #16 │ │ │ │ + eoreq r8, pc, r8, lsl #20 │ │ │ │ strdeq r0, [r0], -sp │ │ │ │ - eoreq sl, pc, ip, lsr #6 │ │ │ │ - eorseq sl, r0, r8, lsl #20 │ │ │ │ - eoreq sl, pc, r8, lsl r3 @ │ │ │ │ - @ instruction: 0x002f84bc │ │ │ │ - @ instruction: 0x0031c9d0 │ │ │ │ - ldrdeq lr, [lr], -r0 @ │ │ │ │ - eoreq r9, pc, r8, asr #8 │ │ │ │ - ldrdeq lr, [r2], -r3 │ │ │ │ - eorseq ip, r1, r8, lsr #19 │ │ │ │ - eoreq lr, lr, r8, lsr #21 │ │ │ │ - eoreq lr, lr, r8, ror #22 │ │ │ │ - andeq lr, r2, sl, asr #13 │ │ │ │ - eorseq ip, r1, r0, lsl #19 │ │ │ │ - eoreq lr, lr, r0, lsl #21 │ │ │ │ - eoreq lr, lr, r0, lsl fp │ │ │ │ - andeq lr, r2, r0, asr #13 │ │ │ │ - eorseq ip, r1, r8, asr r9 │ │ │ │ - eoreq lr, lr, r8, asr sl │ │ │ │ - eoreq r8, pc, r4, ror #13 │ │ │ │ - andeq lr, r2, r8, lsl r7 │ │ │ │ - eorseq ip, r1, r0, lsr r9 │ │ │ │ - eoreq lr, lr, r0, lsr sl │ │ │ │ - eoreq r9, pc, r8, ror r3 @ │ │ │ │ - andeq lr, r2, r9, lsl #14 │ │ │ │ - eorseq ip, r1, r8, lsl #18 │ │ │ │ - eoreq lr, lr, r8, lsl #20 │ │ │ │ - eoreq r9, pc, r8, lsl r4 @ │ │ │ │ - strdeq lr, [r2], -sp │ │ │ │ + eoreq sl, pc, r8, lsr r8 @ │ │ │ │ + eorseq sl, r0, r4, lsl pc │ │ │ │ + eoreq sl, pc, r4, lsr #16 │ │ │ │ + eoreq r8, pc, r8, asr #19 │ │ │ │ + @ instruction: 0x0031cedc │ │ │ │ + ldrdeq lr, [lr], -ip @ │ │ │ │ + eoreq r9, pc, r4, asr r9 @ │ │ │ │ + ldrdeq lr, [r2], -r0 │ │ │ │ + @ instruction: 0x0031ceb4 │ │ │ │ + @ instruction: 0x002eefb4 │ │ │ │ + eoreq pc, lr, r4, ror r0 @ │ │ │ │ + andeq lr, r2, r7, asr #13 │ │ │ │ + eorseq ip, r1, ip, lsl #29 │ │ │ │ + eoreq lr, lr, ip, lsl #31 │ │ │ │ + eoreq pc, lr, ip, lsl r0 @ │ │ │ │ + @ instruction: 0x0002e6bd │ │ │ │ + eorseq ip, r1, r4, ror #28 │ │ │ │ + eoreq lr, lr, r4, ror #30 │ │ │ │ + strdeq r8, [pc], -r0 @ │ │ │ │ + andeq lr, r2, r5, lsl r7 │ │ │ │ + eorseq ip, r1, ip, lsr lr │ │ │ │ + eoreq lr, lr, ip, lsr pc │ │ │ │ + eoreq r9, pc, r4, lsl #17 │ │ │ │ + andeq lr, r2, r6, lsl #14 │ │ │ │ + eorseq ip, r1, r4, lsl lr │ │ │ │ + eoreq lr, lr, r4, lsl pc │ │ │ │ + eoreq r9, pc, r4, lsr #18 │ │ │ │ + strdeq lr, [r2], -sl │ │ │ │ │ │ │ │ -00106954 : │ │ │ │ +00106980 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr ip, [pc, #344] @ 106ac4 │ │ │ │ + ldr ip, [pc, #344] @ 106af0 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ sub r3, ip, #1040 @ 0x410 │ │ │ │ add ip, sp, #16 │ │ │ │ str ip, [sp, #4] │ │ │ │ - ldr lr, [pc, #312] @ 106ac8 │ │ │ │ + ldr lr, [pc, #312] @ 106af4 │ │ │ │ add ip, sp, #12 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #304] @ 106acc │ │ │ │ + ldr ip, [pc, #304] @ 106af8 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ sub r3, r3, #4 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ bl a31b0 │ │ │ │ - ldr r4, [pc, #276] @ 106ad0 │ │ │ │ + ldr r4, [pc, #276] @ 106afc │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 106a94 │ │ │ │ - ldr r3, [pc, #264] @ 106ad4 │ │ │ │ + beq 106ac0 │ │ │ │ + ldr r3, [pc, #264] @ 106b00 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 106a60 │ │ │ │ + bne 106a8c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ - ldr r3, [pc, #236] @ 106ad8 │ │ │ │ + ldr r3, [pc, #236] @ 106b04 │ │ │ │ ldr r0, [r1, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ cmp r0, r3 │ │ │ │ - bne 106a9c │ │ │ │ + bne 106ac8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 1062d4 │ │ │ │ + bl 106300 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 106a94 │ │ │ │ + beq 106ac0 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 106a54 │ │ │ │ - ldr r3, [pc, #196] @ 106adc │ │ │ │ + bne 106a80 │ │ │ │ + ldr r3, [pc, #196] @ 106b08 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #176] @ 106ae0 │ │ │ │ - ldr r3, [pc, #152] @ 106acc │ │ │ │ + ldr r2, [pc, #176] @ 106b0c │ │ │ │ + ldr r3, [pc, #152] @ 106af8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 106ac0 │ │ │ │ + bne 106aec │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r3, [pc, #136] @ 106ae4 │ │ │ │ + ldr r3, [pc, #136] @ 106b10 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ - b 106a18 │ │ │ │ - ldr r0, [pc, #128] @ 106ae8 │ │ │ │ + b 106a44 │ │ │ │ + ldr r0, [pc, #128] @ 106b14 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #116] @ 106aec │ │ │ │ - ldr r1, [pc, #116] @ 106af0 │ │ │ │ + ldr r3, [pc, #116] @ 106b18 │ │ │ │ + ldr r1, [pc, #116] @ 106b1c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #112] @ 106af4 │ │ │ │ - ldr r2, [pc, #112] @ 106af8 │ │ │ │ + ldr r0, [pc, #112] @ 106b20 │ │ │ │ + ldr r2, [pc, #112] @ 106b24 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 106a28 │ │ │ │ + b 106a54 │ │ │ │ mov r1, r3 │ │ │ │ bl 502d0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1069f8 │ │ │ │ - ldr r0, [pc, #68] @ 106afc │ │ │ │ + bne 106a24 │ │ │ │ + ldr r0, [pc, #68] @ 106b28 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - b 106a70 │ │ │ │ + b 106a9c │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - mlaseq r4, ip, r1, lr │ │ │ │ - eorseq r9, r3, r0, ror #12 │ │ │ │ + eorseq lr, r4, r0, ror r1 │ │ │ │ + eorseq r9, r3, r4, lsr r6 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r9, r3, r0, asr #12 │ │ │ │ + eorseq r9, r3, r4, lsl r6 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ - eorseq r9, r3, r8, asr #11 │ │ │ │ + mlaseq r3, ip, r5, r9 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq r5, pc, ip, asr r6 @ │ │ │ │ + eoreq r5, pc, r8, ror #22 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - @ instruction: 0x002f9fbc │ │ │ │ - eoreq r8, pc, r0, ror #2 │ │ │ │ + eoreq sl, pc, r8, asr #9 │ │ │ │ + eoreq r8, pc, ip, ror #12 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ - eoreq pc, pc, r4, lsl #15 │ │ │ │ + mlaeq pc, r0, ip, pc @ │ │ │ │ │ │ │ │ -00106b00 : │ │ │ │ +00106b2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr r6, [pc, #1716] @ 1071cc │ │ │ │ - ldr r3, [pc, #1716] @ 1071d0 │ │ │ │ + ldr r6, [pc, #1716] @ 1071f8 │ │ │ │ + ldr r3, [pc, #1716] @ 1071fc │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r9, [r6, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 106d88 │ │ │ │ + beq 106db4 │ │ │ │ ldr r5, [r3, #400] @ 0x190 │ │ │ │ cmp r5, #1 │ │ │ │ - beq 106dd0 │ │ │ │ + beq 106dfc │ │ │ │ tst r5, #1 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r1 │ │ │ │ - bne 106e3c │ │ │ │ + bne 106e68 │ │ │ │ mov r0, #0 │ │ │ │ bl 4fbb0 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 106e0c │ │ │ │ + beq 106e38 │ │ │ │ mov r0, r5 │ │ │ │ bl aaa68 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 50270 │ │ │ │ cmp r5, #0 │ │ │ │ mov sl, r0 │ │ │ │ - beq 107184 │ │ │ │ + beq 1071b0 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 106b9c │ │ │ │ + beq 106bc8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 106d70 │ │ │ │ + beq 106d9c │ │ │ │ cmp sl, #0 │ │ │ │ - blt 106e48 │ │ │ │ + blt 106e74 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 1062d4 │ │ │ │ + bl 106300 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 106bd0 │ │ │ │ + beq 106bfc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 106d7c │ │ │ │ + beq 106da8 │ │ │ │ cmp r5, #2 │ │ │ │ - beq 106e78 │ │ │ │ + beq 106ea4 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 106c10 │ │ │ │ - ldr r3, [pc, #1516] @ 1071d4 │ │ │ │ + beq 106c3c │ │ │ │ + ldr r3, [pc, #1516] @ 107200 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 106ee0 │ │ │ │ + beq 106f0c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fe74 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 106f20 │ │ │ │ + blt 106f4c │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 106ea0 │ │ │ │ + beq 106ecc │ │ │ │ ldr r5, [r3, #24] │ │ │ │ cmp r5, #1 │ │ │ │ - beq 106f6c │ │ │ │ + beq 106f98 │ │ │ │ tst r5, #1 │ │ │ │ - bne 106fa8 │ │ │ │ + bne 106fd4 │ │ │ │ ldr r9, [r3, #28] │ │ │ │ cmp r9, #1 │ │ │ │ - beq 107004 │ │ │ │ + beq 107030 │ │ │ │ tst r9, #1 │ │ │ │ - bne 107084 │ │ │ │ + bne 1070b0 │ │ │ │ mov r0, #0 │ │ │ │ bl 4fbb0 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 10704c │ │ │ │ + beq 107078 │ │ │ │ mov r0, r5 │ │ │ │ bl aaa68 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 50270 │ │ │ │ cmp r5, #0 │ │ │ │ mov sl, r0 │ │ │ │ - beq 107160 │ │ │ │ + beq 10718c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 106c94 │ │ │ │ + beq 106cc0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 106f48 │ │ │ │ + beq 106f74 │ │ │ │ cmp sl, #0 │ │ │ │ - blt 107090 │ │ │ │ + blt 1070bc │ │ │ │ mov r0, r9 │ │ │ │ bl aaa68 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 50270 │ │ │ │ cmp r5, #0 │ │ │ │ mov r9, r0 │ │ │ │ - beq 1071a8 │ │ │ │ + beq 1071d4 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 106cdc │ │ │ │ + beq 106d08 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 106f54 │ │ │ │ + beq 106f80 │ │ │ │ cmp r9, #0 │ │ │ │ - blt 1070c8 │ │ │ │ + blt 1070f4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 1062d4 │ │ │ │ + bl 106300 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 106d10 │ │ │ │ + beq 106d3c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 106f60 │ │ │ │ + beq 106f8c │ │ │ │ cmp r5, #2 │ │ │ │ - beq 1070f8 │ │ │ │ + beq 107124 │ │ │ │ cmp r5, #0 │ │ │ │ moveq r0, #1 │ │ │ │ - beq 106c08 │ │ │ │ - ldr r3, [pc, #1196] @ 1071d8 │ │ │ │ + beq 106c34 │ │ │ │ + ldr r3, [pc, #1196] @ 107204 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 107120 │ │ │ │ + beq 10714c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fe74 │ │ │ │ cmp r0, #0 │ │ │ │ - bge 106c04 │ │ │ │ - ldr r3, [pc, #1164] @ 1071dc │ │ │ │ - ldr r1, [pc, #1164] @ 1071e0 │ │ │ │ + bge 106c30 │ │ │ │ + ldr r3, [pc, #1164] @ 107208 │ │ │ │ + ldr r1, [pc, #1164] @ 10720c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #1160] @ 1071e4 │ │ │ │ - ldr r2, [pc, #1160] @ 1071e8 │ │ │ │ + ldr r0, [pc, #1160] @ 107210 │ │ │ │ + ldr r2, [pc, #1160] @ 107214 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 106dc4 │ │ │ │ + b 106df0 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 106b9c │ │ │ │ + b 106bc8 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 106bd0 │ │ │ │ - ldr r3, [pc, #1116] @ 1071ec │ │ │ │ - ldr r1, [pc, #1116] @ 1071f0 │ │ │ │ + b 106bfc │ │ │ │ + ldr r3, [pc, #1116] @ 107218 │ │ │ │ + ldr r1, [pc, #1116] @ 10721c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #1076] @ 1071dc │ │ │ │ - ldr r1, [pc, #1096] @ 1071f4 │ │ │ │ - ldr r0, [pc, #1096] @ 1071f8 │ │ │ │ + ldr r3, [pc, #1076] @ 107208 │ │ │ │ + ldr r1, [pc, #1096] @ 107220 │ │ │ │ + ldr r0, [pc, #1096] @ 107224 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r2, [pc, #1092] @ 1071fc │ │ │ │ + ldr r2, [pc, #1092] @ 107228 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r3, [pc, #1028] @ 1071dc │ │ │ │ - ldr r0, [pc, #1056] @ 1071fc │ │ │ │ + ldr r3, [pc, #1028] @ 107208 │ │ │ │ + ldr r0, [pc, #1056] @ 107228 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r1, [pc, #1052] @ 107200 │ │ │ │ + ldr r1, [pc, #1052] @ 10722c │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #1048] @ 107204 │ │ │ │ + ldr r3, [pc, #1048] @ 107230 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #1044] @ 107208 │ │ │ │ - ldr r0, [pc, #1044] @ 10720c │ │ │ │ + ldr r2, [pc, #1044] @ 107234 │ │ │ │ + ldr r0, [pc, #1044] @ 107238 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 106dc4 │ │ │ │ - ldr r3, [pc, #968] @ 1071dc │ │ │ │ - ldr r1, [pc, #1016] @ 107210 │ │ │ │ + b 106df0 │ │ │ │ + ldr r3, [pc, #968] @ 107208 │ │ │ │ + ldr r1, [pc, #1016] @ 10723c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #1012] @ 107214 │ │ │ │ - ldr r2, [pc, #984] @ 1071fc │ │ │ │ + ldr r0, [pc, #1012] @ 107240 │ │ │ │ + ldr r2, [pc, #984] @ 107228 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - b 106dc4 │ │ │ │ + b 106df0 │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ - b 106b4c │ │ │ │ - ldr r3, [pc, #908] @ 1071dc │ │ │ │ - ldr r1, [pc, #964] @ 107218 │ │ │ │ + b 106b78 │ │ │ │ + ldr r3, [pc, #908] @ 107208 │ │ │ │ + ldr r1, [pc, #964] @ 107244 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #960] @ 10721c │ │ │ │ - ldr r2, [pc, #924] @ 1071fc │ │ │ │ + ldr r0, [pc, #960] @ 107248 │ │ │ │ + ldr r2, [pc, #924] @ 107228 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 106dc4 │ │ │ │ - ldr r3, [pc, #860] @ 1071dc │ │ │ │ - ldr r1, [pc, #924] @ 107220 │ │ │ │ + b 106df0 │ │ │ │ + ldr r3, [pc, #860] @ 107208 │ │ │ │ + ldr r1, [pc, #924] @ 10724c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #920] @ 107224 │ │ │ │ - ldr r2, [pc, #876] @ 1071fc │ │ │ │ + ldr r0, [pc, #920] @ 107250 │ │ │ │ + ldr r2, [pc, #876] @ 107228 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 106dc4 │ │ │ │ - ldr r3, [pc, #836] @ 1071ec │ │ │ │ - ldr r1, [pc, #892] @ 107228 │ │ │ │ + b 106df0 │ │ │ │ + ldr r3, [pc, #836] @ 107218 │ │ │ │ + ldr r1, [pc, #892] @ 107254 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #796] @ 1071dc │ │ │ │ - ldr r1, [pc, #872] @ 10722c │ │ │ │ + ldr r3, [pc, #796] @ 107208 │ │ │ │ + ldr r1, [pc, #872] @ 107258 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #868] @ 107230 │ │ │ │ - ldr r2, [pc, #868] @ 107234 │ │ │ │ + ldr r0, [pc, #868] @ 10725c │ │ │ │ + ldr r2, [pc, #868] @ 107260 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 106dc4 │ │ │ │ - ldr r3, [pc, #772] @ 1071ec │ │ │ │ - ldr r1, [pc, #844] @ 107238 │ │ │ │ + b 106df0 │ │ │ │ + ldr r3, [pc, #772] @ 107218 │ │ │ │ + ldr r1, [pc, #844] @ 107264 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #732] @ 1071dc │ │ │ │ - ldr r1, [pc, #824] @ 10723c │ │ │ │ + ldr r3, [pc, #732] @ 107208 │ │ │ │ + ldr r1, [pc, #824] @ 107268 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #820] @ 107240 │ │ │ │ - ldr r2, [pc, #820] @ 107244 │ │ │ │ + ldr r0, [pc, #820] @ 10726c │ │ │ │ + ldr r2, [pc, #820] @ 107270 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 106dc4 │ │ │ │ - ldr r3, [pc, #692] @ 1071dc │ │ │ │ - ldr r1, [pc, #796] @ 107248 │ │ │ │ + b 106df0 │ │ │ │ + ldr r3, [pc, #692] @ 107208 │ │ │ │ + ldr r1, [pc, #796] @ 107274 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #792] @ 10724c │ │ │ │ - ldr r2, [pc, #780] @ 107244 │ │ │ │ + ldr r0, [pc, #792] @ 107278 │ │ │ │ + ldr r2, [pc, #780] @ 107270 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 106dc4 │ │ │ │ + b 106df0 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 106c94 │ │ │ │ + b 106cc0 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 106cdc │ │ │ │ + b 106d08 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 106d10 │ │ │ │ - ldr r3, [pc, #616] @ 1071dc │ │ │ │ - ldr r0, [pc, #700] @ 107234 │ │ │ │ + b 106d3c │ │ │ │ + ldr r3, [pc, #616] @ 107208 │ │ │ │ + ldr r0, [pc, #700] @ 107260 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r1, [pc, #720] @ 107250 │ │ │ │ + ldr r1, [pc, #720] @ 10727c │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #716] @ 107254 │ │ │ │ + ldr r3, [pc, #716] @ 107280 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #712] @ 107258 │ │ │ │ - ldr r0, [pc, #712] @ 10725c │ │ │ │ + ldr r2, [pc, #712] @ 107284 │ │ │ │ + ldr r0, [pc, #712] @ 107288 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 106dc4 │ │ │ │ + b 106df0 │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 106c30 │ │ │ │ + bne 106c5c │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #544] @ 1071ec │ │ │ │ - ldr r1, [pc, #656] @ 107260 │ │ │ │ + ldr r3, [pc, #544] @ 107218 │ │ │ │ + ldr r1, [pc, #656] @ 10728c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #504] @ 1071dc │ │ │ │ - ldr r1, [pc, #636] @ 107264 │ │ │ │ + ldr r3, [pc, #504] @ 107208 │ │ │ │ + ldr r1, [pc, #636] @ 107290 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #632] @ 107268 │ │ │ │ - ldr r2, [pc, #576] @ 107234 │ │ │ │ + ldr r0, [pc, #632] @ 107294 │ │ │ │ + ldr r2, [pc, #576] @ 107260 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 106dc4 │ │ │ │ - ldr r3, [pc, #464] @ 1071dc │ │ │ │ - ldr r1, [pc, #548] @ 107234 │ │ │ │ + b 106df0 │ │ │ │ + ldr r3, [pc, #464] @ 107208 │ │ │ │ + ldr r1, [pc, #548] @ 107260 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r3, [pc, #596] @ 10726c │ │ │ │ + ldr r3, [pc, #596] @ 107298 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #584] @ 107270 │ │ │ │ - ldr r1, [pc, #584] @ 107274 │ │ │ │ - ldr r0, [pc, #584] @ 107278 │ │ │ │ + ldr r2, [pc, #584] @ 10729c │ │ │ │ + ldr r1, [pc, #584] @ 1072a0 │ │ │ │ + ldr r0, [pc, #584] @ 1072a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - b 106dc4 │ │ │ │ - ldr r3, [pc, #392] @ 1071dc │ │ │ │ - ldr r1, [pc, #548] @ 10727c │ │ │ │ + b 106df0 │ │ │ │ + ldr r3, [pc, #392] @ 107208 │ │ │ │ + ldr r1, [pc, #548] @ 1072a8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #544] @ 107280 │ │ │ │ - ldr r2, [pc, #464] @ 107234 │ │ │ │ + ldr r0, [pc, #544] @ 1072ac │ │ │ │ + ldr r2, [pc, #464] @ 107260 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ mov r0, r9 │ │ │ │ bl a4764 │ │ │ │ - b 106dc4 │ │ │ │ + b 106df0 │ │ │ │ mov r0, r9 │ │ │ │ bl a4704 │ │ │ │ - b 106c44 │ │ │ │ - ldr r3, [pc, #324] @ 1071dc │ │ │ │ - ldr r1, [pc, #488] @ 107284 │ │ │ │ + b 106c70 │ │ │ │ + ldr r3, [pc, #324] @ 107208 │ │ │ │ + ldr r1, [pc, #488] @ 1072b0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #484] @ 107288 │ │ │ │ - ldr r2, [pc, #396] @ 107234 │ │ │ │ + ldr r0, [pc, #484] @ 1072b4 │ │ │ │ + ldr r2, [pc, #396] @ 107260 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r9 │ │ │ │ bl a4764 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 106dc4 │ │ │ │ - ldr r3, [pc, #268] @ 1071dc │ │ │ │ - ldr r1, [pc, #440] @ 10728c │ │ │ │ + b 106df0 │ │ │ │ + ldr r3, [pc, #268] @ 107208 │ │ │ │ + ldr r1, [pc, #440] @ 1072b8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #436] @ 107290 │ │ │ │ - ldr r2, [pc, #340] @ 107234 │ │ │ │ + ldr r0, [pc, #436] @ 1072bc │ │ │ │ + ldr r2, [pc, #340] @ 107260 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 106dc4 │ │ │ │ - ldr r3, [pc, #220] @ 1071dc │ │ │ │ - ldr r1, [pc, #400] @ 107294 │ │ │ │ + b 106df0 │ │ │ │ + ldr r3, [pc, #220] @ 107208 │ │ │ │ + ldr r1, [pc, #400] @ 1072c0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #396] @ 107298 │ │ │ │ - ldr r2, [pc, #292] @ 107234 │ │ │ │ + ldr r0, [pc, #396] @ 1072c4 │ │ │ │ + ldr r2, [pc, #292] @ 107260 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 106dc4 │ │ │ │ - ldr r3, [pc, #196] @ 1071ec │ │ │ │ - ldr r1, [pc, #368] @ 10729c │ │ │ │ + b 106df0 │ │ │ │ + ldr r3, [pc, #196] @ 107218 │ │ │ │ + ldr r1, [pc, #368] @ 1072c8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #156] @ 1071dc │ │ │ │ - ldr r1, [pc, #348] @ 1072a0 │ │ │ │ + ldr r3, [pc, #156] @ 107208 │ │ │ │ + ldr r1, [pc, #348] @ 1072cc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #344] @ 1072a4 │ │ │ │ - ldr r2, [pc, #152] @ 1071e8 │ │ │ │ + ldr r0, [pc, #344] @ 1072d0 │ │ │ │ + ldr r2, [pc, #152] @ 107214 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 106dc4 │ │ │ │ - ldr r3, [pc, #320] @ 1072a8 │ │ │ │ - ldr r1, [pc, #320] @ 1072ac │ │ │ │ - ldr r0, [pc, #320] @ 1072b0 │ │ │ │ + b 106df0 │ │ │ │ + ldr r3, [pc, #320] @ 1072d4 │ │ │ │ + ldr r1, [pc, #320] @ 1072d8 │ │ │ │ + ldr r0, [pc, #320] @ 1072dc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #316] @ 1072b4 │ │ │ │ + ldr r2, [pc, #316] @ 1072e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #1920 @ 0x780 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #300] @ 1072b8 │ │ │ │ - ldr r1, [pc, #300] @ 1072bc │ │ │ │ - ldr r0, [pc, #300] @ 1072c0 │ │ │ │ + ldr r3, [pc, #300] @ 1072e4 │ │ │ │ + ldr r1, [pc, #300] @ 1072e8 │ │ │ │ + ldr r0, [pc, #300] @ 1072ec │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #296] @ 1072c4 │ │ │ │ + ldr r2, [pc, #296] @ 1072f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #1920 @ 0x780 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #280] @ 1072c8 │ │ │ │ - ldr r1, [pc, #280] @ 1072cc │ │ │ │ - ldr r0, [pc, #280] @ 1072d0 │ │ │ │ + ldr r3, [pc, #280] @ 1072f4 │ │ │ │ + ldr r1, [pc, #280] @ 1072f8 │ │ │ │ + ldr r0, [pc, #280] @ 1072fc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #276] @ 1072d4 │ │ │ │ + ldr r2, [pc, #276] @ 107300 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #1920 @ 0x780 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r9, r3, r0, ror #9 │ │ │ │ + @ instruction: 0x003394b4 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, r8, ror #10 │ │ │ │ andeq r0, r0, r4, lsr #8 │ │ │ │ muleq r0, r4, fp │ │ │ │ - strdeq r9, [pc], -ip @ │ │ │ │ - @ instruction: 0x002f73b0 │ │ │ │ + eoreq sl, pc, r8, lsl #4 │ │ │ │ + @ instruction: 0x002f78bc │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq r9, pc, ip, lsl r5 @ │ │ │ │ - eoreq r9, pc, r4, lsr #25 │ │ │ │ - eoreq r7, pc, r8, asr r3 @ │ │ │ │ + eoreq r9, pc, r8, lsr #20 │ │ │ │ + @ instruction: 0x002fa1b0 │ │ │ │ + eoreq r7, pc, r4, ror #16 │ │ │ │ andeq r0, r0, r9, asr #9 │ │ │ │ - eoreq r9, pc, r0, ror #24 │ │ │ │ - eoreq r9, pc, r0, lsl #25 │ │ │ │ - eorseq sl, r0, r8, lsr r3 │ │ │ │ - eoreq r7, pc, r4, lsl r3 @ │ │ │ │ - eoreq r9, pc, r8, lsr ip @ │ │ │ │ - eoreq r7, pc, ip, ror #5 │ │ │ │ - strdeq r9, [pc], -ip @ │ │ │ │ - @ instruction: 0x002f72b0 │ │ │ │ - eoreq r9, pc, ip, asr #23 │ │ │ │ - eoreq r7, pc, r0, lsl #5 │ │ │ │ - eoreq r9, pc, r4, lsl #8 │ │ │ │ - eoreq r9, pc, ip, lsl #23 │ │ │ │ - eoreq r7, pc, r0, asr #4 │ │ │ │ + eoreq sl, pc, ip, ror #2 │ │ │ │ + eoreq sl, pc, ip, lsl #3 │ │ │ │ + eorseq sl, r0, r4, asr #16 │ │ │ │ + eoreq r7, pc, r0, lsr #16 │ │ │ │ + eoreq sl, pc, r4, asr #2 │ │ │ │ + strdeq r7, [pc], -r8 @ │ │ │ │ + eoreq sl, pc, r8, lsl #2 │ │ │ │ + @ instruction: 0x002f77bc │ │ │ │ + ldrdeq sl, [pc], -r8 @ │ │ │ │ + eoreq r7, pc, ip, lsl #15 │ │ │ │ + eoreq r9, pc, r0, lsl r9 @ │ │ │ │ + mlaeq pc, r8, r0, sl @ │ │ │ │ + eoreq r7, pc, ip, asr #14 │ │ │ │ andeq r0, r0, fp, asr #9 │ │ │ │ - mlaeq pc, r8, fp, r9 @ │ │ │ │ - eoreq r9, pc, ip, asr #22 │ │ │ │ - eoreq r7, pc, r0, lsl #4 │ │ │ │ + eoreq sl, pc, r4, lsr #1 │ │ │ │ + eoreq sl, pc, r8, asr r0 @ │ │ │ │ + eoreq r7, pc, ip, lsl #14 │ │ │ │ andeq r0, r0, sl, asr #9 │ │ │ │ - eoreq r9, pc, r4, lsr #22 │ │ │ │ - ldrdeq r7, [pc], -r8 @ │ │ │ │ - eoreq r9, pc, r4, asr #21 │ │ │ │ - eoreq r9, pc, r0, lsr fp @ │ │ │ │ - mlaseq r0, ip, r1, sl │ │ │ │ - eoreq r7, pc, r8, ror r1 @ │ │ │ │ - eoreq r9, pc, r0, ror #5 │ │ │ │ - eoreq r9, pc, r8, ror #20 │ │ │ │ - eoreq r7, pc, ip, lsl r1 @ │ │ │ │ - mlaeq pc, ip, sl, r9 @ │ │ │ │ - eorseq sl, r0, r0, lsl #2 │ │ │ │ - eoreq r9, pc, r8, lsr #20 │ │ │ │ - ldrdeq r7, [pc], -ip @ │ │ │ │ - strdeq r9, [pc], -r8 @ │ │ │ │ - eoreq r7, pc, ip, lsr #1 │ │ │ │ - @ instruction: 0x002f99b4 │ │ │ │ - eoreq r7, pc, r8, rrx │ │ │ │ - eoreq r9, pc, ip, ror r9 @ │ │ │ │ - eoreq r7, pc, r0, lsr r0 @ │ │ │ │ - eoreq r9, pc, ip, asr #18 │ │ │ │ - eoreq r7, pc, r0 │ │ │ │ - eoreq r9, pc, r8, lsr #19 │ │ │ │ - eoreq r9, pc, ip, lsl #18 │ │ │ │ - eoreq r6, pc, r0, asr #31 │ │ │ │ - @ instruction: 0x0031bffc │ │ │ │ - eoreq lr, lr, r0, lsl #2 │ │ │ │ - eoreq r8, pc, r8, lsr ip @ │ │ │ │ - muleq r1, r2, pc @ │ │ │ │ - @ instruction: 0x0031bfd8 │ │ │ │ - ldrdeq lr, [lr], -ip @ │ │ │ │ - eoreq lr, lr, r8, ror r1 │ │ │ │ - andeq lr, r1, r5, asr #30 │ │ │ │ - @ instruction: 0x0031bfb4 │ │ │ │ - strheq lr, [lr], -r8 @ │ │ │ │ - eoreq r8, pc, ip, lsr #28 │ │ │ │ - muleq r1, sl, pc @ │ │ │ │ + eoreq sl, pc, r0, lsr r0 @ │ │ │ │ + eoreq r7, pc, r4, ror #13 │ │ │ │ + ldrdeq r9, [pc], -r0 @ │ │ │ │ + eoreq sl, pc, ip, lsr r0 @ │ │ │ │ + eorseq sl, r0, r8, lsr #13 │ │ │ │ + eoreq r7, pc, r4, lsl #13 │ │ │ │ + eoreq r9, pc, ip, ror #15 │ │ │ │ + eoreq r9, pc, r4, ror pc @ │ │ │ │ + eoreq r7, pc, r8, lsr #12 │ │ │ │ + eoreq r9, pc, r8, lsr #31 │ │ │ │ + eorseq sl, r0, ip, lsl #12 │ │ │ │ + eoreq r9, pc, r4, lsr pc @ │ │ │ │ + eoreq r7, pc, r8, ror #11 │ │ │ │ + eoreq r9, pc, r4, lsl #30 │ │ │ │ + @ instruction: 0x002f75b8 │ │ │ │ + eoreq r9, pc, r0, asr #29 │ │ │ │ + eoreq r7, pc, r4, ror r5 @ │ │ │ │ + eoreq r9, pc, r8, lsl #29 │ │ │ │ + eoreq r7, pc, ip, lsr r5 @ │ │ │ │ + eoreq r9, pc, r8, asr lr @ │ │ │ │ + eoreq r7, pc, ip, lsl #10 │ │ │ │ + @ instruction: 0x002f9eb4 │ │ │ │ + eoreq r9, pc, r8, lsl lr @ │ │ │ │ + eoreq r7, pc, ip, asr #9 │ │ │ │ + eorseq ip, r1, r8, lsl #10 │ │ │ │ + eoreq lr, lr, ip, lsl #12 │ │ │ │ + eoreq r9, pc, r4, asr #2 │ │ │ │ + andeq lr, r1, r4, lsl #31 │ │ │ │ + eorseq ip, r1, r4, ror #9 │ │ │ │ + eoreq lr, lr, r8, ror #11 │ │ │ │ + eoreq lr, lr, r4, lsl #13 │ │ │ │ + andeq lr, r1, r7, lsr pc │ │ │ │ + eorseq ip, r1, r0, asr #9 │ │ │ │ + eoreq lr, lr, r4, asr #11 │ │ │ │ + eoreq r9, pc, r8, lsr r3 @ │ │ │ │ + andeq lr, r1, ip, lsl #31 │ │ │ │ │ │ │ │ -001072d8 : │ │ │ │ +00107304 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr ip, [pc, #284] @ 10740c │ │ │ │ + ldr ip, [pc, #284] @ 107438 │ │ │ │ sub sp, sp, #24 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ sub r3, ip, #996 @ 0x3e4 │ │ │ │ add ip, sp, #16 │ │ │ │ str ip, [sp, #4] │ │ │ │ - ldr lr, [pc, #252] @ 107410 │ │ │ │ + ldr lr, [pc, #252] @ 10743c │ │ │ │ add ip, sp, #12 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #244] @ 107414 │ │ │ │ + ldr ip, [pc, #244] @ 107440 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #236] @ 107418 │ │ │ │ + ldr r4, [pc, #236] @ 107444 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ bl a31b0 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 107400 │ │ │ │ - ldr r3, [pc, #208] @ 10741c │ │ │ │ + beq 10742c │ │ │ │ + ldr r3, [pc, #208] @ 107448 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [r4, r3] │ │ │ │ ldr r3, [r2, #4] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r3 │ │ │ │ - bne 1073cc │ │ │ │ + bne 1073f8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r2 │ │ │ │ - bl 106b00 │ │ │ │ + bl 106b2c │ │ │ │ cmp r0, #2 │ │ │ │ - beq 107400 │ │ │ │ + beq 10742c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1073c0 │ │ │ │ - ldr r3, [pc, #156] @ 107420 │ │ │ │ + bne 1073ec │ │ │ │ + ldr r3, [pc, #156] @ 10744c │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #136] @ 107424 │ │ │ │ - ldr r3, [pc, #116] @ 107414 │ │ │ │ + ldr r2, [pc, #136] @ 107450 │ │ │ │ + ldr r3, [pc, #116] @ 107440 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 107408 │ │ │ │ + bne 107434 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #96] @ 107428 │ │ │ │ + ldr r3, [pc, #96] @ 107454 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ - b 107384 │ │ │ │ - ldr r0, [pc, #88] @ 10742c │ │ │ │ + b 1073b0 │ │ │ │ + ldr r0, [pc, #88] @ 107458 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #76] @ 107430 │ │ │ │ - ldr r1, [pc, #76] @ 107434 │ │ │ │ - ldr r0, [pc, #76] @ 107438 │ │ │ │ + ldr r3, [pc, #76] @ 10745c │ │ │ │ + ldr r1, [pc, #76] @ 107460 │ │ │ │ + ldr r0, [pc, #76] @ 107464 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r2, [pc, #72] @ 10743c │ │ │ │ + ldr r2, [pc, #72] @ 107468 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 107394 │ │ │ │ + b 1073c0 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq sp, r4, r8, lsl r8 │ │ │ │ - @ instruction: 0x00338cdc │ │ │ │ + eorseq sp, r4, ip, ror #15 │ │ │ │ + @ instruction: 0x00338cb0 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r8, r3, r0, asr #25 │ │ │ │ + mlaseq r3, r4, ip, r8 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ - eorseq r8, r3, ip, asr ip │ │ │ │ + eorseq r8, r3, r0, lsr ip │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - strdeq r4, [pc], -r0 @ │ │ │ │ + strdeq r5, [pc], -ip @ │ │ │ │ muleq r0, r4, fp │ │ │ │ - eoreq r9, pc, r8, ror #12 │ │ │ │ - eoreq r6, pc, ip, lsl sp @ │ │ │ │ + eoreq r9, pc, r4, ror fp @ │ │ │ │ + eoreq r7, pc, r8, lsr #4 │ │ │ │ andeq r0, r0, r8, asr #9 │ │ │ │ │ │ │ │ -00107440 : │ │ │ │ +0010746c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r4, [pc, #208] @ 107528 │ │ │ │ - ldr r3, [pc, #208] @ 10752c │ │ │ │ + ldr r4, [pc, #208] @ 107554 │ │ │ │ + ldr r3, [pc, #208] @ 107558 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 1074a8 │ │ │ │ + beq 1074d4 │ │ │ │ ldr r1, [r3, #172] @ 0xac │ │ │ │ cmp r1, #1 │ │ │ │ - beq 1074ec │ │ │ │ + beq 107518 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ tst r0, #1 │ │ │ │ - bne 10749c │ │ │ │ + bne 1074c8 │ │ │ │ sub r0, r0, r1 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, pc} │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b aefd4 │ │ │ │ - ldr r3, [pc, #128] @ 107530 │ │ │ │ - ldr r1, [pc, #128] @ 107534 │ │ │ │ + ldr r3, [pc, #128] @ 10755c │ │ │ │ + ldr r1, [pc, #128] @ 107560 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #112] @ 107538 │ │ │ │ - ldr r1, [pc, #112] @ 10753c │ │ │ │ - ldr r0, [pc, #112] @ 107540 │ │ │ │ + ldr r3, [pc, #112] @ 107564 │ │ │ │ + ldr r1, [pc, #112] @ 107568 │ │ │ │ + ldr r0, [pc, #112] @ 10756c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r2, [pc, #108] @ 107544 │ │ │ │ + ldr r2, [pc, #108] @ 107570 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ - b 107494 │ │ │ │ - ldr r3, [pc, #68] @ 107538 │ │ │ │ - ldr r0, [pc, #76] @ 107544 │ │ │ │ + b 1074c0 │ │ │ │ + ldr r3, [pc, #68] @ 107564 │ │ │ │ + ldr r0, [pc, #76] @ 107570 │ │ │ │ ldr r2, [r4, r3] │ │ │ │ - ldr r1, [pc, #72] @ 107548 │ │ │ │ + ldr r1, [pc, #72] @ 107574 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #68] @ 10754c │ │ │ │ + ldr r3, [pc, #68] @ 107578 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #64] @ 107550 │ │ │ │ - ldr r0, [pc, #64] @ 107554 │ │ │ │ + ldr r2, [pc, #64] @ 10757c │ │ │ │ + ldr r0, [pc, #64] @ 107580 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 1074e4 │ │ │ │ - eorseq r8, r3, r0, lsr #23 │ │ │ │ + b 107510 │ │ │ │ + eorseq r8, r3, r4, ror fp │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - strdeq r8, [pc], -ip @ │ │ │ │ + eoreq r9, pc, r8, lsl #6 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r9, pc, r8, lsr r6 @ │ │ │ │ - eoreq r7, pc, r0, lsl r7 @ │ │ │ │ + eoreq r9, pc, r4, asr #22 │ │ │ │ + eoreq r7, pc, ip, lsl ip @ │ │ │ │ andeq r0, r0, sl, lsl #6 │ │ │ │ - strdeq r9, [pc], -r8 @ │ │ │ │ - @ instruction: 0x003156bc │ │ │ │ - eorseq r9, r0, ip, lsl ip │ │ │ │ - ldrdeq r7, [pc], -r0 @ │ │ │ │ + eoreq r9, pc, r4, lsl #22 │ │ │ │ + eorseq r5, r1, r8, asr #23 │ │ │ │ + eorseq sl, r0, r8, lsr #2 │ │ │ │ + ldrdeq r7, [pc], -ip @ │ │ │ │ │ │ │ │ -00107558 : │ │ │ │ +00107584 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #268] @ 10767c │ │ │ │ + ldr ip, [pc, #268] @ 1076a8 │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ - ldr lr, [pc, #256] @ 107680 │ │ │ │ + ldr lr, [pc, #256] @ 1076ac │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ sub r3, ip, #948 @ 0x3b4 │ │ │ │ add ip, sp, #8 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #236] @ 107684 │ │ │ │ + ldr ip, [pc, #236] @ 1076b0 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #228] @ 107688 │ │ │ │ + ldr r4, [pc, #228] @ 1076b4 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ bl a3100 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 107670 │ │ │ │ - ldr r3, [pc, #200] @ 10768c │ │ │ │ + beq 10769c │ │ │ │ + ldr r3, [pc, #200] @ 1076b8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 107640 │ │ │ │ + bne 10766c │ │ │ │ mov r0, r1 │ │ │ │ - bl 107440 │ │ │ │ + bl 10746c │ │ │ │ cmp r0, #2 │ │ │ │ - beq 107670 │ │ │ │ + beq 10769c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 107634 │ │ │ │ - ldr r3, [pc, #152] @ 107690 │ │ │ │ + bne 107660 │ │ │ │ + ldr r3, [pc, #152] @ 1076bc │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #132] @ 107694 │ │ │ │ - ldr r3, [pc, #112] @ 107684 │ │ │ │ + ldr r2, [pc, #132] @ 1076c0 │ │ │ │ + ldr r3, [pc, #112] @ 1076b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 107678 │ │ │ │ + bne 1076a4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #92] @ 107698 │ │ │ │ + ldr r3, [pc, #92] @ 1076c4 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ - b 1075f8 │ │ │ │ - ldr r0, [pc, #84] @ 10769c │ │ │ │ + b 107624 │ │ │ │ + ldr r0, [pc, #84] @ 1076c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #76] @ 1076a0 │ │ │ │ - ldr r1, [pc, #76] @ 1076a4 │ │ │ │ - ldr r0, [pc, #76] @ 1076a8 │ │ │ │ + ldr r3, [pc, #76] @ 1076cc │ │ │ │ + ldr r1, [pc, #76] @ 1076d0 │ │ │ │ + ldr r0, [pc, #76] @ 1076d4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #776 @ 0x308 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 107608 │ │ │ │ + b 107634 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - mlaseq r4, r8, r5, sp │ │ │ │ - eorseq r8, r3, r4, ror #20 │ │ │ │ + eorseq sp, r4, ip, ror #10 │ │ │ │ + eorseq r8, r3, r8, lsr sl │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r8, r3, r8, asr #20 │ │ │ │ + eorseq r8, r3, ip, lsl sl │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ - eorseq r8, r3, r8, ror #19 │ │ │ │ + @ instruction: 0x003389bc │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq r6, pc, r8, lsl #23 │ │ │ │ + mlaeq pc, r4, r0, r7 @ │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - @ instruction: 0x002f94b4 │ │ │ │ - eoreq r7, pc, r8, lsl #11 │ │ │ │ + eoreq r9, pc, r0, asr #19 │ │ │ │ + mlaeq pc, r4, sl, r7 @ │ │ │ │ │ │ │ │ -001076ac : │ │ │ │ +001076d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r8, [r0, #12] │ │ │ │ - ldr r5, [pc, #2308] @ 107fcc │ │ │ │ + ldr r5, [pc, #2308] @ 107ff8 │ │ │ │ tst r8, #1 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc, r5 │ │ │ │ - bne 107a44 │ │ │ │ - ldr r3, [pc, #2288] @ 107fd0 │ │ │ │ + bne 107a70 │ │ │ │ + ldr r3, [pc, #2288] @ 107ffc │ │ │ │ ldr r9, [r5, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 1079fc │ │ │ │ + beq 107a28 │ │ │ │ ldr r7, [r3, #340] @ 0x154 │ │ │ │ cmp r7, #1 │ │ │ │ - beq 107a88 │ │ │ │ + beq 107ab4 │ │ │ │ tst r7, #1 │ │ │ │ - bne 107ad0 │ │ │ │ + bne 107afc │ │ │ │ ldr sl, [r3, #304] @ 0x130 │ │ │ │ cmp sl, #1 │ │ │ │ - beq 107b34 │ │ │ │ + beq 107b60 │ │ │ │ tst sl, #1 │ │ │ │ - bne 107bc4 │ │ │ │ + bne 107bf0 │ │ │ │ mov r0, #0 │ │ │ │ bl 4fbb0 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 107b84 │ │ │ │ + beq 107bb0 │ │ │ │ mov r0, r7 │ │ │ │ bl aaa68 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 50270 │ │ │ │ cmp r7, #0 │ │ │ │ mov fp, r0 │ │ │ │ - beq 107fa4 │ │ │ │ + beq 107fd0 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 107764 │ │ │ │ + beq 107790 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 107988 │ │ │ │ + beq 1079b4 │ │ │ │ cmp fp, #0 │ │ │ │ - blt 107bd0 │ │ │ │ + blt 107bfc │ │ │ │ mov r0, sl │ │ │ │ bl aaa68 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 50270 │ │ │ │ cmp r7, #0 │ │ │ │ mov sl, r0 │ │ │ │ - beq 107f7c │ │ │ │ + beq 107fa8 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1077ac │ │ │ │ + beq 1077d8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 107994 │ │ │ │ + beq 1079c0 │ │ │ │ cmp sl, #0 │ │ │ │ - blt 1079a4 │ │ │ │ + blt 1079d0 │ │ │ │ mov r0, r8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fc88 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 1077ec │ │ │ │ + beq 107818 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 1079f0 │ │ │ │ + beq 107a1c │ │ │ │ cmp r7, #0 │ │ │ │ - beq 107f54 │ │ │ │ + beq 107f80 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 107810 │ │ │ │ + beq 10783c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 1079e4 │ │ │ │ + beq 107a10 │ │ │ │ cmp r8, #0 │ │ │ │ - blt 107c5c │ │ │ │ + blt 107c88 │ │ │ │ and r8, r8, #255 @ 0xff │ │ │ │ cmp r8, #0 │ │ │ │ - beq 107a50 │ │ │ │ - ldr r3, [pc, #1960] @ 107fd4 │ │ │ │ + beq 107a7c │ │ │ │ + ldr r3, [pc, #1960] @ 108000 │ │ │ │ ldr r2, [r6, #16] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 107cb4 │ │ │ │ + beq 107ce0 │ │ │ │ ldr r7, [r2, #12] │ │ │ │ tst r7, #1 │ │ │ │ - bne 107d34 │ │ │ │ + bne 107d60 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 107cec │ │ │ │ + beq 107d18 │ │ │ │ ldr r4, [r3, #188] @ 0xbc │ │ │ │ cmp r4, #1 │ │ │ │ - beq 107d40 │ │ │ │ + beq 107d6c │ │ │ │ tst r4, #1 │ │ │ │ - bne 107d88 │ │ │ │ + bne 107db4 │ │ │ │ ldr r8, [r3, #68] @ 0x44 │ │ │ │ cmp r8, #1 │ │ │ │ - beq 107dec │ │ │ │ + beq 107e18 │ │ │ │ tst r8, #1 │ │ │ │ - bne 107c10 │ │ │ │ + bne 107c3c │ │ │ │ mov r0, #0 │ │ │ │ bl 4fbb0 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 107c1c │ │ │ │ + beq 107c48 │ │ │ │ mov r0, r4 │ │ │ │ bl aaa68 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 50270 │ │ │ │ cmp r4, #0 │ │ │ │ mov r9, r0 │ │ │ │ - beq 107f2c │ │ │ │ + beq 107f58 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1078c8 │ │ │ │ + beq 1078f4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 107c84 │ │ │ │ + beq 107cb0 │ │ │ │ cmp r9, #0 │ │ │ │ - blt 107e3c │ │ │ │ + blt 107e68 │ │ │ │ mov r0, r8 │ │ │ │ bl aaa68 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 50270 │ │ │ │ cmp r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ - beq 107edc │ │ │ │ + beq 107f08 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 107910 │ │ │ │ + beq 10793c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 107c90 │ │ │ │ + beq 107cbc │ │ │ │ cmp r8, #0 │ │ │ │ - blt 107e7c │ │ │ │ + blt 107ea8 │ │ │ │ mov r0, r7 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fc88 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 107950 │ │ │ │ + beq 10797c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 107ca8 │ │ │ │ + beq 107cd4 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 107f04 │ │ │ │ + beq 107f30 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 107974 │ │ │ │ + beq 1079a0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 107c9c │ │ │ │ + beq 107cc8 │ │ │ │ cmp r4, #0 │ │ │ │ andge r0, r4, #255 @ 0xff │ │ │ │ - blt 107eb4 │ │ │ │ + blt 107ee0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 107764 │ │ │ │ + b 107790 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp sl, #0 │ │ │ │ - bge 1077b4 │ │ │ │ - ldr r3, [pc, #1580] @ 107fd8 │ │ │ │ - ldr r1, [pc, #1580] @ 107fdc │ │ │ │ + bge 1077e0 │ │ │ │ + ldr r3, [pc, #1580] @ 108004 │ │ │ │ + ldr r1, [pc, #1580] @ 108008 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1576] @ 107fe0 │ │ │ │ - ldr r2, [pc, #1576] @ 107fe4 │ │ │ │ + ldr r0, [pc, #1576] @ 10800c │ │ │ │ + ldr r2, [pc, #1576] @ 108010 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, #2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 107810 │ │ │ │ + b 10783c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1077ec │ │ │ │ + b 107818 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #1500] @ 107fe8 │ │ │ │ - ldr r1, [pc, #1500] @ 107fec │ │ │ │ + ldr r3, [pc, #1500] @ 108014 │ │ │ │ + ldr r1, [pc, #1500] @ 108018 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #1460] @ 107fd8 │ │ │ │ - ldr r1, [pc, #1480] @ 107ff0 │ │ │ │ + ldr r3, [pc, #1460] @ 108004 │ │ │ │ + ldr r1, [pc, #1480] @ 10801c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1476] @ 107ff4 │ │ │ │ - ldr r2, [pc, #1456] @ 107fe4 │ │ │ │ + ldr r0, [pc, #1476] @ 108020 │ │ │ │ + ldr r2, [pc, #1456] @ 108010 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1079d8 │ │ │ │ + b 107a04 │ │ │ │ mov r0, r8 │ │ │ │ bl a4704 │ │ │ │ - b 1076d8 │ │ │ │ - ldr r3, [pc, #1440] @ 107ff8 │ │ │ │ + b 107704 │ │ │ │ + ldr r3, [pc, #1440] @ 108024 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fea4 │ │ │ │ - ldr r3, [pc, #1392] @ 107fd8 │ │ │ │ - ldr r1, [pc, #1424] @ 107ffc │ │ │ │ + ldr r3, [pc, #1392] @ 108004 │ │ │ │ + ldr r1, [pc, #1424] @ 108028 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1420] @ 108000 │ │ │ │ - ldr r2, [pc, #1388] @ 107fe4 │ │ │ │ + ldr r0, [pc, #1420] @ 10802c │ │ │ │ + ldr r2, [pc, #1388] @ 108010 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1079d8 │ │ │ │ - ldr r3, [pc, #1352] @ 107fd8 │ │ │ │ - ldr r1, [pc, #1360] @ 107fe4 │ │ │ │ + b 107a04 │ │ │ │ + ldr r3, [pc, #1352] @ 108004 │ │ │ │ + ldr r1, [pc, #1360] @ 108010 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ - ldr r3, [pc, #1384] @ 108004 │ │ │ │ + ldr r3, [pc, #1384] @ 108030 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #1372] @ 108008 │ │ │ │ - ldr r1, [pc, #1372] @ 10800c │ │ │ │ - ldr r0, [pc, #1372] @ 108010 │ │ │ │ + ldr r2, [pc, #1372] @ 108034 │ │ │ │ + ldr r1, [pc, #1372] @ 108038 │ │ │ │ + ldr r0, [pc, #1372] @ 10803c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ - b 1079d8 │ │ │ │ + b 107a04 │ │ │ │ mov r0, r7 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 107700 │ │ │ │ + bne 10772c │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #1260] @ 107fe8 │ │ │ │ - ldr r1, [pc, #1300] @ 108014 │ │ │ │ + ldr r3, [pc, #1260] @ 108014 │ │ │ │ + ldr r1, [pc, #1300] @ 108040 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #1220] @ 107fd8 │ │ │ │ - ldr r1, [pc, #1280] @ 108018 │ │ │ │ + ldr r3, [pc, #1220] @ 108004 │ │ │ │ + ldr r1, [pc, #1280] @ 108044 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1276] @ 10801c │ │ │ │ - ldr r2, [pc, #1216] @ 107fe4 │ │ │ │ + ldr r0, [pc, #1276] @ 108048 │ │ │ │ + ldr r2, [pc, #1216] @ 108010 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1079d8 │ │ │ │ - ldr r3, [pc, #1180] @ 107fd8 │ │ │ │ - ldr r2, [pc, #1188] @ 107fe4 │ │ │ │ + b 107a04 │ │ │ │ + ldr r3, [pc, #1180] @ 108004 │ │ │ │ + ldr r2, [pc, #1188] @ 108010 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #1228] @ 108020 │ │ │ │ - ldr r2, [pc, #1228] @ 108024 │ │ │ │ - ldr r1, [pc, #1228] @ 108028 │ │ │ │ - ldr r0, [pc, #1228] @ 10802c │ │ │ │ + ldr r3, [pc, #1228] @ 10804c │ │ │ │ + ldr r2, [pc, #1228] @ 108050 │ │ │ │ + ldr r1, [pc, #1228] @ 108054 │ │ │ │ + ldr r0, [pc, #1228] @ 108058 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ - b 1079d8 │ │ │ │ - ldr r3, [pc, #1100] @ 107fd8 │ │ │ │ - ldr r1, [pc, #1184] @ 108030 │ │ │ │ + b 107a04 │ │ │ │ + ldr r3, [pc, #1100] @ 108004 │ │ │ │ + ldr r1, [pc, #1184] @ 10805c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1180] @ 108034 │ │ │ │ - ldr r2, [pc, #1096] @ 107fe4 │ │ │ │ + ldr r0, [pc, #1180] @ 108060 │ │ │ │ + ldr r2, [pc, #1096] @ 108010 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ mov r0, sl │ │ │ │ bl a4764 │ │ │ │ - b 1079d8 │ │ │ │ + b 107a04 │ │ │ │ mov r0, sl │ │ │ │ bl a4704 │ │ │ │ - b 107714 │ │ │ │ - ldr r3, [pc, #1024] @ 107fd8 │ │ │ │ - ldr r1, [pc, #1116] @ 108038 │ │ │ │ + b 107740 │ │ │ │ + ldr r3, [pc, #1024] @ 108004 │ │ │ │ + ldr r1, [pc, #1116] @ 108064 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1112] @ 10803c │ │ │ │ - ldr r2, [pc, #1020] @ 107fe4 │ │ │ │ + ldr r0, [pc, #1112] @ 108068 │ │ │ │ + ldr r2, [pc, #1020] @ 108010 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ mov r0, sl │ │ │ │ bl a4764 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 1079d8 │ │ │ │ + b 107a04 │ │ │ │ mov r0, r8 │ │ │ │ bl a4704 │ │ │ │ - b 107878 │ │ │ │ - ldr r3, [pc, #948] @ 107fd8 │ │ │ │ - ldr r1, [pc, #1048] @ 108040 │ │ │ │ + b 1078a4 │ │ │ │ + ldr r3, [pc, #948] @ 108004 │ │ │ │ + ldr r1, [pc, #1048] @ 10806c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1044] @ 108044 │ │ │ │ - ldr r2, [pc, #1044] @ 108048 │ │ │ │ + ldr r0, [pc, #1044] @ 108070 │ │ │ │ + ldr r2, [pc, #1044] @ 108074 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ - b 1079d8 │ │ │ │ - ldr r3, [pc, #884] @ 107fd8 │ │ │ │ - ldr r1, [pc, #996] @ 10804c │ │ │ │ + b 107a04 │ │ │ │ + ldr r3, [pc, #884] @ 108004 │ │ │ │ + ldr r1, [pc, #996] @ 108078 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #992] @ 108050 │ │ │ │ - ldr r2, [pc, #880] @ 107fe4 │ │ │ │ + ldr r0, [pc, #992] @ 10807c │ │ │ │ + ldr r2, [pc, #880] @ 108010 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1079d8 │ │ │ │ + b 107a04 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1078c8 │ │ │ │ + b 1078f4 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 107910 │ │ │ │ + b 10793c │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 107974 │ │ │ │ + b 1079a0 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 107950 │ │ │ │ - ldr r3, [pc, #828] @ 107ff8 │ │ │ │ + b 10797c │ │ │ │ + ldr r3, [pc, #828] @ 108024 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fea4 │ │ │ │ - ldr r3, [pc, #780] @ 107fd8 │ │ │ │ - ldr r1, [pc, #900] @ 108054 │ │ │ │ + ldr r3, [pc, #780] @ 108004 │ │ │ │ + ldr r1, [pc, #900] @ 108080 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #896] @ 108058 │ │ │ │ - ldr r2, [pc, #896] @ 10805c │ │ │ │ + ldr r0, [pc, #896] @ 108084 │ │ │ │ + ldr r2, [pc, #896] @ 108088 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1079d8 │ │ │ │ + b 107a04 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #748] @ 107fe8 │ │ │ │ - ldr r1, [pc, #864] @ 108060 │ │ │ │ + ldr r3, [pc, #748] @ 108014 │ │ │ │ + ldr r1, [pc, #864] @ 10808c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #708] @ 107fd8 │ │ │ │ - ldr r1, [pc, #844] @ 108064 │ │ │ │ + ldr r3, [pc, #708] @ 108004 │ │ │ │ + ldr r1, [pc, #844] @ 108090 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #840] @ 108068 │ │ │ │ - ldr r2, [pc, #804] @ 108048 │ │ │ │ + ldr r0, [pc, #840] @ 108094 │ │ │ │ + ldr r2, [pc, #804] @ 108074 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1079d8 │ │ │ │ + b 107a04 │ │ │ │ mov r0, r7 │ │ │ │ bl a4704 │ │ │ │ - b 107844 │ │ │ │ - ldr r3, [pc, #656] @ 107fd8 │ │ │ │ - ldr r1, [pc, #764] @ 108048 │ │ │ │ + b 107870 │ │ │ │ + ldr r3, [pc, #656] @ 108004 │ │ │ │ + ldr r1, [pc, #764] @ 108074 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ - ldr r3, [pc, #792] @ 10806c │ │ │ │ + ldr r3, [pc, #792] @ 108098 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #780] @ 108070 │ │ │ │ - ldr r1, [pc, #780] @ 108074 │ │ │ │ - ldr r0, [pc, #780] @ 108078 │ │ │ │ + ldr r2, [pc, #780] @ 10809c │ │ │ │ + ldr r1, [pc, #780] @ 1080a0 │ │ │ │ + ldr r0, [pc, #780] @ 1080a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ - b 1079d8 │ │ │ │ + b 107a04 │ │ │ │ mov r0, r4 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 107864 │ │ │ │ + bne 107890 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #564] @ 107fe8 │ │ │ │ - ldr r1, [pc, #708] @ 10807c │ │ │ │ + ldr r3, [pc, #564] @ 108014 │ │ │ │ + ldr r1, [pc, #708] @ 1080a8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #524] @ 107fd8 │ │ │ │ - ldr r1, [pc, #688] @ 108080 │ │ │ │ + ldr r3, [pc, #524] @ 108004 │ │ │ │ + ldr r1, [pc, #688] @ 1080ac │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #684] @ 108084 │ │ │ │ - ldr r2, [pc, #620] @ 108048 │ │ │ │ + ldr r0, [pc, #684] @ 1080b0 │ │ │ │ + ldr r2, [pc, #620] @ 108074 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1079d8 │ │ │ │ - ldr r3, [pc, #484] @ 107fd8 │ │ │ │ - ldr r2, [pc, #592] @ 108048 │ │ │ │ + b 107a04 │ │ │ │ + ldr r3, [pc, #484] @ 108004 │ │ │ │ + ldr r2, [pc, #592] @ 108074 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #636] @ 108088 │ │ │ │ - ldr r2, [pc, #636] @ 10808c │ │ │ │ - ldr r1, [pc, #636] @ 108090 │ │ │ │ - ldr r0, [pc, #636] @ 108094 │ │ │ │ + ldr r3, [pc, #636] @ 1080b4 │ │ │ │ + ldr r2, [pc, #636] @ 1080b8 │ │ │ │ + ldr r1, [pc, #636] @ 1080bc │ │ │ │ + ldr r0, [pc, #636] @ 1080c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ - b 1079d8 │ │ │ │ - ldr r3, [pc, #404] @ 107fd8 │ │ │ │ - ldr r1, [pc, #592] @ 108098 │ │ │ │ + b 107a04 │ │ │ │ + ldr r3, [pc, #404] @ 108004 │ │ │ │ + ldr r1, [pc, #592] @ 1080c4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #588] @ 10809c │ │ │ │ - ldr r2, [pc, #500] @ 108048 │ │ │ │ + ldr r0, [pc, #588] @ 1080c8 │ │ │ │ + ldr r2, [pc, #500] @ 108074 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 1079d8 │ │ │ │ - ldr r3, [pc, #340] @ 107fd8 │ │ │ │ - ldr r1, [pc, #536] @ 1080a0 │ │ │ │ + b 107a04 │ │ │ │ + ldr r3, [pc, #340] @ 108004 │ │ │ │ + ldr r1, [pc, #536] @ 1080cc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #532] @ 1080a4 │ │ │ │ - ldr r2, [pc, #436] @ 108048 │ │ │ │ + ldr r0, [pc, #532] @ 1080d0 │ │ │ │ + ldr r2, [pc, #436] @ 108074 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 1079d8 │ │ │ │ - ldr r3, [pc, #284] @ 107fd8 │ │ │ │ - ldr r1, [pc, #488] @ 1080a8 │ │ │ │ + b 107a04 │ │ │ │ + ldr r3, [pc, #284] @ 108004 │ │ │ │ + ldr r1, [pc, #488] @ 1080d4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #484] @ 1080ac │ │ │ │ - ldr r2, [pc, #380] @ 108048 │ │ │ │ + ldr r0, [pc, #484] @ 1080d8 │ │ │ │ + ldr r2, [pc, #380] @ 108074 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1079d8 │ │ │ │ - ldr r3, [pc, #460] @ 1080b0 │ │ │ │ - ldr r1, [pc, #460] @ 1080b4 │ │ │ │ - ldr r0, [pc, #460] @ 1080b8 │ │ │ │ + b 107a04 │ │ │ │ + ldr r3, [pc, #460] @ 1080dc │ │ │ │ + ldr r1, [pc, #460] @ 1080e0 │ │ │ │ + ldr r0, [pc, #460] @ 1080e4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1872 @ 0x750 │ │ │ │ - ldr r2, [pc, #452] @ 1080bc │ │ │ │ + ldr r2, [pc, #452] @ 1080e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #436] @ 1080c0 │ │ │ │ - ldr r1, [pc, #436] @ 1080c4 │ │ │ │ - ldr r0, [pc, #436] @ 1080c8 │ │ │ │ + ldr r3, [pc, #436] @ 1080ec │ │ │ │ + ldr r1, [pc, #436] @ 1080f0 │ │ │ │ + ldr r0, [pc, #436] @ 1080f4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1872 @ 0x750 │ │ │ │ - ldr r2, [pc, #428] @ 1080cc │ │ │ │ + ldr r2, [pc, #428] @ 1080f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #412] @ 1080d0 │ │ │ │ - ldr r1, [pc, #412] @ 1080d4 │ │ │ │ - ldr r0, [pc, #412] @ 1080d8 │ │ │ │ + ldr r3, [pc, #412] @ 1080fc │ │ │ │ + ldr r1, [pc, #412] @ 108100 │ │ │ │ + ldr r0, [pc, #412] @ 108104 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1872 @ 0x750 │ │ │ │ - ldr r2, [pc, #404] @ 1080dc │ │ │ │ + ldr r2, [pc, #404] @ 108108 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #388] @ 1080e0 │ │ │ │ - ldr r1, [pc, #388] @ 1080e4 │ │ │ │ - ldr r0, [pc, #388] @ 1080e8 │ │ │ │ + ldr r3, [pc, #388] @ 10810c │ │ │ │ + ldr r1, [pc, #388] @ 108110 │ │ │ │ + ldr r0, [pc, #388] @ 108114 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1872 @ 0x750 │ │ │ │ - ldr r2, [pc, #380] @ 1080ec │ │ │ │ + ldr r2, [pc, #380] @ 108118 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #364] @ 1080f0 │ │ │ │ - ldr r1, [pc, #364] @ 1080f4 │ │ │ │ - ldr r0, [pc, #364] @ 1080f8 │ │ │ │ + ldr r3, [pc, #364] @ 10811c │ │ │ │ + ldr r1, [pc, #364] @ 108120 │ │ │ │ + ldr r0, [pc, #364] @ 108124 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1872 @ 0x750 │ │ │ │ - ldr r2, [pc, #356] @ 1080fc │ │ │ │ + ldr r2, [pc, #356] @ 108128 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #340] @ 108100 │ │ │ │ - ldr r1, [pc, #340] @ 108104 │ │ │ │ - ldr r0, [pc, #340] @ 108108 │ │ │ │ + ldr r3, [pc, #340] @ 10812c │ │ │ │ + ldr r1, [pc, #340] @ 108130 │ │ │ │ + ldr r0, [pc, #340] @ 108134 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1872 @ 0x750 │ │ │ │ - ldr r2, [pc, #332] @ 10810c │ │ │ │ + ldr r2, [pc, #332] @ 108138 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r8, r3, r8, lsr #18 │ │ │ │ + @ instruction: 0x003388fc │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r9, pc, r0, ror #2 │ │ │ │ - eoreq r7, pc, ip, lsr #4 │ │ │ │ + eoreq r9, pc, ip, ror #12 │ │ │ │ + eoreq r7, pc, r8, lsr r7 @ │ │ │ │ andeq r0, r0, r2, lsr #6 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq r8, pc, r0, lsr #17 │ │ │ │ - eoreq r9, pc, r8, ror #1 │ │ │ │ - @ instruction: 0x002f71b4 │ │ │ │ + eoreq r8, pc, ip, lsr #27 │ │ │ │ + strdeq r9, [pc], -r4 @ │ │ │ │ + eoreq r7, pc, r0, asr #13 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - eoreq r9, pc, r4, lsr #1 │ │ │ │ - eoreq r7, pc, r0, ror r1 @ │ │ │ │ - mlaseq r0, r0, r7, r3 │ │ │ │ - eorseq r9, r0, ip, ror r6 │ │ │ │ - eoreq r9, pc, r4, rrx │ │ │ │ - eoreq r7, pc, r0, lsr r1 @ │ │ │ │ - @ instruction: 0x002f87b0 │ │ │ │ - strdeq r8, [pc], -r8 @ │ │ │ │ - eoreq r7, pc, r4, asr #1 │ │ │ │ - eorseq sp, r0, ip, lsr r9 │ │ │ │ - @ instruction: 0x003095d0 │ │ │ │ - @ instruction: 0x002f8fb8 │ │ │ │ - eoreq r7, pc, r4, lsl #1 │ │ │ │ - eoreq r8, pc, r0, lsl #31 │ │ │ │ - eoreq r7, pc, ip, asr #32 │ │ │ │ - eoreq r8, pc, r4, lsr pc @ │ │ │ │ - eoreq r7, pc, r0 │ │ │ │ - eoreq r8, pc, r8, ror #29 │ │ │ │ - @ instruction: 0x002f6fb4 │ │ │ │ + @ instruction: 0x002f95b0 │ │ │ │ + eoreq r7, pc, ip, ror r6 @ │ │ │ │ + mlaseq r0, ip, ip, r3 │ │ │ │ + eorseq r9, r0, r8, lsl #23 │ │ │ │ + eoreq r9, pc, r0, ror r5 @ │ │ │ │ + eoreq r7, pc, ip, lsr r6 @ │ │ │ │ + @ instruction: 0x002f8cbc │ │ │ │ + eoreq r9, pc, r4, lsl #10 │ │ │ │ + ldrdeq r7, [pc], -r0 @ │ │ │ │ + eorseq sp, r0, r8, asr #28 │ │ │ │ + @ instruction: 0x00309adc │ │ │ │ + eoreq r9, pc, r4, asr #9 │ │ │ │ + mlaeq pc, r0, r5, r7 @ │ │ │ │ + eoreq r9, pc, ip, lsl #9 │ │ │ │ + eoreq r7, pc, r8, asr r5 @ │ │ │ │ + eoreq r9, pc, r0, asr #8 │ │ │ │ + eoreq r7, pc, ip, lsl #10 │ │ │ │ + strdeq r9, [pc], -r4 @ │ │ │ │ + eoreq r7, pc, r0, asr #9 │ │ │ │ andeq r0, r0, r5, lsr #6 │ │ │ │ - eoreq r8, pc, r8, lsr #29 │ │ │ │ - eoreq r6, pc, r4, ror pc @ │ │ │ │ - eoreq r8, pc, r0, asr #28 │ │ │ │ - eoreq r6, pc, ip, lsl #30 │ │ │ │ + @ instruction: 0x002f93b4 │ │ │ │ + eoreq r7, pc, r0, lsl #9 │ │ │ │ + eoreq r9, pc, ip, asr #6 │ │ │ │ + eoreq r7, pc, r8, lsl r4 @ │ │ │ │ andeq r0, r0, r3, lsr #6 │ │ │ │ - @ instruction: 0x002f85b0 │ │ │ │ - strdeq r8, [pc], -r8 @ │ │ │ │ - eoreq r6, pc, r4, asr #29 │ │ │ │ - eorseq r7, r1, ip, ror #1 │ │ │ │ - eorseq r9, r0, r4, asr #7 │ │ │ │ - eoreq r8, pc, ip, lsr #27 │ │ │ │ - eoreq r6, pc, r8, ror lr @ │ │ │ │ - strdeq r8, [pc], -r8 @ │ │ │ │ - eoreq r8, pc, r0, asr #26 │ │ │ │ - eoreq r6, pc, ip, lsl #28 │ │ │ │ - eoreq r8, pc, r4, lsr #26 │ │ │ │ - eorseq r9, r0, r8, lsl r3 │ │ │ │ - eoreq r8, pc, r0, lsl #26 │ │ │ │ - eoreq r6, pc, ip, asr #27 │ │ │ │ - eoreq r8, pc, r8, asr #25 │ │ │ │ - mlaeq pc, r4, sp, r6 @ │ │ │ │ - eoreq r8, pc, r8, lsl #25 │ │ │ │ - eoreq r6, pc, r4, asr sp @ │ │ │ │ - eoreq r8, pc, r0, asr ip @ │ │ │ │ - eoreq r6, pc, ip, lsl sp @ │ │ │ │ - eorseq fp, r1, r0, lsl #5 │ │ │ │ - eoreq sp, lr, r0, lsl #7 │ │ │ │ - ldrdeq r7, [pc], -ip @ │ │ │ │ - muleq r2, r8, r9 │ │ │ │ - eorseq fp, r1, r8, asr r2 │ │ │ │ - eoreq sp, lr, r8, asr r3 │ │ │ │ - eoreq r8, pc, r4, asr #7 │ │ │ │ - andeq lr, r2, r1, lsr #19 │ │ │ │ - eorseq fp, r1, r0, lsr r2 │ │ │ │ - eoreq sp, lr, r0, lsr r3 │ │ │ │ - strdeq r8, [pc], -ip @ │ │ │ │ - muleq r2, r0, r9 │ │ │ │ - eorseq fp, r1, r8, lsl #4 │ │ │ │ - eoreq sp, lr, r8, lsl #6 │ │ │ │ - eoreq r7, pc, r8, lsr #24 │ │ │ │ - andeq lr, r2, sl, lsr r9 │ │ │ │ - eorseq fp, r1, r0, ror #3 │ │ │ │ - eoreq sp, lr, r0, ror #5 │ │ │ │ - eoreq r7, pc, r8, asr ip @ │ │ │ │ - andeq lr, r2, r1, lsr r9 │ │ │ │ - @ instruction: 0x0031b1b8 │ │ │ │ - @ instruction: 0x002ed2b8 │ │ │ │ - eoreq sp, lr, r8, ror r3 │ │ │ │ - andeq lr, r2, r9, lsr #18 │ │ │ │ + @ instruction: 0x002f8abc │ │ │ │ + eoreq r9, pc, r4, lsl #6 │ │ │ │ + ldrdeq r7, [pc], -r0 @ │ │ │ │ + @ instruction: 0x003175f8 │ │ │ │ + @ instruction: 0x003098d0 │ │ │ │ + @ instruction: 0x002f92b8 │ │ │ │ + eoreq r7, pc, r4, lsl #7 │ │ │ │ + eoreq r8, pc, r4, lsl #20 │ │ │ │ + eoreq r9, pc, ip, asr #4 │ │ │ │ + eoreq r7, pc, r8, lsl r3 @ │ │ │ │ + eoreq r9, pc, r0, lsr r2 @ │ │ │ │ + eorseq r9, r0, r4, lsr #16 │ │ │ │ + eoreq r9, pc, ip, lsl #4 │ │ │ │ + ldrdeq r7, [pc], -r8 @ │ │ │ │ + ldrdeq r9, [pc], -r4 @ │ │ │ │ + eoreq r7, pc, r0, lsr #5 │ │ │ │ + mlaeq pc, r4, r1, r9 @ │ │ │ │ + eoreq r7, pc, r0, ror #4 │ │ │ │ + eoreq r9, pc, ip, asr r1 @ │ │ │ │ + eoreq r7, pc, r8, lsr #4 │ │ │ │ + eorseq fp, r1, ip, lsl #15 │ │ │ │ + eoreq sp, lr, ip, lsl #17 │ │ │ │ + eoreq r8, pc, r8, ror #7 │ │ │ │ + muleq r2, r5, r9 │ │ │ │ + eorseq fp, r1, r4, ror #14 │ │ │ │ + eoreq sp, lr, r4, ror #16 │ │ │ │ + ldrdeq r8, [pc], -r0 @ │ │ │ │ + muleq r2, lr, r9 │ │ │ │ + eorseq fp, r1, ip, lsr r7 │ │ │ │ + eoreq sp, lr, ip, lsr r8 │ │ │ │ + eoreq r9, pc, r8, lsl #2 │ │ │ │ + andeq lr, r2, sp, lsl #19 │ │ │ │ + eorseq fp, r1, r4, lsl r7 │ │ │ │ + eoreq sp, lr, r4, lsl r8 │ │ │ │ + eoreq r8, pc, r4, lsr r1 @ │ │ │ │ + andeq lr, r2, r7, lsr r9 │ │ │ │ + eorseq fp, r1, ip, ror #13 │ │ │ │ + eoreq sp, lr, ip, ror #15 │ │ │ │ + eoreq r8, pc, r4, ror #2 │ │ │ │ + andeq lr, r2, lr, lsr #18 │ │ │ │ + eorseq fp, r1, r4, asr #13 │ │ │ │ + eoreq sp, lr, r4, asr #15 │ │ │ │ + eoreq sp, lr, r4, lsl #17 │ │ │ │ + andeq lr, r2, r6, lsr #18 │ │ │ │ │ │ │ │ -00108110 : │ │ │ │ +0010813c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #268] @ 108234 │ │ │ │ + ldr ip, [pc, #268] @ 108260 │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ - ldr lr, [pc, #256] @ 108238 │ │ │ │ + ldr lr, [pc, #256] @ 108264 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ sub r3, ip, #900 @ 0x384 │ │ │ │ add ip, sp, #8 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #236] @ 10823c │ │ │ │ + ldr ip, [pc, #236] @ 108268 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #228] @ 108240 │ │ │ │ + ldr r4, [pc, #228] @ 10826c │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ bl a3100 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 108228 │ │ │ │ - ldr r3, [pc, #200] @ 108244 │ │ │ │ + beq 108254 │ │ │ │ + ldr r3, [pc, #200] @ 108270 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 1081f8 │ │ │ │ + bne 108224 │ │ │ │ mov r0, r1 │ │ │ │ - bl 1076ac │ │ │ │ + bl 1076d8 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 108228 │ │ │ │ + beq 108254 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1081ec │ │ │ │ - ldr r3, [pc, #152] @ 108248 │ │ │ │ + bne 108218 │ │ │ │ + ldr r3, [pc, #152] @ 108274 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #132] @ 10824c │ │ │ │ - ldr r3, [pc, #112] @ 10823c │ │ │ │ + ldr r2, [pc, #132] @ 108278 │ │ │ │ + ldr r3, [pc, #112] @ 108268 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 108230 │ │ │ │ + bne 10825c │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #92] @ 108250 │ │ │ │ + ldr r3, [pc, #92] @ 10827c │ │ │ │ ldr r0, [r4, r3] │ │ │ │ - b 1081b0 │ │ │ │ - ldr r0, [pc, #84] @ 108254 │ │ │ │ + b 1081dc │ │ │ │ + ldr r0, [pc, #84] @ 108280 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #76] @ 108258 │ │ │ │ - ldr r1, [pc, #76] @ 10825c │ │ │ │ - ldr r0, [pc, #76] @ 108260 │ │ │ │ + ldr r3, [pc, #76] @ 108284 │ │ │ │ + ldr r1, [pc, #76] @ 108288 │ │ │ │ + ldr r0, [pc, #76] @ 10828c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r2, [pc, #72] @ 108264 │ │ │ │ + ldr r2, [pc, #72] @ 108290 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 1081c0 │ │ │ │ + b 1081ec │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq ip, r4, r0, ror #19 │ │ │ │ - eorseq r7, r3, ip, lsr #29 │ │ │ │ + @ instruction: 0x0034c9b4 │ │ │ │ + eorseq r7, r3, r0, lsl #29 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - mlaseq r3, r0, lr, r7 │ │ │ │ + eorseq r7, r3, r4, ror #28 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ - eorseq r7, r3, r0, lsr lr │ │ │ │ + eorseq r7, r3, r4, lsl #28 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - ldrdeq r5, [pc], -r0 @ │ │ │ │ + ldrdeq r6, [pc], -ip @ │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r8, pc, r0, lsl #18 │ │ │ │ - eoreq r6, pc, ip, asr #19 │ │ │ │ + eoreq r8, pc, ip, lsl #28 │ │ │ │ + ldrdeq r6, [pc], -r8 @ │ │ │ │ andeq r0, r0, r1, lsr #6 │ │ │ │ │ │ │ │ -00108268 : │ │ │ │ +00108294 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [r0, #12] │ │ │ │ - ldr r5, [pc, #1492] @ 108858 │ │ │ │ + ldr r5, [pc, #1492] @ 108884 │ │ │ │ tst r7, #1 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ - bne 1084d0 │ │ │ │ - ldr r3, [pc, #1476] @ 10885c │ │ │ │ + bne 1084fc │ │ │ │ + ldr r3, [pc, #1476] @ 108888 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 1084dc │ │ │ │ + beq 108508 │ │ │ │ ldr r6, [r3, #188] @ 0xbc │ │ │ │ cmp r6, #1 │ │ │ │ - beq 108524 │ │ │ │ + beq 108550 │ │ │ │ tst r6, #1 │ │ │ │ - bne 10856c │ │ │ │ + bne 108598 │ │ │ │ ldr r8, [r3, #68] @ 0x44 │ │ │ │ cmp r8, #1 │ │ │ │ - beq 1085d0 │ │ │ │ + beq 1085fc │ │ │ │ tst r8, #1 │ │ │ │ - bne 108620 │ │ │ │ + bne 10864c │ │ │ │ ldr r9, [r3, #44] @ 0x2c │ │ │ │ cmp r9, #1 │ │ │ │ - beq 10868c │ │ │ │ + beq 1086b8 │ │ │ │ tst r9, #1 │ │ │ │ - bne 108450 │ │ │ │ + bne 10847c │ │ │ │ mov r0, #0 │ │ │ │ bl 4fbb0 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 10845c │ │ │ │ + beq 108488 │ │ │ │ mov r0, r6 │ │ │ │ bl aaa68 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 50270 │ │ │ │ cmp r6, #0 │ │ │ │ mov sl, r0 │ │ │ │ - beq 1087b8 │ │ │ │ + beq 1087e4 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 108330 │ │ │ │ + beq 10835c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 1084ac │ │ │ │ + beq 1084d8 │ │ │ │ cmp sl, #0 │ │ │ │ - blt 1086e4 │ │ │ │ + blt 108710 │ │ │ │ mov r0, r8 │ │ │ │ bl aaa68 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 50270 │ │ │ │ cmp r6, #0 │ │ │ │ mov r8, r0 │ │ │ │ - beq 108808 │ │ │ │ + beq 108834 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 108378 │ │ │ │ + beq 1083a4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 1084b8 │ │ │ │ + beq 1084e4 │ │ │ │ cmp r8, #0 │ │ │ │ - blt 10872c │ │ │ │ + blt 108758 │ │ │ │ mov r0, r9 │ │ │ │ bl aaa68 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 50270 │ │ │ │ cmp r6, #0 │ │ │ │ mov r8, r0 │ │ │ │ - beq 108830 │ │ │ │ + beq 10885c │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1083c0 │ │ │ │ + beq 1083ec │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 1084c4 │ │ │ │ + beq 1084f0 │ │ │ │ cmp r8, #0 │ │ │ │ - blt 108758 │ │ │ │ + blt 108784 │ │ │ │ mov r0, r7 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fc88 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 108400 │ │ │ │ + beq 10842c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 108444 │ │ │ │ + beq 108470 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 1087e0 │ │ │ │ + beq 10880c │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 108424 │ │ │ │ + beq 108450 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 108438 │ │ │ │ + beq 108464 │ │ │ │ cmp r6, #0 │ │ │ │ andge r0, r6, #255 @ 0xff │ │ │ │ - blt 108790 │ │ │ │ + blt 1087bc │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 108424 │ │ │ │ + b 108450 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 108400 │ │ │ │ + b 10842c │ │ │ │ mov r0, r9 │ │ │ │ bl a4704 │ │ │ │ - b 1082e0 │ │ │ │ - ldr r3, [pc, #1020] @ 108860 │ │ │ │ - ldr r1, [pc, #1020] @ 108864 │ │ │ │ + b 10830c │ │ │ │ + ldr r3, [pc, #1020] @ 10888c │ │ │ │ + ldr r1, [pc, #1020] @ 108890 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1016] @ 108868 │ │ │ │ + ldr r0, [pc, #1016] @ 108894 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #1012] @ 10886c │ │ │ │ + ldr r2, [pc, #1012] @ 108898 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ @@ -190546,3156 +190557,3156 @@ │ │ │ │ mov r0, r9 │ │ │ │ bl a4764 │ │ │ │ mov r0, #2 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 108330 │ │ │ │ + b 10835c │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 108378 │ │ │ │ + b 1083a4 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1083c0 │ │ │ │ + b 1083ec │ │ │ │ mov r0, r7 │ │ │ │ bl a4704 │ │ │ │ - b 108290 │ │ │ │ + b 1082bc │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #900] @ 108870 │ │ │ │ - ldr r1, [pc, #900] @ 108874 │ │ │ │ + ldr r3, [pc, #900] @ 10889c │ │ │ │ + ldr r1, [pc, #900] @ 1088a0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #860] @ 108860 │ │ │ │ - ldr r1, [pc, #880] @ 108878 │ │ │ │ + ldr r3, [pc, #860] @ 10888c │ │ │ │ + ldr r1, [pc, #880] @ 1088a4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #876] @ 10887c │ │ │ │ - ldr r2, [pc, #856] @ 10886c │ │ │ │ + ldr r0, [pc, #876] @ 1088a8 │ │ │ │ + ldr r2, [pc, #856] @ 108898 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1084a0 │ │ │ │ - ldr r3, [pc, #820] @ 108860 │ │ │ │ - ldr r1, [pc, #828] @ 10886c │ │ │ │ + b 1084cc │ │ │ │ + ldr r3, [pc, #820] @ 10888c │ │ │ │ + ldr r1, [pc, #828] @ 108898 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ - ldr r3, [pc, #840] @ 108880 │ │ │ │ + ldr r3, [pc, #840] @ 1088ac │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #828] @ 108884 │ │ │ │ - ldr r1, [pc, #828] @ 108888 │ │ │ │ - ldr r0, [pc, #828] @ 10888c │ │ │ │ + ldr r2, [pc, #828] @ 1088b0 │ │ │ │ + ldr r1, [pc, #828] @ 1088b4 │ │ │ │ + ldr r0, [pc, #828] @ 1088b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ - b 1084a0 │ │ │ │ + b 1084cc │ │ │ │ mov r0, r6 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 1082b8 │ │ │ │ + bne 1082e4 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #728] @ 108870 │ │ │ │ - ldr r1, [pc, #756] @ 108890 │ │ │ │ + ldr r3, [pc, #728] @ 10889c │ │ │ │ + ldr r1, [pc, #756] @ 1088bc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #688] @ 108860 │ │ │ │ - ldr r1, [pc, #736] @ 108894 │ │ │ │ + ldr r3, [pc, #688] @ 10888c │ │ │ │ + ldr r1, [pc, #736] @ 1088c0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #732] @ 108898 │ │ │ │ - ldr r2, [pc, #684] @ 10886c │ │ │ │ + ldr r0, [pc, #732] @ 1088c4 │ │ │ │ + ldr r2, [pc, #684] @ 108898 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1084a0 │ │ │ │ - ldr r3, [pc, #648] @ 108860 │ │ │ │ - ldr r2, [pc, #656] @ 10886c │ │ │ │ + b 1084cc │ │ │ │ + ldr r3, [pc, #648] @ 10888c │ │ │ │ + ldr r2, [pc, #656] @ 108898 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #684] @ 10889c │ │ │ │ - ldr r2, [pc, #684] @ 1088a0 │ │ │ │ - ldr r1, [pc, #684] @ 1088a4 │ │ │ │ - ldr r0, [pc, #684] @ 1088a8 │ │ │ │ + ldr r3, [pc, #684] @ 1088c8 │ │ │ │ + ldr r2, [pc, #684] @ 1088cc │ │ │ │ + ldr r1, [pc, #684] @ 1088d0 │ │ │ │ + ldr r0, [pc, #684] @ 1088d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ - b 1084a0 │ │ │ │ + b 1084cc │ │ │ │ mov r0, r8 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 1082cc │ │ │ │ + bne 1082f8 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #540] @ 108870 │ │ │ │ - ldr r1, [pc, #596] @ 1088ac │ │ │ │ + ldr r3, [pc, #540] @ 10889c │ │ │ │ + ldr r1, [pc, #596] @ 1088d8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #500] @ 108860 │ │ │ │ - ldr r1, [pc, #576] @ 1088b0 │ │ │ │ + ldr r3, [pc, #500] @ 10888c │ │ │ │ + ldr r1, [pc, #576] @ 1088dc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #572] @ 1088b4 │ │ │ │ - ldr r2, [pc, #496] @ 10886c │ │ │ │ + ldr r0, [pc, #572] @ 1088e0 │ │ │ │ + ldr r2, [pc, #496] @ 108898 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1084a0 │ │ │ │ - ldr r3, [pc, #460] @ 108860 │ │ │ │ - ldr r1, [pc, #544] @ 1088b8 │ │ │ │ + b 1084cc │ │ │ │ + ldr r3, [pc, #460] @ 10888c │ │ │ │ + ldr r1, [pc, #544] @ 1088e4 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ - ldr r3, [pc, #460] @ 10886c │ │ │ │ + ldr r3, [pc, #460] @ 108898 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #524] @ 1088bc │ │ │ │ - ldr r3, [pc, #524] @ 1088c0 │ │ │ │ - ldr r0, [pc, #524] @ 1088c4 │ │ │ │ + ldr r2, [pc, #524] @ 1088e8 │ │ │ │ + ldr r3, [pc, #524] @ 1088ec │ │ │ │ + ldr r0, [pc, #524] @ 1088f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ - b 1084a0 │ │ │ │ - ldr r3, [pc, #372] @ 108860 │ │ │ │ - ldr r1, [pc, #472] @ 1088c8 │ │ │ │ + b 1084cc │ │ │ │ + ldr r3, [pc, #372] @ 10888c │ │ │ │ + ldr r1, [pc, #472] @ 1088f4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #468] @ 1088cc │ │ │ │ + ldr r0, [pc, #468] @ 1088f8 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #364] @ 10886c │ │ │ │ + ldr r2, [pc, #364] @ 108898 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ mov r0, r9 │ │ │ │ bl a4764 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 1084a0 │ │ │ │ - ldr r3, [pc, #300] @ 108860 │ │ │ │ - ldr r1, [pc, #408] @ 1088d0 │ │ │ │ + b 1084cc │ │ │ │ + ldr r3, [pc, #300] @ 10888c │ │ │ │ + ldr r1, [pc, #408] @ 1088fc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #404] @ 1088d4 │ │ │ │ - ldr r2, [pc, #296] @ 10886c │ │ │ │ + ldr r0, [pc, #404] @ 108900 │ │ │ │ + ldr r2, [pc, #296] @ 108898 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ - b 108714 │ │ │ │ - ldr r3, [pc, #256] @ 108860 │ │ │ │ - ldr r1, [pc, #372] @ 1088d8 │ │ │ │ + b 108740 │ │ │ │ + ldr r3, [pc, #256] @ 10888c │ │ │ │ + ldr r1, [pc, #372] @ 108904 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #368] @ 1088dc │ │ │ │ - ldr r2, [pc, #252] @ 10886c │ │ │ │ + ldr r0, [pc, #368] @ 108908 │ │ │ │ + ldr r2, [pc, #252] @ 108898 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 1084a0 │ │ │ │ - ldr r3, [pc, #200] @ 108860 │ │ │ │ - ldr r1, [pc, #324] @ 1088e0 │ │ │ │ + b 1084cc │ │ │ │ + ldr r3, [pc, #200] @ 10888c │ │ │ │ + ldr r1, [pc, #324] @ 10890c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #320] @ 1088e4 │ │ │ │ - ldr r2, [pc, #196] @ 10886c │ │ │ │ + ldr r0, [pc, #320] @ 108910 │ │ │ │ + ldr r2, [pc, #196] @ 108898 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1084a0 │ │ │ │ - ldr r3, [pc, #296] @ 1088e8 │ │ │ │ - ldr r1, [pc, #296] @ 1088ec │ │ │ │ - ldr r0, [pc, #296] @ 1088f0 │ │ │ │ + b 1084cc │ │ │ │ + ldr r3, [pc, #296] @ 108914 │ │ │ │ + ldr r1, [pc, #296] @ 108918 │ │ │ │ + ldr r0, [pc, #296] @ 10891c │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1824 @ 0x720 │ │ │ │ - ldr r2, [pc, #288] @ 1088f4 │ │ │ │ + ldr r2, [pc, #288] @ 108920 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #272] @ 1088f8 │ │ │ │ - ldr r1, [pc, #272] @ 1088fc │ │ │ │ - ldr r0, [pc, #272] @ 108900 │ │ │ │ + ldr r3, [pc, #272] @ 108924 │ │ │ │ + ldr r1, [pc, #272] @ 108928 │ │ │ │ + ldr r0, [pc, #272] @ 10892c │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1824 @ 0x720 │ │ │ │ - ldr r2, [pc, #264] @ 108904 │ │ │ │ + ldr r2, [pc, #264] @ 108930 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #248] @ 108908 │ │ │ │ - ldr r1, [pc, #248] @ 10890c │ │ │ │ - ldr r0, [pc, #248] @ 108910 │ │ │ │ + ldr r3, [pc, #248] @ 108934 │ │ │ │ + ldr r1, [pc, #248] @ 108938 │ │ │ │ + ldr r0, [pc, #248] @ 10893c │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1824 @ 0x720 │ │ │ │ - ldr r2, [pc, #240] @ 108914 │ │ │ │ + ldr r2, [pc, #240] @ 108940 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #224] @ 108918 │ │ │ │ - ldr r1, [pc, #224] @ 10891c │ │ │ │ - ldr r0, [pc, #224] @ 108920 │ │ │ │ + ldr r3, [pc, #224] @ 108944 │ │ │ │ + ldr r1, [pc, #224] @ 108948 │ │ │ │ + ldr r0, [pc, #224] @ 10894c │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1824 @ 0x720 │ │ │ │ - ldr r2, [pc, #216] @ 108924 │ │ │ │ + ldr r2, [pc, #216] @ 108950 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, r3, r0, ror sp │ │ │ │ + eorseq r7, r3, r4, asr #26 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - ldrdeq r8, [pc], -ip @ │ │ │ │ - eoreq r6, pc, r4, ror r7 @ │ │ │ │ + eoreq r8, pc, r8, ror #23 │ │ │ │ + eoreq r6, pc, r0, lsl #25 │ │ │ │ andeq r0, r0, r9, lsr #6 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq r7, pc, r0, asr #27 │ │ │ │ - eoreq r8, pc, ip, lsr r6 @ │ │ │ │ - ldrdeq r6, [pc], -r4 @ │ │ │ │ - eorseq r6, r1, r8, lsl #18 │ │ │ │ - eorseq r8, r0, r0, ror #23 │ │ │ │ - strdeq r8, [pc], -ip @ │ │ │ │ - mlaeq pc, r4, r6, r6 @ │ │ │ │ - eoreq r7, pc, r4, lsl sp @ │ │ │ │ - mlaeq pc, r0, r5, r8 @ │ │ │ │ - eoreq r6, pc, r8, lsr #12 │ │ │ │ - eoreq r8, pc, r0, asr #10 │ │ │ │ - eorseq r8, r0, r4, lsr fp │ │ │ │ - eoreq r8, pc, r0, asr r5 @ │ │ │ │ - eoreq r6, pc, r8, ror #11 │ │ │ │ - eoreq r7, pc, r8, asr ip @ │ │ │ │ - ldrdeq r8, [pc], -r4 @ │ │ │ │ - eoreq r6, pc, ip, ror #10 │ │ │ │ - mlaeq pc, r4, r4, r8 @ │ │ │ │ - eorseq r8, r0, r8, ror sl │ │ │ │ - @ instruction: 0x002f84b4 │ │ │ │ - eoreq r6, pc, ip, lsr #10 │ │ │ │ - eoreq r8, pc, r4, asr r4 @ │ │ │ │ - eoreq r6, pc, ip, ror #9 │ │ │ │ - eoreq r8, pc, r8, lsl #8 │ │ │ │ - eoreq r6, pc, ip, lsr #9 │ │ │ │ - eoreq r8, pc, r0, ror #7 │ │ │ │ - eoreq r6, pc, r8, ror r4 @ │ │ │ │ - eoreq r8, pc, r8, lsr #7 │ │ │ │ - eoreq r6, pc, r0, asr #8 │ │ │ │ - eorseq sl, r1, r4, lsr #19 │ │ │ │ - eoreq ip, lr, r4, lsr #21 │ │ │ │ - eoreq r7, pc, ip, lsl r4 @ │ │ │ │ - andeq lr, r2, r2, ror #20 │ │ │ │ - eorseq sl, r1, ip, ror r9 │ │ │ │ - eoreq ip, lr, ip, ror sl │ │ │ │ - @ instruction: 0x002f75b4 │ │ │ │ - andeq lr, r2, fp, ror sl │ │ │ │ - eorseq sl, r1, r4, asr r9 │ │ │ │ - eoreq ip, lr, r4, asr sl │ │ │ │ - eoreq r7, pc, r4, ror r3 @ │ │ │ │ - andeq lr, r2, sl, ror #20 │ │ │ │ - eorseq sl, r1, ip, lsr #18 │ │ │ │ - eoreq ip, lr, ip, lsr #20 │ │ │ │ - eoreq r7, pc, r8, asr #3 │ │ │ │ - andeq lr, r2, r2, ror sl │ │ │ │ + eoreq r8, pc, ip, asr #5 │ │ │ │ + eoreq r8, pc, r8, asr #22 │ │ │ │ + eoreq r6, pc, r0, ror #23 │ │ │ │ + eorseq r6, r1, r4, lsl lr │ │ │ │ + eorseq r9, r0, ip, ror #1 │ │ │ │ + eoreq r8, pc, r8, lsl #22 │ │ │ │ + eoreq r6, pc, r0, lsr #23 │ │ │ │ + eoreq r8, pc, r0, lsr #4 │ │ │ │ + mlaeq pc, ip, sl, r8 @ │ │ │ │ + eoreq r6, pc, r4, lsr fp @ │ │ │ │ + eoreq r8, pc, ip, asr #20 │ │ │ │ + eorseq r9, r0, r0, asr #32 │ │ │ │ + eoreq r8, pc, ip, asr sl @ │ │ │ │ + strdeq r6, [pc], -r4 @ │ │ │ │ + eoreq r8, pc, r4, ror #2 │ │ │ │ + eoreq r8, pc, r0, ror #19 │ │ │ │ + eoreq r6, pc, r8, ror sl @ │ │ │ │ + eoreq r8, pc, r0, lsr #19 │ │ │ │ + eorseq r8, r0, r4, lsl #31 │ │ │ │ + eoreq r8, pc, r0, asr #19 │ │ │ │ + eoreq r6, pc, r8, lsr sl @ │ │ │ │ + eoreq r8, pc, r0, ror #18 │ │ │ │ + strdeq r6, [pc], -r8 @ │ │ │ │ + eoreq r8, pc, r4, lsl r9 @ │ │ │ │ + @ instruction: 0x002f69b8 │ │ │ │ + eoreq r8, pc, ip, ror #17 │ │ │ │ + eoreq r6, pc, r4, lsl #19 │ │ │ │ + @ instruction: 0x002f88b4 │ │ │ │ + eoreq r6, pc, ip, asr #18 │ │ │ │ + @ instruction: 0x0031aeb0 │ │ │ │ + @ instruction: 0x002ecfb0 │ │ │ │ + eoreq r7, pc, r8, lsr #18 │ │ │ │ + andeq lr, r2, pc, asr sl │ │ │ │ + eorseq sl, r1, r8, lsl #29 │ │ │ │ + eoreq ip, lr, r8, lsl #31 │ │ │ │ + eoreq r7, pc, r0, asr #21 │ │ │ │ + andeq lr, r2, r8, ror sl │ │ │ │ + eorseq sl, r1, r0, ror #28 │ │ │ │ + eoreq ip, lr, r0, ror #30 │ │ │ │ + eoreq r7, pc, r0, lsl #17 │ │ │ │ + andeq lr, r2, r7, ror #20 │ │ │ │ + eorseq sl, r1, r8, lsr lr │ │ │ │ + eoreq ip, lr, r8, lsr pc │ │ │ │ + ldrdeq r7, [pc], -r4 @ │ │ │ │ + andeq lr, r2, pc, ror #20 │ │ │ │ │ │ │ │ -00108928 : │ │ │ │ +00108954 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #268] @ 108a4c │ │ │ │ + ldr ip, [pc, #268] @ 108a78 │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ - ldr lr, [pc, #256] @ 108a50 │ │ │ │ + ldr lr, [pc, #256] @ 108a7c │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ sub r3, ip, #852 @ 0x354 │ │ │ │ add ip, sp, #8 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #236] @ 108a54 │ │ │ │ + ldr ip, [pc, #236] @ 108a80 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #228] @ 108a58 │ │ │ │ + ldr r4, [pc, #228] @ 108a84 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ bl a3100 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 108a40 │ │ │ │ - ldr r3, [pc, #200] @ 108a5c │ │ │ │ + beq 108a6c │ │ │ │ + ldr r3, [pc, #200] @ 108a88 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 108a10 │ │ │ │ + bne 108a3c │ │ │ │ mov r0, r1 │ │ │ │ - bl 108268 │ │ │ │ + bl 108294 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 108a40 │ │ │ │ + beq 108a6c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 108a04 │ │ │ │ - ldr r3, [pc, #152] @ 108a60 │ │ │ │ + bne 108a30 │ │ │ │ + ldr r3, [pc, #152] @ 108a8c │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #132] @ 108a64 │ │ │ │ - ldr r3, [pc, #112] @ 108a54 │ │ │ │ + ldr r2, [pc, #132] @ 108a90 │ │ │ │ + ldr r3, [pc, #112] @ 108a80 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 108a48 │ │ │ │ + bne 108a74 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #92] @ 108a68 │ │ │ │ + ldr r3, [pc, #92] @ 108a94 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ - b 1089c8 │ │ │ │ - ldr r0, [pc, #84] @ 108a6c │ │ │ │ + b 1089f4 │ │ │ │ + ldr r0, [pc, #84] @ 108a98 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #76] @ 108a70 │ │ │ │ - ldr r1, [pc, #76] @ 108a74 │ │ │ │ - ldr r0, [pc, #76] @ 108a78 │ │ │ │ + ldr r3, [pc, #76] @ 108a9c │ │ │ │ + ldr r1, [pc, #76] @ 108aa0 │ │ │ │ + ldr r0, [pc, #76] @ 108aa4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #808 @ 0x328 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 1089d8 │ │ │ │ + b 108a04 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq ip, r4, r8, asr #3 │ │ │ │ - mlaseq r3, r4, r6, r7 │ │ │ │ + mlaseq r4, ip, r1, ip │ │ │ │ + eorseq r7, r3, r8, ror #12 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r7, r3, r8, ror r6 │ │ │ │ + eorseq r7, r3, ip, asr #12 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ - eorseq r7, r3, r8, lsl r6 │ │ │ │ + eorseq r7, r3, ip, ror #11 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - @ instruction: 0x002f57b8 │ │ │ │ + eoreq r5, pc, r4, asr #25 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r8, pc, r4, lsr #2 │ │ │ │ - @ instruction: 0x002f61b8 │ │ │ │ + eoreq r8, pc, r0, lsr r6 @ │ │ │ │ + eoreq r6, pc, r4, asr #13 │ │ │ │ │ │ │ │ -00108a7c : │ │ │ │ +00108aa8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr r5, [pc, #1356] @ 108fe0 │ │ │ │ - ldr r3, [pc, #1356] @ 108fe4 │ │ │ │ + ldr r5, [pc, #1356] @ 10900c │ │ │ │ + ldr r3, [pc, #1356] @ 109010 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r2, [r6] │ │ │ │ sub sp, sp, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - beq 108afc │ │ │ │ - ldr r2, [pc, #1328] @ 108fe8 │ │ │ │ + beq 108b28 │ │ │ │ + ldr r2, [pc, #1328] @ 109014 │ │ │ │ mov r4, r0 │ │ │ │ ldr r7, [r5, r2] │ │ │ │ ldr r2, [r7] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 108be8 │ │ │ │ - ldr r3, [pc, #1308] @ 108fec │ │ │ │ + bne 108c14 │ │ │ │ + ldr r3, [pc, #1308] @ 109018 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 108c24 │ │ │ │ + beq 108c50 │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 108c64 │ │ │ │ + beq 108c90 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ tst r0, #1 │ │ │ │ - bne 108b08 │ │ │ │ + bne 108b34 │ │ │ │ cmp r0, r1 │ │ │ │ - beq 108b24 │ │ │ │ + beq 108b50 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl aefd4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 108afc │ │ │ │ + beq 108b28 │ │ │ │ ldr r2, [r7] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 108e34 │ │ │ │ + bne 108e60 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, #0 │ │ │ │ bl a7518 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 108e68 │ │ │ │ + beq 108e94 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldr r2, [r7] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 108b54 │ │ │ │ + beq 108b80 │ │ │ │ ldr r1, [r6] │ │ │ │ cmp r1, r3 │ │ │ │ - bne 108ca0 │ │ │ │ + bne 108ccc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 108e90 │ │ │ │ + bne 108ebc │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mvn r1, #1 │ │ │ │ bl a7518 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 108ec8 │ │ │ │ + beq 108ef4 │ │ │ │ ldr r2, [r7] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r2, r3 │ │ │ │ ldr r2, [r6] │ │ │ │ - beq 108b90 │ │ │ │ + beq 108bbc │ │ │ │ cmp r2, r3 │ │ │ │ - bne 108cd4 │ │ │ │ + bne 108d00 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 108d14 │ │ │ │ + beq 108d40 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 108bc0 │ │ │ │ + beq 108bec │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - bne 108bc0 │ │ │ │ + bne 108bec │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 108afc │ │ │ │ + beq 108b28 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 108afc │ │ │ │ + bne 108b28 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 108afc │ │ │ │ - ldr r3, [pc, #1024] @ 108ff0 │ │ │ │ - ldr r0, [pc, #1024] @ 108ff4 │ │ │ │ + b 108b28 │ │ │ │ + ldr r3, [pc, #1024] @ 10901c │ │ │ │ + ldr r0, [pc, #1024] @ 109020 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #1012] @ 108ff8 │ │ │ │ + ldr r1, [pc, #1012] @ 109024 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #1008] @ 108ffc │ │ │ │ + ldr r0, [pc, #1008] @ 109028 │ │ │ │ mov r2, #856 @ 0x358 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ mov r0, #2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r3, [pc, #980] @ 109000 │ │ │ │ - ldr r1, [pc, #980] @ 109004 │ │ │ │ + ldr r3, [pc, #980] @ 10902c │ │ │ │ + ldr r1, [pc, #980] @ 109030 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #940] @ 108ff0 │ │ │ │ - ldr r1, [pc, #960] @ 109008 │ │ │ │ + ldr r3, [pc, #940] @ 10901c │ │ │ │ + ldr r1, [pc, #960] @ 109034 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #956] @ 10900c │ │ │ │ + ldr r0, [pc, #956] @ 109038 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #856 @ 0x358 │ │ │ │ bl b6f00 │ │ │ │ - b 108c18 │ │ │ │ - ldr r3, [pc, #900] @ 108ff0 │ │ │ │ + b 108c44 │ │ │ │ + ldr r3, [pc, #900] @ 10901c │ │ │ │ mov r0, #856 @ 0x358 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ - ldr r1, [pc, #920] @ 109010 │ │ │ │ + ldr r1, [pc, #920] @ 10903c │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #916] @ 109014 │ │ │ │ + ldr r3, [pc, #916] @ 109040 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #912] @ 109018 │ │ │ │ - ldr r0, [pc, #912] @ 10901c │ │ │ │ + ldr r2, [pc, #912] @ 109044 │ │ │ │ + ldr r0, [pc, #912] @ 109048 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 108c18 │ │ │ │ - ldr r3, [pc, #840] @ 108ff0 │ │ │ │ - ldr r0, [pc, #884] @ 109020 │ │ │ │ + b 108c44 │ │ │ │ + ldr r3, [pc, #840] @ 10901c │ │ │ │ + ldr r0, [pc, #884] @ 10904c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #872] @ 109024 │ │ │ │ + ldr r1, [pc, #872] @ 109050 │ │ │ │ stm sp, {r0, r8} │ │ │ │ - ldr r0, [pc, #868] @ 109028 │ │ │ │ - ldr r2, [pc, #868] @ 10902c │ │ │ │ + ldr r0, [pc, #868] @ 109054 │ │ │ │ + ldr r2, [pc, #868] @ 109058 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 108c18 │ │ │ │ - ldr r3, [pc, #788] @ 108ff0 │ │ │ │ - ldr r0, [pc, #848] @ 109030 │ │ │ │ + b 108c44 │ │ │ │ + ldr r3, [pc, #788] @ 10901c │ │ │ │ + ldr r0, [pc, #848] @ 10905c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #840] @ 109034 │ │ │ │ + ldr r1, [pc, #840] @ 109060 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #828] @ 109038 │ │ │ │ - ldr r2, [pc, #812] @ 10902c │ │ │ │ + ldr r0, [pc, #828] @ 109064 │ │ │ │ + ldr r2, [pc, #812] @ 109058 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 108c18 │ │ │ │ + b 108c44 │ │ │ │ ldr r3, [r8, #12] │ │ │ │ cmp r3, #14 │ │ │ │ - bne 108b9c │ │ │ │ + bne 108bc8 │ │ │ │ ldr r7, [r8, #28] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 108fb8 │ │ │ │ + beq 108fe4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r7] │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 108d58 │ │ │ │ + beq 108d84 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 108f2c │ │ │ │ - ldr r3, [pc, #732] @ 10903c │ │ │ │ + beq 108f58 │ │ │ │ + ldr r3, [pc, #732] @ 109068 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3, #796] @ 0x31c │ │ │ │ mov r9, r3 │ │ │ │ bl 50168 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 108d90 │ │ │ │ + beq 108dbc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 108f38 │ │ │ │ + beq 108f64 │ │ │ │ cmn r8, #1 │ │ │ │ - beq 108ef0 │ │ │ │ + beq 108f1c │ │ │ │ cmp r8, #0 │ │ │ │ - bne 108bc0 │ │ │ │ + bne 108bec │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 108bc0 │ │ │ │ + bne 108bec │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #16 │ │ │ │ - bne 108bc0 │ │ │ │ + bne 108bec │ │ │ │ ldr r6, [r4, #28] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 108f90 │ │ │ │ + beq 108fbc │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 108df4 │ │ │ │ + beq 108e20 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 108f44 │ │ │ │ + beq 108f70 │ │ │ │ ldr r1, [r9, #796] @ 0x31c │ │ │ │ mov r0, r6 │ │ │ │ bl 50168 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 108e20 │ │ │ │ + beq 108e4c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 108f50 │ │ │ │ + beq 108f7c │ │ │ │ cmn r4, #1 │ │ │ │ - beq 108f5c │ │ │ │ + beq 108f88 │ │ │ │ clz r0, r4 │ │ │ │ lsr r0, r0, #5 │ │ │ │ - b 108b00 │ │ │ │ - ldr r3, [pc, #436] @ 108ff0 │ │ │ │ - ldr r0, [pc, #512] @ 109040 │ │ │ │ + b 108b2c │ │ │ │ + ldr r3, [pc, #436] @ 10901c │ │ │ │ + ldr r0, [pc, #512] @ 10906c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #500] @ 109044 │ │ │ │ + ldr r1, [pc, #500] @ 109070 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #496] @ 109048 │ │ │ │ - ldr r2, [pc, #464] @ 10902c │ │ │ │ + ldr r0, [pc, #496] @ 109074 │ │ │ │ + ldr r2, [pc, #464] @ 109058 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 108c18 │ │ │ │ - ldr r3, [pc, #384] @ 108ff0 │ │ │ │ - ldr r1, [pc, #472] @ 10904c │ │ │ │ + b 108c44 │ │ │ │ + ldr r3, [pc, #384] @ 10901c │ │ │ │ + ldr r1, [pc, #472] @ 109078 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #468] @ 109050 │ │ │ │ - ldr r2, [pc, #428] @ 10902c │ │ │ │ + ldr r0, [pc, #468] @ 10907c │ │ │ │ + ldr r2, [pc, #428] @ 109058 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 108c18 │ │ │ │ - ldr r3, [pc, #344] @ 108ff0 │ │ │ │ - ldr r0, [pc, #440] @ 109054 │ │ │ │ + b 108c44 │ │ │ │ + ldr r3, [pc, #344] @ 10901c │ │ │ │ + ldr r0, [pc, #440] @ 109080 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ - ldr r1, [pc, #428] @ 109058 │ │ │ │ + ldr r1, [pc, #428] @ 109084 │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #420] @ 10905c │ │ │ │ - ldr r2, [pc, #368] @ 10902c │ │ │ │ + ldr r0, [pc, #420] @ 109088 │ │ │ │ + ldr r2, [pc, #368] @ 109058 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 108d08 │ │ │ │ - ldr r3, [pc, #288] @ 108ff0 │ │ │ │ - ldr r1, [pc, #396] @ 109060 │ │ │ │ + b 108d34 │ │ │ │ + ldr r3, [pc, #288] @ 10901c │ │ │ │ + ldr r1, [pc, #396] @ 10908c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #392] @ 109064 │ │ │ │ - ldr r2, [pc, #332] @ 10902c │ │ │ │ + ldr r0, [pc, #392] @ 109090 │ │ │ │ + ldr r2, [pc, #332] @ 109058 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 108d08 │ │ │ │ + b 108d34 │ │ │ │ bl 50048 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 108bc0 │ │ │ │ - ldr r3, [pc, #236] @ 108ff0 │ │ │ │ - ldr r1, [pc, #352] @ 109068 │ │ │ │ + beq 108bec │ │ │ │ + ldr r3, [pc, #236] @ 10901c │ │ │ │ + ldr r1, [pc, #352] @ 109094 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #348] @ 10906c │ │ │ │ - ldr r2, [pc, #348] @ 109070 │ │ │ │ + ldr r0, [pc, #348] @ 109098 │ │ │ │ + ldr r2, [pc, #348] @ 10909c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 108c18 │ │ │ │ + b 108c44 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 108d58 │ │ │ │ + b 108d84 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 108d90 │ │ │ │ + b 108dbc │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 108df4 │ │ │ │ + b 108e20 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 108e20 │ │ │ │ + b 108e4c │ │ │ │ bl 50048 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 108e28 │ │ │ │ - ldr r3, [pc, #128] @ 108ff0 │ │ │ │ - ldr r1, [pc, #256] @ 109074 │ │ │ │ + beq 108e54 │ │ │ │ + ldr r3, [pc, #128] @ 10901c │ │ │ │ + ldr r1, [pc, #256] @ 1090a0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #252] @ 109078 │ │ │ │ - ldr r2, [pc, #252] @ 10907c │ │ │ │ + ldr r0, [pc, #252] @ 1090a4 │ │ │ │ + ldr r2, [pc, #252] @ 1090a8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 108c18 │ │ │ │ - ldr r3, [pc, #232] @ 109080 │ │ │ │ - ldr r1, [pc, #232] @ 109084 │ │ │ │ - ldr r0, [pc, #232] @ 109088 │ │ │ │ + b 108c44 │ │ │ │ + ldr r3, [pc, #232] @ 1090ac │ │ │ │ + ldr r1, [pc, #232] @ 1090b0 │ │ │ │ + ldr r0, [pc, #232] @ 1090b4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1792 @ 0x700 │ │ │ │ - ldr r2, [pc, #224] @ 10908c │ │ │ │ + ldr r2, [pc, #224] @ 1090b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #208] @ 109090 │ │ │ │ - ldr r1, [pc, #208] @ 109094 │ │ │ │ - ldr r0, [pc, #208] @ 109098 │ │ │ │ + ldr r3, [pc, #208] @ 1090bc │ │ │ │ + ldr r1, [pc, #208] @ 1090c0 │ │ │ │ + ldr r0, [pc, #208] @ 1090c4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1792 @ 0x700 │ │ │ │ - ldr r2, [pc, #200] @ 10909c │ │ │ │ + ldr r2, [pc, #200] @ 1090c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, r3, r4, ror #10 │ │ │ │ + eorseq r7, r3, r8, lsr r5 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - ldrdeq r5, [pc], -r8 @ │ │ │ │ - eoreq r7, pc, ip, ror #30 │ │ │ │ - ldrdeq r5, [pc], -ip @ │ │ │ │ + eoreq r5, pc, r4, ror #21 │ │ │ │ + eoreq r8, pc, r8, ror r4 @ │ │ │ │ + eoreq r6, pc, r8, ror #9 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq r7, pc, r0, lsl #13 │ │ │ │ - eoreq r7, pc, r8, lsr #30 │ │ │ │ - mlaeq pc, r8, pc, r5 @ │ │ │ │ - eoreq r7, pc, r8, ror #29 │ │ │ │ - eorseq sp, r0, r8, lsl r4 │ │ │ │ - eorseq r8, r0, r4, lsr #9 │ │ │ │ - eoreq r5, pc, r8, asr pc @ │ │ │ │ - eoreq r7, pc, r0, rrx │ │ │ │ - @ instruction: 0x002f7eb4 │ │ │ │ - eoreq r5, pc, r4, lsr #30 │ │ │ │ + eoreq r7, pc, ip, lsl #23 │ │ │ │ + eoreq r8, pc, r4, lsr r4 @ │ │ │ │ + eoreq r6, pc, r4, lsr #9 │ │ │ │ + strdeq r8, [pc], -r4 @ │ │ │ │ + eorseq sp, r0, r4, lsr #18 │ │ │ │ + @ instruction: 0x003089b0 │ │ │ │ + eoreq r6, pc, r4, ror #8 │ │ │ │ + eoreq r7, pc, ip, ror #10 │ │ │ │ + eoreq r8, pc, r0, asr #7 │ │ │ │ + eoreq r6, pc, r0, lsr r4 @ │ │ │ │ andeq r0, r0, fp, asr r3 │ │ │ │ - eoreq r7, pc, ip, lsr #32 │ │ │ │ - eoreq r7, pc, ip, ror lr @ │ │ │ │ - eoreq r5, pc, ip, ror #29 │ │ │ │ - muleq r0, r4, r8 │ │ │ │ - eoreq r5, pc, ip, lsl #7 │ │ │ │ - eoreq r7, pc, r0, lsr #26 │ │ │ │ - mlaeq pc, r0, sp, r5 @ │ │ │ │ - strdeq r7, [pc], -r8 @ │ │ │ │ - eoreq r5, pc, r8, ror #26 │ │ │ │ - eoreq r5, pc, r0, lsr r3 @ │ │ │ │ - eoreq r7, pc, r0, asr #25 │ │ │ │ - eoreq r5, pc, r0, lsr sp @ │ │ │ │ - mlaeq pc, r8, ip, r7 @ │ │ │ │ - eoreq r5, pc, r8, lsl #26 │ │ │ │ - eoreq r7, pc, r4, ror #24 │ │ │ │ - ldrdeq r5, [pc], -r4 @ │ │ │ │ + eoreq r7, pc, r8, lsr r5 @ │ │ │ │ + eoreq r8, pc, r8, lsl #7 │ │ │ │ + strdeq r6, [pc], -r8 @ │ │ │ │ + muleq r0, r4, r8 │ │ │ │ + mlaeq pc, r8, r8, r5 @ │ │ │ │ + eoreq r8, pc, ip, lsr #4 │ │ │ │ + mlaeq pc, ip, r2, r6 @ │ │ │ │ + eoreq r8, pc, r4, lsl #4 │ │ │ │ + eoreq r6, pc, r4, ror r2 @ │ │ │ │ + eoreq r5, pc, ip, lsr r8 @ │ │ │ │ + eoreq r8, pc, ip, asr #3 │ │ │ │ + eoreq r6, pc, ip, lsr r2 @ │ │ │ │ + eoreq r8, pc, r4, lsr #3 │ │ │ │ + eoreq r6, pc, r4, lsl r2 @ │ │ │ │ + eoreq r8, pc, r0, ror r1 @ │ │ │ │ + eoreq r6, pc, r0, ror #3 │ │ │ │ andeq r0, r0, pc, asr r3 │ │ │ │ - strdeq r7, [pc], -r8 @ │ │ │ │ - eoreq r5, pc, r8, ror #24 │ │ │ │ + eoreq r8, pc, r4, lsl #2 │ │ │ │ + eoreq r6, pc, r4, ror r1 @ │ │ │ │ andeq r0, r0, r2, ror #6 │ │ │ │ - eorseq sl, r1, ip, asr #3 │ │ │ │ - eoreq ip, lr, ip, asr #5 │ │ │ │ - eoreq r6, pc, r4, lsr lr @ │ │ │ │ - muleq r2, sp, pc @ │ │ │ │ - eorseq sl, r1, r4, lsr #3 │ │ │ │ - eoreq ip, lr, r4, lsr #5 │ │ │ │ - strdeq r6, [pc], -r4 @ │ │ │ │ - andeq lr, r2, r1, ror #30 │ │ │ │ + @ instruction: 0x0031a6d8 │ │ │ │ + ldrdeq ip, [lr], -r8 @ │ │ │ │ + eoreq r7, pc, r0, asr #6 │ │ │ │ + muleq r2, sl, pc @ │ │ │ │ + @ instruction: 0x0031a6b0 │ │ │ │ + @ instruction: 0x002ec7b0 │ │ │ │ + eoreq r7, pc, r0, lsl #6 │ │ │ │ + andeq lr, r2, lr, asr pc │ │ │ │ │ │ │ │ -001090a0 : │ │ │ │ +001090cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #288] @ 1091d8 │ │ │ │ + ldr ip, [pc, #288] @ 109204 │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ - ldr lr, [pc, #276] @ 1091dc │ │ │ │ + ldr lr, [pc, #276] @ 109208 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ sub r3, ip, #804 @ 0x324 │ │ │ │ add ip, sp, #8 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #256] @ 1091e0 │ │ │ │ + ldr ip, [pc, #256] @ 10920c │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #248] @ 1091e4 │ │ │ │ + ldr r4, [pc, #248] @ 109210 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ bl a3100 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1091cc │ │ │ │ - ldr r3, [pc, #220] @ 1091e8 │ │ │ │ + beq 1091f8 │ │ │ │ + ldr r3, [pc, #220] @ 109214 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 109134 │ │ │ │ - ldr r2, [pc, #196] @ 1091ec │ │ │ │ + beq 109160 │ │ │ │ + ldr r2, [pc, #196] @ 109218 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 10919c │ │ │ │ + bne 1091c8 │ │ │ │ mov r0, r1 │ │ │ │ - bl 108a7c │ │ │ │ + bl 108aa8 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 1091cc │ │ │ │ + beq 1091f8 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 109190 │ │ │ │ - ldr r3, [pc, #156] @ 1091f0 │ │ │ │ + bne 1091bc │ │ │ │ + ldr r3, [pc, #156] @ 10921c │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #136] @ 1091f4 │ │ │ │ - ldr r3, [pc, #112] @ 1091e0 │ │ │ │ + ldr r2, [pc, #136] @ 109220 │ │ │ │ + ldr r3, [pc, #112] @ 10920c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 1091d4 │ │ │ │ + bne 109200 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #96] @ 1091f8 │ │ │ │ + ldr r3, [pc, #96] @ 109224 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ - b 109154 │ │ │ │ - ldr r0, [pc, #88] @ 1091fc │ │ │ │ + b 109180 │ │ │ │ + ldr r0, [pc, #88] @ 109228 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #80] @ 109200 │ │ │ │ - ldr r1, [pc, #80] @ 109204 │ │ │ │ - ldr r0, [pc, #80] @ 109208 │ │ │ │ + ldr r3, [pc, #80] @ 10922c │ │ │ │ + ldr r1, [pc, #80] @ 109230 │ │ │ │ + ldr r0, [pc, #80] @ 109234 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #852 @ 0x354 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 109164 │ │ │ │ + b 109190 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq fp, r4, r0, asr sl │ │ │ │ - eorseq r6, r3, ip, lsl pc │ │ │ │ + eorseq fp, r4, r4, lsr #20 │ │ │ │ + @ instruction: 0x00336ef0 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r6, r3, r0, lsl #30 │ │ │ │ + @ instruction: 0x00336ed4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ - eorseq r6, r3, ip, lsl #29 │ │ │ │ + eorseq r6, r3, r0, ror #28 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq r4, pc, ip, lsr #27 │ │ │ │ + @ instruction: 0x002f52b8 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r7, pc, r0, asr #19 │ │ │ │ - eoreq r5, pc, ip, lsr #20 │ │ │ │ + eoreq r7, pc, ip, asr #29 │ │ │ │ + eoreq r5, pc, r8, lsr pc @ │ │ │ │ │ │ │ │ -0010920c : │ │ │ │ +00109238 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ - ldr r7, [pc, #1520] @ 109818 │ │ │ │ + ldr r7, [pc, #1520] @ 109844 │ │ │ │ cmp r6, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ - beq 1097c8 │ │ │ │ + beq 1097f4 │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r8, [r0, #12] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ tst r8, #1 │ │ │ │ mov r4, r0 │ │ │ │ - bne 109424 │ │ │ │ + bne 109450 │ │ │ │ ldr r5, [r0, #28] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 1097f0 │ │ │ │ + beq 10981c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r8, #2 │ │ │ │ - beq 10932c │ │ │ │ + beq 109358 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 109294 │ │ │ │ + beq 1092c0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 109320 │ │ │ │ + beq 10934c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1092b0 │ │ │ │ + beq 1092dc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 109314 │ │ │ │ - ldr r3, [pc, #1380] @ 10981c │ │ │ │ + beq 109340 │ │ │ │ + ldr r3, [pc, #1380] @ 109848 │ │ │ │ ldr r4, [r7, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1092cc │ │ │ │ + beq 1092f8 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ bl 50138 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 1092f4 │ │ │ │ + beq 109320 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 109308 │ │ │ │ + beq 109334 │ │ │ │ cmp r5, #0 │ │ │ │ andge r0, r5, #255 @ 0xff │ │ │ │ - blt 109454 │ │ │ │ + blt 109480 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1092f4 │ │ │ │ + b 109320 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1092b0 │ │ │ │ + b 1092dc │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 109294 │ │ │ │ - ldr r3, [pc, #1260] @ 109820 │ │ │ │ + b 1092c0 │ │ │ │ + ldr r3, [pc, #1260] @ 10984c │ │ │ │ mov r0, r5 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ ldr r1, [r8, #2896] @ 0xb50 │ │ │ │ bl 50168 │ │ │ │ cmn r0, #1 │ │ │ │ - beq 1093a0 │ │ │ │ + beq 1093cc │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1093ac │ │ │ │ - ldr r3, [pc, #1228] @ 109824 │ │ │ │ + bne 1093d8 │ │ │ │ + ldr r3, [pc, #1228] @ 109850 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ cmp r6, r3 │ │ │ │ - beq 109604 │ │ │ │ - ldr r3, [pc, #1216] @ 109828 │ │ │ │ + beq 109630 │ │ │ │ + ldr r3, [pc, #1216] @ 109854 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 109698 │ │ │ │ + beq 1096c4 │ │ │ │ ldr r1, [r3, #216] @ 0xd8 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 1096f4 │ │ │ │ + beq 109720 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ tst r0, #1 │ │ │ │ - bne 1095f4 │ │ │ │ + bne 109620 │ │ │ │ cmp r0, r1 │ │ │ │ - bne 1093ac │ │ │ │ - ldr r3, [pc, #1168] @ 10982c │ │ │ │ + bne 1093d8 │ │ │ │ + ldr r3, [pc, #1168] @ 109858 │ │ │ │ ldr r4, [r7, r3] │ │ │ │ - b 1093b4 │ │ │ │ + b 1093e0 │ │ │ │ bl 50048 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 109564 │ │ │ │ - ldr r3, [pc, #1128] @ 10981c │ │ │ │ + bne 109590 │ │ │ │ + ldr r3, [pc, #1128] @ 109848 │ │ │ │ ldr r4, [r7, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ bl 50138 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 10961c │ │ │ │ + blt 109648 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ - beq 109484 │ │ │ │ + beq 1094b0 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1093fc │ │ │ │ + beq 109428 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 1095d0 │ │ │ │ + beq 1095fc │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1092cc │ │ │ │ + beq 1092f8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - bne 1092cc │ │ │ │ + bne 1092f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1092cc │ │ │ │ + b 1092f8 │ │ │ │ mov r0, r8 │ │ │ │ bl a4704 │ │ │ │ ldr r5, [r4, #28] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 1097f0 │ │ │ │ + beq 10981c │ │ │ │ ldr r3, [r5] │ │ │ │ mov r0, r8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ bl a4764 │ │ │ │ - b 109278 │ │ │ │ - ldr r3, [pc, #980] @ 109830 │ │ │ │ - ldr r1, [pc, #980] @ 109834 │ │ │ │ + b 1092a4 │ │ │ │ + ldr r3, [pc, #980] @ 10985c │ │ │ │ + ldr r1, [pc, #980] @ 109860 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #976] @ 109838 │ │ │ │ + ldr r0, [pc, #976] @ 109864 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1094a0 │ │ │ │ + beq 1094cc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 1095e8 │ │ │ │ + beq 109614 │ │ │ │ ldr r1, [r8, #3760] @ 0xeb0 │ │ │ │ mov r0, r5 │ │ │ │ bl 50168 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 1094cc │ │ │ │ + beq 1094f8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 1095dc │ │ │ │ + beq 109608 │ │ │ │ cmn r4, #1 │ │ │ │ - beq 10959c │ │ │ │ + beq 1095c8 │ │ │ │ cmp r4, #0 │ │ │ │ - bne 1095a8 │ │ │ │ - ldr r3, [pc, #832] @ 109824 │ │ │ │ + bne 1095d4 │ │ │ │ + ldr r3, [pc, #832] @ 109850 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ cmp r6, r3 │ │ │ │ moveq r4, r6 │ │ │ │ - beq 1092cc │ │ │ │ - ldr r3, [pc, #816] @ 109828 │ │ │ │ + beq 1092f8 │ │ │ │ + ldr r3, [pc, #816] @ 109854 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 109740 │ │ │ │ + beq 10976c │ │ │ │ ldr r1, [r3, #212] @ 0xd4 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 109788 │ │ │ │ + beq 1097b4 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ tst r0, #1 │ │ │ │ - bne 1096e8 │ │ │ │ + bne 109714 │ │ │ │ sub r4, r0, r1 │ │ │ │ clz r4, r4 │ │ │ │ lsr r4, r4, #5 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 109544 │ │ │ │ + beq 109570 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 109734 │ │ │ │ + beq 109760 │ │ │ │ cmp r4, #0 │ │ │ │ - bne 10968c │ │ │ │ - ldr r3, [pc, #712] @ 10981c │ │ │ │ + bne 1096b8 │ │ │ │ + ldr r3, [pc, #712] @ 109848 │ │ │ │ ldr r4, [r7, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 1092c4 │ │ │ │ - b 1092cc │ │ │ │ - ldr r3, [pc, #708] @ 109830 │ │ │ │ - ldr r1, [pc, #716] @ 10983c │ │ │ │ + bne 1092f0 │ │ │ │ + b 1092f8 │ │ │ │ + ldr r3, [pc, #708] @ 10985c │ │ │ │ + ldr r1, [pc, #716] @ 109868 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #712] @ 109840 │ │ │ │ - ldr r2, [pc, #712] @ 109844 │ │ │ │ + ldr r0, [pc, #712] @ 10986c │ │ │ │ + ldr r2, [pc, #712] @ 109870 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 109478 │ │ │ │ + b 1094a4 │ │ │ │ bl 50048 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 10965c │ │ │ │ + bne 109688 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1092b0 │ │ │ │ + beq 1092dc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bne 1092b0 │ │ │ │ + bne 1092dc │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1092b0 │ │ │ │ + b 1092dc │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1093fc │ │ │ │ + b 109428 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1094cc │ │ │ │ + b 1094f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1094a0 │ │ │ │ + b 1094cc │ │ │ │ bl aefd4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1093ac │ │ │ │ - b 109394 │ │ │ │ + beq 1093d8 │ │ │ │ + b 1093c0 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ mov r4, r6 │ │ │ │ - b 1093c4 │ │ │ │ - ldr r3, [pc, #524] @ 109830 │ │ │ │ - ldr r1, [pc, #544] @ 109848 │ │ │ │ + b 1093f0 │ │ │ │ + ldr r3, [pc, #524] @ 10985c │ │ │ │ + ldr r1, [pc, #544] @ 109874 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #540] @ 10984c │ │ │ │ + ldr r0, [pc, #540] @ 109878 │ │ │ │ ldr r3, [r3] │ │ │ │ mvn r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 109478 │ │ │ │ - ldr r3, [pc, #460] @ 109830 │ │ │ │ - ldr r1, [pc, #488] @ 109850 │ │ │ │ + b 1094a4 │ │ │ │ + ldr r3, [pc, #460] @ 10985c │ │ │ │ + ldr r1, [pc, #488] @ 10987c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #484] @ 109854 │ │ │ │ - ldr r2, [pc, #484] @ 109858 │ │ │ │ + ldr r0, [pc, #484] @ 109880 │ │ │ │ + ldr r2, [pc, #484] @ 109884 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 109478 │ │ │ │ - ldr r3, [pc, #408] @ 10982c │ │ │ │ + b 1094a4 │ │ │ │ + ldr r3, [pc, #408] @ 109858 │ │ │ │ ldr r4, [r7, r3] │ │ │ │ - b 109554 │ │ │ │ + b 109580 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #428] @ 10985c │ │ │ │ - ldr r1, [pc, #428] @ 109860 │ │ │ │ + ldr r3, [pc, #428] @ 109888 │ │ │ │ + ldr r1, [pc, #428] @ 10988c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #360] @ 109830 │ │ │ │ - ldr r1, [pc, #408] @ 109864 │ │ │ │ + ldr r3, [pc, #360] @ 10985c │ │ │ │ + ldr r1, [pc, #408] @ 109890 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #404] @ 109868 │ │ │ │ - ldr r2, [pc, #364] @ 109844 │ │ │ │ + ldr r0, [pc, #404] @ 109894 │ │ │ │ + ldr r2, [pc, #364] @ 109870 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 109478 │ │ │ │ + b 1094a4 │ │ │ │ bl aefd4 │ │ │ │ mov r4, r0 │ │ │ │ - b 109528 │ │ │ │ - ldr r3, [pc, #308] @ 109830 │ │ │ │ - ldr r2, [pc, #324] @ 109844 │ │ │ │ + b 109554 │ │ │ │ + ldr r3, [pc, #308] @ 10985c │ │ │ │ + ldr r2, [pc, #324] @ 109870 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #344] @ 10986c │ │ │ │ - ldr r2, [pc, #344] @ 109870 │ │ │ │ - ldr r1, [pc, #344] @ 109874 │ │ │ │ - ldr r0, [pc, #344] @ 109878 │ │ │ │ + ldr r3, [pc, #344] @ 109898 │ │ │ │ + ldr r2, [pc, #344] @ 10989c │ │ │ │ + ldr r1, [pc, #344] @ 1098a0 │ │ │ │ + ldr r0, [pc, #344] @ 1098a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 109588 │ │ │ │ + b 1095b4 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 109544 │ │ │ │ + b 109570 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #268] @ 10985c │ │ │ │ - ldr r1, [pc, #296] @ 10987c │ │ │ │ + ldr r3, [pc, #268] @ 109888 │ │ │ │ + ldr r1, [pc, #296] @ 1098a8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #200] @ 109830 │ │ │ │ - ldr r1, [pc, #276] @ 109880 │ │ │ │ + ldr r3, [pc, #200] @ 10985c │ │ │ │ + ldr r1, [pc, #276] @ 1098ac │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #272] @ 109884 │ │ │ │ - ldr r2, [pc, #224] @ 109858 │ │ │ │ + ldr r0, [pc, #272] @ 1098b0 │ │ │ │ + ldr r2, [pc, #224] @ 109884 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 109478 │ │ │ │ - ldr r3, [pc, #160] @ 109830 │ │ │ │ - ldr r1, [pc, #196] @ 109858 │ │ │ │ + b 1094a4 │ │ │ │ + ldr r3, [pc, #160] @ 10985c │ │ │ │ + ldr r1, [pc, #196] @ 109884 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #236] @ 109888 │ │ │ │ + ldr r3, [pc, #236] @ 1098b4 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #224] @ 10988c │ │ │ │ - ldr r1, [pc, #224] @ 109890 │ │ │ │ - ldr r0, [pc, #224] @ 109894 │ │ │ │ + ldr r2, [pc, #224] @ 1098b8 │ │ │ │ + ldr r1, [pc, #224] @ 1098bc │ │ │ │ + ldr r0, [pc, #224] @ 1098c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 109680 │ │ │ │ - ldr r3, [pc, #200] @ 109898 │ │ │ │ - ldr r1, [pc, #200] @ 10989c │ │ │ │ - ldr r0, [pc, #200] @ 1098a0 │ │ │ │ + b 1096ac │ │ │ │ + ldr r3, [pc, #200] @ 1098c4 │ │ │ │ + ldr r1, [pc, #200] @ 1098c8 │ │ │ │ + ldr r0, [pc, #200] @ 1098cc │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1744 @ 0x6d0 │ │ │ │ - ldr r2, [pc, #192] @ 1098a4 │ │ │ │ + ldr r2, [pc, #192] @ 1098d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #176] @ 1098a8 │ │ │ │ - ldr r1, [pc, #176] @ 1098ac │ │ │ │ - ldr r0, [pc, #176] @ 1098b0 │ │ │ │ + ldr r3, [pc, #176] @ 1098d4 │ │ │ │ + ldr r1, [pc, #176] @ 1098d8 │ │ │ │ + ldr r0, [pc, #176] @ 1098dc │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1744 @ 0x6d0 │ │ │ │ - ldr r2, [pc, #168] @ 1098b4 │ │ │ │ + ldr r2, [pc, #168] @ 1098e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, r3, ip, asr #27 │ │ │ │ + eorseq r6, r3, r0, lsr #27 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r7, pc, r0, lsr r7 @ │ │ │ │ - eoreq r5, pc, r0, lsl #15 │ │ │ │ - eoreq r7, pc, ip, lsl r6 @ │ │ │ │ - eoreq r5, pc, ip, ror #12 │ │ │ │ + eoreq r7, pc, ip, lsr ip @ │ │ │ │ + eoreq r5, pc, ip, lsl #25 │ │ │ │ + eoreq r7, pc, r8, lsr #22 │ │ │ │ + eoreq r5, pc, r8, ror fp @ │ │ │ │ andeq r0, r0, sl, ror r3 │ │ │ │ - eoreq r7, pc, r4, ror #10 │ │ │ │ - @ instruction: 0x002f55b4 │ │ │ │ - eoreq r7, pc, r4, lsr #10 │ │ │ │ - eoreq r5, pc, r4, ror r5 @ │ │ │ │ + eoreq r7, pc, r0, ror sl @ │ │ │ │ + eoreq r5, pc, r0, asr #21 │ │ │ │ + eoreq r7, pc, r0, lsr sl @ │ │ │ │ + eoreq r5, pc, r0, lsl #21 │ │ │ │ andeq r0, r0, fp, ror r3 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - strdeq r6, [pc], -ip @ │ │ │ │ - eoreq r7, pc, r0, asr #9 │ │ │ │ - eoreq r5, pc, r0, lsl r5 @ │ │ │ │ - eoreq r7, pc, r8, lsl #9 │ │ │ │ - eorseq r7, r0, r0, lsl sl │ │ │ │ - eoreq r7, pc, r4, ror r4 @ │ │ │ │ - eoreq r5, pc, r4, asr #9 │ │ │ │ - eoreq r6, pc, ip, asr fp @ │ │ │ │ - eoreq r7, pc, r0, lsr #8 │ │ │ │ - eoreq r5, pc, r0, ror r4 @ │ │ │ │ - eoreq r7, pc, r0, lsl #8 │ │ │ │ - eorseq r7, r0, ip, ror r9 │ │ │ │ - eoreq r7, pc, r0, ror #7 │ │ │ │ - eoreq r5, pc, r0, lsr r4 @ │ │ │ │ - mlaseq r1, r4, r9, r9 │ │ │ │ - mlaeq lr, r4, sl, fp │ │ │ │ - eoreq fp, lr, r8, lsl fp │ │ │ │ - strdeq pc, [r2], -fp │ │ │ │ - eorseq r9, r1, ip, ror #18 │ │ │ │ - eoreq fp, lr, ip, ror #20 │ │ │ │ - eoreq fp, lr, r0, lsr #21 │ │ │ │ - strdeq pc, [r2], -pc @ │ │ │ │ + eoreq r7, pc, r8, lsl #2 │ │ │ │ + eoreq r7, pc, ip, asr #19 │ │ │ │ + eoreq r5, pc, ip, lsl sl @ │ │ │ │ + mlaeq pc, r4, r9, r7 @ │ │ │ │ + eorseq r7, r0, ip, lsl pc │ │ │ │ + eoreq r7, pc, r0, lsl #19 │ │ │ │ + ldrdeq r5, [pc], -r0 @ │ │ │ │ + eoreq r7, pc, r8, rrx │ │ │ │ + eoreq r7, pc, ip, lsr #18 │ │ │ │ + eoreq r5, pc, ip, ror r9 @ │ │ │ │ + eoreq r7, pc, ip, lsl #18 │ │ │ │ + eorseq r7, r0, r8, lsl #29 │ │ │ │ + eoreq r7, pc, ip, ror #17 │ │ │ │ + eoreq r5, pc, ip, lsr r9 @ │ │ │ │ + eorseq r9, r1, r0, lsr #29 │ │ │ │ + eoreq fp, lr, r0, lsr #31 │ │ │ │ + eoreq ip, lr, r4, lsr #32 │ │ │ │ + strdeq pc, [r2], -r8 │ │ │ │ + eorseq r9, r1, r8, ror lr │ │ │ │ + eoreq fp, lr, r8, ror pc │ │ │ │ + eoreq fp, lr, ip, lsr #31 │ │ │ │ + strdeq pc, [r2], -ip │ │ │ │ │ │ │ │ -001098b8 : │ │ │ │ +001098e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #268] @ 1099dc │ │ │ │ + ldr ip, [pc, #268] @ 109a08 │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ - ldr lr, [pc, #256] @ 1099e0 │ │ │ │ + ldr lr, [pc, #256] @ 109a0c │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ sub r3, ip, #756 @ 0x2f4 │ │ │ │ add ip, sp, #8 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #236] @ 1099e4 │ │ │ │ + ldr ip, [pc, #236] @ 109a10 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #228] @ 1099e8 │ │ │ │ + ldr r4, [pc, #228] @ 109a14 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ bl a3100 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1099d0 │ │ │ │ - ldr r3, [pc, #200] @ 1099ec │ │ │ │ + beq 1099fc │ │ │ │ + ldr r3, [pc, #200] @ 109a18 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 1099a0 │ │ │ │ + bne 1099cc │ │ │ │ mov r0, r1 │ │ │ │ - bl 10920c │ │ │ │ + bl 109238 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 1099d0 │ │ │ │ + beq 1099fc │ │ │ │ cmp r0, #0 │ │ │ │ - bne 109994 │ │ │ │ - ldr r3, [pc, #152] @ 1099f0 │ │ │ │ + bne 1099c0 │ │ │ │ + ldr r3, [pc, #152] @ 109a1c │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #132] @ 1099f4 │ │ │ │ - ldr r3, [pc, #112] @ 1099e4 │ │ │ │ + ldr r2, [pc, #132] @ 109a20 │ │ │ │ + ldr r3, [pc, #112] @ 109a10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 1099d8 │ │ │ │ + bne 109a04 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #92] @ 1099f8 │ │ │ │ + ldr r3, [pc, #92] @ 109a24 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ - b 109958 │ │ │ │ - ldr r0, [pc, #84] @ 1099fc │ │ │ │ + b 109984 │ │ │ │ + ldr r0, [pc, #84] @ 109a28 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #76] @ 109a00 │ │ │ │ - ldr r1, [pc, #76] @ 109a04 │ │ │ │ - ldr r0, [pc, #76] @ 109a08 │ │ │ │ + ldr r3, [pc, #76] @ 109a2c │ │ │ │ + ldr r1, [pc, #76] @ 109a30 │ │ │ │ + ldr r0, [pc, #76] @ 109a34 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r2, [pc, #72] @ 109a0c │ │ │ │ + ldr r2, [pc, #72] @ 109a38 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 109968 │ │ │ │ + b 109994 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq fp, r4, r8, lsr r2 │ │ │ │ - eorseq r6, r3, r4, lsl #14 │ │ │ │ + eorseq fp, r4, ip, lsl #4 │ │ │ │ + @ instruction: 0x003366d8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r6, r3, r8, ror #13 │ │ │ │ + @ instruction: 0x003366bc │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ - eorseq r6, r3, r8, lsl #13 │ │ │ │ + eorseq r6, r3, ip, asr r6 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq r2, pc, r0, lsr #14 │ │ │ │ + eoreq r2, pc, ip, lsr #24 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - ldrdeq r7, [pc], -r4 @ │ │ │ │ - eoreq r5, pc, r4, lsr #4 │ │ │ │ + eoreq r7, pc, r0, ror #13 │ │ │ │ + eoreq r5, pc, r0, lsr r7 @ │ │ │ │ andeq r0, r0, r2, ror r3 │ │ │ │ │ │ │ │ -00109a10 : │ │ │ │ +00109a3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 1005e0 │ │ │ │ - ldr r6, [pc, #384] @ 109bb4 │ │ │ │ + bl 10060c │ │ │ │ + ldr r6, [pc, #384] @ 109be0 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 109ac0 │ │ │ │ + beq 109aec │ │ │ │ cmp r0, #0 │ │ │ │ mov r4, r0 │ │ │ │ - beq 109aa8 │ │ │ │ + beq 109ad4 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 109b1c │ │ │ │ + beq 109b48 │ │ │ │ mov r1, #0 │ │ │ │ bl a7518 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 109b58 │ │ │ │ - ldr r3, [pc, #332] @ 109bb8 │ │ │ │ + beq 109b84 │ │ │ │ + ldr r3, [pc, #332] @ 109be4 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 109b80 │ │ │ │ - bl 10920c │ │ │ │ + bne 109bac │ │ │ │ + bl 109238 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 109aa0 │ │ │ │ + beq 109acc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 109ab4 │ │ │ │ + beq 109ae0 │ │ │ │ cmp r4, #2 │ │ │ │ - beq 109af4 │ │ │ │ + beq 109b20 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 109aa0 │ │ │ │ - ldr r3, [pc, #244] @ 109bbc │ │ │ │ - ldr r1, [pc, #244] @ 109bc0 │ │ │ │ + b 109acc │ │ │ │ + ldr r3, [pc, #244] @ 109be8 │ │ │ │ + ldr r1, [pc, #244] @ 109bec │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #240] @ 109bc4 │ │ │ │ + ldr r0, [pc, #240] @ 109bf0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl b6f00 │ │ │ │ mov r4, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #192] @ 109bbc │ │ │ │ - ldr r1, [pc, #200] @ 109bc8 │ │ │ │ + ldr r3, [pc, #192] @ 109be8 │ │ │ │ + ldr r1, [pc, #200] @ 109bf4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #196] @ 109bcc │ │ │ │ + ldr r0, [pc, #196] @ 109bf8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl b6f00 │ │ │ │ - b 109aa8 │ │ │ │ - ldr r3, [pc, #152] @ 109bbc │ │ │ │ + b 109ad4 │ │ │ │ + ldr r3, [pc, #152] @ 109be8 │ │ │ │ mov r0, #127 @ 0x7f │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r1, [pc, #160] @ 109bd0 │ │ │ │ + ldr r1, [pc, #160] @ 109bfc │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #156] @ 109bd4 │ │ │ │ + ldr r3, [pc, #156] @ 109c00 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #152] @ 109bd8 │ │ │ │ - ldr r0, [pc, #152] @ 109bdc │ │ │ │ + ldr r2, [pc, #152] @ 109c04 │ │ │ │ + ldr r0, [pc, #152] @ 109c08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 109ae4 │ │ │ │ - ldr r3, [pc, #92] @ 109bbc │ │ │ │ - ldr r1, [pc, #124] @ 109be0 │ │ │ │ + b 109b10 │ │ │ │ + ldr r3, [pc, #92] @ 109be8 │ │ │ │ + ldr r1, [pc, #124] @ 109c0c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #120] @ 109be4 │ │ │ │ + ldr r0, [pc, #120] @ 109c10 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl b6f00 │ │ │ │ - b 109ae4 │ │ │ │ - ldr r3, [pc, #52] @ 109bbc │ │ │ │ - ldr r0, [pc, #92] @ 109be8 │ │ │ │ + b 109b10 │ │ │ │ + ldr r3, [pc, #52] @ 109be8 │ │ │ │ + ldr r0, [pc, #92] @ 109c14 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #80] @ 109bec │ │ │ │ + ldr r1, [pc, #80] @ 109c18 │ │ │ │ stm sp, {r0, r5} │ │ │ │ - ldr r0, [pc, #76] @ 109bf0 │ │ │ │ + ldr r0, [pc, #76] @ 109c1c │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 109ae4 │ │ │ │ - eorseq r6, r3, r8, asr #11 │ │ │ │ + b 109b10 │ │ │ │ + mlaseq r3, ip, r5, r6 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq r7, pc, r4, asr #1 │ │ │ │ - eoreq r5, pc, r0, lsl #1 │ │ │ │ - mlaeq pc, r0, r0, r7 @ │ │ │ │ - eoreq r5, pc, ip, asr #32 │ │ │ │ - eoreq r7, pc, r0, asr r0 @ │ │ │ │ - mlaseq r0, ip, r5, fp │ │ │ │ - eoreq r2, pc, ip, asr #2 │ │ │ │ - eoreq r5, pc, ip │ │ │ │ - eoreq r7, pc, ip, lsr #32 │ │ │ │ - eoreq r4, pc, r8, ror #31 │ │ │ │ - eoreq r2, pc, r8, lsr r5 @ │ │ │ │ - strdeq r6, [pc], -r4 @ │ │ │ │ - @ instruction: 0x002f4fb0 │ │ │ │ + ldrdeq r7, [pc], -r0 @ │ │ │ │ + eoreq r5, pc, ip, lsl #11 │ │ │ │ + mlaeq pc, ip, r5, r7 @ │ │ │ │ + eoreq r5, pc, r8, asr r5 @ │ │ │ │ + eoreq r7, pc, ip, asr r5 @ │ │ │ │ + eorseq fp, r0, r8, lsr #21 │ │ │ │ + eoreq r2, pc, r8, asr r6 @ │ │ │ │ + eoreq r5, pc, r8, lsl r5 @ │ │ │ │ + eoreq r7, pc, r8, lsr r5 @ │ │ │ │ + strdeq r5, [pc], -r4 @ │ │ │ │ + eoreq r2, pc, r4, asr #20 │ │ │ │ + eoreq r7, pc, r0, lsl #10 │ │ │ │ + @ instruction: 0x002f54bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 109a10 │ │ │ │ - ldr r4, [pc, #64] @ 109c50 │ │ │ │ + bl 109a3c │ │ │ │ + ldr r4, [pc, #64] @ 109c7c │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 109c48 │ │ │ │ + beq 109c74 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 109c3c │ │ │ │ - ldr r3, [pc, #44] @ 109c54 │ │ │ │ + bne 109c68 │ │ │ │ + ldr r3, [pc, #44] @ 109c80 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #20] @ 109c58 │ │ │ │ + ldr r3, [pc, #20] @ 109c84 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ - b 109c28 │ │ │ │ + b 109c54 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - eorseq r6, r3, ip, ror #7 │ │ │ │ + eorseq r6, r3, r0, asr #7 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ │ │ │ │ -00109c5c : │ │ │ │ +00109c88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ - ldr r6, [pc, #1484] @ 10a244 │ │ │ │ + ldr r6, [pc, #1484] @ 10a270 │ │ │ │ cmp r3, #114 @ 0x72 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ - beq 109ce8 │ │ │ │ - ldr r3, [pc, #1468] @ 10a248 │ │ │ │ + beq 109d14 │ │ │ │ + ldr r3, [pc, #1468] @ 10a274 │ │ │ │ ldr r5, [r6, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 109ca0 │ │ │ │ + beq 109ccc │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ mov r0, r5 │ │ │ │ bl 50138 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 109cc8 │ │ │ │ + beq 109cf4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 109cdc │ │ │ │ + beq 109d08 │ │ │ │ cmp r4, #0 │ │ │ │ andge r0, r4, #255 @ 0xff │ │ │ │ - blt 109ea0 │ │ │ │ + blt 109ecc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 109cc8 │ │ │ │ + b 109cf4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 10a1cc │ │ │ │ + beq 10a1f8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 109ed0 │ │ │ │ - ldr r1, [pc, #1344] @ 10a24c │ │ │ │ + beq 109efc │ │ │ │ + ldr r1, [pc, #1344] @ 10a278 │ │ │ │ add r2, r3, #1 │ │ │ │ str r2, [r0] │ │ │ │ ldr r5, [r6, r1] │ │ │ │ cmp r0, r5 │ │ │ │ - beq 109ca0 │ │ │ │ + beq 109ccc │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 109d30 │ │ │ │ + beq 109d5c │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 109ee4 │ │ │ │ + beq 109f10 │ │ │ │ ldr r7, [r0, #12] │ │ │ │ tst r7, #1 │ │ │ │ - bne 109fb0 │ │ │ │ - ldr r3, [pc, #1292] @ 10a250 │ │ │ │ + bne 109fdc │ │ │ │ + ldr r3, [pc, #1292] @ 10a27c │ │ │ │ ldr r4, [r6, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 109f68 │ │ │ │ + beq 109f94 │ │ │ │ ldr r5, [r3, #48] @ 0x30 │ │ │ │ cmp r5, #1 │ │ │ │ - beq 109fbc │ │ │ │ + beq 109fe8 │ │ │ │ tst r5, #1 │ │ │ │ - bne 10a004 │ │ │ │ + bne 10a030 │ │ │ │ ldr r8, [r3, #44] @ 0x2c │ │ │ │ cmp r8, #1 │ │ │ │ - beq 10a068 │ │ │ │ + beq 10a094 │ │ │ │ tst r8, #1 │ │ │ │ - bne 10a0b8 │ │ │ │ + bne 10a0e4 │ │ │ │ mov r0, #0 │ │ │ │ bl 4fbb0 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 10a0c4 │ │ │ │ + beq 10a0f0 │ │ │ │ mov r0, r5 │ │ │ │ bl aaa68 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 50270 │ │ │ │ cmp r5, #0 │ │ │ │ mov r9, r0 │ │ │ │ - beq 10a1f4 │ │ │ │ + beq 10a220 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 109dc8 │ │ │ │ + beq 109df4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 109f38 │ │ │ │ + beq 109f64 │ │ │ │ cmp r9, #0 │ │ │ │ - blt 10a104 │ │ │ │ + blt 10a130 │ │ │ │ mov r0, r8 │ │ │ │ bl aaa68 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 50270 │ │ │ │ cmp r5, #0 │ │ │ │ mov r8, r0 │ │ │ │ - beq 10a21c │ │ │ │ + beq 10a248 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 109e10 │ │ │ │ + beq 109e3c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 109f44 │ │ │ │ + beq 109f70 │ │ │ │ cmp r8, #0 │ │ │ │ - blt 10a144 │ │ │ │ + blt 10a170 │ │ │ │ mov r0, r7 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fc88 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 109e50 │ │ │ │ + beq 109e7c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 109f50 │ │ │ │ + beq 109f7c │ │ │ │ cmp r5, #0 │ │ │ │ - beq 10a1a4 │ │ │ │ + beq 10a1d0 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 109e74 │ │ │ │ + beq 109ea0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 109f5c │ │ │ │ + beq 109f88 │ │ │ │ cmp r7, #0 │ │ │ │ - blt 10a17c │ │ │ │ + blt 10a1a8 │ │ │ │ and r7, r7, #255 @ 0xff │ │ │ │ cmp r7, #0 │ │ │ │ - bne 109f2c │ │ │ │ - ldr r3, [pc, #952] @ 10a248 │ │ │ │ + bne 109f58 │ │ │ │ + ldr r3, [pc, #952] @ 10a274 │ │ │ │ ldr r5, [r6, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 109c98 │ │ │ │ - b 109ca0 │ │ │ │ - ldr r3, [pc, #940] @ 10a254 │ │ │ │ - ldr r1, [pc, #940] @ 10a258 │ │ │ │ + bne 109cc4 │ │ │ │ + b 109ccc │ │ │ │ + ldr r3, [pc, #940] @ 10a280 │ │ │ │ + ldr r1, [pc, #940] @ 10a284 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #936] @ 10a25c │ │ │ │ + ldr r0, [pc, #936] @ 10a288 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r3, [pc, #884] @ 10a24c │ │ │ │ + ldr r3, [pc, #884] @ 10a278 │ │ │ │ ldr r5, [r6, r3] │ │ │ │ cmp r0, r5 │ │ │ │ - bne 109d30 │ │ │ │ - b 109ca0 │ │ │ │ + bne 109d5c │ │ │ │ + b 109ccc │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, r5 │ │ │ │ - bne 109d30 │ │ │ │ - ldr r3, [pc, #856] @ 10a254 │ │ │ │ - ldr ip, [pc, #864] @ 10a260 │ │ │ │ + bne 109d5c │ │ │ │ + ldr r3, [pc, #856] @ 10a280 │ │ │ │ + ldr ip, [pc, #864] @ 10a28c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r1, [pc, #860] @ 10a264 │ │ │ │ + ldr r1, [pc, #860] @ 10a290 │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r0, [pc, #852] @ 10a268 │ │ │ │ + ldr r0, [pc, #852] @ 10a294 │ │ │ │ add ip, pc, ip │ │ │ │ - ldr r2, [pc, #848] @ 10a26c │ │ │ │ + ldr r2, [pc, #848] @ 10a298 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ - b 109ec4 │ │ │ │ - ldr r3, [pc, #828] @ 10a270 │ │ │ │ + b 109ef0 │ │ │ │ + ldr r3, [pc, #828] @ 10a29c │ │ │ │ ldr r5, [r6, r3] │ │ │ │ - b 109e90 │ │ │ │ + b 109ebc │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 109dc8 │ │ │ │ + b 109df4 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 109e10 │ │ │ │ + b 109e3c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 109e50 │ │ │ │ + b 109e7c │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 109e74 │ │ │ │ + b 109ea0 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #764] @ 10a274 │ │ │ │ - ldr r1, [pc, #764] @ 10a278 │ │ │ │ + ldr r3, [pc, #764] @ 10a2a0 │ │ │ │ + ldr r1, [pc, #764] @ 10a2a4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #708] @ 10a254 │ │ │ │ - ldr r1, [pc, #744] @ 10a27c │ │ │ │ + ldr r3, [pc, #708] @ 10a280 │ │ │ │ + ldr r1, [pc, #744] @ 10a2a8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #740] @ 10a280 │ │ │ │ - ldr r2, [pc, #716] @ 10a26c │ │ │ │ + ldr r0, [pc, #740] @ 10a2ac │ │ │ │ + ldr r2, [pc, #716] @ 10a298 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 109ec4 │ │ │ │ + b 109ef0 │ │ │ │ mov r0, r7 │ │ │ │ bl a4704 │ │ │ │ - b 109d3c │ │ │ │ - ldr r3, [pc, #656] @ 10a254 │ │ │ │ - ldr r1, [pc, #676] @ 10a26c │ │ │ │ + b 109d68 │ │ │ │ + ldr r3, [pc, #656] @ 10a280 │ │ │ │ + ldr r1, [pc, #676] @ 10a298 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r3, [pc, #692] @ 10a284 │ │ │ │ + ldr r3, [pc, #692] @ 10a2b0 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #680] @ 10a288 │ │ │ │ - ldr r1, [pc, #680] @ 10a28c │ │ │ │ - ldr r0, [pc, #680] @ 10a290 │ │ │ │ + ldr r2, [pc, #680] @ 10a2b4 │ │ │ │ + ldr r1, [pc, #680] @ 10a2b8 │ │ │ │ + ldr r0, [pc, #680] @ 10a2bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ - b 109ec4 │ │ │ │ + b 109ef0 │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 109d64 │ │ │ │ + bne 109d90 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #580] @ 10a274 │ │ │ │ - ldr r1, [pc, #608] @ 10a294 │ │ │ │ + ldr r3, [pc, #580] @ 10a2a0 │ │ │ │ + ldr r1, [pc, #608] @ 10a2c0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #524] @ 10a254 │ │ │ │ - ldr r1, [pc, #588] @ 10a298 │ │ │ │ + ldr r3, [pc, #524] @ 10a280 │ │ │ │ + ldr r1, [pc, #588] @ 10a2c4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #584] @ 10a29c │ │ │ │ - ldr r2, [pc, #532] @ 10a26c │ │ │ │ + ldr r0, [pc, #584] @ 10a2c8 │ │ │ │ + ldr r2, [pc, #532] @ 10a298 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 109ec4 │ │ │ │ - ldr r3, [pc, #484] @ 10a254 │ │ │ │ - ldr r2, [pc, #504] @ 10a26c │ │ │ │ + b 109ef0 │ │ │ │ + ldr r3, [pc, #484] @ 10a280 │ │ │ │ + ldr r2, [pc, #504] @ 10a298 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #536] @ 10a2a0 │ │ │ │ - ldr r2, [pc, #536] @ 10a2a4 │ │ │ │ - ldr r1, [pc, #536] @ 10a2a8 │ │ │ │ - ldr r0, [pc, #536] @ 10a2ac │ │ │ │ + ldr r3, [pc, #536] @ 10a2cc │ │ │ │ + ldr r2, [pc, #536] @ 10a2d0 │ │ │ │ + ldr r1, [pc, #536] @ 10a2d4 │ │ │ │ + ldr r0, [pc, #536] @ 10a2d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - b 109ec4 │ │ │ │ + b 109ef0 │ │ │ │ mov r0, r8 │ │ │ │ bl a4704 │ │ │ │ - b 109d78 │ │ │ │ - ldr r3, [pc, #392] @ 10a254 │ │ │ │ - ldr r1, [pc, #480] @ 10a2b0 │ │ │ │ + b 109da4 │ │ │ │ + ldr r3, [pc, #392] @ 10a280 │ │ │ │ + ldr r1, [pc, #480] @ 10a2dc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #476] @ 10a2b4 │ │ │ │ - ldr r2, [pc, #400] @ 10a26c │ │ │ │ + ldr r0, [pc, #476] @ 10a2e0 │ │ │ │ + ldr r2, [pc, #400] @ 10a298 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ - b 109ec4 │ │ │ │ - ldr r3, [pc, #328] @ 10a254 │ │ │ │ - ldr r1, [pc, #424] @ 10a2b8 │ │ │ │ + b 109ef0 │ │ │ │ + ldr r3, [pc, #328] @ 10a280 │ │ │ │ + ldr r1, [pc, #424] @ 10a2e4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #420] @ 10a2bc │ │ │ │ - ldr r2, [pc, #336] @ 10a26c │ │ │ │ + ldr r0, [pc, #420] @ 10a2e8 │ │ │ │ + ldr r2, [pc, #336] @ 10a298 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 109ec4 │ │ │ │ - ldr r3, [pc, #264] @ 10a254 │ │ │ │ - ldr r1, [pc, #368] @ 10a2c0 │ │ │ │ + b 109ef0 │ │ │ │ + ldr r3, [pc, #264] @ 10a280 │ │ │ │ + ldr r1, [pc, #368] @ 10a2ec │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #364] @ 10a2c4 │ │ │ │ - ldr r2, [pc, #272] @ 10a26c │ │ │ │ + ldr r0, [pc, #364] @ 10a2f0 │ │ │ │ + ldr r2, [pc, #272] @ 10a298 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 109ec4 │ │ │ │ - ldr r3, [pc, #208] @ 10a254 │ │ │ │ - ldr r1, [pc, #320] @ 10a2c8 │ │ │ │ + b 109ef0 │ │ │ │ + ldr r3, [pc, #208] @ 10a280 │ │ │ │ + ldr r1, [pc, #320] @ 10a2f4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #316] @ 10a2cc │ │ │ │ - ldr r2, [pc, #216] @ 10a26c │ │ │ │ + ldr r0, [pc, #316] @ 10a2f8 │ │ │ │ + ldr r2, [pc, #216] @ 10a298 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 109ec4 │ │ │ │ - ldr r3, [pc, #292] @ 10a2d0 │ │ │ │ - ldr r1, [pc, #292] @ 10a2d4 │ │ │ │ - ldr r0, [pc, #292] @ 10a2d8 │ │ │ │ + b 109ef0 │ │ │ │ + ldr r3, [pc, #292] @ 10a2fc │ │ │ │ + ldr r1, [pc, #292] @ 10a300 │ │ │ │ + ldr r0, [pc, #292] @ 10a304 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1712 @ 0x6b0 │ │ │ │ - ldr r2, [pc, #284] @ 10a2dc │ │ │ │ + ldr r2, [pc, #284] @ 10a308 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #268] @ 10a2e0 │ │ │ │ - ldr r1, [pc, #268] @ 10a2e4 │ │ │ │ - ldr r0, [pc, #268] @ 10a2e8 │ │ │ │ + ldr r3, [pc, #268] @ 10a30c │ │ │ │ + ldr r1, [pc, #268] @ 10a310 │ │ │ │ + ldr r0, [pc, #268] @ 10a314 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1712 @ 0x6b0 │ │ │ │ - ldr r2, [pc, #260] @ 10a2ec │ │ │ │ + ldr r2, [pc, #260] @ 10a318 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #244] @ 10a2f0 │ │ │ │ - ldr r1, [pc, #244] @ 10a2f4 │ │ │ │ - ldr r0, [pc, #244] @ 10a2f8 │ │ │ │ + ldr r3, [pc, #244] @ 10a31c │ │ │ │ + ldr r1, [pc, #244] @ 10a320 │ │ │ │ + ldr r0, [pc, #244] @ 10a324 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1712 @ 0x6b0 │ │ │ │ - ldr r2, [pc, #236] @ 10a2fc │ │ │ │ + ldr r2, [pc, #236] @ 10a328 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #220] @ 10a300 │ │ │ │ - ldr r1, [pc, #220] @ 10a304 │ │ │ │ - ldr r0, [pc, #220] @ 10a308 │ │ │ │ + ldr r3, [pc, #220] @ 10a32c │ │ │ │ + ldr r1, [pc, #220] @ 10a330 │ │ │ │ + ldr r0, [pc, #220] @ 10a334 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1712 @ 0x6b0 │ │ │ │ - ldr r2, [pc, #212] @ 10a30c │ │ │ │ + ldr r2, [pc, #212] @ 10a338 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, r3, ip, ror r3 │ │ │ │ + eorseq r6, r3, r0, asr r3 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r6, pc, r8, lsl #26 │ │ │ │ - eoreq r4, pc, r4, lsr sp @ │ │ │ │ - @ instruction: 0x002f42bc │ │ │ │ - eoreq r6, pc, r4, lsr #25 │ │ │ │ - ldrdeq r4, [pc], -r0 @ │ │ │ │ + eoreq r7, pc, r4, lsl r2 @ │ │ │ │ + eoreq r5, pc, r0, asr #4 │ │ │ │ + eoreq r4, pc, r8, asr #15 │ │ │ │ + @ instruction: 0x002f71b0 │ │ │ │ + ldrdeq r5, [pc], -ip @ │ │ │ │ muleq r0, r7, r3 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq r6, pc, r4, lsr r3 @ │ │ │ │ - eoreq r6, pc, ip, lsl ip @ │ │ │ │ - eoreq r4, pc, r8, asr #24 │ │ │ │ - eorseq ip, r0, r0, lsl #9 │ │ │ │ - eorseq r7, r0, r8, asr #2 │ │ │ │ - ldrdeq r6, [pc], -r0 @ │ │ │ │ - strdeq r4, [pc], -ip @ │ │ │ │ - eoreq r6, pc, ip, ror r2 @ │ │ │ │ - eoreq r6, pc, r4, ror #22 │ │ │ │ - mlaeq pc, r0, fp, r4 @ │ │ │ │ - ldrdeq r6, [pc], -r8 @ │ │ │ │ - mlaseq r0, ip, r0, r7 │ │ │ │ - eoreq r6, pc, r4, lsr #22 │ │ │ │ - eoreq r4, pc, r0, asr fp @ │ │ │ │ - eoreq r6, pc, r0, ror #21 │ │ │ │ - eoreq r4, pc, ip, lsl #22 │ │ │ │ - eoreq r6, pc, r0, lsr #21 │ │ │ │ - eoreq r4, pc, ip, asr #21 │ │ │ │ - eoreq r6, pc, r0, ror #20 │ │ │ │ - eoreq r4, pc, ip, lsl #21 │ │ │ │ - eoreq r6, pc, r8, lsr #20 │ │ │ │ - eoreq r4, pc, r4, asr sl @ │ │ │ │ - @ instruction: 0x00318fb8 │ │ │ │ - strheq fp, [lr], -r8 @ │ │ │ │ - eoreq r5, pc, r0, lsl #20 │ │ │ │ - @ instruction: 0x0002f3bf │ │ │ │ - mlaseq r1, r0, pc, r8 @ │ │ │ │ - mlaeq lr, r0, r0, fp │ │ │ │ - eoreq fp, lr, ip, lsr #2 │ │ │ │ - andeq pc, r2, sp, ror #6 │ │ │ │ - eorseq r8, r1, r8, ror #30 │ │ │ │ - eoreq fp, lr, r8, rrx │ │ │ │ - mlaeq pc, r8, ip, r5 @ │ │ │ │ - andeq pc, r2, lr, lsr #7 │ │ │ │ - eorseq r8, r1, r0, asr #30 │ │ │ │ - eoreq fp, lr, r0, asr #32 │ │ │ │ - eoreq r5, pc, r0, asr sl @ │ │ │ │ - @ instruction: 0x0002f3b6 │ │ │ │ + eoreq r6, pc, r0, asr #16 │ │ │ │ + eoreq r7, pc, r8, lsr #2 │ │ │ │ + eoreq r5, pc, r4, asr r1 @ │ │ │ │ + eorseq ip, r0, ip, lsl #19 │ │ │ │ + eorseq r7, r0, r4, asr r6 │ │ │ │ + ldrdeq r7, [pc], -ip @ │ │ │ │ + eoreq r5, pc, r8, lsl #2 │ │ │ │ + eoreq r6, pc, r8, lsl #15 │ │ │ │ + eoreq r7, pc, r0, ror r0 @ │ │ │ │ + mlaeq pc, ip, r0, r5 @ │ │ │ │ + eoreq r6, pc, r4, ror #31 │ │ │ │ + eorseq r7, r0, r8, lsr #11 │ │ │ │ + eoreq r7, pc, r0, lsr r0 @ │ │ │ │ + eoreq r5, pc, ip, asr r0 @ │ │ │ │ + eoreq r6, pc, ip, ror #31 │ │ │ │ + eoreq r5, pc, r8, lsl r0 @ │ │ │ │ + eoreq r6, pc, ip, lsr #31 │ │ │ │ + ldrdeq r4, [pc], -r8 @ │ │ │ │ + eoreq r6, pc, ip, ror #30 │ │ │ │ + mlaeq pc, r8, pc, r4 @ │ │ │ │ + eoreq r6, pc, r4, lsr pc @ │ │ │ │ + eoreq r4, pc, r0, ror #30 │ │ │ │ + eorseq r9, r1, r4, asr #9 │ │ │ │ + eoreq fp, lr, r4, asr #11 │ │ │ │ + eoreq r5, pc, ip, lsl #30 │ │ │ │ + @ instruction: 0x0002f3bc │ │ │ │ + mlaseq r1, ip, r4, r9 │ │ │ │ + mlaeq lr, ip, r5, fp │ │ │ │ + eoreq fp, lr, r8, lsr r6 │ │ │ │ + andeq pc, r2, sl, ror #6 │ │ │ │ + eorseq r9, r1, r4, ror r4 │ │ │ │ + eoreq fp, lr, r4, ror r5 │ │ │ │ + eoreq r6, pc, r4, lsr #3 │ │ │ │ + andeq pc, r2, fp, lsr #7 │ │ │ │ + eorseq r9, r1, ip, asr #8 │ │ │ │ + eoreq fp, lr, ip, asr #10 │ │ │ │ + eoreq r5, pc, ip, asr pc @ │ │ │ │ + @ instruction: 0x0002f3b3 │ │ │ │ │ │ │ │ -0010a310 : │ │ │ │ +0010a33c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #268] @ 10a434 │ │ │ │ + ldr ip, [pc, #268] @ 10a460 │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ - ldr lr, [pc, #256] @ 10a438 │ │ │ │ + ldr lr, [pc, #256] @ 10a464 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ sub r3, ip, #708 @ 0x2c4 │ │ │ │ add ip, sp, #8 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #236] @ 10a43c │ │ │ │ + ldr ip, [pc, #236] @ 10a468 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #228] @ 10a440 │ │ │ │ + ldr r4, [pc, #228] @ 10a46c │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ bl a3100 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 10a428 │ │ │ │ - ldr r3, [pc, #200] @ 10a444 │ │ │ │ + beq 10a454 │ │ │ │ + ldr r3, [pc, #200] @ 10a470 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 10a3f8 │ │ │ │ + bne 10a424 │ │ │ │ mov r0, r1 │ │ │ │ - bl 109c5c │ │ │ │ + bl 109c88 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 10a428 │ │ │ │ + beq 10a454 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 10a3ec │ │ │ │ - ldr r3, [pc, #152] @ 10a448 │ │ │ │ + bne 10a418 │ │ │ │ + ldr r3, [pc, #152] @ 10a474 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #132] @ 10a44c │ │ │ │ - ldr r3, [pc, #112] @ 10a43c │ │ │ │ + ldr r2, [pc, #132] @ 10a478 │ │ │ │ + ldr r3, [pc, #112] @ 10a468 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 10a430 │ │ │ │ + bne 10a45c │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #92] @ 10a450 │ │ │ │ + ldr r3, [pc, #92] @ 10a47c │ │ │ │ ldr r0, [r4, r3] │ │ │ │ - b 10a3b0 │ │ │ │ - ldr r0, [pc, #84] @ 10a454 │ │ │ │ + b 10a3dc │ │ │ │ + ldr r0, [pc, #84] @ 10a480 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #76] @ 10a458 │ │ │ │ - ldr r1, [pc, #76] @ 10a45c │ │ │ │ - ldr r0, [pc, #76] @ 10a460 │ │ │ │ + ldr r3, [pc, #76] @ 10a484 │ │ │ │ + ldr r1, [pc, #76] @ 10a488 │ │ │ │ + ldr r0, [pc, #76] @ 10a48c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r2, [pc, #72] @ 10a464 │ │ │ │ + ldr r2, [pc, #72] @ 10a490 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 10a3c0 │ │ │ │ + b 10a3ec │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq sl, r4, r0, ror #15 │ │ │ │ - eorseq r5, r3, ip, lsr #25 │ │ │ │ + @ instruction: 0x0034a7b4 │ │ │ │ + eorseq r5, r3, r0, lsl #25 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - mlaseq r3, r0, ip, r5 │ │ │ │ + eorseq r5, r3, r4, ror #24 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ - eorseq r5, r3, r0, lsr ip │ │ │ │ + eorseq r5, r3, r4, lsl #24 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq r1, pc, r8, asr #25 │ │ │ │ + ldrdeq r2, [pc], -r4 @ │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r6, pc, r0, lsr #15 │ │ │ │ - eoreq r4, pc, ip, asr #15 │ │ │ │ + eoreq r6, pc, ip, lsr #25 │ │ │ │ + ldrdeq r4, [pc], -r8 @ │ │ │ │ andeq r0, r0, lr, lsl #7 │ │ │ │ │ │ │ │ -0010a468 : │ │ │ │ +0010a494 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ - ldr r3, [pc, #112] @ 10a4f4 │ │ │ │ + ldr r3, [pc, #112] @ 10a520 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ - beq 10a4ac │ │ │ │ + beq 10a4d8 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r2, [pc, #68] @ 10a4f8 │ │ │ │ + ldr r2, [pc, #68] @ 10a524 │ │ │ │ mov r1, #17 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ - ldr r3, [pc, #60] @ 10a4fc │ │ │ │ + ldr r3, [pc, #60] @ 10a528 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #48] @ 10a500 │ │ │ │ - ldr r1, [pc, #48] @ 10a504 │ │ │ │ - ldr r0, [pc, #48] @ 10a508 │ │ │ │ + ldr r2, [pc, #48] @ 10a52c │ │ │ │ + ldr r1, [pc, #48] @ 10a530 │ │ │ │ + ldr r0, [pc, #48] @ 10a534 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, pc} │ │ │ │ - eorseq r5, r3, r0, ror fp │ │ │ │ + eorseq r5, r3, r4, asr #22 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq r3, r0, ip, lsr ip │ │ │ │ - eoreq r4, pc, r8, asr #19 │ │ │ │ - strdeq r6, [pc], -ip @ │ │ │ │ - eoreq r4, pc, r4, asr #19 │ │ │ │ + eorseq r4, r0, r8, asr #2 │ │ │ │ + ldrdeq r4, [pc], -r4 @ │ │ │ │ + eoreq r6, pc, r8, lsl #24 │ │ │ │ + ldrdeq r4, [pc], -r0 @ │ │ │ │ │ │ │ │ -0010a50c : │ │ │ │ +0010a538 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #128] @ 10a5b0 │ │ │ │ + ldr r3, [pc, #128] @ 10a5dc │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, ip │ │ │ │ sub r3, r3, #660 @ 0x294 │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #108] @ 10a5b4 │ │ │ │ + ldr r5, [pc, #108] @ 10a5e0 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 10a5a8 │ │ │ │ - ldr r3, [pc, #96] @ 10a5b8 │ │ │ │ + beq 10a5d4 │ │ │ │ + ldr r3, [pc, #96] @ 10a5e4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 10a574 │ │ │ │ + bne 10a5a0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 10a468 │ │ │ │ - ldr r0, [pc, #64] @ 10a5bc │ │ │ │ + b 10a494 │ │ │ │ + ldr r0, [pc, #64] @ 10a5e8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #52] @ 10a5c0 │ │ │ │ - ldr r1, [pc, #52] @ 10a5c4 │ │ │ │ - ldr r0, [pc, #52] @ 10a5c8 │ │ │ │ + ldr r3, [pc, #52] @ 10a5ec │ │ │ │ + ldr r1, [pc, #52] @ 10a5f0 │ │ │ │ + ldr r0, [pc, #52] @ 10a5f4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x0034a5d8 │ │ │ │ - @ instruction: 0x00335ab4 │ │ │ │ + eorseq sl, r4, ip, lsr #11 │ │ │ │ + eorseq r5, r3, r8, lsl #21 │ │ │ │ andeq r0, r0, r8, ror #14 │ │ │ │ - eoreq r4, pc, r8, lsl r9 @ │ │ │ │ + eoreq r4, pc, r4, lsr #28 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eoreq r6, pc, r4, asr #12 │ │ │ │ - eoreq r4, pc, r8, lsl #18 │ │ │ │ + eoreq r6, pc, r0, asr fp @ │ │ │ │ + eoreq r4, pc, r4, lsl lr @ │ │ │ │ │ │ │ │ -0010a5cc : │ │ │ │ +0010a5f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ - ldr r3, [pc, #112] @ 10a658 │ │ │ │ + ldr r3, [pc, #112] @ 10a684 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ - beq 10a610 │ │ │ │ + beq 10a63c │ │ │ │ ldr r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r2, [pc, #68] @ 10a65c │ │ │ │ + ldr r2, [pc, #68] @ 10a688 │ │ │ │ mov r1, #25 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ - ldr r3, [pc, #60] @ 10a660 │ │ │ │ + ldr r3, [pc, #60] @ 10a68c │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #48] @ 10a664 │ │ │ │ - ldr r1, [pc, #48] @ 10a668 │ │ │ │ - ldr r0, [pc, #48] @ 10a66c │ │ │ │ + ldr r2, [pc, #48] @ 10a690 │ │ │ │ + ldr r1, [pc, #48] @ 10a694 │ │ │ │ + ldr r0, [pc, #48] @ 10a698 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, pc} │ │ │ │ - eorseq r5, r3, ip, lsl #20 │ │ │ │ + eorseq r5, r3, r0, ror #19 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eoreq r6, pc, r4, lsr #11 │ │ │ │ - eoreq r4, pc, r8, lsl #17 │ │ │ │ - eorseq ip, r0, r8, lsr #28 │ │ │ │ - eoreq r4, pc, r0, ror #16 │ │ │ │ + @ instruction: 0x002f6ab0 │ │ │ │ + mlaeq pc, r4, sp, r4 @ │ │ │ │ + eorseq sp, r0, r4, lsr r3 │ │ │ │ + eoreq r4, pc, ip, ror #26 │ │ │ │ │ │ │ │ -0010a670 : │ │ │ │ +0010a69c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #128] @ 10a714 │ │ │ │ + ldr r3, [pc, #128] @ 10a740 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, ip │ │ │ │ sub r3, r3, #612 @ 0x264 │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #108] @ 10a718 │ │ │ │ + ldr r5, [pc, #108] @ 10a744 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 10a70c │ │ │ │ - ldr r3, [pc, #96] @ 10a71c │ │ │ │ + beq 10a738 │ │ │ │ + ldr r3, [pc, #96] @ 10a748 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 10a6d8 │ │ │ │ + bne 10a704 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 10a5cc │ │ │ │ - ldr r0, [pc, #64] @ 10a720 │ │ │ │ + b 10a5f8 │ │ │ │ + ldr r0, [pc, #64] @ 10a74c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #52] @ 10a724 │ │ │ │ - ldr r1, [pc, #52] @ 10a728 │ │ │ │ - ldr r0, [pc, #52] @ 10a72c │ │ │ │ + ldr r3, [pc, #52] @ 10a750 │ │ │ │ + ldr r1, [pc, #52] @ 10a754 │ │ │ │ + ldr r0, [pc, #52] @ 10a758 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #24 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eorseq sl, r4, r4, ror r4 │ │ │ │ - eorseq r5, r3, r0, asr r9 │ │ │ │ + eorseq sl, r4, r8, asr #8 │ │ │ │ + eorseq r5, r3, r4, lsr #18 │ │ │ │ andeq r0, r0, r0, asr #11 │ │ │ │ - ldrdeq r4, [pc], -r8 @ │ │ │ │ + eoreq r4, pc, r4, ror #25 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - eorseq ip, r0, r0, ror sp │ │ │ │ - eoreq r4, pc, r4, lsr #15 │ │ │ │ + eorseq sp, r0, ip, ror r2 │ │ │ │ + @ instruction: 0x002f4cb0 │ │ │ │ │ │ │ │ -0010a730 : │ │ │ │ +0010a75c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r1 │ │ │ │ - ldr r1, [pc, #4060] @ 10b728 │ │ │ │ + ldr r1, [pc, #4060] @ 10b754 │ │ │ │ mov r8, r2 │ │ │ │ - ldr r2, [pc, #4056] @ 10b72c │ │ │ │ + ldr r2, [pc, #4056] @ 10b758 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ - ldr r6, [pc, #4048] @ 10b730 │ │ │ │ + ldr r6, [pc, #4048] @ 10b75c │ │ │ │ ldr r2, [r1, r2] │ │ │ │ sub sp, sp, #24 │ │ │ │ cmp r4, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ - beq 10acc0 │ │ │ │ + beq 10acec │ │ │ │ ldr ip, [r4] │ │ │ │ ldr r5, [r4, #48] @ 0x30 │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ addne ip, ip, #1 │ │ │ │ strne ip, [r4] │ │ │ │ cmp r5, #1 │ │ │ │ - beq 10acfc │ │ │ │ + beq 10ad28 │ │ │ │ tst r5, #1 │ │ │ │ - bne 10ab84 │ │ │ │ + bne 10abb0 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 10a974 │ │ │ │ + beq 10a9a0 │ │ │ │ cmp r5, #2 │ │ │ │ - bne 10ab98 │ │ │ │ - ldr r2, [pc, #3964] @ 10b734 │ │ │ │ + bne 10abc4 │ │ │ │ + ldr r2, [pc, #3964] @ 10b760 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ cmp r7, r2 │ │ │ │ - bne 10ac20 │ │ │ │ + bne 10ac4c │ │ │ │ ldr r5, [r4, #80] @ 0x50 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 10b0d0 │ │ │ │ + beq 10b0fc │ │ │ │ ldr r3, [r5] │ │ │ │ mov r0, r5 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ bl 4fd54 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 10a804 │ │ │ │ + beq 10a830 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 10af24 │ │ │ │ + beq 10af50 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 10b29c │ │ │ │ - ldr r3, [pc, #3876] @ 10b738 │ │ │ │ + beq 10b2c8 │ │ │ │ + ldr r3, [pc, #3876] @ 10b764 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr r8, [r6, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, r2 │ │ │ │ - ldr r3, [pc, #3860] @ 10b73c │ │ │ │ + ldr r3, [pc, #3860] @ 10b768 │ │ │ │ ldr r5, [r6, r3] │ │ │ │ - beq 10a838 │ │ │ │ + beq 10a864 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 10af44 │ │ │ │ + bne 10af70 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 10a860 │ │ │ │ + beq 10a88c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10a860 │ │ │ │ + beq 10a88c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 10ad78 │ │ │ │ + beq 10ada4 │ │ │ │ ldr r3, [r7] │ │ │ │ str r7, [r4, #84] @ 0x54 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldr sl, [r5] │ │ │ │ ldr r9, [r7, #4] │ │ │ │ - beq 10b04c │ │ │ │ + beq 10b078 │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ - beq 10c2cc │ │ │ │ + beq 10c2f8 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 10af9c │ │ │ │ + beq 10afc8 │ │ │ │ cmp sl, r9 │ │ │ │ - beq 10ad80 │ │ │ │ + beq 10adac │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r7] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r9, r3 │ │ │ │ - bne 10b23c │ │ │ │ + bne 10b268 │ │ │ │ mov r0, r7 │ │ │ │ - bl 10a468 │ │ │ │ + bl 10a494 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 10a8d4 │ │ │ │ + beq 10a900 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - bne 10a8d4 │ │ │ │ + bne 10a900 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - beq 10b274 │ │ │ │ - ldr r3, [pc, #3676] @ 10b740 │ │ │ │ + beq 10b2a0 │ │ │ │ + ldr r3, [pc, #3676] @ 10b76c │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 10aec4 │ │ │ │ + bne 10aef0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 10a91c │ │ │ │ + beq 10a948 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10a91c │ │ │ │ + beq 10a948 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 10b1ac │ │ │ │ + beq 10b1d8 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ str r5, [r4, #20] │ │ │ │ strne r3, [r5] │ │ │ │ cmp r0, #1 │ │ │ │ - beq 10a944 │ │ │ │ + beq 10a970 │ │ │ │ tst r0, #1 │ │ │ │ - bne 10b67c │ │ │ │ + bne 10b6a8 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, #2 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ - beq 10abf0 │ │ │ │ + beq 10ac1c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 10abf0 │ │ │ │ + bne 10ac1c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10abf0 │ │ │ │ - ldr r2, [pc, #3512] @ 10b734 │ │ │ │ + b 10ac1c │ │ │ │ + ldr r2, [pc, #3512] @ 10b760 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ cmp r7, r2 │ │ │ │ - bne 10ac70 │ │ │ │ + bne 10ac9c │ │ │ │ ldr r8, [r4, #20] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 10b110 │ │ │ │ + beq 10b13c │ │ │ │ ldr r2, [r8] │ │ │ │ ldr r7, [r8, #20] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10af84 │ │ │ │ + beq 10afb0 │ │ │ │ add r1, r2, #1 │ │ │ │ cmp r7, #0 │ │ │ │ str r1, [r8] │ │ │ │ - beq 10b150 │ │ │ │ + beq 10b17c │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10ad50 │ │ │ │ + beq 10ad7c │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r7] │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10a9e0 │ │ │ │ + beq 10aa0c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 10ad64 │ │ │ │ + beq 10ad90 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 10aa08 │ │ │ │ + beq 10aa34 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10aa08 │ │ │ │ + beq 10aa34 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 10ad70 │ │ │ │ + beq 10ad9c │ │ │ │ mov r3, #0 │ │ │ │ str r7, [r4, #52] @ 0x34 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10aa44 │ │ │ │ + beq 10aa70 │ │ │ │ add r2, r3, #1 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ str r2, [r7] │ │ │ │ - beq 10aa40 │ │ │ │ + beq 10aa6c │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 10ad44 │ │ │ │ + beq 10ad70 │ │ │ │ ldr r5, [r4, #56] @ 0x38 │ │ │ │ cmp r5, #1 │ │ │ │ - beq 10afcc │ │ │ │ + beq 10aff8 │ │ │ │ cmp r5, r8, lsl #1 │ │ │ │ - bge 10b300 │ │ │ │ + bge 10b32c │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 10b00c │ │ │ │ + beq 10b038 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ asr r5, r5, #1 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r5, [r2, r5, lsl #2] │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 10c36c │ │ │ │ + beq 10c398 │ │ │ │ ldr r2, [r5] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r5] │ │ │ │ ldrne r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10aab0 │ │ │ │ + beq 10aadc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 10aefc │ │ │ │ - ldr r3, [pc, #3212] @ 10b744 │ │ │ │ + beq 10af28 │ │ │ │ + ldr r3, [pc, #3212] @ 10b770 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 10b058 │ │ │ │ + bne 10b084 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 10aaf0 │ │ │ │ + beq 10ab1c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10aaf0 │ │ │ │ + beq 10ab1c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 10af7c │ │ │ │ + beq 10afa8 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str r5, [r4, #60] @ 0x3c │ │ │ │ - beq 10ab1c │ │ │ │ + beq 10ab48 │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r3, #-1073741824 @ 0xc0000000 │ │ │ │ streq r3, [r5] │ │ │ │ - beq 10ab1c │ │ │ │ + beq 10ab48 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 10af04 │ │ │ │ + beq 10af30 │ │ │ │ cmp r7, #6 │ │ │ │ - beq 10b3c4 │ │ │ │ + beq 10b3f0 │ │ │ │ ldr r5, [r4, #56] @ 0x38 │ │ │ │ cmp r5, #1 │ │ │ │ - beq 10b090 │ │ │ │ + beq 10b0bc │ │ │ │ ldr r7, [r4, #52] @ 0x34 │ │ │ │ add r5, r5, #2 │ │ │ │ cmp r7, #0 │ │ │ │ str r5, [r4, #56] @ 0x38 │ │ │ │ - bne 10aa14 │ │ │ │ - ldr r3, [pc, #3728] @ 10b9dc │ │ │ │ - ldr r1, [pc, #3064] @ 10b748 │ │ │ │ + bne 10aa40 │ │ │ │ + ldr r3, [pc, #3728] @ 10ba08 │ │ │ │ + ldr r1, [pc, #3064] @ 10b774 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r3, [pc, #3060] @ 10b74c │ │ │ │ + ldr r3, [pc, #3060] @ 10b778 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #3048] @ 10b750 │ │ │ │ - ldr r1, [pc, #3048] @ 10b754 │ │ │ │ - ldr r0, [pc, #3048] @ 10b758 │ │ │ │ + ldr r2, [pc, #3048] @ 10b77c │ │ │ │ + ldr r1, [pc, #3048] @ 10b780 │ │ │ │ + ldr r0, [pc, #3048] @ 10b784 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 10ad38 │ │ │ │ + b 10ad64 │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ ldr ip, [r4] │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10abb8 │ │ │ │ + beq 10abe4 │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ str ip, [r4] │ │ │ │ - bne 10abb8 │ │ │ │ + bne 10abe4 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [pc, #2972] @ 10b75c │ │ │ │ + ldr r3, [pc, #2972] @ 10b788 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fea4 │ │ │ │ - ldr r3, [pc, #3596] @ 10b9dc │ │ │ │ - ldr r1, [pc, #2956] @ 10b760 │ │ │ │ - ldr r0, [pc, #2956] @ 10b764 │ │ │ │ + ldr r3, [pc, #3596] @ 10ba08 │ │ │ │ + ldr r1, [pc, #2956] @ 10b78c │ │ │ │ + ldr r0, [pc, #2956] @ 10b790 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r2, [pc, #2952] @ 10b768 │ │ │ │ + ldr r2, [pc, #2952] @ 10b794 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r5, #0 │ │ │ │ - ldr r2, [pc, #2932] @ 10b76c │ │ │ │ - ldr r3, [pc, #2864] @ 10b72c │ │ │ │ + ldr r2, [pc, #2932] @ 10b798 │ │ │ │ + ldr r3, [pc, #2864] @ 10b758 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 10bdec │ │ │ │ + bne 10be18 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10ac38 │ │ │ │ + beq 10ac64 │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ str ip, [r4] │ │ │ │ - beq 10af10 │ │ │ │ + beq 10af3c │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #3468] @ 10b9dc │ │ │ │ - ldr r1, [pc, #2844] @ 10b770 │ │ │ │ + ldr r3, [pc, #3468] @ 10ba08 │ │ │ │ + ldr r1, [pc, #2844] @ 10b79c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #2840] @ 10b774 │ │ │ │ + ldr r0, [pc, #2840] @ 10b7a0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #308 @ 0x134 │ │ │ │ bl b6f00 │ │ │ │ - b 10abec │ │ │ │ + b 10ac18 │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10ac88 │ │ │ │ + beq 10acb4 │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ str ip, [r4] │ │ │ │ - beq 10af30 │ │ │ │ + beq 10af5c │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #3388] @ 10b9dc │ │ │ │ - ldr r1, [pc, #2772] @ 10b778 │ │ │ │ + ldr r3, [pc, #3388] @ 10ba08 │ │ │ │ + ldr r1, [pc, #2772] @ 10b7a4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #2768] @ 10b77c │ │ │ │ - ldr r2, [pc, #2744] @ 10b768 │ │ │ │ + ldr r0, [pc, #2768] @ 10b7a8 │ │ │ │ + ldr r2, [pc, #2744] @ 10b794 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 10abec │ │ │ │ - ldr r3, [pc, #3348] @ 10b9dc │ │ │ │ - ldr r0, [pc, #2716] @ 10b768 │ │ │ │ + b 10ac18 │ │ │ │ + ldr r3, [pc, #3348] @ 10ba08 │ │ │ │ + ldr r0, [pc, #2716] @ 10b794 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r1, [pc, #2732] @ 10b780 │ │ │ │ + ldr r1, [pc, #2732] @ 10b7ac │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #2728] @ 10b784 │ │ │ │ + ldr r3, [pc, #2728] @ 10b7b0 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #2724] @ 10b788 │ │ │ │ - ldr r0, [pc, #2724] @ 10b78c │ │ │ │ + ldr r2, [pc, #2724] @ 10b7b4 │ │ │ │ + ldr r0, [pc, #2724] @ 10b7b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 10abec │ │ │ │ - ldr r3, [pc, #3288] @ 10b9dc │ │ │ │ - ldr r1, [pc, #2656] @ 10b768 │ │ │ │ + b 10ac18 │ │ │ │ + ldr r3, [pc, #3288] @ 10ba08 │ │ │ │ + ldr r1, [pc, #2656] @ 10b794 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r3, [pc, #2688] @ 10b790 │ │ │ │ + ldr r3, [pc, #2688] @ 10b7bc │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r2, [pc, #2680] @ 10b794 │ │ │ │ - ldr r0, [pc, #2680] @ 10b798 │ │ │ │ + ldr r2, [pc, #2680] @ 10b7c0 │ │ │ │ + ldr r0, [pc, #2680] @ 10b7c4 │ │ │ │ str r1, [sp] │ │ │ │ - ldr r1, [pc, #2676] @ 10b79c │ │ │ │ + ldr r1, [pc, #2676] @ 10b7c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 10abec │ │ │ │ + b 10ac18 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10aa40 │ │ │ │ + b 10aa6c │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10a9e0 │ │ │ │ + beq 10aa0c │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r8] │ │ │ │ - bne 10a9e0 │ │ │ │ + bne 10aa0c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10a9e0 │ │ │ │ + b 10aa0c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10aa08 │ │ │ │ + b 10aa34 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10a860 │ │ │ │ + b 10a88c │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r1, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r7] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 10b684 │ │ │ │ + bne 10b6b0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 10a5cc │ │ │ │ + bl 10a5f8 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 10adc8 │ │ │ │ + beq 10adf4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 10b2e8 │ │ │ │ + beq 10b314 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 10b6bc │ │ │ │ - ldr r3, [pc, #2768] @ 10b8a8 │ │ │ │ + beq 10b6e8 │ │ │ │ + ldr r3, [pc, #2768] @ 10b8d4 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r7, [r6, r3] │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, r2 │ │ │ │ - ldr r3, [pc, #3012] @ 10b9b0 │ │ │ │ + ldr r3, [pc, #3012] @ 10b9dc │ │ │ │ ldr r8, [r6, r3] │ │ │ │ - bne 10b6e4 │ │ │ │ + bne 10b710 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 10ae18 │ │ │ │ + beq 10ae44 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10ae18 │ │ │ │ + beq 10ae44 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 10b668 │ │ │ │ + beq 10b694 │ │ │ │ ldr r3, [r4] │ │ │ │ str r5, [r4, #68] @ 0x44 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10ae38 │ │ │ │ + beq 10ae64 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 10b2f4 │ │ │ │ - ldr r2, [pc, #2668] @ 10b8ac │ │ │ │ + beq 10b320 │ │ │ │ + ldr r2, [pc, #2668] @ 10b8d8 │ │ │ │ ldr r0, [r8] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ mov r3, #0 │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ ldr r2, [r2, #304] @ 0x130 │ │ │ │ str r2, [sp, #16] │ │ │ │ add r1, sp, #16 │ │ │ │ mov r2, #1 │ │ │ │ bl 50114 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 10b9fc │ │ │ │ + beq 10ba28 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r7] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 10ba24 │ │ │ │ + bne 10ba50 │ │ │ │ mov r0, r4 │ │ │ │ bl aa34c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10ae9c │ │ │ │ + beq 10aec8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 10b3b8 │ │ │ │ - ldr r3, [pc, #2872] @ 10b9dc │ │ │ │ - ldr r1, [pc, #2296] @ 10b7a0 │ │ │ │ + beq 10b3e4 │ │ │ │ + ldr r3, [pc, #2872] @ 10ba08 │ │ │ │ + ldr r1, [pc, #2296] @ 10b7cc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #2292] @ 10b7a4 │ │ │ │ + ldr r0, [pc, #2292] @ 10b7d0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #304 @ 0x130 │ │ │ │ bl b6f00 │ │ │ │ - b 10abec │ │ │ │ - ldr r3, [pc, #2832] @ 10b9dc │ │ │ │ - ldr r0, [pc, #2264] @ 10b7a8 │ │ │ │ + b 10ac18 │ │ │ │ + ldr r3, [pc, #2832] @ 10ba08 │ │ │ │ + ldr r0, [pc, #2264] @ 10b7d4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - ldr r1, [pc, #2252] @ 10b7ac │ │ │ │ + ldr r1, [pc, #2252] @ 10b7d8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #2244] @ 10b7b0 │ │ │ │ - ldr r2, [pc, #2244] @ 10b7b4 │ │ │ │ + ldr r0, [pc, #2244] @ 10b7dc │ │ │ │ + ldr r2, [pc, #2244] @ 10b7e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 10ad38 │ │ │ │ + b 10ad64 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10aab0 │ │ │ │ + b 10aadc │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10ab1c │ │ │ │ + b 10ab48 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - b 10ac38 │ │ │ │ + b 10ac64 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10a804 │ │ │ │ + b 10a830 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - b 10ac88 │ │ │ │ - ldr r3, [pc, #2704] @ 10b9dc │ │ │ │ - ldr r0, [pc, #2152] @ 10b7b8 │ │ │ │ + b 10acb4 │ │ │ │ + ldr r3, [pc, #2704] @ 10ba08 │ │ │ │ + ldr r0, [pc, #2152] @ 10b7e4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ - ldr r1, [pc, #2140] @ 10b7bc │ │ │ │ + ldr r1, [pc, #2140] @ 10b7e8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #2132] @ 10b7c0 │ │ │ │ - ldr r2, [pc, #2556] @ 10b96c │ │ │ │ + ldr r0, [pc, #2132] @ 10b7ec │ │ │ │ + ldr r2, [pc, #2556] @ 10b998 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 10ad38 │ │ │ │ + b 10ad64 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10aaf0 │ │ │ │ + b 10ab1c │ │ │ │ cmp r7, #0 │ │ │ │ - beq 10b150 │ │ │ │ + beq 10b17c │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 10a9bc │ │ │ │ - b 10a9e0 │ │ │ │ + bne 10a9e8 │ │ │ │ + b 10aa0c │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp sl, r9 │ │ │ │ ldr r7, [r4, #84] @ 0x54 │ │ │ │ - beq 10b1f4 │ │ │ │ + beq 10b220 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 10b1b4 │ │ │ │ + beq 10b1e0 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r9, [r7, #4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 10a890 │ │ │ │ - b 10a898 │ │ │ │ - ldr r3, [pc, #2568] @ 10b9dc │ │ │ │ - ldr r1, [pc, #1904] @ 10b748 │ │ │ │ + bne 10a8bc │ │ │ │ + b 10a8c4 │ │ │ │ + ldr r3, [pc, #2568] @ 10ba08 │ │ │ │ + ldr r1, [pc, #1904] @ 10b774 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r3, [pc, #2020] @ 10b7c4 │ │ │ │ + ldr r3, [pc, #2020] @ 10b7f0 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #2008] @ 10b7c8 │ │ │ │ - ldr r1, [pc, #2008] @ 10b7cc │ │ │ │ - ldr r0, [pc, #2008] @ 10b7d0 │ │ │ │ + ldr r2, [pc, #2008] @ 10b7f4 │ │ │ │ + ldr r1, [pc, #2008] @ 10b7f8 │ │ │ │ + ldr r0, [pc, #2008] @ 10b7fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 10ad38 │ │ │ │ - ldr r3, [pc, #2504] @ 10b9dc │ │ │ │ - ldr r1, [pc, #1840] @ 10b748 │ │ │ │ + b 10ad64 │ │ │ │ + ldr r3, [pc, #2504] @ 10ba08 │ │ │ │ + ldr r1, [pc, #1840] @ 10b774 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r3, [pc, #1972] @ 10b7d4 │ │ │ │ + ldr r3, [pc, #1972] @ 10b800 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #1960] @ 10b7d8 │ │ │ │ - ldr r1, [pc, #1960] @ 10b7dc │ │ │ │ - ldr r0, [pc, #1960] @ 10b7e0 │ │ │ │ + ldr r2, [pc, #1960] @ 10b804 │ │ │ │ + ldr r1, [pc, #1960] @ 10b808 │ │ │ │ + ldr r0, [pc, #1960] @ 10b80c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 10ad38 │ │ │ │ + b 10ad64 │ │ │ │ cmp sl, r9 │ │ │ │ - bne 10a898 │ │ │ │ - b 10ada0 │ │ │ │ - ldr r3, [pc, #2428] @ 10b9dc │ │ │ │ - ldr r0, [pc, #1920] @ 10b7e4 │ │ │ │ + bne 10a8c4 │ │ │ │ + b 10adcc │ │ │ │ + ldr r3, [pc, #2428] @ 10ba08 │ │ │ │ + ldr r0, [pc, #1920] @ 10b810 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - ldr r1, [pc, #1908] @ 10b7e8 │ │ │ │ + ldr r1, [pc, #1908] @ 10b814 │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #1900] @ 10b7ec │ │ │ │ - ldr r2, [pc, #1732] @ 10b748 │ │ │ │ + ldr r0, [pc, #1900] @ 10b818 │ │ │ │ + ldr r2, [pc, #1732] @ 10b774 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 10ad38 │ │ │ │ - ldr r3, [pc, #2372] @ 10b9dc │ │ │ │ - ldr r1, [pc, #1708] @ 10b748 │ │ │ │ + b 10ad64 │ │ │ │ + ldr r3, [pc, #2372] @ 10ba08 │ │ │ │ + ldr r1, [pc, #1708] @ 10b774 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r3, [pc, #1868] @ 10b7f0 │ │ │ │ + ldr r3, [pc, #1868] @ 10b81c │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #1856] @ 10b7f4 │ │ │ │ - ldr r1, [pc, #1856] @ 10b7f8 │ │ │ │ - ldr r0, [pc, #1856] @ 10b7fc │ │ │ │ + ldr r2, [pc, #1856] @ 10b820 │ │ │ │ + ldr r1, [pc, #1856] @ 10b824 │ │ │ │ + ldr r0, [pc, #1856] @ 10b828 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 10ad38 │ │ │ │ - ldr r3, [pc, #2308] @ 10b9dc │ │ │ │ - ldr r1, [pc, #2192] @ 10b96c │ │ │ │ + b 10ad64 │ │ │ │ + ldr r3, [pc, #2308] @ 10ba08 │ │ │ │ + ldr r1, [pc, #2192] @ 10b998 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r3, [pc, #1820] @ 10b800 │ │ │ │ + ldr r3, [pc, #1820] @ 10b82c │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #1808] @ 10b804 │ │ │ │ - ldr r1, [pc, #1808] @ 10b808 │ │ │ │ - ldr r0, [pc, #1808] @ 10b80c │ │ │ │ + ldr r2, [pc, #1808] @ 10b830 │ │ │ │ + ldr r1, [pc, #1808] @ 10b834 │ │ │ │ + ldr r0, [pc, #1808] @ 10b838 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 10ad38 │ │ │ │ - ldr r3, [pc, #2244] @ 10b9dc │ │ │ │ - ldr r1, [pc, #1580] @ 10b748 │ │ │ │ + b 10ad64 │ │ │ │ + ldr r3, [pc, #2244] @ 10ba08 │ │ │ │ + ldr r1, [pc, #1580] @ 10b774 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r3, [pc, #1772] @ 10b810 │ │ │ │ + ldr r3, [pc, #1772] @ 10b83c │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #1760] @ 10b814 │ │ │ │ - ldr r1, [pc, #1760] @ 10b818 │ │ │ │ - ldr r0, [pc, #1760] @ 10b81c │ │ │ │ + ldr r2, [pc, #1760] @ 10b840 │ │ │ │ + ldr r1, [pc, #1760] @ 10b844 │ │ │ │ + ldr r0, [pc, #1760] @ 10b848 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 10ad38 │ │ │ │ - ldr r3, [pc, #2072] @ 10b970 │ │ │ │ - ldr r1, [pc, #1732] @ 10b820 │ │ │ │ + b 10ad64 │ │ │ │ + ldr r3, [pc, #2072] @ 10b99c │ │ │ │ + ldr r1, [pc, #1732] @ 10b84c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10b184 │ │ │ │ + beq 10b1b0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 10b670 │ │ │ │ - ldr r3, [pc, #2128] @ 10b9dc │ │ │ │ - ldr r1, [pc, #1684] @ 10b824 │ │ │ │ + beq 10b69c │ │ │ │ + ldr r3, [pc, #2128] @ 10ba08 │ │ │ │ + ldr r1, [pc, #1684] @ 10b850 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #1680] @ 10b828 │ │ │ │ - ldr r2, [pc, #1452] @ 10b748 │ │ │ │ + ldr r0, [pc, #1680] @ 10b854 │ │ │ │ + ldr r2, [pc, #1452] @ 10b774 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 10ad38 │ │ │ │ + b 10ad64 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10a91c │ │ │ │ - ldr r3, [pc, #2080] @ 10b9dc │ │ │ │ - ldr r1, [pc, #1524] @ 10b7b4 │ │ │ │ + b 10a948 │ │ │ │ + ldr r3, [pc, #2080] @ 10ba08 │ │ │ │ + ldr r1, [pc, #1524] @ 10b7e0 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r3, [pc, #1636] @ 10b82c │ │ │ │ + ldr r3, [pc, #1636] @ 10b858 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #1624] @ 10b830 │ │ │ │ - ldr r1, [pc, #1624] @ 10b834 │ │ │ │ - ldr r0, [pc, #1624] @ 10b838 │ │ │ │ + ldr r2, [pc, #1624] @ 10b85c │ │ │ │ + ldr r1, [pc, #1624] @ 10b860 │ │ │ │ + ldr r0, [pc, #1624] @ 10b864 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 10ad38 │ │ │ │ + b 10ad64 │ │ │ │ cmp r7, #0 │ │ │ │ - bne 10ad80 │ │ │ │ - ldr r3, [pc, #2008] @ 10b9dc │ │ │ │ - ldr r1, [pc, #1588] @ 10b83c │ │ │ │ + bne 10adac │ │ │ │ + ldr r3, [pc, #2008] @ 10ba08 │ │ │ │ + ldr r1, [pc, #1588] @ 10b868 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r3, [pc, #1584] @ 10b840 │ │ │ │ + ldr r3, [pc, #1584] @ 10b86c │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #1572] @ 10b844 │ │ │ │ - ldr r1, [pc, #1572] @ 10b848 │ │ │ │ - ldr r0, [pc, #1572] @ 10b84c │ │ │ │ + ldr r2, [pc, #1572] @ 10b870 │ │ │ │ + ldr r1, [pc, #1572] @ 10b874 │ │ │ │ + ldr r0, [pc, #1572] @ 10b878 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 10ad38 │ │ │ │ - ldr r3, [pc, #1944] @ 10b9dc │ │ │ │ - ldr r0, [pc, #1544] @ 10b850 │ │ │ │ + b 10ad64 │ │ │ │ + ldr r3, [pc, #1944] @ 10ba08 │ │ │ │ + ldr r0, [pc, #1544] @ 10b87c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ - ldr r1, [pc, #1532] @ 10b854 │ │ │ │ + ldr r1, [pc, #1532] @ 10b880 │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #1524] @ 10b858 │ │ │ │ - ldr r2, [pc, #1356] @ 10b7b4 │ │ │ │ + ldr r0, [pc, #1524] @ 10b884 │ │ │ │ + ldr r2, [pc, #1356] @ 10b7e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 10ad38 │ │ │ │ - ldr r3, [pc, #1888] @ 10b9dc │ │ │ │ - ldr r1, [pc, #1500] @ 10b85c │ │ │ │ + b 10ad64 │ │ │ │ + ldr r3, [pc, #1888] @ 10ba08 │ │ │ │ + ldr r1, [pc, #1500] @ 10b888 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #1496] @ 10b860 │ │ │ │ - ldr r2, [pc, #1320] @ 10b7b4 │ │ │ │ + ldr r0, [pc, #1496] @ 10b88c │ │ │ │ + ldr r2, [pc, #1320] @ 10b7e0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 10ad38 │ │ │ │ + b 10ad64 │ │ │ │ bl 50048 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 10baa0 │ │ │ │ + bne 10bacc │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 10b2bc │ │ │ │ + beq 10b2e8 │ │ │ │ tst r0, #1 │ │ │ │ - bne 10be98 │ │ │ │ + bne 10bec4 │ │ │ │ ldr r3, [r4] │ │ │ │ mvn r2, #1 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ - beq 10b2e0 │ │ │ │ + beq 10b30c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 10ba64 │ │ │ │ + beq 10ba90 │ │ │ │ bl 718b4 │ │ │ │ - b 10abec │ │ │ │ + b 10ac18 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10adc8 │ │ │ │ + b 10adf4 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10ae38 │ │ │ │ + b 10ae64 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10b31c │ │ │ │ + beq 10b348 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 10ba70 │ │ │ │ - ldr r3, [pc, #1416] @ 10b8ac │ │ │ │ - ldr r2, [pc, #1672] @ 10b9b0 │ │ │ │ + beq 10ba9c │ │ │ │ + ldr r3, [pc, #1416] @ 10b8d8 │ │ │ │ + ldr r2, [pc, #1672] @ 10b9dc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r5, [r6, r2] │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #292] @ 0x124 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r0, [r5] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #16 │ │ │ │ bl 50114 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 10bdc4 │ │ │ │ - ldr r3, [pc, #1356] @ 10b8a8 │ │ │ │ + beq 10bdf0 │ │ │ │ + ldr r3, [pc, #1356] @ 10b8d4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 10bd84 │ │ │ │ + bne 10bdb0 │ │ │ │ mov r0, r4 │ │ │ │ bl aa34c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10b390 │ │ │ │ + beq 10b3bc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 10ba7c │ │ │ │ - ldr r3, [pc, #1604] @ 10b9dc │ │ │ │ - ldr r1, [pc, #1224] @ 10b864 │ │ │ │ + beq 10baa8 │ │ │ │ + ldr r3, [pc, #1604] @ 10ba08 │ │ │ │ + ldr r1, [pc, #1224] @ 10b890 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #1220] @ 10b868 │ │ │ │ + ldr r0, [pc, #1220] @ 10b894 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ bl b6f00 │ │ │ │ - b 10abec │ │ │ │ + b 10ac18 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10ae9c │ │ │ │ + b 10aec8 │ │ │ │ ldr r5, [r4, #16] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 10bea0 │ │ │ │ + beq 10becc │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r8, [r4, #20] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 10be48 │ │ │ │ + beq 10be74 │ │ │ │ ldr r3, [r8] │ │ │ │ mov r1, r8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ blx r3 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 10b430 │ │ │ │ + beq 10b45c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 10ba88 │ │ │ │ + beq 10bab4 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10b44c │ │ │ │ + beq 10b478 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 10ba94 │ │ │ │ + beq 10bac0 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 10be20 │ │ │ │ + beq 10be4c │ │ │ │ ldr r0, [r4, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 10b47c │ │ │ │ + beq 10b4a8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10b47c │ │ │ │ + beq 10b4a8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 10bd7c │ │ │ │ - ldr r2, [pc, #696] @ 10b73c │ │ │ │ + beq 10bda8 │ │ │ │ + ldr r2, [pc, #696] @ 10b768 │ │ │ │ ldr r3, [r7] │ │ │ │ str r7, [r4, #64] @ 0x40 │ │ │ │ ldr r5, [r6, r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r8, [r7, #4] │ │ │ │ - beq 10baf4 │ │ │ │ + beq 10bb20 │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ - beq 10c21c │ │ │ │ + beq 10c248 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 10bac8 │ │ │ │ + beq 10baf4 │ │ │ │ cmp r9, r8 │ │ │ │ - beq 10bafc │ │ │ │ + beq 10bb28 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r7] │ │ │ │ - ldr r3, [pc, #628] @ 10b738 │ │ │ │ + ldr r3, [pc, #628] @ 10b764 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r8, r3 │ │ │ │ - bne 10bf28 │ │ │ │ + bne 10bf54 │ │ │ │ mov r0, r7 │ │ │ │ - bl 10a468 │ │ │ │ + bl 10a494 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 10b4f8 │ │ │ │ + beq 10b524 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 10bdf0 │ │ │ │ + beq 10be1c │ │ │ │ cmp r5, #0 │ │ │ │ - beq 10bf60 │ │ │ │ + beq 10bf8c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #33554432 @ 0x2000000 │ │ │ │ - beq 10c048 │ │ │ │ + beq 10c074 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 10b538 │ │ │ │ + beq 10b564 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10b538 │ │ │ │ + beq 10b564 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 10bf20 │ │ │ │ + beq 10bf4c │ │ │ │ ldr r7, [r4, #16] │ │ │ │ str r5, [r4, #72] @ 0x48 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 10c008 │ │ │ │ + beq 10c034 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r8, [r4, #20] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r7] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 10bfb8 │ │ │ │ + beq 10bfe4 │ │ │ │ ldr r3, [r8] │ │ │ │ mov r2, r5 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ ldr r3, [r5] │ │ │ │ mov r1, r8 │ │ │ │ @@ -193705,921 +193716,921 @@ │ │ │ │ ldr r3, [r7, #8] │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ blx r3 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 10b5bc │ │ │ │ + beq 10b5e8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 10be14 │ │ │ │ + beq 10be40 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10b5d8 │ │ │ │ + beq 10b604 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 10bdfc │ │ │ │ + beq 10be28 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10b5f4 │ │ │ │ + beq 10b620 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 10be08 │ │ │ │ + beq 10be34 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 10bf88 │ │ │ │ + beq 10bfb4 │ │ │ │ mov r0, r9 │ │ │ │ bl 50234 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 10c080 │ │ │ │ + beq 10c0ac │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 10b634 │ │ │ │ + beq 10b660 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10b634 │ │ │ │ + beq 10b660 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 10bfb0 │ │ │ │ + beq 10bfdc │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ str r9, [r4, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 10b660 │ │ │ │ + beq 10b68c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10b660 │ │ │ │ + beq 10b68c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 10c0b8 │ │ │ │ + beq 10c0e4 │ │ │ │ str r5, [r4, #80] @ 0x50 │ │ │ │ - b 10a7cc │ │ │ │ + b 10a7f8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10ae18 │ │ │ │ + b 10ae44 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10b184 │ │ │ │ + b 10b1b0 │ │ │ │ bl a4764 │ │ │ │ - b 10a944 │ │ │ │ - ldr r3, [pc, #848] @ 10b9dc │ │ │ │ - ldr r0, [pc, #476] @ 10b86c │ │ │ │ + b 10a970 │ │ │ │ + ldr r3, [pc, #848] @ 10ba08 │ │ │ │ + ldr r0, [pc, #476] @ 10b898 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ - ldr r1, [pc, #464] @ 10b870 │ │ │ │ + ldr r1, [pc, #464] @ 10b89c │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #456] @ 10b874 │ │ │ │ - ldr r2, [pc, #396] @ 10b83c │ │ │ │ + ldr r0, [pc, #456] @ 10b8a0 │ │ │ │ + ldr r2, [pc, #396] @ 10b868 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 10ad38 │ │ │ │ - ldr r3, [pc, #792] @ 10b9dc │ │ │ │ - ldr r1, [pc, #432] @ 10b878 │ │ │ │ + b 10ad64 │ │ │ │ + ldr r3, [pc, #792] @ 10ba08 │ │ │ │ + ldr r1, [pc, #432] @ 10b8a4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #428] @ 10b87c │ │ │ │ - ldr r2, [pc, #360] @ 10b83c │ │ │ │ + ldr r0, [pc, #428] @ 10b8a8 │ │ │ │ + ldr r2, [pc, #360] @ 10b868 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 10ad38 │ │ │ │ + b 10ad64 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 10adf0 │ │ │ │ - ldr r3, [pc, #740] @ 10b9dc │ │ │ │ - ldr r0, [pc, #388] @ 10b880 │ │ │ │ + beq 10ae1c │ │ │ │ + ldr r3, [pc, #740] @ 10ba08 │ │ │ │ + ldr r0, [pc, #388] @ 10b8ac │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - ldr r1, [pc, #376] @ 10b884 │ │ │ │ + ldr r1, [pc, #376] @ 10b8b0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #368] @ 10b888 │ │ │ │ - ldr r2, [pc, #288] @ 10b83c │ │ │ │ + ldr r0, [pc, #368] @ 10b8b4 │ │ │ │ + ldr r2, [pc, #288] @ 10b868 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 10ad38 │ │ │ │ - eorseq r5, r3, r8, lsr #17 │ │ │ │ + b 10ad64 │ │ │ │ + eorseq r5, r3, ip, ror r8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - mlaseq r3, r0, r8, r5 │ │ │ │ + eorseq r5, r3, r4, ror #16 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r8, ror #14 │ │ │ │ andeq r0, r0, r0, asr #11 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - mlaeq pc, r4, r0, r6 @ │ │ │ │ - eoreq r6, pc, r0, ror r0 @ │ │ │ │ - @ instruction: 0x0030c2f8 │ │ │ │ - eoreq r4, pc, ip, ror #7 │ │ │ │ + eoreq r6, pc, r0, lsr #11 │ │ │ │ + eoreq r6, pc, ip, ror r5 @ │ │ │ │ + eorseq ip, r0, r4, lsl #16 │ │ │ │ + strdeq r4, [pc], -r8 @ │ │ │ │ andeq r0, r0, ip, ror fp │ │ │ │ - eorseq ip, r0, ip, lsl #5 │ │ │ │ - eoreq r4, pc, r0, lsl #7 │ │ │ │ + mlaseq r0, r8, r7, ip │ │ │ │ + eoreq r4, pc, ip, lsl #17 │ │ │ │ andeq r0, r0, r2, lsl r1 │ │ │ │ - eorseq r5, r3, r0, lsl #8 │ │ │ │ - eorseq ip, r0, r0, lsl r2 │ │ │ │ - eoreq r4, pc, r4, lsl #6 │ │ │ │ - @ instruction: 0x0030c1bc │ │ │ │ - @ instruction: 0x002f42b0 │ │ │ │ - eorseq ip, r0, r0, lsl #3 │ │ │ │ - eoreq r5, pc, r8, lsl #13 │ │ │ │ - ldrdeq r4, [pc], -r8 @ │ │ │ │ - eoreq r4, pc, r4, ror r2 @ │ │ │ │ - eoreq r5, pc, r8, asr #13 │ │ │ │ - @ instruction: 0x002f5eb8 │ │ │ │ - eoreq r4, pc, r4, lsr r2 @ │ │ │ │ - eorseq ip, r0, r0, asr #2 │ │ │ │ - @ instruction: 0x0030bfbc │ │ │ │ - strheq r4, [pc], -r0 @ │ │ │ │ - @ instruction: 0x002f0db4 │ │ │ │ - eorseq fp, r0, r0, lsl #31 │ │ │ │ - eoreq r4, pc, r4, ror r0 @ │ │ │ │ + @ instruction: 0x003353d4 │ │ │ │ + eorseq ip, r0, ip, lsl r7 │ │ │ │ + eoreq r4, pc, r0, lsl r8 @ │ │ │ │ + eorseq ip, r0, r8, asr #13 │ │ │ │ + @ instruction: 0x002f47bc │ │ │ │ + eorseq ip, r0, ip, lsl #13 │ │ │ │ + mlaeq pc, r4, fp, r5 @ │ │ │ │ + eoreq r4, pc, r4, ror #15 │ │ │ │ + eoreq r4, pc, r0, lsl #15 │ │ │ │ + ldrdeq r5, [pc], -r4 @ │ │ │ │ + eoreq r6, pc, r4, asr #7 │ │ │ │ + eoreq r4, pc, r0, asr #14 │ │ │ │ + eorseq ip, r0, ip, asr #12 │ │ │ │ + eorseq ip, r0, r8, asr #9 │ │ │ │ + @ instruction: 0x002f45bc │ │ │ │ + eoreq r1, pc, r0, asr #5 │ │ │ │ + eorseq ip, r0, ip, lsl #9 │ │ │ │ + eoreq r4, pc, r0, lsl #11 │ │ │ │ andeq r0, r0, r3, lsr r1 │ │ │ │ - eoreq r5, pc, ip, lsr sp @ │ │ │ │ - eorseq fp, r0, r0, lsl #30 │ │ │ │ - strdeq r3, [pc], -r4 @ │ │ │ │ - eoreq r5, pc, ip, lsl ip @ │ │ │ │ - eoreq r5, pc, r8, ror #23 │ │ │ │ - eorseq fp, r0, r0, ror lr │ │ │ │ - eoreq r3, pc, r4, ror #30 │ │ │ │ - eoreq r5, pc, ip, asr #23 │ │ │ │ - eoreq r5, pc, r8, lsr #23 │ │ │ │ - eorseq fp, r0, r0, lsr lr │ │ │ │ - eoreq r3, pc, r4, lsr #30 │ │ │ │ - eoreq r1, pc, r0, rrx │ │ │ │ - eorseq fp, r0, ip, ror #27 │ │ │ │ - eoreq r3, pc, r0, ror #29 │ │ │ │ - eoreq r5, pc, r8, asr fp @ │ │ │ │ - eoreq r5, pc, r4, lsr #22 │ │ │ │ - eorseq fp, r0, ip, lsr #27 │ │ │ │ - eoreq r3, pc, r0, lsr #29 │ │ │ │ - eoreq r5, pc, r0, lsl #23 │ │ │ │ - eoreq r5, pc, r4, ror #21 │ │ │ │ - eorseq fp, r0, ip, ror #26 │ │ │ │ - eoreq r3, pc, r0, ror #28 │ │ │ │ - ldrsheq fp, [r0], -r8 @ │ │ │ │ - eoreq r5, pc, r4, lsr #21 │ │ │ │ - eorseq fp, r0, ip, lsr #26 │ │ │ │ - eoreq r3, pc, r0, lsr #28 │ │ │ │ - eoreq fp, lr, r8, asr #5 │ │ │ │ - @ instruction: 0x0030bcd0 │ │ │ │ - eoreq r3, pc, r4, asr #27 │ │ │ │ - ldrdeq r5, [pc], -r8 @ │ │ │ │ - eoreq r5, pc, r0, lsl #20 │ │ │ │ - eorseq fp, r0, r8, lsl #25 │ │ │ │ - eoreq r3, pc, ip, ror sp @ │ │ │ │ + eoreq r6, pc, r8, asr #4 │ │ │ │ + eorseq ip, r0, ip, lsl #8 │ │ │ │ + eoreq r4, pc, r0, lsl #10 │ │ │ │ + eoreq r6, pc, r8, lsr #2 │ │ │ │ + strdeq r6, [pc], -r4 @ │ │ │ │ + eorseq ip, r0, ip, ror r3 │ │ │ │ + eoreq r4, pc, r0, ror r4 @ │ │ │ │ + ldrdeq r6, [pc], -r8 @ │ │ │ │ + strheq r6, [pc], -r4 @ │ │ │ │ + eorseq ip, r0, ip, lsr r3 │ │ │ │ + eoreq r4, pc, r0, lsr r4 @ │ │ │ │ + eoreq r1, pc, ip, ror #10 │ │ │ │ + @ instruction: 0x0030c2f8 │ │ │ │ + eoreq r4, pc, ip, ror #7 │ │ │ │ + eoreq r6, pc, r4, rrx │ │ │ │ + eoreq r6, pc, r0, lsr r0 @ │ │ │ │ + @ instruction: 0x0030c2b8 │ │ │ │ + eoreq r4, pc, ip, lsr #7 │ │ │ │ + eoreq r6, pc, ip, lsl #1 │ │ │ │ + strdeq r5, [pc], -r0 @ │ │ │ │ + eorseq ip, r0, r8, ror r2 │ │ │ │ + eoreq r4, pc, ip, ror #6 │ │ │ │ + eorseq fp, r0, r4, lsl #12 │ │ │ │ + @ instruction: 0x002f5fb0 │ │ │ │ + eorseq ip, r0, r8, lsr r2 │ │ │ │ + eoreq r4, pc, ip, lsr #6 │ │ │ │ + ldrdeq fp, [lr], -r4 @ │ │ │ │ + @ instruction: 0x0030c1dc │ │ │ │ + ldrdeq r4, [pc], -r0 @ │ │ │ │ + eoreq r5, pc, r4, ror #31 │ │ │ │ + eoreq r5, pc, ip, lsl #30 │ │ │ │ + mlaseq r0, r4, r1, ip │ │ │ │ + eoreq r4, pc, r8, lsl #5 │ │ │ │ andeq r0, r0, pc, lsr #2 │ │ │ │ - mlaeq pc, r0, sl, r5 @ │ │ │ │ - @ instruction: 0x002f59b8 │ │ │ │ - eorseq fp, r0, r0, asr #24 │ │ │ │ + mlaeq pc, ip, pc, r5 @ │ │ │ │ + eoreq r5, pc, r4, asr #29 │ │ │ │ + eorseq ip, r0, ip, asr #2 │ │ │ │ + eoreq r4, pc, r0, asr #4 │ │ │ │ + eoreq r4, pc, r8, asr r1 @ │ │ │ │ + eorseq ip, r0, r4, lsl r1 │ │ │ │ + eoreq r4, pc, r8, lsl #4 │ │ │ │ + eorseq ip, r0, ip, ror #1 │ │ │ │ + eoreq r4, pc, r0, ror #3 │ │ │ │ + @ instruction: 0x0030bfd4 │ │ │ │ + eoreq r4, pc, r8, asr #1 │ │ │ │ eoreq r3, pc, r4, lsr sp @ │ │ │ │ - eoreq r3, pc, ip, asr #24 │ │ │ │ - eorseq fp, r0, r8, lsl #24 │ │ │ │ - strdeq r3, [pc], -ip @ │ │ │ │ - eorseq fp, r0, r0, ror #23 │ │ │ │ - ldrdeq r3, [pc], -r4 @ │ │ │ │ - eorseq fp, r0, r8, asr #21 │ │ │ │ - @ instruction: 0x002f3bbc │ │ │ │ - eoreq r3, pc, r8, lsr #16 │ │ │ │ - eorseq fp, r0, r0, asr #15 │ │ │ │ - @ instruction: 0x002f38b4 │ │ │ │ - mlaseq r0, r8, r7, fp │ │ │ │ - eoreq r3, pc, ip, lsl #17 │ │ │ │ - eoreq r4, pc, ip, lsr #16 │ │ │ │ - eorseq fp, r0, r4, asr r7 │ │ │ │ - eoreq r3, pc, r8, asr #16 │ │ │ │ - eorseq fp, r0, ip, asr r4 │ │ │ │ - eoreq r3, pc, r0, asr r5 @ │ │ │ │ - eoreq r4, pc, ip, ror #9 │ │ │ │ - eorseq fp, r0, r8, lsl r4 │ │ │ │ - eoreq r3, pc, ip, lsl #10 │ │ │ │ - @ instruction: 0x0030b3b4 │ │ │ │ - eoreq r3, pc, r8, lsr #9 │ │ │ │ + eorseq fp, r0, ip, asr #25 │ │ │ │ + eoreq r3, pc, r0, asr #27 │ │ │ │ + eorseq fp, r0, r4, lsr #25 │ │ │ │ + mlaeq pc, r8, sp, r3 @ │ │ │ │ + eoreq r4, pc, r8, lsr sp @ │ │ │ │ + eorseq fp, r0, r0, ror #24 │ │ │ │ + eoreq r3, pc, r4, asr sp @ │ │ │ │ + eorseq fp, r0, r8, ror #18 │ │ │ │ + eoreq r3, pc, ip, asr sl @ │ │ │ │ + strdeq r4, [pc], -r8 @ │ │ │ │ + eorseq fp, r0, r4, lsr #18 │ │ │ │ + eoreq r3, pc, r8, lsl sl @ │ │ │ │ + eorseq fp, r0, r0, asr #17 │ │ │ │ + @ instruction: 0x002f39b4 │ │ │ │ andeq r0, r0, r8, lsr #21 │ │ │ │ muleq r0, r4, r8 │ │ │ │ - eorseq fp, r0, r8, asr #2 │ │ │ │ - eoreq r3, pc, ip, lsr r2 @ │ │ │ │ - eoreq r4, pc, r4, asr #29 │ │ │ │ - eoreq r4, pc, r8, ror lr @ │ │ │ │ - eorseq fp, r0, r0, lsl #2 │ │ │ │ + eorseq fp, r0, r4, asr r6 │ │ │ │ + eoreq r3, pc, r8, asr #14 │ │ │ │ + ldrdeq r5, [pc], -r0 @ │ │ │ │ + eoreq r5, pc, r4, lsl #7 │ │ │ │ + eorseq fp, r0, ip, lsl #12 │ │ │ │ + eoreq r3, pc, r0, lsl #14 │ │ │ │ + mlaeq pc, r8, r6, r4 @ │ │ │ │ + eorseq fp, r0, r4, asr #11 │ │ │ │ + @ instruction: 0x002f36b8 │ │ │ │ + eorseq fp, r0, r0, lsr #11 │ │ │ │ + mlaeq pc, r4, r6, r3 @ │ │ │ │ + eorseq fp, r0, r0, asr #10 │ │ │ │ + eoreq r3, pc, r4, lsr r6 @ │ │ │ │ + eorseq sl, r0, ip, asr #17 │ │ │ │ + eoreq r5, pc, r8, ror r2 @ │ │ │ │ + eorseq fp, r0, r0, lsl #10 │ │ │ │ strdeq r3, [pc], -r4 @ │ │ │ │ - eoreq r4, pc, ip, lsl #3 │ │ │ │ - ldrheq fp, [r0], -r8 @ │ │ │ │ - eoreq r3, pc, ip, lsr #3 │ │ │ │ - mlaseq r0, r4, r0, fp │ │ │ │ - eoreq r3, pc, r8, lsl #3 │ │ │ │ - eorseq fp, r0, r4, lsr r0 │ │ │ │ - eoreq r3, pc, r8, lsr #2 │ │ │ │ - eorseq sl, r0, r0, asr #7 │ │ │ │ - eoreq r4, pc, ip, ror #26 │ │ │ │ - @ instruction: 0x0030aff4 │ │ │ │ - eoreq r3, pc, r8, ror #1 │ │ │ │ andeq r0, r0, r2, lsr #2 │ │ │ │ - eoreq r4, pc, r8, asr sp @ │ │ │ │ - eoreq r4, pc, r4, lsl sp @ │ │ │ │ - mlaseq r0, ip, pc, sl @ │ │ │ │ - mlaeq pc, r0, r0, r3 @ │ │ │ │ - eoreq r4, pc, r0, lsr #26 │ │ │ │ - ldrdeq r4, [pc], -r4 @ │ │ │ │ - eorseq sl, r0, ip, asr pc │ │ │ │ - eoreq r3, pc, r0, asr r0 @ │ │ │ │ - eoreq r2, pc, r0, ror #30 │ │ │ │ - eorseq sl, r0, ip, lsl pc │ │ │ │ - eoreq r3, pc, r0, lsl r0 @ │ │ │ │ - @ instruction: 0x0030aef4 │ │ │ │ - eoreq r2, pc, r8, ror #31 │ │ │ │ - eorseq sl, r0, ip, asr #29 │ │ │ │ - eoreq r2, pc, r0, asr #31 │ │ │ │ - eorseq sl, r0, r0, asr r2 │ │ │ │ - strdeq r4, [pc], -ip @ │ │ │ │ - eorseq sl, r0, r4, lsl #29 │ │ │ │ - eoreq r2, pc, r8, ror pc @ │ │ │ │ - strdeq r4, [pc], -r0 @ │ │ │ │ - eoreq r4, pc, ip, lsr #23 │ │ │ │ - eorseq sl, r0, r4, lsr lr │ │ │ │ - eoreq r2, pc, r8, lsr #30 │ │ │ │ - eoreq sp, lr, r0, asr #1 │ │ │ │ - @ instruction: 0x0030adfc │ │ │ │ - strdeq r2, [pc], -r0 @ │ │ │ │ + eoreq r5, pc, r4, ror #4 │ │ │ │ + eoreq r5, pc, r0, lsr #4 │ │ │ │ + eorseq fp, r0, r8, lsr #9 │ │ │ │ + mlaeq pc, ip, r5, r3 @ │ │ │ │ + eoreq r5, pc, ip, lsr #4 │ │ │ │ + eoreq r5, pc, r0, ror #3 │ │ │ │ + eorseq fp, r0, r8, ror #8 │ │ │ │ + eoreq r3, pc, ip, asr r5 @ │ │ │ │ + eoreq r3, pc, ip, ror #8 │ │ │ │ + eorseq fp, r0, r8, lsr #8 │ │ │ │ + eoreq r3, pc, ip, lsl r5 @ │ │ │ │ + eorseq fp, r0, r0, lsl #8 │ │ │ │ + strdeq r3, [pc], -r4 @ │ │ │ │ + @ instruction: 0x0030b3d8 │ │ │ │ + eoreq r3, pc, ip, asr #9 │ │ │ │ + eorseq sl, r0, ip, asr r7 │ │ │ │ + eoreq r5, pc, r8, lsl #2 │ │ │ │ + mlaseq r0, r0, r3, fp │ │ │ │ + eoreq r3, pc, r4, lsl #9 │ │ │ │ + strdeq r5, [pc], -ip @ │ │ │ │ + strheq r5, [pc], -r8 @ │ │ │ │ + eorseq fp, r0, r0, asr #6 │ │ │ │ + eoreq r3, pc, r4, lsr r4 @ │ │ │ │ + eoreq sp, lr, ip, asr #11 │ │ │ │ + eorseq fp, r0, r8, lsl #6 │ │ │ │ + strdeq r3, [pc], -ip @ │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ - @ instruction: 0x0030add4 │ │ │ │ - eoreq r2, pc, r8, asr #29 │ │ │ │ + eorseq fp, r0, r0, ror #5 │ │ │ │ + ldrdeq r3, [pc], -r4 @ │ │ │ │ andeq r0, r0, sp, lsr #2 │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eoreq r4, pc, r8, asr #22 │ │ │ │ - eorseq sl, r0, ip, lsr #26 │ │ │ │ - eoreq r2, pc, r0, lsr #28 │ │ │ │ - eorseq sl, r0, ip, ror #25 │ │ │ │ - eoreq r2, pc, r0, ror #27 │ │ │ │ - eoreq r2, pc, r4, lsl sp @ │ │ │ │ - eorseq sl, r0, ip, lsr #25 │ │ │ │ - eoreq r2, pc, r0, lsr #27 │ │ │ │ - eoreq r3, pc, r4, lsr sp @ │ │ │ │ - eorseq sl, r0, r0, ror #24 │ │ │ │ - eoreq r2, pc, r4, asr sp @ │ │ │ │ - eorseq sl, r0, r4, lsr #24 │ │ │ │ - eoreq r2, pc, r8, lsl sp @ │ │ │ │ - @ instruction: 0x0030abfc │ │ │ │ - strdeq r2, [pc], -r0 @ │ │ │ │ + eoreq r5, pc, r4, asr r0 @ │ │ │ │ + eorseq fp, r0, r8, lsr r2 │ │ │ │ + eoreq r3, pc, ip, lsr #6 │ │ │ │ + @ instruction: 0x0030b1f8 │ │ │ │ + eoreq r3, pc, ip, ror #5 │ │ │ │ + eoreq r3, pc, r0, lsr #4 │ │ │ │ + @ instruction: 0x0030b1b8 │ │ │ │ + eoreq r3, pc, ip, lsr #5 │ │ │ │ + eoreq r4, pc, r0, asr #4 │ │ │ │ + eorseq fp, r0, ip, ror #2 │ │ │ │ + eoreq r3, pc, r0, ror #4 │ │ │ │ + eorseq fp, r0, r0, lsr r1 │ │ │ │ + eoreq r3, pc, r4, lsr #4 │ │ │ │ + eorseq fp, r0, r8, lsl #2 │ │ │ │ + strdeq r3, [pc], -ip @ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - eoreq r3, pc, r8, lsl #25 │ │ │ │ - @ instruction: 0x0030abb0 │ │ │ │ - eoreq r2, pc, r4, lsr #25 │ │ │ │ + mlaeq pc, r4, r1, r4 @ │ │ │ │ + ldrheq fp, [r0], -ip @ │ │ │ │ + @ instruction: 0x002f31b0 │ │ │ │ andeq r0, r0, r5, lsr #2 │ │ │ │ - eorseq r6, r0, r8, lsr #11 │ │ │ │ - eorseq sl, r0, r8, ror #22 │ │ │ │ - eoreq r2, pc, ip, asr ip @ │ │ │ │ - eorseq sl, r0, r0, asr #22 │ │ │ │ - eoreq r2, pc, r4, lsr ip @ │ │ │ │ + @ instruction: 0x00306ab4 │ │ │ │ + eorseq fp, r0, r4, ror r0 │ │ │ │ + eoreq r3, pc, r8, ror #2 │ │ │ │ + eorseq fp, r0, ip, asr #32 │ │ │ │ + eoreq r3, pc, r0, asr #2 │ │ │ │ andeq r0, r0, r6, lsr #2 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eorseq sl, r0, r0, lsl fp │ │ │ │ - eoreq r2, pc, r4, lsl #24 │ │ │ │ + eorseq fp, r0, ip, lsl r0 │ │ │ │ + eoreq r3, pc, r0, lsl r1 @ │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ - @ instruction: 0x00316df0 │ │ │ │ - strdeq r8, [lr], -r4 @ │ │ │ │ - eoreq r3, pc, r8, lsr sl @ │ │ │ │ - strdeq r9, [r3], -r3 │ │ │ │ - ldr r3, [pc, #-40] @ 10b9dc │ │ │ │ - ldr r1, [pc, #-380] @ 10b88c │ │ │ │ + @ instruction: 0x003172fc │ │ │ │ + eoreq r9, lr, r0, lsl #8 │ │ │ │ + eoreq r3, pc, r4, asr #30 │ │ │ │ + strdeq r9, [r3], -ip │ │ │ │ + ldr r3, [pc, #-40] @ 10ba08 │ │ │ │ + ldr r1, [pc, #-380] @ 10b8b8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #-384] @ 10b890 │ │ │ │ + ldr r0, [pc, #-384] @ 10b8bc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #304 @ 0x130 │ │ │ │ bl b6f00 │ │ │ │ - b 10abec │ │ │ │ + b 10ac18 │ │ │ │ ldr r2, [r8] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 10ae78 │ │ │ │ - ldr r3, [pc, #-92] @ 10b9dc │ │ │ │ - ldr r0, [pc, #-424] @ 10b894 │ │ │ │ + beq 10aea4 │ │ │ │ + ldr r3, [pc, #-92] @ 10ba08 │ │ │ │ + ldr r0, [pc, #-424] @ 10b8c0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #-436] @ 10b898 │ │ │ │ + ldr r1, [pc, #-436] @ 10b8c4 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #-440] @ 10b89c │ │ │ │ + ldr r0, [pc, #-440] @ 10b8c8 │ │ │ │ mov r2, #304 @ 0x130 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 10abec │ │ │ │ + b 10ac18 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10b2e0 │ │ │ │ + b 10b30c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10b31c │ │ │ │ + b 10b348 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10b390 │ │ │ │ + b 10b3bc │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10b430 │ │ │ │ + b 10b45c │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10b44c │ │ │ │ - ldr r3, [pc, #-204] @ 10b9dc │ │ │ │ - ldr r1, [pc, #-524] @ 10b8a0 │ │ │ │ + b 10b478 │ │ │ │ + ldr r3, [pc, #-204] @ 10ba08 │ │ │ │ + ldr r1, [pc, #-524] @ 10b8cc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #-528] @ 10b8a4 │ │ │ │ - ldr r2, [pc, #-332] @ 10b96c │ │ │ │ + ldr r0, [pc, #-528] @ 10b8d0 │ │ │ │ + ldr r2, [pc, #-332] @ 10b998 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 10ad38 │ │ │ │ + b 10ad64 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r9, r8 │ │ │ │ ldr r7, [r4, #64] @ 0x40 │ │ │ │ - beq 10bd34 │ │ │ │ + beq 10bd60 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 10bee0 │ │ │ │ + beq 10bf0c │ │ │ │ ldm r7, {r3, r8} │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 10b4b4 │ │ │ │ - b 10b4bc │ │ │ │ + bne 10b4e0 │ │ │ │ + b 10b4e8 │ │ │ │ cmp r9, r8 │ │ │ │ - bne 10b4bc │ │ │ │ + bne 10b4e8 │ │ │ │ ldr r7, [r4, #64] @ 0x40 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r2, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r7] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 10c198 │ │ │ │ + bne 10c1c4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 10a5cc │ │ │ │ + bl 10a5f8 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 10bb48 │ │ │ │ + beq 10bb74 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 10c1d0 │ │ │ │ + beq 10c1fc │ │ │ │ cmp r5, #0 │ │ │ │ - beq 10c168 │ │ │ │ - ldr r3, [pc, #-688] @ 10b8a8 │ │ │ │ + beq 10c194 │ │ │ │ + ldr r3, [pc, #-688] @ 10b8d4 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r7, [r6, r3] │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 10c280 │ │ │ │ + bne 10c2ac │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 10bb90 │ │ │ │ + beq 10bbbc │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10bb90 │ │ │ │ + beq 10bbbc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 10c190 │ │ │ │ - ldr r3, [pc, #-748] @ 10b8ac │ │ │ │ + beq 10c1bc │ │ │ │ + ldr r3, [pc, #-748] @ 10b8d8 │ │ │ │ str r5, [r4, #68] @ 0x44 │ │ │ │ ldr r5, [r4, #16] │ │ │ │ ldr r9, [r6, r3] │ │ │ │ cmp r5, #0 │ │ │ │ add r3, r9, #4096 @ 0x1000 │ │ │ │ ldr sl, [r3, #296] @ 0x128 │ │ │ │ - beq 10c0e4 │ │ │ │ + beq 10c110 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10bbdc │ │ │ │ + beq 10bc08 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 10c118 │ │ │ │ + beq 10c144 │ │ │ │ ldr r1, [r9, #3008] @ 0xbc0 │ │ │ │ mov r0, r5 │ │ │ │ bl 50378 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 10bc08 │ │ │ │ + beq 10bc34 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 10c150 │ │ │ │ + beq 10c17c │ │ │ │ cmp r8, #0 │ │ │ │ - beq 10c258 │ │ │ │ + beq 10c284 │ │ │ │ ldr r1, [r9, #1844] @ 0x734 │ │ │ │ mov r0, r8 │ │ │ │ bl 50378 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 10bc3c │ │ │ │ + beq 10bc68 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 10c0d8 │ │ │ │ + beq 10c104 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 10c230 │ │ │ │ + beq 10c25c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 10c2e0 │ │ │ │ + beq 10c30c │ │ │ │ add r9, r9, #4096 @ 0x1000 │ │ │ │ ldr r3, [r9, #300] @ 0x12c │ │ │ │ mov r1, sl │ │ │ │ mov r2, r4 │ │ │ │ mov r0, #3 │ │ │ │ bl a633c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 10bc8c │ │ │ │ + beq 10bcb8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 10c0cc │ │ │ │ + beq 10c0f8 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 10c344 │ │ │ │ - ldr r2, [pc, #-748] @ 10b9b0 │ │ │ │ + beq 10c370 │ │ │ │ + ldr r2, [pc, #-748] @ 10b9dc │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [r6, r2] │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r2, #1 │ │ │ │ str r5, [sp, #16] │ │ │ │ bl 50114 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 10c314 │ │ │ │ + beq 10c340 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10bcd8 │ │ │ │ + beq 10bd04 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 10c0c0 │ │ │ │ + beq 10c0ec │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r7] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 10c1dc │ │ │ │ + bne 10c208 │ │ │ │ mov r0, r4 │ │ │ │ bl aa34c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10bd0c │ │ │ │ + beq 10bd38 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 10c15c │ │ │ │ - ldr r3, [pc, #-824] @ 10b9dc │ │ │ │ - ldr r1, [pc, #-1128] @ 10b8b0 │ │ │ │ + beq 10c188 │ │ │ │ + ldr r3, [pc, #-824] @ 10ba08 │ │ │ │ + ldr r1, [pc, #-1128] @ 10b8dc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #-1132] @ 10b8b4 │ │ │ │ - ldr r2, [pc, #-844] @ 10b9d8 │ │ │ │ + ldr r0, [pc, #-1132] @ 10b8e0 │ │ │ │ + ldr r2, [pc, #-844] @ 10ba04 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 10abec │ │ │ │ + b 10ac18 │ │ │ │ cmp r7, #0 │ │ │ │ - bne 10bb00 │ │ │ │ - ldr r3, [pc, #-872] @ 10b9dc │ │ │ │ - ldr r1, [pc, #-904] @ 10b9c0 │ │ │ │ + bne 10bb2c │ │ │ │ + ldr r3, [pc, #-872] @ 10ba08 │ │ │ │ + ldr r1, [pc, #-904] @ 10b9ec │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r3, [pc, #-1176] @ 10b8b8 │ │ │ │ + ldr r3, [pc, #-1176] @ 10b8e4 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #-1188] @ 10b8bc │ │ │ │ - ldr r1, [pc, #-1188] @ 10b8c0 │ │ │ │ - ldr r0, [pc, #-1188] @ 10b8c4 │ │ │ │ + ldr r2, [pc, #-1188] @ 10b8e8 │ │ │ │ + ldr r1, [pc, #-1188] @ 10b8ec │ │ │ │ + ldr r0, [pc, #-1188] @ 10b8f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 10ad38 │ │ │ │ + b 10ad64 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10b47c │ │ │ │ + b 10b4a8 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 10b36c │ │ │ │ - ldr r3, [pc, #-956] @ 10b9dc │ │ │ │ - ldr r0, [pc, #-1236] @ 10b8c8 │ │ │ │ + beq 10b398 │ │ │ │ + ldr r3, [pc, #-956] @ 10ba08 │ │ │ │ + ldr r0, [pc, #-1236] @ 10b8f4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #-1248] @ 10b8cc │ │ │ │ + ldr r1, [pc, #-1248] @ 10b8f8 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #-1252] @ 10b8d0 │ │ │ │ + ldr r0, [pc, #-1252] @ 10b8fc │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 10abec │ │ │ │ - ldr r3, [pc, #-1008] @ 10b9dc │ │ │ │ - ldr r1, [pc, #-1276] @ 10b8d4 │ │ │ │ + b 10ac18 │ │ │ │ + ldr r3, [pc, #-1008] @ 10ba08 │ │ │ │ + ldr r1, [pc, #-1276] @ 10b900 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #-1280] @ 10b8d8 │ │ │ │ + ldr r0, [pc, #-1280] @ 10b904 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ bl b6f00 │ │ │ │ - b 10abec │ │ │ │ + b 10ac18 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10b4f8 │ │ │ │ + b 10b524 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10b5d8 │ │ │ │ + b 10b604 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10b5f4 │ │ │ │ + b 10b620 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10b5bc │ │ │ │ - ldr r3, [pc, #-1100] @ 10b9dc │ │ │ │ - ldr r1, [pc, #-1360] @ 10b8dc │ │ │ │ + b 10b5e8 │ │ │ │ + ldr r3, [pc, #-1100] @ 10ba08 │ │ │ │ + ldr r1, [pc, #-1360] @ 10b908 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #-1364] @ 10b8e0 │ │ │ │ - ldr r2, [pc, #-1348] @ 10b8f4 │ │ │ │ + ldr r0, [pc, #-1364] @ 10b90c │ │ │ │ + ldr r2, [pc, #-1348] @ 10b920 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 10ad38 │ │ │ │ - ldr r3, [pc, #-1140] @ 10b9dc │ │ │ │ - ldr r2, [pc, #-1376] @ 10b8f4 │ │ │ │ + b 10ad64 │ │ │ │ + ldr r3, [pc, #-1140] @ 10ba08 │ │ │ │ + ldr r2, [pc, #-1376] @ 10b920 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #-1412] @ 10b8e4 │ │ │ │ - ldr r2, [pc, #-1412] @ 10b8e8 │ │ │ │ - ldr r1, [pc, #-1412] @ 10b8ec │ │ │ │ - ldr r0, [pc, #-1412] @ 10b8f0 │ │ │ │ + ldr r3, [pc, #-1412] @ 10b910 │ │ │ │ + ldr r2, [pc, #-1412] @ 10b914 │ │ │ │ + ldr r1, [pc, #-1412] @ 10b918 │ │ │ │ + ldr r0, [pc, #-1412] @ 10b91c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 10abec │ │ │ │ + b 10ac18 │ │ │ │ bl a4764 │ │ │ │ - b 10b2bc │ │ │ │ - ldr r3, [pc, #-1228] @ 10b9dc │ │ │ │ - ldr r1, [pc, #-1464] @ 10b8f4 │ │ │ │ + b 10b2e8 │ │ │ │ + ldr r3, [pc, #-1228] @ 10ba08 │ │ │ │ + ldr r1, [pc, #-1464] @ 10b920 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r3, [pc, #-1468] @ 10b8f8 │ │ │ │ + ldr r3, [pc, #-1468] @ 10b924 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #-1480] @ 10b8fc │ │ │ │ - ldr r1, [pc, #-1480] @ 10b900 │ │ │ │ - ldr r0, [pc, #-1480] @ 10b904 │ │ │ │ + ldr r2, [pc, #-1480] @ 10b928 │ │ │ │ + ldr r1, [pc, #-1480] @ 10b92c │ │ │ │ + ldr r0, [pc, #-1480] @ 10b930 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 10ad38 │ │ │ │ - ldr r3, [pc, #-1292] @ 10b9dc │ │ │ │ - ldr r1, [pc, #-1420] @ 10b960 │ │ │ │ + b 10ad64 │ │ │ │ + ldr r3, [pc, #-1292] @ 10ba08 │ │ │ │ + ldr r1, [pc, #-1420] @ 10b98c │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r3, [pc, #-1516] @ 10b908 │ │ │ │ + ldr r3, [pc, #-1516] @ 10b934 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #-1528] @ 10b90c │ │ │ │ - ldr r1, [pc, #-1528] @ 10b910 │ │ │ │ - ldr r0, [pc, #-1528] @ 10b914 │ │ │ │ + ldr r2, [pc, #-1528] @ 10b938 │ │ │ │ + ldr r1, [pc, #-1528] @ 10b93c │ │ │ │ + ldr r0, [pc, #-1528] @ 10b940 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 10ad38 │ │ │ │ + b 10ad64 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10b538 │ │ │ │ - ldr r3, [pc, #-1364] @ 10b9dc │ │ │ │ - ldr r0, [pc, #-1564] @ 10b918 │ │ │ │ + b 10b564 │ │ │ │ + ldr r3, [pc, #-1364] @ 10ba08 │ │ │ │ + ldr r0, [pc, #-1564] @ 10b944 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ - ldr r1, [pc, #-1576] @ 10b91c │ │ │ │ + ldr r1, [pc, #-1576] @ 10b948 │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #-1584] @ 10b920 │ │ │ │ - ldr r2, [pc, #-1524] @ 10b960 │ │ │ │ + ldr r0, [pc, #-1584] @ 10b94c │ │ │ │ + ldr r2, [pc, #-1524] @ 10b98c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 10ad38 │ │ │ │ - ldr r3, [pc, #-1420] @ 10b9dc │ │ │ │ - ldr r1, [pc, #-1608] @ 10b924 │ │ │ │ + b 10ad64 │ │ │ │ + ldr r3, [pc, #-1420] @ 10ba08 │ │ │ │ + ldr r1, [pc, #-1608] @ 10b950 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #-1612] @ 10b928 │ │ │ │ - ldr r2, [pc, #-1560] @ 10b960 │ │ │ │ + ldr r0, [pc, #-1612] @ 10b954 │ │ │ │ + ldr r2, [pc, #-1560] @ 10b98c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 10ad38 │ │ │ │ - ldr r3, [pc, #-1460] @ 10b9dc │ │ │ │ - ldr r1, [pc, #-1640] @ 10b92c │ │ │ │ + b 10ad64 │ │ │ │ + ldr r3, [pc, #-1460] @ 10ba08 │ │ │ │ + ldr r1, [pc, #-1640] @ 10b958 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #-1644] @ 10b930 │ │ │ │ - ldr r2, [pc, #-1588] @ 10b96c │ │ │ │ + ldr r0, [pc, #-1644] @ 10b95c │ │ │ │ + ldr r2, [pc, #-1588] @ 10b998 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 10ad38 │ │ │ │ + b 10ad64 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10b634 │ │ │ │ - ldr r3, [pc, #-1508] @ 10b9dc │ │ │ │ - ldr r2, [pc, #-1624] @ 10b96c │ │ │ │ + b 10b660 │ │ │ │ + ldr r3, [pc, #-1508] @ 10ba08 │ │ │ │ + ldr r2, [pc, #-1624] @ 10b998 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #-1700] @ 10b934 │ │ │ │ - ldr r2, [pc, #-1700] @ 10b938 │ │ │ │ - ldr r1, [pc, #-1700] @ 10b93c │ │ │ │ - ldr r0, [pc, #-1700] @ 10b940 │ │ │ │ + ldr r3, [pc, #-1700] @ 10b960 │ │ │ │ + ldr r2, [pc, #-1700] @ 10b964 │ │ │ │ + ldr r1, [pc, #-1700] @ 10b968 │ │ │ │ + ldr r0, [pc, #-1700] @ 10b96c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 10abec │ │ │ │ - ldr r3, [pc, #-1588] @ 10b9dc │ │ │ │ - ldr r1, [pc, #-1704] @ 10b96c │ │ │ │ + b 10ac18 │ │ │ │ + ldr r3, [pc, #-1588] @ 10ba08 │ │ │ │ + ldr r1, [pc, #-1704] @ 10b998 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r3, [pc, #-1752] @ 10b944 │ │ │ │ + ldr r3, [pc, #-1752] @ 10b970 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #-1764] @ 10b948 │ │ │ │ - ldr r1, [pc, #-1764] @ 10b94c │ │ │ │ - ldr r0, [pc, #-1764] @ 10b950 │ │ │ │ + ldr r2, [pc, #-1764] @ 10b974 │ │ │ │ + ldr r1, [pc, #-1764] @ 10b978 │ │ │ │ + ldr r0, [pc, #-1764] @ 10b97c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 10ad38 │ │ │ │ - ldr r3, [pc, #-1652] @ 10b9dc │ │ │ │ - ldr r0, [pc, #-1792] @ 10b954 │ │ │ │ + b 10ad64 │ │ │ │ + ldr r3, [pc, #-1652] @ 10ba08 │ │ │ │ + ldr r0, [pc, #-1792] @ 10b980 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - ldr r1, [pc, #-1804] @ 10b958 │ │ │ │ + ldr r1, [pc, #-1804] @ 10b984 │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #-1812] @ 10b95c │ │ │ │ - ldr r2, [pc, #-1812] @ 10b960 │ │ │ │ + ldr r0, [pc, #-1812] @ 10b988 │ │ │ │ + ldr r2, [pc, #-1812] @ 10b98c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 10ad38 │ │ │ │ - ldr r3, [pc, #-1708] @ 10b9dc │ │ │ │ - ldr r1, [pc, #-1832] @ 10b964 │ │ │ │ + b 10ad64 │ │ │ │ + ldr r3, [pc, #-1708] @ 10ba08 │ │ │ │ + ldr r1, [pc, #-1832] @ 10b990 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #-1836] @ 10b968 │ │ │ │ - ldr r2, [pc, #-1836] @ 10b96c │ │ │ │ + ldr r0, [pc, #-1836] @ 10b994 │ │ │ │ + ldr r2, [pc, #-1836] @ 10b998 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 10abec │ │ │ │ + b 10ac18 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10b660 │ │ │ │ + b 10b68c │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10bcd8 │ │ │ │ + b 10bd04 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10bc8c │ │ │ │ + b 10bcb8 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10bc3c │ │ │ │ - ldr r3, [pc, #-1916] @ 10b970 │ │ │ │ - ldr r1, [pc, #-1916] @ 10b974 │ │ │ │ + b 10bc68 │ │ │ │ + ldr r3, [pc, #-1916] @ 10b99c │ │ │ │ + ldr r1, [pc, #-1916] @ 10b9a0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10c128 │ │ │ │ + beq 10c154 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 10c128 │ │ │ │ + bne 10c154 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - bne 10bbdc │ │ │ │ - ldr r3, [pc, #-1876] @ 10b9dc │ │ │ │ - ldr r1, [pc, #-1980] @ 10b978 │ │ │ │ + bne 10bc08 │ │ │ │ + ldr r3, [pc, #-1876] @ 10ba08 │ │ │ │ + ldr r1, [pc, #-1980] @ 10b9a4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #-1984] @ 10b97c │ │ │ │ - ldr r2, [pc, #-1880] @ 10b9e8 │ │ │ │ + ldr r0, [pc, #-1984] @ 10b9a8 │ │ │ │ + ldr r2, [pc, #-1880] @ 10ba14 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 10abec │ │ │ │ + b 10ac18 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10bc08 │ │ │ │ + b 10bc34 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10bd0c │ │ │ │ - ldr r3, [pc, #-1940] @ 10b9dc │ │ │ │ - ldr r1, [pc, #-2036] @ 10b980 │ │ │ │ + b 10bd38 │ │ │ │ + ldr r3, [pc, #-1940] @ 10ba08 │ │ │ │ + ldr r1, [pc, #-2036] @ 10b9ac │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #-2040] @ 10b984 │ │ │ │ - ldr r2, [pc, #-1984] @ 10b9c0 │ │ │ │ + ldr r0, [pc, #-2040] @ 10b9b0 │ │ │ │ + ldr r2, [pc, #-1984] @ 10b9ec │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 10ad38 │ │ │ │ + b 10ad64 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10bb90 │ │ │ │ - ldr r3, [pc, #-1988] @ 10b9dc │ │ │ │ - ldr r0, [pc, #-2076] @ 10b988 │ │ │ │ + b 10bbbc │ │ │ │ + ldr r3, [pc, #-1988] @ 10ba08 │ │ │ │ + ldr r0, [pc, #-2076] @ 10b9b4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ - ldr r1, [pc, #-2088] @ 10b98c │ │ │ │ + ldr r1, [pc, #-2088] @ 10b9b8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #-2096] @ 10b990 │ │ │ │ - ldr r2, [pc, #-2052] @ 10b9c0 │ │ │ │ + ldr r0, [pc, #-2096] @ 10b9bc │ │ │ │ + ldr r2, [pc, #-2052] @ 10b9ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 10ad38 │ │ │ │ + b 10ad64 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10bb48 │ │ │ │ + b 10bb74 │ │ │ │ ldr r2, [r8] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 10bce8 │ │ │ │ - ldr r3, [pc, #-2068] @ 10b9dc │ │ │ │ - ldr r0, [pc, #-2144] @ 10b994 │ │ │ │ + beq 10bd14 │ │ │ │ + ldr r3, [pc, #-2068] @ 10ba08 │ │ │ │ + ldr r0, [pc, #-2144] @ 10b9c0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #-2156] @ 10b998 │ │ │ │ + ldr r1, [pc, #-2156] @ 10b9c4 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #-2160] @ 10b99c │ │ │ │ - ldr r2, [pc, #-2104] @ 10b9d8 │ │ │ │ + ldr r0, [pc, #-2160] @ 10b9c8 │ │ │ │ + ldr r2, [pc, #-2104] @ 10ba04 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 10abec │ │ │ │ + b 10ac18 │ │ │ │ mvn r3, #-1073741824 @ 0xc0000000 │ │ │ │ cmp r9, r8 │ │ │ │ str r3, [r7] │ │ │ │ - bne 10b4bc │ │ │ │ - b 10bafc │ │ │ │ - ldr r3, [pc, #-2140] @ 10b9dc │ │ │ │ - ldr r1, [pc, #-2204] @ 10b9a0 │ │ │ │ + bne 10b4e8 │ │ │ │ + b 10bb28 │ │ │ │ + ldr r3, [pc, #-2140] @ 10ba08 │ │ │ │ + ldr r1, [pc, #-2204] @ 10b9cc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #-2208] @ 10b9a4 │ │ │ │ - ldr r2, [pc, #-2144] @ 10b9e8 │ │ │ │ + ldr r0, [pc, #-2208] @ 10b9d0 │ │ │ │ + ldr r2, [pc, #-2144] @ 10ba14 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 10abec │ │ │ │ - ldr r3, [pc, #-2180] @ 10b9dc │ │ │ │ - ldr r1, [pc, #-2236] @ 10b9a8 │ │ │ │ + b 10ac18 │ │ │ │ + ldr r3, [pc, #-2180] @ 10ba08 │ │ │ │ + ldr r1, [pc, #-2236] @ 10b9d4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #-2240] @ 10b9ac │ │ │ │ - ldr r2, [pc, #-2184] @ 10b9e8 │ │ │ │ + ldr r0, [pc, #-2240] @ 10b9d8 │ │ │ │ + ldr r2, [pc, #-2184] @ 10ba14 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 10abec │ │ │ │ - ldr r3, [pc, #-2264] @ 10b9b0 │ │ │ │ + b 10ac18 │ │ │ │ + ldr r3, [pc, #-2264] @ 10b9dc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 10bb68 │ │ │ │ - ldr r3, [pc, #-2240] @ 10b9dc │ │ │ │ - ldr r0, [pc, #-2284] @ 10b9b4 │ │ │ │ + beq 10bb94 │ │ │ │ + ldr r3, [pc, #-2240] @ 10ba08 │ │ │ │ + ldr r0, [pc, #-2284] @ 10b9e0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - ldr r1, [pc, #-2296] @ 10b9b8 │ │ │ │ + ldr r1, [pc, #-2296] @ 10b9e4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #-2304] @ 10b9bc │ │ │ │ - ldr r2, [pc, #-2304] @ 10b9c0 │ │ │ │ + ldr r0, [pc, #-2304] @ 10b9e8 │ │ │ │ + ldr r2, [pc, #-2304] @ 10b9ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 10ad38 │ │ │ │ + b 10ad64 │ │ │ │ mvn r3, #-1073741824 @ 0xc0000000 │ │ │ │ cmp sl, r9 │ │ │ │ str r3, [r7] │ │ │ │ - bne 10afb8 │ │ │ │ - b 10ada0 │ │ │ │ - ldr r3, [pc, #-2316] @ 10b9dc │ │ │ │ - ldr r0, [pc, #-2344] @ 10b9c4 │ │ │ │ + bne 10afe4 │ │ │ │ + b 10adcc │ │ │ │ + ldr r3, [pc, #-2316] @ 10ba08 │ │ │ │ + ldr r0, [pc, #-2344] @ 10b9f0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #-2356] @ 10b9c8 │ │ │ │ + ldr r1, [pc, #-2356] @ 10b9f4 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #-2360] @ 10b9cc │ │ │ │ - ldr r2, [pc, #-2336] @ 10b9e8 │ │ │ │ + ldr r0, [pc, #-2360] @ 10b9f8 │ │ │ │ + ldr r2, [pc, #-2336] @ 10ba14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 10abec │ │ │ │ - ldr r3, [pc, #-2368] @ 10b9dc │ │ │ │ - ldr r1, [pc, #-2384] @ 10b9d0 │ │ │ │ + b 10ac18 │ │ │ │ + ldr r3, [pc, #-2368] @ 10ba08 │ │ │ │ + ldr r1, [pc, #-2384] @ 10b9fc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #-2388] @ 10b9d4 │ │ │ │ - ldr r2, [pc, #-2388] @ 10b9d8 │ │ │ │ + ldr r0, [pc, #-2388] @ 10ba00 │ │ │ │ + ldr r2, [pc, #-2388] @ 10ba04 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 10abec │ │ │ │ - ldr r3, [pc, #-2416] @ 10b9dc │ │ │ │ - ldr r1, [pc, #-2416] @ 10b9e0 │ │ │ │ + b 10ac18 │ │ │ │ + ldr r3, [pc, #-2416] @ 10ba08 │ │ │ │ + ldr r1, [pc, #-2416] @ 10ba0c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #-2420] @ 10b9e4 │ │ │ │ - ldr r2, [pc, #-2420] @ 10b9e8 │ │ │ │ + ldr r0, [pc, #-2420] @ 10ba10 │ │ │ │ + ldr r2, [pc, #-2420] @ 10ba14 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 10abec │ │ │ │ - ldr r3, [pc, #-2440] @ 10b9ec │ │ │ │ - ldr r1, [pc, #-2440] @ 10b9f0 │ │ │ │ - ldr r0, [pc, #-2440] @ 10b9f4 │ │ │ │ + b 10ac18 │ │ │ │ + ldr r3, [pc, #-2440] @ 10ba18 │ │ │ │ + ldr r1, [pc, #-2440] @ 10ba1c │ │ │ │ + ldr r0, [pc, #-2440] @ 10ba20 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-2444] @ 10b9f8 │ │ │ │ + ldr r2, [pc, #-2444] @ 10ba24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #1680 @ 0x690 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ │ │ │ │ -0010c390 : │ │ │ │ +0010c3bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr ip, [pc, #172] @ 10c454 │ │ │ │ + ldr ip, [pc, #172] @ 10c480 │ │ │ │ mov r4, r1 │ │ │ │ mov lr, r0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r4 │ │ │ │ mov r4, lr │ │ │ │ - ldr lr, [pc, #152] @ 10c458 │ │ │ │ + ldr lr, [pc, #152] @ 10c484 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ sub r3, ip, #564 @ 0x234 │ │ │ │ - ldr ip, [pc, #140] @ 10c45c │ │ │ │ + ldr ip, [pc, #140] @ 10c488 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ add ip, sp, #32 │ │ │ │ @@ -194628,5092 +194639,5092 @@ │ │ │ │ str ip, [sp, #8] │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #4] │ │ │ │ add ip, sp, #20 │ │ │ │ str ip, [sp] │ │ │ │ bl a31b0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 10c424 │ │ │ │ + beq 10c450 │ │ │ │ add r1, sp, #20 │ │ │ │ ldm r1, {r1, r2, r3, ip} │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 10a730 │ │ │ │ - ldr r2, [pc, #52] @ 10c460 │ │ │ │ - ldr r3, [pc, #44] @ 10c45c │ │ │ │ + bl 10a75c │ │ │ │ + ldr r2, [pc, #52] @ 10c48c │ │ │ │ + ldr r3, [pc, #44] @ 10c488 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 10c450 │ │ │ │ + bne 10c47c │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, pc} │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq r8, r4, ip, asr r7 │ │ │ │ - eorseq r3, r3, ip, lsr #24 │ │ │ │ + eorseq r8, r4, r0, lsr r7 │ │ │ │ + eorseq r3, r3, r0, lsl #24 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r3, r3, ip, asr #23 │ │ │ │ + eorseq r3, r3, r0, lsr #23 │ │ │ │ │ │ │ │ -0010c464 : │ │ │ │ +0010c490 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r3, [pc, #36] @ 10c4a0 │ │ │ │ - ldr r2, [pc, #36] @ 10c4a4 │ │ │ │ + ldr r3, [pc, #36] @ 10c4cc │ │ │ │ + ldr r2, [pc, #36] @ 10c4d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 10a730 │ │ │ │ + bl 10a75c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - eorseq r3, r3, ip, ror fp │ │ │ │ + eorseq r3, r3, r0, asr fp │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -0010c4a8 : │ │ │ │ +0010c4d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #128] @ 10c54c │ │ │ │ + ldr r3, [pc, #128] @ 10c578 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, ip │ │ │ │ sub r3, r3, #516 @ 0x204 │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #108] @ 10c550 │ │ │ │ + ldr r5, [pc, #108] @ 10c57c │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 10c544 │ │ │ │ - ldr r3, [pc, #96] @ 10c554 │ │ │ │ + beq 10c570 │ │ │ │ + ldr r3, [pc, #96] @ 10c580 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 10c510 │ │ │ │ + bne 10c53c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 10c464 │ │ │ │ - ldr r0, [pc, #64] @ 10c558 │ │ │ │ + b 10c490 │ │ │ │ + ldr r0, [pc, #64] @ 10c584 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #52] @ 10c55c │ │ │ │ - ldr r1, [pc, #52] @ 10c560 │ │ │ │ - ldr r0, [pc, #52] @ 10c564 │ │ │ │ + ldr r3, [pc, #52] @ 10c588 │ │ │ │ + ldr r1, [pc, #52] @ 10c58c │ │ │ │ + ldr r0, [pc, #52] @ 10c590 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eorseq r8, r4, ip, lsr r6 │ │ │ │ - eorseq r3, r3, r8, lsl fp │ │ │ │ + eorseq r8, r4, r0, lsl r6 │ │ │ │ + eorseq r3, r3, ip, ror #21 │ │ │ │ andeq r0, r0, ip, lsr #13 │ │ │ │ - mlaeq pc, ip, sl, r2 @ │ │ │ │ + eoreq r2, pc, r8, lsr #31 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eoreq r3, pc, r4, ror #29 │ │ │ │ - eoreq r2, pc, ip, lsr #20 │ │ │ │ + strdeq r4, [pc], -r0 @ │ │ │ │ + eoreq r2, pc, r8, lsr pc @ │ │ │ │ │ │ │ │ -0010c568 : │ │ │ │ +0010c594 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #40] @ 10c5a8 │ │ │ │ - ldr r3, [pc, #40] @ 10c5ac │ │ │ │ + ldr ip, [pc, #40] @ 10c5d4 │ │ │ │ + ldr r3, [pc, #40] @ 10c5d8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 10a730 │ │ │ │ + bl 10a75c │ │ │ │ add sp, sp, #20 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - eorseq r3, r3, r8, ror sl │ │ │ │ + eorseq r3, r3, ip, asr #20 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -0010c5b0 : │ │ │ │ +0010c5dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #216] @ 10c6ac │ │ │ │ + ldr ip, [pc, #216] @ 10c6d8 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #208] @ 10c6b0 │ │ │ │ + ldr r3, [pc, #208] @ 10c6dc │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #184] @ 10c6b4 │ │ │ │ + ldr r3, [pc, #184] @ 10c6e0 │ │ │ │ add ip, sp, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #468 @ 0x1d4 │ │ │ │ str ip, [sp] │ │ │ │ bl a3100 │ │ │ │ - ldr r5, [pc, #164] @ 10c6b8 │ │ │ │ + ldr r5, [pc, #164] @ 10c6e4 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 10c6a0 │ │ │ │ - ldr r3, [pc, #152] @ 10c6bc │ │ │ │ + beq 10c6cc │ │ │ │ + ldr r3, [pc, #152] @ 10c6e8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 10c66c │ │ │ │ + bne 10c698 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 10c568 │ │ │ │ - ldr r2, [pc, #120] @ 10c6c0 │ │ │ │ - ldr r3, [pc, #100] @ 10c6b0 │ │ │ │ + bl 10c594 │ │ │ │ + ldr r2, [pc, #120] @ 10c6ec │ │ │ │ + ldr r3, [pc, #100] @ 10c6dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 10c6a8 │ │ │ │ + bne 10c6d4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #80] @ 10c6c4 │ │ │ │ + ldr r0, [pc, #80] @ 10c6f0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #68] @ 10c6c8 │ │ │ │ - ldr r1, [pc, #68] @ 10c6cc │ │ │ │ - ldr r0, [pc, #68] @ 10c6d0 │ │ │ │ + ldr r3, [pc, #68] @ 10c6f4 │ │ │ │ + ldr r1, [pc, #68] @ 10c6f8 │ │ │ │ + ldr r0, [pc, #68] @ 10c6fc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 10c640 │ │ │ │ + b 10c66c │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq r3, r3, ip, lsl sl │ │ │ │ + @ instruction: 0x003339f0 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r8, r4, ip, lsl #10 │ │ │ │ - eorseq r3, r3, r8, ror #19 │ │ │ │ + eorseq r8, r4, r0, ror #9 │ │ │ │ + @ instruction: 0x003339bc │ │ │ │ andeq r0, r0, ip, lsr #13 │ │ │ │ - @ instruction: 0x003339b0 │ │ │ │ - eoreq r2, pc, r0, asr #18 │ │ │ │ + eorseq r3, r3, r4, lsl #19 │ │ │ │ + eoreq r2, pc, ip, asr #28 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - mlaeq pc, r4, sp, r3 @ │ │ │ │ - ldrdeq r2, [pc], -r0 @ │ │ │ │ + eoreq r4, pc, r0, lsr #5 │ │ │ │ + ldrdeq r2, [pc], -ip @ │ │ │ │ │ │ │ │ -0010c6d4 : │ │ │ │ +0010c700 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r2, #0 │ │ │ │ - ldr r2, [pc, #256] @ 10c7f0 │ │ │ │ + ldr r2, [pc, #256] @ 10c81c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, r3 │ │ │ │ - beq 10c79c │ │ │ │ + beq 10c7c8 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - ldr r3, [pc, #224] @ 10c7f4 │ │ │ │ + ldr r3, [pc, #224] @ 10c820 │ │ │ │ ldr r2, [r2, r3] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 10c784 │ │ │ │ + beq 10c7b0 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 10a730 │ │ │ │ + bl 10a75c │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 10c75c │ │ │ │ + beq 10c788 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 10c7d4 │ │ │ │ + beq 10c800 │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10c778 │ │ │ │ + beq 10c7a4 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r6] │ │ │ │ - beq 10c7c0 │ │ │ │ + beq 10c7ec │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2] │ │ │ │ mov r6, r2 │ │ │ │ - b 10c72c │ │ │ │ - ldr r3, [pc, #80] @ 10c7f4 │ │ │ │ + b 10c758 │ │ │ │ + ldr r3, [pc, #80] @ 10c820 │ │ │ │ ldr r2, [r2, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10c7e0 │ │ │ │ + beq 10c80c │ │ │ │ add r3, r3, #1 │ │ │ │ mov r4, r2 │ │ │ │ str r3, [r2] │ │ │ │ - b 10c714 │ │ │ │ + b 10c740 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10c75c │ │ │ │ + b 10c788 │ │ │ │ cmp r6, #0 │ │ │ │ mov r4, r2 │ │ │ │ - bne 10c71c │ │ │ │ - b 10c794 │ │ │ │ - eorseq r3, r3, r8, lsl #18 │ │ │ │ + bne 10c748 │ │ │ │ + b 10c7c0 │ │ │ │ + @ instruction: 0x003338dc │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -0010c7f8 : │ │ │ │ +0010c824 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #248] @ 10c914 │ │ │ │ + ldr ip, [pc, #248] @ 10c940 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #240] @ 10c918 │ │ │ │ + ldr r3, [pc, #240] @ 10c944 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #216] @ 10c91c │ │ │ │ + ldr r3, [pc, #216] @ 10c948 │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ add ip, sp, #20 │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, sp, #16 │ │ │ │ str ip, [sp] │ │ │ │ sub r3, r3, #420 @ 0x1a4 │ │ │ │ mov ip, #0 │ │ │ │ str ip, [sp, #20] │ │ │ │ str ip, [sp, #24] │ │ │ │ bl a31b0 │ │ │ │ - ldr r5, [pc, #168] @ 10c920 │ │ │ │ + ldr r5, [pc, #168] @ 10c94c │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 10c908 │ │ │ │ - ldr r3, [pc, #156] @ 10c924 │ │ │ │ + beq 10c934 │ │ │ │ + ldr r3, [pc, #156] @ 10c950 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 10c8d4 │ │ │ │ + bne 10c900 │ │ │ │ add r1, sp, #16 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ mov r0, r4 │ │ │ │ - bl 10c6d4 │ │ │ │ - ldr r2, [pc, #120] @ 10c928 │ │ │ │ - ldr r3, [pc, #100] @ 10c918 │ │ │ │ + bl 10c700 │ │ │ │ + ldr r2, [pc, #120] @ 10c954 │ │ │ │ + ldr r3, [pc, #100] @ 10c944 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 10c910 │ │ │ │ + bne 10c93c │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #80] @ 10c92c │ │ │ │ + ldr r0, [pc, #80] @ 10c958 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #68] @ 10c930 │ │ │ │ - ldr r1, [pc, #68] @ 10c934 │ │ │ │ - ldr r0, [pc, #68] @ 10c938 │ │ │ │ + ldr r3, [pc, #68] @ 10c95c │ │ │ │ + ldr r1, [pc, #68] @ 10c960 │ │ │ │ + ldr r0, [pc, #68] @ 10c964 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 10c8a8 │ │ │ │ + b 10c8d4 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x003337d4 │ │ │ │ + eorseq r3, r3, r8, lsr #15 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - @ instruction: 0x003482b8 │ │ │ │ - eorseq r3, r3, r4, lsl #15 │ │ │ │ + eorseq r8, r4, ip, lsl #5 │ │ │ │ + eorseq r3, r3, r8, asr r7 │ │ │ │ andeq r0, r0, ip, lsr #13 │ │ │ │ - eorseq r3, r3, r8, asr #14 │ │ │ │ - ldrdeq r2, [pc], -r8 @ │ │ │ │ + eorseq r3, r3, ip, lsl r7 │ │ │ │ + eoreq r2, pc, r4, ror #23 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eoreq r3, pc, r4, lsr fp @ │ │ │ │ - eoreq r2, pc, r8, ror #12 │ │ │ │ + eoreq r4, pc, r0, asr #32 │ │ │ │ + eoreq r2, pc, r4, ror fp @ │ │ │ │ │ │ │ │ -0010c93c : │ │ │ │ +0010c968 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ - ldr ip, [pc, #1460] @ 10cf08 │ │ │ │ - ldr r1, [pc, #1460] @ 10cf0c │ │ │ │ + ldr ip, [pc, #1460] @ 10cf34 │ │ │ │ + ldr r1, [pc, #1460] @ 10cf38 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [ip, r1] │ │ │ │ - ldr r5, [pc, #1452] @ 10cf10 │ │ │ │ - ldr r2, [pc, #1452] @ 10cf14 │ │ │ │ - ldr r3, [pc, #1452] @ 10cf18 │ │ │ │ + ldr r5, [pc, #1452] @ 10cf3c │ │ │ │ + ldr r2, [pc, #1452] @ 10cf40 │ │ │ │ + ldr r3, [pc, #1452] @ 10cf44 │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r1, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r5, r2] │ │ │ │ ldr r8, [r5, r3] │ │ │ │ ldr r1, [r7, #904] @ 0x388 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r8] │ │ │ │ bl 50378 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 10cb98 │ │ │ │ - ldr r3, [pc, #1400] @ 10cf1c │ │ │ │ + beq 10cbc4 │ │ │ │ + ldr r3, [pc, #1400] @ 10cf48 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 10c6d4 │ │ │ │ + bl 10c700 │ │ │ │ subs r4, r0, #0 │ │ │ │ - bne 10cb30 │ │ │ │ + bne 10cb5c │ │ │ │ add fp, sp, #8 │ │ │ │ mov r0, fp │ │ │ │ bl aa4f0 │ │ │ │ ldr r1, [r7, #908] @ 0x38c │ │ │ │ ldr r0, [r8] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr r8, [sp, #12] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 10cc68 │ │ │ │ + beq 10cc94 │ │ │ │ mov r0, #2 │ │ │ │ bl 4ffe8 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 10cd20 │ │ │ │ + beq 10cd4c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 10ce9c │ │ │ │ - ldr r2, [pc, #1292] @ 10cf20 │ │ │ │ + beq 10cec8 │ │ │ │ + ldr r2, [pc, #1292] @ 10cf4c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 10cee4 │ │ │ │ - ldr r2, [pc, #1280] @ 10cf24 │ │ │ │ + beq 10cf10 │ │ │ │ + ldr r2, [pc, #1280] @ 10cf50 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 10ce70 │ │ │ │ + beq 10ce9c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 10ce98 │ │ │ │ + ble 10cec4 │ │ │ │ cmp r3, #1 │ │ │ │ str r6, [r4, #12] │ │ │ │ - beq 10ce98 │ │ │ │ + beq 10cec4 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [r4, #16] │ │ │ │ bl aa754 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 10ca70 │ │ │ │ + beq 10ca9c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 10cc5c │ │ │ │ + beq 10cc88 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 10cbe8 │ │ │ │ + beq 10cc14 │ │ │ │ ldm fp, {r0, r1, r2} │ │ │ │ bl aa6bc │ │ │ │ cmp sl, #0 │ │ │ │ - beq 10ce4c │ │ │ │ + beq 10ce78 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10caa4 │ │ │ │ + beq 10cad0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 10cd14 │ │ │ │ + beq 10cd40 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 10cec0 │ │ │ │ + beq 10ceec │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10cac8 │ │ │ │ + beq 10caf4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 10cd08 │ │ │ │ + beq 10cd34 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 10ce74 │ │ │ │ + beq 10cea0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10caec │ │ │ │ + beq 10cb18 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 10ccfc │ │ │ │ - ldr r3, [pc, #1064] @ 10cf1c │ │ │ │ + beq 10cd28 │ │ │ │ + ldr r3, [pc, #1064] @ 10cf48 │ │ │ │ ldr r0, [r5, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #1052] @ 10cf28 │ │ │ │ - ldr r3, [pc, #1020] @ 10cf0c │ │ │ │ + ldr r2, [pc, #1052] @ 10cf54 │ │ │ │ + ldr r3, [pc, #1020] @ 10cf38 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 10cd70 │ │ │ │ + bne 10cd9c │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10cb54 │ │ │ │ + beq 10cb80 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bne 10cb54 │ │ │ │ + bne 10cb80 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10cb78 │ │ │ │ + beq 10cba4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 10cb78 │ │ │ │ + bne 10cba4 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [pc, #940] @ 10cf2c │ │ │ │ - ldr r1, [pc, #940] @ 10cf30 │ │ │ │ + ldr r3, [pc, #940] @ 10cf58 │ │ │ │ + ldr r1, [pc, #940] @ 10cf5c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ - b 10cb04 │ │ │ │ + b 10cb30 │ │ │ │ add fp, sp, #8 │ │ │ │ mov r0, fp │ │ │ │ bl aa4f0 │ │ │ │ ldr r1, [r7, #908] @ 0x38c │ │ │ │ ldr r0, [r8] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr r8, [sp, #12] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - bne 10c9ec │ │ │ │ - ldr r3, [pc, #872] @ 10cf34 │ │ │ │ - ldr r1, [pc, #872] @ 10cf38 │ │ │ │ - ldr r0, [pc, #872] @ 10cf3c │ │ │ │ + bne 10ca18 │ │ │ │ + ldr r3, [pc, #872] @ 10cf60 │ │ │ │ + ldr r1, [pc, #872] @ 10cf64 │ │ │ │ + ldr r0, [pc, #872] @ 10cf68 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #868] @ 10cf40 │ │ │ │ + ldr r2, [pc, #868] @ 10cf6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #1600 @ 0x640 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ cmp sl, #0 │ │ │ │ - beq 10ce04 │ │ │ │ + beq 10ce30 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10cc0c │ │ │ │ + beq 10cc38 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 10cd28 │ │ │ │ + beq 10cd54 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 10cde0 │ │ │ │ + beq 10ce0c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10cc30 │ │ │ │ + beq 10cc5c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 10cd34 │ │ │ │ + beq 10cd60 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 10cdbc │ │ │ │ + beq 10cde8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10cc54 │ │ │ │ + beq 10cc80 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 10cd40 │ │ │ │ + beq 10cd6c │ │ │ │ bl aa3f4 │ │ │ │ - b 10cb90 │ │ │ │ + b 10cbbc │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10ca70 │ │ │ │ + b 10ca9c │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10cc84 │ │ │ │ + beq 10ccb0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 10cd64 │ │ │ │ + beq 10cd90 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 10ce28 │ │ │ │ + beq 10ce54 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10cca8 │ │ │ │ + beq 10ccd4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 10cd58 │ │ │ │ + beq 10cd84 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 10cd98 │ │ │ │ + beq 10cdc4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10cccc │ │ │ │ + beq 10ccf8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 10cd4c │ │ │ │ + beq 10cd78 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 10cd74 │ │ │ │ + beq 10cda0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10cb90 │ │ │ │ + beq 10cbbc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - bne 10cb90 │ │ │ │ + bne 10cbbc │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10cb90 │ │ │ │ + b 10cbbc │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10caec │ │ │ │ + b 10cb18 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10cac8 │ │ │ │ + b 10caf4 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10caa4 │ │ │ │ + b 10cad0 │ │ │ │ bl aa8fc │ │ │ │ - b 10c9fc │ │ │ │ + b 10ca28 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10cc0c │ │ │ │ + b 10cc38 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10cc30 │ │ │ │ + b 10cc5c │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10cc54 │ │ │ │ + b 10cc80 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10cccc │ │ │ │ + b 10ccf8 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10cca8 │ │ │ │ + b 10ccd4 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10cc84 │ │ │ │ + b 10ccb0 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #456] @ 10cf44 │ │ │ │ - ldr r1, [pc, #456] @ 10cf48 │ │ │ │ - ldr r0, [pc, #456] @ 10cf4c │ │ │ │ + ldr r3, [pc, #456] @ 10cf70 │ │ │ │ + ldr r1, [pc, #456] @ 10cf74 │ │ │ │ + ldr r0, [pc, #456] @ 10cf78 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #452] @ 10cf50 │ │ │ │ + ldr r2, [pc, #452] @ 10cf7c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #1600 @ 0x640 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #436] @ 10cf54 │ │ │ │ - ldr r1, [pc, #436] @ 10cf58 │ │ │ │ - ldr r0, [pc, #436] @ 10cf5c │ │ │ │ + ldr r3, [pc, #436] @ 10cf80 │ │ │ │ + ldr r1, [pc, #436] @ 10cf84 │ │ │ │ + ldr r0, [pc, #436] @ 10cf88 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #432] @ 10cf60 │ │ │ │ + ldr r2, [pc, #432] @ 10cf8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #1600 @ 0x640 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #416] @ 10cf64 │ │ │ │ - ldr r1, [pc, #416] @ 10cf68 │ │ │ │ - ldr r0, [pc, #416] @ 10cf6c │ │ │ │ + ldr r3, [pc, #416] @ 10cf90 │ │ │ │ + ldr r1, [pc, #416] @ 10cf94 │ │ │ │ + ldr r0, [pc, #416] @ 10cf98 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #412] @ 10cf70 │ │ │ │ + ldr r2, [pc, #412] @ 10cf9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #1600 @ 0x640 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #396] @ 10cf74 │ │ │ │ - ldr r1, [pc, #396] @ 10cf78 │ │ │ │ - ldr r0, [pc, #396] @ 10cf7c │ │ │ │ + ldr r3, [pc, #396] @ 10cfa0 │ │ │ │ + ldr r1, [pc, #396] @ 10cfa4 │ │ │ │ + ldr r0, [pc, #396] @ 10cfa8 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #392] @ 10cf80 │ │ │ │ + ldr r2, [pc, #392] @ 10cfac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #1600 @ 0x640 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #376] @ 10cf84 │ │ │ │ - ldr r1, [pc, #376] @ 10cf88 │ │ │ │ - ldr r0, [pc, #376] @ 10cf8c │ │ │ │ + ldr r3, [pc, #376] @ 10cfb0 │ │ │ │ + ldr r1, [pc, #376] @ 10cfb4 │ │ │ │ + ldr r0, [pc, #376] @ 10cfb8 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #372] @ 10cf90 │ │ │ │ + ldr r2, [pc, #372] @ 10cfbc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #1600 @ 0x640 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #356] @ 10cf94 │ │ │ │ - ldr r1, [pc, #356] @ 10cf98 │ │ │ │ - ldr r0, [pc, #356] @ 10cf9c │ │ │ │ + ldr r3, [pc, #356] @ 10cfc0 │ │ │ │ + ldr r1, [pc, #356] @ 10cfc4 │ │ │ │ + ldr r0, [pc, #356] @ 10cfc8 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #352] @ 10cfa0 │ │ │ │ + ldr r2, [pc, #352] @ 10cfcc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #1600 @ 0x640 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #336] @ 10cfa4 │ │ │ │ - ldr r1, [pc, #336] @ 10cfa8 │ │ │ │ - ldr r0, [pc, #336] @ 10cfac │ │ │ │ + ldr r3, [pc, #336] @ 10cfd0 │ │ │ │ + ldr r1, [pc, #336] @ 10cfd4 │ │ │ │ + ldr r0, [pc, #336] @ 10cfd8 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #332] @ 10cfb0 │ │ │ │ + ldr r2, [pc, #332] @ 10cfdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #1600 @ 0x640 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ - ldr r3, [pc, #312] @ 10cfb4 │ │ │ │ - ldr r1, [pc, #312] @ 10cfb8 │ │ │ │ - ldr r0, [pc, #312] @ 10cfbc │ │ │ │ + ldr r3, [pc, #312] @ 10cfe0 │ │ │ │ + ldr r1, [pc, #312] @ 10cfe4 │ │ │ │ + ldr r0, [pc, #312] @ 10cfe8 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #308] @ 10cfc0 │ │ │ │ + ldr r2, [pc, #308] @ 10cfec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #1600 @ 0x640 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50554 │ │ │ │ - ldr r3, [pc, #288] @ 10cfc4 │ │ │ │ - ldr r1, [pc, #288] @ 10cfc8 │ │ │ │ - ldr r0, [pc, #288] @ 10cfcc │ │ │ │ + ldr r3, [pc, #288] @ 10cff0 │ │ │ │ + ldr r1, [pc, #288] @ 10cff4 │ │ │ │ + ldr r0, [pc, #288] @ 10cff8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #264] @ 10cfd0 │ │ │ │ - ldr r1, [pc, #264] @ 10cfd4 │ │ │ │ - ldr r0, [pc, #264] @ 10cfd8 │ │ │ │ + ldr r3, [pc, #264] @ 10cffc │ │ │ │ + ldr r1, [pc, #264] @ 10d000 │ │ │ │ + ldr r0, [pc, #264] @ 10d004 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #260] @ 10cfdc │ │ │ │ + ldr r2, [pc, #260] @ 10d008 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #1600 @ 0x640 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #244] @ 10cfe0 │ │ │ │ - ldr r1, [pc, #244] @ 10cfe4 │ │ │ │ - ldr r0, [pc, #244] @ 10cfe8 │ │ │ │ + ldr r3, [pc, #244] @ 10d00c │ │ │ │ + ldr r1, [pc, #244] @ 10d010 │ │ │ │ + ldr r0, [pc, #244] @ 10d014 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #240] @ 10cfec │ │ │ │ + ldr r2, [pc, #240] @ 10d018 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r3, r3, r4, lsr #13 │ │ │ │ + eorseq r3, r3, r8, ror r6 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r3, r3, r0, lsl #13 │ │ │ │ + eorseq r3, r3, r4, asr r6 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eorseq r3, r3, ip, ror #9 │ │ │ │ + eorseq r3, r3, r0, asr #9 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - ldrdeq r3, [pc], -r0 @ │ │ │ │ - mlaseq r1, r8, r5, r6 │ │ │ │ - mlaeq lr, ip, r6, r8 │ │ │ │ - ldrdeq r8, [lr], -r0 @ │ │ │ │ - andeq r9, r3, r4, lsr #26 │ │ │ │ - eorseq r6, r1, r8, ror #7 │ │ │ │ - eoreq r8, lr, ip, ror #9 │ │ │ │ - @ instruction: 0x002f36bc │ │ │ │ - andeq r9, r3, r7, lsr #26 │ │ │ │ - eorseq r6, r1, r4, asr #7 │ │ │ │ - eoreq r8, lr, r8, asr #9 │ │ │ │ - eoreq r3, pc, ip, lsl #13 │ │ │ │ - andeq r9, r3, r6, lsr #26 │ │ │ │ - eorseq r6, r1, r0, lsr #7 │ │ │ │ - eoreq r8, lr, r4, lsr #9 │ │ │ │ - eoreq r3, pc, r4, ror r6 @ │ │ │ │ - andeq r9, r3, ip, lsr #26 │ │ │ │ - eorseq r6, r1, ip, ror r3 │ │ │ │ - eoreq r8, lr, r0, lsl #9 │ │ │ │ - eoreq r3, pc, r4, asr #12 │ │ │ │ - andeq r9, r3, fp, lsr #26 │ │ │ │ - eorseq r6, r1, r8, asr r3 │ │ │ │ - eoreq r8, lr, ip, asr r4 │ │ │ │ - eoreq r3, pc, r4, lsl r6 @ │ │ │ │ - andeq r9, r3, sl, lsr #26 │ │ │ │ - eorseq r6, r1, r4, lsr r3 │ │ │ │ - eoreq r8, lr, r8, lsr r4 │ │ │ │ - strdeq r3, [pc], -r0 @ │ │ │ │ - andeq r9, r3, r5, lsr #26 │ │ │ │ - eorseq r6, r1, r0, lsl r3 │ │ │ │ - eoreq r8, lr, r4, lsl r4 │ │ │ │ - eoreq r3, pc, ip, asr #11 │ │ │ │ - andeq r9, r3, sp, lsl #26 │ │ │ │ - eorseq r6, r1, r8, ror #5 │ │ │ │ - eoreq r8, lr, ip, ror #7 │ │ │ │ - @ instruction: 0x002f35bc │ │ │ │ - andeq r9, r3, pc, lsl #26 │ │ │ │ - @ instruction: 0x003122d0 │ │ │ │ - strdeq r8, [lr], -r0 @ │ │ │ │ - eoreq r8, lr, ip, lsl r5 │ │ │ │ - mlaseq r1, ip, r2, r6 │ │ │ │ - eoreq r8, lr, r0, lsr #7 │ │ │ │ - eoreq r3, pc, r4, ror #10 │ │ │ │ - andeq r9, r3, lr, lsl #26 │ │ │ │ - eorseq r2, r1, r8, lsl #5 │ │ │ │ - eoreq r8, lr, r4, ror #8 │ │ │ │ - eoreq fp, lr, ip, lsl #11 │ │ │ │ + ldrdeq r3, [pc], -ip @ │ │ │ │ + eorseq r6, r1, r4, lsr #21 │ │ │ │ + eoreq r8, lr, r8, lsr #23 │ │ │ │ + ldrdeq r8, [lr], -ip @ │ │ │ │ + andeq r9, r3, sp, lsr #26 │ │ │ │ + @ instruction: 0x003168f4 │ │ │ │ + strdeq r8, [lr], -r8 @ │ │ │ │ + eoreq r3, pc, r8, asr #23 │ │ │ │ + andeq r9, r3, r0, lsr sp │ │ │ │ + @ instruction: 0x003168d0 │ │ │ │ + ldrdeq r8, [lr], -r4 @ │ │ │ │ + mlaeq pc, r8, fp, r3 @ │ │ │ │ + andeq r9, r3, pc, lsr #26 │ │ │ │ + eorseq r6, r1, ip, lsr #17 │ │ │ │ + @ instruction: 0x002e89b0 │ │ │ │ + eoreq r3, pc, r0, lsl #23 │ │ │ │ + andeq r9, r3, r5, lsr sp │ │ │ │ + eorseq r6, r1, r8, lsl #17 │ │ │ │ + eoreq r8, lr, ip, lsl #19 │ │ │ │ + eoreq r3, pc, r0, asr fp @ │ │ │ │ + andeq r9, r3, r4, lsr sp │ │ │ │ + eorseq r6, r1, r4, ror #16 │ │ │ │ + eoreq r8, lr, r8, ror #18 │ │ │ │ + eoreq r3, pc, r0, lsr #22 │ │ │ │ + andeq r9, r3, r3, lsr sp │ │ │ │ + eorseq r6, r1, r0, asr #16 │ │ │ │ + eoreq r8, lr, r4, asr #18 │ │ │ │ + strdeq r3, [pc], -ip @ │ │ │ │ + andeq r9, r3, lr, lsr #26 │ │ │ │ + eorseq r6, r1, ip, lsl r8 │ │ │ │ + eoreq r8, lr, r0, lsr #18 │ │ │ │ + ldrdeq r3, [pc], -r8 @ │ │ │ │ + andeq r9, r3, r6, lsl sp │ │ │ │ + @ instruction: 0x003167f4 │ │ │ │ + strdeq r8, [lr], -r8 @ │ │ │ │ + eoreq r3, pc, r8, asr #21 │ │ │ │ + andeq r9, r3, r8, lsl sp │ │ │ │ + @ instruction: 0x003127dc │ │ │ │ + strdeq r8, [lr], -ip @ │ │ │ │ + eoreq r8, lr, r8, lsr #20 │ │ │ │ + eorseq r6, r1, r8, lsr #15 │ │ │ │ + eoreq r8, lr, ip, lsr #17 │ │ │ │ + eoreq r3, pc, r0, ror sl @ │ │ │ │ + andeq r9, r3, r7, lsl sp │ │ │ │ + mlaseq r1, r4, r7, r2 │ │ │ │ + eoreq r8, lr, r0, ror r9 │ │ │ │ + mlaeq lr, r8, sl, fp │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ -0010cff0 : │ │ │ │ +0010d01c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #128] @ 10d094 │ │ │ │ + ldr r3, [pc, #128] @ 10d0c0 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, ip │ │ │ │ sub r3, r3, #372 @ 0x174 │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #108] @ 10d098 │ │ │ │ + ldr r5, [pc, #108] @ 10d0c4 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 10d08c │ │ │ │ - ldr r3, [pc, #96] @ 10d09c │ │ │ │ + beq 10d0b8 │ │ │ │ + ldr r3, [pc, #96] @ 10d0c8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 10d058 │ │ │ │ + bne 10d084 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 10c93c │ │ │ │ - ldr r0, [pc, #64] @ 10d0a0 │ │ │ │ + b 10c968 │ │ │ │ + ldr r0, [pc, #64] @ 10d0cc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #52] @ 10d0a4 │ │ │ │ - ldr r1, [pc, #52] @ 10d0a8 │ │ │ │ - ldr r0, [pc, #52] @ 10d0ac │ │ │ │ + ldr r3, [pc, #52] @ 10d0d0 │ │ │ │ + ldr r1, [pc, #52] @ 10d0d4 │ │ │ │ + ldr r0, [pc, #52] @ 10d0d8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x00347af4 │ │ │ │ - @ instruction: 0x00332fd0 │ │ │ │ + eorseq r7, r4, r8, asr #21 │ │ │ │ + eorseq r2, r3, r4, lsr #31 │ │ │ │ andeq r0, r0, ip, lsr #13 │ │ │ │ - eoreq r1, pc, r4, asr pc @ │ │ │ │ + eoreq r2, pc, r0, ror #8 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - strdeq r3, [pc], -ip @ │ │ │ │ - eoreq r1, pc, r4, ror #29 │ │ │ │ + eoreq r3, pc, r8, lsl #18 │ │ │ │ + strdeq r2, [pc], -r0 @ │ │ │ │ │ │ │ │ -0010d0b0 : │ │ │ │ +0010d0dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ - ldr r7, [pc, #564] @ 10d300 │ │ │ │ + ldr r7, [pc, #564] @ 10d32c │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ - beq 10d1f8 │ │ │ │ + beq 10d224 │ │ │ │ ldr r2, [r4] │ │ │ │ mov r6, r1 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10d1dc │ │ │ │ + beq 10d208 │ │ │ │ ldr r5, [r4, #24] │ │ │ │ add r1, r2, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r1, [r4] │ │ │ │ - beq 10d23c │ │ │ │ + beq 10d268 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10d1bc │ │ │ │ + beq 10d1e8 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10d12c │ │ │ │ + beq 10d158 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 10d1d0 │ │ │ │ + beq 10d1fc │ │ │ │ tst r6, #1 │ │ │ │ - bne 10d2c0 │ │ │ │ + bne 10d2ec │ │ │ │ mov r0, r6 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fc88 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 10d16c │ │ │ │ + beq 10d198 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 10d1b0 │ │ │ │ + beq 10d1dc │ │ │ │ cmp r6, #0 │ │ │ │ - beq 10d2d8 │ │ │ │ + beq 10d304 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10d190 │ │ │ │ + beq 10d1bc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 10d1a4 │ │ │ │ + beq 10d1d0 │ │ │ │ cmp r4, #0 │ │ │ │ andge r0, r4, #255 @ 0xff │ │ │ │ - blt 10d298 │ │ │ │ + blt 10d2c4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10d190 │ │ │ │ + b 10d1bc │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10d16c │ │ │ │ + b 10d198 │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10d12c │ │ │ │ + beq 10d158 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - bne 10d12c │ │ │ │ + bne 10d158 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10d12c │ │ │ │ + b 10d158 │ │ │ │ ldr r5, [r4, #24] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 10d23c │ │ │ │ + beq 10d268 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 10d108 │ │ │ │ - b 10d12c │ │ │ │ - ldr r3, [pc, #260] @ 10d304 │ │ │ │ + bne 10d134 │ │ │ │ + b 10d158 │ │ │ │ + ldr r3, [pc, #260] @ 10d330 │ │ │ │ mov r0, #1792 @ 0x700 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r1, [pc, #252] @ 10d308 │ │ │ │ + ldr r1, [pc, #252] @ 10d334 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #248] @ 10d30c │ │ │ │ - ldr r2, [pc, #248] @ 10d310 │ │ │ │ + ldr r3, [pc, #248] @ 10d338 │ │ │ │ + ldr r2, [pc, #248] @ 10d33c │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r0, [pc, #244] @ 10d314 │ │ │ │ + ldr r0, [pc, #244] @ 10d340 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, #2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r3, [pc, #212] @ 10d318 │ │ │ │ - ldr r1, [pc, #212] @ 10d31c │ │ │ │ + ldr r3, [pc, #212] @ 10d344 │ │ │ │ + ldr r1, [pc, #212] @ 10d348 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10d270 │ │ │ │ + beq 10d29c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 10d2cc │ │ │ │ - ldr r3, [pc, #140] @ 10d304 │ │ │ │ - ldr r1, [pc, #164] @ 10d320 │ │ │ │ + beq 10d2f8 │ │ │ │ + ldr r3, [pc, #140] @ 10d330 │ │ │ │ + ldr r1, [pc, #164] @ 10d34c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #160] @ 10d324 │ │ │ │ - ldr r2, [pc, #160] @ 10d328 │ │ │ │ + ldr r0, [pc, #160] @ 10d350 │ │ │ │ + ldr r2, [pc, #160] @ 10d354 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 10d230 │ │ │ │ - ldr r3, [pc, #100] @ 10d304 │ │ │ │ - ldr r1, [pc, #136] @ 10d32c │ │ │ │ + b 10d25c │ │ │ │ + ldr r3, [pc, #100] @ 10d330 │ │ │ │ + ldr r1, [pc, #136] @ 10d358 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #132] @ 10d330 │ │ │ │ - ldr r2, [pc, #120] @ 10d328 │ │ │ │ + ldr r0, [pc, #132] @ 10d35c │ │ │ │ + ldr r2, [pc, #120] @ 10d354 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 10d230 │ │ │ │ + b 10d25c │ │ │ │ mov r0, r6 │ │ │ │ bl a4704 │ │ │ │ - b 10d134 │ │ │ │ + b 10d160 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10d270 │ │ │ │ - ldr r3, [pc, #84] @ 10d334 │ │ │ │ - ldr r1, [pc, #84] @ 10d338 │ │ │ │ - ldr r0, [pc, #84] @ 10d33c │ │ │ │ + b 10d29c │ │ │ │ + ldr r3, [pc, #84] @ 10d360 │ │ │ │ + ldr r1, [pc, #84] @ 10d364 │ │ │ │ + ldr r0, [pc, #84] @ 10d368 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1536 @ 0x600 │ │ │ │ - ldr r2, [pc, #76] @ 10d340 │ │ │ │ + ldr r2, [pc, #76] @ 10d36c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r2, r3, r8, lsr #30 │ │ │ │ + @ instruction: 0x00332efc │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eoreq r3, pc, r0, ror #21 │ │ │ │ - eoreq r3, pc, r0, asr r1 @ │ │ │ │ - eoreq r3, pc, r0, lsr #21 │ │ │ │ - eoreq r1, pc, ip, lsr sp @ │ │ │ │ - andeq r0, r0, r8, asr fp │ │ │ │ - ldrdeq r3, [pc], -ip @ │ │ │ │ - eoreq r3, pc, ip, ror sl @ │ │ │ │ - ldrdeq r1, [pc], -r8 @ │ │ │ │ + eoreq r3, pc, ip, ror #31 │ │ │ │ + eoreq r3, pc, ip, asr r6 @ │ │ │ │ + eoreq r3, pc, ip, lsr #31 │ │ │ │ + eoreq r2, pc, r8, asr #4 │ │ │ │ + andeq r0, r0, r8, asr fp │ │ │ │ + eoreq r3, pc, r8, ror #31 │ │ │ │ + eoreq r3, pc, r8, lsl #31 │ │ │ │ + eoreq r2, pc, r4, ror #3 │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ - eoreq r3, pc, r4, asr sl @ │ │ │ │ - @ instruction: 0x002f1cb0 │ │ │ │ - eorseq r5, r1, r4, lsl #29 │ │ │ │ - eoreq r7, lr, r4, lsl #31 │ │ │ │ - @ instruction: 0x002e7fb8 │ │ │ │ - andeq pc, r3, r8, lsl #6 │ │ │ │ + eoreq r3, pc, r0, ror #30 │ │ │ │ + @ instruction: 0x002f21bc │ │ │ │ + mlaseq r1, r0, r3, r6 │ │ │ │ + mlaeq lr, r0, r4, r8 │ │ │ │ + eoreq r8, lr, r4, asr #9 │ │ │ │ + andeq pc, r3, r1, lsl r3 @ │ │ │ │ │ │ │ │ -0010d344 : │ │ │ │ +0010d370 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ - ldr r2, [pc, #3468] @ 10e0e8 │ │ │ │ - ldr r3, [pc, #3468] @ 10e0ec │ │ │ │ + ldr r2, [pc, #3468] @ 10e114 │ │ │ │ + ldr r3, [pc, #3468] @ 10e118 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ bl a7518 │ │ │ │ - ldr r5, [pc, #3432] @ 10e0f0 │ │ │ │ + ldr r5, [pc, #3432] @ 10e11c │ │ │ │ add r5, pc, r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 10d938 │ │ │ │ - ldr r3, [pc, #3420] @ 10e0f4 │ │ │ │ + beq 10d964 │ │ │ │ + ldr r3, [pc, #3420] @ 10e120 │ │ │ │ ldr r8, [r5, r3] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r8] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 10d960 │ │ │ │ + bne 10d98c │ │ │ │ bl e4334 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 10d3cc │ │ │ │ + beq 10d3f8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 10d6c0 │ │ │ │ + beq 10d6ec │ │ │ │ cmp r6, #0 │ │ │ │ - beq 10d994 │ │ │ │ - ldr r3, [pc, #3356] @ 10e0f8 │ │ │ │ + beq 10d9c0 │ │ │ │ + ldr r3, [pc, #3356] @ 10e124 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 10d9bc │ │ │ │ + beq 10d9e8 │ │ │ │ ldr r0, [r3, #296] @ 0x128 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 10da04 │ │ │ │ + beq 10da30 │ │ │ │ tst r0, #1 │ │ │ │ - bne 10da74 │ │ │ │ + bne 10daa0 │ │ │ │ bl aaa68 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd9c │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 10d434 │ │ │ │ + beq 10d460 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 10d6cc │ │ │ │ + beq 10d6f8 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 10e0c0 │ │ │ │ + beq 10e0ec │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10d458 │ │ │ │ + beq 10d484 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 10d6d8 │ │ │ │ + beq 10d704 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 10da4c │ │ │ │ - ldr r3, [pc, #3220] @ 10e0fc │ │ │ │ + beq 10da78 │ │ │ │ + ldr r3, [pc, #3220] @ 10e128 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r3, [sl, #4] │ │ │ │ cmp r3, r6 │ │ │ │ - bne 10d6f0 │ │ │ │ + bne 10d71c │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10d490 │ │ │ │ + beq 10d4bc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 10d92c │ │ │ │ - ldr r3, [pc, #3176] @ 10e100 │ │ │ │ + beq 10d958 │ │ │ │ + ldr r3, [pc, #3176] @ 10e12c │ │ │ │ ldr r9, [r5, r3] │ │ │ │ cmp sl, r9 │ │ │ │ - bne 10d824 │ │ │ │ + bne 10d850 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ bl a760c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 10db8c │ │ │ │ + beq 10dbb8 │ │ │ │ ldr r2, [r8] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 10dbd4 │ │ │ │ + bne 10dc00 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 10e098 │ │ │ │ + beq 10e0c4 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - ldr r3, [pc, #3096] @ 10e104 │ │ │ │ + ldr r3, [pc, #3096] @ 10e130 │ │ │ │ ldr sl, [r5, r3] │ │ │ │ ldr r1, [sl, #2892] @ 0xb4c │ │ │ │ bl 50168 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 10d514 │ │ │ │ + beq 10d540 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 10d6e4 │ │ │ │ + beq 10d710 │ │ │ │ cmn fp, #1 │ │ │ │ - beq 10d780 │ │ │ │ + beq 10d7ac │ │ │ │ cmp fp, #0 │ │ │ │ - bne 10d78c │ │ │ │ + bne 10d7b8 │ │ │ │ mov r0, r7 │ │ │ │ bl cd224 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 10daf8 │ │ │ │ + beq 10db24 │ │ │ │ add sl, sl, #4096 @ 0x1000 │ │ │ │ ldr r3, [sl, #2916] @ 0xb64 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #20 │ │ │ │ bl 50114 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 10dc34 │ │ │ │ + beq 10dc60 │ │ │ │ ldr r3, [sl, #4] │ │ │ │ cmp r3, r6 │ │ │ │ - bne 10dc64 │ │ │ │ + bne 10dc90 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10d580 │ │ │ │ + beq 10d5ac │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 10db84 │ │ │ │ + beq 10dbb0 │ │ │ │ cmp sl, r9 │ │ │ │ - bne 10d778 │ │ │ │ + bne 10d7a4 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r7 │ │ │ │ bl a7518 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 10df48 │ │ │ │ + beq 10df74 │ │ │ │ ldr r2, [r8] │ │ │ │ ldr r3, [sl, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 10df70 │ │ │ │ + bne 10df9c │ │ │ │ bl c4c28 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 10d5d0 │ │ │ │ + beq 10d5fc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 10db38 │ │ │ │ + beq 10db64 │ │ │ │ cmp fp, #2 │ │ │ │ - beq 10dfa8 │ │ │ │ + beq 10dfd4 │ │ │ │ cmp fp, #0 │ │ │ │ movne fp, #4 │ │ │ │ - beq 10d778 │ │ │ │ + beq 10d7a4 │ │ │ │ mov r0, fp │ │ │ │ bl aaa68 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r2, #1 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r1, r0 │ │ │ │ - beq 10d628 │ │ │ │ + beq 10d654 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 10dbb4 │ │ │ │ + beq 10dbe0 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 10dd14 │ │ │ │ + beq 10dd40 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 10e070 │ │ │ │ + beq 10e09c │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10d654 │ │ │ │ + beq 10d680 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 10dc0c │ │ │ │ + beq 10dc38 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r3, r6 │ │ │ │ - bne 10dd74 │ │ │ │ + bne 10dda0 │ │ │ │ ldr r3, [r1] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10d67c │ │ │ │ + beq 10d6a8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r1] │ │ │ │ - beq 10dc20 │ │ │ │ + beq 10dc4c │ │ │ │ cmp r1, r9 │ │ │ │ - bne 10d808 │ │ │ │ + bne 10d834 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ bl a7814 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 10dfd0 │ │ │ │ + beq 10dffc │ │ │ │ ldr r2, [r8] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 10db44 │ │ │ │ + bne 10db70 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ cmp r3, #6 │ │ │ │ - bne 10d808 │ │ │ │ + bne 10d834 │ │ │ │ mov r0, fp │ │ │ │ bl aaa68 │ │ │ │ - b 10d74c │ │ │ │ + b 10d778 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10d3cc │ │ │ │ + b 10d3f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10d434 │ │ │ │ + b 10d460 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10d458 │ │ │ │ + b 10d484 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10d514 │ │ │ │ - ldr r0, [pc, #2576] @ 10e108 │ │ │ │ + b 10d540 │ │ │ │ + ldr r0, [pc, #2576] @ 10e134 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10d724 │ │ │ │ + beq 10d750 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - bne 10d724 │ │ │ │ + bne 10d750 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [pc, #2528] @ 10e10c │ │ │ │ - ldr r1, [pc, #2528] @ 10e110 │ │ │ │ + ldr r3, [pc, #2528] @ 10e138 │ │ │ │ + ldr r1, [pc, #2528] @ 10e13c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #2524] @ 10e114 │ │ │ │ + ldr r0, [pc, #2524] @ 10e140 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r2, [pc, #2500] @ 10e118 │ │ │ │ - ldr r3, [pc, #2452] @ 10e0ec │ │ │ │ + ldr r2, [pc, #2500] @ 10e144 │ │ │ │ + ldr r3, [pc, #2452] @ 10e118 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 10e01c │ │ │ │ + bne 10e048 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov fp, #2 │ │ │ │ - b 10d5e4 │ │ │ │ + b 10d610 │ │ │ │ bl 50048 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 10da84 │ │ │ │ + bne 10dab0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ bl a760c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 10de94 │ │ │ │ + beq 10dec0 │ │ │ │ ldr r2, [r8] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 10df10 │ │ │ │ + bne 10df3c │ │ │ │ ldr r4, [r0, #28] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 10e048 │ │ │ │ + beq 10e074 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r1, [sl, #3756] @ 0xeac │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ bl 50168 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 10d7f8 │ │ │ │ + beq 10d824 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 10db2c │ │ │ │ + beq 10db58 │ │ │ │ cmn fp, #1 │ │ │ │ - beq 10dac4 │ │ │ │ + beq 10daf0 │ │ │ │ cmp fp, #0 │ │ │ │ - beq 10d524 │ │ │ │ - ldr r3, [pc, #2316] @ 10e11c │ │ │ │ + beq 10d550 │ │ │ │ + ldr r3, [pc, #2316] @ 10e148 │ │ │ │ ldr r0, [r5, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - b 10d74c │ │ │ │ + b 10d778 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ bl a7518 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 10dcb8 │ │ │ │ + beq 10dce4 │ │ │ │ ldr r2, [r8] │ │ │ │ ldr r3, [sl, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 10dce0 │ │ │ │ + bne 10dd0c │ │ │ │ bl e4334 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 10d86c │ │ │ │ + beq 10d898 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 10dbc8 │ │ │ │ + beq 10dbf4 │ │ │ │ cmp fp, #0 │ │ │ │ - beq 10dd4c │ │ │ │ + beq 10dd78 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 10ddcc │ │ │ │ + beq 10ddf8 │ │ │ │ ldr r0, [r3, #452] @ 0x1c4 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 10de14 │ │ │ │ + beq 10de40 │ │ │ │ tst r0, #1 │ │ │ │ - bne 10de5c │ │ │ │ + bne 10de88 │ │ │ │ bl aaa68 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd9c │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 10d8cc │ │ │ │ + beq 10d8f8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 10dab8 │ │ │ │ + beq 10dae4 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 10e020 │ │ │ │ + beq 10e04c │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10d8f0 │ │ │ │ + beq 10d91c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 10daac │ │ │ │ + beq 10dad8 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 10de6c │ │ │ │ + beq 10de98 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, r6 │ │ │ │ - bne 10debc │ │ │ │ + bne 10dee8 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10d920 │ │ │ │ + beq 10d94c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 10db20 │ │ │ │ + beq 10db4c │ │ │ │ cmp r4, r9 │ │ │ │ - beq 10d4a0 │ │ │ │ - b 10d808 │ │ │ │ + beq 10d4cc │ │ │ │ + b 10d834 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10d490 │ │ │ │ - ldr r3, [pc, #1996] @ 10e10c │ │ │ │ - ldr r1, [pc, #2012] @ 10e120 │ │ │ │ + b 10d4bc │ │ │ │ + ldr r3, [pc, #1996] @ 10e138 │ │ │ │ + ldr r1, [pc, #2012] @ 10e14c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #2008] @ 10e124 │ │ │ │ - ldr r2, [pc, #2008] @ 10e128 │ │ │ │ + ldr r0, [pc, #2008] @ 10e150 │ │ │ │ + ldr r2, [pc, #2008] @ 10e154 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 10d748 │ │ │ │ - ldr r3, [pc, #1956] @ 10e10c │ │ │ │ - ldr r0, [pc, #1984] @ 10e12c │ │ │ │ + b 10d774 │ │ │ │ + ldr r3, [pc, #1956] @ 10e138 │ │ │ │ + ldr r0, [pc, #1984] @ 10e158 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #1972] @ 10e130 │ │ │ │ + ldr r1, [pc, #1972] @ 10e15c │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #1968] @ 10e134 │ │ │ │ - ldr r2, [pc, #1952] @ 10e128 │ │ │ │ + ldr r0, [pc, #1968] @ 10e160 │ │ │ │ + ldr r2, [pc, #1952] @ 10e154 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 10d748 │ │ │ │ - ldr r3, [pc, #1904] @ 10e10c │ │ │ │ - ldr r1, [pc, #1944] @ 10e138 │ │ │ │ + b 10d774 │ │ │ │ + ldr r3, [pc, #1904] @ 10e138 │ │ │ │ + ldr r1, [pc, #1944] @ 10e164 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1940] @ 10e13c │ │ │ │ - ldr r2, [pc, #1916] @ 10e128 │ │ │ │ + ldr r0, [pc, #1940] @ 10e168 │ │ │ │ + ldr r2, [pc, #1916] @ 10e154 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 10d748 │ │ │ │ + b 10d774 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #1908] @ 10e140 │ │ │ │ - ldr r1, [pc, #1908] @ 10e144 │ │ │ │ + ldr r3, [pc, #1908] @ 10e16c │ │ │ │ + ldr r1, [pc, #1908] @ 10e170 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #1832] @ 10e10c │ │ │ │ - ldr r1, [pc, #1888] @ 10e148 │ │ │ │ + ldr r3, [pc, #1832] @ 10e138 │ │ │ │ + ldr r1, [pc, #1888] @ 10e174 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1884] @ 10e14c │ │ │ │ - ldr r2, [pc, #1844] @ 10e128 │ │ │ │ + ldr r0, [pc, #1884] @ 10e178 │ │ │ │ + ldr r2, [pc, #1844] @ 10e154 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 10d748 │ │ │ │ - ldr r3, [pc, #1792] @ 10e10c │ │ │ │ - ldr r1, [pc, #1816] @ 10e128 │ │ │ │ + b 10d774 │ │ │ │ + ldr r3, [pc, #1792] @ 10e138 │ │ │ │ + ldr r1, [pc, #1816] @ 10e154 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ - ldr r3, [pc, #1848] @ 10e150 │ │ │ │ + ldr r3, [pc, #1848] @ 10e17c │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #1836] @ 10e154 │ │ │ │ - ldr r1, [pc, #1836] @ 10e158 │ │ │ │ - ldr r0, [pc, #1836] @ 10e15c │ │ │ │ + ldr r2, [pc, #1836] @ 10e180 │ │ │ │ + ldr r1, [pc, #1836] @ 10e184 │ │ │ │ + ldr r0, [pc, #1836] @ 10e188 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 10d748 │ │ │ │ - ldr r3, [pc, #1720] @ 10e10c │ │ │ │ - ldr r1, [pc, #1800] @ 10e160 │ │ │ │ + b 10d774 │ │ │ │ + ldr r3, [pc, #1720] @ 10e138 │ │ │ │ + ldr r1, [pc, #1800] @ 10e18c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1796] @ 10e164 │ │ │ │ + ldr r0, [pc, #1796] @ 10e190 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 10d748 │ │ │ │ + b 10d774 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl a4704 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - b 10d3fc │ │ │ │ - ldr r3, [pc, #1664] @ 10e10c │ │ │ │ - ldr r1, [pc, #1752] @ 10e168 │ │ │ │ + b 10d428 │ │ │ │ + ldr r3, [pc, #1664] @ 10e138 │ │ │ │ + ldr r1, [pc, #1752] @ 10e194 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1748] @ 10e16c │ │ │ │ + ldr r0, [pc, #1748] @ 10e198 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, fp │ │ │ │ bl b6f00 │ │ │ │ - b 10d748 │ │ │ │ + b 10d774 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10d8f0 │ │ │ │ + b 10d91c │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10d8cc │ │ │ │ + b 10d8f8 │ │ │ │ bl 50048 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 10d808 │ │ │ │ - ldr r3, [pc, #1588] @ 10e10c │ │ │ │ - ldr r1, [pc, #1684] @ 10e170 │ │ │ │ + beq 10d834 │ │ │ │ + ldr r3, [pc, #1588] @ 10e138 │ │ │ │ + ldr r1, [pc, #1684] @ 10e19c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1680] @ 10e174 │ │ │ │ + ldr r0, [pc, #1680] @ 10e1a0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, fp │ │ │ │ bl b6f00 │ │ │ │ - b 10d748 │ │ │ │ - ldr r3, [pc, #1548] @ 10e10c │ │ │ │ - ldr r1, [pc, #1652] @ 10e178 │ │ │ │ + b 10d774 │ │ │ │ + ldr r3, [pc, #1548] @ 10e138 │ │ │ │ + ldr r1, [pc, #1652] @ 10e1a4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1648] @ 10e17c │ │ │ │ - ldr r2, [pc, #1648] @ 10e180 │ │ │ │ + ldr r0, [pc, #1648] @ 10e1a8 │ │ │ │ + ldr r2, [pc, #1648] @ 10e1ac │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 10d748 │ │ │ │ + b 10d774 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10d920 │ │ │ │ + b 10d94c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10d7f8 │ │ │ │ + b 10d824 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10d5d0 │ │ │ │ - ldr r3, [pc, #1472] @ 10e10c │ │ │ │ - ldr ip, [pc, #1588] @ 10e184 │ │ │ │ + b 10d5fc │ │ │ │ + ldr r3, [pc, #1472] @ 10e138 │ │ │ │ + ldr ip, [pc, #1588] @ 10e1b0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #1584] @ 10e188 │ │ │ │ + ldr r1, [pc, #1584] @ 10e1b4 │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r0, [pc, #1580] @ 10e18c │ │ │ │ + ldr r0, [pc, #1580] @ 10e1b8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #1572] @ 10e190 │ │ │ │ + ldr r2, [pc, #1572] @ 10e1bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ - b 10d748 │ │ │ │ + b 10d774 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10d580 │ │ │ │ - ldr r3, [pc, #1400] @ 10e10c │ │ │ │ - ldr r1, [pc, #1532] @ 10e194 │ │ │ │ + b 10d5ac │ │ │ │ + ldr r3, [pc, #1400] @ 10e138 │ │ │ │ + ldr r1, [pc, #1532] @ 10e1c0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1528] @ 10e198 │ │ │ │ - ldr r2, [pc, #1412] @ 10e128 │ │ │ │ + ldr r0, [pc, #1528] @ 10e1c4 │ │ │ │ + ldr r2, [pc, #1412] @ 10e154 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 10d748 │ │ │ │ + b 10d774 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r1, [sp, #12] │ │ │ │ - b 10d628 │ │ │ │ + b 10d654 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10d86c │ │ │ │ - ldr r3, [pc, #1328] @ 10e10c │ │ │ │ - ldr ip, [pc, #1468] @ 10e19c │ │ │ │ + b 10d898 │ │ │ │ + ldr r3, [pc, #1328] @ 10e138 │ │ │ │ + ldr ip, [pc, #1468] @ 10e1c8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #1464] @ 10e1a0 │ │ │ │ + ldr r1, [pc, #1464] @ 10e1cc │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r0, [pc, #1456] @ 10e1a4 │ │ │ │ + ldr r0, [pc, #1456] @ 10e1d0 │ │ │ │ add ip, pc, ip │ │ │ │ - ldr r2, [pc, #1324] @ 10e128 │ │ │ │ + ldr r2, [pc, #1324] @ 10e154 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ - b 10d748 │ │ │ │ + b 10d774 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r1, [sp, #12] │ │ │ │ - b 10d654 │ │ │ │ + b 10d680 │ │ │ │ mov r0, r1 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r1, [sp, #12] │ │ │ │ - b 10d67c │ │ │ │ - ldr r3, [pc, #1232] @ 10e10c │ │ │ │ - ldr r1, [pc, #1384] @ 10e1a8 │ │ │ │ + b 10d6a8 │ │ │ │ + ldr r3, [pc, #1232] @ 10e138 │ │ │ │ + ldr r1, [pc, #1384] @ 10e1d4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1380] @ 10e1ac │ │ │ │ - ldr r2, [pc, #1380] @ 10e1b0 │ │ │ │ + ldr r0, [pc, #1380] @ 10e1d8 │ │ │ │ + ldr r2, [pc, #1380] @ 10e1dc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 10d748 │ │ │ │ - ldr r0, [pc, #1352] @ 10e1b4 │ │ │ │ + b 10d774 │ │ │ │ + ldr r0, [pc, #1352] @ 10e1e0 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10dc90 │ │ │ │ + beq 10dcbc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 10dff8 │ │ │ │ - ldr r3, [pc, #1140] @ 10e10c │ │ │ │ - ldr r1, [pc, #1308] @ 10e1b8 │ │ │ │ + beq 10e024 │ │ │ │ + ldr r3, [pc, #1140] @ 10e138 │ │ │ │ + ldr r1, [pc, #1308] @ 10e1e4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1304] @ 10e1bc │ │ │ │ - ldr r2, [pc, #1288] @ 10e1b0 │ │ │ │ + ldr r0, [pc, #1304] @ 10e1e8 │ │ │ │ + ldr r2, [pc, #1288] @ 10e1dc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 10dc58 │ │ │ │ - ldr r3, [pc, #1100] @ 10e10c │ │ │ │ - ldr r1, [pc, #1276] @ 10e1c0 │ │ │ │ + b 10dc84 │ │ │ │ + ldr r3, [pc, #1100] @ 10e138 │ │ │ │ + ldr r1, [pc, #1276] @ 10e1ec │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1272] @ 10e1c4 │ │ │ │ - ldr r2, [pc, #1112] @ 10e128 │ │ │ │ + ldr r0, [pc, #1272] @ 10e1f0 │ │ │ │ + ldr r2, [pc, #1112] @ 10e154 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 10d748 │ │ │ │ - ldr r3, [pc, #1060] @ 10e10c │ │ │ │ - ldr r0, [pc, #1244] @ 10e1c8 │ │ │ │ + b 10d774 │ │ │ │ + ldr r3, [pc, #1060] @ 10e138 │ │ │ │ + ldr r0, [pc, #1244] @ 10e1f4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #1232] @ 10e1cc │ │ │ │ + ldr r1, [pc, #1232] @ 10e1f8 │ │ │ │ stm sp, {r0, sl} │ │ │ │ - ldr r0, [pc, #1228] @ 10e1d0 │ │ │ │ - ldr r2, [pc, #1056] @ 10e128 │ │ │ │ + ldr r0, [pc, #1228] @ 10e1fc │ │ │ │ + ldr r2, [pc, #1056] @ 10e154 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 10d748 │ │ │ │ - ldr r3, [pc, #1008] @ 10e10c │ │ │ │ - ldr r1, [pc, #1204] @ 10e1d4 │ │ │ │ + b 10d774 │ │ │ │ + ldr r3, [pc, #1008] @ 10e138 │ │ │ │ + ldr r1, [pc, #1204] @ 10e200 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1200] @ 10e1d8 │ │ │ │ - ldr r2, [pc, #1124] @ 10e190 │ │ │ │ + ldr r0, [pc, #1200] @ 10e204 │ │ │ │ + ldr r2, [pc, #1124] @ 10e1bc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ - b 10d748 │ │ │ │ - ldr r3, [pc, #952] @ 10e10c │ │ │ │ - ldr r1, [pc, #1156] @ 10e1dc │ │ │ │ + b 10d774 │ │ │ │ + ldr r3, [pc, #952] @ 10e138 │ │ │ │ + ldr r1, [pc, #1156] @ 10e208 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1152] @ 10e1e0 │ │ │ │ - ldr r2, [pc, #964] @ 10e128 │ │ │ │ + ldr r0, [pc, #1152] @ 10e20c │ │ │ │ + ldr r2, [pc, #964] @ 10e154 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 10d748 │ │ │ │ - ldr r0, [pc, #1128] @ 10e1e4 │ │ │ │ + b 10d774 │ │ │ │ + ldr r0, [pc, #1128] @ 10e210 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r3, [r1] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10dda4 │ │ │ │ + beq 10ddd0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r1] │ │ │ │ - beq 10e004 │ │ │ │ - ldr r3, [pc, #864] @ 10e10c │ │ │ │ - ldr r1, [pc, #1080] @ 10e1e8 │ │ │ │ + beq 10e030 │ │ │ │ + ldr r3, [pc, #864] @ 10e138 │ │ │ │ + ldr r1, [pc, #1080] @ 10e214 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1076] @ 10e1ec │ │ │ │ - ldr r2, [pc, #980] @ 10e190 │ │ │ │ + ldr r0, [pc, #1076] @ 10e218 │ │ │ │ + ldr r2, [pc, #980] @ 10e1bc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 10db78 │ │ │ │ + b 10dba4 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #868] @ 10e140 │ │ │ │ - ldr r1, [pc, #1040] @ 10e1f0 │ │ │ │ + ldr r3, [pc, #868] @ 10e16c │ │ │ │ + ldr r1, [pc, #1040] @ 10e21c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #792] @ 10e10c │ │ │ │ - ldr r1, [pc, #1020] @ 10e1f4 │ │ │ │ + ldr r3, [pc, #792] @ 10e138 │ │ │ │ + ldr r1, [pc, #1020] @ 10e220 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1016] @ 10e1f8 │ │ │ │ - ldr r2, [pc, #804] @ 10e128 │ │ │ │ + ldr r0, [pc, #1016] @ 10e224 │ │ │ │ + ldr r2, [pc, #804] @ 10e154 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 10d748 │ │ │ │ - ldr r3, [pc, #752] @ 10e10c │ │ │ │ - ldr r1, [pc, #776] @ 10e128 │ │ │ │ + b 10d774 │ │ │ │ + ldr r3, [pc, #752] @ 10e138 │ │ │ │ + ldr r1, [pc, #776] @ 10e154 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ - ldr r3, [pc, #980] @ 10e1fc │ │ │ │ + ldr r3, [pc, #980] @ 10e228 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #968] @ 10e200 │ │ │ │ - ldr r1, [pc, #968] @ 10e204 │ │ │ │ - ldr r0, [pc, #968] @ 10e208 │ │ │ │ + ldr r2, [pc, #968] @ 10e22c │ │ │ │ + ldr r1, [pc, #968] @ 10e230 │ │ │ │ + ldr r0, [pc, #968] @ 10e234 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ - b 10d748 │ │ │ │ + b 10d774 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl a4704 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - b 10d894 │ │ │ │ - ldr r3, [pc, #664] @ 10e10c │ │ │ │ - ldr r1, [pc, #916] @ 10e20c │ │ │ │ + b 10d8c0 │ │ │ │ + ldr r3, [pc, #664] @ 10e138 │ │ │ │ + ldr r1, [pc, #916] @ 10e238 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #912] @ 10e210 │ │ │ │ + ldr r0, [pc, #912] @ 10e23c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 10d748 │ │ │ │ - ldr r3, [pc, #624] @ 10e10c │ │ │ │ - ldr r1, [pc, #884] @ 10e214 │ │ │ │ + b 10d774 │ │ │ │ + ldr r3, [pc, #624] @ 10e138 │ │ │ │ + ldr r1, [pc, #884] @ 10e240 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #880] @ 10e218 │ │ │ │ - ldr r2, [pc, #636] @ 10e128 │ │ │ │ + ldr r0, [pc, #880] @ 10e244 │ │ │ │ + ldr r2, [pc, #636] @ 10e154 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 10d748 │ │ │ │ - ldr r0, [pc, #856] @ 10e21c │ │ │ │ + b 10d774 │ │ │ │ + ldr r0, [pc, #856] @ 10e248 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10dee8 │ │ │ │ + beq 10df14 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 10e010 │ │ │ │ - ldr r3, [pc, #540] @ 10e10c │ │ │ │ - ldr r1, [pc, #812] @ 10e220 │ │ │ │ + beq 10e03c │ │ │ │ + ldr r3, [pc, #540] @ 10e138 │ │ │ │ + ldr r1, [pc, #812] @ 10e24c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #808] @ 10e224 │ │ │ │ + ldr r0, [pc, #808] @ 10e250 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 10d748 │ │ │ │ - ldr r3, [pc, #500] @ 10e10c │ │ │ │ - ldr ip, [pc, #780] @ 10e228 │ │ │ │ + b 10d774 │ │ │ │ + ldr r3, [pc, #500] @ 10e138 │ │ │ │ + ldr ip, [pc, #780] @ 10e254 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #776] @ 10e22c │ │ │ │ + ldr r1, [pc, #776] @ 10e258 │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r0, [pc, #768] @ 10e230 │ │ │ │ + ldr r0, [pc, #768] @ 10e25c │ │ │ │ add ip, pc, ip │ │ │ │ - ldr r2, [pc, #496] @ 10e128 │ │ │ │ + ldr r2, [pc, #496] @ 10e154 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ - b 10d748 │ │ │ │ - ldr r3, [pc, #444] @ 10e10c │ │ │ │ - ldr r1, [pc, #736] @ 10e234 │ │ │ │ + b 10d774 │ │ │ │ + ldr r3, [pc, #444] @ 10e138 │ │ │ │ + ldr r1, [pc, #736] @ 10e260 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #732] @ 10e238 │ │ │ │ - ldr r2, [pc, #592] @ 10e1b0 │ │ │ │ + ldr r0, [pc, #732] @ 10e264 │ │ │ │ + ldr r2, [pc, #592] @ 10e1dc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 10dc58 │ │ │ │ - ldr r3, [pc, #404] @ 10e10c │ │ │ │ - ldr r0, [pc, #704] @ 10e23c │ │ │ │ + b 10dc84 │ │ │ │ + ldr r3, [pc, #404] @ 10e138 │ │ │ │ + ldr r0, [pc, #704] @ 10e268 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #4] │ │ │ │ - ldr r1, [pc, #692] @ 10e240 │ │ │ │ + ldr r1, [pc, #692] @ 10e26c │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #684] @ 10e244 │ │ │ │ - ldr r2, [pc, #532] @ 10e1b0 │ │ │ │ + ldr r0, [pc, #684] @ 10e270 │ │ │ │ + ldr r2, [pc, #532] @ 10e1dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 10dc58 │ │ │ │ - ldr r3, [pc, #348] @ 10e10c │ │ │ │ - ldr r1, [pc, #660] @ 10e248 │ │ │ │ + b 10dc84 │ │ │ │ + ldr r3, [pc, #348] @ 10e138 │ │ │ │ + ldr r1, [pc, #660] @ 10e274 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #656] @ 10e24c │ │ │ │ - ldr r2, [pc, #496] @ 10e1b0 │ │ │ │ + ldr r0, [pc, #656] @ 10e278 │ │ │ │ + ldr r2, [pc, #496] @ 10e1dc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 10dc58 │ │ │ │ - ldr r3, [pc, #308] @ 10e10c │ │ │ │ - ldr r1, [pc, #628] @ 10e250 │ │ │ │ + b 10dc84 │ │ │ │ + ldr r3, [pc, #308] @ 10e138 │ │ │ │ + ldr r1, [pc, #628] @ 10e27c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #624] @ 10e254 │ │ │ │ - ldr r2, [pc, #424] @ 10e190 │ │ │ │ + ldr r0, [pc, #624] @ 10e280 │ │ │ │ + ldr r2, [pc, #424] @ 10e1bc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 10db78 │ │ │ │ + b 10dba4 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10dc90 │ │ │ │ + b 10dcbc │ │ │ │ mov r0, r1 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10dda4 │ │ │ │ + b 10ddd0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10dee8 │ │ │ │ + b 10df14 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #560] @ 10e258 │ │ │ │ - ldr r1, [pc, #560] @ 10e25c │ │ │ │ - ldr r0, [pc, #560] @ 10e260 │ │ │ │ + ldr r3, [pc, #560] @ 10e284 │ │ │ │ + ldr r1, [pc, #560] @ 10e288 │ │ │ │ + ldr r0, [pc, #560] @ 10e28c │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1440 @ 0x5a0 │ │ │ │ - ldr r2, [pc, #552] @ 10e264 │ │ │ │ + ldr r2, [pc, #552] @ 10e290 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #536] @ 10e268 │ │ │ │ - ldr r1, [pc, #536] @ 10e26c │ │ │ │ - ldr r0, [pc, #536] @ 10e270 │ │ │ │ + ldr r3, [pc, #536] @ 10e294 │ │ │ │ + ldr r1, [pc, #536] @ 10e298 │ │ │ │ + ldr r0, [pc, #536] @ 10e29c │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1440 @ 0x5a0 │ │ │ │ - ldr r2, [pc, #528] @ 10e274 │ │ │ │ + ldr r2, [pc, #528] @ 10e2a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #512] @ 10e278 │ │ │ │ - ldr r1, [pc, #512] @ 10e27c │ │ │ │ - ldr r0, [pc, #512] @ 10e280 │ │ │ │ + ldr r3, [pc, #512] @ 10e2a4 │ │ │ │ + ldr r1, [pc, #512] @ 10e2a8 │ │ │ │ + ldr r0, [pc, #512] @ 10e2ac │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1440 @ 0x5a0 │ │ │ │ - ldr r2, [pc, #504] @ 10e284 │ │ │ │ + ldr r2, [pc, #504] @ 10e2b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #488] @ 10e288 │ │ │ │ - ldr r1, [pc, #488] @ 10e28c │ │ │ │ - ldr r0, [pc, #488] @ 10e290 │ │ │ │ + ldr r3, [pc, #488] @ 10e2b4 │ │ │ │ + ldr r1, [pc, #488] @ 10e2b8 │ │ │ │ + ldr r0, [pc, #488] @ 10e2bc │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1440 @ 0x5a0 │ │ │ │ - ldr r2, [pc, #480] @ 10e294 │ │ │ │ + ldr r2, [pc, #480] @ 10e2c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #464] @ 10e298 │ │ │ │ - ldr r1, [pc, #464] @ 10e29c │ │ │ │ - ldr r0, [pc, #464] @ 10e2a0 │ │ │ │ + ldr r3, [pc, #464] @ 10e2c4 │ │ │ │ + ldr r1, [pc, #464] @ 10e2c8 │ │ │ │ + ldr r0, [pc, #464] @ 10e2cc │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1440 @ 0x5a0 │ │ │ │ - ldr r2, [pc, #456] @ 10e2a4 │ │ │ │ + ldr r2, [pc, #456] @ 10e2d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - mlaseq r3, ip, ip, r2 │ │ │ │ + eorseq r2, r3, r0, ror ip │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r2, r3, r4, ror ip │ │ │ │ + eorseq r2, r3, r8, asr #24 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ muleq r0, r4, r8 │ │ │ │ - eoreq lr, lr, ip, lsl #1 │ │ │ │ + mlaeq lr, r8, r5, lr │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eoreq r3, pc, r0, asr #12 │ │ │ │ - eoreq r1, pc, r8, lsr #16 │ │ │ │ - eorseq r2, r3, r4, lsr #17 │ │ │ │ + eoreq r3, pc, ip, asr #22 │ │ │ │ + eoreq r1, pc, r4, lsr sp @ │ │ │ │ + eorseq r2, r3, r8, ror r8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eoreq r3, pc, r8, lsr #8 │ │ │ │ - eoreq r1, pc, r0, lsl r6 @ │ │ │ │ + eoreq r3, pc, r4, lsr r9 @ │ │ │ │ + eoreq r1, pc, ip, lsl fp @ │ │ │ │ andeq r0, r0, lr, asr #15 │ │ │ │ - eoreq lr, lr, r8, asr r7 │ │ │ │ - strdeq r3, [pc], -r4 @ │ │ │ │ - ldrdeq r1, [pc], -ip @ │ │ │ │ - eoreq r3, pc, ip, asr #7 │ │ │ │ - @ instruction: 0x002f15b4 │ │ │ │ + eoreq lr, lr, r4, ror #24 │ │ │ │ + eoreq r3, pc, r0, lsl #18 │ │ │ │ + eoreq r1, pc, r8, ror #21 │ │ │ │ + ldrdeq r3, [pc], -r8 @ │ │ │ │ + eoreq r1, pc, r0, asr #21 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq r2, pc, r0, ror #17 │ │ │ │ - eoreq r3, pc, r4, lsl #7 │ │ │ │ - eoreq r1, pc, ip, ror #10 │ │ │ │ - eoreq r3, pc, ip, asr r3 @ │ │ │ │ - eorseq r3, r0, r0, lsl #14 │ │ │ │ - eoreq r3, pc, r4, asr #6 │ │ │ │ - eoreq r1, pc, ip, lsr #10 │ │ │ │ - eoreq r3, pc, r8, lsl r3 @ │ │ │ │ - eoreq r1, pc, r0, lsl #10 │ │ │ │ - eoreq r3, pc, r0, ror #5 │ │ │ │ - eoreq r1, pc, r8, asr #9 │ │ │ │ - mlaeq pc, r4, r2, r3 @ │ │ │ │ - eoreq r1, pc, ip, ror r4 @ │ │ │ │ - eoreq r3, pc, r8, ror #4 │ │ │ │ - eoreq r1, pc, r0, asr r4 @ │ │ │ │ + eoreq r2, pc, ip, ror #27 │ │ │ │ + mlaeq pc, r0, r8, r3 @ │ │ │ │ + eoreq r1, pc, r8, ror sl @ │ │ │ │ + eoreq r3, pc, r8, ror #16 │ │ │ │ + eorseq r3, r0, ip, lsl #24 │ │ │ │ + eoreq r3, pc, r0, asr r8 @ │ │ │ │ + eoreq r1, pc, r8, lsr sl @ │ │ │ │ + eoreq r3, pc, r4, lsr #16 │ │ │ │ + eoreq r1, pc, ip, lsl #20 │ │ │ │ + eoreq r3, pc, ip, ror #15 │ │ │ │ + ldrdeq r1, [pc], -r4 @ │ │ │ │ + eoreq r3, pc, r0, lsr #15 │ │ │ │ + eoreq r1, pc, r8, lsl #19 │ │ │ │ + eoreq r3, pc, r4, ror r7 @ │ │ │ │ + eoreq r1, pc, ip, asr r9 @ │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ - eoreq lr, lr, r8, ror #10 │ │ │ │ - eoreq r3, pc, r0, lsl r2 @ │ │ │ │ - strdeq r1, [pc], -r8 @ │ │ │ │ + eoreq lr, lr, r4, ror sl │ │ │ │ + eoreq r3, pc, ip, lsl r7 @ │ │ │ │ + eoreq r1, pc, r4, lsl #18 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ - ldrdeq r3, [pc], -r4 @ │ │ │ │ - @ instruction: 0x002f13bc │ │ │ │ - ldrdeq lr, [lr], -r4 @ │ │ │ │ - eoreq r3, pc, r0, lsl #3 │ │ │ │ - eoreq r1, pc, r8, ror #6 │ │ │ │ - eoreq r3, pc, ip, lsr #2 │ │ │ │ - eoreq r1, pc, r4, lsl r3 @ │ │ │ │ + eoreq r3, pc, r0, ror #13 │ │ │ │ + eoreq r1, pc, r8, asr #17 │ │ │ │ + eoreq lr, lr, r0, ror #19 │ │ │ │ + eoreq r3, pc, ip, lsl #13 │ │ │ │ + eoreq r1, pc, r4, ror r8 @ │ │ │ │ + eoreq r3, pc, r8, lsr r6 @ │ │ │ │ + eoreq r1, pc, r0, lsr #16 │ │ │ │ ldrdeq r0, [r0], -r3 │ │ │ │ - eoreq sp, lr, r8, lsl fp │ │ │ │ - ldrdeq r3, [pc], -r0 @ │ │ │ │ - @ instruction: 0x002f12b8 │ │ │ │ - eoreq r3, pc, r8, lsr #1 │ │ │ │ - mlaeq pc, r0, r2, r1 @ │ │ │ │ - ldrdeq lr, [lr], -r8 @ │ │ │ │ - eoreq r3, pc, r4, ror r0 @ │ │ │ │ - eoreq r1, pc, ip, asr r2 @ │ │ │ │ - eoreq r3, pc, ip, asr #32 │ │ │ │ - eoreq r1, pc, r4, lsr r2 @ │ │ │ │ - eoreq r3, pc, r4, lsl r0 @ │ │ │ │ - strdeq r1, [pc], -ip @ │ │ │ │ - eoreq sp, lr, r8, lsl #20 │ │ │ │ - @ instruction: 0x002f2fbc │ │ │ │ - eoreq r1, pc, r4, lsr #3 │ │ │ │ - ldrdeq r2, [pc], -r0 @ │ │ │ │ - eoreq r2, pc, r4, ror pc @ │ │ │ │ - eoreq r1, pc, ip, asr r1 @ │ │ │ │ - eoreq r2, pc, r8, asr pc @ │ │ │ │ - @ instruction: 0x003032f0 │ │ │ │ - eoreq r2, pc, r4, lsr pc @ │ │ │ │ - eoreq r1, pc, ip, lsl r1 @ │ │ │ │ - strdeq r2, [pc], -r8 @ │ │ │ │ - eoreq r1, pc, r0, ror #1 │ │ │ │ - eoreq r2, pc, ip, asr #29 │ │ │ │ - strheq r1, [pc], -r4 @ │ │ │ │ - eoreq sp, lr, r0, asr #17 │ │ │ │ - eoreq r2, pc, ip, ror lr @ │ │ │ │ - eoreq r1, pc, r4, rrx │ │ │ │ - mlaeq lr, r8, r1, lr │ │ │ │ - eoreq r2, pc, r4, asr #28 │ │ │ │ - eoreq r1, pc, ip, lsr #32 │ │ │ │ - eoreq r2, pc, r8, lsl lr @ │ │ │ │ - eoreq r1, pc, r0 │ │ │ │ - eoreq lr, lr, r8, asr #2 │ │ │ │ - eoreq r2, pc, r0, ror #27 │ │ │ │ - eoreq r0, pc, r8, asr #31 │ │ │ │ - @ instruction: 0x002f2db8 │ │ │ │ - eoreq r0, pc, r0, lsr #31 │ │ │ │ - mlaeq pc, r0, sp, r2 @ │ │ │ │ - eoreq r0, pc, r8, ror pc @ │ │ │ │ - eorseq r5, r1, ip, lsr r1 │ │ │ │ - eoreq r7, lr, ip, lsr r2 │ │ │ │ - eoreq r1, pc, r8, ror #22 │ │ │ │ - andeq pc, r3, pc, lsr sp @ │ │ │ │ - eorseq r5, r1, r4, lsl r1 │ │ │ │ - eoreq r7, lr, r4, lsl r2 │ │ │ │ - strdeq r1, [pc], -r8 @ │ │ │ │ - andeq pc, r3, sp, ror sp @ │ │ │ │ - eorseq r5, r1, ip, ror #1 │ │ │ │ - eoreq r7, lr, ip, ror #3 │ │ │ │ - eoreq r0, pc, r4, lsr #25 │ │ │ │ - andeq pc, r3, r8, asr #27 │ │ │ │ - eorseq r5, r1, r4, asr #1 │ │ │ │ - eoreq r7, lr, r4, asr #3 │ │ │ │ - strdeq r1, [pc], -ip @ │ │ │ │ - andeq pc, r3, fp, asr sp @ │ │ │ │ - mlaseq r1, ip, r0, r5 │ │ │ │ - mlaeq lr, ip, r1, r7 │ │ │ │ - eoreq r7, lr, r4, lsl r2 │ │ │ │ - andeq pc, r3, r2, lsl #26 │ │ │ │ + eoreq lr, lr, r4, lsr #32 │ │ │ │ + ldrdeq r3, [pc], -ip @ │ │ │ │ + eoreq r1, pc, r4, asr #15 │ │ │ │ + @ instruction: 0x002f35b4 │ │ │ │ + mlaeq pc, ip, r7, r1 @ │ │ │ │ + eoreq lr, lr, r4, ror #17 │ │ │ │ + eoreq r3, pc, r0, lsl #11 │ │ │ │ + eoreq r1, pc, r8, ror #14 │ │ │ │ + eoreq r3, pc, r8, asr r5 @ │ │ │ │ + eoreq r1, pc, r0, asr #14 │ │ │ │ + eoreq r3, pc, r0, lsr #10 │ │ │ │ + eoreq r1, pc, r8, lsl #14 │ │ │ │ + eoreq sp, lr, r4, lsl pc │ │ │ │ + eoreq r3, pc, r8, asr #9 │ │ │ │ + @ instruction: 0x002f16b0 │ │ │ │ + ldrdeq r2, [pc], -ip @ │ │ │ │ + eoreq r3, pc, r0, lsl #9 │ │ │ │ + eoreq r1, pc, r8, ror #12 │ │ │ │ + eoreq r3, pc, r4, ror #8 │ │ │ │ + @ instruction: 0x003037fc │ │ │ │ + eoreq r3, pc, r0, asr #8 │ │ │ │ + eoreq r1, pc, r8, lsr #12 │ │ │ │ + eoreq r3, pc, r4, lsl #8 │ │ │ │ + eoreq r1, pc, ip, ror #11 │ │ │ │ + ldrdeq r3, [pc], -r8 @ │ │ │ │ + eoreq r1, pc, r0, asr #11 │ │ │ │ + eoreq sp, lr, ip, asr #27 │ │ │ │ + eoreq r3, pc, r8, lsl #7 │ │ │ │ + eoreq r1, pc, r0, ror r5 @ │ │ │ │ + eoreq lr, lr, r4, lsr #13 │ │ │ │ + eoreq r3, pc, r0, asr r3 @ │ │ │ │ + eoreq r1, pc, r8, lsr r5 @ │ │ │ │ + eoreq r3, pc, r4, lsr #6 │ │ │ │ + eoreq r1, pc, ip, lsl #10 │ │ │ │ + eoreq lr, lr, r4, asr r6 │ │ │ │ + eoreq r3, pc, ip, ror #5 │ │ │ │ + ldrdeq r1, [pc], -r4 @ │ │ │ │ + eoreq r3, pc, r4, asr #5 │ │ │ │ + eoreq r1, pc, ip, lsr #9 │ │ │ │ + mlaeq pc, ip, r2, r3 @ │ │ │ │ + eoreq r1, pc, r4, lsl #9 │ │ │ │ + eorseq r5, r1, r8, asr #12 │ │ │ │ + eoreq r7, lr, r8, asr #14 │ │ │ │ + eoreq r2, pc, r4, ror r0 @ │ │ │ │ + andeq pc, r3, r8, asr #26 │ │ │ │ + eorseq r5, r1, r0, lsr #12 │ │ │ │ + eoreq r7, lr, r0, lsr #14 │ │ │ │ + eoreq r2, pc, r4, lsl #8 │ │ │ │ + andeq pc, r3, r6, lsl #27 │ │ │ │ + @ instruction: 0x003155f8 │ │ │ │ + strdeq r7, [lr], -r8 @ │ │ │ │ + @ instruction: 0x002f11b0 │ │ │ │ + ldrdeq pc, [r3], -r1 │ │ │ │ + @ instruction: 0x003155d0 │ │ │ │ + ldrdeq r7, [lr], -r0 @ │ │ │ │ + eoreq r2, pc, r8, lsl #4 │ │ │ │ + andeq pc, r3, r4, ror #26 │ │ │ │ + eorseq r5, r1, r8, lsr #11 │ │ │ │ + eoreq r7, lr, r8, lsr #13 │ │ │ │ + eoreq r7, lr, r0, lsr #14 │ │ │ │ + andeq pc, r3, fp, lsl #26 │ │ │ │ │ │ │ │ -0010e2a8 : │ │ │ │ +0010e2d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #208] @ 10e390 │ │ │ │ + ldr ip, [pc, #208] @ 10e3bc │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ - ldr lr, [pc, #196] @ 10e394 │ │ │ │ + ldr lr, [pc, #196] @ 10e3c0 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ sub r3, ip, #324 @ 0x144 │ │ │ │ add ip, sp, #8 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #176] @ 10e398 │ │ │ │ + ldr ip, [pc, #176] @ 10e3c4 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #168] @ 10e39c │ │ │ │ + ldr r4, [pc, #168] @ 10e3c8 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ bl a3100 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 10e384 │ │ │ │ + beq 10e3b0 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #33554432 @ 0x2000000 │ │ │ │ - beq 10e354 │ │ │ │ + beq 10e380 │ │ │ │ mov r0, r1 │ │ │ │ - bl 10d344 │ │ │ │ - ldr r2, [pc, #112] @ 10e3a0 │ │ │ │ - ldr r3, [pc, #100] @ 10e398 │ │ │ │ + bl 10d370 │ │ │ │ + ldr r2, [pc, #112] @ 10e3cc │ │ │ │ + ldr r3, [pc, #100] @ 10e3c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 10e38c │ │ │ │ + bne 10e3b8 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [pc, #72] @ 10e3a4 │ │ │ │ + ldr r0, [pc, #72] @ 10e3d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #64] @ 10e3a8 │ │ │ │ - ldr r1, [pc, #64] @ 10e3ac │ │ │ │ - ldr r0, [pc, #64] @ 10e3b0 │ │ │ │ + ldr r3, [pc, #64] @ 10e3d4 │ │ │ │ + ldr r1, [pc, #64] @ 10e3d8 │ │ │ │ + ldr r0, [pc, #64] @ 10e3dc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r2, [pc, #60] @ 10e3b4 │ │ │ │ + ldr r2, [pc, #60] @ 10e3e0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 10e328 │ │ │ │ + b 10e354 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq r6, r4, r8, asr #16 │ │ │ │ - eorseq r1, r3, r4, lsl sp │ │ │ │ + eorseq r6, r4, ip, lsl r8 │ │ │ │ + eorseq r1, r3, r8, ror #25 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - @ instruction: 0x00331cf8 │ │ │ │ - eorseq r1, r3, r8, asr #25 │ │ │ │ - @ instruction: 0x002eadbc │ │ │ │ + eorseq r1, r3, ip, asr #25 │ │ │ │ + mlaseq r3, ip, ip, r1 │ │ │ │ + eoreq fp, lr, r8, asr #5 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eoreq r2, pc, r0, lsl #20 │ │ │ │ - eoreq r0, pc, r8, ror #23 │ │ │ │ + eoreq r2, pc, ip, lsl #30 │ │ │ │ + strdeq r1, [pc], -r4 @ │ │ │ │ andeq r0, r0, r2, asr #15 │ │ │ │ │ │ │ │ -0010e3b8 : │ │ │ │ +0010e3e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ - ldr r2, [pc, #2512] @ 10eda0 │ │ │ │ - ldr r3, [pc, #2512] @ 10eda4 │ │ │ │ + ldr r2, [pc, #2512] @ 10edcc │ │ │ │ + ldr r3, [pc, #2512] @ 10edd0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ bl a7518 │ │ │ │ - ldr r5, [pc, #2476] @ 10eda8 │ │ │ │ + ldr r5, [pc, #2476] @ 10edd4 │ │ │ │ add r5, pc, r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 10e848 │ │ │ │ - ldr r3, [pc, #2464] @ 10edac │ │ │ │ + beq 10e874 │ │ │ │ + ldr r3, [pc, #2464] @ 10edd8 │ │ │ │ ldr r8, [r5, r3] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r8] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 10e870 │ │ │ │ + bne 10e89c │ │ │ │ bl e4334 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 10e440 │ │ │ │ + beq 10e46c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 10e774 │ │ │ │ + beq 10e7a0 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 10e8a4 │ │ │ │ - ldr r3, [pc, #2400] @ 10edb0 │ │ │ │ + beq 10e8d0 │ │ │ │ + ldr r3, [pc, #2400] @ 10eddc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 10e8cc │ │ │ │ + beq 10e8f8 │ │ │ │ ldr r0, [r3, #348] @ 0x15c │ │ │ │ cmp r0, #1 │ │ │ │ - beq 10e914 │ │ │ │ + beq 10e940 │ │ │ │ tst r0, #1 │ │ │ │ - bne 10e984 │ │ │ │ + bne 10e9b0 │ │ │ │ bl aaa68 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd9c │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 10e4a8 │ │ │ │ + beq 10e4d4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 10e7c4 │ │ │ │ + beq 10e7f0 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 10ed28 │ │ │ │ + beq 10ed54 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10e4cc │ │ │ │ + beq 10e4f8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 10e7d0 │ │ │ │ + beq 10e7fc │ │ │ │ cmp r9, #0 │ │ │ │ - beq 10e95c │ │ │ │ - ldr r3, [pc, #2264] @ 10edb4 │ │ │ │ + beq 10e988 │ │ │ │ + ldr r3, [pc, #2264] @ 10ede0 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ ldr r3, [r9, #4] │ │ │ │ cmp r3, r4 │ │ │ │ - bne 10e7dc │ │ │ │ + bne 10e808 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10e504 │ │ │ │ + beq 10e530 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 10e83c │ │ │ │ - ldr r3, [pc, #2220] @ 10edb8 │ │ │ │ + beq 10e868 │ │ │ │ + ldr r3, [pc, #2220] @ 10ede4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r9, r3 │ │ │ │ - bne 10e780 │ │ │ │ + bne 10e7ac │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ bl a760c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 10ea00 │ │ │ │ + beq 10ea2c │ │ │ │ ldr r2, [r8] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 10e994 │ │ │ │ + bne 10e9c0 │ │ │ │ ldr r9, [r0, #12] │ │ │ │ cmp r9, #2 │ │ │ │ - bne 10e780 │ │ │ │ + bne 10e7ac │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ bl a760c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 10ea28 │ │ │ │ + beq 10ea54 │ │ │ │ ldr r2, [r8] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 10ea50 │ │ │ │ + bne 10ea7c │ │ │ │ ldr sl, [r0, #28] │ │ │ │ cmp sl, #0 │ │ │ │ - beq 10ed78 │ │ │ │ + beq 10eda4 │ │ │ │ ldr r3, [sl] │ │ │ │ mov r0, sl │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [sl] │ │ │ │ - ldr r3, [pc, #2088] @ 10edbc │ │ │ │ + ldr r3, [pc, #2088] @ 10ede8 │ │ │ │ ldr fp, [r5, r3] │ │ │ │ ldr r1, [fp, #1896] @ 0x768 │ │ │ │ bl 50168 │ │ │ │ ldr r2, [sl] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 10e5c4 │ │ │ │ + beq 10e5f0 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [sl] │ │ │ │ - bne 10e5c4 │ │ │ │ + bne 10e5f0 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmn r6, #1 │ │ │ │ - beq 10e9cc │ │ │ │ + beq 10e9f8 │ │ │ │ cmp r6, #0 │ │ │ │ - bne 10e780 │ │ │ │ + bne 10e7ac │ │ │ │ mov r0, r7 │ │ │ │ bl cd224 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 10eacc │ │ │ │ + beq 10eaf8 │ │ │ │ add fp, fp, #4096 @ 0x1000 │ │ │ │ ldr r2, [fp, #2916] @ 0xb64 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #20 │ │ │ │ bl 50114 │ │ │ │ subs fp, r0, #0 │ │ │ │ - beq 10eaf4 │ │ │ │ + beq 10eb20 │ │ │ │ ldr r3, [fp, #4] │ │ │ │ cmp r3, r4 │ │ │ │ - bne 10eb24 │ │ │ │ + bne 10eb50 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10e630 │ │ │ │ + beq 10e65c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 10ea88 │ │ │ │ + beq 10eab4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp fp, r3 │ │ │ │ - bne 10e694 │ │ │ │ + bne 10e6c0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r7 │ │ │ │ bl a7518 │ │ │ │ subs fp, r0, #0 │ │ │ │ - beq 10ec24 │ │ │ │ + beq 10ec50 │ │ │ │ ldr r2, [r8] │ │ │ │ ldr r3, [fp, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 10ec4c │ │ │ │ + bne 10ec78 │ │ │ │ bl c4c28 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r2, r0 │ │ │ │ - beq 10e684 │ │ │ │ + beq 10e6b0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 10eb78 │ │ │ │ + beq 10eba4 │ │ │ │ cmp r2, #0 │ │ │ │ movne r9, #4 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 10ec84 │ │ │ │ + beq 10ecb0 │ │ │ │ mov r0, r9 │ │ │ │ bl aaa68 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r2, #1 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov fp, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 50114 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r1, r0 │ │ │ │ - beq 10e6d8 │ │ │ │ + beq 10e704 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 10ea90 │ │ │ │ + beq 10eabc │ │ │ │ cmp r1, #0 │ │ │ │ - beq 10eb8c │ │ │ │ + beq 10ebb8 │ │ │ │ cmp fp, #0 │ │ │ │ - beq 10ed50 │ │ │ │ + beq 10ed7c │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10e704 │ │ │ │ + beq 10e730 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 10eaa4 │ │ │ │ + beq 10ead0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r3, r4 │ │ │ │ - bne 10ebc4 │ │ │ │ + bne 10ebf0 │ │ │ │ ldr r3, [r1] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10e72c │ │ │ │ + beq 10e758 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r1] │ │ │ │ - beq 10eab8 │ │ │ │ + beq 10eae4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r1, r3 │ │ │ │ - bne 10e780 │ │ │ │ + bne 10e7ac │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ bl a7814 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 10ecac │ │ │ │ + beq 10ecd8 │ │ │ │ ldr r1, [r8] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 10ecd4 │ │ │ │ + bne 10ed00 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r3, #6 │ │ │ │ - bne 10e780 │ │ │ │ + bne 10e7ac │ │ │ │ mov r0, r9 │ │ │ │ bl aaa68 │ │ │ │ - b 10e798 │ │ │ │ + b 10e7c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10e440 │ │ │ │ - ldr r3, [pc, #1592] @ 10edc0 │ │ │ │ + b 10e46c │ │ │ │ + ldr r3, [pc, #1592] @ 10edec │ │ │ │ ldr r0, [r5, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #1572] @ 10edc4 │ │ │ │ - ldr r3, [pc, #1536] @ 10eda4 │ │ │ │ + ldr r2, [pc, #1572] @ 10edf0 │ │ │ │ + ldr r3, [pc, #1536] @ 10edd0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 10ed18 │ │ │ │ + bne 10ed44 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10e4a8 │ │ │ │ + b 10e4d4 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10e4cc │ │ │ │ - ldr r0, [pc, #1508] @ 10edc8 │ │ │ │ + b 10e4f8 │ │ │ │ + ldr r0, [pc, #1508] @ 10edf4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10e810 │ │ │ │ + beq 10e83c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - bne 10e810 │ │ │ │ + bne 10e83c │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [pc, #1460] @ 10edcc │ │ │ │ - ldr r1, [pc, #1460] @ 10edd0 │ │ │ │ + ldr r3, [pc, #1460] @ 10edf8 │ │ │ │ + ldr r1, [pc, #1460] @ 10edfc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1456] @ 10edd4 │ │ │ │ - ldr r2, [pc, #1456] @ 10edd8 │ │ │ │ + ldr r0, [pc, #1456] @ 10ee00 │ │ │ │ + ldr r2, [pc, #1456] @ 10ee04 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 10e798 │ │ │ │ + b 10e7c4 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10e504 │ │ │ │ - ldr r3, [pc, #1404] @ 10edcc │ │ │ │ - ldr r1, [pc, #1416] @ 10eddc │ │ │ │ + b 10e530 │ │ │ │ + ldr r3, [pc, #1404] @ 10edf8 │ │ │ │ + ldr r1, [pc, #1416] @ 10ee08 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1412] @ 10ede0 │ │ │ │ - ldr r2, [pc, #1400] @ 10edd8 │ │ │ │ + ldr r0, [pc, #1412] @ 10ee0c │ │ │ │ + ldr r2, [pc, #1400] @ 10ee04 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 10e834 │ │ │ │ - ldr r3, [pc, #1364] @ 10edcc │ │ │ │ - ldr r0, [pc, #1384] @ 10ede4 │ │ │ │ + b 10e860 │ │ │ │ + ldr r3, [pc, #1364] @ 10edf8 │ │ │ │ + ldr r0, [pc, #1384] @ 10ee10 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #1372] @ 10ede8 │ │ │ │ + ldr r1, [pc, #1372] @ 10ee14 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #1368] @ 10edec │ │ │ │ - ldr r2, [pc, #1344] @ 10edd8 │ │ │ │ + ldr r0, [pc, #1368] @ 10ee18 │ │ │ │ + ldr r2, [pc, #1344] @ 10ee04 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 10e834 │ │ │ │ - ldr r3, [pc, #1312] @ 10edcc │ │ │ │ - ldr r1, [pc, #1344] @ 10edf0 │ │ │ │ + b 10e860 │ │ │ │ + ldr r3, [pc, #1312] @ 10edf8 │ │ │ │ + ldr r1, [pc, #1344] @ 10ee1c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1340] @ 10edf4 │ │ │ │ - ldr r2, [pc, #1308] @ 10edd8 │ │ │ │ + ldr r0, [pc, #1340] @ 10ee20 │ │ │ │ + ldr r2, [pc, #1308] @ 10ee04 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 10e834 │ │ │ │ + b 10e860 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #1308] @ 10edf8 │ │ │ │ - ldr r1, [pc, #1308] @ 10edfc │ │ │ │ + ldr r3, [pc, #1308] @ 10ee24 │ │ │ │ + ldr r1, [pc, #1308] @ 10ee28 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #1240] @ 10edcc │ │ │ │ - ldr r1, [pc, #1288] @ 10ee00 │ │ │ │ + ldr r3, [pc, #1240] @ 10edf8 │ │ │ │ + ldr r1, [pc, #1288] @ 10ee2c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1284] @ 10ee04 │ │ │ │ - ldr r2, [pc, #1236] @ 10edd8 │ │ │ │ + ldr r0, [pc, #1284] @ 10ee30 │ │ │ │ + ldr r2, [pc, #1236] @ 10ee04 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 10e834 │ │ │ │ - ldr r3, [pc, #1200] @ 10edcc │ │ │ │ - ldr r1, [pc, #1208] @ 10edd8 │ │ │ │ + b 10e860 │ │ │ │ + ldr r3, [pc, #1200] @ 10edf8 │ │ │ │ + ldr r1, [pc, #1208] @ 10ee04 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ - ldr r3, [pc, #1248] @ 10ee08 │ │ │ │ + ldr r3, [pc, #1248] @ 10ee34 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #1236] @ 10ee0c │ │ │ │ - ldr r1, [pc, #1236] @ 10ee10 │ │ │ │ - ldr r0, [pc, #1236] @ 10ee14 │ │ │ │ + ldr r2, [pc, #1236] @ 10ee38 │ │ │ │ + ldr r1, [pc, #1236] @ 10ee3c │ │ │ │ + ldr r0, [pc, #1236] @ 10ee40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 10e834 │ │ │ │ - ldr r3, [pc, #1128] @ 10edcc │ │ │ │ - ldr r1, [pc, #1200] @ 10ee18 │ │ │ │ + b 10e860 │ │ │ │ + ldr r3, [pc, #1128] @ 10edf8 │ │ │ │ + ldr r1, [pc, #1200] @ 10ee44 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1196] @ 10ee1c │ │ │ │ - ldr r2, [pc, #1124] @ 10edd8 │ │ │ │ + ldr r0, [pc, #1196] @ 10ee48 │ │ │ │ + ldr r2, [pc, #1124] @ 10ee04 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 10e834 │ │ │ │ + b 10e860 │ │ │ │ str r0, [sp, #8] │ │ │ │ bl a4704 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - b 10e470 │ │ │ │ - ldr r3, [pc, #1072] @ 10edcc │ │ │ │ - ldr ip, [pc, #1152] @ 10ee20 │ │ │ │ + b 10e49c │ │ │ │ + ldr r3, [pc, #1072] @ 10edf8 │ │ │ │ + ldr ip, [pc, #1152] @ 10ee4c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #1148] @ 10ee24 │ │ │ │ + ldr r1, [pc, #1148] @ 10ee50 │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r0, [pc, #1140] @ 10ee28 │ │ │ │ + ldr r0, [pc, #1140] @ 10ee54 │ │ │ │ add ip, pc, ip │ │ │ │ - ldr r2, [pc, #1136] @ 10ee2c │ │ │ │ + ldr r2, [pc, #1136] @ 10ee58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ - b 10e834 │ │ │ │ + b 10e860 │ │ │ │ bl 50048 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 10e780 │ │ │ │ - ldr r3, [pc, #1004] @ 10edcc │ │ │ │ - ldr r1, [pc, #1100] @ 10ee30 │ │ │ │ + beq 10e7ac │ │ │ │ + ldr r3, [pc, #1004] @ 10edf8 │ │ │ │ + ldr r1, [pc, #1100] @ 10ee5c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1096] @ 10ee34 │ │ │ │ - ldr r2, [pc, #1096] @ 10ee38 │ │ │ │ + ldr r0, [pc, #1096] @ 10ee60 │ │ │ │ + ldr r2, [pc, #1096] @ 10ee64 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 10e834 │ │ │ │ - ldr r3, [pc, #964] @ 10edcc │ │ │ │ - ldr r1, [pc, #1072] @ 10ee3c │ │ │ │ + b 10e860 │ │ │ │ + ldr r3, [pc, #964] @ 10edf8 │ │ │ │ + ldr r1, [pc, #1072] @ 10ee68 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1068] @ 10ee40 │ │ │ │ - ldr r2, [pc, #1044] @ 10ee2c │ │ │ │ + ldr r0, [pc, #1068] @ 10ee6c │ │ │ │ + ldr r2, [pc, #1044] @ 10ee58 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 10e834 │ │ │ │ - ldr r3, [pc, #924] @ 10edcc │ │ │ │ - ldr r1, [pc, #1040] @ 10ee44 │ │ │ │ + b 10e860 │ │ │ │ + ldr r3, [pc, #924] @ 10edf8 │ │ │ │ + ldr r1, [pc, #1040] @ 10ee70 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1036] @ 10ee48 │ │ │ │ - ldr r2, [pc, #1016] @ 10ee38 │ │ │ │ + ldr r0, [pc, #1036] @ 10ee74 │ │ │ │ + ldr r2, [pc, #1016] @ 10ee64 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 10e834 │ │ │ │ - ldr r3, [pc, #884] @ 10edcc │ │ │ │ - ldr ip, [pc, #1008] @ 10ee4c │ │ │ │ + b 10e860 │ │ │ │ + ldr r3, [pc, #884] @ 10edf8 │ │ │ │ + ldr ip, [pc, #1008] @ 10ee78 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #1004] @ 10ee50 │ │ │ │ + ldr r1, [pc, #1004] @ 10ee7c │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r0, [pc, #996] @ 10ee54 │ │ │ │ + ldr r0, [pc, #996] @ 10ee80 │ │ │ │ add ip, pc, ip │ │ │ │ - ldr r2, [pc, #960] @ 10ee38 │ │ │ │ + ldr r2, [pc, #960] @ 10ee64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ - b 10e834 │ │ │ │ + b 10e860 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10e630 │ │ │ │ + b 10e65c │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r1, [sp, #12] │ │ │ │ - b 10e6d8 │ │ │ │ + b 10e704 │ │ │ │ mov r0, fp │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r1, [sp, #12] │ │ │ │ - b 10e704 │ │ │ │ + b 10e730 │ │ │ │ mov r0, r1 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r1, [sp, #12] │ │ │ │ - b 10e72c │ │ │ │ - ldr r3, [pc, #760] @ 10edcc │ │ │ │ - ldr r1, [pc, #896] @ 10ee58 │ │ │ │ + b 10e758 │ │ │ │ + ldr r3, [pc, #760] @ 10edf8 │ │ │ │ + ldr r1, [pc, #896] @ 10ee84 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #892] @ 10ee5c │ │ │ │ - ldr r2, [pc, #892] @ 10ee60 │ │ │ │ + ldr r0, [pc, #892] @ 10ee88 │ │ │ │ + ldr r2, [pc, #892] @ 10ee8c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 10e834 │ │ │ │ - ldr r3, [pc, #720] @ 10edcc │ │ │ │ - ldr r1, [pc, #868] @ 10ee64 │ │ │ │ + b 10e860 │ │ │ │ + ldr r3, [pc, #720] @ 10edf8 │ │ │ │ + ldr r1, [pc, #868] @ 10ee90 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #864] @ 10ee68 │ │ │ │ - ldr r2, [pc, #864] @ 10ee6c │ │ │ │ + ldr r0, [pc, #864] @ 10ee94 │ │ │ │ + ldr r2, [pc, #864] @ 10ee98 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ - b 10e834 │ │ │ │ - ldr r0, [pc, #836] @ 10ee70 │ │ │ │ + b 10e860 │ │ │ │ + ldr r0, [pc, #836] @ 10ee9c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10eb50 │ │ │ │ + beq 10eb7c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 10ed0c │ │ │ │ - ldr r3, [pc, #628] @ 10edcc │ │ │ │ - ldr r1, [pc, #792] @ 10ee74 │ │ │ │ + beq 10ed38 │ │ │ │ + ldr r3, [pc, #628] @ 10edf8 │ │ │ │ + ldr r1, [pc, #792] @ 10eea0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #788] @ 10ee78 │ │ │ │ - ldr r2, [pc, #772] @ 10ee6c │ │ │ │ + ldr r0, [pc, #788] @ 10eea4 │ │ │ │ + ldr r2, [pc, #772] @ 10ee98 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 10eb18 │ │ │ │ + b 10eb44 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #12] │ │ │ │ - b 10e684 │ │ │ │ - ldr r3, [pc, #568] @ 10edcc │ │ │ │ - ldr r1, [pc, #740] @ 10ee7c │ │ │ │ + b 10e6b0 │ │ │ │ + ldr r3, [pc, #568] @ 10edf8 │ │ │ │ + ldr r1, [pc, #740] @ 10eea8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #736] @ 10ee80 │ │ │ │ + ldr r0, [pc, #736] @ 10eeac │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2032 @ 0x7f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r9 │ │ │ │ bl a4764 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ - b 10e834 │ │ │ │ - ldr r0, [pc, #696] @ 10ee84 │ │ │ │ + b 10e860 │ │ │ │ + ldr r0, [pc, #696] @ 10eeb0 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r3, [r1] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10ebf4 │ │ │ │ + beq 10ec20 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r1] │ │ │ │ - beq 10ed1c │ │ │ │ - ldr r3, [pc, #464] @ 10edcc │ │ │ │ - ldr r1, [pc, #648] @ 10ee88 │ │ │ │ + beq 10ed48 │ │ │ │ + ldr r3, [pc, #464] @ 10edf8 │ │ │ │ + ldr r1, [pc, #648] @ 10eeb4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #644] @ 10ee8c │ │ │ │ + ldr r0, [pc, #644] @ 10eeb8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #2032 @ 0x7f0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r9 │ │ │ │ bl a4764 │ │ │ │ - b 10e834 │ │ │ │ - ldr r3, [pc, #416] @ 10edcc │ │ │ │ - ldr r1, [pc, #608] @ 10ee90 │ │ │ │ + b 10e860 │ │ │ │ + ldr r3, [pc, #416] @ 10edf8 │ │ │ │ + ldr r1, [pc, #608] @ 10eebc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #604] @ 10ee94 │ │ │ │ - ldr r2, [pc, #560] @ 10ee6c │ │ │ │ + ldr r0, [pc, #604] @ 10eec0 │ │ │ │ + ldr r2, [pc, #560] @ 10ee98 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 10eb18 │ │ │ │ - ldr r3, [pc, #376] @ 10edcc │ │ │ │ - ldr r0, [pc, #576] @ 10ee98 │ │ │ │ + b 10eb44 │ │ │ │ + ldr r3, [pc, #376] @ 10edf8 │ │ │ │ + ldr r0, [pc, #576] @ 10eec4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp, #4] │ │ │ │ - ldr r1, [pc, #564] @ 10ee9c │ │ │ │ + ldr r1, [pc, #564] @ 10eec8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #556] @ 10eea0 │ │ │ │ - ldr r2, [pc, #500] @ 10ee6c │ │ │ │ + ldr r0, [pc, #556] @ 10eecc │ │ │ │ + ldr r2, [pc, #500] @ 10ee98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 10eb18 │ │ │ │ - ldr r3, [pc, #320] @ 10edcc │ │ │ │ - ldr r1, [pc, #532] @ 10eea4 │ │ │ │ + b 10eb44 │ │ │ │ + ldr r3, [pc, #320] @ 10edf8 │ │ │ │ + ldr r1, [pc, #532] @ 10eed0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #528] @ 10eea8 │ │ │ │ - ldr r2, [pc, #464] @ 10ee6c │ │ │ │ + ldr r0, [pc, #528] @ 10eed4 │ │ │ │ + ldr r2, [pc, #464] @ 10ee98 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 10eb18 │ │ │ │ - ldr r3, [pc, #280] @ 10edcc │ │ │ │ - ldr r1, [pc, #500] @ 10eeac │ │ │ │ + b 10eb44 │ │ │ │ + ldr r3, [pc, #280] @ 10edf8 │ │ │ │ + ldr r1, [pc, #500] @ 10eed8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #496] @ 10eeb0 │ │ │ │ + ldr r0, [pc, #496] @ 10eedc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #2032 @ 0x7f0 │ │ │ │ bl b6f00 │ │ │ │ - b 10ec18 │ │ │ │ - ldr r2, [pc, #240] @ 10edcc │ │ │ │ - ldr ip, [pc, #468] @ 10eeb4 │ │ │ │ + b 10ec44 │ │ │ │ + ldr r2, [pc, #240] @ 10edf8 │ │ │ │ + ldr ip, [pc, #468] @ 10eee0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ - ldr r1, [pc, #464] @ 10eeb8 │ │ │ │ - ldr r0, [pc, #464] @ 10eebc │ │ │ │ + ldr r1, [pc, #464] @ 10eee4 │ │ │ │ + ldr r0, [pc, #464] @ 10eee8 │ │ │ │ add ip, pc, ip │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r2] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #2032 @ 0x7f0 │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ - b 10ec18 │ │ │ │ + b 10ec44 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10eb50 │ │ │ │ + b 10eb7c │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ mov r0, r1 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10ebf4 │ │ │ │ - ldr r3, [pc, #400] @ 10eec0 │ │ │ │ - ldr r1, [pc, #400] @ 10eec4 │ │ │ │ - ldr r0, [pc, #400] @ 10eec8 │ │ │ │ + b 10ec20 │ │ │ │ + ldr r3, [pc, #400] @ 10eeec │ │ │ │ + ldr r1, [pc, #400] @ 10eef0 │ │ │ │ + ldr r0, [pc, #400] @ 10eef4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1392 @ 0x570 │ │ │ │ - ldr r2, [pc, #392] @ 10eecc │ │ │ │ + ldr r2, [pc, #392] @ 10eef8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #376] @ 10eed0 │ │ │ │ - ldr r1, [pc, #376] @ 10eed4 │ │ │ │ - ldr r0, [pc, #376] @ 10eed8 │ │ │ │ + ldr r3, [pc, #376] @ 10eefc │ │ │ │ + ldr r1, [pc, #376] @ 10ef00 │ │ │ │ + ldr r0, [pc, #376] @ 10ef04 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1392 @ 0x570 │ │ │ │ - ldr r2, [pc, #368] @ 10eedc │ │ │ │ + ldr r2, [pc, #368] @ 10ef08 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #352] @ 10eee0 │ │ │ │ - ldr r1, [pc, #352] @ 10eee4 │ │ │ │ - ldr r0, [pc, #352] @ 10eee8 │ │ │ │ + ldr r3, [pc, #352] @ 10ef0c │ │ │ │ + ldr r1, [pc, #352] @ 10ef10 │ │ │ │ + ldr r0, [pc, #352] @ 10ef14 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1392 @ 0x570 │ │ │ │ - ldr r2, [pc, #344] @ 10eeec │ │ │ │ + ldr r2, [pc, #344] @ 10ef18 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r1, r3, r8, lsr #24 │ │ │ │ + @ instruction: 0x00331bfc │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r1, r3, r0, lsl #24 │ │ │ │ + @ instruction: 0x00331bd4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r1, r3, r8, asr r8 │ │ │ │ - eoreq ip, lr, r0, lsr #31 │ │ │ │ + eorseq r1, r3, ip, lsr #16 │ │ │ │ + eoreq sp, lr, ip, lsr #9 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eoreq r2, pc, r8, ror r5 @ │ │ │ │ - eoreq r0, pc, r8, lsr r7 @ │ │ │ │ + eoreq r2, pc, r4, lsl #21 │ │ │ │ + eoreq r0, pc, r4, asr #24 │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ - eoreq r2, pc, r0, asr #10 │ │ │ │ - eoreq r0, pc, r0, lsl #14 │ │ │ │ - eoreq sp, lr, r8, asr #16 │ │ │ │ - eoreq r2, pc, ip, lsl #10 │ │ │ │ - eoreq r0, pc, ip, asr #13 │ │ │ │ - eoreq r2, pc, r4, ror #9 │ │ │ │ - eoreq r0, pc, r4, lsr #13 │ │ │ │ + eoreq r2, pc, ip, asr #20 │ │ │ │ + eoreq r0, pc, ip, lsl #24 │ │ │ │ + eoreq sp, lr, r4, asr sp │ │ │ │ + eoreq r2, pc, r8, lsl sl @ │ │ │ │ + ldrdeq r0, [pc], -r8 @ │ │ │ │ + strdeq r2, [pc], -r0 @ │ │ │ │ + @ instruction: 0x002f0bb0 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - ldrdeq r1, [pc], -r0 @ │ │ │ │ - mlaeq pc, ip, r4, r2 @ │ │ │ │ - eoreq r0, pc, ip, asr r6 @ │ │ │ │ - eorseq r0, r1, r4, lsl #3 │ │ │ │ - @ instruction: 0x003027f0 │ │ │ │ - eoreq r2, pc, ip, asr r4 @ │ │ │ │ - eoreq r0, pc, ip, lsl r6 @ │ │ │ │ - eoreq r2, pc, ip, lsr #8 │ │ │ │ - eoreq r0, pc, ip, ror #11 │ │ │ │ - eoreq sp, lr, r4, lsl r7 │ │ │ │ - eoreq r2, pc, r8, ror #7 │ │ │ │ - eoreq r0, pc, r8, lsr #11 │ │ │ │ + ldrdeq r1, [pc], -ip @ │ │ │ │ + eoreq r2, pc, r8, lsr #19 │ │ │ │ + eoreq r0, pc, r8, ror #22 │ │ │ │ + mlaseq r1, r0, r6, r0 │ │ │ │ + @ instruction: 0x00302cfc │ │ │ │ + eoreq r2, pc, r8, ror #18 │ │ │ │ + eoreq r0, pc, r8, lsr #22 │ │ │ │ + eoreq r2, pc, r8, lsr r9 @ │ │ │ │ + strdeq r0, [pc], -r8 @ │ │ │ │ + eoreq sp, lr, r0, lsr #24 │ │ │ │ + strdeq r2, [pc], -r4 @ │ │ │ │ + @ instruction: 0x002f0ab4 │ │ │ │ andeq r0, r0, r9, ror #15 │ │ │ │ - @ instruction: 0x002f23b0 │ │ │ │ - eoreq r0, pc, r0, ror r5 @ │ │ │ │ + @ instruction: 0x002f28bc │ │ │ │ + eoreq r0, pc, ip, ror sl @ │ │ │ │ andeq r0, r0, sl, ror #15 │ │ │ │ - eoreq r2, pc, r8, lsl #7 │ │ │ │ - eoreq r0, pc, r8, asr #10 │ │ │ │ - eoreq r2, pc, r0, ror #6 │ │ │ │ - eoreq r0, pc, r0, lsr #10 │ │ │ │ - eoreq sp, lr, r8, asr r6 │ │ │ │ - eoreq r2, pc, ip, lsr #6 │ │ │ │ - eoreq r0, pc, ip, ror #9 │ │ │ │ - @ instruction: 0x002f22bc │ │ │ │ - eoreq r0, pc, ip, ror r4 @ │ │ │ │ + mlaeq pc, r4, r8, r2 @ │ │ │ │ + eoreq r0, pc, r4, asr sl @ │ │ │ │ + eoreq r2, pc, ip, ror #16 │ │ │ │ + eoreq r0, pc, ip, lsr #20 │ │ │ │ + eoreq sp, lr, r4, ror #22 │ │ │ │ + eoreq r2, pc, r8, lsr r8 @ │ │ │ │ + strdeq r0, [pc], -r8 @ │ │ │ │ + eoreq r2, pc, r8, asr #15 │ │ │ │ + eoreq r0, pc, r8, lsl #19 │ │ │ │ andeq r0, r0, ip, ror #15 │ │ │ │ - mlaeq pc, r4, r2, r2 @ │ │ │ │ - eoreq r0, pc, r4, asr r4 @ │ │ │ │ + eoreq r2, pc, r0, lsr #15 │ │ │ │ + eoreq r0, pc, r0, ror #18 │ │ │ │ andeq r0, r0, lr, ror #15 │ │ │ │ - eoreq ip, lr, r8, asr ip │ │ │ │ - eoreq r2, pc, r8, lsr r2 @ │ │ │ │ + eoreq sp, lr, r4, ror #2 │ │ │ │ + eoreq r2, pc, r4, asr #14 │ │ │ │ + eoreq r0, pc, r4, lsl #18 │ │ │ │ + eoreq r2, pc, ip, lsl #14 │ │ │ │ + eoreq r0, pc, r8, asr #17 │ │ │ │ + eoreq sp, lr, r4, asr #1 │ │ │ │ + eoreq r2, pc, r4, lsr #13 │ │ │ │ + eoreq r0, pc, r4, ror #16 │ │ │ │ + eoreq r2, pc, r0, ror r6 @ │ │ │ │ + eoreq r0, pc, r0, lsr r8 @ │ │ │ │ + eoreq sp, lr, r8, ror r9 │ │ │ │ + eoreq r2, pc, r8, lsr r6 @ │ │ │ │ strdeq r0, [pc], -r8 @ │ │ │ │ - eoreq r2, pc, r0, lsl #4 │ │ │ │ - @ instruction: 0x002f03bc │ │ │ │ - @ instruction: 0x002ecbb8 │ │ │ │ - mlaeq pc, r8, r1, r2 @ │ │ │ │ - eoreq r0, pc, r8, asr r3 @ │ │ │ │ - eoreq r2, pc, r4, ror #2 │ │ │ │ - eoreq r0, pc, r4, lsr #6 │ │ │ │ - eoreq sp, lr, ip, ror #8 │ │ │ │ - eoreq r2, pc, ip, lsr #2 │ │ │ │ - eoreq r0, pc, ip, ror #5 │ │ │ │ - eoreq r2, pc, r4, lsl #2 │ │ │ │ - eoreq r0, pc, r4, asr #5 │ │ │ │ - eoreq r2, pc, r0, ror #1 │ │ │ │ - eoreq r0, pc, r0, lsr #5 │ │ │ │ - ldrdeq sp, [lr], -ip @ │ │ │ │ - strheq r2, [pc], -r0 @ │ │ │ │ - eoreq r0, pc, ip, ror #4 │ │ │ │ - eorseq r4, r1, r4, lsr r4 │ │ │ │ - eoreq r6, lr, r4, lsr r5 │ │ │ │ - eoreq r6, lr, ip, lsr #11 │ │ │ │ - andeq pc, r3, r0, ror lr @ │ │ │ │ - eorseq r4, r1, ip, lsl #8 │ │ │ │ - eoreq r6, lr, ip, lsl #10 │ │ │ │ - ldrdeq r1, [pc], -r8 @ │ │ │ │ - andeq pc, r3, r3, ror #29 │ │ │ │ - eorseq r4, r1, r4, ror #7 │ │ │ │ - eoreq r6, lr, r4, ror #9 │ │ │ │ - eoreq r0, pc, r0, lsl lr @ │ │ │ │ - muleq r3, r9, lr │ │ │ │ + eoreq r2, pc, r0, lsl r6 @ │ │ │ │ + ldrdeq r0, [pc], -r0 @ │ │ │ │ + eoreq r2, pc, ip, ror #11 │ │ │ │ + eoreq r0, pc, ip, lsr #15 │ │ │ │ + eoreq sp, lr, r8, ror #17 │ │ │ │ + @ instruction: 0x002f25bc │ │ │ │ + eoreq r0, pc, r8, ror r7 @ │ │ │ │ + eorseq r4, r1, r0, asr #18 │ │ │ │ + eoreq r6, lr, r0, asr #20 │ │ │ │ + @ instruction: 0x002e6ab8 │ │ │ │ + andeq pc, r3, r9, ror lr @ │ │ │ │ + eorseq r4, r1, r8, lsl r9 │ │ │ │ + eoreq r6, lr, r8, lsl sl │ │ │ │ + eoreq r2, pc, r4, ror #5 │ │ │ │ + andeq pc, r3, ip, ror #29 │ │ │ │ + @ instruction: 0x003148f0 │ │ │ │ + strdeq r6, [lr], -r0 @ │ │ │ │ + eoreq r1, pc, ip, lsl r3 @ │ │ │ │ + andeq pc, r3, r2, lsr #29 │ │ │ │ │ │ │ │ -0010eef0 : │ │ │ │ +0010ef1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #208] @ 10efd8 │ │ │ │ + ldr ip, [pc, #208] @ 10f004 │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ - ldr lr, [pc, #196] @ 10efdc │ │ │ │ + ldr lr, [pc, #196] @ 10f008 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ sub r3, ip, #276 @ 0x114 │ │ │ │ add ip, sp, #8 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #176] @ 10efe0 │ │ │ │ + ldr ip, [pc, #176] @ 10f00c │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #168] @ 10efe4 │ │ │ │ + ldr r4, [pc, #168] @ 10f010 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ bl a3100 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 10efcc │ │ │ │ + beq 10eff8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #33554432 @ 0x2000000 │ │ │ │ - beq 10ef9c │ │ │ │ + beq 10efc8 │ │ │ │ mov r0, r1 │ │ │ │ - bl 10e3b8 │ │ │ │ - ldr r2, [pc, #112] @ 10efe8 │ │ │ │ - ldr r3, [pc, #100] @ 10efe0 │ │ │ │ + bl 10e3e4 │ │ │ │ + ldr r2, [pc, #112] @ 10f014 │ │ │ │ + ldr r3, [pc, #100] @ 10f00c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 10efd4 │ │ │ │ + bne 10f000 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [pc, #72] @ 10efec │ │ │ │ + ldr r0, [pc, #72] @ 10f018 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #64] @ 10eff0 │ │ │ │ - ldr r1, [pc, #64] @ 10eff4 │ │ │ │ - ldr r0, [pc, #64] @ 10eff8 │ │ │ │ + ldr r3, [pc, #64] @ 10f01c │ │ │ │ + ldr r1, [pc, #64] @ 10f020 │ │ │ │ + ldr r0, [pc, #64] @ 10f024 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r2, [pc, #60] @ 10effc │ │ │ │ + ldr r2, [pc, #60] @ 10f028 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 10ef70 │ │ │ │ + b 10ef9c │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq r5, r4, r0, lsl #24 │ │ │ │ - eorseq r1, r3, ip, asr #1 │ │ │ │ + @ instruction: 0x00345bd4 │ │ │ │ + eorseq r1, r3, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - ldrheq r1, [r3], -r0 @ │ │ │ │ - eorseq r1, r3, r0, lsl #1 │ │ │ │ - eoreq sl, lr, r4, ror r1 │ │ │ │ + eorseq r1, r3, r4, lsl #1 │ │ │ │ + eorseq r1, r3, r4, asr r0 │ │ │ │ + eoreq sl, lr, r0, lsl #13 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eoreq r1, pc, r0, ror #27 │ │ │ │ - eoreq pc, lr, r0, lsr #31 │ │ │ │ + eoreq r2, pc, ip, ror #5 │ │ │ │ + eoreq r0, pc, ip, lsr #9 │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ │ │ │ │ -0010f000 : │ │ │ │ +0010f02c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ - ldr r7, [pc, #660] @ 10f2b0 │ │ │ │ + ldr r7, [pc, #660] @ 10f2dc │ │ │ │ cmp r6, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ - beq 10f1f4 │ │ │ │ + beq 10f220 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r4, r1 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10f130 │ │ │ │ + beq 10f15c │ │ │ │ add r3, r3, #1 │ │ │ │ tst r1, #1 │ │ │ │ str r3, [r6] │ │ │ │ - bne 10f0ec │ │ │ │ + bne 10f118 │ │ │ │ cmp r1, #0 │ │ │ │ - blt 10f108 │ │ │ │ + blt 10f134 │ │ │ │ mov r8, #0 │ │ │ │ ldr r5, [r6, #16] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 10f23c │ │ │ │ + beq 10f268 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10f08c │ │ │ │ + beq 10f0b8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 10f1e8 │ │ │ │ + beq 10f214 │ │ │ │ mov r0, r5 │ │ │ │ bl 500d8 │ │ │ │ cmp r0, #0 │ │ │ │ - bge 10f144 │ │ │ │ + bge 10f170 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10f0b8 │ │ │ │ + beq 10f0e4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 10f230 │ │ │ │ - ldr r3, [pc, #500] @ 10f2b4 │ │ │ │ - ldr r1, [pc, #500] @ 10f2b8 │ │ │ │ + beq 10f25c │ │ │ │ + ldr r3, [pc, #500] @ 10f2e0 │ │ │ │ + ldr r1, [pc, #500] @ 10f2e4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #496] @ 10f2bc │ │ │ │ - ldr r2, [pc, #496] @ 10f2c0 │ │ │ │ + ldr r0, [pc, #496] @ 10f2e8 │ │ │ │ + ldr r2, [pc, #496] @ 10f2ec │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r4, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl af08c │ │ │ │ cmp r0, #0 │ │ │ │ moveq r8, #1 │ │ │ │ - beq 10f054 │ │ │ │ + beq 10f080 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10f120 │ │ │ │ + beq 10f14c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 10f1dc │ │ │ │ + beq 10f208 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tst r1, #1 │ │ │ │ - bne 10f0ec │ │ │ │ + bne 10f118 │ │ │ │ cmp r1, #0 │ │ │ │ - bge 10f050 │ │ │ │ - b 10f120 │ │ │ │ + bge 10f07c │ │ │ │ + b 10f14c │ │ │ │ bl a4614 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 10f168 │ │ │ │ + beq 10f194 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 10f298 │ │ │ │ + beq 10f2c4 │ │ │ │ cmp r6, #1 │ │ │ │ - beq 10f0b8 │ │ │ │ + beq 10f0e4 │ │ │ │ cmp r8, #0 │ │ │ │ and r5, r6, #1 │ │ │ │ - bne 10f19c │ │ │ │ + bne 10f1c8 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 10f1c0 │ │ │ │ + bne 10f1ec │ │ │ │ cmp r4, r6 │ │ │ │ movge r4, #0 │ │ │ │ movlt r4, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ bl af08c │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ - bne 10f1d0 │ │ │ │ + bne 10f1fc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ bl af08c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ - b 10f0e0 │ │ │ │ + b 10f10c │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10f120 │ │ │ │ + b 10f14c │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10f08c │ │ │ │ - ldr r3, [pc, #184] @ 10f2b4 │ │ │ │ - ldr r0, [pc, #196] @ 10f2c4 │ │ │ │ + b 10f0b8 │ │ │ │ + ldr r3, [pc, #184] @ 10f2e0 │ │ │ │ + ldr r0, [pc, #196] @ 10f2f0 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r1, [pc, #192] @ 10f2c8 │ │ │ │ + ldr r1, [pc, #192] @ 10f2f4 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #188] @ 10f2cc │ │ │ │ + ldr r3, [pc, #188] @ 10f2f8 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #184] @ 10f2d0 │ │ │ │ - ldr r0, [pc, #184] @ 10f2d4 │ │ │ │ + ldr r2, [pc, #184] @ 10f2fc │ │ │ │ + ldr r0, [pc, #184] @ 10f300 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 10f0dc │ │ │ │ + b 10f108 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10f0b8 │ │ │ │ - ldr r3, [pc, #148] @ 10f2d8 │ │ │ │ - ldr r1, [pc, #148] @ 10f2dc │ │ │ │ + b 10f0e4 │ │ │ │ + ldr r3, [pc, #148] @ 10f304 │ │ │ │ + ldr r1, [pc, #148] @ 10f308 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10f270 │ │ │ │ + beq 10f29c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 10f2a4 │ │ │ │ - ldr r3, [pc, #60] @ 10f2b4 │ │ │ │ - ldr r1, [pc, #100] @ 10f2e0 │ │ │ │ + beq 10f2d0 │ │ │ │ + ldr r3, [pc, #60] @ 10f2e0 │ │ │ │ + ldr r1, [pc, #100] @ 10f30c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #96] @ 10f2e4 │ │ │ │ - ldr r2, [pc, #56] @ 10f2c0 │ │ │ │ + ldr r0, [pc, #96] @ 10f310 │ │ │ │ + ldr r2, [pc, #56] @ 10f2ec │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 10f0dc │ │ │ │ + b 10f108 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10f168 │ │ │ │ + b 10f194 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10f270 │ │ │ │ - @ instruction: 0x00330fd8 │ │ │ │ + b 10f29c │ │ │ │ + eorseq r0, r3, ip, lsr #31 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eoreq r1, pc, r8, lsl #26 │ │ │ │ - mlaeq lr, r0, lr, pc @ │ │ │ │ + eoreq r2, pc, r4, lsl r2 @ │ │ │ │ + mlaeq pc, ip, r3, r0 @ │ │ │ │ andeq r0, r0, fp, asr #19 │ │ │ │ andeq r0, r0, r5, asr #19 │ │ │ │ - @ instruction: 0x002f1bb8 │ │ │ │ - eoreq r1, pc, r4, asr r1 @ │ │ │ │ - mlaeq pc, r0, fp, r1 @ │ │ │ │ - eoreq pc, lr, r0, asr #26 │ │ │ │ - andeq r0, r0, r8, asr fp │ │ │ │ - eoreq r1, pc, r0, lsr #23 │ │ │ │ - eoreq r1, pc, r0, asr fp @ │ │ │ │ - ldrdeq pc, [lr], -r8 @ │ │ │ │ + eoreq r2, pc, r4, asr #1 │ │ │ │ + eoreq r1, pc, r0, ror #12 │ │ │ │ + mlaeq pc, ip, r0, r2 @ │ │ │ │ + eoreq r0, pc, ip, asr #4 │ │ │ │ + andeq r0, r0, r8, asr fp │ │ │ │ + eoreq r2, pc, ip, lsr #1 │ │ │ │ + eoreq r2, pc, ip, asr r0 @ │ │ │ │ + eoreq r0, pc, r4, ror #3 │ │ │ │ │ │ │ │ -0010f2e8 : │ │ │ │ +0010f314 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ - ldr ip, [pc, #4044] @ 1102cc │ │ │ │ - ldr r2, [pc, #4044] @ 1102d0 │ │ │ │ + ldr ip, [pc, #4044] @ 1102f8 │ │ │ │ + ldr r2, [pc, #4044] @ 1102fc │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [ip, r2] │ │ │ │ - ldr r5, [pc, #4036] @ 1102d4 │ │ │ │ - ldr r3, [pc, #4036] @ 1102d8 │ │ │ │ + ldr r5, [pc, #4036] @ 110300 │ │ │ │ + ldr r3, [pc, #4036] @ 110304 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r0, #16] │ │ │ │ str r2, [sp, #16] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 10f5ec │ │ │ │ + beq 10f618 │ │ │ │ cmp r1, r2 │ │ │ │ mov r4, r1 │ │ │ │ - beq 10f6f0 │ │ │ │ - ldr r3, [pc, #3984] @ 1102dc │ │ │ │ + beq 10f71c │ │ │ │ + ldr r3, [pc, #3984] @ 110308 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 4fe20 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 10f9ac │ │ │ │ + blt 10f9d8 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ - bne 10f578 │ │ │ │ + bne 10f5a4 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 1109a4 │ │ │ │ + beq 1109d0 │ │ │ │ ldr r3, [r4] │ │ │ │ - ldr r2, [pc, #3928] @ 1102e0 │ │ │ │ + ldr r2, [pc, #3928] @ 11030c │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 10f3b8 │ │ │ │ - ldr r2, [pc, #3896] @ 1102e4 │ │ │ │ + beq 10f3e4 │ │ │ │ + ldr r2, [pc, #3896] @ 110310 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 10f740 │ │ │ │ + bne 10f76c │ │ │ │ mov r0, #1 │ │ │ │ bl 4fb5c │ │ │ │ subs r8, r0, #0 │ │ │ │ ldrne r3, [r8, #12] │ │ │ │ strne r4, [r3] │ │ │ │ - beq 10fe7c │ │ │ │ + beq 10fea8 │ │ │ │ mov r0, #0 │ │ │ │ bl 4fb5c │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - beq 10fb10 │ │ │ │ + beq 10fb3c │ │ │ │ ldr r3, [r6, #16] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 10fb54 │ │ │ │ + beq 10fb80 │ │ │ │ ldr r7, [r3, #20] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 1109f4 │ │ │ │ + beq 110a20 │ │ │ │ ldr r2, [r7] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ lsl r3, r3, #1 │ │ │ │ - beq 10f7e8 │ │ │ │ + beq 10f814 │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r2, #1 │ │ │ │ str r3, [r7] │ │ │ │ - ble 110160 │ │ │ │ + ble 11018c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r8, r3 │ │ │ │ - beq 10f9d4 │ │ │ │ + beq 10fa00 │ │ │ │ mov sl, #0 │ │ │ │ mov fp, sl │ │ │ │ mov r1, sl │ │ │ │ - b 10f488 │ │ │ │ + b 10f4b4 │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 4ff7c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4] │ │ │ │ cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10f46c │ │ │ │ + beq 10f498 │ │ │ │ sub r0, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4] │ │ │ │ - beq 10f5cc │ │ │ │ + beq 10f5f8 │ │ │ │ cmp r1, #0 │ │ │ │ - blt 10f774 │ │ │ │ + blt 10f7a0 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ add sl, sl, #2 │ │ │ │ cmp sl, r1, lsl #1 │ │ │ │ mov r1, sl │ │ │ │ - bge 10fbac │ │ │ │ + bge 10fbd8 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ asr r1, r1, #1 │ │ │ │ ldr r4, [r3, r1, lsl #2] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 1109cc │ │ │ │ + beq 1109f8 │ │ │ │ ldr r1, [r4] │ │ │ │ - ldr r3, [pc, #3640] @ 1102e0 │ │ │ │ + ldr r3, [pc, #3640] @ 11030c │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10f598 │ │ │ │ + beq 10f5c4 │ │ │ │ add r0, r1, #1 │ │ │ │ str r0, [r4] │ │ │ │ ldr r9, [r5, r3] │ │ │ │ ldr ip, [r4, #4] │ │ │ │ ldr lr, [r9] │ │ │ │ cmp lr, ip │ │ │ │ - beq 10f4dc │ │ │ │ - ldr lr, [pc, #3604] @ 1102e4 │ │ │ │ + beq 10f508 │ │ │ │ + ldr lr, [pc, #3604] @ 110310 │ │ │ │ ldr lr, [r5, lr] │ │ │ │ ldr lr, [lr] │ │ │ │ cmp lr, ip │ │ │ │ - bne 10fe44 │ │ │ │ + bne 10fe70 │ │ │ │ cmp r6, r4 │ │ │ │ - bne 10f440 │ │ │ │ + bne 10f46c │ │ │ │ cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10f4f8 │ │ │ │ + beq 10f524 │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [r6] │ │ │ │ - beq 10f5e0 │ │ │ │ + beq 10f60c │ │ │ │ cmp fp, #1 │ │ │ │ - beq 10feac │ │ │ │ + beq 10fed8 │ │ │ │ ldr r1, [r8, #4] │ │ │ │ ldr r1, [r1, #84] @ 0x54 │ │ │ │ tst r1, #33554432 @ 0x2000000 │ │ │ │ - beq 10f7b4 │ │ │ │ + beq 10f7e0 │ │ │ │ ldr r1, [r8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ addne r1, r1, #1 │ │ │ │ strne r1, [r8] │ │ │ │ mov r1, r8 │ │ │ │ bl a8544 │ │ │ │ ldr r1, [r8] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 10f54c │ │ │ │ + beq 10f578 │ │ │ │ sub r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [r8] │ │ │ │ - beq 10f728 │ │ │ │ + beq 10f754 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 10f984 │ │ │ │ + beq 10f9b0 │ │ │ │ ldr r1, [r4] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10f570 │ │ │ │ + beq 10f59c │ │ │ │ sub r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [r4] │ │ │ │ - beq 10f734 │ │ │ │ + beq 10f760 │ │ │ │ mov fp, #1 │ │ │ │ - b 10f474 │ │ │ │ + b 10f4a0 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 11097c │ │ │ │ + beq 1109a8 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r8, r4 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - b 10f3d0 │ │ │ │ + b 10f3fc │ │ │ │ ldr r9, [r5, r3] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r9] │ │ │ │ cmp r1, r0 │ │ │ │ - beq 10f5c0 │ │ │ │ - ldr r0, [pc, #3376] @ 1102e4 │ │ │ │ + beq 10f5ec │ │ │ │ + ldr r0, [pc, #3376] @ 110310 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r1, r0 │ │ │ │ - bne 10fe44 │ │ │ │ + bne 10fe70 │ │ │ │ cmp r6, r4 │ │ │ │ - bne 10f440 │ │ │ │ - b 10f4f8 │ │ │ │ + bne 10f46c │ │ │ │ + b 10f524 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - b 10f46c │ │ │ │ + b 10f498 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10f4f8 │ │ │ │ + b 10f524 │ │ │ │ bl 4fd84 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 11006c │ │ │ │ - ldr r2, [pc, #3304] @ 1102e8 │ │ │ │ - ldr r3, [pc, #3304] @ 1102ec │ │ │ │ + beq 110098 │ │ │ │ + ldr r2, [pc, #3304] @ 110314 │ │ │ │ + ldr r3, [pc, #3304] @ 110318 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r2, #504] @ 0x1f8 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 110094 │ │ │ │ + beq 1100c0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 10f650 │ │ │ │ + beq 10f67c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 10fba0 │ │ │ │ + beq 10fbcc │ │ │ │ cmp r6, #0 │ │ │ │ - beq 1100c4 │ │ │ │ + beq 1100f0 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10f674 │ │ │ │ + beq 10f6a0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 10fe38 │ │ │ │ + beq 10fe64 │ │ │ │ mov r0, r6 │ │ │ │ bl aa34c │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10f698 │ │ │ │ + beq 10f6c4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 10fe2c │ │ │ │ - ldr r3, [pc, #3496] @ 110448 │ │ │ │ - ldr r1, [pc, #3148] @ 1102f0 │ │ │ │ + beq 10fe58 │ │ │ │ + ldr r3, [pc, #3496] @ 110474 │ │ │ │ + ldr r1, [pc, #3148] @ 11031c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #3144] @ 1102f4 │ │ │ │ + ldr r0, [pc, #3144] @ 110320 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #130 @ 0x82 │ │ │ │ bl b6f00 │ │ │ │ mov fp, #2 │ │ │ │ - ldr r2, [pc, #3120] @ 1102f8 │ │ │ │ - ldr r3, [pc, #3076] @ 1102d0 │ │ │ │ + ldr r2, [pc, #3120] @ 110324 │ │ │ │ + ldr r3, [pc, #3076] @ 1102fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 110838 │ │ │ │ + bne 110864 │ │ │ │ mov r0, fp │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r3, [pc, #3076] @ 1102fc │ │ │ │ + ldr r3, [pc, #3076] @ 110328 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fea4 │ │ │ │ - ldr r3, [pc, #3392] @ 110448 │ │ │ │ - ldr r1, [pc, #3060] @ 110300 │ │ │ │ + ldr r3, [pc, #3392] @ 110474 │ │ │ │ + ldr r1, [pc, #3060] @ 11032c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #3056] @ 110304 │ │ │ │ + ldr r0, [pc, #3056] @ 110330 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #131 @ 0x83 │ │ │ │ bl b6f00 │ │ │ │ - b 10f6bc │ │ │ │ + b 10f6e8 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10f54c │ │ │ │ + b 10f578 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10f570 │ │ │ │ - ldr r3, [pc, #3328] @ 110448 │ │ │ │ - ldr r0, [pc, #3004] @ 110308 │ │ │ │ + b 10f59c │ │ │ │ + ldr r3, [pc, #3328] @ 110474 │ │ │ │ + ldr r0, [pc, #3004] @ 110334 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #2992] @ 11030c │ │ │ │ + ldr r1, [pc, #2992] @ 110338 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #2988] @ 110310 │ │ │ │ + ldr r0, [pc, #2988] @ 11033c │ │ │ │ mov r2, #133 @ 0x85 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 10f6bc │ │ │ │ - ldr r3, [pc, #3276] @ 110448 │ │ │ │ - ldr r1, [pc, #2964] @ 110314 │ │ │ │ + b 10f6e8 │ │ │ │ + ldr r3, [pc, #3276] @ 110474 │ │ │ │ + ldr r1, [pc, #2964] @ 110340 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #2960] @ 110318 │ │ │ │ + ldr r0, [pc, #2960] @ 110344 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #143 @ 0x8f │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 10f6bc │ │ │ │ - ldr r3, [pc, #3212] @ 110448 │ │ │ │ - ldr r2, [pc, #2908] @ 11031c │ │ │ │ + b 10f6e8 │ │ │ │ + ldr r3, [pc, #3212] @ 110474 │ │ │ │ + ldr r2, [pc, #2908] @ 110348 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #2904] @ 110320 │ │ │ │ - ldr r0, [pc, #2904] @ 110324 │ │ │ │ + ldr r1, [pc, #2904] @ 11034c │ │ │ │ + ldr r0, [pc, #2904] @ 110350 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, r8} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ bl d8818 │ │ │ │ - b 10f798 │ │ │ │ + b 10f7c4 │ │ │ │ cmp r3, #0 │ │ │ │ - bgt 10f424 │ │ │ │ + bgt 10f450 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10f814 │ │ │ │ + beq 10f840 │ │ │ │ sub r3, r3, #1 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 110180 │ │ │ │ + beq 1101ac │ │ │ │ ldr r9, [r6, #20] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 11028c │ │ │ │ + beq 1102b8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #33554432 @ 0x2000000 │ │ │ │ - beq 110588 │ │ │ │ + beq 1105b4 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ - ldr r3, [pc, #2704] @ 1102e8 │ │ │ │ + ldr r3, [pc, #2704] @ 110314 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3, #504] @ 0x1f8 │ │ │ │ - ldr r3, [pc, #2696] @ 1102ec │ │ │ │ + ldr r3, [pc, #2696] @ 110318 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 110628 │ │ │ │ + beq 110654 │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 110778 │ │ │ │ + beq 1107a4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1108e0 │ │ │ │ - ldr r2, [pc, #2700] @ 110328 │ │ │ │ + beq 11090c │ │ │ │ + ldr r2, [pc, #2700] @ 110354 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 1108bc │ │ │ │ - ldr r2, [pc, #2688] @ 11032c │ │ │ │ + beq 1108e8 │ │ │ │ + ldr r2, [pc, #2688] @ 110358 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 1108b8 │ │ │ │ + beq 1108e4 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 11088c │ │ │ │ + ble 1108b8 │ │ │ │ cmp r3, #1 │ │ │ │ str r9, [r4, #12] │ │ │ │ - beq 11088c │ │ │ │ + beq 1108b8 │ │ │ │ cmp r3, #2 │ │ │ │ str r6, [r4, #16] │ │ │ │ - beq 11088c │ │ │ │ + beq 1108b8 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [r4, #20] │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #24] │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 10f914 │ │ │ │ + beq 10f940 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 11021c │ │ │ │ + beq 110248 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 1106a8 │ │ │ │ + beq 1106d4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10f938 │ │ │ │ + beq 10f964 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 110244 │ │ │ │ + beq 110270 │ │ │ │ mov r0, r6 │ │ │ │ bl aa34c │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10f95c │ │ │ │ + beq 10f988 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 110250 │ │ │ │ - ldr r3, [pc, #2788] @ 110448 │ │ │ │ - ldr r1, [pc, #2504] @ 110330 │ │ │ │ + beq 11027c │ │ │ │ + ldr r3, [pc, #2788] @ 110474 │ │ │ │ + ldr r1, [pc, #2504] @ 11035c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #2500] @ 110334 │ │ │ │ + ldr r0, [pc, #2500] @ 110360 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #144 @ 0x90 │ │ │ │ bl b6f00 │ │ │ │ - b 10f6bc │ │ │ │ - ldr r3, [pc, #2748] @ 110448 │ │ │ │ - ldr r1, [pc, #2472] @ 110338 │ │ │ │ + b 10f6e8 │ │ │ │ + ldr r3, [pc, #2748] @ 110474 │ │ │ │ + ldr r1, [pc, #2472] @ 110364 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #2468] @ 11033c │ │ │ │ + ldr r0, [pc, #2468] @ 110368 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #140 @ 0x8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 10f798 │ │ │ │ - ldr r3, [pc, #2708] @ 110448 │ │ │ │ - ldr r1, [pc, #2440] @ 110340 │ │ │ │ + b 10f7c4 │ │ │ │ + ldr r3, [pc, #2708] @ 110474 │ │ │ │ + ldr r1, [pc, #2440] @ 11036c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #2436] @ 110344 │ │ │ │ + ldr r0, [pc, #2436] @ 110370 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #132 @ 0x84 │ │ │ │ bl b6f00 │ │ │ │ - b 10f6bc │ │ │ │ + b 10f6e8 │ │ │ │ mov r2, #0 │ │ │ │ mov fp, r2 │ │ │ │ mov r1, r2 │ │ │ │ - b 10fa34 │ │ │ │ + b 10fa60 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 4ff7c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r4] │ │ │ │ cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10fa18 │ │ │ │ + beq 10fa44 │ │ │ │ sub r0, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4] │ │ │ │ - beq 10fafc │ │ │ │ + beq 10fb28 │ │ │ │ cmp sl, #0 │ │ │ │ - blt 10f774 │ │ │ │ + blt 10f7a0 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ add r2, r2, #2 │ │ │ │ cmp r2, r1, lsl #1 │ │ │ │ mov r1, r2 │ │ │ │ - bge 10fbac │ │ │ │ + bge 10fbd8 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ asr r1, r1, #1 │ │ │ │ ldr r4, [r3, r1, lsl #2] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 1109cc │ │ │ │ + beq 1109f8 │ │ │ │ ldr r1, [r4] │ │ │ │ - ldr r3, [pc, #2188] @ 1102e0 │ │ │ │ + ldr r3, [pc, #2188] @ 11030c │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10fac8 │ │ │ │ + beq 10faf4 │ │ │ │ add r0, r1, #1 │ │ │ │ str r0, [r4] │ │ │ │ ldr r9, [r5, r3] │ │ │ │ ldr ip, [r4, #4] │ │ │ │ ldr lr, [r9] │ │ │ │ cmp lr, ip │ │ │ │ - beq 10fa88 │ │ │ │ - ldr lr, [pc, #2152] @ 1102e4 │ │ │ │ + beq 10fab4 │ │ │ │ + ldr lr, [pc, #2152] @ 110310 │ │ │ │ ldr lr, [r5, lr] │ │ │ │ ldr lr, [lr] │ │ │ │ cmp lr, ip │ │ │ │ - bne 10fe44 │ │ │ │ + bne 10fe70 │ │ │ │ cmp r6, r4 │ │ │ │ - bne 10f9e4 │ │ │ │ + bne 10fa10 │ │ │ │ cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10faa4 │ │ │ │ + beq 10fad0 │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [r6] │ │ │ │ - beq 10fb40 │ │ │ │ + beq 10fb6c │ │ │ │ cmp fp, #1 │ │ │ │ - beq 10feac │ │ │ │ + beq 10fed8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r1, [r1, #84] @ 0x54 │ │ │ │ tst r1, #33554432 @ 0x2000000 │ │ │ │ - beq 10f7b4 │ │ │ │ + beq 10f7e0 │ │ │ │ mov fp, #1 │ │ │ │ - b 10fa20 │ │ │ │ + b 10fa4c │ │ │ │ ldr r9, [r5, r3] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r9] │ │ │ │ cmp r1, r0 │ │ │ │ - beq 10faf0 │ │ │ │ - ldr r0, [pc, #2048] @ 1102e4 │ │ │ │ + beq 10fb1c │ │ │ │ + ldr r0, [pc, #2048] @ 110310 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r1, r0 │ │ │ │ - bne 10fe44 │ │ │ │ + bne 10fe70 │ │ │ │ cmp r6, r4 │ │ │ │ - bne 10f9e4 │ │ │ │ - b 10faa4 │ │ │ │ + bne 10fa10 │ │ │ │ + b 10fad0 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #20] │ │ │ │ - b 10fa18 │ │ │ │ - ldr r3, [pc, #2352] @ 110448 │ │ │ │ - ldr r1, [pc, #2092] @ 110348 │ │ │ │ + b 10fa44 │ │ │ │ + ldr r3, [pc, #2352] @ 110474 │ │ │ │ + ldr r1, [pc, #2092] @ 110374 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #2088] @ 11034c │ │ │ │ + ldr r0, [pc, #2088] @ 110378 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 10f6bc │ │ │ │ + b 10f6e8 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #20] │ │ │ │ - b 10faa4 │ │ │ │ - ldr r3, [pc, #2284] @ 110448 │ │ │ │ + b 10fad0 │ │ │ │ + ldr r3, [pc, #2284] @ 110474 │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r2, [pc, #2024] @ 110350 │ │ │ │ + ldr r2, [pc, #2024] @ 11037c │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r0, [pc, #2020] @ 110354 │ │ │ │ + ldr r0, [pc, #2020] @ 110380 │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r1, [pc, #2016] @ 110358 │ │ │ │ + ldr r1, [pc, #2016] @ 110384 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ bl d8818 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 578f8 │ │ │ │ - b 10f6bc │ │ │ │ + b 10f6e8 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10f650 │ │ │ │ + b 10f67c │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10fbc8 │ │ │ │ + beq 10fbf4 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r7] │ │ │ │ - beq 110114 │ │ │ │ + beq 110140 │ │ │ │ cmp fp, #0 │ │ │ │ - beq 10f7f0 │ │ │ │ + beq 10f81c │ │ │ │ ldr r7, [r6, #16] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r7, r3 │ │ │ │ - beq 110514 │ │ │ │ + beq 110540 │ │ │ │ ldr r0, [r7, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 110864 │ │ │ │ + beq 110890 │ │ │ │ ldr r2, [r0] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 110228 │ │ │ │ + beq 110254 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r0] │ │ │ │ - beq 110120 │ │ │ │ + beq 11014c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r4, r7 │ │ │ │ str r3, [r7, #20] │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10fc28 │ │ │ │ + beq 10fc54 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r4, r3 │ │ │ │ - beq 110550 │ │ │ │ + beq 11057c │ │ │ │ mov r0, r4 │ │ │ │ bl eb458 │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 10fc5c │ │ │ │ + beq 10fc88 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 1101e8 │ │ │ │ + beq 110214 │ │ │ │ cmp r7, #2 │ │ │ │ - beq 110600 │ │ │ │ + beq 11062c │ │ │ │ ldr r4, [r6, #16] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 11083c │ │ │ │ + beq 110868 │ │ │ │ ldr r2, [r4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r4] │ │ │ │ cmp r4, r3 │ │ │ │ - beq 110700 │ │ │ │ + beq 11072c │ │ │ │ mov r0, r4 │ │ │ │ bl 59094 │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 10fcb4 │ │ │ │ + beq 10fce0 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 11025c │ │ │ │ + beq 110288 │ │ │ │ cmp r7, #2 │ │ │ │ - beq 1106d8 │ │ │ │ + beq 110704 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ ldr r2, [r2, #84] @ 0x54 │ │ │ │ tst r2, #33554432 @ 0x2000000 │ │ │ │ - beq 1107b8 │ │ │ │ + beq 1107e4 │ │ │ │ ldr r2, [r8, #8] │ │ │ │ lsl r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ movgt sl, #0 │ │ │ │ movgt r2, sl │ │ │ │ - ble 10fdc4 │ │ │ │ + ble 10fdf0 │ │ │ │ ldr r1, [r8, #12] │ │ │ │ asr r2, r2, #1 │ │ │ │ ldr r4, [r1, r2, lsl #2] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 110904 │ │ │ │ + beq 110930 │ │ │ │ ldr r2, [r4] │ │ │ │ ldr r1, [r9] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r4] │ │ │ │ ldr r2, [r4, #4] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 10fd2c │ │ │ │ - ldr r1, [pc, #1476] @ 1102e4 │ │ │ │ + beq 10fd58 │ │ │ │ + ldr r1, [pc, #1476] @ 110310 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 1107ec │ │ │ │ + bne 110818 │ │ │ │ ldr r7, [r6, #16] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 110954 │ │ │ │ + beq 110980 │ │ │ │ ldr r2, [r7] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r7] │ │ │ │ cmp r7, r3 │ │ │ │ - beq 1101a4 │ │ │ │ - ldr r2, [pc, #1420] @ 1102e8 │ │ │ │ + beq 1101d0 │ │ │ │ + ldr r2, [pc, #1420] @ 110314 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r1, [r2, #2136] @ 0x858 │ │ │ │ mov r2, r7 │ │ │ │ bl 50030 │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r1, r0 │ │ │ │ - beq 10fd8c │ │ │ │ + beq 10fdb8 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 110100 │ │ │ │ + beq 11012c │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10fda8 │ │ │ │ + beq 10fdd4 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r7] │ │ │ │ - beq 1100ec │ │ │ │ + beq 110118 │ │ │ │ cmp r1, #0 │ │ │ │ - blt 1101f4 │ │ │ │ + blt 110220 │ │ │ │ ldr r2, [r8, #8] │ │ │ │ add sl, sl, #2 │ │ │ │ cmp sl, r2, lsl #1 │ │ │ │ mov r2, sl │ │ │ │ - blt 10fce4 │ │ │ │ + blt 10fd10 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10fde0 │ │ │ │ + beq 10fe0c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 11082c │ │ │ │ + beq 110858 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldrne r2, [sp, #16] │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2] │ │ │ │ ldr r0, [r6, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 110890 │ │ │ │ + beq 1108bc │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10fe20 │ │ │ │ + beq 10fe4c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 110824 │ │ │ │ + beq 110850 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [r6, #16] │ │ │ │ - b 10f6c0 │ │ │ │ + b 10f6ec │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10f698 │ │ │ │ + b 10f6c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10f674 │ │ │ │ - ldr r3, [pc, #1532] @ 110448 │ │ │ │ - ldr r2, [pc, #1292] @ 11035c │ │ │ │ + b 10f6a0 │ │ │ │ + ldr r3, [pc, #1532] @ 110474 │ │ │ │ + ldr r2, [pc, #1292] @ 110388 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #1288] @ 110360 │ │ │ │ - ldr r0, [pc, #1288] @ 110364 │ │ │ │ + ldr r1, [pc, #1288] @ 11038c │ │ │ │ + ldr r0, [pc, #1288] @ 110390 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ bl d8818 │ │ │ │ - b 10f798 │ │ │ │ - ldr r3, [pc, #1476] @ 110448 │ │ │ │ - ldr r1, [pc, #1248] @ 110368 │ │ │ │ + b 10f7c4 │ │ │ │ + ldr r3, [pc, #1476] @ 110474 │ │ │ │ + ldr r1, [pc, #1248] @ 110394 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1244] @ 11036c │ │ │ │ + ldr r0, [pc, #1244] @ 110398 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #133 @ 0x85 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 10f6bc │ │ │ │ + b 10f6e8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10fed0 │ │ │ │ + beq 10fefc │ │ │ │ sub r3, r3, #1 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 11018c │ │ │ │ + beq 1101b8 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10feec │ │ │ │ + beq 10ff18 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 110198 │ │ │ │ + beq 1101c4 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 1105c8 │ │ │ │ + beq 1105f4 │ │ │ │ ldr r9, [r3, #20] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 11092c │ │ │ │ + beq 110958 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #33554432 @ 0x2000000 │ │ │ │ - beq 110668 │ │ │ │ + beq 110694 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - ldr r3, [pc, #936] @ 1102e8 │ │ │ │ + ldr r3, [pc, #936] @ 110314 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3, #504] @ 0x1f8 │ │ │ │ - ldr r3, [pc, #928] @ 1102ec │ │ │ │ + ldr r3, [pc, #928] @ 110318 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 110738 │ │ │ │ + beq 110764 │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 110780 │ │ │ │ + beq 1107ac │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1108e0 │ │ │ │ - ldr r2, [pc, #932] @ 110328 │ │ │ │ + beq 11090c │ │ │ │ + ldr r2, [pc, #932] @ 110354 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 1108bc │ │ │ │ - ldr r2, [pc, #920] @ 11032c │ │ │ │ + beq 1108e8 │ │ │ │ + ldr r2, [pc, #920] @ 110358 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 1108b8 │ │ │ │ + beq 1108e4 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 11088c │ │ │ │ + ble 1108b8 │ │ │ │ cmp r3, #1 │ │ │ │ str r9, [r6, #12] │ │ │ │ - beq 11088c │ │ │ │ + beq 1108b8 │ │ │ │ cmp r3, #2 │ │ │ │ str r4, [r6, #16] │ │ │ │ - beq 11088c │ │ │ │ + beq 1108b8 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [r6, #20] │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #24] │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 10fffc │ │ │ │ + beq 110028 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 110268 │ │ │ │ + beq 110294 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 110788 │ │ │ │ + beq 1107b4 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 110020 │ │ │ │ + beq 11004c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 110274 │ │ │ │ + beq 1102a0 │ │ │ │ mov r0, r4 │ │ │ │ bl aa34c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 110044 │ │ │ │ + beq 110070 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 110280 │ │ │ │ - ldr r3, [pc, #1020] @ 110448 │ │ │ │ - ldr r1, [pc, #800] @ 110370 │ │ │ │ + beq 1102ac │ │ │ │ + ldr r3, [pc, #1020] @ 110474 │ │ │ │ + ldr r1, [pc, #800] @ 11039c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #796] @ 110374 │ │ │ │ + ldr r0, [pc, #796] @ 1103a0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ bl b6f00 │ │ │ │ - b 10f6bc │ │ │ │ - ldr r3, [pc, #980] @ 110448 │ │ │ │ - ldr r1, [pc, #768] @ 110378 │ │ │ │ + b 10f6e8 │ │ │ │ + ldr r3, [pc, #980] @ 110474 │ │ │ │ + ldr r1, [pc, #768] @ 1103a4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #764] @ 11037c │ │ │ │ + ldr r0, [pc, #764] @ 1103a8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #130 @ 0x82 │ │ │ │ bl b6f00 │ │ │ │ - b 10f6bc │ │ │ │ - ldr r3, [pc, #940] @ 110448 │ │ │ │ - ldr r1, [pc, #736] @ 110380 │ │ │ │ + b 10f6e8 │ │ │ │ + ldr r3, [pc, #940] @ 110474 │ │ │ │ + ldr r1, [pc, #736] @ 1103ac │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #732] @ 110384 │ │ │ │ + ldr r0, [pc, #732] @ 1103b0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #130 @ 0x82 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 10f6bc │ │ │ │ - ldr r3, [pc, #892] @ 110448 │ │ │ │ - ldr r1, [pc, #696] @ 110388 │ │ │ │ + b 10f6e8 │ │ │ │ + ldr r3, [pc, #892] @ 110474 │ │ │ │ + ldr r1, [pc, #696] @ 1103b4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #692] @ 11038c │ │ │ │ + ldr r0, [pc, #692] @ 1103b8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #130 @ 0x82 │ │ │ │ bl b6f00 │ │ │ │ - b 1100b8 │ │ │ │ + b 1100e4 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r1, [sp, #12] │ │ │ │ - b 10fda8 │ │ │ │ + b 10fdd4 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r1, [sp, #12] │ │ │ │ - b 10fd8c │ │ │ │ + b 10fdb8 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10fbc8 │ │ │ │ + b 10fbf4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r4, [r6, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r4, #0 │ │ │ │ str r3, [r7, #20] │ │ │ │ - bne 10fc14 │ │ │ │ - ldr r3, [pc, #592] @ 110390 │ │ │ │ - ldr r1, [pc, #592] @ 110394 │ │ │ │ - ldr r0, [pc, #592] @ 110398 │ │ │ │ + bne 10fc40 │ │ │ │ + ldr r3, [pc, #592] @ 1103bc │ │ │ │ + ldr r1, [pc, #592] @ 1103c0 │ │ │ │ + ldr r0, [pc, #592] @ 1103c4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1344 @ 0x540 │ │ │ │ - ldr r2, [pc, #584] @ 11039c │ │ │ │ + ldr r2, [pc, #584] @ 1103c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 10f7f0 │ │ │ │ + beq 10f81c │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r7] │ │ │ │ - bne 10f7f0 │ │ │ │ + bne 10f81c │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10f7f0 │ │ │ │ + b 10f81c │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10f814 │ │ │ │ + b 10f840 │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10fed0 │ │ │ │ + b 10fefc │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10feec │ │ │ │ - ldr r3, [pc, #668] @ 110448 │ │ │ │ - ldr r2, [pc, #496] @ 1103a0 │ │ │ │ + b 10ff18 │ │ │ │ + ldr r3, [pc, #668] @ 110474 │ │ │ │ + ldr r2, [pc, #496] @ 1103cc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #492] @ 1103a4 │ │ │ │ - ldr r0, [pc, #492] @ 1103a8 │ │ │ │ + ldr r1, [pc, #492] @ 1103d0 │ │ │ │ + ldr r0, [pc, #492] @ 1103d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl d8818 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 10f6bc │ │ │ │ + b 10f6e8 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10fc5c │ │ │ │ - ldr r3, [pc, #588] @ 110448 │ │ │ │ - ldr r1, [pc, #428] @ 1103ac │ │ │ │ + b 10fc88 │ │ │ │ + ldr r3, [pc, #588] @ 110474 │ │ │ │ + ldr r1, [pc, #428] @ 1103d8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #424] @ 1103b0 │ │ │ │ + ldr r0, [pc, #424] @ 1103dc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl b6f00 │ │ │ │ - b 10fb34 │ │ │ │ + b 10fb60 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10f914 │ │ │ │ + b 10f940 │ │ │ │ ldr r2, [r7] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r7 │ │ │ │ str r3, [r7, #20] │ │ │ │ - bne 10fc20 │ │ │ │ - b 10fc34 │ │ │ │ + bne 10fc4c │ │ │ │ + b 10fc60 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10f938 │ │ │ │ + b 10f964 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10f95c │ │ │ │ + b 10f988 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10fcb4 │ │ │ │ + b 10fce0 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10fffc │ │ │ │ + b 110028 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 110020 │ │ │ │ + b 11004c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 110044 │ │ │ │ - ldr r3, [pc, #436] @ 110448 │ │ │ │ + b 110070 │ │ │ │ + ldr r3, [pc, #436] @ 110474 │ │ │ │ mov r1, #144 @ 0x90 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ - ldr r3, [pc, #276] @ 1103b4 │ │ │ │ + ldr r3, [pc, #276] @ 1103e0 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #264] @ 1103b8 │ │ │ │ - ldr r1, [pc, #264] @ 1103bc │ │ │ │ - ldr r0, [pc, #264] @ 1103c0 │ │ │ │ + ldr r2, [pc, #264] @ 1103e4 │ │ │ │ + ldr r1, [pc, #264] @ 1103e8 │ │ │ │ + ldr r0, [pc, #264] @ 1103ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 10fb34 │ │ │ │ - @ instruction: 0x00330cf8 │ │ │ │ + b 10fb60 │ │ │ │ + eorseq r0, r3, ip, asr #25 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r0, r3, r4, ror #25 │ │ │ │ + @ instruction: 0x00330cb8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r0, asr sp │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq r1, pc, r8, ror r7 @ │ │ │ │ - eoreq pc, lr, r4, asr ip @ │ │ │ │ - eorseq r0, r3, r0, lsr r9 │ │ │ │ + eoreq r1, pc, r4, lsl #25 │ │ │ │ + eoreq r0, pc, r0, ror #2 │ │ │ │ + eorseq r0, r3, r4, lsl #18 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - eoreq r1, pc, r0, lsl r7 @ │ │ │ │ - eoreq pc, lr, ip, ror #23 │ │ │ │ - eoreq r0, pc, r0, asr #11 │ │ │ │ - eoreq r1, pc, r0, asr #13 │ │ │ │ - mlaeq lr, ip, fp, pc @ │ │ │ │ - mlaeq pc, r8, r6, r1 @ │ │ │ │ - eoreq pc, lr, r4, ror fp @ │ │ │ │ - eoreq r9, lr, ip, asr #18 │ │ │ │ - eoreq r1, pc, r4, asr r6 @ │ │ │ │ - eoreq pc, lr, ip, lsr #22 │ │ │ │ + eoreq r1, pc, ip, lsl ip @ │ │ │ │ + strdeq r0, [pc], -r8 @ │ │ │ │ + eoreq r0, pc, ip, asr #21 │ │ │ │ + eoreq r1, pc, ip, asr #23 │ │ │ │ + eoreq r0, pc, r8, lsr #1 │ │ │ │ + eoreq r1, pc, r4, lsr #23 │ │ │ │ + eoreq r0, pc, r0, lsl #1 │ │ │ │ + eoreq r9, lr, r8, asr lr │ │ │ │ + eoreq r1, pc, r0, ror #22 │ │ │ │ + eoreq r0, pc, r8, lsr r0 @ │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - @ instruction: 0x002f14b4 │ │ │ │ - mlaeq lr, r0, r9, pc @ │ │ │ │ - eoreq r1, pc, r8, lsl #9 │ │ │ │ - eoreq pc, lr, r4, ror #18 │ │ │ │ - eoreq r1, pc, r4, ror #8 │ │ │ │ - eoreq pc, lr, r0, asr #18 │ │ │ │ - eoreq r1, pc, r0, lsl #6 │ │ │ │ - ldrdeq pc, [lr], -ip @ │ │ │ │ - eoreq lr, lr, r8, asr r6 │ │ │ │ - eoreq pc, lr, r4, lsl #15 │ │ │ │ - eoreq r1, pc, r8, lsr #5 │ │ │ │ - @ instruction: 0x002efeb4 │ │ │ │ - eoreq r0, pc, r4, asr #31 │ │ │ │ - mlaeq lr, ip, r4, pc @ │ │ │ │ - mlaeq pc, r4, pc, r0 @ │ │ │ │ - eoreq pc, lr, r0, ror r4 @ │ │ │ │ - eoreq r0, pc, ip, asr #27 │ │ │ │ - eoreq pc, lr, r8, lsr #5 │ │ │ │ - eoreq r0, pc, r4, lsr #27 │ │ │ │ - eoreq pc, lr, r0, lsl #5 │ │ │ │ - eoreq r0, pc, ip, ror sp @ │ │ │ │ - eoreq pc, lr, r8, asr r2 @ │ │ │ │ + eoreq r1, pc, r0, asr #19 │ │ │ │ + mlaeq lr, ip, lr, pc @ │ │ │ │ + mlaeq pc, r4, r9, r1 @ │ │ │ │ + eoreq pc, lr, r0, ror lr @ │ │ │ │ + eoreq r1, pc, r0, ror r9 @ │ │ │ │ + eoreq pc, lr, ip, asr #28 │ │ │ │ + eoreq r1, pc, ip, lsl #16 │ │ │ │ + eoreq pc, lr, r8, ror #25 │ │ │ │ + eoreq lr, lr, r4, ror #22 │ │ │ │ + mlaeq lr, r0, ip, pc @ │ │ │ │ + @ instruction: 0x002f17b4 │ │ │ │ + eoreq r0, pc, r0, asr #7 │ │ │ │ + ldrdeq r1, [pc], -r0 @ │ │ │ │ + eoreq pc, lr, r8, lsr #19 │ │ │ │ + eoreq r1, pc, r0, lsr #9 │ │ │ │ + eoreq pc, lr, ip, ror r9 @ │ │ │ │ + ldrdeq r1, [pc], -r8 @ │ │ │ │ + @ instruction: 0x002ef7b4 │ │ │ │ + @ instruction: 0x002f12b0 │ │ │ │ + eoreq pc, lr, ip, lsl #15 │ │ │ │ + eoreq r1, pc, r8, lsl #5 │ │ │ │ + eoreq pc, lr, r4, ror #14 │ │ │ │ + eoreq r1, pc, r8, asr r2 @ │ │ │ │ + eoreq pc, lr, r4, lsr r7 @ │ │ │ │ + eorseq r3, r1, r0, lsr r5 │ │ │ │ + eoreq r5, lr, r0, lsr r6 │ │ │ │ + eoreq r1, pc, r4, asr #4 │ │ │ │ + @ instruction: 0x000459b5 │ │ │ │ + eoreq lr, lr, r0, lsr #10 │ │ │ │ + eoreq r1, pc, r0, ror r1 @ │ │ │ │ + eoreq pc, lr, r8, asr #12 │ │ │ │ + eoreq r1, pc, r8, lsr #2 │ │ │ │ + eoreq pc, lr, r4, lsl #12 │ │ │ │ + ldrdeq r1, [pc], -r8 @ │ │ │ │ + mlaeq lr, ip, r5, pc @ │ │ │ │ + eoreq r1, pc, r4, ror r0 @ │ │ │ │ + eoreq pc, lr, r0, asr r5 @ │ │ │ │ + eoreq lr, lr, r4, lsr #3 │ │ │ │ + ldrdeq pc, [lr], -r0 @ │ │ │ │ + strdeq r0, [pc], -r4 @ │ │ │ │ + eoreq lr, lr, r4, ror r1 │ │ │ │ + eoreq r0, pc, r4, asr #27 │ │ │ │ + mlaeq lr, ip, r2, pc @ │ │ │ │ + eoreq r9, lr, r4, lsl #1 │ │ │ │ + eoreq r0, pc, ip, lsl #27 │ │ │ │ + eoreq pc, lr, r4, ror #4 │ │ │ │ + strdeq lr, [lr], -ip @ │ │ │ │ eoreq r0, pc, ip, asr #26 │ │ │ │ - eoreq pc, lr, r8, lsr #4 │ │ │ │ - eorseq r3, r1, r4, lsr #32 │ │ │ │ - eoreq r5, lr, r4, lsr #2 │ │ │ │ - eoreq r0, pc, r8, lsr sp @ │ │ │ │ - andeq r5, r4, ip, lsr #19 │ │ │ │ - eoreq lr, lr, r4, lsl r0 │ │ │ │ - eoreq r0, pc, r4, ror #24 │ │ │ │ - eoreq pc, lr, ip, lsr r1 @ │ │ │ │ - eoreq r0, pc, ip, lsl ip @ │ │ │ │ + eoreq pc, lr, r4, lsr #4 │ │ │ │ + eoreq r0, pc, ip, lsl sp @ │ │ │ │ strdeq pc, [lr], -r8 @ │ │ │ │ - eoreq r0, pc, ip, asr #23 │ │ │ │ - mlaeq lr, r0, r0, pc @ │ │ │ │ - eoreq r0, pc, r8, ror #22 │ │ │ │ - eoreq pc, lr, r4, asr #32 │ │ │ │ - mlaeq lr, r8, ip, sp │ │ │ │ - eoreq lr, lr, r4, asr #27 │ │ │ │ - eoreq r0, pc, r8, ror #17 │ │ │ │ - eoreq sp, lr, r8, ror #24 │ │ │ │ - @ instruction: 0x002f08b8 │ │ │ │ - mlaeq lr, r0, sp, lr │ │ │ │ - eoreq r8, lr, r8, ror fp │ │ │ │ - eoreq r0, pc, r0, lsl #17 │ │ │ │ - eoreq lr, lr, r8, asr sp │ │ │ │ - strdeq sp, [lr], -r0 @ │ │ │ │ - eoreq r0, pc, r0, asr #16 │ │ │ │ - eoreq lr, lr, r8, lsl sp │ │ │ │ - eoreq r0, pc, r0, lsl r8 @ │ │ │ │ - eoreq lr, lr, ip, ror #25 │ │ │ │ - eoreq r0, pc, r4, ror #15 │ │ │ │ - eoreq lr, lr, r0, asr #25 │ │ │ │ - mlaeq lr, r8, sl, r8 │ │ │ │ - eoreq r0, pc, r0, lsr #15 │ │ │ │ - eoreq lr, lr, r8, ror ip │ │ │ │ - eoreq r0, pc, r8, ror #14 │ │ │ │ - eoreq lr, lr, r4, asr #24 │ │ │ │ - eoreq r0, pc, r8, lsr r7 @ │ │ │ │ - eoreq lr, lr, r4, lsl ip │ │ │ │ - @ instruction: 0x002edab8 │ │ │ │ - eoreq r0, pc, r8, lsl #14 │ │ │ │ - eoreq lr, lr, r0, ror #23 │ │ │ │ - ldrdeq r0, [pc], -r4 @ │ │ │ │ - @ instruction: 0x002eebb0 │ │ │ │ - eoreq r0, pc, r8, lsl #13 │ │ │ │ - eoreq lr, lr, r4, ror #22 │ │ │ │ - eoreq r8, lr, r0, asr r9 │ │ │ │ - eoreq r0, pc, r8, asr #12 │ │ │ │ - eoreq lr, lr, r4, lsr #22 │ │ │ │ + strdeq r0, [pc], -r0 @ │ │ │ │ + eoreq pc, lr, ip, asr #3 │ │ │ │ + eoreq r8, lr, r4, lsr #31 │ │ │ │ + eoreq r0, pc, ip, lsr #25 │ │ │ │ + eoreq pc, lr, r4, lsl #3 │ │ │ │ + eoreq r0, pc, r4, ror ip @ │ │ │ │ + eoreq pc, lr, r0, asr r1 @ │ │ │ │ + eoreq r0, pc, r4, asr #24 │ │ │ │ + eoreq pc, lr, r0, lsr #2 │ │ │ │ + eoreq sp, lr, r4, asr #31 │ │ │ │ + eoreq r0, pc, r4, lsl ip @ │ │ │ │ + eoreq pc, lr, ip, ror #1 │ │ │ │ + eoreq r0, pc, r0, ror #23 │ │ │ │ + strheq pc, [lr], -ip @ │ │ │ │ + mlaeq pc, r4, fp, r0 @ │ │ │ │ + eoreq pc, lr, r0, ror r0 @ │ │ │ │ + eoreq r8, lr, ip, asr lr │ │ │ │ + eoreq r0, pc, r4, asr fp @ │ │ │ │ + eoreq pc, lr, r0, lsr r0 @ │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq pc, lr, ip, lsl #10 │ │ │ │ - eoreq r0, pc, ip, lsl r6 @ │ │ │ │ - strdeq lr, [lr], -r4 @ │ │ │ │ - eorseq r2, r1, r0, lsr #18 │ │ │ │ - eoreq r4, lr, r0, lsr #20 │ │ │ │ - eoreq r0, pc, r0, asr #12 │ │ │ │ - @ instruction: 0x000459ba │ │ │ │ - @ instruction: 0x003128f8 │ │ │ │ - strdeq r4, [lr], -r8 @ │ │ │ │ - ldrdeq r0, [pc], -r0 @ │ │ │ │ - andeq r5, r4, r9, lsr #19 │ │ │ │ - eorseq r2, r1, ip, asr #17 │ │ │ │ - eoreq r4, lr, ip, asr #19 │ │ │ │ - eoreq pc, lr, r4, ror #14 │ │ │ │ - andeq r5, r4, r1, lsl #20 │ │ │ │ - @ instruction: 0x0030e8b0 │ │ │ │ - eoreq r4, lr, ip, lsl #21 │ │ │ │ - @ instruction: 0x002e7bb4 │ │ │ │ - andeq r0, r0, fp, asr r1 │ │ │ │ - eorseq lr, r0, ip, lsl #17 │ │ │ │ - eoreq r4, lr, ip, lsr #21 │ │ │ │ + eoreq pc, lr, r8, lsl sl @ │ │ │ │ + eoreq r0, pc, r8, lsr #22 │ │ │ │ + eoreq pc, lr, r0 │ │ │ │ + eorseq r2, r1, ip, lsr #28 │ │ │ │ + eoreq r4, lr, ip, lsr #30 │ │ │ │ + eoreq r0, pc, ip, asr #22 │ │ │ │ + andeq r5, r4, r3, asr #19 │ │ │ │ + eorseq r2, r1, r4, lsl #28 │ │ │ │ + eoreq r4, lr, r4, lsl #30 │ │ │ │ + ldrdeq r0, [pc], -ip @ │ │ │ │ + @ instruction: 0x000459b2 │ │ │ │ + @ instruction: 0x00312dd8 │ │ │ │ ldrdeq r4, [lr], -r8 @ │ │ │ │ - eorseq r2, r1, r8, asr r8 │ │ │ │ - eoreq r4, lr, r8, asr r9 │ │ │ │ - eoreq r0, pc, r4, lsl #11 │ │ │ │ - ldrdeq r5, [r4], -sl │ │ │ │ - eorseq r2, r1, r0, lsr r8 │ │ │ │ - eoreq r4, lr, r0, lsr r9 │ │ │ │ - strdeq r0, [pc], -ip @ │ │ │ │ - andeq r5, r4, r8, lsl r9 │ │ │ │ - eorseq r2, r1, r8, lsl #16 │ │ │ │ - eoreq r4, lr, r8, lsl #18 │ │ │ │ - eoreq r0, pc, r0, asr #10 │ │ │ │ - andeq r5, r4, fp, ror #19 │ │ │ │ - eorseq r2, r1, r0, ror #15 │ │ │ │ - eoreq r4, lr, r0, ror #17 │ │ │ │ - mlaeq pc, r4, r4, r0 @ │ │ │ │ - andeq r5, r4, fp, lsl #20 │ │ │ │ - @ instruction: 0x003127b8 │ │ │ │ - @ instruction: 0x002e48b8 │ │ │ │ - eoreq r0, pc, ip, ror #8 │ │ │ │ - @ instruction: 0x000458be │ │ │ │ - mlaseq r1, r0, r7, r2 │ │ │ │ - mlaeq lr, r0, r8, r4 │ │ │ │ - eoreq r0, pc, r0, asr r4 @ │ │ │ │ + eoreq pc, lr, r0, ror ip @ │ │ │ │ + andeq r5, r4, sl, lsl #20 │ │ │ │ + @ instruction: 0x0030edbc │ │ │ │ + mlaeq lr, r8, pc, r4 @ │ │ │ │ + eoreq r8, lr, r0, asr #1 │ │ │ │ + andeq r0, r0, fp, asr r1 │ │ │ │ + mlaseq r0, r8, sp, lr │ │ │ │ + @ instruction: 0x002e4fb8 │ │ │ │ + eoreq r4, lr, r4, ror #31 │ │ │ │ + eorseq r2, r1, r4, ror #26 │ │ │ │ + eoreq r4, lr, r4, ror #28 │ │ │ │ + mlaeq pc, r0, sl, r0 @ │ │ │ │ + andeq r5, r4, r3, ror #19 │ │ │ │ + eorseq r2, r1, ip, lsr sp │ │ │ │ + eoreq r4, lr, ip, lsr lr │ │ │ │ + eoreq r0, pc, r8, lsl #20 │ │ │ │ + andeq r5, r4, r1, lsr #18 │ │ │ │ + eorseq r2, r1, r4, lsl sp │ │ │ │ + eoreq r4, lr, r4, lsl lr │ │ │ │ + eoreq r0, pc, ip, asr #20 │ │ │ │ strdeq r5, [r4], -r4 │ │ │ │ - eorseq r2, r1, r8, ror #14 │ │ │ │ - eoreq r4, lr, r8, ror #16 │ │ │ │ - @ instruction: 0x002ef1b0 │ │ │ │ - andeq r5, r4, r6, ror #17 │ │ │ │ + eorseq r2, r1, ip, ror #25 │ │ │ │ + eoreq r4, lr, ip, ror #27 │ │ │ │ + eoreq r0, pc, r0, lsr #19 │ │ │ │ + andeq r5, r4, r4, lsl sl │ │ │ │ + eorseq r2, r1, r4, asr #25 │ │ │ │ + eoreq r4, lr, r4, asr #27 │ │ │ │ + eoreq r0, pc, r8, ror r9 @ │ │ │ │ + andeq r5, r4, r7, asr #17 │ │ │ │ + mlaseq r1, ip, ip, r2 │ │ │ │ + mlaeq lr, ip, sp, r4 │ │ │ │ + eoreq r0, pc, ip, asr r9 @ │ │ │ │ + strdeq r5, [r4], -sp │ │ │ │ + eorseq r2, r1, r4, ror ip │ │ │ │ + eoreq r4, lr, r4, ror sp │ │ │ │ + @ instruction: 0x002ef6bc │ │ │ │ + andeq r5, r4, pc, ror #17 │ │ │ │ mov r1, r3 │ │ │ │ - ldr r3, [pc, #-216] @ 110448 │ │ │ │ - ldr r2, [pc, #-352] @ 1103c4 │ │ │ │ + ldr r3, [pc, #-216] @ 110474 │ │ │ │ + ldr r2, [pc, #-352] @ 1103f0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #-356] @ 1103c8 │ │ │ │ + ldr r0, [pc, #-356] @ 1103f4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r1, [pc, #-364] @ 1103cc │ │ │ │ + ldr r1, [pc, #-364] @ 1103f8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #145 @ 0x91 │ │ │ │ bl d8818 │ │ │ │ - b 10fb8c │ │ │ │ - ldr r3, [pc, #-272] @ 110448 │ │ │ │ - ldr ip, [pc, #-396] @ 1103d0 │ │ │ │ + b 10fbb8 │ │ │ │ + ldr r3, [pc, #-272] @ 110474 │ │ │ │ + ldr ip, [pc, #-396] @ 1103fc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #-400] @ 1103d4 │ │ │ │ - ldr r0, [pc, #-400] @ 1103d8 │ │ │ │ + ldr r1, [pc, #-400] @ 110400 │ │ │ │ + ldr r0, [pc, #-400] @ 110404 │ │ │ │ add ip, pc, ip │ │ │ │ str r4, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #146 @ 0x92 │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ - b 10fb34 │ │ │ │ - ldr r3, [pc, #-328] @ 110448 │ │ │ │ - ldr ip, [pc, #-440] @ 1103dc │ │ │ │ + b 10fb60 │ │ │ │ + ldr r3, [pc, #-328] @ 110474 │ │ │ │ + ldr ip, [pc, #-440] @ 110408 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #-444] @ 1103e0 │ │ │ │ - ldr r0, [pc, #-444] @ 1103e4 │ │ │ │ + ldr r1, [pc, #-444] @ 11040c │ │ │ │ + ldr r0, [pc, #-444] @ 110410 │ │ │ │ add ip, pc, ip │ │ │ │ str r8, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #144 @ 0x90 │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 10f6bc │ │ │ │ - ldr r3, [pc, #-392] @ 110448 │ │ │ │ - ldr ip, [pc, #-492] @ 1103e8 │ │ │ │ + b 10f6e8 │ │ │ │ + ldr r3, [pc, #-392] @ 110474 │ │ │ │ + ldr ip, [pc, #-492] @ 110414 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #-496] @ 1103ec │ │ │ │ - ldr r0, [pc, #-496] @ 1103f0 │ │ │ │ + ldr r1, [pc, #-496] @ 110418 │ │ │ │ + ldr r0, [pc, #-496] @ 11041c │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ - b 10fb34 │ │ │ │ - ldr r3, [pc, #-448] @ 110448 │ │ │ │ - ldr r1, [pc, #-536] @ 1103f4 │ │ │ │ + b 10fb60 │ │ │ │ + ldr r3, [pc, #-448] @ 110474 │ │ │ │ + ldr r1, [pc, #-536] @ 110420 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #-540] @ 1103f8 │ │ │ │ + ldr r0, [pc, #-540] @ 110424 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #146 @ 0x92 │ │ │ │ bl b6f00 │ │ │ │ - b 10fb34 │ │ │ │ - ldr r3, [pc, #-488] @ 110448 │ │ │ │ - ldr r1, [pc, #-568] @ 1103fc │ │ │ │ + b 10fb60 │ │ │ │ + ldr r3, [pc, #-488] @ 110474 │ │ │ │ + ldr r1, [pc, #-568] @ 110428 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #-572] @ 110400 │ │ │ │ + ldr r0, [pc, #-572] @ 11042c │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #144 @ 0x90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 10f6bc │ │ │ │ - ldr r3, [pc, #-552] @ 110448 │ │ │ │ - ldr ip, [pc, #-624] @ 110404 │ │ │ │ + b 10f6e8 │ │ │ │ + ldr r3, [pc, #-552] @ 110474 │ │ │ │ + ldr ip, [pc, #-624] @ 110430 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #-628] @ 110408 │ │ │ │ - ldr r0, [pc, #-628] @ 11040c │ │ │ │ + ldr r1, [pc, #-628] @ 110434 │ │ │ │ + ldr r0, [pc, #-628] @ 110438 │ │ │ │ add ip, pc, ip │ │ │ │ str r8, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 10f6bc │ │ │ │ - ldr r3, [pc, #-616] @ 110448 │ │ │ │ - ldr r1, [pc, #-676] @ 110410 │ │ │ │ + b 10f6e8 │ │ │ │ + ldr r3, [pc, #-616] @ 110474 │ │ │ │ + ldr r1, [pc, #-676] @ 11043c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #-680] @ 110414 │ │ │ │ + ldr r0, [pc, #-680] @ 110440 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #144 @ 0x90 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 10f6bc │ │ │ │ - ldr r3, [pc, #-664] @ 110448 │ │ │ │ - ldr r1, [pc, #-716] @ 110418 │ │ │ │ + b 10f6e8 │ │ │ │ + ldr r3, [pc, #-664] @ 110474 │ │ │ │ + ldr r1, [pc, #-716] @ 110444 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #-720] @ 11041c │ │ │ │ + ldr r0, [pc, #-720] @ 110448 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl b6f00 │ │ │ │ - b 10fb34 │ │ │ │ - ldr r3, [pc, #-704] @ 110448 │ │ │ │ - ldr ip, [pc, #-748] @ 110420 │ │ │ │ + b 10fb60 │ │ │ │ + ldr r3, [pc, #-704] @ 110474 │ │ │ │ + ldr ip, [pc, #-748] @ 11044c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #-752] @ 110424 │ │ │ │ - ldr r0, [pc, #-752] @ 110428 │ │ │ │ + ldr r1, [pc, #-752] @ 110450 │ │ │ │ + ldr r0, [pc, #-752] @ 110454 │ │ │ │ add ip, pc, ip │ │ │ │ str r4, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ - b 10fb34 │ │ │ │ - ldr r3, [pc, #-760] @ 110448 │ │ │ │ - ldr r1, [pc, #-792] @ 11042c │ │ │ │ + b 10fb60 │ │ │ │ + ldr r3, [pc, #-760] @ 110474 │ │ │ │ + ldr r1, [pc, #-792] @ 110458 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #-796] @ 110430 │ │ │ │ + ldr r0, [pc, #-796] @ 11045c │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 10f6bc │ │ │ │ + b 10f6e8 │ │ │ │ bl aa8fc │ │ │ │ - b 10f884 │ │ │ │ + b 10f8b0 │ │ │ │ bl aa8fc │ │ │ │ - b 10ff6c │ │ │ │ - ldr r3, [pc, #-840] @ 110448 │ │ │ │ - ldr r1, [pc, #-864] @ 110434 │ │ │ │ + b 10ff98 │ │ │ │ + ldr r3, [pc, #-840] @ 110474 │ │ │ │ + ldr r1, [pc, #-864] @ 110460 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #-868] @ 110438 │ │ │ │ + ldr r0, [pc, #-868] @ 110464 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 10f6bc │ │ │ │ - ldr r3, [pc, #-888] @ 110448 │ │ │ │ - ldr r0, [pc, #-904] @ 11043c │ │ │ │ + b 10f6e8 │ │ │ │ + ldr r3, [pc, #-888] @ 110474 │ │ │ │ + ldr r0, [pc, #-904] @ 110468 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #-916] @ 110440 │ │ │ │ + ldr r1, [pc, #-916] @ 11046c │ │ │ │ stm sp, {r0, r8} │ │ │ │ - ldr r0, [pc, #-920] @ 110444 │ │ │ │ + ldr r0, [pc, #-920] @ 110470 │ │ │ │ mov r2, #148 @ 0x94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 10f6bc │ │ │ │ - ldr r3, [pc, #-940] @ 110448 │ │ │ │ - ldr ip, [pc, #-940] @ 11044c │ │ │ │ + b 10f6e8 │ │ │ │ + ldr r3, [pc, #-940] @ 110474 │ │ │ │ + ldr ip, [pc, #-940] @ 110478 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #-944] @ 110450 │ │ │ │ - ldr r0, [pc, #-944] @ 110454 │ │ │ │ + ldr r1, [pc, #-944] @ 11047c │ │ │ │ + ldr r0, [pc, #-944] @ 110480 │ │ │ │ add ip, pc, ip │ │ │ │ str r4, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #148 @ 0x94 │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ - b 10fb34 │ │ │ │ + b 10fb60 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10fe20 │ │ │ │ + b 10fe4c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 10fde0 │ │ │ │ + b 10fe0c │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #-1004] @ 110458 │ │ │ │ - ldr r1, [pc, #-1004] @ 11045c │ │ │ │ - ldr r0, [pc, #-1004] @ 110460 │ │ │ │ + ldr r3, [pc, #-1004] @ 110484 │ │ │ │ + ldr r1, [pc, #-1004] @ 110488 │ │ │ │ + ldr r0, [pc, #-1004] @ 11048c │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1344 @ 0x540 │ │ │ │ - ldr r2, [pc, #-1012] @ 110464 │ │ │ │ + ldr r2, [pc, #-1012] @ 110490 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1028] @ 110468 │ │ │ │ - ldr r1, [pc, #-1028] @ 11046c │ │ │ │ - ldr r0, [pc, #-1028] @ 110470 │ │ │ │ + ldr r3, [pc, #-1028] @ 110494 │ │ │ │ + ldr r1, [pc, #-1028] @ 110498 │ │ │ │ + ldr r0, [pc, #-1028] @ 11049c │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1344 @ 0x540 │ │ │ │ - ldr r2, [pc, #-1036] @ 110474 │ │ │ │ + ldr r2, [pc, #-1036] @ 1104a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50554 │ │ │ │ - ldr r3, [pc, #-1056] @ 110478 │ │ │ │ - ldr r1, [pc, #-1056] @ 11047c │ │ │ │ - ldr r0, [pc, #-1056] @ 110480 │ │ │ │ + ldr r3, [pc, #-1056] @ 1104a4 │ │ │ │ + ldr r1, [pc, #-1056] @ 1104a8 │ │ │ │ + ldr r0, [pc, #-1056] @ 1104ac │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1344 @ 0x540 │ │ │ │ - ldr r2, [pc, #-1064] @ 110484 │ │ │ │ + ldr r2, [pc, #-1064] @ 1104b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ - ldr r3, [pc, #-1084] @ 110488 │ │ │ │ - ldr r1, [pc, #-1084] @ 11048c │ │ │ │ - ldr r0, [pc, #-1084] @ 110490 │ │ │ │ + ldr r3, [pc, #-1084] @ 1104b4 │ │ │ │ + ldr r1, [pc, #-1084] @ 1104b8 │ │ │ │ + ldr r0, [pc, #-1084] @ 1104bc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-1088] @ 110494 │ │ │ │ + ldr r2, [pc, #-1088] @ 1104c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1104] @ 110498 │ │ │ │ - ldr r1, [pc, #-1104] @ 11049c │ │ │ │ - ldr r0, [pc, #-1104] @ 1104a0 │ │ │ │ + ldr r3, [pc, #-1104] @ 1104c4 │ │ │ │ + ldr r1, [pc, #-1104] @ 1104c8 │ │ │ │ + ldr r0, [pc, #-1104] @ 1104cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1128] @ 1104a4 │ │ │ │ - ldr r1, [pc, #-1128] @ 1104a8 │ │ │ │ - ldr r0, [pc, #-1128] @ 1104ac │ │ │ │ + ldr r3, [pc, #-1128] @ 1104d0 │ │ │ │ + ldr r1, [pc, #-1128] @ 1104d4 │ │ │ │ + ldr r0, [pc, #-1128] @ 1104d8 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1344 @ 0x540 │ │ │ │ - ldr r2, [pc, #-1136] @ 1104b0 │ │ │ │ + ldr r2, [pc, #-1136] @ 1104dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1152] @ 1104b4 │ │ │ │ - ldr r1, [pc, #-1152] @ 1104b8 │ │ │ │ - ldr r0, [pc, #-1152] @ 1104bc │ │ │ │ + ldr r3, [pc, #-1152] @ 1104e0 │ │ │ │ + ldr r1, [pc, #-1152] @ 1104e4 │ │ │ │ + ldr r0, [pc, #-1152] @ 1104e8 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1344 @ 0x540 │ │ │ │ - ldr r2, [pc, #-1160] @ 1104c0 │ │ │ │ + ldr r2, [pc, #-1160] @ 1104ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1176] @ 1104c4 │ │ │ │ - ldr r1, [pc, #-1176] @ 1104c8 │ │ │ │ - ldr r0, [pc, #-1176] @ 1104cc │ │ │ │ + ldr r3, [pc, #-1176] @ 1104f0 │ │ │ │ + ldr r1, [pc, #-1176] @ 1104f4 │ │ │ │ + ldr r0, [pc, #-1176] @ 1104f8 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1344 @ 0x540 │ │ │ │ - ldr r2, [pc, #-1184] @ 1104d0 │ │ │ │ + ldr r2, [pc, #-1184] @ 1104fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1200] @ 1104d4 │ │ │ │ - ldr r1, [pc, #-1200] @ 1104d8 │ │ │ │ - ldr r0, [pc, #-1200] @ 1104dc │ │ │ │ + ldr r3, [pc, #-1200] @ 110500 │ │ │ │ + ldr r1, [pc, #-1200] @ 110504 │ │ │ │ + ldr r0, [pc, #-1200] @ 110508 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1344 @ 0x540 │ │ │ │ - ldr r2, [pc, #-1208] @ 1104e0 │ │ │ │ + ldr r2, [pc, #-1208] @ 11050c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1224] @ 1104e4 │ │ │ │ - ldr r1, [pc, #-1224] @ 1104e8 │ │ │ │ - ldr r0, [pc, #-1224] @ 1104ec │ │ │ │ + ldr r3, [pc, #-1224] @ 110510 │ │ │ │ + ldr r1, [pc, #-1224] @ 110514 │ │ │ │ + ldr r0, [pc, #-1224] @ 110518 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1344 @ 0x540 │ │ │ │ - ldr r2, [pc, #-1232] @ 1104f0 │ │ │ │ + ldr r2, [pc, #-1232] @ 11051c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1248] @ 1104f4 │ │ │ │ - ldr r1, [pc, #-1248] @ 1104f8 │ │ │ │ - ldr r0, [pc, #-1248] @ 1104fc │ │ │ │ + ldr r3, [pc, #-1248] @ 110520 │ │ │ │ + ldr r1, [pc, #-1248] @ 110524 │ │ │ │ + ldr r0, [pc, #-1248] @ 110528 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1344 @ 0x540 │ │ │ │ - ldr r2, [pc, #-1256] @ 110500 │ │ │ │ + ldr r2, [pc, #-1256] @ 11052c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1272] @ 110504 │ │ │ │ - ldr r1, [pc, #-1272] @ 110508 │ │ │ │ - ldr r0, [pc, #-1272] @ 11050c │ │ │ │ + ldr r3, [pc, #-1272] @ 110530 │ │ │ │ + ldr r1, [pc, #-1272] @ 110534 │ │ │ │ + ldr r0, [pc, #-1272] @ 110538 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1344 @ 0x540 │ │ │ │ - ldr r2, [pc, #-1280] @ 110510 │ │ │ │ + ldr r2, [pc, #-1280] @ 11053c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ │ │ │ │ -00110a1c : │ │ │ │ +00110a48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #332] @ 110b8c │ │ │ │ + ldr ip, [pc, #332] @ 110bb8 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #324] @ 110b90 │ │ │ │ + ldr r3, [pc, #324] @ 110bbc │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #300] @ 110b94 │ │ │ │ + ldr r3, [pc, #300] @ 110bc0 │ │ │ │ add ip, sp, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #228 @ 0xe4 │ │ │ │ str ip, [sp] │ │ │ │ bl a3100 │ │ │ │ - ldr r5, [pc, #280] @ 110b98 │ │ │ │ + ldr r5, [pc, #280] @ 110bc4 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 110b50 │ │ │ │ - ldr r2, [pc, #268] @ 110b9c │ │ │ │ - ldr r3, [pc, #268] @ 110ba0 │ │ │ │ + beq 110b7c │ │ │ │ + ldr r2, [pc, #268] @ 110bc8 │ │ │ │ + ldr r3, [pc, #268] @ 110bcc │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ cmp r2, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ - bne 110b58 │ │ │ │ + bne 110b84 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r0, r3 │ │ │ │ cmpne r2, r3 │ │ │ │ - beq 110acc │ │ │ │ + beq 110af8 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #33554432 @ 0x2000000 │ │ │ │ - beq 110b20 │ │ │ │ + beq 110b4c │ │ │ │ mov r0, r4 │ │ │ │ - bl 10f2e8 │ │ │ │ + bl 10f314 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 110b50 │ │ │ │ - ldr r3, [pc, #192] @ 110ba4 │ │ │ │ + beq 110b7c │ │ │ │ + ldr r3, [pc, #192] @ 110bd0 │ │ │ │ ldr r0, [r5, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #172] @ 110ba8 │ │ │ │ - ldr r3, [pc, #144] @ 110b90 │ │ │ │ + ldr r2, [pc, #172] @ 110bd4 │ │ │ │ + ldr r3, [pc, #144] @ 110bbc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 110b88 │ │ │ │ + bne 110bb4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #132] @ 110bac │ │ │ │ + ldr r0, [pc, #132] @ 110bd8 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #124] @ 110bb0 │ │ │ │ - ldr r1, [pc, #124] @ 110bb4 │ │ │ │ + ldr r3, [pc, #124] @ 110bdc │ │ │ │ + ldr r1, [pc, #124] @ 110be0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #120] @ 110bb8 │ │ │ │ + ldr r0, [pc, #120] @ 110be4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 110af4 │ │ │ │ + b 110b20 │ │ │ │ cmp r0, r1 │ │ │ │ - beq 110aac │ │ │ │ - ldr r3, [pc, #84] @ 110bbc │ │ │ │ + beq 110ad8 │ │ │ │ + ldr r3, [pc, #84] @ 110be8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ - beq 110aac │ │ │ │ - ldr r0, [pc, #68] @ 110bc0 │ │ │ │ + beq 110ad8 │ │ │ │ + ldr r0, [pc, #68] @ 110bec │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - b 110b2c │ │ │ │ + b 110b58 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x0032f5b0 │ │ │ │ + eorseq pc, r2, r4, lsl #11 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r4, r4, r0, lsr #1 │ │ │ │ - eorseq pc, r2, ip, ror r5 @ │ │ │ │ + eorseq r4, r4, r4, ror r0 │ │ │ │ + eorseq pc, r2, r0, asr r5 @ │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - @ instruction: 0x0032f4fc │ │ │ │ - mlaeq pc, r8, r3, r0 @ │ │ │ │ + @ instruction: 0x0032f4d0 │ │ │ │ + eoreq r0, pc, r4, lsr #17 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq r0, pc, r4, ror #5 │ │ │ │ - eoreq lr, lr, r0, asr #15 │ │ │ │ + strdeq r0, [pc], -r0 @ │ │ │ │ + eoreq lr, lr, ip, asr #25 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ - @ instruction: 0x002ee7bc │ │ │ │ + eoreq lr, lr, r8, asr #25 │ │ │ │ │ │ │ │ -00110bc4 : │ │ │ │ +00110bf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r6, [pc, #692] @ 110e90 │ │ │ │ + ldr r6, [pc, #692] @ 110ebc │ │ │ │ subs r4, r0, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ - beq 110e68 │ │ │ │ + beq 110e94 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r4, #4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - ldr r3, [pc, #656] @ 110e94 │ │ │ │ + ldr r3, [pc, #656] @ 110ec0 │ │ │ │ ldr r7, [r6, r3] │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 110d9c │ │ │ │ + beq 110dc8 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 110cbc │ │ │ │ + beq 110ce8 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r5, [r0, #8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ lsl r5, r5, #1 │ │ │ │ - beq 110c48 │ │ │ │ + beq 110c74 │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r3, #-1073741824 @ 0xc0000000 │ │ │ │ streq r3, [r0] │ │ │ │ - beq 110c48 │ │ │ │ + beq 110c74 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 110cfc │ │ │ │ + beq 110d28 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 110dd8 │ │ │ │ + beq 110e04 │ │ │ │ mov r1, #0 │ │ │ │ bl a7518 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 110d74 │ │ │ │ - ldr r3, [pc, #560] @ 110e98 │ │ │ │ + beq 110da0 │ │ │ │ + ldr r3, [pc, #560] @ 110ec4 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 110c84 │ │ │ │ + beq 110cb0 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 110e24 │ │ │ │ + bne 110e50 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 110ca0 │ │ │ │ + beq 110ccc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 110d64 │ │ │ │ + beq 110d90 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 110da0 │ │ │ │ + beq 110dcc │ │ │ │ mov r4, r5 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 110c1c │ │ │ │ - ldr r3, [pc, #472] @ 110e9c │ │ │ │ + bne 110c48 │ │ │ │ + ldr r3, [pc, #472] @ 110ec8 │ │ │ │ mov r1, #156 @ 0x9c │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r3, [pc, #464] @ 110ea0 │ │ │ │ + ldr r3, [pc, #464] @ 110ecc │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #452] @ 110ea4 │ │ │ │ - ldr r1, [pc, #452] @ 110ea8 │ │ │ │ - ldr r0, [pc, #452] @ 110eac │ │ │ │ + ldr r2, [pc, #452] @ 110ed0 │ │ │ │ + ldr r1, [pc, #452] @ 110ed4 │ │ │ │ + ldr r0, [pc, #452] @ 110ed8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 110d50 │ │ │ │ + b 110d7c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - beq 110dd8 │ │ │ │ + beq 110e04 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 110c50 │ │ │ │ - ldr r3, [pc, #384] @ 110e9c │ │ │ │ + bne 110c7c │ │ │ │ + ldr r3, [pc, #384] @ 110ec8 │ │ │ │ mov r1, #158 @ 0x9e │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r3, [pc, #392] @ 110eb0 │ │ │ │ + ldr r3, [pc, #392] @ 110edc │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r2, [pc, #384] @ 110eb4 │ │ │ │ - ldr r0, [pc, #384] @ 110eb8 │ │ │ │ + ldr r2, [pc, #384] @ 110ee0 │ │ │ │ + ldr r0, [pc, #384] @ 110ee4 │ │ │ │ str r1, [sp] │ │ │ │ - ldr r1, [pc, #380] @ 110ebc │ │ │ │ + ldr r1, [pc, #380] @ 110ee8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ - b 110ca0 │ │ │ │ - ldr r3, [pc, #288] @ 110e9c │ │ │ │ - ldr r1, [pc, #320] @ 110ec0 │ │ │ │ + b 110ccc │ │ │ │ + ldr r3, [pc, #288] @ 110ec8 │ │ │ │ + ldr r1, [pc, #320] @ 110eec │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #316] @ 110ec4 │ │ │ │ + ldr r0, [pc, #316] @ 110ef0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #158 @ 0x9e │ │ │ │ bl b6f00 │ │ │ │ - b 110d50 │ │ │ │ + b 110d7c │ │ │ │ mov r5, r4 │ │ │ │ ldr r4, [r5, #52] @ 0x34 │ │ │ │ tst r4, #1 │ │ │ │ - bne 110e5c │ │ │ │ + bne 110e88 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 110dc8 │ │ │ │ + beq 110df4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 110e18 │ │ │ │ + beq 110e44 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b aaa68 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 110dfc │ │ │ │ + beq 110e28 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 110dfc │ │ │ │ + bne 110e28 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [pc, #196] @ 110ec8 │ │ │ │ + ldr r3, [pc, #196] @ 110ef4 │ │ │ │ ldr r0, [r6, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - b 110d5c │ │ │ │ + b 110d88 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 110dc8 │ │ │ │ - ldr r3, [pc, #112] @ 110e9c │ │ │ │ - ldr ip, [pc, #156] @ 110ecc │ │ │ │ + b 110df4 │ │ │ │ + ldr r3, [pc, #112] @ 110ec8 │ │ │ │ + ldr ip, [pc, #156] @ 110ef8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r1, [pc, #152] @ 110ed0 │ │ │ │ - ldr r0, [pc, #152] @ 110ed4 │ │ │ │ + ldr r1, [pc, #152] @ 110efc │ │ │ │ + ldr r0, [pc, #152] @ 110f00 │ │ │ │ add ip, pc, ip │ │ │ │ str r5, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #158 @ 0x9e │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ - b 110d50 │ │ │ │ + b 110d7c │ │ │ │ mov r0, r4 │ │ │ │ bl a4704 │ │ │ │ - b 110dac │ │ │ │ - ldr r3, [pc, #104] @ 110ed8 │ │ │ │ - ldr r1, [pc, #104] @ 110edc │ │ │ │ - ldr r0, [pc, #104] @ 110ee0 │ │ │ │ + b 110dd8 │ │ │ │ + ldr r3, [pc, #104] @ 110f04 │ │ │ │ + ldr r1, [pc, #104] @ 110f08 │ │ │ │ + ldr r0, [pc, #104] @ 110f0c │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1312 @ 0x520 │ │ │ │ - ldr r2, [pc, #96] @ 110ee4 │ │ │ │ + ldr r2, [pc, #96] @ 110f10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq pc, r2, r8, lsl r4 @ │ │ │ │ + eorseq pc, r2, ip, ror #7 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - mlaeq pc, ip, r1, r0 @ │ │ │ │ - eoreq lr, lr, r0, ror #12 │ │ │ │ - eoreq r0, pc, r8, lsl #4 │ │ │ │ - eoreq lr, lr, r4, lsl r6 │ │ │ │ - eoreq r0, pc, r4, asr #2 │ │ │ │ - eoreq lr, lr, r8, lsl #12 │ │ │ │ - @ instruction: 0x002ee5bc │ │ │ │ - @ instruction: 0x002f01b0 │ │ │ │ - eoreq r0, pc, ip, ror #2 │ │ │ │ - eoreq lr, lr, r8, ror r5 │ │ │ │ + eoreq r0, pc, r8, lsr #13 │ │ │ │ + eoreq lr, lr, ip, ror #22 │ │ │ │ + eoreq r0, pc, r4, lsl r7 @ │ │ │ │ + eoreq lr, lr, r0, lsr #22 │ │ │ │ + eoreq r0, pc, r0, asr r6 @ │ │ │ │ + eoreq lr, lr, r4, lsl fp │ │ │ │ + eoreq lr, lr, r8, asr #21 │ │ │ │ + @ instruction: 0x002f06bc │ │ │ │ + eoreq r0, pc, r8, ror r6 @ │ │ │ │ + eoreq lr, lr, r4, lsl #21 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - ldrdeq lr, [lr], -r4 @ │ │ │ │ - strheq r0, [pc], -r4 @ │ │ │ │ - @ instruction: 0x002ee4bc │ │ │ │ - @ instruction: 0x003122f4 │ │ │ │ - strdeq r4, [lr], -r4 @ │ │ │ │ - eoreq r4, lr, r0, ror r6 │ │ │ │ - muleq r4, r2, sl │ │ │ │ + eoreq pc, lr, r0, ror #7 │ │ │ │ + eoreq r0, pc, r0, asr #11 │ │ │ │ + eoreq lr, lr, r8, asr #19 │ │ │ │ + eorseq r2, r1, r0, lsl #16 │ │ │ │ + eoreq r4, lr, r0, lsl #18 │ │ │ │ + eoreq r4, lr, ip, ror fp │ │ │ │ + muleq r4, fp, sl │ │ │ │ │ │ │ │ -00110ee8 : │ │ │ │ +00110f14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #168] @ 110fb4 │ │ │ │ + ldr r3, [pc, #168] @ 110fe0 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, ip │ │ │ │ sub r3, r3, #180 @ 0xb4 │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #148] @ 110fb8 │ │ │ │ + ldr r5, [pc, #148] @ 110fe4 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 110fac │ │ │ │ - ldr r3, [pc, #136] @ 110fbc │ │ │ │ + beq 110fd8 │ │ │ │ + ldr r3, [pc, #136] @ 110fe8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 110f50 │ │ │ │ + bne 110f7c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 110bc4 │ │ │ │ - ldr r3, [pc, #104] @ 110fc0 │ │ │ │ + b 110bf0 │ │ │ │ + ldr r3, [pc, #104] @ 110fec │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 110f44 │ │ │ │ - ldr r3, [pc, #88] @ 110fc4 │ │ │ │ + beq 110f70 │ │ │ │ + ldr r3, [pc, #88] @ 110ff0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 110f44 │ │ │ │ - ldr r0, [pc, #72] @ 110fc8 │ │ │ │ + beq 110f70 │ │ │ │ + ldr r0, [pc, #72] @ 110ff4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #60] @ 110fcc │ │ │ │ - ldr r1, [pc, #60] @ 110fd0 │ │ │ │ - ldr r0, [pc, #60] @ 110fd4 │ │ │ │ + ldr r3, [pc, #60] @ 110ff8 │ │ │ │ + ldr r1, [pc, #60] @ 110ffc │ │ │ │ + ldr r0, [pc, #60] @ 111000 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #152 @ 0x98 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x00343bfc │ │ │ │ - ldrsbeq pc, [r2], -r8 @ │ │ │ │ + @ instruction: 0x00343bd0 │ │ │ │ + eorseq pc, r2, ip, lsr #1 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ - @ instruction: 0x002ee3b8 │ │ │ │ + eoreq lr, lr, r4, asr #17 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq pc, lr, ip, asr pc @ │ │ │ │ - eoreq lr, lr, r4, ror #6 │ │ │ │ + eoreq r0, pc, r8, ror #8 │ │ │ │ + eoreq lr, lr, r0, ror r8 │ │ │ │ │ │ │ │ -00110fd8 : │ │ │ │ +00111004 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [r0, #12] │ │ │ │ - ldr r7, [pc, #1224] @ 1114bc │ │ │ │ + ldr r7, [pc, #1224] @ 1114e8 │ │ │ │ ands sl, r8, #1 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r1 │ │ │ │ - bne 111298 │ │ │ │ + bne 1112c4 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 111494 │ │ │ │ + beq 1114c0 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r4, [r6, #12] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r4, #1 │ │ │ │ - beq 1112a4 │ │ │ │ + beq 1112d0 │ │ │ │ ands r9, r4, #1 │ │ │ │ - bne 111300 │ │ │ │ + bne 11132c │ │ │ │ ldr r6, [r6, #20] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 11130c │ │ │ │ + beq 111338 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ cmp sl, #0 │ │ │ │ - bne 111364 │ │ │ │ + bne 111390 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 111280 │ │ │ │ + beq 1112ac │ │ │ │ add r3, r3, #1 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str r3, [r5] │ │ │ │ - beq 111280 │ │ │ │ + beq 1112ac │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 111178 │ │ │ │ + beq 1111a4 │ │ │ │ cmp r9, #0 │ │ │ │ - bne 1113c0 │ │ │ │ + bne 1113ec │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11122c │ │ │ │ + beq 111258 │ │ │ │ add r3, r3, #1 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str r3, [r6] │ │ │ │ - beq 111140 │ │ │ │ + beq 11116c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 111164 │ │ │ │ + beq 111190 │ │ │ │ cmp sl, #0 │ │ │ │ - bne 111148 │ │ │ │ + bne 111174 │ │ │ │ sub sl, r8, r4 │ │ │ │ clz sl, sl │ │ │ │ lsr sl, sl, #5 │ │ │ │ cmp r9, #0 │ │ │ │ - bne 111400 │ │ │ │ + bne 11142c │ │ │ │ cmp sl, #0 │ │ │ │ - beq 111184 │ │ │ │ - ldr r3, [pc, #984] @ 1114c0 │ │ │ │ + beq 1111b0 │ │ │ │ + ldr r3, [pc, #984] @ 1114ec │ │ │ │ ldr r0, [r7, r3] │ │ │ │ bl 50138 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 11140c │ │ │ │ + blt 111438 │ │ │ │ ands r4, r0, #255 @ 0xff │ │ │ │ - bne 111190 │ │ │ │ + bne 1111bc │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 111118 │ │ │ │ + beq 111144 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 111250 │ │ │ │ + beq 11127c │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 111134 │ │ │ │ + beq 111160 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 111244 │ │ │ │ + beq 111270 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ cmp sl, #0 │ │ │ │ - beq 111234 │ │ │ │ + beq 111260 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ bl aefd4 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ - b 1110d0 │ │ │ │ + b 1110fc │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp sl, #0 │ │ │ │ - beq 1110c4 │ │ │ │ - b 111148 │ │ │ │ + beq 1110f0 │ │ │ │ + b 111174 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 111088 │ │ │ │ - ldr r3, [pc, #824] @ 1114c4 │ │ │ │ + b 1110b4 │ │ │ │ + ldr r3, [pc, #824] @ 1114f0 │ │ │ │ ldr r0, [r7, r3] │ │ │ │ - b 1110e8 │ │ │ │ + b 111114 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd9c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 1111c0 │ │ │ │ + beq 1111ec │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 111268 │ │ │ │ + beq 111294 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1111dc │ │ │ │ + beq 111208 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 11125c │ │ │ │ + beq 111288 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 111444 │ │ │ │ + beq 111470 │ │ │ │ mov r0, r8 │ │ │ │ bl 50138 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 11120c │ │ │ │ + beq 111238 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 111274 │ │ │ │ + beq 1112a0 │ │ │ │ cmp r4, #0 │ │ │ │ - blt 11146c │ │ │ │ + blt 111498 │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ subs r4, r4, #0 │ │ │ │ movne r4, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ cmp sl, #0 │ │ │ │ - bne 1113a4 │ │ │ │ + bne 1113d0 │ │ │ │ sub sl, r8, r4 │ │ │ │ clz sl, sl │ │ │ │ lsr sl, sl, #5 │ │ │ │ - b 1110d8 │ │ │ │ + b 111104 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 111134 │ │ │ │ + b 111160 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 111118 │ │ │ │ + b 111144 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1111dc │ │ │ │ + b 111208 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1111c0 │ │ │ │ + b 1111ec │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11120c │ │ │ │ + b 111238 │ │ │ │ cmp r9, #0 │ │ │ │ - bne 1113c0 │ │ │ │ + bne 1113ec │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 11109c │ │ │ │ - b 111234 │ │ │ │ + bne 1110c8 │ │ │ │ + b 111260 │ │ │ │ mov r0, r8 │ │ │ │ bl a4704 │ │ │ │ - b 111008 │ │ │ │ - ldr r3, [pc, #540] @ 1114c8 │ │ │ │ - ldr r2, [pc, #540] @ 1114cc │ │ │ │ + b 111034 │ │ │ │ + ldr r3, [pc, #540] @ 1114f4 │ │ │ │ + ldr r2, [pc, #540] @ 1114f8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #524] @ 1114d0 │ │ │ │ - ldr r2, [pc, #524] @ 1114d4 │ │ │ │ - ldr r1, [pc, #524] @ 1114d8 │ │ │ │ - ldr r0, [pc, #524] @ 1114dc │ │ │ │ + ldr r3, [pc, #524] @ 1114fc │ │ │ │ + ldr r2, [pc, #524] @ 111500 │ │ │ │ + ldr r1, [pc, #524] @ 111504 │ │ │ │ + ldr r0, [pc, #524] @ 111508 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ @@ -199721,492 +199732,492 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r4, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl a4704 │ │ │ │ - b 111038 │ │ │ │ - ldr r3, [pc, #436] @ 1114c8 │ │ │ │ - ldr r1, [pc, #456] @ 1114e0 │ │ │ │ + b 111064 │ │ │ │ + ldr r3, [pc, #436] @ 1114f4 │ │ │ │ + ldr r1, [pc, #456] @ 11150c │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #428] @ 1114cc │ │ │ │ + ldr r3, [pc, #428] @ 1114f8 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #436] @ 1114e4 │ │ │ │ - ldr r3, [pc, #436] @ 1114e8 │ │ │ │ - ldr r0, [pc, #436] @ 1114ec │ │ │ │ + ldr r2, [pc, #436] @ 111510 │ │ │ │ + ldr r3, [pc, #436] @ 111514 │ │ │ │ + ldr r0, [pc, #436] @ 111518 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ - b 1112f0 │ │ │ │ + b 11131c │ │ │ │ mov r0, r8 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r5] │ │ │ │ mov r0, r8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ bl a4764 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 111078 │ │ │ │ + bne 1110a4 │ │ │ │ cmp r9, #0 │ │ │ │ - bne 1113c0 │ │ │ │ + bne 1113ec │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 11109c │ │ │ │ + bne 1110c8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ bl aefd4 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ - b 1110d8 │ │ │ │ + b 111104 │ │ │ │ mov r0, r4 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 1110ac │ │ │ │ + bne 1110d8 │ │ │ │ cmp sl, #0 │ │ │ │ - bne 111148 │ │ │ │ + bne 111174 │ │ │ │ sub sl, r8, r4 │ │ │ │ clz sl, sl │ │ │ │ lsr sl, sl, #5 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ - b 1110d8 │ │ │ │ - ldr r3, [pc, #180] @ 1114c8 │ │ │ │ - ldr r1, [pc, #216] @ 1114f0 │ │ │ │ + b 111104 │ │ │ │ + ldr r3, [pc, #180] @ 1114f4 │ │ │ │ + ldr r1, [pc, #216] @ 11151c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #212] @ 1114f4 │ │ │ │ - ldr r2, [pc, #168] @ 1114cc │ │ │ │ + ldr r0, [pc, #212] @ 111520 │ │ │ │ + ldr r2, [pc, #168] @ 1114f8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 1112f0 │ │ │ │ - ldr r3, [pc, #124] @ 1114c8 │ │ │ │ - ldr r1, [pc, #168] @ 1114f8 │ │ │ │ + b 11131c │ │ │ │ + ldr r3, [pc, #124] @ 1114f4 │ │ │ │ + ldr r1, [pc, #168] @ 111524 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #164] @ 1114fc │ │ │ │ - ldr r2, [pc, #112] @ 1114cc │ │ │ │ + ldr r0, [pc, #164] @ 111528 │ │ │ │ + ldr r2, [pc, #112] @ 1114f8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1112f0 │ │ │ │ - ldr r3, [pc, #84] @ 1114c8 │ │ │ │ - ldr r1, [pc, #136] @ 111500 │ │ │ │ + b 11131c │ │ │ │ + ldr r3, [pc, #84] @ 1114f4 │ │ │ │ + ldr r1, [pc, #136] @ 11152c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #132] @ 111504 │ │ │ │ - ldr r2, [pc, #72] @ 1114cc │ │ │ │ + ldr r0, [pc, #132] @ 111530 │ │ │ │ + ldr r2, [pc, #72] @ 1114f8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1112f0 │ │ │ │ - ldr r3, [pc, #108] @ 111508 │ │ │ │ - ldr r1, [pc, #108] @ 11150c │ │ │ │ - ldr r0, [pc, #108] @ 111510 │ │ │ │ + b 11131c │ │ │ │ + ldr r3, [pc, #108] @ 111534 │ │ │ │ + ldr r1, [pc, #108] @ 111538 │ │ │ │ + ldr r0, [pc, #108] @ 11153c │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1280 @ 0x500 │ │ │ │ - ldr r2, [pc, #100] @ 111514 │ │ │ │ + ldr r2, [pc, #100] @ 111540 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0032effc │ │ │ │ + @ instruction: 0x0032efd0 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ muleq r0, r0, r5 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - eoreq r9, pc, r8, lsr #15 │ │ │ │ - eoreq lr, lr, r8, ror r0 │ │ │ │ - eoreq lr, lr, r0, rrx │ │ │ │ - eoreq lr, lr, ip, lsr #32 │ │ │ │ - strdeq sp, [lr], -r8 @ │ │ │ │ - eoreq lr, lr, r0, lsl r0 │ │ │ │ - eoreq pc, lr, ip, asr #22 │ │ │ │ - eoreq sp, lr, r4, asr #31 │ │ │ │ - eoreq sp, lr, r0, lsl pc │ │ │ │ - ldrdeq sp, [lr], -ip @ │ │ │ │ - ldrdeq sp, [lr], -r8 @ │ │ │ │ - eoreq sp, lr, r4, lsr #29 │ │ │ │ - @ instruction: 0x002edeb0 │ │ │ │ - eoreq sp, lr, ip, ror lr │ │ │ │ - eorseq r1, r1, r8, asr #25 │ │ │ │ - eoreq r3, lr, r8, asr #27 │ │ │ │ - eoreq sp, lr, r4, asr #15 │ │ │ │ - @ instruction: 0x000464bd │ │ │ │ + @ instruction: 0x002f9cb4 │ │ │ │ + eoreq lr, lr, r4, lsl #11 │ │ │ │ + eoreq lr, lr, ip, ror #10 │ │ │ │ + eoreq lr, lr, r8, lsr r5 │ │ │ │ + eoreq lr, lr, r4, lsl #10 │ │ │ │ + eoreq lr, lr, ip, lsl r5 │ │ │ │ + eoreq r0, pc, r8, asr r0 @ │ │ │ │ + ldrdeq lr, [lr], -r0 @ │ │ │ │ + eoreq lr, lr, ip, lsl r4 │ │ │ │ + eoreq lr, lr, r8, ror #7 │ │ │ │ + eoreq lr, lr, r4, ror #7 │ │ │ │ + @ instruction: 0x002ee3b0 │ │ │ │ + @ instruction: 0x002ee3bc │ │ │ │ + eoreq lr, lr, r8, lsl #7 │ │ │ │ + @ instruction: 0x003121d4 │ │ │ │ + ldrdeq r4, [lr], -r4 @ │ │ │ │ + ldrdeq sp, [lr], -r0 @ │ │ │ │ + andeq r6, r4, r6, asr #9 │ │ │ │ │ │ │ │ -00111518 : │ │ │ │ +00111544 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #332] @ 111688 │ │ │ │ + ldr ip, [pc, #332] @ 1116b4 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #324] @ 11168c │ │ │ │ + ldr r3, [pc, #324] @ 1116b8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #300] @ 111690 │ │ │ │ + ldr r3, [pc, #300] @ 1116bc │ │ │ │ add ip, sp, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #132 @ 0x84 │ │ │ │ str ip, [sp] │ │ │ │ bl a3100 │ │ │ │ - ldr r5, [pc, #280] @ 111694 │ │ │ │ + ldr r5, [pc, #280] @ 1116c0 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 111658 │ │ │ │ - ldr r3, [pc, #268] @ 111698 │ │ │ │ + beq 111684 │ │ │ │ + ldr r3, [pc, #268] @ 1116c4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 111624 │ │ │ │ - ldr r0, [pc, #248] @ 11169c │ │ │ │ + bne 111650 │ │ │ │ + ldr r0, [pc, #248] @ 1116c8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r2, [r1, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r3, r2 │ │ │ │ cmpne r0, r2 │ │ │ │ - bne 111660 │ │ │ │ + bne 11168c │ │ │ │ mov r0, r4 │ │ │ │ - bl 110fd8 │ │ │ │ + bl 111004 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 111658 │ │ │ │ + beq 111684 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 111618 │ │ │ │ - ldr r3, [pc, #196] @ 1116a0 │ │ │ │ + bne 111644 │ │ │ │ + ldr r3, [pc, #196] @ 1116cc │ │ │ │ ldr r0, [r5, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #176] @ 1116a4 │ │ │ │ - ldr r3, [pc, #148] @ 11168c │ │ │ │ + ldr r2, [pc, #176] @ 1116d0 │ │ │ │ + ldr r3, [pc, #148] @ 1116b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 111684 │ │ │ │ + bne 1116b0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r3, [pc, #136] @ 1116a8 │ │ │ │ + ldr r3, [pc, #136] @ 1116d4 │ │ │ │ ldr r0, [r5, r3] │ │ │ │ - b 1115dc │ │ │ │ - ldr r0, [pc, #128] @ 1116ac │ │ │ │ + b 111608 │ │ │ │ + ldr r0, [pc, #128] @ 1116d8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #116] @ 1116b0 │ │ │ │ - ldr r1, [pc, #116] @ 1116b4 │ │ │ │ + ldr r3, [pc, #116] @ 1116dc │ │ │ │ + ldr r1, [pc, #116] @ 1116e0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #112] @ 1116b8 │ │ │ │ - ldr r2, [pc, #112] @ 1116bc │ │ │ │ + ldr r0, [pc, #112] @ 1116e4 │ │ │ │ + ldr r2, [pc, #112] @ 1116e8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 1115ec │ │ │ │ - ldr r3, [pc, #88] @ 1116c0 │ │ │ │ + b 111618 │ │ │ │ + ldr r3, [pc, #88] @ 1116ec │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 1115bc │ │ │ │ - ldr r0, [pc, #72] @ 1116c4 │ │ │ │ + beq 1115e8 │ │ │ │ + ldr r0, [pc, #72] @ 1116f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - b 111634 │ │ │ │ + b 111660 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x0032eab4 │ │ │ │ + eorseq lr, r2, r8, lsl #21 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r3, r4, r4, lsr #11 │ │ │ │ - eorseq lr, r2, r0, lsl #21 │ │ │ │ + eorseq r3, r4, r8, ror r5 │ │ │ │ + eorseq lr, r2, r4, asr sl │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ - eorseq lr, r2, r4, lsl #20 │ │ │ │ + @ instruction: 0x0032e9d8 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq ip, lr, r0, lsr #23 │ │ │ │ + eoreq sp, lr, ip, lsr #1 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq sp, lr, r8, ror #25 │ │ │ │ - @ instruction: 0x002edcb4 │ │ │ │ + strdeq lr, [lr], -r4 @ │ │ │ │ + eoreq lr, lr, r0, asr #3 │ │ │ │ andeq r0, r0, sp, lsl r1 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ - eoreq sp, lr, r0, asr #25 │ │ │ │ + eoreq lr, lr, ip, asr #3 │ │ │ │ │ │ │ │ -001116c8 : │ │ │ │ +001116f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ - ldr r6, [pc, #748] @ 1119d0 │ │ │ │ + ldr r6, [pc, #748] @ 1119fc │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ - beq 1118ac │ │ │ │ + beq 1118d8 │ │ │ │ ldr ip, [r4] │ │ │ │ ldr r5, [r4, #36] @ 0x24 │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ addne ip, ip, #1 │ │ │ │ strne ip, [r4] │ │ │ │ cmp r5, #1 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ - beq 1118e8 │ │ │ │ + beq 111914 │ │ │ │ tst r5, #1 │ │ │ │ - bne 111930 │ │ │ │ + bne 11195c │ │ │ │ cmp r5, #0 │ │ │ │ - bne 111794 │ │ │ │ - ldr r0, [pc, #680] @ 1119d4 │ │ │ │ + bne 1117c0 │ │ │ │ + ldr r0, [pc, #680] @ 111a00 │ │ │ │ ldr r0, [r6, r0] │ │ │ │ cmp r1, r0 │ │ │ │ - beq 111800 │ │ │ │ + beq 11182c │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11175c │ │ │ │ + beq 111788 │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ str ip, [r4] │ │ │ │ - bne 11175c │ │ │ │ + bne 111788 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #612] @ 1119d8 │ │ │ │ - ldr r1, [pc, #612] @ 1119dc │ │ │ │ + ldr r3, [pc, #612] @ 111a04 │ │ │ │ + ldr r1, [pc, #612] @ 111a08 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #608] @ 1119e0 │ │ │ │ + ldr r0, [pc, #608] @ 111a0c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #452 @ 0x1c4 │ │ │ │ bl b6f00 │ │ │ │ - b 1117f0 │ │ │ │ + b 11181c │ │ │ │ cmp r5, #2 │ │ │ │ - beq 11184c │ │ │ │ + beq 111878 │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1117bc │ │ │ │ + beq 1117e8 │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ str ip, [r4] │ │ │ │ - bne 1117bc │ │ │ │ + bne 1117e8 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [pc, #544] @ 1119e4 │ │ │ │ + ldr r3, [pc, #544] @ 111a10 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fea4 │ │ │ │ - ldr r3, [pc, #516] @ 1119d8 │ │ │ │ - ldr r1, [pc, #528] @ 1119e8 │ │ │ │ - ldr r0, [pc, #528] @ 1119ec │ │ │ │ + ldr r3, [pc, #516] @ 111a04 │ │ │ │ + ldr r1, [pc, #528] @ 111a14 │ │ │ │ + ldr r0, [pc, #528] @ 111a18 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #452 @ 0x1c4 │ │ │ │ bl b6f00 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r5, [r4, #16] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 111984 │ │ │ │ + beq 1119b0 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ ldrne ip, [r4] │ │ │ │ mov r3, #2 │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ - beq 1117f4 │ │ │ │ + beq 111820 │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ str ip, [r4] │ │ │ │ - bne 1117f4 │ │ │ │ + bne 111820 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1117f4 │ │ │ │ - ldr r2, [pc, #384] @ 1119d4 │ │ │ │ + b 111820 │ │ │ │ + ldr r2, [pc, #384] @ 111a00 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 11195c │ │ │ │ + beq 111988 │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 111874 │ │ │ │ + beq 1118a0 │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ str ip, [r4] │ │ │ │ - beq 111948 │ │ │ │ + beq 111974 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #332] @ 1119d8 │ │ │ │ - ldr r1, [pc, #352] @ 1119f0 │ │ │ │ + ldr r3, [pc, #332] @ 111a04 │ │ │ │ + ldr r1, [pc, #352] @ 111a1c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #348] @ 1119f4 │ │ │ │ - ldr r2, [pc, #348] @ 1119f8 │ │ │ │ + ldr r0, [pc, #348] @ 111a20 │ │ │ │ + ldr r2, [pc, #348] @ 111a24 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1117f0 │ │ │ │ - ldr r3, [pc, #292] @ 1119d8 │ │ │ │ + b 11181c │ │ │ │ + ldr r3, [pc, #292] @ 111a04 │ │ │ │ mov r0, #452 @ 0x1c4 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r1, [pc, #316] @ 1119fc │ │ │ │ + ldr r1, [pc, #316] @ 111a28 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #312] @ 111a00 │ │ │ │ + ldr r3, [pc, #312] @ 111a2c │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #308] @ 111a04 │ │ │ │ - ldr r0, [pc, #308] @ 111a08 │ │ │ │ + ldr r2, [pc, #308] @ 111a30 │ │ │ │ + ldr r0, [pc, #308] @ 111a34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 1117f0 │ │ │ │ - ldr r3, [pc, #232] @ 1119d8 │ │ │ │ + b 11181c │ │ │ │ + ldr r3, [pc, #232] @ 111a04 │ │ │ │ mov r1, #452 @ 0x1c4 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r3, [pc, #272] @ 111a0c │ │ │ │ + ldr r3, [pc, #272] @ 111a38 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r2, [pc, #264] @ 111a10 │ │ │ │ - ldr r0, [pc, #264] @ 111a14 │ │ │ │ + ldr r2, [pc, #264] @ 111a3c │ │ │ │ + ldr r0, [pc, #264] @ 111a40 │ │ │ │ str r1, [sp] │ │ │ │ - ldr r1, [pc, #260] @ 111a18 │ │ │ │ + ldr r1, [pc, #260] @ 111a44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 1117f0 │ │ │ │ + b 11181c │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ ldr ip, [r4] │ │ │ │ - b 11179c │ │ │ │ + b 1117c8 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - b 111874 │ │ │ │ + b 1118a0 │ │ │ │ mvn r3, #1 │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ - beq 11197c │ │ │ │ + beq 1119a8 │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ str ip, [r4] │ │ │ │ - beq 1119c4 │ │ │ │ + beq 1119f0 │ │ │ │ bl 718b4 │ │ │ │ - b 1117f0 │ │ │ │ - ldr r3, [pc, #76] @ 1119d8 │ │ │ │ - ldr r1, [pc, #104] @ 1119f8 │ │ │ │ + b 11181c │ │ │ │ + ldr r3, [pc, #76] @ 111a04 │ │ │ │ + ldr r1, [pc, #104] @ 111a24 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r3, [pc, #132] @ 111a1c │ │ │ │ + ldr r3, [pc, #132] @ 111a48 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #120] @ 111a20 │ │ │ │ - ldr r1, [pc, #120] @ 111a24 │ │ │ │ - ldr r0, [pc, #120] @ 111a28 │ │ │ │ + ldr r2, [pc, #120] @ 111a4c │ │ │ │ + ldr r1, [pc, #120] @ 111a50 │ │ │ │ + ldr r0, [pc, #120] @ 111a54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 111924 │ │ │ │ + b 111950 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11197c │ │ │ │ - eorseq lr, r2, r0, lsl r9 │ │ │ │ + b 1119a8 │ │ │ │ + eorseq lr, r2, r4, ror #17 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eorseq r3, r0, ip, asr r9 │ │ │ │ - eoreq sp, lr, r0, lsl #23 │ │ │ │ + eorseq r3, r0, r8, ror #28 │ │ │ │ + eoreq lr, lr, ip, lsl #1 │ │ │ │ andeq r0, r0, ip, ror fp │ │ │ │ - eorseq r3, r0, r0, lsl #18 │ │ │ │ - eoreq sp, lr, r0, lsr #22 │ │ │ │ - eorseq r3, r0, r0, asr #16 │ │ │ │ - eoreq sp, lr, r4, ror #20 │ │ │ │ + eorseq r3, r0, ip, lsl #28 │ │ │ │ + eoreq lr, lr, ip, lsr #32 │ │ │ │ + eorseq r3, r0, ip, asr #26 │ │ │ │ + eoreq sp, lr, r0, ror pc │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ - eorseq r3, r0, r4, lsl #16 │ │ │ │ - mlaeq lr, ip, sl, lr │ │ │ │ - eoreq sp, lr, r0, asr fp │ │ │ │ - eoreq sp, lr, r8, lsr #20 │ │ │ │ - ldrdeq lr, [lr], -ip @ │ │ │ │ - eoreq pc, lr, ip, ror #11 │ │ │ │ - eoreq sp, lr, r8, ror #19 │ │ │ │ - eorseq r3, r0, r4, asr #15 │ │ │ │ - eoreq pc, lr, r4, ror r2 @ │ │ │ │ - eoreq pc, lr, r0, asr r5 @ │ │ │ │ - eorseq r3, r0, r8, lsr #14 │ │ │ │ - eoreq sp, lr, ip, asr #18 │ │ │ │ + eorseq r3, r0, r0, lsl sp │ │ │ │ + eoreq lr, lr, r8, lsr #31 │ │ │ │ + eoreq lr, lr, ip, asr r0 │ │ │ │ + eoreq sp, lr, r4, lsr pc │ │ │ │ + eoreq lr, lr, r8, ror #31 │ │ │ │ + strdeq pc, [lr], -r8 @ │ │ │ │ + strdeq sp, [lr], -r4 @ │ │ │ │ + @ instruction: 0x00303cd0 │ │ │ │ + eoreq pc, lr, r0, lsl #15 │ │ │ │ + eoreq pc, lr, ip, asr sl @ │ │ │ │ + eorseq r3, r0, r4, lsr ip │ │ │ │ + eoreq sp, lr, r8, asr lr │ │ │ │ │ │ │ │ -00111a2c : │ │ │ │ +00111a58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr ip, [pc, #172] @ 111af0 │ │ │ │ + ldr ip, [pc, #172] @ 111b1c │ │ │ │ mov r4, r1 │ │ │ │ mov lr, r0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r4 │ │ │ │ mov r4, lr │ │ │ │ - ldr lr, [pc, #152] @ 111af4 │ │ │ │ + ldr lr, [pc, #152] @ 111b20 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ sub r3, ip, #84 @ 0x54 │ │ │ │ - ldr ip, [pc, #140] @ 111af8 │ │ │ │ + ldr ip, [pc, #140] @ 111b24 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ add ip, sp, #32 │ │ │ │ @@ -200215,1086 +200226,1086 @@ │ │ │ │ str ip, [sp, #8] │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #4] │ │ │ │ add ip, sp, #20 │ │ │ │ str ip, [sp] │ │ │ │ bl a31b0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 111ac0 │ │ │ │ + beq 111aec │ │ │ │ add r1, sp, #20 │ │ │ │ ldm r1, {r1, r2, r3, ip} │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 1116c8 │ │ │ │ - ldr r2, [pc, #52] @ 111afc │ │ │ │ - ldr r3, [pc, #44] @ 111af8 │ │ │ │ + bl 1116f4 │ │ │ │ + ldr r2, [pc, #52] @ 111b28 │ │ │ │ + ldr r3, [pc, #44] @ 111b24 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 111aec │ │ │ │ + bne 111b18 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, pc} │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq r3, r4, r0, asr #1 │ │ │ │ - mlaseq r2, r0, r5, lr │ │ │ │ + mlaseq r4, r4, r0, r3 │ │ │ │ + eorseq lr, r2, r4, ror #10 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq lr, r2, r0, lsr r5 │ │ │ │ + eorseq lr, r2, r4, lsl #10 │ │ │ │ │ │ │ │ -00111b00 : │ │ │ │ +00111b2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r3, [pc, #36] @ 111b3c │ │ │ │ - ldr r2, [pc, #36] @ 111b40 │ │ │ │ + ldr r3, [pc, #36] @ 111b68 │ │ │ │ + ldr r2, [pc, #36] @ 111b6c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 1116c8 │ │ │ │ + bl 1116f4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - eorseq lr, r2, r0, ror #9 │ │ │ │ + @ instruction: 0x0032e4b4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -00111b44 : │ │ │ │ +00111b70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #128] @ 111be8 │ │ │ │ + ldr r3, [pc, #128] @ 111c14 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, ip │ │ │ │ sub r3, r3, #36 @ 0x24 │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #108] @ 111bec │ │ │ │ + ldr r5, [pc, #108] @ 111c18 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 111be0 │ │ │ │ - ldr r3, [pc, #96] @ 111bf0 │ │ │ │ + beq 111c0c │ │ │ │ + ldr r3, [pc, #96] @ 111c1c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 111bac │ │ │ │ + bne 111bd8 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 111b00 │ │ │ │ - ldr r0, [pc, #64] @ 111bf4 │ │ │ │ + b 111b2c │ │ │ │ + ldr r0, [pc, #64] @ 111c20 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #52] @ 111bf8 │ │ │ │ - ldr r1, [pc, #52] @ 111bfc │ │ │ │ - ldr r0, [pc, #52] @ 111c00 │ │ │ │ + ldr r3, [pc, #52] @ 111c24 │ │ │ │ + ldr r1, [pc, #52] @ 111c28 │ │ │ │ + ldr r0, [pc, #52] @ 111c2c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eorseq r2, r4, r0, lsr #31 │ │ │ │ - eorseq lr, r2, ip, ror r4 │ │ │ │ + eorseq r2, r4, r4, ror pc │ │ │ │ + eorseq lr, r2, r0, asr r4 │ │ │ │ andeq r0, r0, r4, lsl #21 │ │ │ │ - eoreq sp, lr, r0, ror #16 │ │ │ │ + eoreq sp, lr, ip, ror #26 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq lr, lr, r8, asr #16 │ │ │ │ - eoreq sp, lr, r0, lsr r7 │ │ │ │ + eoreq lr, lr, r4, asr sp │ │ │ │ + eoreq sp, lr, ip, lsr ip │ │ │ │ │ │ │ │ -00111c04 : │ │ │ │ +00111c30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #40] @ 111c44 │ │ │ │ - ldr r3, [pc, #40] @ 111c48 │ │ │ │ + ldr ip, [pc, #40] @ 111c70 │ │ │ │ + ldr r3, [pc, #40] @ 111c74 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 1116c8 │ │ │ │ + bl 1116f4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x0032e3dc │ │ │ │ + @ instruction: 0x0032e3b0 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -00111c4c : │ │ │ │ +00111c78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #216] @ 111d48 │ │ │ │ + ldr ip, [pc, #216] @ 111d74 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #208] @ 111d4c │ │ │ │ + ldr r3, [pc, #208] @ 111d78 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #184] @ 111d50 │ │ │ │ + ldr r3, [pc, #184] @ 111d7c │ │ │ │ add ip, sp, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #12 │ │ │ │ str ip, [sp] │ │ │ │ bl a3100 │ │ │ │ - ldr r5, [pc, #164] @ 111d54 │ │ │ │ + ldr r5, [pc, #164] @ 111d80 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 111d3c │ │ │ │ - ldr r3, [pc, #152] @ 111d58 │ │ │ │ + beq 111d68 │ │ │ │ + ldr r3, [pc, #152] @ 111d84 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 111d08 │ │ │ │ + bne 111d34 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 111c04 │ │ │ │ - ldr r2, [pc, #120] @ 111d5c │ │ │ │ - ldr r3, [pc, #100] @ 111d4c │ │ │ │ + bl 111c30 │ │ │ │ + ldr r2, [pc, #120] @ 111d88 │ │ │ │ + ldr r3, [pc, #100] @ 111d78 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 111d44 │ │ │ │ + bne 111d70 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #80] @ 111d60 │ │ │ │ + ldr r0, [pc, #80] @ 111d8c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #68] @ 111d64 │ │ │ │ - ldr r1, [pc, #68] @ 111d68 │ │ │ │ - ldr r0, [pc, #68] @ 111d6c │ │ │ │ + ldr r3, [pc, #68] @ 111d90 │ │ │ │ + ldr r1, [pc, #68] @ 111d94 │ │ │ │ + ldr r0, [pc, #68] @ 111d98 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 111cdc │ │ │ │ + b 111d08 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq lr, r2, r0, lsl #7 │ │ │ │ + eorseq lr, r2, r4, asr r3 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r2, r4, r0, ror lr │ │ │ │ - eorseq lr, r2, ip, asr #6 │ │ │ │ + eorseq r2, r4, r4, asr #28 │ │ │ │ + eorseq lr, r2, r0, lsr #6 │ │ │ │ andeq r0, r0, r4, lsl #21 │ │ │ │ - eorseq lr, r2, r4, lsl r3 │ │ │ │ - eoreq sp, lr, r4, lsl #14 │ │ │ │ + eorseq lr, r2, r8, ror #5 │ │ │ │ + eoreq sp, lr, r0, lsl ip │ │ │ │ muleq r0, r0, r5 │ │ │ │ - strdeq lr, [lr], -r8 @ │ │ │ │ - ldrdeq sp, [lr], -r4 @ │ │ │ │ + eoreq lr, lr, r4, lsl #24 │ │ │ │ + eoreq sp, lr, r0, ror #21 │ │ │ │ │ │ │ │ -00111d70 : │ │ │ │ +00111d9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r2, #0 │ │ │ │ - ldr r2, [pc, #256] @ 111e8c │ │ │ │ + ldr r2, [pc, #256] @ 111eb8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, r3 │ │ │ │ - beq 111e38 │ │ │ │ + beq 111e64 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - ldr r3, [pc, #224] @ 111e90 │ │ │ │ + ldr r3, [pc, #224] @ 111ebc │ │ │ │ ldr r2, [r2, r3] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 111e20 │ │ │ │ + beq 111e4c │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 1116c8 │ │ │ │ + bl 1116f4 │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 111df8 │ │ │ │ + beq 111e24 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 111e70 │ │ │ │ + beq 111e9c │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 111e14 │ │ │ │ + beq 111e40 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r6] │ │ │ │ - beq 111e5c │ │ │ │ + beq 111e88 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2] │ │ │ │ mov r6, r2 │ │ │ │ - b 111dc8 │ │ │ │ - ldr r3, [pc, #80] @ 111e90 │ │ │ │ + b 111df4 │ │ │ │ + ldr r3, [pc, #80] @ 111ebc │ │ │ │ ldr r2, [r2, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 111e7c │ │ │ │ + beq 111ea8 │ │ │ │ add r3, r3, #1 │ │ │ │ mov r4, r2 │ │ │ │ str r3, [r2] │ │ │ │ - b 111db0 │ │ │ │ + b 111ddc │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 111df8 │ │ │ │ + b 111e24 │ │ │ │ cmp r6, #0 │ │ │ │ mov r4, r2 │ │ │ │ - bne 111db8 │ │ │ │ - b 111e30 │ │ │ │ - eorseq lr, r2, ip, ror #4 │ │ │ │ + bne 111de4 │ │ │ │ + b 111e5c │ │ │ │ + eorseq lr, r2, r0, asr #4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -00111e94 : │ │ │ │ +00111ec0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #248] @ 111fb0 │ │ │ │ + ldr ip, [pc, #248] @ 111fdc │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #240] @ 111fb4 │ │ │ │ + ldr r3, [pc, #240] @ 111fe0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #216] @ 111fb8 │ │ │ │ + ldr r3, [pc, #216] @ 111fe4 │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ add ip, sp, #20 │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, sp, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov ip, #0 │ │ │ │ str ip, [sp, #20] │ │ │ │ str ip, [sp, #24] │ │ │ │ bl a31b0 │ │ │ │ - ldr r5, [pc, #168] @ 111fbc │ │ │ │ + ldr r5, [pc, #168] @ 111fe8 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 111fa4 │ │ │ │ - ldr r3, [pc, #156] @ 111fc0 │ │ │ │ + beq 111fd0 │ │ │ │ + ldr r3, [pc, #156] @ 111fec │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 111f70 │ │ │ │ + bne 111f9c │ │ │ │ add r1, sp, #16 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ mov r0, r4 │ │ │ │ - bl 111d70 │ │ │ │ - ldr r2, [pc, #120] @ 111fc4 │ │ │ │ - ldr r3, [pc, #100] @ 111fb4 │ │ │ │ + bl 111d9c │ │ │ │ + ldr r2, [pc, #120] @ 111ff0 │ │ │ │ + ldr r3, [pc, #100] @ 111fe0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 111fac │ │ │ │ + bne 111fd8 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #80] @ 111fc8 │ │ │ │ + ldr r0, [pc, #80] @ 111ff4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #68] @ 111fcc │ │ │ │ - ldr r1, [pc, #68] @ 111fd0 │ │ │ │ - ldr r0, [pc, #68] @ 111fd4 │ │ │ │ + ldr r3, [pc, #68] @ 111ff8 │ │ │ │ + ldr r1, [pc, #68] @ 111ffc │ │ │ │ + ldr r0, [pc, #68] @ 112000 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 111f44 │ │ │ │ + b 111f70 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq lr, r2, r8, lsr r1 │ │ │ │ + eorseq lr, r2, ip, lsl #2 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r2, r4, ip, lsl ip │ │ │ │ - eorseq lr, r2, r8, ror #1 │ │ │ │ + @ instruction: 0x00342bf0 │ │ │ │ + ldrheq lr, [r2], -ip @ │ │ │ │ andeq r0, r0, r4, lsl #21 │ │ │ │ - eorseq lr, r2, ip, lsr #1 │ │ │ │ - mlaeq lr, ip, r4, sp │ │ │ │ + eorseq lr, r2, r0, lsl #1 │ │ │ │ + eoreq sp, lr, r8, lsr #19 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - mlaeq lr, r8, r4, lr │ │ │ │ - eoreq sp, lr, ip, ror #6 │ │ │ │ + eoreq lr, lr, r4, lsr #19 │ │ │ │ + eoreq sp, lr, r8, ror r8 │ │ │ │ │ │ │ │ -00111fd8 : │ │ │ │ +00112004 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ - ldr ip, [pc, #1500] @ 1125cc │ │ │ │ - ldr r1, [pc, #1500] @ 1125d0 │ │ │ │ + ldr ip, [pc, #1500] @ 1125f8 │ │ │ │ + ldr r1, [pc, #1500] @ 1125fc │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [ip, r1] │ │ │ │ - ldr r5, [pc, #1492] @ 1125d4 │ │ │ │ - ldr r2, [pc, #1492] @ 1125d8 │ │ │ │ - ldr r3, [pc, #1492] @ 1125dc │ │ │ │ + ldr r5, [pc, #1492] @ 112600 │ │ │ │ + ldr r2, [pc, #1492] @ 112604 │ │ │ │ + ldr r3, [pc, #1492] @ 112608 │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r1, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r5, r2] │ │ │ │ ldr r8, [r5, r3] │ │ │ │ ldr r1, [r7, #904] @ 0x388 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r8] │ │ │ │ bl 50378 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 112234 │ │ │ │ - ldr r3, [pc, #1440] @ 1125e0 │ │ │ │ + beq 112260 │ │ │ │ + ldr r3, [pc, #1440] @ 11260c │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 111d70 │ │ │ │ + bl 111d9c │ │ │ │ subs r4, r0, #0 │ │ │ │ - bne 1121cc │ │ │ │ + bne 1121f8 │ │ │ │ add fp, sp, #8 │ │ │ │ mov r0, fp │ │ │ │ bl aa4f0 │ │ │ │ ldr r1, [r7, #908] @ 0x38c │ │ │ │ ldr r0, [r8] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr r8, [sp, #12] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 112308 │ │ │ │ + beq 112334 │ │ │ │ mov r0, #2 │ │ │ │ bl 4ffe8 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 1123c0 │ │ │ │ + beq 1123ec │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 11255c │ │ │ │ - ldr r2, [pc, #1332] @ 1125e4 │ │ │ │ + beq 112588 │ │ │ │ + ldr r2, [pc, #1332] @ 112610 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 1125a8 │ │ │ │ - ldr r2, [pc, #1320] @ 1125e8 │ │ │ │ + beq 1125d4 │ │ │ │ + ldr r2, [pc, #1320] @ 112614 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 11252c │ │ │ │ + beq 112558 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 112558 │ │ │ │ + ble 112584 │ │ │ │ cmp r3, #1 │ │ │ │ str r6, [r4, #12] │ │ │ │ - beq 112558 │ │ │ │ + beq 112584 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [r4, #16] │ │ │ │ bl aa754 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 11210c │ │ │ │ + beq 112138 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 1122fc │ │ │ │ + beq 112328 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 112288 │ │ │ │ + beq 1122b4 │ │ │ │ ldm fp, {r0, r1, r2} │ │ │ │ bl aa6bc │ │ │ │ cmp sl, #0 │ │ │ │ - beq 112504 │ │ │ │ + beq 112530 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 112140 │ │ │ │ + beq 11216c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 1123b4 │ │ │ │ + beq 1123e0 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 112580 │ │ │ │ + beq 1125ac │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 112164 │ │ │ │ + beq 112190 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1123a8 │ │ │ │ + beq 1123d4 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 112530 │ │ │ │ + beq 11255c │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 112188 │ │ │ │ + beq 1121b4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 11239c │ │ │ │ - ldr r3, [pc, #1104] @ 1125e0 │ │ │ │ + beq 1123c8 │ │ │ │ + ldr r3, [pc, #1104] @ 11260c │ │ │ │ ldr r0, [r5, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #1092] @ 1125ec │ │ │ │ - ldr r3, [pc, #1060] @ 1125d0 │ │ │ │ + ldr r2, [pc, #1092] @ 112618 │ │ │ │ + ldr r3, [pc, #1060] @ 1125fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 112410 │ │ │ │ + bne 11243c │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1121f0 │ │ │ │ + beq 11221c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bne 1121f0 │ │ │ │ + bne 11221c │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 112214 │ │ │ │ + beq 112240 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 112214 │ │ │ │ + bne 112240 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [pc, #980] @ 1125f0 │ │ │ │ - ldr r1, [pc, #980] @ 1125f4 │ │ │ │ + ldr r3, [pc, #980] @ 11261c │ │ │ │ + ldr r1, [pc, #980] @ 112620 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ - b 1121a0 │ │ │ │ + b 1121cc │ │ │ │ add fp, sp, #8 │ │ │ │ mov r0, fp │ │ │ │ bl aa4f0 │ │ │ │ ldr r1, [r7, #908] @ 0x38c │ │ │ │ ldr r0, [r8] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr r8, [sp, #12] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - bne 112088 │ │ │ │ - ldr r3, [pc, #912] @ 1125f8 │ │ │ │ - ldr r1, [pc, #912] @ 1125fc │ │ │ │ - ldr r0, [pc, #912] @ 112600 │ │ │ │ + bne 1120b4 │ │ │ │ + ldr r3, [pc, #912] @ 112624 │ │ │ │ + ldr r1, [pc, #912] @ 112628 │ │ │ │ + ldr r0, [pc, #912] @ 11262c │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1248 @ 0x4e0 │ │ │ │ - ldr r2, [pc, #904] @ 112604 │ │ │ │ + ldr r2, [pc, #904] @ 112630 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ cmp sl, #0 │ │ │ │ - beq 1124b4 │ │ │ │ + beq 1124e0 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1122ac │ │ │ │ + beq 1122d8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 1123c8 │ │ │ │ + beq 1123f4 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 11248c │ │ │ │ + beq 1124b8 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1122d0 │ │ │ │ + beq 1122fc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1123d4 │ │ │ │ + beq 112400 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 112464 │ │ │ │ + beq 112490 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1122f4 │ │ │ │ + beq 112320 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 1123e0 │ │ │ │ + beq 11240c │ │ │ │ bl aa3f4 │ │ │ │ - b 11222c │ │ │ │ + b 112258 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11210c │ │ │ │ + b 112138 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 112324 │ │ │ │ + beq 112350 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 112404 │ │ │ │ + beq 112430 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 1124dc │ │ │ │ + beq 112508 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 112348 │ │ │ │ + beq 112374 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 1123f8 │ │ │ │ + beq 112424 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 11243c │ │ │ │ + beq 112468 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11236c │ │ │ │ + beq 112398 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1123ec │ │ │ │ + beq 112418 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 112414 │ │ │ │ + beq 112440 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11222c │ │ │ │ + beq 112258 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - bne 11222c │ │ │ │ + bne 112258 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11222c │ │ │ │ + b 112258 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 112188 │ │ │ │ + b 1121b4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 112164 │ │ │ │ + b 112190 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 112140 │ │ │ │ + b 11216c │ │ │ │ bl aa8fc │ │ │ │ - b 112098 │ │ │ │ + b 1120c4 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1122ac │ │ │ │ + b 1122d8 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1122d0 │ │ │ │ + b 1122fc │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1122f4 │ │ │ │ + b 112320 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11236c │ │ │ │ + b 112398 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 112348 │ │ │ │ + b 112374 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 112324 │ │ │ │ + b 112350 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #492] @ 112608 │ │ │ │ - ldr r1, [pc, #492] @ 11260c │ │ │ │ - ldr r0, [pc, #492] @ 112610 │ │ │ │ + ldr r3, [pc, #492] @ 112634 │ │ │ │ + ldr r1, [pc, #492] @ 112638 │ │ │ │ + ldr r0, [pc, #492] @ 11263c │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1248 @ 0x4e0 │ │ │ │ - ldr r2, [pc, #484] @ 112614 │ │ │ │ + ldr r2, [pc, #484] @ 112640 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #468] @ 112618 │ │ │ │ - ldr r1, [pc, #468] @ 11261c │ │ │ │ - ldr r0, [pc, #468] @ 112620 │ │ │ │ + ldr r3, [pc, #468] @ 112644 │ │ │ │ + ldr r1, [pc, #468] @ 112648 │ │ │ │ + ldr r0, [pc, #468] @ 11264c │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1248 @ 0x4e0 │ │ │ │ - ldr r2, [pc, #460] @ 112624 │ │ │ │ + ldr r2, [pc, #460] @ 112650 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #444] @ 112628 │ │ │ │ - ldr r1, [pc, #444] @ 11262c │ │ │ │ - ldr r0, [pc, #444] @ 112630 │ │ │ │ + ldr r3, [pc, #444] @ 112654 │ │ │ │ + ldr r1, [pc, #444] @ 112658 │ │ │ │ + ldr r0, [pc, #444] @ 11265c │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1248 @ 0x4e0 │ │ │ │ - ldr r2, [pc, #436] @ 112634 │ │ │ │ + ldr r2, [pc, #436] @ 112660 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #420] @ 112638 │ │ │ │ - ldr r1, [pc, #420] @ 11263c │ │ │ │ - ldr r0, [pc, #420] @ 112640 │ │ │ │ + ldr r3, [pc, #420] @ 112664 │ │ │ │ + ldr r1, [pc, #420] @ 112668 │ │ │ │ + ldr r0, [pc, #420] @ 11266c │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1248 @ 0x4e0 │ │ │ │ - ldr r2, [pc, #412] @ 112644 │ │ │ │ + ldr r2, [pc, #412] @ 112670 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #396] @ 112648 │ │ │ │ - ldr r1, [pc, #396] @ 11264c │ │ │ │ - ldr r0, [pc, #396] @ 112650 │ │ │ │ + ldr r3, [pc, #396] @ 112674 │ │ │ │ + ldr r1, [pc, #396] @ 112678 │ │ │ │ + ldr r0, [pc, #396] @ 11267c │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1248 @ 0x4e0 │ │ │ │ - ldr r2, [pc, #388] @ 112654 │ │ │ │ + ldr r2, [pc, #388] @ 112680 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #372] @ 112658 │ │ │ │ - ldr r1, [pc, #372] @ 11265c │ │ │ │ - ldr r0, [pc, #372] @ 112660 │ │ │ │ + ldr r3, [pc, #372] @ 112684 │ │ │ │ + ldr r1, [pc, #372] @ 112688 │ │ │ │ + ldr r0, [pc, #372] @ 11268c │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1248 @ 0x4e0 │ │ │ │ - ldr r2, [pc, #364] @ 112664 │ │ │ │ + ldr r2, [pc, #364] @ 112690 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #348] @ 112668 │ │ │ │ - ldr r1, [pc, #348] @ 11266c │ │ │ │ - ldr r0, [pc, #348] @ 112670 │ │ │ │ + ldr r3, [pc, #348] @ 112694 │ │ │ │ + ldr r1, [pc, #348] @ 112698 │ │ │ │ + ldr r0, [pc, #348] @ 11269c │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1248 @ 0x4e0 │ │ │ │ - ldr r2, [pc, #340] @ 112674 │ │ │ │ + ldr r2, [pc, #340] @ 1126a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ - ldr r3, [pc, #320] @ 112678 │ │ │ │ - ldr r1, [pc, #320] @ 11267c │ │ │ │ - ldr r0, [pc, #320] @ 112680 │ │ │ │ + ldr r3, [pc, #320] @ 1126a4 │ │ │ │ + ldr r1, [pc, #320] @ 1126a8 │ │ │ │ + ldr r0, [pc, #320] @ 1126ac │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1248 @ 0x4e0 │ │ │ │ - ldr r2, [pc, #312] @ 112684 │ │ │ │ + ldr r2, [pc, #312] @ 1126b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50554 │ │ │ │ - ldr r3, [pc, #292] @ 112688 │ │ │ │ - ldr r1, [pc, #292] @ 11268c │ │ │ │ - ldr r0, [pc, #292] @ 112690 │ │ │ │ + ldr r3, [pc, #292] @ 1126b4 │ │ │ │ + ldr r1, [pc, #292] @ 1126b8 │ │ │ │ + ldr r0, [pc, #292] @ 1126bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #268] @ 112694 │ │ │ │ - ldr r1, [pc, #268] @ 112698 │ │ │ │ - ldr r0, [pc, #268] @ 11269c │ │ │ │ + ldr r3, [pc, #268] @ 1126c0 │ │ │ │ + ldr r1, [pc, #268] @ 1126c4 │ │ │ │ + ldr r0, [pc, #268] @ 1126c8 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1248 @ 0x4e0 │ │ │ │ - ldr r2, [pc, #260] @ 1126a0 │ │ │ │ + ldr r2, [pc, #260] @ 1126cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #244] @ 1126a4 │ │ │ │ - ldr r1, [pc, #244] @ 1126a8 │ │ │ │ - ldr r0, [pc, #244] @ 1126ac │ │ │ │ + ldr r3, [pc, #244] @ 1126d0 │ │ │ │ + ldr r1, [pc, #244] @ 1126d4 │ │ │ │ + ldr r0, [pc, #244] @ 1126d8 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #240] @ 1126b0 │ │ │ │ + ldr r2, [pc, #240] @ 1126dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq lr, r2, r8 │ │ │ │ + @ instruction: 0x0032dfdc │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq sp, r2, r4, ror #31 │ │ │ │ + @ instruction: 0x0032dfb8 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eorseq sp, r2, r0, asr lr │ │ │ │ + eorseq sp, r2, r4, lsr #28 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - eoreq lr, lr, r4, lsr r2 │ │ │ │ - @ instruction: 0x00310efc │ │ │ │ - strdeq r2, [lr], -ip @ │ │ │ │ - eoreq r3, lr, r0, lsr r0 │ │ │ │ - muleq r4, r1, r6 │ │ │ │ - eorseq r0, r1, r8, asr #26 │ │ │ │ - eoreq r2, lr, r8, asr #28 │ │ │ │ - eoreq lr, lr, r8, lsl r0 │ │ │ │ - muleq r4, r4, r6 │ │ │ │ - eorseq r0, r1, r0, lsr #26 │ │ │ │ - eoreq r2, lr, r0, lsr #28 │ │ │ │ - eoreq sp, lr, r4, ror #31 │ │ │ │ - muleq r4, r3, r6 │ │ │ │ - @ instruction: 0x00310cf8 │ │ │ │ - strdeq r2, [lr], -r8 @ │ │ │ │ - eoreq sp, lr, r8, asr #31 │ │ │ │ - muleq r4, r9, r6 │ │ │ │ - @ instruction: 0x00310cd0 │ │ │ │ - ldrdeq r2, [lr], -r0 @ │ │ │ │ - mlaeq lr, r4, pc, sp @ │ │ │ │ - muleq r4, r8, r6 │ │ │ │ - eorseq r0, r1, r8, lsr #25 │ │ │ │ - eoreq r2, lr, r8, lsr #27 │ │ │ │ - eoreq sp, lr, r0, ror #30 │ │ │ │ - muleq r4, r7, r6 │ │ │ │ - eorseq r0, r1, r0, lsl #25 │ │ │ │ - eoreq r2, lr, r0, lsl #27 │ │ │ │ - eoreq sp, lr, r8, lsr pc │ │ │ │ - muleq r4, r2, r6 │ │ │ │ - eorseq r0, r1, r8, asr ip │ │ │ │ - eoreq r2, lr, r8, asr sp │ │ │ │ - eoreq sp, lr, r0, lsl pc │ │ │ │ - andeq r7, r4, sl, ror r6 │ │ │ │ - eorseq r0, r1, ip, lsr #24 │ │ │ │ - eoreq r2, lr, ip, lsr #26 │ │ │ │ - strdeq sp, [lr], -ip @ │ │ │ │ - andeq r7, r4, ip, ror r6 │ │ │ │ - eorseq ip, r0, r0, lsl ip │ │ │ │ - eoreq r2, lr, r0, lsr lr │ │ │ │ - eoreq r2, lr, ip, asr lr │ │ │ │ - @ instruction: 0x00310bdc │ │ │ │ - ldrdeq r2, [lr], -ip @ │ │ │ │ - eoreq sp, lr, r0, lsr #29 │ │ │ │ - andeq r7, r4, fp, ror r6 │ │ │ │ - eorseq ip, r0, r4, asr #23 │ │ │ │ - eoreq r2, lr, r0, lsr #27 │ │ │ │ - eoreq r5, lr, r8, asr #29 │ │ │ │ + eoreq lr, lr, r0, asr #14 │ │ │ │ + eorseq r1, r1, r8, lsl #8 │ │ │ │ + eoreq r3, lr, r8, lsl #10 │ │ │ │ + eoreq r3, lr, ip, lsr r5 │ │ │ │ + muleq r4, sl, r6 │ │ │ │ + eorseq r1, r1, r4, asr r2 │ │ │ │ + eoreq r3, lr, r4, asr r3 │ │ │ │ + eoreq lr, lr, r4, lsr #10 │ │ │ │ + muleq r4, sp, r6 │ │ │ │ + eorseq r1, r1, ip, lsr #4 │ │ │ │ + eoreq r3, lr, ip, lsr #6 │ │ │ │ + strdeq lr, [lr], -r0 @ │ │ │ │ + muleq r4, ip, r6 │ │ │ │ + eorseq r1, r1, r4, lsl #4 │ │ │ │ + eoreq r3, lr, r4, lsl #6 │ │ │ │ + ldrdeq lr, [lr], -r4 @ │ │ │ │ + andeq r7, r4, r2, lsr #13 │ │ │ │ + @ instruction: 0x003111dc │ │ │ │ + ldrdeq r3, [lr], -ip @ │ │ │ │ + eoreq lr, lr, r0, lsr #9 │ │ │ │ + andeq r7, r4, r1, lsr #13 │ │ │ │ + @ instruction: 0x003111b4 │ │ │ │ + @ instruction: 0x002e32b4 │ │ │ │ + eoreq lr, lr, ip, ror #8 │ │ │ │ + andeq r7, r4, r0, lsr #13 │ │ │ │ + eorseq r1, r1, ip, lsl #3 │ │ │ │ + eoreq r3, lr, ip, lsl #5 │ │ │ │ + eoreq lr, lr, r4, asr #8 │ │ │ │ + muleq r4, fp, r6 │ │ │ │ + eorseq r1, r1, r4, ror #2 │ │ │ │ + eoreq r3, lr, r4, ror #4 │ │ │ │ + eoreq lr, lr, ip, lsl r4 │ │ │ │ + andeq r7, r4, r3, lsl #13 │ │ │ │ + eorseq r1, r1, r8, lsr r1 │ │ │ │ + eoreq r3, lr, r8, lsr r2 │ │ │ │ + eoreq lr, lr, r8, lsl #8 │ │ │ │ + andeq r7, r4, r5, lsl #13 │ │ │ │ + eorseq sp, r0, ip, lsl r1 │ │ │ │ + eoreq r3, lr, ip, lsr r3 │ │ │ │ + eoreq r3, lr, r8, ror #6 │ │ │ │ + eorseq r1, r1, r8, ror #1 │ │ │ │ + eoreq r3, lr, r8, ror #3 │ │ │ │ + eoreq lr, lr, ip, lsr #7 │ │ │ │ + andeq r7, r4, r4, lsl #13 │ │ │ │ + ldrsbeq sp, [r0], -r0 @ │ │ │ │ + eoreq r3, lr, ip, lsr #5 │ │ │ │ + ldrdeq r6, [lr], -r4 @ │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ -001126b4 : │ │ │ │ +001126e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #128] @ 112758 │ │ │ │ + ldr r3, [pc, #128] @ 112784 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, ip │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #108] @ 11275c │ │ │ │ + ldr r5, [pc, #108] @ 112788 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 112750 │ │ │ │ - ldr r3, [pc, #96] @ 112760 │ │ │ │ + beq 11277c │ │ │ │ + ldr r3, [pc, #96] @ 11278c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 11271c │ │ │ │ + bne 112748 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 111fd8 │ │ │ │ - ldr r0, [pc, #64] @ 112764 │ │ │ │ + b 112004 │ │ │ │ + ldr r0, [pc, #64] @ 112790 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #52] @ 112768 │ │ │ │ - ldr r1, [pc, #52] @ 11276c │ │ │ │ - ldr r0, [pc, #52] @ 112770 │ │ │ │ + ldr r3, [pc, #52] @ 112794 │ │ │ │ + ldr r1, [pc, #52] @ 112798 │ │ │ │ + ldr r0, [pc, #52] @ 11279c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eorseq r2, r4, r0, lsr r4 │ │ │ │ - eorseq sp, r2, ip, lsl #18 │ │ │ │ + eorseq r2, r4, r4, lsl #8 │ │ │ │ + eorseq sp, r2, r0, ror #17 │ │ │ │ andeq r0, r0, r4, lsl #21 │ │ │ │ - strdeq ip, [lr], -r0 @ │ │ │ │ + strdeq sp, [lr], -ip @ │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq sp, lr, r8, lsr sp │ │ │ │ - eoreq ip, lr, r0, asr #23 │ │ │ │ + eoreq lr, lr, r4, asr #4 │ │ │ │ + eoreq sp, lr, ip, asr #1 │ │ │ │ │ │ │ │ -00112774 : │ │ │ │ +001127a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ - ldr r6, [pc, #748] @ 112a7c │ │ │ │ + ldr r6, [pc, #748] @ 112aa8 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ - beq 112958 │ │ │ │ + beq 112984 │ │ │ │ ldr ip, [r4] │ │ │ │ ldr r5, [r4, #36] @ 0x24 │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ addne ip, ip, #1 │ │ │ │ strne ip, [r4] │ │ │ │ cmp r5, #1 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ - beq 112994 │ │ │ │ + beq 1129c0 │ │ │ │ tst r5, #1 │ │ │ │ - bne 1129dc │ │ │ │ + bne 112a08 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 112840 │ │ │ │ - ldr r0, [pc, #680] @ 112a80 │ │ │ │ + bne 11286c │ │ │ │ + ldr r0, [pc, #680] @ 112aac │ │ │ │ ldr r0, [r6, r0] │ │ │ │ cmp r1, r0 │ │ │ │ - beq 1128ac │ │ │ │ + beq 1128d8 │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 112808 │ │ │ │ + beq 112834 │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ str ip, [r4] │ │ │ │ - bne 112808 │ │ │ │ + bne 112834 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #612] @ 112a84 │ │ │ │ - ldr r1, [pc, #612] @ 112a88 │ │ │ │ + ldr r3, [pc, #612] @ 112ab0 │ │ │ │ + ldr r1, [pc, #612] @ 112ab4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #608] @ 112a8c │ │ │ │ - ldr r2, [pc, #608] @ 112a90 │ │ │ │ + ldr r0, [pc, #608] @ 112ab8 │ │ │ │ + ldr r2, [pc, #608] @ 112abc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 11289c │ │ │ │ + b 1128c8 │ │ │ │ cmp r5, #2 │ │ │ │ - beq 1128f8 │ │ │ │ + beq 112924 │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 112868 │ │ │ │ + beq 112894 │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ str ip, [r4] │ │ │ │ - bne 112868 │ │ │ │ + bne 112894 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [pc, #548] @ 112a94 │ │ │ │ + ldr r3, [pc, #548] @ 112ac0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fea4 │ │ │ │ - ldr r3, [pc, #516] @ 112a84 │ │ │ │ - ldr r1, [pc, #532] @ 112a98 │ │ │ │ - ldr r0, [pc, #532] @ 112a9c │ │ │ │ + ldr r3, [pc, #516] @ 112ab0 │ │ │ │ + ldr r1, [pc, #532] @ 112ac4 │ │ │ │ + ldr r0, [pc, #532] @ 112ac8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r2, [pc, #512] @ 112a90 │ │ │ │ + ldr r2, [pc, #512] @ 112abc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r5, [r4, #16] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 112a30 │ │ │ │ + beq 112a5c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ ldrne ip, [r4] │ │ │ │ mov r3, #2 │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ - beq 1128a0 │ │ │ │ + beq 1128cc │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ str ip, [r4] │ │ │ │ - bne 1128a0 │ │ │ │ + bne 1128cc │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1128a0 │ │ │ │ - ldr r2, [pc, #384] @ 112a80 │ │ │ │ + b 1128cc │ │ │ │ + ldr r2, [pc, #384] @ 112aac │ │ │ │ ldr r2, [r6, r2] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 112a08 │ │ │ │ + beq 112a34 │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 112920 │ │ │ │ + beq 11294c │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ str ip, [r4] │ │ │ │ - beq 1129f4 │ │ │ │ + beq 112a20 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #332] @ 112a84 │ │ │ │ - ldr r1, [pc, #356] @ 112aa0 │ │ │ │ + ldr r3, [pc, #332] @ 112ab0 │ │ │ │ + ldr r1, [pc, #356] @ 112acc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #352] @ 112aa4 │ │ │ │ - ldr r2, [pc, #352] @ 112aa8 │ │ │ │ + ldr r0, [pc, #352] @ 112ad0 │ │ │ │ + ldr r2, [pc, #352] @ 112ad4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 11289c │ │ │ │ - ldr r3, [pc, #292] @ 112a84 │ │ │ │ - ldr r0, [pc, #300] @ 112a90 │ │ │ │ + b 1128c8 │ │ │ │ + ldr r3, [pc, #292] @ 112ab0 │ │ │ │ + ldr r0, [pc, #300] @ 112abc │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r1, [pc, #320] @ 112aac │ │ │ │ + ldr r1, [pc, #320] @ 112ad8 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #316] @ 112ab0 │ │ │ │ + ldr r3, [pc, #316] @ 112adc │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #312] @ 112ab4 │ │ │ │ - ldr r0, [pc, #312] @ 112ab8 │ │ │ │ + ldr r2, [pc, #312] @ 112ae0 │ │ │ │ + ldr r0, [pc, #312] @ 112ae4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 11289c │ │ │ │ - ldr r3, [pc, #232] @ 112a84 │ │ │ │ - ldr r1, [pc, #240] @ 112a90 │ │ │ │ + b 1128c8 │ │ │ │ + ldr r3, [pc, #232] @ 112ab0 │ │ │ │ + ldr r1, [pc, #240] @ 112abc │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r3, [pc, #276] @ 112abc │ │ │ │ + ldr r3, [pc, #276] @ 112ae8 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r2, [pc, #268] @ 112ac0 │ │ │ │ - ldr r0, [pc, #268] @ 112ac4 │ │ │ │ + ldr r2, [pc, #268] @ 112aec │ │ │ │ + ldr r0, [pc, #268] @ 112af0 │ │ │ │ str r1, [sp] │ │ │ │ - ldr r1, [pc, #264] @ 112ac8 │ │ │ │ + ldr r1, [pc, #264] @ 112af4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 11289c │ │ │ │ + b 1128c8 │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ ldr ip, [r4] │ │ │ │ - b 112848 │ │ │ │ + b 112874 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - b 112920 │ │ │ │ + b 11294c │ │ │ │ mvn r3, #1 │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ - beq 112a28 │ │ │ │ + beq 112a54 │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ str ip, [r4] │ │ │ │ - beq 112a70 │ │ │ │ + beq 112a9c │ │ │ │ bl 718b4 │ │ │ │ - b 11289c │ │ │ │ - ldr r3, [pc, #76] @ 112a84 │ │ │ │ - ldr r1, [pc, #108] @ 112aa8 │ │ │ │ + b 1128c8 │ │ │ │ + ldr r3, [pc, #76] @ 112ab0 │ │ │ │ + ldr r1, [pc, #108] @ 112ad4 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r3, [pc, #136] @ 112acc │ │ │ │ + ldr r3, [pc, #136] @ 112af8 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #124] @ 112ad0 │ │ │ │ - ldr r1, [pc, #124] @ 112ad4 │ │ │ │ - ldr r0, [pc, #124] @ 112ad8 │ │ │ │ + ldr r2, [pc, #124] @ 112afc │ │ │ │ + ldr r1, [pc, #124] @ 112b00 │ │ │ │ + ldr r0, [pc, #124] @ 112b04 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 1129d0 │ │ │ │ + b 1129fc │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 112a28 │ │ │ │ - eorseq sp, r2, r4, ror #16 │ │ │ │ + b 112a54 │ │ │ │ + eorseq sp, r2, r8, lsr r8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq ip, lr, r8, lsr fp │ │ │ │ - ldrdeq ip, [lr], -r0 @ │ │ │ │ + eoreq sp, lr, r4, asr #32 │ │ │ │ + ldrdeq ip, [lr], -ip @ │ │ │ │ andeq r0, r0, r7, asr #3 │ │ │ │ andeq r0, r0, ip, ror fp │ │ │ │ - ldrdeq ip, [lr], -r8 @ │ │ │ │ - eoreq ip, lr, r0, ror sl │ │ │ │ - eoreq ip, lr, r0, lsr #20 │ │ │ │ - @ instruction: 0x002ec9b8 │ │ │ │ + eoreq ip, lr, r4, ror #31 │ │ │ │ + eoreq ip, lr, ip, ror pc │ │ │ │ + eoreq ip, lr, ip, lsr #30 │ │ │ │ + eoreq ip, lr, r4, asr #29 │ │ │ │ andeq r0, r0, r9, asr #3 │ │ │ │ - eoreq ip, lr, r4, ror #19 │ │ │ │ - strdeq sp, [lr], -r0 @ │ │ │ │ - eoreq ip, lr, r4, asr #21 │ │ │ │ - eoreq ip, lr, ip, ror r9 │ │ │ │ - eoreq sp, lr, r0, lsr sl │ │ │ │ - eoreq lr, lr, r0, asr r5 │ │ │ │ - eoreq ip, lr, ip, lsr r9 │ │ │ │ - eoreq ip, lr, r4, lsr #19 │ │ │ │ - eoreq lr, lr, r8, asr #3 │ │ │ │ - @ instruction: 0x002ee4b4 │ │ │ │ - eoreq ip, lr, r8, lsl #18 │ │ │ │ - eoreq ip, lr, r0, lsr #17 │ │ │ │ + strdeq ip, [lr], -r0 @ │ │ │ │ + strdeq sp, [lr], -ip @ │ │ │ │ + ldrdeq ip, [lr], -r0 @ │ │ │ │ + eoreq ip, lr, r8, lsl #29 │ │ │ │ + eoreq sp, lr, ip, lsr pc │ │ │ │ + eoreq lr, lr, ip, asr sl │ │ │ │ + eoreq ip, lr, r8, asr #28 │ │ │ │ + @ instruction: 0x002eceb0 │ │ │ │ + ldrdeq lr, [lr], -r4 @ │ │ │ │ + eoreq lr, lr, r0, asr #19 │ │ │ │ + eoreq ip, lr, r4, lsl lr │ │ │ │ + eoreq ip, lr, ip, lsr #27 │ │ │ │ │ │ │ │ -00112adc : │ │ │ │ +00112b08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr ip, [pc, #172] @ 112ba0 │ │ │ │ + ldr ip, [pc, #172] @ 112bcc │ │ │ │ mov r4, r1 │ │ │ │ mov lr, r0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r4 │ │ │ │ mov r4, lr │ │ │ │ - ldr lr, [pc, #152] @ 112ba4 │ │ │ │ + ldr lr, [pc, #152] @ 112bd0 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #156 @ 0x9c │ │ │ │ - ldr ip, [pc, #140] @ 112ba8 │ │ │ │ + ldr ip, [pc, #140] @ 112bd4 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ add ip, sp, #32 │ │ │ │ @@ -201303,1076 +201314,1076 @@ │ │ │ │ str ip, [sp, #8] │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #4] │ │ │ │ add ip, sp, #20 │ │ │ │ str ip, [sp] │ │ │ │ bl a31b0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 112b70 │ │ │ │ + beq 112b9c │ │ │ │ add r1, sp, #20 │ │ │ │ ldm r1, {r1, r2, r3, ip} │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 112774 │ │ │ │ - ldr r2, [pc, #52] @ 112bac │ │ │ │ - ldr r3, [pc, #44] @ 112ba8 │ │ │ │ + bl 1127a0 │ │ │ │ + ldr r2, [pc, #52] @ 112bd8 │ │ │ │ + ldr r3, [pc, #44] @ 112bd4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 112b9c │ │ │ │ + bne 112bc8 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, pc} │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq r2, r4, r0, lsl r0 │ │ │ │ - eorseq sp, r2, r0, ror #9 │ │ │ │ + eorseq r1, r4, r4, ror #31 │ │ │ │ + @ instruction: 0x0032d4b4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq sp, r2, r0, lsl #9 │ │ │ │ + eorseq sp, r2, r4, asr r4 │ │ │ │ │ │ │ │ -00112bb0 : │ │ │ │ +00112bdc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r3, [pc, #36] @ 112bec │ │ │ │ - ldr r2, [pc, #36] @ 112bf0 │ │ │ │ + ldr r3, [pc, #36] @ 112c18 │ │ │ │ + ldr r2, [pc, #36] @ 112c1c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 112774 │ │ │ │ + bl 1127a0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - eorseq sp, r2, r0, lsr r4 │ │ │ │ + eorseq sp, r2, r4, lsl #8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -00112bf4 : │ │ │ │ +00112c20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #128] @ 112c98 │ │ │ │ + ldr r3, [pc, #128] @ 112cc4 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, ip │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #108] @ 112c9c │ │ │ │ + ldr r5, [pc, #108] @ 112cc8 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 112c90 │ │ │ │ - ldr r3, [pc, #96] @ 112ca0 │ │ │ │ + beq 112cbc │ │ │ │ + ldr r3, [pc, #96] @ 112ccc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 112c5c │ │ │ │ + bne 112c88 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 112bb0 │ │ │ │ - ldr r0, [pc, #64] @ 112ca4 │ │ │ │ + b 112bdc │ │ │ │ + ldr r0, [pc, #64] @ 112cd0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #52] @ 112ca8 │ │ │ │ - ldr r1, [pc, #52] @ 112cac │ │ │ │ - ldr r0, [pc, #52] @ 112cb0 │ │ │ │ + ldr r3, [pc, #52] @ 112cd4 │ │ │ │ + ldr r1, [pc, #52] @ 112cd8 │ │ │ │ + ldr r0, [pc, #52] @ 112cdc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x00341ef0 │ │ │ │ - eorseq sp, r2, ip, asr #7 │ │ │ │ + eorseq r1, r4, r4, asr #29 │ │ │ │ + eorseq sp, r2, r0, lsr #7 │ │ │ │ andeq r0, r0, r0, ror #23 │ │ │ │ - ldrdeq ip, [lr], -r0 @ │ │ │ │ + ldrdeq ip, [lr], -ip @ │ │ │ │ muleq r0, r0, r5 │ │ │ │ - mlaeq lr, r8, r7, sp │ │ │ │ - eoreq ip, lr, r0, lsl #13 │ │ │ │ + eoreq sp, lr, r4, lsr #25 │ │ │ │ + eoreq ip, lr, ip, lsl #23 │ │ │ │ │ │ │ │ -00112cb4 : │ │ │ │ +00112ce0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #40] @ 112cf4 │ │ │ │ - ldr r3, [pc, #40] @ 112cf8 │ │ │ │ + ldr ip, [pc, #40] @ 112d20 │ │ │ │ + ldr r3, [pc, #40] @ 112d24 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 112774 │ │ │ │ + bl 1127a0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - eorseq sp, r2, ip, lsr #6 │ │ │ │ + eorseq sp, r2, r0, lsl #6 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -00112cfc : │ │ │ │ +00112d28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #216] @ 112df8 │ │ │ │ + ldr ip, [pc, #216] @ 112e24 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #208] @ 112dfc │ │ │ │ + ldr r3, [pc, #208] @ 112e28 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #184] @ 112e00 │ │ │ │ + ldr r3, [pc, #184] @ 112e2c │ │ │ │ add ip, sp, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str ip, [sp] │ │ │ │ bl a3100 │ │ │ │ - ldr r5, [pc, #164] @ 112e04 │ │ │ │ + ldr r5, [pc, #164] @ 112e30 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 112dec │ │ │ │ - ldr r3, [pc, #152] @ 112e08 │ │ │ │ + beq 112e18 │ │ │ │ + ldr r3, [pc, #152] @ 112e34 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 112db8 │ │ │ │ + bne 112de4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 112cb4 │ │ │ │ - ldr r2, [pc, #120] @ 112e0c │ │ │ │ - ldr r3, [pc, #100] @ 112dfc │ │ │ │ + bl 112ce0 │ │ │ │ + ldr r2, [pc, #120] @ 112e38 │ │ │ │ + ldr r3, [pc, #100] @ 112e28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 112df4 │ │ │ │ + bne 112e20 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #80] @ 112e10 │ │ │ │ + ldr r0, [pc, #80] @ 112e3c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #68] @ 112e14 │ │ │ │ - ldr r1, [pc, #68] @ 112e18 │ │ │ │ - ldr r0, [pc, #68] @ 112e1c │ │ │ │ + ldr r3, [pc, #68] @ 112e40 │ │ │ │ + ldr r1, [pc, #68] @ 112e44 │ │ │ │ + ldr r0, [pc, #68] @ 112e48 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 112d8c │ │ │ │ + b 112db8 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x0032d2d0 │ │ │ │ + eorseq sp, r2, r4, lsr #5 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r1, r4, r0, asr #27 │ │ │ │ - mlaseq r2, ip, r2, sp │ │ │ │ + mlaseq r4, r4, sp, r1 │ │ │ │ + eorseq sp, r2, r0, ror r2 │ │ │ │ andeq r0, r0, r0, ror #23 │ │ │ │ - eorseq sp, r2, r4, ror #4 │ │ │ │ - eoreq ip, lr, r4, ror r6 │ │ │ │ + eorseq sp, r2, r8, lsr r2 │ │ │ │ + eoreq ip, lr, r0, lsl #23 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq sp, lr, r8, asr #12 │ │ │ │ - eoreq ip, lr, r4, lsr #10 │ │ │ │ + eoreq sp, lr, r4, asr fp │ │ │ │ + eoreq ip, lr, r0, lsr sl │ │ │ │ │ │ │ │ -00112e20 : │ │ │ │ +00112e4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r2, #0 │ │ │ │ - ldr r2, [pc, #256] @ 112f3c │ │ │ │ + ldr r2, [pc, #256] @ 112f68 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, r3 │ │ │ │ - beq 112ee8 │ │ │ │ + beq 112f14 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - ldr r3, [pc, #224] @ 112f40 │ │ │ │ + ldr r3, [pc, #224] @ 112f6c │ │ │ │ ldr r2, [r2, r3] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 112ed0 │ │ │ │ + beq 112efc │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 112774 │ │ │ │ + bl 1127a0 │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 112ea8 │ │ │ │ + beq 112ed4 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 112f20 │ │ │ │ + beq 112f4c │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 112ec4 │ │ │ │ + beq 112ef0 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r6] │ │ │ │ - beq 112f0c │ │ │ │ + beq 112f38 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2] │ │ │ │ mov r6, r2 │ │ │ │ - b 112e78 │ │ │ │ - ldr r3, [pc, #80] @ 112f40 │ │ │ │ + b 112ea4 │ │ │ │ + ldr r3, [pc, #80] @ 112f6c │ │ │ │ ldr r2, [r2, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 112f2c │ │ │ │ + beq 112f58 │ │ │ │ add r3, r3, #1 │ │ │ │ mov r4, r2 │ │ │ │ str r3, [r2] │ │ │ │ - b 112e60 │ │ │ │ + b 112e8c │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 112ea8 │ │ │ │ + b 112ed4 │ │ │ │ cmp r6, #0 │ │ │ │ mov r4, r2 │ │ │ │ - bne 112e68 │ │ │ │ - b 112ee0 │ │ │ │ - @ instruction: 0x0032d1bc │ │ │ │ + bne 112e94 │ │ │ │ + b 112f0c │ │ │ │ + mlaseq r2, r0, r1, sp │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -00112f44 : │ │ │ │ +00112f70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #248] @ 113060 │ │ │ │ + ldr ip, [pc, #248] @ 11308c │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #240] @ 113064 │ │ │ │ + ldr r3, [pc, #240] @ 113090 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #216] @ 113068 │ │ │ │ + ldr r3, [pc, #216] @ 113094 │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ add ip, sp, #20 │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, sp, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ mov ip, #0 │ │ │ │ str ip, [sp, #20] │ │ │ │ str ip, [sp, #24] │ │ │ │ bl a31b0 │ │ │ │ - ldr r5, [pc, #168] @ 11306c │ │ │ │ + ldr r5, [pc, #168] @ 113098 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 113054 │ │ │ │ - ldr r3, [pc, #156] @ 113070 │ │ │ │ + beq 113080 │ │ │ │ + ldr r3, [pc, #156] @ 11309c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 113020 │ │ │ │ + bne 11304c │ │ │ │ add r1, sp, #16 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ mov r0, r4 │ │ │ │ - bl 112e20 │ │ │ │ - ldr r2, [pc, #120] @ 113074 │ │ │ │ - ldr r3, [pc, #100] @ 113064 │ │ │ │ + bl 112e4c │ │ │ │ + ldr r2, [pc, #120] @ 1130a0 │ │ │ │ + ldr r3, [pc, #100] @ 113090 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 11305c │ │ │ │ + bne 113088 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #80] @ 113078 │ │ │ │ + ldr r0, [pc, #80] @ 1130a4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #68] @ 11307c │ │ │ │ - ldr r1, [pc, #68] @ 113080 │ │ │ │ - ldr r0, [pc, #68] @ 113084 │ │ │ │ + ldr r3, [pc, #68] @ 1130a8 │ │ │ │ + ldr r1, [pc, #68] @ 1130ac │ │ │ │ + ldr r0, [pc, #68] @ 1130b0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 112ff4 │ │ │ │ + b 113020 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq sp, r2, r8, lsl #1 │ │ │ │ + eorseq sp, r2, ip, asr r0 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r1, r4, ip, ror #22 │ │ │ │ - eorseq sp, r2, r8, lsr r0 │ │ │ │ + eorseq r1, r4, r0, asr #22 │ │ │ │ + eorseq sp, r2, ip │ │ │ │ andeq r0, r0, r0, ror #23 │ │ │ │ - @ instruction: 0x0032cffc │ │ │ │ - eoreq ip, lr, ip, lsl #8 │ │ │ │ + @ instruction: 0x0032cfd0 │ │ │ │ + eoreq ip, lr, r8, lsl r9 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq sp, lr, r8, ror #7 │ │ │ │ - @ instruction: 0x002ec2bc │ │ │ │ + strdeq sp, [lr], -r4 @ │ │ │ │ + eoreq ip, lr, r8, asr #15 │ │ │ │ │ │ │ │ -00113088 : │ │ │ │ +001130b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ - ldr ip, [pc, #1460] @ 113654 │ │ │ │ - ldr r1, [pc, #1460] @ 113658 │ │ │ │ + ldr ip, [pc, #1460] @ 113680 │ │ │ │ + ldr r1, [pc, #1460] @ 113684 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [ip, r1] │ │ │ │ - ldr r5, [pc, #1452] @ 11365c │ │ │ │ - ldr r2, [pc, #1452] @ 113660 │ │ │ │ - ldr r3, [pc, #1452] @ 113664 │ │ │ │ + ldr r5, [pc, #1452] @ 113688 │ │ │ │ + ldr r2, [pc, #1452] @ 11368c │ │ │ │ + ldr r3, [pc, #1452] @ 113690 │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r1, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r5, r2] │ │ │ │ ldr r8, [r5, r3] │ │ │ │ ldr r1, [r7, #904] @ 0x388 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r8] │ │ │ │ bl 50378 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 1132e4 │ │ │ │ - ldr r3, [pc, #1400] @ 113668 │ │ │ │ + beq 113310 │ │ │ │ + ldr r3, [pc, #1400] @ 113694 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 112e20 │ │ │ │ + bl 112e4c │ │ │ │ subs r4, r0, #0 │ │ │ │ - bne 11327c │ │ │ │ + bne 1132a8 │ │ │ │ add fp, sp, #8 │ │ │ │ mov r0, fp │ │ │ │ bl aa4f0 │ │ │ │ ldr r1, [r7, #908] @ 0x38c │ │ │ │ ldr r0, [r8] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr r8, [sp, #12] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 1133b4 │ │ │ │ + beq 1133e0 │ │ │ │ mov r0, #2 │ │ │ │ bl 4ffe8 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 11346c │ │ │ │ + beq 113498 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1135e8 │ │ │ │ - ldr r2, [pc, #1292] @ 11366c │ │ │ │ + beq 113614 │ │ │ │ + ldr r2, [pc, #1292] @ 113698 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 113630 │ │ │ │ - ldr r2, [pc, #1280] @ 113670 │ │ │ │ + beq 11365c │ │ │ │ + ldr r2, [pc, #1280] @ 11369c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 1135bc │ │ │ │ + beq 1135e8 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 1135e4 │ │ │ │ + ble 113610 │ │ │ │ cmp r3, #1 │ │ │ │ str r6, [r4, #12] │ │ │ │ - beq 1135e4 │ │ │ │ + beq 113610 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [r4, #16] │ │ │ │ bl aa754 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 1131bc │ │ │ │ + beq 1131e8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 1133a8 │ │ │ │ + beq 1133d4 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 113334 │ │ │ │ + beq 113360 │ │ │ │ ldm fp, {r0, r1, r2} │ │ │ │ bl aa6bc │ │ │ │ cmp sl, #0 │ │ │ │ - beq 113598 │ │ │ │ + beq 1135c4 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1131f0 │ │ │ │ + beq 11321c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 113460 │ │ │ │ + beq 11348c │ │ │ │ cmp r8, #0 │ │ │ │ - beq 11360c │ │ │ │ + beq 113638 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 113214 │ │ │ │ + beq 113240 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 113454 │ │ │ │ + beq 113480 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 1135c0 │ │ │ │ + beq 1135ec │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 113238 │ │ │ │ + beq 113264 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 113448 │ │ │ │ - ldr r3, [pc, #1064] @ 113668 │ │ │ │ + beq 113474 │ │ │ │ + ldr r3, [pc, #1064] @ 113694 │ │ │ │ ldr r0, [r5, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #1052] @ 113674 │ │ │ │ - ldr r3, [pc, #1020] @ 113658 │ │ │ │ + ldr r2, [pc, #1052] @ 1136a0 │ │ │ │ + ldr r3, [pc, #1020] @ 113684 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 1134bc │ │ │ │ + bne 1134e8 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1132a0 │ │ │ │ + beq 1132cc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bne 1132a0 │ │ │ │ + bne 1132cc │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1132c4 │ │ │ │ + beq 1132f0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 1132c4 │ │ │ │ + bne 1132f0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [pc, #940] @ 113678 │ │ │ │ - ldr r1, [pc, #940] @ 11367c │ │ │ │ + ldr r3, [pc, #940] @ 1136a4 │ │ │ │ + ldr r1, [pc, #940] @ 1136a8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ - b 113250 │ │ │ │ + b 11327c │ │ │ │ add fp, sp, #8 │ │ │ │ mov r0, fp │ │ │ │ bl aa4f0 │ │ │ │ ldr r1, [r7, #908] @ 0x38c │ │ │ │ ldr r0, [r8] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr r8, [sp, #12] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - bne 113138 │ │ │ │ - ldr r3, [pc, #872] @ 113680 │ │ │ │ - ldr r1, [pc, #872] @ 113684 │ │ │ │ - ldr r0, [pc, #872] @ 113688 │ │ │ │ + bne 113164 │ │ │ │ + ldr r3, [pc, #872] @ 1136ac │ │ │ │ + ldr r1, [pc, #872] @ 1136b0 │ │ │ │ + ldr r0, [pc, #872] @ 1136b4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #868] @ 11368c │ │ │ │ + ldr r2, [pc, #868] @ 1136b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #1216 @ 0x4c0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ cmp sl, #0 │ │ │ │ - beq 113550 │ │ │ │ + beq 11357c │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 113358 │ │ │ │ + beq 113384 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 113474 │ │ │ │ + beq 1134a0 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 11352c │ │ │ │ + beq 113558 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11337c │ │ │ │ + beq 1133a8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 113480 │ │ │ │ + beq 1134ac │ │ │ │ cmp r9, #0 │ │ │ │ - beq 113508 │ │ │ │ + beq 113534 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1133a0 │ │ │ │ + beq 1133cc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 11348c │ │ │ │ + beq 1134b8 │ │ │ │ bl aa3f4 │ │ │ │ - b 1132dc │ │ │ │ + b 113308 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1131bc │ │ │ │ + b 1131e8 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1133d0 │ │ │ │ + beq 1133fc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 1134b0 │ │ │ │ + beq 1134dc │ │ │ │ cmp sl, #0 │ │ │ │ - beq 113574 │ │ │ │ + beq 1135a0 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1133f4 │ │ │ │ + beq 113420 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 1134a4 │ │ │ │ + beq 1134d0 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 1134e4 │ │ │ │ + beq 113510 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 113418 │ │ │ │ + beq 113444 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 113498 │ │ │ │ + beq 1134c4 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 1134c0 │ │ │ │ + beq 1134ec │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1132dc │ │ │ │ + beq 113308 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - bne 1132dc │ │ │ │ + bne 113308 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1132dc │ │ │ │ + b 113308 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 113238 │ │ │ │ + b 113264 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 113214 │ │ │ │ + b 113240 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1131f0 │ │ │ │ + b 11321c │ │ │ │ bl aa8fc │ │ │ │ - b 113148 │ │ │ │ + b 113174 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 113358 │ │ │ │ + b 113384 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11337c │ │ │ │ + b 1133a8 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1133a0 │ │ │ │ + b 1133cc │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 113418 │ │ │ │ + b 113444 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1133f4 │ │ │ │ + b 113420 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1133d0 │ │ │ │ + b 1133fc │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #456] @ 113690 │ │ │ │ - ldr r1, [pc, #456] @ 113694 │ │ │ │ - ldr r0, [pc, #456] @ 113698 │ │ │ │ + ldr r3, [pc, #456] @ 1136bc │ │ │ │ + ldr r1, [pc, #456] @ 1136c0 │ │ │ │ + ldr r0, [pc, #456] @ 1136c4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #452] @ 11369c │ │ │ │ + ldr r2, [pc, #452] @ 1136c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #1216 @ 0x4c0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #436] @ 1136a0 │ │ │ │ - ldr r1, [pc, #436] @ 1136a4 │ │ │ │ - ldr r0, [pc, #436] @ 1136a8 │ │ │ │ + ldr r3, [pc, #436] @ 1136cc │ │ │ │ + ldr r1, [pc, #436] @ 1136d0 │ │ │ │ + ldr r0, [pc, #436] @ 1136d4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #432] @ 1136ac │ │ │ │ + ldr r2, [pc, #432] @ 1136d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #1216 @ 0x4c0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #416] @ 1136b0 │ │ │ │ - ldr r1, [pc, #416] @ 1136b4 │ │ │ │ - ldr r0, [pc, #416] @ 1136b8 │ │ │ │ + ldr r3, [pc, #416] @ 1136dc │ │ │ │ + ldr r1, [pc, #416] @ 1136e0 │ │ │ │ + ldr r0, [pc, #416] @ 1136e4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #412] @ 1136bc │ │ │ │ + ldr r2, [pc, #412] @ 1136e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #1216 @ 0x4c0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #396] @ 1136c0 │ │ │ │ - ldr r1, [pc, #396] @ 1136c4 │ │ │ │ - ldr r0, [pc, #396] @ 1136c8 │ │ │ │ + ldr r3, [pc, #396] @ 1136ec │ │ │ │ + ldr r1, [pc, #396] @ 1136f0 │ │ │ │ + ldr r0, [pc, #396] @ 1136f4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #392] @ 1136cc │ │ │ │ + ldr r2, [pc, #392] @ 1136f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #1216 @ 0x4c0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #376] @ 1136d0 │ │ │ │ - ldr r1, [pc, #376] @ 1136d4 │ │ │ │ - ldr r0, [pc, #376] @ 1136d8 │ │ │ │ + ldr r3, [pc, #376] @ 1136fc │ │ │ │ + ldr r1, [pc, #376] @ 113700 │ │ │ │ + ldr r0, [pc, #376] @ 113704 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #372] @ 1136dc │ │ │ │ + ldr r2, [pc, #372] @ 113708 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #1216 @ 0x4c0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #356] @ 1136e0 │ │ │ │ - ldr r1, [pc, #356] @ 1136e4 │ │ │ │ - ldr r0, [pc, #356] @ 1136e8 │ │ │ │ + ldr r3, [pc, #356] @ 11370c │ │ │ │ + ldr r1, [pc, #356] @ 113710 │ │ │ │ + ldr r0, [pc, #356] @ 113714 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #352] @ 1136ec │ │ │ │ + ldr r2, [pc, #352] @ 113718 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #1216 @ 0x4c0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #336] @ 1136f0 │ │ │ │ - ldr r1, [pc, #336] @ 1136f4 │ │ │ │ - ldr r0, [pc, #336] @ 1136f8 │ │ │ │ + ldr r3, [pc, #336] @ 11371c │ │ │ │ + ldr r1, [pc, #336] @ 113720 │ │ │ │ + ldr r0, [pc, #336] @ 113724 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #332] @ 1136fc │ │ │ │ + ldr r2, [pc, #332] @ 113728 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #1216 @ 0x4c0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ - ldr r3, [pc, #312] @ 113700 │ │ │ │ - ldr r1, [pc, #312] @ 113704 │ │ │ │ - ldr r0, [pc, #312] @ 113708 │ │ │ │ + ldr r3, [pc, #312] @ 11372c │ │ │ │ + ldr r1, [pc, #312] @ 113730 │ │ │ │ + ldr r0, [pc, #312] @ 113734 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #308] @ 11370c │ │ │ │ + ldr r2, [pc, #308] @ 113738 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #1216 @ 0x4c0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50554 │ │ │ │ - ldr r3, [pc, #288] @ 113710 │ │ │ │ - ldr r1, [pc, #288] @ 113714 │ │ │ │ - ldr r0, [pc, #288] @ 113718 │ │ │ │ + ldr r3, [pc, #288] @ 11373c │ │ │ │ + ldr r1, [pc, #288] @ 113740 │ │ │ │ + ldr r0, [pc, #288] @ 113744 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #264] @ 11371c │ │ │ │ - ldr r1, [pc, #264] @ 113720 │ │ │ │ - ldr r0, [pc, #264] @ 113724 │ │ │ │ + ldr r3, [pc, #264] @ 113748 │ │ │ │ + ldr r1, [pc, #264] @ 11374c │ │ │ │ + ldr r0, [pc, #264] @ 113750 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #260] @ 113728 │ │ │ │ + ldr r2, [pc, #260] @ 113754 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #1216 @ 0x4c0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #244] @ 11372c │ │ │ │ - ldr r1, [pc, #244] @ 113730 │ │ │ │ - ldr r0, [pc, #244] @ 113734 │ │ │ │ + ldr r3, [pc, #244] @ 113758 │ │ │ │ + ldr r1, [pc, #244] @ 11375c │ │ │ │ + ldr r0, [pc, #244] @ 113760 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #240] @ 113738 │ │ │ │ + ldr r2, [pc, #240] @ 113764 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq ip, r2, r8, asr pc │ │ │ │ + eorseq ip, r2, ip, lsr #30 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq ip, r2, r4, lsr pc │ │ │ │ + eorseq ip, r2, r8, lsl #30 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eorseq ip, r2, r0, lsr #27 │ │ │ │ + eorseq ip, r2, r4, ror sp │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - eoreq sp, lr, r4, lsl #3 │ │ │ │ - eorseq pc, r0, ip, asr #28 │ │ │ │ - eoreq r1, lr, r0, asr pc │ │ │ │ - eoreq r1, lr, r4, lsl #31 │ │ │ │ - andeq r7, r4, r5, lsl #17 │ │ │ │ - mlaseq r0, ip, ip, pc @ │ │ │ │ - eoreq r1, lr, r0, lsr #27 │ │ │ │ - eoreq ip, lr, r0, ror pc │ │ │ │ - andeq r7, r4, r8, lsl #17 │ │ │ │ - eorseq pc, r0, r8, ror ip @ │ │ │ │ - eoreq r1, lr, ip, ror sp │ │ │ │ - eoreq ip, lr, r0, asr #30 │ │ │ │ - andeq r7, r4, r7, lsl #17 │ │ │ │ - eorseq pc, r0, r4, asr ip @ │ │ │ │ - eoreq r1, lr, r8, asr sp │ │ │ │ - eoreq ip, lr, r8, lsr #30 │ │ │ │ - andeq r7, r4, sp, lsl #17 │ │ │ │ - eorseq pc, r0, r0, lsr ip @ │ │ │ │ - eoreq r1, lr, r4, lsr sp │ │ │ │ - strdeq ip, [lr], -r8 @ │ │ │ │ - andeq r7, r4, ip, lsl #17 │ │ │ │ - eorseq pc, r0, ip, lsl #24 │ │ │ │ - eoreq r1, lr, r0, lsl sp │ │ │ │ - eoreq ip, lr, r8, asr #29 │ │ │ │ - andeq r7, r4, fp, lsl #17 │ │ │ │ - eorseq pc, r0, r8, ror #23 │ │ │ │ - eoreq r1, lr, ip, ror #25 │ │ │ │ - eoreq ip, lr, r4, lsr #29 │ │ │ │ - andeq r7, r4, r6, lsl #17 │ │ │ │ - eorseq pc, r0, r4, asr #23 │ │ │ │ - eoreq r1, lr, r8, asr #25 │ │ │ │ - eoreq ip, lr, r0, lsl #29 │ │ │ │ - andeq r7, r4, lr, ror #16 │ │ │ │ - mlaseq r0, ip, fp, pc @ │ │ │ │ - eoreq r1, lr, r0, lsr #25 │ │ │ │ - eoreq ip, lr, r0, ror lr │ │ │ │ - andeq r7, r4, r0, ror r8 │ │ │ │ - eorseq fp, r0, r4, lsl #23 │ │ │ │ - eoreq r1, lr, r4, lsr #27 │ │ │ │ - ldrdeq r1, [lr], -r0 @ │ │ │ │ - eorseq pc, r0, r0, asr fp @ │ │ │ │ - eoreq r1, lr, r4, asr ip │ │ │ │ - eoreq ip, lr, r8, lsl lr │ │ │ │ - andeq r7, r4, pc, ror #16 │ │ │ │ - eorseq fp, r0, ip, lsr fp │ │ │ │ - eoreq r1, lr, r8, lsl sp │ │ │ │ - eoreq r4, lr, r0, asr #28 │ │ │ │ + mlaeq lr, r0, r6, sp │ │ │ │ + eorseq r0, r1, r8, asr r3 │ │ │ │ + eoreq r2, lr, ip, asr r4 │ │ │ │ + mlaeq lr, r0, r4, r2 │ │ │ │ + andeq r7, r4, lr, lsl #17 │ │ │ │ + eorseq r0, r1, r8, lsr #3 │ │ │ │ + eoreq r2, lr, ip, lsr #5 │ │ │ │ + eoreq sp, lr, ip, ror r4 │ │ │ │ + muleq r4, r1, r8 │ │ │ │ + eorseq r0, r1, r4, lsl #3 │ │ │ │ + eoreq r2, lr, r8, lsl #5 │ │ │ │ + eoreq sp, lr, ip, asr #8 │ │ │ │ + muleq r4, r0, r8 │ │ │ │ + eorseq r0, r1, r0, ror #2 │ │ │ │ + eoreq r2, lr, r4, ror #4 │ │ │ │ + eoreq sp, lr, r4, lsr r4 │ │ │ │ + muleq r4, r6, r8 │ │ │ │ + eorseq r0, r1, ip, lsr r1 │ │ │ │ + eoreq r2, lr, r0, asr #4 │ │ │ │ + eoreq sp, lr, r4, lsl #8 │ │ │ │ + muleq r4, r5, r8 │ │ │ │ + eorseq r0, r1, r8, lsl r1 │ │ │ │ + eoreq r2, lr, ip, lsl r2 │ │ │ │ + ldrdeq sp, [lr], -r4 @ │ │ │ │ + muleq r4, r4, r8 │ │ │ │ + ldrsheq r0, [r1], -r4 @ │ │ │ │ + strdeq r2, [lr], -r8 @ │ │ │ │ + @ instruction: 0x002ed3b0 │ │ │ │ + andeq r7, r4, pc, lsl #17 │ │ │ │ + ldrsbeq r0, [r1], -r0 @ │ │ │ │ + ldrdeq r2, [lr], -r4 @ │ │ │ │ + eoreq sp, lr, ip, lsl #7 │ │ │ │ + andeq r7, r4, r7, ror r8 │ │ │ │ + eorseq r0, r1, r8, lsr #1 │ │ │ │ + eoreq r2, lr, ip, lsr #3 │ │ │ │ + eoreq sp, lr, ip, ror r3 │ │ │ │ + andeq r7, r4, r9, ror r8 │ │ │ │ + mlaseq r0, r0, r0, ip │ │ │ │ + @ instruction: 0x002e22b0 │ │ │ │ + ldrdeq r2, [lr], -ip @ │ │ │ │ + eorseq r0, r1, ip, asr r0 │ │ │ │ + eoreq r2, lr, r0, ror #2 │ │ │ │ + eoreq sp, lr, r4, lsr #6 │ │ │ │ + andeq r7, r4, r8, ror r8 │ │ │ │ + eorseq ip, r0, r8, asr #32 │ │ │ │ + eoreq r2, lr, r4, lsr #4 │ │ │ │ + eoreq r5, lr, ip, asr #6 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ -0011373c : │ │ │ │ +00113768 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #128] @ 1137e0 │ │ │ │ + ldr r3, [pc, #128] @ 11380c │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, ip │ │ │ │ add r3, r3, #348 @ 0x15c │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #108] @ 1137e4 │ │ │ │ + ldr r5, [pc, #108] @ 113810 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1137d8 │ │ │ │ - ldr r3, [pc, #96] @ 1137e8 │ │ │ │ + beq 113804 │ │ │ │ + ldr r3, [pc, #96] @ 113814 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 1137a4 │ │ │ │ + bne 1137d0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 113088 │ │ │ │ - ldr r0, [pc, #64] @ 1137ec │ │ │ │ + b 1130b4 │ │ │ │ + ldr r0, [pc, #64] @ 113818 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #52] @ 1137f0 │ │ │ │ - ldr r1, [pc, #52] @ 1137f4 │ │ │ │ - ldr r0, [pc, #52] @ 1137f8 │ │ │ │ + ldr r3, [pc, #52] @ 11381c │ │ │ │ + ldr r1, [pc, #52] @ 113820 │ │ │ │ + ldr r0, [pc, #52] @ 113824 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eorseq r1, r4, r8, lsr #7 │ │ │ │ - eorseq ip, r2, r4, lsl #17 │ │ │ │ + eorseq r1, r4, ip, ror r3 │ │ │ │ + eorseq ip, r2, r8, asr r8 │ │ │ │ andeq r0, r0, r0, ror #23 │ │ │ │ - eoreq fp, lr, r8, lsl #25 │ │ │ │ + mlaeq lr, r4, r1, ip │ │ │ │ muleq r0, r0, r5 │ │ │ │ - @ instruction: 0x002eccb0 │ │ │ │ - eoreq fp, lr, r8, lsr fp │ │ │ │ + @ instruction: 0x002ed1bc │ │ │ │ + eoreq ip, lr, r4, asr #32 │ │ │ │ │ │ │ │ -001137fc : │ │ │ │ +00113828 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ - ldr r6, [pc, #748] @ 113b04 │ │ │ │ + ldr r6, [pc, #748] @ 113b30 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ - beq 1139e0 │ │ │ │ + beq 113a0c │ │ │ │ ldr ip, [r4] │ │ │ │ ldr r5, [r4, #36] @ 0x24 │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ addne ip, ip, #1 │ │ │ │ strne ip, [r4] │ │ │ │ cmp r5, #1 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ - beq 113a1c │ │ │ │ + beq 113a48 │ │ │ │ tst r5, #1 │ │ │ │ - bne 113a64 │ │ │ │ + bne 113a90 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 1138c8 │ │ │ │ - ldr r0, [pc, #680] @ 113b08 │ │ │ │ + bne 1138f4 │ │ │ │ + ldr r0, [pc, #680] @ 113b34 │ │ │ │ ldr r0, [r6, r0] │ │ │ │ cmp r1, r0 │ │ │ │ - beq 113934 │ │ │ │ + beq 113960 │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 113890 │ │ │ │ + beq 1138bc │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ str ip, [r4] │ │ │ │ - bne 113890 │ │ │ │ + bne 1138bc │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #612] @ 113b0c │ │ │ │ - ldr r1, [pc, #612] @ 113b10 │ │ │ │ + ldr r3, [pc, #612] @ 113b38 │ │ │ │ + ldr r1, [pc, #612] @ 113b3c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #608] @ 113b14 │ │ │ │ - ldr r2, [pc, #608] @ 113b18 │ │ │ │ + ldr r0, [pc, #608] @ 113b40 │ │ │ │ + ldr r2, [pc, #608] @ 113b44 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 113924 │ │ │ │ + b 113950 │ │ │ │ cmp r5, #2 │ │ │ │ - beq 113980 │ │ │ │ + beq 1139ac │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1138f0 │ │ │ │ + beq 11391c │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ str ip, [r4] │ │ │ │ - bne 1138f0 │ │ │ │ + bne 11391c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [pc, #548] @ 113b1c │ │ │ │ + ldr r3, [pc, #548] @ 113b48 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fea4 │ │ │ │ - ldr r3, [pc, #516] @ 113b0c │ │ │ │ - ldr r1, [pc, #532] @ 113b20 │ │ │ │ - ldr r0, [pc, #532] @ 113b24 │ │ │ │ + ldr r3, [pc, #516] @ 113b38 │ │ │ │ + ldr r1, [pc, #532] @ 113b4c │ │ │ │ + ldr r0, [pc, #532] @ 113b50 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r2, [pc, #512] @ 113b18 │ │ │ │ + ldr r2, [pc, #512] @ 113b44 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r5, [r4, #16] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 113ab8 │ │ │ │ + beq 113ae4 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ ldrne ip, [r4] │ │ │ │ mov r3, #2 │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ - beq 113928 │ │ │ │ + beq 113954 │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ str ip, [r4] │ │ │ │ - bne 113928 │ │ │ │ + bne 113954 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 113928 │ │ │ │ - ldr r2, [pc, #384] @ 113b08 │ │ │ │ + b 113954 │ │ │ │ + ldr r2, [pc, #384] @ 113b34 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 113a90 │ │ │ │ + beq 113abc │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1139a8 │ │ │ │ + beq 1139d4 │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ str ip, [r4] │ │ │ │ - beq 113a7c │ │ │ │ + beq 113aa8 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #332] @ 113b0c │ │ │ │ - ldr r1, [pc, #356] @ 113b28 │ │ │ │ + ldr r3, [pc, #332] @ 113b38 │ │ │ │ + ldr r1, [pc, #356] @ 113b54 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #352] @ 113b2c │ │ │ │ - ldr r2, [pc, #352] @ 113b30 │ │ │ │ + ldr r0, [pc, #352] @ 113b58 │ │ │ │ + ldr r2, [pc, #352] @ 113b5c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 113924 │ │ │ │ - ldr r3, [pc, #292] @ 113b0c │ │ │ │ - ldr r0, [pc, #300] @ 113b18 │ │ │ │ + b 113950 │ │ │ │ + ldr r3, [pc, #292] @ 113b38 │ │ │ │ + ldr r0, [pc, #300] @ 113b44 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r1, [pc, #320] @ 113b34 │ │ │ │ + ldr r1, [pc, #320] @ 113b60 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #316] @ 113b38 │ │ │ │ + ldr r3, [pc, #316] @ 113b64 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #312] @ 113b3c │ │ │ │ - ldr r0, [pc, #312] @ 113b40 │ │ │ │ + ldr r2, [pc, #312] @ 113b68 │ │ │ │ + ldr r0, [pc, #312] @ 113b6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 113924 │ │ │ │ - ldr r3, [pc, #232] @ 113b0c │ │ │ │ - ldr r1, [pc, #240] @ 113b18 │ │ │ │ + b 113950 │ │ │ │ + ldr r3, [pc, #232] @ 113b38 │ │ │ │ + ldr r1, [pc, #240] @ 113b44 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r3, [pc, #276] @ 113b44 │ │ │ │ + ldr r3, [pc, #276] @ 113b70 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r2, [pc, #268] @ 113b48 │ │ │ │ - ldr r0, [pc, #268] @ 113b4c │ │ │ │ + ldr r2, [pc, #268] @ 113b74 │ │ │ │ + ldr r0, [pc, #268] @ 113b78 │ │ │ │ str r1, [sp] │ │ │ │ - ldr r1, [pc, #264] @ 113b50 │ │ │ │ + ldr r1, [pc, #264] @ 113b7c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 113924 │ │ │ │ + b 113950 │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ ldr ip, [r4] │ │ │ │ - b 1138d0 │ │ │ │ + b 1138fc │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - b 1139a8 │ │ │ │ + b 1139d4 │ │ │ │ mvn r3, #1 │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ - beq 113ab0 │ │ │ │ + beq 113adc │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ str ip, [r4] │ │ │ │ - beq 113af8 │ │ │ │ + beq 113b24 │ │ │ │ bl 718b4 │ │ │ │ - b 113924 │ │ │ │ - ldr r3, [pc, #76] @ 113b0c │ │ │ │ - ldr r1, [pc, #108] @ 113b30 │ │ │ │ + b 113950 │ │ │ │ + ldr r3, [pc, #76] @ 113b38 │ │ │ │ + ldr r1, [pc, #108] @ 113b5c │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r3, [pc, #136] @ 113b54 │ │ │ │ + ldr r3, [pc, #136] @ 113b80 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #124] @ 113b58 │ │ │ │ - ldr r1, [pc, #124] @ 113b5c │ │ │ │ - ldr r0, [pc, #124] @ 113b60 │ │ │ │ + ldr r2, [pc, #124] @ 113b84 │ │ │ │ + ldr r1, [pc, #124] @ 113b88 │ │ │ │ + ldr r0, [pc, #124] @ 113b8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 113a58 │ │ │ │ + b 113a84 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 113ab0 │ │ │ │ - @ instruction: 0x0032c7dc │ │ │ │ + b 113adc │ │ │ │ + @ instruction: 0x0032c7b0 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - @ instruction: 0x002ebabc │ │ │ │ - eoreq fp, lr, r8, asr #20 │ │ │ │ + eoreq fp, lr, r8, asr #31 │ │ │ │ + eoreq fp, lr, r4, asr pc │ │ │ │ andeq r0, r0, fp, asr #3 │ │ │ │ andeq r0, r0, ip, ror fp │ │ │ │ - eoreq fp, lr, ip, asr sl │ │ │ │ - eoreq fp, lr, r8, ror #19 │ │ │ │ - eoreq fp, lr, r4, lsr #19 │ │ │ │ - eoreq fp, lr, r0, lsr r9 │ │ │ │ - andeq r0, r0, sp, asr #3 │ │ │ │ - eoreq fp, lr, r8, ror #18 │ │ │ │ - eoreq ip, lr, r8, ror #18 │ │ │ │ - eoreq fp, lr, r0, ror #20 │ │ │ │ + eoreq fp, lr, r8, ror #30 │ │ │ │ strdeq fp, [lr], -r4 @ │ │ │ │ - eoreq ip, lr, r8, lsr #19 │ │ │ │ - ldrdeq sp, [lr], -ip @ │ │ │ │ - @ instruction: 0x002eb8b4 │ │ │ │ - eoreq fp, lr, r8, lsr #18 │ │ │ │ - eoreq sp, lr, r0, asr #2 │ │ │ │ - eoreq sp, lr, r0, asr #8 │ │ │ │ - eoreq fp, lr, ip, lsl #17 │ │ │ │ - eoreq fp, lr, r8, lsl r8 │ │ │ │ + @ instruction: 0x002ebeb0 │ │ │ │ + eoreq fp, lr, ip, lsr lr │ │ │ │ + andeq r0, r0, sp, asr #3 │ │ │ │ + eoreq fp, lr, r4, ror lr │ │ │ │ + eoreq ip, lr, r4, ror lr │ │ │ │ + eoreq fp, lr, ip, ror #30 │ │ │ │ + eoreq fp, lr, r0, lsl #28 │ │ │ │ + @ instruction: 0x002eceb4 │ │ │ │ + eoreq sp, lr, r8, ror #19 │ │ │ │ + eoreq fp, lr, r0, asr #27 │ │ │ │ + eoreq fp, lr, r4, lsr lr │ │ │ │ + eoreq sp, lr, ip, asr #12 │ │ │ │ + eoreq sp, lr, ip, asr #18 │ │ │ │ + mlaeq lr, r8, sp, fp │ │ │ │ + eoreq fp, lr, r4, lsr #26 │ │ │ │ │ │ │ │ -00113b64 : │ │ │ │ +00113b90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr ip, [pc, #172] @ 113c28 │ │ │ │ + ldr ip, [pc, #172] @ 113c54 │ │ │ │ mov r4, r1 │ │ │ │ mov lr, r0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r4 │ │ │ │ mov r4, lr │ │ │ │ - ldr lr, [pc, #152] @ 113c2c │ │ │ │ + ldr lr, [pc, #152] @ 113c58 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #396 @ 0x18c │ │ │ │ - ldr ip, [pc, #140] @ 113c30 │ │ │ │ + ldr ip, [pc, #140] @ 113c5c │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ add ip, sp, #32 │ │ │ │ @@ -202381,1425 +202392,1425 @@ │ │ │ │ str ip, [sp, #8] │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #4] │ │ │ │ add ip, sp, #20 │ │ │ │ str ip, [sp] │ │ │ │ bl a31b0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 113bf8 │ │ │ │ + beq 113c24 │ │ │ │ add r1, sp, #20 │ │ │ │ ldm r1, {r1, r2, r3, ip} │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 1137fc │ │ │ │ - ldr r2, [pc, #52] @ 113c34 │ │ │ │ - ldr r3, [pc, #44] @ 113c30 │ │ │ │ + bl 113828 │ │ │ │ + ldr r2, [pc, #52] @ 113c60 │ │ │ │ + ldr r3, [pc, #44] @ 113c5c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 113c24 │ │ │ │ + bne 113c50 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, pc} │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq r0, r4, r8, lsl #31 │ │ │ │ - eorseq ip, r2, r8, asr r4 │ │ │ │ + eorseq r0, r4, ip, asr pc │ │ │ │ + eorseq ip, r2, ip, lsr #8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - @ instruction: 0x0032c3f8 │ │ │ │ + eorseq ip, r2, ip, asr #7 │ │ │ │ │ │ │ │ -00113c38 : │ │ │ │ +00113c64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r3, [pc, #36] @ 113c74 │ │ │ │ - ldr r2, [pc, #36] @ 113c78 │ │ │ │ + ldr r3, [pc, #36] @ 113ca0 │ │ │ │ + ldr r2, [pc, #36] @ 113ca4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 1137fc │ │ │ │ + bl 113828 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - eorseq ip, r2, r8, lsr #7 │ │ │ │ + eorseq ip, r2, ip, ror r3 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -00113c7c : │ │ │ │ +00113ca8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #128] @ 113d20 │ │ │ │ + ldr r3, [pc, #128] @ 113d4c │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, ip │ │ │ │ add r3, r3, #444 @ 0x1bc │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #108] @ 113d24 │ │ │ │ + ldr r5, [pc, #108] @ 113d50 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 113d18 │ │ │ │ - ldr r3, [pc, #96] @ 113d28 │ │ │ │ + beq 113d44 │ │ │ │ + ldr r3, [pc, #96] @ 113d54 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 113ce4 │ │ │ │ + bne 113d10 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 113c38 │ │ │ │ - ldr r0, [pc, #64] @ 113d2c │ │ │ │ + b 113c64 │ │ │ │ + ldr r0, [pc, #64] @ 113d58 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #52] @ 113d30 │ │ │ │ - ldr r1, [pc, #52] @ 113d34 │ │ │ │ - ldr r0, [pc, #52] @ 113d38 │ │ │ │ + ldr r3, [pc, #52] @ 113d5c │ │ │ │ + ldr r1, [pc, #52] @ 113d60 │ │ │ │ + ldr r0, [pc, #52] @ 113d64 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eorseq r0, r4, r8, ror #28 │ │ │ │ - eorseq ip, r2, r4, asr #6 │ │ │ │ + eorseq r0, r4, ip, lsr lr │ │ │ │ + eorseq ip, r2, r8, lsl r3 │ │ │ │ andeq r0, r0, r0, asr r4 │ │ │ │ - eoreq fp, lr, ip, ror #14 │ │ │ │ + eoreq fp, lr, r8, ror ip │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq ip, lr, r0, lsl r7 │ │ │ │ - strdeq fp, [lr], -r8 @ │ │ │ │ + eoreq ip, lr, ip, lsl ip │ │ │ │ + eoreq fp, lr, r4, lsl #22 │ │ │ │ │ │ │ │ -00113d3c : │ │ │ │ +00113d68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #40] @ 113d7c │ │ │ │ - ldr r3, [pc, #40] @ 113d80 │ │ │ │ + ldr ip, [pc, #40] @ 113da8 │ │ │ │ + ldr r3, [pc, #40] @ 113dac │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 1137fc │ │ │ │ + bl 113828 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - eorseq ip, r2, r4, lsr #5 │ │ │ │ + eorseq ip, r2, r8, ror r2 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -00113d84 : │ │ │ │ +00113db0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #216] @ 113e80 │ │ │ │ + ldr ip, [pc, #216] @ 113eac │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #208] @ 113e84 │ │ │ │ + ldr r3, [pc, #208] @ 113eb0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #184] @ 113e88 │ │ │ │ + ldr r3, [pc, #184] @ 113eb4 │ │ │ │ add ip, sp, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #492 @ 0x1ec │ │ │ │ str ip, [sp] │ │ │ │ bl a3100 │ │ │ │ - ldr r5, [pc, #164] @ 113e8c │ │ │ │ + ldr r5, [pc, #164] @ 113eb8 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 113e74 │ │ │ │ - ldr r3, [pc, #152] @ 113e90 │ │ │ │ + beq 113ea0 │ │ │ │ + ldr r3, [pc, #152] @ 113ebc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 113e40 │ │ │ │ + bne 113e6c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 113d3c │ │ │ │ - ldr r2, [pc, #120] @ 113e94 │ │ │ │ - ldr r3, [pc, #100] @ 113e84 │ │ │ │ + bl 113d68 │ │ │ │ + ldr r2, [pc, #120] @ 113ec0 │ │ │ │ + ldr r3, [pc, #100] @ 113eb0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 113e7c │ │ │ │ + bne 113ea8 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #80] @ 113e98 │ │ │ │ + ldr r0, [pc, #80] @ 113ec4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #68] @ 113e9c │ │ │ │ - ldr r1, [pc, #68] @ 113ea0 │ │ │ │ - ldr r0, [pc, #68] @ 113ea4 │ │ │ │ + ldr r3, [pc, #68] @ 113ec8 │ │ │ │ + ldr r1, [pc, #68] @ 113ecc │ │ │ │ + ldr r0, [pc, #68] @ 113ed0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 113e14 │ │ │ │ + b 113e40 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq ip, r2, r8, asr #4 │ │ │ │ + eorseq ip, r2, ip, lsl r2 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r0, r4, r8, lsr sp │ │ │ │ - eorseq ip, r2, r4, lsl r2 │ │ │ │ + eorseq r0, r4, ip, lsl #26 │ │ │ │ + eorseq ip, r2, r8, ror #3 │ │ │ │ andeq r0, r0, r0, asr r4 │ │ │ │ - @ instruction: 0x0032c1dc │ │ │ │ - eoreq fp, lr, r0, lsl r6 │ │ │ │ + @ instruction: 0x0032c1b0 │ │ │ │ + eoreq fp, lr, ip, lsl fp │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq ip, lr, r0, asr #11 │ │ │ │ - mlaeq lr, ip, r4, fp │ │ │ │ + eoreq ip, lr, ip, asr #21 │ │ │ │ + eoreq fp, lr, r8, lsr #19 │ │ │ │ │ │ │ │ -00113ea8 : │ │ │ │ +00113ed4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r2, #0 │ │ │ │ - ldr r2, [pc, #256] @ 113fc4 │ │ │ │ + ldr r2, [pc, #256] @ 113ff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, r3 │ │ │ │ - beq 113f70 │ │ │ │ + beq 113f9c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - ldr r3, [pc, #224] @ 113fc8 │ │ │ │ + ldr r3, [pc, #224] @ 113ff4 │ │ │ │ ldr r2, [r2, r3] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 113f58 │ │ │ │ + beq 113f84 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 1137fc │ │ │ │ + bl 113828 │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 113f30 │ │ │ │ + beq 113f5c │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 113fa8 │ │ │ │ + beq 113fd4 │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 113f4c │ │ │ │ + beq 113f78 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r6] │ │ │ │ - beq 113f94 │ │ │ │ + beq 113fc0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2] │ │ │ │ mov r6, r2 │ │ │ │ - b 113f00 │ │ │ │ - ldr r3, [pc, #80] @ 113fc8 │ │ │ │ + b 113f2c │ │ │ │ + ldr r3, [pc, #80] @ 113ff4 │ │ │ │ ldr r2, [r2, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 113fb4 │ │ │ │ + beq 113fe0 │ │ │ │ add r3, r3, #1 │ │ │ │ mov r4, r2 │ │ │ │ str r3, [r2] │ │ │ │ - b 113ee8 │ │ │ │ + b 113f14 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 113f30 │ │ │ │ + b 113f5c │ │ │ │ cmp r6, #0 │ │ │ │ mov r4, r2 │ │ │ │ - bne 113ef0 │ │ │ │ - b 113f68 │ │ │ │ - eorseq ip, r2, r4, lsr r1 │ │ │ │ + bne 113f1c │ │ │ │ + b 113f94 │ │ │ │ + eorseq ip, r2, r8, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -00113fcc : │ │ │ │ +00113ff8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #248] @ 1140e8 │ │ │ │ + ldr ip, [pc, #248] @ 114114 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #240] @ 1140ec │ │ │ │ + ldr r3, [pc, #240] @ 114118 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #216] @ 1140f0 │ │ │ │ + ldr r3, [pc, #216] @ 11411c │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ add ip, sp, #20 │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, sp, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r3, r3, #540 @ 0x21c │ │ │ │ mov ip, #0 │ │ │ │ str ip, [sp, #20] │ │ │ │ str ip, [sp, #24] │ │ │ │ bl a31b0 │ │ │ │ - ldr r5, [pc, #168] @ 1140f4 │ │ │ │ + ldr r5, [pc, #168] @ 114120 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1140dc │ │ │ │ - ldr r3, [pc, #156] @ 1140f8 │ │ │ │ + beq 114108 │ │ │ │ + ldr r3, [pc, #156] @ 114124 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 1140a8 │ │ │ │ + bne 1140d4 │ │ │ │ add r1, sp, #16 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ mov r0, r4 │ │ │ │ - bl 113ea8 │ │ │ │ - ldr r2, [pc, #120] @ 1140fc │ │ │ │ - ldr r3, [pc, #100] @ 1140ec │ │ │ │ + bl 113ed4 │ │ │ │ + ldr r2, [pc, #120] @ 114128 │ │ │ │ + ldr r3, [pc, #100] @ 114118 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 1140e4 │ │ │ │ + bne 114110 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #80] @ 114100 │ │ │ │ + ldr r0, [pc, #80] @ 11412c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #68] @ 114104 │ │ │ │ - ldr r1, [pc, #68] @ 114108 │ │ │ │ - ldr r0, [pc, #68] @ 11410c │ │ │ │ + ldr r3, [pc, #68] @ 114130 │ │ │ │ + ldr r1, [pc, #68] @ 114134 │ │ │ │ + ldr r0, [pc, #68] @ 114138 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 11407c │ │ │ │ + b 1140a8 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq ip, r2, r0 │ │ │ │ + @ instruction: 0x0032bfd4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r0, r4, r4, ror #21 │ │ │ │ - @ instruction: 0x0032bfb0 │ │ │ │ + @ instruction: 0x00340ab8 │ │ │ │ + eorseq fp, r2, r4, lsl #31 │ │ │ │ andeq r0, r0, r0, asr r4 │ │ │ │ - eorseq fp, r2, r4, ror pc │ │ │ │ - eoreq fp, lr, r8, lsr #7 │ │ │ │ + eorseq fp, r2, r8, asr #30 │ │ │ │ + @ instruction: 0x002eb8b4 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq ip, lr, r0, ror #6 │ │ │ │ - eoreq fp, lr, r4, lsr r2 │ │ │ │ + eoreq ip, lr, ip, ror #16 │ │ │ │ + eoreq fp, lr, r0, asr #14 │ │ │ │ │ │ │ │ -00114110 : │ │ │ │ +0011413c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ - ldr ip, [pc, #1500] @ 114704 │ │ │ │ - ldr r1, [pc, #1500] @ 114708 │ │ │ │ + ldr ip, [pc, #1500] @ 114730 │ │ │ │ + ldr r1, [pc, #1500] @ 114734 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [ip, r1] │ │ │ │ - ldr r5, [pc, #1492] @ 11470c │ │ │ │ - ldr r2, [pc, #1492] @ 114710 │ │ │ │ - ldr r3, [pc, #1492] @ 114714 │ │ │ │ + ldr r5, [pc, #1492] @ 114738 │ │ │ │ + ldr r2, [pc, #1492] @ 11473c │ │ │ │ + ldr r3, [pc, #1492] @ 114740 │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r1, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r5, r2] │ │ │ │ ldr r8, [r5, r3] │ │ │ │ ldr r1, [r7, #904] @ 0x388 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r8] │ │ │ │ bl 50378 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 11436c │ │ │ │ - ldr r3, [pc, #1440] @ 114718 │ │ │ │ + beq 114398 │ │ │ │ + ldr r3, [pc, #1440] @ 114744 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 113ea8 │ │ │ │ + bl 113ed4 │ │ │ │ subs r4, r0, #0 │ │ │ │ - bne 114304 │ │ │ │ + bne 114330 │ │ │ │ add fp, sp, #8 │ │ │ │ mov r0, fp │ │ │ │ bl aa4f0 │ │ │ │ ldr r1, [r7, #908] @ 0x38c │ │ │ │ ldr r0, [r8] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr r8, [sp, #12] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 114440 │ │ │ │ + beq 11446c │ │ │ │ mov r0, #2 │ │ │ │ bl 4ffe8 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 1144f8 │ │ │ │ + beq 114524 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 114694 │ │ │ │ - ldr r2, [pc, #1332] @ 11471c │ │ │ │ + beq 1146c0 │ │ │ │ + ldr r2, [pc, #1332] @ 114748 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 1146e0 │ │ │ │ - ldr r2, [pc, #1320] @ 114720 │ │ │ │ + beq 11470c │ │ │ │ + ldr r2, [pc, #1320] @ 11474c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 114664 │ │ │ │ + beq 114690 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 114690 │ │ │ │ + ble 1146bc │ │ │ │ cmp r3, #1 │ │ │ │ str r6, [r4, #12] │ │ │ │ - beq 114690 │ │ │ │ + beq 1146bc │ │ │ │ mov r0, r4 │ │ │ │ str r7, [r4, #16] │ │ │ │ bl aa754 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 114244 │ │ │ │ + beq 114270 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 114434 │ │ │ │ + beq 114460 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 1143c0 │ │ │ │ + beq 1143ec │ │ │ │ ldm fp, {r0, r1, r2} │ │ │ │ bl aa6bc │ │ │ │ cmp sl, #0 │ │ │ │ - beq 11463c │ │ │ │ + beq 114668 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 114278 │ │ │ │ + beq 1142a4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 1144ec │ │ │ │ + beq 114518 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 1146b8 │ │ │ │ + beq 1146e4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11429c │ │ │ │ + beq 1142c8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1144e0 │ │ │ │ + beq 11450c │ │ │ │ cmp r9, #0 │ │ │ │ - beq 114668 │ │ │ │ + beq 114694 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1142c0 │ │ │ │ + beq 1142ec │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 1144d4 │ │ │ │ - ldr r3, [pc, #1104] @ 114718 │ │ │ │ + beq 114500 │ │ │ │ + ldr r3, [pc, #1104] @ 114744 │ │ │ │ ldr r0, [r5, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #1092] @ 114724 │ │ │ │ - ldr r3, [pc, #1060] @ 114708 │ │ │ │ + ldr r2, [pc, #1092] @ 114750 │ │ │ │ + ldr r3, [pc, #1060] @ 114734 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 114548 │ │ │ │ + bne 114574 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 114328 │ │ │ │ + beq 114354 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bne 114328 │ │ │ │ + bne 114354 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11434c │ │ │ │ + beq 114378 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 11434c │ │ │ │ + bne 114378 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [pc, #980] @ 114728 │ │ │ │ - ldr r1, [pc, #980] @ 11472c │ │ │ │ + ldr r3, [pc, #980] @ 114754 │ │ │ │ + ldr r1, [pc, #980] @ 114758 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ - b 1142d8 │ │ │ │ + b 114304 │ │ │ │ add fp, sp, #8 │ │ │ │ mov r0, fp │ │ │ │ bl aa4f0 │ │ │ │ ldr r1, [r7, #908] @ 0x38c │ │ │ │ ldr r0, [r8] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr r8, [sp, #12] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - bne 1141c0 │ │ │ │ - ldr r3, [pc, #912] @ 114730 │ │ │ │ - ldr r1, [pc, #912] @ 114734 │ │ │ │ - ldr r0, [pc, #912] @ 114738 │ │ │ │ + bne 1141ec │ │ │ │ + ldr r3, [pc, #912] @ 11475c │ │ │ │ + ldr r1, [pc, #912] @ 114760 │ │ │ │ + ldr r0, [pc, #912] @ 114764 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1168 @ 0x490 │ │ │ │ - ldr r2, [pc, #904] @ 11473c │ │ │ │ + ldr r2, [pc, #904] @ 114768 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ cmp sl, #0 │ │ │ │ - beq 1145ec │ │ │ │ + beq 114618 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1143e4 │ │ │ │ + beq 114410 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 114500 │ │ │ │ + beq 11452c │ │ │ │ cmp r8, #0 │ │ │ │ - beq 1145c4 │ │ │ │ + beq 1145f0 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 114408 │ │ │ │ + beq 114434 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 11450c │ │ │ │ + beq 114538 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 11459c │ │ │ │ + beq 1145c8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11442c │ │ │ │ + beq 114458 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 114518 │ │ │ │ + beq 114544 │ │ │ │ bl aa3f4 │ │ │ │ - b 114364 │ │ │ │ + b 114390 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 114244 │ │ │ │ + b 114270 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11445c │ │ │ │ + beq 114488 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 11453c │ │ │ │ + beq 114568 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 114614 │ │ │ │ + beq 114640 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 114480 │ │ │ │ + beq 1144ac │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 114530 │ │ │ │ + beq 11455c │ │ │ │ cmp r8, #0 │ │ │ │ - beq 114574 │ │ │ │ + beq 1145a0 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1144a4 │ │ │ │ + beq 1144d0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 114524 │ │ │ │ + beq 114550 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 11454c │ │ │ │ + beq 114578 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 114364 │ │ │ │ + beq 114390 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - bne 114364 │ │ │ │ + bne 114390 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 114364 │ │ │ │ + b 114390 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1142c0 │ │ │ │ + b 1142ec │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11429c │ │ │ │ + b 1142c8 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 114278 │ │ │ │ + b 1142a4 │ │ │ │ bl aa8fc │ │ │ │ - b 1141d0 │ │ │ │ + b 1141fc │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1143e4 │ │ │ │ + b 114410 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 114408 │ │ │ │ + b 114434 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11442c │ │ │ │ + b 114458 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1144a4 │ │ │ │ + b 1144d0 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 114480 │ │ │ │ + b 1144ac │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11445c │ │ │ │ + b 114488 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #492] @ 114740 │ │ │ │ - ldr r1, [pc, #492] @ 114744 │ │ │ │ - ldr r0, [pc, #492] @ 114748 │ │ │ │ + ldr r3, [pc, #492] @ 11476c │ │ │ │ + ldr r1, [pc, #492] @ 114770 │ │ │ │ + ldr r0, [pc, #492] @ 114774 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1168 @ 0x490 │ │ │ │ - ldr r2, [pc, #484] @ 11474c │ │ │ │ + ldr r2, [pc, #484] @ 114778 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #468] @ 114750 │ │ │ │ - ldr r1, [pc, #468] @ 114754 │ │ │ │ - ldr r0, [pc, #468] @ 114758 │ │ │ │ + ldr r3, [pc, #468] @ 11477c │ │ │ │ + ldr r1, [pc, #468] @ 114780 │ │ │ │ + ldr r0, [pc, #468] @ 114784 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1168 @ 0x490 │ │ │ │ - ldr r2, [pc, #460] @ 11475c │ │ │ │ + ldr r2, [pc, #460] @ 114788 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #444] @ 114760 │ │ │ │ - ldr r1, [pc, #444] @ 114764 │ │ │ │ - ldr r0, [pc, #444] @ 114768 │ │ │ │ + ldr r3, [pc, #444] @ 11478c │ │ │ │ + ldr r1, [pc, #444] @ 114790 │ │ │ │ + ldr r0, [pc, #444] @ 114794 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1168 @ 0x490 │ │ │ │ - ldr r2, [pc, #436] @ 11476c │ │ │ │ + ldr r2, [pc, #436] @ 114798 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #420] @ 114770 │ │ │ │ - ldr r1, [pc, #420] @ 114774 │ │ │ │ - ldr r0, [pc, #420] @ 114778 │ │ │ │ + ldr r3, [pc, #420] @ 11479c │ │ │ │ + ldr r1, [pc, #420] @ 1147a0 │ │ │ │ + ldr r0, [pc, #420] @ 1147a4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1168 @ 0x490 │ │ │ │ - ldr r2, [pc, #412] @ 11477c │ │ │ │ + ldr r2, [pc, #412] @ 1147a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #396] @ 114780 │ │ │ │ - ldr r1, [pc, #396] @ 114784 │ │ │ │ - ldr r0, [pc, #396] @ 114788 │ │ │ │ + ldr r3, [pc, #396] @ 1147ac │ │ │ │ + ldr r1, [pc, #396] @ 1147b0 │ │ │ │ + ldr r0, [pc, #396] @ 1147b4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1168 @ 0x490 │ │ │ │ - ldr r2, [pc, #388] @ 11478c │ │ │ │ + ldr r2, [pc, #388] @ 1147b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #372] @ 114790 │ │ │ │ - ldr r1, [pc, #372] @ 114794 │ │ │ │ - ldr r0, [pc, #372] @ 114798 │ │ │ │ + ldr r3, [pc, #372] @ 1147bc │ │ │ │ + ldr r1, [pc, #372] @ 1147c0 │ │ │ │ + ldr r0, [pc, #372] @ 1147c4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1168 @ 0x490 │ │ │ │ - ldr r2, [pc, #364] @ 11479c │ │ │ │ + ldr r2, [pc, #364] @ 1147c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #348] @ 1147a0 │ │ │ │ - ldr r1, [pc, #348] @ 1147a4 │ │ │ │ - ldr r0, [pc, #348] @ 1147a8 │ │ │ │ + ldr r3, [pc, #348] @ 1147cc │ │ │ │ + ldr r1, [pc, #348] @ 1147d0 │ │ │ │ + ldr r0, [pc, #348] @ 1147d4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1168 @ 0x490 │ │ │ │ - ldr r2, [pc, #340] @ 1147ac │ │ │ │ + ldr r2, [pc, #340] @ 1147d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ - ldr r3, [pc, #320] @ 1147b0 │ │ │ │ - ldr r1, [pc, #320] @ 1147b4 │ │ │ │ - ldr r0, [pc, #320] @ 1147b8 │ │ │ │ + ldr r3, [pc, #320] @ 1147dc │ │ │ │ + ldr r1, [pc, #320] @ 1147e0 │ │ │ │ + ldr r0, [pc, #320] @ 1147e4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1168 @ 0x490 │ │ │ │ - ldr r2, [pc, #312] @ 1147bc │ │ │ │ + ldr r2, [pc, #312] @ 1147e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50554 │ │ │ │ - ldr r3, [pc, #292] @ 1147c0 │ │ │ │ - ldr r1, [pc, #292] @ 1147c4 │ │ │ │ - ldr r0, [pc, #292] @ 1147c8 │ │ │ │ + ldr r3, [pc, #292] @ 1147ec │ │ │ │ + ldr r1, [pc, #292] @ 1147f0 │ │ │ │ + ldr r0, [pc, #292] @ 1147f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #268] @ 1147cc │ │ │ │ - ldr r1, [pc, #268] @ 1147d0 │ │ │ │ - ldr r0, [pc, #268] @ 1147d4 │ │ │ │ + ldr r3, [pc, #268] @ 1147f8 │ │ │ │ + ldr r1, [pc, #268] @ 1147fc │ │ │ │ + ldr r0, [pc, #268] @ 114800 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1168 @ 0x490 │ │ │ │ - ldr r2, [pc, #260] @ 1147d8 │ │ │ │ + ldr r2, [pc, #260] @ 114804 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #244] @ 1147dc │ │ │ │ - ldr r1, [pc, #244] @ 1147e0 │ │ │ │ - ldr r0, [pc, #244] @ 1147e4 │ │ │ │ + ldr r3, [pc, #244] @ 114808 │ │ │ │ + ldr r1, [pc, #244] @ 11480c │ │ │ │ + ldr r0, [pc, #244] @ 114810 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #240] @ 1147e8 │ │ │ │ + ldr r2, [pc, #240] @ 114814 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0032bed0 │ │ │ │ + eorseq fp, r2, r4, lsr #29 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq fp, r2, ip, lsr #29 │ │ │ │ + eorseq fp, r2, r0, lsl #29 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eorseq fp, r2, r8, lsl sp │ │ │ │ + eorseq fp, r2, ip, ror #25 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - strdeq ip, [lr], -ip @ │ │ │ │ - eorseq lr, r0, r4, asr #27 │ │ │ │ - eoreq r0, lr, r4, asr #29 │ │ │ │ - strdeq r0, [lr], -r8 @ │ │ │ │ - andeq r7, r4, r9, ror sl │ │ │ │ - eorseq lr, r0, r0, lsl ip │ │ │ │ - eoreq r0, lr, r0, lsl sp │ │ │ │ - eoreq fp, lr, r0, ror #29 │ │ │ │ - andeq r7, r4, ip, ror sl │ │ │ │ - eorseq lr, r0, r8, ror #23 │ │ │ │ - eoreq r0, lr, r8, ror #25 │ │ │ │ - eoreq fp, lr, ip, lsr #29 │ │ │ │ - andeq r7, r4, fp, ror sl │ │ │ │ - eorseq lr, r0, r0, asr #23 │ │ │ │ - eoreq r0, lr, r0, asr #25 │ │ │ │ - mlaeq lr, r0, lr, fp │ │ │ │ - andeq r7, r4, r1, lsl #21 │ │ │ │ - mlaseq r0, r8, fp, lr │ │ │ │ - mlaeq lr, r8, ip, r0 │ │ │ │ - eoreq fp, lr, ip, asr lr │ │ │ │ - andeq r7, r4, r0, lsl #21 │ │ │ │ - eorseq lr, r0, r0, ror fp │ │ │ │ - eoreq r0, lr, r0, ror ip │ │ │ │ - eoreq fp, lr, r8, lsr #28 │ │ │ │ - andeq r7, r4, pc, ror sl │ │ │ │ - eorseq lr, r0, r8, asr #22 │ │ │ │ - eoreq r0, lr, r8, asr #24 │ │ │ │ - eoreq fp, lr, r0, lsl #28 │ │ │ │ - andeq r7, r4, sl, ror sl │ │ │ │ - eorseq lr, r0, r0, lsr #22 │ │ │ │ - eoreq r0, lr, r0, lsr #24 │ │ │ │ - ldrdeq fp, [lr], -r8 @ │ │ │ │ - andeq r7, r4, r2, ror #20 │ │ │ │ - @ instruction: 0x0030eaf4 │ │ │ │ - strdeq r0, [lr], -r4 @ │ │ │ │ - eoreq fp, lr, r4, asr #27 │ │ │ │ - andeq r7, r4, r4, ror #20 │ │ │ │ - @ instruction: 0x0030aad8 │ │ │ │ - strdeq r0, [lr], -r8 @ │ │ │ │ - eoreq r0, lr, r4, lsr #26 │ │ │ │ - eorseq lr, r0, r4, lsr #21 │ │ │ │ - eoreq r0, lr, r4, lsr #23 │ │ │ │ - eoreq fp, lr, r8, ror #26 │ │ │ │ - andeq r7, r4, r3, ror #20 │ │ │ │ - eorseq sl, r0, ip, lsl #21 │ │ │ │ - eoreq r0, lr, r8, ror #24 │ │ │ │ - mlaeq lr, r0, sp, r3 │ │ │ │ + eoreq ip, lr, r8, lsl #12 │ │ │ │ + @ instruction: 0x0030f2d0 │ │ │ │ + ldrdeq r1, [lr], -r0 @ │ │ │ │ + eoreq r1, lr, r4, lsl #8 │ │ │ │ + andeq r7, r4, r2, lsl #21 │ │ │ │ + eorseq pc, r0, ip, lsl r1 @ │ │ │ │ + eoreq r1, lr, ip, lsl r2 │ │ │ │ + eoreq ip, lr, ip, ror #7 │ │ │ │ + andeq r7, r4, r5, lsl #21 │ │ │ │ + ldrsheq pc, [r0], -r4 @ │ │ │ │ + strdeq r1, [lr], -r4 @ │ │ │ │ + @ instruction: 0x002ec3b8 │ │ │ │ + andeq r7, r4, r4, lsl #21 │ │ │ │ + eorseq pc, r0, ip, asr #1 │ │ │ │ + eoreq r1, lr, ip, asr #3 │ │ │ │ + mlaeq lr, ip, r3, ip │ │ │ │ + andeq r7, r4, sl, lsl #21 │ │ │ │ + eorseq pc, r0, r4, lsr #1 │ │ │ │ + eoreq r1, lr, r4, lsr #3 │ │ │ │ + eoreq ip, lr, r8, ror #6 │ │ │ │ + andeq r7, r4, r9, lsl #21 │ │ │ │ + eorseq pc, r0, ip, ror r0 @ │ │ │ │ + eoreq r1, lr, ip, ror r1 │ │ │ │ + eoreq ip, lr, r4, lsr r3 │ │ │ │ + andeq r7, r4, r8, lsl #21 │ │ │ │ + eorseq pc, r0, r4, asr r0 @ │ │ │ │ + eoreq r1, lr, r4, asr r1 │ │ │ │ + eoreq ip, lr, ip, lsl #6 │ │ │ │ + andeq r7, r4, r3, lsl #21 │ │ │ │ + eorseq pc, r0, ip, lsr #32 │ │ │ │ + eoreq r1, lr, ip, lsr #2 │ │ │ │ + eoreq ip, lr, r4, ror #5 │ │ │ │ + andeq r7, r4, fp, ror #20 │ │ │ │ + eorseq pc, r0, r0 │ │ │ │ + eoreq r1, lr, r0, lsl #2 │ │ │ │ + ldrdeq ip, [lr], -r0 @ │ │ │ │ + andeq r7, r4, sp, ror #20 │ │ │ │ + eorseq sl, r0, r4, ror #31 │ │ │ │ + eoreq r1, lr, r4, lsl #4 │ │ │ │ + eoreq r1, lr, r0, lsr r2 │ │ │ │ + @ instruction: 0x0030efb0 │ │ │ │ + strheq r1, [lr], -r0 @ │ │ │ │ + eoreq ip, lr, r4, ror r2 │ │ │ │ + andeq r7, r4, ip, ror #20 │ │ │ │ + mlaseq r0, r8, pc, sl @ │ │ │ │ + eoreq r1, lr, r4, ror r1 │ │ │ │ + mlaeq lr, ip, r2, r4 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ -001147ec : │ │ │ │ +00114818 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #128] @ 114890 │ │ │ │ + ldr r3, [pc, #128] @ 1148bc │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, ip │ │ │ │ add r3, r3, #588 @ 0x24c │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #108] @ 114894 │ │ │ │ + ldr r5, [pc, #108] @ 1148c0 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 114888 │ │ │ │ - ldr r3, [pc, #96] @ 114898 │ │ │ │ + beq 1148b4 │ │ │ │ + ldr r3, [pc, #96] @ 1148c4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 114854 │ │ │ │ + bne 114880 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 114110 │ │ │ │ - ldr r0, [pc, #64] @ 11489c │ │ │ │ + b 11413c │ │ │ │ + ldr r0, [pc, #64] @ 1148c8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #52] @ 1148a0 │ │ │ │ - ldr r1, [pc, #52] @ 1148a4 │ │ │ │ - ldr r0, [pc, #52] @ 1148a8 │ │ │ │ + ldr r3, [pc, #52] @ 1148cc │ │ │ │ + ldr r1, [pc, #52] @ 1148d0 │ │ │ │ + ldr r0, [pc, #52] @ 1148d4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x003402f8 │ │ │ │ - @ instruction: 0x0032b7d4 │ │ │ │ + eorseq r0, r4, ip, asr #5 │ │ │ │ + eorseq fp, r2, r8, lsr #15 │ │ │ │ andeq r0, r0, r0, asr r4 │ │ │ │ - strdeq sl, [lr], -ip @ │ │ │ │ + eoreq fp, lr, r8, lsl #2 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq fp, lr, r0, lsl #24 │ │ │ │ - eoreq sl, lr, r8, lsl #21 │ │ │ │ + eoreq ip, lr, ip, lsl #2 │ │ │ │ + mlaeq lr, r4, pc, sl @ │ │ │ │ │ │ │ │ -001148ac : │ │ │ │ +001148d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ - ldr r6, [pc, #1952] @ 115068 │ │ │ │ + ldr r6, [pc, #1952] @ 115094 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r6, pc, r6 │ │ │ │ - beq 114cb4 │ │ │ │ + beq 114ce0 │ │ │ │ ldr ip, [r4] │ │ │ │ ldr r7, [r4, #40] @ 0x28 │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ addne ip, ip, #1 │ │ │ │ strne ip, [r4] │ │ │ │ cmp r7, #1 │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ - beq 114cf0 │ │ │ │ + beq 114d1c │ │ │ │ tst r7, #1 │ │ │ │ - bne 114d38 │ │ │ │ + bne 114d64 │ │ │ │ cmp r7, #0 │ │ │ │ - bne 114974 │ │ │ │ - ldr r2, [pc, #1884] @ 11506c │ │ │ │ + bne 1149a0 │ │ │ │ + ldr r2, [pc, #1884] @ 115098 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 114a48 │ │ │ │ + beq 114a74 │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 114930 │ │ │ │ + beq 11495c │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ str ip, [r4] │ │ │ │ - beq 114a34 │ │ │ │ + beq 114a60 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #1832] @ 115070 │ │ │ │ - ldr r1, [pc, #1832] @ 115074 │ │ │ │ - ldr r0, [pc, #1832] @ 115078 │ │ │ │ + ldr r3, [pc, #1832] @ 11509c │ │ │ │ + ldr r1, [pc, #1832] @ 1150a0 │ │ │ │ + ldr r0, [pc, #1832] @ 1150a4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r2, [pc, #1828] @ 11507c │ │ │ │ + ldr r2, [pc, #1828] @ 1150a8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ cmp r7, #2 │ │ │ │ - beq 1149d4 │ │ │ │ + beq 114a00 │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11499c │ │ │ │ + beq 1149c8 │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ str ip, [r4] │ │ │ │ - bne 11499c │ │ │ │ + bne 1149c8 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [pc, #1756] @ 115080 │ │ │ │ + ldr r3, [pc, #1756] @ 1150ac │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fea4 │ │ │ │ - ldr r3, [pc, #1724] @ 115070 │ │ │ │ - ldr r1, [pc, #1740] @ 115084 │ │ │ │ + ldr r3, [pc, #1724] @ 11509c │ │ │ │ + ldr r1, [pc, #1740] @ 1150b0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #1736] @ 115088 │ │ │ │ - ldr r2, [pc, #1720] @ 11507c │ │ │ │ + ldr r0, [pc, #1736] @ 1150b4 │ │ │ │ + ldr r2, [pc, #1720] @ 1150a8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 114964 │ │ │ │ - ldr r2, [pc, #1680] @ 11506c │ │ │ │ + b 114990 │ │ │ │ + ldr r2, [pc, #1680] @ 115098 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 114d68 │ │ │ │ + beq 114d94 │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1149fc │ │ │ │ + beq 114a28 │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ str ip, [r4] │ │ │ │ - beq 114d94 │ │ │ │ + beq 114dc0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #1628] @ 115070 │ │ │ │ - ldr r1, [pc, #1652] @ 11508c │ │ │ │ + ldr r3, [pc, #1628] @ 11509c │ │ │ │ + ldr r1, [pc, #1652] @ 1150b8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #1648] @ 115090 │ │ │ │ - ldr r2, [pc, #1648] @ 115094 │ │ │ │ + ldr r0, [pc, #1648] @ 1150bc │ │ │ │ + ldr r2, [pc, #1648] @ 1150c0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 114964 │ │ │ │ + b 114990 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - b 114930 │ │ │ │ + b 11495c │ │ │ │ bl 501a4 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 114e6c │ │ │ │ + beq 114e98 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 114a7c │ │ │ │ + beq 114aa8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 114a7c │ │ │ │ + beq 114aa8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 114e64 │ │ │ │ + beq 114e90 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ str r5, [r4, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 114e94 │ │ │ │ + beq 114ec0 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r5, [r0, #8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 114ab4 │ │ │ │ + beq 114ae0 │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r3, #-1073741824 @ 0xc0000000 │ │ │ │ streq r3, [r0] │ │ │ │ - beq 114ab4 │ │ │ │ + beq 114ae0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 114e5c │ │ │ │ + beq 114e88 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - beq 114d50 │ │ │ │ + beq 114d7c │ │ │ │ ldr r5, [r4, #16] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 114ef8 │ │ │ │ + beq 114f24 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r7, [r4, #20] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 114f38 │ │ │ │ + beq 114f64 │ │ │ │ ldr r3, [r7] │ │ │ │ mov r1, #0 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r7] │ │ │ │ mov r0, r7 │ │ │ │ bl a7518 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 114b20 │ │ │ │ + beq 114b4c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 114da8 │ │ │ │ + beq 114dd4 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 114f78 │ │ │ │ - ldr r2, [pc, #1384] @ 115098 │ │ │ │ + beq 114fa4 │ │ │ │ + ldr r2, [pc, #1384] @ 1150c4 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 114b54 │ │ │ │ - ldr r2, [pc, #1364] @ 11509c │ │ │ │ + beq 114b80 │ │ │ │ + ldr r2, [pc, #1364] @ 1150c8 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 114db4 │ │ │ │ + bne 114de0 │ │ │ │ ldr r7, [r4, #44] @ 0x2c │ │ │ │ cmp r7, #0 │ │ │ │ - beq 114e04 │ │ │ │ + beq 114e30 │ │ │ │ ldr r3, [r7] │ │ │ │ mov r2, r7 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r7] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 114ba8 │ │ │ │ + beq 114bd4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 114ed4 │ │ │ │ + beq 114f00 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 114bc4 │ │ │ │ + beq 114bf0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 114ee0 │ │ │ │ + beq 114f0c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 114be0 │ │ │ │ + beq 114c0c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 114eec │ │ │ │ + beq 114f18 │ │ │ │ cmp r9, #2 │ │ │ │ - beq 114fa0 │ │ │ │ + beq 114fcc │ │ │ │ cmp r9, #0 │ │ │ │ - beq 114d50 │ │ │ │ + beq 114d7c │ │ │ │ ldr r7, [r4, #44] @ 0x2c │ │ │ │ cmp r7, #0 │ │ │ │ - beq 114fc8 │ │ │ │ + beq 114ff4 │ │ │ │ ldr r3, [r7] │ │ │ │ mov r0, #2 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r7] │ │ │ │ bl 4ffe8 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 115008 │ │ │ │ + beq 115034 │ │ │ │ mov r0, #2 │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 115044 │ │ │ │ - ldr r2, [pc, #1124] @ 1150a0 │ │ │ │ + beq 115070 │ │ │ │ + ldr r2, [pc, #1124] @ 1150cc │ │ │ │ ldr r2, [r6, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 115020 │ │ │ │ - ldr r2, [pc, #1112] @ 1150a4 │ │ │ │ + beq 11504c │ │ │ │ + ldr r2, [pc, #1112] @ 1150d0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 11501c │ │ │ │ + beq 115048 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 115018 │ │ │ │ + ble 115044 │ │ │ │ cmp r3, #1 │ │ │ │ str r0, [r5, #12] │ │ │ │ - beq 115018 │ │ │ │ + beq 115044 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r0, #1 │ │ │ │ - beq 114c84 │ │ │ │ + beq 114cb0 │ │ │ │ tst r0, #1 │ │ │ │ - bne 115010 │ │ │ │ + bne 11503c │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, #2 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str r2, [r4, #40] @ 0x28 │ │ │ │ - beq 114968 │ │ │ │ + beq 114994 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 114968 │ │ │ │ + bne 114994 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 114968 │ │ │ │ - ldr r3, [pc, #948] @ 115070 │ │ │ │ - ldr r0, [pc, #956] @ 11507c │ │ │ │ + b 114994 │ │ │ │ + ldr r3, [pc, #948] @ 11509c │ │ │ │ + ldr r0, [pc, #956] @ 1150a8 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r1, [pc, #992] @ 1150a8 │ │ │ │ + ldr r1, [pc, #992] @ 1150d4 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #988] @ 1150ac │ │ │ │ + ldr r3, [pc, #988] @ 1150d8 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #984] @ 1150b0 │ │ │ │ - ldr r0, [pc, #984] @ 1150b4 │ │ │ │ + ldr r2, [pc, #984] @ 1150dc │ │ │ │ + ldr r0, [pc, #984] @ 1150e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 114964 │ │ │ │ - ldr r3, [pc, #888] @ 115070 │ │ │ │ - ldr r1, [pc, #896] @ 11507c │ │ │ │ + b 114990 │ │ │ │ + ldr r3, [pc, #888] @ 11509c │ │ │ │ + ldr r1, [pc, #896] @ 1150a8 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r3, [pc, #948] @ 1150b8 │ │ │ │ + ldr r3, [pc, #948] @ 1150e4 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r2, [pc, #940] @ 1150bc │ │ │ │ - ldr r0, [pc, #940] @ 1150c0 │ │ │ │ + ldr r2, [pc, #940] @ 1150e8 │ │ │ │ + ldr r0, [pc, #940] @ 1150ec │ │ │ │ str r1, [sp] │ │ │ │ - ldr r1, [pc, #936] @ 1150c4 │ │ │ │ + ldr r1, [pc, #936] @ 1150f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 114964 │ │ │ │ + b 114990 │ │ │ │ mov r0, r7 │ │ │ │ bl a4704 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ ldr ip, [r4] │ │ │ │ - b 11497c │ │ │ │ + b 1149a8 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 114d68 │ │ │ │ + beq 114d94 │ │ │ │ tst r0, #1 │ │ │ │ - beq 114d68 │ │ │ │ + beq 114d94 │ │ │ │ bl a4764 │ │ │ │ ldr r3, [r4] │ │ │ │ mvn r2, #1 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str r2, [r4, #40] @ 0x28 │ │ │ │ - beq 114d8c │ │ │ │ + beq 114db8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 114df8 │ │ │ │ + beq 114e24 │ │ │ │ bl 718b4 │ │ │ │ - b 114964 │ │ │ │ + b 114990 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - b 1149fc │ │ │ │ + b 114a28 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 114b20 │ │ │ │ - ldr r3, [pc, #692] @ 115070 │ │ │ │ - ldr r2, [pc, #776] @ 1150c8 │ │ │ │ + b 114b4c │ │ │ │ + ldr r3, [pc, #692] @ 11509c │ │ │ │ + ldr r2, [pc, #776] @ 1150f4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r1, [pc, #772] @ 1150cc │ │ │ │ - ldr r0, [pc, #772] @ 1150d0 │ │ │ │ + ldr r1, [pc, #772] @ 1150f8 │ │ │ │ + ldr r0, [pc, #772] @ 1150fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, r8} │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #752] @ 1150d4 │ │ │ │ + ldr r2, [pc, #752] @ 115100 │ │ │ │ bl d8818 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 114964 │ │ │ │ + b 114990 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 114d8c │ │ │ │ - ldr r3, [pc, #612] @ 115070 │ │ │ │ - ldr r1, [pc, #712] @ 1150d8 │ │ │ │ + b 114db8 │ │ │ │ + ldr r3, [pc, #612] @ 11509c │ │ │ │ + ldr r1, [pc, #712] @ 115104 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r3, [pc, #700] @ 1150d4 │ │ │ │ + ldr r3, [pc, #700] @ 115100 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #692] @ 1150dc │ │ │ │ - ldr r3, [pc, #692] @ 1150e0 │ │ │ │ - ldr r0, [pc, #692] @ 1150e4 │ │ │ │ + ldr r2, [pc, #692] @ 115108 │ │ │ │ + ldr r3, [pc, #692] @ 11510c │ │ │ │ + ldr r0, [pc, #692] @ 115110 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 114964 │ │ │ │ + b 114990 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 114ab4 │ │ │ │ + b 114ae0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 114a7c │ │ │ │ - ldr r3, [pc, #508] @ 115070 │ │ │ │ - ldr r1, [pc, #624] @ 1150e8 │ │ │ │ + b 114aa8 │ │ │ │ + ldr r3, [pc, #508] @ 11509c │ │ │ │ + ldr r1, [pc, #624] @ 115114 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #620] @ 1150ec │ │ │ │ - ldr r2, [pc, #620] @ 1150f0 │ │ │ │ + ldr r0, [pc, #620] @ 115118 │ │ │ │ + ldr r2, [pc, #620] @ 11511c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 114d2c │ │ │ │ - ldr r3, [pc, #468] @ 115070 │ │ │ │ - ldr r1, [pc, #564] @ 1150d4 │ │ │ │ + b 114d58 │ │ │ │ + ldr r3, [pc, #468] @ 11509c │ │ │ │ + ldr r1, [pc, #564] @ 115100 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r3, [pc, #588] @ 1150f4 │ │ │ │ + ldr r3, [pc, #588] @ 115120 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #576] @ 1150f8 │ │ │ │ - ldr r1, [pc, #576] @ 1150fc │ │ │ │ - ldr r0, [pc, #576] @ 115100 │ │ │ │ + ldr r2, [pc, #576] @ 115124 │ │ │ │ + ldr r1, [pc, #576] @ 115128 │ │ │ │ + ldr r0, [pc, #576] @ 11512c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 114d2c │ │ │ │ + b 114d58 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 114ba8 │ │ │ │ + b 114bd4 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 114bc4 │ │ │ │ + b 114bf0 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 114be0 │ │ │ │ - ldr r3, [pc, #368] @ 115070 │ │ │ │ - ldr r1, [pc, #464] @ 1150d4 │ │ │ │ + b 114c0c │ │ │ │ + ldr r3, [pc, #368] @ 11509c │ │ │ │ + ldr r1, [pc, #464] @ 115100 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r3, [pc, #504] @ 115104 │ │ │ │ + ldr r3, [pc, #504] @ 115130 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #492] @ 115108 │ │ │ │ - ldr r1, [pc, #492] @ 11510c │ │ │ │ - ldr r0, [pc, #492] @ 115110 │ │ │ │ + ldr r2, [pc, #492] @ 115134 │ │ │ │ + ldr r1, [pc, #492] @ 115138 │ │ │ │ + ldr r0, [pc, #492] @ 11513c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 114d2c │ │ │ │ - ldr r3, [pc, #304] @ 115070 │ │ │ │ - ldr r2, [pc, #400] @ 1150d4 │ │ │ │ + b 114d58 │ │ │ │ + ldr r3, [pc, #304] @ 11509c │ │ │ │ + ldr r2, [pc, #400] @ 115100 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #444] @ 115114 │ │ │ │ - ldr r2, [pc, #444] @ 115118 │ │ │ │ - ldr r1, [pc, #444] @ 11511c │ │ │ │ - ldr r0, [pc, #444] @ 115120 │ │ │ │ + ldr r3, [pc, #444] @ 115140 │ │ │ │ + ldr r2, [pc, #444] @ 115144 │ │ │ │ + ldr r1, [pc, #444] @ 115148 │ │ │ │ + ldr r0, [pc, #444] @ 11514c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 114de4 │ │ │ │ - ldr r3, [pc, #240] @ 115070 │ │ │ │ - ldr r1, [pc, #416] @ 115124 │ │ │ │ + b 114e10 │ │ │ │ + ldr r3, [pc, #240] @ 11509c │ │ │ │ + ldr r1, [pc, #416] @ 115150 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #412] @ 115128 │ │ │ │ - ldr r2, [pc, #324] @ 1150d4 │ │ │ │ + ldr r0, [pc, #412] @ 115154 │ │ │ │ + ldr r2, [pc, #324] @ 115100 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 114de4 │ │ │ │ - ldr r3, [pc, #200] @ 115070 │ │ │ │ - ldr r1, [pc, #384] @ 11512c │ │ │ │ + b 114e10 │ │ │ │ + ldr r3, [pc, #200] @ 11509c │ │ │ │ + ldr r1, [pc, #384] @ 115158 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #380] @ 115130 │ │ │ │ - ldr r2, [pc, #284] @ 1150d4 │ │ │ │ + ldr r0, [pc, #380] @ 11515c │ │ │ │ + ldr r2, [pc, #284] @ 115100 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 114d2c │ │ │ │ - ldr r3, [pc, #160] @ 115070 │ │ │ │ - ldr r1, [pc, #192] @ 115094 │ │ │ │ + b 114d58 │ │ │ │ + ldr r3, [pc, #160] @ 11509c │ │ │ │ + ldr r1, [pc, #192] @ 1150c0 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r3, [pc, #344] @ 115134 │ │ │ │ + ldr r3, [pc, #344] @ 115160 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #332] @ 115138 │ │ │ │ - ldr r1, [pc, #332] @ 11513c │ │ │ │ - ldr r0, [pc, #332] @ 115140 │ │ │ │ + ldr r2, [pc, #332] @ 115164 │ │ │ │ + ldr r1, [pc, #332] @ 115168 │ │ │ │ + ldr r0, [pc, #332] @ 11516c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 114d2c │ │ │ │ + b 114d58 │ │ │ │ bl aa8fc │ │ │ │ - b 114c1c │ │ │ │ + b 114c48 │ │ │ │ bl a4764 │ │ │ │ - b 114c84 │ │ │ │ + b 114cb0 │ │ │ │ bl 50554 │ │ │ │ bl 504d4 │ │ │ │ - ldr r3, [pc, #284] @ 115144 │ │ │ │ - ldr r1, [pc, #284] @ 115148 │ │ │ │ - ldr r0, [pc, #284] @ 11514c │ │ │ │ + ldr r3, [pc, #284] @ 115170 │ │ │ │ + ldr r1, [pc, #284] @ 115174 │ │ │ │ + ldr r0, [pc, #284] @ 115178 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #280] @ 115150 │ │ │ │ + ldr r2, [pc, #280] @ 11517c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #264] @ 115154 │ │ │ │ - ldr r1, [pc, #264] @ 115158 │ │ │ │ - ldr r0, [pc, #264] @ 11515c │ │ │ │ + ldr r3, [pc, #264] @ 115180 │ │ │ │ + ldr r1, [pc, #264] @ 115184 │ │ │ │ + ldr r0, [pc, #264] @ 115188 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq fp, r2, ip, lsr #14 │ │ │ │ + eorseq fp, r2, r0, lsl #14 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq sl, lr, r0, lsr #23 │ │ │ │ - eoreq sl, lr, r8, lsr #19 │ │ │ │ + eoreq fp, lr, ip, lsr #1 │ │ │ │ + @ instruction: 0x002eaeb4 │ │ │ │ andeq r0, r0, r3, asr #4 │ │ │ │ andeq r0, r0, ip, ror fp │ │ │ │ - eoreq sl, lr, r4, lsr fp │ │ │ │ - eoreq sl, lr, ip, lsr r9 │ │ │ │ - ldrdeq sl, [lr], -r4 @ │ │ │ │ - ldrdeq sl, [lr], -ip @ │ │ │ │ + eoreq fp, lr, r0, asr #32 │ │ │ │ + eoreq sl, lr, r8, asr #28 │ │ │ │ + eoreq sl, lr, r0, ror #31 │ │ │ │ + eoreq sl, lr, r8, ror #27 │ │ │ │ andeq r0, r0, fp, asr #4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eoreq sl, lr, r8, lsl r8 │ │ │ │ - mlaeq lr, r4, r6, fp │ │ │ │ - strdeq sl, [lr], -r8 @ │ │ │ │ - eoreq sl, lr, r0, lsr #12 │ │ │ │ - ldrdeq fp, [lr], -r4 @ │ │ │ │ - eoreq ip, lr, ip, lsl r2 │ │ │ │ - eoreq sl, lr, r0, ror #11 │ │ │ │ - ldrdeq sl, [lr], -r8 @ │ │ │ │ - eoreq sl, lr, r4, asr #30 │ │ │ │ - eoreq sl, lr, r8, lsr #14 │ │ │ │ - eoreq sl, lr, ip, lsr #10 │ │ │ │ + eoreq sl, lr, r4, lsr #26 │ │ │ │ + eoreq fp, lr, r0, lsr #23 │ │ │ │ + eoreq sl, lr, r4, lsl #26 │ │ │ │ + eoreq sl, lr, ip, lsr #22 │ │ │ │ + eoreq fp, lr, r0, ror #23 │ │ │ │ + eoreq ip, lr, r8, lsr #14 │ │ │ │ + eoreq sl, lr, ip, ror #21 │ │ │ │ + eoreq sl, lr, r4, ror #25 │ │ │ │ + eoreq fp, lr, r0, asr r4 │ │ │ │ + eoreq sl, lr, r4, lsr ip │ │ │ │ + eoreq sl, lr, r8, lsr sl │ │ │ │ andeq r0, r0, sl, asr #4 │ │ │ │ - eoreq sl, lr, r4, asr #13 │ │ │ │ - eoreq ip, lr, r8, lsl #2 │ │ │ │ - eorseq r6, r0, r4, lsl r3 │ │ │ │ - eoreq sl, lr, ip, asr #9 │ │ │ │ - eoreq sl, lr, r4, ror r6 │ │ │ │ - eoreq sl, lr, ip, ror r4 │ │ │ │ - andeq r0, r0, r9, asr #4 │ │ │ │ - eoreq sp, lr, r0, ror #28 │ │ │ │ - eoreq ip, lr, r8, ror r0 │ │ │ │ - eoreq sl, lr, r4, lsr r6 │ │ │ │ - eoreq sl, lr, ip, lsr r4 │ │ │ │ - eoreq fp, lr, r0, lsl #26 │ │ │ │ - eoreq ip, lr, r4, lsl r0 │ │ │ │ ldrdeq sl, [lr], -r0 @ │ │ │ │ + eoreq ip, lr, r4, lsl r6 │ │ │ │ + eorseq r6, r0, r0, lsr #16 │ │ │ │ ldrdeq sl, [lr], -r8 @ │ │ │ │ - @ instruction: 0x002eddbc │ │ │ │ - ldrdeq fp, [lr], -r4 @ │ │ │ │ - mlaeq lr, r0, r5, sl │ │ │ │ - mlaeq lr, r8, r3, sl │ │ │ │ - eoreq sl, lr, r8, ror #10 │ │ │ │ - eoreq sl, lr, r0, ror r3 │ │ │ │ - eoreq sl, lr, r0, asr #10 │ │ │ │ - eoreq sl, lr, r8, asr #6 │ │ │ │ - eorseq r6, r0, r0, asr r1 │ │ │ │ - eoreq fp, lr, r4, asr #30 │ │ │ │ - eoreq sl, lr, r0, lsl #10 │ │ │ │ - eoreq sl, lr, r8, lsl #6 │ │ │ │ - eorseq sl, r0, ip, asr #2 │ │ │ │ - eoreq r0, lr, r8, lsr #6 │ │ │ │ - eoreq r3, lr, r0, asr r4 │ │ │ │ + eoreq sl, lr, r0, lsl #23 │ │ │ │ + eoreq sl, lr, r8, lsl #19 │ │ │ │ + andeq r0, r0, r9, asr #4 │ │ │ │ + eoreq lr, lr, ip, ror #6 │ │ │ │ + eoreq ip, lr, r4, lsl #11 │ │ │ │ + eoreq sl, lr, r0, asr #22 │ │ │ │ + eoreq sl, lr, r8, asr #18 │ │ │ │ + eoreq ip, lr, ip, lsl #4 │ │ │ │ + eoreq ip, lr, r0, lsr #10 │ │ │ │ + ldrdeq sl, [lr], -ip @ │ │ │ │ + eoreq sl, lr, r4, ror #17 │ │ │ │ + eoreq lr, lr, r8, asr #5 │ │ │ │ + eoreq ip, lr, r0, ror #9 │ │ │ │ + mlaeq lr, ip, sl, sl │ │ │ │ + eoreq sl, lr, r4, lsr #17 │ │ │ │ + eoreq sl, lr, r4, ror sl │ │ │ │ + eoreq sl, lr, ip, ror r8 │ │ │ │ + eoreq sl, lr, ip, asr #20 │ │ │ │ + eoreq sl, lr, r4, asr r8 │ │ │ │ + eorseq r6, r0, ip, asr r6 │ │ │ │ + eoreq ip, lr, r0, asr r4 │ │ │ │ + eoreq sl, lr, ip, lsl #20 │ │ │ │ + eoreq sl, lr, r4, lsl r8 │ │ │ │ + eorseq sl, r0, r8, asr r6 │ │ │ │ + eoreq r0, lr, r4, lsr r8 │ │ │ │ + eoreq r3, lr, ip, asr r9 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - eorseq sl, r0, r8, lsr #2 │ │ │ │ - eoreq r0, lr, r8, asr #6 │ │ │ │ - eoreq r0, lr, r4, ror r3 │ │ │ │ + eorseq sl, r0, r4, lsr r6 │ │ │ │ + eoreq r0, lr, r4, asr r8 │ │ │ │ + eoreq r0, lr, r0, lsl #17 │ │ │ │ │ │ │ │ -00115160 : │ │ │ │ +0011518c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr ip, [pc, #172] @ 115224 │ │ │ │ + ldr ip, [pc, #172] @ 115250 │ │ │ │ mov r4, r1 │ │ │ │ mov lr, r0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r4 │ │ │ │ mov r4, lr │ │ │ │ - ldr lr, [pc, #152] @ 115228 │ │ │ │ + ldr lr, [pc, #152] @ 115254 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #636 @ 0x27c │ │ │ │ - ldr ip, [pc, #140] @ 11522c │ │ │ │ + ldr ip, [pc, #140] @ 115258 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ add ip, sp, #32 │ │ │ │ @@ -203808,1884 +203819,1884 @@ │ │ │ │ str ip, [sp, #8] │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #4] │ │ │ │ add ip, sp, #20 │ │ │ │ str ip, [sp] │ │ │ │ bl a31b0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1151f4 │ │ │ │ + beq 115220 │ │ │ │ add r1, sp, #20 │ │ │ │ ldm r1, {r1, r2, r3, ip} │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 1148ac │ │ │ │ - ldr r2, [pc, #52] @ 115230 │ │ │ │ - ldr r3, [pc, #44] @ 11522c │ │ │ │ + bl 1148d8 │ │ │ │ + ldr r2, [pc, #52] @ 11525c │ │ │ │ + ldr r3, [pc, #44] @ 115258 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 115220 │ │ │ │ + bne 11524c │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, pc} │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq pc, r3, ip, lsl #19 │ │ │ │ - eorseq sl, r2, ip, asr lr │ │ │ │ + eorseq pc, r3, r0, ror #18 │ │ │ │ + eorseq sl, r2, r0, lsr lr │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - @ instruction: 0x0032adfc │ │ │ │ + @ instruction: 0x0032add0 │ │ │ │ │ │ │ │ -00115234 : │ │ │ │ +00115260 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r3, [pc, #36] @ 115270 │ │ │ │ - ldr r2, [pc, #36] @ 115274 │ │ │ │ + ldr r3, [pc, #36] @ 11529c │ │ │ │ + ldr r2, [pc, #36] @ 1152a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 1148ac │ │ │ │ + bl 1148d8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - eorseq sl, r2, ip, lsr #27 │ │ │ │ + eorseq sl, r2, r0, lsl #27 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -00115278 : │ │ │ │ +001152a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #128] @ 11531c │ │ │ │ + ldr r3, [pc, #128] @ 115348 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, ip │ │ │ │ add r3, r3, #684 @ 0x2ac │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #108] @ 115320 │ │ │ │ + ldr r5, [pc, #108] @ 11534c │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 115314 │ │ │ │ - ldr r3, [pc, #96] @ 115324 │ │ │ │ + beq 115340 │ │ │ │ + ldr r3, [pc, #96] @ 115350 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 1152e0 │ │ │ │ + bne 11530c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 115234 │ │ │ │ - ldr r0, [pc, #64] @ 115328 │ │ │ │ + b 115260 │ │ │ │ + ldr r0, [pc, #64] @ 115354 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #52] @ 11532c │ │ │ │ - ldr r1, [pc, #52] @ 115330 │ │ │ │ - ldr r0, [pc, #52] @ 115334 │ │ │ │ + ldr r3, [pc, #52] @ 115358 │ │ │ │ + ldr r1, [pc, #52] @ 11535c │ │ │ │ + ldr r0, [pc, #52] @ 115360 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eorseq pc, r3, ip, ror #16 │ │ │ │ - eorseq sl, r2, r8, asr #26 │ │ │ │ + eorseq pc, r3, r0, asr #16 │ │ │ │ + eorseq sl, r2, ip, lsl sp │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldrdeq sl, [lr], -ip @ │ │ │ │ + eoreq sl, lr, r8, ror #13 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq fp, lr, r4, lsl r1 │ │ │ │ - strdeq r9, [lr], -ip @ │ │ │ │ + eoreq fp, lr, r0, lsr #12 │ │ │ │ + eoreq sl, lr, r8, lsl #10 │ │ │ │ │ │ │ │ -00115338 : │ │ │ │ +00115364 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #40] @ 115378 │ │ │ │ - ldr r3, [pc, #40] @ 11537c │ │ │ │ + ldr ip, [pc, #40] @ 1153a4 │ │ │ │ + ldr r3, [pc, #40] @ 1153a8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 1148ac │ │ │ │ + bl 1148d8 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - eorseq sl, r2, r8, lsr #25 │ │ │ │ + eorseq sl, r2, ip, ror ip │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -00115380 : │ │ │ │ +001153ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #216] @ 11547c │ │ │ │ + ldr ip, [pc, #216] @ 1154a8 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #208] @ 115480 │ │ │ │ + ldr r3, [pc, #208] @ 1154ac │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #184] @ 115484 │ │ │ │ + ldr r3, [pc, #184] @ 1154b0 │ │ │ │ add ip, sp, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #732 @ 0x2dc │ │ │ │ str ip, [sp] │ │ │ │ bl a3100 │ │ │ │ - ldr r5, [pc, #164] @ 115488 │ │ │ │ + ldr r5, [pc, #164] @ 1154b4 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 115470 │ │ │ │ - ldr r3, [pc, #152] @ 11548c │ │ │ │ + beq 11549c │ │ │ │ + ldr r3, [pc, #152] @ 1154b8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 11543c │ │ │ │ + bne 115468 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 115338 │ │ │ │ - ldr r2, [pc, #120] @ 115490 │ │ │ │ - ldr r3, [pc, #100] @ 115480 │ │ │ │ + bl 115364 │ │ │ │ + ldr r2, [pc, #120] @ 1154bc │ │ │ │ + ldr r3, [pc, #100] @ 1154ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 115478 │ │ │ │ + bne 1154a4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #80] @ 115494 │ │ │ │ + ldr r0, [pc, #80] @ 1154c0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #68] @ 115498 │ │ │ │ - ldr r1, [pc, #68] @ 11549c │ │ │ │ - ldr r0, [pc, #68] @ 1154a0 │ │ │ │ + ldr r3, [pc, #68] @ 1154c4 │ │ │ │ + ldr r1, [pc, #68] @ 1154c8 │ │ │ │ + ldr r0, [pc, #68] @ 1154cc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 115410 │ │ │ │ + b 11543c │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq sl, r2, ip, asr #24 │ │ │ │ + eorseq sl, r2, r0, lsr #24 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq pc, r3, ip, lsr r7 @ │ │ │ │ - eorseq sl, r2, r8, lsl ip │ │ │ │ + eorseq pc, r3, r0, lsl r7 @ │ │ │ │ + eorseq sl, r2, ip, ror #23 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq sl, r2, r0, ror #23 │ │ │ │ - eoreq sl, lr, r0, lsl #1 │ │ │ │ + @ instruction: 0x0032abb4 │ │ │ │ + eoreq sl, lr, ip, lsl #11 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq sl, lr, r4, asr #31 │ │ │ │ - eoreq r9, lr, r0, lsr #29 │ │ │ │ + ldrdeq fp, [lr], -r0 @ │ │ │ │ + eoreq sl, lr, ip, lsr #7 │ │ │ │ │ │ │ │ -001154a4 : │ │ │ │ +001154d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r2, #0 │ │ │ │ - ldr r2, [pc, #256] @ 1155c0 │ │ │ │ + ldr r2, [pc, #256] @ 1155ec │ │ │ │ sub sp, sp, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, r3 │ │ │ │ - beq 11556c │ │ │ │ + beq 115598 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - ldr r3, [pc, #224] @ 1155c4 │ │ │ │ + ldr r3, [pc, #224] @ 1155f0 │ │ │ │ ldr r2, [r2, r3] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 115554 │ │ │ │ + beq 115580 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 1148ac │ │ │ │ + bl 1148d8 │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 11552c │ │ │ │ + beq 115558 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 1155a4 │ │ │ │ + beq 1155d0 │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 115548 │ │ │ │ + beq 115574 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r6] │ │ │ │ - beq 115590 │ │ │ │ + beq 1155bc │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2] │ │ │ │ mov r6, r2 │ │ │ │ - b 1154fc │ │ │ │ - ldr r3, [pc, #80] @ 1155c4 │ │ │ │ + b 115528 │ │ │ │ + ldr r3, [pc, #80] @ 1155f0 │ │ │ │ ldr r2, [r2, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1155b0 │ │ │ │ + beq 1155dc │ │ │ │ add r3, r3, #1 │ │ │ │ mov r4, r2 │ │ │ │ str r3, [r2] │ │ │ │ - b 1154e4 │ │ │ │ + b 115510 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11552c │ │ │ │ + b 115558 │ │ │ │ cmp r6, #0 │ │ │ │ mov r4, r2 │ │ │ │ - bne 1154ec │ │ │ │ - b 115564 │ │ │ │ - eorseq sl, r2, r8, lsr fp │ │ │ │ + bne 115518 │ │ │ │ + b 115590 │ │ │ │ + eorseq sl, r2, ip, lsl #22 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -001155c8 : │ │ │ │ +001155f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #248] @ 1156e4 │ │ │ │ + ldr ip, [pc, #248] @ 115710 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #240] @ 1156e8 │ │ │ │ + ldr r3, [pc, #240] @ 115714 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #216] @ 1156ec │ │ │ │ + ldr r3, [pc, #216] @ 115718 │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ add ip, sp, #20 │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, sp, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r3, r3, #780 @ 0x30c │ │ │ │ mov ip, #0 │ │ │ │ str ip, [sp, #20] │ │ │ │ str ip, [sp, #24] │ │ │ │ bl a31b0 │ │ │ │ - ldr r5, [pc, #168] @ 1156f0 │ │ │ │ + ldr r5, [pc, #168] @ 11571c │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1156d8 │ │ │ │ - ldr r3, [pc, #156] @ 1156f4 │ │ │ │ + beq 115704 │ │ │ │ + ldr r3, [pc, #156] @ 115720 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 1156a4 │ │ │ │ + bne 1156d0 │ │ │ │ add r1, sp, #16 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ mov r0, r4 │ │ │ │ - bl 1154a4 │ │ │ │ - ldr r2, [pc, #120] @ 1156f8 │ │ │ │ - ldr r3, [pc, #100] @ 1156e8 │ │ │ │ + bl 1154d0 │ │ │ │ + ldr r2, [pc, #120] @ 115724 │ │ │ │ + ldr r3, [pc, #100] @ 115714 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 1156e0 │ │ │ │ + bne 11570c │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #80] @ 1156fc │ │ │ │ + ldr r0, [pc, #80] @ 115728 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #68] @ 115700 │ │ │ │ - ldr r1, [pc, #68] @ 115704 │ │ │ │ - ldr r0, [pc, #68] @ 115708 │ │ │ │ + ldr r3, [pc, #68] @ 11572c │ │ │ │ + ldr r1, [pc, #68] @ 115730 │ │ │ │ + ldr r0, [pc, #68] @ 115734 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 115678 │ │ │ │ + b 1156a4 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq sl, r2, r4, lsl #20 │ │ │ │ + @ instruction: 0x0032a9d8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq pc, r3, r8, ror #9 │ │ │ │ - @ instruction: 0x0032a9b4 │ │ │ │ + @ instruction: 0x0033f4bc │ │ │ │ + eorseq sl, r2, r8, lsl #19 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq sl, r2, r8, ror r9 │ │ │ │ - eoreq r9, lr, r8, lsl lr │ │ │ │ + eorseq sl, r2, ip, asr #18 │ │ │ │ + eoreq sl, lr, r4, lsr #6 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq sl, lr, r4, ror #26 │ │ │ │ - eoreq r9, lr, r8, lsr ip │ │ │ │ + eoreq fp, lr, r0, ror r2 │ │ │ │ + eoreq sl, lr, r4, asr #2 │ │ │ │ │ │ │ │ -0011570c : │ │ │ │ +00115738 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ - ldr ip, [pc, #1500] @ 115d00 │ │ │ │ - ldr r1, [pc, #1500] @ 115d04 │ │ │ │ + ldr ip, [pc, #1500] @ 115d2c │ │ │ │ + ldr r1, [pc, #1500] @ 115d30 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [ip, r1] │ │ │ │ - ldr r5, [pc, #1492] @ 115d08 │ │ │ │ - ldr r2, [pc, #1492] @ 115d0c │ │ │ │ - ldr r3, [pc, #1492] @ 115d10 │ │ │ │ + ldr r5, [pc, #1492] @ 115d34 │ │ │ │ + ldr r2, [pc, #1492] @ 115d38 │ │ │ │ + ldr r3, [pc, #1492] @ 115d3c │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r1, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r5, r2] │ │ │ │ ldr r8, [r5, r3] │ │ │ │ ldr r1, [r7, #904] @ 0x388 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r8] │ │ │ │ bl 50378 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 115968 │ │ │ │ - ldr r3, [pc, #1440] @ 115d14 │ │ │ │ + beq 115994 │ │ │ │ + ldr r3, [pc, #1440] @ 115d40 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 1154a4 │ │ │ │ + bl 1154d0 │ │ │ │ subs r4, r0, #0 │ │ │ │ - bne 115900 │ │ │ │ + bne 11592c │ │ │ │ add fp, sp, #8 │ │ │ │ mov r0, fp │ │ │ │ bl aa4f0 │ │ │ │ ldr r1, [r7, #908] @ 0x38c │ │ │ │ ldr r0, [r8] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr r8, [sp, #12] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 115a3c │ │ │ │ + beq 115a68 │ │ │ │ mov r0, #2 │ │ │ │ bl 4ffe8 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 115af4 │ │ │ │ + beq 115b20 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 115c90 │ │ │ │ - ldr r2, [pc, #1332] @ 115d18 │ │ │ │ + beq 115cbc │ │ │ │ + ldr r2, [pc, #1332] @ 115d44 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 115cdc │ │ │ │ - ldr r2, [pc, #1320] @ 115d1c │ │ │ │ + beq 115d08 │ │ │ │ + ldr r2, [pc, #1320] @ 115d48 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 115c60 │ │ │ │ + beq 115c8c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 115c8c │ │ │ │ + ble 115cb8 │ │ │ │ cmp r3, #1 │ │ │ │ str r6, [r4, #12] │ │ │ │ - beq 115c8c │ │ │ │ + beq 115cb8 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [r4, #16] │ │ │ │ bl aa754 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 115840 │ │ │ │ + beq 11586c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 115a30 │ │ │ │ + beq 115a5c │ │ │ │ cmp r6, #0 │ │ │ │ - beq 1159bc │ │ │ │ + beq 1159e8 │ │ │ │ ldm fp, {r0, r1, r2} │ │ │ │ bl aa6bc │ │ │ │ cmp sl, #0 │ │ │ │ - beq 115c38 │ │ │ │ + beq 115c64 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 115874 │ │ │ │ + beq 1158a0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 115ae8 │ │ │ │ + beq 115b14 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 115cb4 │ │ │ │ + beq 115ce0 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 115898 │ │ │ │ + beq 1158c4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 115adc │ │ │ │ + beq 115b08 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 115c64 │ │ │ │ + beq 115c90 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1158bc │ │ │ │ + beq 1158e8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 115ad0 │ │ │ │ - ldr r3, [pc, #1104] @ 115d14 │ │ │ │ + beq 115afc │ │ │ │ + ldr r3, [pc, #1104] @ 115d40 │ │ │ │ ldr r0, [r5, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #1092] @ 115d20 │ │ │ │ - ldr r3, [pc, #1060] @ 115d04 │ │ │ │ + ldr r2, [pc, #1092] @ 115d4c │ │ │ │ + ldr r3, [pc, #1060] @ 115d30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 115b44 │ │ │ │ + bne 115b70 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 115924 │ │ │ │ + beq 115950 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bne 115924 │ │ │ │ + bne 115950 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 115948 │ │ │ │ + beq 115974 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 115948 │ │ │ │ + bne 115974 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [pc, #980] @ 115d24 │ │ │ │ - ldr r1, [pc, #980] @ 115d28 │ │ │ │ + ldr r3, [pc, #980] @ 115d50 │ │ │ │ + ldr r1, [pc, #980] @ 115d54 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ - b 1158d4 │ │ │ │ + b 115900 │ │ │ │ add fp, sp, #8 │ │ │ │ mov r0, fp │ │ │ │ bl aa4f0 │ │ │ │ ldr r1, [r7, #908] @ 0x38c │ │ │ │ ldr r0, [r8] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr r8, [sp, #12] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - bne 1157bc │ │ │ │ - ldr r3, [pc, #912] @ 115d2c │ │ │ │ - ldr r1, [pc, #912] @ 115d30 │ │ │ │ - ldr r0, [pc, #912] @ 115d34 │ │ │ │ + bne 1157e8 │ │ │ │ + ldr r3, [pc, #912] @ 115d58 │ │ │ │ + ldr r1, [pc, #912] @ 115d5c │ │ │ │ + ldr r0, [pc, #912] @ 115d60 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1120 @ 0x460 │ │ │ │ - ldr r2, [pc, #904] @ 115d38 │ │ │ │ + ldr r2, [pc, #904] @ 115d64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ cmp sl, #0 │ │ │ │ - beq 115be8 │ │ │ │ + beq 115c14 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1159e0 │ │ │ │ + beq 115a0c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 115afc │ │ │ │ + beq 115b28 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 115bc0 │ │ │ │ + beq 115bec │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 115a04 │ │ │ │ + beq 115a30 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 115b08 │ │ │ │ + beq 115b34 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 115b98 │ │ │ │ + beq 115bc4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 115a28 │ │ │ │ + beq 115a54 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 115b14 │ │ │ │ + beq 115b40 │ │ │ │ bl aa3f4 │ │ │ │ - b 115960 │ │ │ │ + b 11598c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 115840 │ │ │ │ + b 11586c │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 115a58 │ │ │ │ + beq 115a84 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 115b38 │ │ │ │ + beq 115b64 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 115c10 │ │ │ │ + beq 115c3c │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 115a7c │ │ │ │ + beq 115aa8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 115b2c │ │ │ │ + beq 115b58 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 115b70 │ │ │ │ + beq 115b9c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 115aa0 │ │ │ │ + beq 115acc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 115b20 │ │ │ │ + beq 115b4c │ │ │ │ cmp r9, #0 │ │ │ │ - beq 115b48 │ │ │ │ + beq 115b74 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 115960 │ │ │ │ + beq 11598c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - bne 115960 │ │ │ │ + bne 11598c │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 115960 │ │ │ │ + b 11598c │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1158bc │ │ │ │ + b 1158e8 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 115898 │ │ │ │ + b 1158c4 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 115874 │ │ │ │ + b 1158a0 │ │ │ │ bl aa8fc │ │ │ │ - b 1157cc │ │ │ │ + b 1157f8 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1159e0 │ │ │ │ + b 115a0c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 115a04 │ │ │ │ + b 115a30 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 115a28 │ │ │ │ + b 115a54 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 115aa0 │ │ │ │ + b 115acc │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 115a7c │ │ │ │ + b 115aa8 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 115a58 │ │ │ │ + b 115a84 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #492] @ 115d3c │ │ │ │ - ldr r1, [pc, #492] @ 115d40 │ │ │ │ - ldr r0, [pc, #492] @ 115d44 │ │ │ │ + ldr r3, [pc, #492] @ 115d68 │ │ │ │ + ldr r1, [pc, #492] @ 115d6c │ │ │ │ + ldr r0, [pc, #492] @ 115d70 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1120 @ 0x460 │ │ │ │ - ldr r2, [pc, #484] @ 115d48 │ │ │ │ + ldr r2, [pc, #484] @ 115d74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #468] @ 115d4c │ │ │ │ - ldr r1, [pc, #468] @ 115d50 │ │ │ │ - ldr r0, [pc, #468] @ 115d54 │ │ │ │ + ldr r3, [pc, #468] @ 115d78 │ │ │ │ + ldr r1, [pc, #468] @ 115d7c │ │ │ │ + ldr r0, [pc, #468] @ 115d80 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1120 @ 0x460 │ │ │ │ - ldr r2, [pc, #460] @ 115d58 │ │ │ │ + ldr r2, [pc, #460] @ 115d84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #444] @ 115d5c │ │ │ │ - ldr r1, [pc, #444] @ 115d60 │ │ │ │ - ldr r0, [pc, #444] @ 115d64 │ │ │ │ + ldr r3, [pc, #444] @ 115d88 │ │ │ │ + ldr r1, [pc, #444] @ 115d8c │ │ │ │ + ldr r0, [pc, #444] @ 115d90 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1120 @ 0x460 │ │ │ │ - ldr r2, [pc, #436] @ 115d68 │ │ │ │ + ldr r2, [pc, #436] @ 115d94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #420] @ 115d6c │ │ │ │ - ldr r1, [pc, #420] @ 115d70 │ │ │ │ - ldr r0, [pc, #420] @ 115d74 │ │ │ │ + ldr r3, [pc, #420] @ 115d98 │ │ │ │ + ldr r1, [pc, #420] @ 115d9c │ │ │ │ + ldr r0, [pc, #420] @ 115da0 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1120 @ 0x460 │ │ │ │ - ldr r2, [pc, #412] @ 115d78 │ │ │ │ + ldr r2, [pc, #412] @ 115da4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #396] @ 115d7c │ │ │ │ - ldr r1, [pc, #396] @ 115d80 │ │ │ │ - ldr r0, [pc, #396] @ 115d84 │ │ │ │ + ldr r3, [pc, #396] @ 115da8 │ │ │ │ + ldr r1, [pc, #396] @ 115dac │ │ │ │ + ldr r0, [pc, #396] @ 115db0 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1120 @ 0x460 │ │ │ │ - ldr r2, [pc, #388] @ 115d88 │ │ │ │ + ldr r2, [pc, #388] @ 115db4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #372] @ 115d8c │ │ │ │ - ldr r1, [pc, #372] @ 115d90 │ │ │ │ - ldr r0, [pc, #372] @ 115d94 │ │ │ │ + ldr r3, [pc, #372] @ 115db8 │ │ │ │ + ldr r1, [pc, #372] @ 115dbc │ │ │ │ + ldr r0, [pc, #372] @ 115dc0 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1120 @ 0x460 │ │ │ │ - ldr r2, [pc, #364] @ 115d98 │ │ │ │ + ldr r2, [pc, #364] @ 115dc4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #348] @ 115d9c │ │ │ │ - ldr r1, [pc, #348] @ 115da0 │ │ │ │ - ldr r0, [pc, #348] @ 115da4 │ │ │ │ + ldr r3, [pc, #348] @ 115dc8 │ │ │ │ + ldr r1, [pc, #348] @ 115dcc │ │ │ │ + ldr r0, [pc, #348] @ 115dd0 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1120 @ 0x460 │ │ │ │ - ldr r2, [pc, #340] @ 115da8 │ │ │ │ + ldr r2, [pc, #340] @ 115dd4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ - ldr r3, [pc, #320] @ 115dac │ │ │ │ - ldr r1, [pc, #320] @ 115db0 │ │ │ │ - ldr r0, [pc, #320] @ 115db4 │ │ │ │ + ldr r3, [pc, #320] @ 115dd8 │ │ │ │ + ldr r1, [pc, #320] @ 115ddc │ │ │ │ + ldr r0, [pc, #320] @ 115de0 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1120 @ 0x460 │ │ │ │ - ldr r2, [pc, #312] @ 115db8 │ │ │ │ + ldr r2, [pc, #312] @ 115de4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50554 │ │ │ │ - ldr r3, [pc, #292] @ 115dbc │ │ │ │ - ldr r1, [pc, #292] @ 115dc0 │ │ │ │ - ldr r0, [pc, #292] @ 115dc4 │ │ │ │ + ldr r3, [pc, #292] @ 115de8 │ │ │ │ + ldr r1, [pc, #292] @ 115dec │ │ │ │ + ldr r0, [pc, #292] @ 115df0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #268] @ 115dc8 │ │ │ │ - ldr r1, [pc, #268] @ 115dcc │ │ │ │ - ldr r0, [pc, #268] @ 115dd0 │ │ │ │ + ldr r3, [pc, #268] @ 115df4 │ │ │ │ + ldr r1, [pc, #268] @ 115df8 │ │ │ │ + ldr r0, [pc, #268] @ 115dfc │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1120 @ 0x460 │ │ │ │ - ldr r2, [pc, #260] @ 115dd4 │ │ │ │ + ldr r2, [pc, #260] @ 115e00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #244] @ 115dd8 │ │ │ │ - ldr r1, [pc, #244] @ 115ddc │ │ │ │ - ldr r0, [pc, #244] @ 115de0 │ │ │ │ + ldr r3, [pc, #244] @ 115e04 │ │ │ │ + ldr r1, [pc, #244] @ 115e08 │ │ │ │ + ldr r0, [pc, #244] @ 115e0c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #240] @ 115de4 │ │ │ │ + ldr r2, [pc, #240] @ 115e10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0032a8d4 │ │ │ │ + eorseq sl, r2, r8, lsr #17 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - @ instruction: 0x0032a8b0 │ │ │ │ + eorseq sl, r2, r4, lsl #17 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eorseq sl, r2, ip, lsl r7 │ │ │ │ + @ instruction: 0x0032a6f0 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - eoreq sl, lr, r0, lsl #22 │ │ │ │ - eorseq sp, r0, r8, asr #15 │ │ │ │ - eoreq pc, sp, r8, asr #17 │ │ │ │ - strdeq pc, [sp], -ip @ │ │ │ │ - andeq r8, r4, pc, lsl #5 │ │ │ │ - eorseq sp, r0, r4, lsl r6 │ │ │ │ - eoreq pc, sp, r4, lsl r7 @ │ │ │ │ - eoreq sl, lr, r4, ror #17 │ │ │ │ - muleq r4, r2, r2 │ │ │ │ - eorseq sp, r0, ip, ror #11 │ │ │ │ - eoreq pc, sp, ip, ror #13 │ │ │ │ - @ instruction: 0x002ea8b0 │ │ │ │ - muleq r4, r1, r2 │ │ │ │ - eorseq sp, r0, r4, asr #11 │ │ │ │ - eoreq pc, sp, r4, asr #13 │ │ │ │ - mlaeq lr, r4, r8, sl │ │ │ │ - muleq r4, r7, r2 │ │ │ │ - mlaseq r0, ip, r5, sp │ │ │ │ - mlaeq sp, ip, r6, pc @ │ │ │ │ - eoreq sl, lr, r0, ror #16 │ │ │ │ - muleq r4, r6, r2 │ │ │ │ - eorseq sp, r0, r4, ror r5 │ │ │ │ - eoreq pc, sp, r4, ror r6 @ │ │ │ │ - eoreq sl, lr, ip, lsr #16 │ │ │ │ - muleq r4, r5, r2 │ │ │ │ - eorseq sp, r0, ip, asr #10 │ │ │ │ - eoreq pc, sp, ip, asr #12 │ │ │ │ - eoreq sl, lr, r4, lsl #16 │ │ │ │ - muleq r4, r0, r2 │ │ │ │ - eorseq sp, r0, r4, lsr #10 │ │ │ │ - eoreq pc, sp, r4, lsr #12 │ │ │ │ - ldrdeq sl, [lr], -ip @ │ │ │ │ - andeq r8, r4, r8, ror r2 │ │ │ │ - @ instruction: 0x0030d4f8 │ │ │ │ + eoreq fp, lr, ip │ │ │ │ + @ instruction: 0x0030dcd4 │ │ │ │ + ldrdeq pc, [sp], -r4 @ │ │ │ │ + eoreq pc, sp, r8, lsl #28 │ │ │ │ + muleq r4, r8, r2 │ │ │ │ + eorseq sp, r0, r0, lsr #22 │ │ │ │ + eoreq pc, sp, r0, lsr #24 │ │ │ │ + strdeq sl, [lr], -r0 @ │ │ │ │ + muleq r4, fp, r2 │ │ │ │ + @ instruction: 0x0030daf8 │ │ │ │ strdeq pc, [sp], -r8 @ │ │ │ │ - eoreq sl, lr, r8, asr #15 │ │ │ │ - andeq r8, r4, sl, ror r2 │ │ │ │ - @ instruction: 0x003094dc │ │ │ │ - strdeq pc, [sp], -ip @ │ │ │ │ - eoreq pc, sp, r8, lsr #14 │ │ │ │ - eorseq sp, r0, r8, lsr #9 │ │ │ │ - eoreq pc, sp, r8, lsr #11 │ │ │ │ - eoreq sl, lr, ip, ror #14 │ │ │ │ - andeq r8, r4, r9, ror r2 │ │ │ │ - mlaseq r0, r0, r4, r9 │ │ │ │ - eoreq pc, sp, ip, ror #12 │ │ │ │ - mlaeq lr, r4, r7, r2 │ │ │ │ + @ instruction: 0x002eadbc │ │ │ │ + muleq r4, sl, r2 │ │ │ │ + @ instruction: 0x0030dad0 │ │ │ │ + ldrdeq pc, [sp], -r0 @ │ │ │ │ + eoreq sl, lr, r0, lsr #27 │ │ │ │ + andeq r8, r4, r0, lsr #5 │ │ │ │ + eorseq sp, r0, r8, lsr #21 │ │ │ │ + eoreq pc, sp, r8, lsr #23 │ │ │ │ + eoreq sl, lr, ip, ror #26 │ │ │ │ + muleq r4, pc, r2 @ │ │ │ │ + eorseq sp, r0, r0, lsl #21 │ │ │ │ + eoreq pc, sp, r0, lsl #23 │ │ │ │ + eoreq sl, lr, r8, lsr sp │ │ │ │ + muleq r4, lr, r2 │ │ │ │ + eorseq sp, r0, r8, asr sl │ │ │ │ + eoreq pc, sp, r8, asr fp @ │ │ │ │ + eoreq sl, lr, r0, lsl sp │ │ │ │ + muleq r4, r9, r2 │ │ │ │ + eorseq sp, r0, r0, lsr sl │ │ │ │ + eoreq pc, sp, r0, lsr fp @ │ │ │ │ + eoreq sl, lr, r8, ror #25 │ │ │ │ + andeq r8, r4, r1, lsl #5 │ │ │ │ + eorseq sp, r0, r4, lsl #20 │ │ │ │ + eoreq pc, sp, r4, lsl #22 │ │ │ │ + ldrdeq sl, [lr], -r4 @ │ │ │ │ + andeq r8, r4, r3, lsl #5 │ │ │ │ + eorseq r9, r0, r8, ror #19 │ │ │ │ + eoreq pc, sp, r8, lsl #24 │ │ │ │ + eoreq pc, sp, r4, lsr ip @ │ │ │ │ + @ instruction: 0x0030d9b4 │ │ │ │ + @ instruction: 0x002dfab4 │ │ │ │ + eoreq sl, lr, r8, ror ip │ │ │ │ + andeq r8, r4, r2, lsl #5 │ │ │ │ + mlaseq r0, ip, r9, r9 │ │ │ │ + eoreq pc, sp, r8, ror fp @ │ │ │ │ + eoreq r2, lr, r0, lsr #25 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ -00115de8 : │ │ │ │ +00115e14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #128] @ 115e8c │ │ │ │ + ldr r3, [pc, #128] @ 115eb8 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, ip │ │ │ │ add r3, r3, #828 @ 0x33c │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #108] @ 115e90 │ │ │ │ + ldr r5, [pc, #108] @ 115ebc │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 115e84 │ │ │ │ - ldr r3, [pc, #96] @ 115e94 │ │ │ │ + beq 115eb0 │ │ │ │ + ldr r3, [pc, #96] @ 115ec0 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 115e50 │ │ │ │ + bne 115e7c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 11570c │ │ │ │ - ldr r0, [pc, #64] @ 115e98 │ │ │ │ + b 115738 │ │ │ │ + ldr r0, [pc, #64] @ 115ec4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #52] @ 115e9c │ │ │ │ - ldr r1, [pc, #52] @ 115ea0 │ │ │ │ - ldr r0, [pc, #52] @ 115ea4 │ │ │ │ + ldr r3, [pc, #52] @ 115ec8 │ │ │ │ + ldr r1, [pc, #52] @ 115ecc │ │ │ │ + ldr r0, [pc, #52] @ 115ed0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x0033ecfc │ │ │ │ - @ instruction: 0x0032a1d8 │ │ │ │ + @ instruction: 0x0033ecd0 │ │ │ │ + eorseq sl, r2, ip, lsr #3 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq r9, lr, ip, ror #12 │ │ │ │ + eoreq r9, lr, r8, ror fp │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq sl, lr, r4, lsl #12 │ │ │ │ - eoreq r9, lr, ip, lsl #9 │ │ │ │ + eoreq sl, lr, r0, lsl fp │ │ │ │ + mlaeq lr, r8, r9, r9 │ │ │ │ │ │ │ │ -00115ea8 : │ │ │ │ +00115ed4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ - ldr r6, [pc, #204] @ 115f90 │ │ │ │ + ldr r6, [pc, #204] @ 115fbc │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r6, pc, r6 │ │ │ │ - beq 115f20 │ │ │ │ + beq 115f4c │ │ │ │ ldr r3, [r4] │ │ │ │ mov r5, r1 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 115ef8 │ │ │ │ + beq 115f24 │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r3, #-1073741824 @ 0xc0000000 │ │ │ │ streq r3, [r4] │ │ │ │ - beq 115ef8 │ │ │ │ + beq 115f24 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 115f14 │ │ │ │ + beq 115f40 │ │ │ │ mov r0, r5 │ │ │ │ bl 50264 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 115f68 │ │ │ │ + beq 115f94 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 115ef8 │ │ │ │ - ldr r3, [pc, #108] @ 115f94 │ │ │ │ - ldr r1, [pc, #108] @ 115f98 │ │ │ │ + b 115f24 │ │ │ │ + ldr r3, [pc, #108] @ 115fc0 │ │ │ │ + ldr r1, [pc, #108] @ 115fc4 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r3, [pc, #104] @ 115f9c │ │ │ │ + ldr r3, [pc, #104] @ 115fc8 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #92] @ 115fa0 │ │ │ │ - ldr r1, [pc, #92] @ 115fa4 │ │ │ │ - ldr r0, [pc, #92] @ 115fa8 │ │ │ │ + ldr r2, [pc, #92] @ 115fcc │ │ │ │ + ldr r1, [pc, #92] @ 115fd0 │ │ │ │ + ldr r0, [pc, #92] @ 115fd4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #36] @ 115f94 │ │ │ │ - ldr r1, [pc, #56] @ 115fac │ │ │ │ + ldr r3, [pc, #36] @ 115fc0 │ │ │ │ + ldr r1, [pc, #56] @ 115fd8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #52] @ 115fb0 │ │ │ │ - ldr r2, [pc, #24] @ 115f98 │ │ │ │ + ldr r0, [pc, #52] @ 115fdc │ │ │ │ + ldr r2, [pc, #24] @ 115fc4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 115f08 │ │ │ │ - eorseq sl, r2, r0, lsr r1 │ │ │ │ + b 115f34 │ │ │ │ + eorseq sl, r2, r4, lsl #2 │ │ │ │ muleq r0, r0, r5 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ - eoreq sl, lr, r4, lsr #8 │ │ │ │ - eoreq fp, lr, r0, lsl r0 │ │ │ │ - strdeq sl, [lr], -r8 @ │ │ │ │ - @ instruction: 0x002e93b0 │ │ │ │ - eoreq sl, lr, r8, asr #17 │ │ │ │ - eoreq r9, lr, r0, lsl #7 │ │ │ │ + eoreq sl, lr, r0, lsr r9 │ │ │ │ + eoreq fp, lr, ip, lsl r5 │ │ │ │ + eoreq sl, lr, r4, lsl #28 │ │ │ │ + @ instruction: 0x002e98bc │ │ │ │ + ldrdeq sl, [lr], -r4 @ │ │ │ │ + eoreq r9, lr, ip, lsl #17 │ │ │ │ │ │ │ │ -00115fb4 : │ │ │ │ +00115fe0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #144] @ 11605c │ │ │ │ + ldr ip, [pc, #144] @ 116088 │ │ │ │ mov r4, r1 │ │ │ │ mov lr, r0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r4 │ │ │ │ mov r4, lr │ │ │ │ - ldr lr, [pc, #124] @ 116060 │ │ │ │ + ldr lr, [pc, #124] @ 11608c │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #876 @ 0x36c │ │ │ │ - ldr ip, [pc, #112] @ 116064 │ │ │ │ + ldr ip, [pc, #112] @ 116090 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ add ip, sp, #8 │ │ │ │ bic r1, r1, #-2147483648 @ 0x80000000 │ │ │ │ str ip, [sp] │ │ │ │ bl a3100 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 11602c │ │ │ │ + beq 116058 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 115ea8 │ │ │ │ - ldr r2, [pc, #52] @ 116068 │ │ │ │ - ldr r3, [pc, #44] @ 116064 │ │ │ │ + bl 115ed4 │ │ │ │ + ldr r2, [pc, #52] @ 116094 │ │ │ │ + ldr r3, [pc, #44] @ 116090 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 116058 │ │ │ │ + bne 116084 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq lr, r3, r8, lsr fp │ │ │ │ - eorseq sl, r2, r8 │ │ │ │ + eorseq lr, r3, ip, lsl #22 │ │ │ │ + @ instruction: 0x00329fdc │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r9, r2, r4, asr #31 │ │ │ │ + mlaseq r2, r8, pc, r9 @ │ │ │ │ │ │ │ │ -0011606c : │ │ │ │ +00116098 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #3252] @ 116d3c │ │ │ │ + ldr r1, [pc, #3252] @ 116d68 │ │ │ │ mov r8, r2 │ │ │ │ - ldr r2, [pc, #3248] @ 116d40 │ │ │ │ + ldr r2, [pc, #3248] @ 116d6c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ - ldr r6, [pc, #3240] @ 116d44 │ │ │ │ + ldr r6, [pc, #3240] @ 116d70 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ sub sp, sp, #32 │ │ │ │ cmp r4, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ - beq 11653c │ │ │ │ + beq 116568 │ │ │ │ ldr ip, [r4] │ │ │ │ ldr r7, [r4, #40] @ 0x28 │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ addne ip, ip, #1 │ │ │ │ strne ip, [r4] │ │ │ │ cmp r7, #1 │ │ │ │ - beq 116678 │ │ │ │ + beq 1166a4 │ │ │ │ tst r7, #1 │ │ │ │ - bne 1166fc │ │ │ │ + bne 116728 │ │ │ │ cmp r7, #0 │ │ │ │ - bne 116184 │ │ │ │ - ldr r2, [pc, #3164] @ 116d48 │ │ │ │ + bne 1161b0 │ │ │ │ + ldr r2, [pc, #3164] @ 116d74 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ cmp r5, r2 │ │ │ │ - beq 1161e4 │ │ │ │ + beq 116210 │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11611c │ │ │ │ + beq 116148 │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ str ip, [r4] │ │ │ │ - bne 11611c │ │ │ │ + bne 116148 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #3096] @ 116d4c │ │ │ │ - ldr r1, [pc, #3096] @ 116d50 │ │ │ │ - ldr r0, [pc, #3096] @ 116d54 │ │ │ │ + ldr r3, [pc, #3096] @ 116d78 │ │ │ │ + ldr r1, [pc, #3096] @ 116d7c │ │ │ │ + ldr r0, [pc, #3096] @ 116d80 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r2, [pc, #3092] @ 116d58 │ │ │ │ + ldr r2, [pc, #3092] @ 116d84 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r5, #0 │ │ │ │ - ldr r2, [pc, #3072] @ 116d5c │ │ │ │ - ldr r3, [pc, #3040] @ 116d40 │ │ │ │ + ldr r2, [pc, #3072] @ 116d88 │ │ │ │ + ldr r3, [pc, #3040] @ 116d6c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 116cac │ │ │ │ + bne 116cd8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ cmp r7, #2 │ │ │ │ - beq 1166c0 │ │ │ │ + beq 1166ec │ │ │ │ cmp r7, #4 │ │ │ │ - beq 1164dc │ │ │ │ + beq 116508 │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1161ac │ │ │ │ + beq 1161d8 │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ str ip, [r4] │ │ │ │ - beq 1168cc │ │ │ │ - ldr r3, [pc, #2988] @ 116d60 │ │ │ │ + beq 1168f8 │ │ │ │ + ldr r3, [pc, #2988] @ 116d8c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fea4 │ │ │ │ - ldr r3, [pc, #2952] @ 116d4c │ │ │ │ - ldr r1, [pc, #2972] @ 116d64 │ │ │ │ + ldr r3, [pc, #2952] @ 116d78 │ │ │ │ + ldr r1, [pc, #2972] @ 116d90 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #2968] @ 116d68 │ │ │ │ - ldr r2, [pc, #2948] @ 116d58 │ │ │ │ + ldr r0, [pc, #2968] @ 116d94 │ │ │ │ + ldr r2, [pc, #2948] @ 116d84 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 116150 │ │ │ │ + b 11617c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1168fc │ │ │ │ + beq 116928 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r7, [r0, #16] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 116774 │ │ │ │ + beq 1167a0 │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ - beq 116cb0 │ │ │ │ + beq 116cdc │ │ │ │ cmp r3, #0 │ │ │ │ - beq 116578 │ │ │ │ + beq 1165a4 │ │ │ │ cmp r7, r5 │ │ │ │ - beq 116584 │ │ │ │ + beq 1165b0 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r7, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 116cc4 │ │ │ │ + beq 116cf0 │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 116248 │ │ │ │ + beq 116274 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r7] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 116258 │ │ │ │ + beq 116284 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 1168d8 │ │ │ │ + beq 116904 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 116a00 │ │ │ │ + beq 116a2c │ │ │ │ ldr r3, [r5] │ │ │ │ mov r2, #-2147483646 @ 0x80000002 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ - ldr r3, [pc, #2796] @ 116d6c │ │ │ │ + ldr r3, [pc, #2796] @ 116d98 │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r7, [sp, #16] │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldr r0, [r3, #1248] @ 0x4e0 │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp, #20] │ │ │ │ bl 501c8 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 116a90 │ │ │ │ + beq 116abc │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1162c0 │ │ │ │ + beq 1162ec │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 116898 │ │ │ │ + beq 1168c4 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1162dc │ │ │ │ + beq 116308 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 11688c │ │ │ │ + beq 1168b8 │ │ │ │ mov r0, r8 │ │ │ │ bl 50234 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 116b48 │ │ │ │ + beq 116b74 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 116318 │ │ │ │ + beq 116344 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 116318 │ │ │ │ + beq 116344 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - bne 116318 │ │ │ │ + bne 116344 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ str r8, [r4, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 116348 │ │ │ │ + beq 116374 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 116348 │ │ │ │ + beq 116374 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - bne 116348 │ │ │ │ + bne 116374 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [r5] │ │ │ │ mov r0, r5 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ str r5, [r4, #48] @ 0x30 │ │ │ │ strne r3, [r5] │ │ │ │ bl 4fd54 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 116384 │ │ │ │ + beq 1163b0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 1168a4 │ │ │ │ + beq 1168d0 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 1167d0 │ │ │ │ + beq 1167fc │ │ │ │ mov r0, r7 │ │ │ │ bl 50234 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 1163b4 │ │ │ │ + beq 1163e0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 1169b4 │ │ │ │ + beq 1169e0 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 116bd4 │ │ │ │ + beq 116c00 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd54 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 11693c │ │ │ │ + beq 116968 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1163f4 │ │ │ │ + beq 116420 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1163f4 │ │ │ │ + beq 116420 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 116bc0 │ │ │ │ + beq 116bec │ │ │ │ str r7, [r4, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd54 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 116ad0 │ │ │ │ + beq 116afc │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 116430 │ │ │ │ + beq 11645c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 116430 │ │ │ │ + beq 11645c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 116c08 │ │ │ │ + beq 116c34 │ │ │ │ str r7, [r4, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd54 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 11645c │ │ │ │ + beq 116488 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 116bc8 │ │ │ │ + beq 116bf4 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 116b80 │ │ │ │ + beq 116bac │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 116480 │ │ │ │ + beq 1164ac │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 116bfc │ │ │ │ + beq 116c28 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11649c │ │ │ │ + beq 1164c8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 116c10 │ │ │ │ - ldr r3, [pc, #2252] @ 116d70 │ │ │ │ - ldr r1, [pc, #2252] @ 116d74 │ │ │ │ + beq 116c3c │ │ │ │ + ldr r3, [pc, #2252] @ 116d9c │ │ │ │ + ldr r1, [pc, #2252] @ 116da0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #2192] @ 116d4c │ │ │ │ - ldr r1, [pc, #2232] @ 116d78 │ │ │ │ + ldr r3, [pc, #2192] @ 116d78 │ │ │ │ + ldr r1, [pc, #2232] @ 116da4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #2228] @ 116d7c │ │ │ │ + ldr r0, [pc, #2228] @ 116da8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ bl b6f00 │ │ │ │ - b 116150 │ │ │ │ - ldr r2, [pc, #2148] @ 116d48 │ │ │ │ + b 11617c │ │ │ │ + ldr r2, [pc, #2148] @ 116d74 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ cmp r5, r2 │ │ │ │ - beq 1166d0 │ │ │ │ + beq 1166fc │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 116504 │ │ │ │ + beq 116530 │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ str ip, [r4] │ │ │ │ - beq 1168b0 │ │ │ │ + beq 1168dc │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #2096] @ 116d4c │ │ │ │ - ldr r1, [pc, #2144] @ 116d80 │ │ │ │ + ldr r3, [pc, #2096] @ 116d78 │ │ │ │ + ldr r1, [pc, #2144] @ 116dac │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #2140] @ 116d84 │ │ │ │ - ldr r2, [pc, #2140] @ 116d88 │ │ │ │ + ldr r0, [pc, #2140] @ 116db0 │ │ │ │ + ldr r2, [pc, #2140] @ 116db4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 116150 │ │ │ │ - ldr r3, [pc, #2056] @ 116d4c │ │ │ │ - ldr r0, [pc, #2064] @ 116d58 │ │ │ │ + b 11617c │ │ │ │ + ldr r3, [pc, #2056] @ 116d78 │ │ │ │ + ldr r0, [pc, #2064] @ 116d84 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r1, [pc, #2108] @ 116d8c │ │ │ │ + ldr r1, [pc, #2108] @ 116db8 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #2104] @ 116d90 │ │ │ │ + ldr r3, [pc, #2104] @ 116dbc │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #2100] @ 116d94 │ │ │ │ - ldr r0, [pc, #2100] @ 116d98 │ │ │ │ + ldr r2, [pc, #2100] @ 116dc0 │ │ │ │ + ldr r0, [pc, #2100] @ 116dc4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 116150 │ │ │ │ + b 11617c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r7, r5 │ │ │ │ - bne 116794 │ │ │ │ + bne 1167c0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 116a50 │ │ │ │ + beq 116a7c │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r5, [r0, #8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1165b8 │ │ │ │ + beq 1165e4 │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r3, #-1073741824 @ 0xc0000000 │ │ │ │ streq r3, [r0] │ │ │ │ - beq 1165b8 │ │ │ │ + beq 1165e4 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 116878 │ │ │ │ + beq 1168a4 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bne 1168e0 │ │ │ │ + bne 11690c │ │ │ │ bl 501a4 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 116b98 │ │ │ │ + beq 116bc4 │ │ │ │ mov r0, #2 │ │ │ │ bl 4ffe8 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 1168c4 │ │ │ │ + beq 1168f0 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 116d14 │ │ │ │ - ldr r2, [pc, #1952] @ 116d9c │ │ │ │ + beq 116d40 │ │ │ │ + ldr r2, [pc, #1952] @ 116dc8 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 116cf0 │ │ │ │ - ldr r2, [pc, #1940] @ 116da0 │ │ │ │ + beq 116d1c │ │ │ │ + ldr r2, [pc, #1940] @ 116dcc │ │ │ │ ldr r2, [r6, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 116cec │ │ │ │ + beq 116d18 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 116d38 │ │ │ │ + ble 116d64 │ │ │ │ cmp r3, #1 │ │ │ │ str r0, [r5, #12] │ │ │ │ - beq 116d38 │ │ │ │ + beq 116d64 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r0, #1 │ │ │ │ - beq 116648 │ │ │ │ + beq 116674 │ │ │ │ tst r0, #1 │ │ │ │ - beq 116648 │ │ │ │ + beq 116674 │ │ │ │ bl a4764 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, #2 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str r2, [r4, #40] @ 0x28 │ │ │ │ - beq 116154 │ │ │ │ + beq 116180 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 116154 │ │ │ │ + bne 116180 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 116154 │ │ │ │ - ldr r3, [pc, #1740] @ 116d4c │ │ │ │ - ldr r1, [pc, #1748] @ 116d58 │ │ │ │ + b 116180 │ │ │ │ + ldr r3, [pc, #1740] @ 116d78 │ │ │ │ + ldr r1, [pc, #1748] @ 116d84 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r3, [pc, #1816] @ 116da4 │ │ │ │ + ldr r3, [pc, #1816] @ 116dd0 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r2, [pc, #1808] @ 116da8 │ │ │ │ - ldr r0, [pc, #1808] @ 116dac │ │ │ │ + ldr r2, [pc, #1808] @ 116dd4 │ │ │ │ + ldr r0, [pc, #1808] @ 116dd8 │ │ │ │ str r1, [sp] │ │ │ │ - ldr r1, [pc, #1804] @ 116db0 │ │ │ │ + ldr r1, [pc, #1804] @ 116ddc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 116150 │ │ │ │ - ldr r2, [pc, #1664] @ 116d48 │ │ │ │ + b 11617c │ │ │ │ + ldr r2, [pc, #1664] @ 116d74 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ cmp r5, r2 │ │ │ │ - bne 116714 │ │ │ │ + bne 116740 │ │ │ │ ldr r3, [r4] │ │ │ │ mvn r2, #1 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str r2, [r4, #40] @ 0x28 │ │ │ │ - beq 1166f4 │ │ │ │ + beq 116720 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 116880 │ │ │ │ + beq 1168ac │ │ │ │ bl 718b4 │ │ │ │ - b 116150 │ │ │ │ + b 11617c │ │ │ │ mov r0, r7 │ │ │ │ bl a4704 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ ldr ip, [r4] │ │ │ │ - b 116194 │ │ │ │ + b 1161c0 │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11673c │ │ │ │ + beq 116768 │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ str ip, [r4] │ │ │ │ - bne 11673c │ │ │ │ + bne 116768 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #1528] @ 116d4c │ │ │ │ - ldr r1, [pc, #1628] @ 116db4 │ │ │ │ + ldr r3, [pc, #1528] @ 116d78 │ │ │ │ + ldr r1, [pc, #1628] @ 116de0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #1624] @ 116db8 │ │ │ │ - ldr r2, [pc, #1624] @ 116dbc │ │ │ │ + ldr r0, [pc, #1624] @ 116de4 │ │ │ │ + ldr r2, [pc, #1624] @ 116de8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 116150 │ │ │ │ + b 11617c │ │ │ │ cmp r7, r5 │ │ │ │ - beq 116584 │ │ │ │ + beq 1165b0 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 116cc4 │ │ │ │ + beq 116cf0 │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 116234 │ │ │ │ - b 116258 │ │ │ │ + bne 116260 │ │ │ │ + b 116284 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1169c0 │ │ │ │ + beq 1169ec │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r7, [r0, #16] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11677c │ │ │ │ + beq 1167a8 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r7, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 116cc4 │ │ │ │ + beq 116cf0 │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 116234 │ │ │ │ - b 116240 │ │ │ │ + bne 116260 │ │ │ │ + b 11626c │ │ │ │ bl 50048 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 116c34 │ │ │ │ + bne 116c60 │ │ │ │ bl 501a4 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 116c5c │ │ │ │ + beq 116c88 │ │ │ │ mov r0, #2 │ │ │ │ bl 4ffe8 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 116c9c │ │ │ │ + beq 116cc8 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 116d14 │ │ │ │ - ldr r2, [pc, #1412] @ 116d9c │ │ │ │ + beq 116d40 │ │ │ │ + ldr r2, [pc, #1412] @ 116dc8 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 116cf0 │ │ │ │ - ldr r2, [pc, #1400] @ 116da0 │ │ │ │ + beq 116d1c │ │ │ │ + ldr r2, [pc, #1400] @ 116dcc │ │ │ │ ldr r2, [r6, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 116cec │ │ │ │ + beq 116d18 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 116d38 │ │ │ │ + ble 116d64 │ │ │ │ cmp r3, #1 │ │ │ │ str r0, [r5, #12] │ │ │ │ - beq 116d38 │ │ │ │ + beq 116d64 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r0, #1 │ │ │ │ - beq 116860 │ │ │ │ + beq 11688c │ │ │ │ tst r0, #1 │ │ │ │ - bne 116ca4 │ │ │ │ + bne 116cd0 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, #4 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str r2, [r4, #40] @ 0x28 │ │ │ │ - bne 11665c │ │ │ │ - b 116154 │ │ │ │ + bne 116688 │ │ │ │ + b 116180 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1165b8 │ │ │ │ + b 1165e4 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1166f4 │ │ │ │ + b 116720 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1162dc │ │ │ │ + b 116308 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1162c0 │ │ │ │ + b 1162ec │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 116384 │ │ │ │ + b 1163b0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - b 116504 │ │ │ │ + b 116530 │ │ │ │ bl aa8fc │ │ │ │ - b 1165dc │ │ │ │ + b 116608 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1161ac │ │ │ │ + b 1161d8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 116258 │ │ │ │ + b 116284 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 1166d0 │ │ │ │ + beq 1166fc │ │ │ │ tst r0, #1 │ │ │ │ - beq 1166d0 │ │ │ │ + beq 1166fc │ │ │ │ bl a4764 │ │ │ │ - b 1166d0 │ │ │ │ - ldr r3, [pc, #1096] @ 116d4c │ │ │ │ - ldr r1, [pc, #1208] @ 116dc0 │ │ │ │ + b 1166fc │ │ │ │ + ldr r3, [pc, #1096] @ 116d78 │ │ │ │ + ldr r1, [pc, #1208] @ 116dec │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r3, [pc, #1204] @ 116dc4 │ │ │ │ + ldr r3, [pc, #1204] @ 116df0 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #1192] @ 116dc8 │ │ │ │ - ldr r1, [pc, #1192] @ 116dcc │ │ │ │ - ldr r0, [pc, #1192] @ 116dd0 │ │ │ │ + ldr r2, [pc, #1192] @ 116df4 │ │ │ │ + ldr r1, [pc, #1192] @ 116df8 │ │ │ │ + ldr r0, [pc, #1192] @ 116dfc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 1166b4 │ │ │ │ + b 1166e0 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 116958 │ │ │ │ + beq 116984 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 116c1c │ │ │ │ + beq 116c48 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 116974 │ │ │ │ + beq 1169a0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 116c28 │ │ │ │ - ldr r3, [pc, #1012] @ 116d70 │ │ │ │ - ldr r1, [pc, #1108] @ 116dd4 │ │ │ │ + beq 116c54 │ │ │ │ + ldr r3, [pc, #1012] @ 116d9c │ │ │ │ + ldr r1, [pc, #1108] @ 116e00 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #952] @ 116d4c │ │ │ │ - ldr r1, [pc, #1088] @ 116dd8 │ │ │ │ + ldr r3, [pc, #952] @ 116d78 │ │ │ │ + ldr r1, [pc, #1088] @ 116e04 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #1084] @ 116ddc │ │ │ │ + ldr r0, [pc, #1084] @ 116e08 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ bl b6f00 │ │ │ │ - b 116150 │ │ │ │ + b 11617c │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1163b4 │ │ │ │ - ldr r3, [pc, #900] @ 116d4c │ │ │ │ + b 1163e0 │ │ │ │ + ldr r3, [pc, #900] @ 116d78 │ │ │ │ mov r1, #944 @ 0x3b0 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r3, [pc, #1036] @ 116de0 │ │ │ │ + ldr r3, [pc, #1036] @ 116e0c │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #1024] @ 116de4 │ │ │ │ - ldr r1, [pc, #1024] @ 116de8 │ │ │ │ - ldr r0, [pc, #1024] @ 116dec │ │ │ │ + ldr r2, [pc, #1024] @ 116e10 │ │ │ │ + ldr r1, [pc, #1024] @ 116e14 │ │ │ │ + ldr r0, [pc, #1024] @ 116e18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 1166b4 │ │ │ │ - ldr r3, [pc, #836] @ 116d4c │ │ │ │ + b 1166e0 │ │ │ │ + ldr r3, [pc, #836] @ 116d78 │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #976] @ 116df0 │ │ │ │ - ldr r2, [pc, #976] @ 116df4 │ │ │ │ - ldr r1, [pc, #976] @ 116df8 │ │ │ │ - ldr r0, [pc, #976] @ 116dfc │ │ │ │ + ldr r3, [pc, #976] @ 116e1c │ │ │ │ + ldr r2, [pc, #976] @ 116e20 │ │ │ │ + ldr r1, [pc, #976] @ 116e24 │ │ │ │ + ldr r0, [pc, #976] @ 116e28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 116150 │ │ │ │ - ldr r3, [pc, #756] @ 116d4c │ │ │ │ + b 11617c │ │ │ │ + ldr r3, [pc, #756] @ 116d78 │ │ │ │ mov r1, #940 @ 0x3ac │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r3, [pc, #924] @ 116e00 │ │ │ │ + ldr r3, [pc, #924] @ 116e2c │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #912] @ 116e04 │ │ │ │ - ldr r1, [pc, #912] @ 116e08 │ │ │ │ - ldr r0, [pc, #912] @ 116e0c │ │ │ │ + ldr r2, [pc, #912] @ 116e30 │ │ │ │ + ldr r1, [pc, #912] @ 116e34 │ │ │ │ + ldr r0, [pc, #912] @ 116e38 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 1166b4 │ │ │ │ - ldr r3, [pc, #692] @ 116d4c │ │ │ │ - ldr r1, [pc, #884] @ 116e10 │ │ │ │ + b 1166e0 │ │ │ │ + ldr r3, [pc, #692] @ 116d78 │ │ │ │ + ldr r1, [pc, #884] @ 116e3c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #880] @ 116e14 │ │ │ │ + ldr r0, [pc, #880] @ 116e40 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 116150 │ │ │ │ + b 11617c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 116aec │ │ │ │ + beq 116b18 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 116c84 │ │ │ │ + beq 116cb0 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 116b08 │ │ │ │ + beq 116b34 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 116c90 │ │ │ │ - ldr r3, [pc, #608] @ 116d70 │ │ │ │ - ldr r1, [pc, #772] @ 116e18 │ │ │ │ + beq 116cbc │ │ │ │ + ldr r3, [pc, #608] @ 116d9c │ │ │ │ + ldr r1, [pc, #772] @ 116e44 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #548] @ 116d4c │ │ │ │ - ldr r1, [pc, #752] @ 116e1c │ │ │ │ + ldr r3, [pc, #548] @ 116d78 │ │ │ │ + ldr r1, [pc, #752] @ 116e48 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #748] @ 116e20 │ │ │ │ + ldr r0, [pc, #748] @ 116e4c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ bl b6f00 │ │ │ │ - b 116150 │ │ │ │ - ldr r3, [pc, #508] @ 116d4c │ │ │ │ - ldr r1, [pc, #720] @ 116e24 │ │ │ │ + b 11617c │ │ │ │ + ldr r3, [pc, #508] @ 116d78 │ │ │ │ + ldr r1, [pc, #720] @ 116e50 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #716] @ 116e28 │ │ │ │ + ldr r0, [pc, #716] @ 116e54 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 116150 │ │ │ │ + b 11617c │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 1166d0 │ │ │ │ + beq 1166fc │ │ │ │ tst r0, #1 │ │ │ │ - beq 1166d0 │ │ │ │ - b 1168f4 │ │ │ │ - ldr r3, [pc, #428] @ 116d4c │ │ │ │ - ldr r1, [pc, #648] @ 116e2c │ │ │ │ + beq 1166fc │ │ │ │ + b 116920 │ │ │ │ + ldr r3, [pc, #428] @ 116d78 │ │ │ │ + ldr r1, [pc, #648] @ 116e58 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #644] @ 116e30 │ │ │ │ - ldr r2, [pc, #524] @ 116dbc │ │ │ │ + ldr r0, [pc, #644] @ 116e5c │ │ │ │ + ldr r2, [pc, #524] @ 116de8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1166b4 │ │ │ │ + b 1166e0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1163f4 │ │ │ │ + b 116420 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11645c │ │ │ │ - ldr r3, [pc, #368] @ 116d4c │ │ │ │ - ldr r1, [pc, #596] @ 116e34 │ │ │ │ + b 116488 │ │ │ │ + ldr r3, [pc, #368] @ 116d78 │ │ │ │ + ldr r1, [pc, #596] @ 116e60 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #592] @ 116e38 │ │ │ │ + ldr r0, [pc, #592] @ 116e64 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ bl b6f00 │ │ │ │ - b 1166b4 │ │ │ │ + b 1166e0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 116480 │ │ │ │ + b 1164ac │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 116430 │ │ │ │ + b 11645c │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11649c │ │ │ │ + b 1164c8 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 116958 │ │ │ │ + b 116984 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 116974 │ │ │ │ - ldr r3, [pc, #272] @ 116d4c │ │ │ │ - ldr r1, [pc, #508] @ 116e3c │ │ │ │ + b 1169a0 │ │ │ │ + ldr r3, [pc, #272] @ 116d78 │ │ │ │ + ldr r1, [pc, #508] @ 116e68 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #504] @ 116e40 │ │ │ │ + ldr r0, [pc, #504] @ 116e6c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ bl b6f00 │ │ │ │ - b 1166b4 │ │ │ │ - ldr r3, [pc, #232] @ 116d4c │ │ │ │ - ldr r1, [pc, #476] @ 116e44 │ │ │ │ + b 1166e0 │ │ │ │ + ldr r3, [pc, #232] @ 116d78 │ │ │ │ + ldr r1, [pc, #476] @ 116e70 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #472] @ 116e48 │ │ │ │ - ldr r2, [pc, #276] @ 116d88 │ │ │ │ + ldr r0, [pc, #472] @ 116e74 │ │ │ │ + ldr r2, [pc, #276] @ 116db4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1166b4 │ │ │ │ + b 1166e0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 116aec │ │ │ │ + b 116b18 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 116b08 │ │ │ │ + b 116b34 │ │ │ │ bl aa8fc │ │ │ │ - b 1167f8 │ │ │ │ + b 116824 │ │ │ │ bl a4764 │ │ │ │ - b 116860 │ │ │ │ + b 11688c │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ mvn r3, #-1073741824 @ 0xc0000000 │ │ │ │ cmp r7, r5 │ │ │ │ str r3, [r0] │ │ │ │ - bne 11677c │ │ │ │ - b 116584 │ │ │ │ - ldr r3, [pc, #384] @ 116e4c │ │ │ │ - ldr r1, [pc, #384] @ 116e50 │ │ │ │ - ldr r0, [pc, #384] @ 116e54 │ │ │ │ + bne 1167a8 │ │ │ │ + b 1165b0 │ │ │ │ + ldr r3, [pc, #384] @ 116e78 │ │ │ │ + ldr r1, [pc, #384] @ 116e7c │ │ │ │ + ldr r0, [pc, #384] @ 116e80 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r3, r3, #1056 @ 0x420 │ │ │ │ - ldr r2, [pc, #376] @ 116e58 │ │ │ │ + ldr r2, [pc, #376] @ 116e84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ - ldr r3, [pc, #356] @ 116e5c │ │ │ │ - ldr r1, [pc, #356] @ 116e60 │ │ │ │ - ldr r0, [pc, #356] @ 116e64 │ │ │ │ + ldr r3, [pc, #356] @ 116e88 │ │ │ │ + ldr r1, [pc, #356] @ 116e8c │ │ │ │ + ldr r0, [pc, #356] @ 116e90 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #352] @ 116e68 │ │ │ │ + ldr r2, [pc, #352] @ 116e94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #336] @ 116e6c │ │ │ │ - ldr r1, [pc, #336] @ 116e70 │ │ │ │ - ldr r0, [pc, #336] @ 116e74 │ │ │ │ + ldr r3, [pc, #336] @ 116e98 │ │ │ │ + ldr r1, [pc, #336] @ 116e9c │ │ │ │ + ldr r0, [pc, #336] @ 116ea0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50554 │ │ │ │ - eorseq r9, r2, ip, ror #30 │ │ │ │ + eorseq r9, r2, r0, asr #30 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r9, r2, r4, asr pc │ │ │ │ + eorseq r9, r2, r8, lsr #30 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - @ instruction: 0x002e93b4 │ │ │ │ - @ instruction: 0x002e91bc │ │ │ │ + eoreq r9, lr, r0, asr #17 │ │ │ │ + eoreq r9, lr, r8, asr #13 │ │ │ │ andeq r0, r0, r9, lsr #7 │ │ │ │ - mlaseq r2, ip, lr, r9 │ │ │ │ + eorseq r9, r2, r0, ror lr │ │ │ │ andeq r0, r0, ip, ror fp │ │ │ │ - eoreq r9, lr, r4, lsr #6 │ │ │ │ - eoreq r9, lr, ip, lsr #2 │ │ │ │ + eoreq r9, lr, r0, lsr r8 │ │ │ │ + eoreq r9, lr, r8, lsr r6 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, ip, asr #11 │ │ │ │ - eoreq sl, lr, r4, lsr #22 │ │ │ │ - eoreq r9, lr, r0, lsr r0 │ │ │ │ - eoreq r8, lr, r8, lsr lr │ │ │ │ - eoreq r8, lr, ip, asr #31 │ │ │ │ - ldrdeq r8, [lr], -r4 @ │ │ │ │ + eoreq fp, lr, r0, lsr r0 │ │ │ │ + eoreq r9, lr, ip, lsr r5 │ │ │ │ + eoreq r9, lr, r4, asr #6 │ │ │ │ + ldrdeq r9, [lr], -r8 @ │ │ │ │ + eoreq r9, lr, r0, ror #5 │ │ │ │ @ instruction: 0x000003b2 │ │ │ │ - mlaeq lr, r0, pc, r8 @ │ │ │ │ - eoreq r9, lr, ip, lsl #28 │ │ │ │ - eoreq r9, lr, r8, lsl r1 │ │ │ │ - mlaeq lr, r8, sp, r8 │ │ │ │ + mlaeq lr, ip, r4, r9 │ │ │ │ + eoreq sl, lr, r8, lsl r3 │ │ │ │ + eoreq r9, lr, r4, lsr #12 │ │ │ │ + eoreq r9, lr, r4, lsr #5 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eoreq r9, lr, ip, asr #26 │ │ │ │ - eoreq sl, lr, r8, ror #17 │ │ │ │ - eoreq r8, lr, r8, asr ip │ │ │ │ - eoreq r8, lr, r0, asr lr │ │ │ │ - mlaeq lr, r4, sp, r8 │ │ │ │ - mlaeq lr, ip, fp, r8 │ │ │ │ + eoreq sl, lr, r8, asr r2 │ │ │ │ + strdeq sl, [lr], -r4 @ │ │ │ │ + eoreq r9, lr, r4, ror #2 │ │ │ │ + eoreq r9, lr, ip, asr r3 │ │ │ │ + eoreq r9, lr, r0, lsr #5 │ │ │ │ + eoreq r9, lr, r8, lsr #1 │ │ │ │ andeq r0, r0, sp, lsr #7 │ │ │ │ andeq r0, r0, sl, lsr #7 │ │ │ │ - strdeq sl, [lr], -ip @ │ │ │ │ - eoreq sl, lr, r4, ror #12 │ │ │ │ - eoreq r8, lr, ip, asr #23 │ │ │ │ + eoreq sl, lr, r8, lsl #16 │ │ │ │ + eoreq sl, lr, r0, ror fp │ │ │ │ + ldrdeq r9, [lr], -r8 @ │ │ │ │ + eoreq r8, lr, r0, ror #29 │ │ │ │ + eoreq sl, lr, ip, lsr fp │ │ │ │ + eoreq r9, lr, r4, rrx │ │ │ │ + eoreq r8, lr, ip, ror #28 │ │ │ │ + eoreq sl, lr, r4, asr #14 │ │ │ │ + eoreq sl, lr, ip, lsr #21 │ │ │ │ + eoreq r9, lr, r4, lsl r0 │ │ │ │ + eoreq r8, lr, ip, lsl lr │ │ │ │ + eoreq ip, lr, r0, lsl #16 │ │ │ │ + eoreq sl, lr, ip, ror #20 │ │ │ │ ldrdeq r8, [lr], -r4 @ │ │ │ │ - eoreq sl, lr, r0, lsr r6 │ │ │ │ - eoreq r8, lr, r8, asr fp │ │ │ │ - eoreq r8, lr, r0, ror #18 │ │ │ │ - eoreq sl, lr, r8, lsr r2 │ │ │ │ - eoreq sl, lr, r0, lsr #11 │ │ │ │ - eoreq r8, lr, r8, lsl #22 │ │ │ │ - eoreq r8, lr, r0, lsl r9 │ │ │ │ - strdeq ip, [lr], -r4 @ │ │ │ │ - eoreq sl, lr, r0, ror #10 │ │ │ │ - eoreq r8, lr, r8, asr #21 │ │ │ │ + ldrdeq r8, [lr], -ip @ │ │ │ │ + @ instruction: 0x002ec7b0 │ │ │ │ + eoreq sl, lr, ip, lsl sl │ │ │ │ + eoreq r8, lr, r4, lsl #31 │ │ │ │ + eoreq r8, lr, ip, lsl #27 │ │ │ │ + eoreq r8, lr, ip, asr pc │ │ │ │ + eoreq r8, lr, r4, ror #26 │ │ │ │ + eoreq sl, lr, r8, lsr #19 │ │ │ │ ldrdeq r8, [lr], -r0 @ │ │ │ │ - eoreq ip, lr, r4, lsr #5 │ │ │ │ - eoreq sl, lr, r0, lsl r5 │ │ │ │ - eoreq r8, lr, r8, ror sl │ │ │ │ - eoreq r8, lr, r0, lsl #17 │ │ │ │ - eoreq r8, lr, r0, asr sl │ │ │ │ - eoreq r8, lr, r8, asr r8 │ │ │ │ - mlaeq lr, ip, r4, sl │ │ │ │ - eoreq r8, lr, r4, asr #19 │ │ │ │ - eoreq r8, lr, ip, asr #15 │ │ │ │ - mlaeq lr, ip, r9, r8 │ │ │ │ - eoreq r8, lr, r0, lsr #15 │ │ │ │ - eoreq r8, lr, r8, asr #18 │ │ │ │ - eoreq r8, lr, r0, asr r7 │ │ │ │ - eoreq r8, lr, r0, lsl r9 │ │ │ │ - eoreq r8, lr, r8, lsl r7 │ │ │ │ - @ instruction: 0x002e88b0 │ │ │ │ - @ instruction: 0x002e86b8 │ │ │ │ - eoreq r8, lr, r4, lsl #17 │ │ │ │ - eoreq r8, lr, ip, lsl #13 │ │ │ │ - mlaseq r0, r8, r4, ip │ │ │ │ - mlaeq sp, r8, r5, lr │ │ │ │ - ldrdeq r9, [lr], -r0 @ │ │ │ │ - andeq sl, r4, fp, lsl #17 │ │ │ │ - eorseq r8, r0, ip, ror r4 │ │ │ │ - eoreq lr, sp, r8, asr r6 │ │ │ │ - eoreq r1, lr, r0, lsl #15 │ │ │ │ + ldrdeq r8, [lr], -r8 @ │ │ │ │ + eoreq r8, lr, r8, lsr #29 │ │ │ │ + eoreq r8, lr, ip, lsr #25 │ │ │ │ + eoreq r8, lr, r4, asr lr │ │ │ │ + eoreq r8, lr, ip, asr ip │ │ │ │ + eoreq r8, lr, ip, lsl lr │ │ │ │ + eoreq r8, lr, r4, lsr #24 │ │ │ │ + @ instruction: 0x002e8dbc │ │ │ │ + eoreq r8, lr, r4, asr #23 │ │ │ │ + mlaeq lr, r0, sp, r8 │ │ │ │ + mlaeq lr, r8, fp, r8 │ │ │ │ + eorseq ip, r0, r4, lsr #19 │ │ │ │ + eoreq lr, sp, r4, lsr #21 │ │ │ │ + ldrdeq r9, [lr], -ip @ │ │ │ │ + muleq r4, r4, r8 │ │ │ │ + eorseq r8, r0, r8, lsl #19 │ │ │ │ + eoreq lr, sp, r4, ror #22 │ │ │ │ + eoreq r1, lr, ip, lsl #25 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - eorseq r8, r0, r8, asr r4 │ │ │ │ - eoreq lr, sp, r8, ror r6 │ │ │ │ - eoreq lr, sp, r4, lsr #13 │ │ │ │ + eorseq r8, r0, r4, ror #18 │ │ │ │ + eoreq lr, sp, r4, lsl #23 │ │ │ │ + @ instruction: 0x002debb0 │ │ │ │ │ │ │ │ -00116e78 : │ │ │ │ +00116ea4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr ip, [pc, #172] @ 116f3c │ │ │ │ + ldr ip, [pc, #172] @ 116f68 │ │ │ │ mov r4, r1 │ │ │ │ mov lr, r0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r4 │ │ │ │ mov r4, lr │ │ │ │ - ldr lr, [pc, #152] @ 116f40 │ │ │ │ + ldr lr, [pc, #152] @ 116f6c │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #924 @ 0x39c │ │ │ │ - ldr ip, [pc, #140] @ 116f44 │ │ │ │ + ldr ip, [pc, #140] @ 116f70 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ add ip, sp, #32 │ │ │ │ @@ -205694,1379 +205705,1379 @@ │ │ │ │ str ip, [sp, #8] │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #4] │ │ │ │ add ip, sp, #20 │ │ │ │ str ip, [sp] │ │ │ │ bl a31b0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 116f0c │ │ │ │ + beq 116f38 │ │ │ │ add r1, sp, #20 │ │ │ │ ldm r1, {r1, r2, r3, ip} │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 11606c │ │ │ │ - ldr r2, [pc, #52] @ 116f48 │ │ │ │ - ldr r3, [pc, #44] @ 116f44 │ │ │ │ + bl 116098 │ │ │ │ + ldr r2, [pc, #52] @ 116f74 │ │ │ │ + ldr r3, [pc, #44] @ 116f70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 116f38 │ │ │ │ + bne 116f64 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, pc} │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq sp, r3, r4, ror ip │ │ │ │ - eorseq r9, r2, r4, asr #2 │ │ │ │ + eorseq sp, r3, r8, asr #24 │ │ │ │ + eorseq r9, r2, r8, lsl r1 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r9, r2, r4, ror #1 │ │ │ │ + ldrheq r9, [r2], -r8 @ │ │ │ │ │ │ │ │ -00116f4c : │ │ │ │ +00116f78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r3, [pc, #36] @ 116f88 │ │ │ │ - ldr r2, [pc, #36] @ 116f8c │ │ │ │ + ldr r3, [pc, #36] @ 116fb4 │ │ │ │ + ldr r2, [pc, #36] @ 116fb8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 11606c │ │ │ │ + bl 116098 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - mlaseq r2, r4, r0, r9 │ │ │ │ + eorseq r9, r2, r8, rrx │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -00116f90 : │ │ │ │ +00116fbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #128] @ 117034 │ │ │ │ + ldr r3, [pc, #128] @ 117060 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, ip │ │ │ │ add r3, r3, #972 @ 0x3cc │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #108] @ 117038 │ │ │ │ + ldr r5, [pc, #108] @ 117064 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 11702c │ │ │ │ - ldr r3, [pc, #96] @ 11703c │ │ │ │ + beq 117058 │ │ │ │ + ldr r3, [pc, #96] @ 117068 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 116ff8 │ │ │ │ + bne 117024 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 116f4c │ │ │ │ - ldr r0, [pc, #64] @ 117040 │ │ │ │ + b 116f78 │ │ │ │ + ldr r0, [pc, #64] @ 11706c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #52] @ 117044 │ │ │ │ - ldr r1, [pc, #52] @ 117048 │ │ │ │ - ldr r0, [pc, #52] @ 11704c │ │ │ │ + ldr r3, [pc, #52] @ 117070 │ │ │ │ + ldr r1, [pc, #52] @ 117074 │ │ │ │ + ldr r0, [pc, #52] @ 117078 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eorseq sp, r3, r4, asr fp │ │ │ │ - eorseq r9, r2, r0, lsr r0 │ │ │ │ + eorseq sp, r3, r8, lsr #22 │ │ │ │ + eorseq r9, r2, r4 │ │ │ │ andeq r0, r0, r4, lsr #15 │ │ │ │ - eoreq r8, lr, ip, ror #12 │ │ │ │ + eoreq r8, lr, r8, ror fp │ │ │ │ muleq r0, r0, r5 │ │ │ │ - strdeq r9, [lr], -ip @ │ │ │ │ - eoreq r8, lr, r4, ror #5 │ │ │ │ + eoreq r9, lr, r8, lsl #18 │ │ │ │ + strdeq r8, [lr], -r0 @ │ │ │ │ │ │ │ │ -00117050 : │ │ │ │ +0011707c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #40] @ 117090 │ │ │ │ - ldr r3, [pc, #40] @ 117094 │ │ │ │ + ldr ip, [pc, #40] @ 1170bc │ │ │ │ + ldr r3, [pc, #40] @ 1170c0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 11606c │ │ │ │ + bl 116098 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - mlaseq r2, r0, pc, r8 @ │ │ │ │ + eorseq r8, r2, r4, ror #30 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -00117098 : │ │ │ │ +001170c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #216] @ 117194 │ │ │ │ + ldr ip, [pc, #216] @ 1171c0 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #208] @ 117198 │ │ │ │ + ldr r3, [pc, #208] @ 1171c4 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #184] @ 11719c │ │ │ │ + ldr r3, [pc, #184] @ 1171c8 │ │ │ │ add ip, sp, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1020 @ 0x3fc │ │ │ │ str ip, [sp] │ │ │ │ bl a3100 │ │ │ │ - ldr r5, [pc, #164] @ 1171a0 │ │ │ │ + ldr r5, [pc, #164] @ 1171cc │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 117188 │ │ │ │ - ldr r3, [pc, #152] @ 1171a4 │ │ │ │ + beq 1171b4 │ │ │ │ + ldr r3, [pc, #152] @ 1171d0 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 117154 │ │ │ │ + bne 117180 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 117050 │ │ │ │ - ldr r2, [pc, #120] @ 1171a8 │ │ │ │ - ldr r3, [pc, #100] @ 117198 │ │ │ │ + bl 11707c │ │ │ │ + ldr r2, [pc, #120] @ 1171d4 │ │ │ │ + ldr r3, [pc, #100] @ 1171c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 117190 │ │ │ │ + bne 1171bc │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #80] @ 1171ac │ │ │ │ + ldr r0, [pc, #80] @ 1171d8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #68] @ 1171b0 │ │ │ │ - ldr r1, [pc, #68] @ 1171b4 │ │ │ │ - ldr r0, [pc, #68] @ 1171b8 │ │ │ │ + ldr r3, [pc, #68] @ 1171dc │ │ │ │ + ldr r1, [pc, #68] @ 1171e0 │ │ │ │ + ldr r0, [pc, #68] @ 1171e4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 117128 │ │ │ │ + b 117154 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq r8, r2, r4, lsr pc │ │ │ │ + eorseq r8, r2, r8, lsl #30 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq sp, r3, r4, lsr #20 │ │ │ │ - eorseq r8, r2, r0, lsl #30 │ │ │ │ + @ instruction: 0x0033d9f8 │ │ │ │ + @ instruction: 0x00328ed4 │ │ │ │ andeq r0, r0, r4, lsr #15 │ │ │ │ - eorseq r8, r2, r8, asr #29 │ │ │ │ - eoreq r8, lr, r0, lsl r5 │ │ │ │ + mlaseq r2, ip, lr, r8 │ │ │ │ + eoreq r8, lr, ip, lsl sl │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq r9, lr, ip, lsr #5 │ │ │ │ - eoreq r8, lr, r8, lsl #3 │ │ │ │ + @ instruction: 0x002e97b8 │ │ │ │ + mlaeq lr, r4, r6, r8 │ │ │ │ │ │ │ │ -001171bc : │ │ │ │ +001171e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r2, #0 │ │ │ │ - ldr r2, [pc, #256] @ 1172d8 │ │ │ │ + ldr r2, [pc, #256] @ 117304 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, r3 │ │ │ │ - beq 117284 │ │ │ │ + beq 1172b0 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - ldr r3, [pc, #224] @ 1172dc │ │ │ │ + ldr r3, [pc, #224] @ 117308 │ │ │ │ ldr r2, [r2, r3] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 11726c │ │ │ │ + beq 117298 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 11606c │ │ │ │ + bl 116098 │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 117244 │ │ │ │ + beq 117270 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 1172bc │ │ │ │ + beq 1172e8 │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 117260 │ │ │ │ + beq 11728c │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r6] │ │ │ │ - beq 1172a8 │ │ │ │ + beq 1172d4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2] │ │ │ │ mov r6, r2 │ │ │ │ - b 117214 │ │ │ │ - ldr r3, [pc, #80] @ 1172dc │ │ │ │ + b 117240 │ │ │ │ + ldr r3, [pc, #80] @ 117308 │ │ │ │ ldr r2, [r2, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1172c8 │ │ │ │ + beq 1172f4 │ │ │ │ add r3, r3, #1 │ │ │ │ mov r4, r2 │ │ │ │ str r3, [r2] │ │ │ │ - b 1171fc │ │ │ │ + b 117228 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 117244 │ │ │ │ + b 117270 │ │ │ │ cmp r6, #0 │ │ │ │ mov r4, r2 │ │ │ │ - bne 117204 │ │ │ │ - b 11727c │ │ │ │ - eorseq r8, r2, r0, lsr #28 │ │ │ │ + bne 117230 │ │ │ │ + b 1172a8 │ │ │ │ + @ instruction: 0x00328df4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -001172e0 : │ │ │ │ +0011730c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #252] @ 117400 │ │ │ │ + ldr ip, [pc, #252] @ 11742c │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #244] @ 117404 │ │ │ │ + ldr r3, [pc, #244] @ 117430 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #220] @ 117408 │ │ │ │ + ldr r3, [pc, #220] @ 117434 │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, sp, #20 │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ add ip, sp, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r3, r3, #12 │ │ │ │ mov ip, #0 │ │ │ │ str ip, [sp, #20] │ │ │ │ str ip, [sp, #24] │ │ │ │ bl a31b0 │ │ │ │ - ldr r5, [pc, #168] @ 11740c │ │ │ │ + ldr r5, [pc, #168] @ 117438 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1173f4 │ │ │ │ - ldr r3, [pc, #156] @ 117410 │ │ │ │ + beq 117420 │ │ │ │ + ldr r3, [pc, #156] @ 11743c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 1173c0 │ │ │ │ + bne 1173ec │ │ │ │ add r1, sp, #16 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ mov r0, r4 │ │ │ │ - bl 1171bc │ │ │ │ - ldr r2, [pc, #120] @ 117414 │ │ │ │ - ldr r3, [pc, #100] @ 117404 │ │ │ │ + bl 1171e8 │ │ │ │ + ldr r2, [pc, #120] @ 117440 │ │ │ │ + ldr r3, [pc, #100] @ 117430 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 1173fc │ │ │ │ + bne 117428 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #80] @ 117418 │ │ │ │ + ldr r0, [pc, #80] @ 117444 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #68] @ 11741c │ │ │ │ - ldr r1, [pc, #68] @ 117420 │ │ │ │ - ldr r0, [pc, #68] @ 117424 │ │ │ │ + ldr r3, [pc, #68] @ 117448 │ │ │ │ + ldr r1, [pc, #68] @ 11744c │ │ │ │ + ldr r0, [pc, #68] @ 117450 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 117394 │ │ │ │ + b 1173c0 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq r8, r2, ip, ror #25 │ │ │ │ + eorseq r8, r2, r0, asr #25 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - @ instruction: 0x0033d7d8 │ │ │ │ - mlaseq r2, r8, ip, r8 │ │ │ │ + eorseq sp, r3, ip, lsr #15 │ │ │ │ + eorseq r8, r2, ip, ror #24 │ │ │ │ andeq r0, r0, r4, lsr #15 │ │ │ │ - eorseq r8, r2, ip, asr ip │ │ │ │ - eoreq r8, lr, r4, lsr #5 │ │ │ │ + eorseq r8, r2, r0, lsr ip │ │ │ │ + @ instruction: 0x002e87b0 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq r9, lr, r8, asr #32 │ │ │ │ - eoreq r7, lr, ip, lsl pc │ │ │ │ + eoreq r9, lr, r4, asr r5 │ │ │ │ + eoreq r8, lr, r8, lsr #8 │ │ │ │ │ │ │ │ -00117428 : │ │ │ │ +00117454 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ - ldr ip, [pc, #1460] @ 1179f4 │ │ │ │ - ldr r1, [pc, #1460] @ 1179f8 │ │ │ │ + ldr ip, [pc, #1460] @ 117a20 │ │ │ │ + ldr r1, [pc, #1460] @ 117a24 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [ip, r1] │ │ │ │ - ldr r5, [pc, #1452] @ 1179fc │ │ │ │ - ldr r2, [pc, #1452] @ 117a00 │ │ │ │ - ldr r3, [pc, #1452] @ 117a04 │ │ │ │ + ldr r5, [pc, #1452] @ 117a28 │ │ │ │ + ldr r2, [pc, #1452] @ 117a2c │ │ │ │ + ldr r3, [pc, #1452] @ 117a30 │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r1, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r5, r2] │ │ │ │ ldr r8, [r5, r3] │ │ │ │ ldr r1, [r7, #904] @ 0x388 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r8] │ │ │ │ bl 50378 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 117684 │ │ │ │ - ldr r3, [pc, #1400] @ 117a08 │ │ │ │ + beq 1176b0 │ │ │ │ + ldr r3, [pc, #1400] @ 117a34 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 1171bc │ │ │ │ + bl 1171e8 │ │ │ │ subs r4, r0, #0 │ │ │ │ - bne 11761c │ │ │ │ + bne 117648 │ │ │ │ add fp, sp, #8 │ │ │ │ mov r0, fp │ │ │ │ bl aa4f0 │ │ │ │ ldr r1, [r7, #908] @ 0x38c │ │ │ │ ldr r0, [r8] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr r8, [sp, #12] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 117754 │ │ │ │ + beq 117780 │ │ │ │ mov r0, #2 │ │ │ │ bl 4ffe8 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 11780c │ │ │ │ + beq 117838 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 117988 │ │ │ │ - ldr r2, [pc, #1292] @ 117a0c │ │ │ │ + beq 1179b4 │ │ │ │ + ldr r2, [pc, #1292] @ 117a38 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 1179d0 │ │ │ │ - ldr r2, [pc, #1280] @ 117a10 │ │ │ │ + beq 1179fc │ │ │ │ + ldr r2, [pc, #1280] @ 117a3c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 11795c │ │ │ │ + beq 117988 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 117984 │ │ │ │ + ble 1179b0 │ │ │ │ cmp r3, #1 │ │ │ │ str r6, [r4, #12] │ │ │ │ - beq 117984 │ │ │ │ + beq 1179b0 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [r4, #16] │ │ │ │ bl aa754 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 11755c │ │ │ │ + beq 117588 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 117748 │ │ │ │ + beq 117774 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 1176d4 │ │ │ │ + beq 117700 │ │ │ │ ldm fp, {r0, r1, r2} │ │ │ │ bl aa6bc │ │ │ │ cmp sl, #0 │ │ │ │ - beq 117938 │ │ │ │ + beq 117964 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 117590 │ │ │ │ + beq 1175bc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 117800 │ │ │ │ + beq 11782c │ │ │ │ cmp r8, #0 │ │ │ │ - beq 1179ac │ │ │ │ + beq 1179d8 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1175b4 │ │ │ │ + beq 1175e0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1177f4 │ │ │ │ + beq 117820 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 117960 │ │ │ │ + beq 11798c │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1175d8 │ │ │ │ + beq 117604 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 1177e8 │ │ │ │ - ldr r3, [pc, #1064] @ 117a08 │ │ │ │ + beq 117814 │ │ │ │ + ldr r3, [pc, #1064] @ 117a34 │ │ │ │ ldr r0, [r5, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #1052] @ 117a14 │ │ │ │ - ldr r3, [pc, #1020] @ 1179f8 │ │ │ │ + ldr r2, [pc, #1052] @ 117a40 │ │ │ │ + ldr r3, [pc, #1020] @ 117a24 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 11785c │ │ │ │ + bne 117888 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 117640 │ │ │ │ + beq 11766c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bne 117640 │ │ │ │ + bne 11766c │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 117664 │ │ │ │ + beq 117690 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 117664 │ │ │ │ + bne 117690 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [pc, #940] @ 117a18 │ │ │ │ - ldr r1, [pc, #940] @ 117a1c │ │ │ │ + ldr r3, [pc, #940] @ 117a44 │ │ │ │ + ldr r1, [pc, #940] @ 117a48 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ - b 1175f0 │ │ │ │ + b 11761c │ │ │ │ add fp, sp, #8 │ │ │ │ mov r0, fp │ │ │ │ bl aa4f0 │ │ │ │ ldr r1, [r7, #908] @ 0x38c │ │ │ │ ldr r0, [r8] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr r8, [sp, #12] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - bne 1174d8 │ │ │ │ - ldr r3, [pc, #872] @ 117a20 │ │ │ │ - ldr r1, [pc, #872] @ 117a24 │ │ │ │ - ldr r0, [pc, #872] @ 117a28 │ │ │ │ + bne 117504 │ │ │ │ + ldr r3, [pc, #872] @ 117a4c │ │ │ │ + ldr r1, [pc, #872] @ 117a50 │ │ │ │ + ldr r0, [pc, #872] @ 117a54 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #868] @ 117a2c │ │ │ │ + ldr r2, [pc, #868] @ 117a58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #984 @ 0x3d8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ cmp sl, #0 │ │ │ │ - beq 1178f0 │ │ │ │ + beq 11791c │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1176f8 │ │ │ │ + beq 117724 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 117814 │ │ │ │ + beq 117840 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 1178cc │ │ │ │ + beq 1178f8 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11771c │ │ │ │ + beq 117748 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 117820 │ │ │ │ + beq 11784c │ │ │ │ cmp r9, #0 │ │ │ │ - beq 1178a8 │ │ │ │ + beq 1178d4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 117740 │ │ │ │ + beq 11776c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 11782c │ │ │ │ + beq 117858 │ │ │ │ bl aa3f4 │ │ │ │ - b 11767c │ │ │ │ + b 1176a8 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11755c │ │ │ │ + b 117588 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 117770 │ │ │ │ + beq 11779c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 117850 │ │ │ │ + beq 11787c │ │ │ │ cmp sl, #0 │ │ │ │ - beq 117914 │ │ │ │ + beq 117940 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 117794 │ │ │ │ + beq 1177c0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 117844 │ │ │ │ + beq 117870 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 117884 │ │ │ │ + beq 1178b0 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1177b8 │ │ │ │ + beq 1177e4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 117838 │ │ │ │ + beq 117864 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 117860 │ │ │ │ + beq 11788c │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11767c │ │ │ │ + beq 1176a8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - bne 11767c │ │ │ │ + bne 1176a8 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11767c │ │ │ │ + b 1176a8 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1175d8 │ │ │ │ + b 117604 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1175b4 │ │ │ │ + b 1175e0 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 117590 │ │ │ │ + b 1175bc │ │ │ │ bl aa8fc │ │ │ │ - b 1174e8 │ │ │ │ + b 117514 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1176f8 │ │ │ │ + b 117724 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11771c │ │ │ │ + b 117748 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 117740 │ │ │ │ + b 11776c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1177b8 │ │ │ │ + b 1177e4 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 117794 │ │ │ │ + b 1177c0 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 117770 │ │ │ │ + b 11779c │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #456] @ 117a30 │ │ │ │ - ldr r1, [pc, #456] @ 117a34 │ │ │ │ - ldr r0, [pc, #456] @ 117a38 │ │ │ │ + ldr r3, [pc, #456] @ 117a5c │ │ │ │ + ldr r1, [pc, #456] @ 117a60 │ │ │ │ + ldr r0, [pc, #456] @ 117a64 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #452] @ 117a3c │ │ │ │ + ldr r2, [pc, #452] @ 117a68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #984 @ 0x3d8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #436] @ 117a40 │ │ │ │ - ldr r1, [pc, #436] @ 117a44 │ │ │ │ - ldr r0, [pc, #436] @ 117a48 │ │ │ │ + ldr r3, [pc, #436] @ 117a6c │ │ │ │ + ldr r1, [pc, #436] @ 117a70 │ │ │ │ + ldr r0, [pc, #436] @ 117a74 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #432] @ 117a4c │ │ │ │ + ldr r2, [pc, #432] @ 117a78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #984 @ 0x3d8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #416] @ 117a50 │ │ │ │ - ldr r1, [pc, #416] @ 117a54 │ │ │ │ - ldr r0, [pc, #416] @ 117a58 │ │ │ │ + ldr r3, [pc, #416] @ 117a7c │ │ │ │ + ldr r1, [pc, #416] @ 117a80 │ │ │ │ + ldr r0, [pc, #416] @ 117a84 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #412] @ 117a5c │ │ │ │ + ldr r2, [pc, #412] @ 117a88 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #984 @ 0x3d8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #396] @ 117a60 │ │ │ │ - ldr r1, [pc, #396] @ 117a64 │ │ │ │ - ldr r0, [pc, #396] @ 117a68 │ │ │ │ + ldr r3, [pc, #396] @ 117a8c │ │ │ │ + ldr r1, [pc, #396] @ 117a90 │ │ │ │ + ldr r0, [pc, #396] @ 117a94 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #392] @ 117a6c │ │ │ │ + ldr r2, [pc, #392] @ 117a98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #984 @ 0x3d8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #376] @ 117a70 │ │ │ │ - ldr r1, [pc, #376] @ 117a74 │ │ │ │ - ldr r0, [pc, #376] @ 117a78 │ │ │ │ + ldr r3, [pc, #376] @ 117a9c │ │ │ │ + ldr r1, [pc, #376] @ 117aa0 │ │ │ │ + ldr r0, [pc, #376] @ 117aa4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #372] @ 117a7c │ │ │ │ + ldr r2, [pc, #372] @ 117aa8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #984 @ 0x3d8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #356] @ 117a80 │ │ │ │ - ldr r1, [pc, #356] @ 117a84 │ │ │ │ - ldr r0, [pc, #356] @ 117a88 │ │ │ │ + ldr r3, [pc, #356] @ 117aac │ │ │ │ + ldr r1, [pc, #356] @ 117ab0 │ │ │ │ + ldr r0, [pc, #356] @ 117ab4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #352] @ 117a8c │ │ │ │ + ldr r2, [pc, #352] @ 117ab8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #984 @ 0x3d8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #336] @ 117a90 │ │ │ │ - ldr r1, [pc, #336] @ 117a94 │ │ │ │ - ldr r0, [pc, #336] @ 117a98 │ │ │ │ + ldr r3, [pc, #336] @ 117abc │ │ │ │ + ldr r1, [pc, #336] @ 117ac0 │ │ │ │ + ldr r0, [pc, #336] @ 117ac4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #332] @ 117a9c │ │ │ │ + ldr r2, [pc, #332] @ 117ac8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #984 @ 0x3d8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ - ldr r3, [pc, #312] @ 117aa0 │ │ │ │ - ldr r1, [pc, #312] @ 117aa4 │ │ │ │ - ldr r0, [pc, #312] @ 117aa8 │ │ │ │ + ldr r3, [pc, #312] @ 117acc │ │ │ │ + ldr r1, [pc, #312] @ 117ad0 │ │ │ │ + ldr r0, [pc, #312] @ 117ad4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #308] @ 117aac │ │ │ │ + ldr r2, [pc, #308] @ 117ad8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #984 @ 0x3d8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50554 │ │ │ │ - ldr r3, [pc, #288] @ 117ab0 │ │ │ │ - ldr r1, [pc, #288] @ 117ab4 │ │ │ │ - ldr r0, [pc, #288] @ 117ab8 │ │ │ │ + ldr r3, [pc, #288] @ 117adc │ │ │ │ + ldr r1, [pc, #288] @ 117ae0 │ │ │ │ + ldr r0, [pc, #288] @ 117ae4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #264] @ 117abc │ │ │ │ - ldr r1, [pc, #264] @ 117ac0 │ │ │ │ - ldr r0, [pc, #264] @ 117ac4 │ │ │ │ + ldr r3, [pc, #264] @ 117ae8 │ │ │ │ + ldr r1, [pc, #264] @ 117aec │ │ │ │ + ldr r0, [pc, #264] @ 117af0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #260] @ 117ac8 │ │ │ │ + ldr r2, [pc, #260] @ 117af4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #984 @ 0x3d8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #244] @ 117acc │ │ │ │ - ldr r1, [pc, #244] @ 117ad0 │ │ │ │ - ldr r0, [pc, #244] @ 117ad4 │ │ │ │ + ldr r3, [pc, #244] @ 117af8 │ │ │ │ + ldr r1, [pc, #244] @ 117afc │ │ │ │ + ldr r0, [pc, #244] @ 117b00 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #240] @ 117ad8 │ │ │ │ + ldr r2, [pc, #240] @ 117b04 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00328bb8 │ │ │ │ + eorseq r8, r2, ip, lsl #23 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - mlaseq r2, r4, fp, r8 │ │ │ │ + eorseq r8, r2, r8, ror #22 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eorseq r8, r2, r0, lsl #20 │ │ │ │ + @ instruction: 0x003289d4 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - eoreq r8, lr, r4, ror #27 │ │ │ │ - eorseq fp, r0, ip, lsr #21 │ │ │ │ - @ instruction: 0x002ddbb0 │ │ │ │ - eoreq sp, sp, r4, ror #23 │ │ │ │ - muleq r4, ip, sl │ │ │ │ - @ instruction: 0x0030b8fc │ │ │ │ - eoreq sp, sp, r0, lsl #20 │ │ │ │ - ldrdeq r8, [lr], -r0 @ │ │ │ │ - muleq r4, pc, sl @ │ │ │ │ - @ instruction: 0x0030b8d8 │ │ │ │ - ldrdeq sp, [sp], -ip @ │ │ │ │ - eoreq r8, lr, r0, lsr #23 │ │ │ │ - muleq r4, lr, sl │ │ │ │ - @ instruction: 0x0030b8b4 │ │ │ │ - @ instruction: 0x002dd9b8 │ │ │ │ - eoreq r8, lr, r8, lsl #23 │ │ │ │ - andeq sl, r4, r4, lsr #21 │ │ │ │ - mlaseq r0, r0, r8, fp │ │ │ │ - mlaeq sp, r4, r9, sp │ │ │ │ - eoreq r8, lr, r8, asr fp │ │ │ │ - andeq sl, r4, r3, lsr #21 │ │ │ │ - eorseq fp, r0, ip, ror #16 │ │ │ │ - eoreq sp, sp, r0, ror r9 │ │ │ │ - eoreq r8, lr, r8, lsr #22 │ │ │ │ - andeq sl, r4, r2, lsr #21 │ │ │ │ - eorseq fp, r0, r8, asr #16 │ │ │ │ - eoreq sp, sp, ip, asr #18 │ │ │ │ - eoreq r8, lr, r4, lsl #22 │ │ │ │ - muleq r4, sp, sl │ │ │ │ - eorseq fp, r0, r4, lsr #16 │ │ │ │ - eoreq sp, sp, r8, lsr #18 │ │ │ │ - eoreq r8, lr, r0, ror #21 │ │ │ │ - andeq sl, r4, r5, lsl #21 │ │ │ │ - @ instruction: 0x0030b7fc │ │ │ │ - eoreq sp, sp, r0, lsl #18 │ │ │ │ - ldrdeq r8, [lr], -r0 @ │ │ │ │ - andeq sl, r4, r7, lsl #21 │ │ │ │ - eorseq r7, r0, r4, ror #15 │ │ │ │ - eoreq sp, sp, r4, lsl #20 │ │ │ │ - eoreq sp, sp, r0, lsr sl │ │ │ │ - @ instruction: 0x0030b7b0 │ │ │ │ - @ instruction: 0x002dd8b4 │ │ │ │ - eoreq r8, lr, r8, ror sl │ │ │ │ - andeq sl, r4, r6, lsl #21 │ │ │ │ - mlaseq r0, ip, r7, r7 │ │ │ │ - eoreq sp, sp, r8, ror r9 │ │ │ │ - eoreq r0, lr, r0, lsr #21 │ │ │ │ + strdeq r9, [lr], -r0 @ │ │ │ │ + @ instruction: 0x0030bfb8 │ │ │ │ + strheq lr, [sp], -ip @ │ │ │ │ + strdeq lr, [sp], -r0 @ │ │ │ │ + andeq sl, r4, r5, lsr #21 │ │ │ │ + eorseq fp, r0, r8, lsl #28 │ │ │ │ + eoreq sp, sp, ip, lsl #30 │ │ │ │ + ldrdeq r9, [lr], -ip @ │ │ │ │ + andeq sl, r4, r8, lsr #21 │ │ │ │ + eorseq fp, r0, r4, ror #27 │ │ │ │ + eoreq sp, sp, r8, ror #29 │ │ │ │ + eoreq r9, lr, ip, lsr #1 │ │ │ │ + andeq sl, r4, r7, lsr #21 │ │ │ │ + eorseq fp, r0, r0, asr #27 │ │ │ │ + eoreq sp, sp, r4, asr #29 │ │ │ │ + mlaeq lr, r4, r0, r9 │ │ │ │ + andeq sl, r4, sp, lsr #21 │ │ │ │ + mlaseq r0, ip, sp, fp │ │ │ │ + eoreq sp, sp, r0, lsr #29 │ │ │ │ + eoreq r9, lr, r4, rrx │ │ │ │ + andeq sl, r4, ip, lsr #21 │ │ │ │ + eorseq fp, r0, r8, ror sp │ │ │ │ + eoreq sp, sp, ip, ror lr │ │ │ │ + eoreq r9, lr, r4, lsr r0 │ │ │ │ + andeq sl, r4, fp, lsr #21 │ │ │ │ + eorseq fp, r0, r4, asr sp │ │ │ │ + eoreq sp, sp, r8, asr lr │ │ │ │ + eoreq r9, lr, r0, lsl r0 │ │ │ │ + andeq sl, r4, r6, lsr #21 │ │ │ │ + eorseq fp, r0, r0, lsr sp │ │ │ │ + eoreq sp, sp, r4, lsr lr │ │ │ │ + eoreq r8, lr, ip, ror #31 │ │ │ │ + andeq sl, r4, lr, lsl #21 │ │ │ │ + eorseq fp, r0, r8, lsl #26 │ │ │ │ + eoreq sp, sp, ip, lsl #28 │ │ │ │ + ldrdeq r8, [lr], -ip @ │ │ │ │ + muleq r4, r0, sl │ │ │ │ + @ instruction: 0x00307cf0 │ │ │ │ + eoreq sp, sp, r0, lsl pc │ │ │ │ + eoreq sp, sp, ip, lsr pc │ │ │ │ + @ instruction: 0x0030bcbc │ │ │ │ + eoreq sp, sp, r0, asr #27 │ │ │ │ + eoreq r8, lr, r4, lsl #31 │ │ │ │ + andeq sl, r4, pc, lsl #21 │ │ │ │ + eorseq r7, r0, r8, lsr #25 │ │ │ │ + eoreq sp, sp, r4, lsl #29 │ │ │ │ + eoreq r0, lr, ip, lsr #31 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ -00117adc : │ │ │ │ +00117b08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #132] @ 117b84 │ │ │ │ + ldr r3, [pc, #132] @ 117bb0 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1104 @ 0x450 │ │ │ │ mov r0, ip │ │ │ │ add r3, r3, #12 │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #108] @ 117b88 │ │ │ │ + ldr r5, [pc, #108] @ 117bb4 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 117b7c │ │ │ │ - ldr r3, [pc, #96] @ 117b8c │ │ │ │ + beq 117ba8 │ │ │ │ + ldr r3, [pc, #96] @ 117bb8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 117b48 │ │ │ │ + bne 117b74 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 117428 │ │ │ │ - ldr r0, [pc, #64] @ 117b90 │ │ │ │ + b 117454 │ │ │ │ + ldr r0, [pc, #64] @ 117bbc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #52] @ 117b94 │ │ │ │ - ldr r1, [pc, #52] @ 117b98 │ │ │ │ - ldr r0, [pc, #52] @ 117b9c │ │ │ │ + ldr r3, [pc, #52] @ 117bc0 │ │ │ │ + ldr r1, [pc, #52] @ 117bc4 │ │ │ │ + ldr r0, [pc, #52] @ 117bc8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eorseq sp, r3, r8 │ │ │ │ - eorseq r8, r2, r0, ror #9 │ │ │ │ + @ instruction: 0x0033cfdc │ │ │ │ + @ instruction: 0x003284b4 │ │ │ │ andeq r0, r0, r4, lsr #15 │ │ │ │ - eoreq r7, lr, ip, lsl fp │ │ │ │ + eoreq r8, lr, r8, lsr #32 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq r8, lr, ip, lsl #18 │ │ │ │ - mlaeq lr, r4, r7, r7 │ │ │ │ + eoreq r8, lr, r8, lsl lr │ │ │ │ + eoreq r7, lr, r0, lsr #25 │ │ │ │ │ │ │ │ -00117ba0 : │ │ │ │ +00117bcc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ - ldr lr, [pc, #4064] @ 118b98 │ │ │ │ - ldr ip, [pc, #4064] @ 118b9c │ │ │ │ + ldr lr, [pc, #4064] @ 118bc4 │ │ │ │ + ldr ip, [pc, #4064] @ 118bc8 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #4056] @ 118ba0 │ │ │ │ + ldr r4, [pc, #4056] @ 118bcc │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ - ldr r2, [pc, #4052] @ 118ba4 │ │ │ │ - ldr r3, [pc, #4052] @ 118ba8 │ │ │ │ + ldr r2, [pc, #4052] @ 118bd0 │ │ │ │ + ldr r3, [pc, #4052] @ 118bd4 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #84] @ 0x54 │ │ │ │ mov ip, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r6, [r4, r2] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r1, [r6, #692] @ 0x2b4 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 50378 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 1183f0 │ │ │ │ + beq 11841c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 117c40 │ │ │ │ + beq 117c6c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 118030 │ │ │ │ + beq 11805c │ │ │ │ cmp r7, #0 │ │ │ │ - beq 118570 │ │ │ │ + beq 11859c │ │ │ │ bl 501a4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 118598 │ │ │ │ + beq 1185c4 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 117c7c │ │ │ │ + beq 117ca8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 117c7c │ │ │ │ + beq 117ca8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 118334 │ │ │ │ + beq 118360 │ │ │ │ str r8, [r5, #12] │ │ │ │ bl 501a4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 1185c8 │ │ │ │ + beq 1185f4 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 117cb4 │ │ │ │ + beq 117ce0 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 117cb4 │ │ │ │ + beq 117ce0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 11833c │ │ │ │ + beq 118368 │ │ │ │ add r3, r6, #4096 @ 0x1000 │ │ │ │ str r8, [r5, #16] │ │ │ │ ldr r8, [r3, #2920] @ 0xb68 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 119320 │ │ │ │ + beq 11934c │ │ │ │ ldr r3, [r8] │ │ │ │ mov r0, r7 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ bl 50234 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 117d00 │ │ │ │ + beq 117d2c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 11831c │ │ │ │ + beq 118348 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 118628 │ │ │ │ + beq 118654 │ │ │ │ add r3, r6, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd54 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 118994 │ │ │ │ + beq 1189c0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [r3, #2916] @ 0xb64 │ │ │ │ bl 4fc58 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 117d50 │ │ │ │ + beq 117d7c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 118310 │ │ │ │ + beq 11833c │ │ │ │ cmp fp, #0 │ │ │ │ - beq 1185f0 │ │ │ │ - ldr r3, [pc, #3660] @ 118bac │ │ │ │ + beq 11861c │ │ │ │ + ldr r3, [pc, #3660] @ 118bd8 │ │ │ │ ldr r1, [r6, #2236] @ 0x8bc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r8, [r3, #1356] @ 0x54c │ │ │ │ bl 50378 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 118658 │ │ │ │ + beq 118684 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #2 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ str r8, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ bl 50114 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 117db4 │ │ │ │ + beq 117de0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 118328 │ │ │ │ + beq 118354 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 118690 │ │ │ │ + beq 1186bc │ │ │ │ mov r0, r8 │ │ │ │ bl 50138 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 11837c │ │ │ │ + blt 1183a8 │ │ │ │ ands r3, r0, #255 @ 0xff │ │ │ │ - bne 11803c │ │ │ │ + bne 118068 │ │ │ │ ldr r0, [r6, #2320] @ 0x910 │ │ │ │ mov r2, #-2147483647 @ 0x80000001 │ │ │ │ add r1, sp, #52 @ 0x34 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ bl 501c8 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 1188a4 │ │ │ │ + beq 1188d0 │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 50138 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 117e24 │ │ │ │ + beq 117e50 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r3] │ │ │ │ - bne 117e24 │ │ │ │ + bne 117e50 │ │ │ │ mov r0, r3 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp sl, #0 │ │ │ │ - blt 1186c4 │ │ │ │ + blt 1186f0 │ │ │ │ and sl, sl, #255 @ 0xff │ │ │ │ cmp sl, #0 │ │ │ │ - beq 11803c │ │ │ │ + beq 118068 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 117e54 │ │ │ │ + beq 117e80 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1186b8 │ │ │ │ + beq 1186e4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 4fd84 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 118b70 │ │ │ │ + beq 118b9c │ │ │ │ ldr r3, [r6, #2824] @ 0xb08 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 4fd84 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ - beq 118d70 │ │ │ │ + beq 118d9c │ │ │ │ add r3, r6, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #1360] @ 0x550 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [r6, #2320] @ 0x910 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #-2147483647 @ 0x80000001 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ bl 501c8 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 118d98 │ │ │ │ + beq 118dc4 │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 117ec8 │ │ │ │ + beq 117ef4 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r7] │ │ │ │ - beq 118740 │ │ │ │ + beq 11876c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd84 │ │ │ │ ldr r2, [r8] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 117ef0 │ │ │ │ + beq 117f1c │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r8] │ │ │ │ - beq 118734 │ │ │ │ + beq 118760 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 118de8 │ │ │ │ + beq 118e14 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r1, sl │ │ │ │ mov r0, #5 │ │ │ │ str r7, [sp, #4] │ │ │ │ bl a633c │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 117f40 │ │ │ │ + beq 117f6c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - bne 117f40 │ │ │ │ + bne 117f6c │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 117f68 │ │ │ │ + beq 117f94 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - bne 117f68 │ │ │ │ + bne 117f94 │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 117f8c │ │ │ │ + beq 117fb8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - bne 117f8c │ │ │ │ + bne 117fb8 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r8, #0 │ │ │ │ - beq 118e1c │ │ │ │ + beq 118e48 │ │ │ │ add r3, r6, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #688] @ 0x2b0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 11874c │ │ │ │ + beq 118778 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ str r8, [sp, #60] @ 0x3c │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 117fe4 │ │ │ │ + beq 118010 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 118a58 │ │ │ │ + beq 118a84 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 119054 │ │ │ │ + beq 119080 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 118008 │ │ │ │ + beq 118034 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 118ab4 │ │ │ │ + beq 118ae0 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 118308 │ │ │ │ + beq 118334 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - bne 118308 │ │ │ │ + bne 118334 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 118308 │ │ │ │ + b 118334 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 117c40 │ │ │ │ + b 117c6c │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 118058 │ │ │ │ + beq 118084 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 118344 │ │ │ │ + beq 118370 │ │ │ │ ldr r0, [r6, #2240] @ 0x8c0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #-2147483647 @ 0x80000001 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ str r8, [sp, #64] @ 0x40 │ │ │ │ bl 501c8 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 1187b4 │ │ │ │ + beq 1187e0 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 118094 │ │ │ │ + beq 1180c0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 11835c │ │ │ │ + beq 118388 │ │ │ │ mov r0, r7 │ │ │ │ bl 50234 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 1180bc │ │ │ │ + beq 1180e8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 118350 │ │ │ │ + beq 11837c │ │ │ │ cmp sl, #0 │ │ │ │ - beq 1187dc │ │ │ │ + beq 118808 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd54 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 118e44 │ │ │ │ + beq 118e70 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd54 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 118ed8 │ │ │ │ + beq 118f04 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd54 │ │ │ │ ldr r2, [sl] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r3, r0 │ │ │ │ - beq 11810c │ │ │ │ + beq 118138 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [sl] │ │ │ │ - beq 118368 │ │ │ │ + beq 118394 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 118f88 │ │ │ │ - ldr r2, [pc, #2708] @ 118bb0 │ │ │ │ + bne 118fb4 │ │ │ │ + ldr r2, [pc, #2708] @ 118bdc │ │ │ │ str r8, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r0, r2 │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ mov r2, #1 │ │ │ │ bl 50114 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 118878 │ │ │ │ + beq 1188a4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 118160 │ │ │ │ + beq 11818c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - bne 118160 │ │ │ │ + bne 11818c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 1188cc │ │ │ │ + beq 1188f8 │ │ │ │ ldr r3, [r8] │ │ │ │ mov r1, r7 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ mov r0, r8 │ │ │ │ bl 4fe74 │ │ │ │ ldr r2, [r8] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r3, r0 │ │ │ │ - beq 1181b8 │ │ │ │ + beq 1181e4 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r8] │ │ │ │ - bne 1181b8 │ │ │ │ + bne 1181e4 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ - blt 1186ec │ │ │ │ + blt 118718 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #1 │ │ │ │ - beq 119094 │ │ │ │ + beq 1190c0 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 11892c │ │ │ │ + beq 118958 │ │ │ │ ldr r3, [r8] │ │ │ │ mov r1, sl │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ mov r0, r8 │ │ │ │ bl 4fe74 │ │ │ │ ldr r2, [r8] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r3, r0 │ │ │ │ - beq 118214 │ │ │ │ + beq 118240 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r8] │ │ │ │ - beq 11878c │ │ │ │ + beq 1187b8 │ │ │ │ cmp r3, #0 │ │ │ │ - blt 11896c │ │ │ │ + blt 118998 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #1 │ │ │ │ - beq 11913c │ │ │ │ + beq 119168 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 1189f0 │ │ │ │ + beq 118a1c │ │ │ │ ldr r3, [r8] │ │ │ │ mov r2, sl │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fb50 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r2, r0 │ │ │ │ - beq 118274 │ │ │ │ + beq 1182a0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1187a0 │ │ │ │ + beq 1187cc │ │ │ │ cmp r2, #0 │ │ │ │ - blt 118a64 │ │ │ │ + blt 118a90 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 118ac0 │ │ │ │ + beq 118aec │ │ │ │ ldr r3, [r8] │ │ │ │ mov r2, r7 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ bl 4fb50 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r2, r0 │ │ │ │ - beq 1182c8 │ │ │ │ + beq 1182f4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 11883c │ │ │ │ + beq 118868 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1182e4 │ │ │ │ + beq 118310 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 118864 │ │ │ │ + beq 118890 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 118300 │ │ │ │ + beq 11832c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 118850 │ │ │ │ + beq 11887c │ │ │ │ cmp r2, #0 │ │ │ │ - blt 118b20 │ │ │ │ + blt 118b4c │ │ │ │ mov r8, fp │ │ │ │ - b 117d10 │ │ │ │ + b 117d3c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 117d50 │ │ │ │ + b 117d7c │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 117d00 │ │ │ │ + b 117d2c │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 117db4 │ │ │ │ + b 117de0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 117c7c │ │ │ │ + b 117ca8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 117cb4 │ │ │ │ + b 117ce0 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 118058 │ │ │ │ + b 118084 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1180bc │ │ │ │ + b 1180e8 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 118094 │ │ │ │ + b 1180c0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #20] │ │ │ │ - b 11810c │ │ │ │ - ldr r3, [pc, #2480] @ 118d34 │ │ │ │ - ldr r1, [pc, #2092] @ 118bb4 │ │ │ │ + b 118138 │ │ │ │ + ldr r3, [pc, #2480] @ 118d60 │ │ │ │ + ldr r1, [pc, #2092] @ 118be0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #2088] @ 118bb8 │ │ │ │ + ldr r0, [pc, #2088] @ 118be4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r2, [pc, #2032] @ 118bbc │ │ │ │ - ldr r3, [pc, #1996] @ 118b9c │ │ │ │ + ldr r2, [pc, #2032] @ 118be8 │ │ │ │ + ldr r3, [pc, #1996] @ 118bc8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 11931c │ │ │ │ + bne 119348 │ │ │ │ add sp, sp, #92 @ 0x5c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r3, [pc, #2364] @ 118d34 │ │ │ │ - ldr r1, [pc, #1988] @ 118bc0 │ │ │ │ + ldr r3, [pc, #2364] @ 118d60 │ │ │ │ + ldr r1, [pc, #1988] @ 118bec │ │ │ │ ldr r8, [r4, r3] │ │ │ │ - ldr r0, [pc, #1984] @ 118bc4 │ │ │ │ + ldr r0, [pc, #1984] @ 118bf0 │ │ │ │ ldr r3, [r8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ bl b6f00 │ │ │ │ add r5, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ @@ -207076,615 +207087,615 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ ldr sl, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 11890c │ │ │ │ + beq 118938 │ │ │ │ bl aa754 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 118814 │ │ │ │ + beq 118840 │ │ │ │ bl aa78c │ │ │ │ add r9, r6, #4096 @ 0x1000 │ │ │ │ ldr r3, [r9, #1352] @ 0x548 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 4fd84 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - beq 118a30 │ │ │ │ + beq 118a5c │ │ │ │ ldr r3, [r6, #316] @ 0x13c │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 4fd84 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ cmp r6, #0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - beq 118a8c │ │ │ │ + beq 118ab8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r0, #4 │ │ │ │ str r6, [sp] │ │ │ │ bl a633c │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 118b00 │ │ │ │ + beq 118b2c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [r9, #688] @ 0x2b0 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 50378 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 118b48 │ │ │ │ + beq 118b74 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ str r7, [sp, #72] @ 0x48 │ │ │ │ bl 50114 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 118d50 │ │ │ │ + beq 118d7c │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ ldm r5, {r0, r1, r2} │ │ │ │ bl aa6bc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 578f8 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #1648] @ 118bc8 │ │ │ │ + ldr r3, [pc, #1648] @ 118bf4 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1183c4 │ │ │ │ + beq 1183f0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0] │ │ │ │ - b 1183c4 │ │ │ │ - ldr r3, [pc, #1980] @ 118d34 │ │ │ │ - ldr r1, [pc, #1616] @ 118bcc │ │ │ │ + b 1183f0 │ │ │ │ + ldr r3, [pc, #1980] @ 118d60 │ │ │ │ + ldr r1, [pc, #1616] @ 118bf8 │ │ │ │ ldr r8, [r4, r3] │ │ │ │ - ldr r0, [pc, #1612] @ 118bd0 │ │ │ │ + ldr r0, [pc, #1612] @ 118bfc │ │ │ │ ldr r3, [r8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ bl b6f00 │ │ │ │ - b 118414 │ │ │ │ - ldr r3, [pc, #1940] @ 118d34 │ │ │ │ - ldr r1, [pc, #1584] @ 118bd4 │ │ │ │ + b 118440 │ │ │ │ + ldr r3, [pc, #1940] @ 118d60 │ │ │ │ + ldr r1, [pc, #1584] @ 118c00 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1580] @ 118bd8 │ │ │ │ + ldr r0, [pc, #1580] @ 118c04 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 1183c0 │ │ │ │ - ldr r3, [pc, #1892] @ 118d34 │ │ │ │ - ldr r1, [pc, #1544] @ 118bdc │ │ │ │ + b 1183ec │ │ │ │ + ldr r3, [pc, #1892] @ 118d60 │ │ │ │ + ldr r1, [pc, #1544] @ 118c08 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1540] @ 118be0 │ │ │ │ + ldr r0, [pc, #1540] @ 118c0c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ bl b6f00 │ │ │ │ - b 1185bc │ │ │ │ - ldr r3, [pc, #1852] @ 118d34 │ │ │ │ - ldr r1, [pc, #1512] @ 118be4 │ │ │ │ + b 1185e8 │ │ │ │ + ldr r3, [pc, #1852] @ 118d60 │ │ │ │ + ldr r1, [pc, #1512] @ 118c10 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1508] @ 118be8 │ │ │ │ + ldr r0, [pc, #1508] @ 118c14 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 1183c0 │ │ │ │ - ldr r3, [pc, #1796] @ 118d34 │ │ │ │ - ldr r1, [pc, #1464] @ 118bec │ │ │ │ + b 1183ec │ │ │ │ + ldr r3, [pc, #1796] @ 118d60 │ │ │ │ + ldr r1, [pc, #1464] @ 118c18 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1460] @ 118bf0 │ │ │ │ + ldr r0, [pc, #1460] @ 118c1c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #71 @ 0x47 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 1183c0 │ │ │ │ - ldr r3, [pc, #1748] @ 118d34 │ │ │ │ - ldr r1, [pc, #1424] @ 118bf4 │ │ │ │ + b 1183ec │ │ │ │ + ldr r3, [pc, #1748] @ 118d60 │ │ │ │ + ldr r1, [pc, #1424] @ 118c20 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1420] @ 118bf8 │ │ │ │ + ldr r0, [pc, #1420] @ 118c24 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 1185bc │ │ │ │ - ldr r3, [pc, #1692] @ 118d34 │ │ │ │ - ldr r1, [pc, #1376] @ 118bfc │ │ │ │ + b 1185e8 │ │ │ │ + ldr r3, [pc, #1692] @ 118d60 │ │ │ │ + ldr r1, [pc, #1376] @ 118c28 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1372] @ 118c00 │ │ │ │ + ldr r0, [pc, #1372] @ 118c2c │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 11867c │ │ │ │ + b 1186a8 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 117e54 │ │ │ │ - ldr r3, [pc, #1640] @ 118d34 │ │ │ │ - ldr r1, [pc, #1332] @ 118c04 │ │ │ │ + b 117e80 │ │ │ │ + ldr r3, [pc, #1640] @ 118d60 │ │ │ │ + ldr r1, [pc, #1332] @ 118c30 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1328] @ 118c08 │ │ │ │ + ldr r0, [pc, #1328] @ 118c34 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #74 @ 0x4a │ │ │ │ bl b6f00 │ │ │ │ - b 1183a0 │ │ │ │ - ldr r3, [pc, #1600] @ 118d34 │ │ │ │ - ldr r1, [pc, #1300] @ 118c0c │ │ │ │ + b 1183cc │ │ │ │ + ldr r3, [pc, #1600] @ 118d60 │ │ │ │ + ldr r1, [pc, #1300] @ 118c38 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1296] @ 118c10 │ │ │ │ + ldr r0, [pc, #1296] @ 118c3c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ - b 1183c0 │ │ │ │ + b 1183ec │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 117ef0 │ │ │ │ + b 117f1c │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 117ec8 │ │ │ │ - ldr r3, [pc, #1504] @ 118d34 │ │ │ │ - ldr r1, [pc, #1212] @ 118c14 │ │ │ │ + b 117ef4 │ │ │ │ + ldr r3, [pc, #1504] @ 118d60 │ │ │ │ + ldr r1, [pc, #1212] @ 118c40 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1208] @ 118c18 │ │ │ │ + ldr r0, [pc, #1208] @ 118c44 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #75 @ 0x4b │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 1183c0 │ │ │ │ + b 1183ec │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #20] │ │ │ │ - b 118214 │ │ │ │ + b 118240 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #20] │ │ │ │ - b 118274 │ │ │ │ - ldr r3, [pc, #1400] @ 118d34 │ │ │ │ - ldr r1, [pc, #1116] @ 118c1c │ │ │ │ + b 1182a0 │ │ │ │ + ldr r3, [pc, #1400] @ 118d60 │ │ │ │ + ldr r1, [pc, #1116] @ 118c48 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1112] @ 118c20 │ │ │ │ + ldr r0, [pc, #1112] @ 118c4c │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 118770 │ │ │ │ - ldr r3, [pc, #1360] @ 118d34 │ │ │ │ - ldr r1, [pc, #1084] @ 118c24 │ │ │ │ + b 11879c │ │ │ │ + ldr r3, [pc, #1360] @ 118d60 │ │ │ │ + ldr r1, [pc, #1084] @ 118c50 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1080] @ 118c28 │ │ │ │ + ldr r0, [pc, #1080] @ 118c54 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 1183c0 │ │ │ │ + b 1183ec │ │ │ │ bl aa3f4 │ │ │ │ ldm r5, {r0, r1, r2} │ │ │ │ bl aa6bc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 578f8 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ - b 1183c0 │ │ │ │ + b 1183ec │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #20] │ │ │ │ - b 1182c8 │ │ │ │ + b 1182f4 │ │ │ │ mov r0, r7 │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #20] │ │ │ │ - b 118300 │ │ │ │ + b 11832c │ │ │ │ mov r0, sl │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #20] │ │ │ │ - b 1182e4 │ │ │ │ - ldr r3, [pc, #1204] @ 118d34 │ │ │ │ - ldr r1, [pc, #936] @ 118c2c │ │ │ │ + b 118310 │ │ │ │ + ldr r3, [pc, #1204] @ 118d60 │ │ │ │ + ldr r1, [pc, #936] @ 118c58 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #932] @ 118c30 │ │ │ │ + ldr r0, [pc, #932] @ 118c5c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #78 @ 0x4e │ │ │ │ bl b6f00 │ │ │ │ mov sl, r8 │ │ │ │ - b 118710 │ │ │ │ - ldr r3, [pc, #1160] @ 118d34 │ │ │ │ - ldr r1, [pc, #900] @ 118c34 │ │ │ │ + b 11873c │ │ │ │ + ldr r3, [pc, #1160] @ 118d60 │ │ │ │ + ldr r1, [pc, #900] @ 118c60 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #896] @ 118c38 │ │ │ │ + ldr r0, [pc, #896] @ 118c64 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #74 @ 0x4a │ │ │ │ bl b6f00 │ │ │ │ - b 1183a0 │ │ │ │ - ldr r3, [pc, #1120] @ 118d34 │ │ │ │ - ldr r2, [pc, #868] @ 118c3c │ │ │ │ + b 1183cc │ │ │ │ + ldr r3, [pc, #1120] @ 118d60 │ │ │ │ + ldr r2, [pc, #868] @ 118c68 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r1, [pc, #864] @ 118c40 │ │ │ │ + ldr r1, [pc, #864] @ 118c6c │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #79 @ 0x4f │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #848] @ 118c44 │ │ │ │ - ldr r3, [pc, #848] @ 118c48 │ │ │ │ + ldr r0, [pc, #848] @ 118c70 │ │ │ │ + ldr r3, [pc, #848] @ 118c74 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 118710 │ │ │ │ - ldr r1, [pc, #824] @ 118c4c │ │ │ │ - ldr r0, [pc, #824] @ 118c50 │ │ │ │ + b 11873c │ │ │ │ + ldr r1, [pc, #824] @ 118c78 │ │ │ │ + ldr r0, [pc, #824] @ 118c7c │ │ │ │ ldr r3, [r8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ bl b6f00 │ │ │ │ - b 118818 │ │ │ │ - ldr r3, [pc, #1024] @ 118d34 │ │ │ │ - ldr r2, [pc, #796] @ 118c54 │ │ │ │ + b 118844 │ │ │ │ + ldr r3, [pc, #1024] @ 118d60 │ │ │ │ + ldr r2, [pc, #796] @ 118c80 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r1, [pc, #792] @ 118c58 │ │ │ │ + ldr r1, [pc, #792] @ 118c84 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #776] @ 118c5c │ │ │ │ - ldr r3, [pc, #776] @ 118c60 │ │ │ │ + ldr r0, [pc, #776] @ 118c88 │ │ │ │ + ldr r3, [pc, #776] @ 118c8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 118710 │ │ │ │ - ldr r3, [pc, #960] @ 118d34 │ │ │ │ - ldr r1, [pc, #748] @ 118c64 │ │ │ │ + b 11873c │ │ │ │ + ldr r3, [pc, #960] @ 118d60 │ │ │ │ + ldr r1, [pc, #748] @ 118c90 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #744] @ 118c68 │ │ │ │ + ldr r0, [pc, #744] @ 118c94 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bl b6f00 │ │ │ │ - b 118710 │ │ │ │ + b 11873c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1189b0 │ │ │ │ + beq 1189dc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 11907c │ │ │ │ + beq 1190a8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1189cc │ │ │ │ + beq 1189f8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 119088 │ │ │ │ + beq 1190b4 │ │ │ │ bl 50048 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1191e4 │ │ │ │ - ldr r3, [pc, #652] @ 118c6c │ │ │ │ + bne 119210 │ │ │ │ + ldr r3, [pc, #652] @ 118c98 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 118564 │ │ │ │ - b 1183c4 │ │ │ │ - ldr r3, [pc, #828] @ 118d34 │ │ │ │ - ldr r2, [pc, #628] @ 118c70 │ │ │ │ + bne 118590 │ │ │ │ + b 1183f0 │ │ │ │ + ldr r3, [pc, #828] @ 118d60 │ │ │ │ + ldr r2, [pc, #628] @ 118c9c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r1, [pc, #624] @ 118c74 │ │ │ │ + ldr r1, [pc, #624] @ 118ca0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #81 @ 0x51 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #608] @ 118c78 │ │ │ │ - ldr r3, [pc, #608] @ 118c7c │ │ │ │ + ldr r0, [pc, #608] @ 118ca4 │ │ │ │ + ldr r3, [pc, #608] @ 118ca8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 118710 │ │ │ │ - ldr r1, [pc, #584] @ 118c80 │ │ │ │ - ldr r0, [pc, #584] @ 118c84 │ │ │ │ + b 11873c │ │ │ │ + ldr r1, [pc, #584] @ 118cac │ │ │ │ + ldr r0, [pc, #584] @ 118cb0 │ │ │ │ ldr r3, [r8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #66 @ 0x42 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 118818 │ │ │ │ + b 118844 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 117fe4 │ │ │ │ - ldr r3, [pc, #712] @ 118d34 │ │ │ │ - ldr r1, [pc, #536] @ 118c88 │ │ │ │ + b 118010 │ │ │ │ + ldr r3, [pc, #712] @ 118d60 │ │ │ │ + ldr r1, [pc, #536] @ 118cb4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #532] @ 118c8c │ │ │ │ + ldr r0, [pc, #532] @ 118cb8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #81 @ 0x51 │ │ │ │ bl b6f00 │ │ │ │ - b 118710 │ │ │ │ - ldr r1, [pc, #508] @ 118c90 │ │ │ │ - ldr r0, [pc, #508] @ 118c94 │ │ │ │ + b 11873c │ │ │ │ + ldr r1, [pc, #508] @ 118cbc │ │ │ │ + ldr r0, [pc, #508] @ 118cc0 │ │ │ │ ldr r3, [r8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #66 @ 0x42 │ │ │ │ bl b6f00 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 578f8 │ │ │ │ - b 118818 │ │ │ │ + b 118844 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 118008 │ │ │ │ - ldr r3, [pc, #620] @ 118d34 │ │ │ │ - ldr r2, [pc, #460] @ 118c98 │ │ │ │ + b 118034 │ │ │ │ + ldr r3, [pc, #620] @ 118d60 │ │ │ │ + ldr r2, [pc, #460] @ 118cc4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r1, [pc, #456] @ 118c9c │ │ │ │ + ldr r1, [pc, #456] @ 118cc8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #82 @ 0x52 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #440] @ 118ca0 │ │ │ │ - ldr r3, [pc, #440] @ 118ca4 │ │ │ │ + ldr r0, [pc, #440] @ 118ccc │ │ │ │ + ldr r3, [pc, #440] @ 118cd0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 118710 │ │ │ │ - ldr r1, [pc, #416] @ 118ca8 │ │ │ │ - ldr r0, [pc, #416] @ 118cac │ │ │ │ + b 11873c │ │ │ │ + ldr r1, [pc, #416] @ 118cd4 │ │ │ │ + ldr r0, [pc, #416] @ 118cd8 │ │ │ │ ldr r3, [r8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #66 @ 0x42 │ │ │ │ bl b6f00 │ │ │ │ - b 118818 │ │ │ │ - ldr r3, [pc, #524] @ 118d34 │ │ │ │ - ldr r1, [pc, #388] @ 118cb0 │ │ │ │ + b 118844 │ │ │ │ + ldr r3, [pc, #524] @ 118d60 │ │ │ │ + ldr r1, [pc, #388] @ 118cdc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #384] @ 118cb4 │ │ │ │ + ldr r0, [pc, #384] @ 118ce0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #82 @ 0x52 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 118800 │ │ │ │ - ldr r1, [pc, #360] @ 118cb8 │ │ │ │ - ldr r0, [pc, #360] @ 118cbc │ │ │ │ + b 11882c │ │ │ │ + ldr r1, [pc, #360] @ 118ce4 │ │ │ │ + ldr r0, [pc, #360] @ 118ce8 │ │ │ │ ldr r3, [r8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #66 @ 0x42 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 118818 │ │ │ │ - ldr r3, [pc, #444] @ 118d34 │ │ │ │ - ldr r1, [pc, #324] @ 118cc0 │ │ │ │ + b 118844 │ │ │ │ + ldr r3, [pc, #444] @ 118d60 │ │ │ │ + ldr r1, [pc, #324] @ 118cec │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #320] @ 118cc4 │ │ │ │ + ldr r0, [pc, #320] @ 118cf0 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #75 @ 0x4b │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 11867c │ │ │ │ - eorseq r8, r2, r0, asr #8 │ │ │ │ + b 1186a8 │ │ │ │ + eorseq r8, r2, r4, lsl r4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r8, r2, ip, lsl r4 │ │ │ │ + @ instruction: 0x003283f0 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ - eoreq r8, lr, r8, asr ip │ │ │ │ - eoreq r8, lr, r8, ror #24 │ │ │ │ - eorseq r7, r2, ip, lsr #24 │ │ │ │ - eoreq r8, lr, r4, ror #23 │ │ │ │ - strdeq r8, [lr], -r4 @ │ │ │ │ + eoreq r9, lr, r4, ror #2 │ │ │ │ + eoreq r9, lr, r4, ror r1 │ │ │ │ + eorseq r7, r2, r0, lsl #24 │ │ │ │ + strdeq r9, [lr], -r0 @ │ │ │ │ + eoreq r9, lr, r0, lsl #2 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ - eoreq r8, lr, r4, ror #20 │ │ │ │ - eoreq r8, lr, r4, ror sl │ │ │ │ - eoreq r8, lr, ip, lsr sl │ │ │ │ - eoreq r8, lr, ip, asr #20 │ │ │ │ - eoreq r8, lr, ip, lsl #20 │ │ │ │ - eoreq r8, lr, ip, lsl sl │ │ │ │ - eoreq r8, lr, r4, ror #19 │ │ │ │ + eoreq r8, lr, r0, ror pc │ │ │ │ + eoreq r8, lr, r0, lsl #31 │ │ │ │ + eoreq r8, lr, r8, asr #30 │ │ │ │ + eoreq r8, lr, r8, asr pc │ │ │ │ + eoreq r8, lr, r8, lsl pc │ │ │ │ + eoreq r8, lr, r8, lsr #30 │ │ │ │ strdeq r8, [lr], -r0 @ │ │ │ │ - eoreq r8, lr, ip, lsr #19 │ │ │ │ - @ instruction: 0x002e89bc │ │ │ │ - eoreq r8, lr, r8, ror r9 │ │ │ │ - eoreq r8, lr, r8, lsl #19 │ │ │ │ - eoreq r8, lr, r0, asr #18 │ │ │ │ - eoreq r8, lr, r0, asr r9 │ │ │ │ - eoreq r8, lr, r0, lsl r9 │ │ │ │ - eoreq r8, lr, r0, lsr #18 │ │ │ │ - eoreq r8, lr, r8, ror #17 │ │ │ │ - strdeq r8, [lr], -r8 @ │ │ │ │ - eoreq r8, lr, r4, lsl #17 │ │ │ │ - mlaeq lr, r4, r8, r8 │ │ │ │ - eoreq r8, lr, ip, lsl r8 │ │ │ │ - eoreq r8, lr, ip, lsr #16 │ │ │ │ - strdeq r8, [lr], -r8 @ │ │ │ │ - eoreq r8, lr, r4, lsl #16 │ │ │ │ - eoreq r8, lr, ip, asr r7 │ │ │ │ - eoreq r8, lr, ip, ror #14 │ │ │ │ - eoreq r8, lr, r0, lsr r7 │ │ │ │ - eoreq r8, lr, r0, asr #14 │ │ │ │ - eoreq r8, lr, r4, lsr r7 │ │ │ │ - eoreq r8, lr, ip, ror #13 │ │ │ │ strdeq r8, [lr], -ip @ │ │ │ │ - eoreq r8, lr, r0, lsr #14 │ │ │ │ - ldrdeq r8, [lr], -r0 @ │ │ │ │ - eoreq r8, lr, r0, ror #13 │ │ │ │ - ldrdeq r8, [lr], -r4 @ │ │ │ │ - eoreq r8, lr, ip, lsl #13 │ │ │ │ - mlaeq lr, ip, r6, r8 │ │ │ │ + @ instruction: 0x002e8eb8 │ │ │ │ + eoreq r8, lr, r8, asr #29 │ │ │ │ + eoreq r8, lr, r4, lsl #29 │ │ │ │ + mlaeq lr, r4, lr, r8 │ │ │ │ + eoreq r8, lr, ip, asr #28 │ │ │ │ + eoreq r8, lr, ip, asr lr │ │ │ │ + eoreq r8, lr, ip, lsl lr │ │ │ │ + eoreq r8, lr, ip, lsr #28 │ │ │ │ + strdeq r8, [lr], -r4 @ │ │ │ │ + eoreq r8, lr, r4, lsl #28 │ │ │ │ + mlaeq lr, r0, sp, r8 │ │ │ │ + eoreq r8, lr, r0, lsr #27 │ │ │ │ + eoreq r8, lr, r8, lsr #26 │ │ │ │ + eoreq r8, lr, r8, lsr sp │ │ │ │ + eoreq r8, lr, r4, lsl #26 │ │ │ │ + eoreq r8, lr, r0, lsl sp │ │ │ │ + eoreq r8, lr, r8, ror #24 │ │ │ │ + eoreq r8, lr, r8, ror ip │ │ │ │ + eoreq r8, lr, ip, lsr ip │ │ │ │ + eoreq r8, lr, ip, asr #24 │ │ │ │ + eoreq r8, lr, r0, asr #24 │ │ │ │ + strdeq r8, [lr], -r8 @ │ │ │ │ + eoreq r8, lr, r8, lsl #24 │ │ │ │ + eoreq r8, lr, ip, lsr #24 │ │ │ │ ldrdeq r8, [lr], -ip @ │ │ │ │ - eoreq r8, lr, r8, ror #12 │ │ │ │ - eoreq r8, lr, r8, ror r6 │ │ │ │ + eoreq r8, lr, ip, ror #23 │ │ │ │ + eoreq r8, lr, r0, ror #23 │ │ │ │ + mlaeq lr, r8, fp, r8 │ │ │ │ + eoreq r8, lr, r8, lsr #23 │ │ │ │ + eoreq r8, lr, r8, ror #23 │ │ │ │ + eoreq r8, lr, r4, ror fp │ │ │ │ + eoreq r8, lr, r4, lsl #23 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq r8, lr, r0, lsl r6 │ │ │ │ - eoreq r8, lr, r8, asr #11 │ │ │ │ - ldrdeq r8, [lr], -r8 @ │ │ │ │ - strdeq r8, [lr], -ip @ │ │ │ │ - eoreq r8, lr, ip, lsr #11 │ │ │ │ - @ instruction: 0x002e85bc │ │ │ │ - eoreq r8, lr, r0, ror r5 │ │ │ │ - eoreq r8, lr, r0, lsl #11 │ │ │ │ - eoreq r8, lr, r0, asr r5 │ │ │ │ - eoreq r8, lr, r0, ror #10 │ │ │ │ - eoreq r8, lr, r0, asr #10 │ │ │ │ + eoreq r8, lr, ip, lsl fp │ │ │ │ + ldrdeq r8, [lr], -r4 @ │ │ │ │ + eoreq r8, lr, r4, ror #21 │ │ │ │ + eoreq r8, lr, r8, lsl #22 │ │ │ │ + @ instruction: 0x002e8ab8 │ │ │ │ + eoreq r8, lr, r8, asr #21 │ │ │ │ + eoreq r8, lr, ip, ror sl │ │ │ │ + eoreq r8, lr, ip, lsl #21 │ │ │ │ + eoreq r8, lr, ip, asr sl │ │ │ │ + eoreq r8, lr, ip, ror #20 │ │ │ │ + eoreq r8, lr, ip, asr #20 │ │ │ │ + eoreq r8, lr, r4, lsl #20 │ │ │ │ + eoreq r8, lr, r4, lsl sl │ │ │ │ + eoreq r8, lr, r4, asr sl │ │ │ │ + eoreq r8, lr, r8, ror #19 │ │ │ │ strdeq r8, [lr], -r8 @ │ │ │ │ - eoreq r8, lr, r8, lsl #10 │ │ │ │ - eoreq r8, lr, r8, asr #10 │ │ │ │ - ldrdeq r8, [lr], -ip @ │ │ │ │ - eoreq r8, lr, ip, ror #9 │ │ │ │ - @ instruction: 0x002e84b4 │ │ │ │ - eoreq r8, lr, r0, asr #9 │ │ │ │ - mlaeq lr, r4, r4, r8 │ │ │ │ - eoreq r8, lr, r4, lsr #9 │ │ │ │ - eoreq r8, lr, r0, ror #8 │ │ │ │ - eoreq r8, lr, r0, ror r4 │ │ │ │ - eoreq r8, lr, ip, lsl #5 │ │ │ │ - mlaeq lr, ip, r2, r8 │ │ │ │ - eoreq r8, lr, r4, ror #4 │ │ │ │ - eoreq r8, lr, r4, ror r2 │ │ │ │ - eoreq r8, lr, ip, lsr r2 │ │ │ │ - eoreq r8, lr, r8, asr #4 │ │ │ │ - eoreq r8, lr, ip, ror #3 │ │ │ │ - strdeq r8, [lr], -ip @ │ │ │ │ - @ instruction: 0x002e81b8 │ │ │ │ - eoreq r8, lr, r4, asr #3 │ │ │ │ - eoreq r8, lr, ip, lsl #2 │ │ │ │ - eoreq r8, lr, r4, lsr #2 │ │ │ │ - eoreq r8, lr, r4, lsr r1 │ │ │ │ - eoreq r8, lr, ip, asr r0 │ │ │ │ - eoreq r8, lr, r4, ror r0 │ │ │ │ - eoreq r8, lr, r4, lsl #1 │ │ │ │ + eoreq r8, lr, r0, asr #19 │ │ │ │ + eoreq r8, lr, ip, asr #19 │ │ │ │ + eoreq r8, lr, r0, lsr #19 │ │ │ │ + @ instruction: 0x002e89b0 │ │ │ │ + eoreq r8, lr, ip, ror #18 │ │ │ │ + eoreq r8, lr, ip, ror r9 │ │ │ │ + mlaeq lr, r8, r7, r8 │ │ │ │ + eoreq r8, lr, r8, lsr #15 │ │ │ │ + eoreq r8, lr, r0, ror r7 │ │ │ │ + eoreq r8, lr, r0, lsl #15 │ │ │ │ + eoreq r8, lr, r8, asr #14 │ │ │ │ + eoreq r8, lr, r4, asr r7 │ │ │ │ + strdeq r8, [lr], -r8 @ │ │ │ │ + eoreq r8, lr, r8, lsl #14 │ │ │ │ + eoreq r8, lr, r4, asr #13 │ │ │ │ + ldrdeq r8, [lr], -r0 @ │ │ │ │ + eoreq r8, lr, r8, lsl r6 │ │ │ │ + eoreq r8, lr, r0, lsr r6 │ │ │ │ + eoreq r8, lr, r0, asr #12 │ │ │ │ + eoreq r8, lr, r8, ror #10 │ │ │ │ + eoreq r8, lr, r0, lsl #11 │ │ │ │ + mlaeq lr, r0, r5, r8 │ │ │ │ andeq r0, r0, ip, asr #11 │ │ │ │ - eoreq r7, lr, ip, lsr #31 │ │ │ │ - eoreq r7, lr, r8, lsr #31 │ │ │ │ - @ instruction: 0x002e7fb8 │ │ │ │ - eoreq r7, lr, ip, ror pc │ │ │ │ - eoreq r7, lr, ip, lsl #31 │ │ │ │ - eoreq r7, lr, r0, asr #29 │ │ │ │ - ldrdeq r7, [lr], -r0 @ │ │ │ │ + @ instruction: 0x002e84b8 │ │ │ │ + @ instruction: 0x002e84b4 │ │ │ │ + eoreq r8, lr, r4, asr #9 │ │ │ │ + eoreq r8, lr, r8, lsl #9 │ │ │ │ + mlaeq lr, r8, r4, r8 │ │ │ │ + eoreq r8, lr, ip, asr #7 │ │ │ │ + ldrdeq r8, [lr], -ip @ │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - eoreq r7, lr, r8, lsl lr │ │ │ │ - eoreq r7, lr, r8, lsr #28 │ │ │ │ + eoreq r8, lr, r4, lsr #6 │ │ │ │ + eoreq r8, lr, r4, lsr r3 │ │ │ │ andeq r0, r0, r8, asr sl │ │ │ │ - strdeq r7, [lr], -r0 @ │ │ │ │ - eoreq r7, lr, r0, lsl #28 │ │ │ │ - eorseq r9, r0, ip, lsr lr │ │ │ │ - eoreq fp, sp, r0, asr #30 │ │ │ │ - eoreq r6, lr, ip, asr #25 │ │ │ │ - andeq fp, r4, fp, asr #14 │ │ │ │ - ldr r1, [pc, #-144] @ 118cc8 │ │ │ │ - ldr r0, [pc, #-144] @ 118ccc │ │ │ │ + strdeq r8, [lr], -ip @ │ │ │ │ + eoreq r8, lr, ip, lsl #6 │ │ │ │ + eorseq sl, r0, r8, asr #6 │ │ │ │ + eoreq ip, sp, ip, asr #8 │ │ │ │ + ldrdeq r7, [lr], -r8 @ │ │ │ │ + andeq fp, r4, r4, asr r7 │ │ │ │ + ldr r1, [pc, #-144] @ 118cf4 │ │ │ │ + ldr r0, [pc, #-144] @ 118cf8 │ │ │ │ ldr r3, [r8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #66 @ 0x42 │ │ │ │ bl b6f00 │ │ │ │ - b 118b64 │ │ │ │ - ldr r3, [pc, #-68] @ 118d34 │ │ │ │ - ldr r1, [pc, #-172] @ 118cd0 │ │ │ │ + b 118b90 │ │ │ │ + ldr r3, [pc, #-68] @ 118d60 │ │ │ │ + ldr r1, [pc, #-172] @ 118cfc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #-176] @ 118cd4 │ │ │ │ + ldr r0, [pc, #-176] @ 118d00 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #75 @ 0x4b │ │ │ │ bl b6f00 │ │ │ │ - b 118710 │ │ │ │ - ldr r3, [pc, #-108] @ 118d34 │ │ │ │ - ldr r1, [pc, #-204] @ 118cd8 │ │ │ │ + b 11873c │ │ │ │ + ldr r3, [pc, #-108] @ 118d60 │ │ │ │ + ldr r1, [pc, #-204] @ 118d04 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #-208] @ 118cdc │ │ │ │ + ldr r0, [pc, #-208] @ 118d08 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #75 @ 0x4b │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ @@ -207692,651 +207703,651 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 578f8 │ │ │ │ - b 1183c0 │ │ │ │ - ldr r3, [pc, #-188] @ 118d34 │ │ │ │ - ldr r1, [pc, #-276] @ 118ce0 │ │ │ │ + b 1183ec │ │ │ │ + ldr r3, [pc, #-188] @ 118d60 │ │ │ │ + ldr r1, [pc, #-276] @ 118d0c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #-280] @ 118ce4 │ │ │ │ + ldr r0, [pc, #-280] @ 118d10 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #75 @ 0x4b │ │ │ │ bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ - b 118dd0 │ │ │ │ - ldr r3, [pc, #-240] @ 118d34 │ │ │ │ - ldr r1, [pc, #-320] @ 118ce8 │ │ │ │ + b 118dfc │ │ │ │ + ldr r3, [pc, #-240] @ 118d60 │ │ │ │ + ldr r1, [pc, #-320] @ 118d14 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #-324] @ 118cec │ │ │ │ + ldr r0, [pc, #-324] @ 118d18 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #75 @ 0x4b │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 118800 │ │ │ │ + b 11882c │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 118e60 │ │ │ │ + beq 118e8c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 11920c │ │ │ │ + beq 119238 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 118e7c │ │ │ │ + beq 118ea8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 119218 │ │ │ │ + beq 119244 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 118e98 │ │ │ │ + beq 118ec4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 119224 │ │ │ │ - ldr r3, [pc, #-408] @ 118d08 │ │ │ │ - ldr r1, [pc, #-436] @ 118cf0 │ │ │ │ + beq 119250 │ │ │ │ + ldr r3, [pc, #-408] @ 118d34 │ │ │ │ + ldr r1, [pc, #-436] @ 118d1c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #-388] @ 118d34 │ │ │ │ - ldr r1, [pc, #-456] @ 118cf4 │ │ │ │ + ldr r3, [pc, #-388] @ 118d60 │ │ │ │ + ldr r1, [pc, #-456] @ 118d20 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #-460] @ 118cf8 │ │ │ │ + ldr r0, [pc, #-460] @ 118d24 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ bl b6f00 │ │ │ │ - b 1183c0 │ │ │ │ + b 1183ec │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 118ef4 │ │ │ │ + beq 118f20 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 119230 │ │ │ │ + beq 11925c │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 118f10 │ │ │ │ + beq 118f3c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 11923c │ │ │ │ + beq 119268 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 118f2c │ │ │ │ + beq 118f58 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 119248 │ │ │ │ + beq 119274 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 118f48 │ │ │ │ + beq 118f74 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 119254 │ │ │ │ - ldr r3, [pc, #-584] @ 118d08 │ │ │ │ - ldr r1, [pc, #-600] @ 118cfc │ │ │ │ + beq 119280 │ │ │ │ + ldr r3, [pc, #-584] @ 118d34 │ │ │ │ + ldr r1, [pc, #-600] @ 118d28 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #-564] @ 118d34 │ │ │ │ - ldr r1, [pc, #-620] @ 118d00 │ │ │ │ + ldr r3, [pc, #-564] @ 118d60 │ │ │ │ + ldr r1, [pc, #-620] @ 118d2c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #-624] @ 118d04 │ │ │ │ + ldr r0, [pc, #-624] @ 118d30 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ bl b6f00 │ │ │ │ - b 1183c0 │ │ │ │ + b 1183ec │ │ │ │ ldr r2, [fp] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 118fa4 │ │ │ │ + beq 118fd0 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [fp] │ │ │ │ - beq 119260 │ │ │ │ + beq 11928c │ │ │ │ ldr r2, [r9] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 118fc0 │ │ │ │ + beq 118fec │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r9] │ │ │ │ - beq 119274 │ │ │ │ + beq 1192a0 │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 118fdc │ │ │ │ + beq 119008 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r7] │ │ │ │ - beq 119288 │ │ │ │ + beq 1192b4 │ │ │ │ ldr r2, [r8] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 118ff8 │ │ │ │ + beq 119024 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r8] │ │ │ │ - beq 11929c │ │ │ │ + beq 1192c8 │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 119014 │ │ │ │ + beq 119040 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r3] │ │ │ │ - beq 1192b0 │ │ │ │ - ldr r3, [pc, #-788] @ 118d08 │ │ │ │ - ldr r1, [pc, #-788] @ 118d0c │ │ │ │ + beq 1192dc │ │ │ │ + ldr r3, [pc, #-788] @ 118d34 │ │ │ │ + ldr r1, [pc, #-788] @ 118d38 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #-768] @ 118d34 │ │ │ │ - ldr r1, [pc, #-808] @ 118d10 │ │ │ │ + ldr r3, [pc, #-768] @ 118d60 │ │ │ │ + ldr r1, [pc, #-808] @ 118d3c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #-812] @ 118d14 │ │ │ │ + ldr r0, [pc, #-812] @ 118d40 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ bl b6f00 │ │ │ │ - b 1183c0 │ │ │ │ - ldr r3, [pc, #-808] @ 118d34 │ │ │ │ - ldr r1, [pc, #-840] @ 118d18 │ │ │ │ + b 1183ec │ │ │ │ + ldr r3, [pc, #-808] @ 118d60 │ │ │ │ + ldr r1, [pc, #-840] @ 118d44 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #-844] @ 118d1c │ │ │ │ + ldr r0, [pc, #-844] @ 118d48 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #75 @ 0x4b │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 118770 │ │ │ │ + b 11879c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1189b0 │ │ │ │ + b 1189dc │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1189cc │ │ │ │ + b 1189f8 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1190b0 │ │ │ │ + beq 1190dc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 1192bc │ │ │ │ + beq 1192e8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1190cc │ │ │ │ + beq 1190f8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 1192c8 │ │ │ │ + beq 1192f4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1190e8 │ │ │ │ + beq 119114 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 1192d4 │ │ │ │ + beq 119300 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 119104 │ │ │ │ + beq 119130 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 1192e0 │ │ │ │ - ldr r3, [pc, #-996] @ 118d28 │ │ │ │ + beq 11930c │ │ │ │ + ldr r3, [pc, #-996] @ 118d54 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fea4 │ │ │ │ - ldr r3, [pc, #-1000] @ 118d34 │ │ │ │ - ldr r1, [pc, #-1024] @ 118d20 │ │ │ │ + ldr r3, [pc, #-1000] @ 118d60 │ │ │ │ + ldr r1, [pc, #-1024] @ 118d4c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #-1028] @ 118d24 │ │ │ │ + ldr r0, [pc, #-1028] @ 118d50 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ bl b6f00 │ │ │ │ - b 1183c0 │ │ │ │ + b 1183ec │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 119158 │ │ │ │ + beq 119184 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 119310 │ │ │ │ + beq 11933c │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 119174 │ │ │ │ + beq 1191a0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 1192ec │ │ │ │ + beq 119318 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 119190 │ │ │ │ + beq 1191bc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 1192f8 │ │ │ │ + beq 119324 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1191ac │ │ │ │ + beq 1191d8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 119304 │ │ │ │ - ldr r3, [pc, #-1164] @ 118d28 │ │ │ │ + beq 119330 │ │ │ │ + ldr r3, [pc, #-1164] @ 118d54 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fea4 │ │ │ │ - ldr r3, [pc, #-1168] @ 118d34 │ │ │ │ - ldr r1, [pc, #-1180] @ 118d2c │ │ │ │ + ldr r3, [pc, #-1168] @ 118d60 │ │ │ │ + ldr r1, [pc, #-1180] @ 118d58 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #-1184] @ 118d30 │ │ │ │ + ldr r0, [pc, #-1184] @ 118d5c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bl b6f00 │ │ │ │ - b 1183c0 │ │ │ │ - ldr r3, [pc, #-1208] @ 118d34 │ │ │ │ - ldr r1, [pc, #-1208] @ 118d38 │ │ │ │ + b 1183ec │ │ │ │ + ldr r3, [pc, #-1208] @ 118d60 │ │ │ │ + ldr r1, [pc, #-1208] @ 118d64 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #-1212] @ 118d3c │ │ │ │ + ldr r0, [pc, #-1212] @ 118d68 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #71 @ 0x47 │ │ │ │ bl b6f00 │ │ │ │ - b 1183c0 │ │ │ │ + b 1183ec │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 118e60 │ │ │ │ + b 118e8c │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 118e7c │ │ │ │ + b 118ea8 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 118e98 │ │ │ │ + b 118ec4 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 118ef4 │ │ │ │ + b 118f20 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 118f10 │ │ │ │ + b 118f3c │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 118f2c │ │ │ │ + b 118f58 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 118f48 │ │ │ │ + b 118f74 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ - b 118fa4 │ │ │ │ + b 118fd0 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ - b 118fc0 │ │ │ │ + b 118fec │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ - b 118fdc │ │ │ │ + b 119008 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ - b 118ff8 │ │ │ │ + b 119024 │ │ │ │ mov r0, r3 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 119014 │ │ │ │ + b 119040 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1190b0 │ │ │ │ + b 1190dc │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1190cc │ │ │ │ + b 1190f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1190e8 │ │ │ │ + b 119114 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 119104 │ │ │ │ + b 119130 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 119174 │ │ │ │ + b 1191a0 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 119190 │ │ │ │ + b 1191bc │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1191ac │ │ │ │ + b 1191d8 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 119158 │ │ │ │ + b 119184 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #-1512] @ 118d40 │ │ │ │ - ldr r1, [pc, #-1512] @ 118d44 │ │ │ │ - ldr r0, [pc, #-1512] @ 118d48 │ │ │ │ + ldr r3, [pc, #-1512] @ 118d6c │ │ │ │ + ldr r1, [pc, #-1512] @ 118d70 │ │ │ │ + ldr r0, [pc, #-1512] @ 118d74 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-1516] @ 118d4c │ │ │ │ + ldr r2, [pc, #-1516] @ 118d78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #924 @ 0x39c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ │ │ │ │ -00119344 : │ │ │ │ +00119370 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #140] @ 1193e8 │ │ │ │ + ldr ip, [pc, #140] @ 119414 │ │ │ │ mov lr, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r4, r0 │ │ │ │ mov r0, lr │ │ │ │ - ldr lr, [pc, #124] @ 1193ec │ │ │ │ + ldr lr, [pc, #124] @ 119418 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #1152 @ 0x480 │ │ │ │ - ldr ip, [pc, #112] @ 1193f0 │ │ │ │ + ldr ip, [pc, #112] @ 11941c │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ add ip, sp, #8 │ │ │ │ add r3, r3, #12 │ │ │ │ str ip, [sp] │ │ │ │ bl a3100 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1193b8 │ │ │ │ + beq 1193e4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 117ba0 │ │ │ │ - ldr r2, [pc, #52] @ 1193f4 │ │ │ │ - ldr r3, [pc, #44] @ 1193f0 │ │ │ │ + bl 117bcc │ │ │ │ + ldr r2, [pc, #52] @ 119420 │ │ │ │ + ldr r3, [pc, #44] @ 11941c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 1193e4 │ │ │ │ + bne 119410 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq fp, r3, ip, lsr #15 │ │ │ │ - eorseq r6, r2, ip, ror ip │ │ │ │ + eorseq fp, r3, r0, lsl #15 │ │ │ │ + eorseq r6, r2, r0, asr ip │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r6, r2, r8, lsr ip │ │ │ │ + eorseq r6, r2, ip, lsl #24 │ │ │ │ │ │ │ │ -001193f8 : │ │ │ │ +00119424 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ bl 501a4 │ │ │ │ - ldr r8, [pc, #2984] @ 119fc4 │ │ │ │ + ldr r8, [pc, #2984] @ 119ff0 │ │ │ │ add r8, pc, r8 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 11997c │ │ │ │ + beq 1199a8 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 11944c │ │ │ │ + beq 119478 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11944c │ │ │ │ + beq 119478 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 1198e4 │ │ │ │ + beq 119910 │ │ │ │ str r5, [r4, #36] @ 0x24 │ │ │ │ bl 501a4 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 1199c8 │ │ │ │ + beq 1199f4 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 119484 │ │ │ │ + beq 1194b0 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 119484 │ │ │ │ + beq 1194b0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 1198ec │ │ │ │ + beq 119918 │ │ │ │ ldr r5, [r4, #28] │ │ │ │ str r6, [r4, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 119a14 │ │ │ │ + beq 119a40 │ │ │ │ ldr r3, [r5] │ │ │ │ mov r0, r5 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ bl 50234 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 1194cc │ │ │ │ + beq 1194f8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 119818 │ │ │ │ + beq 119844 │ │ │ │ cmp r9, #0 │ │ │ │ movne fp, #0 │ │ │ │ - beq 119a74 │ │ │ │ + beq 119aa0 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd54 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 119b44 │ │ │ │ + beq 119b70 │ │ │ │ mov r0, fp │ │ │ │ bl aaa68 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 50234 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 11951c │ │ │ │ + beq 119548 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 1197a8 │ │ │ │ + beq 1197d4 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 1197b8 │ │ │ │ + beq 1197e4 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd54 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 119b8c │ │ │ │ + beq 119bb8 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd54 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 119c28 │ │ │ │ + beq 119c54 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd54 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r2, r0 │ │ │ │ - beq 11956c │ │ │ │ + beq 119598 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 1197f8 │ │ │ │ + beq 119824 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 119ce0 │ │ │ │ - ldr r3, [pc, #2636] @ 119fc8 │ │ │ │ + bne 119d0c │ │ │ │ + ldr r3, [pc, #2636] @ 119ff4 │ │ │ │ ldr sl, [r8, r3] │ │ │ │ - ldr r3, [pc, #2632] @ 119fcc │ │ │ │ + ldr r3, [pc, #2632] @ 119ff8 │ │ │ │ ldr r1, [sl, #1332] @ 0x534 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r0, [r3] │ │ │ │ bl a86c4 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 119938 │ │ │ │ + beq 119964 │ │ │ │ add sl, sl, #4096 @ 0x1000 │ │ │ │ ldr r1, [sl, #628] @ 0x274 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 50378 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 1195d0 │ │ │ │ + beq 1195fc │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r3] │ │ │ │ - beq 119788 │ │ │ │ + beq 1197b4 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 1199a4 │ │ │ │ + beq 1199d0 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd9c │ │ │ │ ldr r2, [sl] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r3, r0 │ │ │ │ - beq 119608 │ │ │ │ + beq 119634 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [sl] │ │ │ │ - beq 119794 │ │ │ │ + beq 1197c0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 1199f0 │ │ │ │ + beq 119a1c │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 50138 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 119640 │ │ │ │ + beq 11966c │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r3] │ │ │ │ - beq 11980c │ │ │ │ + beq 119838 │ │ │ │ cmp sl, #0 │ │ │ │ - blt 119a50 │ │ │ │ - ldr r3, [pc, #2432] @ 119fd0 │ │ │ │ + blt 119a7c │ │ │ │ + ldr r3, [pc, #2432] @ 119ffc │ │ │ │ and sl, sl, #255 @ 0xff │ │ │ │ ldr r3, [r8, r3] │ │ │ │ cmp sl, #0 │ │ │ │ cmpne r5, r3 │ │ │ │ - bne 1196d0 │ │ │ │ + bne 1196fc │ │ │ │ ldr r2, [r5] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11967c │ │ │ │ + beq 1196a8 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r5] │ │ │ │ - beq 1198f4 │ │ │ │ + beq 119920 │ │ │ │ cmp r5, r3 │ │ │ │ - beq 119824 │ │ │ │ + beq 119850 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 119eec │ │ │ │ + beq 119f18 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1196a8 │ │ │ │ + beq 1196d4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 119a9c │ │ │ │ + beq 119ac8 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 119780 │ │ │ │ + beq 1197ac │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bne 119780 │ │ │ │ + bne 1197ac │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 119780 │ │ │ │ + b 1197ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1196ec │ │ │ │ + beq 119718 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 119908 │ │ │ │ + beq 119934 │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 119acc │ │ │ │ + beq 119af8 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, r7 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fb50 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 119738 │ │ │ │ + beq 119764 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 119914 │ │ │ │ + beq 119940 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 119754 │ │ │ │ + beq 119780 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 11992c │ │ │ │ + beq 119958 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 119f10 │ │ │ │ + beq 119f3c │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 119778 │ │ │ │ + beq 1197a4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 119920 │ │ │ │ + beq 11994c │ │ │ │ cmp sl, #0 │ │ │ │ - blt 119b20 │ │ │ │ + blt 119b4c │ │ │ │ add fp, fp, #2 │ │ │ │ - b 1194d8 │ │ │ │ + b 119504 │ │ │ │ mov r0, r3 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1195d0 │ │ │ │ + b 1195fc │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ - b 119608 │ │ │ │ + b 119634 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp sl, #0 │ │ │ │ - bne 119524 │ │ │ │ - ldr r3, [pc, #2060] @ 119fcc │ │ │ │ - ldr r1, [pc, #2064] @ 119fd4 │ │ │ │ + bne 119550 │ │ │ │ + ldr r3, [pc, #2060] @ 119ff8 │ │ │ │ + ldr r1, [pc, #2064] @ 11a000 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r0, [pc, #2060] @ 119fd8 │ │ │ │ + ldr r0, [pc, #2060] @ 11a004 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #252 @ 0xfc │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ @@ -208345,1223 +208356,1223 @@ │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #8] │ │ │ │ - b 11956c │ │ │ │ + b 119598 │ │ │ │ mov r0, r3 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 119640 │ │ │ │ + b 11966c │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1194cc │ │ │ │ + b 1194f8 │ │ │ │ ldr r5, [r4, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 119db4 │ │ │ │ + beq 119de0 │ │ │ │ ldr r3, [r5] │ │ │ │ mov r2, r7 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fb50 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 119870 │ │ │ │ + beq 11989c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 119ac0 │ │ │ │ + beq 119aec │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11988c │ │ │ │ + beq 1198b8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 119ab4 │ │ │ │ + beq 119ae0 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 119fa0 │ │ │ │ + beq 119fcc │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1198b0 │ │ │ │ + beq 1198dc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 119aa8 │ │ │ │ + beq 119ad4 │ │ │ │ cmp sl, #0 │ │ │ │ - bge 119780 │ │ │ │ + bge 1197ac │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - ldr r1, [pc, #1816] @ 119fdc │ │ │ │ - ldr r0, [pc, #1816] @ 119fe0 │ │ │ │ + ldr r1, [pc, #1816] @ 11a008 │ │ │ │ + ldr r0, [pc, #1816] @ 11a00c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 1197ec │ │ │ │ + b 119818 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11944c │ │ │ │ + b 119478 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 119484 │ │ │ │ + b 1194b0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ - b 11967c │ │ │ │ + b 1196a8 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1196ec │ │ │ │ + b 119718 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 119738 │ │ │ │ + b 119764 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 119778 │ │ │ │ + b 1197a4 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 119754 │ │ │ │ + b 119780 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - ldr r1, [pc, #1696] @ 119fe4 │ │ │ │ - ldr r0, [pc, #1696] @ 119fe8 │ │ │ │ + ldr r1, [pc, #1696] @ 11a010 │ │ │ │ + ldr r0, [pc, #1696] @ 11a014 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #253 @ 0xfd │ │ │ │ bl b6f00 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 1197ec │ │ │ │ - ldr r3, [pc, #1608] @ 119fcc │ │ │ │ - ldr r1, [pc, #1636] @ 119fec │ │ │ │ + b 119818 │ │ │ │ + ldr r3, [pc, #1608] @ 119ff8 │ │ │ │ + ldr r1, [pc, #1636] @ 11a018 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r0, [pc, #1632] @ 119ff0 │ │ │ │ + ldr r0, [pc, #1632] @ 11a01c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #250 @ 0xfa │ │ │ │ bl b6f00 │ │ │ │ - b 1197ec │ │ │ │ + b 119818 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - ldr r1, [pc, #1604] @ 119ff4 │ │ │ │ - ldr r0, [pc, #1604] @ 119ff8 │ │ │ │ + ldr r1, [pc, #1604] @ 11a020 │ │ │ │ + ldr r0, [pc, #1604] @ 11a024 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #253 @ 0xfd │ │ │ │ bl b6f00 │ │ │ │ - b 119958 │ │ │ │ - ldr r3, [pc, #1532] @ 119fcc │ │ │ │ - ldr r1, [pc, #1576] @ 119ffc │ │ │ │ + b 119984 │ │ │ │ + ldr r3, [pc, #1532] @ 119ff8 │ │ │ │ + ldr r1, [pc, #1576] @ 11a028 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r0, [pc, #1572] @ 11a000 │ │ │ │ + ldr r0, [pc, #1572] @ 11a02c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #251 @ 0xfb │ │ │ │ bl b6f00 │ │ │ │ - b 1197ec │ │ │ │ + b 119818 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - ldr r1, [pc, #1544] @ 11a004 │ │ │ │ - ldr r0, [pc, #1544] @ 11a008 │ │ │ │ + ldr r1, [pc, #1544] @ 11a030 │ │ │ │ + ldr r0, [pc, #1544] @ 11a034 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #253 @ 0xfd │ │ │ │ bl b6f00 │ │ │ │ - b 119958 │ │ │ │ - ldr r3, [pc, #1456] @ 119fcc │ │ │ │ + b 119984 │ │ │ │ + ldr r3, [pc, #1456] @ 119ff8 │ │ │ │ mov r0, #252 @ 0xfc │ │ │ │ ldr r2, [r8, r3] │ │ │ │ - ldr r1, [pc, #1508] @ 11a00c │ │ │ │ + ldr r1, [pc, #1508] @ 11a038 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #1504] @ 11a010 │ │ │ │ + ldr r3, [pc, #1504] @ 11a03c │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #1500] @ 11a014 │ │ │ │ - ldr r0, [pc, #1500] @ 11a018 │ │ │ │ + ldr r2, [pc, #1500] @ 11a040 │ │ │ │ + ldr r0, [pc, #1500] @ 11a044 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 1197ec │ │ │ │ + b 119818 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - ldr r1, [pc, #1472] @ 11a01c │ │ │ │ - ldr r0, [pc, #1472] @ 11a020 │ │ │ │ + ldr r1, [pc, #1472] @ 11a048 │ │ │ │ + ldr r0, [pc, #1472] @ 11a04c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #253 @ 0xfd │ │ │ │ bl b6f00 │ │ │ │ - b 119958 │ │ │ │ - ldr r3, [pc, #1360] @ 119fcc │ │ │ │ - ldr r1, [pc, #1444] @ 11a024 │ │ │ │ + b 119984 │ │ │ │ + ldr r3, [pc, #1360] @ 119ff8 │ │ │ │ + ldr r1, [pc, #1444] @ 11a050 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r0, [pc, #1440] @ 11a028 │ │ │ │ + ldr r0, [pc, #1440] @ 11a054 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #252 @ 0xfc │ │ │ │ bl b6f00 │ │ │ │ - b 1197ec │ │ │ │ + b 119818 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1196a8 │ │ │ │ + b 1196d4 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1198b0 │ │ │ │ + b 1198dc │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11988c │ │ │ │ + b 1198b8 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 119870 │ │ │ │ + b 11989c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - ldr r1, [pc, #1364] @ 11a02c │ │ │ │ + ldr r1, [pc, #1364] @ 11a058 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r3, #254 @ 0xfe │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #1348] @ 11a030 │ │ │ │ - ldr r3, [pc, #1348] @ 11a034 │ │ │ │ - ldr r0, [pc, #1348] @ 11a038 │ │ │ │ + ldr r2, [pc, #1348] @ 11a05c │ │ │ │ + ldr r3, [pc, #1348] @ 11a060 │ │ │ │ + ldr r0, [pc, #1348] @ 11a064 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 1197ec │ │ │ │ + b 119818 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - ldr r1, [pc, #1296] @ 11a03c │ │ │ │ - ldr r0, [pc, #1296] @ 11a040 │ │ │ │ + ldr r1, [pc, #1296] @ 11a068 │ │ │ │ + ldr r0, [pc, #1296] @ 11a06c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #254 @ 0xfe │ │ │ │ bl b6f00 │ │ │ │ - b 1198d8 │ │ │ │ + b 119904 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 119b60 │ │ │ │ + beq 119b8c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 119e08 │ │ │ │ + beq 119e34 │ │ │ │ bl 50048 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 119ec4 │ │ │ │ - ldr r3, [pc, #1116] @ 119fd0 │ │ │ │ + bne 119ef0 │ │ │ │ + ldr r3, [pc, #1116] @ 119ffc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r3] │ │ │ │ mov r0, r3 │ │ │ │ - b 1197f0 │ │ │ │ + b 11981c │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 119ba8 │ │ │ │ + beq 119bd4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 119e14 │ │ │ │ + beq 119e40 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 119f58 │ │ │ │ + beq 119f84 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 119bcc │ │ │ │ + beq 119bf8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 119e20 │ │ │ │ + beq 119e4c │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 119be8 │ │ │ │ + beq 119c14 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 119e2c │ │ │ │ - ldr r3, [pc, #1108] @ 11a044 │ │ │ │ - ldr r1, [pc, #1108] @ 11a048 │ │ │ │ + beq 119e58 │ │ │ │ + ldr r3, [pc, #1108] @ 11a070 │ │ │ │ + ldr r1, [pc, #1108] @ 11a074 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #964] @ 119fcc │ │ │ │ - ldr r1, [pc, #1088] @ 11a04c │ │ │ │ + ldr r3, [pc, #964] @ 119ff8 │ │ │ │ + ldr r1, [pc, #1088] @ 11a078 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r0, [pc, #1084] @ 11a050 │ │ │ │ + ldr r0, [pc, #1084] @ 11a07c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #252 @ 0xfc │ │ │ │ bl b6f00 │ │ │ │ - b 1197ec │ │ │ │ + b 119818 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 119c44 │ │ │ │ + beq 119c70 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 119e5c │ │ │ │ + beq 119e88 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 119f7c │ │ │ │ + beq 119fa8 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 119c68 │ │ │ │ + beq 119c94 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 119e38 │ │ │ │ + beq 119e64 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 119c84 │ │ │ │ + beq 119cb0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 119e44 │ │ │ │ + beq 119e70 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 119ca0 │ │ │ │ + beq 119ccc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 119e50 │ │ │ │ - ldr r3, [pc, #924] @ 11a044 │ │ │ │ - ldr r1, [pc, #936] @ 11a054 │ │ │ │ + beq 119e7c │ │ │ │ + ldr r3, [pc, #924] @ 11a070 │ │ │ │ + ldr r1, [pc, #936] @ 11a080 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #780] @ 119fcc │ │ │ │ - ldr r1, [pc, #916] @ 11a058 │ │ │ │ + ldr r3, [pc, #780] @ 119ff8 │ │ │ │ + ldr r1, [pc, #916] @ 11a084 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r0, [pc, #912] @ 11a05c │ │ │ │ + ldr r0, [pc, #912] @ 11a088 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #252 @ 0xfc │ │ │ │ bl b6f00 │ │ │ │ - b 1197ec │ │ │ │ + b 119818 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 119cfc │ │ │ │ + beq 119d28 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 119e68 │ │ │ │ + beq 119e94 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 119f34 │ │ │ │ + beq 119f60 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 119d20 │ │ │ │ + beq 119d4c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 119e88 │ │ │ │ + beq 119eb4 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 119d3c │ │ │ │ + beq 119d68 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 119e9c │ │ │ │ + beq 119ec8 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 119d58 │ │ │ │ + beq 119d84 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 119eb0 │ │ │ │ + beq 119edc │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 119d74 │ │ │ │ + beq 119da0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 119e7c │ │ │ │ - ldr r3, [pc, #712] @ 11a044 │ │ │ │ - ldr r1, [pc, #736] @ 11a060 │ │ │ │ + beq 119ea8 │ │ │ │ + ldr r3, [pc, #712] @ 11a070 │ │ │ │ + ldr r1, [pc, #736] @ 11a08c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #568] @ 119fcc │ │ │ │ - ldr r1, [pc, #716] @ 11a064 │ │ │ │ + ldr r3, [pc, #568] @ 119ff8 │ │ │ │ + ldr r1, [pc, #716] @ 11a090 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r0, [pc, #712] @ 11a068 │ │ │ │ + ldr r0, [pc, #712] @ 11a094 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #252 @ 0xfc │ │ │ │ bl b6f00 │ │ │ │ - b 1197ec │ │ │ │ + b 119818 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - ldr r1, [pc, #684] @ 11a06c │ │ │ │ + ldr r1, [pc, #684] @ 11a098 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #668] @ 11a070 │ │ │ │ - ldr r3, [pc, #668] @ 11a074 │ │ │ │ - ldr r0, [pc, #668] @ 11a078 │ │ │ │ + ldr r2, [pc, #668] @ 11a09c │ │ │ │ + ldr r3, [pc, #668] @ 11a0a0 │ │ │ │ + ldr r0, [pc, #668] @ 11a0a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 1197ec │ │ │ │ + b 119818 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 119b60 │ │ │ │ + b 119b8c │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 119ba8 │ │ │ │ + b 119bd4 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 119bcc │ │ │ │ + b 119bf8 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 119be8 │ │ │ │ + b 119c14 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 119c68 │ │ │ │ + b 119c94 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 119c84 │ │ │ │ + b 119cb0 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 119ca0 │ │ │ │ + b 119ccc │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 119c44 │ │ │ │ + b 119c70 │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #8] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #8] │ │ │ │ - b 119cfc │ │ │ │ + b 119d28 │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 119d74 │ │ │ │ + b 119da0 │ │ │ │ mov r0, r7 │ │ │ │ str r2, [sp, #8] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #8] │ │ │ │ - b 119d20 │ │ │ │ + b 119d4c │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #8] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #8] │ │ │ │ - b 119d3c │ │ │ │ + b 119d68 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #8] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #8] │ │ │ │ - b 119d58 │ │ │ │ - ldr r3, [pc, #256] @ 119fcc │ │ │ │ - ldr r1, [pc, #428] @ 11a07c │ │ │ │ + b 119d84 │ │ │ │ + ldr r3, [pc, #256] @ 119ff8 │ │ │ │ + ldr r1, [pc, #428] @ 11a0a8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r0, [pc, #424] @ 11a080 │ │ │ │ + ldr r0, [pc, #424] @ 11a0ac │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #252 @ 0xfc │ │ │ │ bl b6f00 │ │ │ │ - b 1197ec │ │ │ │ - ldr r3, [pc, #400] @ 11a084 │ │ │ │ - ldr r1, [pc, #400] @ 11a088 │ │ │ │ - ldr r0, [pc, #400] @ 11a08c │ │ │ │ + b 119818 │ │ │ │ + ldr r3, [pc, #400] @ 11a0b0 │ │ │ │ + ldr r1, [pc, #400] @ 11a0b4 │ │ │ │ + ldr r0, [pc, #400] @ 11a0b8 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #396] @ 11a090 │ │ │ │ + ldr r2, [pc, #396] @ 11a0bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #880 @ 0x370 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #380] @ 11a094 │ │ │ │ - ldr r1, [pc, #380] @ 11a098 │ │ │ │ - ldr r0, [pc, #380] @ 11a09c │ │ │ │ + ldr r3, [pc, #380] @ 11a0c0 │ │ │ │ + ldr r1, [pc, #380] @ 11a0c4 │ │ │ │ + ldr r0, [pc, #380] @ 11a0c8 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #376] @ 11a0a0 │ │ │ │ + ldr r2, [pc, #376] @ 11a0cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #880 @ 0x370 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #360] @ 11a0a4 │ │ │ │ - ldr r1, [pc, #360] @ 11a0a8 │ │ │ │ - ldr r0, [pc, #360] @ 11a0ac │ │ │ │ + ldr r3, [pc, #360] @ 11a0d0 │ │ │ │ + ldr r1, [pc, #360] @ 11a0d4 │ │ │ │ + ldr r0, [pc, #360] @ 11a0d8 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #356] @ 11a0b0 │ │ │ │ + ldr r2, [pc, #356] @ 11a0dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #880 @ 0x370 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #340] @ 11a0b4 │ │ │ │ - ldr r1, [pc, #340] @ 11a0b8 │ │ │ │ - ldr r0, [pc, #340] @ 11a0bc │ │ │ │ + ldr r3, [pc, #340] @ 11a0e0 │ │ │ │ + ldr r1, [pc, #340] @ 11a0e4 │ │ │ │ + ldr r0, [pc, #340] @ 11a0e8 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #336] @ 11a0c0 │ │ │ │ + ldr r2, [pc, #336] @ 11a0ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #880 @ 0x370 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #320] @ 11a0c4 │ │ │ │ - ldr r1, [pc, #320] @ 11a0c8 │ │ │ │ - ldr r0, [pc, #320] @ 11a0cc │ │ │ │ + ldr r3, [pc, #320] @ 11a0f0 │ │ │ │ + ldr r1, [pc, #320] @ 11a0f4 │ │ │ │ + ldr r0, [pc, #320] @ 11a0f8 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #316] @ 11a0d0 │ │ │ │ + ldr r2, [pc, #316] @ 11a0fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #880 @ 0x370 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #300] @ 11a0d4 │ │ │ │ - ldr r1, [pc, #300] @ 11a0d8 │ │ │ │ - ldr r0, [pc, #300] @ 11a0dc │ │ │ │ + ldr r3, [pc, #300] @ 11a100 │ │ │ │ + ldr r1, [pc, #300] @ 11a104 │ │ │ │ + ldr r0, [pc, #300] @ 11a108 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #296] @ 11a0e0 │ │ │ │ + ldr r2, [pc, #296] @ 11a10c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #880 @ 0x370 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, r2, r0, ror #23 │ │ │ │ + @ instruction: 0x00326bb4 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, asr sl │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eoreq r7, lr, r8, ror r8 │ │ │ │ - eoreq r7, lr, r8, lsr #16 │ │ │ │ - eoreq r7, lr, ip, ror r7 │ │ │ │ - eoreq r7, lr, r0, lsr r7 │ │ │ │ - strdeq r7, [lr], -ip @ │ │ │ │ - @ instruction: 0x002e76b0 │ │ │ │ - @ instruction: 0x002e76b4 │ │ │ │ - eoreq r7, lr, r8, ror #12 │ │ │ │ - mlaeq lr, r0, r6, r7 │ │ │ │ - eoreq r7, lr, r4, asr #12 │ │ │ │ - eoreq r7, lr, r8, ror #12 │ │ │ │ - eoreq r7, lr, ip, lsl r6 │ │ │ │ - eoreq r7, lr, r4, asr #12 │ │ │ │ + eoreq r7, lr, r4, lsl #27 │ │ │ │ + eoreq r7, lr, r4, lsr sp │ │ │ │ + eoreq r7, lr, r8, lsl #25 │ │ │ │ + eoreq r7, lr, ip, lsr ip │ │ │ │ + eoreq r7, lr, r8, lsl #24 │ │ │ │ + @ instruction: 0x002e7bbc │ │ │ │ + eoreq r7, lr, r0, asr #23 │ │ │ │ + eoreq r7, lr, r4, ror fp │ │ │ │ + mlaeq lr, ip, fp, r7 │ │ │ │ + eoreq r7, lr, r0, asr fp │ │ │ │ + eoreq r7, lr, r4, ror fp │ │ │ │ + eoreq r7, lr, r8, lsr #22 │ │ │ │ + eoreq r7, lr, r0, asr fp │ │ │ │ + eoreq r7, lr, r4, lsl #22 │ │ │ │ + eoreq r7, lr, r0, lsl fp │ │ │ │ + eoreq r7, lr, r4, lsr #22 │ │ │ │ strdeq r7, [lr], -r8 @ │ │ │ │ - eoreq r7, lr, r4, lsl #12 │ │ │ │ - eoreq r7, lr, r8, lsl r6 │ │ │ │ - eoreq r7, lr, ip, ror #11 │ │ │ │ - @ instruction: 0x002e75b8 │ │ │ │ - eoreq r7, lr, r4, ror #11 │ │ │ │ - mlaeq lr, r8, r5, r7 │ │ │ │ - @ instruction: 0x002e75bc │ │ │ │ - eoreq r7, lr, r0, ror r5 │ │ │ │ - eoreq r7, lr, ip, asr #10 │ │ │ │ - eoreq r7, lr, r4, lsr r5 │ │ │ │ - eorseq r3, r0, r8, lsl fp │ │ │ │ - eoreq r7, lr, r0, lsl #10 │ │ │ │ - eoreq r7, lr, r4, lsl r5 │ │ │ │ - eoreq r7, lr, r8, asr #9 │ │ │ │ + eoreq r7, lr, r4, asr #21 │ │ │ │ + strdeq r7, [lr], -r0 @ │ │ │ │ + eoreq r7, lr, r4, lsr #21 │ │ │ │ + eoreq r7, lr, r8, asr #21 │ │ │ │ + eoreq r7, lr, ip, ror sl │ │ │ │ + eoreq r7, lr, r8, asr sl │ │ │ │ + eoreq r7, lr, r0, asr #20 │ │ │ │ + eorseq r4, r0, r4, lsr #32 │ │ │ │ + eoreq r7, lr, ip, lsl #20 │ │ │ │ + eoreq r7, lr, r0, lsr #20 │ │ │ │ + ldrdeq r7, [lr], -r4 @ │ │ │ │ andeq r0, r0, ip, asr #11 │ │ │ │ - @ instruction: 0x002e73bc │ │ │ │ - eoreq r7, lr, r0, lsr r4 │ │ │ │ - eoreq r7, lr, r4, ror #7 │ │ │ │ - eoreq r7, lr, r4, lsl #6 │ │ │ │ - eoreq r7, lr, r8, ror r3 │ │ │ │ - eoreq r7, lr, ip, lsr #6 │ │ │ │ - eoreq r7, lr, ip, asr #4 │ │ │ │ - eoreq r7, lr, r4, lsr #5 │ │ │ │ - eoreq r7, lr, r8, asr r2 │ │ │ │ - eoreq r7, lr, r4, ror #4 │ │ │ │ - eoreq r7, lr, ip, asr #4 │ │ │ │ - eoreq r7, lr, r0, lsl #5 │ │ │ │ - eoreq r7, lr, r8, lsl r2 │ │ │ │ - eoreq r7, lr, ip, ror #2 │ │ │ │ - eoreq r7, lr, r0, lsr #2 │ │ │ │ - eorseq r9, r0, r0, ror r2 │ │ │ │ - eoreq fp, sp, r4, ror r3 │ │ │ │ - eoreq fp, sp, r4, lsr r4 │ │ │ │ - andeq sp, r4, r4, ror #1 │ │ │ │ - eorseq r9, r0, ip, asr #4 │ │ │ │ - eoreq fp, sp, r0, asr r3 │ │ │ │ - eoreq fp, sp, r0, lsl r4 │ │ │ │ - andeq sp, r4, sp, lsl #1 │ │ │ │ - eorseq r9, r0, r8, lsr #4 │ │ │ │ - eoreq fp, sp, ip, lsr #6 │ │ │ │ - eoreq fp, sp, ip, ror #7 │ │ │ │ - andeq sp, r4, sp, asr #1 │ │ │ │ - eorseq r9, r0, r4, lsl #4 │ │ │ │ - eoreq fp, sp, r8, lsl #6 │ │ │ │ - eoreq fp, sp, r8, asr #7 │ │ │ │ - andeq sp, r4, r2, asr #1 │ │ │ │ - eorseq r9, r0, r0, ror #3 │ │ │ │ - eoreq fp, sp, r4, ror #5 │ │ │ │ - eoreq fp, sp, r4, lsr #7 │ │ │ │ - andeq sp, r4, r7, asr #1 │ │ │ │ - @ instruction: 0x003091bc │ │ │ │ - eoreq fp, sp, r0, asr #5 │ │ │ │ - eoreq fp, sp, r0, lsl #7 │ │ │ │ - andeq sp, r4, r3, lsr #1 │ │ │ │ + eoreq r7, lr, r8, asr #17 │ │ │ │ + eoreq r7, lr, ip, lsr r9 │ │ │ │ + strdeq r7, [lr], -r0 @ │ │ │ │ + eoreq r7, lr, r0, lsl r8 │ │ │ │ + eoreq r7, lr, r4, lsl #17 │ │ │ │ + eoreq r7, lr, r8, lsr r8 │ │ │ │ + eoreq r7, lr, r8, asr r7 │ │ │ │ + @ instruction: 0x002e77b0 │ │ │ │ + eoreq r7, lr, r4, ror #14 │ │ │ │ + eoreq r7, lr, r0, ror r7 │ │ │ │ + eoreq r7, lr, r8, asr r7 │ │ │ │ + eoreq r7, lr, ip, lsl #15 │ │ │ │ + eoreq r7, lr, r4, lsr #14 │ │ │ │ + eoreq r7, lr, r8, ror r6 │ │ │ │ + eoreq r7, lr, ip, lsr #12 │ │ │ │ + eorseq r9, r0, ip, ror r7 │ │ │ │ + eoreq fp, sp, r0, lsl #17 │ │ │ │ + eoreq fp, sp, r0, asr #18 │ │ │ │ + andeq sp, r4, sp, ror #1 │ │ │ │ + eorseq r9, r0, r8, asr r7 │ │ │ │ + eoreq fp, sp, ip, asr r8 │ │ │ │ + eoreq fp, sp, ip, lsl r9 │ │ │ │ + muleq r4, r6, r0 │ │ │ │ + eorseq r9, r0, r4, lsr r7 │ │ │ │ + eoreq fp, sp, r8, lsr r8 │ │ │ │ + strdeq fp, [sp], -r8 @ │ │ │ │ + ldrdeq sp, [r4], -r6 │ │ │ │ + eorseq r9, r0, r0, lsl r7 │ │ │ │ + eoreq fp, sp, r4, lsl r8 │ │ │ │ + ldrdeq fp, [sp], -r4 @ │ │ │ │ + andeq sp, r4, fp, asr #1 │ │ │ │ + eorseq r9, r0, ip, ror #13 │ │ │ │ + strdeq fp, [sp], -r0 @ │ │ │ │ + @ instruction: 0x002db8b0 │ │ │ │ + ldrdeq sp, [r4], -r0 │ │ │ │ + eorseq r9, r0, r8, asr #13 │ │ │ │ + eoreq fp, sp, ip, asr #15 │ │ │ │ + eoreq fp, sp, ip, lsl #17 │ │ │ │ + andeq sp, r4, ip, lsr #1 │ │ │ │ │ │ │ │ -0011a0e4 : │ │ │ │ +0011a110 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr ip, [pc, #52] @ 11a130 │ │ │ │ + ldr ip, [pc, #52] @ 11a15c │ │ │ │ mov lr, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #1200 @ 0x4b0 │ │ │ │ mov r4, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r0, lr │ │ │ │ bl a3060 │ │ │ │ cmp r0, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 1193f8 │ │ │ │ - eorseq sl, r3, ip, lsl #20 │ │ │ │ + b 119424 │ │ │ │ + eorseq sl, r3, r0, ror #19 │ │ │ │ │ │ │ │ -0011a134 : │ │ │ │ +0011a160 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r2, [pc, #1308] @ 11a668 │ │ │ │ - ldr r3, [pc, #1308] @ 11a66c │ │ │ │ + ldr r2, [pc, #1308] @ 11a694 │ │ │ │ + ldr r3, [pc, #1308] @ 11a698 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r9, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ mvn r1, #1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ bl a760c │ │ │ │ - ldr r7, [pc, #1264] @ 11a670 │ │ │ │ + ldr r7, [pc, #1264] @ 11a69c │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 11a4f4 │ │ │ │ - ldr r3, [pc, #1252] @ 11a674 │ │ │ │ + beq 11a520 │ │ │ │ + ldr r3, [pc, #1252] @ 11a6a0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 11a528 │ │ │ │ + bne 11a554 │ │ │ │ ldr r6, [r0, #20] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 11a56c │ │ │ │ + beq 11a598 │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r1, [r6, #8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ tst r8, #1 │ │ │ │ - bne 11a318 │ │ │ │ + bne 11a344 │ │ │ │ cmp r8, r1, lsl #1 │ │ │ │ addge fp, sp, #8 │ │ │ │ - bge 11a240 │ │ │ │ + bge 11a26c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl a76f0 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 11a200 │ │ │ │ + beq 11a22c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 11a434 │ │ │ │ + beq 11a460 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 11a5a8 │ │ │ │ - ldr r2, [pc, #1128] @ 11a678 │ │ │ │ - ldr r3, [pc, #1112] @ 11a66c │ │ │ │ + beq 11a5d4 │ │ │ │ + ldr r2, [pc, #1128] @ 11a6a4 │ │ │ │ + ldr r3, [pc, #1112] @ 11a698 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 11a640 │ │ │ │ + bne 11a66c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r5, [r9, #12] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 11a644 │ │ │ │ + beq 11a670 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ - ldr r3, [pc, #1048] @ 11a67c │ │ │ │ + ldr r3, [pc, #1048] @ 11a6a8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r1, [r3, #2804] @ 0xaf4 │ │ │ │ - ldr r3, [pc, #1040] @ 11a680 │ │ │ │ + ldr r3, [pc, #1040] @ 11a6ac │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 50378 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 11a458 │ │ │ │ + beq 11a484 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, fp │ │ │ │ str r5, [sp, #8] │ │ │ │ bl 50114 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 11a2b4 │ │ │ │ + beq 11a2e0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 11a440 │ │ │ │ + beq 11a46c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 11a494 │ │ │ │ + beq 11a4c0 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11a2d8 │ │ │ │ + beq 11a304 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 11a44c │ │ │ │ + beq 11a478 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 4ff7c │ │ │ │ cmp r0, #0 │ │ │ │ - blt 11a4bc │ │ │ │ + blt 11a4e8 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ cmp r8, r3, lsl #1 │ │ │ │ - blt 11a5d0 │ │ │ │ + blt 11a5fc │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11a240 │ │ │ │ + beq 11a26c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 11a240 │ │ │ │ - b 11a238 │ │ │ │ + bne 11a26c │ │ │ │ + b 11a264 │ │ │ │ lsl r1, r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ bl af08c │ │ │ │ subs r4, r0, #0 │ │ │ │ - bne 11a1d4 │ │ │ │ + bne 11a200 │ │ │ │ ldr r1, [r6, #8] │ │ │ │ mov r0, r8 │ │ │ │ lsl r1, r1, #1 │ │ │ │ bl af08c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 11a5d0 │ │ │ │ + bne 11a5fc │ │ │ │ add fp, sp, #8 │ │ │ │ ldr r5, [r9, #12] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 11a644 │ │ │ │ + beq 11a670 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ - ldr r3, [pc, #784] @ 11a67c │ │ │ │ + ldr r3, [pc, #784] @ 11a6a8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r1, [r3, #2804] @ 0xaf4 │ │ │ │ - ldr r3, [pc, #776] @ 11a680 │ │ │ │ + ldr r3, [pc, #776] @ 11a6ac │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 50378 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 11a458 │ │ │ │ + beq 11a484 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, fp │ │ │ │ str r5, [sp, #8] │ │ │ │ bl 50114 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 11a3bc │ │ │ │ + beq 11a3e8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 11a51c │ │ │ │ + beq 11a548 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 11a494 │ │ │ │ + beq 11a4c0 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11a3e0 │ │ │ │ + beq 11a40c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 11a560 │ │ │ │ + beq 11a58c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 4ff7c │ │ │ │ cmp r0, #0 │ │ │ │ - blt 11a4bc │ │ │ │ + blt 11a4e8 │ │ │ │ ldr r1, [r6, #8] │ │ │ │ mov r0, r8 │ │ │ │ lsl r1, r1, #1 │ │ │ │ bl af08c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 11a5d0 │ │ │ │ + bne 11a5fc │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11a348 │ │ │ │ + beq 11a374 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 11a348 │ │ │ │ + bne 11a374 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11a348 │ │ │ │ + b 11a374 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11a200 │ │ │ │ + b 11a22c │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11a2b4 │ │ │ │ + b 11a2e0 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11a2d8 │ │ │ │ - ldr r3, [pc, #548] @ 11a684 │ │ │ │ - ldr r1, [pc, #548] @ 11a688 │ │ │ │ + b 11a304 │ │ │ │ + ldr r3, [pc, #548] @ 11a6b0 │ │ │ │ + ldr r1, [pc, #548] @ 11a6b4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #544] @ 11a68c │ │ │ │ + ldr r0, [pc, #544] @ 11a6b8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #74 @ 0x4a │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r4, #0 │ │ │ │ - b 11a208 │ │ │ │ - ldr r3, [pc, #488] @ 11a684 │ │ │ │ - ldr r1, [pc, #496] @ 11a690 │ │ │ │ + b 11a234 │ │ │ │ + ldr r3, [pc, #488] @ 11a6b0 │ │ │ │ + ldr r1, [pc, #496] @ 11a6bc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #492] @ 11a694 │ │ │ │ + ldr r0, [pc, #492] @ 11a6c0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #74 @ 0x4a │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 11a47c │ │ │ │ - ldr r3, [pc, #448] @ 11a684 │ │ │ │ - ldr r1, [pc, #464] @ 11a698 │ │ │ │ + b 11a4a8 │ │ │ │ + ldr r3, [pc, #448] @ 11a6b0 │ │ │ │ + ldr r1, [pc, #464] @ 11a6c4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #460] @ 11a69c │ │ │ │ + ldr r0, [pc, #460] @ 11a6c8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #75 @ 0x4b │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 11a48c │ │ │ │ - ldr r3, [pc, #392] @ 11a684 │ │ │ │ - ldr r1, [pc, #416] @ 11a6a0 │ │ │ │ + b 11a4b8 │ │ │ │ + ldr r3, [pc, #392] @ 11a6b0 │ │ │ │ + ldr r1, [pc, #416] @ 11a6cc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #412] @ 11a6a4 │ │ │ │ + ldr r0, [pc, #412] @ 11a6d0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ bl b6f00 │ │ │ │ - b 11a48c │ │ │ │ + b 11a4b8 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11a3bc │ │ │ │ - ldr r3, [pc, #340] @ 11a684 │ │ │ │ - ldr ip, [pc, #372] @ 11a6a8 │ │ │ │ + b 11a3e8 │ │ │ │ + ldr r3, [pc, #340] @ 11a6b0 │ │ │ │ + ldr ip, [pc, #372] @ 11a6d4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #368] @ 11a6ac │ │ │ │ + ldr r1, [pc, #368] @ 11a6d8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r0, [pc, #360] @ 11a6b0 │ │ │ │ + ldr r0, [pc, #360] @ 11a6dc │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ - b 11a48c │ │ │ │ + b 11a4b8 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11a3e0 │ │ │ │ - ldr r3, [pc, #272] @ 11a684 │ │ │ │ + b 11a40c │ │ │ │ + ldr r3, [pc, #272] @ 11a6b0 │ │ │ │ mov r0, #69 @ 0x45 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r1, [pc, #308] @ 11a6b4 │ │ │ │ + ldr r1, [pc, #308] @ 11a6e0 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #304] @ 11a6b8 │ │ │ │ + ldr r3, [pc, #304] @ 11a6e4 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #300] @ 11a6bc │ │ │ │ - ldr r0, [pc, #300] @ 11a6c0 │ │ │ │ + ldr r2, [pc, #300] @ 11a6e8 │ │ │ │ + ldr r0, [pc, #300] @ 11a6ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 11a48c │ │ │ │ - ldr r3, [pc, #212] @ 11a684 │ │ │ │ - ldr r1, [pc, #272] @ 11a6c4 │ │ │ │ + b 11a4b8 │ │ │ │ + ldr r3, [pc, #212] @ 11a6b0 │ │ │ │ + ldr r1, [pc, #272] @ 11a6f0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #268] @ 11a6c8 │ │ │ │ + ldr r0, [pc, #268] @ 11a6f4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #71 @ 0x47 │ │ │ │ bl b6f00 │ │ │ │ - b 11a208 │ │ │ │ + b 11a234 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11a5ec │ │ │ │ + beq 11a618 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 11a634 │ │ │ │ + beq 11a660 │ │ │ │ cmp r4, #0 │ │ │ │ - bne 11a208 │ │ │ │ - ldr r3, [pc, #208] @ 11a6cc │ │ │ │ - ldr r1, [pc, #208] @ 11a6d0 │ │ │ │ + bne 11a234 │ │ │ │ + ldr r3, [pc, #208] @ 11a6f8 │ │ │ │ + ldr r1, [pc, #208] @ 11a6fc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #112] @ 11a684 │ │ │ │ - ldr r1, [pc, #188] @ 11a6d4 │ │ │ │ + ldr r3, [pc, #112] @ 11a6b0 │ │ │ │ + ldr r1, [pc, #188] @ 11a700 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #184] @ 11a6d8 │ │ │ │ + ldr r0, [pc, #184] @ 11a704 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 11a208 │ │ │ │ + b 11a234 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11a5ec │ │ │ │ + b 11a618 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #144] @ 11a6dc │ │ │ │ - ldr r1, [pc, #144] @ 11a6e0 │ │ │ │ - ldr r0, [pc, #144] @ 11a6e4 │ │ │ │ + ldr r3, [pc, #144] @ 11a708 │ │ │ │ + ldr r1, [pc, #144] @ 11a70c │ │ │ │ + ldr r0, [pc, #144] @ 11a710 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #140] @ 11a6e8 │ │ │ │ + ldr r2, [pc, #140] @ 11a714 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #840 @ 0x348 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r5, r2, ip, lsr #29 │ │ │ │ + eorseq r5, r2, r0, lsl #29 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r5, r2, ip, ror lr │ │ │ │ + eorseq r5, r2, r0, asr lr │ │ │ │ @ instruction: 0x00000ab4 │ │ │ │ - eorseq r5, r2, r8, ror #27 │ │ │ │ + @ instruction: 0x00325dbc │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr #14 │ │ │ │ - strdeq r6, [lr], -r4 @ │ │ │ │ - eoreq r5, lr, r4, ror r2 │ │ │ │ - @ instruction: 0x002e6bb8 │ │ │ │ - eoreq r5, lr, r8, lsr r2 │ │ │ │ - mlaeq lr, r0, fp, r6 │ │ │ │ - eoreq r5, lr, r0, lsl r2 │ │ │ │ - eoreq r6, lr, r8, asr fp │ │ │ │ - ldrdeq r5, [lr], -ip @ │ │ │ │ - eoreq r6, lr, r0, lsr #22 │ │ │ │ - eoreq r6, lr, r4, lsl fp │ │ │ │ - mlaeq lr, r8, r1, r5 │ │ │ │ - eoreq r6, lr, r8, asr #21 │ │ │ │ - eoreq r6, lr, r8, asr #21 │ │ │ │ - strdeq r6, [lr], -r4 @ │ │ │ │ - eoreq r5, lr, ip, asr #2 │ │ │ │ - eoreq r6, lr, r4, lsr #21 │ │ │ │ - eoreq r5, lr, r8, lsr #2 │ │ │ │ + eoreq r7, lr, r0, lsl #2 │ │ │ │ + eoreq r5, lr, r0, lsl #15 │ │ │ │ + eoreq r7, lr, r4, asr #1 │ │ │ │ + eoreq r5, lr, r4, asr #14 │ │ │ │ + mlaeq lr, ip, r0, r7 │ │ │ │ + eoreq r5, lr, ip, lsl r7 │ │ │ │ + eoreq r7, lr, r4, rrx │ │ │ │ + eoreq r5, lr, r8, ror #13 │ │ │ │ + eoreq r7, lr, ip, lsr #32 │ │ │ │ + eoreq r7, lr, r0, lsr #32 │ │ │ │ + eoreq r5, lr, r4, lsr #13 │ │ │ │ + ldrdeq r6, [lr], -r4 @ │ │ │ │ + ldrdeq r6, [lr], -r4 @ │ │ │ │ + eoreq r7, lr, r0 │ │ │ │ + eoreq r5, lr, r8, asr r6 │ │ │ │ + @ instruction: 0x002e6fb0 │ │ │ │ + eoreq r5, lr, r4, lsr r6 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ - mlaeq lr, r8, sl, r6 │ │ │ │ - eoreq r6, lr, r0, asr #20 │ │ │ │ - eoreq r5, lr, r4, asr #1 │ │ │ │ - eorseq r8, r0, r8, lsl fp │ │ │ │ - eoreq sl, sp, ip, lsl ip │ │ │ │ - eoreq r5, lr, r8, lsr r6 │ │ │ │ - strdeq sp, [r4], -sp @ │ │ │ │ + eoreq r6, lr, r4, lsr #31 │ │ │ │ + eoreq r6, lr, ip, asr #30 │ │ │ │ + ldrdeq r5, [lr], -r0 @ │ │ │ │ + eorseq r9, r0, r4, lsr #32 │ │ │ │ + eoreq fp, sp, r8, lsr #2 │ │ │ │ + eoreq r5, lr, r4, asr #22 │ │ │ │ + andeq sp, r4, r6, lsl #18 │ │ │ │ │ │ │ │ -0011a6ec : │ │ │ │ +0011a718 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ - ldr r2, [pc, #376] @ 11a87c │ │ │ │ - ldr r3, [pc, #376] @ 11a880 │ │ │ │ + ldr r2, [pc, #376] @ 11a8a8 │ │ │ │ + ldr r3, [pc, #376] @ 11a8ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 11a134 │ │ │ │ - ldr r6, [pc, #348] @ 11a884 │ │ │ │ + bl 11a160 │ │ │ │ + ldr r6, [pc, #348] @ 11a8b0 │ │ │ │ add r6, pc, r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 11a784 │ │ │ │ + beq 11a7b0 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11a74c │ │ │ │ + beq 11a778 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 11a77c │ │ │ │ + beq 11a7a8 │ │ │ │ mov r0, #1 │ │ │ │ - ldr r2, [pc, #304] @ 11a888 │ │ │ │ - ldr r3, [pc, #292] @ 11a880 │ │ │ │ + ldr r2, [pc, #304] @ 11a8b4 │ │ │ │ + ldr r3, [pc, #292] @ 11a8ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 11a878 │ │ │ │ + bne 11a8a4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11a74c │ │ │ │ - ldr r3, [pc, #256] @ 11a88c │ │ │ │ - ldr r8, [pc, #256] @ 11a890 │ │ │ │ - ldr r7, [pc, #256] @ 11a894 │ │ │ │ + b 11a778 │ │ │ │ + ldr r3, [pc, #256] @ 11a8b8 │ │ │ │ + ldr r8, [pc, #256] @ 11a8bc │ │ │ │ + ldr r7, [pc, #256] @ 11a8c0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r5, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl aa4f0 │ │ │ │ - ldr r2, [pc, #208] @ 11a898 │ │ │ │ - ldr r3, [pc, #208] @ 11a89c │ │ │ │ + ldr r2, [pc, #208] @ 11a8c4 │ │ │ │ + ldr r3, [pc, #208] @ 11a8c8 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r1, [r2, #908] @ 0x38c │ │ │ │ ldr r0, [r3] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ ldr sl, [sp, #12] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ bl 50378 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 11a85c │ │ │ │ + beq 11a888 │ │ │ │ bl aa754 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 11a830 │ │ │ │ + beq 11a85c │ │ │ │ ldm r5, {r0, r1, r2} │ │ │ │ bl aa6bc │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ - b 11a750 │ │ │ │ + b 11a77c │ │ │ │ bl aa3f4 │ │ │ │ ldm r5, {r0, r1, r2} │ │ │ │ bl aa6bc │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, #2 │ │ │ │ - b 11a750 │ │ │ │ + b 11a77c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #102 @ 0x66 │ │ │ │ bl b6f00 │ │ │ │ - b 11a834 │ │ │ │ + b 11a860 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x003258f4 │ │ │ │ + eorseq r5, r2, r8, asr #17 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - @ instruction: 0x003258d4 │ │ │ │ - eorseq r5, r2, r0, lsr #17 │ │ │ │ + eorseq r5, r2, r8, lsr #17 │ │ │ │ + eorseq r5, r2, r4, ror r8 │ │ │ │ andeq r0, r0, r8, asr #14 │ │ │ │ - eoreq r6, lr, r8, lsr r9 │ │ │ │ - eoreq r4, lr, r0, asr pc │ │ │ │ + eoreq r6, lr, r4, asr #28 │ │ │ │ + eoreq r5, lr, ip, asr r4 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ │ │ │ │ -0011a8a0 : │ │ │ │ +0011a8cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3832] @ 0xef8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ - ldr r0, [pc, #4080] @ 11b8ac │ │ │ │ + ldr r0, [pc, #4080] @ 11b8d8 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r2 │ │ │ │ - ldr r2, [pc, #4072] @ 11b8b0 │ │ │ │ + ldr r2, [pc, #4072] @ 11b8dc │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r7, [pc, #4068] @ 11b8b4 │ │ │ │ + ldr r7, [pc, #4068] @ 11b8e0 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ sub sp, sp, #228 @ 0xe4 │ │ │ │ cmp r4, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #220] @ 0xdc │ │ │ │ mov r2, #0 │ │ │ │ - beq 11b538 │ │ │ │ + beq 11b564 │ │ │ │ ldr ip, [r4] │ │ │ │ ldr r6, [r4, #40] @ 0x28 │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ addne ip, ip, #1 │ │ │ │ strne ip, [r4] │ │ │ │ cmp r6, #1 │ │ │ │ - beq 11b574 │ │ │ │ + beq 11b5a0 │ │ │ │ tst r6, #1 │ │ │ │ - bne 11b454 │ │ │ │ + bne 11b480 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 11b12c │ │ │ │ + beq 11b158 │ │ │ │ cmp r6, #2 │ │ │ │ - bne 11b468 │ │ │ │ - ldr r2, [pc, #3984] @ 11b8b8 │ │ │ │ + bne 11b494 │ │ │ │ + ldr r2, [pc, #3984] @ 11b8e4 │ │ │ │ ldr r6, [r7, r2] │ │ │ │ cmp r5, r6 │ │ │ │ - beq 11ab0c │ │ │ │ + beq 11ab38 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #4080] @ 11b934 │ │ │ │ - ldr r1, [pc, #3956] @ 11b8bc │ │ │ │ + ldr r3, [pc, #4080] @ 11b960 │ │ │ │ + ldr r1, [pc, #3956] @ 11b8e8 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ - ldr r0, [pc, #3952] @ 11b8c0 │ │ │ │ + ldr r0, [pc, #3952] @ 11b8ec │ │ │ │ ldr r3, [r8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #67 @ 0x43 │ │ │ │ add r5, sp, #144 @ 0x90 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl aa4f0 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 11a9e4 │ │ │ │ + beq 11aa10 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11a994 │ │ │ │ + beq 11a9c0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 11bc84 │ │ │ │ + beq 11bcb0 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 11c514 │ │ │ │ + beq 11c540 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11a9bc │ │ │ │ + beq 11a9e8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 11bc7c │ │ │ │ + beq 11bca8 │ │ │ │ ldr r0, [r4, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 11c4f0 │ │ │ │ + beq 11c51c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11a9e4 │ │ │ │ + beq 11aa10 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 11bc8c │ │ │ │ + beq 11bcb8 │ │ │ │ ldm r5, {r0, r1, r2} │ │ │ │ - ldr ip, [pc, #3796] @ 11b8c4 │ │ │ │ + ldr ip, [pc, #3796] @ 11b8f0 │ │ │ │ add r3, r4, #56 @ 0x38 │ │ │ │ stm r3, {r0, r1, r2} │ │ │ │ ldr r3, [r7, ip] │ │ │ │ ldr r0, [r3] │ │ │ │ bl aa754 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 11bcfc │ │ │ │ + beq 11bd28 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 11c114 │ │ │ │ + beq 11c140 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r5, [r0, #32] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 11c4cc │ │ │ │ + beq 11c4f8 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cmp r0, #1 │ │ │ │ - beq 11c1cc │ │ │ │ + beq 11c1f8 │ │ │ │ tst r0, #1 │ │ │ │ - bne 11c22c │ │ │ │ + bne 11c258 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 50270 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ cmp sl, #0 │ │ │ │ - blt 11c20c │ │ │ │ + blt 11c238 │ │ │ │ ldr r5, [r4, #56] @ 0x38 │ │ │ │ ldr sl, [r4, #60] @ 0x3c │ │ │ │ cmp r5, #0 │ │ │ │ ldr r9, [r4, #64] @ 0x40 │ │ │ │ - beq 11c298 │ │ │ │ + beq 11c2c4 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp sl, #0 │ │ │ │ - beq 11c6a0 │ │ │ │ + beq 11c6cc │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [sl] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 11c5a4 │ │ │ │ + beq 11c5d0 │ │ │ │ ldr r3, [r9] │ │ │ │ str r5, [sp, #16] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ add r3, sp, #16 │ │ │ │ str sl, [sp, #20] │ │ │ │ @@ -209575,183 +209586,183 @@ │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r9, #0 │ │ │ │ mov fp, r9 │ │ │ │ mov sl, r9 │ │ │ │ ldr r5, [r4, #16] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 11bda4 │ │ │ │ + beq 11bdd0 │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11b77c │ │ │ │ + beq 11b7a8 │ │ │ │ add r3, r2, #1 │ │ │ │ cmp r8, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 11c5c8 │ │ │ │ + beq 11c5f4 │ │ │ │ ldr r1, [r8] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11b624 │ │ │ │ + beq 11b650 │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r8] │ │ │ │ ldr r2, [r5] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11b790 │ │ │ │ + beq 11b7bc │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r5] │ │ │ │ - beq 11b638 │ │ │ │ + beq 11b664 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11b790 │ │ │ │ + beq 11b7bc │ │ │ │ add r3, r2, #1 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [r1, #28] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 11abb4 │ │ │ │ + beq 11abe0 │ │ │ │ ldr r2, [r0] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11abb4 │ │ │ │ + beq 11abe0 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r0] │ │ │ │ - beq 11bc04 │ │ │ │ + beq 11bc30 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str r8, [r1, #28] │ │ │ │ - beq 11abd0 │ │ │ │ + beq 11abfc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 11b654 │ │ │ │ + beq 11b680 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 11af94 │ │ │ │ + beq 11afc0 │ │ │ │ bl aa3f4 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ strd sl, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ ldm r3, {r0, r1, r2} │ │ │ │ bl aa6bc │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11ac0c │ │ │ │ + beq 11ac38 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 11bde4 │ │ │ │ + beq 11be10 │ │ │ │ cmp fp, #0 │ │ │ │ - beq 11ac30 │ │ │ │ + beq 11ac5c │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11ac30 │ │ │ │ + beq 11ac5c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 11bdfc │ │ │ │ + beq 11be28 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 11ac54 │ │ │ │ + beq 11ac80 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11ac54 │ │ │ │ + beq 11ac80 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 11bdf0 │ │ │ │ + beq 11be1c │ │ │ │ add r5, sp, #156 @ 0x9c │ │ │ │ mov r0, r5 │ │ │ │ bl aa4f0 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 11acd8 │ │ │ │ + beq 11ad04 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11ac88 │ │ │ │ + beq 11acb4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 11b760 │ │ │ │ + beq 11b78c │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 11c6e8 │ │ │ │ + beq 11c714 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11acb0 │ │ │ │ + beq 11acdc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 11b750 │ │ │ │ + beq 11b77c │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 11c6c4 │ │ │ │ + beq 11c6f0 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11acd8 │ │ │ │ + beq 11ad04 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 11b758 │ │ │ │ + beq 11b784 │ │ │ │ ldm r5, {r0, r1, r2} │ │ │ │ add r3, r4, #68 @ 0x44 │ │ │ │ mov ip, #0 │ │ │ │ stm r3, {r0, r1, r2} │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ strb ip, [r4, #52] @ 0x34 │ │ │ │ bl aa870 │ │ │ │ ldr r9, [sp, #168] @ 0xa8 │ │ │ │ ldr r8, [sp, #172] @ 0xac │ │ │ │ cmp r9, #0 │ │ │ │ ldr r5, [sp, #176] @ 0xb0 │ │ │ │ - beq 11c460 │ │ │ │ + beq 11c48c │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 11c43c │ │ │ │ + beq 11c468 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 11c67c │ │ │ │ + beq 11c6a8 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11ad64 │ │ │ │ + beq 11ad90 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 11b600 │ │ │ │ + beq 11b62c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11ad80 │ │ │ │ + beq 11adac │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 11b60c │ │ │ │ + beq 11b638 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11ad9c │ │ │ │ + beq 11adc8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 11b618 │ │ │ │ + beq 11b644 │ │ │ │ ldr sl, [r4, #44] @ 0x2c │ │ │ │ cmp sl, #0 │ │ │ │ - beq 11be2c │ │ │ │ + beq 11be58 │ │ │ │ ldr r3, [sl] │ │ │ │ ldr fp, [r4, #48] @ 0x30 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [sl] │ │ │ │ cmp fp, #0 │ │ │ │ - beq 11be90 │ │ │ │ + beq 11bebc │ │ │ │ ldr r3, [fp] │ │ │ │ mov r2, #4 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [fp] │ │ │ │ add r1, sp, #188 @ 0xbc │ │ │ │ mov r3, #0 │ │ │ │ @@ -209760,135 +209771,135 @@ │ │ │ │ str r9, [sp, #192] @ 0xc0 │ │ │ │ str r8, [sp, #196] @ 0xc4 │ │ │ │ str r5, [sp, #200] @ 0xc8 │ │ │ │ bl 50114 │ │ │ │ ldr r2, [sl] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r3, r0 │ │ │ │ - beq 11ae18 │ │ │ │ + beq 11ae44 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [sl] │ │ │ │ - beq 11b768 │ │ │ │ + beq 11b794 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 11bef0 │ │ │ │ + beq 11bf1c │ │ │ │ ldr r2, [fp] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11ae3c │ │ │ │ + beq 11ae68 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [fp] │ │ │ │ - beq 11b7c0 │ │ │ │ + beq 11b7ec │ │ │ │ ldr r2, [r9] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11ae58 │ │ │ │ + beq 11ae84 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r9] │ │ │ │ - beq 11b7d4 │ │ │ │ + beq 11b800 │ │ │ │ ldr r2, [r8] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11ae74 │ │ │ │ + beq 11aea0 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r8] │ │ │ │ - beq 11b7e8 │ │ │ │ + beq 11b814 │ │ │ │ ldr r2, [r5] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11ae90 │ │ │ │ + beq 11aebc │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r5] │ │ │ │ - beq 11b7fc │ │ │ │ + beq 11b828 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 50138 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 11aec0 │ │ │ │ + beq 11aeec │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r3] │ │ │ │ - beq 11b7b4 │ │ │ │ + beq 11b7e0 │ │ │ │ cmp r5, #0 │ │ │ │ - blt 11bf78 │ │ │ │ + blt 11bfa4 │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ cmp r5, #0 │ │ │ │ - beq 11b660 │ │ │ │ + beq 11b68c │ │ │ │ ldr r5, [r4, #68] @ 0x44 │ │ │ │ ldr r9, [r4, #72] @ 0x48 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r8, [r4, #76] @ 0x4c │ │ │ │ - beq 11c14c │ │ │ │ + beq 11c178 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 11c610 │ │ │ │ + beq 11c63c │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 11c5ec │ │ │ │ + beq 11c618 │ │ │ │ ldr r3, [r8] │ │ │ │ str r5, [sp, #80] @ 0x50 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ str r9, [sp, #84] @ 0x54 │ │ │ │ str r8, [sp, #88] @ 0x58 │ │ │ │ ldm r3, {r0, r1, r2} │ │ │ │ bl aa6bc │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11af5c │ │ │ │ + beq 11af88 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 11be20 │ │ │ │ + beq 11be4c │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11af78 │ │ │ │ + beq 11afa4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 11be14 │ │ │ │ + beq 11be40 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11af94 │ │ │ │ + beq 11afc0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 11be08 │ │ │ │ + beq 11be34 │ │ │ │ ldrb r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #2 │ │ │ │ moveq r5, #0 │ │ │ │ moveq fp, r5 │ │ │ │ moveq sl, r5 │ │ │ │ - beq 11bc94 │ │ │ │ + beq 11bcc0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 11b5bc │ │ │ │ + beq 11b5e8 │ │ │ │ mov r5, #0 │ │ │ │ mov fp, r5 │ │ │ │ mov sl, r5 │ │ │ │ ldr r8, [r4, #44] @ 0x2c │ │ │ │ cmp r8, #0 │ │ │ │ - beq 11bf38 │ │ │ │ + beq 11bf64 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r9, [r4, #48] @ 0x30 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 11bfa0 │ │ │ │ + beq 11bfcc │ │ │ │ ldr r3, [r9] │ │ │ │ mov r2, #4 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ add r1, sp, #204 @ 0xcc │ │ │ │ mov r3, #0 │ │ │ │ @@ -209897,853 +209908,853 @@ │ │ │ │ str r6, [sp, #212] @ 0xd4 │ │ │ │ str r6, [sp, #216] @ 0xd8 │ │ │ │ str r9, [sp, #204] @ 0xcc │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 11b03c │ │ │ │ + beq 11b068 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 11bc18 │ │ │ │ + beq 11bc44 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 11bff0 │ │ │ │ + beq 11c01c │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11b060 │ │ │ │ + beq 11b08c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 11bc30 │ │ │ │ + beq 11bc5c │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11b07c │ │ │ │ + beq 11b0a8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 11bc24 │ │ │ │ + beq 11bc50 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 11b5bc │ │ │ │ + beq 11b5e8 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11b0a0 │ │ │ │ + beq 11b0cc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 11bbf8 │ │ │ │ + beq 11bc24 │ │ │ │ bl aa3f4 │ │ │ │ add r3, sp, #112 @ 0x70 │ │ │ │ str r5, [sp, #112] @ 0x70 │ │ │ │ str fp, [sp, #116] @ 0x74 │ │ │ │ str sl, [sp, #120] @ 0x78 │ │ │ │ ldm r3, {r0, r1, r2} │ │ │ │ bl aa6bc │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11b0d8 │ │ │ │ + beq 11b104 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 11bcf0 │ │ │ │ + beq 11bd1c │ │ │ │ cmp fp, #0 │ │ │ │ - beq 11b0fc │ │ │ │ + beq 11b128 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11b0fc │ │ │ │ + beq 11b128 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 11bce4 │ │ │ │ + beq 11bd10 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 11b4bc │ │ │ │ + beq 11b4e8 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11b4bc │ │ │ │ + beq 11b4e8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - bne 11b4bc │ │ │ │ + bne 11b4e8 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11b4bc │ │ │ │ - ldr r2, [pc, #1924] @ 11b8b8 │ │ │ │ + b 11b4e8 │ │ │ │ + ldr r2, [pc, #1924] @ 11b8e4 │ │ │ │ ldr r6, [r7, r2] │ │ │ │ cmp r5, r6 │ │ │ │ - bne 11b4ec │ │ │ │ + bne 11b518 │ │ │ │ ldr r8, [r4, #16] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 11c084 │ │ │ │ + beq 11c0b0 │ │ │ │ ldr r3, [r8] │ │ │ │ mov r2, #-2147483647 @ 0x80000001 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ - ldr r3, [pc, #1892] @ 11b8c8 │ │ │ │ + ldr r3, [pc, #1892] @ 11b8f4 │ │ │ │ add r1, sp, #180 @ 0xb4 │ │ │ │ ldr sl, [r7, r3] │ │ │ │ str r8, [sp, #180] @ 0xb4 │ │ │ │ add r3, sl, #4096 @ 0x1000 │ │ │ │ ldr r0, [r3, #1792] @ 0x700 │ │ │ │ mov r3, #0 │ │ │ │ bl 501c8 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 11c0dc │ │ │ │ + beq 11c108 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11b1a0 │ │ │ │ + beq 11b1cc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 11bd98 │ │ │ │ + beq 11bdc4 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fca0 │ │ │ │ ldr r1, [sl, #696] @ 0x2b8 │ │ │ │ mov r8, r0 │ │ │ │ bl 50378 │ │ │ │ subs fp, r0, #0 │ │ │ │ - beq 11c18c │ │ │ │ + beq 11c1b8 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 11b1e4 │ │ │ │ + beq 11b210 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11b1e4 │ │ │ │ + beq 11b210 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 11b88c │ │ │ │ + beq 11b8b8 │ │ │ │ str fp, [r4, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sl, #700] @ 0x2bc │ │ │ │ bl 50378 │ │ │ │ cmp r8, #0 │ │ │ │ mov sl, r0 │ │ │ │ - beq 11c634 │ │ │ │ + beq 11c660 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11b21c │ │ │ │ + beq 11b248 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 11be84 │ │ │ │ + beq 11beb0 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 11c260 │ │ │ │ + beq 11c28c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #184 @ 0xb8 │ │ │ │ mov r0, sl │ │ │ │ str r9, [sp, #184] @ 0xb8 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 11b25c │ │ │ │ + beq 11b288 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 11b860 │ │ │ │ + beq 11b88c │ │ │ │ cmp r8, #0 │ │ │ │ - beq 11c2d0 │ │ │ │ + beq 11c2fc │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11b280 │ │ │ │ + beq 11b2ac │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 11b86c │ │ │ │ + beq 11b898 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 11b2ac │ │ │ │ + beq 11b2d8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11b2ac │ │ │ │ + beq 11b2d8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - bne 11b2ac │ │ │ │ + bne 11b2d8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r3, #1 │ │ │ │ cmp r0, #0 │ │ │ │ str r9, [r4, #48] @ 0x30 │ │ │ │ strb r3, [r4, #52] @ 0x34 │ │ │ │ - beq 11c300 │ │ │ │ + beq 11c32c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11c028 │ │ │ │ + beq 11c054 │ │ │ │ ldr r8, [r0, #40] @ 0x28 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r8, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 11c4a8 │ │ │ │ + beq 11c4d4 │ │ │ │ ldr r2, [r8] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11b2fc │ │ │ │ + beq 11b328 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r8] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11b314 │ │ │ │ + beq 11b340 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 11b878 │ │ │ │ + beq 11b8a4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cmp r0, #1 │ │ │ │ - beq 11c340 │ │ │ │ + beq 11c36c │ │ │ │ tst r0, #1 │ │ │ │ - bne 11c3c0 │ │ │ │ + bne 11c3ec │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl a86c4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 11b35c │ │ │ │ + beq 11b388 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 11b894 │ │ │ │ + beq 11b8c0 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 11c580 │ │ │ │ + beq 11c5ac │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11b380 │ │ │ │ + beq 11b3ac │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 11b8a0 │ │ │ │ + beq 11b8cc │ │ │ │ cmp sl, #0 │ │ │ │ - beq 11c3d0 │ │ │ │ + beq 11c3fc │ │ │ │ ldr r3, [sl, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #33554432 @ 0x2000000 │ │ │ │ - beq 11c3f8 │ │ │ │ + beq 11c424 │ │ │ │ ldr r8, [r4, #16] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 11bbb0 │ │ │ │ + beq 11bbdc │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11c23c │ │ │ │ + beq 11c268 │ │ │ │ ldr r7, [r8, #12] │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r7, #28] │ │ │ │ str r3, [r8] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 11b3e8 │ │ │ │ + beq 11b414 │ │ │ │ ldr r2, [r0] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11b3e8 │ │ │ │ + beq 11b414 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r0] │ │ │ │ - beq 11c2f8 │ │ │ │ + beq 11c324 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str sl, [r7, #28] │ │ │ │ - beq 11b404 │ │ │ │ + beq 11b430 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 11c0d0 │ │ │ │ + beq 11c0fc │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 11b418 │ │ │ │ + beq 11b444 │ │ │ │ tst r0, #1 │ │ │ │ - bne 11c430 │ │ │ │ + bne 11c45c │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, #2 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str r2, [r4, #40] @ 0x28 │ │ │ │ - beq 11b43c │ │ │ │ + beq 11b468 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 11c0c4 │ │ │ │ + beq 11c0f0 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r0, r5 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ - b 11b4c0 │ │ │ │ + b 11b4ec │ │ │ │ mov r0, r6 │ │ │ │ bl a4704 │ │ │ │ mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ ldr ip, [r4] │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11b488 │ │ │ │ + beq 11b4b4 │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ str ip, [r4] │ │ │ │ - bne 11b488 │ │ │ │ + bne 11b4b4 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [pc, #1084] @ 11b8cc │ │ │ │ + ldr r3, [pc, #1084] @ 11b8f8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fea4 │ │ │ │ - ldr r3, [pc, #1172] @ 11b934 │ │ │ │ - ldr r1, [pc, #1068] @ 11b8d0 │ │ │ │ - ldr r0, [pc, #1068] @ 11b8d4 │ │ │ │ + ldr r3, [pc, #1172] @ 11b960 │ │ │ │ + ldr r1, [pc, #1068] @ 11b8fc │ │ │ │ + ldr r0, [pc, #1068] @ 11b900 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r2, [pc, #1040] @ 11b8d8 │ │ │ │ - ldr r3, [pc, #996] @ 11b8b0 │ │ │ │ + ldr r2, [pc, #1040] @ 11b904 │ │ │ │ + ldr r3, [pc, #996] @ 11b8dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 11c438 │ │ │ │ + bne 11c464 │ │ │ │ add sp, sp, #228 @ 0xe4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11b504 │ │ │ │ + beq 11b530 │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ str ip, [r4] │ │ │ │ - beq 11bc60 │ │ │ │ + beq 11bc8c │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #1052] @ 11b934 │ │ │ │ - ldr r1, [pc, #960] @ 11b8dc │ │ │ │ + ldr r3, [pc, #1052] @ 11b960 │ │ │ │ + ldr r1, [pc, #960] @ 11b908 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #956] @ 11b8e0 │ │ │ │ + ldr r0, [pc, #956] @ 11b90c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ bl b6f00 │ │ │ │ - b 11b4bc │ │ │ │ - ldr r3, [pc, #1012] @ 11b934 │ │ │ │ + b 11b4e8 │ │ │ │ + ldr r3, [pc, #1012] @ 11b960 │ │ │ │ mov r0, #63 @ 0x3f │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r1, [pc, #920] @ 11b8e4 │ │ │ │ + ldr r1, [pc, #920] @ 11b910 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #916] @ 11b8e8 │ │ │ │ + ldr r3, [pc, #916] @ 11b914 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #912] @ 11b8ec │ │ │ │ - ldr r0, [pc, #912] @ 11b8f0 │ │ │ │ + ldr r2, [pc, #912] @ 11b918 │ │ │ │ + ldr r0, [pc, #912] @ 11b91c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 11b4bc │ │ │ │ - ldr r3, [pc, #952] @ 11b934 │ │ │ │ + b 11b4e8 │ │ │ │ + ldr r3, [pc, #952] @ 11b960 │ │ │ │ mov r1, #63 @ 0x3f │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #876] @ 11b8f4 │ │ │ │ + ldr r3, [pc, #876] @ 11b920 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r2, [pc, #868] @ 11b8f8 │ │ │ │ - ldr r0, [pc, #868] @ 11b8fc │ │ │ │ + ldr r2, [pc, #868] @ 11b924 │ │ │ │ + ldr r0, [pc, #868] @ 11b928 │ │ │ │ str r1, [sp] │ │ │ │ - ldr r1, [pc, #864] @ 11b900 │ │ │ │ + ldr r1, [pc, #864] @ 11b92c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 11b4bc │ │ │ │ + b 11b4e8 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 11b5d4 │ │ │ │ + beq 11b600 │ │ │ │ tst r0, #1 │ │ │ │ - beq 11b5d4 │ │ │ │ + beq 11b600 │ │ │ │ bl a4764 │ │ │ │ ldr r3, [r4] │ │ │ │ mvn r2, #1 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str r2, [r4, #40] @ 0x28 │ │ │ │ - beq 11b5f8 │ │ │ │ + beq 11b624 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 11b880 │ │ │ │ + beq 11b8ac │ │ │ │ bl 718b4 │ │ │ │ - b 11b4bc │ │ │ │ + b 11b4e8 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11ad64 │ │ │ │ + b 11ad90 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11ad80 │ │ │ │ + b 11adac │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11ad9c │ │ │ │ + b 11adc8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11b790 │ │ │ │ + beq 11b7bc │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r5] │ │ │ │ - bne 11ab80 │ │ │ │ + bne 11abac │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r5, [r4, #16] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 11b810 │ │ │ │ + beq 11b83c │ │ │ │ ldr r2, [r5] │ │ │ │ - b 11ab74 │ │ │ │ + b 11aba0 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11abd0 │ │ │ │ + b 11abfc │ │ │ │ bl aa3f4 │ │ │ │ ldr r5, [r4, #68] @ 0x44 │ │ │ │ ldr r9, [r4, #72] @ 0x48 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r8, [r4, #76] @ 0x4c │ │ │ │ - beq 11c044 │ │ │ │ + beq 11c070 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 11c538 │ │ │ │ + beq 11c564 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 11c484 │ │ │ │ + beq 11c4b0 │ │ │ │ ldr r3, [r8] │ │ │ │ str r5, [sp, #96] @ 0x60 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ str r9, [sp, #100] @ 0x64 │ │ │ │ str r8, [sp, #104] @ 0x68 │ │ │ │ ldm r3, {r0, r1, r2} │ │ │ │ bl aa6bc │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11b6ec │ │ │ │ + beq 11b718 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 11bc54 │ │ │ │ + beq 11bc80 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11b708 │ │ │ │ + beq 11b734 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 11bc48 │ │ │ │ + beq 11bc74 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11b724 │ │ │ │ + beq 11b750 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 11bc3c │ │ │ │ + beq 11bc68 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ bl aa4f0 │ │ │ │ ldrb r3, [r4, #52] @ 0x34 │ │ │ │ ldr r5, [sp, #128] @ 0x80 │ │ │ │ cmp r3, #2 │ │ │ │ ldr fp, [sp, #132] @ 0x84 │ │ │ │ ldr sl, [sp, #136] @ 0x88 │ │ │ │ - beq 11bc94 │ │ │ │ + beq 11bcc0 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 11afc0 │ │ │ │ - b 11b07c │ │ │ │ + bne 11afec │ │ │ │ + b 11b0a8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11acb0 │ │ │ │ + b 11acdc │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11acd8 │ │ │ │ + b 11ad04 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11ac88 │ │ │ │ + b 11acb4 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ - b 11ae18 │ │ │ │ + b 11ae44 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 11c5c8 │ │ │ │ + beq 11c5f4 │ │ │ │ ldr r1, [r8] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 11ab50 │ │ │ │ + bne 11ab7c │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r1, #28] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 11b7ac │ │ │ │ + beq 11b7d8 │ │ │ │ ldr r2, [r0] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 11aba0 │ │ │ │ + bne 11abcc │ │ │ │ str r8, [r1, #28] │ │ │ │ - b 11abd0 │ │ │ │ + b 11abfc │ │ │ │ mov r0, r3 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11aec0 │ │ │ │ + b 11aeec │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ - b 11ae3c │ │ │ │ + b 11ae68 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ - b 11ae58 │ │ │ │ + b 11ae84 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ - b 11ae74 │ │ │ │ + b 11aea0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ - b 11ae90 │ │ │ │ - ldr r3, [pc, #284] @ 11b934 │ │ │ │ - ldr r2, [pc, #232] @ 11b904 │ │ │ │ + b 11aebc │ │ │ │ + ldr r3, [pc, #284] @ 11b960 │ │ │ │ + ldr r2, [pc, #232] @ 11b930 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #228] @ 11b908 │ │ │ │ + ldr r1, [pc, #228] @ 11b934 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #212] @ 11b90c │ │ │ │ - ldr r3, [pc, #212] @ 11b910 │ │ │ │ + ldr r0, [pc, #212] @ 11b938 │ │ │ │ + ldr r3, [pc, #212] @ 11b93c │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 11ac54 │ │ │ │ - b 11abdc │ │ │ │ + beq 11ac80 │ │ │ │ + b 11ac08 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11b25c │ │ │ │ + b 11b288 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11b280 │ │ │ │ + b 11b2ac │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11b314 │ │ │ │ + b 11b340 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11b5f8 │ │ │ │ + b 11b624 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11b1e4 │ │ │ │ + b 11b210 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11b35c │ │ │ │ + b 11b388 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11b380 │ │ │ │ - eorseq r5, r2, r4, lsr r7 │ │ │ │ + b 11b3ac │ │ │ │ + eorseq r5, r2, r8, lsl #14 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r5, r2, r0, lsr #14 │ │ │ │ + @ instruction: 0x003256f4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eoreq r4, lr, r8, ror #28 │ │ │ │ - eoreq r4, lr, r8, asr #28 │ │ │ │ + eoreq r5, lr, r4, ror r3 │ │ │ │ + eoreq r5, lr, r4, asr r3 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, ip, ror fp │ │ │ │ - eoreq r4, lr, r0, lsl r3 │ │ │ │ - eoreq r4, lr, ip, ror #5 │ │ │ │ - eorseq r4, r2, r0, lsr fp │ │ │ │ - mlaeq lr, r4, r2, r4 │ │ │ │ - eoreq r4, lr, r4, ror r2 │ │ │ │ - eoreq r4, lr, r4, asr r2 │ │ │ │ - eoreq r4, lr, r0, lsl lr │ │ │ │ - eoreq r5, lr, r8, ror fp │ │ │ │ - eoreq r4, lr, r4, lsr r2 │ │ │ │ - eoreq r4, lr, r0, asr lr │ │ │ │ - eoreq r5, lr, r0, asr fp │ │ │ │ - strdeq r4, [lr], -r4 @ │ │ │ │ - eoreq r4, lr, r4, lsl r2 │ │ │ │ - @ instruction: 0x002e58b0 │ │ │ │ - eoreq r3, lr, r4, ror pc │ │ │ │ - eoreq r3, lr, r4, ror #30 │ │ │ │ - eoreq r5, lr, r4, ror #7 │ │ │ │ - eoreq r5, lr, r8, lsl r5 │ │ │ │ - ldrdeq r3, [lr], -r8 @ │ │ │ │ - @ instruction: 0x002e3bb8 │ │ │ │ - eoreq r5, lr, r4, asr #32 │ │ │ │ - eoreq r5, lr, r4, lsr r4 │ │ │ │ + eoreq r4, lr, ip, lsl r8 │ │ │ │ + strdeq r4, [lr], -r8 @ │ │ │ │ + eorseq r4, r2, r4, lsl #22 │ │ │ │ + eoreq r4, lr, r0, lsr #15 │ │ │ │ + eoreq r4, lr, r0, lsl #15 │ │ │ │ + eoreq r4, lr, r0, ror #14 │ │ │ │ + eoreq r5, lr, ip, lsl r3 │ │ │ │ + eoreq r6, lr, r4, lsl #1 │ │ │ │ + eoreq r4, lr, r0, asr #14 │ │ │ │ + eoreq r5, lr, ip, asr r3 │ │ │ │ + eoreq r6, lr, ip, asr r0 │ │ │ │ + eoreq r4, lr, r0, lsl #14 │ │ │ │ + eoreq r4, lr, r0, lsr #14 │ │ │ │ + @ instruction: 0x002e5dbc │ │ │ │ + eoreq r4, lr, r0, lsl #9 │ │ │ │ + eoreq r4, lr, r0, ror r4 │ │ │ │ + strdeq r5, [lr], -r0 @ │ │ │ │ + eoreq r5, lr, r4, lsr #20 │ │ │ │ + eoreq r4, lr, r4, ror #1 │ │ │ │ + eoreq r4, lr, r4, asr #1 │ │ │ │ + eoreq r5, lr, r0, asr r5 │ │ │ │ + eoreq r5, lr, r0, asr #18 │ │ │ │ + eoreq r4, lr, r0 │ │ │ │ + eoreq r3, lr, r0, ror #31 │ │ │ │ + eoreq r5, lr, r0, lsr #23 │ │ │ │ + andeq r0, r0, r4, asr #12 │ │ │ │ + eoreq r5, lr, r0, lsr r8 │ │ │ │ + strdeq r3, [lr], -r0 @ │ │ │ │ + ldrdeq r3, [lr], -r0 @ │ │ │ │ + eoreq r5, lr, ip, asr r3 │ │ │ │ + eoreq r5, lr, r8, lsr #15 │ │ │ │ + eoreq r3, lr, r8, ror #28 │ │ │ │ + eoreq r3, lr, r8, asr #28 │ │ │ │ + eoreq r5, lr, r8, lsr #19 │ │ │ │ + eoreq r5, lr, r4, asr #14 │ │ │ │ + eoreq r3, lr, r4, lsl #28 │ │ │ │ + eoreq r3, lr, r4, ror #27 │ │ │ │ + eoreq r5, lr, r4, asr r9 │ │ │ │ + eoreq r3, lr, r0, asr #27 │ │ │ │ + mlaeq lr, ip, sp, r3 │ │ │ │ + mlaeq lr, ip, r6, r5 │ │ │ │ + eoreq r3, lr, ip, asr sp │ │ │ │ + eoreq r3, lr, ip, lsr sp │ │ │ │ + mlaeq lr, ip, r8, r5 │ │ │ │ + eoreq r3, lr, r4, lsr sp │ │ │ │ + eoreq r3, lr, r4, lsl sp │ │ │ │ + eoreq r5, lr, r4, lsr r6 │ │ │ │ strdeq r3, [lr], -r4 @ │ │ │ │ ldrdeq r3, [lr], -r4 @ │ │ │ │ - mlaeq lr, r4, r6, r5 │ │ │ │ - andeq r0, r0, r4, asr #12 │ │ │ │ - eoreq r5, lr, r4, lsr #6 │ │ │ │ - eoreq r3, lr, r4, ror #19 │ │ │ │ - eoreq r3, lr, r4, asr #19 │ │ │ │ - eoreq r4, lr, r0, asr lr │ │ │ │ - mlaeq lr, ip, r2, r5 │ │ │ │ - eoreq r3, lr, ip, asr r9 │ │ │ │ - eoreq r3, lr, ip, lsr r9 │ │ │ │ - mlaeq lr, ip, r4, r5 │ │ │ │ - eoreq r5, lr, r8, lsr r2 │ │ │ │ - strdeq r3, [lr], -r8 @ │ │ │ │ - ldrdeq r3, [lr], -r8 @ │ │ │ │ - eoreq r5, lr, r8, asr #8 │ │ │ │ - @ instruction: 0x002e38b4 │ │ │ │ - mlaeq lr, r0, r8, r3 │ │ │ │ - mlaeq lr, r0, r1, r5 │ │ │ │ - eoreq r3, lr, r0, asr r8 │ │ │ │ - eoreq r3, lr, r0, lsr r8 │ │ │ │ - mlaeq lr, r0, r3, r5 │ │ │ │ - eoreq r3, lr, r8, lsr #16 │ │ │ │ - eoreq r3, lr, r8, lsl #16 │ │ │ │ - eoreq r5, lr, r8, lsr #2 │ │ │ │ - eoreq r3, lr, r8, ror #15 │ │ │ │ - eoreq r3, lr, r8, asr #15 │ │ │ │ - eoreq r5, lr, r8, lsr r3 │ │ │ │ - @ instruction: 0x002e37b4 │ │ │ │ - mlaeq lr, r0, r7, r3 │ │ │ │ - eoreq r5, lr, r8, lsr #5 │ │ │ │ + eoreq r5, lr, r4, asr #16 │ │ │ │ + eoreq r3, lr, r0, asr #25 │ │ │ │ + mlaeq lr, ip, ip, r3 │ │ │ │ + @ instruction: 0x002e57b4 │ │ │ │ + eoreq r5, lr, ip, lsl #11 │ │ │ │ + eoreq r3, lr, r0, asr ip │ │ │ │ + eoreq r3, lr, r0, lsr ip │ │ │ │ eoreq r5, lr, r0, lsl #1 │ │ │ │ - eoreq r3, lr, r4, asr #14 │ │ │ │ - eoreq r3, lr, r4, lsr #14 │ │ │ │ - eoreq r4, lr, r4, ror fp │ │ │ │ - eoreq r5, lr, r0, asr #32 │ │ │ │ - eoreq r3, lr, r4, lsl #14 │ │ │ │ - eoreq r3, lr, r4, ror #13 │ │ │ │ - eoreq r3, lr, r8, asr #13 │ │ │ │ - eoreq r3, lr, r4, lsr #13 │ │ │ │ - @ instruction: 0x002e4fb8 │ │ │ │ - eoreq r4, lr, ip, ror #21 │ │ │ │ - eoreq r3, lr, ip, ror r6 │ │ │ │ - eoreq r3, lr, ip, asr r6 │ │ │ │ - eoreq r5, lr, r0, lsr #3 │ │ │ │ - eoreq r4, lr, r8, ror pc │ │ │ │ - eoreq r3, lr, ip, lsr r6 │ │ │ │ - eoreq r3, lr, ip, lsl r6 │ │ │ │ - eoreq r3, lr, r4, lsl r6 │ │ │ │ - strdeq r3, [lr], -r4 @ │ │ │ │ - eoreq r4, lr, r0, lsl #30 │ │ │ │ - eoreq r4, lr, ip, lsl pc │ │ │ │ - eoreq r3, lr, r4, asr #11 │ │ │ │ - eoreq r3, lr, r4, lsr #11 │ │ │ │ - eoreq r3, lr, r0, lsr #11 │ │ │ │ - eoreq r3, lr, r0, lsl #11 │ │ │ │ - eoreq r3, lr, r4, asr #10 │ │ │ │ - eoreq r3, lr, r0, lsr #10 │ │ │ │ - eoreq r4, lr, r4, lsr lr │ │ │ │ - eoreq r4, lr, r0, lsl pc │ │ │ │ - strdeq r3, [lr], -r8 @ │ │ │ │ - ldrdeq r3, [lr], -r8 @ │ │ │ │ + eoreq r5, lr, ip, asr #10 │ │ │ │ + eoreq r3, lr, r0, lsl ip │ │ │ │ + strdeq r3, [lr], -r0 @ │ │ │ │ ldrdeq r3, [lr], -r4 @ │ │ │ │ - @ instruction: 0x002e34b0 │ │ │ │ + @ instruction: 0x002e3bb0 │ │ │ │ + eoreq r5, lr, r4, asr #9 │ │ │ │ strdeq r4, [lr], -r8 @ │ │ │ │ - eoreq r4, lr, r4, asr #27 │ │ │ │ - eoreq r3, lr, r8, lsl #9 │ │ │ │ - eoreq r3, lr, r8, ror #8 │ │ │ │ - eoreq r4, lr, r8, lsl #27 │ │ │ │ - eoreq r3, lr, r8, asr #8 │ │ │ │ - eoreq r3, lr, r8, lsr #8 │ │ │ │ - mlaeq lr, ip, sp, r4 │ │ │ │ - eoreq r4, lr, r4, asr #26 │ │ │ │ - eoreq r4, lr, r0, lsr #28 │ │ │ │ - eoreq r3, lr, r8, lsl #8 │ │ │ │ - eoreq r3, lr, r8, ror #7 │ │ │ │ + eoreq r3, lr, r8, lsl #23 │ │ │ │ + eoreq r3, lr, r8, ror #22 │ │ │ │ + eoreq r5, lr, ip, lsr #13 │ │ │ │ + eoreq r5, lr, r4, lsl #9 │ │ │ │ + eoreq r3, lr, r8, asr #22 │ │ │ │ + eoreq r3, lr, r8, lsr #22 │ │ │ │ + eoreq r3, lr, r0, lsr #22 │ │ │ │ + eoreq r3, lr, r0, lsl #22 │ │ │ │ + eoreq r5, lr, ip, lsl #8 │ │ │ │ + eoreq r5, lr, r8, lsr #8 │ │ │ │ ldrdeq r3, [lr], -r0 @ │ │ │ │ - @ instruction: 0x002e33b0 │ │ │ │ + @ instruction: 0x002e3ab0 │ │ │ │ + eoreq r3, lr, ip, lsr #21 │ │ │ │ + eoreq r3, lr, ip, lsl #21 │ │ │ │ + eoreq r3, lr, r0, asr sl │ │ │ │ + eoreq r3, lr, ip, lsr #20 │ │ │ │ + eoreq r5, lr, r0, asr #6 │ │ │ │ + eoreq r5, lr, ip, lsl r4 │ │ │ │ + eoreq r3, lr, r4, lsl #20 │ │ │ │ + eoreq r3, lr, r4, ror #19 │ │ │ │ + eoreq r3, lr, r0, ror #19 │ │ │ │ + @ instruction: 0x002e39bc │ │ │ │ + eoreq r4, lr, r4, lsl #28 │ │ │ │ + ldrdeq r5, [lr], -r0 @ │ │ │ │ + mlaeq lr, r4, r9, r3 │ │ │ │ + eoreq r3, lr, r4, ror r9 │ │ │ │ + mlaeq lr, r4, r2, r5 │ │ │ │ + eoreq r3, lr, r4, asr r9 │ │ │ │ + eoreq r3, lr, r4, lsr r9 │ │ │ │ + eoreq r5, lr, r8, lsr #5 │ │ │ │ + eoreq r5, lr, r0, asr r2 │ │ │ │ + eoreq r5, lr, ip, lsr #6 │ │ │ │ + eoreq r3, lr, r4, lsl r9 │ │ │ │ + strdeq r3, [lr], -r4 @ │ │ │ │ + ldrdeq r3, [lr], -ip @ │ │ │ │ + @ instruction: 0x002e38bc │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ - eoreq ip, sp, r8, lsl #26 │ │ │ │ - eoreq r3, lr, r4, lsr #7 │ │ │ │ - eoreq r3, lr, r0, lsl #7 │ │ │ │ - eorseq r6, r0, r0, lsr #26 │ │ │ │ - eoreq r8, sp, r4, lsr #28 │ │ │ │ - eoreq r4, lr, r8, lsl #29 │ │ │ │ - andeq r0, r5, ip, ror #29 │ │ │ │ - @ instruction: 0x00306cfc │ │ │ │ - eoreq r8, sp, r0, lsl #28 │ │ │ │ - strdeq r4, [lr], -r0 @ │ │ │ │ - andeq r0, r5, sl, ror #29 │ │ │ │ - @ instruction: 0x00306cd8 │ │ │ │ - ldrdeq r8, [sp], -ip @ │ │ │ │ - eoreq r4, lr, r8, lsr #29 │ │ │ │ - andeq r0, r5, r3, lsr pc │ │ │ │ - @ instruction: 0x00306cb4 │ │ │ │ - @ instruction: 0x002d8db8 │ │ │ │ - eoreq r3, lr, r8, asr #15 │ │ │ │ - andeq r0, r5, r0, lsl #28 │ │ │ │ - mlaseq r0, r0, ip, r6 │ │ │ │ - mlaeq sp, r4, sp, r8 │ │ │ │ - eoreq r3, lr, r0, lsl #27 │ │ │ │ - andeq r0, r5, fp, asr lr │ │ │ │ - eorseq r6, r0, ip, ror #24 │ │ │ │ - eoreq r8, sp, r0, ror sp │ │ │ │ - eoreq r4, lr, r4, ror #24 │ │ │ │ - andeq r0, r5, r8, asr #28 │ │ │ │ - eorseq r6, r0, r8, asr #24 │ │ │ │ - eoreq r8, sp, ip, asr #26 │ │ │ │ - eoreq r4, lr, r4, ror #23 │ │ │ │ - andeq r0, r5, r7, asr #28 │ │ │ │ - eorseq r6, r0, r4, lsr #24 │ │ │ │ - eoreq r8, sp, r8, lsr #26 │ │ │ │ - eoreq r4, lr, r4, ror #27 │ │ │ │ - andeq r0, r5, r2, lsr pc │ │ │ │ - eorseq r6, r0, r0, lsl #24 │ │ │ │ - eoreq r8, sp, r4, lsl #26 │ │ │ │ - eoreq r4, lr, r4, lsl #25 │ │ │ │ - andeq r0, r5, ip, lsl #29 │ │ │ │ - @ instruction: 0x00306bdc │ │ │ │ - eoreq r8, sp, r0, ror #25 │ │ │ │ - eoreq r3, lr, r4, asr sl │ │ │ │ - andeq r0, r5, ip, lsl #28 │ │ │ │ - @ instruction: 0x00306bb8 │ │ │ │ - @ instruction: 0x002d8cbc │ │ │ │ - eoreq r4, lr, ip, lsr #24 │ │ │ │ - andeq r0, r5, lr, ror lr │ │ │ │ - mlaseq r0, r4, fp, r6 │ │ │ │ - mlaeq sp, r8, ip, r8 │ │ │ │ - eoreq r4, lr, r8, lsr ip │ │ │ │ - andeq r0, r5, fp, lsr #29 │ │ │ │ - eorseq r6, r0, r0, ror fp │ │ │ │ - eoreq r8, sp, r4, ror ip │ │ │ │ - eoreq r3, lr, r0, lsl #9 │ │ │ │ - andeq r0, r5, r4, lsr #30 │ │ │ │ - eorseq r6, r0, ip, asr #22 │ │ │ │ - eoreq r8, sp, r0, asr ip │ │ │ │ + eoreq sp, sp, r4, lsl r2 │ │ │ │ + @ instruction: 0x002e38b0 │ │ │ │ + eoreq r3, lr, ip, lsl #17 │ │ │ │ + eorseq r7, r0, ip, lsr #4 │ │ │ │ + eoreq r9, sp, r0, lsr r3 │ │ │ │ + mlaeq lr, r4, r3, r5 │ │ │ │ + strdeq r0, [r5], -r5 │ │ │ │ + eorseq r7, r0, r8, lsl #4 │ │ │ │ + eoreq r9, sp, ip, lsl #6 │ │ │ │ strdeq r4, [lr], -ip @ │ │ │ │ - andeq r0, r5, r3, lsr #30 │ │ │ │ - eorseq r6, r0, r8, lsr #22 │ │ │ │ - eoreq r8, sp, ip, lsr #24 │ │ │ │ - strdeq r8, [sp], -r8 @ │ │ │ │ - ldrdeq r0, [r5], -sl │ │ │ │ - eorseq r6, r0, r4, lsl #22 │ │ │ │ - eoreq r8, sp, r8, lsl #24 │ │ │ │ - mlaeq lr, r8, fp, r4 │ │ │ │ - andeq r0, r5, sp, lsl #29 │ │ │ │ - eorseq r6, r0, r0, ror #21 │ │ │ │ - eoreq r8, sp, r4, ror #23 │ │ │ │ - eoreq r4, lr, r4, asr ip │ │ │ │ - andeq r0, r5, lr, ror #29 │ │ │ │ - @ instruction: 0x00306abc │ │ │ │ - eoreq r8, sp, r0, asr #23 │ │ │ │ - eoreq r4, lr, r0, lsr #22 │ │ │ │ - andeq r0, r5, sp, ror lr │ │ │ │ - mlaseq r0, r8, sl, r6 │ │ │ │ - mlaeq sp, ip, fp, r8 │ │ │ │ - eoreq r4, lr, r4, lsr #23 │ │ │ │ - ldrdeq r0, [r5], -sl │ │ │ │ - eorseq r6, r0, r4, ror sl │ │ │ │ - eoreq r8, sp, r8, ror fp │ │ │ │ - eoreq r4, lr, r4, lsr #22 │ │ │ │ - ldrdeq r0, [r5], -r9 │ │ │ │ - ldr r3, [pc, #-644] @ 11b934 │ │ │ │ - ldr r2, [pc, #-680] @ 11b914 │ │ │ │ + strdeq r0, [r5], -r3 │ │ │ │ + eorseq r7, r0, r4, ror #3 │ │ │ │ + eoreq r9, sp, r8, ror #5 │ │ │ │ + @ instruction: 0x002e53b4 │ │ │ │ + andeq r0, r5, ip, lsr pc │ │ │ │ + eorseq r7, r0, r0, asr #3 │ │ │ │ + eoreq r9, sp, r4, asr #5 │ │ │ │ + ldrdeq r3, [lr], -r4 @ │ │ │ │ + andeq r0, r5, r9, lsl #28 │ │ │ │ + mlaseq r0, ip, r1, r7 │ │ │ │ + eoreq r9, sp, r0, lsr #5 │ │ │ │ + eoreq r4, lr, ip, lsl #5 │ │ │ │ + andeq r0, r5, r4, ror #28 │ │ │ │ + eorseq r7, r0, r8, ror r1 │ │ │ │ + eoreq r9, sp, ip, ror r2 │ │ │ │ + eoreq r5, lr, r0, ror r1 │ │ │ │ + andeq r0, r5, r1, asr lr │ │ │ │ + eorseq r7, r0, r4, asr r1 │ │ │ │ + eoreq r9, sp, r8, asr r2 │ │ │ │ + strdeq r5, [lr], -r0 @ │ │ │ │ + andeq r0, r5, r0, asr lr │ │ │ │ + eorseq r7, r0, r0, lsr r1 │ │ │ │ + eoreq r9, sp, r4, lsr r2 │ │ │ │ + strdeq r5, [lr], -r0 @ │ │ │ │ + andeq r0, r5, fp, lsr pc │ │ │ │ + eorseq r7, r0, ip, lsl #2 │ │ │ │ + eoreq r9, sp, r0, lsl r2 │ │ │ │ + mlaeq lr, r0, r1, r5 │ │ │ │ + muleq r5, r5, lr │ │ │ │ + eorseq r7, r0, r8, ror #1 │ │ │ │ + eoreq r9, sp, ip, ror #3 │ │ │ │ + eoreq r3, lr, r0, ror #30 │ │ │ │ + andeq r0, r5, r5, lsl lr │ │ │ │ + eorseq r7, r0, r4, asr #1 │ │ │ │ + eoreq r9, sp, r8, asr #3 │ │ │ │ + eoreq r5, lr, r8, lsr r1 │ │ │ │ + andeq r0, r5, r7, lsl #29 │ │ │ │ + eorseq r7, r0, r0, lsr #1 │ │ │ │ + eoreq r9, sp, r4, lsr #3 │ │ │ │ + eoreq r5, lr, r4, asr #2 │ │ │ │ + @ instruction: 0x00050eb4 │ │ │ │ + eorseq r7, r0, ip, ror r0 │ │ │ │ + eoreq r9, sp, r0, lsl #3 │ │ │ │ + eoreq r3, lr, ip, lsl #19 │ │ │ │ + andeq r0, r5, sp, lsr #30 │ │ │ │ + eorseq r7, r0, r8, asr r0 │ │ │ │ + eoreq r9, sp, ip, asr r1 │ │ │ │ + eoreq r5, lr, r8, lsl #4 │ │ │ │ + andeq r0, r5, ip, lsr #30 │ │ │ │ + eorseq r7, r0, r4, lsr r0 │ │ │ │ + eoreq r9, sp, r8, lsr r1 │ │ │ │ + eoreq r9, sp, r4, lsl #4 │ │ │ │ + andeq r0, r5, r3, ror #27 │ │ │ │ + eorseq r7, r0, r0, lsl r0 │ │ │ │ + eoreq r9, sp, r4, lsl r1 │ │ │ │ + eoreq r5, lr, r4, lsr #1 │ │ │ │ + muleq r5, r6, lr │ │ │ │ + eorseq r6, r0, ip, ror #31 │ │ │ │ + strdeq r9, [sp], -r0 @ │ │ │ │ + eoreq r5, lr, r0, ror #2 │ │ │ │ + strdeq r0, [r5], -r7 │ │ │ │ + eorseq r6, r0, r8, asr #31 │ │ │ │ + eoreq r9, sp, ip, asr #1 │ │ │ │ + eoreq r5, lr, ip, lsr #32 │ │ │ │ + andeq r0, r5, r6, lsl #29 │ │ │ │ + eorseq r6, r0, r4, lsr #31 │ │ │ │ + eoreq r9, sp, r8, lsr #1 │ │ │ │ + strheq r5, [lr], -r0 @ │ │ │ │ + andeq r0, r5, r3, ror #29 │ │ │ │ + eorseq r6, r0, r0, lsl #31 │ │ │ │ + eoreq r9, sp, r4, lsl #1 │ │ │ │ + eoreq r5, lr, r0, lsr r0 │ │ │ │ + andeq r0, r5, r2, ror #29 │ │ │ │ + ldr r3, [pc, #-644] @ 11b960 │ │ │ │ + ldr r2, [pc, #-680] @ 11b940 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-684] @ 11b918 │ │ │ │ + ldr r1, [pc, #-684] @ 11b944 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #-700] @ 11b91c │ │ │ │ - ldr r3, [pc, #-700] @ 11b920 │ │ │ │ + ldr r0, [pc, #-700] @ 11b948 │ │ │ │ + ldr r3, [pc, #-700] @ 11b94c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ - b 11ac54 │ │ │ │ + b 11ac80 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11b0a0 │ │ │ │ + b 11b0cc │ │ │ │ str r1, [sp, #8] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ - b 11abb4 │ │ │ │ + b 11abe0 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11b03c │ │ │ │ + b 11b068 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11b07c │ │ │ │ + b 11b0a8 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11b060 │ │ │ │ + b 11b08c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11b724 │ │ │ │ + b 11b750 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11b708 │ │ │ │ + b 11b734 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11b6ec │ │ │ │ + b 11b718 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ - b 11b504 │ │ │ │ + b 11b530 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11a9bc │ │ │ │ + b 11a9e8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11a994 │ │ │ │ + b 11a9c0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11a9e4 │ │ │ │ - ldr r3, [pc, #-872] @ 11b934 │ │ │ │ - ldr r2, [pc, #-892] @ 11b924 │ │ │ │ + b 11aa10 │ │ │ │ + ldr r3, [pc, #-872] @ 11b960 │ │ │ │ + ldr r2, [pc, #-892] @ 11b950 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-896] @ 11b928 │ │ │ │ + ldr r1, [pc, #-896] @ 11b954 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mvn r3, #0 │ │ │ │ - ldr r0, [pc, #-908] @ 11b92c │ │ │ │ + ldr r0, [pc, #-908] @ 11b958 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #-912] @ 11b930 │ │ │ │ + ldr r3, [pc, #-912] @ 11b95c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 11b4bc │ │ │ │ - b 11b0a4 │ │ │ │ + beq 11b4e8 │ │ │ │ + b 11b0d0 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11b0fc │ │ │ │ + b 11b128 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11b0d8 │ │ │ │ + b 11b104 │ │ │ │ bl aa3f4 │ │ │ │ ldr r5, [r4, #56] @ 0x38 │ │ │ │ ldr sl, [r4, #60] @ 0x3c │ │ │ │ cmp r5, #0 │ │ │ │ ldr r9, [r4, #64] @ 0x40 │ │ │ │ - beq 11c388 │ │ │ │ + beq 11c3b4 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp sl, #0 │ │ │ │ - beq 11c55c │ │ │ │ + beq 11c588 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [sl] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 11c658 │ │ │ │ + beq 11c684 │ │ │ │ ldr r3, [r9] │ │ │ │ str r5, [sp, #32] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ add r3, sp, #32 │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ @@ -210756,636 +210767,636 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ bl aa4f0 │ │ │ │ ldrd sl, [sp, #64] @ 0x40 │ │ │ │ ldr r9, [sp, #72] @ 0x48 │ │ │ │ - b 11ab18 │ │ │ │ + b 11ab44 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11b1a0 │ │ │ │ - ldr r3, [pc, #-1144] @ 11b934 │ │ │ │ - ldr r2, [pc, #-1144] @ 11b938 │ │ │ │ + b 11b1cc │ │ │ │ + ldr r3, [pc, #-1144] @ 11b960 │ │ │ │ + ldr r2, [pc, #-1144] @ 11b964 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-1148] @ 11b93c │ │ │ │ + ldr r1, [pc, #-1148] @ 11b968 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #-1164] @ 11b940 │ │ │ │ - ldr r3, [pc, #-1164] @ 11b944 │ │ │ │ + ldr r0, [pc, #-1164] @ 11b96c │ │ │ │ + ldr r3, [pc, #-1164] @ 11b970 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 11b854 │ │ │ │ + b 11b880 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11ac0c │ │ │ │ + b 11ac38 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11ac54 │ │ │ │ + b 11ac80 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11ac30 │ │ │ │ + b 11ac5c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11af94 │ │ │ │ + b 11afc0 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11af78 │ │ │ │ + b 11afa4 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11af5c │ │ │ │ - ldr r3, [pc, #-980] @ 11ba60 │ │ │ │ - ldr r2, [pc, #-1264] @ 11b948 │ │ │ │ + b 11af88 │ │ │ │ + ldr r3, [pc, #-980] @ 11ba8c │ │ │ │ + ldr r2, [pc, #-1264] @ 11b974 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-1268] @ 11b94c │ │ │ │ + ldr r1, [pc, #-1268] @ 11b978 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #-1284] @ 11b950 │ │ │ │ - ldr r3, [pc, #-1284] @ 11b954 │ │ │ │ + ldr r0, [pc, #-1284] @ 11b97c │ │ │ │ + ldr r3, [pc, #-1284] @ 11b980 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 11b664 │ │ │ │ + b 11b690 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11b21c │ │ │ │ - ldr r3, [pc, #-1080] @ 11ba60 │ │ │ │ - ldr r2, [pc, #-1348] @ 11b958 │ │ │ │ + b 11b248 │ │ │ │ + ldr r3, [pc, #-1080] @ 11ba8c │ │ │ │ + ldr r2, [pc, #-1348] @ 11b984 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-1352] @ 11b95c │ │ │ │ + ldr r1, [pc, #-1352] @ 11b988 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #-1368] @ 11b960 │ │ │ │ - ldr r3, [pc, #-1368] @ 11b964 │ │ │ │ + ldr r0, [pc, #-1368] @ 11b98c │ │ │ │ + ldr r3, [pc, #-1368] @ 11b990 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ - b 11b664 │ │ │ │ - ldr r3, [pc, #-1176] @ 11ba60 │ │ │ │ - ldr r1, [pc, #-1428] @ 11b968 │ │ │ │ + b 11b690 │ │ │ │ + ldr r3, [pc, #-1176] @ 11ba8c │ │ │ │ + ldr r1, [pc, #-1428] @ 11b994 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1432] @ 11b96c │ │ │ │ + ldr r0, [pc, #-1432] @ 11b998 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ - b 11b664 │ │ │ │ - ldr r3, [pc, #-1248] @ 11ba60 │ │ │ │ - ldr r2, [pc, #-1492] @ 11b970 │ │ │ │ + b 11b690 │ │ │ │ + ldr r3, [pc, #-1248] @ 11ba8c │ │ │ │ + ldr r2, [pc, #-1492] @ 11b99c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-1496] @ 11b974 │ │ │ │ + ldr r1, [pc, #-1496] @ 11b9a0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #-1512] @ 11b978 │ │ │ │ - ldr r3, [pc, #-1512] @ 11b97c │ │ │ │ + ldr r0, [pc, #-1512] @ 11b9a4 │ │ │ │ + ldr r3, [pc, #-1512] @ 11b9a8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 11bcd0 │ │ │ │ - ldr r3, [pc, #-1312] @ 11ba60 │ │ │ │ - ldr r1, [pc, #-1540] @ 11b980 │ │ │ │ + b 11bcfc │ │ │ │ + ldr r3, [pc, #-1312] @ 11ba8c │ │ │ │ + ldr r1, [pc, #-1540] @ 11b9ac │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1544] @ 11b984 │ │ │ │ + ldr r0, [pc, #-1544] @ 11b9b0 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 11b664 │ │ │ │ - ldr r3, [pc, #-1352] @ 11ba60 │ │ │ │ - ldr r2, [pc, #-1572] @ 11b988 │ │ │ │ + b 11b690 │ │ │ │ + ldr r3, [pc, #-1352] @ 11ba8c │ │ │ │ + ldr r2, [pc, #-1572] @ 11b9b4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-1576] @ 11b98c │ │ │ │ + ldr r1, [pc, #-1576] @ 11b9b8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #-1592] @ 11b990 │ │ │ │ - ldr r3, [pc, #-1592] @ 11b994 │ │ │ │ + ldr r0, [pc, #-1592] @ 11b9bc │ │ │ │ + ldr r3, [pc, #-1592] @ 11b9c0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 11bcd8 │ │ │ │ - ldr r3, [pc, #-1432] @ 11ba60 │ │ │ │ - ldr r1, [pc, #-1636] @ 11b998 │ │ │ │ + b 11bd04 │ │ │ │ + ldr r3, [pc, #-1432] @ 11ba8c │ │ │ │ + ldr r1, [pc, #-1636] @ 11b9c4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1640] @ 11b99c │ │ │ │ + ldr r0, [pc, #-1640] @ 11b9c8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 11bcd8 │ │ │ │ + b 11bd04 │ │ │ │ ldr r8, [r0, #40] @ 0x28 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 11c4a8 │ │ │ │ + beq 11c4d4 │ │ │ │ ldr r2, [r8] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 11b2f0 │ │ │ │ - b 11b314 │ │ │ │ - ldr r3, [pc, #-1516] @ 11ba60 │ │ │ │ + bne 11b31c │ │ │ │ + b 11b340 │ │ │ │ + ldr r3, [pc, #-1516] @ 11ba8c │ │ │ │ mvn r2, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [r3] │ │ │ │ str r2, [sp, #4] │ │ │ │ - ldr r3, [pc, #-1732] @ 11b9a0 │ │ │ │ - ldr r2, [pc, #-1732] @ 11b9a4 │ │ │ │ - ldr r1, [pc, #-1732] @ 11b9a8 │ │ │ │ - ldr r0, [pc, #-1732] @ 11b9ac │ │ │ │ + ldr r3, [pc, #-1732] @ 11b9cc │ │ │ │ + ldr r2, [pc, #-1732] @ 11b9d0 │ │ │ │ + ldr r1, [pc, #-1732] @ 11b9d4 │ │ │ │ + ldr r0, [pc, #-1732] @ 11b9d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 11b724 │ │ │ │ - ldr r3, [pc, #-1580] @ 11ba60 │ │ │ │ + b 11b750 │ │ │ │ + ldr r3, [pc, #-1580] @ 11ba8c │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #-1768] @ 11b9b0 │ │ │ │ + ldr r3, [pc, #-1768] @ 11b9dc │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #-1780] @ 11b9b4 │ │ │ │ - ldr r1, [pc, #-1780] @ 11b9b8 │ │ │ │ - ldr r0, [pc, #-1780] @ 11b9bc │ │ │ │ + ldr r2, [pc, #-1780] @ 11b9e0 │ │ │ │ + ldr r1, [pc, #-1780] @ 11b9e4 │ │ │ │ + ldr r0, [pc, #-1780] @ 11b9e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 11b5b0 │ │ │ │ + b 11b5dc │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11b43c │ │ │ │ + b 11b468 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11b404 │ │ │ │ - ldr r3, [pc, #-1668] @ 11ba60 │ │ │ │ - ldr r1, [pc, #-1832] @ 11b9c0 │ │ │ │ + b 11b430 │ │ │ │ + ldr r3, [pc, #-1668] @ 11ba8c │ │ │ │ + ldr r1, [pc, #-1832] @ 11b9ec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1836] @ 11b9c4 │ │ │ │ + ldr r0, [pc, #-1836] @ 11b9f0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 11b4bc │ │ │ │ + b 11b4e8 │ │ │ │ ldr r3, [r8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #-1892] @ 11b9c8 │ │ │ │ - ldr r3, [pc, #-1892] @ 11b9cc │ │ │ │ - ldr r1, [pc, #-1892] @ 11b9d0 │ │ │ │ - ldr r0, [pc, #-1892] @ 11b9d4 │ │ │ │ + ldr r2, [pc, #-1892] @ 11b9f4 │ │ │ │ + ldr r3, [pc, #-1892] @ 11b9f8 │ │ │ │ + ldr r1, [pc, #-1892] @ 11b9fc │ │ │ │ + ldr r0, [pc, #-1892] @ 11ba00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 11bd00 │ │ │ │ - ldr r3, [pc, #-1780] @ 11ba60 │ │ │ │ + b 11bd2c │ │ │ │ + ldr r3, [pc, #-1780] @ 11ba8c │ │ │ │ mvn r2, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [r3] │ │ │ │ str r2, [sp, #4] │ │ │ │ - ldr r3, [pc, #-1940] @ 11b9d8 │ │ │ │ - ldr r2, [pc, #-1940] @ 11b9dc │ │ │ │ - ldr r1, [pc, #-1940] @ 11b9e0 │ │ │ │ - ldr r0, [pc, #-1940] @ 11b9e4 │ │ │ │ + ldr r3, [pc, #-1940] @ 11ba04 │ │ │ │ + ldr r2, [pc, #-1940] @ 11ba08 │ │ │ │ + ldr r1, [pc, #-1940] @ 11ba0c │ │ │ │ + ldr r0, [pc, #-1940] @ 11ba10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 11b724 │ │ │ │ - ldr r3, [pc, #-1844] @ 11ba60 │ │ │ │ - ldr r1, [pc, #-1968] @ 11b9e8 │ │ │ │ + b 11b750 │ │ │ │ + ldr r3, [pc, #-1844] @ 11ba8c │ │ │ │ + ldr r1, [pc, #-1968] @ 11ba14 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1972] @ 11b9ec │ │ │ │ + ldr r0, [pc, #-1972] @ 11ba18 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 11b4bc │ │ │ │ + b 11b4e8 │ │ │ │ ldr r3, [r8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #-2036] @ 11b9f0 │ │ │ │ - ldr r3, [pc, #-2036] @ 11b9f4 │ │ │ │ - ldr r1, [pc, #-2036] @ 11b9f8 │ │ │ │ - ldr r0, [pc, #-2036] @ 11b9fc │ │ │ │ + ldr r2, [pc, #-2036] @ 11ba1c │ │ │ │ + ldr r3, [pc, #-2036] @ 11ba20 │ │ │ │ + ldr r1, [pc, #-2036] @ 11ba24 │ │ │ │ + ldr r0, [pc, #-2036] @ 11ba28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 11bd00 │ │ │ │ - ldr r1, [pc, #-2068] @ 11ba00 │ │ │ │ - ldr r0, [pc, #-2068] @ 11ba04 │ │ │ │ + b 11bd2c │ │ │ │ + ldr r1, [pc, #-2068] @ 11ba2c │ │ │ │ + ldr r0, [pc, #-2068] @ 11ba30 │ │ │ │ ldr r3, [r8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ bl b6f00 │ │ │ │ - b 11bd00 │ │ │ │ + b 11bd2c │ │ │ │ str r0, [sp, #8] │ │ │ │ bl a4704 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - b 11aa58 │ │ │ │ + b 11aa84 │ │ │ │ ldr r7, [r8, #12] │ │ │ │ ldr r0, [r7, #28] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 11c258 │ │ │ │ + beq 11c284 │ │ │ │ ldr r2, [r0] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 11b3d4 │ │ │ │ + bne 11b400 │ │ │ │ str sl, [r7, #28] │ │ │ │ - b 11b404 │ │ │ │ - ldr r3, [pc, #-2056] @ 11ba60 │ │ │ │ - ldr r1, [pc, #-2148] @ 11ba08 │ │ │ │ + b 11b430 │ │ │ │ + ldr r3, [pc, #-2056] @ 11ba8c │ │ │ │ + ldr r1, [pc, #-2148] @ 11ba34 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2152] @ 11ba0c │ │ │ │ + ldr r0, [pc, #-2152] @ 11ba38 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 11b4bc │ │ │ │ + b 11b4e8 │ │ │ │ ldr r2, [r8] │ │ │ │ mvn r3, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #-2208] @ 11ba10 │ │ │ │ - ldr r3, [pc, #-2208] @ 11ba14 │ │ │ │ - ldr r1, [pc, #-2208] @ 11ba18 │ │ │ │ - ldr r0, [pc, #-2208] @ 11ba1c │ │ │ │ + ldr r2, [pc, #-2208] @ 11ba3c │ │ │ │ + ldr r3, [pc, #-2208] @ 11ba40 │ │ │ │ + ldr r1, [pc, #-2208] @ 11ba44 │ │ │ │ + ldr r0, [pc, #-2208] @ 11ba48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 11bd84 │ │ │ │ - ldr r3, [pc, #-2168] @ 11ba60 │ │ │ │ - ldr r1, [pc, #-2236] @ 11ba20 │ │ │ │ + b 11bdb0 │ │ │ │ + ldr r3, [pc, #-2168] @ 11ba8c │ │ │ │ + ldr r1, [pc, #-2236] @ 11ba4c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2240] @ 11ba24 │ │ │ │ + ldr r0, [pc, #-2240] @ 11ba50 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 11c284 │ │ │ │ + b 11c2b0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11b3e4 │ │ │ │ - ldr r3, [pc, #-2216] @ 11ba60 │ │ │ │ + b 11b410 │ │ │ │ + ldr r3, [pc, #-2216] @ 11ba8c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [r3] │ │ │ │ str r2, [sp, #4] │ │ │ │ - ldr r3, [pc, #-2296] @ 11ba28 │ │ │ │ - ldr r2, [pc, #-2296] @ 11ba2c │ │ │ │ - ldr r1, [pc, #-2296] @ 11ba30 │ │ │ │ - ldr r0, [pc, #-2296] @ 11ba34 │ │ │ │ + ldr r3, [pc, #-2296] @ 11ba54 │ │ │ │ + ldr r2, [pc, #-2296] @ 11ba58 │ │ │ │ + ldr r1, [pc, #-2296] @ 11ba5c │ │ │ │ + ldr r0, [pc, #-2296] @ 11ba60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 11ac54 │ │ │ │ - ldr r3, [pc, #-2280] @ 11ba60 │ │ │ │ - ldr r2, [pc, #-2324] @ 11ba38 │ │ │ │ + b 11ac80 │ │ │ │ + ldr r3, [pc, #-2280] @ 11ba8c │ │ │ │ + ldr r2, [pc, #-2324] @ 11ba64 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-2328] @ 11ba3c │ │ │ │ + ldr r1, [pc, #-2328] @ 11ba68 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #-2344] @ 11ba40 │ │ │ │ - ldr r3, [pc, #-2344] @ 11ba44 │ │ │ │ + ldr r0, [pc, #-2344] @ 11ba6c │ │ │ │ + ldr r3, [pc, #-2344] @ 11ba70 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 11ac54 │ │ │ │ + b 11ac80 │ │ │ │ ldr r2, [r8] │ │ │ │ mvn r3, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #-2392] @ 11ba48 │ │ │ │ - ldr r3, [pc, #-2392] @ 11ba4c │ │ │ │ - ldr r1, [pc, #-2392] @ 11ba50 │ │ │ │ - ldr r0, [pc, #-2392] @ 11ba54 │ │ │ │ + ldr r2, [pc, #-2392] @ 11ba74 │ │ │ │ + ldr r3, [pc, #-2392] @ 11ba78 │ │ │ │ + ldr r1, [pc, #-2392] @ 11ba7c │ │ │ │ + ldr r0, [pc, #-2392] @ 11ba80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 11bd84 │ │ │ │ + b 11bdb0 │ │ │ │ str r0, [sp, #8] │ │ │ │ bl a4704 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - b 11b328 │ │ │ │ - ldr r3, [pc, #-2424] @ 11ba60 │ │ │ │ - ldr r1, [pc, #-2436] @ 11ba58 │ │ │ │ + b 11b354 │ │ │ │ + ldr r3, [pc, #-2424] @ 11ba8c │ │ │ │ + ldr r1, [pc, #-2436] @ 11ba84 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2440] @ 11ba5c │ │ │ │ + ldr r0, [pc, #-2440] @ 11ba88 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 11ac54 │ │ │ │ - ldr r3, [pc, #-2464] @ 11ba60 │ │ │ │ - ldr r2, [pc, #-2464] @ 11ba64 │ │ │ │ + b 11ac80 │ │ │ │ + ldr r3, [pc, #-2464] @ 11ba8c │ │ │ │ + ldr r2, [pc, #-2464] @ 11ba90 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-2468] @ 11ba68 │ │ │ │ - ldr r0, [pc, #-2468] @ 11ba6c │ │ │ │ + ldr r1, [pc, #-2468] @ 11ba94 │ │ │ │ + ldr r0, [pc, #-2468] @ 11ba98 │ │ │ │ add r2, pc, r2 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ bl d8818 │ │ │ │ - b 11ac54 │ │ │ │ + b 11ac80 │ │ │ │ bl a4764 │ │ │ │ - b 11b418 │ │ │ │ + b 11b444 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #-2516] @ 11ba70 │ │ │ │ - ldr r1, [pc, #-2516] @ 11ba74 │ │ │ │ - ldr r0, [pc, #-2516] @ 11ba78 │ │ │ │ + ldr r3, [pc, #-2516] @ 11ba9c │ │ │ │ + ldr r1, [pc, #-2516] @ 11baa0 │ │ │ │ + ldr r0, [pc, #-2516] @ 11baa4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-2520] @ 11ba7c │ │ │ │ + ldr r2, [pc, #-2520] @ 11baa8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #804 @ 0x324 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-2536] @ 11ba80 │ │ │ │ - ldr r1, [pc, #-2536] @ 11ba84 │ │ │ │ - ldr r0, [pc, #-2536] @ 11ba88 │ │ │ │ + ldr r3, [pc, #-2536] @ 11baac │ │ │ │ + ldr r1, [pc, #-2536] @ 11bab0 │ │ │ │ + ldr r0, [pc, #-2536] @ 11bab4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-2540] @ 11ba8c │ │ │ │ + ldr r2, [pc, #-2540] @ 11bab8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #804 @ 0x324 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-2556] @ 11ba90 │ │ │ │ - ldr r1, [pc, #-2556] @ 11ba94 │ │ │ │ - ldr r0, [pc, #-2556] @ 11ba98 │ │ │ │ + ldr r3, [pc, #-2556] @ 11babc │ │ │ │ + ldr r1, [pc, #-2556] @ 11bac0 │ │ │ │ + ldr r0, [pc, #-2556] @ 11bac4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-2560] @ 11ba9c │ │ │ │ + ldr r2, [pc, #-2560] @ 11bac8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #804 @ 0x324 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-2576] @ 11baa0 │ │ │ │ - ldr r1, [pc, #-2576] @ 11baa4 │ │ │ │ - ldr r0, [pc, #-2576] @ 11baa8 │ │ │ │ + ldr r3, [pc, #-2576] @ 11bacc │ │ │ │ + ldr r1, [pc, #-2576] @ 11bad0 │ │ │ │ + ldr r0, [pc, #-2576] @ 11bad4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-2580] @ 11baac │ │ │ │ + ldr r2, [pc, #-2580] @ 11bad8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #804 @ 0x324 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-2596] @ 11bab0 │ │ │ │ - ldr r1, [pc, #-2596] @ 11bab4 │ │ │ │ - ldr r0, [pc, #-2596] @ 11bab8 │ │ │ │ + ldr r3, [pc, #-2596] @ 11badc │ │ │ │ + ldr r1, [pc, #-2596] @ 11bae0 │ │ │ │ + ldr r0, [pc, #-2596] @ 11bae4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-2600] @ 11babc │ │ │ │ + ldr r2, [pc, #-2600] @ 11bae8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #804 @ 0x324 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-2616] @ 11bac0 │ │ │ │ - ldr r1, [pc, #-2616] @ 11bac4 │ │ │ │ - ldr r0, [pc, #-2616] @ 11bac8 │ │ │ │ + ldr r3, [pc, #-2616] @ 11baec │ │ │ │ + ldr r1, [pc, #-2616] @ 11baf0 │ │ │ │ + ldr r0, [pc, #-2616] @ 11baf4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-2620] @ 11bacc │ │ │ │ + ldr r2, [pc, #-2620] @ 11baf8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #804 @ 0x324 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-2636] @ 11bad0 │ │ │ │ - ldr r1, [pc, #-2636] @ 11bad4 │ │ │ │ - ldr r0, [pc, #-2636] @ 11bad8 │ │ │ │ + ldr r3, [pc, #-2636] @ 11bafc │ │ │ │ + ldr r1, [pc, #-2636] @ 11bb00 │ │ │ │ + ldr r0, [pc, #-2636] @ 11bb04 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-2640] @ 11badc │ │ │ │ + ldr r2, [pc, #-2640] @ 11bb08 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #804 @ 0x324 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-2656] @ 11bae0 │ │ │ │ - ldr r1, [pc, #-2656] @ 11bae4 │ │ │ │ - ldr r0, [pc, #-2656] @ 11bae8 │ │ │ │ + ldr r3, [pc, #-2656] @ 11bb0c │ │ │ │ + ldr r1, [pc, #-2656] @ 11bb10 │ │ │ │ + ldr r0, [pc, #-2656] @ 11bb14 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-2660] @ 11baec │ │ │ │ + ldr r2, [pc, #-2660] @ 11bb18 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #804 @ 0x324 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-2676] @ 11baf0 │ │ │ │ - ldr r1, [pc, #-2676] @ 11baf4 │ │ │ │ - ldr r0, [pc, #-2676] @ 11baf8 │ │ │ │ + ldr r3, [pc, #-2676] @ 11bb1c │ │ │ │ + ldr r1, [pc, #-2676] @ 11bb20 │ │ │ │ + ldr r0, [pc, #-2676] @ 11bb24 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-2680] @ 11bafc │ │ │ │ + ldr r2, [pc, #-2680] @ 11bb28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #804 @ 0x324 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-2696] @ 11bb00 │ │ │ │ - ldr r1, [pc, #-2696] @ 11bb04 │ │ │ │ - ldr r0, [pc, #-2696] @ 11bb08 │ │ │ │ + ldr r3, [pc, #-2696] @ 11bb2c │ │ │ │ + ldr r1, [pc, #-2696] @ 11bb30 │ │ │ │ + ldr r0, [pc, #-2696] @ 11bb34 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-2700] @ 11bb0c │ │ │ │ + ldr r2, [pc, #-2700] @ 11bb38 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #804 @ 0x324 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-2716] @ 11bb10 │ │ │ │ - ldr r1, [pc, #-2716] @ 11bb14 │ │ │ │ - ldr r0, [pc, #-2716] @ 11bb18 │ │ │ │ + ldr r3, [pc, #-2716] @ 11bb3c │ │ │ │ + ldr r1, [pc, #-2716] @ 11bb40 │ │ │ │ + ldr r0, [pc, #-2716] @ 11bb44 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-2720] @ 11bb1c │ │ │ │ + ldr r2, [pc, #-2720] @ 11bb48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #804 @ 0x324 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-2736] @ 11bb20 │ │ │ │ - ldr r1, [pc, #-2736] @ 11bb24 │ │ │ │ - ldr r0, [pc, #-2736] @ 11bb28 │ │ │ │ + ldr r3, [pc, #-2736] @ 11bb4c │ │ │ │ + ldr r1, [pc, #-2736] @ 11bb50 │ │ │ │ + ldr r0, [pc, #-2736] @ 11bb54 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-2740] @ 11bb2c │ │ │ │ + ldr r2, [pc, #-2740] @ 11bb58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #804 @ 0x324 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-2756] @ 11bb30 │ │ │ │ - ldr r1, [pc, #-2756] @ 11bb34 │ │ │ │ - ldr r0, [pc, #-2756] @ 11bb38 │ │ │ │ + ldr r3, [pc, #-2756] @ 11bb5c │ │ │ │ + ldr r1, [pc, #-2756] @ 11bb60 │ │ │ │ + ldr r0, [pc, #-2756] @ 11bb64 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-2760] @ 11bb3c │ │ │ │ + ldr r2, [pc, #-2760] @ 11bb68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #804 @ 0x324 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-2776] @ 11bb40 │ │ │ │ - ldr r1, [pc, #-2776] @ 11bb44 │ │ │ │ - ldr r0, [pc, #-2776] @ 11bb48 │ │ │ │ + ldr r3, [pc, #-2776] @ 11bb6c │ │ │ │ + ldr r1, [pc, #-2776] @ 11bb70 │ │ │ │ + ldr r0, [pc, #-2776] @ 11bb74 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-2780] @ 11bb4c │ │ │ │ + ldr r2, [pc, #-2780] @ 11bb78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #804 @ 0x324 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-2796] @ 11bb50 │ │ │ │ - ldr r1, [pc, #-2796] @ 11bb54 │ │ │ │ - ldr r0, [pc, #-2796] @ 11bb58 │ │ │ │ + ldr r3, [pc, #-2796] @ 11bb7c │ │ │ │ + ldr r1, [pc, #-2796] @ 11bb80 │ │ │ │ + ldr r0, [pc, #-2796] @ 11bb84 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-2800] @ 11bb5c │ │ │ │ + ldr r2, [pc, #-2800] @ 11bb88 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #804 @ 0x324 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-2816] @ 11bb60 │ │ │ │ - ldr r1, [pc, #-2816] @ 11bb64 │ │ │ │ - ldr r0, [pc, #-2816] @ 11bb68 │ │ │ │ + ldr r3, [pc, #-2816] @ 11bb8c │ │ │ │ + ldr r1, [pc, #-2816] @ 11bb90 │ │ │ │ + ldr r0, [pc, #-2816] @ 11bb94 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-2820] @ 11bb6c │ │ │ │ + ldr r2, [pc, #-2820] @ 11bb98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #804 @ 0x324 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-2836] @ 11bb70 │ │ │ │ - ldr r1, [pc, #-2836] @ 11bb74 │ │ │ │ - ldr r0, [pc, #-2836] @ 11bb78 │ │ │ │ + ldr r3, [pc, #-2836] @ 11bb9c │ │ │ │ + ldr r1, [pc, #-2836] @ 11bba0 │ │ │ │ + ldr r0, [pc, #-2836] @ 11bba4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-2840] @ 11bb7c │ │ │ │ + ldr r2, [pc, #-2840] @ 11bba8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #804 @ 0x324 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-2856] @ 11bb80 │ │ │ │ - ldr r1, [pc, #-2856] @ 11bb84 │ │ │ │ - ldr r0, [pc, #-2856] @ 11bb88 │ │ │ │ + ldr r3, [pc, #-2856] @ 11bbac │ │ │ │ + ldr r1, [pc, #-2856] @ 11bbb0 │ │ │ │ + ldr r0, [pc, #-2856] @ 11bbb4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-2860] @ 11bb8c │ │ │ │ + ldr r2, [pc, #-2860] @ 11bbb8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #804 @ 0x324 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-2876] @ 11bb90 │ │ │ │ - ldr r1, [pc, #-2876] @ 11bb94 │ │ │ │ - ldr r0, [pc, #-2876] @ 11bb98 │ │ │ │ + ldr r3, [pc, #-2876] @ 11bbbc │ │ │ │ + ldr r1, [pc, #-2876] @ 11bbc0 │ │ │ │ + ldr r0, [pc, #-2876] @ 11bbc4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-2880] @ 11bb9c │ │ │ │ + ldr r2, [pc, #-2880] @ 11bbc8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #804 @ 0x324 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-2896] @ 11bba0 │ │ │ │ - ldr r1, [pc, #-2896] @ 11bba4 │ │ │ │ - ldr r0, [pc, #-2896] @ 11bba8 │ │ │ │ + ldr r3, [pc, #-2896] @ 11bbcc │ │ │ │ + ldr r1, [pc, #-2896] @ 11bbd0 │ │ │ │ + ldr r0, [pc, #-2896] @ 11bbd4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-2900] @ 11bbac │ │ │ │ + ldr r2, [pc, #-2900] @ 11bbd8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #804 @ 0x324 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ │ │ │ │ -0011c70c : │ │ │ │ +0011c738 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr ip, [pc, #172] @ 11c7d0 │ │ │ │ + ldr ip, [pc, #172] @ 11c7fc │ │ │ │ mov lr, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r4, r0 │ │ │ │ mov r0, lr │ │ │ │ - ldr lr, [pc, #156] @ 11c7d4 │ │ │ │ + ldr lr, [pc, #156] @ 11c800 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #1248 @ 0x4e0 │ │ │ │ - ldr ip, [pc, #144] @ 11c7d8 │ │ │ │ + ldr ip, [pc, #144] @ 11c804 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ add ip, sp, #32 │ │ │ │ @@ -211395,1290 +211406,1290 @@ │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #4] │ │ │ │ add ip, sp, #20 │ │ │ │ add r3, r3, #12 │ │ │ │ str ip, [sp] │ │ │ │ bl a31b0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 11c7a0 │ │ │ │ + beq 11c7cc │ │ │ │ add r1, sp, #20 │ │ │ │ ldm r1, {r1, r2, r3, ip} │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 11a8a0 │ │ │ │ - ldr r2, [pc, #52] @ 11c7dc │ │ │ │ - ldr r3, [pc, #44] @ 11c7d8 │ │ │ │ + bl 11a8cc │ │ │ │ + ldr r2, [pc, #52] @ 11c808 │ │ │ │ + ldr r3, [pc, #44] @ 11c804 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 11c7cc │ │ │ │ + bne 11c7f8 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, pc} │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq r8, r3, r4, ror #7 │ │ │ │ - @ instruction: 0x003238b4 │ │ │ │ + @ instruction: 0x003383b8 │ │ │ │ + eorseq r3, r2, r8, lsl #17 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r3, r2, r0, asr r8 │ │ │ │ + eorseq r3, r2, r4, lsr #16 │ │ │ │ │ │ │ │ -0011c7e0 : │ │ │ │ +0011c80c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r3, [pc, #36] @ 11c81c │ │ │ │ - ldr r2, [pc, #36] @ 11c820 │ │ │ │ + ldr r3, [pc, #36] @ 11c848 │ │ │ │ + ldr r2, [pc, #36] @ 11c84c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 11a8a0 │ │ │ │ + bl 11a8cc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - eorseq r3, r2, r0, lsl #16 │ │ │ │ + @ instruction: 0x003237d4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -0011c824 : │ │ │ │ +0011c850 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #132] @ 11c8cc │ │ │ │ + ldr r3, [pc, #132] @ 11c8f8 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1296 @ 0x510 │ │ │ │ mov r0, ip │ │ │ │ add r3, r3, #12 │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #108] @ 11c8d0 │ │ │ │ + ldr r5, [pc, #108] @ 11c8fc │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 11c8c4 │ │ │ │ - ldr r3, [pc, #96] @ 11c8d4 │ │ │ │ + beq 11c8f0 │ │ │ │ + ldr r3, [pc, #96] @ 11c900 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 11c890 │ │ │ │ + bne 11c8bc │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 11c7e0 │ │ │ │ - ldr r0, [pc, #64] @ 11c8d8 │ │ │ │ + b 11c80c │ │ │ │ + ldr r0, [pc, #64] @ 11c904 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #52] @ 11c8dc │ │ │ │ - ldr r1, [pc, #52] @ 11c8e0 │ │ │ │ - ldr r0, [pc, #52] @ 11c8e4 │ │ │ │ + ldr r3, [pc, #52] @ 11c908 │ │ │ │ + ldr r1, [pc, #52] @ 11c90c │ │ │ │ + ldr r0, [pc, #52] @ 11c910 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eorseq r8, r3, r0, asr #5 │ │ │ │ - mlaseq r2, r8, r7, r3 │ │ │ │ + mlaseq r3, r4, r2, r8 │ │ │ │ + eorseq r3, r2, ip, ror #14 │ │ │ │ andeq r0, r0, r4, lsl #23 │ │ │ │ - ldrdeq r2, [lr], -r8 @ │ │ │ │ + eoreq r3, lr, r4, ror #7 │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ - eoreq r3, lr, r4, ror #22 │ │ │ │ - eoreq r2, lr, r4, ror #29 │ │ │ │ + eoreq r4, lr, r0, ror r0 │ │ │ │ + strdeq r3, [lr], -r0 @ │ │ │ │ │ │ │ │ -0011c8e8 : │ │ │ │ +0011c914 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #40] @ 11c928 │ │ │ │ - ldr r3, [pc, #40] @ 11c92c │ │ │ │ + ldr ip, [pc, #40] @ 11c954 │ │ │ │ + ldr r3, [pc, #40] @ 11c958 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 11a8a0 │ │ │ │ + bl 11a8cc │ │ │ │ add sp, sp, #20 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x003236f8 │ │ │ │ + eorseq r3, r2, ip, asr #13 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -0011c930 : │ │ │ │ +0011c95c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #220] @ 11ca30 │ │ │ │ + ldr ip, [pc, #220] @ 11ca5c │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #212] @ 11ca34 │ │ │ │ + ldr r3, [pc, #212] @ 11ca60 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #188] @ 11ca38 │ │ │ │ + ldr r3, [pc, #188] @ 11ca64 │ │ │ │ add ip, sp, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1344 @ 0x540 │ │ │ │ add r3, r3, #12 │ │ │ │ str ip, [sp] │ │ │ │ bl a3100 │ │ │ │ - ldr r5, [pc, #164] @ 11ca3c │ │ │ │ + ldr r5, [pc, #164] @ 11ca68 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 11ca24 │ │ │ │ - ldr r3, [pc, #152] @ 11ca40 │ │ │ │ + beq 11ca50 │ │ │ │ + ldr r3, [pc, #152] @ 11ca6c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 11c9f0 │ │ │ │ + bne 11ca1c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 11c8e8 │ │ │ │ - ldr r2, [pc, #120] @ 11ca44 │ │ │ │ - ldr r3, [pc, #100] @ 11ca34 │ │ │ │ + bl 11c914 │ │ │ │ + ldr r2, [pc, #120] @ 11ca70 │ │ │ │ + ldr r3, [pc, #100] @ 11ca60 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 11ca2c │ │ │ │ + bne 11ca58 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #80] @ 11ca48 │ │ │ │ + ldr r0, [pc, #80] @ 11ca74 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #68] @ 11ca4c │ │ │ │ - ldr r1, [pc, #68] @ 11ca50 │ │ │ │ - ldr r0, [pc, #68] @ 11ca54 │ │ │ │ + ldr r3, [pc, #68] @ 11ca78 │ │ │ │ + ldr r1, [pc, #68] @ 11ca7c │ │ │ │ + ldr r0, [pc, #68] @ 11ca80 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 11c9c4 │ │ │ │ + b 11c9f0 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - mlaseq r2, ip, r6, r3 │ │ │ │ + eorseq r3, r2, r0, ror r6 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r8, r3, ip, lsl #3 │ │ │ │ - eorseq r3, r2, r4, ror #12 │ │ │ │ + eorseq r8, r3, r0, ror #2 │ │ │ │ + eorseq r3, r2, r8, lsr r6 │ │ │ │ andeq r0, r0, r4, lsl #23 │ │ │ │ - eorseq r3, r2, ip, lsr #12 │ │ │ │ - eoreq r2, lr, r8, ror sp │ │ │ │ + eorseq r3, r2, r0, lsl #12 │ │ │ │ + eoreq r3, lr, r4, lsl #5 │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ - eoreq r3, lr, r0, lsl sl │ │ │ │ - eoreq r2, lr, r4, lsl #27 │ │ │ │ + eoreq r3, lr, ip, lsl pc │ │ │ │ + mlaeq lr, r0, r2, r3 │ │ │ │ │ │ │ │ -0011ca58 : │ │ │ │ +0011ca84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r2, #0 │ │ │ │ - ldr r2, [pc, #256] @ 11cb74 │ │ │ │ + ldr r2, [pc, #256] @ 11cba0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, r3 │ │ │ │ - beq 11cb20 │ │ │ │ + beq 11cb4c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - ldr r3, [pc, #224] @ 11cb78 │ │ │ │ + ldr r3, [pc, #224] @ 11cba4 │ │ │ │ ldr r2, [r2, r3] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 11cb08 │ │ │ │ + beq 11cb34 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 11a8a0 │ │ │ │ + bl 11a8cc │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 11cae0 │ │ │ │ + beq 11cb0c │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 11cb58 │ │ │ │ + beq 11cb84 │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11cafc │ │ │ │ + beq 11cb28 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r6] │ │ │ │ - beq 11cb44 │ │ │ │ + beq 11cb70 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2] │ │ │ │ mov r6, r2 │ │ │ │ - b 11cab0 │ │ │ │ - ldr r3, [pc, #80] @ 11cb78 │ │ │ │ + b 11cadc │ │ │ │ + ldr r3, [pc, #80] @ 11cba4 │ │ │ │ ldr r2, [r2, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11cb64 │ │ │ │ + beq 11cb90 │ │ │ │ add r3, r3, #1 │ │ │ │ mov r4, r2 │ │ │ │ str r3, [r2] │ │ │ │ - b 11ca98 │ │ │ │ + b 11cac4 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11cae0 │ │ │ │ + b 11cb0c │ │ │ │ cmp r6, #0 │ │ │ │ mov r4, r2 │ │ │ │ - bne 11caa0 │ │ │ │ - b 11cb18 │ │ │ │ - eorseq r3, r2, r4, lsl #11 │ │ │ │ + bne 11cacc │ │ │ │ + b 11cb44 │ │ │ │ + eorseq r3, r2, r8, asr r5 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -0011cb7c : │ │ │ │ +0011cba8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #252] @ 11cc9c │ │ │ │ + ldr ip, [pc, #252] @ 11ccc8 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #244] @ 11cca0 │ │ │ │ + ldr r3, [pc, #244] @ 11cccc │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #220] @ 11cca4 │ │ │ │ + ldr r3, [pc, #220] @ 11ccd0 │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, sp, #20 │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ add ip, sp, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r3, r3, #12 │ │ │ │ mov ip, #0 │ │ │ │ str ip, [sp, #20] │ │ │ │ str ip, [sp, #24] │ │ │ │ bl a31b0 │ │ │ │ - ldr r5, [pc, #168] @ 11cca8 │ │ │ │ + ldr r5, [pc, #168] @ 11ccd4 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 11cc90 │ │ │ │ - ldr r3, [pc, #156] @ 11ccac │ │ │ │ + beq 11ccbc │ │ │ │ + ldr r3, [pc, #156] @ 11ccd8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 11cc5c │ │ │ │ + bne 11cc88 │ │ │ │ add r1, sp, #16 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ mov r0, r4 │ │ │ │ - bl 11ca58 │ │ │ │ - ldr r2, [pc, #120] @ 11ccb0 │ │ │ │ - ldr r3, [pc, #100] @ 11cca0 │ │ │ │ + bl 11ca84 │ │ │ │ + ldr r2, [pc, #120] @ 11ccdc │ │ │ │ + ldr r3, [pc, #100] @ 11cccc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 11cc98 │ │ │ │ + bne 11ccc4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #80] @ 11ccb4 │ │ │ │ + ldr r0, [pc, #80] @ 11cce0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #68] @ 11ccb8 │ │ │ │ - ldr r1, [pc, #68] @ 11ccbc │ │ │ │ - ldr r0, [pc, #68] @ 11ccc0 │ │ │ │ + ldr r3, [pc, #68] @ 11cce4 │ │ │ │ + ldr r1, [pc, #68] @ 11cce8 │ │ │ │ + ldr r0, [pc, #68] @ 11ccec │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 11cc30 │ │ │ │ + b 11cc5c │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq r3, r2, r0, asr r4 │ │ │ │ + eorseq r3, r2, r4, lsr #8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r7, r3, ip, lsr pc │ │ │ │ - @ instruction: 0x003233fc │ │ │ │ + eorseq r7, r3, r0, lsl pc │ │ │ │ + @ instruction: 0x003233d0 │ │ │ │ andeq r0, r0, r4, lsl #23 │ │ │ │ - eorseq r3, r2, r0, asr #7 │ │ │ │ - eoreq r2, lr, ip, lsl #22 │ │ │ │ + mlaseq r2, r4, r3, r3 │ │ │ │ + eoreq r3, lr, r8, lsl r0 │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ - eoreq r3, lr, ip, lsr #15 │ │ │ │ - eoreq r2, lr, r8, lsl fp │ │ │ │ + @ instruction: 0x002e3cb8 │ │ │ │ + eoreq r3, lr, r4, lsr #32 │ │ │ │ │ │ │ │ -0011ccc4 : │ │ │ │ +0011ccf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ - ldr ip, [pc, #1460] @ 11d290 │ │ │ │ - ldr r1, [pc, #1460] @ 11d294 │ │ │ │ + ldr ip, [pc, #1460] @ 11d2bc │ │ │ │ + ldr r1, [pc, #1460] @ 11d2c0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [ip, r1] │ │ │ │ - ldr r5, [pc, #1452] @ 11d298 │ │ │ │ - ldr r2, [pc, #1452] @ 11d29c │ │ │ │ - ldr r3, [pc, #1452] @ 11d2a0 │ │ │ │ + ldr r5, [pc, #1452] @ 11d2c4 │ │ │ │ + ldr r2, [pc, #1452] @ 11d2c8 │ │ │ │ + ldr r3, [pc, #1452] @ 11d2cc │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r1, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r5, r2] │ │ │ │ ldr r8, [r5, r3] │ │ │ │ ldr r1, [r7, #904] @ 0x388 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r8] │ │ │ │ bl 50378 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 11cf20 │ │ │ │ - ldr r3, [pc, #1400] @ 11d2a4 │ │ │ │ + beq 11cf4c │ │ │ │ + ldr r3, [pc, #1400] @ 11d2d0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 11ca58 │ │ │ │ + bl 11ca84 │ │ │ │ subs r4, r0, #0 │ │ │ │ - bne 11ceb8 │ │ │ │ + bne 11cee4 │ │ │ │ add fp, sp, #8 │ │ │ │ mov r0, fp │ │ │ │ bl aa4f0 │ │ │ │ ldr r1, [r7, #908] @ 0x38c │ │ │ │ ldr r0, [r8] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr r8, [sp, #12] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 11cff0 │ │ │ │ + beq 11d01c │ │ │ │ mov r0, #2 │ │ │ │ bl 4ffe8 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 11d0a8 │ │ │ │ + beq 11d0d4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 11d224 │ │ │ │ - ldr r2, [pc, #1292] @ 11d2a8 │ │ │ │ + beq 11d250 │ │ │ │ + ldr r2, [pc, #1292] @ 11d2d4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 11d26c │ │ │ │ - ldr r2, [pc, #1280] @ 11d2ac │ │ │ │ + beq 11d298 │ │ │ │ + ldr r2, [pc, #1280] @ 11d2d8 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 11d1f8 │ │ │ │ + beq 11d224 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 11d220 │ │ │ │ + ble 11d24c │ │ │ │ cmp r3, #1 │ │ │ │ str r6, [r4, #12] │ │ │ │ - beq 11d220 │ │ │ │ + beq 11d24c │ │ │ │ mov r0, r4 │ │ │ │ str r7, [r4, #16] │ │ │ │ bl aa754 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 11cdf8 │ │ │ │ + beq 11ce24 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 11cfe4 │ │ │ │ + beq 11d010 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 11cf70 │ │ │ │ + beq 11cf9c │ │ │ │ ldm fp, {r0, r1, r2} │ │ │ │ bl aa6bc │ │ │ │ cmp sl, #0 │ │ │ │ - beq 11d1d4 │ │ │ │ + beq 11d200 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11ce2c │ │ │ │ + beq 11ce58 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 11d09c │ │ │ │ + beq 11d0c8 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 11d248 │ │ │ │ + beq 11d274 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11ce50 │ │ │ │ + beq 11ce7c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 11d090 │ │ │ │ + beq 11d0bc │ │ │ │ cmp r9, #0 │ │ │ │ - beq 11d1fc │ │ │ │ + beq 11d228 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11ce74 │ │ │ │ + beq 11cea0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 11d084 │ │ │ │ - ldr r3, [pc, #1064] @ 11d2a4 │ │ │ │ + beq 11d0b0 │ │ │ │ + ldr r3, [pc, #1064] @ 11d2d0 │ │ │ │ ldr r0, [r5, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #1052] @ 11d2b0 │ │ │ │ - ldr r3, [pc, #1020] @ 11d294 │ │ │ │ + ldr r2, [pc, #1052] @ 11d2dc │ │ │ │ + ldr r3, [pc, #1020] @ 11d2c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 11d0f8 │ │ │ │ + bne 11d124 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11cedc │ │ │ │ + beq 11cf08 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bne 11cedc │ │ │ │ + bne 11cf08 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11cf00 │ │ │ │ + beq 11cf2c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 11cf00 │ │ │ │ + bne 11cf2c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [pc, #940] @ 11d2b4 │ │ │ │ - ldr r1, [pc, #940] @ 11d2b8 │ │ │ │ + ldr r3, [pc, #940] @ 11d2e0 │ │ │ │ + ldr r1, [pc, #940] @ 11d2e4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ - b 11ce8c │ │ │ │ + b 11ceb8 │ │ │ │ add fp, sp, #8 │ │ │ │ mov r0, fp │ │ │ │ bl aa4f0 │ │ │ │ ldr r1, [r7, #908] @ 0x38c │ │ │ │ ldr r0, [r8] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr r8, [sp, #12] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - bne 11cd74 │ │ │ │ - ldr r3, [pc, #872] @ 11d2bc │ │ │ │ - ldr r1, [pc, #872] @ 11d2c0 │ │ │ │ - ldr r0, [pc, #872] @ 11d2c4 │ │ │ │ + bne 11cda0 │ │ │ │ + ldr r3, [pc, #872] @ 11d2e8 │ │ │ │ + ldr r1, [pc, #872] @ 11d2ec │ │ │ │ + ldr r0, [pc, #872] @ 11d2f0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #868] @ 11d2c8 │ │ │ │ + ldr r2, [pc, #868] @ 11d2f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #736 @ 0x2e0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ cmp sl, #0 │ │ │ │ - beq 11d18c │ │ │ │ + beq 11d1b8 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11cf94 │ │ │ │ + beq 11cfc0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 11d0b0 │ │ │ │ + beq 11d0dc │ │ │ │ cmp r8, #0 │ │ │ │ - beq 11d168 │ │ │ │ + beq 11d194 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11cfb8 │ │ │ │ + beq 11cfe4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 11d0bc │ │ │ │ + beq 11d0e8 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 11d144 │ │ │ │ + beq 11d170 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11cfdc │ │ │ │ + beq 11d008 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 11d0c8 │ │ │ │ + beq 11d0f4 │ │ │ │ bl aa3f4 │ │ │ │ - b 11cf18 │ │ │ │ + b 11cf44 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11cdf8 │ │ │ │ + b 11ce24 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11d00c │ │ │ │ + beq 11d038 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 11d0ec │ │ │ │ + beq 11d118 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 11d1b0 │ │ │ │ + beq 11d1dc │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11d030 │ │ │ │ + beq 11d05c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 11d0e0 │ │ │ │ + beq 11d10c │ │ │ │ cmp r8, #0 │ │ │ │ - beq 11d120 │ │ │ │ + beq 11d14c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11d054 │ │ │ │ + beq 11d080 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 11d0d4 │ │ │ │ + beq 11d100 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 11d0fc │ │ │ │ + beq 11d128 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11cf18 │ │ │ │ + beq 11cf44 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - bne 11cf18 │ │ │ │ + bne 11cf44 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11cf18 │ │ │ │ + b 11cf44 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11ce74 │ │ │ │ + b 11cea0 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11ce50 │ │ │ │ + b 11ce7c │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11ce2c │ │ │ │ + b 11ce58 │ │ │ │ bl aa8fc │ │ │ │ - b 11cd84 │ │ │ │ + b 11cdb0 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11cf94 │ │ │ │ + b 11cfc0 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11cfb8 │ │ │ │ + b 11cfe4 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11cfdc │ │ │ │ + b 11d008 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11d054 │ │ │ │ + b 11d080 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11d030 │ │ │ │ + b 11d05c │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11d00c │ │ │ │ + b 11d038 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #456] @ 11d2cc │ │ │ │ - ldr r1, [pc, #456] @ 11d2d0 │ │ │ │ - ldr r0, [pc, #456] @ 11d2d4 │ │ │ │ + ldr r3, [pc, #456] @ 11d2f8 │ │ │ │ + ldr r1, [pc, #456] @ 11d2fc │ │ │ │ + ldr r0, [pc, #456] @ 11d300 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #452] @ 11d2d8 │ │ │ │ + ldr r2, [pc, #452] @ 11d304 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #736 @ 0x2e0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #436] @ 11d2dc │ │ │ │ - ldr r1, [pc, #436] @ 11d2e0 │ │ │ │ - ldr r0, [pc, #436] @ 11d2e4 │ │ │ │ + ldr r3, [pc, #436] @ 11d308 │ │ │ │ + ldr r1, [pc, #436] @ 11d30c │ │ │ │ + ldr r0, [pc, #436] @ 11d310 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #432] @ 11d2e8 │ │ │ │ + ldr r2, [pc, #432] @ 11d314 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #736 @ 0x2e0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #416] @ 11d2ec │ │ │ │ - ldr r1, [pc, #416] @ 11d2f0 │ │ │ │ - ldr r0, [pc, #416] @ 11d2f4 │ │ │ │ + ldr r3, [pc, #416] @ 11d318 │ │ │ │ + ldr r1, [pc, #416] @ 11d31c │ │ │ │ + ldr r0, [pc, #416] @ 11d320 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #412] @ 11d2f8 │ │ │ │ + ldr r2, [pc, #412] @ 11d324 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #736 @ 0x2e0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #396] @ 11d2fc │ │ │ │ - ldr r1, [pc, #396] @ 11d300 │ │ │ │ - ldr r0, [pc, #396] @ 11d304 │ │ │ │ + ldr r3, [pc, #396] @ 11d328 │ │ │ │ + ldr r1, [pc, #396] @ 11d32c │ │ │ │ + ldr r0, [pc, #396] @ 11d330 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #392] @ 11d308 │ │ │ │ + ldr r2, [pc, #392] @ 11d334 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #736 @ 0x2e0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #376] @ 11d30c │ │ │ │ - ldr r1, [pc, #376] @ 11d310 │ │ │ │ - ldr r0, [pc, #376] @ 11d314 │ │ │ │ + ldr r3, [pc, #376] @ 11d338 │ │ │ │ + ldr r1, [pc, #376] @ 11d33c │ │ │ │ + ldr r0, [pc, #376] @ 11d340 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #372] @ 11d318 │ │ │ │ + ldr r2, [pc, #372] @ 11d344 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #736 @ 0x2e0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #356] @ 11d31c │ │ │ │ - ldr r1, [pc, #356] @ 11d320 │ │ │ │ - ldr r0, [pc, #356] @ 11d324 │ │ │ │ + ldr r3, [pc, #356] @ 11d348 │ │ │ │ + ldr r1, [pc, #356] @ 11d34c │ │ │ │ + ldr r0, [pc, #356] @ 11d350 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #352] @ 11d328 │ │ │ │ + ldr r2, [pc, #352] @ 11d354 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #736 @ 0x2e0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #336] @ 11d32c │ │ │ │ - ldr r1, [pc, #336] @ 11d330 │ │ │ │ - ldr r0, [pc, #336] @ 11d334 │ │ │ │ + ldr r3, [pc, #336] @ 11d358 │ │ │ │ + ldr r1, [pc, #336] @ 11d35c │ │ │ │ + ldr r0, [pc, #336] @ 11d360 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #332] @ 11d338 │ │ │ │ + ldr r2, [pc, #332] @ 11d364 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #736 @ 0x2e0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ - ldr r3, [pc, #312] @ 11d33c │ │ │ │ - ldr r1, [pc, #312] @ 11d340 │ │ │ │ - ldr r0, [pc, #312] @ 11d344 │ │ │ │ + ldr r3, [pc, #312] @ 11d368 │ │ │ │ + ldr r1, [pc, #312] @ 11d36c │ │ │ │ + ldr r0, [pc, #312] @ 11d370 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #308] @ 11d348 │ │ │ │ + ldr r2, [pc, #308] @ 11d374 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #736 @ 0x2e0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50554 │ │ │ │ - ldr r3, [pc, #288] @ 11d34c │ │ │ │ - ldr r1, [pc, #288] @ 11d350 │ │ │ │ - ldr r0, [pc, #288] @ 11d354 │ │ │ │ + ldr r3, [pc, #288] @ 11d378 │ │ │ │ + ldr r1, [pc, #288] @ 11d37c │ │ │ │ + ldr r0, [pc, #288] @ 11d380 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #264] @ 11d358 │ │ │ │ - ldr r1, [pc, #264] @ 11d35c │ │ │ │ - ldr r0, [pc, #264] @ 11d360 │ │ │ │ + ldr r3, [pc, #264] @ 11d384 │ │ │ │ + ldr r1, [pc, #264] @ 11d388 │ │ │ │ + ldr r0, [pc, #264] @ 11d38c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #260] @ 11d364 │ │ │ │ + ldr r2, [pc, #260] @ 11d390 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #736 @ 0x2e0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #244] @ 11d368 │ │ │ │ - ldr r1, [pc, #244] @ 11d36c │ │ │ │ - ldr r0, [pc, #244] @ 11d370 │ │ │ │ + ldr r3, [pc, #244] @ 11d394 │ │ │ │ + ldr r1, [pc, #244] @ 11d398 │ │ │ │ + ldr r0, [pc, #244] @ 11d39c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #240] @ 11d374 │ │ │ │ + ldr r2, [pc, #240] @ 11d3a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r3, r2, ip, lsl r3 │ │ │ │ + @ instruction: 0x003232f0 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - @ instruction: 0x003232f8 │ │ │ │ + eorseq r3, r2, ip, asr #5 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eorseq r3, r2, r4, ror #2 │ │ │ │ + eorseq r3, r2, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - eoreq r3, lr, r8, asr #10 │ │ │ │ - eorseq r6, r0, r0, lsl r2 │ │ │ │ - eoreq r8, sp, r4, lsl r3 │ │ │ │ - eoreq r8, sp, r8, asr #6 │ │ │ │ - andeq r1, r5, r3, lsl r1 │ │ │ │ - eorseq r6, r0, r0, rrx │ │ │ │ - eoreq r8, sp, r4, ror #2 │ │ │ │ - eoreq r3, lr, r4, lsr r3 │ │ │ │ - andeq r1, r5, r6, lsl r1 │ │ │ │ - eorseq r6, r0, ip, lsr r0 │ │ │ │ - eoreq r8, sp, r0, asr #2 │ │ │ │ - eoreq r3, lr, r4, lsl #6 │ │ │ │ - andeq r1, r5, r5, lsl r1 │ │ │ │ - eorseq r6, r0, r8, lsl r0 │ │ │ │ - eoreq r8, sp, ip, lsl r1 │ │ │ │ - eoreq r3, lr, ip, ror #5 │ │ │ │ - andeq r1, r5, fp, lsl r1 │ │ │ │ - @ instruction: 0x00305ff4 │ │ │ │ - strdeq r8, [sp], -r8 @ │ │ │ │ - @ instruction: 0x002e32bc │ │ │ │ - andeq r1, r5, sl, lsl r1 │ │ │ │ - @ instruction: 0x00305fd0 │ │ │ │ - ldrdeq r8, [sp], -r4 @ │ │ │ │ - eoreq r3, lr, ip, lsl #5 │ │ │ │ - andeq r1, r5, r9, lsl r1 │ │ │ │ - eorseq r5, r0, ip, lsr #31 │ │ │ │ - strheq r8, [sp], -r0 @ │ │ │ │ - eoreq r3, lr, r8, ror #4 │ │ │ │ - andeq r1, r5, r4, lsl r1 │ │ │ │ - eorseq r5, r0, r8, lsl #31 │ │ │ │ - eoreq r8, sp, ip, lsl #1 │ │ │ │ - eoreq r3, lr, r4, asr #4 │ │ │ │ - strdeq r1, [r5], -ip │ │ │ │ - eorseq r5, r0, r0, ror #30 │ │ │ │ - eoreq r8, sp, r4, rrx │ │ │ │ - eoreq r3, lr, r4, lsr r2 │ │ │ │ - strdeq r1, [r5], -lr │ │ │ │ - eorseq r1, r0, r8, asr #30 │ │ │ │ - eoreq r8, sp, r8, ror #2 │ │ │ │ - mlaeq sp, r4, r1, r8 │ │ │ │ - eorseq r5, r0, r4, lsl pc │ │ │ │ - eoreq r8, sp, r8, lsl r0 │ │ │ │ - ldrdeq r3, [lr], -ip @ │ │ │ │ - strdeq r1, [r5], -sp │ │ │ │ - eorseq r1, r0, r0, lsl #30 │ │ │ │ - ldrdeq r8, [sp], -ip @ │ │ │ │ - eoreq fp, sp, r4, lsl #4 │ │ │ │ + eoreq r3, lr, r4, asr sl │ │ │ │ + eorseq r6, r0, ip, lsl r7 │ │ │ │ + eoreq r8, sp, r0, lsr #16 │ │ │ │ + eoreq r8, sp, r4, asr r8 │ │ │ │ + andeq r1, r5, ip, lsl r1 │ │ │ │ + eorseq r6, r0, ip, ror #10 │ │ │ │ + eoreq r8, sp, r0, ror r6 │ │ │ │ + eoreq r3, lr, r0, asr #16 │ │ │ │ + andeq r1, r5, pc, lsl r1 │ │ │ │ + eorseq r6, r0, r8, asr #10 │ │ │ │ + eoreq r8, sp, ip, asr #12 │ │ │ │ + eoreq r3, lr, r0, lsl r8 │ │ │ │ + andeq r1, r5, lr, lsl r1 │ │ │ │ + eorseq r6, r0, r4, lsr #10 │ │ │ │ + eoreq r8, sp, r8, lsr #12 │ │ │ │ + strdeq r3, [lr], -r8 @ │ │ │ │ + andeq r1, r5, r4, lsr #2 │ │ │ │ + eorseq r6, r0, r0, lsl #10 │ │ │ │ + eoreq r8, sp, r4, lsl #12 │ │ │ │ + eoreq r3, lr, r8, asr #15 │ │ │ │ + andeq r1, r5, r3, lsr #2 │ │ │ │ + @ instruction: 0x003064dc │ │ │ │ + eoreq r8, sp, r0, ror #11 │ │ │ │ + mlaeq lr, r8, r7, r3 │ │ │ │ + andeq r1, r5, r2, lsr #2 │ │ │ │ + @ instruction: 0x003064b8 │ │ │ │ + @ instruction: 0x002d85bc │ │ │ │ + eoreq r3, lr, r4, ror r7 │ │ │ │ + andeq r1, r5, sp, lsl r1 │ │ │ │ + mlaseq r0, r4, r4, r6 │ │ │ │ + mlaeq sp, r8, r5, r8 │ │ │ │ + eoreq r3, lr, r0, asr r7 │ │ │ │ + andeq r1, r5, r5, lsl #2 │ │ │ │ + eorseq r6, r0, ip, ror #8 │ │ │ │ + eoreq r8, sp, r0, ror r5 │ │ │ │ + eoreq r3, lr, r0, asr #14 │ │ │ │ + andeq r1, r5, r7, lsl #2 │ │ │ │ + eorseq r2, r0, r4, asr r4 │ │ │ │ + eoreq r8, sp, r4, ror r6 │ │ │ │ + eoreq r8, sp, r0, lsr #13 │ │ │ │ + eorseq r6, r0, r0, lsr #8 │ │ │ │ + eoreq r8, sp, r4, lsr #10 │ │ │ │ + eoreq r3, lr, r8, ror #13 │ │ │ │ + andeq r1, r5, r6, lsl #2 │ │ │ │ + eorseq r2, r0, ip, lsl #8 │ │ │ │ + eoreq r8, sp, r8, ror #11 │ │ │ │ + eoreq fp, sp, r0, lsl r7 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ -0011d378 : │ │ │ │ +0011d3a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #132] @ 11d420 │ │ │ │ + ldr r3, [pc, #132] @ 11d44c │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1440 @ 0x5a0 │ │ │ │ mov r0, ip │ │ │ │ add r3, r3, #12 │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #108] @ 11d424 │ │ │ │ + ldr r5, [pc, #108] @ 11d450 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 11d418 │ │ │ │ - ldr r3, [pc, #96] @ 11d428 │ │ │ │ + beq 11d444 │ │ │ │ + ldr r3, [pc, #96] @ 11d454 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 11d3e4 │ │ │ │ + bne 11d410 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 11ccc4 │ │ │ │ - ldr r0, [pc, #64] @ 11d42c │ │ │ │ + b 11ccf0 │ │ │ │ + ldr r0, [pc, #64] @ 11d458 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #52] @ 11d430 │ │ │ │ - ldr r1, [pc, #52] @ 11d434 │ │ │ │ - ldr r0, [pc, #52] @ 11d438 │ │ │ │ + ldr r3, [pc, #52] @ 11d45c │ │ │ │ + ldr r1, [pc, #52] @ 11d460 │ │ │ │ + ldr r0, [pc, #52] @ 11d464 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eorseq r7, r3, ip, ror #14 │ │ │ │ - eorseq r2, r2, r4, asr #24 │ │ │ │ + eorseq r7, r3, r0, asr #14 │ │ │ │ + eorseq r2, r2, r8, lsl ip │ │ │ │ andeq r0, r0, r4, lsl #23 │ │ │ │ - eoreq r2, lr, r4, lsl #7 │ │ │ │ + mlaeq lr, r0, r8, r2 │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ - eoreq r3, lr, r0, ror r0 │ │ │ │ - mlaeq lr, r0, r3, r2 │ │ │ │ + eoreq r3, lr, ip, ror r5 │ │ │ │ + mlaeq lr, ip, r8, r2 │ │ │ │ │ │ │ │ -0011d43c : │ │ │ │ +0011d468 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ - ldr r0, [pc, #1540] @ 11da5c │ │ │ │ + ldr r0, [pc, #1540] @ 11da88 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r2 │ │ │ │ - ldr r2, [pc, #1532] @ 11da60 │ │ │ │ + ldr r2, [pc, #1532] @ 11da8c │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r7, [pc, #1528] @ 11da64 │ │ │ │ + ldr r7, [pc, #1528] @ 11da90 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ cmp r4, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ mov r2, #0 │ │ │ │ - beq 11d7c4 │ │ │ │ + beq 11d7f0 │ │ │ │ ldr ip, [r4] │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ addne ip, ip, #1 │ │ │ │ strne ip, [r4] │ │ │ │ cmp r6, #1 │ │ │ │ - beq 11d800 │ │ │ │ + beq 11d82c │ │ │ │ ands r0, r6, #1 │ │ │ │ - bne 11d848 │ │ │ │ + bne 11d874 │ │ │ │ cmp r6, #0 │ │ │ │ - bne 11d528 │ │ │ │ - ldr r2, [pc, #1452] @ 11da68 │ │ │ │ + bne 11d554 │ │ │ │ + ldr r2, [pc, #1452] @ 11da94 │ │ │ │ ldr r6, [r7, r2] │ │ │ │ cmp r5, r6 │ │ │ │ - beq 11d5b4 │ │ │ │ + beq 11d5e0 │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11d4f4 │ │ │ │ + beq 11d520 │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ str ip, [r4] │ │ │ │ - bne 11d4f4 │ │ │ │ + bne 11d520 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #1380] @ 11da6c │ │ │ │ - ldr r1, [pc, #1380] @ 11da70 │ │ │ │ + ldr r3, [pc, #1380] @ 11da98 │ │ │ │ + ldr r1, [pc, #1380] @ 11da9c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1376] @ 11da74 │ │ │ │ + ldr r0, [pc, #1376] @ 11daa0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #74 @ 0x4a │ │ │ │ bl b6f00 │ │ │ │ - b 11d584 │ │ │ │ + b 11d5b0 │ │ │ │ cmp r6, #2 │ │ │ │ - beq 11d670 │ │ │ │ + beq 11d69c │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11d550 │ │ │ │ + beq 11d57c │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ str ip, [r4] │ │ │ │ - bne 11d550 │ │ │ │ + bne 11d57c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [pc, #1312] @ 11da78 │ │ │ │ + ldr r3, [pc, #1312] @ 11daa4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fea4 │ │ │ │ - ldr r3, [pc, #1284] @ 11da6c │ │ │ │ - ldr r1, [pc, #1296] @ 11da7c │ │ │ │ - ldr r0, [pc, #1296] @ 11da80 │ │ │ │ + ldr r3, [pc, #1284] @ 11da98 │ │ │ │ + ldr r1, [pc, #1296] @ 11daa8 │ │ │ │ + ldr r0, [pc, #1296] @ 11daac │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #74 @ 0x4a │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r2, [pc, #1268] @ 11da84 │ │ │ │ - ldr r3, [pc, #1228] @ 11da60 │ │ │ │ + ldr r2, [pc, #1268] @ 11dab0 │ │ │ │ + ldr r3, [pc, #1228] @ 11da8c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 11da58 │ │ │ │ + bne 11da84 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 11d96c │ │ │ │ + beq 11d998 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r1, [r0, #12] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11d894 │ │ │ │ + beq 11d8c0 │ │ │ │ add r2, r3, #1 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ str r2, [r0] │ │ │ │ ldrb r8, [r1, #20] │ │ │ │ - beq 11d898 │ │ │ │ + beq 11d8c4 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 11d870 │ │ │ │ + beq 11d89c │ │ │ │ strb r8, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r0] │ │ │ │ add r2, r3, #1 │ │ │ │ str r2, [r0] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, #1 │ │ │ │ strb r1, [r2, #20] │ │ │ │ - beq 11d620 │ │ │ │ + beq 11d64c │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 11d910 │ │ │ │ + beq 11d93c │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 11d634 │ │ │ │ + beq 11d660 │ │ │ │ tst r0, #1 │ │ │ │ - bne 11da3c │ │ │ │ + bne 11da68 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, #2 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str r2, [r4, #36] @ 0x24 │ │ │ │ - beq 11d658 │ │ │ │ + beq 11d684 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 11d904 │ │ │ │ + beq 11d930 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r0, r5 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ - b 11d588 │ │ │ │ - ldr r2, [pc, #1008] @ 11da68 │ │ │ │ + b 11d5b4 │ │ │ │ + ldr r2, [pc, #1008] @ 11da94 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ cmp r5, r2 │ │ │ │ - beq 11d860 │ │ │ │ + beq 11d88c │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ bl aa478 │ │ │ │ - ldr r3, [pc, #984] @ 11da6c │ │ │ │ - ldr r1, [pc, #1008] @ 11da88 │ │ │ │ - ldr r0, [pc, #1008] @ 11da8c │ │ │ │ + ldr r3, [pc, #984] @ 11da98 │ │ │ │ + ldr r1, [pc, #1008] @ 11dab4 │ │ │ │ + ldr r0, [pc, #1008] @ 11dab8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #87 @ 0x57 │ │ │ │ bl b6f00 │ │ │ │ add r0, sp, #32 │ │ │ │ bl aa4f0 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldrb r2, [r4, #40] @ 0x28 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 11d9ac │ │ │ │ + beq 11d9d8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 11d9fc │ │ │ │ + beq 11da28 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11d960 │ │ │ │ + beq 11d98c │ │ │ │ add r1, r3, #1 │ │ │ │ str r1, [r0] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strb r2, [r1, #20] │ │ │ │ - beq 11d70c │ │ │ │ + beq 11d738 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 11d958 │ │ │ │ + beq 11d984 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 11d918 │ │ │ │ + beq 11d944 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11d730 │ │ │ │ + beq 11d75c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 11d8ac │ │ │ │ + beq 11d8d8 │ │ │ │ bl aa3f4 │ │ │ │ add r3, sp, #16 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r6, [sp, #24] │ │ │ │ ldm r3, {r0, r1, r2} │ │ │ │ bl aa6bc │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11d768 │ │ │ │ + beq 11d794 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 11d8f8 │ │ │ │ + beq 11d924 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 11d794 │ │ │ │ + beq 11d7c0 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11d794 │ │ │ │ + beq 11d7c0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - bne 11d794 │ │ │ │ + bne 11d7c0 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r6, #0 │ │ │ │ - beq 11d584 │ │ │ │ + beq 11d5b0 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11d584 │ │ │ │ + beq 11d5b0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bne 11d584 │ │ │ │ + bne 11d5b0 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11d584 │ │ │ │ - ldr r3, [pc, #672] @ 11da6c │ │ │ │ + b 11d5b0 │ │ │ │ + ldr r3, [pc, #672] @ 11da98 │ │ │ │ mov r0, #74 @ 0x4a │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r1, [pc, #696] @ 11da90 │ │ │ │ + ldr r1, [pc, #696] @ 11dabc │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #692] @ 11da94 │ │ │ │ + ldr r3, [pc, #692] @ 11dac0 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #688] @ 11da98 │ │ │ │ - ldr r0, [pc, #688] @ 11da9c │ │ │ │ + ldr r2, [pc, #688] @ 11dac4 │ │ │ │ + ldr r0, [pc, #688] @ 11dac8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 11d584 │ │ │ │ - ldr r3, [pc, #612] @ 11da6c │ │ │ │ + b 11d5b0 │ │ │ │ + ldr r3, [pc, #612] @ 11da98 │ │ │ │ mov r1, #74 @ 0x4a │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #652] @ 11daa0 │ │ │ │ + ldr r3, [pc, #652] @ 11dacc │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r2, [pc, #644] @ 11daa4 │ │ │ │ - ldr r0, [pc, #644] @ 11daa8 │ │ │ │ + ldr r2, [pc, #644] @ 11dad0 │ │ │ │ + ldr r0, [pc, #644] @ 11dad4 │ │ │ │ str r1, [sp] │ │ │ │ - ldr r1, [pc, #640] @ 11daac │ │ │ │ + ldr r1, [pc, #640] @ 11dad8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 11d584 │ │ │ │ + b 11d5b0 │ │ │ │ mov r0, r6 │ │ │ │ bl a4704 │ │ │ │ mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ ldr ip, [r4] │ │ │ │ - b 11d530 │ │ │ │ + b 11d55c │ │ │ │ mov r5, r0 │ │ │ │ mov r8, r0 │ │ │ │ mov r6, r0 │ │ │ │ - b 11d6c4 │ │ │ │ + b 11d6f0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r0, [r4, #16] │ │ │ │ strb r8, [r4, #40] @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 11d8b8 │ │ │ │ + beq 11d8e4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 11d5f8 │ │ │ │ - b 11d89c │ │ │ │ + bne 11d624 │ │ │ │ + b 11d8c8 │ │ │ │ ldrb r8, [r1, #20] │ │ │ │ strb r8, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r3, #20] │ │ │ │ - b 11d620 │ │ │ │ + b 11d64c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11d730 │ │ │ │ - ldr r3, [pc, #428] @ 11da6c │ │ │ │ + b 11d75c │ │ │ │ + ldr r3, [pc, #428] @ 11da98 │ │ │ │ mov r2, #86 @ 0x56 │ │ │ │ ldr r1, [r7, r3] │ │ │ │ - ldr r0, [pc, #484] @ 11dab0 │ │ │ │ + ldr r0, [pc, #484] @ 11dadc │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ - ldr r3, [pc, #472] @ 11dab4 │ │ │ │ - ldr r2, [pc, #472] @ 11dab8 │ │ │ │ - ldr r1, [pc, #472] @ 11dabc │ │ │ │ + ldr r3, [pc, #472] @ 11dae0 │ │ │ │ + ldr r2, [pc, #472] @ 11dae4 │ │ │ │ + ldr r1, [pc, #472] @ 11dae8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 11d6b0 │ │ │ │ + b 11d6dc │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11d768 │ │ │ │ + b 11d794 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11d658 │ │ │ │ + b 11d684 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11d620 │ │ │ │ + b 11d64c │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 11d92c │ │ │ │ + beq 11d958 │ │ │ │ tst r0, #1 │ │ │ │ - bne 11da50 │ │ │ │ + bne 11da7c │ │ │ │ ldr r3, [r4] │ │ │ │ mvn r2, #1 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str r2, [r4, #36] @ 0x24 │ │ │ │ - beq 11d950 │ │ │ │ + beq 11d97c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 11da44 │ │ │ │ + beq 11da70 │ │ │ │ bl 718b4 │ │ │ │ - b 11d584 │ │ │ │ + b 11d5b0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11d70c │ │ │ │ + b 11d738 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ strb r2, [r3, #20] │ │ │ │ - b 11d70c │ │ │ │ - ldr r3, [pc, #248] @ 11da6c │ │ │ │ + b 11d738 │ │ │ │ + ldr r3, [pc, #248] @ 11da98 │ │ │ │ mov r1, #84 @ 0x54 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #320] @ 11dac0 │ │ │ │ + ldr r3, [pc, #320] @ 11daec │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #308] @ 11dac4 │ │ │ │ - ldr r1, [pc, #308] @ 11dac8 │ │ │ │ - ldr r0, [pc, #308] @ 11dacc │ │ │ │ + ldr r2, [pc, #308] @ 11daf0 │ │ │ │ + ldr r1, [pc, #308] @ 11daf4 │ │ │ │ + ldr r0, [pc, #308] @ 11daf8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 11d83c │ │ │ │ - ldr r3, [pc, #184] @ 11da6c │ │ │ │ - ldr r2, [pc, #280] @ 11dad0 │ │ │ │ + b 11d868 │ │ │ │ + ldr r3, [pc, #184] @ 11da98 │ │ │ │ + ldr r2, [pc, #280] @ 11dafc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #276] @ 11dad4 │ │ │ │ + ldr r1, [pc, #276] @ 11db00 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ - ldr r0, [pc, #264] @ 11dad8 │ │ │ │ + ldr r0, [pc, #264] @ 11db04 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #260] @ 11dadc │ │ │ │ + ldr r3, [pc, #260] @ 11db08 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 11d584 │ │ │ │ - b 11d734 │ │ │ │ - ldr r3, [pc, #104] @ 11da6c │ │ │ │ - ldr r2, [pc, #216] @ 11dae0 │ │ │ │ + beq 11d5b0 │ │ │ │ + b 11d760 │ │ │ │ + ldr r3, [pc, #104] @ 11da98 │ │ │ │ + ldr r2, [pc, #216] @ 11db0c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #212] @ 11dae4 │ │ │ │ + ldr r1, [pc, #212] @ 11db10 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #196] @ 11dae8 │ │ │ │ - ldr r3, [pc, #196] @ 11daec │ │ │ │ + ldr r0, [pc, #196] @ 11db14 │ │ │ │ + ldr r3, [pc, #196] @ 11db18 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 11d9e8 │ │ │ │ + b 11da14 │ │ │ │ bl a4764 │ │ │ │ - b 11d634 │ │ │ │ + b 11d660 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11d950 │ │ │ │ + b 11d97c │ │ │ │ bl a4764 │ │ │ │ - b 11d92c │ │ │ │ + b 11d958 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - mlaseq r2, r8, fp, r2 │ │ │ │ + eorseq r2, r2, ip, ror #22 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r2, r2, r4, lsl #23 │ │ │ │ + eorseq r2, r2, r8, asr fp │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ - ldrdeq r2, [lr], -ip @ │ │ │ │ - eoreq r2, lr, r4, lsl #5 │ │ │ │ + eoreq r2, lr, r8, ror #15 │ │ │ │ + mlaeq lr, r0, r7, r2 │ │ │ │ andeq r0, r0, ip, ror fp │ │ │ │ - eoreq r2, lr, r0, lsl #5 │ │ │ │ - eoreq r2, lr, r4, lsr #4 │ │ │ │ - eorseq r2, r2, r8, ror #20 │ │ │ │ - eoreq r2, lr, r4, asr r1 │ │ │ │ - strdeq r2, [lr], -r8 @ │ │ │ │ - eoreq r2, lr, r0 │ │ │ │ - eoreq r2, lr, r4, lsl #23 │ │ │ │ - eoreq r3, lr, r8, ror fp │ │ │ │ - eoreq r1, lr, r8, lsr #31 │ │ │ │ - eoreq r2, lr, r4, asr #23 │ │ │ │ - eoreq r3, lr, r0, asr fp │ │ │ │ - eoreq r1, lr, r8, ror #30 │ │ │ │ - eoreq r1, lr, r0, asr #31 │ │ │ │ - @ instruction: 0x002e1eb0 │ │ │ │ - eoreq r3, lr, r0, asr #6 │ │ │ │ - mlaeq lr, r8, sl, r3 │ │ │ │ - eoreq r1, lr, r8, lsl #30 │ │ │ │ - eoreq r3, lr, ip, lsl #5 │ │ │ │ - eoreq r3, lr, r4, ror #19 │ │ │ │ - eoreq r1, lr, r4, asr lr │ │ │ │ - strdeq r1, [lr], -ip @ │ │ │ │ - eoreq r3, lr, r8, lsr #19 │ │ │ │ - eoreq r1, lr, r4, lsl lr │ │ │ │ - @ instruction: 0x002e1dbc │ │ │ │ - @ instruction: 0x002e39bc │ │ │ │ - eoreq r3, lr, r8, asr r9 │ │ │ │ - eoreq r1, lr, r4, asr #27 │ │ │ │ - eoreq r1, lr, ip, ror #26 │ │ │ │ - strdeq r3, [lr], -r8 @ │ │ │ │ + eoreq r2, lr, ip, lsl #15 │ │ │ │ + eoreq r2, lr, r0, lsr r7 │ │ │ │ + eorseq r2, r2, ip, lsr sl │ │ │ │ + eoreq r2, lr, r0, ror #12 │ │ │ │ + eoreq r2, lr, r4, lsl #12 │ │ │ │ + eoreq r2, lr, ip, lsl #10 │ │ │ │ + mlaeq lr, r0, r0, r3 │ │ │ │ + eoreq r4, lr, r4, lsl #1 │ │ │ │ + @ instruction: 0x002e24b4 │ │ │ │ + ldrdeq r3, [lr], -r0 @ │ │ │ │ + eoreq r4, lr, ip, asr r0 │ │ │ │ + eoreq r2, lr, r4, ror r4 │ │ │ │ + eoreq r2, lr, ip, asr #9 │ │ │ │ + @ instruction: 0x002e23bc │ │ │ │ + eoreq r3, lr, ip, asr #16 │ │ │ │ + eoreq r3, lr, r4, lsr #31 │ │ │ │ + eoreq r2, lr, r4, lsl r4 │ │ │ │ + mlaeq lr, r8, r7, r3 │ │ │ │ + strdeq r3, [lr], -r0 @ │ │ │ │ + eoreq r2, lr, r0, ror #6 │ │ │ │ + eoreq r2, lr, r8, lsl #6 │ │ │ │ + @ instruction: 0x002e3eb4 │ │ │ │ + eoreq r2, lr, r0, lsr #6 │ │ │ │ + eoreq r2, lr, r8, asr #5 │ │ │ │ + eoreq r3, lr, r8, asr #29 │ │ │ │ + eoreq r3, lr, r4, ror #28 │ │ │ │ + ldrdeq r2, [lr], -r0 @ │ │ │ │ + eoreq r2, lr, r8, ror r2 │ │ │ │ + eoreq r3, lr, r4, lsl #14 │ │ │ │ │ │ │ │ -0011daf0 : │ │ │ │ +0011db1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr ip, [pc, #172] @ 11dbb4 │ │ │ │ + ldr ip, [pc, #172] @ 11dbe0 │ │ │ │ mov lr, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r4, r0 │ │ │ │ mov r0, lr │ │ │ │ - ldr lr, [pc, #156] @ 11dbb8 │ │ │ │ + ldr lr, [pc, #156] @ 11dbe4 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #1488 @ 0x5d0 │ │ │ │ - ldr ip, [pc, #144] @ 11dbbc │ │ │ │ + ldr ip, [pc, #144] @ 11dbe8 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ add ip, sp, #32 │ │ │ │ @@ -212688,1318 +212699,1318 @@ │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #4] │ │ │ │ add ip, sp, #20 │ │ │ │ add r3, r3, #12 │ │ │ │ str ip, [sp] │ │ │ │ bl a31b0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 11db84 │ │ │ │ + beq 11dbb0 │ │ │ │ add r1, sp, #20 │ │ │ │ ldm r1, {r1, r2, r3, ip} │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 11d43c │ │ │ │ - ldr r2, [pc, #52] @ 11dbc0 │ │ │ │ - ldr r3, [pc, #44] @ 11dbbc │ │ │ │ + bl 11d468 │ │ │ │ + ldr r2, [pc, #52] @ 11dbec │ │ │ │ + ldr r3, [pc, #44] @ 11dbe8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 11dbb0 │ │ │ │ + bne 11dbdc │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, pc} │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq r7, r3, r0 │ │ │ │ - @ instruction: 0x003224d0 │ │ │ │ + @ instruction: 0x00336fd4 │ │ │ │ + eorseq r2, r2, r4, lsr #9 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r2, r2, ip, ror #8 │ │ │ │ + eorseq r2, r2, r0, asr #8 │ │ │ │ │ │ │ │ -0011dbc4 : │ │ │ │ +0011dbf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r3, [pc, #36] @ 11dc00 │ │ │ │ - ldr r2, [pc, #36] @ 11dc04 │ │ │ │ + ldr r3, [pc, #36] @ 11dc2c │ │ │ │ + ldr r2, [pc, #36] @ 11dc30 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 11d43c │ │ │ │ + bl 11d468 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - eorseq r2, r2, ip, lsl r4 │ │ │ │ + @ instruction: 0x003223f0 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -0011dc08 : │ │ │ │ +0011dc34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #132] @ 11dcb0 │ │ │ │ + ldr r3, [pc, #132] @ 11dcdc │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1536 @ 0x600 │ │ │ │ mov r0, ip │ │ │ │ add r3, r3, #12 │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #108] @ 11dcb4 │ │ │ │ + ldr r5, [pc, #108] @ 11dce0 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 11dca8 │ │ │ │ - ldr r3, [pc, #96] @ 11dcb8 │ │ │ │ + beq 11dcd4 │ │ │ │ + ldr r3, [pc, #96] @ 11dce4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 11dc74 │ │ │ │ + bne 11dca0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 11dbc4 │ │ │ │ - ldr r0, [pc, #64] @ 11dcbc │ │ │ │ + b 11dbf0 │ │ │ │ + ldr r0, [pc, #64] @ 11dce8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #52] @ 11dcc0 │ │ │ │ - ldr r1, [pc, #52] @ 11dcc4 │ │ │ │ - ldr r0, [pc, #52] @ 11dcc8 │ │ │ │ + ldr r3, [pc, #52] @ 11dcec │ │ │ │ + ldr r1, [pc, #52] @ 11dcf0 │ │ │ │ + ldr r0, [pc, #52] @ 11dcf4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x00336edc │ │ │ │ - @ instruction: 0x003223b4 │ │ │ │ + @ instruction: 0x00336eb0 │ │ │ │ + eorseq r2, r2, r8, lsl #7 │ │ │ │ andeq r0, r0, r0, lsl #11 │ │ │ │ - eoreq r1, lr, r8, asr #22 │ │ │ │ + eoreq r2, lr, r4, asr r0 │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ - eoreq r2, lr, r0, lsl #15 │ │ │ │ - eoreq r1, lr, r0, lsl #22 │ │ │ │ + eoreq r2, lr, ip, lsl #25 │ │ │ │ + eoreq r2, lr, ip │ │ │ │ │ │ │ │ -0011dccc : │ │ │ │ +0011dcf8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #40] @ 11dd0c │ │ │ │ - ldr r3, [pc, #40] @ 11dd10 │ │ │ │ + ldr ip, [pc, #40] @ 11dd38 │ │ │ │ + ldr r3, [pc, #40] @ 11dd3c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 11d43c │ │ │ │ + bl 11d468 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - eorseq r2, r2, r4, lsl r3 │ │ │ │ + eorseq r2, r2, r8, ror #5 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -0011dd14 : │ │ │ │ +0011dd40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #220] @ 11de14 │ │ │ │ + ldr ip, [pc, #220] @ 11de40 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #212] @ 11de18 │ │ │ │ + ldr r3, [pc, #212] @ 11de44 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #188] @ 11de1c │ │ │ │ + ldr r3, [pc, #188] @ 11de48 │ │ │ │ add ip, sp, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1584 @ 0x630 │ │ │ │ add r3, r3, #12 │ │ │ │ str ip, [sp] │ │ │ │ bl a3100 │ │ │ │ - ldr r5, [pc, #164] @ 11de20 │ │ │ │ + ldr r5, [pc, #164] @ 11de4c │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 11de08 │ │ │ │ - ldr r3, [pc, #152] @ 11de24 │ │ │ │ + beq 11de34 │ │ │ │ + ldr r3, [pc, #152] @ 11de50 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 11ddd4 │ │ │ │ + bne 11de00 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 11dccc │ │ │ │ - ldr r2, [pc, #120] @ 11de28 │ │ │ │ - ldr r3, [pc, #100] @ 11de18 │ │ │ │ + bl 11dcf8 │ │ │ │ + ldr r2, [pc, #120] @ 11de54 │ │ │ │ + ldr r3, [pc, #100] @ 11de44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 11de10 │ │ │ │ + bne 11de3c │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #80] @ 11de2c │ │ │ │ + ldr r0, [pc, #80] @ 11de58 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #68] @ 11de30 │ │ │ │ - ldr r1, [pc, #68] @ 11de34 │ │ │ │ - ldr r0, [pc, #68] @ 11de38 │ │ │ │ + ldr r3, [pc, #68] @ 11de5c │ │ │ │ + ldr r1, [pc, #68] @ 11de60 │ │ │ │ + ldr r0, [pc, #68] @ 11de64 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 11dda8 │ │ │ │ + b 11ddd4 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x003222b8 │ │ │ │ + eorseq r2, r2, ip, lsl #5 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r6, r3, r8, lsr #27 │ │ │ │ - eorseq r2, r2, r0, lsl #5 │ │ │ │ + eorseq r6, r3, ip, ror sp │ │ │ │ + eorseq r2, r2, r4, asr r2 │ │ │ │ andeq r0, r0, r0, lsl #11 │ │ │ │ - eorseq r2, r2, r8, asr #4 │ │ │ │ - eoreq r1, lr, r8, ror #19 │ │ │ │ + eorseq r2, r2, ip, lsl r2 │ │ │ │ + strdeq r1, [lr], -r4 @ │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ - eoreq r2, lr, ip, lsr #12 │ │ │ │ - eoreq r1, lr, r0, lsr #19 │ │ │ │ + eoreq r2, lr, r8, lsr fp │ │ │ │ + eoreq r1, lr, ip, lsr #29 │ │ │ │ │ │ │ │ -0011de3c : │ │ │ │ +0011de68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r2, #0 │ │ │ │ - ldr r2, [pc, #256] @ 11df58 │ │ │ │ + ldr r2, [pc, #256] @ 11df84 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, r3 │ │ │ │ - beq 11df04 │ │ │ │ + beq 11df30 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - ldr r3, [pc, #224] @ 11df5c │ │ │ │ + ldr r3, [pc, #224] @ 11df88 │ │ │ │ ldr r2, [r2, r3] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 11deec │ │ │ │ + beq 11df18 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 11d43c │ │ │ │ + bl 11d468 │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 11dec4 │ │ │ │ + beq 11def0 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 11df3c │ │ │ │ + beq 11df68 │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11dee0 │ │ │ │ + beq 11df0c │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r6] │ │ │ │ - beq 11df28 │ │ │ │ + beq 11df54 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2] │ │ │ │ mov r6, r2 │ │ │ │ - b 11de94 │ │ │ │ - ldr r3, [pc, #80] @ 11df5c │ │ │ │ + b 11dec0 │ │ │ │ + ldr r3, [pc, #80] @ 11df88 │ │ │ │ ldr r2, [r2, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11df48 │ │ │ │ + beq 11df74 │ │ │ │ add r3, r3, #1 │ │ │ │ mov r4, r2 │ │ │ │ str r3, [r2] │ │ │ │ - b 11de7c │ │ │ │ + b 11dea8 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11dec4 │ │ │ │ + b 11def0 │ │ │ │ cmp r6, #0 │ │ │ │ mov r4, r2 │ │ │ │ - bne 11de84 │ │ │ │ - b 11defc │ │ │ │ - eorseq r2, r2, r0, lsr #3 │ │ │ │ + bne 11deb0 │ │ │ │ + b 11df28 │ │ │ │ + eorseq r2, r2, r4, ror r1 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ │ │ │ │ -0011df60 : │ │ │ │ +0011df8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #252] @ 11e080 │ │ │ │ + ldr ip, [pc, #252] @ 11e0ac │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #244] @ 11e084 │ │ │ │ + ldr r3, [pc, #244] @ 11e0b0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #220] @ 11e088 │ │ │ │ + ldr r3, [pc, #220] @ 11e0b4 │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, sp, #20 │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, r3, #1632 @ 0x660 │ │ │ │ add ip, sp, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r3, r3, #12 │ │ │ │ mov ip, #0 │ │ │ │ str ip, [sp, #20] │ │ │ │ str ip, [sp, #24] │ │ │ │ bl a31b0 │ │ │ │ - ldr r5, [pc, #168] @ 11e08c │ │ │ │ + ldr r5, [pc, #168] @ 11e0b8 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 11e074 │ │ │ │ - ldr r3, [pc, #156] @ 11e090 │ │ │ │ + beq 11e0a0 │ │ │ │ + ldr r3, [pc, #156] @ 11e0bc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 11e040 │ │ │ │ + bne 11e06c │ │ │ │ add r1, sp, #16 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ mov r0, r4 │ │ │ │ - bl 11de3c │ │ │ │ - ldr r2, [pc, #120] @ 11e094 │ │ │ │ - ldr r3, [pc, #100] @ 11e084 │ │ │ │ + bl 11de68 │ │ │ │ + ldr r2, [pc, #120] @ 11e0c0 │ │ │ │ + ldr r3, [pc, #100] @ 11e0b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 11e07c │ │ │ │ + bne 11e0a8 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #80] @ 11e098 │ │ │ │ + ldr r0, [pc, #80] @ 11e0c4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #68] @ 11e09c │ │ │ │ - ldr r1, [pc, #68] @ 11e0a0 │ │ │ │ - ldr r0, [pc, #68] @ 11e0a4 │ │ │ │ + ldr r3, [pc, #68] @ 11e0c8 │ │ │ │ + ldr r1, [pc, #68] @ 11e0cc │ │ │ │ + ldr r0, [pc, #68] @ 11e0d0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 11e014 │ │ │ │ + b 11e040 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq r2, r2, ip, rrx │ │ │ │ + eorseq r2, r2, r0, asr #32 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r6, r3, r8, asr fp │ │ │ │ - eorseq r2, r2, r8, lsl r0 │ │ │ │ + eorseq r6, r3, ip, lsr #22 │ │ │ │ + eorseq r1, r2, ip, ror #31 │ │ │ │ andeq r0, r0, r0, lsl #11 │ │ │ │ - @ instruction: 0x00321fdc │ │ │ │ - eoreq r1, lr, ip, ror r7 │ │ │ │ + @ instruction: 0x00321fb0 │ │ │ │ + eoreq r1, lr, r8, lsl #25 │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ - eoreq r2, lr, r8, asr #7 │ │ │ │ - eoreq r1, lr, r4, lsr r7 │ │ │ │ + ldrdeq r2, [lr], -r4 @ │ │ │ │ + eoreq r1, lr, r0, asr #24 │ │ │ │ │ │ │ │ -0011e0a8 : │ │ │ │ +0011e0d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ - ldr ip, [pc, #1460] @ 11e674 │ │ │ │ - ldr r1, [pc, #1460] @ 11e678 │ │ │ │ + ldr ip, [pc, #1460] @ 11e6a0 │ │ │ │ + ldr r1, [pc, #1460] @ 11e6a4 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [ip, r1] │ │ │ │ - ldr r5, [pc, #1452] @ 11e67c │ │ │ │ - ldr r2, [pc, #1452] @ 11e680 │ │ │ │ - ldr r3, [pc, #1452] @ 11e684 │ │ │ │ + ldr r5, [pc, #1452] @ 11e6a8 │ │ │ │ + ldr r2, [pc, #1452] @ 11e6ac │ │ │ │ + ldr r3, [pc, #1452] @ 11e6b0 │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r1, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r5, r2] │ │ │ │ ldr r8, [r5, r3] │ │ │ │ ldr r1, [r7, #904] @ 0x388 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r8] │ │ │ │ bl 50378 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 11e304 │ │ │ │ - ldr r3, [pc, #1400] @ 11e688 │ │ │ │ + beq 11e330 │ │ │ │ + ldr r3, [pc, #1400] @ 11e6b4 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 11de3c │ │ │ │ + bl 11de68 │ │ │ │ subs r4, r0, #0 │ │ │ │ - bne 11e29c │ │ │ │ + bne 11e2c8 │ │ │ │ add fp, sp, #8 │ │ │ │ mov r0, fp │ │ │ │ bl aa4f0 │ │ │ │ ldr r1, [r7, #908] @ 0x38c │ │ │ │ ldr r0, [r8] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr r8, [sp, #12] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 11e3d4 │ │ │ │ + beq 11e400 │ │ │ │ mov r0, #2 │ │ │ │ bl 4ffe8 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 11e48c │ │ │ │ + beq 11e4b8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 11e608 │ │ │ │ - ldr r2, [pc, #1292] @ 11e68c │ │ │ │ + beq 11e634 │ │ │ │ + ldr r2, [pc, #1292] @ 11e6b8 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 11e650 │ │ │ │ - ldr r2, [pc, #1280] @ 11e690 │ │ │ │ + beq 11e67c │ │ │ │ + ldr r2, [pc, #1280] @ 11e6bc │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 11e5dc │ │ │ │ + beq 11e608 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 11e604 │ │ │ │ + ble 11e630 │ │ │ │ cmp r3, #1 │ │ │ │ str r6, [r4, #12] │ │ │ │ - beq 11e604 │ │ │ │ + beq 11e630 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [r4, #16] │ │ │ │ bl aa754 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 11e1dc │ │ │ │ + beq 11e208 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 11e3c8 │ │ │ │ + beq 11e3f4 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 11e354 │ │ │ │ + beq 11e380 │ │ │ │ ldm fp, {r0, r1, r2} │ │ │ │ bl aa6bc │ │ │ │ cmp sl, #0 │ │ │ │ - beq 11e5b8 │ │ │ │ + beq 11e5e4 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11e210 │ │ │ │ + beq 11e23c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 11e480 │ │ │ │ + beq 11e4ac │ │ │ │ cmp r8, #0 │ │ │ │ - beq 11e62c │ │ │ │ + beq 11e658 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11e234 │ │ │ │ + beq 11e260 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 11e474 │ │ │ │ + beq 11e4a0 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 11e5e0 │ │ │ │ + beq 11e60c │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11e258 │ │ │ │ + beq 11e284 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 11e468 │ │ │ │ - ldr r3, [pc, #1064] @ 11e688 │ │ │ │ + beq 11e494 │ │ │ │ + ldr r3, [pc, #1064] @ 11e6b4 │ │ │ │ ldr r0, [r5, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #1052] @ 11e694 │ │ │ │ - ldr r3, [pc, #1020] @ 11e678 │ │ │ │ + ldr r2, [pc, #1052] @ 11e6c0 │ │ │ │ + ldr r3, [pc, #1020] @ 11e6a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 11e4dc │ │ │ │ + bne 11e508 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11e2c0 │ │ │ │ + beq 11e2ec │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bne 11e2c0 │ │ │ │ + bne 11e2ec │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11e2e4 │ │ │ │ + beq 11e310 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 11e2e4 │ │ │ │ + bne 11e310 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [pc, #940] @ 11e698 │ │ │ │ - ldr r1, [pc, #940] @ 11e69c │ │ │ │ + ldr r3, [pc, #940] @ 11e6c4 │ │ │ │ + ldr r1, [pc, #940] @ 11e6c8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, #0 │ │ │ │ - b 11e270 │ │ │ │ + b 11e29c │ │ │ │ add fp, sp, #8 │ │ │ │ mov r0, fp │ │ │ │ bl aa4f0 │ │ │ │ ldr r1, [r7, #908] @ 0x38c │ │ │ │ ldr r0, [r8] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr r8, [sp, #12] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - bne 11e158 │ │ │ │ - ldr r3, [pc, #872] @ 11e6a0 │ │ │ │ - ldr r1, [pc, #872] @ 11e6a4 │ │ │ │ - ldr r0, [pc, #872] @ 11e6a8 │ │ │ │ + bne 11e184 │ │ │ │ + ldr r3, [pc, #872] @ 11e6cc │ │ │ │ + ldr r1, [pc, #872] @ 11e6d0 │ │ │ │ + ldr r0, [pc, #872] @ 11e6d4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #868] @ 11e6ac │ │ │ │ + ldr r2, [pc, #868] @ 11e6d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #688 @ 0x2b0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ cmp sl, #0 │ │ │ │ - beq 11e570 │ │ │ │ + beq 11e59c │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11e378 │ │ │ │ + beq 11e3a4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 11e494 │ │ │ │ + beq 11e4c0 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 11e54c │ │ │ │ + beq 11e578 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11e39c │ │ │ │ + beq 11e3c8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 11e4a0 │ │ │ │ + beq 11e4cc │ │ │ │ cmp r9, #0 │ │ │ │ - beq 11e528 │ │ │ │ + beq 11e554 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11e3c0 │ │ │ │ + beq 11e3ec │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 11e4ac │ │ │ │ + beq 11e4d8 │ │ │ │ bl aa3f4 │ │ │ │ - b 11e2fc │ │ │ │ + b 11e328 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11e1dc │ │ │ │ + b 11e208 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11e3f0 │ │ │ │ + beq 11e41c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 11e4d0 │ │ │ │ + beq 11e4fc │ │ │ │ cmp sl, #0 │ │ │ │ - beq 11e594 │ │ │ │ + beq 11e5c0 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11e414 │ │ │ │ + beq 11e440 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 11e4c4 │ │ │ │ + beq 11e4f0 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 11e504 │ │ │ │ + beq 11e530 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11e438 │ │ │ │ + beq 11e464 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 11e4b8 │ │ │ │ + beq 11e4e4 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 11e4e0 │ │ │ │ + beq 11e50c │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11e2fc │ │ │ │ + beq 11e328 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - bne 11e2fc │ │ │ │ + bne 11e328 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11e2fc │ │ │ │ + b 11e328 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11e258 │ │ │ │ + b 11e284 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11e234 │ │ │ │ + b 11e260 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11e210 │ │ │ │ + b 11e23c │ │ │ │ bl aa8fc │ │ │ │ - b 11e168 │ │ │ │ + b 11e194 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11e378 │ │ │ │ + b 11e3a4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11e39c │ │ │ │ + b 11e3c8 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11e3c0 │ │ │ │ + b 11e3ec │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11e438 │ │ │ │ + b 11e464 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11e414 │ │ │ │ + b 11e440 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11e3f0 │ │ │ │ + b 11e41c │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #456] @ 11e6b0 │ │ │ │ - ldr r1, [pc, #456] @ 11e6b4 │ │ │ │ - ldr r0, [pc, #456] @ 11e6b8 │ │ │ │ + ldr r3, [pc, #456] @ 11e6dc │ │ │ │ + ldr r1, [pc, #456] @ 11e6e0 │ │ │ │ + ldr r0, [pc, #456] @ 11e6e4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #452] @ 11e6bc │ │ │ │ + ldr r2, [pc, #452] @ 11e6e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #688 @ 0x2b0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #436] @ 11e6c0 │ │ │ │ - ldr r1, [pc, #436] @ 11e6c4 │ │ │ │ - ldr r0, [pc, #436] @ 11e6c8 │ │ │ │ + ldr r3, [pc, #436] @ 11e6ec │ │ │ │ + ldr r1, [pc, #436] @ 11e6f0 │ │ │ │ + ldr r0, [pc, #436] @ 11e6f4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #432] @ 11e6cc │ │ │ │ + ldr r2, [pc, #432] @ 11e6f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #688 @ 0x2b0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #416] @ 11e6d0 │ │ │ │ - ldr r1, [pc, #416] @ 11e6d4 │ │ │ │ - ldr r0, [pc, #416] @ 11e6d8 │ │ │ │ + ldr r3, [pc, #416] @ 11e6fc │ │ │ │ + ldr r1, [pc, #416] @ 11e700 │ │ │ │ + ldr r0, [pc, #416] @ 11e704 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #412] @ 11e6dc │ │ │ │ + ldr r2, [pc, #412] @ 11e708 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #688 @ 0x2b0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #396] @ 11e6e0 │ │ │ │ - ldr r1, [pc, #396] @ 11e6e4 │ │ │ │ - ldr r0, [pc, #396] @ 11e6e8 │ │ │ │ + ldr r3, [pc, #396] @ 11e70c │ │ │ │ + ldr r1, [pc, #396] @ 11e710 │ │ │ │ + ldr r0, [pc, #396] @ 11e714 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #392] @ 11e6ec │ │ │ │ + ldr r2, [pc, #392] @ 11e718 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #688 @ 0x2b0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #376] @ 11e6f0 │ │ │ │ - ldr r1, [pc, #376] @ 11e6f4 │ │ │ │ - ldr r0, [pc, #376] @ 11e6f8 │ │ │ │ + ldr r3, [pc, #376] @ 11e71c │ │ │ │ + ldr r1, [pc, #376] @ 11e720 │ │ │ │ + ldr r0, [pc, #376] @ 11e724 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #372] @ 11e6fc │ │ │ │ + ldr r2, [pc, #372] @ 11e728 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #688 @ 0x2b0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #356] @ 11e700 │ │ │ │ - ldr r1, [pc, #356] @ 11e704 │ │ │ │ - ldr r0, [pc, #356] @ 11e708 │ │ │ │ + ldr r3, [pc, #356] @ 11e72c │ │ │ │ + ldr r1, [pc, #356] @ 11e730 │ │ │ │ + ldr r0, [pc, #356] @ 11e734 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #352] @ 11e70c │ │ │ │ + ldr r2, [pc, #352] @ 11e738 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #688 @ 0x2b0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #336] @ 11e710 │ │ │ │ - ldr r1, [pc, #336] @ 11e714 │ │ │ │ - ldr r0, [pc, #336] @ 11e718 │ │ │ │ + ldr r3, [pc, #336] @ 11e73c │ │ │ │ + ldr r1, [pc, #336] @ 11e740 │ │ │ │ + ldr r0, [pc, #336] @ 11e744 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #332] @ 11e71c │ │ │ │ + ldr r2, [pc, #332] @ 11e748 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #688 @ 0x2b0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ - ldr r3, [pc, #312] @ 11e720 │ │ │ │ - ldr r1, [pc, #312] @ 11e724 │ │ │ │ - ldr r0, [pc, #312] @ 11e728 │ │ │ │ + ldr r3, [pc, #312] @ 11e74c │ │ │ │ + ldr r1, [pc, #312] @ 11e750 │ │ │ │ + ldr r0, [pc, #312] @ 11e754 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #308] @ 11e72c │ │ │ │ + ldr r2, [pc, #308] @ 11e758 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #688 @ 0x2b0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50554 │ │ │ │ - ldr r3, [pc, #288] @ 11e730 │ │ │ │ - ldr r1, [pc, #288] @ 11e734 │ │ │ │ - ldr r0, [pc, #288] @ 11e738 │ │ │ │ + ldr r3, [pc, #288] @ 11e75c │ │ │ │ + ldr r1, [pc, #288] @ 11e760 │ │ │ │ + ldr r0, [pc, #288] @ 11e764 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #264] @ 11e73c │ │ │ │ - ldr r1, [pc, #264] @ 11e740 │ │ │ │ - ldr r0, [pc, #264] @ 11e744 │ │ │ │ + ldr r3, [pc, #264] @ 11e768 │ │ │ │ + ldr r1, [pc, #264] @ 11e76c │ │ │ │ + ldr r0, [pc, #264] @ 11e770 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #260] @ 11e748 │ │ │ │ + ldr r2, [pc, #260] @ 11e774 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #688 @ 0x2b0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #244] @ 11e74c │ │ │ │ - ldr r1, [pc, #244] @ 11e750 │ │ │ │ - ldr r0, [pc, #244] @ 11e754 │ │ │ │ + ldr r3, [pc, #244] @ 11e778 │ │ │ │ + ldr r1, [pc, #244] @ 11e77c │ │ │ │ + ldr r0, [pc, #244] @ 11e780 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #240] @ 11e758 │ │ │ │ + ldr r2, [pc, #240] @ 11e784 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r1, r2, r8, lsr pc │ │ │ │ + eorseq r1, r2, ip, lsl #30 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r1, r2, r4, lsl pc │ │ │ │ + eorseq r1, r2, r8, ror #29 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eorseq r1, r2, r0, lsl #27 │ │ │ │ + eorseq r1, r2, r4, asr sp │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - eoreq r2, lr, r4, ror #2 │ │ │ │ - eorseq r4, r0, ip, lsr #28 │ │ │ │ - eoreq r6, sp, r0, lsr pc │ │ │ │ - eoreq r6, sp, r4, ror #30 │ │ │ │ - andeq r1, r5, r6, ror r3 │ │ │ │ - eorseq r4, r0, ip, ror ip │ │ │ │ - eoreq r6, sp, r0, lsl #27 │ │ │ │ - eoreq r1, lr, r0, asr pc │ │ │ │ - andeq r1, r5, r9, ror r3 │ │ │ │ - eorseq r4, r0, r8, asr ip │ │ │ │ - eoreq r6, sp, ip, asr sp │ │ │ │ - eoreq r1, lr, r0, lsr #30 │ │ │ │ - andeq r1, r5, r8, ror r3 │ │ │ │ - eorseq r4, r0, r4, lsr ip │ │ │ │ - eoreq r6, sp, r8, lsr sp │ │ │ │ - eoreq r1, lr, r8, lsl #30 │ │ │ │ - andeq r1, r5, lr, ror r3 │ │ │ │ - eorseq r4, r0, r0, lsl ip │ │ │ │ - eoreq r6, sp, r4, lsl sp │ │ │ │ - ldrdeq r1, [lr], -r8 @ │ │ │ │ - andeq r1, r5, sp, ror r3 │ │ │ │ - eorseq r4, r0, ip, ror #23 │ │ │ │ - strdeq r6, [sp], -r0 @ │ │ │ │ - eoreq r1, lr, r8, lsr #29 │ │ │ │ - andeq r1, r5, ip, ror r3 │ │ │ │ - eorseq r4, r0, r8, asr #23 │ │ │ │ - eoreq r6, sp, ip, asr #25 │ │ │ │ - eoreq r1, lr, r4, lsl #29 │ │ │ │ - andeq r1, r5, r7, ror r3 │ │ │ │ - eorseq r4, r0, r4, lsr #23 │ │ │ │ - eoreq r6, sp, r8, lsr #25 │ │ │ │ - eoreq r1, lr, r0, ror #28 │ │ │ │ - andeq r1, r5, pc, asr r3 │ │ │ │ - eorseq r4, r0, ip, ror fp │ │ │ │ - eoreq r6, sp, r0, lsl #25 │ │ │ │ - eoreq r1, lr, r0, asr lr │ │ │ │ - andeq r1, r5, r1, ror #6 │ │ │ │ - eorseq r0, r0, r4, ror #22 │ │ │ │ - eoreq r6, sp, r4, lsl #27 │ │ │ │ - @ instruction: 0x002d6db0 │ │ │ │ - eorseq r4, r0, r0, lsr fp │ │ │ │ - eoreq r6, sp, r4, lsr ip │ │ │ │ - strdeq r1, [lr], -r8 @ │ │ │ │ - andeq r1, r5, r0, ror #6 │ │ │ │ - eorseq r0, r0, ip, lsl fp │ │ │ │ - strdeq r6, [sp], -r8 @ │ │ │ │ - eoreq r9, sp, r0, lsr #28 │ │ │ │ + eoreq r2, lr, r0, ror r6 │ │ │ │ + eorseq r5, r0, r8, lsr r3 │ │ │ │ + eoreq r7, sp, ip, lsr r4 │ │ │ │ + eoreq r7, sp, r0, ror r4 │ │ │ │ + andeq r1, r5, pc, ror r3 │ │ │ │ + eorseq r5, r0, r8, lsl #3 │ │ │ │ + eoreq r7, sp, ip, lsl #5 │ │ │ │ + eoreq r2, lr, ip, asr r4 │ │ │ │ + andeq r1, r5, r2, lsl #7 │ │ │ │ + eorseq r5, r0, r4, ror #2 │ │ │ │ + eoreq r7, sp, r8, ror #4 │ │ │ │ + eoreq r2, lr, ip, lsr #8 │ │ │ │ + andeq r1, r5, r1, lsl #7 │ │ │ │ + eorseq r5, r0, r0, asr #2 │ │ │ │ + eoreq r7, sp, r4, asr #4 │ │ │ │ + eoreq r2, lr, r4, lsl r4 │ │ │ │ + andeq r1, r5, r7, lsl #7 │ │ │ │ + eorseq r5, r0, ip, lsl r1 │ │ │ │ + eoreq r7, sp, r0, lsr #4 │ │ │ │ + eoreq r2, lr, r4, ror #7 │ │ │ │ + andeq r1, r5, r6, lsl #7 │ │ │ │ + ldrsheq r5, [r0], -r8 @ │ │ │ │ + strdeq r7, [sp], -ip @ │ │ │ │ + @ instruction: 0x002e23b4 │ │ │ │ + andeq r1, r5, r5, lsl #7 │ │ │ │ + ldrsbeq r5, [r0], -r4 @ │ │ │ │ + ldrdeq r7, [sp], -r8 @ │ │ │ │ + mlaeq lr, r0, r3, r2 │ │ │ │ + andeq r1, r5, r0, lsl #7 │ │ │ │ + ldrheq r5, [r0], -r0 @ │ │ │ │ + @ instruction: 0x002d71b4 │ │ │ │ + eoreq r2, lr, ip, ror #6 │ │ │ │ + andeq r1, r5, r8, ror #6 │ │ │ │ + eorseq r5, r0, r8, lsl #1 │ │ │ │ + eoreq r7, sp, ip, lsl #3 │ │ │ │ + eoreq r2, lr, ip, asr r3 │ │ │ │ + andeq r1, r5, sl, ror #6 │ │ │ │ + eorseq r1, r0, r0, ror r0 │ │ │ │ + mlaeq sp, r0, r2, r7 │ │ │ │ + @ instruction: 0x002d72bc │ │ │ │ + eorseq r5, r0, ip, lsr r0 │ │ │ │ + eoreq r7, sp, r0, asr #2 │ │ │ │ + eoreq r2, lr, r4, lsl #6 │ │ │ │ + andeq r1, r5, r9, ror #6 │ │ │ │ + eorseq r1, r0, r8, lsr #32 │ │ │ │ + eoreq r7, sp, r4, lsl #4 │ │ │ │ + eoreq sl, sp, ip, lsr #6 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ -0011e75c : │ │ │ │ +0011e788 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #132] @ 11e804 │ │ │ │ + ldr r3, [pc, #132] @ 11e830 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ mov r0, ip │ │ │ │ add r3, r3, #12 │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #108] @ 11e808 │ │ │ │ + ldr r5, [pc, #108] @ 11e834 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 11e7fc │ │ │ │ - ldr r3, [pc, #96] @ 11e80c │ │ │ │ + beq 11e828 │ │ │ │ + ldr r3, [pc, #96] @ 11e838 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 11e7c8 │ │ │ │ + bne 11e7f4 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 11e0a8 │ │ │ │ - ldr r0, [pc, #64] @ 11e810 │ │ │ │ + b 11e0d4 │ │ │ │ + ldr r0, [pc, #64] @ 11e83c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #52] @ 11e814 │ │ │ │ - ldr r1, [pc, #52] @ 11e818 │ │ │ │ - ldr r0, [pc, #52] @ 11e81c │ │ │ │ + ldr r3, [pc, #52] @ 11e840 │ │ │ │ + ldr r1, [pc, #52] @ 11e844 │ │ │ │ + ldr r0, [pc, #52] @ 11e848 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eorseq r6, r3, r8, lsl #7 │ │ │ │ - eorseq r1, r2, r0, ror #16 │ │ │ │ + eorseq r6, r3, ip, asr r3 │ │ │ │ + eorseq r1, r2, r4, lsr r8 │ │ │ │ andeq r0, r0, r0, lsl #11 │ │ │ │ - strdeq r0, [lr], -r4 @ │ │ │ │ + eoreq r1, lr, r0, lsl #10 │ │ │ │ andeq r0, r0, r4, asr #12 │ │ │ │ - eoreq r1, lr, ip, lsl #25 │ │ │ │ - eoreq r0, lr, ip, lsr #31 │ │ │ │ + mlaeq lr, r8, r1, r2 │ │ │ │ + @ instruction: 0x002e14b8 │ │ │ │ │ │ │ │ -0011e820 : │ │ │ │ +0011e84c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ - ldr r2, [pc, #4064] @ 11f818 │ │ │ │ - ldr r3, [pc, #4064] @ 11f81c │ │ │ │ + ldr r2, [pc, #4064] @ 11f844 │ │ │ │ + ldr r3, [pc, #4064] @ 11f848 │ │ │ │ sub sp, sp, #116 @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r0, #28] │ │ │ │ str r0, [sp, #24] │ │ │ │ - ldr r6, [pc, #4048] @ 11f820 │ │ │ │ + ldr r6, [pc, #4048] @ 11f84c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ cmp r7, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r3, #0 │ │ │ │ - beq 11ed68 │ │ │ │ + beq 11ed94 │ │ │ │ ldr r3, [r7] │ │ │ │ mov r0, r7 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bl a86c4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 11e8a4 │ │ │ │ + beq 11e8d0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 11eca4 │ │ │ │ + beq 11ecd0 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 11eda4 │ │ │ │ + beq 11edd0 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #33554432 @ 0x2000000 │ │ │ │ - beq 11edcc │ │ │ │ + beq 11edf8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r7, [r3, #24] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 11eed8 │ │ │ │ + beq 11ef04 │ │ │ │ ldr r3, [r7] │ │ │ │ mov r1, r5 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r7] │ │ │ │ - ldr r3, [pc, #3900] @ 11f824 │ │ │ │ + ldr r3, [pc, #3900] @ 11f850 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r2, r3 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 11e918 │ │ │ │ + beq 11e944 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 11ecb0 │ │ │ │ + beq 11ecdc │ │ │ │ cmp r9, #0 │ │ │ │ - blt 11ef20 │ │ │ │ + blt 11ef4c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ bl a7518 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 11e94c │ │ │ │ + beq 11e978 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 11ecbc │ │ │ │ + beq 11ece8 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 11ef48 │ │ │ │ - ldr r3, [pc, #3788] @ 11f828 │ │ │ │ + beq 11ef74 │ │ │ │ + ldr r3, [pc, #3788] @ 11f854 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 11ecdc │ │ │ │ + bne 11ed08 │ │ │ │ bl 501a4 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - beq 11f14c │ │ │ │ + beq 11f178 │ │ │ │ bl 501a4 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - beq 11f204 │ │ │ │ + beq 11f230 │ │ │ │ ldr r9, [r7, #20] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 1209f4 │ │ │ │ + beq 120a20 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11e9c4 │ │ │ │ + beq 11e9f0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 11ed5c │ │ │ │ + beq 11ed88 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fb98 │ │ │ │ lsl r3, r0, #1 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl a991c │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 11f28c │ │ │ │ + beq 11f2b8 │ │ │ │ ldr r8, [sp, #24] │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov fp, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, sl │ │ │ │ bl a9b9c │ │ │ │ ldrb r3, [sp, #64] @ 0x40 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ldr fp, [sp, #68] @ 0x44 │ │ │ │ - beq 11f454 │ │ │ │ + beq 11f480 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 1209d0 │ │ │ │ + beq 1209fc │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11ea44 │ │ │ │ + beq 11ea70 │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r3, #-1073741824 @ 0xc0000000 │ │ │ │ streq r3, [r7] │ │ │ │ - beq 11ea44 │ │ │ │ + beq 11ea70 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 11ed3c │ │ │ │ + beq 11ed68 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 11ef70 │ │ │ │ + beq 11ef9c │ │ │ │ ldr r4, [r8, #28] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 11f17c │ │ │ │ + beq 11f1a8 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r1, r7 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ bl 4fcd0 │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r3, r0 │ │ │ │ - beq 11ea9c │ │ │ │ + beq 11eac8 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 11ed48 │ │ │ │ + beq 11ed74 │ │ │ │ cmp r3, #0 │ │ │ │ - blt 11f23c │ │ │ │ + blt 11f268 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ - beq 11ee00 │ │ │ │ + beq 11ee2c │ │ │ │ ldr r4, [r8, #24] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 11f2cc │ │ │ │ + beq 11f2f8 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r1, r7 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ bl 4fcd0 │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r3, r0 │ │ │ │ - beq 11eaf8 │ │ │ │ + beq 11eb24 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 11ecc8 │ │ │ │ + beq 11ecf4 │ │ │ │ cmp r3, #0 │ │ │ │ - blt 11f30c │ │ │ │ + blt 11f338 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ - beq 11efc8 │ │ │ │ + beq 11eff4 │ │ │ │ ldr r3, [r8, #24] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 11f334 │ │ │ │ + beq 11f360 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r3 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r3] │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl a86c4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 11eb5c │ │ │ │ + beq 11eb88 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r3] │ │ │ │ - beq 11f1e4 │ │ │ │ + beq 11f210 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 11f3d8 │ │ │ │ + beq 11f404 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldrb r3, [r3, #87] @ 0x57 │ │ │ │ lsr r3, r3, #5 │ │ │ │ cmp r4, r2 │ │ │ │ orreq r3, r3, #1 │ │ │ │ tst r3, #1 │ │ │ │ - beq 11fd28 │ │ │ │ + beq 11fd54 │ │ │ │ cmp r4, r2 │ │ │ │ - beq 11fb30 │ │ │ │ + beq 11fb5c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11ebac │ │ │ │ + beq 11ebd8 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r4, r3 │ │ │ │ - beq 11f374 │ │ │ │ + beq 11f3a0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ bl a8ae8 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r2, r0 │ │ │ │ - beq 11ebd8 │ │ │ │ + beq 11ec04 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 11f1f0 │ │ │ │ + beq 11f21c │ │ │ │ cmp r2, #0 │ │ │ │ - blt 11f400 │ │ │ │ + blt 11f42c │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r2, r0 │ │ │ │ - beq 11ec10 │ │ │ │ + beq 11ec3c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 11f278 │ │ │ │ + beq 11f2a4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11ec2c │ │ │ │ + beq 11ec58 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 11f264 │ │ │ │ + beq 11f290 │ │ │ │ cmp r2, #0 │ │ │ │ - blt 11f42c │ │ │ │ - ldr r3, [pc, #3484] @ 11f9d8 │ │ │ │ + blt 11f458 │ │ │ │ + ldr r3, [pc, #3484] @ 11fa04 │ │ │ │ ldr r2, [r9, #4] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 11e9f4 │ │ │ │ + bne 11ea20 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ bl a46ec │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fb98 │ │ │ │ cmp r4, r0 │ │ │ │ - beq 11e9f4 │ │ │ │ - ldr r3, [pc, #3440] @ 11f9dc │ │ │ │ - ldr r1, [pc, #3004] @ 11f82c │ │ │ │ + beq 11ea20 │ │ │ │ + ldr r3, [pc, #3440] @ 11fa08 │ │ │ │ + ldr r1, [pc, #3004] @ 11f858 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #3560] @ 11fa6c │ │ │ │ - ldr r1, [pc, #2984] @ 11f830 │ │ │ │ + ldr r3, [pc, #3560] @ 11fa98 │ │ │ │ + ldr r1, [pc, #2984] @ 11f85c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #2980] @ 11f834 │ │ │ │ + ldr r0, [pc, #2980] @ 11f860 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ bl b6f00 │ │ │ │ - b 11efa4 │ │ │ │ + b 11efd0 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11e8a4 │ │ │ │ + b 11e8d0 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11e918 │ │ │ │ + b 11e944 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11e94c │ │ │ │ + b 11e978 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ - b 11eaf8 │ │ │ │ - ldr r3, [pc, #3464] @ 11fa6c │ │ │ │ - ldr r0, [pc, #2896] @ 11f838 │ │ │ │ + b 11eb24 │ │ │ │ + ldr r3, [pc, #3464] @ 11fa98 │ │ │ │ + ldr r0, [pc, #2896] @ 11f864 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #2884] @ 11f83c │ │ │ │ + ldr r1, [pc, #2884] @ 11f868 │ │ │ │ stm sp, {r0, r7} │ │ │ │ - ldr r0, [pc, #2880] @ 11f840 │ │ │ │ + ldr r0, [pc, #2880] @ 11f86c │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ mov r0, #2 │ │ │ │ - ldr r2, [pc, #2860] @ 11f844 │ │ │ │ - ldr r3, [pc, #2816] @ 11f81c │ │ │ │ + ldr r2, [pc, #2860] @ 11f870 │ │ │ │ + ldr r3, [pc, #2816] @ 11f848 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 120078 │ │ │ │ + bne 1200a4 │ │ │ │ add sp, sp, #116 @ 0x74 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11ea44 │ │ │ │ + b 11ea70 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ - b 11ea9c │ │ │ │ + b 11eac8 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11e9c4 │ │ │ │ - ldr r3, [pc, #3324] @ 11fa6c │ │ │ │ + b 11e9f0 │ │ │ │ + ldr r3, [pc, #3324] @ 11fa98 │ │ │ │ mov r0, #134 @ 0x86 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r1, [pc, #2764] @ 11f848 │ │ │ │ + ldr r1, [pc, #2764] @ 11f874 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #2760] @ 11f84c │ │ │ │ + ldr r3, [pc, #2760] @ 11f878 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #2756] @ 11f850 │ │ │ │ - ldr r0, [pc, #2756] @ 11f854 │ │ │ │ + ldr r2, [pc, #2756] @ 11f87c │ │ │ │ + ldr r0, [pc, #2756] @ 11f880 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 11ed0c │ │ │ │ - ldr r3, [pc, #3264] @ 11fa6c │ │ │ │ - ldr r1, [pc, #2728] @ 11f858 │ │ │ │ + b 11ed38 │ │ │ │ + ldr r3, [pc, #3264] @ 11fa98 │ │ │ │ + ldr r1, [pc, #2728] @ 11f884 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #2724] @ 11f85c │ │ │ │ + ldr r0, [pc, #2724] @ 11f888 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ bl b6f00 │ │ │ │ - b 11ed0c │ │ │ │ - ldr r3, [pc, #3224] @ 11fa6c │ │ │ │ - ldr r0, [pc, #2696] @ 11f860 │ │ │ │ + b 11ed38 │ │ │ │ + ldr r3, [pc, #3224] @ 11fa98 │ │ │ │ + ldr r0, [pc, #2696] @ 11f88c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #2684] @ 11f864 │ │ │ │ + ldr r1, [pc, #2684] @ 11f890 │ │ │ │ stm sp, {r0, r8} │ │ │ │ - ldr r0, [pc, #2680] @ 11f868 │ │ │ │ + ldr r0, [pc, #2680] @ 11f894 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 11ed0c │ │ │ │ - ldr r3, [pc, #3080] @ 11fa10 │ │ │ │ + b 11ed38 │ │ │ │ + ldr r3, [pc, #3080] @ 11fa3c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r4, [r6, r3] │ │ │ │ mov r1, r7 │ │ │ │ add r4, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r4, #2916] @ 0xb64 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 11f754 │ │ │ │ + blt 11f780 │ │ │ │ ldr r2, [r4, #2916] @ 0xb64 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #1 │ │ │ │ bl a8750 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 11f77c │ │ │ │ + beq 11f7a8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r2, r0 │ │ │ │ - beq 11ee7c │ │ │ │ + beq 11eea8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - bne 11ee7c │ │ │ │ + bne 11eea8 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11eea8 │ │ │ │ + beq 11eed4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 11eea8 │ │ │ │ + bne 11eed4 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ cmp r2, #0 │ │ │ │ - bge 11ec34 │ │ │ │ - ldr r3, [pc, #2996] @ 11fa6c │ │ │ │ - ldr r1, [pc, #2480] @ 11f86c │ │ │ │ + bge 11ec60 │ │ │ │ + ldr r3, [pc, #2996] @ 11fa98 │ │ │ │ + ldr r1, [pc, #2480] @ 11f898 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #2476] @ 11f870 │ │ │ │ + ldr r0, [pc, #2476] @ 11f89c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #153 @ 0x99 │ │ │ │ bl b6f00 │ │ │ │ - b 11efa4 │ │ │ │ - ldr r3, [pc, #2956] @ 11fa6c │ │ │ │ + b 11efd0 │ │ │ │ + ldr r3, [pc, #2956] @ 11fa98 │ │ │ │ mov r1, #135 @ 0x87 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r3, [pc, #2440] @ 11f874 │ │ │ │ + ldr r3, [pc, #2440] @ 11f8a0 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r2, [pc, #2432] @ 11f878 │ │ │ │ - ldr r0, [pc, #2432] @ 11f87c │ │ │ │ + ldr r2, [pc, #2432] @ 11f8a4 │ │ │ │ + ldr r0, [pc, #2432] @ 11f8a8 │ │ │ │ str r1, [sp] │ │ │ │ - ldr r1, [pc, #2428] @ 11f880 │ │ │ │ + ldr r1, [pc, #2428] @ 11f8ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 11ed0c │ │ │ │ - ldr r3, [pc, #2884] @ 11fa6c │ │ │ │ - ldr r1, [pc, #2392] @ 11f884 │ │ │ │ + b 11ed38 │ │ │ │ + ldr r3, [pc, #2884] @ 11fa98 │ │ │ │ + ldr r1, [pc, #2392] @ 11f8b0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #2388] @ 11f888 │ │ │ │ + ldr r0, [pc, #2388] @ 11f8b4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #135 @ 0x87 │ │ │ │ bl b6f00 │ │ │ │ - b 11ef14 │ │ │ │ - ldr r3, [pc, #2844] @ 11fa6c │ │ │ │ - ldr r1, [pc, #2360] @ 11f88c │ │ │ │ + b 11ef40 │ │ │ │ + ldr r3, [pc, #2844] @ 11fa98 │ │ │ │ + ldr r1, [pc, #2360] @ 11f8b8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #2356] @ 11f890 │ │ │ │ + ldr r0, [pc, #2356] @ 11f8bc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ bl b6f00 │ │ │ │ - b 11ed0c │ │ │ │ - ldr r3, [pc, #2804] @ 11fa6c │ │ │ │ - ldr r2, [pc, #2328] @ 11f894 │ │ │ │ + b 11ed38 │ │ │ │ + ldr r3, [pc, #2804] @ 11fa98 │ │ │ │ + ldr r2, [pc, #2328] @ 11f8c0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r1, [pc, #2324] @ 11f898 │ │ │ │ - ldr r0, [pc, #2324] @ 11f89c │ │ │ │ + ldr r1, [pc, #2324] @ 11f8c4 │ │ │ │ + ldr r0, [pc, #2324] @ 11f8c8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ @@ -214008,134 +214019,134 @@ │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ - b 11ed0c │ │ │ │ + b 11ed38 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 11e820 │ │ │ │ + bl 11e84c │ │ │ │ cmp r0, #2 │ │ │ │ - beq 11f7a4 │ │ │ │ + beq 11f7d0 │ │ │ │ ldr r3, [r8, #24] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 11f7cc │ │ │ │ + beq 11f7f8 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r3 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r3] │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl a86c4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 11f02c │ │ │ │ + beq 11f058 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r3] │ │ │ │ - beq 11f748 │ │ │ │ + beq 11f774 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 11fb08 │ │ │ │ + beq 11fb34 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldrb r3, [r3, #87] @ 0x57 │ │ │ │ lsr r3, r3, #5 │ │ │ │ cmp r4, r2 │ │ │ │ orreq r3, r3, #1 │ │ │ │ tst r3, #1 │ │ │ │ - beq 120028 │ │ │ │ + beq 120054 │ │ │ │ cmp r4, r2 │ │ │ │ - bne 11eb8c │ │ │ │ + bne 11ebb8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11f080 │ │ │ │ + beq 11f0ac │ │ │ │ sub r3, r3, #1 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 120630 │ │ │ │ + beq 12065c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11f0a0 │ │ │ │ + beq 11f0cc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 1204b8 │ │ │ │ + beq 1204e4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11f0bc │ │ │ │ + beq 11f0e8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 1204c4 │ │ │ │ + beq 1204f0 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11f0d8 │ │ │ │ + beq 11f104 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 1204a0 │ │ │ │ + beq 1204cc │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11f0f4 │ │ │ │ + beq 11f120 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 1204ac │ │ │ │ + beq 1204d8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11f114 │ │ │ │ + beq 11f140 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 1201f4 │ │ │ │ - ldr r3, [pc, #1924] @ 11f8a0 │ │ │ │ + beq 120220 │ │ │ │ + ldr r3, [pc, #1924] @ 11f8cc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fea4 │ │ │ │ - ldr r3, [pc, #2368] @ 11fa6c │ │ │ │ - ldr r1, [pc, #1908] @ 11f8a4 │ │ │ │ + ldr r3, [pc, #2368] @ 11fa98 │ │ │ │ + ldr r1, [pc, #1908] @ 11f8d0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #1904] @ 11f8a8 │ │ │ │ + ldr r0, [pc, #1904] @ 11f8d4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #148 @ 0x94 │ │ │ │ bl b6f00 │ │ │ │ - b 11ed0c │ │ │ │ - ldr r3, [pc, #2328] @ 11fa6c │ │ │ │ - ldr r1, [pc, #1876] @ 11f8ac │ │ │ │ + b 11ed38 │ │ │ │ + ldr r3, [pc, #2328] @ 11fa98 │ │ │ │ + ldr r1, [pc, #1876] @ 11f8d8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #1872] @ 11f8b0 │ │ │ │ + ldr r0, [pc, #1872] @ 11f8dc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #137 @ 0x89 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 11ed0c │ │ │ │ - ldr r3, [pc, #2280] @ 11fa6c │ │ │ │ - ldr r2, [pc, #1836] @ 11f8b4 │ │ │ │ + b 11ed38 │ │ │ │ + ldr r3, [pc, #2280] @ 11fa98 │ │ │ │ + ldr r2, [pc, #1836] @ 11f8e0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r1, [pc, #1832] @ 11f8b8 │ │ │ │ + ldr r1, [pc, #1832] @ 11f8e4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #140 @ 0x8c │ │ │ │ - ldr r0, [pc, #1820] @ 11f8bc │ │ │ │ + ldr r0, [pc, #1820] @ 11f8e8 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #1816] @ 11f8c0 │ │ │ │ + ldr r3, [pc, #1816] @ 11f8ec │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 578f8 │ │ │ │ @@ -214143,120 +214154,120 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 11ed0c │ │ │ │ + b 11ed38 │ │ │ │ mov r0, r3 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11eb5c │ │ │ │ + b 11eb88 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ - b 11ebd8 │ │ │ │ - ldr r3, [pc, #2144] @ 11fa6c │ │ │ │ - ldr r1, [pc, #1716] @ 11f8c4 │ │ │ │ + b 11ec04 │ │ │ │ + ldr r3, [pc, #2144] @ 11fa98 │ │ │ │ + ldr r1, [pc, #1716] @ 11f8f0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #1712] @ 11f8c8 │ │ │ │ + ldr r0, [pc, #1712] @ 11f8f4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 578f8 │ │ │ │ - b 11ed0c │ │ │ │ - ldr r3, [pc, #2088] @ 11fa6c │ │ │ │ - ldr r1, [pc, #1668] @ 11f8cc │ │ │ │ + b 11ed38 │ │ │ │ + ldr r3, [pc, #2088] @ 11fa98 │ │ │ │ + ldr r1, [pc, #1668] @ 11f8f8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #1664] @ 11f8d0 │ │ │ │ + ldr r0, [pc, #1664] @ 11f8fc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #140 @ 0x8c │ │ │ │ bl b6f00 │ │ │ │ - b 11f1b8 │ │ │ │ + b 11f1e4 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ - b 11ec2c │ │ │ │ + b 11ec58 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ - b 11ec10 │ │ │ │ - ldr r3, [pc, #2008] @ 11fa6c │ │ │ │ - ldr r1, [pc, #1596] @ 11f8d4 │ │ │ │ + b 11ec3c │ │ │ │ + ldr r3, [pc, #2008] @ 11fa98 │ │ │ │ + ldr r1, [pc, #1596] @ 11f900 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #1592] @ 11f8d8 │ │ │ │ + ldr r0, [pc, #1592] @ 11f904 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 11ed0c │ │ │ │ - ldr r3, [pc, #1944] @ 11fa6c │ │ │ │ - ldr r2, [pc, #1540] @ 11f8dc │ │ │ │ + b 11ed38 │ │ │ │ + ldr r3, [pc, #1944] @ 11fa98 │ │ │ │ + ldr r2, [pc, #1540] @ 11f908 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r1, [pc, #1536] @ 11f8e0 │ │ │ │ + ldr r1, [pc, #1536] @ 11f90c │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #141 @ 0x8d │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #1520] @ 11f8e4 │ │ │ │ - ldr r3, [pc, #1520] @ 11f8e8 │ │ │ │ + ldr r0, [pc, #1520] @ 11f910 │ │ │ │ + ldr r3, [pc, #1520] @ 11f914 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 11f1b8 │ │ │ │ - ldr r3, [pc, #1880] @ 11fa6c │ │ │ │ - ldr r1, [pc, #1492] @ 11f8ec │ │ │ │ + b 11f1e4 │ │ │ │ + ldr r3, [pc, #1880] @ 11fa98 │ │ │ │ + ldr r1, [pc, #1492] @ 11f918 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #1488] @ 11f8f0 │ │ │ │ + ldr r0, [pc, #1488] @ 11f91c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #141 @ 0x8d │ │ │ │ bl b6f00 │ │ │ │ - b 11f1b8 │ │ │ │ - ldr r3, [pc, #1840] @ 11fa6c │ │ │ │ - ldr r2, [pc, #1460] @ 11f8f4 │ │ │ │ + b 11f1e4 │ │ │ │ + ldr r3, [pc, #1840] @ 11fa98 │ │ │ │ + ldr r2, [pc, #1460] @ 11f920 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r1, [pc, #1456] @ 11f8f8 │ │ │ │ + ldr r1, [pc, #1456] @ 11f924 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #142 @ 0x8e │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #1440] @ 11f8fc │ │ │ │ - ldr r3, [pc, #1440] @ 11f900 │ │ │ │ + ldr r0, [pc, #1440] @ 11f928 │ │ │ │ + ldr r3, [pc, #1440] @ 11f92c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 11f1b8 │ │ │ │ - ldr r3, [pc, #1776] @ 11fa6c │ │ │ │ - ldr r2, [pc, #1412] @ 11f904 │ │ │ │ + b 11f1e4 │ │ │ │ + ldr r3, [pc, #1776] @ 11fa98 │ │ │ │ + ldr r2, [pc, #1412] @ 11f930 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r1, [pc, #1408] @ 11f908 │ │ │ │ - ldr r0, [pc, #1408] @ 11f90c │ │ │ │ + ldr r1, [pc, #1408] @ 11f934 │ │ │ │ + ldr r0, [pc, #1408] @ 11f938 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ @@ -214268,214 +214279,214 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 11ef14 │ │ │ │ - ldr r3, [pc, #1676] @ 11fa6c │ │ │ │ - ldr r1, [pc, #1324] @ 11f910 │ │ │ │ + b 11ef40 │ │ │ │ + ldr r3, [pc, #1676] @ 11fa98 │ │ │ │ + ldr r1, [pc, #1324] @ 11f93c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #1320] @ 11f914 │ │ │ │ + ldr r0, [pc, #1320] @ 11f940 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #142 @ 0x8e │ │ │ │ bl b6f00 │ │ │ │ - b 11f1b8 │ │ │ │ - ldr r3, [pc, #1636] @ 11fa6c │ │ │ │ - ldr r1, [pc, #1292] @ 11f918 │ │ │ │ + b 11f1e4 │ │ │ │ + ldr r3, [pc, #1636] @ 11fa98 │ │ │ │ + ldr r1, [pc, #1292] @ 11f944 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #1288] @ 11f91c │ │ │ │ + ldr r0, [pc, #1288] @ 11f948 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ mov r8, r4 │ │ │ │ bl b6f00 │ │ │ │ - b 11f3ac │ │ │ │ - ldr r3, [pc, #1592] @ 11fa6c │ │ │ │ - ldr r1, [pc, #1256] @ 11f920 │ │ │ │ + b 11f3d8 │ │ │ │ + ldr r3, [pc, #1592] @ 11fa98 │ │ │ │ + ldr r1, [pc, #1256] @ 11f94c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #1252] @ 11f924 │ │ │ │ + ldr r0, [pc, #1252] @ 11f950 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #150 @ 0x96 │ │ │ │ bl b6f00 │ │ │ │ - b 11efa4 │ │ │ │ + b 11efd0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11f470 │ │ │ │ + beq 11f49c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 11fcf8 │ │ │ │ + beq 11fd24 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11f48c │ │ │ │ + beq 11f4b8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 11fd04 │ │ │ │ + beq 11fd30 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 120964 │ │ │ │ + beq 120990 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11f4b0 │ │ │ │ + beq 11f4dc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 11fcec │ │ │ │ + beq 11fd18 │ │ │ │ bl 50048 │ │ │ │ subs r7, r0, #0 │ │ │ │ - bne 11fe54 │ │ │ │ + bne 11fe80 │ │ │ │ bl 501a4 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 11fe8c │ │ │ │ + beq 11feb8 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fb98 │ │ │ │ lsl r3, r0, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl a9960 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - beq 11feb4 │ │ │ │ + beq 11fee0 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r8, r7 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ bl a9e54 │ │ │ │ ldrb r3, [sp, #88] @ 0x58 │ │ │ │ ldr r4, [sp, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ ldr fp, [sp, #100] @ 0x64 │ │ │ │ ldr r8, [sp, #92] @ 0x5c │ │ │ │ - beq 1204d0 │ │ │ │ + beq 1204fc │ │ │ │ cmp r4, #0 │ │ │ │ - beq 1208d4 │ │ │ │ + beq 120900 │ │ │ │ ldr r1, [r4] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11fd60 │ │ │ │ + beq 11fd8c │ │ │ │ add r1, r1, #1 │ │ │ │ cmp fp, #0 │ │ │ │ str r1, [r4] │ │ │ │ - beq 1209ac │ │ │ │ + beq 1209d8 │ │ │ │ ldr r0, [fp] │ │ │ │ cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11fe1c │ │ │ │ + beq 11fe48 │ │ │ │ add r0, r0, #1 │ │ │ │ str r0, [fp] │ │ │ │ ldr r1, [r4] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11f580 │ │ │ │ + beq 11f5ac │ │ │ │ sub r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [r4] │ │ │ │ - beq 11fd10 │ │ │ │ + beq 11fd3c │ │ │ │ ldr r0, [fp] │ │ │ │ cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11f598 │ │ │ │ + beq 11f5c4 │ │ │ │ sub r0, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [fp] │ │ │ │ - beq 11fd1c │ │ │ │ + beq 11fd48 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r1, [r1, #84] @ 0x54 │ │ │ │ tst r1, #268435456 @ 0x10000000 │ │ │ │ - beq 11ff14 │ │ │ │ + beq 11ff40 │ │ │ │ ldr r1, [fp, #4] │ │ │ │ ldr r1, [r1, #84] @ 0x54 │ │ │ │ tst r1, #536870912 @ 0x20000000 │ │ │ │ - beq 11ff80 │ │ │ │ + beq 11ffac │ │ │ │ mov r0, fp │ │ │ │ bl 4fb98 │ │ │ │ lsl r3, r0, #1 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl a991c │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ - beq 11ffe0 │ │ │ │ + beq 12000c │ │ │ │ mov r7, #0 │ │ │ │ add r5, sp, #76 @ 0x4c │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ bl a9b9c │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ ldr sl, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r7, [sp, #80] @ 0x50 │ │ │ │ - beq 12007c │ │ │ │ + beq 1200a8 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 120940 │ │ │ │ + beq 12096c │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11f634 │ │ │ │ + beq 11f660 │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r3, #-1073741824 @ 0xc0000000 │ │ │ │ streq r3, [sl] │ │ │ │ - beq 11f634 │ │ │ │ + beq 11f660 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 11f80c │ │ │ │ + beq 11f838 │ │ │ │ ldr r3, [sl, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 11fd78 │ │ │ │ + beq 11fda4 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r9 │ │ │ │ bl 4fcd0 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 11fdb4 │ │ │ │ + blt 11fde0 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ - bne 120258 │ │ │ │ + bne 120284 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r9 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r2, r0 │ │ │ │ - beq 11f694 │ │ │ │ + beq 11f6c0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 11fcd8 │ │ │ │ + beq 11fd04 │ │ │ │ cmp r2, #0 │ │ │ │ - blt 11fe28 │ │ │ │ - ldr r3, [pc, #820] @ 11f9d8 │ │ │ │ + blt 11fe54 │ │ │ │ + ldr r3, [pc, #820] @ 11fa04 │ │ │ │ ldr r2, [fp, #4] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 11f5e4 │ │ │ │ + bne 11f610 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ bl a46ec │ │ │ │ mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 4fb98 │ │ │ │ cmp sl, r0 │ │ │ │ - beq 11f5e4 │ │ │ │ - ldr r3, [pc, #776] @ 11f9dc │ │ │ │ - ldr r1, [pc, #592] @ 11f928 │ │ │ │ + beq 11f610 │ │ │ │ + ldr r3, [pc, #776] @ 11fa08 │ │ │ │ + ldr r1, [pc, #592] @ 11f954 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #896] @ 11fa6c │ │ │ │ - ldr r1, [pc, #572] @ 11f92c │ │ │ │ + ldr r3, [pc, #896] @ 11fa98 │ │ │ │ + ldr r1, [pc, #572] @ 11f958 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #568] @ 11f930 │ │ │ │ + ldr r0, [pc, #568] @ 11f95c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #156 @ 0x9c │ │ │ │ mov r8, r4 │ │ │ │ bl b6f00 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -214488,430 +214499,430 @@ │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 578f8 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 578f8 │ │ │ │ - b 11ed0c │ │ │ │ + b 11ed38 │ │ │ │ mov r0, r3 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11f02c │ │ │ │ - ldr r3, [pc, #784] @ 11fa6c │ │ │ │ - ldr r1, [pc, #468] @ 11f934 │ │ │ │ + b 11f058 │ │ │ │ + ldr r3, [pc, #784] @ 11fa98 │ │ │ │ + ldr r1, [pc, #468] @ 11f960 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #464] @ 11f938 │ │ │ │ + ldr r0, [pc, #464] @ 11f964 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #152 @ 0x98 │ │ │ │ bl b6f00 │ │ │ │ - b 11f1b8 │ │ │ │ - ldr r3, [pc, #744] @ 11fa6c │ │ │ │ - ldr r1, [pc, #436] @ 11f93c │ │ │ │ + b 11f1e4 │ │ │ │ + ldr r3, [pc, #744] @ 11fa98 │ │ │ │ + ldr r1, [pc, #436] @ 11f968 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #432] @ 11f940 │ │ │ │ + ldr r0, [pc, #432] @ 11f96c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #153 @ 0x99 │ │ │ │ bl b6f00 │ │ │ │ - b 11f1b8 │ │ │ │ - ldr r3, [pc, #704] @ 11fa6c │ │ │ │ - ldr r1, [pc, #404] @ 11f944 │ │ │ │ + b 11f1e4 │ │ │ │ + ldr r3, [pc, #704] @ 11fa98 │ │ │ │ + ldr r1, [pc, #404] @ 11f970 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #400] @ 11f948 │ │ │ │ + ldr r0, [pc, #400] @ 11f974 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #146 @ 0x92 │ │ │ │ bl b6f00 │ │ │ │ - b 11f1b8 │ │ │ │ - ldr r3, [pc, #664] @ 11fa6c │ │ │ │ - ldr r2, [pc, #372] @ 11f94c │ │ │ │ + b 11f1e4 │ │ │ │ + ldr r3, [pc, #664] @ 11fa98 │ │ │ │ + ldr r2, [pc, #372] @ 11f978 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r1, [pc, #368] @ 11f950 │ │ │ │ + ldr r1, [pc, #368] @ 11f97c │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #147 @ 0x93 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #352] @ 11f954 │ │ │ │ - ldr r3, [pc, #352] @ 11f958 │ │ │ │ + ldr r0, [pc, #352] @ 11f980 │ │ │ │ + ldr r3, [pc, #352] @ 11f984 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 11f1b8 │ │ │ │ + b 11f1e4 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11f634 │ │ │ │ - @ instruction: 0x003217bc │ │ │ │ + b 11f660 │ │ │ │ + mlaseq r2, r0, r7, r1 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r1, r2, r4, lsr #15 │ │ │ │ + eorseq r1, r2, r8, ror r7 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq r0, lr, r8, ror #27 │ │ │ │ - eoreq r2, lr, ip, lsl r7 │ │ │ │ - mlaeq lr, ip, fp, r0 │ │ │ │ - eoreq r0, lr, r0, lsr #23 │ │ │ │ - eoreq r2, lr, ip, lsr #13 │ │ │ │ - eoreq r0, lr, ip, lsr #22 │ │ │ │ - eorseq r1, r2, r0, ror #5 │ │ │ │ - eoreq r2, lr, r8, lsl r6 │ │ │ │ - eoreq r2, lr, r8, lsl r6 │ │ │ │ - eoreq r2, lr, r8, ror #12 │ │ │ │ - mlaeq lr, r8, sl, r0 │ │ │ │ + strdeq r1, [lr], -r4 @ │ │ │ │ + eoreq r2, lr, r8, lsr #24 │ │ │ │ + eoreq r1, lr, r8, lsr #1 │ │ │ │ + eoreq r1, lr, ip, lsr #1 │ │ │ │ + @ instruction: 0x002e2bb8 │ │ │ │ + eoreq r1, lr, r8, lsr r0 │ │ │ │ + @ instruction: 0x003212b4 │ │ │ │ + eoreq r2, lr, r4, lsr #22 │ │ │ │ + eoreq r2, lr, r4, lsr #22 │ │ │ │ + eoreq r2, lr, r4, ror fp │ │ │ │ + eoreq r0, lr, r4, lsr #31 │ │ │ │ + eoreq r2, lr, r0, lsl #22 │ │ │ │ + eoreq r0, lr, r0, lsl #31 │ │ │ │ + eoreq sl, sp, r8, asr #16 │ │ │ │ + eoreq r2, lr, r8, asr #21 │ │ │ │ + eoreq r0, lr, r8, asr #30 │ │ │ │ strdeq r2, [lr], -r4 @ │ │ │ │ - eoreq r0, lr, r4, ror sl │ │ │ │ - eoreq sl, sp, ip, lsr r3 │ │ │ │ + eoreq r0, lr, r4, ror lr │ │ │ │ + eoreq r5, pc, r8, asr #26 │ │ │ │ + eoreq r2, lr, r0, lsl #20 │ │ │ │ + eoreq r0, lr, r0, lsr lr │ │ │ │ + @ instruction: 0x002e29b0 │ │ │ │ + eoreq r2, lr, r4, lsl #19 │ │ │ │ + eoreq r0, lr, r4, lsl #28 │ │ │ │ + eoreq r2, lr, ip, asr r9 │ │ │ │ + ldrdeq r0, [lr], -ip @ │ │ │ │ + eoreq r3, pc, ip, lsl lr @ │ │ │ │ + eoreq r2, lr, ip, lsr #18 │ │ │ │ + eoreq r0, lr, r8, lsr #27 │ │ │ │ + andeq r0, r0, ip, lsl #19 │ │ │ │ + eoreq r2, lr, r0, lsl #15 │ │ │ │ + eoreq r0, lr, r0, lsl #24 │ │ │ │ + eoreq r2, lr, r8, asr r7 │ │ │ │ + ldrdeq r0, [lr], -r8 @ │ │ │ │ + eoreq r2, lr, r0, ror #14 │ │ │ │ + eoreq r2, lr, ip, lsl #14 │ │ │ │ + eoreq r0, lr, ip, lsl #23 │ │ │ │ + eoreq r2, lr, r8, lsl #14 │ │ │ │ + eoreq r2, lr, r0, lsr #13 │ │ │ │ + eoreq r0, lr, ip, lsl fp │ │ │ │ + eoreq r2, lr, r8, ror #12 │ │ │ │ + eoreq r0, lr, r8, ror #21 │ │ │ │ + eoreq r2, lr, r4, lsl r6 │ │ │ │ + mlaeq lr, r4, sl, r0 │ │ │ │ + eoreq r2, lr, r0, lsl r6 │ │ │ │ @ instruction: 0x002e25bc │ │ │ │ eoreq r0, lr, ip, lsr sl │ │ │ │ - eoreq r2, lr, r8, ror #9 │ │ │ │ - eoreq r0, lr, r8, ror #18 │ │ │ │ - eoreq r5, pc, ip, lsr r8 @ │ │ │ │ - strdeq r2, [lr], -r4 @ │ │ │ │ - eoreq r0, lr, r4, lsr #18 │ │ │ │ + eoreq r5, pc, r0, asr r9 @ │ │ │ │ + mlaeq lr, r8, r5, r2 │ │ │ │ + eoreq r0, lr, r8, lsl sl │ │ │ │ + eoreq r2, lr, r8, lsr #11 │ │ │ │ + eoreq r2, lr, r4, asr r5 │ │ │ │ + ldrdeq r0, [lr], -r4 @ │ │ │ │ + eoreq r5, pc, r8, ror #17 │ │ │ │ + @ instruction: 0x002dc7b8 │ │ │ │ + eoreq r2, lr, r8, lsr #10 │ │ │ │ + eoreq r0, lr, r4, lsr #19 │ │ │ │ + eoreq r2, lr, ip, asr #9 │ │ │ │ + eoreq r0, lr, ip, asr #18 │ │ │ │ eoreq r2, lr, r4, lsr #9 │ │ │ │ + eoreq r0, lr, r4, lsr #18 │ │ │ │ eoreq r2, lr, r8, ror r4 │ │ │ │ strdeq r0, [lr], -r8 @ │ │ │ │ - eoreq r2, lr, r0, asr r4 │ │ │ │ + eoreq r0, lr, ip, lsl #17 │ │ │ │ + eoreq r2, lr, r0, asr #3 │ │ │ │ + eoreq r0, lr, r0, asr #12 │ │ │ │ + eoreq r2, lr, r0, asr r1 │ │ │ │ ldrdeq r0, [lr], -r0 @ │ │ │ │ - eoreq r3, pc, r0, lsl r9 @ │ │ │ │ - eoreq r2, lr, r0, lsr #8 │ │ │ │ - mlaeq lr, ip, r8, r0 │ │ │ │ - andeq r0, r0, ip, lsl #19 │ │ │ │ - eoreq r2, lr, r4, ror r2 │ │ │ │ - strdeq r0, [lr], -r4 @ │ │ │ │ - eoreq r2, lr, ip, asr #4 │ │ │ │ - eoreq r0, lr, ip, asr #13 │ │ │ │ - eoreq r2, lr, r4, asr r2 │ │ │ │ - eoreq r2, lr, r0, lsl #4 │ │ │ │ - eoreq r0, lr, r0, lsl #13 │ │ │ │ - strdeq r2, [lr], -ip @ │ │ │ │ - mlaeq lr, r4, r1, r2 │ │ │ │ - eoreq r0, lr, r0, lsl r6 │ │ │ │ - eoreq r2, lr, ip, asr r1 │ │ │ │ - ldrdeq r0, [lr], -ip @ │ │ │ │ - eoreq r2, lr, r8, lsl #2 │ │ │ │ - eoreq r0, lr, r8, lsl #11 │ │ │ │ - eoreq r2, lr, r4, lsl #2 │ │ │ │ - strheq r2, [lr], -r0 @ │ │ │ │ - eoreq r0, lr, r0, lsr r5 │ │ │ │ - eoreq r5, pc, r4, asr #8 │ │ │ │ - eoreq r2, lr, ip, lsl #1 │ │ │ │ - eoreq r0, lr, ip, lsl #10 │ │ │ │ - mlaeq lr, ip, r0, r2 │ │ │ │ - eoreq r2, lr, r8, asr #32 │ │ │ │ - eoreq r0, lr, r8, asr #9 │ │ │ │ - ldrdeq r5, [pc], -ip @ │ │ │ │ - eoreq ip, sp, ip, lsr #5 │ │ │ │ - eoreq r2, lr, ip, lsl r0 │ │ │ │ - mlaeq lr, r8, r4, r0 │ │ │ │ - eoreq r1, lr, r0, asr #31 │ │ │ │ - eoreq r0, lr, r0, asr #8 │ │ │ │ - mlaeq lr, r8, pc, r1 @ │ │ │ │ - eoreq r0, lr, r8, lsl r4 │ │ │ │ - eoreq r1, lr, ip, ror #30 │ │ │ │ - eoreq r0, lr, ip, ror #7 │ │ │ │ - eoreq r0, lr, r0, lsl #7 │ │ │ │ - @ instruction: 0x002e1cb4 │ │ │ │ - eoreq r0, lr, r4, lsr r1 │ │ │ │ - eoreq r1, lr, r4, asr #24 │ │ │ │ - eoreq r0, lr, r4, asr #1 │ │ │ │ - eoreq r1, lr, ip, lsl ip │ │ │ │ - mlaeq lr, ip, r0, r0 │ │ │ │ + eoreq r2, lr, r8, lsr #2 │ │ │ │ + eoreq r0, lr, r8, lsr #11 │ │ │ │ + eoreq r2, lr, r0, lsl #2 │ │ │ │ + eoreq r0, lr, r0, lsl #11 │ │ │ │ + eoreq r2, lr, r0, lsl r1 │ │ │ │ + strheq r2, [lr], -ip @ │ │ │ │ + eoreq r0, lr, ip, lsr r5 │ │ │ │ + eoreq r5, pc, r0, asr r4 @ │ │ │ │ + mlaeq lr, ip, sp, r1 │ │ │ │ + eoreq r0, lr, ip, lsl r2 │ │ │ │ strdeq r1, [lr], -r4 @ │ │ │ │ eoreq r0, lr, r4, ror r0 │ │ │ │ - eoreq r1, lr, r4, lsl #24 │ │ │ │ - @ instruction: 0x002e1bb0 │ │ │ │ - eoreq r0, lr, r0, lsr r0 │ │ │ │ - eoreq r4, pc, r4, asr #30 │ │ │ │ - mlaeq lr, r0, r8, r1 │ │ │ │ - eoreq pc, sp, r0, lsl sp @ │ │ │ │ - eoreq r1, lr, r8, ror #13 │ │ │ │ - eoreq pc, sp, r8, ror #22 │ │ │ │ - eoreq sp, sp, ip, asr #7 │ │ │ │ - eoreq r1, lr, r8, ror #12 │ │ │ │ - eoreq pc, sp, r4, ror #21 │ │ │ │ - eoreq r2, pc, r8, lsl #22 │ │ │ │ - eoreq r1, lr, r8, lsl r6 │ │ │ │ - mlaeq sp, r4, sl, pc @ │ │ │ │ - eoreq r1, lr, r4, ror #11 │ │ │ │ - eoreq pc, sp, r0, ror #20 │ │ │ │ - eoreq r1, lr, r0, ror r5 │ │ │ │ + ldrdeq sp, [sp], -r8 @ │ │ │ │ + eoreq r1, lr, r4, ror fp │ │ │ │ + strdeq pc, [sp], -r0 @ │ │ │ │ + eoreq r3, pc, r4, lsl r0 @ │ │ │ │ + eoreq r1, lr, r4, lsr #22 │ │ │ │ + eoreq pc, sp, r0, lsr #31 │ │ │ │ + strdeq r1, [lr], -r0 @ │ │ │ │ + eoreq pc, sp, ip, ror #30 │ │ │ │ + eoreq r1, lr, ip, ror sl │ │ │ │ + strdeq pc, [sp], -ip @ │ │ │ │ + eoreq r1, lr, r0, asr sl │ │ │ │ + eoreq pc, sp, ip, asr #29 │ │ │ │ + eoreq r1, lr, r8, lsl sl │ │ │ │ + mlaeq sp, r4, lr, pc @ │ │ │ │ + eoreq r1, lr, ip, ror #19 │ │ │ │ + eoreq pc, sp, ip, ror #28 │ │ │ │ + eoreq r2, pc, r8, ror lr @ │ │ │ │ + eoreq r1, lr, ip, lsl #19 │ │ │ │ + eoreq pc, sp, ip, lsl #28 │ │ │ │ + eoreq fp, sp, ip, lsr #23 │ │ │ │ + eoreq r1, lr, r0, lsr #18 │ │ │ │ + mlaeq sp, ip, sp, pc @ │ │ │ │ + eoreq r1, lr, r4, asr #17 │ │ │ │ + eoreq pc, sp, r0, asr #26 │ │ │ │ + ldrdeq sp, [sp], -r8 @ │ │ │ │ + eoreq r1, lr, r4, ror r8 │ │ │ │ strdeq pc, [sp], -r0 @ │ │ │ │ - eoreq r1, lr, r4, asr #10 │ │ │ │ - eoreq pc, sp, r0, asr #19 │ │ │ │ - eoreq r1, lr, ip, lsl #10 │ │ │ │ - eoreq pc, sp, r8, lsl #19 │ │ │ │ - eoreq r1, lr, r0, ror #9 │ │ │ │ - eoreq pc, sp, r0, ror #18 │ │ │ │ - eoreq r2, pc, ip, ror #18 │ │ │ │ - eoreq r1, lr, r0, lsl #9 │ │ │ │ - eoreq pc, sp, r0, lsl #18 │ │ │ │ - eoreq fp, sp, r0, lsr #13 │ │ │ │ - eoreq r1, lr, r4, lsl r4 │ │ │ │ - mlaeq sp, r0, r8, pc @ │ │ │ │ - @ instruction: 0x002e13b8 │ │ │ │ - eoreq pc, sp, r4, lsr r8 @ │ │ │ │ - eoreq sp, sp, ip, asr #1 │ │ │ │ - eoreq r1, lr, r8, ror #6 │ │ │ │ - eoreq pc, sp, r4, ror #15 │ │ │ │ andeq r0, r0, ip, lsl #21 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - eoreq pc, sp, r4, lsl r9 @ │ │ │ │ - eoreq r1, lr, r8, asr #4 │ │ │ │ - eoreq pc, sp, r8, asr #13 │ │ │ │ - strdeq r2, [pc], -r0 @ │ │ │ │ - strdeq r1, [lr], -r0 @ │ │ │ │ - eoreq pc, sp, r0, ror r6 @ │ │ │ │ - eoreq r1, lr, ip, asr #3 │ │ │ │ - eoreq pc, sp, ip, asr #12 │ │ │ │ - mlaeq lr, r8, r1, r1 │ │ │ │ - eoreq pc, sp, r8, lsl r6 @ │ │ │ │ - eoreq r1, lr, r8, ror #2 │ │ │ │ - eoreq pc, sp, r8, ror #11 │ │ │ │ + eoreq pc, sp, r0, lsr #28 │ │ │ │ + eoreq r1, lr, r4, asr r7 │ │ │ │ + ldrdeq pc, [sp], -r4 @ │ │ │ │ + strdeq r2, [pc], -ip @ │ │ │ │ + strdeq r1, [lr], -ip @ │ │ │ │ + eoreq pc, sp, ip, ror fp @ │ │ │ │ + ldrdeq r1, [lr], -r8 @ │ │ │ │ + eoreq pc, sp, r8, asr fp @ │ │ │ │ + eoreq r1, lr, r4, lsr #13 │ │ │ │ + eoreq pc, sp, r4, lsr #22 │ │ │ │ + eoreq r1, lr, r4, ror r6 │ │ │ │ + strdeq pc, [sp], -r4 @ │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq r0, lr, r0, lsr #30 │ │ │ │ - eoreq pc, sp, r0, lsr #7 │ │ │ │ - mlaeq lr, r0, sp, r0 │ │ │ │ - eoreq pc, sp, r0, lsl r2 @ │ │ │ │ - eoreq r2, pc, r8, lsr #3 │ │ │ │ - @ instruction: 0x002e0cb8 │ │ │ │ - eoreq pc, sp, r4, lsr r1 @ │ │ │ │ - eoreq r0, lr, ip, ror ip │ │ │ │ - strdeq pc, [sp], -ip @ │ │ │ │ - eoreq r0, lr, r4, asr ip │ │ │ │ - ldrdeq pc, [sp], -r4 @ │ │ │ │ - eoreq r0, lr, r4, lsr #24 │ │ │ │ - eoreq pc, sp, r4, lsr #1 │ │ │ │ - strdeq r0, [lr], -r0 @ │ │ │ │ - eoreq pc, sp, ip, rrx │ │ │ │ - eoreq r0, lr, r8, asr #23 │ │ │ │ - eoreq pc, sp, r8, asr #32 │ │ │ │ - eoreq r3, pc, r0, lsl pc @ │ │ │ │ - eoreq r0, lr, r8, asr #23 │ │ │ │ - strdeq lr, [sp], -r8 @ │ │ │ │ - eoreq r0, lr, r8, ror fp │ │ │ │ + eoreq r1, lr, ip, lsr #8 │ │ │ │ + eoreq pc, sp, ip, lsr #17 │ │ │ │ + mlaeq lr, ip, r2, r1 │ │ │ │ + eoreq pc, sp, ip, lsl r7 @ │ │ │ │ + @ instruction: 0x002f26b4 │ │ │ │ + eoreq r1, lr, r4, asr #3 │ │ │ │ + eoreq pc, sp, r0, asr #12 │ │ │ │ + eoreq r1, lr, r8, lsl #3 │ │ │ │ + eoreq pc, sp, r8, lsl #12 │ │ │ │ + eoreq r1, lr, r0, ror #2 │ │ │ │ + eoreq pc, sp, r0, ror #11 │ │ │ │ + eoreq r1, lr, r0, lsr r1 │ │ │ │ + @ instruction: 0x002df5b0 │ │ │ │ + strdeq r1, [lr], -ip @ │ │ │ │ + eoreq pc, sp, r8, ror r5 @ │ │ │ │ + ldrdeq r1, [lr], -r4 @ │ │ │ │ + eoreq pc, sp, r4, asr r5 @ │ │ │ │ + eoreq r4, pc, ip, lsl r4 @ │ │ │ │ + ldrdeq r1, [lr], -r4 @ │ │ │ │ + eoreq pc, sp, r4, lsl #10 │ │ │ │ + eoreq r1, lr, r4, lsl #1 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eoreq r0, lr, ip, asr #22 │ │ │ │ - eoreq lr, sp, ip, asr #31 │ │ │ │ - eorseq r2, r0, r8, lsl #17 │ │ │ │ - eoreq r4, sp, ip, lsl #19 │ │ │ │ - eoreq pc, sp, r0, asr #2 │ │ │ │ - andeq r4, r5, r9, lsl #24 │ │ │ │ - eorseq r2, r0, r4, ror #16 │ │ │ │ - eoreq r4, sp, r8, ror #18 │ │ │ │ - eoreq r0, lr, r4, asr #21 │ │ │ │ - andeq r4, r5, r6, lsl #26 │ │ │ │ - eorseq r2, r0, r0, asr #16 │ │ │ │ - eoreq r4, sp, r4, asr #18 │ │ │ │ - eoreq pc, sp, r0, ror #2 │ │ │ │ - andeq r4, r5, sl, ror #25 │ │ │ │ - eorseq r2, r0, ip, lsl r8 │ │ │ │ - eoreq r4, sp, r0, lsr #18 │ │ │ │ - eoreq r0, lr, r0, ror #20 │ │ │ │ - andeq r4, r5, sl, lsr #24 │ │ │ │ - @ instruction: 0x003027f8 │ │ │ │ - strdeq r4, [sp], -ip @ │ │ │ │ - eoreq r0, lr, r8, asr #20 │ │ │ │ - @ instruction: 0x00054cb2 │ │ │ │ - @ instruction: 0x003027d4 │ │ │ │ - ldrdeq r4, [sp], -r8 @ │ │ │ │ - eoreq pc, sp, r4, ror #1 │ │ │ │ - andeq r4, r5, r9, ror #25 │ │ │ │ - @ instruction: 0x003027b0 │ │ │ │ - @ instruction: 0x002d48b4 │ │ │ │ - eoreq pc, sp, r4, ror r0 @ │ │ │ │ - andeq r4, r5, fp, lsl #24 │ │ │ │ - eorseq r2, r0, ip, lsl #15 │ │ │ │ - mlaeq sp, r0, r8, r4 │ │ │ │ - @ instruction: 0x002dd6bc │ │ │ │ - andeq r4, r5, r3, lsl fp │ │ │ │ - eorseq r2, r0, r8, ror #14 │ │ │ │ - eoreq r4, sp, ip, ror #16 │ │ │ │ - eoreq pc, sp, r4, ror #3 │ │ │ │ - andeq r4, r5, r2, lsl #22 │ │ │ │ - ldr r3, [pc, #-164] @ 11fa6c │ │ │ │ - ldr r1, [pc, #-440] @ 11f95c │ │ │ │ + eoreq r1, lr, r8, asr r0 │ │ │ │ + ldrdeq pc, [sp], -r8 @ │ │ │ │ + mlaseq r0, r4, sp, r2 │ │ │ │ + mlaeq sp, r8, lr, r4 │ │ │ │ + eoreq pc, sp, ip, asr #12 │ │ │ │ + andeq r4, r5, r2, lsl ip │ │ │ │ + eorseq r2, r0, r0, ror sp │ │ │ │ + eoreq r4, sp, r4, ror lr │ │ │ │ + ldrdeq r0, [lr], -r0 @ │ │ │ │ + andeq r4, r5, pc, lsl #26 │ │ │ │ + eorseq r2, r0, ip, asr #26 │ │ │ │ + eoreq r4, sp, r0, asr lr │ │ │ │ + eoreq pc, sp, ip, ror #12 │ │ │ │ + strdeq r4, [r5], -r3 │ │ │ │ + eorseq r2, r0, r8, lsr #26 │ │ │ │ + eoreq r4, sp, ip, lsr #28 │ │ │ │ + eoreq r0, lr, ip, ror #30 │ │ │ │ + andeq r4, r5, r3, lsr ip │ │ │ │ + eorseq r2, r0, r4, lsl #26 │ │ │ │ + eoreq r4, sp, r8, lsl #28 │ │ │ │ + eoreq r0, lr, r4, asr pc │ │ │ │ + @ instruction: 0x00054cbb │ │ │ │ + eorseq r2, r0, r0, ror #25 │ │ │ │ + eoreq r4, sp, r4, ror #27 │ │ │ │ + strdeq pc, [sp], -r0 @ │ │ │ │ + strdeq r4, [r5], -r2 │ │ │ │ + @ instruction: 0x00302cbc │ │ │ │ + eoreq r4, sp, r0, asr #27 │ │ │ │ + eoreq pc, sp, r0, lsl #11 │ │ │ │ + andeq r4, r5, r4, lsl ip │ │ │ │ + mlaseq r0, r8, ip, r2 │ │ │ │ + mlaeq sp, ip, sp, r4 │ │ │ │ + eoreq sp, sp, r8, asr #23 │ │ │ │ + andeq r4, r5, ip, lsl fp │ │ │ │ + eorseq r2, r0, r4, ror ip │ │ │ │ + eoreq r4, sp, r8, ror sp │ │ │ │ + strdeq pc, [sp], -r0 @ │ │ │ │ + andeq r4, r5, fp, lsl #22 │ │ │ │ + ldr r3, [pc, #-164] @ 11fa98 │ │ │ │ + ldr r1, [pc, #-440] @ 11f988 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #-444] @ 11f960 │ │ │ │ + ldr r0, [pc, #-444] @ 11f98c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl b6f00 │ │ │ │ - b 11f1b8 │ │ │ │ + b 11f1e4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11fb54 │ │ │ │ + beq 11fb80 │ │ │ │ sub r3, r3, #1 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 11fed8 │ │ │ │ + beq 11ff04 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11fb74 │ │ │ │ + beq 11fba0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 11fee4 │ │ │ │ + beq 11ff10 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11fb90 │ │ │ │ + beq 11fbbc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 11fef0 │ │ │ │ + beq 11ff1c │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11fbac │ │ │ │ + beq 11fbd8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 11fefc │ │ │ │ + beq 11ff28 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11fbc8 │ │ │ │ + beq 11fbf4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 11ff08 │ │ │ │ + beq 11ff34 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11fbe8 │ │ │ │ + beq 11fc14 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 11ff74 │ │ │ │ - ldr r3, [pc, #-480] @ 11fa10 │ │ │ │ + beq 11ffa0 │ │ │ │ + ldr r3, [pc, #-480] @ 11fa3c │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [r6, r3] │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r0, [r3, #1916] @ 0x77c │ │ │ │ bl 5000c │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 1201cc │ │ │ │ + beq 1201f8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 120198 │ │ │ │ - ldr r3, [pc, #-524] @ 11fa14 │ │ │ │ + beq 1201c4 │ │ │ │ + ldr r3, [pc, #-524] @ 11fa40 │ │ │ │ ldr r1, [r5, #64] @ 0x40 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 120200 │ │ │ │ + beq 12022c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 11fc68 │ │ │ │ + beq 11fc94 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 12001c │ │ │ │ + beq 120048 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 120230 │ │ │ │ + beq 12025c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11fc8c │ │ │ │ + beq 11fcb8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 120060 │ │ │ │ + beq 12008c │ │ │ │ mov r0, r5 │ │ │ │ bl aa34c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 11fcb0 │ │ │ │ + beq 11fcdc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 12006c │ │ │ │ - ldr r3, [pc, #-588] @ 11fa6c │ │ │ │ - ldr r1, [pc, #-856] @ 11f964 │ │ │ │ + beq 120098 │ │ │ │ + ldr r3, [pc, #-588] @ 11fa98 │ │ │ │ + ldr r1, [pc, #-856] @ 11f990 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #-860] @ 11f968 │ │ │ │ + ldr r0, [pc, #-860] @ 11f994 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #144 @ 0x90 │ │ │ │ bl b6f00 │ │ │ │ - b 11ed0c │ │ │ │ + b 11ed38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ - b 11f694 │ │ │ │ + b 11f6c0 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11f4b0 │ │ │ │ + b 11f4dc │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11f470 │ │ │ │ + b 11f49c │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11f48c │ │ │ │ + b 11f4b8 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11f57c │ │ │ │ + b 11f5a8 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11f598 │ │ │ │ - ldr r3, [pc, #-708] @ 11fa6c │ │ │ │ - ldr r2, [pc, #-968] @ 11f96c │ │ │ │ + b 11f5c4 │ │ │ │ + ldr r3, [pc, #-708] @ 11fa98 │ │ │ │ + ldr r2, [pc, #-968] @ 11f998 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r1, [pc, #-972] @ 11f970 │ │ │ │ - ldr r0, [pc, #-972] @ 11f974 │ │ │ │ + ldr r1, [pc, #-972] @ 11f99c │ │ │ │ + ldr r0, [pc, #-972] @ 11f9a0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #142 @ 0x8e │ │ │ │ bl d8818 │ │ │ │ - b 11f1b8 │ │ │ │ + b 11f1e4 │ │ │ │ cmp fp, #0 │ │ │ │ - beq 1209ac │ │ │ │ + beq 1209d8 │ │ │ │ ldr r0, [fp] │ │ │ │ cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 11f558 │ │ │ │ - b 11f598 │ │ │ │ - ldr r3, [pc, #-788] @ 11fa6c │ │ │ │ - ldr r2, [pc, #-1036] @ 11f978 │ │ │ │ + bne 11f584 │ │ │ │ + b 11f5c4 │ │ │ │ + ldr r3, [pc, #-788] @ 11fa98 │ │ │ │ + ldr r2, [pc, #-1036] @ 11f9a4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r1, [pc, #-1040] @ 11f97c │ │ │ │ - ldr r0, [pc, #-1040] @ 11f980 │ │ │ │ + ldr r1, [pc, #-1040] @ 11f9a8 │ │ │ │ + ldr r0, [pc, #-1040] @ 11f9ac │ │ │ │ add r2, pc, r2 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #156 @ 0x9c │ │ │ │ mov r8, r4 │ │ │ │ bl d8818 │ │ │ │ - b 11f70c │ │ │ │ - ldr r3, [pc, #-848] @ 11fa6c │ │ │ │ - ldr r1, [pc, #-1084] @ 11f984 │ │ │ │ + b 11f738 │ │ │ │ + ldr r3, [pc, #-848] @ 11fa98 │ │ │ │ + ldr r1, [pc, #-1084] @ 11f9b0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #-1088] @ 11f988 │ │ │ │ + ldr r0, [pc, #-1088] @ 11f9b4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #157 @ 0x9d │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 578f8 │ │ │ │ @@ -214925,82 +214936,82 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ - b 11ed0c │ │ │ │ + b 11ed38 │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 11f56c │ │ │ │ - b 11f598 │ │ │ │ - ldr r3, [pc, #-964] @ 11fa6c │ │ │ │ - ldr r1, [pc, #-1192] @ 11f98c │ │ │ │ + bne 11f598 │ │ │ │ + b 11f5c4 │ │ │ │ + ldr r3, [pc, #-964] @ 11fa98 │ │ │ │ + ldr r1, [pc, #-1192] @ 11f9b8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #-1196] @ 11f990 │ │ │ │ + ldr r0, [pc, #-1196] @ 11f9bc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #162 @ 0xa2 │ │ │ │ mov r8, r4 │ │ │ │ bl b6f00 │ │ │ │ - b 11f70c │ │ │ │ - ldr r3, [pc, #-1008] @ 11fa6c │ │ │ │ - ldr r1, [pc, #-1228] @ 11f994 │ │ │ │ + b 11f738 │ │ │ │ + ldr r3, [pc, #-1008] @ 11fa98 │ │ │ │ + ldr r1, [pc, #-1228] @ 11f9c0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #-1232] @ 11f998 │ │ │ │ + ldr r0, [pc, #-1232] @ 11f9c4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 578f8 │ │ │ │ - b 11ed0c │ │ │ │ - ldr r3, [pc, #-1064] @ 11fa6c │ │ │ │ - ldr r1, [pc, #-1276] @ 11f99c │ │ │ │ + b 11ed38 │ │ │ │ + ldr r3, [pc, #-1064] @ 11fa98 │ │ │ │ + ldr r1, [pc, #-1276] @ 11f9c8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #-1280] @ 11f9a0 │ │ │ │ + ldr r0, [pc, #-1280] @ 11f9cc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 11fe78 │ │ │ │ - ldr r3, [pc, #-1104] @ 11fa6c │ │ │ │ - ldr r1, [pc, #-1308] @ 11f9a4 │ │ │ │ + b 11fea4 │ │ │ │ + ldr r3, [pc, #-1104] @ 11fa98 │ │ │ │ + ldr r1, [pc, #-1308] @ 11f9d0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #-1312] @ 11f9a8 │ │ │ │ + ldr r0, [pc, #-1312] @ 11f9d4 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #155 @ 0x9b │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 11f2ac │ │ │ │ + b 11f2d8 │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11fb54 │ │ │ │ + b 11fb80 │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11fb74 │ │ │ │ + b 11fba0 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11fb90 │ │ │ │ + b 11fbbc │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11fbac │ │ │ │ + b 11fbd8 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11fbc8 │ │ │ │ - ldr r3, [pc, #-1200] @ 11fa6c │ │ │ │ - ldr r2, [pc, #-1396] @ 11f9ac │ │ │ │ + b 11fbf4 │ │ │ │ + ldr r3, [pc, #-1200] @ 11fa98 │ │ │ │ + ldr r2, [pc, #-1396] @ 11f9d8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r1, [pc, #-1400] @ 11f9b0 │ │ │ │ - ldr r0, [pc, #-1400] @ 11f9b4 │ │ │ │ + ldr r1, [pc, #-1400] @ 11f9dc │ │ │ │ + ldr r0, [pc, #-1400] @ 11f9e0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r3, [r3] │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #155 @ 0x9b │ │ │ │ @@ -215011,23 +215022,23 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 578f8 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ - b 11ed0c │ │ │ │ + b 11ed38 │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11fbe8 │ │ │ │ - ldr r3, [pc, #-1308] @ 11fa6c │ │ │ │ - ldr r2, [pc, #-1492] @ 11f9b8 │ │ │ │ + b 11fc14 │ │ │ │ + ldr r3, [pc, #-1308] @ 11fa98 │ │ │ │ + ldr r2, [pc, #-1492] @ 11f9e4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r1, [pc, #-1496] @ 11f9bc │ │ │ │ - ldr r0, [pc, #-1496] @ 11f9c0 │ │ │ │ + ldr r1, [pc, #-1496] @ 11f9e8 │ │ │ │ + ldr r0, [pc, #-1496] @ 11f9ec │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str fp, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #155 @ 0x9b │ │ │ │ @@ -215038,233 +215049,233 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 11ed0c │ │ │ │ - ldr r3, [pc, #-1404] @ 11fa6c │ │ │ │ - ldr r1, [pc, #-1576] @ 11f9c4 │ │ │ │ + b 11ed38 │ │ │ │ + ldr r3, [pc, #-1404] @ 11fa98 │ │ │ │ + ldr r1, [pc, #-1576] @ 11f9f0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #-1580] @ 11f9c8 │ │ │ │ + ldr r0, [pc, #-1580] @ 11f9f4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #156 @ 0x9c │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ - b 11ff54 │ │ │ │ + b 11ff80 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11fc68 │ │ │ │ - ldr r3, [pc, #-1476] @ 11fa6c │ │ │ │ - ldr r2, [pc, #-1640] @ 11f9cc │ │ │ │ + b 11fc94 │ │ │ │ + ldr r3, [pc, #-1476] @ 11fa98 │ │ │ │ + ldr r2, [pc, #-1640] @ 11f9f8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r1, [pc, #-1644] @ 11f9d0 │ │ │ │ - ldr r0, [pc, #-1644] @ 11f9d4 │ │ │ │ + ldr r1, [pc, #-1644] @ 11f9fc │ │ │ │ + ldr r0, [pc, #-1644] @ 11fa00 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl d8818 │ │ │ │ - b 11f1b8 │ │ │ │ + b 11f1e4 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11fc8c │ │ │ │ + b 11fcb8 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11fcb0 │ │ │ │ + b 11fcdc │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [r4] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 120098 │ │ │ │ + beq 1200c4 │ │ │ │ sub r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [r4] │ │ │ │ - beq 120654 │ │ │ │ + beq 120680 │ │ │ │ ldr r2, [fp] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1200b4 │ │ │ │ + beq 1200e0 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [fp] │ │ │ │ - beq 120660 │ │ │ │ + beq 12068c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1200d4 │ │ │ │ + beq 120100 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 12063c │ │ │ │ + beq 120668 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 1208f8 │ │ │ │ + beq 120924 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1200f8 │ │ │ │ + beq 120124 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 120648 │ │ │ │ + beq 120674 │ │ │ │ bl 50048 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 12071c │ │ │ │ - ldr r3, [pc, #-1844] @ 11f9d8 │ │ │ │ + bne 120748 │ │ │ │ + ldr r3, [pc, #-1844] @ 11fa04 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 11f500 │ │ │ │ + bne 11f52c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ bl a46ec │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 4fb98 │ │ │ │ cmp r4, r0 │ │ │ │ - beq 11f500 │ │ │ │ - ldr r3, [pc, #-1892] @ 11f9dc │ │ │ │ - ldr r1, [pc, #-1892] @ 11f9e0 │ │ │ │ + beq 11f52c │ │ │ │ + ldr r3, [pc, #-1892] @ 11fa08 │ │ │ │ + ldr r1, [pc, #-1892] @ 11fa0c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #-1772] @ 11fa6c │ │ │ │ - ldr r1, [pc, #-1912] @ 11f9e4 │ │ │ │ + ldr r3, [pc, #-1772] @ 11fa98 │ │ │ │ + ldr r1, [pc, #-1912] @ 11fa10 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #-1916] @ 11f9e8 │ │ │ │ + ldr r0, [pc, #-1916] @ 11fa14 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #155 @ 0x9b │ │ │ │ bl b6f00 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 578f8 │ │ │ │ - b 11ed0c │ │ │ │ - ldr r3, [pc, #-1844] @ 11fa6c │ │ │ │ - ldr r0, [pc, #-1976] @ 11f9ec │ │ │ │ + b 11ed38 │ │ │ │ + ldr r3, [pc, #-1844] @ 11fa98 │ │ │ │ + ldr r0, [pc, #-1976] @ 11fa18 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #-1988] @ 11f9f0 │ │ │ │ + ldr r1, [pc, #-1988] @ 11fa1c │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #-1992] @ 11f9f4 │ │ │ │ + ldr r0, [pc, #-1992] @ 11fa20 │ │ │ │ mov r2, #144 @ 0x90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 11ed0c │ │ │ │ - ldr r3, [pc, #-1896] @ 11fa6c │ │ │ │ - ldr r1, [pc, #-2016] @ 11f9f8 │ │ │ │ + b 11ed38 │ │ │ │ + ldr r3, [pc, #-1896] @ 11fa98 │ │ │ │ + ldr r1, [pc, #-2016] @ 11fa24 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #-2020] @ 11f9fc │ │ │ │ + ldr r0, [pc, #-2020] @ 11fa28 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #144 @ 0x90 │ │ │ │ bl b6f00 │ │ │ │ - b 11ed0c │ │ │ │ + b 11ed38 │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11f114 │ │ │ │ - ldr r3, [pc, #-1948] @ 11fa6c │ │ │ │ - ldr r1, [pc, #-2060] @ 11fa00 │ │ │ │ + b 11f140 │ │ │ │ + ldr r3, [pc, #-1948] @ 11fa98 │ │ │ │ + ldr r1, [pc, #-2060] @ 11fa2c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #-2064] @ 11fa04 │ │ │ │ + ldr r0, [pc, #-2064] @ 11fa30 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #144 @ 0x90 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 11ed0c │ │ │ │ - ldr r3, [pc, #-1996] @ 11fa6c │ │ │ │ - ldr r1, [pc, #-2100] @ 11fa08 │ │ │ │ + b 11ed38 │ │ │ │ + ldr r3, [pc, #-1996] @ 11fa98 │ │ │ │ + ldr r1, [pc, #-2100] @ 11fa34 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #-2104] @ 11fa0c │ │ │ │ + ldr r0, [pc, #-2104] @ 11fa38 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #144 @ 0x90 │ │ │ │ bl b6f00 │ │ │ │ - b 120224 │ │ │ │ + b 120250 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r5, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r8, r4 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 120284 │ │ │ │ + beq 1202b0 │ │ │ │ sub r3, r3, #1 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 120690 │ │ │ │ + beq 1206bc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1202a4 │ │ │ │ + beq 1202d0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 12069c │ │ │ │ + beq 1206c8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1202c4 │ │ │ │ + beq 1202f0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 1206a8 │ │ │ │ + beq 1206d4 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1202e0 │ │ │ │ + beq 12030c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 1206b4 │ │ │ │ + beq 1206e0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 120300 │ │ │ │ + beq 12032c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 1206c0 │ │ │ │ + beq 1206ec │ │ │ │ mov r1, sl │ │ │ │ mov r0, r9 │ │ │ │ bl a86c4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 12032c │ │ │ │ + beq 120358 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 1206cc │ │ │ │ + beq 1206f8 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 1207a8 │ │ │ │ + beq 1207d4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 1206d8 │ │ │ │ - ldr r3, [pc, #-2364] @ 11fa10 │ │ │ │ + beq 120704 │ │ │ │ + ldr r3, [pc, #-2364] @ 11fa3c │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [r6, r3] │ │ │ │ str r4, [sp, #16] │ │ │ │ add r1, r7, #4096 @ 0x1000 │ │ │ │ str r8, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ ldr r3, [r1, #1932] @ 0x78c │ │ │ │ @@ -215274,1348 +215285,1348 @@ │ │ │ │ mov r0, #8 │ │ │ │ ldr r3, [r1, #1924] @ 0x784 │ │ │ │ ldr r1, [r1, #1920] @ 0x780 │ │ │ │ bl a633c │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 1203a0 │ │ │ │ + beq 1203cc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 120678 │ │ │ │ + beq 1206a4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1203bc │ │ │ │ + beq 1203e8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 120684 │ │ │ │ + beq 1206b0 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1203d8 │ │ │ │ + beq 120404 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 12066c │ │ │ │ + beq 120698 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 120774 │ │ │ │ - ldr r3, [pc, #-2516] @ 11fa14 │ │ │ │ + beq 1207a0 │ │ │ │ + ldr r3, [pc, #-2516] @ 11fa40 │ │ │ │ ldr r1, [r7, #64] @ 0x40 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 120744 │ │ │ │ + beq 120770 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 120430 │ │ │ │ + beq 12045c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 12079c │ │ │ │ + beq 1207c8 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 1207d0 │ │ │ │ + beq 1207fc │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 120454 │ │ │ │ + beq 120480 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 1207f8 │ │ │ │ + beq 120824 │ │ │ │ mov r0, r4 │ │ │ │ bl aa34c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 120478 │ │ │ │ + beq 1204a4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 1208b0 │ │ │ │ - ldr r3, [pc, #-2580] @ 11fa6c │ │ │ │ - ldr r1, [pc, #-2668] @ 11fa18 │ │ │ │ + beq 1208dc │ │ │ │ + ldr r3, [pc, #-2580] @ 11fa98 │ │ │ │ + ldr r1, [pc, #-2668] @ 11fa44 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #-2672] @ 11fa1c │ │ │ │ + ldr r0, [pc, #-2672] @ 11fa48 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #158 @ 0x9e │ │ │ │ bl b6f00 │ │ │ │ - b 11ed0c │ │ │ │ + b 11ed38 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11f0d8 │ │ │ │ + b 11f104 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11f0f4 │ │ │ │ + b 11f120 │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11f0a0 │ │ │ │ + b 11f0cc │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11f0bc │ │ │ │ + b 11f0e8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r8, r4 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1204fc │ │ │ │ + beq 120528 │ │ │ │ sub r3, r3, #1 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 1208bc │ │ │ │ + beq 1208e8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 120518 │ │ │ │ + beq 120544 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 1208c8 │ │ │ │ + beq 1208f4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 120538 │ │ │ │ + beq 120564 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 120880 │ │ │ │ + beq 1208ac │ │ │ │ cmp r8, #0 │ │ │ │ - beq 120988 │ │ │ │ + beq 1209b4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12055c │ │ │ │ + beq 120588 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 12088c │ │ │ │ + beq 1208b8 │ │ │ │ cmp fp, #0 │ │ │ │ - beq 12091c │ │ │ │ + beq 120948 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 120580 │ │ │ │ + beq 1205ac │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 120898 │ │ │ │ + beq 1208c4 │ │ │ │ bl 50048 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 12084c │ │ │ │ + bne 120878 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [r3, #24] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 120804 │ │ │ │ + beq 120830 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r1, r5 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r0, r4 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 1205dc │ │ │ │ + beq 120608 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 120874 │ │ │ │ + beq 1208a0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1205fc │ │ │ │ + beq 120628 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 1208a4 │ │ │ │ + beq 1208d0 │ │ │ │ cmp r5, #0 │ │ │ │ movge r0, #1 │ │ │ │ - bge 11ed10 │ │ │ │ - ldr r3, [pc, #-2980] @ 11fa6c │ │ │ │ - ldr r1, [pc, #-3060] @ 11fa20 │ │ │ │ + bge 11ed3c │ │ │ │ + ldr r3, [pc, #-2980] @ 11fa98 │ │ │ │ + ldr r1, [pc, #-3060] @ 11fa4c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #-3064] @ 11fa24 │ │ │ │ + ldr r0, [pc, #-3064] @ 11fa50 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #163 @ 0xa3 │ │ │ │ bl b6f00 │ │ │ │ - b 11ed0c │ │ │ │ + b 11ed38 │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 11f080 │ │ │ │ + b 11f0ac │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1200d4 │ │ │ │ + b 120100 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1200f8 │ │ │ │ + b 120124 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 120098 │ │ │ │ + b 1200c4 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1200b4 │ │ │ │ + b 1200e0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1203d8 │ │ │ │ + b 120404 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1203a0 │ │ │ │ + b 1203cc │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1203bc │ │ │ │ + b 1203e8 │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 120284 │ │ │ │ + b 1202b0 │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1202a4 │ │ │ │ + b 1202d0 │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1202c4 │ │ │ │ + b 1202f0 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1202e0 │ │ │ │ + b 12030c │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 120300 │ │ │ │ + b 12032c │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12032c │ │ │ │ - ldr r3, [pc, #-3188] @ 11fa6c │ │ │ │ - ldr r2, [pc, #-3260] @ 11fa28 │ │ │ │ + b 120358 │ │ │ │ + ldr r3, [pc, #-3188] @ 11fa98 │ │ │ │ + ldr r2, [pc, #-3260] @ 11fa54 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r1, [pc, #-3264] @ 11fa2c │ │ │ │ - ldr r0, [pc, #-3264] @ 11fa30 │ │ │ │ + ldr r1, [pc, #-3264] @ 11fa58 │ │ │ │ + ldr r0, [pc, #-3264] @ 11fa5c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, r4} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ bl d8818 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ - b 11ed0c │ │ │ │ - ldr r3, [pc, #-3256] @ 11fa6c │ │ │ │ - ldr r1, [pc, #-3316] @ 11fa34 │ │ │ │ + b 11ed38 │ │ │ │ + ldr r3, [pc, #-3256] @ 11fa98 │ │ │ │ + ldr r1, [pc, #-3316] @ 11fa60 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #-3320] @ 11fa38 │ │ │ │ + ldr r0, [pc, #-3320] @ 11fa64 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #156 @ 0x9c │ │ │ │ bl b6f00 │ │ │ │ - b 120174 │ │ │ │ - ldr r3, [pc, #-3296] @ 11fa6c │ │ │ │ - ldr r1, [pc, #-3348] @ 11fa3c │ │ │ │ + b 1201a0 │ │ │ │ + ldr r3, [pc, #-3296] @ 11fa98 │ │ │ │ + ldr r1, [pc, #-3348] @ 11fa68 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #-3352] @ 11fa40 │ │ │ │ + ldr r0, [pc, #-3352] @ 11fa6c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #158 @ 0x9e │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 11ed0c │ │ │ │ - ldr r3, [pc, #-3344] @ 11fa6c │ │ │ │ - ldr r1, [pc, #-3388] @ 11fa44 │ │ │ │ + b 11ed38 │ │ │ │ + ldr r3, [pc, #-3344] @ 11fa98 │ │ │ │ + ldr r1, [pc, #-3388] @ 11fa70 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #-3392] @ 11fa48 │ │ │ │ + ldr r0, [pc, #-3392] @ 11fa74 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #159 @ 0x9f │ │ │ │ bl b6f00 │ │ │ │ - b 11ed0c │ │ │ │ + b 11ed38 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 120430 │ │ │ │ - ldr r3, [pc, #-3396] @ 11fa6c │ │ │ │ - ldr r1, [pc, #-3432] @ 11fa4c │ │ │ │ + b 12045c │ │ │ │ + ldr r3, [pc, #-3396] @ 11fa98 │ │ │ │ + ldr r1, [pc, #-3432] @ 11fa78 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #-3436] @ 11fa50 │ │ │ │ + ldr r0, [pc, #-3436] @ 11fa7c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 120708 │ │ │ │ - ldr r3, [pc, #-3436] @ 11fa6c │ │ │ │ - ldr r1, [pc, #-3464] @ 11fa54 │ │ │ │ + b 120734 │ │ │ │ + ldr r3, [pc, #-3436] @ 11fa98 │ │ │ │ + ldr r1, [pc, #-3464] @ 11fa80 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #-3468] @ 11fa58 │ │ │ │ + ldr r0, [pc, #-3468] @ 11fa84 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #158 @ 0x9e │ │ │ │ bl b6f00 │ │ │ │ - b 120768 │ │ │ │ + b 120794 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 120454 │ │ │ │ - ldr r3, [pc, #-3488] @ 11fa6c │ │ │ │ + b 120480 │ │ │ │ + ldr r3, [pc, #-3488] @ 11fa98 │ │ │ │ mov r1, #163 @ 0xa3 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r3, [pc, #-3516] @ 11fa5c │ │ │ │ + ldr r3, [pc, #-3516] @ 11fa88 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r2, [pc, #-3524] @ 11fa60 │ │ │ │ - ldr r0, [pc, #-3524] @ 11fa64 │ │ │ │ + ldr r2, [pc, #-3524] @ 11fa8c │ │ │ │ + ldr r0, [pc, #-3524] @ 11fa90 │ │ │ │ str r1, [sp] │ │ │ │ - ldr r1, [pc, #-3528] @ 11fa68 │ │ │ │ + ldr r1, [pc, #-3528] @ 11fa94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 578f8 │ │ │ │ - b 11ed0c │ │ │ │ - ldr r3, [pc, #-3560] @ 11fa6c │ │ │ │ - ldr r1, [pc, #-3560] @ 11fa70 │ │ │ │ + b 11ed38 │ │ │ │ + ldr r3, [pc, #-3560] @ 11fa98 │ │ │ │ + ldr r1, [pc, #-3560] @ 11fa9c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #-3564] @ 11fa74 │ │ │ │ + ldr r0, [pc, #-3564] @ 11faa0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #155 @ 0x9b │ │ │ │ bl b6f00 │ │ │ │ - b 120840 │ │ │ │ + b 12086c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1205dc │ │ │ │ + b 120608 │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 120538 │ │ │ │ + b 120564 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12055c │ │ │ │ + b 120588 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 120580 │ │ │ │ + b 1205ac │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1205fc │ │ │ │ + b 120628 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 120478 │ │ │ │ + b 1204a4 │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1204fc │ │ │ │ + b 120528 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 120518 │ │ │ │ - ldr r3, [pc, #-3684] @ 11fa78 │ │ │ │ - ldr r1, [pc, #-3684] @ 11fa7c │ │ │ │ - ldr r0, [pc, #-3684] @ 11fa80 │ │ │ │ + b 120544 │ │ │ │ + ldr r3, [pc, #-3684] @ 11faa4 │ │ │ │ + ldr r1, [pc, #-3684] @ 11faa8 │ │ │ │ + ldr r0, [pc, #-3684] @ 11faac │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-3688] @ 11fa84 │ │ │ │ + ldr r2, [pc, #-3688] @ 11fab0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #640 @ 0x280 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3704] @ 11fa88 │ │ │ │ - ldr r1, [pc, #-3704] @ 11fa8c │ │ │ │ - ldr r0, [pc, #-3704] @ 11fa90 │ │ │ │ + ldr r3, [pc, #-3704] @ 11fab4 │ │ │ │ + ldr r1, [pc, #-3704] @ 11fab8 │ │ │ │ + ldr r0, [pc, #-3704] @ 11fabc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-3708] @ 11fa94 │ │ │ │ + ldr r2, [pc, #-3708] @ 11fac0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #640 @ 0x280 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3724] @ 11fa98 │ │ │ │ - ldr r1, [pc, #-3724] @ 11fa9c │ │ │ │ - ldr r0, [pc, #-3724] @ 11faa0 │ │ │ │ + ldr r3, [pc, #-3724] @ 11fac4 │ │ │ │ + ldr r1, [pc, #-3724] @ 11fac8 │ │ │ │ + ldr r0, [pc, #-3724] @ 11facc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-3728] @ 11faa4 │ │ │ │ + ldr r2, [pc, #-3728] @ 11fad0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #640 @ 0x280 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3744] @ 11faa8 │ │ │ │ - ldr r1, [pc, #-3744] @ 11faac │ │ │ │ - ldr r0, [pc, #-3744] @ 11fab0 │ │ │ │ + ldr r3, [pc, #-3744] @ 11fad4 │ │ │ │ + ldr r1, [pc, #-3744] @ 11fad8 │ │ │ │ + ldr r0, [pc, #-3744] @ 11fadc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-3748] @ 11fab4 │ │ │ │ + ldr r2, [pc, #-3748] @ 11fae0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #640 @ 0x280 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3764] @ 11fab8 │ │ │ │ - ldr r1, [pc, #-3764] @ 11fabc │ │ │ │ - ldr r0, [pc, #-3764] @ 11fac0 │ │ │ │ + ldr r3, [pc, #-3764] @ 11fae4 │ │ │ │ + ldr r1, [pc, #-3764] @ 11fae8 │ │ │ │ + ldr r0, [pc, #-3764] @ 11faec │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-3768] @ 11fac4 │ │ │ │ + ldr r2, [pc, #-3768] @ 11faf0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #640 @ 0x280 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3784] @ 11fac8 │ │ │ │ - ldr r1, [pc, #-3784] @ 11facc │ │ │ │ - ldr r0, [pc, #-3784] @ 11fad0 │ │ │ │ + ldr r3, [pc, #-3784] @ 11faf4 │ │ │ │ + ldr r1, [pc, #-3784] @ 11faf8 │ │ │ │ + ldr r0, [pc, #-3784] @ 11fafc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-3788] @ 11fad4 │ │ │ │ + ldr r2, [pc, #-3788] @ 11fb00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #640 @ 0x280 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3804] @ 11fad8 │ │ │ │ - ldr r1, [pc, #-3804] @ 11fadc │ │ │ │ - ldr r0, [pc, #-3804] @ 11fae0 │ │ │ │ + ldr r3, [pc, #-3804] @ 11fb04 │ │ │ │ + ldr r1, [pc, #-3804] @ 11fb08 │ │ │ │ + ldr r0, [pc, #-3804] @ 11fb0c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-3808] @ 11fae4 │ │ │ │ + ldr r2, [pc, #-3808] @ 11fb10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #640 @ 0x280 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3824] @ 11fae8 │ │ │ │ - ldr r1, [pc, #-3824] @ 11faec │ │ │ │ - ldr r0, [pc, #-3824] @ 11faf0 │ │ │ │ + ldr r3, [pc, #-3824] @ 11fb14 │ │ │ │ + ldr r1, [pc, #-3824] @ 11fb18 │ │ │ │ + ldr r0, [pc, #-3824] @ 11fb1c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-3828] @ 11faf4 │ │ │ │ + ldr r2, [pc, #-3828] @ 11fb20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #640 @ 0x280 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-3844] @ 11faf8 │ │ │ │ - ldr r1, [pc, #-3844] @ 11fafc │ │ │ │ - ldr r0, [pc, #-3844] @ 11fb00 │ │ │ │ + ldr r3, [pc, #-3844] @ 11fb24 │ │ │ │ + ldr r1, [pc, #-3844] @ 11fb28 │ │ │ │ + ldr r0, [pc, #-3844] @ 11fb2c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-3848] @ 11fb04 │ │ │ │ + ldr r2, [pc, #-3848] @ 11fb30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #640 @ 0x280 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ │ │ │ │ -00120a18 : │ │ │ │ +00120a44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #284] @ 120b58 │ │ │ │ + ldr ip, [pc, #284] @ 120b84 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #276] @ 120b5c │ │ │ │ + ldr r3, [pc, #276] @ 120b88 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #252] @ 120b60 │ │ │ │ + ldr r3, [pc, #252] @ 120b8c │ │ │ │ add ip, sp, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1728 @ 0x6c0 │ │ │ │ add r3, r3, #12 │ │ │ │ str ip, [sp] │ │ │ │ bl a3100 │ │ │ │ - ldr r5, [pc, #228] @ 120b64 │ │ │ │ + ldr r5, [pc, #228] @ 120b90 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 120b3c │ │ │ │ - ldr r3, [pc, #216] @ 120b68 │ │ │ │ + beq 120b68 │ │ │ │ + ldr r3, [pc, #216] @ 120b94 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 120b08 │ │ │ │ + bne 120b34 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 120b44 │ │ │ │ + beq 120b70 │ │ │ │ mov r0, r4 │ │ │ │ - bl 11e820 │ │ │ │ + bl 11e84c │ │ │ │ cmp r0, #2 │ │ │ │ - beq 120b3c │ │ │ │ - ldr r3, [pc, #160] @ 120b6c │ │ │ │ + beq 120b68 │ │ │ │ + ldr r3, [pc, #160] @ 120b98 │ │ │ │ ldr r0, [r5, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #140] @ 120b70 │ │ │ │ - ldr r3, [pc, #116] @ 120b5c │ │ │ │ + ldr r2, [pc, #140] @ 120b9c │ │ │ │ + ldr r3, [pc, #116] @ 120b88 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 120b54 │ │ │ │ + bne 120b80 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #100] @ 120b74 │ │ │ │ + ldr r0, [pc, #100] @ 120ba0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #88] @ 120b78 │ │ │ │ - ldr r1, [pc, #88] @ 120b7c │ │ │ │ + ldr r3, [pc, #88] @ 120ba4 │ │ │ │ + ldr r1, [pc, #88] @ 120ba8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #84] @ 120b80 │ │ │ │ + ldr r0, [pc, #84] @ 120bac │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #133 @ 0x85 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 120adc │ │ │ │ - ldr r0, [pc, #56] @ 120b84 │ │ │ │ + b 120b08 │ │ │ │ + ldr r0, [pc, #56] @ 120bb0 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - b 120b18 │ │ │ │ + b 120b44 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x0031f5b4 │ │ │ │ + eorseq pc, r1, r8, lsl #11 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r4, r3, r4, lsr #1 │ │ │ │ - eorseq pc, r1, ip, ror r5 @ │ │ │ │ + eorseq r4, r3, r8, ror r0 │ │ │ │ + eorseq pc, r1, r0, asr r5 @ │ │ │ │ andeq r0, r0, ip, lsr #11 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq pc, r1, r4, lsl r5 @ │ │ │ │ - ldrdeq r0, [lr], -r4 @ │ │ │ │ + eorseq pc, r1, r8, ror #9 │ │ │ │ + eoreq r0, lr, r0, ror #27 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eoreq r0, lr, r0, lsl #17 │ │ │ │ - eoreq lr, sp, r0, lsl #26 │ │ │ │ - eoreq r1, pc, ip, asr #26 │ │ │ │ + eoreq r0, lr, ip, lsl #27 │ │ │ │ + eoreq pc, sp, ip, lsl #4 │ │ │ │ + eoreq r2, pc, r8, asr r2 @ │ │ │ │ │ │ │ │ -00120b88 : │ │ │ │ +00120bb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ - ldr r9, [pc, #876] @ 120f10 │ │ │ │ + ldr r9, [pc, #876] @ 120f3c │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ - beq 120e54 │ │ │ │ + beq 120e80 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r8, r0 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ bl a9328 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 120bec │ │ │ │ + beq 120c18 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 120d40 │ │ │ │ + beq 120d6c │ │ │ │ cmp r7, #0 │ │ │ │ - beq 120e90 │ │ │ │ + beq 120ebc │ │ │ │ mov r0, r7 │ │ │ │ bl 500cc │ │ │ │ cmp r0, #0 │ │ │ │ - blt 120eb8 │ │ │ │ + blt 120ee4 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ movgt sl, #0 │ │ │ │ movgt r3, sl │ │ │ │ - ble 120cf4 │ │ │ │ + ble 120d20 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ asr r3, r3, #1 │ │ │ │ ldr r4, [r2, r3, lsl #2] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 120eec │ │ │ │ + beq 120f18 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 120dbc │ │ │ │ + beq 120de8 │ │ │ │ ldr r5, [r8, #24] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 120e04 │ │ │ │ + beq 120e30 │ │ │ │ ldr r3, [r5] │ │ │ │ mov r1, r4 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ mov r0, r5 │ │ │ │ bl 4fcd0 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 120c98 │ │ │ │ + beq 120cc4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 120d4c │ │ │ │ + beq 120d78 │ │ │ │ cmp r6, #0 │ │ │ │ - blt 120d5c │ │ │ │ + blt 120d88 │ │ │ │ and r6, r6, #255 @ 0xff │ │ │ │ cmp r6, #1 │ │ │ │ - beq 120d18 │ │ │ │ + beq 120d44 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 11e820 │ │ │ │ + bl 11e84c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 120cd8 │ │ │ │ + beq 120d04 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 120d84 │ │ │ │ + beq 120db0 │ │ │ │ cmp r5, #2 │ │ │ │ - beq 120d94 │ │ │ │ + beq 120dc0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ add sl, sl, #2 │ │ │ │ cmp sl, r3, lsl #1 │ │ │ │ mov r3, sl │ │ │ │ - blt 120c1c │ │ │ │ + blt 120c48 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 120d10 │ │ │ │ + beq 120d3c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 120ee0 │ │ │ │ + beq 120f0c │ │ │ │ mov r0, #1 │ │ │ │ - b 120dfc │ │ │ │ + b 120e28 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 120ce0 │ │ │ │ + beq 120d0c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 120ce0 │ │ │ │ + bne 120d0c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 120ce0 │ │ │ │ + b 120d0c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 120bec │ │ │ │ + b 120c18 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r6, #0 │ │ │ │ - bge 120ca0 │ │ │ │ - ldr r3, [pc, #432] @ 120f14 │ │ │ │ - ldr r1, [pc, #432] @ 120f18 │ │ │ │ + bge 120ccc │ │ │ │ + ldr r3, [pc, #432] @ 120f40 │ │ │ │ + ldr r1, [pc, #432] @ 120f44 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ - ldr r0, [pc, #428] @ 120f1c │ │ │ │ + ldr r0, [pc, #428] @ 120f48 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 120e40 │ │ │ │ + b 120e6c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r5, #2 │ │ │ │ - bne 120ce0 │ │ │ │ - ldr r3, [pc, #376] @ 120f14 │ │ │ │ - ldr r1, [pc, #384] @ 120f20 │ │ │ │ + bne 120d0c │ │ │ │ + ldr r3, [pc, #376] @ 120f40 │ │ │ │ + ldr r1, [pc, #384] @ 120f4c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ - ldr r0, [pc, #380] @ 120f24 │ │ │ │ + ldr r0, [pc, #380] @ 120f50 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #130 @ 0x82 │ │ │ │ bl b6f00 │ │ │ │ - b 120df0 │ │ │ │ - ldr r3, [pc, #336] @ 120f14 │ │ │ │ - ldr ip, [pc, #352] @ 120f28 │ │ │ │ + b 120e1c │ │ │ │ + ldr r3, [pc, #336] @ 120f40 │ │ │ │ + ldr ip, [pc, #352] @ 120f54 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ - ldr r1, [pc, #348] @ 120f2c │ │ │ │ - ldr r0, [pc, #348] @ 120f30 │ │ │ │ + ldr r1, [pc, #348] @ 120f58 │ │ │ │ + ldr r0, [pc, #348] @ 120f5c │ │ │ │ add ip, pc, ip │ │ │ │ str r4, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, #2 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r3, [pc, #264] @ 120f14 │ │ │ │ + ldr r3, [pc, #264] @ 120f40 │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ - ldr r2, [pc, #276] @ 120f34 │ │ │ │ - ldr r3, [pc, #276] @ 120f38 │ │ │ │ - ldr r0, [pc, #276] @ 120f3c │ │ │ │ + ldr r2, [pc, #276] @ 120f60 │ │ │ │ + ldr r3, [pc, #276] @ 120f64 │ │ │ │ + ldr r0, [pc, #276] @ 120f68 │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r1, [pc, #272] @ 120f40 │ │ │ │ + ldr r1, [pc, #272] @ 120f6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 120df8 │ │ │ │ - ldr r3, [pc, #184] @ 120f14 │ │ │ │ + b 120e24 │ │ │ │ + ldr r3, [pc, #184] @ 120f40 │ │ │ │ mov r0, #126 @ 0x7e │ │ │ │ ldr r2, [r9, r3] │ │ │ │ - ldr r1, [pc, #220] @ 120f44 │ │ │ │ + ldr r1, [pc, #220] @ 120f70 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #216] @ 120f48 │ │ │ │ + ldr r3, [pc, #216] @ 120f74 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #212] @ 120f4c │ │ │ │ - ldr r0, [pc, #212] @ 120f50 │ │ │ │ + ldr r2, [pc, #212] @ 120f78 │ │ │ │ + ldr r0, [pc, #212] @ 120f7c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 120df8 │ │ │ │ - ldr r3, [pc, #124] @ 120f14 │ │ │ │ - ldr r1, [pc, #184] @ 120f54 │ │ │ │ + b 120e24 │ │ │ │ + ldr r3, [pc, #124] @ 120f40 │ │ │ │ + ldr r1, [pc, #184] @ 120f80 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ - ldr r0, [pc, #180] @ 120f58 │ │ │ │ + ldr r0, [pc, #180] @ 120f84 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl b6f00 │ │ │ │ - b 120df8 │ │ │ │ - ldr r3, [pc, #84] @ 120f14 │ │ │ │ - ldr r1, [pc, #152] @ 120f5c │ │ │ │ + b 120e24 │ │ │ │ + ldr r3, [pc, #84] @ 120f40 │ │ │ │ + ldr r1, [pc, #152] @ 120f88 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ - ldr r0, [pc, #148] @ 120f60 │ │ │ │ + ldr r0, [pc, #148] @ 120f8c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl b6f00 │ │ │ │ - b 120df0 │ │ │ │ + b 120e1c │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 120d10 │ │ │ │ - ldr r3, [pc, #112] @ 120f64 │ │ │ │ - ldr r1, [pc, #112] @ 120f68 │ │ │ │ - ldr r0, [pc, #112] @ 120f6c │ │ │ │ + b 120d3c │ │ │ │ + ldr r3, [pc, #112] @ 120f90 │ │ │ │ + ldr r1, [pc, #112] @ 120f94 │ │ │ │ + ldr r0, [pc, #112] @ 120f98 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #108] @ 120f70 │ │ │ │ + ldr r2, [pc, #108] @ 120f9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #596 @ 0x254 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq pc, r1, r0, asr r4 @ │ │ │ │ + eorseq pc, r1, r4, lsr #8 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - mlaeq lr, r8, r6, r0 │ │ │ │ - @ instruction: 0x002deab8 │ │ │ │ - eoreq r0, lr, r0, ror #12 │ │ │ │ - eoreq lr, sp, r4, lsl #21 │ │ │ │ - eoreq r1, pc, r4, asr #21 │ │ │ │ - eoreq r0, lr, r0, lsr r6 │ │ │ │ - eoreq lr, sp, r0, asr sl │ │ │ │ - eoreq r0, lr, r8, asr #11 │ │ │ │ - eoreq r3, pc, r0, lsl r9 @ │ │ │ │ - strdeq lr, [sp], -r8 @ │ │ │ │ + eoreq r0, lr, r4, lsr #23 │ │ │ │ + eoreq lr, sp, r4, asr #31 │ │ │ │ + eoreq r0, lr, ip, ror #22 │ │ │ │ + mlaeq sp, r0, pc, lr @ │ │ │ │ + ldrdeq r1, [pc], -r0 @ │ │ │ │ + eoreq r0, lr, ip, lsr fp │ │ │ │ + eoreq lr, sp, ip, asr pc │ │ │ │ ldrdeq r0, [lr], -r4 @ │ │ │ │ - eoreq r0, lr, r8, lsl #11 │ │ │ │ - eoreq r0, lr, ip, lsr #10 │ │ │ │ - eoreq r0, lr, ip, ror r5 │ │ │ │ - eoreq lr, sp, ip, lsr #19 │ │ │ │ - eoreq r0, lr, r4, ror #10 │ │ │ │ - eoreq lr, sp, r8, lsl #19 │ │ │ │ - eoreq r0, lr, ip, lsr r5 │ │ │ │ - eoreq lr, sp, r0, ror #18 │ │ │ │ - eorseq r2, r0, r0, ror r2 │ │ │ │ - eoreq r4, sp, r4, ror r3 │ │ │ │ - mlaeq sp, r4, ip, lr │ │ │ │ - andeq r4, r5, r8, lsl #20 │ │ │ │ + eoreq r3, pc, ip, lsl lr @ │ │ │ │ + eoreq lr, sp, r4, lsl #30 │ │ │ │ + eoreq r0, lr, r0, ror #21 │ │ │ │ + mlaeq lr, r4, sl, r0 │ │ │ │ + eoreq r0, lr, r8, lsr sl │ │ │ │ + eoreq r0, lr, r8, lsl #21 │ │ │ │ + @ instruction: 0x002deeb8 │ │ │ │ + eoreq r0, lr, r0, ror sl │ │ │ │ + mlaeq sp, r4, lr, lr │ │ │ │ + eoreq r0, lr, r8, asr #20 │ │ │ │ + eoreq lr, sp, ip, ror #28 │ │ │ │ + eorseq r2, r0, ip, ror r7 │ │ │ │ + eoreq r4, sp, r0, lsl #17 │ │ │ │ + eoreq pc, sp, r0, lsr #3 │ │ │ │ + andeq r4, r5, r1, lsl sl │ │ │ │ │ │ │ │ -00120f74 : │ │ │ │ +00120fa0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #164] @ 12103c │ │ │ │ + ldr r3, [pc, #164] @ 121068 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1776 @ 0x6f0 │ │ │ │ mov r0, ip │ │ │ │ add r3, r3, #12 │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #140] @ 121040 │ │ │ │ + ldr r5, [pc, #140] @ 12106c │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 121034 │ │ │ │ - ldr r3, [pc, #128] @ 121044 │ │ │ │ + beq 121060 │ │ │ │ + ldr r3, [pc, #128] @ 121070 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 121000 │ │ │ │ + bne 12102c │ │ │ │ mov r0, r4 │ │ │ │ - bl 120b88 │ │ │ │ + bl 120bb4 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 121034 │ │ │ │ - ldr r3, [pc, #92] @ 121048 │ │ │ │ + beq 121060 │ │ │ │ + ldr r3, [pc, #92] @ 121074 │ │ │ │ ldr r0, [r5, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r0, [pc, #68] @ 12104c │ │ │ │ + ldr r0, [pc, #68] @ 121078 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #56] @ 121050 │ │ │ │ - ldr r1, [pc, #56] @ 121054 │ │ │ │ - ldr r0, [pc, #56] @ 121058 │ │ │ │ + ldr r3, [pc, #56] @ 12107c │ │ │ │ + ldr r1, [pc, #56] @ 121080 │ │ │ │ + ldr r0, [pc, #56] @ 121084 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eorseq r3, r3, r0, ror fp │ │ │ │ - eorseq pc, r1, r8, asr #32 │ │ │ │ + eorseq r3, r3, r4, asr #22 │ │ │ │ + eorseq pc, r1, ip, lsl r0 @ │ │ │ │ andeq r0, r0, ip, lsr #11 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - ldrdeq r0, [lr], -ip @ │ │ │ │ + eoreq r0, lr, r8, ror #17 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eoreq r0, lr, r8, ror #7 │ │ │ │ - eoreq lr, sp, r8, lsl #16 │ │ │ │ + strdeq r0, [lr], -r4 @ │ │ │ │ + eoreq lr, sp, r4, lsl sp │ │ │ │ │ │ │ │ -0012105c : │ │ │ │ +00121088 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr r2, [pc, #580] @ 1212b8 │ │ │ │ - ldr r3, [pc, #580] @ 1212bc │ │ │ │ + ldr r2, [pc, #580] @ 1212e4 │ │ │ │ + ldr r3, [pc, #580] @ 1212e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ - ldr r7, [pc, #572] @ 1212c0 │ │ │ │ + ldr r7, [pc, #572] @ 1212ec │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #24 │ │ │ │ cmp r4, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - beq 1211ac │ │ │ │ + beq 1211d8 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r8, r1 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ bl 501a4 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 1211ec │ │ │ │ + beq 121218 │ │ │ │ ldr r6, [r4, #20] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 12121c │ │ │ │ + beq 121248 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1210f8 │ │ │ │ + beq 121124 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 121194 │ │ │ │ + beq 1211c0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #2 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 121134 │ │ │ │ + beq 121160 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 121188 │ │ │ │ + beq 1211b4 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 121280 │ │ │ │ + beq 1212ac │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 121158 │ │ │ │ + beq 121184 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 1211a0 │ │ │ │ - ldr r2, [pc, #356] @ 1212c4 │ │ │ │ - ldr r3, [pc, #344] @ 1212bc │ │ │ │ + beq 1211cc │ │ │ │ + ldr r2, [pc, #356] @ 1212f0 │ │ │ │ + ldr r3, [pc, #344] @ 1212e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 1212b4 │ │ │ │ + bne 1212e0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 121134 │ │ │ │ + b 121160 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1210f8 │ │ │ │ + b 121124 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 121158 │ │ │ │ - ldr r3, [pc, #276] @ 1212c8 │ │ │ │ + b 121184 │ │ │ │ + ldr r3, [pc, #276] @ 1212f4 │ │ │ │ mov r0, #198 @ 0xc6 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r1, [pc, #268] @ 1212cc │ │ │ │ + ldr r1, [pc, #268] @ 1212f8 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #264] @ 1212d0 │ │ │ │ - ldr r2, [pc, #264] @ 1212d4 │ │ │ │ + ldr r3, [pc, #264] @ 1212fc │ │ │ │ + ldr r2, [pc, #264] @ 121300 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r0, [pc, #260] @ 1212d8 │ │ │ │ + ldr r0, [pc, #260] @ 121304 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r5, #0 │ │ │ │ - b 121158 │ │ │ │ - ldr r3, [pc, #212] @ 1212c8 │ │ │ │ - ldr r1, [pc, #228] @ 1212dc │ │ │ │ + b 121184 │ │ │ │ + ldr r3, [pc, #212] @ 1212f4 │ │ │ │ + ldr r1, [pc, #228] @ 121308 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #224] @ 1212e0 │ │ │ │ + ldr r0, [pc, #224] @ 12130c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 1211e4 │ │ │ │ - ldr r3, [pc, #192] @ 1212e4 │ │ │ │ - ldr r1, [pc, #192] @ 1212e8 │ │ │ │ + b 121210 │ │ │ │ + ldr r3, [pc, #192] @ 121310 │ │ │ │ + ldr r1, [pc, #192] @ 121314 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 121250 │ │ │ │ + beq 12127c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 1212a8 │ │ │ │ - ldr r3, [pc, #112] @ 1212c8 │ │ │ │ - ldr r1, [pc, #144] @ 1212ec │ │ │ │ + beq 1212d4 │ │ │ │ + ldr r3, [pc, #112] @ 1212f4 │ │ │ │ + ldr r1, [pc, #144] @ 121318 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #140] @ 1212f0 │ │ │ │ + ldr r0, [pc, #140] @ 12131c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #200 @ 0xc8 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 1211e4 │ │ │ │ - ldr r3, [pc, #64] @ 1212c8 │ │ │ │ - ldr r1, [pc, #104] @ 1212f4 │ │ │ │ + b 121210 │ │ │ │ + ldr r3, [pc, #64] @ 1212f4 │ │ │ │ + ldr r1, [pc, #104] @ 121320 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #100] @ 1212f8 │ │ │ │ + ldr r0, [pc, #100] @ 121324 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #200 @ 0xc8 │ │ │ │ bl b6f00 │ │ │ │ - b 121274 │ │ │ │ + b 1212a0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 121250 │ │ │ │ + b 12127c │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq lr, r1, r4, lsl #31 │ │ │ │ + eorseq lr, r1, r8, asr pc │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq lr, r1, ip, ror #30 │ │ │ │ - mlaseq r1, r8, lr, lr │ │ │ │ + eorseq lr, r1, r0, asr #30 │ │ │ │ + eorseq lr, r1, ip, ror #28 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eoreq r0, lr, r8, ror #4 │ │ │ │ - mlaeq sp, ip, r1, pc @ │ │ │ │ - eoreq r0, lr, r4, asr #4 │ │ │ │ - eoreq lr, sp, r4, asr r6 │ │ │ │ - eoreq r0, lr, r0, asr #4 │ │ │ │ - eoreq lr, sp, ip, lsr #12 │ │ │ │ + eoreq r0, lr, r4, ror r7 │ │ │ │ + eoreq pc, sp, r8, lsr #13 │ │ │ │ + eoreq r0, lr, r0, asr r7 │ │ │ │ + eoreq lr, sp, r0, ror #22 │ │ │ │ + eoreq r0, lr, ip, asr #14 │ │ │ │ + eoreq lr, sp, r8, lsr fp │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eoreq r0, lr, r0, lsr #4 │ │ │ │ - ldrdeq r0, [lr], -ip @ │ │ │ │ - eoreq lr, sp, r8, asr #11 │ │ │ │ - eoreq r0, lr, ip, lsr #3 │ │ │ │ - mlaeq sp, r8, r5, lr │ │ │ │ + eoreq r0, lr, ip, lsr #14 │ │ │ │ + eoreq r0, lr, r8, ror #13 │ │ │ │ + ldrdeq lr, [sp], -r4 @ │ │ │ │ + @ instruction: 0x002e06b8 │ │ │ │ + eoreq lr, sp, r4, lsr #21 │ │ │ │ │ │ │ │ -001212fc : │ │ │ │ +00121328 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr ip, [pc, #232] @ 1213fc │ │ │ │ + ldr ip, [pc, #232] @ 121428 │ │ │ │ mov lr, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #220] @ 121400 │ │ │ │ + ldr r3, [pc, #220] @ 12142c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #196] @ 121404 │ │ │ │ + ldr r3, [pc, #196] @ 121430 │ │ │ │ add ip, sp, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1824 @ 0x720 │ │ │ │ mov r5, r0 │ │ │ │ bic r1, r1, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, lr │ │ │ │ add r3, r3, #12 │ │ │ │ str ip, [sp] │ │ │ │ bl a3100 │ │ │ │ - ldr r4, [pc, #160] @ 121408 │ │ │ │ + ldr r4, [pc, #160] @ 121434 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1213f0 │ │ │ │ - ldr r3, [pc, #148] @ 12140c │ │ │ │ + beq 12141c │ │ │ │ + ldr r3, [pc, #148] @ 121438 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 1213c0 │ │ │ │ + bne 1213ec │ │ │ │ mov r0, r5 │ │ │ │ - bl 12105c │ │ │ │ - ldr r2, [pc, #116] @ 121410 │ │ │ │ - ldr r3, [pc, #96] @ 121400 │ │ │ │ + bl 121088 │ │ │ │ + ldr r2, [pc, #116] @ 12143c │ │ │ │ + ldr r3, [pc, #96] @ 12142c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 1213f8 │ │ │ │ + bne 121424 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #76] @ 121414 │ │ │ │ + ldr r0, [pc, #76] @ 121440 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #68] @ 121418 │ │ │ │ - ldr r1, [pc, #68] @ 12141c │ │ │ │ - ldr r0, [pc, #68] @ 121420 │ │ │ │ + ldr r3, [pc, #68] @ 121444 │ │ │ │ + ldr r1, [pc, #68] @ 121448 │ │ │ │ + ldr r0, [pc, #68] @ 12144c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 121394 │ │ │ │ + b 1213c0 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x0031ecd8 │ │ │ │ + eorseq lr, r1, ip, lsr #25 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r3, r3, r8, asr #15 │ │ │ │ - mlaseq r1, r4, ip, lr │ │ │ │ + mlaseq r3, ip, r7, r3 │ │ │ │ + eorseq lr, r1, r8, ror #24 │ │ │ │ andeq r0, r0, r4, ror #16 │ │ │ │ - eorseq lr, r1, ip, asr ip │ │ │ │ - eoreq lr, sp, r8, lsl #9 │ │ │ │ + eorseq lr, r1, r0, lsr ip │ │ │ │ + mlaeq sp, r4, r9, lr │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eoreq r0, lr, r4, rrx │ │ │ │ - eoreq lr, sp, ip, asr #8 │ │ │ │ + eoreq r0, lr, r0, ror r5 │ │ │ │ + eoreq lr, sp, r8, asr r9 │ │ │ │ │ │ │ │ -00121424 : │ │ │ │ +00121450 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ - ldr r2, [pc, #1684] @ 121ad4 │ │ │ │ - ldr r3, [pc, #1684] @ 121ad8 │ │ │ │ + ldr r2, [pc, #1684] @ 121b00 │ │ │ │ + ldr r3, [pc, #1684] @ 121b04 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ - ldr r4, [pc, #1676] @ 121adc │ │ │ │ + ldr r4, [pc, #1676] @ 121b08 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ cmp r5, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - beq 1218b4 │ │ │ │ - ldr r2, [pc, #1644] @ 121ae0 │ │ │ │ + beq 1218e0 │ │ │ │ + ldr r2, [pc, #1644] @ 121b0c │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r7, r1 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r1, r2 │ │ │ │ mov r8, r2 │ │ │ │ ldr r1, [r1] │ │ │ │ ldr r2, [r7, #4] │ │ │ │ - beq 12151c │ │ │ │ + beq 121548 │ │ │ │ cmp r1, r2 │ │ │ │ add r2, r3, #1 │ │ │ │ str r2, [r5] │ │ │ │ - beq 121524 │ │ │ │ + beq 121550 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1214b8 │ │ │ │ + beq 1214e4 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 121568 │ │ │ │ - ldr r3, [pc, #1572] @ 121ae4 │ │ │ │ + beq 121594 │ │ │ │ + ldr r3, [pc, #1572] @ 121b10 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fea4 │ │ │ │ - ldr r3, [pc, #1560] @ 121ae8 │ │ │ │ - ldr r1, [pc, #1560] @ 121aec │ │ │ │ - ldr r0, [pc, #1560] @ 121af0 │ │ │ │ + ldr r3, [pc, #1560] @ 121b14 │ │ │ │ + ldr r1, [pc, #1560] @ 121b18 │ │ │ │ + ldr r0, [pc, #1560] @ 121b1c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #204 @ 0xcc │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ - ldr r2, [pc, #1532] @ 121af4 │ │ │ │ - ldr r3, [pc, #1500] @ 121ad8 │ │ │ │ + ldr r2, [pc, #1532] @ 121b20 │ │ │ │ + ldr r3, [pc, #1500] @ 121b04 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 121a60 │ │ │ │ + bne 121a8c │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r1, r2 │ │ │ │ - bne 1214b8 │ │ │ │ + bne 1214e4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fcd0 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 121980 │ │ │ │ + blt 1219ac │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ - beq 121574 │ │ │ │ + beq 1215a0 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 121560 │ │ │ │ + beq 12158c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 121954 │ │ │ │ + beq 121980 │ │ │ │ mov r0, #1 │ │ │ │ - b 1214f0 │ │ │ │ + b 12151c │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1214b8 │ │ │ │ - ldr r3, [pc, #1404] @ 121af8 │ │ │ │ + b 1214e4 │ │ │ │ + ldr r3, [pc, #1404] @ 121b24 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r0, r6 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #2916] @ 0xb64 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 121a2c │ │ │ │ + blt 121a58 │ │ │ │ ldr sl, [r7, #12] │ │ │ │ cmp sl, #0 │ │ │ │ - beq 121a64 │ │ │ │ + beq 121a90 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [sl] │ │ │ │ ldr r3, [sl, #8] │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - ble 12177c │ │ │ │ + ble 1217a8 │ │ │ │ mov r9, #0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r3, r9 │ │ │ │ mov fp, r8 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r2, [sl, #12] │ │ │ │ asr r3, r3, #1 │ │ │ │ ldr r0, [r2, r3, lsl #2] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 121ab0 │ │ │ │ + beq 121adc │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1217c0 │ │ │ │ - ldr r2, [pc, #1252] @ 121afc │ │ │ │ + beq 1217ec │ │ │ │ + ldr r2, [pc, #1252] @ 121b28 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 121a8c │ │ │ │ - ldr r2, [pc, #1240] @ 121b00 │ │ │ │ + beq 121ab8 │ │ │ │ + ldr r2, [pc, #1240] @ 121b2c │ │ │ │ ldr r2, [r4, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 121a88 │ │ │ │ + beq 121ab4 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1217c0 │ │ │ │ + bne 1217ec │ │ │ │ ldr r6, [r0, #12] │ │ │ │ - ldr r2, [pc, #1212] @ 121b04 │ │ │ │ + ldr r2, [pc, #1212] @ 121b30 │ │ │ │ ldr r8, [r4, r2] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ sub r1, r6, r8 │ │ │ │ ldr r2, [r2, #84] @ 0x54 │ │ │ │ clz r1, r1 │ │ │ │ and r2, r2, #268435456 @ 0x10000000 │ │ │ │ lsr r1, r1, #5 │ │ │ │ orrs r1, r1, r2, lsr #28 │ │ │ │ - beq 1217c0 │ │ │ │ + beq 1217ec │ │ │ │ ldr r7, [r0, #16] │ │ │ │ ldr ip, [fp] │ │ │ │ ldr r1, [r7, #4] │ │ │ │ cmp ip, r1 │ │ │ │ - bne 1217c0 │ │ │ │ + bne 1217ec │ │ │ │ ldr r1, [r6] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 121974 │ │ │ │ + beq 1219a0 │ │ │ │ add r1, r1, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r1, [r6] │ │ │ │ - bne 12169c │ │ │ │ + bne 1216c8 │ │ │ │ mov r6, r8 │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r7] │ │ │ │ ldr r2, [r0] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1216c8 │ │ │ │ + beq 1216f4 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r0] │ │ │ │ - beq 121960 │ │ │ │ + beq 12198c │ │ │ │ ldr r1, [r6] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 121920 │ │ │ │ + beq 12194c │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r6] │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 121948 │ │ │ │ + beq 121974 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r7] │ │ │ │ ldr r1, [r6] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12193c │ │ │ │ + beq 121968 │ │ │ │ sub r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [r6] │ │ │ │ - beq 121908 │ │ │ │ + beq 121934 │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 121728 │ │ │ │ + beq 121754 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r7] │ │ │ │ - beq 1218f0 │ │ │ │ + beq 12191c │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 121744 │ │ │ │ + beq 121770 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r6] │ │ │ │ - beq 1218fc │ │ │ │ + beq 121928 │ │ │ │ cmp r6, r8 │ │ │ │ - beq 121828 │ │ │ │ + beq 121854 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 121768 │ │ │ │ + beq 121794 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 121914 │ │ │ │ + beq 121940 │ │ │ │ ldr r3, [sl, #8] │ │ │ │ add r9, r9, #2 │ │ │ │ cmp r9, r3, lsl #1 │ │ │ │ mov r3, r9 │ │ │ │ - blt 1215dc │ │ │ │ + blt 121608 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 121798 │ │ │ │ + beq 1217c4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 121a54 │ │ │ │ + beq 121a80 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 121560 │ │ │ │ + beq 12158c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - bne 121560 │ │ │ │ + bne 12158c │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 121560 │ │ │ │ + b 12158c │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r0 │ │ │ │ - ldr r0, [pc, #824] @ 121b08 │ │ │ │ + ldr r0, [pc, #824] @ 121b34 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1217f0 │ │ │ │ + beq 12181c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 121930 │ │ │ │ - ldr r3, [pc, #752] @ 121ae8 │ │ │ │ - ldr r1, [pc, #784] @ 121b0c │ │ │ │ + beq 12195c │ │ │ │ + ldr r3, [pc, #752] @ 121b14 │ │ │ │ + ldr r1, [pc, #784] @ 121b38 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #780] @ 121b10 │ │ │ │ + ldr r0, [pc, #780] @ 121b3c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #208 @ 0xd0 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ - b 1214ec │ │ │ │ + b 121518 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 1219b0 │ │ │ │ + beq 1219dc │ │ │ │ ldr r3, [r8] │ │ │ │ mov r2, #2 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -216623,811 +216634,811 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp, #16] │ │ │ │ bl 50114 │ │ │ │ ldr r2, [r8] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 121884 │ │ │ │ + beq 1218b0 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r8] │ │ │ │ - beq 121968 │ │ │ │ + beq 121994 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 121a04 │ │ │ │ + beq 121a30 │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12174c │ │ │ │ + beq 121778 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r6] │ │ │ │ - bne 12174c │ │ │ │ + bne 121778 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12174c │ │ │ │ - ldr r3, [pc, #556] @ 121ae8 │ │ │ │ + b 121778 │ │ │ │ + ldr r3, [pc, #556] @ 121b14 │ │ │ │ mov r0, #203 @ 0xcb │ │ │ │ ldr r2, [r4, r3] │ │ │ │ - ldr r1, [pc, #588] @ 121b14 │ │ │ │ + ldr r1, [pc, #588] @ 121b40 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #584] @ 121b18 │ │ │ │ + ldr r3, [pc, #584] @ 121b44 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #580] @ 121b1c │ │ │ │ - ldr r0, [pc, #580] @ 121b20 │ │ │ │ + ldr r2, [pc, #580] @ 121b48 │ │ │ │ + ldr r0, [pc, #580] @ 121b4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 1214ec │ │ │ │ + b 121518 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 121728 │ │ │ │ + b 121754 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 121744 │ │ │ │ + b 121770 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12170c │ │ │ │ + b 121738 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 121768 │ │ │ │ + b 121794 │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 1216e8 │ │ │ │ - b 121744 │ │ │ │ + bne 121714 │ │ │ │ + b 121770 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1217f0 │ │ │ │ + b 12181c │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 121718 │ │ │ │ - b 121744 │ │ │ │ + bne 121744 │ │ │ │ + b 121770 │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 1216fc │ │ │ │ - b 121744 │ │ │ │ + bne 121728 │ │ │ │ + b 121770 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 121560 │ │ │ │ + b 12158c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1216c8 │ │ │ │ + b 1216f4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 121884 │ │ │ │ + b 1218b0 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 121698 │ │ │ │ - b 12169c │ │ │ │ - ldr r3, [pc, #352] @ 121ae8 │ │ │ │ - ldr r1, [pc, #408] @ 121b24 │ │ │ │ + beq 1216c4 │ │ │ │ + b 1216c8 │ │ │ │ + ldr r3, [pc, #352] @ 121b14 │ │ │ │ + ldr r1, [pc, #408] @ 121b50 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #404] @ 121b28 │ │ │ │ + ldr r0, [pc, #404] @ 121b54 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #205 @ 0xcd │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 1214ec │ │ │ │ - ldr r2, [pc, #304] @ 121ae8 │ │ │ │ - ldr r3, [pc, #368] @ 121b2c │ │ │ │ + b 121518 │ │ │ │ + ldr r2, [pc, #304] @ 121b14 │ │ │ │ + ldr r3, [pc, #368] @ 121b58 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ - ldr r0, [pc, #364] @ 121b30 │ │ │ │ + ldr r0, [pc, #364] @ 121b5c │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #210 @ 0xd2 │ │ │ │ str r2, [sp] │ │ │ │ - ldr r2, [pc, #348] @ 121b34 │ │ │ │ + ldr r2, [pc, #348] @ 121b60 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 1214ec │ │ │ │ - ldr r3, [pc, #220] @ 121ae8 │ │ │ │ - ldr r1, [pc, #296] @ 121b38 │ │ │ │ + b 121518 │ │ │ │ + ldr r3, [pc, #220] @ 121b14 │ │ │ │ + ldr r1, [pc, #296] @ 121b64 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #292] @ 121b3c │ │ │ │ + ldr r0, [pc, #292] @ 121b68 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #210 @ 0xd2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1219e8 │ │ │ │ - ldr r3, [pc, #180] @ 121ae8 │ │ │ │ - ldr r1, [pc, #264] @ 121b40 │ │ │ │ + b 121a14 │ │ │ │ + ldr r3, [pc, #180] @ 121b14 │ │ │ │ + ldr r1, [pc, #264] @ 121b6c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #260] @ 121b44 │ │ │ │ + ldr r0, [pc, #260] @ 121b70 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #207 @ 0xcf │ │ │ │ bl b6f00 │ │ │ │ - b 1219a4 │ │ │ │ + b 1219d0 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 121798 │ │ │ │ + b 1217c4 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #220] @ 121b48 │ │ │ │ - ldr r1, [pc, #220] @ 121b4c │ │ │ │ - ldr r0, [pc, #220] @ 121b50 │ │ │ │ + ldr r3, [pc, #220] @ 121b74 │ │ │ │ + ldr r1, [pc, #220] @ 121b78 │ │ │ │ + ldr r0, [pc, #220] @ 121b7c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #216] @ 121b54 │ │ │ │ + ldr r2, [pc, #216] @ 121b80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #548 @ 0x224 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ - ldr r3, [pc, #196] @ 121b58 │ │ │ │ - ldr r1, [pc, #196] @ 121b5c │ │ │ │ - ldr r0, [pc, #196] @ 121b60 │ │ │ │ + ldr r3, [pc, #196] @ 121b84 │ │ │ │ + ldr r1, [pc, #196] @ 121b88 │ │ │ │ + ldr r0, [pc, #196] @ 121b8c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #192] @ 121b64 │ │ │ │ + ldr r2, [pc, #192] @ 121b90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #176] @ 121b68 │ │ │ │ - ldr r1, [pc, #176] @ 121b6c │ │ │ │ - ldr r0, [pc, #176] @ 121b70 │ │ │ │ + ldr r3, [pc, #176] @ 121b94 │ │ │ │ + ldr r1, [pc, #176] @ 121b98 │ │ │ │ + ldr r0, [pc, #176] @ 121b9c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #172] @ 121b74 │ │ │ │ + ldr r2, [pc, #172] @ 121ba0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #548 @ 0x224 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0031ebb8 │ │ │ │ + eorseq lr, r1, ip, lsl #23 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq lr, r1, r0, lsr #23 │ │ │ │ + eorseq lr, r1, r4, ror fp │ │ │ │ andeq r0, r0, r4, ror #16 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - ldrdeq pc, [sp], -ip @ │ │ │ │ - eoreq lr, sp, r0, asr r3 │ │ │ │ - eorseq lr, r1, r0, lsl #22 │ │ │ │ + eoreq r0, lr, r8, ror #9 │ │ │ │ + eoreq lr, sp, ip, asr r8 │ │ │ │ + @ instruction: 0x0031ead4 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - strdeq pc, [sp], -r4 @ │ │ │ │ - @ instruction: 0x002dfcb0 │ │ │ │ - eoreq lr, sp, r4, lsr #32 │ │ │ │ - ldrdeq pc, [sp], -r4 @ │ │ │ │ - mlaeq sp, r4, sl, lr │ │ │ │ - @ instruction: 0x002dfbb0 │ │ │ │ - eoreq sp, sp, ip, asr #30 │ │ │ │ - eoreq pc, sp, r0, lsr #22 │ │ │ │ - mlaeq sp, r8, lr, sp │ │ │ │ - eoreq pc, sp, r0, ror #21 │ │ │ │ - eoreq sp, sp, r0, asr lr │ │ │ │ - eoreq ip, sp, r4 │ │ │ │ - mlaeq sp, r8, sl, pc @ │ │ │ │ - eoreq sp, sp, r0, lsl lr │ │ │ │ - eoreq pc, sp, r4, ror sl @ │ │ │ │ - eoreq sp, sp, ip, ror #27 │ │ │ │ - @ instruction: 0x003016f8 │ │ │ │ - strdeq r3, [sp], -ip @ │ │ │ │ - eoreq lr, sp, r0, lsl r1 │ │ │ │ - andeq r4, r5, r5, lsr #30 │ │ │ │ - eoreq sp, pc, r0, ror #13 │ │ │ │ - @ instruction: 0x002d38bc │ │ │ │ - eoreq r6, sp, r4, ror #19 │ │ │ │ + eoreq r0, lr, r0, lsl #4 │ │ │ │ + @ instruction: 0x002e01bc │ │ │ │ + eoreq lr, sp, r0, lsr r5 │ │ │ │ + eoreq r0, lr, r0, ror #1 │ │ │ │ + eoreq lr, sp, r0, lsr #31 │ │ │ │ + strheq r0, [lr], -ip @ │ │ │ │ + eoreq lr, sp, r8, asr r4 │ │ │ │ + eoreq r0, lr, ip, lsr #32 │ │ │ │ + eoreq lr, sp, r4, lsr #7 │ │ │ │ + eoreq pc, sp, ip, ror #31 │ │ │ │ + eoreq lr, sp, ip, asr r3 │ │ │ │ + eoreq ip, sp, r0, lsl r5 │ │ │ │ + eoreq pc, sp, r4, lsr #31 │ │ │ │ + eoreq lr, sp, ip, lsl r3 │ │ │ │ + eoreq pc, sp, r0, lsl #31 │ │ │ │ + strdeq lr, [sp], -r8 @ │ │ │ │ + eorseq r1, r0, r4, lsl #24 │ │ │ │ + eoreq r3, sp, r8, lsl #26 │ │ │ │ + eoreq lr, sp, ip, lsl r6 │ │ │ │ + andeq r4, r5, lr, lsr #30 │ │ │ │ + eoreq sp, pc, ip, ror #23 │ │ │ │ + eoreq r3, sp, r8, asr #27 │ │ │ │ + strdeq r6, [sp], -r0 @ │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - eorseq r1, r0, ip, lsr #13 │ │ │ │ - @ instruction: 0x002d37b0 │ │ │ │ - eoreq lr, sp, r4, lsr #10 │ │ │ │ - andeq r4, r5, r3, lsr pc │ │ │ │ + @ instruction: 0x00301bb8 │ │ │ │ + @ instruction: 0x002d3cbc │ │ │ │ + eoreq lr, sp, r0, lsr sl │ │ │ │ + andeq r4, r5, ip, lsr pc │ │ │ │ │ │ │ │ -00121b78 : │ │ │ │ +00121ba4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #300] @ 121cc8 │ │ │ │ + ldr ip, [pc, #300] @ 121cf4 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #292] @ 121ccc │ │ │ │ + ldr r3, [pc, #292] @ 121cf8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #268] @ 121cd0 │ │ │ │ + ldr r3, [pc, #268] @ 121cfc │ │ │ │ add ip, sp, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, r3, #1872 @ 0x750 │ │ │ │ add ip, sp, #12 │ │ │ │ bic r1, r1, #-2147483648 @ 0x80000000 │ │ │ │ add r3, r3, #12 │ │ │ │ str ip, [sp] │ │ │ │ bl a31b0 │ │ │ │ - ldr r5, [pc, #232] @ 121cd4 │ │ │ │ + ldr r5, [pc, #232] @ 121d00 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 121ca8 │ │ │ │ - ldr r3, [pc, #220] @ 121cd8 │ │ │ │ + beq 121cd4 │ │ │ │ + ldr r3, [pc, #220] @ 121d04 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 121c78 │ │ │ │ + bne 121ca4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r2, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #536870912 @ 0x20000000 │ │ │ │ - beq 121cb0 │ │ │ │ + beq 121cdc │ │ │ │ mov r0, r4 │ │ │ │ - bl 121424 │ │ │ │ + bl 121450 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 121ca8 │ │ │ │ - ldr r3, [pc, #160] @ 121cdc │ │ │ │ + beq 121cd4 │ │ │ │ + ldr r3, [pc, #160] @ 121d08 │ │ │ │ ldr r0, [r5, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #140] @ 121ce0 │ │ │ │ - ldr r3, [pc, #116] @ 121ccc │ │ │ │ + ldr r2, [pc, #140] @ 121d0c │ │ │ │ + ldr r3, [pc, #116] @ 121cf8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 121cc4 │ │ │ │ + bne 121cf0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #100] @ 121ce4 │ │ │ │ + ldr r0, [pc, #100] @ 121d10 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #92] @ 121ce8 │ │ │ │ - ldr r1, [pc, #92] @ 121cec │ │ │ │ + ldr r3, [pc, #92] @ 121d14 │ │ │ │ + ldr r1, [pc, #92] @ 121d18 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #88] @ 121cf0 │ │ │ │ + ldr r0, [pc, #88] @ 121d1c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 121c4c │ │ │ │ - ldr r0, [pc, #60] @ 121cf4 │ │ │ │ + b 121c78 │ │ │ │ + ldr r0, [pc, #60] @ 121d20 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - b 121c84 │ │ │ │ + b 121cb0 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq lr, r1, r4, asr r4 │ │ │ │ + eorseq lr, r1, r8, lsr #8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r2, r3, r4, asr #30 │ │ │ │ - eorseq lr, r1, r0, lsl r4 │ │ │ │ + eorseq r2, r3, r8, lsl pc │ │ │ │ + eorseq lr, r1, r4, ror #7 │ │ │ │ andeq r0, r0, r4, ror #16 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq lr, r1, r4, lsr #7 │ │ │ │ - ldrdeq sp, [sp], -r0 @ │ │ │ │ + eorseq lr, r1, r8, ror r3 │ │ │ │ + ldrdeq lr, [sp], -ip @ │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eoreq pc, sp, ip, lsl r8 @ │ │ │ │ - mlaeq sp, r4, fp, sp │ │ │ │ - eoreq r9, sp, ip, ror r9 │ │ │ │ + eoreq pc, sp, r8, lsr #26 │ │ │ │ + eoreq lr, sp, r0, lsr #1 │ │ │ │ + eoreq r9, sp, r8, lsl #29 │ │ │ │ │ │ │ │ -00121cf8 : │ │ │ │ +00121d24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ str r2, [sp, #12] │ │ │ │ - ldr r2, [pc, #3452] @ 122a94 │ │ │ │ - ldr r3, [pc, #3452] @ 122a98 │ │ │ │ + ldr r2, [pc, #3452] @ 122ac0 │ │ │ │ + ldr r3, [pc, #3452] @ 122ac4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov r3, #0 │ │ │ │ bl 572dc │ │ │ │ - ldr r5, [pc, #3424] @ 122a9c │ │ │ │ + ldr r5, [pc, #3424] @ 122ac8 │ │ │ │ add r5, pc, r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 12247c │ │ │ │ - ldr r3, [pc, #3412] @ 122aa0 │ │ │ │ + beq 1224a8 │ │ │ │ + ldr r3, [pc, #3412] @ 122acc │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 121dc4 │ │ │ │ + bne 121df0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 121e50 │ │ │ │ + beq 121e7c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 121d8c │ │ │ │ + beq 121db8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 121e48 │ │ │ │ - ldr r3, [pc, #3344] @ 122aa4 │ │ │ │ + beq 121e74 │ │ │ │ + ldr r3, [pc, #3344] @ 122ad0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fea4 │ │ │ │ - ldr r3, [pc, #3688] @ 122c0c │ │ │ │ - ldr r1, [pc, #3328] @ 122aa8 │ │ │ │ + ldr r3, [pc, #3688] @ 122c38 │ │ │ │ + ldr r1, [pc, #3328] @ 122ad4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #3324] @ 122aac │ │ │ │ + ldr r0, [pc, #3324] @ 122ad8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ bl b6f00 │ │ │ │ - b 121e14 │ │ │ │ + b 121e40 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 121de0 │ │ │ │ + beq 121e0c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 122474 │ │ │ │ - ldr r3, [pc, #3260] @ 122aa4 │ │ │ │ + beq 1224a0 │ │ │ │ + ldr r3, [pc, #3260] @ 122ad0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fea4 │ │ │ │ - ldr r3, [pc, #3604] @ 122c0c │ │ │ │ - ldr r1, [pc, #3252] @ 122ab0 │ │ │ │ - ldr r0, [pc, #3252] @ 122ab4 │ │ │ │ + ldr r3, [pc, #3604] @ 122c38 │ │ │ │ + ldr r1, [pc, #3252] @ 122adc │ │ │ │ + ldr r0, [pc, #3252] @ 122ae0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #195 @ 0xc3 │ │ │ │ bl b6f00 │ │ │ │ mov r6, #0 │ │ │ │ - ldr r2, [pc, #3224] @ 122ab8 │ │ │ │ - ldr r3, [pc, #3188] @ 122a98 │ │ │ │ + ldr r2, [pc, #3224] @ 122ae4 │ │ │ │ + ldr r3, [pc, #3188] @ 122ac4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 123120 │ │ │ │ + bne 12314c │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #108 @ 0x6c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 121d8c │ │ │ │ + b 121db8 │ │ │ │ bl 57338 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 1226a4 │ │ │ │ + beq 1226d0 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 121e94 │ │ │ │ + beq 121ec0 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 121e94 │ │ │ │ + beq 121ec0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 122638 │ │ │ │ + beq 122664 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ str r4, [r7, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 121ec0 │ │ │ │ + beq 121eec │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 121ec0 │ │ │ │ + beq 121eec │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 122640 │ │ │ │ + beq 12266c │ │ │ │ str r7, [r4, #16] │ │ │ │ bl 573a4 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 1226dc │ │ │ │ + beq 122708 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 121f08 │ │ │ │ + beq 121f34 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 121f08 │ │ │ │ + beq 121f34 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 1224b8 │ │ │ │ + beq 1224e4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ str r4, [r7, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 121f34 │ │ │ │ + beq 121f60 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 121f34 │ │ │ │ + beq 121f60 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 1224b0 │ │ │ │ + beq 1224dc │ │ │ │ str r7, [r4, #20] │ │ │ │ ldr r7, [r4, #16] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 122710 │ │ │ │ + beq 12273c │ │ │ │ ldr r3, [r7] │ │ │ │ mov r2, #1 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r7] │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 121f8c │ │ │ │ + beq 121fb8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 12261c │ │ │ │ + beq 122648 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 12275c │ │ │ │ + beq 122788 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #536870912 @ 0x20000000 │ │ │ │ - beq 122790 │ │ │ │ + beq 1227bc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ bl d6834 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str r0, [sp, #20] │ │ │ │ - beq 121fd0 │ │ │ │ + beq 121ffc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 1224a4 │ │ │ │ + beq 1224d0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 1227c8 │ │ │ │ + beq 1227f4 │ │ │ │ mov r0, #1 │ │ │ │ bl 4fb5c │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 122898 │ │ │ │ + beq 1228c4 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ str r2, [r3] │ │ │ │ - ble 122a6c │ │ │ │ - ldr r3, [pc, #2732] @ 122abc │ │ │ │ + ble 122a98 │ │ │ │ + ldr r3, [pc, #2732] @ 122ae8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 122960 │ │ │ │ + bne 12298c │ │ │ │ bl 501a4 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ - beq 1229dc │ │ │ │ + beq 122a08 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r9, [r3, #12] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 123800 │ │ │ │ + beq 12382c │ │ │ │ ldr r3, [r9] │ │ │ │ mov r0, r9 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ bl 4fb98 │ │ │ │ lsl r3, r0, #1 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl a991c │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - beq 122a1c │ │ │ │ + beq 122a48 │ │ │ │ mov r7, #0 │ │ │ │ add r3, sp, #68 @ 0x44 │ │ │ │ mov fp, r7 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r6, [sp, #28] │ │ │ │ mov r2, fp │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ bl a9b9c │ │ │ │ ldrb r3, [sp, #68] @ 0x44 │ │ │ │ ldr r7, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ - beq 122cc8 │ │ │ │ + beq 122cf4 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 123824 │ │ │ │ + beq 123850 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 122108 │ │ │ │ + beq 122134 │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r3, #-1073741824 @ 0xc0000000 │ │ │ │ streq r3, [r7] │ │ │ │ - beq 122108 │ │ │ │ + beq 122134 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 122108 │ │ │ │ + bne 122134 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 1224c0 │ │ │ │ + bne 1224ec │ │ │ │ ldr r8, [r7, #12] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 1237dc │ │ │ │ + beq 123808 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 122154 │ │ │ │ + beq 122180 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 122704 │ │ │ │ + beq 122730 │ │ │ │ ldr r3, [r8, #8] │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - ble 1223e4 │ │ │ │ + ble 122410 │ │ │ │ mov r6, #0 │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [r8, #12] │ │ │ │ asr r3, r3, #1 │ │ │ │ ldr r0, [r2, r3, lsl #2] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 123728 │ │ │ │ + beq 123754 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 12252c │ │ │ │ - ldr r2, [pc, #2316] @ 122ac0 │ │ │ │ + beq 122558 │ │ │ │ + ldr r2, [pc, #2316] @ 122aec │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 12384c │ │ │ │ - ldr r2, [pc, #2504] @ 122b8c │ │ │ │ + beq 123878 │ │ │ │ + ldr r2, [pc, #2504] @ 122bb8 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 123848 │ │ │ │ + beq 123874 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 12252c │ │ │ │ + bne 122558 │ │ │ │ ldr fp, [r0, #12] │ │ │ │ - ldr r3, [pc, #2576] @ 122bf4 │ │ │ │ + ldr r3, [pc, #2576] @ 122c20 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ ldr r3, [fp, #4] │ │ │ │ sub r2, fp, r7 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ clz r2, r2 │ │ │ │ and r3, r3, #268435456 @ 0x10000000 │ │ │ │ lsr r2, r2, #5 │ │ │ │ orrs r2, r2, r3, lsr #28 │ │ │ │ - beq 12252c │ │ │ │ + beq 122558 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr sl, [r0, #16] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r2, [sl, #4] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 12252c │ │ │ │ + bne 122558 │ │ │ │ ldr r2, [fp] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 122750 │ │ │ │ + beq 12277c │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r2, [fp] │ │ │ │ - bne 12223c │ │ │ │ + bne 122268 │ │ │ │ mov fp, r7 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [sl] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 122268 │ │ │ │ + beq 122294 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 1226d4 │ │ │ │ + beq 122700 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 122628 │ │ │ │ + beq 122654 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [fp] │ │ │ │ ldr r2, [sl] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 122660 │ │ │ │ + beq 12268c │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [sl] │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1222b0 │ │ │ │ + beq 1222dc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 122604 │ │ │ │ + beq 122630 │ │ │ │ ldr r2, [sl] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1222c8 │ │ │ │ + beq 1222f4 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [sl] │ │ │ │ - beq 122610 │ │ │ │ + beq 12263c │ │ │ │ cmp fp, r7 │ │ │ │ - beq 1225c0 │ │ │ │ + beq 1225ec │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r2, #2 │ │ │ │ mov r1, fp │ │ │ │ bl a89d8 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 122300 │ │ │ │ + beq 12232c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 122648 │ │ │ │ + beq 122674 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 1227f0 │ │ │ │ + beq 12281c │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #536870912 @ 0x20000000 │ │ │ │ - beq 12285c │ │ │ │ + beq 122888 │ │ │ │ ldr fp, [r4, #20] │ │ │ │ cmp fp, #0 │ │ │ │ - beq 1228d0 │ │ │ │ + beq 1228fc │ │ │ │ ldr r3, [fp] │ │ │ │ mov r2, #2 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [fp] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str sl, [sp, #88] @ 0x58 │ │ │ │ str r7, [sp, #92] @ 0x5c │ │ │ │ bl 50114 │ │ │ │ ldr r2, [fp] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r3, r0 │ │ │ │ - beq 122370 │ │ │ │ + beq 12239c │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [fp] │ │ │ │ - beq 12266c │ │ │ │ + beq 122698 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 1229ac │ │ │ │ + beq 1229d8 │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 122394 │ │ │ │ + beq 1223c0 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r3] │ │ │ │ - beq 122698 │ │ │ │ + beq 1226c4 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1223b0 │ │ │ │ + beq 1223dc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 122680 │ │ │ │ + beq 1226ac │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1223cc │ │ │ │ + beq 1223f8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 12268c │ │ │ │ + beq 1226b8 │ │ │ │ ldr r3, [r8, #8] │ │ │ │ add r6, r6, #2 │ │ │ │ cmp r6, r3, lsl #1 │ │ │ │ mov r3, r6 │ │ │ │ - blt 122178 │ │ │ │ + blt 1221a4 │ │ │ │ ldr fp, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 122400 │ │ │ │ + beq 12242c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1230f0 │ │ │ │ - ldr r3, [pc, #1724] @ 122ac4 │ │ │ │ + beq 12311c │ │ │ │ + ldr r3, [pc, #1724] @ 122af0 │ │ │ │ ldr r2, [r9, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 1220b0 │ │ │ │ + bne 1220dc │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ bl a46ec │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fb98 │ │ │ │ cmp r7, r0 │ │ │ │ - beq 1220b0 │ │ │ │ - ldr r3, [pc, #1680] @ 122ac8 │ │ │ │ - ldr r1, [pc, #1680] @ 122acc │ │ │ │ + beq 1220dc │ │ │ │ + ldr r3, [pc, #1680] @ 122af4 │ │ │ │ + ldr r1, [pc, #1680] @ 122af8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r6, [sp, #28] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #1976] @ 122c0c │ │ │ │ - ldr r1, [pc, #1656] @ 122ad0 │ │ │ │ + ldr r3, [pc, #1976] @ 122c38 │ │ │ │ + ldr r1, [pc, #1656] @ 122afc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1652] @ 122ad4 │ │ │ │ + ldr r0, [pc, #1652] @ 122b00 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ bl b6f00 │ │ │ │ - b 1224f8 │ │ │ │ + b 122524 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 121de0 │ │ │ │ - ldr r3, [pc, #1928] @ 122c0c │ │ │ │ - ldr r1, [pc, #1616] @ 122ad8 │ │ │ │ + b 121e0c │ │ │ │ + ldr r3, [pc, #1928] @ 122c38 │ │ │ │ + ldr r1, [pc, #1616] @ 122b04 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1612] @ 122adc │ │ │ │ + ldr r0, [pc, #1612] @ 122b08 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #190 @ 0xbe │ │ │ │ bl b6f00 │ │ │ │ - b 121e14 │ │ │ │ + b 121e40 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 121fd0 │ │ │ │ + b 121ffc │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 121f34 │ │ │ │ + b 121f60 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 121f08 │ │ │ │ - ldr r3, [pc, #1860] @ 122c0c │ │ │ │ - ldr r2, [pc, #1556] @ 122ae0 │ │ │ │ + b 121f34 │ │ │ │ + ldr r3, [pc, #1860] @ 122c38 │ │ │ │ + ldr r2, [pc, #1556] @ 122b0c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #1552] @ 122ae4 │ │ │ │ - ldr r0, [pc, #1552] @ 122ae8 │ │ │ │ + ldr r1, [pc, #1552] @ 122b10 │ │ │ │ + ldr r0, [pc, #1552] @ 122b14 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ @@ -217441,32 +217452,32 @@ │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 578f8 │ │ │ │ - b 121e14 │ │ │ │ + b 121e40 │ │ │ │ mov fp, r0 │ │ │ │ - ldr r0, [pc, #1460] @ 122aec │ │ │ │ + ldr r0, [pc, #1460] @ 122b18 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r6, [sp, #28] │ │ │ │ bl b029c │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 122560 │ │ │ │ + beq 12258c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 122654 │ │ │ │ - ldr r3, [pc, #1700] @ 122c0c │ │ │ │ - ldr r1, [pc, #1412] @ 122af0 │ │ │ │ + beq 122680 │ │ │ │ + ldr r3, [pc, #1700] @ 122c38 │ │ │ │ + ldr r1, [pc, #1412] @ 122b1c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1408] @ 122af4 │ │ │ │ + ldr r0, [pc, #1408] @ 122b20 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #216 @ 0xd8 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ @@ -217478,159 +217489,159 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 121e14 │ │ │ │ + b 121e40 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1225dc │ │ │ │ + beq 122608 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 122784 │ │ │ │ + beq 1227b0 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1223cc │ │ │ │ + beq 1223f8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - bne 1223cc │ │ │ │ + bne 1223f8 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1223cc │ │ │ │ + b 1223f8 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1222ac │ │ │ │ + b 1222d8 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1222c8 │ │ │ │ + b 1222f4 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 121f8c │ │ │ │ + b 121fb8 │ │ │ │ ldr r2, [sl] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 122288 │ │ │ │ - b 1222c8 │ │ │ │ + bne 1222b4 │ │ │ │ + b 1222f4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 121e94 │ │ │ │ + b 121ec0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 121ec0 │ │ │ │ + b 121eec │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 122300 │ │ │ │ + b 12232c │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 122560 │ │ │ │ + b 12258c │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 12229c │ │ │ │ - b 1222c8 │ │ │ │ + bne 1222c8 │ │ │ │ + b 1222f4 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ - b 122370 │ │ │ │ + b 12239c │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1223b0 │ │ │ │ + b 1223dc │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1223cc │ │ │ │ + b 1223f8 │ │ │ │ mov r0, r3 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 122394 │ │ │ │ - ldr r3, [pc, #1376] @ 122c0c │ │ │ │ - ldr r1, [pc, #1096] @ 122af8 │ │ │ │ + b 1223c0 │ │ │ │ + ldr r3, [pc, #1376] @ 122c38 │ │ │ │ + ldr r1, [pc, #1096] @ 122b24 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1092] @ 122afc │ │ │ │ + ldr r0, [pc, #1092] @ 122b28 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 121e14 │ │ │ │ + b 121e40 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 122268 │ │ │ │ - ldr r3, [pc, #1320] @ 122c0c │ │ │ │ - ldr r1, [pc, #1048] @ 122b00 │ │ │ │ + b 122294 │ │ │ │ + ldr r3, [pc, #1320] @ 122c38 │ │ │ │ + ldr r1, [pc, #1048] @ 122b2c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1044] @ 122b04 │ │ │ │ + ldr r0, [pc, #1044] @ 122b30 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl b6f00 │ │ │ │ - b 1226c8 │ │ │ │ + b 1226f4 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 122154 │ │ │ │ - ldr r3, [pc, #1268] @ 122c0c │ │ │ │ + b 122180 │ │ │ │ + ldr r3, [pc, #1268] @ 122c38 │ │ │ │ mov r1, #212 @ 0xd4 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ - ldr r3, [pc, #996] @ 122b08 │ │ │ │ + ldr r3, [pc, #996] @ 122b34 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #984] @ 122b0c │ │ │ │ - ldr r1, [pc, #984] @ 122b10 │ │ │ │ - ldr r0, [pc, #984] @ 122b14 │ │ │ │ + ldr r2, [pc, #984] @ 122b38 │ │ │ │ + ldr r1, [pc, #984] @ 122b3c │ │ │ │ + ldr r0, [pc, #984] @ 122b40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 1226c8 │ │ │ │ + b 1226f4 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 122238 │ │ │ │ - b 12223c │ │ │ │ - ldr r3, [pc, #1192] @ 122c0c │ │ │ │ - ldr r1, [pc, #944] @ 122b18 │ │ │ │ + beq 122264 │ │ │ │ + b 122268 │ │ │ │ + ldr r3, [pc, #1192] @ 122c38 │ │ │ │ + ldr r1, [pc, #944] @ 122b44 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #940] @ 122b1c │ │ │ │ + ldr r0, [pc, #940] @ 122b48 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #212 @ 0xd4 │ │ │ │ bl b6f00 │ │ │ │ - b 1226c8 │ │ │ │ + b 1226f4 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1225dc │ │ │ │ - ldr r3, [pc, #1140] @ 122c0c │ │ │ │ - ldr ip, [pc, #900] @ 122b20 │ │ │ │ + b 122608 │ │ │ │ + ldr r3, [pc, #1140] @ 122c38 │ │ │ │ + ldr ip, [pc, #900] @ 122b4c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #896] @ 122b24 │ │ │ │ - ldr r0, [pc, #896] @ 122b28 │ │ │ │ + ldr r1, [pc, #896] @ 122b50 │ │ │ │ + ldr r0, [pc, #896] @ 122b54 │ │ │ │ add ip, pc, ip │ │ │ │ str r6, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #212 @ 0xd4 │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ - b 1226c8 │ │ │ │ - ldr r3, [pc, #1084] @ 122c0c │ │ │ │ - ldr r1, [pc, #856] @ 122b2c │ │ │ │ + b 1226f4 │ │ │ │ + ldr r3, [pc, #1084] @ 122c38 │ │ │ │ + ldr r1, [pc, #856] @ 122b58 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #852] @ 122b30 │ │ │ │ + ldr r0, [pc, #852] @ 122b5c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #212 @ 0xd4 │ │ │ │ bl b6f00 │ │ │ │ - b 1226c8 │ │ │ │ - ldr r3, [pc, #1044] @ 122c0c │ │ │ │ - ldr r1, [pc, #824] @ 122b34 │ │ │ │ + b 1226f4 │ │ │ │ + ldr r3, [pc, #1044] @ 122c38 │ │ │ │ + ldr r1, [pc, #824] @ 122b60 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #820] @ 122b38 │ │ │ │ + ldr r0, [pc, #820] @ 122b64 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #218 @ 0xda │ │ │ │ ldr r6, [sp, #28] │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ @@ -217645,54 +217656,54 @@ │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ - b 121e14 │ │ │ │ - ldr r3, [pc, #936] @ 122c0c │ │ │ │ - ldr r2, [pc, #724] @ 122b3c │ │ │ │ + b 121e40 │ │ │ │ + ldr r3, [pc, #936] @ 122c38 │ │ │ │ + ldr r2, [pc, #724] @ 122b68 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #720] @ 122b40 │ │ │ │ - ldr r0, [pc, #720] @ 122b44 │ │ │ │ + ldr r1, [pc, #720] @ 122b6c │ │ │ │ + ldr r0, [pc, #720] @ 122b70 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #218 @ 0xda │ │ │ │ ldr r6, [sp, #28] │ │ │ │ bl d8818 │ │ │ │ - b 122818 │ │ │ │ - ldr r3, [pc, #876] @ 122c0c │ │ │ │ - ldr r1, [pc, #676] @ 122b48 │ │ │ │ + b 122844 │ │ │ │ + ldr r3, [pc, #876] @ 122c38 │ │ │ │ + ldr r1, [pc, #676] @ 122b74 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #672] @ 122b4c │ │ │ │ + ldr r0, [pc, #672] @ 122b78 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #212 @ 0xd4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 578f8 │ │ │ │ - b 121e14 │ │ │ │ - ldr r3, [pc, #820] @ 122c0c │ │ │ │ - ldr r2, [pc, #628] @ 122b50 │ │ │ │ + b 121e40 │ │ │ │ + ldr r3, [pc, #820] @ 122c38 │ │ │ │ + ldr r2, [pc, #628] @ 122b7c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #624] @ 122b54 │ │ │ │ + ldr r1, [pc, #624] @ 122b80 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #218 @ 0xda │ │ │ │ - ldr r0, [pc, #612] @ 122b58 │ │ │ │ + ldr r0, [pc, #612] @ 122b84 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #608] @ 122b5c │ │ │ │ + ldr r3, [pc, #608] @ 122b88 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r6, [sp, #28] │ │ │ │ mov fp, r7 │ │ │ │ bl f47c4 │ │ │ │ @@ -217710,66 +217721,66 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ - b 121e14 │ │ │ │ - ldr r3, [pc, #676] @ 122c0c │ │ │ │ + b 121e40 │ │ │ │ + ldr r3, [pc, #676] @ 122c38 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r2, [pc, #492] @ 122b60 │ │ │ │ + ldr r2, [pc, #492] @ 122b8c │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r0, [pc, #488] @ 122b64 │ │ │ │ + ldr r0, [pc, #488] @ 122b90 │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r1, [pc, #484] @ 122b68 │ │ │ │ + ldr r1, [pc, #484] @ 122b94 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #213 @ 0xd5 │ │ │ │ bl d8818 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 121e14 │ │ │ │ - ldr r3, [pc, #600] @ 122c0c │ │ │ │ - ldr r1, [pc, #436] @ 122b6c │ │ │ │ + b 121e40 │ │ │ │ + ldr r3, [pc, #600] @ 122c38 │ │ │ │ + ldr r1, [pc, #436] @ 122b98 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #432] @ 122b70 │ │ │ │ + ldr r0, [pc, #432] @ 122b9c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #218 @ 0xda │ │ │ │ ldr r6, [sp, #28] │ │ │ │ mov fp, r7 │ │ │ │ bl b6f00 │ │ │ │ - b 122914 │ │ │ │ - ldr r3, [pc, #552] @ 122c0c │ │ │ │ - ldr r1, [pc, #396] @ 122b74 │ │ │ │ + b 122940 │ │ │ │ + ldr r3, [pc, #552] @ 122c38 │ │ │ │ + ldr r1, [pc, #396] @ 122ba0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #392] @ 122b78 │ │ │ │ + ldr r0, [pc, #392] @ 122ba4 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #214 @ 0xd6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 578f8 │ │ │ │ - b 121e14 │ │ │ │ - ldr r3, [pc, #488] @ 122c0c │ │ │ │ - ldr r1, [pc, #340] @ 122b7c │ │ │ │ + b 121e40 │ │ │ │ + ldr r3, [pc, #488] @ 122c38 │ │ │ │ + ldr r1, [pc, #340] @ 122ba8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #336] @ 122b80 │ │ │ │ + ldr r0, [pc, #336] @ 122bac │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ @@ -217777,481 +217788,481 @@ │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 121e14 │ │ │ │ + b 121e40 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 121e18 │ │ │ │ + beq 121e44 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 121e18 │ │ │ │ + bne 121e44 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 121e18 │ │ │ │ - eorseq lr, r1, r0, ror #5 │ │ │ │ + b 121e44 │ │ │ │ + @ instruction: 0x0031e2b4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq lr, r1, r0, asr #5 │ │ │ │ + mlaseq r1, r4, r2, lr │ │ │ │ andeq r0, r0, r4, ror #16 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - eoreq pc, sp, r8, asr #14 │ │ │ │ - eoreq sp, sp, ip, ror sl │ │ │ │ - strdeq pc, [sp], -r8 @ │ │ │ │ - eoreq sp, sp, r8, lsr #20 │ │ │ │ - @ instruction: 0x0031e1d8 │ │ │ │ + eoreq pc, sp, r4, asr ip @ │ │ │ │ + eoreq sp, sp, r8, lsl #31 │ │ │ │ + eoreq pc, sp, r4, lsl #24 │ │ │ │ + eoreq sp, sp, r4, lsr pc │ │ │ │ + eorseq lr, r1, ip, lsr #3 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, ip, lsl #21 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - eoreq sp, sp, ip, lsl r6 │ │ │ │ - mlaeq sp, r8, r0, pc @ │ │ │ │ - eoreq sp, sp, ip, asr #7 │ │ │ │ - eoreq pc, sp, r8, rrx │ │ │ │ - mlaeq sp, ip, r3, sp │ │ │ │ + eoreq sp, sp, r8, lsr #22 │ │ │ │ + eoreq pc, sp, r4, lsr #11 │ │ │ │ + ldrdeq sp, [sp], -r8 @ │ │ │ │ + eoreq pc, sp, r4, ror r5 @ │ │ │ │ + eoreq sp, sp, r8, lsr #17 │ │ │ │ + eoreq sp, sp, r4, lsl #17 │ │ │ │ + eoreq pc, sp, r8, lsr #10 │ │ │ │ + eoreq sp, sp, r8, asr r8 │ │ │ │ + mlaeq sp, r4, r4, pc @ │ │ │ │ + mlaeq sp, r0, r4, pc @ │ │ │ │ + eoreq sp, sp, r0, asr #15 │ │ │ │ + eoreq pc, sp, ip, asr #6 │ │ │ │ + eoreq sp, sp, r0, lsl #13 │ │ │ │ + eoreq pc, sp, r4, lsl r3 @ │ │ │ │ + eoreq sp, sp, r8, asr #12 │ │ │ │ + eoreq pc, sp, r4, lsl r2 @ │ │ │ │ + @ instruction: 0x002db7b0 │ │ │ │ + eoreq pc, sp, r4, asr #5 │ │ │ │ + strdeq sp, [sp], -r8 @ │ │ │ │ + mlaeq sp, r4, r2, pc @ │ │ │ │ + eoreq sp, sp, r8, asr #11 │ │ │ │ + mlaeq sp, ip, r3, r9 │ │ │ │ + eoreq pc, sp, r8, asr r2 @ │ │ │ │ + eoreq sp, sp, r8, lsl #11 │ │ │ │ + eoreq pc, sp, r8, lsr #4 │ │ │ │ + eoreq sp, sp, ip, asr r5 │ │ │ │ + eoreq pc, sp, r0, lsl #4 │ │ │ │ + eoreq sp, sp, r4, lsr r5 │ │ │ │ + ldrdeq r9, [sp], -r0 @ │ │ │ │ + eoreq pc, sp, ip, lsl #3 │ │ │ │ + @ instruction: 0x002dd4bc │ │ │ │ + eoreq pc, sp, r8, asr r1 @ │ │ │ │ + eoreq sp, sp, r8, lsl #9 │ │ │ │ + strdeq fp, [sp], -r4 @ │ │ │ │ + eoreq pc, sp, r4, lsl #2 │ │ │ │ + eoreq sp, sp, r8, lsr r4 │ │ │ │ + eoreq pc, sp, r4, asr #1 │ │ │ │ + eoreq sp, sp, r4, lsl r4 │ │ │ │ + @ instruction: 0x002dd3b0 │ │ │ │ + eoreq pc, sp, r0, lsl #1 │ │ │ │ + eoreq pc, sp, r4, asr #32 │ │ │ │ eoreq sp, sp, r8, ror r3 │ │ │ │ - eoreq pc, sp, ip, lsl r0 @ │ │ │ │ - eoreq sp, sp, ip, asr #6 │ │ │ │ - eoreq lr, sp, r8, lsl #31 │ │ │ │ - eoreq lr, sp, r4, lsl #31 │ │ │ │ - @ instruction: 0x002dd2b4 │ │ │ │ - eoreq lr, sp, r0, asr #28 │ │ │ │ - eoreq sp, sp, r4, ror r1 │ │ │ │ - eoreq lr, sp, r8, lsl #28 │ │ │ │ - eoreq sp, sp, ip, lsr r1 │ │ │ │ - eoreq lr, sp, r8, lsl #26 │ │ │ │ - eoreq fp, sp, r4, lsr #5 │ │ │ │ - @ instruction: 0x002dedb8 │ │ │ │ - eoreq sp, sp, ip, ror #1 │ │ │ │ - eoreq lr, sp, r8, lsl #27 │ │ │ │ - strheq sp, [sp], -ip @ │ │ │ │ - mlaeq sp, r0, lr, r8 │ │ │ │ - eoreq lr, sp, ip, asr #26 │ │ │ │ - eoreq sp, sp, ip, ror r0 │ │ │ │ - eoreq lr, sp, ip, lsl sp │ │ │ │ - eoreq sp, sp, r0, asr r0 │ │ │ │ - strdeq lr, [sp], -r4 @ │ │ │ │ - eoreq sp, sp, r8, lsr #32 │ │ │ │ - eoreq r8, sp, r4, asr #27 │ │ │ │ - eoreq lr, sp, r0, lsl #25 │ │ │ │ - @ instruction: 0x002dcfb0 │ │ │ │ - eoreq lr, sp, ip, asr #24 │ │ │ │ - eoreq ip, sp, ip, ror pc │ │ │ │ - eoreq fp, sp, r8, ror #1 │ │ │ │ - strdeq lr, [sp], -r8 @ │ │ │ │ - eoreq ip, sp, ip, lsr #30 │ │ │ │ - @ instruction: 0x002debb8 │ │ │ │ - eoreq ip, sp, r8, lsl #30 │ │ │ │ - eoreq ip, sp, r4, lsr #29 │ │ │ │ - eoreq lr, sp, r4, ror fp │ │ │ │ - eoreq lr, sp, r8, lsr fp │ │ │ │ - eoreq ip, sp, ip, ror #28 │ │ │ │ - eoreq lr, sp, r4, lsl #22 │ │ │ │ - eoreq ip, sp, r8, lsr lr │ │ │ │ - eoreq lr, sp, r8, asr #21 │ │ │ │ - strdeq ip, [sp], -r8 @ │ │ │ │ + eoreq pc, sp, r0, lsl r0 @ │ │ │ │ + eoreq sp, sp, r4, asr #6 │ │ │ │ + ldrdeq lr, [sp], -r4 @ │ │ │ │ + eoreq sp, sp, r4, lsl #6 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq lr, sp, r8, lsr r4 │ │ │ │ - eoreq ip, sp, r8, ror #14 │ │ │ │ - eoreq r8, sp, ip, lsl r6 │ │ │ │ - eoreq lr, sp, r0, asr #6 │ │ │ │ - eoreq ip, sp, r4, ror r6 │ │ │ │ - ldrdeq lr, [sp], -r8 @ │ │ │ │ - eoreq ip, sp, ip, lsl #12 │ │ │ │ - eoreq ip, sp, r8, lsr #12 │ │ │ │ - eoreq lr, sp, ip, lsl #5 │ │ │ │ - @ instruction: 0x002dc5bc │ │ │ │ - eoreq lr, sp, ip, lsr #4 │ │ │ │ - eoreq lr, sp, r8, asr #3 │ │ │ │ - strdeq ip, [sp], -ip @ │ │ │ │ - eoreq lr, sp, ip, ror r1 │ │ │ │ - @ instruction: 0x002dc4b0 │ │ │ │ - eoreq r5, sp, ip, ror #26 │ │ │ │ - eoreq lr, sp, r8, asr #2 │ │ │ │ - eoreq ip, sp, r8, ror r4 │ │ │ │ - eoreq lr, sp, r8, lsl r1 │ │ │ │ - eoreq ip, sp, ip, asr #8 │ │ │ │ - strheq lr, [sp], -r8 @ │ │ │ │ - eoreq ip, sp, ip, ror #7 │ │ │ │ - mlaeq sp, r4, r0, lr │ │ │ │ - eoreq ip, sp, r4, asr #7 │ │ │ │ + eoreq lr, sp, r4, asr #18 │ │ │ │ + eoreq ip, sp, r4, ror ip │ │ │ │ + eoreq r8, sp, r8, lsr #22 │ │ │ │ + eoreq lr, sp, ip, asr #16 │ │ │ │ + eoreq ip, sp, r0, lsl #23 │ │ │ │ + eoreq lr, sp, r4, ror #15 │ │ │ │ + eoreq ip, sp, r8, lsl fp │ │ │ │ + eoreq ip, sp, r4, lsr fp │ │ │ │ + mlaeq sp, r8, r7, lr │ │ │ │ + eoreq ip, sp, r8, asr #21 │ │ │ │ + eoreq lr, sp, r8, lsr r7 │ │ │ │ + ldrdeq lr, [sp], -r4 @ │ │ │ │ + eoreq ip, sp, r8, lsl #20 │ │ │ │ + eoreq lr, sp, r8, lsl #13 │ │ │ │ + @ instruction: 0x002dc9bc │ │ │ │ + eoreq r6, sp, r8, ror r2 │ │ │ │ + eoreq lr, sp, r4, asr r6 │ │ │ │ + eoreq ip, sp, r4, lsl #19 │ │ │ │ + eoreq lr, sp, r4, lsr #12 │ │ │ │ + eoreq ip, sp, r8, asr r9 │ │ │ │ + eoreq lr, sp, r4, asr #11 │ │ │ │ + strdeq ip, [sp], -r8 @ │ │ │ │ + eoreq lr, sp, r0, lsr #11 │ │ │ │ + ldrdeq ip, [sp], -r0 @ │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eoreq sp, sp, r8, lsr #31 │ │ │ │ - ldrdeq ip, [sp], -ip @ │ │ │ │ - eoreq pc, lr, r8, lsl r3 @ │ │ │ │ - eoreq sp, sp, r0, ror pc │ │ │ │ - eoreq ip, sp, r4, lsr #5 │ │ │ │ + @ instruction: 0x002de4b4 │ │ │ │ + eoreq ip, sp, r8, ror #15 │ │ │ │ + eoreq pc, lr, r4, lsr #16 │ │ │ │ + eoreq lr, sp, ip, ror r4 │ │ │ │ + @ instruction: 0x002dc7b0 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eoreq sp, sp, ip, ror #29 │ │ │ │ - eoreq ip, sp, ip, lsl r2 │ │ │ │ - eoreq pc, pc, r0, lsr #21 │ │ │ │ - eoreq r1, sp, r4, lsr #23 │ │ │ │ - eoreq ip, sp, r0, lsl #14 │ │ │ │ - ldrdeq r5, [r5], -lr │ │ │ │ - eoreq pc, pc, r8, asr sl @ │ │ │ │ - eoreq r1, sp, ip, asr fp │ │ │ │ - eoreq sp, sp, r4, lsl lr │ │ │ │ + strdeq lr, [sp], -r8 @ │ │ │ │ + eoreq ip, sp, r8, lsr #14 │ │ │ │ + eoreq pc, pc, ip, lsr #31 │ │ │ │ + strheq r2, [sp], -r0 @ │ │ │ │ + eoreq ip, sp, ip, lsl #24 │ │ │ │ + andeq r5, r5, r7, ror #1 │ │ │ │ + eoreq pc, pc, r4, ror #30 │ │ │ │ + eoreq r2, sp, r8, rrx │ │ │ │ + eoreq lr, sp, r0, lsr #6 │ │ │ │ + andeq r5, r5, r6, lsl r2 │ │ │ │ + eoreq pc, pc, r0, asr #30 │ │ │ │ + eoreq r2, sp, r4, asr #32 │ │ │ │ + eoreq lr, sp, r8, lsr #1 │ │ │ │ + andeq r5, r5, ip, lsl r1 │ │ │ │ + eoreq pc, pc, ip, lsl pc @ │ │ │ │ + eoreq r2, sp, r0, lsr #32 │ │ │ │ + eoreq lr, sp, ip, asr #5 │ │ │ │ andeq r5, r5, sp, lsl #4 │ │ │ │ - eoreq pc, pc, r4, lsr sl @ │ │ │ │ - eoreq r1, sp, r8, lsr fp │ │ │ │ - mlaeq sp, ip, fp, sp │ │ │ │ - andeq r5, r5, r3, lsl r1 │ │ │ │ - eoreq pc, pc, r0, lsl sl @ │ │ │ │ - eoreq r1, sp, r4, lsl fp │ │ │ │ - eoreq sp, sp, r0, asr #27 │ │ │ │ - andeq r5, r5, r4, lsl #4 │ │ │ │ - eoreq pc, pc, ip, ror #19 │ │ │ │ - strdeq r1, [sp], -r0 @ │ │ │ │ - mlaeq sp, r8, fp, ip │ │ │ │ - @ instruction: 0x000551bf │ │ │ │ - eoreq pc, pc, r8, asr #19 │ │ │ │ - eoreq r1, sp, ip, asr #21 │ │ │ │ - eoreq ip, sp, r0, lsl #23 │ │ │ │ + strdeq pc, [pc], -r8 @ │ │ │ │ + strdeq r1, [sp], -ip @ │ │ │ │ + eoreq sp, sp, r4, lsr #1 │ │ │ │ + andeq r5, r5, r8, asr #3 │ │ │ │ + ldrdeq pc, [pc], -r4 @ │ │ │ │ + ldrdeq r1, [sp], -r8 @ │ │ │ │ + eoreq sp, sp, ip, lsl #1 │ │ │ │ + strdeq r5, [r5], -sp │ │ │ │ + @ instruction: 0x002ffeb0 │ │ │ │ + @ instruction: 0x002d1fb4 │ │ │ │ + eoreq sp, sp, r4, asr #30 │ │ │ │ + andeq r5, r5, r1, lsl #5 │ │ │ │ + eoreq pc, pc, ip, lsl #29 │ │ │ │ + mlaeq sp, r0, pc, r1 @ │ │ │ │ + eoreq lr, sp, ip, lsl r2 │ │ │ │ + andeq r5, r5, sp, lsl #2 │ │ │ │ + eoreq pc, pc, r8, ror #28 │ │ │ │ + eoreq r1, sp, ip, ror #30 │ │ │ │ + ldrdeq ip, [sp], -r8 @ │ │ │ │ strdeq r5, [r5], -r4 │ │ │ │ - eoreq pc, pc, r4, lsr #19 │ │ │ │ - eoreq r1, sp, r8, lsr #21 │ │ │ │ - eoreq sp, sp, r8, lsr sl │ │ │ │ - andeq r5, r5, r8, ror r2 │ │ │ │ - eoreq pc, pc, r0, lsl #19 │ │ │ │ - eoreq r1, sp, r4, lsl #21 │ │ │ │ - eoreq sp, sp, r0, lsl sp │ │ │ │ + eoreq pc, pc, r4, asr #28 │ │ │ │ + eoreq r1, sp, r8, asr #30 │ │ │ │ + strdeq fp, [sp], -r4 @ │ │ │ │ andeq r5, r5, r4, lsl #2 │ │ │ │ - eoreq pc, pc, ip, asr r9 @ │ │ │ │ - eoreq r1, sp, r0, ror #20 │ │ │ │ - eoreq ip, sp, ip, asr #21 │ │ │ │ - andeq r5, r5, fp, ror #1 │ │ │ │ - eoreq pc, pc, r8, lsr r9 @ │ │ │ │ - eoreq r1, sp, ip, lsr sl │ │ │ │ - eoreq fp, sp, r8, ror #9 │ │ │ │ - strdeq r5, [r5], -fp │ │ │ │ - eoreq fp, pc, r0, lsr #18 │ │ │ │ - strdeq r1, [sp], -ip @ │ │ │ │ - eoreq r4, sp, r4, lsr #24 │ │ │ │ + eoreq fp, pc, ip, lsr #28 │ │ │ │ + eoreq r2, sp, r8 │ │ │ │ + eoreq r5, sp, r0, lsr r1 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ ldr r3, [r9] │ │ │ │ ldr r6, [sp, #28] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r7 │ │ │ │ - beq 122cec │ │ │ │ + beq 122d18 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 12313c │ │ │ │ + beq 123168 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 122d0c │ │ │ │ + beq 122d38 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 123148 │ │ │ │ + beq 123174 │ │ │ │ cmp fp, #0 │ │ │ │ - beq 1237b8 │ │ │ │ + beq 1237e4 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 122d30 │ │ │ │ + beq 122d5c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 123130 │ │ │ │ + beq 12315c │ │ │ │ bl 50048 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 123450 │ │ │ │ + bne 12347c │ │ │ │ ldr r7, [sp, #24] │ │ │ │ mov r0, r7 │ │ │ │ bl a9218 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 122d68 │ │ │ │ + beq 122d94 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 123124 │ │ │ │ + beq 123150 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 123428 │ │ │ │ - ldr r3, [pc, #-500] @ 122b84 │ │ │ │ + beq 123454 │ │ │ │ + ldr r3, [pc, #-500] @ 122bb0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3, #1752] @ 0x6d8 │ │ │ │ - ldr r3, [pc, #-508] @ 122b88 │ │ │ │ + ldr r3, [pc, #-508] @ 122bb4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 50378 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 123368 │ │ │ │ + beq 123394 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #84 @ 0x54 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ bl 50114 │ │ │ │ ldr r2, [r9] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 122dc8 │ │ │ │ + beq 122df4 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r9] │ │ │ │ - beq 123154 │ │ │ │ + beq 123180 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 12331c │ │ │ │ + beq 123348 │ │ │ │ ldr r2, [r8] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 122dec │ │ │ │ + beq 122e18 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r8] │ │ │ │ - beq 123304 │ │ │ │ + beq 123330 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr r2, [r2, #84] @ 0x54 │ │ │ │ tst r2, #33554432 @ 0x2000000 │ │ │ │ - beq 123394 │ │ │ │ + beq 1233c0 │ │ │ │ mov r9, #0 │ │ │ │ str r4, [sp, #24] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ cmp r9, r3, lsl #1 │ │ │ │ - bge 123648 │ │ │ │ + bge 123674 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ asr r2, r9, #1 │ │ │ │ ldr r8, [r3, r2, lsl #2] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 123770 │ │ │ │ + beq 12379c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #67108864 @ 0x4000000 │ │ │ │ - beq 1232dc │ │ │ │ + beq 123308 │ │ │ │ mov r0, r8 │ │ │ │ bl 72e1c │ │ │ │ cmp r0, #2 │ │ │ │ - bne 1232dc │ │ │ │ + bne 123308 │ │ │ │ ldr fp, [r8, #12] │ │ │ │ ldr r3, [fp, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 1232dc │ │ │ │ + beq 123308 │ │ │ │ ldr sl, [r8, #16] │ │ │ │ ldr r3, [sl, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #536870912 @ 0x20000000 │ │ │ │ - beq 1232dc │ │ │ │ + beq 123308 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [fp] │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [sl] │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 122eb8 │ │ │ │ + beq 122ee4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 123310 │ │ │ │ + beq 12333c │ │ │ │ cmp fp, #0 │ │ │ │ - beq 1233cc │ │ │ │ + beq 1233f8 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [fp] │ │ │ │ cmp sl, #0 │ │ │ │ - beq 123794 │ │ │ │ + beq 1237c0 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 123418 │ │ │ │ + beq 123444 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [sl] │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 122f08 │ │ │ │ + beq 122f34 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 1232d0 │ │ │ │ + beq 1232fc │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 122f24 │ │ │ │ + beq 122f50 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 1232c4 │ │ │ │ + beq 1232f0 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - ble 12305c │ │ │ │ + ble 123088 │ │ │ │ mov ip, #0 │ │ │ │ str r7, [sp, #28] │ │ │ │ mov r3, ip │ │ │ │ mov r7, r6 │ │ │ │ mov r6, r5 │ │ │ │ mov r5, ip │ │ │ │ str r9, [sp, #32] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ asr r3, r3, #1 │ │ │ │ ldr r4, [r2, r3, lsl #2] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 12374c │ │ │ │ + beq 123778 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 123244 │ │ │ │ + bne 123270 │ │ │ │ ldr r8, [r4, #12] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 123704 │ │ │ │ + beq 123730 │ │ │ │ ldr r3, [r8] │ │ │ │ mov r2, #2 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd9c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 122fd4 │ │ │ │ + beq 123000 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1230fc │ │ │ │ + beq 123128 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 123204 │ │ │ │ - ldr r3, [pc, #-1112] @ 122b8c │ │ │ │ + beq 123230 │ │ │ │ + ldr r3, [pc, #-1112] @ 122bb8 │ │ │ │ ldr r2, [r9, #4] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 123160 │ │ │ │ + bne 12318c │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12300c │ │ │ │ + beq 123038 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 123114 │ │ │ │ - ldr r3, [pc, #-1156] @ 122b90 │ │ │ │ + beq 123140 │ │ │ │ + ldr r3, [pc, #-1156] @ 122bbc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ cmp r9, r3 │ │ │ │ - beq 123498 │ │ │ │ + beq 1234c4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 123038 │ │ │ │ + beq 123064 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 123108 │ │ │ │ + beq 123134 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ add r5, r5, #2 │ │ │ │ cmp r5, r3, lsl #1 │ │ │ │ mov r3, r5 │ │ │ │ - blt 122f50 │ │ │ │ + blt 122f7c │ │ │ │ mov r5, r6 │ │ │ │ ldr r9, [sp, #32] │ │ │ │ mov r6, r7 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ bl d6834 │ │ │ │ ldr r1, [sl] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 123088 │ │ │ │ + beq 1230b4 │ │ │ │ sub r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [sl] │ │ │ │ - beq 1235e8 │ │ │ │ + beq 123614 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 1235f4 │ │ │ │ + beq 123620 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 4ff7c │ │ │ │ cmp r0, #0 │ │ │ │ - bge 1234c4 │ │ │ │ - ldr r3, [pc, #-1184] @ 122c0c │ │ │ │ - ldr r1, [pc, #-1308] @ 122b94 │ │ │ │ + bge 1234f0 │ │ │ │ + ldr r3, [pc, #-1184] @ 122c38 │ │ │ │ + ldr r1, [pc, #-1308] @ 122bc0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #-1312] @ 122b98 │ │ │ │ + ldr r0, [pc, #-1312] @ 122bc4 │ │ │ │ mov sl, r4 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #225 @ 0xe1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 578f8 │ │ │ │ mov r0, fp │ │ │ │ - b 1235b8 │ │ │ │ + b 1235e4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 122400 │ │ │ │ + b 12242c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 122fd4 │ │ │ │ + b 123000 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 123038 │ │ │ │ + b 123064 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12300c │ │ │ │ + b 123038 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 122d68 │ │ │ │ + b 122d94 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 122d30 │ │ │ │ + b 122d5c │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 122cec │ │ │ │ + b 122d18 │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 122d0c │ │ │ │ + b 122d38 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 122dc8 │ │ │ │ - ldr r0, [pc, #-1484] @ 122b9c │ │ │ │ + b 122df4 │ │ │ │ + ldr r0, [pc, #-1484] @ 122bc8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r5, r6 │ │ │ │ mov sl, r4 │ │ │ │ mov r6, r7 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r7, [sp, #28] │ │ │ │ bl b029c │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1231a4 │ │ │ │ + beq 1231d0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 1235dc │ │ │ │ - ldr r3, [pc, #-1440] @ 122c0c │ │ │ │ - ldr r1, [pc, #-1552] @ 122ba0 │ │ │ │ + beq 123608 │ │ │ │ + ldr r3, [pc, #-1440] @ 122c38 │ │ │ │ + ldr r1, [pc, #-1552] @ 122bcc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #-1556] @ 122ba4 │ │ │ │ + ldr r0, [pc, #-1556] @ 122bd0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ @@ -218263,37 +218274,37 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ - b 121e14 │ │ │ │ - ldr r3, [pc, #-1536] @ 122c0c │ │ │ │ + b 121e40 │ │ │ │ + ldr r3, [pc, #-1536] @ 122c38 │ │ │ │ mov r5, r6 │ │ │ │ str sl, [sp, #12] │ │ │ │ - ldr r1, [pc, #-1648] @ 122ba8 │ │ │ │ + ldr r1, [pc, #-1648] @ 122bd4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #-1652] @ 122bac │ │ │ │ + ldr r0, [pc, #-1652] @ 122bd8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ mov sl, r4 │ │ │ │ mov r6, r7 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r7, [sp, #28] │ │ │ │ bl b6f00 │ │ │ │ - b 1231c8 │ │ │ │ - ldr r3, [pc, #-1600] @ 122c0c │ │ │ │ + b 1231f4 │ │ │ │ + ldr r3, [pc, #-1600] @ 122c38 │ │ │ │ mov r5, r6 │ │ │ │ - ldr r2, [pc, #-1700] @ 122bb0 │ │ │ │ + ldr r2, [pc, #-1700] @ 122bdc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #-1704] @ 122bb4 │ │ │ │ - ldr r0, [pc, #-1704] @ 122bb8 │ │ │ │ + ldr r1, [pc, #-1704] @ 122be0 │ │ │ │ + ldr r0, [pc, #-1704] @ 122be4 │ │ │ │ mov r8, sl │ │ │ │ add r2, pc, r2 │ │ │ │ mov sl, r4 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -218311,189 +218322,189 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 121e14 │ │ │ │ + b 121e40 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 122f24 │ │ │ │ + b 122f50 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 122f08 │ │ │ │ - ldr r0, [pc, #-1832] @ 122bbc │ │ │ │ + b 122f34 │ │ │ │ + ldr r0, [pc, #-1832] @ 122be8 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1233cc │ │ │ │ + beq 1233f8 │ │ │ │ mov sl, #0 │ │ │ │ mov fp, sl │ │ │ │ - b 122ea8 │ │ │ │ + b 122ed4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 122dec │ │ │ │ + b 122e18 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 122eb8 │ │ │ │ - ldr r3, [pc, #-1816] @ 122c0c │ │ │ │ - ldr r1, [pc, #-1896] @ 122bc0 │ │ │ │ + b 122ee4 │ │ │ │ + ldr r3, [pc, #-1816] @ 122c38 │ │ │ │ + ldr r1, [pc, #-1896] @ 122bec │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #-1900] @ 122bc4 │ │ │ │ + ldr r0, [pc, #-1900] @ 122bf0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #219 @ 0xdb │ │ │ │ mov r9, r8 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 121e14 │ │ │ │ - ldr r3, [pc, #-1892] @ 122c0c │ │ │ │ - ldr r1, [pc, #-1964] @ 122bc8 │ │ │ │ + b 121e40 │ │ │ │ + ldr r3, [pc, #-1892] @ 122c38 │ │ │ │ + ldr r1, [pc, #-1964] @ 122bf4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #-1968] @ 122bcc │ │ │ │ + ldr r0, [pc, #-1968] @ 122bf8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #219 @ 0xdb │ │ │ │ mov r9, r8 │ │ │ │ bl b6f00 │ │ │ │ - b 123344 │ │ │ │ - ldr r3, [pc, #-1936] @ 122c0c │ │ │ │ - ldr r2, [pc, #-2000] @ 122bd0 │ │ │ │ + b 123370 │ │ │ │ + ldr r3, [pc, #-1936] @ 122c38 │ │ │ │ + ldr r2, [pc, #-2000] @ 122bfc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #-2004] @ 122bd4 │ │ │ │ - ldr r0, [pc, #-2004] @ 122bd8 │ │ │ │ + ldr r1, [pc, #-2004] @ 122c00 │ │ │ │ + ldr r0, [pc, #-2004] @ 122c04 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #219 @ 0xdb │ │ │ │ bl d8818 │ │ │ │ - b 122a00 │ │ │ │ - ldr r3, [pc, #-1992] @ 122c0c │ │ │ │ - ldr r1, [pc, #-2044] @ 122bdc │ │ │ │ + b 122a2c │ │ │ │ + ldr r3, [pc, #-1992] @ 122c38 │ │ │ │ + ldr r1, [pc, #-2044] @ 122c08 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #-2048] @ 122be0 │ │ │ │ + ldr r0, [pc, #-2048] @ 122c0c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #219 @ 0xdb │ │ │ │ ldr r4, [sp, #24] │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 121e14 │ │ │ │ + b 121e40 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 122ef8 │ │ │ │ - b 122f24 │ │ │ │ - ldr r3, [pc, #-2084] @ 122c0c │ │ │ │ - ldr r1, [pc, #-2128] @ 122be4 │ │ │ │ + bne 122f24 │ │ │ │ + b 122f50 │ │ │ │ + ldr r3, [pc, #-2084] @ 122c38 │ │ │ │ + ldr r1, [pc, #-2128] @ 122c10 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #-2132] @ 122be8 │ │ │ │ + ldr r0, [pc, #-2132] @ 122c14 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #219 @ 0xdb │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 122a00 │ │ │ │ - ldr r3, [pc, #-2124] @ 122c0c │ │ │ │ - ldr r1, [pc, #-2160] @ 122bec │ │ │ │ + b 122a2c │ │ │ │ + ldr r3, [pc, #-2124] @ 122c38 │ │ │ │ + ldr r1, [pc, #-2160] @ 122c18 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #-2164] @ 122bf0 │ │ │ │ + ldr r0, [pc, #-2164] @ 122c1c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 578f8 │ │ │ │ - b 121e14 │ │ │ │ + b 121e40 │ │ │ │ ldr r1, [sl] │ │ │ │ mov r5, r6 │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r7 │ │ │ │ ldr r9, [sp, #32] │ │ │ │ ldr r7, [sp, #28] │ │ │ │ - beq 1234c4 │ │ │ │ + beq 1234f0 │ │ │ │ sub r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [sl] │ │ │ │ - beq 1236f8 │ │ │ │ - ldr r2, [pc, #-2264] @ 122bf4 │ │ │ │ + beq 123724 │ │ │ │ + ldr r2, [pc, #-2264] @ 122c20 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp fp, r2 │ │ │ │ - beq 123568 │ │ │ │ + beq 123594 │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ bl d6ba8 │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 123504 │ │ │ │ + beq 123530 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 1235d0 │ │ │ │ + beq 1235fc │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 123520 │ │ │ │ + beq 12354c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 123530 │ │ │ │ + beq 12355c │ │ │ │ cmp r8, #2 │ │ │ │ - beq 12353c │ │ │ │ + beq 123568 │ │ │ │ add r9, r9, #2 │ │ │ │ - b 122e04 │ │ │ │ + b 122e30 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 123520 │ │ │ │ - ldr r3, [pc, #-2360] @ 122c0c │ │ │ │ - ldr r1, [pc, #-2384] @ 122bf8 │ │ │ │ + b 12354c │ │ │ │ + ldr r3, [pc, #-2360] @ 122c38 │ │ │ │ + ldr r1, [pc, #-2384] @ 122c24 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #-2388] @ 122bfc │ │ │ │ + ldr r0, [pc, #-2388] @ 122c28 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #226 @ 0xe2 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ bl b6f00 │ │ │ │ - b 1233f4 │ │ │ │ - ldr r3, [pc, #-2404] @ 122c0c │ │ │ │ - ldr r2, [pc, #-2420] @ 122c00 │ │ │ │ + b 123420 │ │ │ │ + ldr r3, [pc, #-2404] @ 122c38 │ │ │ │ + ldr r2, [pc, #-2420] @ 122c2c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #-2424] @ 122c04 │ │ │ │ - ldr r0, [pc, #-2424] @ 122c08 │ │ │ │ + ldr r1, [pc, #-2424] @ 122c30 │ │ │ │ + ldr r0, [pc, #-2424] @ 122c34 │ │ │ │ add r2, pc, r2 │ │ │ │ mov sl, r4 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -218506,28 +218517,28 @@ │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ - b 121e14 │ │ │ │ + b 121e40 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 123504 │ │ │ │ + b 123530 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1231a4 │ │ │ │ + b 1231d0 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 123088 │ │ │ │ - ldr r3, [pc, #-2544] @ 122c0c │ │ │ │ - ldr r1, [pc, #-2544] @ 122c10 │ │ │ │ + b 1230b4 │ │ │ │ + ldr r3, [pc, #-2544] @ 122c38 │ │ │ │ + ldr r1, [pc, #-2544] @ 122c3c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #-2548] @ 122c14 │ │ │ │ + ldr r0, [pc, #-2548] @ 122c40 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #224 @ 0xe0 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ @@ -218536,590 +218547,590 @@ │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 578f8 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 121e14 │ │ │ │ + b 121e40 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 123670 │ │ │ │ + beq 12369c │ │ │ │ sub r2, r2, #1 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r3] │ │ │ │ - beq 1236e0 │ │ │ │ + beq 12370c │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12368c │ │ │ │ + beq 1236b8 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r7] │ │ │ │ - beq 1236ec │ │ │ │ + beq 123718 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, r3, #2 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ cmp r2, r3, lsl #1 │ │ │ │ - bge 122a6c │ │ │ │ + bge 122a98 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ asr r2, r2, #1 │ │ │ │ ldr r3, [r3, r2, lsl #2] │ │ │ │ str r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 12201c │ │ │ │ - ldr r3, [pc, #-2732] @ 122c18 │ │ │ │ - ldr r1, [pc, #-2732] @ 122c1c │ │ │ │ - ldr r0, [pc, #-2732] @ 122c20 │ │ │ │ + bne 122048 │ │ │ │ + ldr r3, [pc, #-2732] @ 122c44 │ │ │ │ + ldr r1, [pc, #-2732] @ 122c48 │ │ │ │ + ldr r0, [pc, #-2732] @ 122c4c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-2736] @ 122c24 │ │ │ │ + ldr r2, [pc, #-2736] @ 122c50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #480 @ 0x1e0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mov r0, r3 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 123670 │ │ │ │ + b 12369c │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12368c │ │ │ │ + b 1236b8 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1234c4 │ │ │ │ - ldr r3, [pc, #-2788] @ 122c28 │ │ │ │ - ldr r1, [pc, #-2788] @ 122c2c │ │ │ │ - ldr r0, [pc, #-2788] @ 122c30 │ │ │ │ + b 1234f0 │ │ │ │ + ldr r3, [pc, #-2788] @ 122c54 │ │ │ │ + ldr r1, [pc, #-2788] @ 122c58 │ │ │ │ + ldr r0, [pc, #-2788] @ 122c5c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-2792] @ 122c34 │ │ │ │ + ldr r2, [pc, #-2792] @ 122c60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #480 @ 0x1e0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-2808] @ 122c38 │ │ │ │ - ldr r1, [pc, #-2808] @ 122c3c │ │ │ │ - ldr r0, [pc, #-2808] @ 122c40 │ │ │ │ + ldr r3, [pc, #-2808] @ 122c64 │ │ │ │ + ldr r1, [pc, #-2808] @ 122c68 │ │ │ │ + ldr r0, [pc, #-2808] @ 122c6c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-2812] @ 122c44 │ │ │ │ + ldr r2, [pc, #-2812] @ 122c70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #480 @ 0x1e0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-2828] @ 122c48 │ │ │ │ - ldr r1, [pc, #-2828] @ 122c4c │ │ │ │ - ldr r0, [pc, #-2828] @ 122c50 │ │ │ │ + ldr r3, [pc, #-2828] @ 122c74 │ │ │ │ + ldr r1, [pc, #-2828] @ 122c78 │ │ │ │ + ldr r0, [pc, #-2828] @ 122c7c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-2832] @ 122c54 │ │ │ │ + ldr r2, [pc, #-2832] @ 122c80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #480 @ 0x1e0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-2848] @ 122c58 │ │ │ │ - ldr r1, [pc, #-2848] @ 122c5c │ │ │ │ - ldr r0, [pc, #-2848] @ 122c60 │ │ │ │ + ldr r3, [pc, #-2848] @ 122c84 │ │ │ │ + ldr r1, [pc, #-2848] @ 122c88 │ │ │ │ + ldr r0, [pc, #-2848] @ 122c8c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-2852] @ 122c64 │ │ │ │ + ldr r2, [pc, #-2852] @ 122c90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #480 @ 0x1e0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-2868] @ 122c68 │ │ │ │ - ldr r1, [pc, #-2868] @ 122c6c │ │ │ │ - ldr r0, [pc, #-2868] @ 122c70 │ │ │ │ + ldr r3, [pc, #-2868] @ 122c94 │ │ │ │ + ldr r1, [pc, #-2868] @ 122c98 │ │ │ │ + ldr r0, [pc, #-2868] @ 122c9c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-2872] @ 122c74 │ │ │ │ + ldr r2, [pc, #-2872] @ 122ca0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #480 @ 0x1e0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-2888] @ 122c78 │ │ │ │ - ldr r1, [pc, #-2888] @ 122c7c │ │ │ │ - ldr r0, [pc, #-2888] @ 122c80 │ │ │ │ + ldr r3, [pc, #-2888] @ 122ca4 │ │ │ │ + ldr r1, [pc, #-2888] @ 122ca8 │ │ │ │ + ldr r0, [pc, #-2888] @ 122cac │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-2892] @ 122c84 │ │ │ │ + ldr r2, [pc, #-2892] @ 122cb0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #480 @ 0x1e0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-2908] @ 122c88 │ │ │ │ - ldr r1, [pc, #-2908] @ 122c8c │ │ │ │ - ldr r0, [pc, #-2908] @ 122c90 │ │ │ │ + ldr r3, [pc, #-2908] @ 122cb4 │ │ │ │ + ldr r1, [pc, #-2908] @ 122cb8 │ │ │ │ + ldr r0, [pc, #-2908] @ 122cbc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-2912] @ 122c94 │ │ │ │ + ldr r2, [pc, #-2912] @ 122cc0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #480 @ 0x1e0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-2928] @ 122c98 │ │ │ │ - ldr r1, [pc, #-2928] @ 122c9c │ │ │ │ - ldr r0, [pc, #-2928] @ 122ca0 │ │ │ │ + ldr r3, [pc, #-2928] @ 122cc4 │ │ │ │ + ldr r1, [pc, #-2928] @ 122cc8 │ │ │ │ + ldr r0, [pc, #-2928] @ 122ccc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-2932] @ 122ca4 │ │ │ │ + ldr r2, [pc, #-2932] @ 122cd0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #480 @ 0x1e0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-2948] @ 122ca8 │ │ │ │ - ldr r1, [pc, #-2948] @ 122cac │ │ │ │ - ldr r0, [pc, #-2948] @ 122cb0 │ │ │ │ + ldr r3, [pc, #-2948] @ 122cd4 │ │ │ │ + ldr r1, [pc, #-2948] @ 122cd8 │ │ │ │ + ldr r0, [pc, #-2948] @ 122cdc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-2952] @ 122cb4 │ │ │ │ + ldr r2, [pc, #-2952] @ 122ce0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #480 @ 0x1e0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ - ldr r3, [pc, #-2972] @ 122cb8 │ │ │ │ - ldr r1, [pc, #-2972] @ 122cbc │ │ │ │ - ldr r0, [pc, #-2972] @ 122cc0 │ │ │ │ + ldr r3, [pc, #-2972] @ 122ce4 │ │ │ │ + ldr r1, [pc, #-2972] @ 122ce8 │ │ │ │ + ldr r0, [pc, #-2972] @ 122cec │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-2976] @ 122cc4 │ │ │ │ + ldr r2, [pc, #-2976] @ 122cf0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ │ │ │ │ -00123870 : │ │ │ │ +0012389c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #304] @ 1239c4 │ │ │ │ + ldr ip, [pc, #304] @ 1239f0 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #296] @ 1239c8 │ │ │ │ + ldr r3, [pc, #296] @ 1239f4 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #272] @ 1239cc │ │ │ │ + ldr r3, [pc, #272] @ 1239f8 │ │ │ │ add ip, sp, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, r3, #1920 @ 0x780 │ │ │ │ add ip, sp, #12 │ │ │ │ add r3, r3, #12 │ │ │ │ str ip, [sp] │ │ │ │ bl a31b0 │ │ │ │ - ldr r5, [pc, #240] @ 1239d0 │ │ │ │ + ldr r5, [pc, #240] @ 1239fc │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 123994 │ │ │ │ - ldr r3, [pc, #228] @ 1239d4 │ │ │ │ + beq 1239c0 │ │ │ │ + ldr r3, [pc, #228] @ 123a00 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 123960 │ │ │ │ - ldr r3, [pc, #208] @ 1239d8 │ │ │ │ + bne 12398c │ │ │ │ + ldr r3, [pc, #208] @ 123a04 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r2, [r1, #4] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 12399c │ │ │ │ + bne 1239c8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [r2, #4] │ │ │ │ cmp r3, r0 │ │ │ │ - bne 1239ac │ │ │ │ + bne 1239d8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 121cf8 │ │ │ │ - ldr r2, [pc, #160] @ 1239dc │ │ │ │ - ldr r3, [pc, #136] @ 1239c8 │ │ │ │ + bl 121d24 │ │ │ │ + ldr r2, [pc, #160] @ 123a08 │ │ │ │ + ldr r3, [pc, #136] @ 1239f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 1239c0 │ │ │ │ + bne 1239ec │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #120] @ 1239e0 │ │ │ │ + ldr r0, [pc, #120] @ 123a0c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #108] @ 1239e4 │ │ │ │ - ldr r1, [pc, #108] @ 1239e8 │ │ │ │ + ldr r3, [pc, #108] @ 123a10 │ │ │ │ + ldr r1, [pc, #108] @ 123a14 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #104] @ 1239ec │ │ │ │ + ldr r0, [pc, #104] @ 123a18 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #190 @ 0xbe │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 123934 │ │ │ │ - ldr r0, [pc, #76] @ 1239f0 │ │ │ │ + b 123960 │ │ │ │ + ldr r0, [pc, #76] @ 123a1c │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - b 123970 │ │ │ │ - ldr r0, [pc, #64] @ 1239f4 │ │ │ │ + b 12399c │ │ │ │ + ldr r0, [pc, #64] @ 123a20 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - b 123970 │ │ │ │ + b 12399c │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq ip, r1, ip, asr r7 │ │ │ │ + eorseq ip, r1, r0, lsr r7 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r1, r3, ip, asr #4 │ │ │ │ - eorseq ip, r1, ip, lsl r7 │ │ │ │ + eorseq r1, r3, r0, lsr #4 │ │ │ │ + @ instruction: 0x0031c6f0 │ │ │ │ andeq r0, r0, ip, lsr #11 │ │ │ │ andeq r0, r0, r4, ror #16 │ │ │ │ - @ instruction: 0x0031c6bc │ │ │ │ - eoreq sp, sp, ip, ror sl │ │ │ │ + mlaseq r1, r0, r6, ip │ │ │ │ + eoreq sp, sp, r8, lsl #31 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eoreq sp, sp, r4, ror fp │ │ │ │ - eoreq fp, sp, r8, lsr #29 │ │ │ │ - eoreq fp, sp, ip, lsr #29 │ │ │ │ - mlaeq sp, r8, lr, fp │ │ │ │ + eoreq lr, sp, r0, lsl #1 │ │ │ │ + @ instruction: 0x002dc3b4 │ │ │ │ + @ instruction: 0x002dc3b8 │ │ │ │ + eoreq ip, sp, r4, lsr #7 │ │ │ │ │ │ │ │ -001239f8 : │ │ │ │ +00123a24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r2 │ │ │ │ - ldr r2, [pc, #2520] @ 1243f4 │ │ │ │ - ldr r3, [pc, #2520] @ 1243f8 │ │ │ │ + ldr r2, [pc, #2520] @ 124420 │ │ │ │ + ldr r3, [pc, #2520] @ 124424 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ bl 50138 │ │ │ │ - ldr fp, [pc, #2488] @ 1243fc │ │ │ │ + ldr fp, [pc, #2488] @ 124428 │ │ │ │ add fp, pc, fp │ │ │ │ cmp r0, #0 │ │ │ │ - blt 123d58 │ │ │ │ + blt 123d84 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ - bne 123a78 │ │ │ │ + bne 123aa4 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 12435c │ │ │ │ + beq 124388 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ mov r5, r6 │ │ │ │ - b 123a9c │ │ │ │ + b 123ac8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 5000c │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 123fd8 │ │ │ │ + beq 124004 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 124188 │ │ │ │ + beq 1241b4 │ │ │ │ ldr r7, [r4, #12] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 1243a8 │ │ │ │ + beq 1243d4 │ │ │ │ ldr r3, [r7] │ │ │ │ mov r0, r7 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r7] │ │ │ │ bl 4fd84 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 123ae0 │ │ │ │ + beq 123b0c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 123d1c │ │ │ │ + beq 123d48 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 123d80 │ │ │ │ + beq 123dac │ │ │ │ ldr r8, [r4, #52] @ 0x34 │ │ │ │ ldr sl, [r4, #56] @ 0x38 │ │ │ │ cmp r8, #1 │ │ │ │ - beq 123db0 │ │ │ │ + beq 123ddc │ │ │ │ tst r8, #1 │ │ │ │ and r7, sl, #1 │ │ │ │ - bne 123e00 │ │ │ │ + bne 123e2c │ │ │ │ cmp r7, #0 │ │ │ │ - bne 123eb0 │ │ │ │ + bne 123edc │ │ │ │ ldr r9, [r4, #60] @ 0x3c │ │ │ │ cmp r9, #0 │ │ │ │ - beq 123ec4 │ │ │ │ + beq 123ef0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ - ldr r3, [pc, #2256] @ 124400 │ │ │ │ + ldr r3, [pc, #2256] @ 12442c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r1, [r3, #808] @ 0x328 │ │ │ │ - ldr r3, [pc, #2248] @ 124404 │ │ │ │ + ldr r3, [pc, #2248] @ 124430 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 123f24 │ │ │ │ + beq 123f50 │ │ │ │ mov r0, #4 │ │ │ │ bl 4ffe8 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 123fd0 │ │ │ │ + beq 123ffc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 124380 │ │ │ │ - ldr r2, [pc, #2196] @ 124408 │ │ │ │ + beq 1243ac │ │ │ │ + ldr r2, [pc, #2196] @ 124434 │ │ │ │ ldr r2, [fp, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 1243cc │ │ │ │ - ldr r2, [pc, #2180] @ 12440c │ │ │ │ + beq 1243f8 │ │ │ │ + ldr r2, [pc, #2180] @ 124438 │ │ │ │ ldr r2, [fp, r2] │ │ │ │ str r2, [sp, #16] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 1243f0 │ │ │ │ + beq 12441c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 1243a4 │ │ │ │ + ble 1243d0 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [r4, #12] │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 124380 │ │ │ │ + beq 1243ac │ │ │ │ ldr r6, [sp, #12] │ │ │ │ cmp r3, r6 │ │ │ │ - beq 1243cc │ │ │ │ + beq 1243f8 │ │ │ │ ldr r8, [sp, #16] │ │ │ │ cmp r3, r8 │ │ │ │ - beq 1243f0 │ │ │ │ + beq 12441c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 1243a4 │ │ │ │ + ble 1243d0 │ │ │ │ str r0, [r4, #16] │ │ │ │ mov r0, sl │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 124380 │ │ │ │ + beq 1243ac │ │ │ │ cmp r3, r6 │ │ │ │ - beq 1243cc │ │ │ │ + beq 1243f8 │ │ │ │ cmp r3, r8 │ │ │ │ - beq 1243f0 │ │ │ │ + beq 12441c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 1243a4 │ │ │ │ + ble 1243d0 │ │ │ │ cmp r3, #3 │ │ │ │ str r0, [r4, #20] │ │ │ │ - beq 1243a4 │ │ │ │ + beq 1243d0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #2 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ str r9, [r4, #24] │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 123c64 │ │ │ │ + beq 123c90 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 123d28 │ │ │ │ + beq 123d54 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 123f98 │ │ │ │ + beq 123fc4 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 123c88 │ │ │ │ + beq 123cb4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 123d4c │ │ │ │ + beq 123d78 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 123ca4 │ │ │ │ + beq 123cd0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 123d40 │ │ │ │ + beq 123d6c │ │ │ │ mov r0, r6 │ │ │ │ bl aa34c │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 123cc8 │ │ │ │ + beq 123cf4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 123d34 │ │ │ │ - ldr r3, [pc, #1856] @ 124410 │ │ │ │ - ldr r1, [pc, #1856] @ 124414 │ │ │ │ + beq 123d60 │ │ │ │ + ldr r3, [pc, #1856] @ 12443c │ │ │ │ + ldr r1, [pc, #1856] @ 124440 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ - ldr r0, [pc, #1852] @ 124418 │ │ │ │ + ldr r0, [pc, #1852] @ 124444 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #360 @ 0x168 │ │ │ │ bl b6f00 │ │ │ │ - ldr r2, [pc, #1832] @ 12441c │ │ │ │ - ldr r3, [pc, #1792] @ 1243f8 │ │ │ │ + ldr r2, [pc, #1832] @ 124448 │ │ │ │ + ldr r3, [pc, #1792] @ 124424 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 124334 │ │ │ │ + bne 124360 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 123ae0 │ │ │ │ + b 123b0c │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 123c64 │ │ │ │ + b 123c90 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 123cc8 │ │ │ │ + b 123cf4 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 123ca4 │ │ │ │ + b 123cd0 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 123c88 │ │ │ │ - ldr r3, [pc, #1712] @ 124410 │ │ │ │ - ldr r1, [pc, #1724] @ 124420 │ │ │ │ + b 123cb4 │ │ │ │ + ldr r3, [pc, #1712] @ 12443c │ │ │ │ + ldr r1, [pc, #1724] @ 12444c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ - ldr r0, [pc, #1720] @ 124424 │ │ │ │ - ldr r2, [pc, #1720] @ 124428 │ │ │ │ + ldr r0, [pc, #1720] @ 124450 │ │ │ │ + ldr r2, [pc, #1720] @ 124454 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 123cec │ │ │ │ - ldr r3, [pc, #1672] @ 124410 │ │ │ │ - ldr r1, [pc, #1696] @ 12442c │ │ │ │ + b 123d18 │ │ │ │ + ldr r3, [pc, #1672] @ 12443c │ │ │ │ + ldr r1, [pc, #1696] @ 124458 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ - ldr r0, [pc, #1692] @ 124430 │ │ │ │ - ldr r2, [pc, #1692] @ 124434 │ │ │ │ + ldr r0, [pc, #1692] @ 12445c │ │ │ │ + ldr r2, [pc, #1692] @ 124460 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 123cec │ │ │ │ - ldr r3, [pc, #1624] @ 124410 │ │ │ │ - ldr r2, [pc, #1656] @ 124434 │ │ │ │ + b 123d18 │ │ │ │ + ldr r3, [pc, #1624] @ 12443c │ │ │ │ + ldr r2, [pc, #1656] @ 124460 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #1640] @ 124438 │ │ │ │ - ldr r2, [pc, #1640] @ 12443c │ │ │ │ - ldr r1, [pc, #1640] @ 124440 │ │ │ │ - ldr r0, [pc, #1640] @ 124444 │ │ │ │ + ldr r3, [pc, #1640] @ 124464 │ │ │ │ + ldr r2, [pc, #1640] @ 124468 │ │ │ │ + ldr r1, [pc, #1640] @ 12446c │ │ │ │ + ldr r0, [pc, #1640] @ 124470 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 123cec │ │ │ │ + b 123d18 │ │ │ │ mov r0, r8 │ │ │ │ bl a4704 │ │ │ │ cmp r7, #0 │ │ │ │ - bne 1241bc │ │ │ │ + bne 1241e8 │ │ │ │ mov r0, r8 │ │ │ │ bl a4704 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ ldr r7, [r4, #52] @ 0x34 │ │ │ │ cmp r7, #1 │ │ │ │ - beq 123e58 │ │ │ │ + beq 123e84 │ │ │ │ ldr sl, [r4, #56] @ 0x38 │ │ │ │ tst r7, #1 │ │ │ │ and r9, sl, #1 │ │ │ │ - beq 123f74 │ │ │ │ + beq 123fa0 │ │ │ │ mov r0, r7 │ │ │ │ bl a4704 │ │ │ │ cmp r9, #0 │ │ │ │ - bne 124220 │ │ │ │ + bne 12424c │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ - b 123b0c │ │ │ │ - ldr r3, [pc, #1456] @ 124410 │ │ │ │ - ldr r1, [pc, #1508] @ 124448 │ │ │ │ + b 123b38 │ │ │ │ + ldr r3, [pc, #1456] @ 12443c │ │ │ │ + ldr r1, [pc, #1508] @ 124474 │ │ │ │ ldr r2, [fp, r3] │ │ │ │ - ldr r3, [pc, #1480] @ 124434 │ │ │ │ + ldr r3, [pc, #1480] @ 124460 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #1488] @ 12444c │ │ │ │ - ldr r3, [pc, #1488] @ 124450 │ │ │ │ - ldr r0, [pc, #1488] @ 124454 │ │ │ │ + ldr r2, [pc, #1488] @ 124478 │ │ │ │ + ldr r3, [pc, #1488] @ 12447c │ │ │ │ + ldr r0, [pc, #1488] @ 124480 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ - b 123cec │ │ │ │ + b 123d18 │ │ │ │ mov r0, sl │ │ │ │ bl a4704 │ │ │ │ mov r0, sl │ │ │ │ bl a4764 │ │ │ │ - b 123e20 │ │ │ │ - ldr r3, [pc, #1348] @ 124410 │ │ │ │ - ldr r2, [pc, #1416] @ 124458 │ │ │ │ + b 123e4c │ │ │ │ + ldr r3, [pc, #1348] @ 12443c │ │ │ │ + ldr r2, [pc, #1416] @ 124484 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ - ldr r1, [pc, #1412] @ 12445c │ │ │ │ + ldr r1, [pc, #1412] @ 124488 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #1360] @ 124434 │ │ │ │ + ldr r3, [pc, #1360] @ 124460 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #1396] @ 124460 │ │ │ │ - ldr r3, [pc, #1396] @ 124464 │ │ │ │ + ldr r0, [pc, #1396] @ 12448c │ │ │ │ + ldr r3, [pc, #1396] @ 124490 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ mov r0, sl │ │ │ │ bl a4764 │ │ │ │ - b 123cec │ │ │ │ - ldr r3, [pc, #1252] @ 124410 │ │ │ │ - ldr r1, [pc, #1336] @ 124468 │ │ │ │ + b 123d18 │ │ │ │ + ldr r3, [pc, #1252] @ 12443c │ │ │ │ + ldr r1, [pc, #1336] @ 124494 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ - ldr r0, [pc, #1332] @ 12446c │ │ │ │ + ldr r0, [pc, #1332] @ 124498 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #360 @ 0x168 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ @@ -219127,1348 +219138,1348 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ mov r0, sl │ │ │ │ bl a4764 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 123cec │ │ │ │ + b 123d18 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 123b0c │ │ │ │ + beq 123b38 │ │ │ │ mov r0, sl │ │ │ │ bl a4704 │ │ │ │ mov r0, sl │ │ │ │ bl a4704 │ │ │ │ mov r0, sl │ │ │ │ bl a4764 │ │ │ │ - b 123b0c │ │ │ │ - ldr r3, [pc, #1136] @ 124410 │ │ │ │ - ldr r1, [pc, #1228] @ 124470 │ │ │ │ + b 123b38 │ │ │ │ + ldr r3, [pc, #1136] @ 12443c │ │ │ │ + ldr r1, [pc, #1228] @ 12449c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ - ldr r0, [pc, #1224] @ 124474 │ │ │ │ + ldr r0, [pc, #1224] @ 1244a0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #360 @ 0x168 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 123cec │ │ │ │ + b 123d18 │ │ │ │ bl aa8fc │ │ │ │ - b 123b5c │ │ │ │ - ldr r3, [pc, #1072] @ 124410 │ │ │ │ - ldr r1, [pc, #1172] @ 124478 │ │ │ │ + b 123b88 │ │ │ │ + ldr r3, [pc, #1072] @ 12443c │ │ │ │ + ldr r1, [pc, #1172] @ 1244a4 │ │ │ │ ldr r9, [fp, r3] │ │ │ │ - ldr r0, [pc, #1168] @ 12447c │ │ │ │ - ldr r2, [pc, #1168] @ 124480 │ │ │ │ + ldr r0, [pc, #1168] @ 1244a8 │ │ │ │ + ldr r2, [pc, #1168] @ 1244ac │ │ │ │ ldr r3, [r9] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ add r8, sp, #36 @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ bl aa4f0 │ │ │ │ - ldr r2, [pc, #1008] @ 124400 │ │ │ │ - ldr r3, [pc, #1008] @ 124404 │ │ │ │ + ldr r2, [pc, #1008] @ 12442c │ │ │ │ + ldr r3, [pc, #1008] @ 124430 │ │ │ │ ldr r2, [fp, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r1, [r2, #640] @ 0x280 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr sl, [sp, #40] @ 0x28 │ │ │ │ bl 50378 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ - beq 124200 │ │ │ │ + beq 12422c │ │ │ │ bl aa754 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 578f8 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 1241d8 │ │ │ │ + beq 124204 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, #1 │ │ │ │ ldr r3, [r3, #2296] @ 0x8f8 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 4fb5c │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 12423c │ │ │ │ + beq 124268 │ │ │ │ cmp r6, #0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - beq 124338 │ │ │ │ + beq 124364 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r6, [r2] │ │ │ │ ldr r1, [r3, #152] @ 0x98 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 50378 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 12425c │ │ │ │ - ldr r3, [pc, #960] @ 124484 │ │ │ │ + beq 124288 │ │ │ │ + ldr r3, [pc, #960] @ 1244b0 │ │ │ │ mov r2, #2 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ bl 50114 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 124284 │ │ │ │ + beq 1242b0 │ │ │ │ mov r0, r7 │ │ │ │ bl 50294 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 1242a4 │ │ │ │ + beq 1242d0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fc64 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 1242c4 │ │ │ │ + beq 1242f0 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #33554432 @ 0x2000000 │ │ │ │ - beq 1242e4 │ │ │ │ + beq 124310 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 4fcac │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 124314 │ │ │ │ + beq 124340 │ │ │ │ ldm r8, {r0, r1, r2} │ │ │ │ bl aa6bc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 578f8 │ │ │ │ - b 123a9c │ │ │ │ - ldr r3, [pc, #640] @ 124410 │ │ │ │ - ldr r2, [pc, #756] @ 124488 │ │ │ │ + b 123ac8 │ │ │ │ + ldr r3, [pc, #640] @ 12443c │ │ │ │ + ldr r2, [pc, #756] @ 1244b4 │ │ │ │ ldr r9, [fp, r3] │ │ │ │ - ldr r1, [pc, #752] @ 12448c │ │ │ │ - ldr r0, [pc, #752] @ 124490 │ │ │ │ + ldr r1, [pc, #752] @ 1244b8 │ │ │ │ + ldr r0, [pc, #752] @ 1244bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r9] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, r5} │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #712] @ 124480 │ │ │ │ + ldr r2, [pc, #712] @ 1244ac │ │ │ │ bl d8818 │ │ │ │ - b 123ffc │ │ │ │ + b 124028 │ │ │ │ mov r0, sl │ │ │ │ bl a4704 │ │ │ │ mov r0, r8 │ │ │ │ bl a4704 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ - b 123eb8 │ │ │ │ + b 123ee4 │ │ │ │ bl aa3f4 │ │ │ │ ldm r8, {r0, r1, r2} │ │ │ │ bl aa6bc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 578f8 │ │ │ │ - b 123cec │ │ │ │ - ldr r1, [pc, #652] @ 124494 │ │ │ │ - ldr r0, [pc, #652] @ 124498 │ │ │ │ + b 123d18 │ │ │ │ + ldr r1, [pc, #652] @ 1244c0 │ │ │ │ + ldr r0, [pc, #652] @ 1244c4 │ │ │ │ ldr r3, [r9] │ │ │ │ - ldr r2, [pc, #648] @ 12449c │ │ │ │ + ldr r2, [pc, #648] @ 1244c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1241dc │ │ │ │ + b 124208 │ │ │ │ mov r0, sl │ │ │ │ bl a4704 │ │ │ │ mov r0, sl │ │ │ │ bl a4704 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ - b 123f8c │ │ │ │ - ldr r1, [pc, #604] @ 1244a0 │ │ │ │ - ldr r0, [pc, #604] @ 1244a4 │ │ │ │ + b 123fb8 │ │ │ │ + ldr r1, [pc, #604] @ 1244cc │ │ │ │ + ldr r0, [pc, #604] @ 1244d0 │ │ │ │ ldr r3, [r9] │ │ │ │ - ldr r2, [pc, #600] @ 1244a8 │ │ │ │ + ldr r2, [pc, #600] @ 1244d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1241dc │ │ │ │ - ldr r1, [pc, #584] @ 1244ac │ │ │ │ - ldr r0, [pc, #584] @ 1244b0 │ │ │ │ + b 124208 │ │ │ │ + ldr r1, [pc, #584] @ 1244d8 │ │ │ │ + ldr r0, [pc, #584] @ 1244dc │ │ │ │ ldr r3, [r9] │ │ │ │ - ldr r2, [pc, #568] @ 1244a8 │ │ │ │ + ldr r2, [pc, #568] @ 1244d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 1241dc │ │ │ │ - ldr r1, [pc, #552] @ 1244b4 │ │ │ │ - ldr r0, [pc, #552] @ 1244b8 │ │ │ │ + b 124208 │ │ │ │ + ldr r1, [pc, #552] @ 1244e0 │ │ │ │ + ldr r0, [pc, #552] @ 1244e4 │ │ │ │ ldr r3, [r9] │ │ │ │ - ldr r2, [pc, #528] @ 1244a8 │ │ │ │ + ldr r2, [pc, #528] @ 1244d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 124278 │ │ │ │ - ldr r1, [pc, #528] @ 1244bc │ │ │ │ - ldr r0, [pc, #528] @ 1244c0 │ │ │ │ + b 1242a4 │ │ │ │ + ldr r1, [pc, #528] @ 1244e8 │ │ │ │ + ldr r0, [pc, #528] @ 1244ec │ │ │ │ ldr r3, [r9] │ │ │ │ - ldr r2, [pc, #496] @ 1244a8 │ │ │ │ + ldr r2, [pc, #496] @ 1244d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 124278 │ │ │ │ - ldr r1, [pc, #504] @ 1244c4 │ │ │ │ - ldr r0, [pc, #504] @ 1244c8 │ │ │ │ + b 1242a4 │ │ │ │ + ldr r1, [pc, #504] @ 1244f0 │ │ │ │ + ldr r0, [pc, #504] @ 1244f4 │ │ │ │ ldr r3, [r9] │ │ │ │ - ldr r2, [pc, #464] @ 1244a8 │ │ │ │ + ldr r2, [pc, #464] @ 1244d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1241dc │ │ │ │ - ldr r2, [pc, #480] @ 1244cc │ │ │ │ - ldr r1, [pc, #480] @ 1244d0 │ │ │ │ - ldr r0, [pc, #480] @ 1244d4 │ │ │ │ + b 124208 │ │ │ │ + ldr r2, [pc, #480] @ 1244f8 │ │ │ │ + ldr r1, [pc, #480] @ 1244fc │ │ │ │ + ldr r0, [pc, #480] @ 124500 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r9] │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #412] @ 1244a8 │ │ │ │ + ldr r2, [pc, #412] @ 1244d4 │ │ │ │ str r7, [sp, #4] │ │ │ │ bl d8818 │ │ │ │ - b 1241dc │ │ │ │ - ldr r1, [pc, #444] @ 1244d8 │ │ │ │ - ldr r0, [pc, #444] @ 1244dc │ │ │ │ + b 124208 │ │ │ │ + ldr r1, [pc, #444] @ 124504 │ │ │ │ + ldr r0, [pc, #444] @ 124508 │ │ │ │ ldr r3, [r9] │ │ │ │ - ldr r2, [pc, #384] @ 1244a8 │ │ │ │ + ldr r2, [pc, #384] @ 1244d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1241dc │ │ │ │ + b 124208 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #416] @ 1244e0 │ │ │ │ - ldr r1, [pc, #416] @ 1244e4 │ │ │ │ - ldr r0, [pc, #416] @ 1244e8 │ │ │ │ + ldr r3, [pc, #416] @ 12450c │ │ │ │ + ldr r1, [pc, #416] @ 124510 │ │ │ │ + ldr r0, [pc, #416] @ 124514 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #412] @ 1244ec │ │ │ │ + ldr r2, [pc, #412] @ 124518 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #436 @ 0x1b4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #396] @ 1244f0 │ │ │ │ - ldr r1, [pc, #396] @ 1244f4 │ │ │ │ - ldr r0, [pc, #396] @ 1244f8 │ │ │ │ + ldr r3, [pc, #396] @ 12451c │ │ │ │ + ldr r1, [pc, #396] @ 124520 │ │ │ │ + ldr r0, [pc, #396] @ 124524 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #392] @ 1244fc │ │ │ │ + ldr r2, [pc, #392] @ 124528 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #436 @ 0x1b4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #376] @ 124500 │ │ │ │ - ldr r1, [pc, #376] @ 124504 │ │ │ │ - ldr r0, [pc, #376] @ 124508 │ │ │ │ + ldr r3, [pc, #376] @ 12452c │ │ │ │ + ldr r1, [pc, #376] @ 124530 │ │ │ │ + ldr r0, [pc, #376] @ 124534 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50554 │ │ │ │ - ldr r3, [pc, #348] @ 12450c │ │ │ │ - ldr r1, [pc, #348] @ 124510 │ │ │ │ - ldr r0, [pc, #348] @ 124514 │ │ │ │ + ldr r3, [pc, #348] @ 124538 │ │ │ │ + ldr r1, [pc, #348] @ 12453c │ │ │ │ + ldr r0, [pc, #348] @ 124540 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #344] @ 124518 │ │ │ │ + ldr r2, [pc, #344] @ 124544 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #436 @ 0x1b4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #328] @ 12451c │ │ │ │ - ldr r1, [pc, #328] @ 124520 │ │ │ │ - ldr r0, [pc, #328] @ 124524 │ │ │ │ + ldr r3, [pc, #328] @ 124548 │ │ │ │ + ldr r1, [pc, #328] @ 12454c │ │ │ │ + ldr r0, [pc, #328] @ 124550 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #324] @ 124528 │ │ │ │ + ldr r2, [pc, #324] @ 124554 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ - @ instruction: 0x0031c5dc │ │ │ │ + @ instruction: 0x0031c5b0 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - @ instruction: 0x0031c5b8 │ │ │ │ + eorseq ip, r1, ip, lsl #11 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eoreq sp, sp, r0, ror #16 │ │ │ │ - eoreq fp, sp, r0, asr fp │ │ │ │ - eorseq ip, r1, r4, lsl #6 │ │ │ │ - eoreq sp, sp, ip, asr #15 │ │ │ │ - @ instruction: 0x002dbabc │ │ │ │ + eoreq sp, sp, ip, ror #26 │ │ │ │ + eoreq ip, sp, ip, asr r0 │ │ │ │ + @ instruction: 0x0031c2d8 │ │ │ │ + ldrdeq sp, [sp], -r8 @ │ │ │ │ + eoreq fp, sp, r8, asr #31 │ │ │ │ andeq r0, r0, r2, ror #2 │ │ │ │ - eoreq sp, sp, r4, lsr #15 │ │ │ │ - mlaeq sp, r4, sl, fp │ │ │ │ + @ instruction: 0x002ddcb0 │ │ │ │ + eoreq fp, sp, r0, lsr #31 │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ - eoreq lr, lr, r0, asr #23 │ │ │ │ - eoreq sp, sp, ip, lsl r6 │ │ │ │ - eoreq sp, sp, ip, asr r7 │ │ │ │ - eoreq fp, sp, ip, asr #20 │ │ │ │ - @ instruction: 0x002dd6b4 │ │ │ │ - eoreq sp, sp, r4, ror r5 │ │ │ │ - eoreq lr, lr, r8, lsl fp │ │ │ │ - eoreq fp, sp, r4, lsr #19 │ │ │ │ - eoreq sp, sp, ip, lsl #10 │ │ │ │ - eoreq sp, sp, r8, asr #12 │ │ │ │ - eoreq fp, sp, r8, lsr r9 │ │ │ │ - eoreq r2, pc, r0, asr #6 │ │ │ │ - eoreq sp, sp, r4, lsl #12 │ │ │ │ - strdeq fp, [sp], -r0 @ │ │ │ │ - mlaeq sp, r0, r5, sp │ │ │ │ - eoreq fp, sp, ip, ror r8 │ │ │ │ - eoreq sp, sp, ip, asr #10 │ │ │ │ - eoreq fp, sp, ip, lsr r8 │ │ │ │ + eoreq pc, lr, ip, asr #1 │ │ │ │ + eoreq sp, sp, r8, lsr #22 │ │ │ │ + eoreq sp, sp, r8, ror #24 │ │ │ │ + eoreq fp, sp, r8, asr pc │ │ │ │ + eoreq sp, sp, r0, asr #23 │ │ │ │ + eoreq sp, sp, r0, lsl #21 │ │ │ │ + eoreq pc, lr, r4, lsr #32 │ │ │ │ + @ instruction: 0x002dbeb0 │ │ │ │ + eoreq sp, sp, r8, lsl sl │ │ │ │ + eoreq sp, sp, r4, asr fp │ │ │ │ + eoreq fp, sp, r4, asr #28 │ │ │ │ + eoreq r2, pc, ip, asr #16 │ │ │ │ + eoreq sp, sp, r0, lsl fp │ │ │ │ + strdeq fp, [sp], -ip @ │ │ │ │ + mlaeq sp, ip, sl, sp │ │ │ │ + eoreq fp, sp, r8, lsl #27 │ │ │ │ + eoreq sp, sp, r8, asr sl │ │ │ │ + eoreq fp, sp, r8, asr #26 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ muleq r0, ip, fp │ │ │ │ - strdeq lr, [lr], -r8 @ │ │ │ │ - mlaeq sp, r8, r3, sp │ │ │ │ - eoreq fp, sp, r4, lsl #13 │ │ │ │ - eoreq sp, sp, ip, lsr #6 │ │ │ │ - eoreq fp, sp, ip, lsl r6 │ │ │ │ + eoreq lr, lr, r4, lsl #24 │ │ │ │ + eoreq sp, sp, r4, lsr #17 │ │ │ │ + mlaeq sp, r0, fp, fp │ │ │ │ + eoreq sp, sp, r8, lsr r8 │ │ │ │ + eoreq fp, sp, r8, lsr #22 │ │ │ │ andeq r0, r0, r6, ror #2 │ │ │ │ - strdeq sp, [sp], -r0 @ │ │ │ │ - eoreq fp, sp, r0, ror #11 │ │ │ │ + strdeq sp, [sp], -ip @ │ │ │ │ + eoreq fp, sp, ip, ror #21 │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ - ldrdeq sp, [sp], -r0 @ │ │ │ │ - eoreq fp, sp, r0, asr #11 │ │ │ │ - eoreq sp, sp, r8, lsr #5 │ │ │ │ - mlaeq sp, r8, r5, fp │ │ │ │ - eoreq sp, sp, r8, lsl #5 │ │ │ │ - eoreq fp, sp, r8, ror r5 │ │ │ │ - eoreq sp, sp, r8, ror #4 │ │ │ │ - eoreq fp, sp, r8, asr r5 │ │ │ │ - eoreq r4, sp, r4, lsr #28 │ │ │ │ - eoreq sp, sp, r4, asr #4 │ │ │ │ - eoreq fp, sp, r0, lsr r5 │ │ │ │ - eoreq sp, sp, r8, lsl r2 │ │ │ │ - eoreq fp, sp, r8, lsl #10 │ │ │ │ - eoreq lr, pc, r4, lsr #28 │ │ │ │ - eoreq r0, sp, r8, lsr #30 │ │ │ │ - strdeq sp, [sp], -r8 @ │ │ │ │ - ldrdeq r5, [r5], -sp │ │ │ │ - eoreq lr, pc, r0, lsl #28 │ │ │ │ - eoreq r0, sp, r4, lsl #30 │ │ │ │ - ldrdeq sp, [sp], -r4 @ │ │ │ │ - andeq r5, r5, r3, ror pc │ │ │ │ - eoreq sl, pc, ip, ror #27 │ │ │ │ - eoreq r1, sp, ip │ │ │ │ - eoreq r1, sp, r8, lsr r0 │ │ │ │ - @ instruction: 0x002fedb4 │ │ │ │ - @ instruction: 0x002d0eb8 │ │ │ │ - eoreq fp, sp, r8, lsr ip │ │ │ │ - andeq r5, r5, r2, lsr #30 │ │ │ │ - eoreq sl, pc, r0, lsr #27 │ │ │ │ - eoreq r0, sp, ip, ror pc │ │ │ │ - eoreq r4, sp, r4, lsr #1 │ │ │ │ + ldrdeq sp, [sp], -ip @ │ │ │ │ + eoreq fp, sp, ip, asr #21 │ │ │ │ + @ instruction: 0x002dd7b4 │ │ │ │ + eoreq fp, sp, r4, lsr #21 │ │ │ │ + mlaeq sp, r4, r7, sp │ │ │ │ + eoreq fp, sp, r4, lsl #21 │ │ │ │ + eoreq sp, sp, r4, ror r7 │ │ │ │ + eoreq fp, sp, r4, ror #20 │ │ │ │ + eoreq r5, sp, r0, lsr r3 │ │ │ │ + eoreq sp, sp, r0, asr r7 │ │ │ │ + eoreq fp, sp, ip, lsr sl │ │ │ │ + eoreq sp, sp, r4, lsr #14 │ │ │ │ + eoreq fp, sp, r4, lsl sl │ │ │ │ + eoreq pc, pc, r0, lsr r3 @ │ │ │ │ + eoreq r1, sp, r4, lsr r4 │ │ │ │ + eoreq sp, sp, r4, lsl #14 │ │ │ │ + andeq r5, r5, r6, ror #29 │ │ │ │ + eoreq pc, pc, ip, lsl #6 │ │ │ │ + eoreq r1, sp, r0, lsl r4 │ │ │ │ + eoreq sp, sp, r0, ror #13 │ │ │ │ + andeq r5, r5, ip, ror pc │ │ │ │ + strdeq fp, [pc], -r8 @ │ │ │ │ + eoreq r1, sp, r8, lsl r5 │ │ │ │ + eoreq r1, sp, r4, asr #10 │ │ │ │ + eoreq pc, pc, r0, asr #5 │ │ │ │ + eoreq r1, sp, r4, asr #7 │ │ │ │ + eoreq ip, sp, r4, asr #2 │ │ │ │ + andeq r5, r5, fp, lsr #30 │ │ │ │ + eoreq fp, pc, ip, lsr #5 │ │ │ │ + eoreq r1, sp, r8, lsl #9 │ │ │ │ + @ instruction: 0x002d45b0 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ -0012452c : │ │ │ │ +00124558 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #448] @ 124710 │ │ │ │ + ldr ip, [pc, #448] @ 12473c │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #440] @ 124714 │ │ │ │ + ldr r3, [pc, #440] @ 124740 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #416] @ 124718 │ │ │ │ + ldr r3, [pc, #416] @ 124744 │ │ │ │ add ip, sp, #20 │ │ │ │ str ip, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #0 │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, r3, #1968 @ 0x7b0 │ │ │ │ add ip, sp, #24 │ │ │ │ add r3, r3, #12 │ │ │ │ str ip, [sp] │ │ │ │ bl a2fd0 │ │ │ │ - ldr r5, [pc, #376] @ 12471c │ │ │ │ + ldr r5, [pc, #376] @ 124748 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1246a4 │ │ │ │ - ldr r3, [pc, #364] @ 124720 │ │ │ │ + beq 1246d0 │ │ │ │ + ldr r3, [pc, #364] @ 12474c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 124648 │ │ │ │ + bne 124674 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 1246ac │ │ │ │ + beq 1246d8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - bl 1239f8 │ │ │ │ + bl 123a24 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1246ec │ │ │ │ + beq 124718 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 124610 │ │ │ │ + beq 12463c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 124640 │ │ │ │ - ldr r2, [pc, #268] @ 124724 │ │ │ │ - ldr r3, [pc, #248] @ 124714 │ │ │ │ + beq 12466c │ │ │ │ + ldr r2, [pc, #268] @ 124750 │ │ │ │ + ldr r3, [pc, #248] @ 124740 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 1246c4 │ │ │ │ + bne 1246f0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 124610 │ │ │ │ - ldr r0, [pc, #216] @ 124728 │ │ │ │ + b 12463c │ │ │ │ + ldr r0, [pc, #216] @ 124754 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1246c8 │ │ │ │ + beq 1246f4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 124680 │ │ │ │ + beq 1246ac │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 1246bc │ │ │ │ - ldr r3, [pc, #164] @ 12472c │ │ │ │ - ldr r1, [pc, #164] @ 124730 │ │ │ │ + beq 1246e8 │ │ │ │ + ldr r3, [pc, #164] @ 124758 │ │ │ │ + ldr r1, [pc, #164] @ 12475c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #160] @ 124734 │ │ │ │ - ldr r2, [pc, #160] @ 124738 │ │ │ │ + ldr r0, [pc, #160] @ 124760 │ │ │ │ + ldr r2, [pc, #160] @ 124764 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r4, #0 │ │ │ │ - b 124610 │ │ │ │ - ldr r0, [pc, #136] @ 12473c │ │ │ │ + b 12463c │ │ │ │ + ldr r0, [pc, #136] @ 124768 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - b 124658 │ │ │ │ + b 124684 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 124680 │ │ │ │ + b 1246ac │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #112] @ 124740 │ │ │ │ - ldr r1, [pc, #112] @ 124744 │ │ │ │ - ldr r0, [pc, #112] @ 124748 │ │ │ │ + ldr r3, [pc, #112] @ 12476c │ │ │ │ + ldr r1, [pc, #112] @ 124770 │ │ │ │ + ldr r0, [pc, #112] @ 124774 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #108] @ 12474c │ │ │ │ + ldr r2, [pc, #108] @ 124778 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #392 @ 0x188 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #92] @ 124750 │ │ │ │ - ldr r1, [pc, #92] @ 124754 │ │ │ │ - ldr r0, [pc, #92] @ 124758 │ │ │ │ + ldr r3, [pc, #92] @ 12477c │ │ │ │ + ldr r1, [pc, #92] @ 124780 │ │ │ │ + ldr r0, [pc, #92] @ 124784 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #88] @ 12475c │ │ │ │ + ldr r2, [pc, #88] @ 124788 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #392 @ 0x188 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq fp, r1, r0, lsr #21 │ │ │ │ + eorseq fp, r1, r4, ror sl │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r0, r3, ip, lsl #11 │ │ │ │ - eorseq fp, r1, r8, asr sl │ │ │ │ + eorseq r0, r3, r0, ror #10 │ │ │ │ + eorseq fp, r1, ip, lsr #20 │ │ │ │ andeq r0, r0, ip, lsr #11 │ │ │ │ - eorseq fp, r1, r0, ror #19 │ │ │ │ - mlaeq sp, r4, sp, ip │ │ │ │ + @ instruction: 0x0031b9b4 │ │ │ │ + eoreq sp, sp, r0, lsr #5 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eoreq ip, sp, r4, lsr #29 │ │ │ │ - mlaeq sp, r4, r1, fp │ │ │ │ + @ instruction: 0x002dd3b0 │ │ │ │ + eoreq fp, sp, r0, lsr #13 │ │ │ │ andeq r0, r0, r2, ror #2 │ │ │ │ - eoreq lr, lr, r4, ror #3 │ │ │ │ - mlaeq pc, r4, sl, lr @ │ │ │ │ - mlaeq sp, r8, fp, r0 │ │ │ │ - eoreq sl, sp, ip, lsr ip │ │ │ │ - @ instruction: 0x00055fb8 │ │ │ │ - eoreq lr, pc, r0, ror sl @ │ │ │ │ - eoreq r0, sp, r4, ror fp │ │ │ │ - eoreq sl, sp, r8, lsl ip │ │ │ │ - @ instruction: 0x00055fb5 │ │ │ │ + strdeq lr, [lr], -r0 @ │ │ │ │ + eoreq lr, pc, r0, lsr #31 │ │ │ │ + eoreq r1, sp, r4, lsr #1 │ │ │ │ + eoreq fp, sp, r8, asr #2 │ │ │ │ + andeq r5, r5, r1, asr #31 │ │ │ │ + eoreq lr, pc, ip, ror pc @ │ │ │ │ + eoreq r1, sp, r0, lsl #1 │ │ │ │ + eoreq fp, sp, r4, lsr #2 │ │ │ │ + @ instruction: 0x00055fbe │ │ │ │ │ │ │ │ -00124760 : │ │ │ │ +0012478c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r2, [pc, #868] @ 124adc │ │ │ │ - ldr r3, [pc, #868] @ 124ae0 │ │ │ │ + ldr r2, [pc, #868] @ 124b08 │ │ │ │ + ldr r3, [pc, #868] @ 124b0c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ - ldr r6, [pc, #860] @ 124ae4 │ │ │ │ + ldr r6, [pc, #860] @ 124b10 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #24 │ │ │ │ cmp r4, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - beq 1248c8 │ │ │ │ + beq 1248f4 │ │ │ │ ldr r2, [r4] │ │ │ │ ldr r5, [r4, #16] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1248b0 │ │ │ │ + beq 1248dc │ │ │ │ add r1, r2, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r1, [r4] │ │ │ │ - beq 124908 │ │ │ │ + beq 124934 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 124890 │ │ │ │ + beq 1248bc │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1247f4 │ │ │ │ + beq 124820 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 1248a4 │ │ │ │ + beq 1248d0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r5 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 124828 │ │ │ │ + beq 124854 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 124884 │ │ │ │ + beq 1248b0 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 1249f8 │ │ │ │ + beq 124a24 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - ldr r2, [pc, #684] @ 124ae8 │ │ │ │ + ldr r2, [pc, #684] @ 124b14 │ │ │ │ ldrb r3, [r0, #87] @ 0x57 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ lsr r3, r3, #3 │ │ │ │ cmp r0, r1 │ │ │ │ orreq r3, r3, #1 │ │ │ │ tst r3, #1 │ │ │ │ - beq 124a2c │ │ │ │ - ldr r2, [pc, #656] @ 124aec │ │ │ │ - ldr r3, [pc, #640] @ 124ae0 │ │ │ │ + beq 124a58 │ │ │ │ + ldr r2, [pc, #656] @ 124b18 │ │ │ │ + ldr r3, [pc, #640] @ 124b0c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 124ab4 │ │ │ │ + bne 124ae0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 124828 │ │ │ │ + b 124854 │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1247f4 │ │ │ │ + beq 124820 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - bne 1247f4 │ │ │ │ + bne 124820 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1247f4 │ │ │ │ + b 124820 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 124908 │ │ │ │ + beq 124934 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 1247d0 │ │ │ │ - b 1247f4 │ │ │ │ - ldr r3, [pc, #544] @ 124af0 │ │ │ │ - ldr r0, [pc, #544] @ 124af4 │ │ │ │ + bne 1247fc │ │ │ │ + b 124820 │ │ │ │ + ldr r3, [pc, #544] @ 124b1c │ │ │ │ + ldr r0, [pc, #544] @ 124b20 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r1, [pc, #540] @ 124af8 │ │ │ │ + ldr r1, [pc, #540] @ 124b24 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #536] @ 124afc │ │ │ │ - ldr r2, [pc, #536] @ 124b00 │ │ │ │ + ldr r3, [pc, #536] @ 124b28 │ │ │ │ + ldr r2, [pc, #536] @ 124b2c │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r0, [pc, #532] @ 124b04 │ │ │ │ + ldr r0, [pc, #532] @ 124b30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r4, #0 │ │ │ │ - b 124854 │ │ │ │ - ldr r3, [pc, #504] @ 124b08 │ │ │ │ - ldr r1, [pc, #504] @ 124b0c │ │ │ │ + b 124880 │ │ │ │ + ldr r3, [pc, #504] @ 124b34 │ │ │ │ + ldr r1, [pc, #504] @ 124b38 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12493c │ │ │ │ + beq 124968 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 124a20 │ │ │ │ - ldr r3, [pc, #428] @ 124af0 │ │ │ │ - ldr r1, [pc, #456] @ 124b10 │ │ │ │ + beq 124a4c │ │ │ │ + ldr r3, [pc, #428] @ 124b1c │ │ │ │ + ldr r1, [pc, #456] @ 124b3c │ │ │ │ ldr r8, [r6, r3] │ │ │ │ - ldr r0, [pc, #452] @ 124b14 │ │ │ │ + ldr r0, [pc, #452] @ 124b40 │ │ │ │ ldr r3, [r8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #388 @ 0x184 │ │ │ │ bl b6f00 │ │ │ │ add r5, sp, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl aa4f0 │ │ │ │ - ldr r2, [pc, #420] @ 124b18 │ │ │ │ - ldr r3, [pc, #420] @ 124b1c │ │ │ │ + ldr r2, [pc, #420] @ 124b44 │ │ │ │ + ldr r3, [pc, #420] @ 124b48 │ │ │ │ ldr r7, [r6, r2] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r1, [r7, #908] @ 0x38c │ │ │ │ ldr r0, [r3] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr r9, [sp, #12] │ │ │ │ ldr r6, [sp, #16] │ │ │ │ bl 50378 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 124a94 │ │ │ │ + beq 124ac0 │ │ │ │ bl aa754 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 124a6c │ │ │ │ + beq 124a98 │ │ │ │ ldm r5, {r0, r1, r2} │ │ │ │ add r7, r7, #4096 @ 0x1000 │ │ │ │ ldr r4, [r7, #2904] @ 0xb58 │ │ │ │ bl aa6bc │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 124ab8 │ │ │ │ + beq 124ae4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - b 124854 │ │ │ │ - ldr r3, [pc, #240] @ 124af0 │ │ │ │ - ldr r1, [pc, #284] @ 124b20 │ │ │ │ + b 124880 │ │ │ │ + ldr r3, [pc, #240] @ 124b1c │ │ │ │ + ldr r1, [pc, #284] @ 124b4c │ │ │ │ ldr r8, [r6, r3] │ │ │ │ - ldr r0, [pc, #280] @ 124b24 │ │ │ │ + ldr r0, [pc, #280] @ 124b50 │ │ │ │ ldr r3, [r8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #388 @ 0x184 │ │ │ │ bl b6f00 │ │ │ │ - b 124960 │ │ │ │ + b 12498c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12493c │ │ │ │ + b 124968 │ │ │ │ bl 502d0 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 124854 │ │ │ │ - ldr r3, [pc, #176] @ 124af0 │ │ │ │ - ldr r2, [pc, #228] @ 124b28 │ │ │ │ + bne 124880 │ │ │ │ + ldr r3, [pc, #176] @ 124b1c │ │ │ │ + ldr r2, [pc, #228] @ 124b54 │ │ │ │ ldr r8, [r6, r3] │ │ │ │ - ldr r1, [pc, #224] @ 124b2c │ │ │ │ - ldr r0, [pc, #224] @ 124b30 │ │ │ │ + ldr r1, [pc, #224] @ 124b58 │ │ │ │ + ldr r0, [pc, #224] @ 124b5c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r8] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, r4} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #388 @ 0x184 │ │ │ │ bl d8818 │ │ │ │ - b 124960 │ │ │ │ + b 12498c │ │ │ │ bl aa3f4 │ │ │ │ ldm r5, {r0, r1, r2} │ │ │ │ bl aa6bc │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 124900 │ │ │ │ - ldr r1, [pc, #152] @ 124b34 │ │ │ │ - ldr r0, [pc, #152] @ 124b38 │ │ │ │ + b 12492c │ │ │ │ + ldr r1, [pc, #152] @ 124b60 │ │ │ │ + ldr r0, [pc, #152] @ 124b64 │ │ │ │ ldr r3, [r8] │ │ │ │ - ldr r2, [pc, #148] @ 124b3c │ │ │ │ + ldr r2, [pc, #148] @ 124b68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 124a70 │ │ │ │ + b 124a9c │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #128] @ 124b40 │ │ │ │ - ldr r1, [pc, #128] @ 124b44 │ │ │ │ - ldr r0, [pc, #128] @ 124b48 │ │ │ │ + ldr r3, [pc, #128] @ 124b6c │ │ │ │ + ldr r1, [pc, #128] @ 124b70 │ │ │ │ + ldr r0, [pc, #128] @ 124b74 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #124] @ 124b4c │ │ │ │ + ldr r2, [pc, #124] @ 124b78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #348 @ 0x15c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq fp, r1, r0, lsl #17 │ │ │ │ + eorseq fp, r1, r4, asr r8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq fp, r1, r8, ror #16 │ │ │ │ + eorseq fp, r1, ip, lsr r8 │ │ │ │ andeq r0, r0, r8, lsr r4 │ │ │ │ - mlaseq r1, ip, r7, fp │ │ │ │ + eorseq fp, r1, r0, ror r7 │ │ │ │ andeq r0, r0, r8, ror #19 │ │ │ │ andeq r0, r0, r2, lsl #3 │ │ │ │ - eoreq ip, sp, r4, lsl #25 │ │ │ │ - eoreq fp, sp, r0, lsl #21 │ │ │ │ - eoreq ip, sp, r4, ror #24 │ │ │ │ - eoreq sl, sp, r4, asr #31 │ │ │ │ + mlaeq sp, r0, r1, sp │ │ │ │ + eoreq fp, sp, ip, lsl #31 │ │ │ │ + eoreq sp, sp, r0, ror r1 │ │ │ │ + ldrdeq fp, [sp], -r0 @ │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ - eoreq ip, sp, r4, ror ip │ │ │ │ - eoreq ip, sp, r8, lsr #24 │ │ │ │ - eoreq sl, sp, r8, ror #30 │ │ │ │ + eoreq sp, sp, r0, lsl #3 │ │ │ │ + eoreq sp, sp, r4, lsr r1 │ │ │ │ + eoreq fp, sp, r4, ror r4 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq ip, sp, ip, ror #22 │ │ │ │ - eoreq sl, sp, ip, lsr #29 │ │ │ │ - eoreq fp, sp, r0, lsr #2 │ │ │ │ - eoreq ip, sp, r4, lsr #22 │ │ │ │ - eoreq sl, sp, r0, ror #28 │ │ │ │ - ldrdeq ip, [sp], -r4 @ │ │ │ │ - eoreq sl, sp, r4, lsl lr │ │ │ │ + eoreq sp, sp, r8, ror r0 │ │ │ │ + @ instruction: 0x002db3b8 │ │ │ │ + eoreq fp, sp, ip, lsr #12 │ │ │ │ + eoreq sp, sp, r0, lsr r0 │ │ │ │ + eoreq fp, sp, ip, ror #6 │ │ │ │ + eoreq ip, sp, r0, ror #31 │ │ │ │ + eoreq fp, sp, r0, lsr #6 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ - eoreq lr, pc, r4, lsr #13 │ │ │ │ - eoreq r0, sp, r8, lsr #15 │ │ │ │ - eoreq r0, sp, r4, ror r8 │ │ │ │ - ldrdeq r7, [r5], -r1 │ │ │ │ + @ instruction: 0x002febb0 │ │ │ │ + @ instruction: 0x002d0cb4 │ │ │ │ + eoreq r0, sp, r0, lsl #27 │ │ │ │ + ldrdeq r7, [r5], -sl │ │ │ │ │ │ │ │ -00124b50 : │ │ │ │ +00124b7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr ip, [pc, #56] @ 124ba0 │ │ │ │ + ldr ip, [pc, #56] @ 124bcc │ │ │ │ mov lr, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #2016 @ 0x7e0 │ │ │ │ mov r4, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bic r1, r1, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, lr │ │ │ │ bl a3060 │ │ │ │ cmp r0, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 124760 │ │ │ │ - eorseq pc, r2, r0, lsr #31 │ │ │ │ + b 12478c │ │ │ │ + eorseq pc, r2, r4, ror pc @ │ │ │ │ │ │ │ │ -00124ba4 : │ │ │ │ +00124bd0 : │ │ │ │ ldr r2, [r0, #4] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r2, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 124bc8 │ │ │ │ + beq 124bf4 │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 124bc8 │ │ │ │ + beq 124bf4 │ │ │ │ bx r2 │ │ │ │ mov r0, r3 │ │ │ │ b 50234 │ │ │ │ │ │ │ │ -00124bd0 : │ │ │ │ +00124bfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r1, [pc, #92] @ 124c44 │ │ │ │ - ldr r2, [pc, #92] @ 124c48 │ │ │ │ + ldr r1, [pc, #92] @ 124c70 │ │ │ │ + ldr r2, [pc, #92] @ 124c74 │ │ │ │ add r1, pc, r1 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ mov r3, #0 │ │ │ │ mov r0, sp │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ bl 501bc <_PyGen_FetchStopIterationValue@plt> │ │ │ │ - ldr r2, [pc, #52] @ 124c4c │ │ │ │ - ldr r3, [pc, #44] @ 124c48 │ │ │ │ + ldr r2, [pc, #52] @ 124c78 │ │ │ │ + ldr r3, [pc, #44] @ 124c74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [sp] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 124c40 │ │ │ │ + bne 124c6c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq fp, r1, r0, lsl r4 │ │ │ │ + eorseq fp, r1, r4, ror #7 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq fp, r1, r0, ror #7 │ │ │ │ + @ instruction: 0x0031b3b4 │ │ │ │ │ │ │ │ -00124c50 : │ │ │ │ +00124c7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr r2, [pc, #632] @ 124ee0 │ │ │ │ - ldr r3, [pc, #632] @ 124ee4 │ │ │ │ + ldr r2, [pc, #632] @ 124f0c │ │ │ │ + ldr r3, [pc, #632] @ 124f10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r7, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 4fff4 │ │ │ │ - ldr r5, [pc, #596] @ 124ee8 │ │ │ │ + ldr r5, [pc, #596] @ 124f14 │ │ │ │ mov r2, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r0, [r3, #4] │ │ │ │ - ldr r3, [pc, #576] @ 124eec │ │ │ │ + ldr r3, [pc, #576] @ 124f18 │ │ │ │ str r2, [r7] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ bl 4fe08 │ │ │ │ subs r6, r0, #0 │ │ │ │ - bne 124dc4 │ │ │ │ - ldr r1, [pc, #552] @ 124ef0 │ │ │ │ + bne 124df0 │ │ │ │ + ldr r1, [pc, #552] @ 124f1c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2080 @ 0x820 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 50210 <_PyObject_GetAttrId@plt> │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 124e48 │ │ │ │ + beq 124e74 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ add r0, sp, #8 │ │ │ │ bl aa7bc <_CPy_GetExcInfo@@Base> │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ bl 500b4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 124d2c │ │ │ │ + beq 124d58 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 124ec4 │ │ │ │ + beq 124ef0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 124d4c │ │ │ │ + beq 124d78 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 124e80 │ │ │ │ + beq 124eac │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 124d6c │ │ │ │ + beq 124d98 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 124e98 │ │ │ │ + beq 124ec4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 124d88 │ │ │ │ + beq 124db4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 124eac │ │ │ │ + beq 124ed8 │ │ │ │ cmp r5, #0 │ │ │ │ strne r5, [r7] │ │ │ │ - beq 124e68 │ │ │ │ - ldr r2, [pc, #344] @ 124ef4 │ │ │ │ - ldr r3, [pc, #324] @ 124ee4 │ │ │ │ + beq 124e94 │ │ │ │ + ldr r2, [pc, #344] @ 124f20 │ │ │ │ + ldr r3, [pc, #324] @ 124f10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 124edc │ │ │ │ + bne 124f08 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r1, [pc, #300] @ 124ef8 │ │ │ │ + ldr r1, [pc, #300] @ 124f24 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2064 @ 0x810 │ │ │ │ add r1, r1, #12 │ │ │ │ bl 50210 <_PyObject_GetAttrId@plt> │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 124e48 │ │ │ │ + beq 124e74 │ │ │ │ bl 50438 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 124e10 │ │ │ │ + beq 124e3c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 124e10 │ │ │ │ + bne 124e3c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - beq 124e40 │ │ │ │ + beq 124e6c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 124e3c │ │ │ │ + beq 124e68 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - bne 124e3c │ │ │ │ + bne 124e68 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ bl aa3f4 │ │ │ │ mov r6, #2 │ │ │ │ - b 124d94 │ │ │ │ - ldr r3, [pc, #172] @ 124efc │ │ │ │ + b 124dc0 │ │ │ │ + ldr r3, [pc, #172] @ 124f28 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4febc │ │ │ │ cmp r0, #0 │ │ │ │ - beq 124e40 │ │ │ │ + beq 124e6c │ │ │ │ bl 4ff64 │ │ │ │ - b 124e3c │ │ │ │ - bl 124bd0 │ │ │ │ + b 124e68 │ │ │ │ + bl 124bfc │ │ │ │ cmp r0, #0 │ │ │ │ - beq 124e3c │ │ │ │ + beq 124e68 │ │ │ │ mov r6, #1 │ │ │ │ str r0, [r7] │ │ │ │ - b 124d94 │ │ │ │ + b 124dc0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 124d5c │ │ │ │ - b 124d6c │ │ │ │ + bne 124d88 │ │ │ │ + b 124d98 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 124d78 │ │ │ │ - b 124d88 │ │ │ │ + bne 124da4 │ │ │ │ + b 124db4 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r5, #0 │ │ │ │ strne r5, [r7] │ │ │ │ - bne 124d94 │ │ │ │ - b 124e68 │ │ │ │ + bne 124dc0 │ │ │ │ + b 124e94 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 124d3c │ │ │ │ - b 124d4c │ │ │ │ + bne 124d68 │ │ │ │ + b 124d78 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - mlaseq r1, r0, r3, fp │ │ │ │ - andeq r0, r0, ip, asr #8 │ │ │ │ eorseq fp, r1, r4, ror #6 │ │ │ │ + andeq r0, r0, ip, asr #8 │ │ │ │ + eorseq fp, r1, r8, lsr r3 │ │ │ │ @ instruction: 0x00000bb4 │ │ │ │ - eorseq pc, r2, r0, asr #28 │ │ │ │ - eorseq fp, r1, ip, asr r2 │ │ │ │ - eorseq pc, r2, ip, lsr sp @ │ │ │ │ + eorseq pc, r2, r4, lsl lr @ │ │ │ │ + eorseq fp, r1, r0, lsr r2 │ │ │ │ + eorseq pc, r2, r0, lsl sp @ │ │ │ │ andeq r0, r0, r8, asr fp │ │ │ │ │ │ │ │ -00124f00 : │ │ │ │ +00124f2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ - ldr sl, [pc, #280] @ 125034 │ │ │ │ + ldr sl, [pc, #280] @ 125060 │ │ │ │ ldr r3, [r2, #84] @ 0x54 │ │ │ │ add sl, pc, sl │ │ │ │ ands r3, r3, #67108864 @ 0x4000000 │ │ │ │ - beq 12500c │ │ │ │ + beq 125038 │ │ │ │ mov r8, r1 │ │ │ │ - ldr r1, [pc, #260] @ 125038 │ │ │ │ + ldr r1, [pc, #260] @ 125064 │ │ │ │ ldr r1, [sl, r1] │ │ │ │ cmp r2, r1 │ │ │ │ - beq 124fe8 │ │ │ │ - ldr r1, [pc, #248] @ 12503c │ │ │ │ + beq 125014 │ │ │ │ + ldr r1, [pc, #248] @ 125068 │ │ │ │ ldr r1, [sl, r1] │ │ │ │ cmp r2, r1 │ │ │ │ - beq 124fe4 │ │ │ │ + beq 125010 │ │ │ │ ldr r9, [r8, #8] │ │ │ │ mov r4, r0 │ │ │ │ cmp r9, #0 │ │ │ │ - ble 124fdc │ │ │ │ + ble 125008 │ │ │ │ add r7, r8, #8 │ │ │ │ mov r6, #0 │ │ │ │ - b 124f84 │ │ │ │ + b 124fb0 │ │ │ │ mov r4, r5 │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r6, r9 │ │ │ │ - beq 124fdc │ │ │ │ + beq 125008 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ and r3, r3, #67108864 @ 0x4000000 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 125010 │ │ │ │ + beq 12503c │ │ │ │ ldr r3, [r7, #4]! │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #4] │ │ │ │ mov r1, r5 │ │ │ │ bl 502d0 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 124f6c │ │ │ │ + bne 124f98 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 502d0 │ │ │ │ subs r4, r0, #0 │ │ │ │ - bne 124f68 │ │ │ │ - ldr r3, [pc, #124] @ 125040 │ │ │ │ - ldr r1, [pc, #124] @ 125044 │ │ │ │ + bne 124f94 │ │ │ │ + ldr r3, [pc, #124] @ 12506c │ │ │ │ + ldr r1, [pc, #124] @ 125070 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 504d4 │ │ │ │ - ldr r3, [pc, #88] @ 125048 │ │ │ │ - ldr r1, [pc, #88] @ 12504c │ │ │ │ - ldr r0, [pc, #88] @ 125050 │ │ │ │ + ldr r3, [pc, #88] @ 125074 │ │ │ │ + ldr r1, [pc, #88] @ 125078 │ │ │ │ + ldr r0, [pc, #88] @ 12507c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 125054 │ │ │ │ + ldr r2, [pc, #84] @ 125080 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50514 │ │ │ │ - ldr r3, [pc, #64] @ 125058 │ │ │ │ - ldr r1, [pc, #64] @ 12505c │ │ │ │ - ldr r0, [pc, #64] @ 125060 │ │ │ │ + ldr r3, [pc, #64] @ 125084 │ │ │ │ + ldr r1, [pc, #64] @ 125088 │ │ │ │ + ldr r0, [pc, #64] @ 12508c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #153 @ 0x99 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldrsbeq fp, [r1], -ip @ │ │ │ │ + ldrheq fp, [r1], -r0 @ │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - eoreq ip, sp, r8, asr #12 │ │ │ │ - eoreq sl, pc, r4, lsl #3 │ │ │ │ - eoreq r0, sp, r0, ror #6 │ │ │ │ - eoreq r3, sp, r8, lsl #9 │ │ │ │ + eoreq ip, sp, r4, asr fp │ │ │ │ + mlaeq pc, r0, r6, sl @ │ │ │ │ + eoreq r0, sp, ip, ror #16 │ │ │ │ + mlaeq sp, r4, r9, r3 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - eoreq lr, pc, ip, asr #2 │ │ │ │ - eoreq ip, sp, r0, lsr #11 │ │ │ │ - ldrdeq ip, [sp], -r4 @ │ │ │ │ + eoreq lr, pc, r8, asr r6 @ │ │ │ │ + eoreq ip, sp, ip, lsr #21 │ │ │ │ + eoreq ip, sp, r0, ror #21 │ │ │ │ │ │ │ │ -00125064 : │ │ │ │ +00125090 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ str r2, [sp, #24] │ │ │ │ - ldr r2, [pc, #2600] @ 125aac │ │ │ │ - ldr r3, [pc, #2600] @ 125ab0 │ │ │ │ + ldr r2, [pc, #2600] @ 125ad8 │ │ │ │ + ldr r3, [pc, #2600] @ 125adc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r0, #4] │ │ │ │ - ldr sl, [pc, #2592] @ 125ab4 │ │ │ │ + ldr sl, [pc, #2592] @ 125ae0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ cmp r7, #0 │ │ │ │ add sl, pc, sl │ │ │ │ mov fp, r0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r3, #0 │ │ │ │ - beq 1256c8 │ │ │ │ + beq 1256f4 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 125680 │ │ │ │ + beq 1256ac │ │ │ │ ldr r2, [r6, #4] │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, #84] @ 0x54 │ │ │ │ ands r3, r3, #67108864 @ 0x4000000 │ │ │ │ - beq 125a18 │ │ │ │ - ldr r1, [pc, #2528] @ 125ab8 │ │ │ │ + beq 125a44 │ │ │ │ + ldr r1, [pc, #2528] @ 125ae4 │ │ │ │ ldr r1, [sl, r1] │ │ │ │ str r1, [sp, #20] │ │ │ │ cmp r2, r1 │ │ │ │ - beq 1259f4 │ │ │ │ - ldr r1, [pc, #2512] @ 125abc │ │ │ │ + beq 125a20 │ │ │ │ + ldr r1, [pc, #2512] @ 125ae8 │ │ │ │ ldr r1, [sl, r1] │ │ │ │ str r1, [sp, #16] │ │ │ │ cmp r2, r1 │ │ │ │ - beq 1259f0 │ │ │ │ + beq 125a1c │ │ │ │ ldr r2, [r6, #8] │ │ │ │ cmp r2, #0 │ │ │ │ - ble 125720 │ │ │ │ - ldr r1, [pc, #2484] @ 125ac0 │ │ │ │ + ble 12574c │ │ │ │ + ldr r1, [pc, #2484] @ 125aec │ │ │ │ add ip, r6, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r1, sp, #44 @ 0x2c │ │ │ │ mov r4, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ str fp, [sp, #28] │ │ │ │ mov r8, ip │ │ │ │ mov fp, r7 │ │ │ │ mov r5, r4 │ │ │ │ mov r7, r2 │ │ │ │ str r1, [sp, #12] │ │ │ │ str ip, [sp, #32] │ │ │ │ - b 12517c │ │ │ │ + b 1251a8 │ │ │ │ cmp r4, #0 │ │ │ │ moveq r4, #0 │ │ │ │ - beq 125164 │ │ │ │ + beq 125190 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 4ff7c │ │ │ │ cmp r0, #0 │ │ │ │ - blt 125280 │ │ │ │ + blt 1252ac │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, r7 │ │ │ │ - beq 1256d8 │ │ │ │ + beq 125704 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ and r3, r3, #67108864 @ 0x4000000 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 125a3c │ │ │ │ + beq 125a68 │ │ │ │ ldr r9, [r8, #4]! │ │ │ │ ldr r3, [r9, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ - blt 125144 │ │ │ │ + blt 125170 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ bl 50408 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1258fc │ │ │ │ + blt 125928 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 125144 │ │ │ │ + beq 125170 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, #1 │ │ │ │ bl 50114 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1251f0 │ │ │ │ + beq 12521c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 1255cc │ │ │ │ + beq 1255f8 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 1258fc │ │ │ │ + beq 125928 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #67108864 @ 0x4000000 │ │ │ │ - beq 12594c │ │ │ │ + beq 125978 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 12582c │ │ │ │ + beq 125858 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ and r3, r3, #33554432 @ 0x2000000 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 125a60 │ │ │ │ + beq 125a8c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r0, r3 │ │ │ │ - beq 1259f4 │ │ │ │ + beq 125a20 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r0, r3 │ │ │ │ - beq 1259f0 │ │ │ │ + beq 125a1c │ │ │ │ ldr r2, [r4, #8] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fcdc │ │ │ │ cmp r0, #0 │ │ │ │ - blt 125280 │ │ │ │ + blt 1252ac │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 125164 │ │ │ │ + beq 125190 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - bne 125164 │ │ │ │ + bne 125190 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 125164 │ │ │ │ + b 125190 │ │ │ │ mov r7, fp │ │ │ │ ldr fp, [sp, #28] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1252a4 │ │ │ │ + beq 1252d0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 1258b8 │ │ │ │ + beq 1258e4 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ - bl 124f00 │ │ │ │ + bl 124f2c │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 125678 │ │ │ │ + beq 1256a4 │ │ │ │ mov r5, #0 │ │ │ │ - ldr r3, [pc, #2048] @ 125ac4 │ │ │ │ + ldr r3, [pc, #2048] @ 125af0 │ │ │ │ ldr r8, [sl, r3] │ │ │ │ cmp r7, r8 │ │ │ │ - beq 125398 │ │ │ │ - ldr r1, [pc, #2036] @ 125ac8 │ │ │ │ + beq 1253c4 │ │ │ │ + ldr r1, [pc, #2036] @ 125af4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 4fc70 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 1258f4 │ │ │ │ - ldr r1, [pc, #2016] @ 125acc │ │ │ │ + beq 125920 │ │ │ │ + ldr r1, [pc, #2016] @ 125af8 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 500e4 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 125344 │ │ │ │ + bne 125370 │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #1996] @ 125ad0 │ │ │ │ + ldr r1, [pc, #1996] @ 125afc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 4fbd4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 125374 │ │ │ │ - ldr r1, [pc, #1976] @ 125ad4 │ │ │ │ + beq 1253a0 │ │ │ │ + ldr r1, [pc, #1976] @ 125b00 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 4fbd4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 125374 │ │ │ │ - ldr r1, [pc, #1956] @ 125ad8 │ │ │ │ + beq 1253a0 │ │ │ │ + ldr r1, [pc, #1956] @ 125b04 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 4fbd4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 125374 │ │ │ │ - ldr r1, [pc, #1936] @ 125adc │ │ │ │ + beq 1253a0 │ │ │ │ + ldr r1, [pc, #1936] @ 125b08 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 500e4 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 125780 │ │ │ │ - ldr r1, [pc, #1916] @ 125ae0 │ │ │ │ + bne 1257ac │ │ │ │ + ldr r1, [pc, #1916] @ 125b0c │ │ │ │ ldr r0, [r7, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ bl 4fbd4 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 125780 │ │ │ │ + bne 1257ac │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 125398 │ │ │ │ + beq 1253c4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 125398 │ │ │ │ + bne 1253c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r0, [fp, #12] │ │ │ │ bl 5021c │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 1258c4 │ │ │ │ + beq 1258f0 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, #0 │ │ │ │ bl 50150 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 125638 │ │ │ │ + beq 125664 │ │ │ │ add r1, fp, #12 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ add r0, r4, #12 │ │ │ │ bl 4fd00 │ │ │ │ cmp r6, r5 │ │ │ │ - beq 1253f8 │ │ │ │ - ldr r1, [pc, #1800] @ 125ae4 │ │ │ │ + beq 125424 │ │ │ │ + ldr r1, [pc, #1800] @ 125b10 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd0c │ │ │ │ cmp r0, #0 │ │ │ │ - blt 125614 │ │ │ │ + blt 125640 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 125420 │ │ │ │ + beq 12544c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #67108864 @ 0x4000000 │ │ │ │ - beq 125a64 │ │ │ │ + beq 125a90 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r2, [r4, #128] @ 0x80 │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2] │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -220477,4181 +220488,4181 @@ │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ mov r0, r4 │ │ │ │ str r9, [r4, #436] @ 0x1b4 │ │ │ │ str r5, [r4, #168] @ 0xa8 │ │ │ │ bl 4ff1c │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1255ec │ │ │ │ + blt 125618 │ │ │ │ ldr r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 125a88 │ │ │ │ + beq 125ab4 │ │ │ │ ldr r3, [r7] │ │ │ │ - ldr r1, [pc, #1668] @ 125ae8 │ │ │ │ + ldr r1, [pc, #1668] @ 125b14 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [r4, #4] │ │ │ │ bl 4fc70 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 125818 │ │ │ │ + beq 125844 │ │ │ │ bl 50138 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 1254a8 │ │ │ │ + beq 1254d4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 125774 │ │ │ │ + beq 1257a0 │ │ │ │ cmp r6, #0 │ │ │ │ - bgt 1255d4 │ │ │ │ - bne 1255ec │ │ │ │ - ldr r1, [pc, #1584] @ 125aec │ │ │ │ + bgt 125600 │ │ │ │ + bne 125618 │ │ │ │ + ldr r1, [pc, #1584] @ 125b18 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd0c │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1255ec │ │ │ │ - ldr r3, [pc, #1560] @ 125af0 │ │ │ │ + blt 125618 │ │ │ │ + ldr r3, [pc, #1560] @ 125b1c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #2 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ bl 50114 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 1255ec │ │ │ │ - ldr r1, [pc, #1516] @ 125af4 │ │ │ │ + beq 125618 │ │ │ │ + ldr r1, [pc, #1516] @ 125b20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2096 @ 0x830 │ │ │ │ add r1, r1, #4 │ │ │ │ bl 50210 <_PyObject_GetAttrId@plt> │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 125534 │ │ │ │ + beq 125560 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 1258dc │ │ │ │ + beq 125908 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 1255ec │ │ │ │ + beq 125618 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r5 │ │ │ │ bl 50084 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 125570 │ │ │ │ + beq 12559c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 1258e8 │ │ │ │ + beq 125914 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 1255ec │ │ │ │ + beq 125618 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12559c │ │ │ │ + beq 1255c8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bne 12559c │ │ │ │ + bne 1255c8 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r2, [pc, #1364] @ 125af8 │ │ │ │ - ldr r3, [pc, #1288] @ 125ab0 │ │ │ │ + ldr r2, [pc, #1364] @ 125b24 │ │ │ │ + ldr r3, [pc, #1288] @ 125adc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 1259a0 │ │ │ │ + bne 1259cc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1251f0 │ │ │ │ - ldr r3, [pc, #1312] @ 125afc │ │ │ │ - ldr r1, [pc, #1312] @ 125b00 │ │ │ │ + b 12521c │ │ │ │ + ldr r3, [pc, #1312] @ 125b28 │ │ │ │ + ldr r1, [pc, #1312] @ 125b2c │ │ │ │ ldr r3, [sl, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 125678 │ │ │ │ + beq 1256a4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 125678 │ │ │ │ + bne 1256a4 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 125678 │ │ │ │ + b 1256a4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 125638 │ │ │ │ + beq 125664 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 125638 │ │ │ │ + bne 125664 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - beq 12565c │ │ │ │ + beq 125688 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12565c │ │ │ │ + beq 125688 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 125910 │ │ │ │ + beq 12593c │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 125678 │ │ │ │ + beq 1256a4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 125820 │ │ │ │ + beq 12584c │ │ │ │ mov r4, #0 │ │ │ │ - b 12559c │ │ │ │ + b 1255c8 │ │ │ │ ldr r0, [fp, #12] │ │ │ │ bl 5021c │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 125678 │ │ │ │ - ldr r3, [pc, #1068] @ 125ac4 │ │ │ │ + beq 1256a4 │ │ │ │ + ldr r3, [pc, #1068] @ 125af0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ bl 50150 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 12565c │ │ │ │ + beq 125688 │ │ │ │ add r1, fp, #12 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ add r0, r4, #12 │ │ │ │ bl 4fd00 │ │ │ │ mov r5, r6 │ │ │ │ - b 125420 │ │ │ │ - ldr r3, [pc, #1012] @ 125ac4 │ │ │ │ + b 12544c │ │ │ │ + ldr r3, [pc, #1012] @ 125af0 │ │ │ │ ldr r7, [sl, r3] │ │ │ │ str r7, [r0, #4] │ │ │ │ - b 1250b4 │ │ │ │ + b 1250e0 │ │ │ │ cmp r4, #0 │ │ │ │ mov r7, fp │ │ │ │ ldr fp, [sp, #28] │ │ │ │ - beq 125720 │ │ │ │ + beq 12574c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fc10 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 125718 │ │ │ │ + beq 125744 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 125718 │ │ │ │ + bne 125744 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r6, r5 │ │ │ │ - bne 125928 │ │ │ │ + bne 125954 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl 124f00 │ │ │ │ + bl 124f2c │ │ │ │ subs r7, r0, #0 │ │ │ │ movne r5, r6 │ │ │ │ - bne 1252bc │ │ │ │ + bne 1252e8 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ movne r5, r6 │ │ │ │ - beq 125678 │ │ │ │ + beq 1256a4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - bne 125678 │ │ │ │ + bne 1256a4 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 125678 │ │ │ │ + b 1256a4 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1254a8 │ │ │ │ - ldr r1, [pc, #892] @ 125b04 │ │ │ │ + b 1254d4 │ │ │ │ + ldr r1, [pc, #892] @ 125b30 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 500e4 │ │ │ │ ldr r9, [r4] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1257d0 │ │ │ │ - ldr r1, [pc, #868] @ 125b08 │ │ │ │ + bne 1257fc │ │ │ │ + ldr r1, [pc, #868] @ 125b34 │ │ │ │ ldr r0, [r7, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ bl 4fbd4 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1257d0 │ │ │ │ + bne 1257fc │ │ │ │ cmn r9, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 125398 │ │ │ │ + beq 1253c4 │ │ │ │ sub r9, r9, #1 │ │ │ │ cmp r9, #0 │ │ │ │ str r9, [r4] │ │ │ │ - bne 125398 │ │ │ │ - b 125390 │ │ │ │ + bne 1253c4 │ │ │ │ + b 1253bc │ │ │ │ cmn r9, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1257e8 │ │ │ │ + beq 125814 │ │ │ │ sub r9, r9, #1 │ │ │ │ cmp r9, #0 │ │ │ │ str r9, [r4] │ │ │ │ - beq 12591c │ │ │ │ - ldr r3, [pc, #780] @ 125afc │ │ │ │ - ldr r1, [pc, #792] @ 125b0c │ │ │ │ + beq 125948 │ │ │ │ + ldr r3, [pc, #780] @ 125b28 │ │ │ │ + ldr r1, [pc, #792] @ 125b38 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 125678 │ │ │ │ + beq 1256a4 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 125758 │ │ │ │ - b 125678 │ │ │ │ + bne 125784 │ │ │ │ + b 1256a4 │ │ │ │ bl 4ff64 │ │ │ │ - b 1254b4 │ │ │ │ + b 1254e0 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 125678 │ │ │ │ + b 1256a4 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fb5c │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 125994 │ │ │ │ + beq 1259c0 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 125210 │ │ │ │ + beq 12523c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #67108864 @ 0x4000000 │ │ │ │ - beq 1259cc │ │ │ │ + beq 1259f8 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ ldr r1, [r2, #4] │ │ │ │ tst r3, #33554432 @ 0x2000000 │ │ │ │ add lr, r2, #4 │ │ │ │ - beq 1259a8 │ │ │ │ + beq 1259d4 │ │ │ │ ldr ip, [r4, #16] │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ - b 125884 │ │ │ │ + b 1258b0 │ │ │ │ ldr r1, [lr, #4]! │ │ │ │ cmp ip, r3 │ │ │ │ - ble 1259a4 │ │ │ │ + ble 1259d0 │ │ │ │ ldr r2, [r1] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ str r1, [r0, r3, lsl #2] │ │ │ │ add r3, r3, #1 │ │ │ │ strne r2, [r1] │ │ │ │ cmp r3, r5 │ │ │ │ - bne 125880 │ │ │ │ + bne 1258ac │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - b 125224 │ │ │ │ + b 125250 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1252a4 │ │ │ │ + b 1252d0 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 125678 │ │ │ │ + beq 1256a4 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 125758 │ │ │ │ - b 125678 │ │ │ │ + bne 125784 │ │ │ │ + b 1256a4 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 125534 │ │ │ │ + b 125560 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 125570 │ │ │ │ + b 12559c │ │ │ │ bl 4ff64 │ │ │ │ - b 1257e8 │ │ │ │ + b 125814 │ │ │ │ mov r7, fp │ │ │ │ ldr fp, [sp, #28] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 1252a4 │ │ │ │ - b 125288 │ │ │ │ + beq 1252d0 │ │ │ │ + b 1252b4 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12565c │ │ │ │ + b 125688 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1257e8 │ │ │ │ + b 125814 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 124f00 │ │ │ │ + bl 124f2c │ │ │ │ subs r7, r0, #0 │ │ │ │ - bne 1252bc │ │ │ │ + bne 1252e8 │ │ │ │ cmp r5, #0 │ │ │ │ movne r6, r5 │ │ │ │ - bne 125748 │ │ │ │ - b 125678 │ │ │ │ - ldr r3, [pc, #424] @ 125afc │ │ │ │ - ldr r1, [pc, #440] @ 125b10 │ │ │ │ + bne 125774 │ │ │ │ + b 1256a4 │ │ │ │ + ldr r3, [pc, #424] @ 125b28 │ │ │ │ + ldr r1, [pc, #440] @ 125b3c │ │ │ │ ldr r3, [sl, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, fp │ │ │ │ ldr fp, [sp, #28] │ │ │ │ bl 4fe14 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 125904 │ │ │ │ + beq 125930 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - bne 125904 │ │ │ │ + bne 125930 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 125904 │ │ │ │ + b 125930 │ │ │ │ mov r7, fp │ │ │ │ ldr fp, [sp, #28] │ │ │ │ - b 1252a4 │ │ │ │ + b 1252d0 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ bl 50658 │ │ │ │ - ldr r3, [pc, #356] @ 125b14 │ │ │ │ - ldr r1, [pc, #356] @ 125b18 │ │ │ │ - ldr r0, [pc, #356] @ 125b1c │ │ │ │ + ldr r3, [pc, #356] @ 125b40 │ │ │ │ + ldr r1, [pc, #356] @ 125b44 │ │ │ │ + ldr r0, [pc, #356] @ 125b48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #368 @ 0x170 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #332] @ 125b20 │ │ │ │ - ldr r1, [pc, #332] @ 125b24 │ │ │ │ - ldr r0, [pc, #332] @ 125b28 │ │ │ │ + ldr r3, [pc, #332] @ 125b4c │ │ │ │ + ldr r1, [pc, #332] @ 125b50 │ │ │ │ + ldr r0, [pc, #332] @ 125b54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #260 @ 0x104 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ - ldr r3, [pc, #304] @ 125b2c │ │ │ │ - ldr r1, [pc, #304] @ 125b30 │ │ │ │ - ldr r0, [pc, #304] @ 125b34 │ │ │ │ + ldr r3, [pc, #304] @ 125b58 │ │ │ │ + ldr r1, [pc, #304] @ 125b5c │ │ │ │ + ldr r0, [pc, #304] @ 125b60 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #300] @ 125b38 │ │ │ │ + ldr r2, [pc, #300] @ 125b64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #284] @ 125b3c │ │ │ │ - ldr r1, [pc, #284] @ 125b40 │ │ │ │ - ldr r0, [pc, #284] @ 125b44 │ │ │ │ + ldr r3, [pc, #284] @ 125b68 │ │ │ │ + ldr r1, [pc, #284] @ 125b6c │ │ │ │ + ldr r0, [pc, #284] @ 125b70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #260 @ 0x104 │ │ │ │ mov r2, #46 @ 0x2e │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #260] @ 125b48 │ │ │ │ - ldr r1, [pc, #260] @ 125b4c │ │ │ │ - ldr r0, [pc, #260] @ 125b50 │ │ │ │ + ldr r3, [pc, #260] @ 125b74 │ │ │ │ + ldr r1, [pc, #260] @ 125b78 │ │ │ │ + ldr r0, [pc, #260] @ 125b7c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #260 @ 0x104 │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50698 │ │ │ │ - ldr r3, [pc, #232] @ 125b54 │ │ │ │ - ldr r1, [pc, #232] @ 125b58 │ │ │ │ - ldr r0, [pc, #232] @ 125b5c │ │ │ │ + ldr r3, [pc, #232] @ 125b80 │ │ │ │ + ldr r1, [pc, #232] @ 125b84 │ │ │ │ + ldr r0, [pc, #232] @ 125b88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #244 @ 0xf4 │ │ │ │ mov r2, #243 @ 0xf3 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #208] @ 125b60 │ │ │ │ - ldr r1, [pc, #208] @ 125b64 │ │ │ │ - ldr r0, [pc, #208] @ 125b68 │ │ │ │ + ldr r3, [pc, #208] @ 125b8c │ │ │ │ + ldr r1, [pc, #208] @ 125b90 │ │ │ │ + ldr r0, [pc, #208] @ 125b94 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #204] @ 125b6c │ │ │ │ + ldr r2, [pc, #204] @ 125b98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #244 @ 0xf4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq sl, r1, r4, ror pc │ │ │ │ + eorseq sl, r1, r8, asr #30 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq sl, r1, r0, ror #30 │ │ │ │ + eorseq sl, r1, r4, lsr pc │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eoreq ip, sp, r0, lsl #11 │ │ │ │ + eoreq ip, sp, ip, lsl #21 │ │ │ │ andeq r0, r0, r4, lsr r8 │ │ │ │ - mlaeq sp, r4, r2, r3 │ │ │ │ - ldrdeq ip, [sp], -r8 @ │ │ │ │ - eoreq ip, sp, r4, asr #7 │ │ │ │ - @ instruction: 0x002dc3b8 │ │ │ │ - eoreq ip, sp, ip, lsr #7 │ │ │ │ - eoreq ip, sp, r4, lsr #7 │ │ │ │ - eoreq ip, sp, ip, ror r3 │ │ │ │ - eoreq ip, sp, ip, asr r3 │ │ │ │ - strdeq ip, [sp], -r8 @ │ │ │ │ - eoreq r3, sp, ip, lsr #1 │ │ │ │ + eoreq r3, sp, r0, lsr #15 │ │ │ │ + eoreq ip, sp, r4, ror #17 │ │ │ │ + ldrdeq ip, [sp], -r0 @ │ │ │ │ + eoreq ip, sp, r4, asr #17 │ │ │ │ + @ instruction: 0x002dc8b8 │ │ │ │ + @ instruction: 0x002dc8b0 │ │ │ │ + eoreq ip, sp, r8, lsl #17 │ │ │ │ + eoreq ip, sp, r8, ror #16 │ │ │ │ + eoreq ip, sp, r4, lsl #16 │ │ │ │ + @ instruction: 0x002d35b8 │ │ │ │ andeq r0, r0, r0, lsl #17 │ │ │ │ - eorseq pc, r2, r4, lsl #12 │ │ │ │ - eorseq sl, r1, r4, asr sl │ │ │ │ + @ instruction: 0x0032f5d8 │ │ │ │ + eorseq sl, r1, r8, lsr #20 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - mlaeq sp, r0, r1, ip │ │ │ │ - eoreq fp, sp, ip, ror pc │ │ │ │ - eoreq fp, sp, r4, ror #30 │ │ │ │ - eoreq fp, sp, ip, lsl pc │ │ │ │ - eoreq fp, sp, r4, asr #26 │ │ │ │ - eoreq r9, pc, r4, asr #15 │ │ │ │ - eoreq pc, ip, r4, lsr #21 │ │ │ │ - eoreq pc, ip, r8, ror #21 │ │ │ │ - mlaeq pc, r0, r7, sp @ │ │ │ │ - eoreq r3, sp, r0, lsl #13 │ │ │ │ - eoreq fp, sp, r8, lsl ip │ │ │ │ - eoreq r9, pc, r8, ror r7 @ │ │ │ │ - eoreq pc, ip, r4, asr r9 @ │ │ │ │ - eoreq r2, sp, ip, ror sl │ │ │ │ + mlaeq sp, ip, r6, ip │ │ │ │ + eoreq ip, sp, r8, lsl #9 │ │ │ │ + eoreq ip, sp, r0, ror r4 │ │ │ │ + eoreq ip, sp, r8, lsr #8 │ │ │ │ + eoreq ip, sp, r0, asr r2 │ │ │ │ + ldrdeq r9, [pc], -r0 @ │ │ │ │ + @ instruction: 0x002cffb0 │ │ │ │ + strdeq pc, [ip], -r4 @ │ │ │ │ + mlaeq pc, ip, ip, sp @ │ │ │ │ + eoreq r3, sp, ip, lsl #23 │ │ │ │ + eoreq ip, sp, r4, lsr #2 │ │ │ │ + eoreq r9, pc, r4, lsl #25 │ │ │ │ + eoreq pc, ip, r0, ror #28 │ │ │ │ + eoreq r2, sp, r8, lsl #31 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - eoreq sp, pc, r4, asr #14 │ │ │ │ - eoreq r3, sp, r4, lsr r6 │ │ │ │ - eoreq fp, sp, ip, asr #23 │ │ │ │ - eoreq sp, pc, r0, lsr #14 │ │ │ │ - eoreq r3, sp, r0, lsl r6 │ │ │ │ - eoreq fp, sp, r8, lsr #23 │ │ │ │ - strdeq sp, [pc], -r8 @ │ │ │ │ - eoreq fp, sp, ip, asr #22 │ │ │ │ - eoreq fp, sp, r0, lsl #23 │ │ │ │ - ldrdeq sp, [pc], -r4 @ │ │ │ │ - eoreq fp, sp, r4, lsr #22 │ │ │ │ - eoreq fp, sp, r8, lsr #25 │ │ │ │ + eoreq sp, pc, r0, asr ip @ │ │ │ │ + eoreq r3, sp, r0, asr #22 │ │ │ │ + ldrdeq ip, [sp], -r8 @ │ │ │ │ + eoreq sp, pc, ip, lsr #24 │ │ │ │ + eoreq r3, sp, ip, lsl fp │ │ │ │ + strheq ip, [sp], -r4 @ │ │ │ │ + eoreq sp, pc, r4, lsl #24 │ │ │ │ + eoreq ip, sp, r8, asr r0 │ │ │ │ + eoreq ip, sp, ip, lsl #1 │ │ │ │ + eoreq sp, pc, r0, ror #23 │ │ │ │ + eoreq ip, sp, r0, lsr r0 │ │ │ │ + @ instruction: 0x002dc1b4 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ │ │ │ -00125b70 : │ │ │ │ +00125b9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r9, r2 │ │ │ │ - ldr r2, [pc, #740] @ 125e70 │ │ │ │ + ldr r2, [pc, #740] @ 125e9c │ │ │ │ mov r5, r3 │ │ │ │ - ldr r3, [pc, #736] @ 125e74 │ │ │ │ + ldr r3, [pc, #736] @ 125ea0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r1, #132] @ 0x84 │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ bl 50288 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 125d4c │ │ │ │ + beq 125d78 │ │ │ │ mov r3, #0 │ │ │ │ add r7, sp, #4 │ │ │ │ mov r6, sp │ │ │ │ str r3, [sp] │ │ │ │ - b 125bec │ │ │ │ + b 125c18 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 50258 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 125d1c │ │ │ │ + beq 125d48 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 501b0 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 125bd8 │ │ │ │ + bne 125c04 │ │ │ │ add r5, sp, #16 │ │ │ │ add r7, sp, #12 │ │ │ │ add r6, sp, #8 │ │ │ │ str r0, [sp, #8] │ │ │ │ - b 125c34 │ │ │ │ + b 125c60 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ bl 50030 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 125d30 │ │ │ │ + bne 125d5c │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ bl 501b0 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 125c1c │ │ │ │ + bne 125c48 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r4 │ │ │ │ bl 4fcc4 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 125d30 │ │ │ │ + beq 125d5c │ │ │ │ mov r0, fp │ │ │ │ bl 501e0 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 125e14 │ │ │ │ - ldr r1, [pc, #508] @ 125e78 │ │ │ │ + beq 125e40 │ │ │ │ + ldr r1, [pc, #508] @ 125ea4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 4fbd4 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 125d7c │ │ │ │ - ldr r3, [pc, #492] @ 125e7c │ │ │ │ - ldr r9, [pc, #492] @ 125e80 │ │ │ │ + bne 125da8 │ │ │ │ + ldr r3, [pc, #492] @ 125ea8 │ │ │ │ + ldr r9, [pc, #492] @ 125eac │ │ │ │ add r3, pc, r3 │ │ │ │ ldm r3, {r0, r1, r2, r3} │ │ │ │ add ip, sp, #20 │ │ │ │ add r9, pc, r9 │ │ │ │ mov fp, ip │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ - b 125cc4 │ │ │ │ + b 125cf0 │ │ │ │ cmn r0, #1 │ │ │ │ - beq 125e14 │ │ │ │ + beq 125e40 │ │ │ │ ldr r9, [fp, #4]! │ │ │ │ ldrb r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 125d94 │ │ │ │ + beq 125dc0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 50408 │ │ │ │ cmp r0, #1 │ │ │ │ - bne 125cac │ │ │ │ + bne 125cd8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd0c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 125cb4 │ │ │ │ + beq 125ce0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - bne 125cb4 │ │ │ │ + bne 125ce0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 125cb4 │ │ │ │ + b 125ce0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 4fdc0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 125bec │ │ │ │ + beq 125c18 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 125d4c │ │ │ │ + beq 125d78 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 125e48 │ │ │ │ + beq 125e74 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r2, [pc, #300] @ 125e84 │ │ │ │ - ldr r3, [pc, #280] @ 125e74 │ │ │ │ + ldr r2, [pc, #300] @ 125eb0 │ │ │ │ + ldr r3, [pc, #280] @ 125ea0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 125e6c │ │ │ │ + bne 125e98 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #260] @ 125e88 │ │ │ │ + ldr r1, [pc, #260] @ 125eb4 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 4fbd4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 125c88 │ │ │ │ + beq 125cb4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - b 125db8 │ │ │ │ + b 125de4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ bl 50030 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 125e14 │ │ │ │ + bne 125e40 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ bl 501b0 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 125da0 │ │ │ │ + bne 125dcc │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 125df0 │ │ │ │ + beq 125e1c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 125e54 │ │ │ │ + beq 125e80 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 125e0c │ │ │ │ + beq 125e38 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 125e60 │ │ │ │ + beq 125e8c │ │ │ │ mov r0, #1 │ │ │ │ - b 125d50 │ │ │ │ + b 125d7c │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 125d30 │ │ │ │ + beq 125d5c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - bne 125d30 │ │ │ │ + bne 125d5c │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 125d3c │ │ │ │ - b 125d4c │ │ │ │ + bne 125d68 │ │ │ │ + b 125d78 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 125d4c │ │ │ │ + b 125d78 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 125df0 │ │ │ │ + b 125e1c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 125e0c │ │ │ │ + b 125e38 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq sl, r1, r8, ror #8 │ │ │ │ + eorseq sl, r1, ip, lsr r4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq fp, sp, ip, lsr #22 │ │ │ │ - ldrsbeq fp, [r1], -r4 @ │ │ │ │ - strdeq fp, [sp], -r8 @ │ │ │ │ - eorseq sl, r1, r0, lsr #5 │ │ │ │ - eoreq fp, sp, r8, lsr #20 │ │ │ │ + eoreq ip, sp, r8, lsr r0 │ │ │ │ + eorseq fp, r1, r8, lsr #1 │ │ │ │ + eoreq ip, sp, r4 │ │ │ │ + eorseq sl, r1, r4, ror r2 │ │ │ │ + eoreq fp, sp, r4, lsr pc │ │ │ │ │ │ │ │ -00125e8c : │ │ │ │ +00125eb8 : │ │ │ │ b a467c │ │ │ │ │ │ │ │ -00125e90 : │ │ │ │ +00125ebc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr r2, [pc, #2620] @ 1268e4 │ │ │ │ + ldr r2, [pc, #2620] @ 126910 │ │ │ │ ldr r3, [r1, #12] │ │ │ │ - ldr r6, [pc, #2616] @ 1268e8 │ │ │ │ + ldr r6, [pc, #2616] @ 126914 │ │ │ │ cmp r3, r2 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r8, r0 │ │ │ │ - bne 125f80 │ │ │ │ + bne 125fac │ │ │ │ ldr r5, [r0, #28] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 125f94 │ │ │ │ + beq 125fc0 │ │ │ │ ldr r3, [r5] │ │ │ │ mov r0, r5 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ bl f74ac │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 125f08 │ │ │ │ + beq 125f34 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 126090 │ │ │ │ + beq 1260bc │ │ │ │ cmp r7, #2 │ │ │ │ - beq 1262d0 │ │ │ │ + beq 1262fc │ │ │ │ cmp r7, #0 │ │ │ │ ldreq r3, [r4, #12] │ │ │ │ - beq 125f80 │ │ │ │ - ldr r3, [pc, #2504] @ 1268ec │ │ │ │ + beq 125fac │ │ │ │ + ldr r3, [pc, #2504] @ 126918 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r1, [r3, #796] @ 0x31c │ │ │ │ cmp r1, #0 │ │ │ │ - beq 126830 │ │ │ │ + beq 12685c │ │ │ │ ldr r3, [r1] │ │ │ │ mov r0, r4 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r1] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r3, [r3, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 125f88 │ │ │ │ - ldr r3, [pc, #2448] @ 1268f0 │ │ │ │ - ldr r1, [pc, #2448] @ 1268f4 │ │ │ │ + bne 125fb4 │ │ │ │ + ldr r3, [pc, #2448] @ 12691c │ │ │ │ + ldr r1, [pc, #2448] @ 126920 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #2444] @ 1268f8 │ │ │ │ - ldr r2, [pc, #2444] @ 1268fc │ │ │ │ + ldr r0, [pc, #2444] @ 126924 │ │ │ │ + ldr r2, [pc, #2444] @ 126928 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 125fcc │ │ │ │ + b 125ff8 │ │ │ │ cmp r3, #106 @ 0x6a │ │ │ │ - beq 125fd8 │ │ │ │ + beq 126004 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r3, [pc, #2388] @ 1268f0 │ │ │ │ + ldr r3, [pc, #2388] @ 12691c │ │ │ │ mov r0, #384 @ 0x180 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r1, [pc, #2392] @ 126900 │ │ │ │ + ldr r1, [pc, #2392] @ 12692c │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #2388] @ 126904 │ │ │ │ - ldr r2, [pc, #2388] @ 126908 │ │ │ │ + ldr r3, [pc, #2388] @ 126930 │ │ │ │ + ldr r2, [pc, #2388] @ 126934 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r0, [pc, #2384] @ 12690c │ │ │ │ + ldr r0, [pc, #2384] @ 126938 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, #2 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r2, [r8, #20] │ │ │ │ cmp r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ - beq 126480 │ │ │ │ + beq 1264ac │ │ │ │ ldr ip, [r2] │ │ │ │ ldr r1, [r2, #8] │ │ │ │ cmn ip, #-1073741823 @ 0xc0000001 │ │ │ │ lsl r5, r1, #1 │ │ │ │ - beq 12609c │ │ │ │ + beq 1260c8 │ │ │ │ cmn ip, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r3, #-1073741824 @ 0xc0000000 │ │ │ │ streq r3, [r2] │ │ │ │ - beq 12609c │ │ │ │ + beq 1260c8 │ │ │ │ cmp ip, #0 │ │ │ │ - beq 1262f8 │ │ │ │ + beq 126324 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 1260a8 │ │ │ │ + bne 1260d4 │ │ │ │ tst r3, #1 │ │ │ │ - bne 1262c4 │ │ │ │ - ldr r3, [pc, #2240] @ 1268ec │ │ │ │ - ldr r2, [pc, #2228] @ 1268e4 │ │ │ │ + bne 1262f0 │ │ │ │ + ldr r3, [pc, #2240] @ 126918 │ │ │ │ + ldr r2, [pc, #2228] @ 126910 │ │ │ │ str r2, [r4, #12] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r1, [r3, #796] @ 0x31c │ │ │ │ cmp r1, #0 │ │ │ │ - beq 12680c │ │ │ │ + beq 126838 │ │ │ │ ldr r3, [r1] │ │ │ │ mov r0, r4 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r1] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r3, [r3, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 125f88 │ │ │ │ - ldr r3, [pc, #2176] @ 1268f0 │ │ │ │ - ldr r1, [pc, #2204] @ 126910 │ │ │ │ + bne 125fb4 │ │ │ │ + ldr r3, [pc, #2176] @ 12691c │ │ │ │ + ldr r1, [pc, #2204] @ 12693c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #2200] @ 126914 │ │ │ │ - ldr r2, [pc, #2200] @ 126918 │ │ │ │ + ldr r0, [pc, #2200] @ 126940 │ │ │ │ + ldr r2, [pc, #2200] @ 126944 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 125fcc │ │ │ │ + b 125ff8 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 125f08 │ │ │ │ + b 125f34 │ │ │ │ cmp r5, #0 │ │ │ │ movne r0, r2 │ │ │ │ - beq 126024 │ │ │ │ + beq 126050 │ │ │ │ mvn r1, #1 │ │ │ │ bl a7518 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 1264f8 │ │ │ │ - ldr r3, [pc, #2140] @ 12691c │ │ │ │ + beq 126524 │ │ │ │ + ldr r3, [pc, #2140] @ 126948 │ │ │ │ ldr r9, [r6, r3] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 126520 │ │ │ │ + bne 12654c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #16 │ │ │ │ - bne 12631c │ │ │ │ + bne 126348 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 126854 │ │ │ │ + beq 126880 │ │ │ │ ldr r3, [r7] │ │ │ │ mov r0, r7 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r7] │ │ │ │ bl a6a08 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 126120 │ │ │ │ + beq 12614c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 1264ec │ │ │ │ + beq 126518 │ │ │ │ cmp sl, #0 │ │ │ │ - bne 12631c │ │ │ │ + bne 126348 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 126878 │ │ │ │ + beq 1268a4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12630c │ │ │ │ + beq 126338 │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ - beq 1267a4 │ │ │ │ + beq 1267d0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 12659c │ │ │ │ - ldr r2, [pc, #1992] @ 126920 │ │ │ │ + beq 1265c8 │ │ │ │ + ldr r2, [pc, #1992] @ 12694c │ │ │ │ ldr r2, [r6, r2] │ │ │ │ cmp r7, r2 │ │ │ │ - beq 12631c │ │ │ │ + beq 126348 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r7] │ │ │ │ cmp r7, r2 │ │ │ │ - beq 126650 │ │ │ │ + beq 12667c │ │ │ │ mov r0, r7 │ │ │ │ bl ce408 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 126198 │ │ │ │ + beq 1261c4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 12662c │ │ │ │ + beq 126658 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 126688 │ │ │ │ + beq 1266b4 │ │ │ │ mov r0, sl │ │ │ │ bl 50294 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 1261c8 │ │ │ │ + beq 1261f4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 126638 │ │ │ │ + beq 126664 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 1266b0 │ │ │ │ + beq 1266dc │ │ │ │ ldr r3, [r7] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1261f0 │ │ │ │ + beq 12621c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 126644 │ │ │ │ + beq 126670 │ │ │ │ lsl sl, sl, #1 │ │ │ │ cmp sl, #6 │ │ │ │ - bgt 12631c │ │ │ │ + bgt 126348 │ │ │ │ mov r0, r4 │ │ │ │ bl c4fa0 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 1266d8 │ │ │ │ + beq 126704 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 12631c │ │ │ │ + bne 126348 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 126230 │ │ │ │ + beq 12625c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 126700 │ │ │ │ + beq 12672c │ │ │ │ ldr r0, [r8, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 126760 │ │ │ │ + beq 12678c │ │ │ │ ldr r3, [r0, #8] │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r3, #3 │ │ │ │ - bgt 12670c │ │ │ │ + bgt 126738 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ tst r0, #1 │ │ │ │ - bne 12679c │ │ │ │ - ldr r3, [pc, #1676] @ 1268ec │ │ │ │ - ldr r2, [pc, #1664] @ 1268e4 │ │ │ │ + bne 1267c8 │ │ │ │ + ldr r3, [pc, #1676] @ 126918 │ │ │ │ + ldr r2, [pc, #1664] @ 126910 │ │ │ │ str r2, [r4, #12] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r1, [r3, #796] @ 0x31c │ │ │ │ cmp r1, #0 │ │ │ │ - beq 1267e8 │ │ │ │ + beq 126814 │ │ │ │ ldr r3, [r1] │ │ │ │ mov r0, r4 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r1] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r3, [r3, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 125f88 │ │ │ │ - ldr r3, [pc, #1612] @ 1268f0 │ │ │ │ - ldr r1, [pc, #1660] @ 126924 │ │ │ │ + bne 125fb4 │ │ │ │ + ldr r3, [pc, #1612] @ 12691c │ │ │ │ + ldr r1, [pc, #1660] @ 126950 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #1656] @ 126928 │ │ │ │ - ldr r2, [pc, #1656] @ 12692c │ │ │ │ + ldr r0, [pc, #1656] @ 126954 │ │ │ │ + ldr r2, [pc, #1656] @ 126958 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 125fcc │ │ │ │ + b 125ff8 │ │ │ │ mov r0, r3 │ │ │ │ bl a4764 │ │ │ │ - b 126024 │ │ │ │ - ldr r3, [pc, #1560] @ 1268f0 │ │ │ │ - ldr r1, [pc, #1620] @ 126930 │ │ │ │ + b 126050 │ │ │ │ + ldr r3, [pc, #1560] @ 12691c │ │ │ │ + ldr r1, [pc, #1620] @ 12695c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #1616] @ 126934 │ │ │ │ + ldr r0, [pc, #1616] @ 126960 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #384 @ 0x180 │ │ │ │ bl b6f00 │ │ │ │ - b 125fcc │ │ │ │ + b 125ff8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - bne 126438 │ │ │ │ + bne 126464 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ - b 12601c │ │ │ │ - ldr r3, [pc, #1548] @ 126920 │ │ │ │ + b 126048 │ │ │ │ + ldr r3, [pc, #1548] @ 12694c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 126170 │ │ │ │ + bne 12619c │ │ │ │ ldr r7, [r8, #24] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 126554 │ │ │ │ + beq 126580 │ │ │ │ ldr r3, [r7] │ │ │ │ mov r0, r5 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r7] │ │ │ │ - bl 125e8c │ │ │ │ + bl 125eb8 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 126360 │ │ │ │ + beq 12638c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 1264c8 │ │ │ │ + beq 1264f4 │ │ │ │ mov r0, r8 │ │ │ │ bl aaa68 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl a89d8 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 12639c │ │ │ │ + beq 1263c8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 1264d4 │ │ │ │ + beq 126500 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 12689c │ │ │ │ + beq 1268c8 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1263c0 │ │ │ │ + beq 1263ec │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1264bc │ │ │ │ + beq 1264e8 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 1265d0 │ │ │ │ + beq 1265fc │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #33554432 @ 0x2000000 │ │ │ │ - beq 1265f8 │ │ │ │ + beq 126624 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 4ff7c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 126404 │ │ │ │ + beq 126430 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 1264e0 │ │ │ │ + beq 12650c │ │ │ │ cmp r4, #0 │ │ │ │ movge r0, #1 │ │ │ │ - bge 125f8c │ │ │ │ - ldr r3, [pc, #1240] @ 1268f0 │ │ │ │ - ldr r1, [pc, #1308] @ 126938 │ │ │ │ + bge 125fb8 │ │ │ │ + ldr r3, [pc, #1240] @ 12691c │ │ │ │ + ldr r1, [pc, #1308] @ 126964 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #1304] @ 12693c │ │ │ │ - ldr r2, [pc, #1304] @ 126940 │ │ │ │ + ldr r0, [pc, #1304] @ 126968 │ │ │ │ + ldr r2, [pc, #1304] @ 12696c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 125fcc │ │ │ │ + b 125ff8 │ │ │ │ ldr r0, [r8, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1260a8 │ │ │ │ - ldr r3, [pc, #1188] @ 1268f0 │ │ │ │ - ldr r0, [pc, #1268] @ 126944 │ │ │ │ + bne 1260d4 │ │ │ │ + ldr r3, [pc, #1188] @ 12691c │ │ │ │ + ldr r0, [pc, #1268] @ 126970 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r1, [pc, #1264] @ 126948 │ │ │ │ + ldr r1, [pc, #1264] @ 126974 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #1260] @ 12694c │ │ │ │ + ldr r3, [pc, #1260] @ 126978 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #1256] @ 126950 │ │ │ │ - ldr r0, [pc, #1256] @ 126954 │ │ │ │ + ldr r2, [pc, #1256] @ 12697c │ │ │ │ + ldr r0, [pc, #1256] @ 126980 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 125fcc │ │ │ │ - ldr r3, [pc, #1128] @ 1268f0 │ │ │ │ + b 125ff8 │ │ │ │ + ldr r3, [pc, #1128] @ 12691c │ │ │ │ mov r0, #392 @ 0x188 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r1, [pc, #1220] @ 126958 │ │ │ │ + ldr r1, [pc, #1220] @ 126984 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #1216] @ 12695c │ │ │ │ + ldr r3, [pc, #1216] @ 126988 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #1212] @ 126960 │ │ │ │ - ldr r0, [pc, #1212] @ 126964 │ │ │ │ + ldr r2, [pc, #1212] @ 12698c │ │ │ │ + ldr r0, [pc, #1212] @ 126990 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 125fcc │ │ │ │ + b 125ff8 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1263c0 │ │ │ │ + b 1263ec │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 126360 │ │ │ │ + b 12638c │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12639c │ │ │ │ + b 1263c8 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 126404 │ │ │ │ + b 126430 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 126120 │ │ │ │ - ldr r3, [pc, #1008] @ 1268f0 │ │ │ │ - ldr r1, [pc, #1124] @ 126968 │ │ │ │ + b 12614c │ │ │ │ + ldr r3, [pc, #1008] @ 12691c │ │ │ │ + ldr r1, [pc, #1124] @ 126994 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #1120] @ 12696c │ │ │ │ - ldr r2, [pc, #1076] @ 126944 │ │ │ │ + ldr r0, [pc, #1120] @ 126998 │ │ │ │ + ldr r2, [pc, #1076] @ 126970 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 125fcc │ │ │ │ - ldr r3, [pc, #968] @ 1268f0 │ │ │ │ - ldr r0, [pc, #1092] @ 126970 │ │ │ │ + b 125ff8 │ │ │ │ + ldr r3, [pc, #968] @ 12691c │ │ │ │ + ldr r0, [pc, #1092] @ 12699c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #1080] @ 126974 │ │ │ │ + ldr r1, [pc, #1080] @ 1269a0 │ │ │ │ stm sp, {r0, r5} │ │ │ │ - ldr r0, [pc, #1076] @ 126978 │ │ │ │ - ldr r2, [pc, #1020] @ 126944 │ │ │ │ + ldr r0, [pc, #1076] @ 1269a4 │ │ │ │ + ldr r2, [pc, #1020] @ 126970 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 125fcc │ │ │ │ - ldr r3, [pc, #916] @ 1268f0 │ │ │ │ - ldr r1, [pc, #992] @ 126940 │ │ │ │ + b 125ff8 │ │ │ │ + ldr r3, [pc, #916] @ 12691c │ │ │ │ + ldr r1, [pc, #992] @ 12696c │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r3, [pc, #1044] @ 12697c │ │ │ │ + ldr r3, [pc, #1044] @ 1269a8 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r2, [pc, #1036] @ 126980 │ │ │ │ - ldr r0, [pc, #1036] @ 126984 │ │ │ │ + ldr r2, [pc, #1036] @ 1269ac │ │ │ │ + ldr r0, [pc, #1036] @ 1269b0 │ │ │ │ str r1, [sp] │ │ │ │ - ldr r1, [pc, #1032] @ 126988 │ │ │ │ + ldr r1, [pc, #1032] @ 1269b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 125fcc │ │ │ │ + b 125ff8 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [pc, #884] @ 126920 │ │ │ │ + ldr r3, [pc, #884] @ 12694c │ │ │ │ ldr r2, [r6, r3] │ │ │ │ cmp r7, r2 │ │ │ │ - beq 12631c │ │ │ │ + beq 126348 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 1268c0 │ │ │ │ + beq 1268ec │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 126160 │ │ │ │ - b 126168 │ │ │ │ - ldr r3, [pc, #792] @ 1268f0 │ │ │ │ - ldr r1, [pc, #944] @ 12698c │ │ │ │ + bne 12618c │ │ │ │ + b 126194 │ │ │ │ + ldr r3, [pc, #792] @ 12691c │ │ │ │ + ldr r1, [pc, #944] @ 1269b8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #940] @ 126990 │ │ │ │ - ldr r2, [pc, #856] @ 126940 │ │ │ │ + ldr r0, [pc, #940] @ 1269bc │ │ │ │ + ldr r2, [pc, #856] @ 12696c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 125fcc │ │ │ │ - ldr r3, [pc, #752] @ 1268f0 │ │ │ │ - ldr r0, [pc, #912] @ 126994 │ │ │ │ + b 125ff8 │ │ │ │ + ldr r3, [pc, #752] @ 12691c │ │ │ │ + ldr r0, [pc, #912] @ 1269c0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #900] @ 126998 │ │ │ │ + ldr r1, [pc, #900] @ 1269c4 │ │ │ │ stm sp, {r0, r5} │ │ │ │ - ldr r0, [pc, #896] @ 12699c │ │ │ │ - ldr r2, [pc, #800] @ 126940 │ │ │ │ + ldr r0, [pc, #896] @ 1269c8 │ │ │ │ + ldr r2, [pc, #800] @ 12696c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 125fcc │ │ │ │ + b 125ff8 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 126198 │ │ │ │ + b 1261c4 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1261c8 │ │ │ │ + b 1261f4 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1261f0 │ │ │ │ - ldr r3, [pc, #664] @ 1268f0 │ │ │ │ - ldr r0, [pc, #836] @ 1269a0 │ │ │ │ + b 12621c │ │ │ │ + ldr r3, [pc, #664] @ 12691c │ │ │ │ + ldr r0, [pc, #836] @ 1269cc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ - ldr r1, [pc, #824] @ 1269a4 │ │ │ │ + ldr r1, [pc, #824] @ 1269d0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #816] @ 1269a8 │ │ │ │ - ldr r2, [pc, #816] @ 1269ac │ │ │ │ + ldr r0, [pc, #816] @ 1269d4 │ │ │ │ + ldr r2, [pc, #816] @ 1269d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 126590 │ │ │ │ - ldr r3, [pc, #608] @ 1268f0 │ │ │ │ - ldr r1, [pc, #796] @ 1269b0 │ │ │ │ + b 1265bc │ │ │ │ + ldr r3, [pc, #608] @ 12691c │ │ │ │ + ldr r1, [pc, #796] @ 1269dc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #792] @ 1269b4 │ │ │ │ - ldr r2, [pc, #780] @ 1269ac │ │ │ │ + ldr r0, [pc, #792] @ 1269e0 │ │ │ │ + ldr r2, [pc, #780] @ 1269d8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 126590 │ │ │ │ - ldr r3, [pc, #568] @ 1268f0 │ │ │ │ - ldr r1, [pc, #764] @ 1269b8 │ │ │ │ + b 1265bc │ │ │ │ + ldr r3, [pc, #568] @ 12691c │ │ │ │ + ldr r1, [pc, #764] @ 1269e4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #760] @ 1269bc │ │ │ │ - ldr r2, [pc, #740] @ 1269ac │ │ │ │ + ldr r0, [pc, #760] @ 1269e8 │ │ │ │ + ldr r2, [pc, #740] @ 1269d8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 126590 │ │ │ │ - ldr r3, [pc, #528] @ 1268f0 │ │ │ │ - ldr r1, [pc, #732] @ 1269c0 │ │ │ │ + b 1265bc │ │ │ │ + ldr r3, [pc, #528] @ 12691c │ │ │ │ + ldr r1, [pc, #732] @ 1269ec │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #728] @ 1269c4 │ │ │ │ - ldr r2, [pc, #728] @ 1269c8 │ │ │ │ + ldr r0, [pc, #728] @ 1269f0 │ │ │ │ + ldr r2, [pc, #728] @ 1269f4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 126590 │ │ │ │ + b 1265bc │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 126230 │ │ │ │ + b 12625c │ │ │ │ mvn r1, #3 │ │ │ │ bl a7518 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 1267c0 │ │ │ │ + beq 1267ec │ │ │ │ ldr r2, [r9] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 12631c │ │ │ │ - ldr r3, [pc, #444] @ 1268f0 │ │ │ │ - ldr r0, [pc, #660] @ 1269cc │ │ │ │ + beq 126348 │ │ │ │ + ldr r3, [pc, #444] @ 12691c │ │ │ │ + ldr r0, [pc, #660] @ 1269f8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #648] @ 1269d0 │ │ │ │ + ldr r1, [pc, #648] @ 1269fc │ │ │ │ stm sp, {r0, r5} │ │ │ │ - ldr r0, [pc, #644] @ 1269d4 │ │ │ │ - ldr r2, [pc, #644] @ 1269d8 │ │ │ │ + ldr r0, [pc, #644] @ 126a00 │ │ │ │ + ldr r2, [pc, #644] @ 126a04 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 125fcc │ │ │ │ - ldr r3, [pc, #392] @ 1268f0 │ │ │ │ + b 125ff8 │ │ │ │ + ldr r3, [pc, #392] @ 12691c │ │ │ │ mov r0, #408 @ 0x198 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r1, [pc, #616] @ 1269dc │ │ │ │ + ldr r1, [pc, #616] @ 126a08 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #612] @ 1269e0 │ │ │ │ + ldr r3, [pc, #612] @ 126a0c │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #608] @ 1269e4 │ │ │ │ - ldr r0, [pc, #608] @ 1269e8 │ │ │ │ + ldr r2, [pc, #608] @ 126a10 │ │ │ │ + ldr r0, [pc, #608] @ 126a14 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 125fcc │ │ │ │ + b 125ff8 │ │ │ │ bl a4764 │ │ │ │ - b 126258 │ │ │ │ - ldr r3, [pc, #372] @ 126920 │ │ │ │ + b 126284 │ │ │ │ + ldr r3, [pc, #372] @ 12694c │ │ │ │ mvn r2, #-1073741824 @ 0xc0000000 │ │ │ │ str r2, [r7] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 126170 │ │ │ │ - b 12631c │ │ │ │ - ldr r3, [pc, #296] @ 1268f0 │ │ │ │ - ldr r1, [pc, #544] @ 1269ec │ │ │ │ + bne 12619c │ │ │ │ + b 126348 │ │ │ │ + ldr r3, [pc, #296] @ 12691c │ │ │ │ + ldr r1, [pc, #544] @ 126a18 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #540] @ 1269f0 │ │ │ │ - ldr r2, [pc, #512] @ 1269d8 │ │ │ │ + ldr r0, [pc, #540] @ 126a1c │ │ │ │ + ldr r2, [pc, #512] @ 126a04 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 125fcc │ │ │ │ - ldr r3, [pc, #516] @ 1269f4 │ │ │ │ - ldr r1, [pc, #516] @ 1269f8 │ │ │ │ - ldr r0, [pc, #516] @ 1269fc │ │ │ │ + b 125ff8 │ │ │ │ + ldr r3, [pc, #516] @ 126a20 │ │ │ │ + ldr r1, [pc, #516] @ 126a24 │ │ │ │ + ldr r0, [pc, #516] @ 126a28 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #512] @ 126a00 │ │ │ │ + ldr r2, [pc, #512] @ 126a2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #220 @ 0xdc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #496] @ 126a04 │ │ │ │ - ldr r1, [pc, #496] @ 126a08 │ │ │ │ - ldr r0, [pc, #496] @ 126a0c │ │ │ │ + ldr r3, [pc, #496] @ 126a30 │ │ │ │ + ldr r1, [pc, #496] @ 126a34 │ │ │ │ + ldr r0, [pc, #496] @ 126a38 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #492] @ 126a10 │ │ │ │ + ldr r2, [pc, #492] @ 126a3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #220 @ 0xdc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #476] @ 126a14 │ │ │ │ - ldr r1, [pc, #476] @ 126a18 │ │ │ │ - ldr r0, [pc, #476] @ 126a1c │ │ │ │ + ldr r3, [pc, #476] @ 126a40 │ │ │ │ + ldr r1, [pc, #476] @ 126a44 │ │ │ │ + ldr r0, [pc, #476] @ 126a48 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #472] @ 126a20 │ │ │ │ + ldr r2, [pc, #472] @ 126a4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #220 @ 0xdc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #456] @ 126a24 │ │ │ │ - ldr r1, [pc, #456] @ 126a28 │ │ │ │ - ldr r0, [pc, #456] @ 126a2c │ │ │ │ + ldr r3, [pc, #456] @ 126a50 │ │ │ │ + ldr r1, [pc, #456] @ 126a54 │ │ │ │ + ldr r0, [pc, #456] @ 126a58 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #452] @ 126a30 │ │ │ │ + ldr r2, [pc, #452] @ 126a5c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #220 @ 0xdc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #436] @ 126a34 │ │ │ │ - ldr r1, [pc, #436] @ 126a38 │ │ │ │ - ldr r0, [pc, #436] @ 126a3c │ │ │ │ + ldr r3, [pc, #436] @ 126a60 │ │ │ │ + ldr r1, [pc, #436] @ 126a64 │ │ │ │ + ldr r0, [pc, #436] @ 126a68 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #432] @ 126a40 │ │ │ │ + ldr r2, [pc, #432] @ 126a6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #220 @ 0xdc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #416] @ 126a44 │ │ │ │ - ldr r1, [pc, #416] @ 126a48 │ │ │ │ - ldr r0, [pc, #416] @ 126a4c │ │ │ │ + ldr r3, [pc, #416] @ 126a70 │ │ │ │ + ldr r1, [pc, #416] @ 126a74 │ │ │ │ + ldr r0, [pc, #416] @ 126a78 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #412] @ 126a50 │ │ │ │ + ldr r2, [pc, #412] @ 126a7c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #220 @ 0xdc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #396] @ 126a54 │ │ │ │ - ldr r1, [pc, #396] @ 126a58 │ │ │ │ - ldr r0, [pc, #396] @ 126a5c │ │ │ │ + ldr r3, [pc, #396] @ 126a80 │ │ │ │ + ldr r1, [pc, #396] @ 126a84 │ │ │ │ + ldr r0, [pc, #396] @ 126a88 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #392] @ 126a60 │ │ │ │ + ldr r2, [pc, #392] @ 126a8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #220 @ 0xdc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ - eorseq sl, r1, r0, asr #2 │ │ │ │ + eorseq sl, r1, r4, lsl r1 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq fp, sp, r8, asr r8 │ │ │ │ - eoreq r8, sp, r4, ror #23 │ │ │ │ + eoreq fp, sp, r4, ror #26 │ │ │ │ + strdeq r9, [sp], -r0 @ │ │ │ │ andeq r0, r0, r2, lsl #3 │ │ │ │ - eoreq fp, sp, r8, lsl #16 │ │ │ │ - eoreq fp, sp, r0, lsl #16 │ │ │ │ - ldrdeq r5, [sp], -r4 @ │ │ │ │ - mlaeq sp, r4, fp, r8 │ │ │ │ - eoreq fp, sp, r8, asr #14 │ │ │ │ - ldrdeq r8, [sp], -r4 @ │ │ │ │ + eoreq fp, sp, r4, lsl sp │ │ │ │ + eoreq fp, sp, ip, lsl #26 │ │ │ │ + eoreq r6, sp, r0, ror #3 │ │ │ │ + eoreq r9, sp, r0, lsr #1 │ │ │ │ + eoreq fp, sp, r4, asr ip │ │ │ │ + eoreq r8, sp, r0, ror #31 │ │ │ │ andeq r0, r0, sl, lsl #3 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eoreq fp, sp, r4, lsl r5 │ │ │ │ - eoreq r8, sp, r0, lsr #17 │ │ │ │ + eoreq fp, sp, r0, lsr #20 │ │ │ │ + eoreq r8, sp, ip, lsr #27 │ │ │ │ muleq r0, sl, r1 │ │ │ │ - eoreq fp, sp, r4, ror #9 │ │ │ │ - eoreq r8, sp, r0, ror r8 │ │ │ │ - eoreq fp, sp, r0, lsr #7 │ │ │ │ - eoreq r8, sp, ip, lsr #14 │ │ │ │ + strdeq fp, [sp], -r0 @ │ │ │ │ + eoreq r8, sp, ip, ror sp │ │ │ │ + eoreq fp, sp, ip, lsr #17 │ │ │ │ + eoreq r8, sp, r8, lsr ip │ │ │ │ muleq r0, lr, r1 │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ - eoreq fp, sp, r8, asr r3 │ │ │ │ - eoreq lr, lr, r4, ror ip │ │ │ │ - eoreq r5, sp, r4, lsr #16 │ │ │ │ - eoreq r8, sp, r4, ror #13 │ │ │ │ - eoreq fp, sp, ip, lsl r3 │ │ │ │ - eoreq lr, lr, r8, lsr ip │ │ │ │ - eoreq r5, sp, r8, ror #15 │ │ │ │ - eoreq r8, sp, r8, lsr #13 │ │ │ │ - @ instruction: 0x002db2b8 │ │ │ │ - eoreq r8, sp, r4, asr #12 │ │ │ │ - mlaeq sp, r8, fp, r5 │ │ │ │ - eoreq fp, sp, r4, lsl #5 │ │ │ │ - eoreq r8, sp, r0, lsl r6 │ │ │ │ - eoreq r4, pc, r4, lsr #21 │ │ │ │ - eoreq r5, sp, r0, lsl r7 │ │ │ │ - ldrdeq r8, [sp], -r0 @ │ │ │ │ - eoreq fp, sp, r4, asr #4 │ │ │ │ - eoreq fp, sp, r0, ror #3 │ │ │ │ - eoreq r8, sp, ip, ror #10 │ │ │ │ - eoreq r2, sp, r0, lsl fp │ │ │ │ - eoreq fp, sp, ip, lsr #3 │ │ │ │ - eoreq r8, sp, r8, lsr r5 │ │ │ │ - eoreq r7, sp, r0, ror fp │ │ │ │ - eoreq fp, sp, r0, asr r1 │ │ │ │ + eoreq fp, sp, r4, ror #16 │ │ │ │ + eoreq pc, lr, r0, lsl #3 │ │ │ │ + eoreq r5, sp, r0, lsr sp │ │ │ │ + strdeq r8, [sp], -r0 @ │ │ │ │ + eoreq fp, sp, r8, lsr #16 │ │ │ │ + eoreq pc, lr, r4, asr #2 │ │ │ │ + strdeq r5, [sp], -r4 @ │ │ │ │ + @ instruction: 0x002d8bb4 │ │ │ │ + eoreq fp, sp, r4, asr #15 │ │ │ │ + eoreq r8, sp, r0, asr fp │ │ │ │ + eoreq r6, sp, r4, lsr #1 │ │ │ │ + mlaeq sp, r0, r7, fp │ │ │ │ + eoreq r8, sp, ip, lsl fp │ │ │ │ + @ instruction: 0x002f4fb0 │ │ │ │ + eoreq r5, sp, ip, lsl ip │ │ │ │ ldrdeq r8, [sp], -ip @ │ │ │ │ + eoreq fp, sp, r0, asr r7 │ │ │ │ + eoreq fp, sp, ip, ror #13 │ │ │ │ + eoreq r8, sp, r8, ror sl │ │ │ │ + eoreq r3, sp, ip, lsl r0 │ │ │ │ + @ instruction: 0x002db6b8 │ │ │ │ + eoreq r8, sp, r4, asr #20 │ │ │ │ + eoreq r8, sp, ip, ror r0 │ │ │ │ + eoreq fp, sp, ip, asr r6 │ │ │ │ + eoreq r8, sp, r8, ror #19 │ │ │ │ muleq r0, r2, r1 │ │ │ │ - eoreq fp, sp, r8, lsr #2 │ │ │ │ - @ instruction: 0x002d84b4 │ │ │ │ - eoreq fp, sp, r0, lsl #2 │ │ │ │ - eoreq r8, sp, ip, lsl #9 │ │ │ │ - ldrdeq fp, [sp], -r8 @ │ │ │ │ - eoreq r8, sp, r4, ror #8 │ │ │ │ + eoreq fp, sp, r4, lsr r6 │ │ │ │ + eoreq r8, sp, r0, asr #19 │ │ │ │ + eoreq fp, sp, ip, lsl #12 │ │ │ │ + mlaeq sp, r8, r9, r8 │ │ │ │ + eoreq fp, sp, r4, ror #11 │ │ │ │ + eoreq r8, sp, r0, ror r9 │ │ │ │ muleq r0, r3, r1 │ │ │ │ - eoreq r5, sp, ip, lsl #19 │ │ │ │ - eoreq fp, sp, r8, ror r0 │ │ │ │ - eoreq r8, sp, r4, lsl #8 │ │ │ │ + mlaeq sp, r8, lr, r5 │ │ │ │ + eoreq fp, sp, r4, lsl #11 │ │ │ │ + eoreq r8, sp, r0, lsl r9 │ │ │ │ muleq r0, sp, r1 │ │ │ │ - eoreq fp, sp, ip, lsr r0 │ │ │ │ - eoreq lr, lr, r8, asr r9 │ │ │ │ - eoreq r5, sp, r8, lsl #10 │ │ │ │ - eoreq r8, sp, r8, asr #7 │ │ │ │ - strdeq sl, [sp], -r0 @ │ │ │ │ - eoreq r8, sp, ip, ror r3 │ │ │ │ - eoreq ip, pc, r4, ror r9 @ │ │ │ │ - eoreq lr, ip, r8, ror sl │ │ │ │ - eoreq sl, sp, r4, asr #12 │ │ │ │ - andeq r5, r2, r8, lsr r5 │ │ │ │ - eoreq ip, pc, r0, asr r9 @ │ │ │ │ - eoreq lr, ip, r4, asr sl │ │ │ │ - eoreq r9, sp, r4, ror r3 │ │ │ │ - ldrdeq r5, [r2], -lr │ │ │ │ - eoreq ip, pc, ip, lsr #18 │ │ │ │ - eoreq lr, ip, r0, lsr sl │ │ │ │ - eoreq lr, ip, ip, asr #21 │ │ │ │ - andeq r5, r2, r1, asr #9 │ │ │ │ - eoreq ip, pc, r8, lsl #18 │ │ │ │ - eoreq lr, ip, ip, lsl #20 │ │ │ │ - eoreq r9, sp, ip, lsl r4 │ │ │ │ - strdeq r5, [r2], -ip │ │ │ │ - eoreq ip, pc, r4, ror #17 │ │ │ │ - eoreq lr, ip, r8, ror #19 │ │ │ │ - eoreq r9, sp, ip, asr r7 │ │ │ │ - andeq r5, r2, r1, lsl #10 │ │ │ │ - eoreq ip, pc, r0, asr #17 │ │ │ │ - eoreq lr, ip, r4, asr #19 │ │ │ │ - eoreq r8, sp, ip, ror r4 │ │ │ │ - andeq r5, r2, pc, asr r5 │ │ │ │ - mlaeq pc, ip, r8, ip @ │ │ │ │ - eoreq lr, ip, r0, lsr #19 │ │ │ │ - eoreq r9, sp, r0, lsr #14 │ │ │ │ - andeq r5, r2, r7, lsl #10 │ │ │ │ + eoreq fp, sp, r8, asr #10 │ │ │ │ + eoreq lr, lr, r4, ror #28 │ │ │ │ + eoreq r5, sp, r4, lsl sl │ │ │ │ + ldrdeq r8, [sp], -r4 @ │ │ │ │ + strdeq fp, [sp], -ip @ │ │ │ │ + eoreq r8, sp, r8, lsl #17 │ │ │ │ + eoreq ip, pc, r0, lsl #29 │ │ │ │ + eoreq lr, ip, r4, lsl #31 │ │ │ │ + eoreq sl, sp, r0, asr fp │ │ │ │ + andeq r5, r2, r0, lsr r5 │ │ │ │ + eoreq ip, pc, ip, asr lr @ │ │ │ │ + eoreq lr, ip, r0, ror #30 │ │ │ │ + eoreq r9, sp, r0, lsl #17 │ │ │ │ + ldrdeq r5, [r2], -r6 │ │ │ │ + eoreq ip, pc, r8, lsr lr @ │ │ │ │ + eoreq lr, ip, ip, lsr pc │ │ │ │ + ldrdeq lr, [ip], -r8 @ │ │ │ │ + @ instruction: 0x000254b9 │ │ │ │ + eoreq ip, pc, r4, lsl lr @ │ │ │ │ + eoreq lr, ip, r8, lsl pc │ │ │ │ + eoreq r9, sp, r8, lsr #18 │ │ │ │ + strdeq r5, [r2], -r4 │ │ │ │ + strdeq ip, [pc], -r0 @ │ │ │ │ + strdeq lr, [ip], -r4 @ │ │ │ │ + eoreq r9, sp, r8, ror #24 │ │ │ │ + strdeq r5, [r2], -r9 │ │ │ │ + eoreq ip, pc, ip, asr #27 │ │ │ │ + ldrdeq lr, [ip], -r0 @ │ │ │ │ + eoreq r8, sp, r8, lsl #19 │ │ │ │ + andeq r5, r2, r7, asr r5 │ │ │ │ + eoreq ip, pc, r8, lsr #27 │ │ │ │ + eoreq lr, ip, ip, lsr #29 │ │ │ │ + eoreq r9, sp, ip, lsr #24 │ │ │ │ + strdeq r5, [r2], -pc @ │ │ │ │ │ │ │ │ -00126a64 : │ │ │ │ +00126a90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #308] @ 126bbc │ │ │ │ + ldr ip, [pc, #308] @ 126be8 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #300] @ 126bc0 │ │ │ │ + ldr r3, [pc, #300] @ 126bec │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #276] @ 126bc4 │ │ │ │ + ldr r3, [pc, #276] @ 126bf0 │ │ │ │ add ip, sp, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2112 @ 0x840 │ │ │ │ str ip, [sp] │ │ │ │ bl a3100 │ │ │ │ - ldr r5, [pc, #256] @ 126bc8 │ │ │ │ + ldr r5, [pc, #256] @ 126bf4 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 126ba0 │ │ │ │ - ldr r3, [pc, #244] @ 126bcc │ │ │ │ + beq 126bcc │ │ │ │ + ldr r3, [pc, #244] @ 126bf8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 126b6c │ │ │ │ - ldr r3, [pc, #224] @ 126bd0 │ │ │ │ + bne 126b98 │ │ │ │ + ldr r3, [pc, #224] @ 126bfc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 126ba8 │ │ │ │ + bne 126bd4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 125e90 │ │ │ │ + bl 125ebc │ │ │ │ cmp r0, #2 │ │ │ │ - beq 126ba0 │ │ │ │ + beq 126bcc │ │ │ │ cmp r0, #0 │ │ │ │ - bne 126b60 │ │ │ │ - ldr r3, [pc, #176] @ 126bd4 │ │ │ │ + bne 126b8c │ │ │ │ + ldr r3, [pc, #176] @ 126c00 │ │ │ │ ldr r0, [r5, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #156] @ 126bd8 │ │ │ │ - ldr r3, [pc, #128] @ 126bc0 │ │ │ │ + ldr r2, [pc, #156] @ 126c04 │ │ │ │ + ldr r3, [pc, #128] @ 126bec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 126bb8 │ │ │ │ + bne 126be4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r3, [pc, #116] @ 126bdc │ │ │ │ + ldr r3, [pc, #116] @ 126c08 │ │ │ │ ldr r0, [r5, r3] │ │ │ │ - b 126b24 │ │ │ │ - ldr r0, [pc, #108] @ 126be0 │ │ │ │ + b 126b50 │ │ │ │ + ldr r0, [pc, #108] @ 126c0c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #96] @ 126be4 │ │ │ │ - ldr r1, [pc, #96] @ 126be8 │ │ │ │ + ldr r3, [pc, #96] @ 126c10 │ │ │ │ + ldr r1, [pc, #96] @ 126c14 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #92] @ 126bec │ │ │ │ + ldr r0, [pc, #92] @ 126c18 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #380 @ 0x17c │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 126b34 │ │ │ │ - ldr r0, [pc, #64] @ 126bf0 │ │ │ │ + b 126b60 │ │ │ │ + ldr r0, [pc, #64] @ 126c1c │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - b 126b7c │ │ │ │ + b 126ba8 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq r9, r1, r8, ror #10 │ │ │ │ + eorseq r9, r1, ip, lsr r5 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq lr, r2, r8, asr r0 │ │ │ │ - eorseq r9, r1, r4, lsr r5 │ │ │ │ + eorseq lr, r2, ip, lsr #32 │ │ │ │ + eorseq r9, r1, r8, lsl #10 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ - @ instruction: 0x003194bc │ │ │ │ + mlaseq r1, r0, r4, r9 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq r5, sp, r0, lsl r1 │ │ │ │ + eoreq r5, sp, ip, lsl r6 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq sl, sp, r8, lsr ip │ │ │ │ - eoreq r7, sp, r4, asr #31 │ │ │ │ - eoreq r5, sp, r8, lsl r5 │ │ │ │ + eoreq fp, sp, r4, asr #2 │ │ │ │ + ldrdeq r8, [sp], -r0 @ │ │ │ │ + eoreq r5, sp, r4, lsr #20 │ │ │ │ │ │ │ │ -00126bf4 : │ │ │ │ +00126c20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ - ldr r8, [pc, #508] @ 126e0c │ │ │ │ + ldr r8, [pc, #508] @ 126e38 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ - beq 126d0c │ │ │ │ + beq 126d38 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r0, r1 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - bl 125e8c │ │ │ │ + bl 125eb8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 4fb5c │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 126d54 │ │ │ │ + beq 126d80 │ │ │ │ mov r0, r6 │ │ │ │ bl aaa68 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl a8850 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 126c84 │ │ │ │ + beq 126cb0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 126d00 │ │ │ │ + beq 126d2c │ │ │ │ cmp r6, #0 │ │ │ │ - beq 126de8 │ │ │ │ + beq 126e14 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 126ca8 │ │ │ │ + beq 126cd4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 126cf4 │ │ │ │ + beq 126d20 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 126cc4 │ │ │ │ + beq 126cf0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 126ce8 │ │ │ │ + beq 126d14 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 126d8c │ │ │ │ + beq 126db8 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #33554432 @ 0x2000000 │ │ │ │ - beq 126db4 │ │ │ │ + beq 126de0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 126cc4 │ │ │ │ + b 126cf0 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 126ca8 │ │ │ │ + b 126cd4 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 126c84 │ │ │ │ - ldr r3, [pc, #252] @ 126e10 │ │ │ │ - ldr r0, [pc, #252] @ 126e14 │ │ │ │ + b 126cb0 │ │ │ │ + ldr r3, [pc, #252] @ 126e3c │ │ │ │ + ldr r0, [pc, #252] @ 126e40 │ │ │ │ ldr r2, [r8, r3] │ │ │ │ - ldr r1, [pc, #248] @ 126e18 │ │ │ │ + ldr r1, [pc, #248] @ 126e44 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #244] @ 126e1c │ │ │ │ - ldr r2, [pc, #244] @ 126e20 │ │ │ │ + ldr r3, [pc, #244] @ 126e48 │ │ │ │ + ldr r2, [pc, #244] @ 126e4c │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r0, [pc, #240] @ 126e24 │ │ │ │ + ldr r0, [pc, #240] @ 126e50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r3, [pc, #180] @ 126e10 │ │ │ │ - ldr r1, [pc, #200] @ 126e28 │ │ │ │ + ldr r3, [pc, #180] @ 126e3c │ │ │ │ + ldr r1, [pc, #200] @ 126e54 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r0, [pc, #196] @ 126e2c │ │ │ │ - ldr r2, [pc, #168] @ 126e14 │ │ │ │ + ldr r0, [pc, #196] @ 126e58 │ │ │ │ + ldr r2, [pc, #168] @ 126e40 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ - b 126d44 │ │ │ │ - ldr r3, [pc, #124] @ 126e10 │ │ │ │ - ldr r1, [pc, #152] @ 126e30 │ │ │ │ + b 126d70 │ │ │ │ + ldr r3, [pc, #124] @ 126e3c │ │ │ │ + ldr r1, [pc, #152] @ 126e5c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r0, [pc, #148] @ 126e34 │ │ │ │ - ldr r2, [pc, #112] @ 126e14 │ │ │ │ + ldr r0, [pc, #148] @ 126e60 │ │ │ │ + ldr r2, [pc, #112] @ 126e40 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 126d44 │ │ │ │ - ldr r3, [pc, #84] @ 126e10 │ │ │ │ - ldr r0, [pc, #120] @ 126e38 │ │ │ │ + b 126d70 │ │ │ │ + ldr r3, [pc, #84] @ 126e3c │ │ │ │ + ldr r0, [pc, #120] @ 126e64 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #108] @ 126e3c │ │ │ │ + ldr r1, [pc, #108] @ 126e68 │ │ │ │ stm sp, {r0, r7} │ │ │ │ - ldr r0, [pc, #104] @ 126e40 │ │ │ │ - ldr r2, [pc, #56] @ 126e14 │ │ │ │ + ldr r0, [pc, #104] @ 126e6c │ │ │ │ + ldr r2, [pc, #56] @ 126e40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 126d44 │ │ │ │ - ldr r3, [pc, #84] @ 126e44 │ │ │ │ - ldr r1, [pc, #84] @ 126e48 │ │ │ │ - ldr r0, [pc, #84] @ 126e4c │ │ │ │ + b 126d70 │ │ │ │ + ldr r3, [pc, #84] @ 126e70 │ │ │ │ + ldr r1, [pc, #84] @ 126e74 │ │ │ │ + ldr r0, [pc, #84] @ 126e78 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 126e50 │ │ │ │ + ldr r2, [pc, #80] @ 126e7c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #180 @ 0xb4 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r9, r1, r4, ror #7 │ │ │ │ + @ instruction: 0x003193b8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r3, lsr #3 │ │ │ │ - eoreq sl, sp, r0, lsr #21 │ │ │ │ - strdeq r4, [pc], -r0 @ │ │ │ │ - eoreq r4, sp, ip, asr pc │ │ │ │ - eoreq r7, sp, ip, lsl lr │ │ │ │ - eoreq sl, sp, ip, ror #20 │ │ │ │ - eoreq r7, sp, r8, ror #27 │ │ │ │ - eoreq sl, sp, r4, lsr sl │ │ │ │ - @ instruction: 0x002d7db0 │ │ │ │ - eoreq r2, sp, r4, asr r3 │ │ │ │ - eoreq sl, sp, r0, lsl #20 │ │ │ │ - eoreq r7, sp, ip, ror sp │ │ │ │ - eoreq ip, pc, r4, ror r3 @ │ │ │ │ - eoreq lr, ip, r8, ror r4 │ │ │ │ - eoreq lr, ip, r8, lsl #10 │ │ │ │ - @ instruction: 0x000255b7 │ │ │ │ + eoreq sl, sp, ip, lsr #31 │ │ │ │ + strdeq r4, [pc], -ip @ │ │ │ │ + eoreq r5, sp, r8, ror #8 │ │ │ │ + eoreq r8, sp, r8, lsr #6 │ │ │ │ + eoreq sl, sp, r8, ror pc │ │ │ │ + strdeq r8, [sp], -r4 @ │ │ │ │ + eoreq sl, sp, r0, asr #30 │ │ │ │ + @ instruction: 0x002d82bc │ │ │ │ + eoreq r2, sp, r0, ror #16 │ │ │ │ + eoreq sl, sp, ip, lsl #30 │ │ │ │ + eoreq r8, sp, r8, lsl #5 │ │ │ │ + eoreq ip, pc, r0, lsl #17 │ │ │ │ + eoreq lr, ip, r4, lsl #19 │ │ │ │ + eoreq lr, ip, r4, lsl sl │ │ │ │ + andeq r5, r2, pc, lsr #11 │ │ │ │ │ │ │ │ -00126e54 : │ │ │ │ +00126e80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ - ldr r2, [pc, #2256] @ 12773c │ │ │ │ - ldr r3, [pc, #2256] @ 127740 │ │ │ │ + ldr r2, [pc, #2256] @ 127768 │ │ │ │ + ldr r3, [pc, #2256] @ 12776c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ bl 52d84 │ │ │ │ - ldr r5, [pc, #2224] @ 127744 │ │ │ │ + ldr r5, [pc, #2224] @ 127770 │ │ │ │ add r5, pc, r5 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 127408 │ │ │ │ + beq 127434 │ │ │ │ ldr r7, [r6, #20] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 127478 │ │ │ │ + beq 1274a4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r7] │ │ │ │ bl 52de0 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 12752c │ │ │ │ + beq 127558 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 126eec │ │ │ │ + beq 126f18 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 126eec │ │ │ │ + beq 126f18 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 12737c │ │ │ │ - ldr r3, [pc, #2132] @ 127748 │ │ │ │ + beq 1273a8 │ │ │ │ + ldr r3, [pc, #2132] @ 127774 │ │ │ │ str r8, [r4, #16] │ │ │ │ ldr r8, [r5, r3] │ │ │ │ - ldr r3, [pc, #2124] @ 12774c │ │ │ │ + ldr r3, [pc, #2124] @ 127778 │ │ │ │ ldr r1, [r8, #3376] @ 0xd30 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 50378 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 12758c │ │ │ │ + beq 1275b8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #2 │ │ │ │ add r1, sp, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ bl 50114 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 126f4c │ │ │ │ + beq 126f78 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 127340 │ │ │ │ + beq 12736c │ │ │ │ cmp r9, #0 │ │ │ │ - beq 1275b4 │ │ │ │ + beq 1275e0 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 126f70 │ │ │ │ + beq 126f9c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 12734c │ │ │ │ + beq 127378 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 126f8c │ │ │ │ + beq 126fb8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 127364 │ │ │ │ + beq 127390 │ │ │ │ mov r0, r9 │ │ │ │ bl 50234 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 126fb4 │ │ │ │ + beq 126fe0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 127370 │ │ │ │ + beq 12739c │ │ │ │ cmp r7, #0 │ │ │ │ - beq 1275dc │ │ │ │ + beq 127608 │ │ │ │ add r8, r8, #4096 @ 0x1000 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd54 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 12762c │ │ │ │ + beq 127658 │ │ │ │ ldr r3, [sl, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 127164 │ │ │ │ - ldr r2, [pc, #1896] @ 127750 │ │ │ │ + beq 127190 │ │ │ │ + ldr r2, [pc, #1896] @ 12777c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 127714 │ │ │ │ - ldr r2, [pc, #1884] @ 127754 │ │ │ │ + beq 127740 │ │ │ │ + ldr r2, [pc, #1884] @ 127780 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 127738 │ │ │ │ + beq 127764 │ │ │ │ ldr r3, [sl, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 127164 │ │ │ │ + bne 127190 │ │ │ │ ldr r9, [sl, #12] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 127164 │ │ │ │ + beq 127190 │ │ │ │ ldr r4, [sl, #16] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 127164 │ │ │ │ + beq 127190 │ │ │ │ ldr r2, [r9] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 127384 │ │ │ │ + beq 1273b0 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r9] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1273c8 │ │ │ │ + beq 1273f4 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4] │ │ │ │ ldr r2, [sl] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 127430 │ │ │ │ + beq 12745c │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [sl] │ │ │ │ - beq 1273e4 │ │ │ │ + beq 127410 │ │ │ │ ldr r2, [r9] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12707c │ │ │ │ + beq 1270a8 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r9] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1273a0 │ │ │ │ + beq 1273cc │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4] │ │ │ │ ldr r2, [r9] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1270b0 │ │ │ │ + beq 1270dc │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r9] │ │ │ │ - beq 127310 │ │ │ │ + beq 12733c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1270c8 │ │ │ │ + beq 1270f4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 12731c │ │ │ │ + beq 127348 │ │ │ │ ldr r1, [r8, #2928] @ 0xb70 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd9c │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 1270f8 │ │ │ │ + beq 127124 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 127328 │ │ │ │ + beq 127354 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 127440 │ │ │ │ + beq 12746c │ │ │ │ mov r0, sl │ │ │ │ bl 50138 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 127128 │ │ │ │ + beq 127154 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 127334 │ │ │ │ + beq 127360 │ │ │ │ cmp r9, #0 │ │ │ │ - blt 1274c0 │ │ │ │ + blt 1274ec │ │ │ │ and r9, r9, #255 @ 0xff │ │ │ │ cmp r9, #0 │ │ │ │ - beq 1271ec │ │ │ │ + beq 127218 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 126fc0 │ │ │ │ + beq 126fec │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 126fc0 │ │ │ │ + bne 126fec │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 126fc0 │ │ │ │ - ldr r0, [pc, #1516] @ 127758 │ │ │ │ + b 126fec │ │ │ │ + ldr r0, [pc, #1516] @ 127784 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 127190 │ │ │ │ + beq 1271bc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 1273f0 │ │ │ │ - ldr r3, [pc, #1476] @ 12775c │ │ │ │ - ldr r1, [pc, #1476] @ 127760 │ │ │ │ + beq 12741c │ │ │ │ + ldr r3, [pc, #1476] @ 127788 │ │ │ │ + ldr r1, [pc, #1476] @ 12778c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1472] @ 127764 │ │ │ │ + ldr r0, [pc, #1472] @ 127790 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #251 @ 0xfb │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, #2 │ │ │ │ - ldr r2, [pc, #1440] @ 127768 │ │ │ │ - ldr r3, [pc, #1396] @ 127740 │ │ │ │ + ldr r2, [pc, #1440] @ 127794 │ │ │ │ + ldr r3, [pc, #1396] @ 12776c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 1276ec │ │ │ │ + bne 127718 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 50294 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 127214 │ │ │ │ + beq 127240 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 1273fc │ │ │ │ + beq 127428 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 127604 │ │ │ │ + beq 127630 │ │ │ │ ldr r3, [sl, #8] │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 1272e8 │ │ │ │ + beq 127314 │ │ │ │ cmp r3, #0 │ │ │ │ - ble 1272e8 │ │ │ │ + ble 127314 │ │ │ │ mov fp, #0 │ │ │ │ mov r3, fp │ │ │ │ ldr r2, [sl, #12] │ │ │ │ asr r3, r3, #1 │ │ │ │ ldr r4, [r2, r3, lsl #2] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 1276f0 │ │ │ │ + beq 12771c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - ldr r3, [pc, #1284] @ 12776c │ │ │ │ + ldr r3, [pc, #1284] @ 127798 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 1274e8 │ │ │ │ + bne 127514 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 126bf4 │ │ │ │ + bl 126c20 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 1272a4 │ │ │ │ + beq 1272d0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 1273b0 │ │ │ │ + beq 1273dc │ │ │ │ cmp r9, #0 │ │ │ │ - beq 127564 │ │ │ │ + beq 127590 │ │ │ │ ldr r3, [r9] │ │ │ │ ldr r4, [r9, #8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1272cc │ │ │ │ + beq 1272f8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 1273bc │ │ │ │ + beq 1273e8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bne 127688 │ │ │ │ + bne 1276b4 │ │ │ │ ldr r3, [sl, #8] │ │ │ │ add fp, fp, #2 │ │ │ │ cmp fp, r3, lsl #1 │ │ │ │ mov r3, fp │ │ │ │ - blt 12723c │ │ │ │ + blt 127268 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 126fc0 │ │ │ │ + beq 126fec │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - bne 126fc0 │ │ │ │ + bne 126fec │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 126fc0 │ │ │ │ + b 126fec │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1270ac │ │ │ │ + b 1270d8 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1270c8 │ │ │ │ + b 1270f4 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1270f8 │ │ │ │ + b 127124 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 127128 │ │ │ │ + b 127154 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 126f4c │ │ │ │ + b 126f78 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 126f7c │ │ │ │ - b 126f8c │ │ │ │ + bne 126fa8 │ │ │ │ + b 126fb8 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 126f8c │ │ │ │ + b 126fb8 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 126fb4 │ │ │ │ + b 126fe0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 126eec │ │ │ │ + b 126f18 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 127044 │ │ │ │ + bne 127070 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 1273d4 │ │ │ │ - b 1270c8 │ │ │ │ + bne 127400 │ │ │ │ + b 1270f4 │ │ │ │ ldr r2, [r9] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 12709c │ │ │ │ - b 1270c8 │ │ │ │ + bne 1270c8 │ │ │ │ + b 1270f4 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1272a4 │ │ │ │ + b 1272d0 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1272cc │ │ │ │ + b 1272f8 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12767c │ │ │ │ + beq 1276a8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - bne 127068 │ │ │ │ + bne 127094 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 127068 │ │ │ │ + b 127094 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 127190 │ │ │ │ + b 1271bc │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 127214 │ │ │ │ - ldr r3, [pc, #844] @ 12775c │ │ │ │ - ldr r1, [pc, #860] @ 127770 │ │ │ │ + b 127240 │ │ │ │ + ldr r3, [pc, #844] @ 127788 │ │ │ │ + ldr r1, [pc, #860] @ 12779c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #856] @ 127774 │ │ │ │ + ldr r0, [pc, #856] @ 1277a0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #249 @ 0xf9 │ │ │ │ bl b6f00 │ │ │ │ - b 1271bc │ │ │ │ + b 1271e8 │ │ │ │ ldr r2, [r9] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 127074 │ │ │ │ - b 127080 │ │ │ │ - ldr r3, [pc, #788] @ 12775c │ │ │ │ - ldr r1, [pc, #812] @ 127778 │ │ │ │ + bne 1270a0 │ │ │ │ + b 1270ac │ │ │ │ + ldr r3, [pc, #788] @ 127788 │ │ │ │ + ldr r1, [pc, #812] @ 1277a4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #808] @ 12777c │ │ │ │ + ldr r0, [pc, #808] @ 1277a8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #254 @ 0xfe │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 1271bc │ │ │ │ - ldr r3, [pc, #732] @ 12775c │ │ │ │ + b 1271e8 │ │ │ │ + ldr r3, [pc, #732] @ 127788 │ │ │ │ mov r1, #252 @ 0xfc │ │ │ │ ldr r2, [r5, r3] │ │ │ │ - ldr r3, [pc, #756] @ 127780 │ │ │ │ + ldr r3, [pc, #756] @ 1277ac │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #744] @ 127784 │ │ │ │ - ldr r1, [pc, #744] @ 127788 │ │ │ │ - ldr r0, [pc, #744] @ 12778c │ │ │ │ + ldr r2, [pc, #744] @ 1277b0 │ │ │ │ + ldr r1, [pc, #744] @ 1277b4 │ │ │ │ + ldr r0, [pc, #744] @ 1277b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 1271bc │ │ │ │ - ldr r3, [pc, #660] @ 12775c │ │ │ │ - ldr r1, [pc, #708] @ 127790 │ │ │ │ + b 1271e8 │ │ │ │ + ldr r3, [pc, #660] @ 127788 │ │ │ │ + ldr r1, [pc, #708] @ 1277bc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #704] @ 127794 │ │ │ │ + ldr r0, [pc, #704] @ 1277c0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #254 @ 0xfe │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 127464 │ │ │ │ - ldr r3, [pc, #620] @ 12775c │ │ │ │ - ldr r2, [pc, #676] @ 127798 │ │ │ │ + b 127490 │ │ │ │ + ldr r3, [pc, #620] @ 127788 │ │ │ │ + ldr r2, [pc, #676] @ 1277c4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #672] @ 12779c │ │ │ │ - ldr r0, [pc, #672] @ 1277a0 │ │ │ │ + ldr r1, [pc, #672] @ 1277c8 │ │ │ │ + ldr r0, [pc, #672] @ 1277cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, r4} │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #652] @ 1277a4 │ │ │ │ + ldr r2, [pc, #652] @ 1277d0 │ │ │ │ bl d8818 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ - b 1271bc │ │ │ │ - ldr r3, [pc, #552] @ 12775c │ │ │ │ - ldr r1, [pc, #624] @ 1277a8 │ │ │ │ + b 1271e8 │ │ │ │ + ldr r3, [pc, #552] @ 127788 │ │ │ │ + ldr r1, [pc, #624] @ 1277d4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #620] @ 1277ac │ │ │ │ + ldr r0, [pc, #620] @ 1277d8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #252 @ 0xfc │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 1271bc │ │ │ │ - ldr r3, [pc, #496] @ 12775c │ │ │ │ - ldr r1, [pc, #576] @ 1277b0 │ │ │ │ + b 1271e8 │ │ │ │ + ldr r3, [pc, #496] @ 127788 │ │ │ │ + ldr r1, [pc, #576] @ 1277dc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #572] @ 1277b4 │ │ │ │ + ldr r0, [pc, #572] @ 1277e0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 127518 │ │ │ │ - ldr r3, [pc, #456] @ 12775c │ │ │ │ - ldr r1, [pc, #544] @ 1277b8 │ │ │ │ + b 127544 │ │ │ │ + ldr r3, [pc, #456] @ 127788 │ │ │ │ + ldr r1, [pc, #544] @ 1277e4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #540] @ 1277bc │ │ │ │ + ldr r0, [pc, #540] @ 1277e8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #251 @ 0xfb │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 127464 │ │ │ │ - ldr r3, [pc, #416] @ 12775c │ │ │ │ - ldr r1, [pc, #512] @ 1277c0 │ │ │ │ + b 127490 │ │ │ │ + ldr r3, [pc, #416] @ 127788 │ │ │ │ + ldr r1, [pc, #512] @ 1277ec │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #508] @ 1277c4 │ │ │ │ + ldr r0, [pc, #508] @ 1277f0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #251 @ 0xfb │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 127464 │ │ │ │ - ldr r3, [pc, #376] @ 12775c │ │ │ │ - ldr r1, [pc, #480] @ 1277c8 │ │ │ │ + b 127490 │ │ │ │ + ldr r3, [pc, #376] @ 127788 │ │ │ │ + ldr r1, [pc, #480] @ 1277f4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #476] @ 1277cc │ │ │ │ + ldr r0, [pc, #476] @ 1277f8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #251 @ 0xfb │ │ │ │ bl b6f00 │ │ │ │ - b 1271bc │ │ │ │ - ldr r3, [pc, #336] @ 12775c │ │ │ │ - ldr r1, [pc, #448] @ 1277d0 │ │ │ │ + b 1271e8 │ │ │ │ + ldr r3, [pc, #336] @ 127788 │ │ │ │ + ldr r1, [pc, #448] @ 1277fc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #444] @ 1277d4 │ │ │ │ + ldr r0, [pc, #444] @ 127800 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ bl b6f00 │ │ │ │ - b 1271b4 │ │ │ │ + b 1271e0 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 127648 │ │ │ │ + beq 127674 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 1276c8 │ │ │ │ + beq 1276f4 │ │ │ │ bl 50048 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1271c0 │ │ │ │ - ldr r3, [pc, #256] @ 12775c │ │ │ │ - ldr r1, [pc, #376] @ 1277d8 │ │ │ │ + beq 1271ec │ │ │ │ + ldr r3, [pc, #256] @ 127788 │ │ │ │ + ldr r1, [pc, #376] @ 127804 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #372] @ 1277dc │ │ │ │ + ldr r0, [pc, #372] @ 127808 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #251 @ 0xfb │ │ │ │ bl b6f00 │ │ │ │ - b 1271bc │ │ │ │ + b 1271e8 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 127074 │ │ │ │ - b 1270c8 │ │ │ │ + bne 1270a0 │ │ │ │ + b 1270f4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1276a4 │ │ │ │ + beq 1276d0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 1276d4 │ │ │ │ + beq 127700 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1276c0 │ │ │ │ + beq 1276ec │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 1276e0 │ │ │ │ + beq 12770c │ │ │ │ mov r0, #1 │ │ │ │ - b 1271c0 │ │ │ │ + b 1271ec │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 127648 │ │ │ │ + b 127674 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1276a4 │ │ │ │ + b 1276d0 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1276c0 │ │ │ │ + b 1276ec │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #232] @ 1277e0 │ │ │ │ - ldr r1, [pc, #232] @ 1277e4 │ │ │ │ - ldr r0, [pc, #232] @ 1277e8 │ │ │ │ + ldr r3, [pc, #232] @ 12780c │ │ │ │ + ldr r1, [pc, #232] @ 127810 │ │ │ │ + ldr r0, [pc, #232] @ 127814 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #228] @ 1277ec │ │ │ │ + ldr r2, [pc, #228] @ 127818 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #140 @ 0x8c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #212] @ 1277f0 │ │ │ │ - ldr r1, [pc, #212] @ 1277f4 │ │ │ │ - ldr r0, [pc, #212] @ 1277f8 │ │ │ │ + ldr r3, [pc, #212] @ 12781c │ │ │ │ + ldr r1, [pc, #212] @ 127820 │ │ │ │ + ldr r0, [pc, #212] @ 127824 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #208] @ 1277fc │ │ │ │ + ldr r2, [pc, #208] @ 127828 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ - eorseq r9, r1, ip, lsl #3 │ │ │ │ + eorseq r9, r1, r0, ror #2 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r9, r1, r8, ror #2 │ │ │ │ + eorseq r9, r1, ip, lsr r1 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, ip, lsl #16 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - @ instruction: 0x002da6b0 │ │ │ │ + @ instruction: 0x002dabbc │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq sl, sp, r4, asr #12 │ │ │ │ - @ instruction: 0x002d79b0 │ │ │ │ - eorseq r8, r1, r0, lsr lr │ │ │ │ - andeq r0, r0, ip, lsr #8 │ │ │ │ - eoreq sl, sp, ip, asr #7 │ │ │ │ - eoreq r7, sp, r8, lsr r7 │ │ │ │ - mlaeq sp, r4, r3, sl │ │ │ │ - strdeq r7, [sp], -ip @ │ │ │ │ - eoreq sp, lr, ip, lsr ip │ │ │ │ - eoreq r4, sp, ip, ror #15 │ │ │ │ - eoreq sl, sp, r0, asr #6 │ │ │ │ - eoreq r7, sp, ip, lsr #13 │ │ │ │ - eoreq sl, sp, r4, lsl r3 │ │ │ │ - eoreq r7, sp, ip, ror r6 │ │ │ │ - eoreq r4, sp, r8, asr #23 │ │ │ │ - eoreq sl, sp, r4, ror #5 │ │ │ │ - eoreq r7, sp, ip, asr #12 │ │ │ │ + eoreq sl, sp, r0, asr fp │ │ │ │ + @ instruction: 0x002d7ebc │ │ │ │ + eorseq r8, r1, r4, lsl #28 │ │ │ │ + andeq r0, r0, ip, lsr #8 │ │ │ │ + ldrdeq sl, [sp], -r8 @ │ │ │ │ + eoreq r7, sp, r4, asr #24 │ │ │ │ + eoreq sl, sp, r0, lsr #17 │ │ │ │ + eoreq r7, sp, r8, lsl #24 │ │ │ │ + eoreq lr, lr, r8, asr #2 │ │ │ │ + strdeq r4, [sp], -r8 @ │ │ │ │ + eoreq sl, sp, ip, asr #16 │ │ │ │ + @ instruction: 0x002d7bb8 │ │ │ │ + eoreq sl, sp, r0, lsr #16 │ │ │ │ + eoreq r7, sp, r8, lsl #23 │ │ │ │ + ldrdeq r5, [sp], -r4 @ │ │ │ │ + strdeq sl, [sp], -r0 @ │ │ │ │ + eoreq r7, sp, r8, asr fp │ │ │ │ andeq r0, r0, r3, lsl #2 │ │ │ │ - eoreq sl, sp, r8, lsr #5 │ │ │ │ - eoreq r7, sp, r0, lsl r6 │ │ │ │ - eoreq sl, sp, r0, ror r2 │ │ │ │ - ldrdeq r7, [sp], -r8 @ │ │ │ │ - eoreq sl, sp, r8, asr #4 │ │ │ │ - @ instruction: 0x002d75b0 │ │ │ │ - eoreq sl, sp, r0, lsr #4 │ │ │ │ - eoreq r7, sp, r8, lsl #11 │ │ │ │ - strdeq sl, [sp], -r8 @ │ │ │ │ - eoreq r7, sp, r4, ror #10 │ │ │ │ - ldrdeq sl, [sp], -r0 @ │ │ │ │ - eoreq r7, sp, ip, lsr r5 │ │ │ │ - eoreq sl, sp, r0, lsl #3 │ │ │ │ - eoreq r7, sp, ip, ror #9 │ │ │ │ - eoreq fp, pc, ip, ror #20 │ │ │ │ - eoreq sp, ip, r0, ror fp │ │ │ │ - eoreq r9, sp, r0, lsr r7 │ │ │ │ - muleq r2, r5, lr │ │ │ │ - eoreq r7, pc, r8, asr sl @ │ │ │ │ - eoreq sp, ip, r4, lsr ip │ │ │ │ - eoreq r0, sp, ip, asr sp │ │ │ │ + @ instruction: 0x002da7b4 │ │ │ │ + eoreq r7, sp, ip, lsl fp │ │ │ │ + eoreq sl, sp, ip, ror r7 │ │ │ │ + eoreq r7, sp, r4, ror #21 │ │ │ │ + eoreq sl, sp, r4, asr r7 │ │ │ │ + @ instruction: 0x002d7abc │ │ │ │ + eoreq sl, sp, ip, lsr #14 │ │ │ │ + mlaeq sp, r4, sl, r7 │ │ │ │ + eoreq sl, sp, r4, lsl #14 │ │ │ │ + eoreq r7, sp, r0, ror sl │ │ │ │ + ldrdeq sl, [sp], -ip @ │ │ │ │ + eoreq r7, sp, r8, asr #20 │ │ │ │ + eoreq sl, sp, ip, lsl #13 │ │ │ │ + strdeq r7, [sp], -r8 @ │ │ │ │ + eoreq fp, pc, r8, ror pc @ │ │ │ │ + eoreq lr, ip, ip, ror r0 │ │ │ │ + eoreq r9, sp, ip, lsr ip │ │ │ │ + andeq r4, r2, sp, lsl #29 │ │ │ │ + eoreq r7, pc, r4, ror #30 │ │ │ │ + eoreq lr, ip, r0, asr #2 │ │ │ │ + eoreq r1, sp, r8, ror #4 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ -00127800 : │ │ │ │ +0012782c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #180] @ 1278d8 │ │ │ │ + ldr r3, [pc, #180] @ 127904 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, ip │ │ │ │ add r3, r3, #2160 @ 0x870 │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #160] @ 1278dc │ │ │ │ + ldr r5, [pc, #160] @ 127908 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1278d0 │ │ │ │ - ldr r3, [pc, #148] @ 1278e0 │ │ │ │ + beq 1278fc │ │ │ │ + ldr r3, [pc, #148] @ 12790c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 12789c │ │ │ │ + bne 1278c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 126e54 │ │ │ │ + bl 126e80 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 1278d0 │ │ │ │ + beq 1278fc │ │ │ │ cmp r0, #0 │ │ │ │ - bne 127890 │ │ │ │ - ldr r3, [pc, #104] @ 1278e4 │ │ │ │ + bne 1278bc │ │ │ │ + ldr r3, [pc, #104] @ 127910 │ │ │ │ ldr r0, [r5, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #80] @ 1278e8 │ │ │ │ + ldr r3, [pc, #80] @ 127914 │ │ │ │ ldr r0, [r5, r3] │ │ │ │ - b 12787c │ │ │ │ - ldr r0, [pc, #72] @ 1278ec │ │ │ │ + b 1278a8 │ │ │ │ + ldr r0, [pc, #72] @ 127918 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #60] @ 1278f0 │ │ │ │ - ldr r1, [pc, #60] @ 1278f4 │ │ │ │ - ldr r0, [pc, #60] @ 1278f8 │ │ │ │ + ldr r3, [pc, #60] @ 12791c │ │ │ │ + ldr r1, [pc, #60] @ 127920 │ │ │ │ + ldr r0, [pc, #60] @ 127924 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #249 @ 0xf9 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eorseq sp, r2, r4, ror #5 │ │ │ │ - eorseq r8, r1, r0, asr #15 │ │ │ │ + @ instruction: 0x0032d2b8 │ │ │ │ + mlaseq r1, r4, r7, r8 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq r4, sp, r0, ror #7 │ │ │ │ + eoreq r4, sp, ip, ror #17 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq r9, sp, ip, lsr #30 │ │ │ │ - mlaeq sp, r4, r2, r7 │ │ │ │ + eoreq sl, sp, r8, lsr r4 │ │ │ │ + eoreq r7, sp, r0, lsr #15 │ │ │ │ │ │ │ │ -001278fc : │ │ │ │ +00127928 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #256] @ 127a20 │ │ │ │ + ldr ip, [pc, #256] @ 127a4c │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #248] @ 127a24 │ │ │ │ + ldr r3, [pc, #248] @ 127a50 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #224] @ 127a28 │ │ │ │ + ldr r3, [pc, #224] @ 127a54 │ │ │ │ add ip, sp, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2208 @ 0x8a0 │ │ │ │ str ip, [sp] │ │ │ │ bl a3100 │ │ │ │ - ldr r5, [pc, #204] @ 127a2c │ │ │ │ + ldr r5, [pc, #204] @ 127a58 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 127a04 │ │ │ │ - ldr r3, [pc, #192] @ 127a30 │ │ │ │ + beq 127a30 │ │ │ │ + ldr r3, [pc, #192] @ 127a5c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 1279d0 │ │ │ │ - ldr r3, [pc, #172] @ 127a34 │ │ │ │ + bne 1279fc │ │ │ │ + ldr r3, [pc, #172] @ 127a60 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 127a0c │ │ │ │ + bne 127a38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 126bf4 │ │ │ │ - ldr r2, [pc, #140] @ 127a38 │ │ │ │ - ldr r3, [pc, #116] @ 127a24 │ │ │ │ + bl 126c20 │ │ │ │ + ldr r2, [pc, #140] @ 127a64 │ │ │ │ + ldr r3, [pc, #116] @ 127a50 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 127a1c │ │ │ │ + bne 127a48 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #100] @ 127a3c │ │ │ │ + ldr r0, [pc, #100] @ 127a68 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #88] @ 127a40 │ │ │ │ - ldr r1, [pc, #88] @ 127a44 │ │ │ │ + ldr r3, [pc, #88] @ 127a6c │ │ │ │ + ldr r1, [pc, #88] @ 127a70 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #84] @ 127a48 │ │ │ │ - ldr r2, [pc, #84] @ 127a4c │ │ │ │ + ldr r0, [pc, #84] @ 127a74 │ │ │ │ + ldr r2, [pc, #84] @ 127a78 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 1279a4 │ │ │ │ - ldr r0, [pc, #60] @ 127a50 │ │ │ │ + b 1279d0 │ │ │ │ + ldr r0, [pc, #60] @ 127a7c │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - b 1279e0 │ │ │ │ + b 127a0c │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x003186d0 │ │ │ │ + eorseq r8, r1, r4, lsr #13 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq sp, r2, r0, asr #3 │ │ │ │ - mlaseq r1, ip, r6, r8 │ │ │ │ + mlaseq r2, r4, r1, sp │ │ │ │ + eorseq r8, r1, r0, ror r6 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ - eorseq r8, r1, ip, asr #12 │ │ │ │ - eoreq r4, sp, ip, lsr #5 │ │ │ │ + eorseq r8, r1, r0, lsr #12 │ │ │ │ + @ instruction: 0x002d47b8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq r9, sp, r0, ror #27 │ │ │ │ - eoreq r7, sp, ip, asr r1 │ │ │ │ + eoreq sl, sp, ip, ror #5 │ │ │ │ + eoreq r7, sp, r8, ror #12 │ │ │ │ andeq r0, r0, r1, lsr #3 │ │ │ │ - @ instruction: 0x002d46b4 │ │ │ │ + eoreq r4, sp, r0, asr #23 │ │ │ │ │ │ │ │ -00127a54 : │ │ │ │ +00127a80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r2, [pc, #1792] @ 12816c │ │ │ │ - ldr r3, [pc, #1792] @ 128170 │ │ │ │ + ldr r2, [pc, #1792] @ 128198 │ │ │ │ + ldr r3, [pc, #1792] @ 12819c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [r0, #20] │ │ │ │ - ldr r7, [pc, #1784] @ 128174 │ │ │ │ + ldr r7, [pc, #1784] @ 1281a0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #24 │ │ │ │ cmp r5, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - beq 127e40 │ │ │ │ + beq 127e6c │ │ │ │ ldr r3, [r5] │ │ │ │ mov r6, r0 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ mov r0, r5 │ │ │ │ bl a7f78 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 127ad4 │ │ │ │ + beq 127b00 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 127d74 │ │ │ │ + beq 127da0 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 127e7c │ │ │ │ - ldr r3, [pc, #1684] @ 128178 │ │ │ │ + beq 127ea8 │ │ │ │ + ldr r3, [pc, #1684] @ 1281a4 │ │ │ │ ldr sl, [r7, r3] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [sl] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 127ea4 │ │ │ │ + bne 127ed0 │ │ │ │ ldr r5, [r6, #24] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 127ed8 │ │ │ │ + beq 127f04 │ │ │ │ ldr r3, [r5] │ │ │ │ mov r0, r4 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ - bl 125e8c │ │ │ │ + bl 125eb8 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 127b38 │ │ │ │ + beq 127b64 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 127d80 │ │ │ │ + beq 127dac │ │ │ │ mov r0, #0 │ │ │ │ bl 4fb5c │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 127f20 │ │ │ │ - ldr r3, [pc, #1580] @ 12817c │ │ │ │ + beq 127f4c │ │ │ │ + ldr r3, [pc, #1580] @ 1281a8 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r9, [r3, #1860] @ 0x744 │ │ │ │ bl aaa68 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #-2147483645 @ 0x80000003 │ │ │ │ add r1, sp, #8 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #16] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp, #12] │ │ │ │ bl 501c8 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 127f64 │ │ │ │ + beq 127f90 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 127ba4 │ │ │ │ + beq 127bd0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 127d8c │ │ │ │ + beq 127db8 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 128148 │ │ │ │ + beq 128174 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 127bc8 │ │ │ │ + beq 127bf4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 127d98 │ │ │ │ + beq 127dc4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 127be4 │ │ │ │ + beq 127c10 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 127db0 │ │ │ │ + beq 127ddc │ │ │ │ ldr r3, [r9, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #33554432 @ 0x2000000 │ │ │ │ - beq 127e08 │ │ │ │ + beq 127e34 │ │ │ │ ldr r4, [r6, #24] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 127fa4 │ │ │ │ + beq 127fd0 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r6, #20] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 127fec │ │ │ │ + beq 128018 │ │ │ │ mvn r1, #1 │ │ │ │ bl a7518 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 12803c │ │ │ │ + beq 128068 │ │ │ │ ldr r2, [sl] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 128064 │ │ │ │ - bl 125e8c │ │ │ │ + bne 128090 │ │ │ │ + bl 125eb8 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 127c60 │ │ │ │ + beq 127c8c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 127dd8 │ │ │ │ + beq 127e04 │ │ │ │ mov r0, r6 │ │ │ │ bl aaa68 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl a89d8 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 127c9c │ │ │ │ + beq 127cc8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 127dcc │ │ │ │ + beq 127df8 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 128124 │ │ │ │ + beq 128150 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 127cc0 │ │ │ │ + beq 127cec │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 127de4 │ │ │ │ + beq 127e10 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 128098 │ │ │ │ + beq 1280c4 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #33554432 @ 0x2000000 │ │ │ │ - beq 1280c0 │ │ │ │ + beq 1280ec │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl a8544 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 127d04 │ │ │ │ + beq 127d30 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 127dfc │ │ │ │ + beq 127e28 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 127d20 │ │ │ │ + beq 127d4c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 127df0 │ │ │ │ + beq 127e1c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 1280f8 │ │ │ │ + beq 128124 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 127d44 │ │ │ │ + beq 127d70 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 127f58 │ │ │ │ + beq 127f84 │ │ │ │ mov r0, #1 │ │ │ │ - ldr r2, [pc, #1072] @ 128180 │ │ │ │ - ldr r3, [pc, #1052] @ 128170 │ │ │ │ + ldr r2, [pc, #1072] @ 1281ac │ │ │ │ + ldr r3, [pc, #1052] @ 12819c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 128120 │ │ │ │ + bne 12814c │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 127ad4 │ │ │ │ + b 127b00 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 127b38 │ │ │ │ + b 127b64 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 127ba4 │ │ │ │ + b 127bd0 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 127bd4 │ │ │ │ - b 127be4 │ │ │ │ + bne 127c00 │ │ │ │ + b 127c10 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [r9, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #33554432 @ 0x2000000 │ │ │ │ - bne 127bf4 │ │ │ │ - b 127e08 │ │ │ │ + bne 127c20 │ │ │ │ + b 127e34 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 127c9c │ │ │ │ + b 127cc8 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 127c60 │ │ │ │ + b 127c8c │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 127cc0 │ │ │ │ + b 127cec │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 127d20 │ │ │ │ + b 127d4c │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 127d04 │ │ │ │ - ldr r3, [pc, #884] @ 128184 │ │ │ │ - ldr r0, [pc, #884] @ 128188 │ │ │ │ + b 127d30 │ │ │ │ + ldr r3, [pc, #884] @ 1281b0 │ │ │ │ + ldr r0, [pc, #884] @ 1281b4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #872] @ 12818c │ │ │ │ + ldr r1, [pc, #872] @ 1281b8 │ │ │ │ stm sp, {r0, r9} │ │ │ │ - ldr r0, [pc, #868] @ 128190 │ │ │ │ + ldr r0, [pc, #868] @ 1281bc │ │ │ │ mov r2, #424 @ 0x1a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ mov r0, #2 │ │ │ │ - b 127d48 │ │ │ │ - ldr r3, [pc, #828] @ 128184 │ │ │ │ - ldr r0, [pc, #840] @ 128194 │ │ │ │ + b 127d74 │ │ │ │ + ldr r3, [pc, #828] @ 1281b0 │ │ │ │ + ldr r0, [pc, #840] @ 1281c0 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r1, [pc, #836] @ 128198 │ │ │ │ + ldr r1, [pc, #836] @ 1281c4 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #832] @ 12819c │ │ │ │ + ldr r3, [pc, #832] @ 1281c8 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #828] @ 1281a0 │ │ │ │ - ldr r0, [pc, #828] @ 1281a4 │ │ │ │ + ldr r2, [pc, #828] @ 1281cc │ │ │ │ + ldr r0, [pc, #828] @ 1281d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 127e38 │ │ │ │ - ldr r3, [pc, #768] @ 128184 │ │ │ │ - ldr r1, [pc, #800] @ 1281a8 │ │ │ │ + b 127e64 │ │ │ │ + ldr r3, [pc, #768] @ 1281b0 │ │ │ │ + ldr r1, [pc, #800] @ 1281d4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #796] @ 1281ac │ │ │ │ - ldr r2, [pc, #768] @ 128194 │ │ │ │ + ldr r0, [pc, #796] @ 1281d8 │ │ │ │ + ldr r2, [pc, #768] @ 1281c0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 127e38 │ │ │ │ - ldr r3, [pc, #728] @ 128184 │ │ │ │ - ldr r0, [pc, #768] @ 1281b0 │ │ │ │ + b 127e64 │ │ │ │ + ldr r3, [pc, #728] @ 1281b0 │ │ │ │ + ldr r0, [pc, #768] @ 1281dc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #756] @ 1281b4 │ │ │ │ + ldr r1, [pc, #756] @ 1281e0 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #752] @ 1281b8 │ │ │ │ - ldr r2, [pc, #712] @ 128194 │ │ │ │ + ldr r0, [pc, #752] @ 1281e4 │ │ │ │ + ldr r2, [pc, #712] @ 1281c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 127e38 │ │ │ │ - ldr r3, [pc, #676] @ 128184 │ │ │ │ + b 127e64 │ │ │ │ + ldr r3, [pc, #676] @ 1281b0 │ │ │ │ mov r1, #424 @ 0x1a8 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #720] @ 1281bc │ │ │ │ + ldr r3, [pc, #720] @ 1281e8 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #708] @ 1281c0 │ │ │ │ - ldr r1, [pc, #708] @ 1281c4 │ │ │ │ - ldr r0, [pc, #708] @ 1281c8 │ │ │ │ + ldr r2, [pc, #708] @ 1281ec │ │ │ │ + ldr r1, [pc, #708] @ 1281f0 │ │ │ │ + ldr r0, [pc, #708] @ 1281f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 127e38 │ │ │ │ - ldr r3, [pc, #604] @ 128184 │ │ │ │ - ldr r1, [pc, #672] @ 1281cc │ │ │ │ + b 127e64 │ │ │ │ + ldr r3, [pc, #604] @ 1281b0 │ │ │ │ + ldr r1, [pc, #672] @ 1281f8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #668] @ 1281d0 │ │ │ │ + ldr r0, [pc, #668] @ 1281fc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #424 @ 0x1a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ - b 127e38 │ │ │ │ + b 127e64 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 127d44 │ │ │ │ - ldr r3, [pc, #536] @ 128184 │ │ │ │ - ldr r1, [pc, #612] @ 1281d4 │ │ │ │ + b 127d70 │ │ │ │ + ldr r3, [pc, #536] @ 1281b0 │ │ │ │ + ldr r1, [pc, #612] @ 128200 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #608] @ 1281d8 │ │ │ │ + ldr r0, [pc, #608] @ 128204 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #424 @ 0x1a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 127e38 │ │ │ │ - ldr r3, [pc, #472] @ 128184 │ │ │ │ - ldr r1, [pc, #556] @ 1281dc │ │ │ │ + b 127e64 │ │ │ │ + ldr r3, [pc, #472] @ 1281b0 │ │ │ │ + ldr r1, [pc, #556] @ 128208 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #552] @ 1281e0 │ │ │ │ + ldr r3, [pc, #552] @ 12820c │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r2, [pc, #544] @ 1281e4 │ │ │ │ - ldr r0, [pc, #544] @ 1281e8 │ │ │ │ + ldr r2, [pc, #544] @ 128210 │ │ │ │ + ldr r0, [pc, #544] @ 128214 │ │ │ │ str r1, [sp] │ │ │ │ - ldr r1, [pc, #540] @ 1281ec │ │ │ │ + ldr r1, [pc, #540] @ 128218 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 127e38 │ │ │ │ - ldr r3, [pc, #400] @ 128184 │ │ │ │ - ldr r2, [pc, #484] @ 1281dc │ │ │ │ + b 127e64 │ │ │ │ + ldr r3, [pc, #400] @ 1281b0 │ │ │ │ + ldr r2, [pc, #484] @ 128208 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ - ldr r2, [pc, #488] @ 1281f0 │ │ │ │ - ldr r3, [pc, #488] @ 1281f4 │ │ │ │ - ldr r0, [pc, #488] @ 1281f8 │ │ │ │ + ldr r2, [pc, #488] @ 12821c │ │ │ │ + ldr r3, [pc, #488] @ 128220 │ │ │ │ + ldr r0, [pc, #488] @ 128224 │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r1, [pc, #484] @ 1281fc │ │ │ │ + ldr r1, [pc, #484] @ 128228 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 127e38 │ │ │ │ - ldr r3, [pc, #320] @ 128184 │ │ │ │ - ldr r1, [pc, #440] @ 128200 │ │ │ │ + b 127e64 │ │ │ │ + ldr r3, [pc, #320] @ 1281b0 │ │ │ │ + ldr r1, [pc, #440] @ 12822c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #436] @ 128204 │ │ │ │ - ldr r2, [pc, #392] @ 1281dc │ │ │ │ + ldr r0, [pc, #436] @ 128230 │ │ │ │ + ldr r2, [pc, #392] @ 128208 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 128028 │ │ │ │ - ldr r3, [pc, #280] @ 128184 │ │ │ │ - ldr r2, [pc, #408] @ 128208 │ │ │ │ + b 128054 │ │ │ │ + ldr r3, [pc, #280] @ 1281b0 │ │ │ │ + ldr r2, [pc, #408] @ 128234 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #404] @ 12820c │ │ │ │ - ldr r0, [pc, #404] @ 128210 │ │ │ │ + ldr r1, [pc, #404] @ 128238 │ │ │ │ + ldr r0, [pc, #404] @ 12823c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, r5} │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #328] @ 1281dc │ │ │ │ + ldr r2, [pc, #328] @ 128208 │ │ │ │ bl d8818 │ │ │ │ - b 128028 │ │ │ │ - ldr r3, [pc, #228] @ 128184 │ │ │ │ - ldr r1, [pc, #368] @ 128214 │ │ │ │ + b 128054 │ │ │ │ + ldr r3, [pc, #228] @ 1281b0 │ │ │ │ + ldr r1, [pc, #368] @ 128240 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #364] @ 128218 │ │ │ │ - ldr r2, [pc, #300] @ 1281dc │ │ │ │ + ldr r0, [pc, #364] @ 128244 │ │ │ │ + ldr r2, [pc, #300] @ 128208 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 127fe0 │ │ │ │ - ldr r3, [pc, #188] @ 128184 │ │ │ │ - ldr r0, [pc, #336] @ 12821c │ │ │ │ + b 12800c │ │ │ │ + ldr r3, [pc, #188] @ 1281b0 │ │ │ │ + ldr r0, [pc, #336] @ 128248 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - ldr r1, [pc, #324] @ 128220 │ │ │ │ + ldr r1, [pc, #324] @ 12824c │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #316] @ 128224 │ │ │ │ - ldr r2, [pc, #240] @ 1281dc │ │ │ │ + ldr r0, [pc, #316] @ 128250 │ │ │ │ + ldr r2, [pc, #240] @ 128208 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 127fe0 │ │ │ │ - ldr r3, [pc, #132] @ 128184 │ │ │ │ - ldr r1, [pc, #292] @ 128228 │ │ │ │ + b 12800c │ │ │ │ + ldr r3, [pc, #132] @ 1281b0 │ │ │ │ + ldr r1, [pc, #292] @ 128254 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #288] @ 12822c │ │ │ │ - ldr r2, [pc, #204] @ 1281dc │ │ │ │ + ldr r0, [pc, #288] @ 128258 │ │ │ │ + ldr r2, [pc, #204] @ 128208 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 127e38 │ │ │ │ + b 127e64 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #260] @ 128230 │ │ │ │ - ldr r1, [pc, #260] @ 128234 │ │ │ │ - ldr r0, [pc, #260] @ 128238 │ │ │ │ + ldr r3, [pc, #260] @ 12825c │ │ │ │ + ldr r1, [pc, #260] @ 128260 │ │ │ │ + ldr r0, [pc, #260] @ 128264 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #256] @ 12823c │ │ │ │ + ldr r2, [pc, #256] @ 128268 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #68 @ 0x44 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #240] @ 128240 │ │ │ │ - ldr r1, [pc, #240] @ 128244 │ │ │ │ - ldr r0, [pc, #240] @ 128248 │ │ │ │ + ldr r3, [pc, #240] @ 12826c │ │ │ │ + ldr r1, [pc, #240] @ 128270 │ │ │ │ + ldr r0, [pc, #240] @ 128274 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #236] @ 12824c │ │ │ │ + ldr r2, [pc, #236] @ 128278 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #68 @ 0x44 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r8, r1, ip, lsl #11 │ │ │ │ + eorseq r8, r1, r0, ror #10 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r8, r1, r4, ror r5 │ │ │ │ + eorseq r8, r1, r8, asr #10 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ muleq r0, r4, r8 │ │ │ │ - eorseq r8, r1, r8, lsr #5 │ │ │ │ + eorseq r8, r1, ip, ror r2 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq r1, sp, r0, lsl #6 │ │ │ │ - eoreq r9, sp, r8, lsl #20 │ │ │ │ - eoreq r6, sp, r8, lsr #26 │ │ │ │ + eoreq r1, sp, ip, lsl #16 │ │ │ │ + eoreq r9, sp, r4, lsl pc │ │ │ │ + eoreq r7, sp, r4, lsr r2 │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ - eoreq r9, sp, r8, asr #19 │ │ │ │ - eoreq sp, lr, r8, ror r2 │ │ │ │ - eoreq r3, sp, r8, lsr #28 │ │ │ │ - eoreq r6, sp, r8, ror #25 │ │ │ │ - eoreq r9, sp, r0, lsr #19 │ │ │ │ - eoreq r6, sp, r0, asr #25 │ │ │ │ - eoreq r4, sp, r4, lsl r2 │ │ │ │ - eoreq r9, sp, ip, ror #18 │ │ │ │ - eoreq r6, sp, ip, lsl #25 │ │ │ │ - eoreq r3, pc, r0, lsr #2 │ │ │ │ - eoreq r3, sp, ip, lsl #27 │ │ │ │ - eoreq r9, sp, ip, lsr #18 │ │ │ │ - eoreq r6, sp, ip, asr #24 │ │ │ │ - eoreq r9, sp, r0, lsl #18 │ │ │ │ - eoreq r6, sp, ip, lsl ip │ │ │ │ - @ instruction: 0x002d98b8 │ │ │ │ - ldrdeq r6, [sp], -r8 @ │ │ │ │ + ldrdeq r9, [sp], -r4 @ │ │ │ │ + eoreq sp, lr, r4, lsl #15 │ │ │ │ + eoreq r4, sp, r4, lsr r3 │ │ │ │ + strdeq r7, [sp], -r4 @ │ │ │ │ + eoreq r9, sp, ip, lsr #29 │ │ │ │ + eoreq r7, sp, ip, asr #3 │ │ │ │ + eoreq r4, sp, r0, lsr #14 │ │ │ │ + eoreq r9, sp, r8, ror lr │ │ │ │ + mlaeq sp, r8, r1, r7 │ │ │ │ + eoreq r3, pc, ip, lsr #12 │ │ │ │ + mlaeq sp, r8, r2, r4 │ │ │ │ + eoreq r9, sp, r8, lsr lr │ │ │ │ + eoreq r7, sp, r8, asr r1 │ │ │ │ + eoreq r9, sp, ip, lsl #28 │ │ │ │ + eoreq r7, sp, r8, lsr #2 │ │ │ │ + eoreq r9, sp, r4, asr #27 │ │ │ │ + eoreq r7, sp, r4, ror #1 │ │ │ │ andeq r0, r0, r9, lsr #3 │ │ │ │ - eoreq r3, pc, r4, asr r0 @ │ │ │ │ - eoreq r3, sp, r0, asr #25 │ │ │ │ - eoreq r6, sp, r0, lsl #23 │ │ │ │ - eoreq r9, sp, r0, ror #16 │ │ │ │ - eoreq r3, sp, r8, ror ip │ │ │ │ - eoreq sp, lr, r8, asr #1 │ │ │ │ - eoreq r6, sp, r8, lsr fp │ │ │ │ - eoreq r9, sp, r8, lsl r8 │ │ │ │ - eoreq r9, sp, r0, ror #15 │ │ │ │ - eoreq r6, sp, r0, lsl #22 │ │ │ │ - eoreq r4, sp, ip, asr #32 │ │ │ │ - @ instruction: 0x002d97b4 │ │ │ │ - ldrdeq r6, [sp], -r0 @ │ │ │ │ - eoreq r9, sp, r4, lsl #15 │ │ │ │ - eoreq r6, sp, r4, lsr #21 │ │ │ │ - eoreq r1, sp, r8, asr #32 │ │ │ │ - eoreq r9, sp, ip, asr #14 │ │ │ │ - eoreq r6, sp, ip, ror #20 │ │ │ │ - eoreq r9, sp, r4, lsr #14 │ │ │ │ - eoreq r6, sp, r4, asr #20 │ │ │ │ - eoreq fp, pc, r8, lsr r0 @ │ │ │ │ - eoreq sp, ip, ip, lsr r1 │ │ │ │ - ldrdeq r7, [sp], -r8 @ │ │ │ │ - andeq r5, r2, r0, asr r6 │ │ │ │ - eoreq fp, pc, r4, lsl r0 @ │ │ │ │ - eoreq sp, ip, r8, lsl r1 │ │ │ │ - eoreq sp, ip, ip, asr #3 │ │ │ │ - andeq r5, r2, fp, lsr #12 │ │ │ │ + eoreq r3, pc, r0, ror #10 │ │ │ │ + eoreq r4, sp, ip, asr #3 │ │ │ │ + eoreq r7, sp, ip, lsl #1 │ │ │ │ + eoreq r9, sp, ip, ror #26 │ │ │ │ + eoreq r4, sp, r4, lsl #3 │ │ │ │ + ldrdeq sp, [lr], -r4 @ │ │ │ │ + eoreq r7, sp, r4, asr #32 │ │ │ │ + eoreq r9, sp, r4, lsr #26 │ │ │ │ + eoreq r9, sp, ip, ror #25 │ │ │ │ + eoreq r7, sp, ip │ │ │ │ + eoreq r4, sp, r8, asr r5 │ │ │ │ + eoreq r9, sp, r0, asr #25 │ │ │ │ + ldrdeq r6, [sp], -ip @ │ │ │ │ + mlaeq sp, r0, ip, r9 │ │ │ │ + @ instruction: 0x002d6fb0 │ │ │ │ + eoreq r1, sp, r4, asr r5 │ │ │ │ + eoreq r9, sp, r8, asr ip │ │ │ │ + eoreq r6, sp, r8, ror pc │ │ │ │ + eoreq r9, sp, r0, lsr ip │ │ │ │ + eoreq r6, sp, r0, asr pc │ │ │ │ + eoreq fp, pc, r4, asr #10 │ │ │ │ + eoreq sp, ip, r8, asr #12 │ │ │ │ + eoreq r7, sp, r4, ror #27 │ │ │ │ + andeq r5, r2, r8, asr #12 │ │ │ │ + eoreq fp, pc, r0, lsr #10 │ │ │ │ + eoreq sp, ip, r4, lsr #12 │ │ │ │ + ldrdeq sp, [ip], -r8 @ │ │ │ │ + andeq r5, r2, r3, lsr #12 │ │ │ │ │ │ │ │ -00128250 : │ │ │ │ +0012827c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #160] @ 128314 │ │ │ │ + ldr r3, [pc, #160] @ 128340 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, ip │ │ │ │ add r3, r3, #2256 @ 0x8d0 │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #140] @ 128318 │ │ │ │ + ldr r5, [pc, #140] @ 128344 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 12830c │ │ │ │ - ldr r3, [pc, #128] @ 12831c │ │ │ │ + beq 128338 │ │ │ │ + ldr r3, [pc, #128] @ 128348 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 1282d8 │ │ │ │ + bne 128304 │ │ │ │ mov r0, r4 │ │ │ │ - bl 127a54 │ │ │ │ + bl 127a80 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 12830c │ │ │ │ - ldr r3, [pc, #92] @ 128320 │ │ │ │ + beq 128338 │ │ │ │ + ldr r3, [pc, #92] @ 12834c │ │ │ │ ldr r0, [r5, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r0, [pc, #68] @ 128324 │ │ │ │ + ldr r0, [pc, #68] @ 128350 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #56] @ 128328 │ │ │ │ - ldr r1, [pc, #56] @ 12832c │ │ │ │ - ldr r0, [pc, #56] @ 128330 │ │ │ │ + ldr r3, [pc, #56] @ 128354 │ │ │ │ + ldr r1, [pc, #56] @ 128358 │ │ │ │ + ldr r0, [pc, #56] @ 12835c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r2, [pc, #52] @ 128334 │ │ │ │ + ldr r2, [pc, #52] @ 128360 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - mlaseq r2, r4, r8, ip │ │ │ │ - eorseq r7, r1, r0, ror sp │ │ │ │ + eorseq ip, r2, r8, ror #16 │ │ │ │ + eorseq r7, r1, r4, asr #26 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eoreq r3, sp, r4, lsr #19 │ │ │ │ + @ instruction: 0x002d3eb0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq r9, sp, r4, lsr r5 │ │ │ │ - eoreq r6, sp, r4, asr r8 │ │ │ │ + eoreq r9, sp, r0, asr #20 │ │ │ │ + eoreq r6, sp, r0, ror #26 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ │ │ │ │ -00128338 : │ │ │ │ +00128364 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr r6, [pc, #268] @ 12845c │ │ │ │ + ldr r6, [pc, #268] @ 128488 │ │ │ │ mov r5, r0 │ │ │ │ - bl 125e8c │ │ │ │ + bl 125eb8 │ │ │ │ cmp r5, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ - beq 12840c │ │ │ │ + beq 128438 │ │ │ │ ldr r3, [r5] │ │ │ │ mov r7, r0 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ mov r0, #2 │ │ │ │ bl 4ffe8 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 1283e0 │ │ │ │ + beq 12840c │ │ │ │ mov r0, r7 │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1283e8 │ │ │ │ - ldr r2, [pc, #188] @ 128460 │ │ │ │ + beq 128414 │ │ │ │ + ldr r2, [pc, #188] @ 12848c │ │ │ │ ldr r2, [r6, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 128438 │ │ │ │ - ldr r2, [pc, #176] @ 128464 │ │ │ │ + beq 128464 │ │ │ │ + ldr r2, [pc, #176] @ 128490 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 128434 │ │ │ │ + beq 128460 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 128430 │ │ │ │ + ble 12845c │ │ │ │ cmp r3, #1 │ │ │ │ str r0, [r4, #12] │ │ │ │ - beq 128430 │ │ │ │ + beq 12845c │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #16] │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl aa8fc │ │ │ │ - b 128384 │ │ │ │ - ldr r3, [pc, #120] @ 128468 │ │ │ │ - ldr r1, [pc, #120] @ 12846c │ │ │ │ - ldr r0, [pc, #120] @ 128470 │ │ │ │ + b 1283b0 │ │ │ │ + ldr r3, [pc, #120] @ 128494 │ │ │ │ + ldr r1, [pc, #120] @ 128498 │ │ │ │ + ldr r0, [pc, #120] @ 12849c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #96] @ 128474 │ │ │ │ - ldr r1, [pc, #96] @ 128478 │ │ │ │ - ldr r0, [pc, #96] @ 12847c │ │ │ │ + ldr r3, [pc, #96] @ 1284a0 │ │ │ │ + ldr r1, [pc, #96] @ 1284a4 │ │ │ │ + ldr r0, [pc, #96] @ 1284a8 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #92] @ 128480 │ │ │ │ + ldr r2, [pc, #92] @ 1284ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #24 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50554 │ │ │ │ bl 504d4 │ │ │ │ - ldr r3, [pc, #68] @ 128484 │ │ │ │ - ldr r1, [pc, #68] @ 128488 │ │ │ │ - ldr r0, [pc, #68] @ 12848c │ │ │ │ + ldr r3, [pc, #68] @ 1284b0 │ │ │ │ + ldr r1, [pc, #68] @ 1284b4 │ │ │ │ + ldr r0, [pc, #68] @ 1284b8 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 128490 │ │ │ │ + ldr r2, [pc, #64] @ 1284bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r7, r1, r0, lsr #25 │ │ │ │ + eorseq r7, r1, r4, ror ip │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eoreq r6, pc, r4, lsl #27 │ │ │ │ - eoreq ip, ip, r4, lsr #31 │ │ │ │ - ldrdeq ip, [ip], -r0 @ │ │ │ │ - eoreq sl, pc, r0, asr sp @ │ │ │ │ - eoreq ip, ip, r4, asr lr │ │ │ │ - @ instruction: 0x002d6db8 │ │ │ │ - strdeq r9, [r3], -r3 │ │ │ │ - eoreq r6, pc, r4, lsr sp @ │ │ │ │ - eoreq ip, ip, r0, lsl pc │ │ │ │ - eoreq r0, sp, r8, lsr r0 │ │ │ │ + mlaeq pc, r0, r2, r7 @ │ │ │ │ + @ instruction: 0x002cd4b0 │ │ │ │ + ldrdeq sp, [ip], -ip @ │ │ │ │ + eoreq fp, pc, ip, asr r2 @ │ │ │ │ + eoreq sp, ip, r0, ror #6 │ │ │ │ + eoreq r7, sp, r4, asr #5 │ │ │ │ + strdeq r9, [r3], -ip │ │ │ │ + eoreq r7, pc, r0, asr #4 │ │ │ │ + eoreq sp, ip, ip, lsl r4 │ │ │ │ + eoreq r0, sp, r4, asr #10 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ -00128494 : │ │ │ │ +001284c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #208] @ 12857c │ │ │ │ + ldr ip, [pc, #208] @ 1285a8 │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ - ldr lr, [pc, #196] @ 128580 │ │ │ │ + ldr lr, [pc, #196] @ 1285ac │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #2304 @ 0x900 │ │ │ │ add ip, sp, #8 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #176] @ 128584 │ │ │ │ + ldr ip, [pc, #176] @ 1285b0 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #168] @ 128588 │ │ │ │ + ldr r4, [pc, #168] @ 1285b4 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ bl a3100 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 128570 │ │ │ │ + beq 12859c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 128540 │ │ │ │ + beq 12856c │ │ │ │ mov r0, r1 │ │ │ │ - bl 128338 │ │ │ │ - ldr r2, [pc, #112] @ 12858c │ │ │ │ - ldr r3, [pc, #100] @ 128584 │ │ │ │ + bl 128364 │ │ │ │ + ldr r2, [pc, #112] @ 1285b8 │ │ │ │ + ldr r3, [pc, #100] @ 1285b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 128578 │ │ │ │ + bne 1285a4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [pc, #72] @ 128590 │ │ │ │ + ldr r0, [pc, #72] @ 1285bc │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #64] @ 128594 │ │ │ │ - ldr r1, [pc, #64] @ 128598 │ │ │ │ - ldr r0, [pc, #64] @ 12859c │ │ │ │ + ldr r3, [pc, #64] @ 1285c0 │ │ │ │ + ldr r1, [pc, #64] @ 1285c4 │ │ │ │ + ldr r0, [pc, #64] @ 1285c8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r2, [pc, #60] @ 1285a0 │ │ │ │ + ldr r2, [pc, #60] @ 1285cc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 128514 │ │ │ │ + b 128540 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq ip, r2, ip, asr r6 │ │ │ │ - eorseq r7, r1, r8, lsr #22 │ │ │ │ + eorseq ip, r2, r0, lsr r6 │ │ │ │ + @ instruction: 0x00317afc │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r7, r1, ip, lsl #22 │ │ │ │ - @ instruction: 0x00317adc │ │ │ │ - eoreq sl, lr, r0, asr r3 │ │ │ │ + eorseq r7, r1, r0, ror #21 │ │ │ │ + @ instruction: 0x00317ab0 │ │ │ │ + eoreq sl, lr, ip, asr r8 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eoreq r9, sp, r8, ror #5 │ │ │ │ - strdeq r6, [sp], -ip @ │ │ │ │ + strdeq r9, [sp], -r4 @ │ │ │ │ + eoreq r6, sp, r8, lsl #30 │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ │ │ │ │ -001285a4 : │ │ │ │ +001285d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r5, r2 │ │ │ │ - bl 128338 │ │ │ │ - ldr r7, [pc, #472] @ 1287a8 │ │ │ │ + bl 128364 │ │ │ │ + ldr r7, [pc, #472] @ 1287d4 │ │ │ │ add r7, pc, r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 1286b4 │ │ │ │ + beq 1286e0 │ │ │ │ mov r0, r5 │ │ │ │ bl 50264 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 1286e4 │ │ │ │ - ldr r3, [pc, #444] @ 1287ac │ │ │ │ + beq 128710 │ │ │ │ + ldr r3, [pc, #444] @ 1287d8 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #312] @ 0x138 │ │ │ │ bl 50378 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 128714 │ │ │ │ + beq 128740 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #536870912 @ 0x20000000 │ │ │ │ - beq 12874c │ │ │ │ + beq 128778 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 128644 │ │ │ │ + beq 128670 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 12869c │ │ │ │ + beq 1286c8 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 128660 │ │ │ │ + beq 12868c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 1286a8 │ │ │ │ + beq 1286d4 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12867c │ │ │ │ + beq 1286a8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 128690 │ │ │ │ + beq 1286bc │ │ │ │ cmp r8, #0 │ │ │ │ movge r0, #1 │ │ │ │ - blt 128780 │ │ │ │ + blt 1287ac │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12867c │ │ │ │ + b 1286a8 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 128644 │ │ │ │ + b 128670 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 128660 │ │ │ │ - ldr r3, [pc, #244] @ 1287b0 │ │ │ │ - ldr r1, [pc, #244] @ 1287b4 │ │ │ │ + b 12868c │ │ │ │ + ldr r3, [pc, #244] @ 1287dc │ │ │ │ + ldr r1, [pc, #244] @ 1287e0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #240] @ 1287b8 │ │ │ │ - ldr r2, [pc, #240] @ 1287bc │ │ │ │ + ldr r0, [pc, #240] @ 1287e4 │ │ │ │ + ldr r2, [pc, #240] @ 1287e8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r3, [pc, #196] @ 1287b0 │ │ │ │ - ldr r1, [pc, #208] @ 1287c0 │ │ │ │ + ldr r3, [pc, #196] @ 1287dc │ │ │ │ + ldr r1, [pc, #208] @ 1287ec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #204] @ 1287c4 │ │ │ │ + ldr r0, [pc, #204] @ 1287f0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #368 @ 0x170 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 1286d8 │ │ │ │ - ldr r3, [pc, #148] @ 1287b0 │ │ │ │ - ldr r1, [pc, #168] @ 1287c8 │ │ │ │ + b 128704 │ │ │ │ + ldr r3, [pc, #148] @ 1287dc │ │ │ │ + ldr r1, [pc, #168] @ 1287f4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #164] @ 1287cc │ │ │ │ + ldr r0, [pc, #164] @ 1287f8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #368 @ 0x170 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 1286d8 │ │ │ │ - ldr r3, [pc, #92] @ 1287b0 │ │ │ │ - ldr r2, [pc, #120] @ 1287d0 │ │ │ │ + b 128704 │ │ │ │ + ldr r3, [pc, #92] @ 1287dc │ │ │ │ + ldr r2, [pc, #120] @ 1287fc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #116] @ 1287d4 │ │ │ │ - ldr r0, [pc, #116] @ 1287d8 │ │ │ │ + ldr r1, [pc, #116] @ 128800 │ │ │ │ + ldr r0, [pc, #116] @ 128804 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, r6} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #368 @ 0x170 │ │ │ │ bl d8818 │ │ │ │ - b 128738 │ │ │ │ - ldr r3, [pc, #40] @ 1287b0 │ │ │ │ - ldr r1, [pc, #80] @ 1287dc │ │ │ │ + b 128764 │ │ │ │ + ldr r3, [pc, #40] @ 1287dc │ │ │ │ + ldr r1, [pc, #80] @ 128808 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #76] @ 1287e0 │ │ │ │ + ldr r0, [pc, #76] @ 12880c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #368 @ 0x170 │ │ │ │ bl b6f00 │ │ │ │ - b 1286d8 │ │ │ │ - eorseq r7, r1, ip, lsr #20 │ │ │ │ + b 128704 │ │ │ │ + eorseq r7, r1, r0, lsl #20 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eoreq r9, sp, ip, lsl #3 │ │ │ │ - mlaeq sp, r4, r8, r6 │ │ │ │ + mlaeq sp, r8, r6, r9 │ │ │ │ + eoreq r6, sp, r0, lsr #27 │ │ │ │ andeq r0, r0, pc, ror #2 │ │ │ │ - eoreq r9, sp, r0, ror #2 │ │ │ │ - eoreq r6, sp, r8, ror #16 │ │ │ │ - eoreq r9, sp, r0, lsr r1 │ │ │ │ - eoreq r6, sp, r4, lsr r8 │ │ │ │ - ldrdeq r2, [sp], -r4 @ │ │ │ │ - strdeq r9, [sp], -r0 @ │ │ │ │ - strdeq r6, [sp], -r4 @ │ │ │ │ - eoreq r9, sp, r4, asr #1 │ │ │ │ - eoreq r6, sp, ip, asr #15 │ │ │ │ + eoreq r9, sp, ip, ror #12 │ │ │ │ + eoreq r6, sp, r4, ror sp │ │ │ │ + eoreq r9, sp, ip, lsr r6 │ │ │ │ + eoreq r6, sp, r0, asr #26 │ │ │ │ + eoreq r3, sp, r0, ror #7 │ │ │ │ + strdeq r9, [sp], -ip @ │ │ │ │ + eoreq r6, sp, r0, lsl #26 │ │ │ │ + ldrdeq r9, [sp], -r0 @ │ │ │ │ + ldrdeq r6, [sp], -r8 @ │ │ │ │ │ │ │ │ -001287e4 : │ │ │ │ +00128810 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #332] @ 128954 │ │ │ │ + ldr ip, [pc, #332] @ 128980 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #324] @ 128958 │ │ │ │ + ldr r3, [pc, #324] @ 128984 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #300] @ 12895c │ │ │ │ + ldr r3, [pc, #300] @ 128988 │ │ │ │ add ip, sp, #16 │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, sp, #12 │ │ │ │ add r3, r3, #2352 @ 0x930 │ │ │ │ str ip, [sp] │ │ │ │ bl a31b0 │ │ │ │ - ldr r5, [pc, #272] @ 128960 │ │ │ │ + ldr r5, [pc, #272] @ 12898c │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 12890c │ │ │ │ - ldr r3, [pc, #260] @ 128964 │ │ │ │ + beq 128938 │ │ │ │ + ldr r3, [pc, #260] @ 128990 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 128914 │ │ │ │ + bne 128940 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 1288dc │ │ │ │ + beq 128908 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 1285a4 │ │ │ │ + bl 1285d0 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 12890c │ │ │ │ - ldr r3, [pc, #200] @ 128968 │ │ │ │ + beq 128938 │ │ │ │ + ldr r3, [pc, #200] @ 128994 │ │ │ │ ldr r0, [r5, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #180] @ 12896c │ │ │ │ - ldr r3, [pc, #156] @ 128958 │ │ │ │ + ldr r2, [pc, #180] @ 128998 │ │ │ │ + ldr r3, [pc, #156] @ 128984 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 128950 │ │ │ │ + bne 12897c │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #140] @ 128970 │ │ │ │ + ldr r0, [pc, #140] @ 12899c │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #132] @ 128974 │ │ │ │ - ldr r1, [pc, #132] @ 128978 │ │ │ │ + ldr r3, [pc, #132] @ 1289a0 │ │ │ │ + ldr r1, [pc, #132] @ 1289a4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #128] @ 12897c │ │ │ │ - ldr r2, [pc, #128] @ 128980 │ │ │ │ + ldr r0, [pc, #128] @ 1289a8 │ │ │ │ + ldr r2, [pc, #128] @ 1289ac │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 1288b0 │ │ │ │ - ldr r3, [pc, #104] @ 128984 │ │ │ │ + b 1288dc │ │ │ │ + ldr r3, [pc, #104] @ 1289b0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 128870 │ │ │ │ - ldr r3, [pc, #88] @ 128988 │ │ │ │ + beq 12889c │ │ │ │ + ldr r3, [pc, #88] @ 1289b4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 128870 │ │ │ │ - ldr r0, [pc, #72] @ 12898c │ │ │ │ + beq 12889c │ │ │ │ + ldr r0, [pc, #72] @ 1289b8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - b 1288e8 │ │ │ │ + b 128914 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq r7, r1, r8, ror #15 │ │ │ │ + @ instruction: 0x003177bc │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - @ instruction: 0x0032c2d4 │ │ │ │ - eorseq r7, r1, ip, lsr #15 │ │ │ │ + eorseq ip, r2, r8, lsr #5 │ │ │ │ + eorseq r7, r1, r0, lsl #15 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r7, r1, r0, asr #14 │ │ │ │ - @ instruction: 0x002e9fb4 │ │ │ │ + eorseq r7, r1, r4, lsl r7 │ │ │ │ + eoreq sl, lr, r0, asr #9 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eoreq r8, sp, r8, asr pc │ │ │ │ - eoreq r6, sp, r0, ror #12 │ │ │ │ + eoreq r9, sp, r4, ror #8 │ │ │ │ + eoreq r6, sp, ip, ror #22 │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ andeq r0, r0, ip, asr #10 │ │ │ │ andeq r0, r0, r0, asr r8 │ │ │ │ - eoreq r8, sp, r8, lsr #30 │ │ │ │ + eoreq r9, sp, r4, lsr r4 │ │ │ │ │ │ │ │ -00128990 : │ │ │ │ +001289bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 128338 │ │ │ │ - ldr r8, [pc, #792] @ 128cd0 │ │ │ │ + bl 128364 │ │ │ │ + ldr r8, [pc, #792] @ 128cfc │ │ │ │ add r8, pc, r8 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 128b60 │ │ │ │ - ldr r3, [pc, #780] @ 128cd4 │ │ │ │ + beq 128b8c │ │ │ │ + ldr r3, [pc, #780] @ 128d00 │ │ │ │ mov r0, r7 │ │ │ │ ldr r9, [r8, r3] │ │ │ │ add r3, r9, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #312] @ 0x138 │ │ │ │ bl 50378 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 128b88 │ │ │ │ + beq 128bb4 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #536870912 @ 0x20000000 │ │ │ │ - beq 128bb8 │ │ │ │ + beq 128be4 │ │ │ │ mov r1, r4 │ │ │ │ bl a86c4 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 128a18 │ │ │ │ + beq 128a44 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 128ae0 │ │ │ │ + beq 128b0c │ │ │ │ cmp r6, #0 │ │ │ │ - beq 128bf0 │ │ │ │ + beq 128c1c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #67108864 @ 0x4000000 │ │ │ │ - beq 128c18 │ │ │ │ + beq 128c44 │ │ │ │ add r9, r9, #4096 @ 0x1000 │ │ │ │ ldr r1, [r9, #312] @ 0x138 │ │ │ │ mov r0, r7 │ │ │ │ bl 50378 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 128c50 │ │ │ │ + beq 128c7c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #536870912 @ 0x20000000 │ │ │ │ - beq 128aec │ │ │ │ + beq 128b18 │ │ │ │ mov r1, r4 │ │ │ │ bl 4fe2c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 128a80 │ │ │ │ + beq 128aac │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 128b48 │ │ │ │ + beq 128b74 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 128a9c │ │ │ │ + beq 128ac8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 128b3c │ │ │ │ + beq 128b68 │ │ │ │ cmp r7, #0 │ │ │ │ - blt 128c78 │ │ │ │ + blt 128ca4 │ │ │ │ mov r0, r6 │ │ │ │ bl 50294 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 128acc │ │ │ │ + beq 128af8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 128b54 │ │ │ │ + beq 128b80 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 128ca8 │ │ │ │ + beq 128cd4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 128a18 │ │ │ │ - ldr r3, [pc, #484] @ 128cd8 │ │ │ │ - ldr r2, [pc, #484] @ 128cdc │ │ │ │ + b 128a44 │ │ │ │ + ldr r3, [pc, #484] @ 128d04 │ │ │ │ + ldr r2, [pc, #484] @ 128d08 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r1, [pc, #480] @ 128ce0 │ │ │ │ - ldr r0, [pc, #480] @ 128ce4 │ │ │ │ + ldr r1, [pc, #480] @ 128d0c │ │ │ │ + ldr r0, [pc, #480] @ 128d10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, r5} │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #460] @ 128ce8 │ │ │ │ + ldr r2, [pc, #460] @ 128d14 │ │ │ │ bl d8818 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 128a9c │ │ │ │ + b 128ac8 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 128a80 │ │ │ │ + b 128aac │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 128acc │ │ │ │ - ldr r3, [pc, #368] @ 128cd8 │ │ │ │ - ldr r1, [pc, #384] @ 128cec │ │ │ │ + b 128af8 │ │ │ │ + ldr r3, [pc, #368] @ 128d04 │ │ │ │ + ldr r1, [pc, #384] @ 128d18 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r0, [pc, #380] @ 128cf0 │ │ │ │ - ldr r2, [pc, #380] @ 128cf4 │ │ │ │ + ldr r0, [pc, #380] @ 128d1c │ │ │ │ + ldr r2, [pc, #380] @ 128d20 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 128b2c │ │ │ │ - ldr r3, [pc, #328] @ 128cd8 │ │ │ │ - ldr r1, [pc, #356] @ 128cf8 │ │ │ │ + b 128b58 │ │ │ │ + ldr r3, [pc, #328] @ 128d04 │ │ │ │ + ldr r1, [pc, #356] @ 128d24 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r0, [pc, #352] @ 128cfc │ │ │ │ - ldr r2, [pc, #352] @ 128d00 │ │ │ │ + ldr r0, [pc, #352] @ 128d28 │ │ │ │ + ldr r2, [pc, #352] @ 128d2c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 128b2c │ │ │ │ - ldr r3, [pc, #280] @ 128cd8 │ │ │ │ - ldr r0, [pc, #320] @ 128d04 │ │ │ │ + b 128b58 │ │ │ │ + ldr r3, [pc, #280] @ 128d04 │ │ │ │ + ldr r0, [pc, #320] @ 128d30 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - ldr r1, [pc, #308] @ 128d08 │ │ │ │ + ldr r1, [pc, #308] @ 128d34 │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #300] @ 128d0c │ │ │ │ - ldr r2, [pc, #284] @ 128d00 │ │ │ │ + ldr r0, [pc, #300] @ 128d38 │ │ │ │ + ldr r2, [pc, #284] @ 128d2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 128bac │ │ │ │ - ldr r3, [pc, #224] @ 128cd8 │ │ │ │ - ldr r1, [pc, #276] @ 128d10 │ │ │ │ + b 128bd8 │ │ │ │ + ldr r3, [pc, #224] @ 128d04 │ │ │ │ + ldr r1, [pc, #276] @ 128d3c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r0, [pc, #272] @ 128d14 │ │ │ │ - ldr r2, [pc, #248] @ 128d00 │ │ │ │ + ldr r0, [pc, #272] @ 128d40 │ │ │ │ + ldr r2, [pc, #248] @ 128d2c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 128bac │ │ │ │ - ldr r3, [pc, #184] @ 128cd8 │ │ │ │ - ldr r0, [pc, #244] @ 128d18 │ │ │ │ + b 128bd8 │ │ │ │ + ldr r3, [pc, #184] @ 128d04 │ │ │ │ + ldr r0, [pc, #244] @ 128d44 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ - ldr r1, [pc, #232] @ 128d1c │ │ │ │ + ldr r1, [pc, #232] @ 128d48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #224] @ 128d20 │ │ │ │ - ldr r2, [pc, #188] @ 128d00 │ │ │ │ + ldr r0, [pc, #224] @ 128d4c │ │ │ │ + ldr r2, [pc, #188] @ 128d2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 128bac │ │ │ │ - ldr r3, [pc, #128] @ 128cd8 │ │ │ │ - ldr r1, [pc, #200] @ 128d24 │ │ │ │ + b 128bd8 │ │ │ │ + ldr r3, [pc, #128] @ 128d04 │ │ │ │ + ldr r1, [pc, #200] @ 128d50 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r0, [pc, #196] @ 128d28 │ │ │ │ - ldr r2, [pc, #128] @ 128ce8 │ │ │ │ + ldr r0, [pc, #196] @ 128d54 │ │ │ │ + ldr r2, [pc, #128] @ 128d14 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 128b1c │ │ │ │ - ldr r3, [pc, #88] @ 128cd8 │ │ │ │ - ldr r1, [pc, #168] @ 128d2c │ │ │ │ + b 128b48 │ │ │ │ + ldr r3, [pc, #88] @ 128d04 │ │ │ │ + ldr r1, [pc, #168] @ 128d58 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r0, [pc, #164] @ 128d30 │ │ │ │ - ldr r2, [pc, #88] @ 128ce8 │ │ │ │ + ldr r0, [pc, #164] @ 128d5c │ │ │ │ + ldr r2, [pc, #88] @ 128d14 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 128b2c │ │ │ │ - ldr r3, [pc, #40] @ 128cd8 │ │ │ │ - ldr r1, [pc, #128] @ 128d34 │ │ │ │ + b 128b58 │ │ │ │ + ldr r3, [pc, #40] @ 128d04 │ │ │ │ + ldr r1, [pc, #128] @ 128d60 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ - ldr r0, [pc, #124] @ 128d38 │ │ │ │ + ldr r0, [pc, #124] @ 128d64 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #388 @ 0x184 │ │ │ │ bl b6f00 │ │ │ │ - b 128ad4 │ │ │ │ - eorseq r7, r1, r4, asr #12 │ │ │ │ + b 128b00 │ │ │ │ + eorseq r7, r1, r8, lsl r6 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eoreq r2, sp, r4, lsr fp │ │ │ │ - eoreq r8, sp, r4, lsl #27 │ │ │ │ - eoreq r6, sp, r4, asr r4 │ │ │ │ + eoreq r3, sp, r0, asr #32 │ │ │ │ + mlaeq sp, r0, r2, r9 │ │ │ │ + eoreq r6, sp, r0, ror #18 │ │ │ │ andeq r0, r0, r2, lsl #3 │ │ │ │ - eoreq r8, sp, r4, lsl sp │ │ │ │ - eoreq r6, sp, r8, ror #7 │ │ │ │ + eoreq r9, sp, r0, lsr #4 │ │ │ │ + strdeq r6, [sp], -r4 @ │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ - eoreq r8, sp, ip, ror #25 │ │ │ │ - eoreq r6, sp, r0, asr #7 │ │ │ │ + strdeq r9, [sp], -r8 @ │ │ │ │ + eoreq r6, sp, ip, asr #17 │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ - eoreq r2, sp, r0, ror sl │ │ │ │ - eoreq r8, sp, ip, lsr #25 │ │ │ │ - eoreq r6, sp, r0, lsl #7 │ │ │ │ - eoreq r8, sp, r4, lsl #25 │ │ │ │ - eoreq r6, sp, r8, asr r3 │ │ │ │ - mlaeq sp, ip, lr, r6 │ │ │ │ - eoreq r8, sp, ip, asr #24 │ │ │ │ - eoreq r6, sp, r0, lsr #6 │ │ │ │ - eoreq r8, sp, r4, lsr #24 │ │ │ │ - strdeq r6, [sp], -r8 @ │ │ │ │ - strdeq r8, [sp], -ip @ │ │ │ │ - ldrdeq r6, [sp], -r0 @ │ │ │ │ - ldrdeq r8, [sp], -r0 @ │ │ │ │ - eoreq r6, sp, r4, lsr #5 │ │ │ │ + eoreq r2, sp, ip, ror pc │ │ │ │ + @ instruction: 0x002d91b8 │ │ │ │ + eoreq r6, sp, ip, lsl #17 │ │ │ │ + mlaeq sp, r0, r1, r9 │ │ │ │ + eoreq r6, sp, r4, ror #16 │ │ │ │ + eoreq r7, sp, r8, lsr #7 │ │ │ │ + eoreq r9, sp, r8, asr r1 │ │ │ │ + eoreq r6, sp, ip, lsr #16 │ │ │ │ + eoreq r9, sp, r0, lsr r1 │ │ │ │ + eoreq r6, sp, r4, lsl #16 │ │ │ │ + eoreq r9, sp, r8, lsl #2 │ │ │ │ + ldrdeq r6, [sp], -ip @ │ │ │ │ + ldrdeq r9, [sp], -ip @ │ │ │ │ + @ instruction: 0x002d67b0 │ │ │ │ │ │ │ │ -00128d3c : │ │ │ │ +00128d68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #288] @ 128e80 │ │ │ │ + ldr ip, [pc, #288] @ 128eac │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #280] @ 128e84 │ │ │ │ + ldr r3, [pc, #280] @ 128eb0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #256] @ 128e88 │ │ │ │ + ldr r3, [pc, #256] @ 128eb4 │ │ │ │ add ip, sp, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2400 @ 0x960 │ │ │ │ str ip, [sp] │ │ │ │ bl a3100 │ │ │ │ - ldr r5, [pc, #236] @ 128e8c │ │ │ │ + ldr r5, [pc, #236] @ 128eb8 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 128e38 │ │ │ │ - ldr r3, [pc, #224] @ 128e90 │ │ │ │ + beq 128e64 │ │ │ │ + ldr r3, [pc, #224] @ 128ebc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 128e40 │ │ │ │ + bne 128e6c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 128e08 │ │ │ │ + beq 128e34 │ │ │ │ mov r0, r4 │ │ │ │ - bl 128990 │ │ │ │ - ldr r2, [pc, #176] @ 128e94 │ │ │ │ - ldr r3, [pc, #156] @ 128e84 │ │ │ │ + bl 1289bc │ │ │ │ + ldr r2, [pc, #176] @ 128ec0 │ │ │ │ + ldr r3, [pc, #156] @ 128eb0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 128e7c │ │ │ │ + bne 128ea8 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #136] @ 128e98 │ │ │ │ + ldr r0, [pc, #136] @ 128ec4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #128] @ 128e9c │ │ │ │ - ldr r1, [pc, #128] @ 128ea0 │ │ │ │ + ldr r3, [pc, #128] @ 128ec8 │ │ │ │ + ldr r1, [pc, #128] @ 128ecc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #124] @ 128ea4 │ │ │ │ - ldr r2, [pc, #124] @ 128ea8 │ │ │ │ + ldr r0, [pc, #124] @ 128ed0 │ │ │ │ + ldr r2, [pc, #124] @ 128ed4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 128ddc │ │ │ │ - ldr r3, [pc, #100] @ 128eac │ │ │ │ + b 128e08 │ │ │ │ + ldr r3, [pc, #100] @ 128ed8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 128dc0 │ │ │ │ - ldr r3, [pc, #84] @ 128eb0 │ │ │ │ + beq 128dec │ │ │ │ + ldr r3, [pc, #84] @ 128edc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 128dc0 │ │ │ │ - ldr r0, [pc, #68] @ 128eb4 │ │ │ │ + beq 128dec │ │ │ │ + ldr r0, [pc, #68] @ 128ee0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - b 128e14 │ │ │ │ + b 128e40 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - mlaseq r1, r0, r2, r7 │ │ │ │ + eorseq r7, r1, r4, ror #4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq fp, r2, r0, lsl #27 │ │ │ │ - eorseq r7, r1, ip, asr r2 │ │ │ │ + eorseq fp, r2, r4, asr sp │ │ │ │ + eorseq r7, r1, r0, lsr r2 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ - eorseq r7, r1, r4, lsl r2 │ │ │ │ - eoreq r9, lr, r8, lsl #21 │ │ │ │ + eorseq r7, r1, r8, ror #3 │ │ │ │ + mlaeq lr, r4, pc, r9 @ │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eoreq r8, sp, r0, ror #20 │ │ │ │ - eoreq r6, sp, r4, lsr r1 │ │ │ │ + eoreq r8, sp, ip, ror #30 │ │ │ │ + eoreq r6, sp, r0, asr #12 │ │ │ │ andeq r0, r0, r2, ror r1 │ │ │ │ andeq r0, r0, ip, asr #10 │ │ │ │ andeq r0, r0, r0, asr r8 │ │ │ │ - strdeq r8, [sp], -ip @ │ │ │ │ + eoreq r8, sp, r8, lsl #30 │ │ │ │ │ │ │ │ -00128eb8 : │ │ │ │ +00128ee4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 128338 │ │ │ │ - ldr r7, [pc, #360] @ 129048 │ │ │ │ + bl 128364 │ │ │ │ + ldr r7, [pc, #360] @ 129074 │ │ │ │ add r7, pc, r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 128f88 │ │ │ │ - ldr r3, [pc, #348] @ 12904c │ │ │ │ + beq 128fb4 │ │ │ │ + ldr r3, [pc, #348] @ 129078 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #312] @ 0x138 │ │ │ │ bl 50378 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 128fb8 │ │ │ │ + beq 128fe4 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #536870912 @ 0x20000000 │ │ │ │ - beq 128fe8 │ │ │ │ + beq 129014 │ │ │ │ mov r1, r4 │ │ │ │ bl 4fcd0 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 128f40 │ │ │ │ + beq 128f6c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 128f7c │ │ │ │ + beq 128fa8 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 128f5c │ │ │ │ + beq 128f88 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 128f70 │ │ │ │ + beq 128f9c │ │ │ │ cmp r6, #0 │ │ │ │ andge r0, r6, #255 @ 0xff │ │ │ │ - blt 129020 │ │ │ │ + blt 12904c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 128f5c │ │ │ │ + b 128f88 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 128f40 │ │ │ │ - ldr r3, [pc, #192] @ 129050 │ │ │ │ - ldr r1, [pc, #192] @ 129054 │ │ │ │ + b 128f6c │ │ │ │ + ldr r3, [pc, #192] @ 12907c │ │ │ │ + ldr r1, [pc, #192] @ 129080 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #188] @ 129058 │ │ │ │ - ldr r2, [pc, #188] @ 12905c │ │ │ │ + ldr r0, [pc, #188] @ 129084 │ │ │ │ + ldr r2, [pc, #188] @ 129088 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r3, [pc, #144] @ 129050 │ │ │ │ - ldr r1, [pc, #156] @ 129060 │ │ │ │ + ldr r3, [pc, #144] @ 12907c │ │ │ │ + ldr r1, [pc, #156] @ 12908c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #152] @ 129064 │ │ │ │ + ldr r0, [pc, #152] @ 129090 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #396 @ 0x18c │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 128fac │ │ │ │ - ldr r3, [pc, #96] @ 129050 │ │ │ │ - ldr ip, [pc, #116] @ 129068 │ │ │ │ + b 128fd8 │ │ │ │ + ldr r3, [pc, #96] @ 12907c │ │ │ │ + ldr ip, [pc, #116] @ 129094 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #112] @ 12906c │ │ │ │ - ldr r0, [pc, #112] @ 129070 │ │ │ │ + ldr r1, [pc, #112] @ 129098 │ │ │ │ + ldr r0, [pc, #112] @ 12909c │ │ │ │ add ip, pc, ip │ │ │ │ str r5, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #396 @ 0x18c │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ - b 128fdc │ │ │ │ - ldr r3, [pc, #40] @ 129050 │ │ │ │ - ldr r1, [pc, #72] @ 129074 │ │ │ │ + b 129008 │ │ │ │ + ldr r3, [pc, #40] @ 12907c │ │ │ │ + ldr r1, [pc, #72] @ 1290a0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #68] @ 129078 │ │ │ │ + ldr r0, [pc, #68] @ 1290a4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #396 @ 0x18c │ │ │ │ bl b6f00 │ │ │ │ - b 128fac │ │ │ │ - eorseq r7, r1, ip, lsl r1 │ │ │ │ + b 128fd8 │ │ │ │ + ldrsheq r7, [r1], -r0 @ │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eoreq r8, sp, r0, lsl #18 │ │ │ │ - eoreq r5, sp, r0, asr #31 │ │ │ │ + eoreq r8, sp, ip, lsl #28 │ │ │ │ + eoreq r6, sp, ip, asr #9 │ │ │ │ andeq r0, r0, fp, lsl #3 │ │ │ │ - ldrdeq r8, [sp], -r4 @ │ │ │ │ - mlaeq sp, r4, pc, r5 @ │ │ │ │ - eoreq r2, sp, r8, lsr r6 │ │ │ │ - mlaeq sp, ip, r8, r8 │ │ │ │ - eoreq r5, sp, r8, asr pc │ │ │ │ - eoreq r8, sp, ip, ror #16 │ │ │ │ - eoreq r5, sp, ip, lsr #30 │ │ │ │ + eoreq r8, sp, r0, ror #27 │ │ │ │ + eoreq r6, sp, r0, lsr #9 │ │ │ │ + eoreq r2, sp, r4, asr #22 │ │ │ │ + eoreq r8, sp, r8, lsr #27 │ │ │ │ + eoreq r6, sp, r4, ror #8 │ │ │ │ + eoreq r8, sp, r8, ror sp │ │ │ │ + eoreq r6, sp, r8, lsr r4 │ │ │ │ │ │ │ │ -0012907c : │ │ │ │ +001290a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #340] @ 1291f4 │ │ │ │ + ldr ip, [pc, #340] @ 129220 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #332] @ 1291f8 │ │ │ │ + ldr r3, [pc, #332] @ 129224 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #308] @ 1291fc │ │ │ │ + ldr r3, [pc, #308] @ 129228 │ │ │ │ add ip, sp, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2448 @ 0x990 │ │ │ │ str ip, [sp] │ │ │ │ bl a3100 │ │ │ │ - ldr r5, [pc, #288] @ 129200 │ │ │ │ + ldr r5, [pc, #288] @ 12922c │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1291ac │ │ │ │ - ldr r3, [pc, #276] @ 129204 │ │ │ │ + beq 1291d8 │ │ │ │ + ldr r3, [pc, #276] @ 129230 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 1291b4 │ │ │ │ + bne 1291e0 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 12917c │ │ │ │ + beq 1291a8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 128eb8 │ │ │ │ + bl 128ee4 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 1291ac │ │ │ │ + beq 1291d8 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 129170 │ │ │ │ - ldr r3, [pc, #212] @ 129208 │ │ │ │ + bne 12919c │ │ │ │ + ldr r3, [pc, #212] @ 129234 │ │ │ │ ldr r0, [r5, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #192] @ 12920c │ │ │ │ - ldr r3, [pc, #168] @ 1291f8 │ │ │ │ + ldr r2, [pc, #192] @ 129238 │ │ │ │ + ldr r3, [pc, #168] @ 129224 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 1291f0 │ │ │ │ + bne 12921c │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r3, [pc, #152] @ 129210 │ │ │ │ + ldr r3, [pc, #152] @ 12923c │ │ │ │ ldr r0, [r5, r3] │ │ │ │ - b 129134 │ │ │ │ - ldr r0, [pc, #144] @ 129214 │ │ │ │ + b 129160 │ │ │ │ + ldr r0, [pc, #144] @ 129240 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #136] @ 129218 │ │ │ │ - ldr r1, [pc, #136] @ 12921c │ │ │ │ + ldr r3, [pc, #136] @ 129244 │ │ │ │ + ldr r1, [pc, #136] @ 129248 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #132] @ 129220 │ │ │ │ - ldr r2, [pc, #132] @ 129224 │ │ │ │ + ldr r0, [pc, #132] @ 12924c │ │ │ │ + ldr r2, [pc, #132] @ 129250 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 129144 │ │ │ │ - ldr r3, [pc, #108] @ 129228 │ │ │ │ + b 129170 │ │ │ │ + ldr r3, [pc, #108] @ 129254 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 129100 │ │ │ │ - ldr r3, [pc, #92] @ 12922c │ │ │ │ + beq 12912c │ │ │ │ + ldr r3, [pc, #92] @ 129258 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 129100 │ │ │ │ - ldr r0, [pc, #76] @ 129230 │ │ │ │ + beq 12912c │ │ │ │ + ldr r0, [pc, #76] @ 12925c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - b 129188 │ │ │ │ + b 1291b4 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq r6, r1, r0, asr pc │ │ │ │ + eorseq r6, r1, r4, lsr #30 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq fp, r2, r0, asr #20 │ │ │ │ - eorseq r6, r1, ip, lsl pc │ │ │ │ + eorseq fp, r2, r4, lsl sl │ │ │ │ + @ instruction: 0x00316ef0 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ - eorseq r6, r1, ip, lsr #29 │ │ │ │ + eorseq r6, r1, r0, lsl #29 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq r9, lr, r4, lsl r7 │ │ │ │ + eoreq r9, lr, r0, lsr #24 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eoreq r8, sp, r0, lsl #14 │ │ │ │ - eoreq r5, sp, r0, asr #27 │ │ │ │ + eoreq r8, sp, ip, lsl #24 │ │ │ │ + eoreq r6, sp, ip, asr #5 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, ip, asr #10 │ │ │ │ andeq r0, r0, r0, asr r8 │ │ │ │ - eoreq r8, sp, r8, lsl #13 │ │ │ │ + mlaeq sp, r4, fp, r8 │ │ │ │ │ │ │ │ -00129234 : │ │ │ │ +00129260 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ bl 501a4 │ │ │ │ - ldr r9, [pc, #1632] @ 1298b8 │ │ │ │ + ldr r9, [pc, #1632] @ 1298e4 │ │ │ │ add r9, pc, r9 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 1296c4 │ │ │ │ + beq 1296f0 │ │ │ │ bl 501a4 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 1296ec │ │ │ │ + beq 129718 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1292a4 │ │ │ │ + beq 1292d0 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1292a4 │ │ │ │ + beq 1292d0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 1296b4 │ │ │ │ + beq 1296e0 │ │ │ │ ldr r3, [sl] │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ str r8, [r4, #36] @ 0x24 │ │ │ │ strne r3, [sl] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1292e0 │ │ │ │ + beq 12930c │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1292e0 │ │ │ │ + beq 12930c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 1296bc │ │ │ │ - ldr r3, [pc, #1492] @ 1298bc │ │ │ │ + beq 1296e8 │ │ │ │ + ldr r3, [pc, #1492] @ 1298e8 │ │ │ │ str sl, [r4, #40] @ 0x28 │ │ │ │ ldr r2, [r9, r3] │ │ │ │ ldr r7, [r4, #20] │ │ │ │ ldr r3, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 129894 │ │ │ │ + beq 1298c0 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r7] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ ldrle r5, [sp, #12] │ │ │ │ movle r4, #0 │ │ │ │ - ble 12959c │ │ │ │ + ble 1295c8 │ │ │ │ mov r6, #0 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ asr r2, r2, #1 │ │ │ │ ldr r4, [r3, r2, lsl #2] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 129804 │ │ │ │ + beq 129830 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r4, #4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - ldr r3, [pc, #1360] @ 1298c0 │ │ │ │ + ldr r3, [pc, #1360] @ 1298ec │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 129390 │ │ │ │ - ldr r3, [pc, #1344] @ 1298c4 │ │ │ │ + beq 1293bc │ │ │ │ + ldr r3, [pc, #1344] @ 1298f0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 12971c │ │ │ │ + bne 129748 │ │ │ │ mov r0, r4 │ │ │ │ - bl 125e8c │ │ │ │ + bl 125eb8 │ │ │ │ bl aaa68 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r1, #0 │ │ │ │ mov fp, r0 │ │ │ │ - beq 129870 │ │ │ │ + beq 12989c │ │ │ │ ldr r3, [r1] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1293dc │ │ │ │ + beq 129408 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r1] │ │ │ │ - beq 1294a0 │ │ │ │ + beq 1294cc │ │ │ │ cmp fp, #0 │ │ │ │ - blt 1294b0 │ │ │ │ + blt 1294dc │ │ │ │ mov r0, r5 │ │ │ │ - bl 125e8c │ │ │ │ + bl 125eb8 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 12940c │ │ │ │ + beq 129438 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 129508 │ │ │ │ + beq 129534 │ │ │ │ mov r0, fp │ │ │ │ bl aaa68 │ │ │ │ mov r2, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl a89ac │ │ │ │ cmp r5, #0 │ │ │ │ mov fp, r0 │ │ │ │ - beq 129828 │ │ │ │ + beq 129854 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 129450 │ │ │ │ + beq 12947c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 129514 │ │ │ │ + beq 129540 │ │ │ │ cmp fp, #0 │ │ │ │ - blt 129524 │ │ │ │ + blt 129550 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 129584 │ │ │ │ + beq 1295b0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ add r6, r6, #2 │ │ │ │ cmp r6, r2, lsl #1 │ │ │ │ mov r2, r6 │ │ │ │ - bge 129598 │ │ │ │ + bge 1295c4 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 129498 │ │ │ │ + beq 1294c4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 12956c │ │ │ │ + beq 129598 │ │ │ │ mov r5, r4 │ │ │ │ - b 129340 │ │ │ │ + b 12936c │ │ │ │ mov r0, r1 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp fp, #0 │ │ │ │ - bge 1293e4 │ │ │ │ - ldr r3, [pc, #1040] @ 1298c8 │ │ │ │ - ldr r1, [pc, #1040] @ 1298cc │ │ │ │ + bge 129410 │ │ │ │ + ldr r3, [pc, #1040] @ 1298f4 │ │ │ │ + ldr r1, [pc, #1040] @ 1298f8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ - ldr r0, [pc, #1036] @ 1298d0 │ │ │ │ + ldr r0, [pc, #1036] @ 1298fc │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #1028] @ 1298d4 │ │ │ │ + ldr r2, [pc, #1028] @ 129900 │ │ │ │ add r1, pc, r1 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ @@ -224661,3255 +224672,3255 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, #2 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12940c │ │ │ │ + b 129438 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp fp, #0 │ │ │ │ - bge 129458 │ │ │ │ - ldr r3, [pc, #924] @ 1298c8 │ │ │ │ - ldr r1, [pc, #936] @ 1298d8 │ │ │ │ + bge 129484 │ │ │ │ + ldr r3, [pc, #924] @ 1298f4 │ │ │ │ + ldr r1, [pc, #936] @ 129904 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ - ldr r0, [pc, #932] @ 1298dc │ │ │ │ + ldr r0, [pc, #932] @ 129908 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #928] @ 1298e0 │ │ │ │ + ldr r2, [pc, #928] @ 12990c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 1294fc │ │ │ │ + b 129528 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r5, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #8] │ │ │ │ - b 129340 │ │ │ │ + b 12936c │ │ │ │ ldr r3, [r7, #8] │ │ │ │ add r6, r6, #2 │ │ │ │ cmp r6, r3, lsl #1 │ │ │ │ mov r2, r6 │ │ │ │ - blt 129498 │ │ │ │ + blt 1294c4 │ │ │ │ mov r5, r4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1295b8 │ │ │ │ + beq 1295e4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1297ec │ │ │ │ + beq 129818 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1295d4 │ │ │ │ + beq 129600 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 1297e0 │ │ │ │ + beq 12980c │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1295f0 │ │ │ │ + beq 12961c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 1297d4 │ │ │ │ + beq 129800 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 129778 │ │ │ │ + beq 1297a4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 125e8c │ │ │ │ + bl 125eb8 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 129620 │ │ │ │ + beq 12964c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 12976c │ │ │ │ + beq 129798 │ │ │ │ mov r0, r5 │ │ │ │ bl aaa68 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ bl a89ac │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 12965c │ │ │ │ + beq 129688 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 129760 │ │ │ │ + beq 12978c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 12984c │ │ │ │ + beq 129878 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 129680 │ │ │ │ + beq 1296ac │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 129754 │ │ │ │ + beq 129780 │ │ │ │ cmp r5, #0 │ │ │ │ movge r0, #1 │ │ │ │ - bge 129500 │ │ │ │ - ldr r3, [pc, #564] @ 1298c8 │ │ │ │ - ldr r1, [pc, #588] @ 1298e4 │ │ │ │ + bge 12952c │ │ │ │ + ldr r3, [pc, #564] @ 1298f4 │ │ │ │ + ldr r1, [pc, #588] @ 129910 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ - ldr r0, [pc, #584] @ 1298e8 │ │ │ │ - ldr r2, [pc, #584] @ 1298ec │ │ │ │ + ldr r0, [pc, #584] @ 129914 │ │ │ │ + ldr r2, [pc, #584] @ 129918 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1294fc │ │ │ │ + b 129528 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1292a4 │ │ │ │ + b 1292d0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1292e0 │ │ │ │ - ldr r3, [pc, #508] @ 1298c8 │ │ │ │ - ldr r1, [pc, #544] @ 1298f0 │ │ │ │ + b 12930c │ │ │ │ + ldr r3, [pc, #508] @ 1298f4 │ │ │ │ + ldr r1, [pc, #544] @ 12991c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ - ldr r0, [pc, #540] @ 1298f4 │ │ │ │ + ldr r0, [pc, #540] @ 129920 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #360 @ 0x168 │ │ │ │ bl b6f00 │ │ │ │ - b 1294fc │ │ │ │ - ldr r3, [pc, #468] @ 1298c8 │ │ │ │ - ldr r1, [pc, #512] @ 1298f8 │ │ │ │ + b 129528 │ │ │ │ + ldr r3, [pc, #468] @ 1298f4 │ │ │ │ + ldr r1, [pc, #512] @ 129924 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ - ldr r0, [pc, #508] @ 1298fc │ │ │ │ - ldr r2, [pc, #508] @ 129900 │ │ │ │ + ldr r0, [pc, #508] @ 129928 │ │ │ │ + ldr r2, [pc, #508] @ 12992c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 1294fc │ │ │ │ - ldr r3, [pc, #420] @ 1298c8 │ │ │ │ - ldr r2, [pc, #476] @ 129904 │ │ │ │ + b 129528 │ │ │ │ + ldr r3, [pc, #420] @ 1298f4 │ │ │ │ + ldr r2, [pc, #476] @ 129930 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ - ldr r1, [pc, #472] @ 129908 │ │ │ │ - ldr r0, [pc, #472] @ 12990c │ │ │ │ + ldr r1, [pc, #472] @ 129934 │ │ │ │ + ldr r0, [pc, #472] @ 129938 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp] │ │ │ │ - ldr r2, [pc, #448] @ 129910 │ │ │ │ + ldr r2, [pc, #448] @ 12993c │ │ │ │ bl d8818 │ │ │ │ - b 1294dc │ │ │ │ + b 129508 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 129680 │ │ │ │ + b 1296ac │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12965c │ │ │ │ + b 129688 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 129620 │ │ │ │ + b 12964c │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 129794 │ │ │ │ + beq 1297c0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 1297f8 │ │ │ │ - ldr r3, [pc, #376] @ 129914 │ │ │ │ - ldr r1, [pc, #376] @ 129918 │ │ │ │ + beq 129824 │ │ │ │ + ldr r3, [pc, #376] @ 129940 │ │ │ │ + ldr r1, [pc, #376] @ 129944 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #276] @ 1298c8 │ │ │ │ - ldr r1, [pc, #356] @ 12991c │ │ │ │ + ldr r3, [pc, #276] @ 1298f4 │ │ │ │ + ldr r1, [pc, #356] @ 129948 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ - ldr r0, [pc, #352] @ 129920 │ │ │ │ - ldr r2, [pc, #296] @ 1298ec │ │ │ │ + ldr r0, [pc, #352] @ 12994c │ │ │ │ + ldr r2, [pc, #296] @ 129918 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1294fc │ │ │ │ + b 129528 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1295f0 │ │ │ │ + b 12961c │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1295d4 │ │ │ │ + b 129600 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1295b8 │ │ │ │ + b 1295e4 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 129794 │ │ │ │ - ldr r3, [pc, #280] @ 129924 │ │ │ │ - ldr r1, [pc, #280] @ 129928 │ │ │ │ - ldr r0, [pc, #280] @ 12992c │ │ │ │ + b 1297c0 │ │ │ │ + ldr r3, [pc, #280] @ 129950 │ │ │ │ + ldr r1, [pc, #280] @ 129954 │ │ │ │ + ldr r0, [pc, #280] @ 129958 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #276] @ 129930 │ │ │ │ + ldr r2, [pc, #276] @ 12995c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #260] @ 129934 │ │ │ │ - ldr r1, [pc, #260] @ 129938 │ │ │ │ - ldr r0, [pc, #260] @ 12993c │ │ │ │ + ldr r3, [pc, #260] @ 129960 │ │ │ │ + ldr r1, [pc, #260] @ 129964 │ │ │ │ + ldr r0, [pc, #260] @ 129968 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #256] @ 129940 │ │ │ │ + ldr r2, [pc, #256] @ 12996c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #240] @ 129944 │ │ │ │ - ldr r1, [pc, #240] @ 129948 │ │ │ │ - ldr r0, [pc, #240] @ 12994c │ │ │ │ + ldr r3, [pc, #240] @ 129970 │ │ │ │ + ldr r1, [pc, #240] @ 129974 │ │ │ │ + ldr r0, [pc, #240] @ 129978 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #236] @ 129950 │ │ │ │ + ldr r2, [pc, #236] @ 12997c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #220] @ 129954 │ │ │ │ - ldr r1, [pc, #220] @ 129958 │ │ │ │ - ldr r0, [pc, #220] @ 12995c │ │ │ │ + ldr r3, [pc, #220] @ 129980 │ │ │ │ + ldr r1, [pc, #220] @ 129984 │ │ │ │ + ldr r0, [pc, #220] @ 129988 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #216] @ 129960 │ │ │ │ + ldr r2, [pc, #216] @ 12998c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #200] @ 129964 │ │ │ │ - ldr r1, [pc, #200] @ 129968 │ │ │ │ - ldr r0, [pc, #200] @ 12996c │ │ │ │ + ldr r3, [pc, #200] @ 129990 │ │ │ │ + ldr r1, [pc, #200] @ 129994 │ │ │ │ + ldr r0, [pc, #200] @ 129998 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #196] @ 129970 │ │ │ │ + ldr r2, [pc, #196] @ 12999c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, r1, r4, lsr #27 │ │ │ │ + eorseq r6, r1, r8, ror sp │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq r8, sp, r8, ror #7 │ │ │ │ - eoreq r5, sp, r0, asr #28 │ │ │ │ + strdeq r8, [sp], -r4 @ │ │ │ │ + eoreq r6, sp, ip, asr #6 │ │ │ │ andeq r0, r0, lr, ror #2 │ │ │ │ - eoreq r8, sp, r8, ror r3 │ │ │ │ - eoreq r5, sp, r4, asr #27 │ │ │ │ + eoreq r8, sp, r4, lsl #17 │ │ │ │ + ldrdeq r6, [sp], -r0 @ │ │ │ │ andeq r0, r0, pc, ror #2 │ │ │ │ - eoreq r8, sp, r0, lsl r2 │ │ │ │ - eoreq r5, sp, ip, asr ip │ │ │ │ + eoreq r8, sp, ip, lsl r7 │ │ │ │ + eoreq r6, sp, r8, ror #2 │ │ │ │ andeq r0, r0, r1, ror r1 │ │ │ │ - ldrdeq r8, [sp], -ip @ │ │ │ │ - eoreq r5, sp, r8, lsr #24 │ │ │ │ - @ instruction: 0x002d81b0 │ │ │ │ - strdeq r5, [sp], -ip @ │ │ │ │ + eoreq r8, sp, r8, ror #13 │ │ │ │ + eoreq r6, sp, r4, lsr r1 │ │ │ │ + @ instruction: 0x002d86bc │ │ │ │ + eoreq r6, sp, r8, lsl #2 │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ - ldrdeq r6, [sp], -ip @ │ │ │ │ - eoreq r8, sp, ip, ror r1 │ │ │ │ - eoreq r5, sp, r4, asr #23 │ │ │ │ + eoreq r6, sp, r8, ror #21 │ │ │ │ + eoreq r8, sp, r8, lsl #13 │ │ │ │ + ldrdeq r6, [sp], -r0 @ │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ - eoreq r8, sp, r8, lsr #2 │ │ │ │ - strdeq r8, [sp], -r0 @ │ │ │ │ - eoreq r5, sp, ip, lsr fp │ │ │ │ - eoreq r9, pc, r8, asr r9 @ │ │ │ │ - eoreq fp, ip, ip, asr sl │ │ │ │ - strdeq r6, [sp], -r8 @ │ │ │ │ - andeq r7, r4, r2, lsr r0 │ │ │ │ - eoreq r9, pc, r4, lsr r9 @ │ │ │ │ - eoreq fp, ip, r8, lsr sl │ │ │ │ - eoreq r6, sp, r0, lsl #7 │ │ │ │ - andeq r7, r4, r0, asr r0 │ │ │ │ - eoreq r9, pc, r0, lsl r9 @ │ │ │ │ - eoreq fp, ip, r4, lsl sl │ │ │ │ - strdeq r6, [sp], -r8 @ │ │ │ │ - andeq r7, r4, pc, rrx │ │ │ │ - eoreq r9, pc, ip, ror #17 │ │ │ │ - strdeq fp, [ip], -r0 @ │ │ │ │ - eoreq r6, sp, r8, lsr #10 │ │ │ │ - andeq r7, r4, r6, asr #32 │ │ │ │ - eoreq r9, pc, r8, asr #17 │ │ │ │ - eoreq fp, ip, ip, asr #19 │ │ │ │ - eoreq fp, ip, r4, asr #20 │ │ │ │ - andeq r7, r4, r0, lsr #32 │ │ │ │ + eoreq r8, sp, r4, lsr r6 │ │ │ │ + strdeq r8, [sp], -ip @ │ │ │ │ + eoreq r6, sp, r8, asr #32 │ │ │ │ + eoreq r9, pc, r4, ror #28 │ │ │ │ + eoreq fp, ip, r8, ror #30 │ │ │ │ + eoreq r6, sp, r4, lsl #14 │ │ │ │ + andeq r7, r4, fp, lsr r0 │ │ │ │ + eoreq r9, pc, r0, asr #28 │ │ │ │ + eoreq fp, ip, r4, asr #30 │ │ │ │ + eoreq r6, sp, ip, lsl #17 │ │ │ │ + andeq r7, r4, r9, asr r0 │ │ │ │ + eoreq r9, pc, ip, lsl lr @ │ │ │ │ + eoreq fp, ip, r0, lsr #30 │ │ │ │ + eoreq r6, sp, r4, lsl #24 │ │ │ │ + andeq r7, r4, r8, ror r0 │ │ │ │ + strdeq r9, [pc], -r8 @ │ │ │ │ + strdeq fp, [ip], -ip @ │ │ │ │ + eoreq r6, sp, r4, lsr sl │ │ │ │ + andeq r7, r4, pc, asr #32 │ │ │ │ + ldrdeq r9, [pc], -r4 @ │ │ │ │ + ldrdeq fp, [ip], -r8 @ │ │ │ │ + eoreq fp, ip, r0, asr pc │ │ │ │ + andeq r7, r4, r9, lsr #32 │ │ │ │ │ │ │ │ -00129974 : │ │ │ │ +001299a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #160] @ 129a38 │ │ │ │ + ldr r3, [pc, #160] @ 129a64 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, ip │ │ │ │ add r3, r3, #2496 @ 0x9c0 │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #140] @ 129a3c │ │ │ │ + ldr r5, [pc, #140] @ 129a68 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 129a30 │ │ │ │ - ldr r3, [pc, #128] @ 129a40 │ │ │ │ + beq 129a5c │ │ │ │ + ldr r3, [pc, #128] @ 129a6c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 1299fc │ │ │ │ + bne 129a28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 129234 │ │ │ │ + bl 129260 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 129a30 │ │ │ │ - ldr r3, [pc, #92] @ 129a44 │ │ │ │ + beq 129a5c │ │ │ │ + ldr r3, [pc, #92] @ 129a70 │ │ │ │ ldr r0, [r5, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r0, [pc, #68] @ 129a48 │ │ │ │ + ldr r0, [pc, #68] @ 129a74 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #56] @ 129a4c │ │ │ │ - ldr r1, [pc, #56] @ 129a50 │ │ │ │ - ldr r0, [pc, #56] @ 129a54 │ │ │ │ + ldr r3, [pc, #56] @ 129a78 │ │ │ │ + ldr r1, [pc, #56] @ 129a7c │ │ │ │ + ldr r0, [pc, #56] @ 129a80 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r2, [pc, #52] @ 129a58 │ │ │ │ + ldr r2, [pc, #52] @ 129a84 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eorseq fp, r2, r0, ror r1 │ │ │ │ - eorseq r6, r1, ip, asr #12 │ │ │ │ + eorseq fp, r2, r4, asr #2 │ │ │ │ + eorseq r6, r1, r0, lsr #12 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eoreq r4, sp, r8, asr #15 │ │ │ │ + ldrdeq r4, [sp], -r4 @ │ │ │ │ muleq r0, r0, r5 │ │ │ │ - mlaeq sp, r0, lr, r7 │ │ │ │ - ldrdeq r5, [sp], -ip @ │ │ │ │ + mlaeq sp, ip, r3, r8 │ │ │ │ + eoreq r5, sp, r8, ror #27 │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ │ │ │ │ -00129a5c : │ │ │ │ +00129a88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r6, [pc, #796] @ 129d90 │ │ │ │ - ldr r3, [pc, #796] @ 129d94 │ │ │ │ + ldr r6, [pc, #796] @ 129dbc │ │ │ │ + ldr r3, [pc, #796] @ 129dc0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r8, [r6, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r4, r8 │ │ │ │ - beq 129b58 │ │ │ │ + beq 129b84 │ │ │ │ ldr r7, [r4, #40] @ 0x28 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 129c70 │ │ │ │ + beq 129c9c │ │ │ │ cmp r7, r8 │ │ │ │ mov r5, r0 │ │ │ │ - beq 129b78 │ │ │ │ + beq 129ba4 │ │ │ │ ldr r3, [r7] │ │ │ │ mov r0, r5 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r7] │ │ │ │ - bl 125e8c │ │ │ │ + bl 125eb8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl a86c4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 129af0 │ │ │ │ + beq 129b1c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 129c18 │ │ │ │ + beq 129c44 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 129d6c │ │ │ │ + beq 129d98 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 129b14 │ │ │ │ + beq 129b40 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 129c24 │ │ │ │ + beq 129c50 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 129d1c │ │ │ │ - ldr r3, [pc, #628] @ 129d98 │ │ │ │ + beq 129d48 │ │ │ │ + ldr r3, [pc, #628] @ 129dc4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 129b4c │ │ │ │ - ldr r3, [pc, #608] @ 129d9c │ │ │ │ + beq 129b78 │ │ │ │ + ldr r3, [pc, #608] @ 129dc8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r4, r8 │ │ │ │ cmpne r3, r2 │ │ │ │ - bne 129c30 │ │ │ │ + bne 129c5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 129b4c │ │ │ │ + beq 129b78 │ │ │ │ add r3, r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - bl 129234 │ │ │ │ + bl 129260 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 129bb8 │ │ │ │ + beq 129be4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 129bb8 │ │ │ │ + bne 129be4 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r7, #2 │ │ │ │ - beq 129d44 │ │ │ │ + beq 129d70 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r3, r8 │ │ │ │ - beq 129cac │ │ │ │ + beq 129cd8 │ │ │ │ ldr r7, [r3, #40] @ 0x28 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 129ce0 │ │ │ │ + beq 129d0c │ │ │ │ cmp r7, r8 │ │ │ │ - bne 129aa4 │ │ │ │ - ldr r3, [pc, #440] @ 129da0 │ │ │ │ + bne 129ad0 │ │ │ │ + ldr r3, [pc, #440] @ 129dcc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fea4 │ │ │ │ - ldr r3, [pc, #428] @ 129da4 │ │ │ │ - ldr r1, [pc, #428] @ 129da8 │ │ │ │ + ldr r3, [pc, #428] @ 129dd0 │ │ │ │ + ldr r1, [pc, #428] @ 129dd4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #424] @ 129dac │ │ │ │ + ldr r0, [pc, #424] @ 129dd8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #194 @ 0xc2 │ │ │ │ bl b6f00 │ │ │ │ - b 129c60 │ │ │ │ + b 129c8c │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 129af0 │ │ │ │ + b 129b1c │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 129b14 │ │ │ │ - ldr r3, [pc, #364] @ 129da4 │ │ │ │ - ldr r0, [pc, #372] @ 129db0 │ │ │ │ + b 129b40 │ │ │ │ + ldr r3, [pc, #364] @ 129dd0 │ │ │ │ + ldr r0, [pc, #372] @ 129ddc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #360] @ 129db4 │ │ │ │ + ldr r1, [pc, #360] @ 129de0 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #356] @ 129db8 │ │ │ │ + ldr r0, [pc, #356] @ 129de4 │ │ │ │ mov r2, #195 @ 0xc3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r3, [pc, #300] @ 129da4 │ │ │ │ + ldr r3, [pc, #300] @ 129dd0 │ │ │ │ mov r0, #192 @ 0xc0 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r1, [pc, #312] @ 129dbc │ │ │ │ + ldr r1, [pc, #312] @ 129de8 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #308] @ 129dc0 │ │ │ │ + ldr r3, [pc, #308] @ 129dec │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #304] @ 129dc4 │ │ │ │ - ldr r0, [pc, #304] @ 129dc8 │ │ │ │ + ldr r2, [pc, #304] @ 129df0 │ │ │ │ + ldr r0, [pc, #304] @ 129df4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 129c60 │ │ │ │ - ldr r3, [pc, #240] @ 129da4 │ │ │ │ - ldr r0, [pc, #276] @ 129dcc │ │ │ │ + b 129c8c │ │ │ │ + ldr r3, [pc, #240] @ 129dd0 │ │ │ │ + ldr r0, [pc, #276] @ 129df8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #264] @ 129dd0 │ │ │ │ + ldr r1, [pc, #264] @ 129dfc │ │ │ │ stm sp, {r0, r8} │ │ │ │ - ldr r0, [pc, #260] @ 129dd4 │ │ │ │ + ldr r0, [pc, #260] @ 129e00 │ │ │ │ mov r2, #194 @ 0xc2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 129c60 │ │ │ │ - ldr r3, [pc, #188] @ 129da4 │ │ │ │ + b 129c8c │ │ │ │ + ldr r3, [pc, #188] @ 129dd0 │ │ │ │ mov r0, #194 @ 0xc2 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r1, [pc, #228] @ 129dd8 │ │ │ │ + ldr r1, [pc, #228] @ 129e04 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #224] @ 129ddc │ │ │ │ + ldr r3, [pc, #224] @ 129e08 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #220] @ 129de0 │ │ │ │ - ldr r0, [pc, #220] @ 129de4 │ │ │ │ + ldr r2, [pc, #220] @ 129e0c │ │ │ │ + ldr r0, [pc, #220] @ 129e10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 129c60 │ │ │ │ - ldr r3, [pc, #128] @ 129da4 │ │ │ │ - ldr r1, [pc, #192] @ 129de8 │ │ │ │ + b 129c8c │ │ │ │ + ldr r3, [pc, #128] @ 129dd0 │ │ │ │ + ldr r1, [pc, #192] @ 129e14 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #188] @ 129dec │ │ │ │ + ldr r0, [pc, #188] @ 129e18 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #195 @ 0xc3 │ │ │ │ bl b6f00 │ │ │ │ - b 129c60 │ │ │ │ - ldr r3, [pc, #88] @ 129da4 │ │ │ │ - ldr r1, [pc, #160] @ 129df0 │ │ │ │ + b 129c8c │ │ │ │ + ldr r3, [pc, #88] @ 129dd0 │ │ │ │ + ldr r1, [pc, #160] @ 129e1c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #156] @ 129df4 │ │ │ │ + ldr r0, [pc, #156] @ 129e20 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #193 @ 0xc1 │ │ │ │ bl b6f00 │ │ │ │ - b 129c60 │ │ │ │ - ldr r3, [pc, #132] @ 129df8 │ │ │ │ - ldr r1, [pc, #132] @ 129dfc │ │ │ │ - ldr r0, [pc, #132] @ 129e00 │ │ │ │ + b 129c8c │ │ │ │ + ldr r3, [pc, #132] @ 129e24 │ │ │ │ + ldr r1, [pc, #132] @ 129e28 │ │ │ │ + ldr r0, [pc, #132] @ 129e2c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #128] @ 129e04 │ │ │ │ + ldr r2, [pc, #128] @ 129e30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, r1, r4, lsl #11 │ │ │ │ + eorseq r6, r1, r8, asr r5 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq r7, sp, r0, lsl sp │ │ │ │ - strdeq r5, [sp], -ip @ │ │ │ │ - eoreq r3, sp, r8, asr #21 │ │ │ │ - eoreq r7, sp, r0, asr #25 │ │ │ │ - eoreq r5, sp, ip, lsr #13 │ │ │ │ - eoreq r7, sp, r8, ror ip │ │ │ │ - eoreq r7, sp, ip, ror #24 │ │ │ │ - eoreq r4, sp, r4, asr #10 │ │ │ │ - eoreq r5, sp, r4, ror #12 │ │ │ │ - eoreq r4, sp, r4, lsl r5 │ │ │ │ - eoreq r7, sp, r4, asr #24 │ │ │ │ - eoreq r5, sp, r0, lsr r6 │ │ │ │ - eoreq r7, sp, r8, lsl #24 │ │ │ │ - strdeq r7, [sp], -ip @ │ │ │ │ - ldrdeq r4, [sp], -r4 @ │ │ │ │ - strdeq r5, [sp], -r4 @ │ │ │ │ - eoreq r7, sp, r4, ror #23 │ │ │ │ - ldrdeq r5, [sp], -r0 @ │ │ │ │ - @ instruction: 0x002d7bbc │ │ │ │ - eoreq r5, sp, r8, lsr #11 │ │ │ │ - strdeq r9, [pc], -r0 @ │ │ │ │ - strdeq fp, [ip], -r4 @ │ │ │ │ - eoreq r6, sp, r8, ror #4 │ │ │ │ - andeq r5, r4, r7, ror ip │ │ │ │ + eoreq r8, sp, ip, lsl r2 │ │ │ │ + eoreq r5, sp, r8, lsl #24 │ │ │ │ + ldrdeq r3, [sp], -r4 @ │ │ │ │ + eoreq r8, sp, ip, asr #3 │ │ │ │ + @ instruction: 0x002d5bb8 │ │ │ │ + eoreq r8, sp, r4, lsl #3 │ │ │ │ + eoreq r8, sp, r8, ror r1 │ │ │ │ + eoreq r4, sp, r0, asr sl │ │ │ │ + eoreq r5, sp, r0, ror fp │ │ │ │ + eoreq r4, sp, r0, lsr #20 │ │ │ │ + eoreq r8, sp, r0, asr r1 │ │ │ │ + eoreq r5, sp, ip, lsr fp │ │ │ │ + eoreq r8, sp, r4, lsl r1 │ │ │ │ + eoreq r8, sp, r8, lsl #2 │ │ │ │ + eoreq r4, sp, r0, ror #19 │ │ │ │ + eoreq r5, sp, r0, lsl #22 │ │ │ │ + strdeq r8, [sp], -r0 @ │ │ │ │ + ldrdeq r5, [sp], -ip @ │ │ │ │ + eoreq r8, sp, r8, asr #1 │ │ │ │ + @ instruction: 0x002d5ab4 │ │ │ │ + strdeq r9, [pc], -ip @ │ │ │ │ + eoreq fp, ip, r0, lsl #20 │ │ │ │ + eoreq r6, sp, r4, ror r7 │ │ │ │ + andeq r5, r4, r0, lsl #25 │ │ │ │ │ │ │ │ -00129e08 : │ │ │ │ +00129e34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ - ldr r6, [pc, #1576] @ 12a44c │ │ │ │ + ldr r6, [pc, #1576] @ 12a478 │ │ │ │ cmp r3, #2 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - beq 129ef8 │ │ │ │ - ldr r3, [pc, #1556] @ 12a450 │ │ │ │ + beq 129f24 │ │ │ │ + ldr r3, [pc, #1556] @ 12a47c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ mov r5, r3 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r3] │ │ │ │ mov r0, r5 │ │ │ │ bl 50138 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 129e78 │ │ │ │ + beq 129ea4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 129eec │ │ │ │ + beq 129f18 │ │ │ │ cmp r4, #0 │ │ │ │ - blt 12a038 │ │ │ │ + blt 12a064 │ │ │ │ ands r0, r4, #255 @ 0xff │ │ │ │ - bne 129ee4 │ │ │ │ + bne 129f10 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ cmp r3, #114 @ 0x72 │ │ │ │ - beq 12a068 │ │ │ │ - ldr r3, [pc, #1460] @ 12a450 │ │ │ │ + beq 12a094 │ │ │ │ + ldr r3, [pc, #1460] @ 12a47c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ mov r5, r3 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r3] │ │ │ │ mov r0, r5 │ │ │ │ bl 50138 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 129ed8 │ │ │ │ + beq 129f04 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 12a02c │ │ │ │ + beq 12a058 │ │ │ │ cmp r4, #0 │ │ │ │ andge r0, r4, #255 @ 0xff │ │ │ │ - blt 12a15c │ │ │ │ + blt 12a188 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 129e78 │ │ │ │ + b 129ea4 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 12a428 │ │ │ │ + beq 12a454 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - ldr r3, [pc, #1332] @ 12a454 │ │ │ │ + ldr r3, [pc, #1332] @ 12a480 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r1, [r3, #2884] @ 0xb44 │ │ │ │ bl 50168 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 129f48 │ │ │ │ + beq 129f74 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 129fec │ │ │ │ + beq 12a018 │ │ │ │ cmn r5, #1 │ │ │ │ - beq 129ff8 │ │ │ │ + beq 12a024 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 129e34 │ │ │ │ + bne 129e60 │ │ │ │ ldr r0, [r7, #16] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 12a404 │ │ │ │ + beq 12a430 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12a19c │ │ │ │ - ldr r1, [pc, #1248] @ 12a458 │ │ │ │ + beq 12a1c8 │ │ │ │ + ldr r1, [pc, #1248] @ 12a484 │ │ │ │ add r2, r3, #1 │ │ │ │ str r2, [r0] │ │ │ │ ldr r5, [r6, r1] │ │ │ │ cmp r0, r5 │ │ │ │ - beq 129e50 │ │ │ │ + beq 129e7c │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 129f9c │ │ │ │ + beq 129fc8 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 12a1b0 │ │ │ │ - ldr r3, [pc, #1208] @ 12a45c │ │ │ │ + beq 12a1dc │ │ │ │ + ldr r3, [pc, #1208] @ 12a488 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 12a22c │ │ │ │ + beq 12a258 │ │ │ │ ldr r1, [r3, #440] @ 0x1b8 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 12a2a0 │ │ │ │ + beq 12a2cc │ │ │ │ ldr r0, [r0, #12] │ │ │ │ tst r0, #1 │ │ │ │ - bne 12a184 │ │ │ │ + bne 12a1b0 │ │ │ │ cmp r0, r1 │ │ │ │ - beq 12a190 │ │ │ │ - ldr r3, [pc, #1144] @ 12a450 │ │ │ │ + beq 12a1bc │ │ │ │ + ldr r3, [pc, #1144] @ 12a47c │ │ │ │ ldr r5, [r6, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ - b 129e50 │ │ │ │ + b 129e7c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 129f48 │ │ │ │ + b 129f74 │ │ │ │ bl 50048 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 129e34 │ │ │ │ - ldr r3, [pc, #1108] @ 12a460 │ │ │ │ - ldr r1, [pc, #1108] @ 12a464 │ │ │ │ + beq 129e60 │ │ │ │ + ldr r3, [pc, #1108] @ 12a48c │ │ │ │ + ldr r1, [pc, #1108] @ 12a490 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #1104] @ 12a468 │ │ │ │ + ldr r0, [pc, #1104] @ 12a494 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #900 @ 0x384 │ │ │ │ bl b6f00 │ │ │ │ - b 12a05c │ │ │ │ + b 12a088 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 129ed8 │ │ │ │ - ldr r3, [pc, #1056] @ 12a460 │ │ │ │ - ldr r1, [pc, #1064] @ 12a46c │ │ │ │ + b 129f04 │ │ │ │ + ldr r3, [pc, #1056] @ 12a48c │ │ │ │ + ldr r1, [pc, #1064] @ 12a498 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #1060] @ 12a470 │ │ │ │ + ldr r0, [pc, #1060] @ 12a49c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl 129a5c │ │ │ │ + bl 129a88 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 12a278 │ │ │ │ + beq 12a2a4 │ │ │ │ bl 50138 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 12a304 │ │ │ │ + blt 12a330 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ - beq 129eb0 │ │ │ │ + beq 129edc │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12a0ac │ │ │ │ + beq 12a0d8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 12a26c │ │ │ │ + beq 12a298 │ │ │ │ mov r0, r7 │ │ │ │ - bl 129a5c │ │ │ │ + bl 129a88 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 12a340 │ │ │ │ - ldr r3, [pc, #944] @ 12a474 │ │ │ │ + beq 12a36c │ │ │ │ + ldr r3, [pc, #944] @ 12a4a0 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 12a0e8 │ │ │ │ - ldr r3, [pc, #924] @ 12a478 │ │ │ │ + beq 12a114 │ │ │ │ + ldr r3, [pc, #924] @ 12a4a4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 12a1f8 │ │ │ │ + bne 12a224 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ ands r7, r5, #1 │ │ │ │ - bne 12a368 │ │ │ │ + bne 12a394 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12a110 │ │ │ │ + beq 12a13c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 12a334 │ │ │ │ - ldr r3, [pc, #836] @ 12a45c │ │ │ │ + beq 12a360 │ │ │ │ + ldr r3, [pc, #836] @ 12a488 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 12a374 │ │ │ │ + beq 12a3a0 │ │ │ │ ldr r1, [r3, #440] @ 0x1b8 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 12a3bc │ │ │ │ + beq 12a3e8 │ │ │ │ cmp r7, #0 │ │ │ │ - bne 12a2dc │ │ │ │ + bne 12a308 │ │ │ │ cmp r5, r1 │ │ │ │ - beq 12a2f8 │ │ │ │ - ldr r3, [pc, #776] @ 12a450 │ │ │ │ + beq 12a324 │ │ │ │ + ldr r3, [pc, #776] @ 12a47c │ │ │ │ ldr r5, [r6, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ - b 129eb0 │ │ │ │ - ldr r3, [pc, #764] @ 12a460 │ │ │ │ - ldr r1, [pc, #788] @ 12a47c │ │ │ │ + b 129edc │ │ │ │ + ldr r3, [pc, #764] @ 12a48c │ │ │ │ + ldr r1, [pc, #788] @ 12a4a8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #784] @ 12a480 │ │ │ │ + ldr r0, [pc, #784] @ 12a4ac │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 12a05c │ │ │ │ + b 12a088 │ │ │ │ bl aefd4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 129fd0 │ │ │ │ - ldr r3, [pc, #748] @ 12a484 │ │ │ │ + beq 129ffc │ │ │ │ + ldr r3, [pc, #748] @ 12a4b0 │ │ │ │ ldr r5, [r6, r3] │ │ │ │ - b 129fd8 │ │ │ │ - ldr r3, [pc, #692] @ 12a458 │ │ │ │ + b 12a004 │ │ │ │ + ldr r3, [pc, #692] @ 12a484 │ │ │ │ ldr r5, [r6, r3] │ │ │ │ cmp r0, r5 │ │ │ │ - bne 129f9c │ │ │ │ - b 129e50 │ │ │ │ + bne 129fc8 │ │ │ │ + b 129e7c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r0, [r7, #16] │ │ │ │ cmp r0, r5 │ │ │ │ - bne 129f9c │ │ │ │ - ldr r3, [pc, #664] @ 12a460 │ │ │ │ - ldr ip, [pc, #700] @ 12a488 │ │ │ │ + bne 129fc8 │ │ │ │ + ldr r3, [pc, #664] @ 12a48c │ │ │ │ + ldr ip, [pc, #700] @ 12a4b4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r1, [pc, #696] @ 12a48c │ │ │ │ + ldr r1, [pc, #696] @ 12a4b8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r0, [pc, #688] @ 12a490 │ │ │ │ + ldr r0, [pc, #688] @ 12a4bc │ │ │ │ add ip, pc, ip │ │ │ │ - ldr r2, [pc, #684] @ 12a494 │ │ │ │ + ldr r2, [pc, #684] @ 12a4c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ - b 12a05c │ │ │ │ - ldr r3, [pc, #608] @ 12a460 │ │ │ │ - ldr r0, [pc, #660] @ 12a498 │ │ │ │ + b 12a088 │ │ │ │ + ldr r3, [pc, #608] @ 12a48c │ │ │ │ + ldr r0, [pc, #660] @ 12a4c4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #648] @ 12a49c │ │ │ │ + ldr r1, [pc, #648] @ 12a4c8 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #644] @ 12a4a0 │ │ │ │ - ldr r2, [pc, #644] @ 12a4a4 │ │ │ │ + ldr r0, [pc, #644] @ 12a4cc │ │ │ │ + ldr r2, [pc, #644] @ 12a4d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 12a05c │ │ │ │ - ldr r3, [pc, #628] @ 12a4a8 │ │ │ │ - ldr r1, [pc, #628] @ 12a4ac │ │ │ │ + b 12a088 │ │ │ │ + ldr r3, [pc, #628] @ 12a4d4 │ │ │ │ + ldr r1, [pc, #628] @ 12a4d8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #532] @ 12a460 │ │ │ │ - ldr r1, [pc, #608] @ 12a4b0 │ │ │ │ + ldr r3, [pc, #532] @ 12a48c │ │ │ │ + ldr r1, [pc, #608] @ 12a4dc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #604] @ 12a4b4 │ │ │ │ - ldr r2, [pc, #568] @ 12a494 │ │ │ │ + ldr r0, [pc, #604] @ 12a4e0 │ │ │ │ + ldr r2, [pc, #568] @ 12a4c0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 12a05c │ │ │ │ + b 12a088 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12a0ac │ │ │ │ - ldr r3, [pc, #480] @ 12a460 │ │ │ │ - ldr r1, [pc, #564] @ 12a4b8 │ │ │ │ + b 12a0d8 │ │ │ │ + ldr r3, [pc, #480] @ 12a48c │ │ │ │ + ldr r1, [pc, #564] @ 12a4e4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #560] @ 12a4bc │ │ │ │ - ldr r2, [pc, #560] @ 12a4c0 │ │ │ │ + ldr r0, [pc, #560] @ 12a4e8 │ │ │ │ + ldr r2, [pc, #560] @ 12a4ec │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 12a05c │ │ │ │ - ldr r3, [pc, #440] @ 12a460 │ │ │ │ - ldr r0, [pc, #488] @ 12a494 │ │ │ │ + b 12a088 │ │ │ │ + ldr r3, [pc, #440] @ 12a48c │ │ │ │ + ldr r0, [pc, #488] @ 12a4c0 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r1, [pc, #528] @ 12a4c4 │ │ │ │ + ldr r1, [pc, #528] @ 12a4f0 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #524] @ 12a4c8 │ │ │ │ + ldr r3, [pc, #524] @ 12a4f4 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #520] @ 12a4cc │ │ │ │ - ldr r0, [pc, #520] @ 12a4d0 │ │ │ │ + ldr r2, [pc, #520] @ 12a4f8 │ │ │ │ + ldr r0, [pc, #520] @ 12a4fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 12a05c │ │ │ │ + b 12a088 │ │ │ │ mov r0, r5 │ │ │ │ bl aefd4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 12a140 │ │ │ │ - ldr r3, [pc, #388] @ 12a484 │ │ │ │ + beq 12a16c │ │ │ │ + ldr r3, [pc, #388] @ 12a4b0 │ │ │ │ ldr r5, [r6, r3] │ │ │ │ - b 12a148 │ │ │ │ - ldr r3, [pc, #340] @ 12a460 │ │ │ │ - ldr r1, [pc, #452] @ 12a4d4 │ │ │ │ + b 12a174 │ │ │ │ + ldr r3, [pc, #340] @ 12a48c │ │ │ │ + ldr r1, [pc, #452] @ 12a500 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #448] @ 12a4d8 │ │ │ │ - ldr r2, [pc, #420] @ 12a4c0 │ │ │ │ + ldr r0, [pc, #448] @ 12a504 │ │ │ │ + ldr r2, [pc, #420] @ 12a4ec │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 12a05c │ │ │ │ + b 12a088 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12a110 │ │ │ │ - ldr r3, [pc, #280] @ 12a460 │ │ │ │ - ldr r1, [pc, #400] @ 12a4dc │ │ │ │ + b 12a13c │ │ │ │ + ldr r3, [pc, #280] @ 12a48c │ │ │ │ + ldr r1, [pc, #400] @ 12a508 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #396] @ 12a4e0 │ │ │ │ - ldr r2, [pc, #332] @ 12a4a4 │ │ │ │ + ldr r0, [pc, #396] @ 12a50c │ │ │ │ + ldr r2, [pc, #332] @ 12a4d0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 12a05c │ │ │ │ + b 12a088 │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ - b 12a0f4 │ │ │ │ + b 12a120 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #292] @ 12a4a8 │ │ │ │ - ldr r1, [pc, #348] @ 12a4e4 │ │ │ │ + ldr r3, [pc, #292] @ 12a4d4 │ │ │ │ + ldr r1, [pc, #348] @ 12a510 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #196] @ 12a460 │ │ │ │ - ldr r1, [pc, #328] @ 12a4e8 │ │ │ │ + ldr r3, [pc, #196] @ 12a48c │ │ │ │ + ldr r1, [pc, #328] @ 12a514 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #324] @ 12a4ec │ │ │ │ - ldr r2, [pc, #248] @ 12a4a4 │ │ │ │ + ldr r0, [pc, #324] @ 12a518 │ │ │ │ + ldr r2, [pc, #248] @ 12a4d0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 12a05c │ │ │ │ - ldr r3, [pc, #156] @ 12a460 │ │ │ │ - ldr r1, [pc, #220] @ 12a4a4 │ │ │ │ + b 12a088 │ │ │ │ + ldr r3, [pc, #156] @ 12a48c │ │ │ │ + ldr r1, [pc, #220] @ 12a4d0 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r3, [pc, #288] @ 12a4f0 │ │ │ │ + ldr r3, [pc, #288] @ 12a51c │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #276] @ 12a4f4 │ │ │ │ - ldr r1, [pc, #276] @ 12a4f8 │ │ │ │ - ldr r0, [pc, #276] @ 12a4fc │ │ │ │ + ldr r2, [pc, #276] @ 12a520 │ │ │ │ + ldr r1, [pc, #276] @ 12a524 │ │ │ │ + ldr r0, [pc, #276] @ 12a528 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - b 12a05c │ │ │ │ - ldr r3, [pc, #244] @ 12a500 │ │ │ │ - ldr r1, [pc, #244] @ 12a504 │ │ │ │ - ldr r0, [pc, #244] @ 12a508 │ │ │ │ + b 12a088 │ │ │ │ + ldr r3, [pc, #244] @ 12a52c │ │ │ │ + ldr r1, [pc, #244] @ 12a530 │ │ │ │ + ldr r0, [pc, #244] @ 12a534 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #240] @ 12a50c │ │ │ │ + ldr r2, [pc, #240] @ 12a538 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #224] @ 12a510 │ │ │ │ - ldr r1, [pc, #224] @ 12a514 │ │ │ │ - ldr r0, [pc, #224] @ 12a518 │ │ │ │ + ldr r3, [pc, #224] @ 12a53c │ │ │ │ + ldr r1, [pc, #224] @ 12a540 │ │ │ │ + ldr r0, [pc, #224] @ 12a544 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #220] @ 12a51c │ │ │ │ + ldr r2, [pc, #220] @ 12a548 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r6, r1, ip, asr #3 │ │ │ │ + eorseq r6, r1, r0, lsr #3 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r7, sp, ip, lsl #18 │ │ │ │ - ldrdeq r4, [sp], -r0 @ │ │ │ │ - ldrdeq r7, [sp], -r8 @ │ │ │ │ - mlaeq sp, ip, fp, r4 │ │ │ │ + eoreq r7, sp, r8, lsl lr │ │ │ │ + ldrdeq r5, [sp], -ip @ │ │ │ │ + eoreq r7, sp, r4, ror #27 │ │ │ │ + eoreq r5, sp, r8, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ - @ instruction: 0x002d77b4 │ │ │ │ - eoreq r4, sp, r8, ror sl │ │ │ │ + eoreq r7, sp, r0, asr #25 │ │ │ │ + eoreq r4, sp, r4, lsl #31 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - strdeq r3, [sp], -r0 @ │ │ │ │ - eoreq r7, sp, r0, asr #14 │ │ │ │ - eoreq r4, sp, r4, lsl #20 │ │ │ │ + strdeq r4, [sp], -ip @ │ │ │ │ + eoreq r7, sp, ip, asr #24 │ │ │ │ + eoreq r4, sp, r0, lsl pc │ │ │ │ andeq r0, r0, r6, lsl #7 │ │ │ │ - eoreq r5, sp, r8, lsl #22 │ │ │ │ - eoreq r7, sp, r8, lsl #14 │ │ │ │ - eoreq r4, sp, ip, asr #19 │ │ │ │ + eoreq r6, sp, r4, lsl r0 │ │ │ │ + eoreq r7, sp, r4, lsl ip │ │ │ │ + ldrdeq r4, [sp], -r8 @ │ │ │ │ andeq r0, r0, sl, lsl #7 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq r6, sp, r8, ror r0 │ │ │ │ - eoreq r7, sp, r8, asr #13 │ │ │ │ - eoreq r4, sp, ip, lsl #19 │ │ │ │ - mlaeq sp, r4, r6, r7 │ │ │ │ - eoreq r4, sp, r8, asr r9 │ │ │ │ + eoreq r6, sp, r4, lsl #11 │ │ │ │ + ldrdeq r7, [sp], -r4 @ │ │ │ │ + mlaeq sp, r8, lr, r4 │ │ │ │ + eoreq r7, sp, r0, lsr #23 │ │ │ │ + eoreq r4, sp, r4, ror #28 │ │ │ │ andeq r0, r0, r9, lsl #7 │ │ │ │ - eoreq r7, sp, r8, asr r6 │ │ │ │ - eoreq r7, sp, ip, ror r6 │ │ │ │ - eoreq r6, lr, r8, ror #28 │ │ │ │ - eoreq r4, sp, ip, lsl r9 │ │ │ │ - eoreq r7, sp, r8, lsl #12 │ │ │ │ - eoreq r4, sp, ip, asr #17 │ │ │ │ - eoreq r7, sp, ip, asr #11 │ │ │ │ - mlaeq sp, r0, r8, r4 │ │ │ │ - eoreq r5, sp, r8, lsr #30 │ │ │ │ - eoreq r7, sp, r8, ror r5 │ │ │ │ - eoreq r4, sp, ip, lsr r8 │ │ │ │ - eoreq r7, sp, ip, asr r5 │ │ │ │ - eoreq r6, lr, r8, asr #26 │ │ │ │ - eoreq r7, sp, r8, lsr r5 │ │ │ │ - strdeq r4, [sp], -ip @ │ │ │ │ - eoreq r8, pc, r8, asr sp @ │ │ │ │ - eoreq sl, ip, ip, asr lr │ │ │ │ - eoreq r5, sp, ip, ror r7 │ │ │ │ - andeq pc, r2, sp, asr r2 @ │ │ │ │ - eoreq r8, pc, r4, lsr sp @ │ │ │ │ - eoreq sl, ip, r8, lsr lr │ │ │ │ - ldrdeq sl, [ip], -r4 @ │ │ │ │ - andeq pc, r2, r6, asr #4 │ │ │ │ + eoreq r7, sp, r4, ror #22 │ │ │ │ + eoreq r7, sp, r8, lsl #23 │ │ │ │ + eoreq r7, lr, r4, ror r3 │ │ │ │ + eoreq r4, sp, r8, lsr #28 │ │ │ │ + eoreq r7, sp, r4, lsl fp │ │ │ │ + ldrdeq r4, [sp], -r8 @ │ │ │ │ + ldrdeq r7, [sp], -r8 @ │ │ │ │ + mlaeq sp, ip, sp, r4 │ │ │ │ + eoreq r6, sp, r4, lsr r4 │ │ │ │ + eoreq r7, sp, r4, lsl #21 │ │ │ │ + eoreq r4, sp, r8, asr #26 │ │ │ │ + eoreq r7, sp, r8, ror #20 │ │ │ │ + eoreq r7, lr, r4, asr r2 │ │ │ │ + eoreq r7, sp, r4, asr #20 │ │ │ │ + eoreq r4, sp, r8, lsl #26 │ │ │ │ + eoreq r9, pc, r4, ror #4 │ │ │ │ + eoreq fp, ip, r8, ror #6 │ │ │ │ + eoreq r5, sp, r8, lsl #25 │ │ │ │ + andeq pc, r2, sl, asr r2 @ │ │ │ │ + eoreq r9, pc, r0, asr #4 │ │ │ │ + eoreq fp, ip, r4, asr #6 │ │ │ │ + eoreq fp, ip, r0, ror #7 │ │ │ │ + andeq pc, r2, r3, asr #4 │ │ │ │ │ │ │ │ -0012a520 : │ │ │ │ +0012a54c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 1005e0 │ │ │ │ - ldr r6, [pc, #384] @ 12a6c4 │ │ │ │ + bl 10060c │ │ │ │ + ldr r6, [pc, #384] @ 12a6f0 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 12a5d0 │ │ │ │ + beq 12a5fc │ │ │ │ cmp r0, #0 │ │ │ │ mov r4, r0 │ │ │ │ - beq 12a5b8 │ │ │ │ + beq 12a5e4 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 12a62c │ │ │ │ + beq 12a658 │ │ │ │ mov r1, #0 │ │ │ │ bl a7518 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 12a668 │ │ │ │ - ldr r3, [pc, #332] @ 12a6c8 │ │ │ │ + beq 12a694 │ │ │ │ + ldr r3, [pc, #332] @ 12a6f4 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 12a690 │ │ │ │ - bl 129e08 │ │ │ │ + bne 12a6bc │ │ │ │ + bl 129e34 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 12a5b0 │ │ │ │ + beq 12a5dc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 12a5c4 │ │ │ │ + beq 12a5f0 │ │ │ │ cmp r4, #2 │ │ │ │ - beq 12a604 │ │ │ │ + beq 12a630 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12a5b0 │ │ │ │ - ldr r3, [pc, #244] @ 12a6cc │ │ │ │ - ldr r1, [pc, #244] @ 12a6d0 │ │ │ │ + b 12a5dc │ │ │ │ + ldr r3, [pc, #244] @ 12a6f8 │ │ │ │ + ldr r1, [pc, #244] @ 12a6fc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #240] @ 12a6d4 │ │ │ │ + ldr r0, [pc, #240] @ 12a700 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #130 @ 0x82 │ │ │ │ bl b6f00 │ │ │ │ mov r4, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #192] @ 12a6cc │ │ │ │ - ldr r1, [pc, #200] @ 12a6d8 │ │ │ │ + ldr r3, [pc, #192] @ 12a6f8 │ │ │ │ + ldr r1, [pc, #200] @ 12a704 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #196] @ 12a6dc │ │ │ │ + ldr r0, [pc, #196] @ 12a708 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #132 @ 0x84 │ │ │ │ bl b6f00 │ │ │ │ - b 12a5b8 │ │ │ │ - ldr r3, [pc, #152] @ 12a6cc │ │ │ │ + b 12a5e4 │ │ │ │ + ldr r3, [pc, #152] @ 12a6f8 │ │ │ │ mov r0, #132 @ 0x84 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r1, [pc, #160] @ 12a6e0 │ │ │ │ + ldr r1, [pc, #160] @ 12a70c │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #156] @ 12a6e4 │ │ │ │ + ldr r3, [pc, #156] @ 12a710 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #152] @ 12a6e8 │ │ │ │ - ldr r0, [pc, #152] @ 12a6ec │ │ │ │ + ldr r2, [pc, #152] @ 12a714 │ │ │ │ + ldr r0, [pc, #152] @ 12a718 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 12a5f4 │ │ │ │ - ldr r3, [pc, #92] @ 12a6cc │ │ │ │ - ldr r1, [pc, #124] @ 12a6f0 │ │ │ │ + b 12a620 │ │ │ │ + ldr r3, [pc, #92] @ 12a6f8 │ │ │ │ + ldr r1, [pc, #124] @ 12a71c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #120] @ 12a6f4 │ │ │ │ + ldr r0, [pc, #120] @ 12a720 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #132 @ 0x84 │ │ │ │ bl b6f00 │ │ │ │ - b 12a5f4 │ │ │ │ - ldr r3, [pc, #52] @ 12a6cc │ │ │ │ - ldr r0, [pc, #92] @ 12a6f8 │ │ │ │ + b 12a620 │ │ │ │ + ldr r3, [pc, #52] @ 12a6f8 │ │ │ │ + ldr r0, [pc, #92] @ 12a724 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #80] @ 12a6fc │ │ │ │ + ldr r1, [pc, #80] @ 12a728 │ │ │ │ stm sp, {r0, r5} │ │ │ │ - ldr r0, [pc, #76] @ 12a700 │ │ │ │ + ldr r0, [pc, #76] @ 12a72c │ │ │ │ mov r2, #132 @ 0x84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 12a5f4 │ │ │ │ - @ instruction: 0x00315ab8 │ │ │ │ + b 12a620 │ │ │ │ + eorseq r5, r1, ip, lsl #21 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq r7, sp, r0, asr #6 │ │ │ │ - eoreq r4, sp, r0, ror r5 │ │ │ │ - eoreq r7, sp, ip, lsl #6 │ │ │ │ - eoreq r4, sp, ip, lsr r5 │ │ │ │ - eoreq r7, sp, ip, asr #5 │ │ │ │ - eoreq sl, lr, ip, lsl #21 │ │ │ │ - eoreq r1, sp, ip, lsr r6 │ │ │ │ - strdeq r4, [sp], -ip @ │ │ │ │ - eoreq r7, sp, r8, lsr #5 │ │ │ │ - ldrdeq r4, [sp], -r8 @ │ │ │ │ - eoreq r1, sp, r8, lsr #20 │ │ │ │ - eoreq r7, sp, r0, ror r2 │ │ │ │ - eoreq r4, sp, r0, lsr #9 │ │ │ │ + eoreq r7, sp, ip, asr #16 │ │ │ │ + eoreq r4, sp, ip, ror sl │ │ │ │ + eoreq r7, sp, r8, lsl r8 │ │ │ │ + eoreq r4, sp, r8, asr #20 │ │ │ │ + ldrdeq r7, [sp], -r8 @ │ │ │ │ + mlaeq lr, r8, pc, sl @ │ │ │ │ + eoreq r1, sp, r8, asr #22 │ │ │ │ + eoreq r4, sp, r8, lsl #20 │ │ │ │ + @ instruction: 0x002d77b4 │ │ │ │ + eoreq r4, sp, r4, ror #19 │ │ │ │ + eoreq r1, sp, r4, lsr pc │ │ │ │ + eoreq r7, sp, ip, ror r7 │ │ │ │ + eoreq r4, sp, ip, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 12a520 │ │ │ │ - ldr r4, [pc, #64] @ 12a760 │ │ │ │ + bl 12a54c │ │ │ │ + ldr r4, [pc, #64] @ 12a78c │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 12a758 │ │ │ │ + beq 12a784 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 12a74c │ │ │ │ - ldr r3, [pc, #44] @ 12a764 │ │ │ │ + bne 12a778 │ │ │ │ + ldr r3, [pc, #44] @ 12a790 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #20] @ 12a768 │ │ │ │ + ldr r3, [pc, #20] @ 12a794 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ - b 12a738 │ │ │ │ + b 12a764 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x003158dc │ │ │ │ + @ instruction: 0x003158b0 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ │ │ │ │ -0012a76c : │ │ │ │ +0012a798 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #268] @ 12a890 │ │ │ │ + ldr ip, [pc, #268] @ 12a8bc │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ - ldr lr, [pc, #256] @ 12a894 │ │ │ │ + ldr lr, [pc, #256] @ 12a8c0 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #2544 @ 0x9f0 │ │ │ │ add ip, sp, #8 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #236] @ 12a898 │ │ │ │ + ldr ip, [pc, #236] @ 12a8c4 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #228] @ 12a89c │ │ │ │ + ldr r4, [pc, #228] @ 12a8c8 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ bl a3100 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 12a884 │ │ │ │ - ldr r3, [pc, #200] @ 12a8a0 │ │ │ │ + beq 12a8b0 │ │ │ │ + ldr r3, [pc, #200] @ 12a8cc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 12a854 │ │ │ │ + bne 12a880 │ │ │ │ mov r0, r1 │ │ │ │ - bl 129e08 │ │ │ │ + bl 129e34 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 12a884 │ │ │ │ + beq 12a8b0 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 12a848 │ │ │ │ - ldr r3, [pc, #152] @ 12a8a4 │ │ │ │ + bne 12a874 │ │ │ │ + ldr r3, [pc, #152] @ 12a8d0 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #132] @ 12a8a8 │ │ │ │ - ldr r3, [pc, #112] @ 12a898 │ │ │ │ + ldr r2, [pc, #132] @ 12a8d4 │ │ │ │ + ldr r3, [pc, #112] @ 12a8c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 12a88c │ │ │ │ + bne 12a8b8 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #92] @ 12a8ac │ │ │ │ + ldr r3, [pc, #92] @ 12a8d8 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ - b 12a80c │ │ │ │ - ldr r0, [pc, #84] @ 12a8b0 │ │ │ │ + b 12a838 │ │ │ │ + ldr r0, [pc, #84] @ 12a8dc │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #76] @ 12a8b4 │ │ │ │ - ldr r1, [pc, #76] @ 12a8b8 │ │ │ │ - ldr r0, [pc, #76] @ 12a8bc │ │ │ │ + ldr r3, [pc, #76] @ 12a8e0 │ │ │ │ + ldr r1, [pc, #76] @ 12a8e4 │ │ │ │ + ldr r0, [pc, #76] @ 12a8e8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #896 @ 0x380 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 12a81c │ │ │ │ + b 12a848 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq sl, r2, r4, lsl #7 │ │ │ │ - eorseq r5, r1, r0, asr r8 │ │ │ │ + eorseq sl, r2, r8, asr r3 │ │ │ │ + eorseq r5, r1, r4, lsr #16 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r5, r1, r4, lsr r8 │ │ │ │ + eorseq r5, r1, r8, lsl #16 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ - @ instruction: 0x003157d4 │ │ │ │ + eorseq r5, r1, r8, lsr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq r1, sp, ip, ror #16 │ │ │ │ + eoreq r1, sp, r8, ror sp │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - strheq r7, [sp], -r4 @ │ │ │ │ - eoreq r4, sp, r4, ror r3 │ │ │ │ + eoreq r7, sp, r0, asr #11 │ │ │ │ + eoreq r4, sp, r0, lsl #17 │ │ │ │ │ │ │ │ -0012a8c0 : │ │ │ │ +0012a8ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ - bl 129a5c │ │ │ │ - ldr r5, [pc, #500] @ 12aad4 │ │ │ │ + bl 129a88 │ │ │ │ + ldr r5, [pc, #500] @ 12ab00 │ │ │ │ add r5, pc, r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 12aa54 │ │ │ │ - ldr r3, [pc, #488] @ 12aad8 │ │ │ │ + beq 12aa80 │ │ │ │ + ldr r3, [pc, #488] @ 12ab04 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ cmp r4, r3 │ │ │ │ - beq 12a95c │ │ │ │ - ldr r3, [pc, #476] @ 12aadc │ │ │ │ + beq 12a988 │ │ │ │ + ldr r3, [pc, #476] @ 12ab08 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 12aa00 │ │ │ │ - ldr r3, [pc, #456] @ 12aae0 │ │ │ │ + beq 12aa2c │ │ │ │ + ldr r3, [pc, #456] @ 12ab0c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 12a9ac │ │ │ │ + bne 12a9d8 │ │ │ │ bl 69a14 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 12a948 │ │ │ │ + beq 12a974 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 12a9ec │ │ │ │ + beq 12aa18 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 12aa88 │ │ │ │ + beq 12aab4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12a978 │ │ │ │ + beq 12a9a4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 12a9f8 │ │ │ │ - ldr r3, [pc, #356] @ 12aae4 │ │ │ │ + beq 12aa24 │ │ │ │ + ldr r3, [pc, #356] @ 12ab10 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r6, [r3, #796] @ 0x31c │ │ │ │ cmp r6, #0 │ │ │ │ - beq 12aab0 │ │ │ │ + beq 12aadc │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12a950 │ │ │ │ + beq 12a97c │ │ │ │ add r3, r3, #1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r6] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #308] @ 12aae8 │ │ │ │ - ldr r0, [pc, #308] @ 12aaec │ │ │ │ + ldr r3, [pc, #308] @ 12ab14 │ │ │ │ + ldr r0, [pc, #308] @ 12ab18 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #296] @ 12aaf0 │ │ │ │ + ldr r1, [pc, #296] @ 12ab1c │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #292] @ 12aaf4 │ │ │ │ + ldr r0, [pc, #292] @ 12ab20 │ │ │ │ mov r2, #228 @ 0xe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12a948 │ │ │ │ + b 12a974 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12a978 │ │ │ │ + b 12a9a4 │ │ │ │ bl ec984 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 12aa24 │ │ │ │ + beq 12aa50 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 12aa7c │ │ │ │ + beq 12aaa8 │ │ │ │ cmp r6, #0 │ │ │ │ - bne 12a950 │ │ │ │ - ldr r3, [pc, #180] @ 12aae8 │ │ │ │ - ldr r1, [pc, #192] @ 12aaf8 │ │ │ │ + bne 12a97c │ │ │ │ + ldr r3, [pc, #180] @ 12ab14 │ │ │ │ + ldr r1, [pc, #192] @ 12ab24 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #188] @ 12aafc │ │ │ │ + ldr r0, [pc, #188] @ 12ab28 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #228 @ 0xe4 │ │ │ │ bl b6f00 │ │ │ │ - b 12a950 │ │ │ │ - ldr r3, [pc, #140] @ 12aae8 │ │ │ │ - ldr r1, [pc, #160] @ 12ab00 │ │ │ │ + b 12a97c │ │ │ │ + ldr r3, [pc, #140] @ 12ab14 │ │ │ │ + ldr r1, [pc, #160] @ 12ab2c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #156] @ 12ab04 │ │ │ │ + ldr r0, [pc, #156] @ 12ab30 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #225 @ 0xe1 │ │ │ │ bl b6f00 │ │ │ │ - b 12a9dc │ │ │ │ + b 12aa08 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12aa24 │ │ │ │ - ldr r3, [pc, #88] @ 12aae8 │ │ │ │ - ldr r1, [pc, #116] @ 12ab08 │ │ │ │ + b 12aa50 │ │ │ │ + ldr r3, [pc, #88] @ 12ab14 │ │ │ │ + ldr r1, [pc, #116] @ 12ab34 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #112] @ 12ab0c │ │ │ │ + ldr r0, [pc, #112] @ 12ab38 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #228 @ 0xe4 │ │ │ │ bl b6f00 │ │ │ │ - b 12a950 │ │ │ │ - ldr r3, [pc, #88] @ 12ab10 │ │ │ │ - ldr r1, [pc, #88] @ 12ab14 │ │ │ │ - ldr r0, [pc, #88] @ 12ab18 │ │ │ │ + b 12a97c │ │ │ │ + ldr r3, [pc, #88] @ 12ab3c │ │ │ │ + ldr r1, [pc, #88] @ 12ab40 │ │ │ │ + ldr r0, [pc, #88] @ 12ab44 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #84] @ 12ab1c │ │ │ │ + ldr r2, [pc, #84] @ 12ab48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r5, r1, ip, lsl r7 │ │ │ │ + @ instruction: 0x003156f0 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ muleq r0, r4, r8 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq r5, sp, r4, asr r3 │ │ │ │ - eoreq r6, sp, ip, ror pc │ │ │ │ - eoreq r4, sp, r0, lsr r9 │ │ │ │ - eoreq r6, sp, ip, lsl #30 │ │ │ │ - eoreq r4, sp, r0, asr #17 │ │ │ │ - eoreq r6, sp, r4, ror #29 │ │ │ │ - mlaeq sp, r8, r8, r4 │ │ │ │ - @ instruction: 0x002d6eb0 │ │ │ │ - eoreq r4, sp, r4, ror #16 │ │ │ │ - eoreq r8, pc, ip, lsr #13 │ │ │ │ - @ instruction: 0x002ca7b0 │ │ │ │ - eoreq sl, ip, r0, asr #16 │ │ │ │ - andeq r6, r4, sp, lsr r1 │ │ │ │ + eoreq r5, sp, r0, ror #16 │ │ │ │ + eoreq r7, sp, r8, lsl #9 │ │ │ │ + eoreq r4, sp, ip, lsr lr │ │ │ │ + eoreq r7, sp, r8, lsl r4 │ │ │ │ + eoreq r4, sp, ip, asr #27 │ │ │ │ + strdeq r7, [sp], -r0 @ │ │ │ │ + eoreq r4, sp, r4, lsr #27 │ │ │ │ + @ instruction: 0x002d73bc │ │ │ │ + eoreq r4, sp, r0, ror sp │ │ │ │ + @ instruction: 0x002f8bb8 │ │ │ │ + @ instruction: 0x002cacbc │ │ │ │ + eoreq sl, ip, ip, asr #26 │ │ │ │ + andeq r6, r4, r6, asr #2 │ │ │ │ │ │ │ │ -0012ab20 : │ │ │ │ +0012ab4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #168] @ 12abec │ │ │ │ + ldr r3, [pc, #168] @ 12ac18 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, ip │ │ │ │ add r3, r3, #2592 @ 0xa20 │ │ │ │ bl a3060 │ │ │ │ - ldr r5, [pc, #148] @ 12abf0 │ │ │ │ + ldr r5, [pc, #148] @ 12ac1c │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 12abe4 │ │ │ │ - ldr r3, [pc, #136] @ 12abf4 │ │ │ │ + beq 12ac10 │ │ │ │ + ldr r3, [pc, #136] @ 12ac20 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 12ab88 │ │ │ │ + bne 12abb4 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 12a8c0 │ │ │ │ - ldr r3, [pc, #104] @ 12abf8 │ │ │ │ + b 12a8ec │ │ │ │ + ldr r3, [pc, #104] @ 12ac24 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 12ab7c │ │ │ │ - ldr r3, [pc, #88] @ 12abfc │ │ │ │ + beq 12aba8 │ │ │ │ + ldr r3, [pc, #88] @ 12ac28 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 12ab7c │ │ │ │ - ldr r0, [pc, #72] @ 12ac00 │ │ │ │ + beq 12aba8 │ │ │ │ + ldr r0, [pc, #72] @ 12ac2c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #60] @ 12ac04 │ │ │ │ - ldr r1, [pc, #60] @ 12ac08 │ │ │ │ - ldr r0, [pc, #60] @ 12ac0c │ │ │ │ + ldr r3, [pc, #60] @ 12ac30 │ │ │ │ + ldr r1, [pc, #60] @ 12ac34 │ │ │ │ + ldr r0, [pc, #60] @ 12ac38 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eorseq r9, r2, r4, asr #31 │ │ │ │ - eorseq r5, r1, r0, lsr #9 │ │ │ │ + mlaseq r2, r8, pc, r9 @ │ │ │ │ + eorseq r5, r1, r4, ror r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000005bc │ │ │ │ - eoreq r4, sp, r0, lsl #15 │ │ │ │ + eoreq r4, sp, ip, lsl #25 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - eoreq r6, sp, ip, ror sp │ │ │ │ - eoreq r4, sp, ip, lsr #14 │ │ │ │ - b 129a5c │ │ │ │ + eoreq r7, sp, r8, lsl #5 │ │ │ │ + eoreq r4, sp, r8, lsr ip │ │ │ │ + b 129a88 │ │ │ │ │ │ │ │ -0012ac14 : │ │ │ │ +0012ac40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r6, [pc, #796] @ 12af48 │ │ │ │ - ldr r3, [pc, #796] @ 12af4c │ │ │ │ + ldr r6, [pc, #796] @ 12af74 │ │ │ │ + ldr r3, [pc, #796] @ 12af78 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ ldr r8, [r6, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r4, r8 │ │ │ │ - beq 12ad10 │ │ │ │ + beq 12ad3c │ │ │ │ ldr r7, [r4, #36] @ 0x24 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 12ae28 │ │ │ │ + beq 12ae54 │ │ │ │ cmp r7, r8 │ │ │ │ mov r5, r0 │ │ │ │ - beq 12ad30 │ │ │ │ + beq 12ad5c │ │ │ │ ldr r3, [r7] │ │ │ │ mov r0, r5 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r7] │ │ │ │ - bl 125e8c │ │ │ │ + bl 125eb8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl a86c4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 12aca8 │ │ │ │ + beq 12acd4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 12add0 │ │ │ │ + beq 12adfc │ │ │ │ cmp r5, #0 │ │ │ │ - beq 12af24 │ │ │ │ + beq 12af50 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12accc │ │ │ │ + beq 12acf8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 12addc │ │ │ │ + beq 12ae08 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 12aed4 │ │ │ │ - ldr r3, [pc, #628] @ 12af50 │ │ │ │ + beq 12af00 │ │ │ │ + ldr r3, [pc, #628] @ 12af7c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 12ad04 │ │ │ │ - ldr r3, [pc, #608] @ 12af54 │ │ │ │ + beq 12ad30 │ │ │ │ + ldr r3, [pc, #608] @ 12af80 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r4, r8 │ │ │ │ cmpne r3, r2 │ │ │ │ - bne 12ade8 │ │ │ │ + bne 12ae14 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12ad04 │ │ │ │ + beq 12ad30 │ │ │ │ add r3, r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - bl 129234 │ │ │ │ + bl 129260 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 12ad70 │ │ │ │ + beq 12ad9c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 12ad70 │ │ │ │ + bne 12ad9c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r7, #2 │ │ │ │ - beq 12aefc │ │ │ │ + beq 12af28 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r3, r8 │ │ │ │ - beq 12ae64 │ │ │ │ + beq 12ae90 │ │ │ │ ldr r7, [r3, #36] @ 0x24 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 12ae98 │ │ │ │ + beq 12aec4 │ │ │ │ cmp r7, r8 │ │ │ │ - bne 12ac5c │ │ │ │ - ldr r3, [pc, #440] @ 12af58 │ │ │ │ + bne 12ac88 │ │ │ │ + ldr r3, [pc, #440] @ 12af84 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fea4 │ │ │ │ - ldr r3, [pc, #428] @ 12af5c │ │ │ │ - ldr r1, [pc, #428] @ 12af60 │ │ │ │ + ldr r3, [pc, #428] @ 12af88 │ │ │ │ + ldr r1, [pc, #428] @ 12af8c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #424] @ 12af64 │ │ │ │ + ldr r0, [pc, #424] @ 12af90 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #208 @ 0xd0 │ │ │ │ bl b6f00 │ │ │ │ - b 12ae18 │ │ │ │ + b 12ae44 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12aca8 │ │ │ │ + b 12acd4 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12accc │ │ │ │ - ldr r3, [pc, #364] @ 12af5c │ │ │ │ - ldr r0, [pc, #372] @ 12af68 │ │ │ │ + b 12acf8 │ │ │ │ + ldr r3, [pc, #364] @ 12af88 │ │ │ │ + ldr r0, [pc, #372] @ 12af94 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #360] @ 12af6c │ │ │ │ + ldr r1, [pc, #360] @ 12af98 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #356] @ 12af70 │ │ │ │ + ldr r0, [pc, #356] @ 12af9c │ │ │ │ mov r2, #209 @ 0xd1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r3, [pc, #300] @ 12af5c │ │ │ │ + ldr r3, [pc, #300] @ 12af88 │ │ │ │ mov r0, #206 @ 0xce │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r1, [pc, #312] @ 12af74 │ │ │ │ + ldr r1, [pc, #312] @ 12afa0 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #308] @ 12af78 │ │ │ │ + ldr r3, [pc, #308] @ 12afa4 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #304] @ 12af7c │ │ │ │ - ldr r0, [pc, #304] @ 12af80 │ │ │ │ + ldr r2, [pc, #304] @ 12afa8 │ │ │ │ + ldr r0, [pc, #304] @ 12afac │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 12ae18 │ │ │ │ - ldr r3, [pc, #240] @ 12af5c │ │ │ │ - ldr r0, [pc, #276] @ 12af84 │ │ │ │ + b 12ae44 │ │ │ │ + ldr r3, [pc, #240] @ 12af88 │ │ │ │ + ldr r0, [pc, #276] @ 12afb0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #264] @ 12af88 │ │ │ │ + ldr r1, [pc, #264] @ 12afb4 │ │ │ │ stm sp, {r0, r8} │ │ │ │ - ldr r0, [pc, #260] @ 12af8c │ │ │ │ + ldr r0, [pc, #260] @ 12afb8 │ │ │ │ mov r2, #208 @ 0xd0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 12ae18 │ │ │ │ - ldr r3, [pc, #188] @ 12af5c │ │ │ │ + b 12ae44 │ │ │ │ + ldr r3, [pc, #188] @ 12af88 │ │ │ │ mov r0, #208 @ 0xd0 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r1, [pc, #228] @ 12af90 │ │ │ │ + ldr r1, [pc, #228] @ 12afbc │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #224] @ 12af94 │ │ │ │ + ldr r3, [pc, #224] @ 12afc0 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #220] @ 12af98 │ │ │ │ - ldr r0, [pc, #220] @ 12af9c │ │ │ │ + ldr r2, [pc, #220] @ 12afc4 │ │ │ │ + ldr r0, [pc, #220] @ 12afc8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 12ae18 │ │ │ │ - ldr r3, [pc, #128] @ 12af5c │ │ │ │ - ldr r1, [pc, #192] @ 12afa0 │ │ │ │ + b 12ae44 │ │ │ │ + ldr r3, [pc, #128] @ 12af88 │ │ │ │ + ldr r1, [pc, #192] @ 12afcc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #188] @ 12afa4 │ │ │ │ + ldr r0, [pc, #188] @ 12afd0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #209 @ 0xd1 │ │ │ │ bl b6f00 │ │ │ │ - b 12ae18 │ │ │ │ - ldr r3, [pc, #88] @ 12af5c │ │ │ │ - ldr r1, [pc, #160] @ 12afa8 │ │ │ │ + b 12ae44 │ │ │ │ + ldr r3, [pc, #88] @ 12af88 │ │ │ │ + ldr r1, [pc, #160] @ 12afd4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #156] @ 12afac │ │ │ │ + ldr r0, [pc, #156] @ 12afd8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #207 @ 0xcf │ │ │ │ bl b6f00 │ │ │ │ - b 12ae18 │ │ │ │ - ldr r3, [pc, #132] @ 12afb0 │ │ │ │ - ldr r1, [pc, #132] @ 12afb4 │ │ │ │ - ldr r0, [pc, #132] @ 12afb8 │ │ │ │ + b 12ae44 │ │ │ │ + ldr r3, [pc, #132] @ 12afdc │ │ │ │ + ldr r1, [pc, #132] @ 12afe0 │ │ │ │ + ldr r0, [pc, #132] @ 12afe4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #128] @ 12afbc │ │ │ │ + ldr r2, [pc, #128] @ 12afe8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r5, r1, ip, asr #7 │ │ │ │ + eorseq r5, r1, r0, lsr #7 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - mlaeq sp, ip, fp, r6 │ │ │ │ - eoreq r4, sp, r4, asr #10 │ │ │ │ - eoreq r2, sp, r0, lsl r9 │ │ │ │ - eoreq r6, sp, ip, asr #22 │ │ │ │ - strdeq r4, [sp], -r4 @ │ │ │ │ - eoreq r6, sp, r4, lsl #22 │ │ │ │ - eoreq r2, pc, r4, asr #4 │ │ │ │ - eoreq r3, sp, ip, lsl #7 │ │ │ │ - eoreq r4, sp, ip, lsr #9 │ │ │ │ - eoreq r3, sp, ip, asr r3 │ │ │ │ - ldrdeq r6, [sp], -r0 @ │ │ │ │ - eoreq r4, sp, r8, ror r4 │ │ │ │ - mlaeq sp, r4, sl, r6 │ │ │ │ - ldrdeq r2, [pc], -r4 @ │ │ │ │ - eoreq r3, sp, ip, lsl r3 │ │ │ │ - eoreq r4, sp, ip, lsr r4 │ │ │ │ - eoreq r6, sp, r0, ror sl │ │ │ │ - eoreq r4, sp, r8, lsl r4 │ │ │ │ - eoreq r6, sp, r8, asr #20 │ │ │ │ - strdeq r4, [sp], -r0 @ │ │ │ │ - eoreq r8, pc, r8, lsr r2 @ │ │ │ │ - eoreq sl, ip, ip, lsr r3 │ │ │ │ - strheq r5, [sp], -r0 @ │ │ │ │ - andeq r5, r4, pc, lsl sp │ │ │ │ + eoreq r7, sp, r8, lsr #1 │ │ │ │ + eoreq r4, sp, r0, asr sl │ │ │ │ + eoreq r2, sp, ip, lsl lr │ │ │ │ + eoreq r7, sp, r8, asr r0 │ │ │ │ + eoreq r4, sp, r0, lsl #20 │ │ │ │ + eoreq r7, sp, r0, lsl r0 │ │ │ │ + eoreq r2, pc, r0, asr r7 @ │ │ │ │ + mlaeq sp, r8, r8, r3 │ │ │ │ + @ instruction: 0x002d49b8 │ │ │ │ + eoreq r3, sp, r8, ror #16 │ │ │ │ + ldrdeq r6, [sp], -ip @ │ │ │ │ + eoreq r4, sp, r4, lsl #19 │ │ │ │ + eoreq r6, sp, r0, lsr #31 │ │ │ │ + eoreq r2, pc, r0, ror #13 │ │ │ │ + eoreq r3, sp, r8, lsr #16 │ │ │ │ + eoreq r4, sp, r8, asr #18 │ │ │ │ + eoreq r6, sp, ip, ror pc │ │ │ │ + eoreq r4, sp, r4, lsr #18 │ │ │ │ + eoreq r6, sp, r4, asr pc │ │ │ │ + strdeq r4, [sp], -ip @ │ │ │ │ + eoreq r8, pc, r4, asr #14 │ │ │ │ + eoreq sl, ip, r8, asr #16 │ │ │ │ + @ instruction: 0x002d55bc │ │ │ │ + andeq r5, r4, r8, lsr #26 │ │ │ │ │ │ │ │ -0012afc0 : │ │ │ │ +0012afec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r2, [pc, #1680] @ 12b668 │ │ │ │ - ldr r3, [pc, #1680] @ 12b66c │ │ │ │ + ldr r2, [pc, #1680] @ 12b694 │ │ │ │ + ldr r3, [pc, #1680] @ 12b698 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r6, [pc, #1676] @ 12b670 │ │ │ │ + ldr r6, [pc, #1676] @ 12b69c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #24 │ │ │ │ subs r4, r0, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ - beq 12b620 │ │ │ │ + beq 12b64c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ bl 50138 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 12b140 │ │ │ │ + blt 12b16c │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ ldr r3, [r4] │ │ │ │ - beq 12b2c4 │ │ │ │ + beq 12b2f0 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - ldr r3, [pc, #1584] @ 12b674 │ │ │ │ + ldr r3, [pc, #1584] @ 12b6a0 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r7, [r6, r3] │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 12b1a0 │ │ │ │ - ldr r3, [pc, #1564] @ 12b678 │ │ │ │ + beq 12b1cc │ │ │ │ + ldr r3, [pc, #1564] @ 12b6a4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 12b2f8 │ │ │ │ + bne 12b324 │ │ │ │ mov r0, r4 │ │ │ │ - bl 12ac14 │ │ │ │ + bl 12ac40 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 12b090 │ │ │ │ + beq 12b0bc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 12b240 │ │ │ │ + beq 12b26c │ │ │ │ cmp r5, #0 │ │ │ │ - beq 12b250 │ │ │ │ + beq 12b27c │ │ │ │ mov r0, r5 │ │ │ │ bl 50138 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 12b28c │ │ │ │ + blt 12b2b8 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ - bne 12b32c │ │ │ │ + bne 12b358 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12b0d0 │ │ │ │ + beq 12b0fc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 12b228 │ │ │ │ + beq 12b254 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r7] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 12b1f8 │ │ │ │ - ldr r2, [pc, #1424] @ 12b678 │ │ │ │ + beq 12b224 │ │ │ │ + ldr r2, [pc, #1424] @ 12b6a4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 12b4b8 │ │ │ │ + bne 12b4e4 │ │ │ │ ldr r5, [r4, #16] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 12b644 │ │ │ │ + beq 12b670 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12b12c │ │ │ │ + beq 12b158 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 12b234 │ │ │ │ + beq 12b260 │ │ │ │ mov r4, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 50138 │ │ │ │ cmp r0, #0 │ │ │ │ - bge 12b020 │ │ │ │ - ldr r3, [pc, #1332] @ 12b67c │ │ │ │ - ldr r1, [pc, #1332] @ 12b680 │ │ │ │ + bge 12b04c │ │ │ │ + ldr r3, [pc, #1332] @ 12b6a8 │ │ │ │ + ldr r1, [pc, #1332] @ 12b6ac │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #1328] @ 12b684 │ │ │ │ - ldr r2, [pc, #1328] @ 12b688 │ │ │ │ + ldr r0, [pc, #1328] @ 12b6b0 │ │ │ │ + ldr r2, [pc, #1328] @ 12b6b4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r5, #0 │ │ │ │ - ldr r2, [pc, #1300] @ 12b68c │ │ │ │ - ldr r3, [pc, #1264] @ 12b66c │ │ │ │ + ldr r2, [pc, #1300] @ 12b6b8 │ │ │ │ + ldr r3, [pc, #1264] @ 12b698 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 12b61c │ │ │ │ + bne 12b648 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 12ac14 │ │ │ │ + bl 12ac40 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 12b1c8 │ │ │ │ + beq 12b1f4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 12b278 │ │ │ │ + beq 12b2a4 │ │ │ │ cmp r5, #0 │ │ │ │ - bne 12b098 │ │ │ │ - ldr r3, [pc, #1188] @ 12b67c │ │ │ │ - ldr r1, [pc, #1204] @ 12b690 │ │ │ │ + bne 12b0c4 │ │ │ │ + ldr r3, [pc, #1188] @ 12b6a8 │ │ │ │ + ldr r1, [pc, #1204] @ 12b6bc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #1200] @ 12b694 │ │ │ │ - ldr r2, [pc, #1200] @ 12b698 │ │ │ │ + ldr r0, [pc, #1200] @ 12b6c0 │ │ │ │ + ldr r2, [pc, #1200] @ 12b6c4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 12b164 │ │ │ │ + b 12b190 │ │ │ │ ldr r5, [r4, #16] │ │ │ │ cmp r5, #0 │ │ │ │ - bne 12b100 │ │ │ │ - ldr r3, [pc, #1168] @ 12b69c │ │ │ │ - ldr r1, [pc, #1168] @ 12b6a0 │ │ │ │ - ldr r0, [pc, #1168] @ 12b6a4 │ │ │ │ + bne 12b12c │ │ │ │ + ldr r3, [pc, #1168] @ 12b6c8 │ │ │ │ + ldr r1, [pc, #1168] @ 12b6cc │ │ │ │ + ldr r0, [pc, #1168] @ 12b6d0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1164] @ 12b6a8 │ │ │ │ + ldr r2, [pc, #1164] @ 12b6d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #220 @ 0xdc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12b0d0 │ │ │ │ + b 12b0fc │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12b12c │ │ │ │ + b 12b158 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - bne 12b098 │ │ │ │ - ldr r3, [pc, #1060] @ 12b67c │ │ │ │ - ldr r1, [pc, #1104] @ 12b6ac │ │ │ │ + bne 12b0c4 │ │ │ │ + ldr r3, [pc, #1060] @ 12b6a8 │ │ │ │ + ldr r1, [pc, #1104] @ 12b6d8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #1100] @ 12b6b0 │ │ │ │ - ldr r2, [pc, #1072] @ 12b698 │ │ │ │ + ldr r0, [pc, #1100] @ 12b6dc │ │ │ │ + ldr r2, [pc, #1072] @ 12b6c4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 12b164 │ │ │ │ + b 12b190 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - bne 12b098 │ │ │ │ - b 12b1d0 │ │ │ │ - ldr r3, [pc, #1000] @ 12b67c │ │ │ │ - ldr r1, [pc, #1052] @ 12b6b4 │ │ │ │ + bne 12b0c4 │ │ │ │ + b 12b1fc │ │ │ │ + ldr r3, [pc, #1000] @ 12b6a8 │ │ │ │ + ldr r1, [pc, #1052] @ 12b6e0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #1048] @ 12b6b8 │ │ │ │ - ldr r2, [pc, #1012] @ 12b698 │ │ │ │ + ldr r0, [pc, #1048] @ 12b6e4 │ │ │ │ + ldr r2, [pc, #1012] @ 12b6c4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 12b16c │ │ │ │ + b 12b198 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12b2dc │ │ │ │ + beq 12b308 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 12b4ec │ │ │ │ - ldr r3, [pc, #984] @ 12b6bc │ │ │ │ + beq 12b518 │ │ │ │ + ldr r3, [pc, #984] @ 12b6e8 │ │ │ │ ldr r5, [r6, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ - b 12b170 │ │ │ │ - ldr r3, [pc, #892] @ 12b67c │ │ │ │ - ldr r0, [pc, #956] @ 12b6c0 │ │ │ │ + b 12b19c │ │ │ │ + ldr r3, [pc, #892] @ 12b6a8 │ │ │ │ + ldr r0, [pc, #956] @ 12b6ec │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #944] @ 12b6c4 │ │ │ │ + ldr r1, [pc, #944] @ 12b6f0 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #940] @ 12b6c8 │ │ │ │ - ldr r2, [pc, #888] @ 12b698 │ │ │ │ + ldr r0, [pc, #940] @ 12b6f4 │ │ │ │ + ldr r2, [pc, #888] @ 12b6c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 12b164 │ │ │ │ + b 12b190 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12b348 │ │ │ │ + beq 12b374 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 12b4f8 │ │ │ │ + beq 12b524 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r7] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 12b170 │ │ │ │ - ldr r2, [pc, #792] @ 12b678 │ │ │ │ + beq 12b19c │ │ │ │ + ldr r2, [pc, #792] @ 12b6a4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 12b528 │ │ │ │ + bne 12b554 │ │ │ │ mov r0, r5 │ │ │ │ bl ce408 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 12b394 │ │ │ │ + beq 12b3c0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 12b504 │ │ │ │ + beq 12b530 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 12b55c │ │ │ │ + beq 12b588 │ │ │ │ mov r0, r4 │ │ │ │ bl 50294 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 12b3c4 │ │ │ │ + beq 12b3f0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 12b510 │ │ │ │ + beq 12b53c │ │ │ │ cmp r8, #0 │ │ │ │ - beq 12b584 │ │ │ │ + beq 12b5b0 │ │ │ │ mvn r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ bl a7518 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 12b3f8 │ │ │ │ + beq 12b424 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 12b51c │ │ │ │ + beq 12b548 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 12b5d4 │ │ │ │ + beq 12b600 │ │ │ │ ldr r2, [r7] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 12b170 │ │ │ │ - ldr r3, [pc, #612] @ 12b67c │ │ │ │ - ldr r2, [pc, #688] @ 12b6cc │ │ │ │ + beq 12b19c │ │ │ │ + ldr r3, [pc, #612] @ 12b6a8 │ │ │ │ + ldr r2, [pc, #688] @ 12b6f8 │ │ │ │ ldr r7, [r6, r3] │ │ │ │ - ldr r1, [pc, #684] @ 12b6d0 │ │ │ │ - ldr r0, [pc, #684] @ 12b6d4 │ │ │ │ + ldr r1, [pc, #684] @ 12b6fc │ │ │ │ + ldr r0, [pc, #684] @ 12b700 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, r5} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #440 @ 0x1b8 │ │ │ │ bl d8818 │ │ │ │ add r4, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ bl aa4f0 │ │ │ │ - ldr r2, [pc, #644] @ 12b6d8 │ │ │ │ - ldr r3, [pc, #644] @ 12b6dc │ │ │ │ + ldr r2, [pc, #644] @ 12b704 │ │ │ │ + ldr r3, [pc, #644] @ 12b708 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r1, [r2, #2100] @ 0x834 │ │ │ │ ldr r0, [r3] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr r9, [sp, #12] │ │ │ │ ldr r8, [sp, #16] │ │ │ │ bl 50378 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 12b5fc │ │ │ │ + beq 12b628 │ │ │ │ bl aa754 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 12b5ac │ │ │ │ + beq 12b5d8 │ │ │ │ ldm r4, {r0, r1, r2} │ │ │ │ bl aa6bc │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 12b2dc │ │ │ │ - ldr r3, [pc, #444] @ 12b67c │ │ │ │ - ldr r0, [pc, #540] @ 12b6e0 │ │ │ │ + b 12b308 │ │ │ │ + ldr r3, [pc, #444] @ 12b6a8 │ │ │ │ + ldr r0, [pc, #540] @ 12b70c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #528] @ 12b6e4 │ │ │ │ + ldr r1, [pc, #528] @ 12b710 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #524] @ 12b6e8 │ │ │ │ - ldr r2, [pc, #524] @ 12b6ec │ │ │ │ + ldr r0, [pc, #524] @ 12b714 │ │ │ │ + ldr r2, [pc, #524] @ 12b718 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 12b16c │ │ │ │ + b 12b198 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12b2dc │ │ │ │ + b 12b308 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12b348 │ │ │ │ + b 12b374 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12b394 │ │ │ │ + b 12b3c0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12b3c4 │ │ │ │ + b 12b3f0 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12b3f8 │ │ │ │ - ldr r3, [pc, #332] @ 12b67c │ │ │ │ - ldr r2, [pc, #444] @ 12b6f0 │ │ │ │ + b 12b424 │ │ │ │ + ldr r3, [pc, #332] @ 12b6a8 │ │ │ │ + ldr r2, [pc, #444] @ 12b71c │ │ │ │ ldr r7, [r6, r3] │ │ │ │ - ldr r1, [pc, #440] @ 12b6f4 │ │ │ │ - ldr r0, [pc, #440] @ 12b6f8 │ │ │ │ + ldr r1, [pc, #440] @ 12b720 │ │ │ │ + ldr r0, [pc, #440] @ 12b724 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, r5} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #440 @ 0x1b8 │ │ │ │ bl d8818 │ │ │ │ - b 12b440 │ │ │ │ - ldr r3, [pc, #280] @ 12b67c │ │ │ │ - ldr r1, [pc, #404] @ 12b6fc │ │ │ │ + b 12b46c │ │ │ │ + ldr r3, [pc, #280] @ 12b6a8 │ │ │ │ + ldr r1, [pc, #404] @ 12b728 │ │ │ │ ldr r7, [r6, r3] │ │ │ │ - ldr r0, [pc, #400] @ 12b700 │ │ │ │ + ldr r0, [pc, #400] @ 12b72c │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #440 @ 0x1b8 │ │ │ │ bl b6f00 │ │ │ │ - b 12b440 │ │ │ │ - ldr r3, [pc, #240] @ 12b67c │ │ │ │ - ldr r1, [pc, #372] @ 12b704 │ │ │ │ + b 12b46c │ │ │ │ + ldr r3, [pc, #240] @ 12b6a8 │ │ │ │ + ldr r1, [pc, #372] @ 12b730 │ │ │ │ ldr r7, [r6, r3] │ │ │ │ - ldr r0, [pc, #368] @ 12b708 │ │ │ │ + ldr r0, [pc, #368] @ 12b734 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #440 @ 0x1b8 │ │ │ │ bl b6f00 │ │ │ │ - b 12b440 │ │ │ │ + b 12b46c │ │ │ │ bl aa3f4 │ │ │ │ ldm r4, {r0, r1, r2} │ │ │ │ bl aa6bc │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 12b16c │ │ │ │ - ldr r3, [pc, #160] @ 12b67c │ │ │ │ - ldr r1, [pc, #300] @ 12b70c │ │ │ │ + b 12b198 │ │ │ │ + ldr r3, [pc, #160] @ 12b6a8 │ │ │ │ + ldr r1, [pc, #300] @ 12b738 │ │ │ │ ldr r7, [r6, r3] │ │ │ │ - ldr r0, [pc, #296] @ 12b710 │ │ │ │ + ldr r0, [pc, #296] @ 12b73c │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #440 @ 0x1b8 │ │ │ │ bl b6f00 │ │ │ │ - b 12b440 │ │ │ │ - ldr r1, [pc, #272] @ 12b714 │ │ │ │ - ldr r0, [pc, #272] @ 12b718 │ │ │ │ + b 12b46c │ │ │ │ + ldr r1, [pc, #272] @ 12b740 │ │ │ │ + ldr r0, [pc, #272] @ 12b744 │ │ │ │ ldr r3, [r7] │ │ │ │ - ldr r2, [pc, #268] @ 12b71c │ │ │ │ + ldr r2, [pc, #268] @ 12b748 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 12b5b0 │ │ │ │ + b 12b5dc │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #248] @ 12b720 │ │ │ │ - ldr r1, [pc, #248] @ 12b724 │ │ │ │ - ldr r0, [pc, #248] @ 12b728 │ │ │ │ + ldr r3, [pc, #248] @ 12b74c │ │ │ │ + ldr r1, [pc, #248] @ 12b750 │ │ │ │ + ldr r0, [pc, #248] @ 12b754 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #244] @ 12b72c │ │ │ │ + ldr r2, [pc, #244] @ 12b758 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #220 @ 0xdc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #228] @ 12b730 │ │ │ │ - ldr r1, [pc, #228] @ 12b734 │ │ │ │ - ldr r0, [pc, #228] @ 12b738 │ │ │ │ + ldr r3, [pc, #228] @ 12b75c │ │ │ │ + ldr r1, [pc, #228] @ 12b760 │ │ │ │ + ldr r0, [pc, #228] @ 12b764 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #224] @ 12b73c │ │ │ │ + ldr r2, [pc, #224] @ 12b768 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #220 @ 0xdc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r5, r1, r0, lsr #32 │ │ │ │ + @ instruction: 0x00314ff4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r5, r1, r0 │ │ │ │ + @ instruction: 0x00314fd4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r6, sp, r0, lsl r8 │ │ │ │ - mlaeq sp, r0, sl, r3 │ │ │ │ + eoreq r6, sp, ip, lsl sp │ │ │ │ + mlaeq sp, ip, pc, r3 @ │ │ │ │ andeq r0, r0, pc, lsr #3 │ │ │ │ - eorseq r4, r1, r0, lsl #29 │ │ │ │ - eoreq r6, sp, r0, lsl #15 │ │ │ │ - eoreq r3, sp, r0, lsl #20 │ │ │ │ + eorseq r4, r1, r4, asr lr │ │ │ │ + eoreq r6, sp, ip, lsl #25 │ │ │ │ + eoreq r3, sp, ip, lsl #30 │ │ │ │ @ instruction: 0x000001b2 │ │ │ │ - eoreq r7, pc, r8, asr pc @ │ │ │ │ - eoreq sl, ip, ip, asr r0 │ │ │ │ - eoreq r5, sp, r8, asr #1 │ │ │ │ - andeq ip, r2, fp, ror #14 │ │ │ │ - eoreq r6, sp, r0, lsl #14 │ │ │ │ - eoreq r3, sp, r0, lsl #19 │ │ │ │ - eoreq r6, sp, r4, asr #13 │ │ │ │ - eoreq r3, sp, r4, asr #18 │ │ │ │ - andeq r0, r0, r8, lsr r9 │ │ │ │ - eoreq r2, sp, r8, asr #24 │ │ │ │ - eoreq r6, sp, ip, asr #12 │ │ │ │ - eoreq r3, sp, ip, asr #17 │ │ │ │ - eoreq r0, sp, r0, lsr #25 │ │ │ │ - eoreq r6, sp, ip, lsr r5 │ │ │ │ - @ instruction: 0x002d37b8 │ │ │ │ - muleq r0, r4, r8 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - eoreq r2, sp, r8, lsl #21 │ │ │ │ - eoreq r6, sp, ip, lsl #9 │ │ │ │ - eoreq r3, sp, ip, lsl #14 │ │ │ │ - @ instruction: 0x000001bd │ │ │ │ - mlaeq sp, r0, ip, r2 │ │ │ │ - eoreq r6, sp, r4, lsr #8 │ │ │ │ - eoreq r3, sp, r0, lsr #13 │ │ │ │ - strdeq r6, [sp], -r8 @ │ │ │ │ - eoreq r3, sp, r8, ror r6 │ │ │ │ + eoreq r8, pc, r4, ror #8 │ │ │ │ + eoreq sl, ip, r8, ror #10 │ │ │ │ + ldrdeq r5, [sp], -r4 @ │ │ │ │ + andeq ip, r2, r3, ror #14 │ │ │ │ + eoreq r6, sp, ip, lsl #24 │ │ │ │ + eoreq r3, sp, ip, lsl #29 │ │ │ │ ldrdeq r6, [sp], -r0 @ │ │ │ │ - eoreq r3, sp, r0, asr r6 │ │ │ │ - eoreq r6, sp, r0, lsl #7 │ │ │ │ - eoreq r3, sp, r0, lsl #12 │ │ │ │ - eoreq r6, sp, ip, asr r3 │ │ │ │ - ldrdeq r3, [sp], -ip @ │ │ │ │ + eoreq r3, sp, r0, asr lr │ │ │ │ + andeq r0, r0, r8, lsr r9 │ │ │ │ + eoreq r3, sp, r4, asr r1 │ │ │ │ + eoreq r6, sp, r8, asr fp │ │ │ │ + ldrdeq r3, [sp], -r8 @ │ │ │ │ + eoreq r1, sp, ip, lsr #3 │ │ │ │ + eoreq r6, sp, r8, asr #20 │ │ │ │ + eoreq r3, sp, r4, asr #25 │ │ │ │ + muleq r0, r4, r8 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + mlaeq sp, r4, pc, r2 @ │ │ │ │ + mlaeq sp, r8, r9, r6 │ │ │ │ + eoreq r3, sp, r8, lsl ip │ │ │ │ + @ instruction: 0x000001bd │ │ │ │ + mlaeq sp, ip, r1, r3 │ │ │ │ + eoreq r6, sp, r0, lsr r9 │ │ │ │ + eoreq r3, sp, ip, lsr #23 │ │ │ │ + eoreq r6, sp, r4, lsl #18 │ │ │ │ + eoreq r3, sp, r4, lsl #23 │ │ │ │ + ldrdeq r6, [sp], -ip @ │ │ │ │ + eoreq r3, sp, ip, asr fp │ │ │ │ + eoreq r6, sp, ip, lsl #17 │ │ │ │ + eoreq r3, sp, ip, lsl #22 │ │ │ │ + eoreq r6, sp, r8, ror #16 │ │ │ │ + eoreq r3, sp, r8, ror #21 │ │ │ │ @ instruction: 0x000001ba │ │ │ │ - eoreq r7, pc, ip, lsr fp @ │ │ │ │ - eoreq r9, ip, r0, asr #24 │ │ │ │ - eoreq r2, sp, r4, lsr fp │ │ │ │ - andeq ip, r2, r5, lsl #15 │ │ │ │ - eoreq r7, pc, r8, lsl fp @ │ │ │ │ - eoreq r9, ip, ip, lsl ip │ │ │ │ - mlaeq sp, r4, ip, r4 │ │ │ │ - andeq ip, r2, r7, ror r7 │ │ │ │ + eoreq r8, pc, r8, asr #32 │ │ │ │ + eoreq sl, ip, ip, asr #2 │ │ │ │ + eoreq r3, sp, r0, asr #32 │ │ │ │ + andeq ip, r2, sp, ror r7 │ │ │ │ + eoreq r8, pc, r4, lsr #32 │ │ │ │ + eoreq sl, ip, r8, lsr #2 │ │ │ │ + eoreq r5, sp, r0, lsr #3 │ │ │ │ + andeq ip, r2, pc, ror #14 │ │ │ │ │ │ │ │ -0012b740 : │ │ │ │ +0012b76c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #248] @ 12b850 │ │ │ │ + ldr ip, [pc, #248] @ 12b87c │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ - ldr lr, [pc, #236] @ 12b854 │ │ │ │ + ldr lr, [pc, #236] @ 12b880 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #2640 @ 0xa50 │ │ │ │ add ip, sp, #8 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #216] @ 12b858 │ │ │ │ + ldr ip, [pc, #216] @ 12b884 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #208] @ 12b85c │ │ │ │ + ldr r4, [pc, #208] @ 12b888 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ bl a3100 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 12b844 │ │ │ │ - ldr r3, [pc, #180] @ 12b860 │ │ │ │ + beq 12b870 │ │ │ │ + ldr r3, [pc, #180] @ 12b88c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r0 │ │ │ │ - beq 12b7e0 │ │ │ │ - ldr r2, [pc, #156] @ 12b864 │ │ │ │ - ldr r3, [pc, #156] @ 12b868 │ │ │ │ + beq 12b80c │ │ │ │ + ldr r2, [pc, #156] @ 12b890 │ │ │ │ + ldr r3, [pc, #156] @ 12b894 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r1, r3 │ │ │ │ cmpne r2, r0 │ │ │ │ - bne 12b814 │ │ │ │ + bne 12b840 │ │ │ │ mov r0, r1 │ │ │ │ - bl 12afc0 │ │ │ │ - ldr r2, [pc, #124] @ 12b86c │ │ │ │ - ldr r3, [pc, #100] @ 12b858 │ │ │ │ + bl 12afec │ │ │ │ + ldr r2, [pc, #124] @ 12b898 │ │ │ │ + ldr r3, [pc, #100] @ 12b884 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 12b84c │ │ │ │ + bne 12b878 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [pc, #84] @ 12b870 │ │ │ │ + ldr r0, [pc, #84] @ 12b89c │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #76] @ 12b874 │ │ │ │ - ldr r1, [pc, #76] @ 12b878 │ │ │ │ - ldr r0, [pc, #76] @ 12b87c │ │ │ │ + ldr r3, [pc, #76] @ 12b8a0 │ │ │ │ + ldr r1, [pc, #76] @ 12b8a4 │ │ │ │ + ldr r0, [pc, #76] @ 12b8a8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r2, [pc, #72] @ 12b880 │ │ │ │ + ldr r2, [pc, #72] @ 12b8ac │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 12b7e8 │ │ │ │ + b 12b814 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x003293b0 │ │ │ │ - eorseq r4, r1, ip, ror r8 │ │ │ │ + eorseq r9, r2, r4, lsl #7 │ │ │ │ + eorseq r4, r1, r0, asr r8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r4, r1, r0, ror #16 │ │ │ │ + eorseq r4, r1, r4, lsr r8 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r4, r1, r8, lsl #16 │ │ │ │ - eoreq r4, sp, r8, lsl #9 │ │ │ │ + @ instruction: 0x003147dc │ │ │ │ + mlaeq sp, r4, r9, r4 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r6, sp, r0, lsr r1 │ │ │ │ - @ instruction: 0x002d33b0 │ │ │ │ + eoreq r6, sp, ip, lsr r6 │ │ │ │ + @ instruction: 0x002d38bc │ │ │ │ andeq r0, r0, pc, lsr #3 │ │ │ │ │ │ │ │ -0012b884 : │ │ │ │ +0012b8b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ - ldr ip, [pc, #4020] @ 12c850 │ │ │ │ - ldr r2, [pc, #4020] @ 12c854 │ │ │ │ + ldr ip, [pc, #4020] @ 12c87c │ │ │ │ + ldr r2, [pc, #4020] @ 12c880 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [ip, r2] │ │ │ │ - ldr r7, [pc, #4012] @ 12c858 │ │ │ │ + ldr r7, [pc, #4012] @ 12c884 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ - ldr r3, [pc, #4008] @ 12c85c │ │ │ │ + ldr r3, [pc, #4008] @ 12c888 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr sl, [r7, r3] │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r2, [sl, #796] @ 0x31c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 135b84 │ │ │ │ + beq 134cd4 │ │ │ │ ldr r3, [r2] │ │ │ │ mov r4, r0 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12b8fc │ │ │ │ + beq 12b928 │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r3, #-1073741824 @ 0xc0000000 │ │ │ │ streq r3, [r2] │ │ │ │ - beq 12b8fc │ │ │ │ + beq 12b928 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 12bb94 │ │ │ │ + beq 12bbc0 │ │ │ │ ldr r0, [sl, #2296] @ 0x8f8 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 135454 │ │ │ │ + beq 134cb0 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12b92c │ │ │ │ + beq 12b958 │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r3, #-1073741824 @ 0xc0000000 │ │ │ │ streq r3, [r0] │ │ │ │ - beq 12b92c │ │ │ │ + beq 12b958 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 12bb8c │ │ │ │ + beq 12bbb8 │ │ │ │ ldr r0, [sl, #3724] @ 0xe8c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1353c4 │ │ │ │ + beq 134c20 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12b95c │ │ │ │ + beq 12b988 │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r3, #-1073741824 @ 0xc0000000 │ │ │ │ streq r3, [r0] │ │ │ │ - beq 12b95c │ │ │ │ + beq 12b988 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 12bb6c │ │ │ │ + beq 12bb98 │ │ │ │ ldr fp, [r4, #12] │ │ │ │ ands r3, fp, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bne 12bb80 │ │ │ │ + bne 12bbac │ │ │ │ ldr r5, [r4, #16] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 1353e8 │ │ │ │ + beq 134c44 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r6, [r4, #28] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 135ba8 │ │ │ │ + beq 134cf8 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ - ldr r3, [pc, #3764] @ 12c860 │ │ │ │ + ldr r3, [pc, #3764] @ 12c88c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r9, [r3] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 12bdd0 │ │ │ │ + beq 12bdfc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 12c048 │ │ │ │ + bne 12c074 │ │ │ │ mov r0, fp │ │ │ │ bl aaa68 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fc88 │ │ │ │ cmp r8, #0 │ │ │ │ mov r9, r0 │ │ │ │ - beq 135430 │ │ │ │ + beq 134c8c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12ba04 │ │ │ │ + beq 12ba30 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 12bb60 │ │ │ │ + beq 12bb8c │ │ │ │ cmp r9, #0 │ │ │ │ - blt 12c054 │ │ │ │ + blt 12c080 │ │ │ │ and r9, r9, #255 @ 0xff │ │ │ │ cmp r9, #0 │ │ │ │ - beq 12baa8 │ │ │ │ + beq 12bad4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 12c82c │ │ │ │ + bne 12c858 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12ba40 │ │ │ │ + beq 12ba6c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 12bdc4 │ │ │ │ + beq 12bdf0 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12ba5c │ │ │ │ + beq 12ba88 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 12bdb8 │ │ │ │ + beq 12bde4 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 13540c │ │ │ │ + beq 134c68 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - ldr r2, [pc, #3556] @ 12c864 │ │ │ │ - ldr r3, [pc, #3536] @ 12c854 │ │ │ │ + ldr r2, [pc, #3556] @ 12c890 │ │ │ │ + ldr r3, [pc, #3536] @ 12c880 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 12e320 │ │ │ │ + bne 12e1c8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp fp, #106 @ 0x6a │ │ │ │ - beq 12bd60 │ │ │ │ - ldr r3, [pc, #3504] @ 12c868 │ │ │ │ + beq 12bd8c │ │ │ │ + ldr r3, [pc, #3504] @ 12c894 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ cmp r5, r3 │ │ │ │ - beq 12bba0 │ │ │ │ + beq 12bbcc │ │ │ │ cmp fp, #22 │ │ │ │ - beq 12be2c │ │ │ │ + beq 12be58 │ │ │ │ cmp fp, #52 @ 0x34 │ │ │ │ - bne 12c0a0 │ │ │ │ - ldr r3, [pc, #3752] @ 12c984 │ │ │ │ + bne 12c0cc │ │ │ │ + ldr r3, [pc, #3752] @ 12c9b0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 12c7d4 │ │ │ │ + beq 12c800 │ │ │ │ ldr r1, [r3, #184] @ 0xb8 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 12d218 │ │ │ │ + beq 12d244 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ tst r0, #1 │ │ │ │ - bne 12c094 │ │ │ │ + bne 12c0c0 │ │ │ │ cmp r0, r1 │ │ │ │ - bne 12c0a0 │ │ │ │ + bne 12c0cc │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12bb24 │ │ │ │ + beq 12bb50 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 12d280 │ │ │ │ + beq 12d2ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12bb40 │ │ │ │ + beq 12bb6c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 12d28c │ │ │ │ + beq 12d2b8 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 134c98 │ │ │ │ + beq 135d2c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ + b 12baa4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12ba04 │ │ │ │ + b 12ba30 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr fp, [r4, #12] │ │ │ │ ands r3, fp, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ - beq 12b96c │ │ │ │ + beq 12b998 │ │ │ │ mov r0, fp │ │ │ │ bl a4704 │ │ │ │ - b 12b96c │ │ │ │ + b 12b998 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12b92c │ │ │ │ + b 12b958 │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12b8fc │ │ │ │ + b 12b928 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 12cbd8 │ │ │ │ + bne 12cc04 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r3, [r3] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12bbd0 │ │ │ │ + beq 12bbfc │ │ │ │ sub r3, r3, #1 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 12c728 │ │ │ │ + beq 12c754 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12bbec │ │ │ │ + beq 12bc18 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 12c71c │ │ │ │ + beq 12c748 │ │ │ │ ldr r2, [sl, #2632] @ 0xa48 │ │ │ │ ldr r8, [sl, #796] @ 0x31c │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sl, #2636] @ 0xa4c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #-2147483645 @ 0x80000003 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ ldr r6, [sl, #3728] @ 0xe90 │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ str r8, [sp, #72] @ 0x48 │ │ │ │ bl 501c8 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 12cbb0 │ │ │ │ + beq 12cbdc │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 12cc90 │ │ │ │ + beq 12ccbc │ │ │ │ mov r0, #2 │ │ │ │ bl 4fb5c │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 12cd88 │ │ │ │ + beq 12cdb4 │ │ │ │ cmp r6, #0 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ - beq 135358 │ │ │ │ + beq 134bb4 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r4 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ mov r0, r8 │ │ │ │ str r5, [r2, #4] │ │ │ │ str r6, [r2] │ │ │ │ bl 4fcac │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 12bc98 │ │ │ │ + beq 12bcc4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 12bc98 │ │ │ │ + bne 12bcc4 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - beq 12ce44 │ │ │ │ - ldr r3, [pc, #3012] @ 12c86c │ │ │ │ + beq 12ce70 │ │ │ │ + ldr r3, [pc, #3012] @ 12c898 │ │ │ │ ldr r1, [sl, #504] @ 0x1f8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 50378 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 12c7a4 │ │ │ │ + beq 12c7d0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 12bcf0 │ │ │ │ + beq 12bd1c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 12ca60 │ │ │ │ + beq 12ca8c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 12d258 │ │ │ │ + beq 12d284 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12bd14 │ │ │ │ + beq 12bd40 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 12ca8c │ │ │ │ + beq 12cab8 │ │ │ │ mov r0, r4 │ │ │ │ bl aa34c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12bd38 │ │ │ │ + beq 12bd64 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 12ca80 │ │ │ │ - ldr r3, [pc, #3176] @ 12c9a8 │ │ │ │ - ldr r1, [pc, #2860] @ 12c870 │ │ │ │ + beq 12caac │ │ │ │ + ldr r3, [pc, #3176] @ 12c9d4 │ │ │ │ + ldr r1, [pc, #2860] @ 12c89c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #2856] @ 12c874 │ │ │ │ + ldr r0, [pc, #2856] @ 12c8a0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #202 @ 0xca │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ + b 12be50 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12bd7c │ │ │ │ + beq 12bda8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 12c844 │ │ │ │ + beq 12c870 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12bd98 │ │ │ │ + beq 12bdc4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 12c838 │ │ │ │ + beq 12c864 │ │ │ │ ldr r4, [sl, #3724] @ 0xe8c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 1353a0 │ │ │ │ + beq 135c78 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ + b 12baa4 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12ba5c │ │ │ │ + b 12ba88 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12ba40 │ │ │ │ + b 12ba6c │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #2984] @ 12c998 │ │ │ │ - ldr r1, [pc, #2692] @ 12c878 │ │ │ │ + ldr r3, [pc, #2984] @ 12c9c4 │ │ │ │ + ldr r1, [pc, #2692] @ 12c8a4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #2976] @ 12c9a8 │ │ │ │ - ldr r1, [pc, #2672] @ 12c87c │ │ │ │ - ldr r0, [pc, #2672] @ 12c880 │ │ │ │ + ldr r3, [pc, #2976] @ 12c9d4 │ │ │ │ + ldr r1, [pc, #2672] @ 12c8a8 │ │ │ │ + ldr r0, [pc, #2672] @ 12c8ac │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ bl b6f00 │ │ │ │ mov r4, #0 │ │ │ │ - b 12ba78 │ │ │ │ + b 12baa4 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ tst r8, #1 │ │ │ │ - bne 12cb2c │ │ │ │ - ldr r3, [pc, #2884] @ 12c984 │ │ │ │ + bne 12cb58 │ │ │ │ + ldr r3, [pc, #2884] @ 12c9b0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 12cacc │ │ │ │ + beq 12caf8 │ │ │ │ ldr r9, [r2, #332] @ 0x14c │ │ │ │ cmp r9, #1 │ │ │ │ - beq 12cb50 │ │ │ │ + beq 12cb7c │ │ │ │ tst r9, #1 │ │ │ │ - bne 12cc0c │ │ │ │ + bne 12cc38 │ │ │ │ ldr r1, [r2, #336] @ 0x150 │ │ │ │ str r1, [sp, #28] │ │ │ │ cmp r1, #1 │ │ │ │ - beq 12cd20 │ │ │ │ + beq 12cd4c │ │ │ │ tst r1, #1 │ │ │ │ - bne 12cdb8 │ │ │ │ + bne 12cde4 │ │ │ │ ldr r3, [r2, #312] @ 0x138 │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r3, #1 │ │ │ │ - beq 12c734 │ │ │ │ + beq 12c760 │ │ │ │ tst r3, #1 │ │ │ │ - bne 12d17c │ │ │ │ + bne 12d1a8 │ │ │ │ mov r0, #0 │ │ │ │ bl 4fbb0 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ - beq 12d188 │ │ │ │ + beq 12d1b4 │ │ │ │ mov r0, r9 │ │ │ │ bl aaa68 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 50270 │ │ │ │ cmp r9, #0 │ │ │ │ mov r2, r0 │ │ │ │ - beq 135310 │ │ │ │ + beq 134b6c │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12bee4 │ │ │ │ + beq 12bf10 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 12ca6c │ │ │ │ + beq 12ca98 │ │ │ │ cmp r2, #0 │ │ │ │ - blt 12d298 │ │ │ │ + blt 12d2c4 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl aaa68 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 50270 │ │ │ │ cmp r9, #0 │ │ │ │ mov r2, r0 │ │ │ │ - beq 1352ec │ │ │ │ + beq 135918 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12bf2c │ │ │ │ + beq 12bf58 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 12caa4 │ │ │ │ + beq 12cad0 │ │ │ │ cmp r2, #0 │ │ │ │ - blt 12d3d8 │ │ │ │ + blt 12d404 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl aaa68 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 50270 │ │ │ │ cmp r9, #0 │ │ │ │ mov r2, r0 │ │ │ │ - beq 135238 │ │ │ │ + beq 135dbc │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12bf74 │ │ │ │ + beq 12bfa0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 12cab8 │ │ │ │ + beq 12cae4 │ │ │ │ cmp r2, #0 │ │ │ │ - blt 12d77c │ │ │ │ + blt 12d7a8 │ │ │ │ mov r0, r8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 4fc88 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 12bfb8 │ │ │ │ + beq 12bfe4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 12cb38 │ │ │ │ + beq 12cb64 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 1352c8 │ │ │ │ + beq 1358f4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12bfdc │ │ │ │ + beq 12c008 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 12cb44 │ │ │ │ + beq 12cb70 │ │ │ │ cmp r8, #0 │ │ │ │ - blt 12d7d8 │ │ │ │ + blt 12d804 │ │ │ │ and r3, r8, #255 @ 0xff │ │ │ │ cmp r3, #1 │ │ │ │ - beq 12c0a0 │ │ │ │ + beq 12c0cc │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12c00c │ │ │ │ + beq 12c038 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 12d164 │ │ │ │ + beq 12d190 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12c028 │ │ │ │ + beq 12c054 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 12d170 │ │ │ │ + beq 12d19c │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 13537c │ │ │ │ + beq 134bd8 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ + b 12baa4 │ │ │ │ mov r0, fp │ │ │ │ bl a4704 │ │ │ │ - b 12b9c4 │ │ │ │ - ldr r3, [pc, #2380] @ 12c9a8 │ │ │ │ - ldr r1, [pc, #2084] @ 12c884 │ │ │ │ + b 12b9f0 │ │ │ │ + ldr r3, [pc, #2380] @ 12c9d4 │ │ │ │ + ldr r1, [pc, #2084] @ 12c8b0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #2080] @ 12c888 │ │ │ │ + ldr r0, [pc, #2080] @ 12c8b4 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ + b 12be50 │ │ │ │ bl aefd4 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 12bb08 │ │ │ │ + bne 12bb34 │ │ │ │ mov r0, r4 │ │ │ │ - bl 12ac14 │ │ │ │ + bl 12ac40 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 12cbe4 │ │ │ │ + beq 12cc10 │ │ │ │ bl 50138 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 12ccd8 │ │ │ │ + blt 12cd04 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ - bne 12c5cc │ │ │ │ + bne 12c5f8 │ │ │ │ ldr r3, [r5] │ │ │ │ mov r0, r5 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ - bl 12afc0 │ │ │ │ + bl 12afec │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 12c100 │ │ │ │ + beq 12c12c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 12ca98 │ │ │ │ + beq 12cac4 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 12d2f8 │ │ │ │ + beq 12d324 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r9, r3 │ │ │ │ - beq 12c9c4 │ │ │ │ + beq 12c9f0 │ │ │ │ ldr r4, [r9, #12] │ │ │ │ tst r4, #1 │ │ │ │ - bne 12d800 │ │ │ │ - ldr r3, [pc, #1892] @ 12c88c │ │ │ │ + bne 12d82c │ │ │ │ + ldr r3, [pc, #1892] @ 12c8b8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 12d80c │ │ │ │ + beq 12d838 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 4fc88 │ │ │ │ cmp r4, #0 │ │ │ │ mov r2, r0 │ │ │ │ - beq 1350ac │ │ │ │ + beq 135b10 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12c180 │ │ │ │ + beq 12c1ac │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 12ccc4 │ │ │ │ + beq 12ccf0 │ │ │ │ cmp r2, #0 │ │ │ │ - blt 12d87c │ │ │ │ + blt 12d8a8 │ │ │ │ and r3, r2, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ - bne 12c9c4 │ │ │ │ + bne 12c9f0 │ │ │ │ cmp fp, #22 │ │ │ │ - beq 12d320 │ │ │ │ + beq 12d34c │ │ │ │ ldr r4, [r9, #12] │ │ │ │ cmp r4, #44 @ 0x2c │ │ │ │ - beq 12d430 │ │ │ │ + beq 12d45c │ │ │ │ cmp r4, #32 │ │ │ │ - bne 12d8d0 │ │ │ │ + bne 12d8fc │ │ │ │ ldr r3, [r9] │ │ │ │ mov r0, r9 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ bl e4334 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 12c1e8 │ │ │ │ + beq 12c214 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 12e070 │ │ │ │ + beq 12e108 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 12f134 │ │ │ │ - ldr r3, [pc, #1932] @ 12c984 │ │ │ │ + beq 12f09c │ │ │ │ + ldr r3, [pc, #1932] @ 12c9b0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 12f0c4 │ │ │ │ + beq 12f02c │ │ │ │ ldr r0, [r2, #324] @ 0x144 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 12f054 │ │ │ │ + beq 12efbc │ │ │ │ tst r0, #1 │ │ │ │ - bne 12facc │ │ │ │ + bne 12f2ec │ │ │ │ str r3, [sp, #32] │ │ │ │ bl aaa68 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd9c │ │ │ │ ldr r2, [r4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r1, r0 │ │ │ │ - beq 12c258 │ │ │ │ + beq 12c284 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 12e26c │ │ │ │ + beq 12e188 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 135dc4 │ │ │ │ + beq 135fb4 │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [r2] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12c284 │ │ │ │ + beq 12c2b0 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r0] │ │ │ │ - beq 12e288 │ │ │ │ + beq 12e398 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 12fbb8 │ │ │ │ - ldr r2, [pc, #1532] @ 12c890 │ │ │ │ + beq 12fca0 │ │ │ │ + ldr r2, [pc, #1532] @ 12c8bc │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ cmp r2, r0 │ │ │ │ - bne 12f4dc │ │ │ │ + bne 12fcc8 │ │ │ │ ldr r2, [r1] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12c2c4 │ │ │ │ + beq 12c2f0 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r1] │ │ │ │ - beq 12e438 │ │ │ │ - ldr r2, [pc, #1480] @ 12c894 │ │ │ │ + beq 12e618 │ │ │ │ + ldr r2, [pc, #1480] @ 12c8c0 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r2, [sp, #24] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 12d8cc │ │ │ │ + bne 12d8f8 │ │ │ │ ldr r2, [r9, #16] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 135040 │ │ │ │ + beq 135b7c │ │ │ │ ldr r1, [r2] │ │ │ │ mov r0, r2 │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ addne r1, r1, #1 │ │ │ │ strne r1, [r2] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl e4334 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r2] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 12c32c │ │ │ │ + beq 12c358 │ │ │ │ sub r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [r2] │ │ │ │ - beq 12ea28 │ │ │ │ + beq 12efa8 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 12f7d0 │ │ │ │ + beq 12fe00 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 12f760 │ │ │ │ + beq 12fd90 │ │ │ │ ldr r0, [r2, #336] @ 0x150 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 12f6f0 │ │ │ │ + beq 12fd20 │ │ │ │ tst r0, #1 │ │ │ │ - bne 12f9d4 │ │ │ │ + bne 12fbd4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bl aaa68 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd9c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r4] │ │ │ │ cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12c398 │ │ │ │ + beq 12c3c4 │ │ │ │ sub r0, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4] │ │ │ │ - beq 12f7f8 │ │ │ │ + beq 12fe28 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 134b30 │ │ │ │ + beq 135ac8 │ │ │ │ ldr r0, [r1] │ │ │ │ cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12c3bc │ │ │ │ + beq 12c3e8 │ │ │ │ sub r0, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r1] │ │ │ │ - beq 12f9ec │ │ │ │ + beq 12fbec │ │ │ │ cmp r2, #0 │ │ │ │ - beq 12fa28 │ │ │ │ + beq 12fbac │ │ │ │ ldr r1, [r2, #4] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ cmp r1, r0 │ │ │ │ - bne 12f970 │ │ │ │ + bne 12fb48 │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ sub r4, r2, r0 │ │ │ │ clz r4, r4 │ │ │ │ lsr r4, r4, #5 │ │ │ │ - beq 12c400 │ │ │ │ + beq 12c42c │ │ │ │ sub r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [r2] │ │ │ │ - beq 12fa0c │ │ │ │ + beq 12fc0c │ │ │ │ cmp r4, #0 │ │ │ │ - bne 12c530 │ │ │ │ + bne 12c55c │ │ │ │ ldr r2, [r9, #16] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 134c50 │ │ │ │ + beq 135a5c │ │ │ │ ldr r1, [r2] │ │ │ │ mov r0, r2 │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ addne r1, r1, #1 │ │ │ │ strne r1, [r2] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl e4334 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r2] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 12c45c │ │ │ │ + beq 12c488 │ │ │ │ sub r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [r2] │ │ │ │ - beq 12f95c │ │ │ │ + beq 12fb34 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 13447c │ │ │ │ + beq 131898 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13440c │ │ │ │ + beq 131828 │ │ │ │ ldr r0, [r3, #384] @ 0x180 │ │ │ │ cmp r0, #1 │ │ │ │ - beq 13439c │ │ │ │ + beq 1317b8 │ │ │ │ tst r0, #1 │ │ │ │ - bne 13438c │ │ │ │ + bne 1317a8 │ │ │ │ bl aaa68 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd9c │ │ │ │ ldr r2, [r4] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r3, r0 │ │ │ │ - beq 12c4c0 │ │ │ │ + beq 12c4ec │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 1344a4 │ │ │ │ + beq 1318c0 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 134c2c │ │ │ │ + beq 135a38 │ │ │ │ ldr r2, [r1] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12c4e4 │ │ │ │ + beq 12c510 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r1] │ │ │ │ - beq 134378 │ │ │ │ + beq 131794 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 1340a0 │ │ │ │ + beq 1316f0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r2, r1 │ │ │ │ - bne 1340c8 │ │ │ │ + bne 131718 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ sub r4, r3, r2 │ │ │ │ ldr r2, [r3] │ │ │ │ clz r4, r4 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ lsr r4, r4, #5 │ │ │ │ - beq 12c528 │ │ │ │ + beq 12c554 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r3] │ │ │ │ - beq 134100 │ │ │ │ + beq 131750 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 12d8cc │ │ │ │ + beq 12d8f8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 134094 │ │ │ │ + bne 131788 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12c558 │ │ │ │ + beq 12c584 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 12fc58 │ │ │ │ + beq 12fb28 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12c574 │ │ │ │ + beq 12c5a0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 12fc40 │ │ │ │ + beq 12fb10 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12c590 │ │ │ │ + beq 12c5bc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 12fc4c │ │ │ │ + beq 12fb1c │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12c5ac │ │ │ │ + beq 12c5d8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 12f27c │ │ │ │ + beq 12fc94 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 135088 │ │ │ │ + beq 135aec │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ + b 12baa4 │ │ │ │ ldr r3, [r8] │ │ │ │ - ldr r2, [pc, #860] @ 12c934 │ │ │ │ + ldr r2, [pc, #860] @ 12c960 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ ldr r4, [r7, r2] │ │ │ │ ldr r2, [r8, #4] │ │ │ │ ldr r1, [r4] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 12c608 │ │ │ │ - ldr r1, [pc, #828] @ 12c938 │ │ │ │ + beq 12c634 │ │ │ │ + ldr r1, [pc, #828] @ 12c964 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 12d12c │ │ │ │ + bne 12d158 │ │ │ │ ldr r2, [r8, #12] │ │ │ │ tst r2, #1 │ │ │ │ - bne 12dadc │ │ │ │ + bne 12db08 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12c62c │ │ │ │ + beq 12c658 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 12d768 │ │ │ │ - ldr r3, [pc, #600] @ 12c88c │ │ │ │ + beq 12d794 │ │ │ │ + ldr r3, [pc, #600] @ 12c8b8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r9, [r3] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 12daf4 │ │ │ │ + beq 12db20 │ │ │ │ mov r0, r2 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r9 │ │ │ │ bl 4fc88 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ mov r9, r0 │ │ │ │ - beq 134b54 │ │ │ │ + beq 135d08 │ │ │ │ ldr r3, [r1] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12c688 │ │ │ │ + beq 12c6b4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r1] │ │ │ │ - beq 12d7cc │ │ │ │ + beq 12d7f8 │ │ │ │ cmp r9, #0 │ │ │ │ - blt 12dc3c │ │ │ │ + blt 12dc68 │ │ │ │ and r9, r9, #255 @ 0xff │ │ │ │ cmp r9, #0 │ │ │ │ - beq 12ce6c │ │ │ │ + beq 12ce98 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 12e048 │ │ │ │ + bne 12e0bc │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12c6c4 │ │ │ │ + beq 12c6f0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 12da80 │ │ │ │ + beq 12daac │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12c6e0 │ │ │ │ + beq 12c70c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 12dad0 │ │ │ │ + beq 12dafc │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12c6fc │ │ │ │ + beq 12c728 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 12dac4 │ │ │ │ + beq 12daf0 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 134d28 │ │ │ │ + beq 135e94 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ + b 12baa4 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12bbec │ │ │ │ + b 12bc18 │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12bbd0 │ │ │ │ - ldr r3, [pc, #620] @ 12c9a8 │ │ │ │ - ldr r2, [pc, #344] @ 12c898 │ │ │ │ + b 12bbfc │ │ │ │ + ldr r3, [pc, #620] @ 12c9d4 │ │ │ │ + ldr r2, [pc, #344] @ 12c8c4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #340] @ 12c89c │ │ │ │ + ldr r1, [pc, #340] @ 12c8c8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #206 @ 0xce │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #324] @ 12c8a0 │ │ │ │ - ldr r3, [pc, #324] @ 12c8a4 │ │ │ │ + ldr r0, [pc, #324] @ 12c8cc │ │ │ │ + ldr r3, [pc, #324] @ 12c8d0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, #22 │ │ │ │ bl a4764 │ │ │ │ @@ -227919,376 +227930,376 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ mov r0, r9 │ │ │ │ bl a4764 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl a4764 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #508] @ 12c9a8 │ │ │ │ - ldr r1, [pc, #248] @ 12c8a8 │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [pc, #508] @ 12c9d4 │ │ │ │ + ldr r1, [pc, #248] @ 12c8d4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #244] @ 12c8ac │ │ │ │ + ldr r0, [pc, #244] @ 12c8d8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #202 @ 0xca │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ + b 12be50 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #420] @ 12c998 │ │ │ │ - ldr r1, [pc, #184] @ 12c8b0 │ │ │ │ + ldr r3, [pc, #420] @ 12c9c4 │ │ │ │ + ldr r1, [pc, #184] @ 12c8dc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #412] @ 12c9a8 │ │ │ │ - ldr r1, [pc, #164] @ 12c8b4 │ │ │ │ + ldr r3, [pc, #412] @ 12c9d4 │ │ │ │ + ldr r1, [pc, #164] @ 12c8e0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #160] @ 12c8b8 │ │ │ │ + ldr r0, [pc, #160] @ 12c8e4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #210 @ 0xd2 │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ + b 12be50 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ - b 12ba24 │ │ │ │ + b 12ba50 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12bd98 │ │ │ │ + b 12bdc4 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12bd7c │ │ │ │ - eorseq r4, r1, ip, asr r7 │ │ │ │ + b 12bda8 │ │ │ │ + eorseq r4, r1, r0, lsr r7 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r4, r1, ip, lsr r7 │ │ │ │ + eorseq r4, r1, r0, lsl r7 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r4, ror #10 │ │ │ │ - eorseq r4, r1, r8, ror r5 │ │ │ │ + eorseq r4, r1, ip, asr #10 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - mlaeq sp, ip, r2, fp │ │ │ │ - mlaeq sp, ip, lr, r2 │ │ │ │ - eoreq r5, sp, r4, lsl #23 │ │ │ │ - ldrdeq fp, [sp], -r8 @ │ │ │ │ - ldrdeq r2, [sp], -r4 @ │ │ │ │ - eoreq sl, sp, ip, ror pc │ │ │ │ - eoreq r2, sp, ip, ror fp │ │ │ │ + eoreq fp, sp, r8, lsr #15 │ │ │ │ + eoreq r3, sp, r8, lsr #7 │ │ │ │ + mlaeq sp, r0, r0, r6 │ │ │ │ + eoreq fp, sp, r4, ror #13 │ │ │ │ + eoreq r3, sp, r0, ror #5 │ │ │ │ + eoreq fp, sp, r8, lsl #9 │ │ │ │ + eoreq r3, sp, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #8 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - ldrdeq r4, [lr], -r4 @ │ │ │ │ - eoreq sl, sp, r4, lsl #17 │ │ │ │ - eoreq r2, sp, r4, lsl #9 │ │ │ │ - eoreq r5, sp, ip, asr r2 │ │ │ │ - eoreq sl, sp, r0, lsr r8 │ │ │ │ - eoreq r2, sp, r0, lsr r4 │ │ │ │ - @ instruction: 0x002d3ab8 │ │ │ │ - ldrdeq sl, [sp], -r0 @ │ │ │ │ - ldrdeq r2, [sp], -r0 @ │ │ │ │ - @ instruction: 0x002d37b8 │ │ │ │ - ldrdeq sl, [sp], -r0 @ │ │ │ │ - ldrdeq r2, [sp], -r0 @ │ │ │ │ - eoreq sl, sp, r8, ror #8 │ │ │ │ - @ instruction: 0x002e45b4 │ │ │ │ - strdeq r8, [lr], -r0 @ │ │ │ │ - eoreq r2, sp, r8, rrx │ │ │ │ - eoreq sl, sp, r4, lsr #8 │ │ │ │ - eoreq r2, sp, r4, lsr #32 │ │ │ │ - eoreq sl, sp, ip, ror #7 │ │ │ │ - eoreq r1, sp, ip, ror #31 │ │ │ │ - eoreq r3, sp, r4, asr r6 │ │ │ │ - eoreq sl, sp, ip, ror #6 │ │ │ │ - eoreq r1, sp, ip, ror #30 │ │ │ │ - strdeq r5, [lr], -r8 @ │ │ │ │ - eoreq sl, sp, r4, lsr r3 │ │ │ │ - eoreq r1, sp, r4, lsr pc │ │ │ │ - strdeq sl, [sp], -ip @ │ │ │ │ - strdeq r1, [sp], -ip @ │ │ │ │ - eoreq r4, lr, r8, ror #7 │ │ │ │ - mlaeq sp, r8, r2, sl │ │ │ │ - mlaeq sp, r8, lr, r1 │ │ │ │ - eoreq r4, sp, r0, ror #24 │ │ │ │ - eoreq sl, sp, ip, asr #4 │ │ │ │ - eoreq r1, sp, ip, asr #28 │ │ │ │ - eoreq r3, sp, r0, lsr #9 │ │ │ │ - @ instruction: 0x002da1b8 │ │ │ │ - @ instruction: 0x002d1db8 │ │ │ │ - mlaeq sp, r0, r1, sl │ │ │ │ - mlaeq sp, r0, sp, r1 │ │ │ │ + eoreq r4, lr, r0, ror #29 │ │ │ │ + mlaeq sp, r0, sp, sl │ │ │ │ + mlaeq sp, r0, r9, r2 │ │ │ │ + eoreq r5, sp, r8, ror #14 │ │ │ │ + eoreq sl, sp, ip, lsr sp │ │ │ │ + eoreq r2, sp, ip, lsr r9 │ │ │ │ + eoreq r3, sp, r4, asr #31 │ │ │ │ + ldrdeq sl, [sp], -ip @ │ │ │ │ + ldrdeq r2, [sp], -ip @ │ │ │ │ + eoreq r3, sp, r4, asr #25 │ │ │ │ + ldrdeq sl, [sp], -ip @ │ │ │ │ + ldrdeq r2, [sp], -ip @ │ │ │ │ + eoreq sl, sp, r4, ror r9 │ │ │ │ + eoreq r4, lr, r0, asr #21 │ │ │ │ + strdeq r9, [lr], -ip @ │ │ │ │ + eoreq r2, sp, r4, ror r5 │ │ │ │ + eoreq sl, sp, r0, lsr r9 │ │ │ │ + eoreq r2, sp, r0, lsr r5 │ │ │ │ + strdeq sl, [sp], -r8 @ │ │ │ │ + strdeq r2, [sp], -r8 @ │ │ │ │ + eoreq r3, sp, r0, ror #22 │ │ │ │ + eoreq sl, sp, r8, ror r8 │ │ │ │ + eoreq r2, sp, r8, ror r4 │ │ │ │ + eoreq r6, lr, r4, lsl #2 │ │ │ │ + eoreq sl, sp, r0, asr #16 │ │ │ │ + eoreq r2, sp, r0, asr #8 │ │ │ │ + eoreq sl, sp, r8, lsl #16 │ │ │ │ + eoreq r2, sp, r8, lsl #8 │ │ │ │ + strdeq r4, [lr], -r4 @ │ │ │ │ + eoreq sl, sp, r4, lsr #15 │ │ │ │ + eoreq r2, sp, r4, lsr #7 │ │ │ │ + eoreq r5, sp, ip, ror #2 │ │ │ │ + eoreq sl, sp, r8, asr r7 │ │ │ │ + eoreq r2, sp, r8, asr r3 │ │ │ │ + eoreq r3, sp, ip, lsr #19 │ │ │ │ + eoreq sl, sp, r4, asr #13 │ │ │ │ + eoreq r2, sp, r4, asr #5 │ │ │ │ + mlaeq sp, ip, r6, sl │ │ │ │ + mlaeq sp, ip, r2, r2 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ - eoreq r2, sp, ip, asr #23 │ │ │ │ - eoreq r9, sp, r0, lsr #29 │ │ │ │ - mlaeq sp, ip, sl, r1 │ │ │ │ + ldrdeq r3, [sp], -r8 @ │ │ │ │ + eoreq sl, sp, ip, lsr #7 │ │ │ │ + eoreq r1, sp, r8, lsr #31 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - eoreq r9, sp, ip, asr #28 │ │ │ │ - eoreq r1, sp, r8, asr #20 │ │ │ │ - eoreq r9, sp, r0, lsr #27 │ │ │ │ - eoreq r3, lr, ip, ror #29 │ │ │ │ - eoreq r4, sp, r8, lsr #15 │ │ │ │ - eoreq r1, sp, r0, lsr #19 │ │ │ │ - eoreq r9, sp, ip, ror sp │ │ │ │ - eoreq r1, sp, ip, ror r9 │ │ │ │ - eoreq r9, sp, ip, lsr sp │ │ │ │ - eoreq r1, sp, r8, lsr r9 │ │ │ │ - ldrdeq r9, [sp], -ip @ │ │ │ │ - ldrdeq r1, [sp], -ip @ │ │ │ │ - strdeq r9, [sp], -ip @ │ │ │ │ - strdeq r1, [sp], -r8 @ │ │ │ │ + eoreq sl, sp, r8, asr r3 │ │ │ │ + eoreq r1, sp, r4, asr pc │ │ │ │ + eoreq sl, sp, ip, lsr #5 │ │ │ │ + strdeq r4, [lr], -r8 @ │ │ │ │ + @ instruction: 0x002d4cb4 │ │ │ │ + eoreq r1, sp, ip, lsr #29 │ │ │ │ + eoreq sl, sp, r8, lsl #5 │ │ │ │ + eoreq r1, sp, r8, lsl #29 │ │ │ │ + eoreq sl, sp, r8, asr #4 │ │ │ │ + eoreq r1, sp, r4, asr #28 │ │ │ │ + eoreq sl, sp, r8, ror #3 │ │ │ │ + eoreq r1, sp, r8, ror #27 │ │ │ │ + eoreq sl, sp, r8, lsl #2 │ │ │ │ + eoreq r1, sp, r4, lsl #26 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ - eoreq r9, sp, r8, asr r8 │ │ │ │ - eoreq r1, sp, r4, asr r4 │ │ │ │ - strdeq r9, [sp], -r8 @ │ │ │ │ - strdeq r1, [sp], -r8 @ │ │ │ │ + eoreq r9, sp, r4, ror #26 │ │ │ │ + eoreq r1, sp, r0, ror #18 │ │ │ │ + eoreq r9, sp, r4, lsl #26 │ │ │ │ + eoreq r1, sp, r4, lsl #18 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - @ instruction: 0x002d41bc │ │ │ │ - eoreq r9, sp, r0, lsl #15 │ │ │ │ - eoreq r1, sp, r0, lsl #7 │ │ │ │ + eoreq r4, sp, r8, asr #13 │ │ │ │ + eoreq r9, sp, ip, lsl #25 │ │ │ │ + eoreq r1, sp, ip, lsl #17 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r9, sp, r8, asr r7 │ │ │ │ - eoreq r1, sp, r8, asr r3 │ │ │ │ + eoreq r9, sp, r4, ror #24 │ │ │ │ + eoreq r1, sp, r4, ror #16 │ │ │ │ andeq r0, r0, ip, ror #25 │ │ │ │ andeq r0, r0, r4, ror ip │ │ │ │ andeq r0, r0, r0, ror #10 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 12da74 │ │ │ │ + bne 12daa0 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12c9ec │ │ │ │ + beq 12ca18 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 12d20c │ │ │ │ + beq 12d238 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12ca08 │ │ │ │ + beq 12ca34 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 12d1f4 │ │ │ │ + beq 12d220 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12ca24 │ │ │ │ + beq 12ca50 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 12d200 │ │ │ │ + beq 12d22c │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12ca40 │ │ │ │ + beq 12ca6c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 12d1e8 │ │ │ │ + beq 12d214 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 135334 │ │ │ │ + beq 134b90 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ + b 12baa4 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12bcf0 │ │ │ │ + b 12bd1c │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ - b 12bee4 │ │ │ │ + b 12bf10 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12bd38 │ │ │ │ + b 12bd64 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12bd14 │ │ │ │ + b 12bd40 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12c100 │ │ │ │ + b 12c12c │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #28] │ │ │ │ - b 12bf2c │ │ │ │ + b 12bf58 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #28] │ │ │ │ - b 12bf74 │ │ │ │ + b 12bfa0 │ │ │ │ mov r0, #22 │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #-348] @ 12c998 │ │ │ │ - ldr r1, [pc, #-572] @ 12c8bc │ │ │ │ + ldr r3, [pc, #-348] @ 12c9c4 │ │ │ │ + ldr r1, [pc, #-572] @ 12c8e8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #-356] @ 12c9a8 │ │ │ │ - ldr r1, [pc, #-592] @ 12c8c0 │ │ │ │ + ldr r3, [pc, #-356] @ 12c9d4 │ │ │ │ + ldr r1, [pc, #-592] @ 12c8ec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-596] @ 12c8c4 │ │ │ │ + ldr r0, [pc, #-596] @ 12c8f0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #204 @ 0xcc │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ + b 12be50 │ │ │ │ mov r0, r8 │ │ │ │ bl a4704 │ │ │ │ - b 12be38 │ │ │ │ + b 12be64 │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12bfb8 │ │ │ │ + b 12bfe4 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12bfdc │ │ │ │ - ldr r3, [pc, #-432] @ 12c9a8 │ │ │ │ - ldr r1, [pc, #-660] @ 12c8c8 │ │ │ │ + b 12c008 │ │ │ │ + ldr r3, [pc, #-432] @ 12c9d4 │ │ │ │ + ldr r1, [pc, #-660] @ 12c8f4 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #-680] @ 12c8cc │ │ │ │ - ldr r3, [pc, #-680] @ 12c8d0 │ │ │ │ - ldr r0, [pc, #-680] @ 12c8d4 │ │ │ │ + ldr r2, [pc, #-680] @ 12c8f8 │ │ │ │ + ldr r3, [pc, #-680] @ 12c8fc │ │ │ │ + ldr r0, [pc, #-680] @ 12c900 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, #22 │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #-528] @ 12c9a8 │ │ │ │ - ldr r1, [pc, #-740] @ 12c8d8 │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [pc, #-528] @ 12c9d4 │ │ │ │ + ldr r1, [pc, #-740] @ 12c904 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-744] @ 12c8dc │ │ │ │ + ldr r0, [pc, #-744] @ 12c908 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #202 @ 0xca │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ + b 12be50 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ - b 12bbac │ │ │ │ - ldr r3, [pc, #-580] @ 12c9a8 │ │ │ │ - ldr r1, [pc, #-784] @ 12c8e0 │ │ │ │ + b 12bbd8 │ │ │ │ + ldr r3, [pc, #-580] @ 12c9d4 │ │ │ │ + ldr r1, [pc, #-784] @ 12c90c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-788] @ 12c8e4 │ │ │ │ + ldr r0, [pc, #-788] @ 12c910 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #213 @ 0xd5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 12c078 │ │ │ │ + b 12c0a4 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl a4704 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 12be60 │ │ │ │ + bne 12be8c │ │ │ │ mov r0, #22 │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ mov r0, r9 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #-704] @ 12c998 │ │ │ │ - ldr r1, [pc, #-884] @ 12c8e8 │ │ │ │ + ldr r3, [pc, #-704] @ 12c9c4 │ │ │ │ + ldr r1, [pc, #-884] @ 12c914 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #-712] @ 12c9a8 │ │ │ │ - ldr r1, [pc, #-904] @ 12c8ec │ │ │ │ + ldr r3, [pc, #-712] @ 12c9d4 │ │ │ │ + ldr r1, [pc, #-904] @ 12c918 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-908] @ 12c8f0 │ │ │ │ + ldr r0, [pc, #-908] @ 12c91c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #205 @ 0xcd │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #-752] @ 12c9a8 │ │ │ │ - ldr r0, [pc, #-936] @ 12c8f4 │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [pc, #-752] @ 12c9d4 │ │ │ │ + ldr r0, [pc, #-936] @ 12c920 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #-948] @ 12c8f8 │ │ │ │ + ldr r1, [pc, #-948] @ 12c924 │ │ │ │ stm sp, {r0, r5} │ │ │ │ - ldr r0, [pc, #-952] @ 12c8fc │ │ │ │ + ldr r0, [pc, #-952] @ 12c928 │ │ │ │ mov r2, #202 @ 0xca │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 12be24 │ │ │ │ + b 12be50 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - b 12c180 │ │ │ │ - ldr r3, [pc, #-824] @ 12c9a8 │ │ │ │ - ldr r1, [pc, #-996] @ 12c900 │ │ │ │ + b 12c1ac │ │ │ │ + ldr r3, [pc, #-824] @ 12c9d4 │ │ │ │ + ldr r1, [pc, #-996] @ 12c92c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1000] @ 12c904 │ │ │ │ + ldr r0, [pc, #-1000] @ 12c930 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #213 @ 0xd5 │ │ │ │ bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #-896] @ 12c9a8 │ │ │ │ - ldr r2, [pc, #-1060] @ 12c908 │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [pc, #-896] @ 12c9d4 │ │ │ │ + ldr r2, [pc, #-1060] @ 12c934 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-1064] @ 12c90c │ │ │ │ + ldr r1, [pc, #-1064] @ 12c938 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #-1080] @ 12c910 │ │ │ │ - ldr r3, [pc, #-1080] @ 12c914 │ │ │ │ + ldr r0, [pc, #-1080] @ 12c93c │ │ │ │ + ldr r3, [pc, #-1080] @ 12c940 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, #22 │ │ │ │ bl a4764 │ │ │ │ @@ -228296,275 +228307,275 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ mov r0, r9 │ │ │ │ bl a4764 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #-1000] @ 12c9a8 │ │ │ │ - ldr r1, [pc, #-1148] @ 12c918 │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [pc, #-1000] @ 12c9d4 │ │ │ │ + ldr r1, [pc, #-1148] @ 12c944 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1152] @ 12c91c │ │ │ │ + ldr r0, [pc, #-1152] @ 12c948 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #202 @ 0xca │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ + b 12be50 │ │ │ │ mov r0, r1 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl a4704 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 12be78 │ │ │ │ + bne 12bea4 │ │ │ │ mov r0, #22 │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ mov r0, r9 │ │ │ │ bl a4764 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #-1140] @ 12c998 │ │ │ │ - ldr r1, [pc, #-1264] @ 12c920 │ │ │ │ + ldr r3, [pc, #-1140] @ 12c9c4 │ │ │ │ + ldr r1, [pc, #-1264] @ 12c94c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #-1148] @ 12c9a8 │ │ │ │ - ldr r1, [pc, #-1284] @ 12c924 │ │ │ │ + ldr r3, [pc, #-1148] @ 12c9d4 │ │ │ │ + ldr r1, [pc, #-1284] @ 12c950 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1288] @ 12c928 │ │ │ │ + ldr r0, [pc, #-1288] @ 12c954 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #-1188] @ 12c9a8 │ │ │ │ - ldr r1, [pc, #-1316] @ 12c92c │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [pc, #-1188] @ 12c9d4 │ │ │ │ + ldr r1, [pc, #-1316] @ 12c958 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1320] @ 12c930 │ │ │ │ + ldr r0, [pc, #-1320] @ 12c95c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #202 @ 0xca │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ + b 12be50 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r1, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 12cea0 │ │ │ │ - ldr r1, [pc, #-1372] @ 12c938 │ │ │ │ + beq 12cecc │ │ │ │ + ldr r1, [pc, #-1372] @ 12c964 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 12da8c │ │ │ │ + cmp r1, r2 │ │ │ │ + bne 12dab8 │ │ │ │ ldr r4, [r8, #12] │ │ │ │ tst r4, #1 │ │ │ │ - bne 12e0a0 │ │ │ │ + bne 12e1cc │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12cec4 │ │ │ │ + beq 12cef0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 12de3c │ │ │ │ + beq 12deb0 │ │ │ │ cmp r4, #126 @ 0x7e │ │ │ │ - beq 12db64 │ │ │ │ - ldr r3, [pc, #-1360] @ 12c984 │ │ │ │ + beq 12db90 │ │ │ │ + ldr r3, [pc, #-1360] @ 12c9b0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ tst r9, #1 │ │ │ │ - bne 12e188 │ │ │ │ + bne 12e2b4 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 12e204 │ │ │ │ + beq 12e330 │ │ │ │ ldr r4, [r2, #268] @ 0x10c │ │ │ │ cmp r4, #1 │ │ │ │ - beq 12e19c │ │ │ │ + beq 12e2c8 │ │ │ │ tst r4, #1 │ │ │ │ - bne 12e560 │ │ │ │ + bne 12e4b0 │ │ │ │ ldr r2, [r2, #24] │ │ │ │ str r2, [sp, #32] │ │ │ │ cmp r2, #1 │ │ │ │ - beq 12e4f0 │ │ │ │ + beq 12e440 │ │ │ │ tst r2, #1 │ │ │ │ - bne 12e4dc │ │ │ │ + bne 12e42c │ │ │ │ mov r0, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 4fbb0 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ - beq 12e47c │ │ │ │ + beq 12e3cc │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl aaa68 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 50270 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r0 │ │ │ │ - beq 134db8 │ │ │ │ + beq 135e4c │ │ │ │ ldr r1, [r4] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12cf7c │ │ │ │ + beq 12cfa8 │ │ │ │ sub r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [r4] │ │ │ │ - beq 12e054 │ │ │ │ + beq 12e0c8 │ │ │ │ cmp r2, #0 │ │ │ │ - blt 12f168 │ │ │ │ + blt 12ecf4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 50270 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r0 │ │ │ │ - beq 1351f0 │ │ │ │ + beq 135fd8 │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12cfcc │ │ │ │ + beq 12cff8 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 12e020 │ │ │ │ + beq 12e094 │ │ │ │ cmp r1, #0 │ │ │ │ - blt 12f1c8 │ │ │ │ + blt 12ef3c │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #32] │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 4fc88 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [r1] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 12d018 │ │ │ │ + beq 12d044 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r1] │ │ │ │ - beq 12e090 │ │ │ │ + beq 12e0f8 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 135214 │ │ │ │ + beq 135d98 │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12d03c │ │ │ │ + beq 12d068 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 12e07c │ │ │ │ + beq 12e0e4 │ │ │ │ cmp r9, #0 │ │ │ │ - blt 12f220 │ │ │ │ + blt 12ed54 │ │ │ │ and r9, r9, #255 @ 0xff │ │ │ │ cmp r9, #0 │ │ │ │ - beq 12dce8 │ │ │ │ + beq 12dd14 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 12fa50 │ │ │ │ + bne 12f5d4 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12d078 │ │ │ │ + beq 12d0a4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 12f248 │ │ │ │ + beq 12ed7c │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12d094 │ │ │ │ + beq 12d0c0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 12f15c │ │ │ │ + beq 12ed88 │ │ │ │ mov r0, r8 │ │ │ │ bl 50138 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 12fb18 │ │ │ │ + blt 12feb8 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ - beq 12e410 │ │ │ │ - ldr r3, [pc, #-1924] @ 12c934 │ │ │ │ + beq 12e640 │ │ │ │ + ldr r3, [pc, #-1924] @ 12c960 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 12d0dc │ │ │ │ - ldr r3, [pc, #-1944] @ 12c938 │ │ │ │ + beq 12d108 │ │ │ │ + ldr r3, [pc, #-1944] @ 12c964 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 12fae4 │ │ │ │ + bne 12fe44 │ │ │ │ ldr r4, [r8, #12] │ │ │ │ ands r5, r4, #1 │ │ │ │ - bne 12f6b0 │ │ │ │ + bne 12f594 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12d104 │ │ │ │ + beq 12d130 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 12f6d4 │ │ │ │ + beq 12f5b8 │ │ │ │ cmp r4, #24 │ │ │ │ - beq 12de1c │ │ │ │ + beq 12e8f4 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 134c08 │ │ │ │ + beq 135a14 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ - ldr r3, [pc, #-1932] @ 12c9a8 │ │ │ │ - ldr r2, [pc, #-2044] @ 12c93c │ │ │ │ + b 12baa4 │ │ │ │ + ldr r3, [pc, #-1932] @ 12c9d4 │ │ │ │ + ldr r2, [pc, #-2044] @ 12c968 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-2048] @ 12c940 │ │ │ │ - ldr r0, [pc, #-2048] @ 12c944 │ │ │ │ + ldr r1, [pc, #-2048] @ 12c96c │ │ │ │ + ldr r0, [pc, #-2048] @ 12c970 │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp] │ │ │ │ - ldr r2, [pc, #-2072] @ 12c948 │ │ │ │ + ldr r2, [pc, #-2072] @ 12c974 │ │ │ │ bl d8818 │ │ │ │ - b 12ccfc │ │ │ │ + b 12cd28 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12c00c │ │ │ │ + b 12c038 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12c028 │ │ │ │ + b 12c054 │ │ │ │ mov r0, r3 │ │ │ │ bl a4704 │ │ │ │ - b 12be90 │ │ │ │ - ldr r3, [pc, #-2024] @ 12c9a8 │ │ │ │ - ldr r1, [pc, #-2120] @ 12c94c │ │ │ │ + b 12bebc │ │ │ │ + ldr r3, [pc, #-2024] @ 12c9d4 │ │ │ │ + ldr r1, [pc, #-2120] @ 12c978 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2124] @ 12c950 │ │ │ │ + ldr r0, [pc, #-2124] @ 12c97c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #22 │ │ │ │ bl a4764 │ │ │ │ @@ -228576,63 +228587,63 @@ │ │ │ │ bl a4764 │ │ │ │ mov r0, r9 │ │ │ │ bl a4764 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl a4764 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl a4764 │ │ │ │ - b 12be24 │ │ │ │ + b 12be50 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12ca40 │ │ │ │ + b 12ca6c │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12ca08 │ │ │ │ + b 12ca34 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12ca24 │ │ │ │ + b 12ca50 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12c9ec │ │ │ │ - ldr r3, [pc, #-2168] @ 12c9a8 │ │ │ │ - ldr r1, [pc, #-2256] @ 12c954 │ │ │ │ + b 12ca18 │ │ │ │ + ldr r3, [pc, #-2168] @ 12c9d4 │ │ │ │ + ldr r1, [pc, #-2256] @ 12c980 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ mov r3, #210 @ 0xd2 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #-2276] @ 12c958 │ │ │ │ - ldr r3, [pc, #-2276] @ 12c95c │ │ │ │ - ldr r0, [pc, #-2276] @ 12c960 │ │ │ │ + ldr r2, [pc, #-2276] @ 12c984 │ │ │ │ + ldr r3, [pc, #-2276] @ 12c988 │ │ │ │ + ldr r0, [pc, #-2276] @ 12c98c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 12c078 │ │ │ │ - ldr r3, [pc, #-2232] @ 12c9a8 │ │ │ │ - ldr r1, [pc, #-2304] @ 12c964 │ │ │ │ + b 12c0a4 │ │ │ │ + ldr r3, [pc, #-2232] @ 12c9d4 │ │ │ │ + ldr r1, [pc, #-2304] @ 12c990 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2308] @ 12c968 │ │ │ │ + ldr r0, [pc, #-2308] @ 12c994 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #202 @ 0xca │ │ │ │ bl b6f00 │ │ │ │ - b 12c7c8 │ │ │ │ + b 12c7f4 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12bb24 │ │ │ │ + b 12bb50 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12bb40 │ │ │ │ - ldr r3, [pc, #-2296] @ 12c9a8 │ │ │ │ - ldr r1, [pc, #-2360] @ 12c96c │ │ │ │ + b 12bb6c │ │ │ │ + ldr r3, [pc, #-2296] @ 12c9d4 │ │ │ │ + ldr r1, [pc, #-2360] @ 12c998 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2364] @ 12c970 │ │ │ │ + ldr r0, [pc, #-2364] @ 12c99c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #22 │ │ │ │ bl a4764 │ │ │ │ @@ -228644,75 +228655,75 @@ │ │ │ │ bl a4764 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl a4764 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl a4764 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #-2392] @ 12c9a8 │ │ │ │ - ldr r1, [pc, #-2448] @ 12c974 │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [pc, #-2392] @ 12c9d4 │ │ │ │ + ldr r1, [pc, #-2448] @ 12c9a0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2452] @ 12c978 │ │ │ │ + ldr r0, [pc, #-2452] @ 12c9a4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ bl b6f00 │ │ │ │ - b 12ccfc │ │ │ │ + b 12cd28 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12d33c │ │ │ │ + beq 12d368 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 12dc64 │ │ │ │ + beq 12dc90 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12d358 │ │ │ │ + beq 12d384 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 12dc70 │ │ │ │ + beq 12dc9c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12d374 │ │ │ │ + beq 12d3a0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 12dc7c │ │ │ │ + beq 12dca8 │ │ │ │ ldr r4, [r9, #12] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r4, #22 │ │ │ │ - beq 12dbe4 │ │ │ │ + beq 12dc10 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12d39c │ │ │ │ + beq 12d3c8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 12de80 │ │ │ │ + beq 12def4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ subs r3, r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ cmp r4, #24 │ │ │ │ orreq r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 12dc1c │ │ │ │ + bne 12dc48 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 135280 │ │ │ │ + beq 135c9c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ - ldr r3, [pc, #-2616] @ 12c9a8 │ │ │ │ - ldr r1, [pc, #-2664] @ 12c97c │ │ │ │ + b 12baa4 │ │ │ │ + ldr r3, [pc, #-2616] @ 12c9d4 │ │ │ │ + ldr r1, [pc, #-2664] @ 12c9a8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2668] @ 12c980 │ │ │ │ + ldr r0, [pc, #-2668] @ 12c9ac │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #22 │ │ │ │ bl a4764 │ │ │ │ @@ -228722,230 +228733,230 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl a4764 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ + b 12be50 │ │ │ │ ldr r4, [r9, #16] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 135de8 │ │ │ │ + beq 134a94 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12d460 │ │ │ │ + beq 12d48c │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r3, #-1073741824 @ 0xc0000000 │ │ │ │ streq r3, [r4] │ │ │ │ - beq 12d460 │ │ │ │ + beq 12d48c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 12dc88 │ │ │ │ + beq 12dcb4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r4, r3 │ │ │ │ - beq 12de48 │ │ │ │ + beq 12debc │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str r3, [sp, #24] │ │ │ │ tst r3, #1 │ │ │ │ - bne 12e454 │ │ │ │ - ldr r3, [pc, #-2816] @ 12c984 │ │ │ │ + bne 12e634 │ │ │ │ + ldr r3, [pc, #-2816] @ 12c9b0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 12e9b8 │ │ │ │ + beq 12e6d8 │ │ │ │ ldr r4, [r2, #24] │ │ │ │ cmp r4, #1 │ │ │ │ - beq 12e92c │ │ │ │ + beq 12e668 │ │ │ │ tst r4, #1 │ │ │ │ - bne 12ee18 │ │ │ │ + bne 12f258 │ │ │ │ ldr r1, [r2, #28] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 12eda0 │ │ │ │ + beq 12f1e0 │ │ │ │ tst r1, #1 │ │ │ │ - bne 12ed04 │ │ │ │ + bne 12f144 │ │ │ │ ldr r1, [r2, #268] @ 0x10c │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 12ec84 │ │ │ │ + beq 12f0c4 │ │ │ │ tst r1, #1 │ │ │ │ - bne 12ef68 │ │ │ │ + bne 12ed94 │ │ │ │ ldr r2, [r2, #420] @ 0x1a4 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ cmp r2, #1 │ │ │ │ - beq 12f288 │ │ │ │ + beq 12f414 │ │ │ │ tst r2, #1 │ │ │ │ - bne 12f450 │ │ │ │ + bne 12f400 │ │ │ │ mov r0, #0 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 4fbb0 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ - beq 12f3d8 │ │ │ │ + beq 12f388 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl aaa68 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 50270 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r2, r0 │ │ │ │ - beq 135118 │ │ │ │ + beq 135ba0 │ │ │ │ ldr r1, [r4] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12d550 │ │ │ │ + beq 12d57c │ │ │ │ sub r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [r4] │ │ │ │ - beq 12e460 │ │ │ │ + beq 12e3b0 │ │ │ │ cmp r2, #0 │ │ │ │ - blt 12f464 │ │ │ │ + blt 1300b8 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 50270 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ - beq 1350f4 │ │ │ │ + beq 135c54 │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12d5a0 │ │ │ │ + beq 12d5cc │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 12e99c │ │ │ │ + beq 12e748 │ │ │ │ cmp r1, #0 │ │ │ │ - blt 12fb48 │ │ │ │ + blt 12f318 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 50270 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r0 │ │ │ │ - beq 134d94 │ │ │ │ + beq 134b00 │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12d5f0 │ │ │ │ + beq 12d61c │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 12f01c │ │ │ │ + beq 12ee48 │ │ │ │ cmp r1, #0 │ │ │ │ - blt 12f370 │ │ │ │ + blt 12f4fc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 50270 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r0 │ │ │ │ - beq 135064 │ │ │ │ + beq 135ce4 │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12d640 │ │ │ │ + beq 12d66c │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 12f038 │ │ │ │ + beq 12ee64 │ │ │ │ cmp r1, #0 │ │ │ │ - blt 12f310 │ │ │ │ + blt 12f49c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 4fc88 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r1] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ str r0, [sp, #24] │ │ │ │ - beq 12d68c │ │ │ │ + beq 12d6b8 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r1] │ │ │ │ - beq 12f00c │ │ │ │ + beq 12ee38 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 134e90 │ │ │ │ + beq 135b58 │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12d6b0 │ │ │ │ + beq 12d6dc │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 12f254 │ │ │ │ + beq 12ef94 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ - blt 12fa5c │ │ │ │ + blt 12fac4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ and r4, r2, #255 @ 0xff │ │ │ │ cmp r4, #0 │ │ │ │ - beq 12e33c │ │ │ │ + beq 12e764 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 134b00 │ │ │ │ + bne 1316d8 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12d6f4 │ │ │ │ + beq 12d720 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 12fa84 │ │ │ │ + beq 12faec │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12d710 │ │ │ │ + beq 12d73c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 12fa9c │ │ │ │ + beq 12faf8 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12d72c │ │ │ │ + beq 12d758 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 12faa8 │ │ │ │ + beq 12fb04 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12d748 │ │ │ │ + beq 12d774 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 12f664 │ │ │ │ + beq 130130 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 134c74 │ │ │ │ + beq 135e04 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ + b 12baa4 │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #24] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - b 12c62c │ │ │ │ - ldr r3, [pc, #-3548] @ 12c9a8 │ │ │ │ - ldr r1, [pc, #-3584] @ 12c988 │ │ │ │ + b 12c658 │ │ │ │ + ldr r3, [pc, #-3548] @ 12c9d4 │ │ │ │ + ldr r1, [pc, #-3584] @ 12c9b4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3588] @ 12c98c │ │ │ │ + ldr r0, [pc, #-3588] @ 12c9b8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #22 │ │ │ │ bl a4764 │ │ │ │ @@ -228953,63 +228964,63 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ + b 12be50 │ │ │ │ mov r0, r1 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12c688 │ │ │ │ - ldr r3, [pc, #-3640] @ 12c9a8 │ │ │ │ - ldr r1, [pc, #-3668] @ 12c990 │ │ │ │ + b 12c6b4 │ │ │ │ + ldr r3, [pc, #-3640] @ 12c9d4 │ │ │ │ + ldr r1, [pc, #-3668] @ 12c9bc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3672] @ 12c994 │ │ │ │ + ldr r0, [pc, #-3672] @ 12c9c0 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 12c078 │ │ │ │ + b 12c0a4 │ │ │ │ mov r0, r4 │ │ │ │ bl a4704 │ │ │ │ - b 12c120 │ │ │ │ + b 12c14c │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #-3756] @ 12c998 │ │ │ │ - ldr r1, [pc, #-3756] @ 12c99c │ │ │ │ + ldr r3, [pc, #-3756] @ 12c9c4 │ │ │ │ + ldr r1, [pc, #-3756] @ 12c9c8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #-3764] @ 12c9a8 │ │ │ │ - ldr r1, [pc, #-3776] @ 12c9a0 │ │ │ │ + ldr r3, [pc, #-3764] @ 12c9d4 │ │ │ │ + ldr r1, [pc, #-3776] @ 12c9cc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3780] @ 12c9a4 │ │ │ │ + ldr r0, [pc, #-3780] @ 12c9d0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #216 @ 0xd8 │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #-3804] @ 12c9a8 │ │ │ │ - ldr r1, [pc, #-3804] @ 12c9ac │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [pc, #-3804] @ 12c9d4 │ │ │ │ + ldr r1, [pc, #-3804] @ 12c9d8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3808] @ 12c9b0 │ │ │ │ + ldr r0, [pc, #-3808] @ 12c9dc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #216 @ 0xd8 │ │ │ │ bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ @@ -229017,589 +229028,653 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ + b 12be50 │ │ │ │ ldr r4, [r9, #12] │ │ │ │ tst r4, #1 │ │ │ │ - bne 12eeb8 │ │ │ │ - ldr r3, [pc, #-3884] @ 12c9b4 │ │ │ │ + bne 12ee8c │ │ │ │ + ldr r3, [pc, #-3884] @ 12c9e0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 12eef8 │ │ │ │ + beq 12eecc │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #32] │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ bl 4fc88 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ - beq 135160 │ │ │ │ + beq 135d74 │ │ │ │ ldr r3, [r1] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12d938 │ │ │ │ + beq 12d964 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r1] │ │ │ │ - beq 12e03c │ │ │ │ + beq 12e0b0 │ │ │ │ cmp r4, #0 │ │ │ │ - blt 12eec4 │ │ │ │ + blt 12ee98 │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ cmp r4, #0 │ │ │ │ - beq 12de8c │ │ │ │ - ldr r3, [pc, #-3996] @ 12c9b8 │ │ │ │ + beq 12df00 │ │ │ │ + ldr r3, [pc, #-3996] @ 12c9e4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1300f0 │ │ │ │ - ldr r3, [pc, #-4012] @ 12c9bc │ │ │ │ + beq 12ffd8 │ │ │ │ + ldr r3, [pc, #-4012] @ 12c9e8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 12f5fc │ │ │ │ + beq 12ff70 │ │ │ │ bl 4ffb8 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 12f5d4 │ │ │ │ - ldr r3, [pc, #-4040] @ 12c9c0 │ │ │ │ + beq 12ff48 │ │ │ │ + ldr r3, [pc, #-4040] @ 12c9ec │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldr r1, [r7, r3] │ │ │ │ cmp r0, r1 │ │ │ │ - bne 12f534 │ │ │ │ + bne 12fc28 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 1062d4 │ │ │ │ + bl 106300 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str r0, [sp, #24] │ │ │ │ - beq 12d9c0 │ │ │ │ + beq 12d9ec │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 12eeec │ │ │ │ + beq 12eec0 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12d9dc │ │ │ │ + beq 12da08 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 12eeac │ │ │ │ + beq 12ee80 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #2 │ │ │ │ - beq 12f5a0 │ │ │ │ + beq 12fa90 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 12cecc │ │ │ │ + beq 12cef8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 1344bc │ │ │ │ + bne 1306e8 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12da1c │ │ │ │ + beq 12da48 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 12f5c8 │ │ │ │ + beq 12fab8 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12da38 │ │ │ │ + beq 12da64 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 12f938 │ │ │ │ + beq 12f5ec │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12da54 │ │ │ │ + beq 12da80 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 12f950 │ │ │ │ + beq 12f564 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 134b78 │ │ │ │ + beq 13593c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ + b 12baa4 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ - b 12c9d0 │ │ │ │ + b 12c9fc │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12c6c4 │ │ │ │ - ldr r3, [pc, #4008] @ 12ea3c │ │ │ │ - ldr r2, [pc, #4008] @ 12ea40 │ │ │ │ + b 12c6f0 │ │ │ │ + ldr r3, [pc, #4024] @ 12ea78 │ │ │ │ + ldr r2, [pc, #3664] @ 12e914 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #4004] @ 12ea44 │ │ │ │ - ldr r0, [pc, #4004] @ 12ea48 │ │ │ │ + ldr r1, [pc, #3660] @ 12e918 │ │ │ │ + ldr r0, [pc, #3660] @ 12e91c │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp] │ │ │ │ - ldr r2, [pc, #3980] @ 12ea4c │ │ │ │ + ldr r2, [pc, #3636] @ 12e920 │ │ │ │ bl d8818 │ │ │ │ - b 12ccfc │ │ │ │ + b 12cd28 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12c6fc │ │ │ │ + b 12c728 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12c6e0 │ │ │ │ + b 12c70c │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #24] │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - b 12c614 │ │ │ │ + b 12c640 │ │ │ │ mov r0, fp │ │ │ │ str r2, [sp, #12] │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #4040] @ 12eaf4 │ │ │ │ - ldr r1, [pc, #3872] @ 12ea50 │ │ │ │ + ldr r3, [pc, #3816] @ 12ea40 │ │ │ │ + ldr r1, [pc, #3528] @ 12e924 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #3832] @ 12ea3c │ │ │ │ - ldr r1, [pc, #3852] @ 12ea54 │ │ │ │ + ldr r3, [pc, #3848] @ 12ea78 │ │ │ │ + ldr r1, [pc, #3508] @ 12e928 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #3848] @ 12ea58 │ │ │ │ - ldr r2, [pc, #3848] @ 12ea5c │ │ │ │ + ldr r0, [pc, #3504] @ 12e92c │ │ │ │ + ldr r2, [pc, #3504] @ 12e930 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ + b 12be50 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 12fa90 │ │ │ │ + bne 12f588 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12db8c │ │ │ │ + beq 12dbb8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 12e314 │ │ │ │ + beq 12e1a4 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12dba8 │ │ │ │ + beq 12dbd4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 12e324 │ │ │ │ + beq 12e1b0 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12dbc4 │ │ │ │ + beq 12dbf0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 12e330 │ │ │ │ + beq 12e1bc │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 13525c │ │ │ │ + beq 135de0 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ + b 12baa4 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12dbfc │ │ │ │ + beq 12dc28 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 12e2a0 │ │ │ │ + beq 12e114 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 1352a4 │ │ │ │ + beq 135cc0 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ + b 12baa4 │ │ │ │ ldr r4, [sl, #2296] @ 0x8f8 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 134cbc │ │ │ │ + beq 135d50 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ - ldr r3, [pc, #3576] @ 12ea3c │ │ │ │ - ldr r1, [pc, #3608] @ 12ea60 │ │ │ │ + b 12baa4 │ │ │ │ + ldr r3, [pc, #3592] @ 12ea78 │ │ │ │ + ldr r1, [pc, #3264] @ 12e934 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #3604] @ 12ea64 │ │ │ │ + ldr r0, [pc, #3260] @ 12e938 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #3588] @ 12ea5c │ │ │ │ + ldr r2, [pc, #3244] @ 12e930 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 12ccfc │ │ │ │ + b 12cd28 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12d33c │ │ │ │ + b 12d368 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12d358 │ │ │ │ + b 12d384 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12d374 │ │ │ │ + b 12d3a0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r4, r3 │ │ │ │ - beq 12de48 │ │ │ │ + beq 12debc │ │ │ │ ldr r4, [r9, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r4, r3 │ │ │ │ - bne 12d46c │ │ │ │ - ldr r3, [pc, #3464] @ 12ea3c │ │ │ │ + bne 12d498 │ │ │ │ + ldr r3, [pc, #3480] @ 12ea78 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r2, [sp, #4] │ │ │ │ - ldr r2, [pc, #3492] @ 12ea68 │ │ │ │ - ldr r1, [pc, #3492] @ 12ea6c │ │ │ │ - ldr r0, [pc, #3492] @ 12ea70 │ │ │ │ + ldr r2, [pc, #3148] @ 12e93c │ │ │ │ + ldr r1, [pc, #3148] @ 12e940 │ │ │ │ + ldr r0, [pc, #3148] @ 12e944 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #230 @ 0xe6 │ │ │ │ bl d8818 │ │ │ │ - b 12d8a0 │ │ │ │ + b 12d8cc │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 12fbe0 │ │ │ │ + beq 12fee8 │ │ │ │ ldr r1, [r2, #420] @ 0x1a4 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 12f670 │ │ │ │ + beq 12fe78 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ tst r0, #1 │ │ │ │ - bne 12e2ac │ │ │ │ + bne 12e120 │ │ │ │ cmp r0, r1 │ │ │ │ - beq 12e850 │ │ │ │ + beq 12e53c │ │ │ │ ldr r1, [r2, #400] @ 0x190 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 13460c │ │ │ │ + beq 1344b0 │ │ │ │ cmp r1, r0 │ │ │ │ movne r9, r0 │ │ │ │ - beq 12ff68 │ │ │ │ - ldr r2, [pc, #3392] @ 12ea74 │ │ │ │ + beq 12f5f8 │ │ │ │ + ldr r2, [pc, #3364] @ 12ea84 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r4, [r2] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 13266c │ │ │ │ + beq 1344f0 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl aaa68 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fc88 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r4, r0 │ │ │ │ - beq 134ed8 │ │ │ │ + beq 134ab8 │ │ │ │ ldr r2, [r9] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12dd88 │ │ │ │ + beq 12ddb4 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r9] │ │ │ │ - beq 134080 │ │ │ │ + beq 13054c │ │ │ │ cmp r4, #0 │ │ │ │ - blt 133ce0 │ │ │ │ + blt 134570 │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ cmp r4, #0 │ │ │ │ - beq 12fc64 │ │ │ │ + beq 12f780 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 134144 │ │ │ │ + bne 1306d0 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12ddc4 │ │ │ │ + beq 12ddf0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 133cd4 │ │ │ │ + beq 134564 │ │ │ │ mov r0, r8 │ │ │ │ bl 50138 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 12ddec │ │ │ │ + beq 12de18 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 134150 │ │ │ │ + beq 1306dc │ │ │ │ cmp r4, #0 │ │ │ │ - blt 134350 │ │ │ │ + blt 130694 │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ cmp r4, #0 │ │ │ │ - beq 134268 │ │ │ │ + bne 130660 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 12afec │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12de1c │ │ │ │ + mov r4, r0 │ │ │ │ + beq 12de54 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 13425c │ │ │ │ - ldr r4, [sl, #2296] @ 0x8f8 │ │ │ │ + beq 1306c4 │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 130638 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + cmp r4, r3 │ │ │ │ + ldr r3, [r4] │ │ │ │ + beq 130614 │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + ldr r5, [r4, #12] │ │ │ │ + beq 12de88 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r4] │ │ │ │ + beq 130688 │ │ │ │ + cmp r5, #24 │ │ │ │ + beq 12e8f4 │ │ │ │ + ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 134d4c │ │ │ │ + beq 135eb8 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ + b 12baa4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12cec4 │ │ │ │ - ldr r3, [pc, #3112] @ 12ea78 │ │ │ │ + b 12cef0 │ │ │ │ + ldr r3, [pc, #2796] @ 12e9b0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r2, [r9] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12ced4 │ │ │ │ + beq 12cf00 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r9] │ │ │ │ - bne 12ced4 │ │ │ │ + bne 12cf00 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - b 12ced4 │ │ │ │ + b 12cf00 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12d39c │ │ │ │ + b 12d3c8 │ │ │ │ ldr r2, [r9, #12] │ │ │ │ ldr r4, [r9, #16] │ │ │ │ cmp r2, #22 │ │ │ │ - beq 12e5ec │ │ │ │ + beq 12ea90 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 134bc0 │ │ │ │ + beq 135edc │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12dec8 │ │ │ │ + beq 12df3c │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r3, #-1073741824 @ 0xc0000000 │ │ │ │ streq r3, [r4] │ │ │ │ - beq 12dec8 │ │ │ │ + beq 12df3c │ │ │ │ cmp r3, #0 │ │ │ │ - beq 130158 │ │ │ │ + beq 130040 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r4, r3 │ │ │ │ - beq 12e0e8 │ │ │ │ - ldr r3, [pc, #2972] @ 12ea78 │ │ │ │ + beq 12e214 │ │ │ │ + ldr r3, [pc, #2656] @ 12e9b0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 133e78 │ │ │ │ + beq 133fa8 │ │ │ │ ldr r1, [r3, #156] @ 0x9c │ │ │ │ cmp r1, #1 │ │ │ │ - beq 133e38 │ │ │ │ + beq 133f68 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ tst r0, #1 │ │ │ │ - bne 12e0d8 │ │ │ │ + bne 12e204 │ │ │ │ cmp r0, r1 │ │ │ │ - bne 12e0e4 │ │ │ │ + bne 12e210 │ │ │ │ ldr r4, [r9, #12] │ │ │ │ tst r4, #1 │ │ │ │ - bne 134744 │ │ │ │ - ldr r3, [pc, #2912] @ 12ea7c │ │ │ │ + bne 133f5c │ │ │ │ + ldr r3, [pc, #2488] @ 12e948 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 1346d4 │ │ │ │ + beq 133eec │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 4fc88 │ │ │ │ cmp r4, #0 │ │ │ │ mov r2, r0 │ │ │ │ - beq 134eb4 │ │ │ │ + beq 1358d0 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12df70 │ │ │ │ + beq 12dfe4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 133e24 │ │ │ │ + beq 134010 │ │ │ │ cmp r2, #0 │ │ │ │ - blt 133eec │ │ │ │ + blt 130720 │ │ │ │ and r3, r2, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ - beq 12e0e4 │ │ │ │ + beq 12e210 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 133ee0 │ │ │ │ + bne 130714 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12dfac │ │ │ │ + beq 12e020 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 133f14 │ │ │ │ + beq 130748 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12dfc8 │ │ │ │ + beq 12e03c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 134244 │ │ │ │ + beq 1304ec │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12dfe4 │ │ │ │ + beq 12e058 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 134250 │ │ │ │ + beq 1304f8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12e000 │ │ │ │ + beq 12e074 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 13475c │ │ │ │ + beq 131500 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 134ddc │ │ │ │ + beq 135e70 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ + b 12baa4 │ │ │ │ str r0, [sp, #32] │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ - b 12cfcc │ │ │ │ + b 12cff8 │ │ │ │ mov r0, r1 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12d938 │ │ │ │ + b 12d964 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ - b 12c6a8 │ │ │ │ + b 12c6d4 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ - b 12cf7c │ │ │ │ - mov r0, r9 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12c1e8 │ │ │ │ + b 12cfa8 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - b 12d03c │ │ │ │ + b 12d068 │ │ │ │ mov r0, r1 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #32] │ │ │ │ - b 12d018 │ │ │ │ + b 12d044 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12c214 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12dc28 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + bl aefd4 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 12e53c │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + ldr r2, [r3] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 131678 │ │ │ │ + ldr r1, [r2, #400] @ 0x190 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + cmp r1, #1 │ │ │ │ + beq 1344b0 │ │ │ │ + tst r0, #1 │ │ │ │ + beq 12dd4c │ │ │ │ + str r3, [sp, #24] │ │ │ │ + bl aefd4 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 12f5f8 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + tst r9, #1 │ │ │ │ + beq 12dd58 │ │ │ │ + mov r0, r9 │ │ │ │ + bl a4704 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + b 12dd58 │ │ │ │ + str r0, [sp, #32] │ │ │ │ + mov r0, r4 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ + b 12c284 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12dbb8 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12dbd4 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12dbf0 │ │ │ │ + bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ mov r0, r4 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12e0c4 │ │ │ │ + beq 12e1f0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 12f944 │ │ │ │ + beq 12f5e0 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #2468] @ 12ea78 │ │ │ │ + ldr r3, [pc, #1968] @ 12e9b0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - b 12ced4 │ │ │ │ + b 12cf00 │ │ │ │ bl aefd4 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 12df08 │ │ │ │ + bne 12df7c │ │ │ │ ldr r2, [r9, #12] │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12e104 │ │ │ │ + beq 12e230 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 12f268 │ │ │ │ + beq 12f304 │ │ │ │ cmp r2, #100 @ 0x64 │ │ │ │ - bne 12cecc │ │ │ │ + bne 12cef8 │ │ │ │ ldr r4, [r5, #16] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 1350d0 │ │ │ │ + beq 134adc │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12e13c │ │ │ │ + beq 12e268 │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r3, #-1073741824 @ 0xc0000000 │ │ │ │ streq r3, [r4] │ │ │ │ - beq 12e13c │ │ │ │ + beq 12e268 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 134674 │ │ │ │ + beq 133e8c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r4, r3 │ │ │ │ - beq 12cecc │ │ │ │ - ldr r3, [pc, #2344] @ 12ea78 │ │ │ │ + beq 12cef8 │ │ │ │ + ldr r3, [pc, #1844] @ 12e9b0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 134014 │ │ │ │ + beq 13160c │ │ │ │ ldr r1, [r2, #104] @ 0x68 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 133fd4 │ │ │ │ + beq 1315cc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ tst r0, #1 │ │ │ │ - bne 133f20 │ │ │ │ + bne 131518 │ │ │ │ cmp r0, r1 │ │ │ │ - beq 133f30 │ │ │ │ + beq 131528 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ tst r9, #1 │ │ │ │ - beq 12ceec │ │ │ │ + beq 12cf18 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl a4704 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - b 12cee0 │ │ │ │ - ldr r3, [pc, #2200] @ 12ea3c │ │ │ │ - ldr r2, [pc, #2264] @ 12ea80 │ │ │ │ + b 12cf0c │ │ │ │ + ldr r3, [pc, #1960] @ 12ea78 │ │ │ │ + ldr r2, [pc, #1656] @ 12e94c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #2260] @ 12ea84 │ │ │ │ + ldr r1, [pc, #1652] @ 12e950 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #2496] @ 12eb7c │ │ │ │ + ldr r3, [pc, #1796] @ 12e9ec │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #2244] @ 12ea88 │ │ │ │ - ldr r3, [pc, #2244] @ 12ea8c │ │ │ │ + ldr r0, [pc, #1636] @ 12e954 │ │ │ │ + ldr r3, [pc, #1636] @ 12e958 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ @@ -229607,179 +229682,60 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl a4764 │ │ │ │ - b 12be24 │ │ │ │ + b 12be50 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #2240] @ 12eaf4 │ │ │ │ - ldr r1, [pc, #2136] @ 12ea90 │ │ │ │ + ldr r3, [pc, #1760] @ 12ea40 │ │ │ │ + ldr r1, [pc, #1528] @ 12e95c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #2032] @ 12ea3c │ │ │ │ - ldr r1, [pc, #2116] @ 12ea94 │ │ │ │ + ldr r3, [pc, #1792] @ 12ea78 │ │ │ │ + ldr r1, [pc, #1508] @ 12e960 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #2112] @ 12ea98 │ │ │ │ - ldr r2, [pc, #2336] @ 12eb7c │ │ │ │ + ldr r0, [pc, #1504] @ 12e964 │ │ │ │ + ldr r2, [pc, #1636] @ 12e9ec │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - str r0, [sp, #32] │ │ │ │ - mov r0, r4 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - b 12c258 │ │ │ │ + b 12be50 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #32] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ - b 12c284 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12dbfc │ │ │ │ - str r3, [sp, #24] │ │ │ │ - bl aefd4 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 12e850 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - ldr r2, [r3] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 1341e4 │ │ │ │ - ldr r1, [r2, #400] @ 0x190 │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - cmp r1, #1 │ │ │ │ - beq 13460c │ │ │ │ - tst r0, #1 │ │ │ │ - beq 12dd20 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - bl aefd4 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 12ff68 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - tst r9, #1 │ │ │ │ - beq 12dd2c │ │ │ │ - mov r0, r9 │ │ │ │ - bl a4704 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - b 12dd2c │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12db8c │ │ │ │ - bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - mov r0, r6 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12dba8 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12dbc4 │ │ │ │ - ldr r2, [r9, #16] │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - cmp r2, r1 │ │ │ │ - beq 134ac4 │ │ │ │ - ldr r1, [r3] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 134a5c │ │ │ │ - ldr r1, [r1, #400] @ 0x190 │ │ │ │ - cmp r1, #1 │ │ │ │ - beq 13415c │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - tst r0, #1 │ │ │ │ - bne 12fab4 │ │ │ │ - cmp r0, r1 │ │ │ │ - bne 12de50 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 134b18 │ │ │ │ - ldr r3, [r5] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12e3a0 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 134b0c │ │ │ │ - ldr r3, [r6] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12e3bc │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r6] │ │ │ │ - beq 134b24 │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12e3d8 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - beq 134138 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 69a14 │ │ │ │ - subs r4, r0, #0 │ │ │ │ - beq 13419c │ │ │ │ - ldr r3, [r9] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12ba78 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r9] │ │ │ │ - bne 12ba78 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12ba78 │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12d10c │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - bne 12d10c │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12d10c │ │ │ │ - mov r0, r1 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - str r1, [sp, #24] │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - b 12c2c4 │ │ │ │ - mov r0, r3 │ │ │ │ - bl a4704 │ │ │ │ - b 12d47c │ │ │ │ + b 12c2b0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ - b 12d550 │ │ │ │ - ldr r3, [pc, #1464] @ 12ea3c │ │ │ │ - ldr r1, [pc, #1556] @ 12ea9c │ │ │ │ + b 12d57c │ │ │ │ + ldr r3, [pc, #1700] @ 12ea78 │ │ │ │ + ldr r1, [pc, #1424] @ 12e968 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1552] @ 12eaa0 │ │ │ │ + ldr r0, [pc, #1420] @ 12e96c │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #1764] @ 12eb7c │ │ │ │ + ldr r2, [pc, #1540] @ 12e9ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ @@ -229789,30 +229745,30 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl a4764 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl a4764 │ │ │ │ - b 12be24 │ │ │ │ + b 12be50 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl a4704 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - b 12cf18 │ │ │ │ - ldr r3, [pc, #1348] @ 12ea3c │ │ │ │ - ldr r2, [pc, #1448] @ 12eaa4 │ │ │ │ + b 12cf44 │ │ │ │ + ldr r3, [pc, #1584] @ 12ea78 │ │ │ │ + ldr r2, [pc, #1316] @ 12e970 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #1444] @ 12eaa8 │ │ │ │ + ldr r1, [pc, #1312] @ 12e974 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #1644] @ 12eb7c │ │ │ │ + ldr r3, [pc, #1420] @ 12e9ec │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #1428] @ 12eaac │ │ │ │ - ldr r3, [pc, #1428] @ 12eab0 │ │ │ │ + ldr r0, [pc, #1296] @ 12e978 │ │ │ │ + ldr r3, [pc, #1296] @ 12e97c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ @@ -229822,511 +229778,591 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl a4764 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ - b 12be24 │ │ │ │ + b 12be50 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl a4704 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 12cf00 │ │ │ │ + bne 12cf2c │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl a4764 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #1344] @ 12eaf4 │ │ │ │ - ldr r1, [pc, #1276] @ 12eab4 │ │ │ │ + ldr r3, [pc, #1340] @ 12ea40 │ │ │ │ + ldr r1, [pc, #1144] @ 12e980 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3] │ │ │ │ + bl 4fe14 │ │ │ │ + ldr r3, [pc, #1372] @ 12ea78 │ │ │ │ + ldr r1, [pc, #1124] @ 12e984 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #1120] @ 12e988 │ │ │ │ + ldr r2, [pc, #1216] @ 12e9ec │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl b6f00 │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 133e4c │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 12e564 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 12f570 │ │ │ │ + ldr r3, [r6] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 12e580 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r6] │ │ │ │ + beq 12f57c │ │ │ │ + mov r0, r8 │ │ │ │ + bl 50138 │ │ │ │ + cmp r0, #0 │ │ │ │ + blt 133e24 │ │ │ │ + and r0, r0, #255 @ 0xff │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 12e8d0 │ │ │ │ + ldr r3, [pc, #1252] @ 12ea88 │ │ │ │ + ldr r2, [r8, #4] │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + cmp r3, r2 │ │ │ │ + beq 12e5c8 │ │ │ │ + ldr r3, [pc, #1232] @ 12ea8c │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + cmp r3, r2 │ │ │ │ + bne 133e58 │ │ │ │ + ldr r4, [r8, #12] │ │ │ │ + ands r5, r4, #1 │ │ │ │ + bne 133de0 │ │ │ │ + ldr r3, [r8] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 12e5f0 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r8] │ │ │ │ + beq 133e10 │ │ │ │ + cmp r4, #24 │ │ │ │ + beq 12e8f4 │ │ │ │ + ldr r4, [sl, #796] @ 0x31c │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 135b34 │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + addne r3, r3, #1 │ │ │ │ + strne r3, [r4] │ │ │ │ + b 12baa4 │ │ │ │ + mov r0, r1 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + str r1, [sp, #24] │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + b 12c2f0 │ │ │ │ + mov r0, r3 │ │ │ │ + bl a4704 │ │ │ │ + b 12d4a8 │ │ │ │ + ldr r3, [r8] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 12d138 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r8] │ │ │ │ + bne 12d138 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12d138 │ │ │ │ + ldr r3, [pc, #1032] @ 12ea78 │ │ │ │ + ldr r2, [pc, #792] @ 12e98c │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r1, [pc, #788] @ 12e990 │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, #231 @ 0xe7 │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r0, [pc, #772] @ 12e994 │ │ │ │ + ldr r3, [pc, #772] @ 12e998 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl f47c4 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 578f8 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + bl a4764 │ │ │ │ + b 12be50 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 578f8 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + bl a4764 │ │ │ │ + ldr r3, [pc, #816] @ 12ea40 │ │ │ │ + ldr r1, [pc, #648] @ 12e99c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #1136] @ 12ea3c │ │ │ │ - ldr r1, [pc, #1256] @ 12eab8 │ │ │ │ + ldr r3, [pc, #848] @ 12ea78 │ │ │ │ + ldr r1, [pc, #628] @ 12e9a0 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #624] @ 12e9a4 │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, #231 @ 0xe7 │ │ │ │ + bl b6f00 │ │ │ │ + b 12be50 │ │ │ │ + str r0, [sp, #36] @ 0x24 │ │ │ │ + mov r0, r4 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r1, [sp, #36] @ 0x24 │ │ │ │ + b 12d5cc │ │ │ │ + ldr r2, [r9, #16] │ │ │ │ + ldr r1, [sp, #20] │ │ │ │ + cmp r2, r1 │ │ │ │ + beq 130504 │ │ │ │ + ldr r1, [r3] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 1305ac │ │ │ │ + ldr r1, [r1, #400] @ 0x190 │ │ │ │ + cmp r1, #1 │ │ │ │ + beq 13056c │ │ │ │ + ldr r0, [r2, #12] │ │ │ │ + tst r0, #1 │ │ │ │ + bne 1300a0 │ │ │ │ + cmp r0, r1 │ │ │ │ + bne 12dec4 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 130560 │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 12e7c8 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 130540 │ │ │ │ + ldr r3, [r6] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 12e7e4 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r6] │ │ │ │ + beq 13019c │ │ │ │ + ldr r3, [r8] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 12e800 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r8] │ │ │ │ + beq 1301a8 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 69a14 │ │ │ │ + ldr r3, [r9] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + mov r4, r0 │ │ │ │ + beq 12e828 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r9] │ │ │ │ + beq 1316e4 │ │ │ │ + cmp r4, #0 │ │ │ │ + bne 12baa4 │ │ │ │ + ldr r3, [pc, #576] @ 12ea78 │ │ │ │ + ldr r1, [pc, #364] @ 12e9a8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1252] @ 12eabc │ │ │ │ - ldr r2, [pc, #1440] @ 12eb7c │ │ │ │ + ldr r0, [pc, #360] @ 12e9ac │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ + mov r2, #242 @ 0xf2 │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ + b 12baa4 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + bl aefd4 │ │ │ │ + cmp r0, #0 │ │ │ │ + ldreq r3, [sp, #16] │ │ │ │ + beq 132454 │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 12e890 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + bne 12e890 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + cmp fp, #46 @ 0x2e │ │ │ │ + beq 133a88 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 133a7c │ │ │ │ + cmp fp, #2 │ │ │ │ + beq 13388c │ │ │ │ + ldr r3, [r6] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 12e8d0 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r6] │ │ │ │ + bne 12e8d0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [r8] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 12e8f4 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r8] │ │ │ │ + bne 12e8f4 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r4, [sl, #2296] @ 0x8f8 │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 135f00 │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + addne r3, r3, #1 │ │ │ │ + strne r3, [r4] │ │ │ │ + b 12baa4 │ │ │ │ + eoreq r2, sp, r8, ror r7 │ │ │ │ + eoreq r9, sp, ip, asr #20 │ │ │ │ + eoreq r1, sp, r8, asr #12 │ │ │ │ + andeq r0, r0, r2, lsl r1 │ │ │ │ + eoreq r4, sp, r0, ror #7 │ │ │ │ + eoreq r9, sp, r0, lsr #19 │ │ │ │ + eoreq r1, sp, r0, lsr #11 │ │ │ │ + andeq r0, r0, pc, lsl #2 │ │ │ │ + eoreq r9, sp, r0, lsr #17 │ │ │ │ + eoreq r1, sp, r0, lsr #9 │ │ │ │ + eoreq r0, sp, r0, lsl sl │ │ │ │ + eoreq r9, sp, r4, lsr #16 │ │ │ │ + eoreq r1, sp, r0, lsr #8 │ │ │ │ + andeq r0, r0, ip, ror r4 │ │ │ │ + eoreq r3, lr, r8, ror r3 │ │ │ │ + eoreq r9, sp, r8, lsr #4 │ │ │ │ + eoreq r0, sp, r8, lsr #28 │ │ │ │ + @ instruction: 0x002d3cb8 │ │ │ │ + eoreq r2, sp, r4, lsl #9 │ │ │ │ + mlaeq sp, r8, r1, r9 │ │ │ │ + mlaeq sp, r8, sp, r0 │ │ │ │ + eoreq r9, sp, ip, lsr r1 │ │ │ │ + eoreq r0, sp, ip, lsr sp │ │ │ │ + eoreq r3, lr, r0, lsl #4 │ │ │ │ + strheq r9, [sp], -r0 @ │ │ │ │ + @ instruction: 0x002d0cb0 │ │ │ │ + eoreq r2, sp, ip, lsl #23 │ │ │ │ + eoreq r2, sp, r0, ror #5 │ │ │ │ + strdeq r8, [sp], -r4 @ │ │ │ │ + strdeq r0, [sp], -r4 @ │ │ │ │ + ldrdeq r2, [lr], -r8 @ │ │ │ │ + eoreq r8, sp, r8, lsl #29 │ │ │ │ + eoreq r0, sp, r8, lsl #21 │ │ │ │ + eoreq r2, sp, r4, ror #18 │ │ │ │ + ldrdeq r2, [sp], -r4 @ │ │ │ │ + eoreq r8, sp, ip, ror #27 │ │ │ │ + eoreq r0, sp, ip, ror #19 │ │ │ │ + ldrdeq r8, [sp], -ip @ │ │ │ │ + ldrdeq r0, [sp], -ip @ │ │ │ │ + andeq r0, r0, r4, lsl r4 │ │ │ │ + eoreq r8, sp, r4, lsl r8 │ │ │ │ + eoreq r0, sp, r4, lsl r4 │ │ │ │ + @ instruction: 0x002d87b4 │ │ │ │ + @ instruction: 0x002d03b4 │ │ │ │ + eoreq r1, sp, r4, ror #19 │ │ │ │ + strdeq r8, [sp], -ip @ │ │ │ │ + strdeq r0, [sp], -ip @ │ │ │ │ + eoreq r8, sp, r4, ror r6 │ │ │ │ + eoreq r0, sp, r4, ror r2 │ │ │ │ + eoreq r2, sp, r0, asr #32 │ │ │ │ + strdeq r8, [sp], -r8 @ │ │ │ │ + strdeq r0, [sp], -r8 @ │ │ │ │ + eoreq r8, sp, ip, asr #11 │ │ │ │ + eoreq r0, sp, ip, asr #3 │ │ │ │ + andeq r0, r0, r5, lsl r1 │ │ │ │ + eoreq r2, lr, r4, lsl #13 │ │ │ │ + eoreq r8, sp, r4, lsr r5 │ │ │ │ + eoreq r0, sp, r4, lsr r1 │ │ │ │ + eoreq r1, sp, r0, lsr #31 │ │ │ │ + eoreq r1, sp, r0, lsl #15 │ │ │ │ + mlaeq sp, r8, r4, r8 │ │ │ │ + mlaeq sp, r8, r0, r0 │ │ │ │ + eoreq r8, sp, r0, ror r4 │ │ │ │ + eoreq r0, sp, r0, ror r0 │ │ │ │ + eoreq r2, lr, ip, ror r5 │ │ │ │ + eoreq r8, sp, ip, lsr #8 │ │ │ │ + eoreq r0, sp, ip, lsr #32 │ │ │ │ + @ instruction: 0x002d2ebc │ │ │ │ + eoreq r1, sp, ip, lsr r6 │ │ │ │ + eoreq r8, sp, r4, asr r3 │ │ │ │ + eoreq pc, ip, r4, asr pc @ │ │ │ │ + eoreq r2, lr, r0, ror #8 │ │ │ │ + eoreq r8, sp, r0, lsl r3 │ │ │ │ + eoreq pc, ip, r0, lsl pc @ │ │ │ │ + strdeq r1, [sp], -r4 @ │ │ │ │ + andeq r0, r0, ip, lsl #24 │ │ │ │ + eoreq r1, sp, r0, lsr r5 │ │ │ │ + eoreq r8, sp, r8, asr #4 │ │ │ │ + eoreq pc, ip, r8, asr #28 │ │ │ │ + strdeq r8, [sp], -r4 @ │ │ │ │ + strdeq pc, [ip], -r0 @ │ │ │ │ + eoreq r8, sp, r4, lsl #3 │ │ │ │ + eoreq pc, ip, r0, lsl #27 │ │ │ │ + eoreq r2, lr, ip, lsr #4 │ │ │ │ + ldrdeq r8, [sp], -ip @ │ │ │ │ + ldrdeq pc, [ip], -ip @ │ │ │ │ + eoreq r2, sp, r8, ror fp │ │ │ │ + eoreq r8, sp, r0, ror r0 │ │ │ │ + eoreq pc, ip, ip, ror #24 │ │ │ │ + andeq r0, r0, r8, ror #9 │ │ │ │ + eoreq r8, sp, r0, lsl r0 │ │ │ │ + eoreq pc, ip, ip, lsl #24 │ │ │ │ + andeq r0, r0, r0, asr #12 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, ip, lsr #8 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 134be4 │ │ │ │ + beq 135c0c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12e618 │ │ │ │ + beq 12eabc │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r3, #-1073741824 @ 0xc0000000 │ │ │ │ streq r3, [r4] │ │ │ │ - beq 12e618 │ │ │ │ + beq 12eabc │ │ │ │ cmp r3, #0 │ │ │ │ - beq 12f814 │ │ │ │ + beq 13013c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r4, r3 │ │ │ │ - beq 12de48 │ │ │ │ + beq 12debc │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str r3, [sp, #24] │ │ │ │ tst r3, #1 │ │ │ │ - bne 134598 │ │ │ │ + bne 1349a4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12e650 │ │ │ │ + beq 12eaf4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 12f874 │ │ │ │ - ldr r3, [pc, #1056] @ 12ea78 │ │ │ │ + beq 12fa84 │ │ │ │ + ldr r3, [pc, #-332] @ 12e9b0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 134530 │ │ │ │ + beq 1301b4 │ │ │ │ ldr r4, [r2, #332] @ 0x14c │ │ │ │ cmp r4, #1 │ │ │ │ - beq 1344c8 │ │ │ │ + beq 130410 │ │ │ │ tst r4, #1 │ │ │ │ - bne 134904 │ │ │ │ + bne 130384 │ │ │ │ ldr r9, [r2, #312] @ 0x138 │ │ │ │ cmp r9, #1 │ │ │ │ - beq 134894 │ │ │ │ + beq 130314 │ │ │ │ tst r9, #1 │ │ │ │ - bne 134880 │ │ │ │ + bne 130300 │ │ │ │ mov r0, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 4fbb0 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ - beq 134820 │ │ │ │ + beq 130478 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl aaa68 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 50270 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r0 │ │ │ │ - beq 1351a8 │ │ │ │ + beq 135bc4 │ │ │ │ ldr r1, [r4] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12e6f0 │ │ │ │ + beq 12eb94 │ │ │ │ sub r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [r4] │ │ │ │ - beq 1345a4 │ │ │ │ + beq 13021c │ │ │ │ cmp r2, #0 │ │ │ │ - blt 1347ac │ │ │ │ + blt 1302a0 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl aaa68 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 50270 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r9, r0 │ │ │ │ - beq 135184 │ │ │ │ + beq 134b48 │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12e740 │ │ │ │ + beq 12ebe4 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 13480c │ │ │ │ + beq 1304d8 │ │ │ │ cmp r9, #0 │ │ │ │ - blt 1349a4 │ │ │ │ + blt 134078 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 4fc88 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r1] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 12e78c │ │ │ │ + beq 12ec30 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r1] │ │ │ │ - beq 1349fc │ │ │ │ + beq 134064 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 1351cc │ │ │ │ + beq 134b24 │ │ │ │ ldr r2, [r9] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12e7b0 │ │ │ │ + beq 12ec54 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r9] │ │ │ │ - beq 134990 │ │ │ │ + beq 1340d0 │ │ │ │ cmp r4, #0 │ │ │ │ - blt 134a10 │ │ │ │ + blt 134030 │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ cmp r4, #0 │ │ │ │ - beq 12ced4 │ │ │ │ + beq 12cf00 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 134a44 │ │ │ │ + bne 134024 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12e7ec │ │ │ │ + beq 12ec90 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 134a38 │ │ │ │ + beq 134058 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12e808 │ │ │ │ + beq 12ecac │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 134a50 │ │ │ │ + beq 130754 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12e824 │ │ │ │ + beq 12ecc8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 134600 │ │ │ │ + beq 130760 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 1341c4 │ │ │ │ - ldr r4, [sl, #796] @ 0x31c │ │ │ │ - cmp r4, #0 │ │ │ │ - beq 134d04 │ │ │ │ - ldr r3, [r4] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - addne r3, r3, #1 │ │ │ │ - strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 1345f4 │ │ │ │ - ldr r3, [r5] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12e878 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 12f92c │ │ │ │ - ldr r3, [r6] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12e894 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r6] │ │ │ │ - beq 12f920 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 50138 │ │ │ │ - cmp r0, #0 │ │ │ │ - blt 13464c │ │ │ │ - and r0, r0, #255 @ 0xff │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 12f8f8 │ │ │ │ - ldr r3, [pc, #520] @ 12eac0 │ │ │ │ - ldr r2, [r8, #4] │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, r2 │ │ │ │ - beq 12e8dc │ │ │ │ - ldr r3, [pc, #500] @ 12eac4 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 1345c0 │ │ │ │ - ldr r4, [r8, #12] │ │ │ │ - ands r5, r4, #1 │ │ │ │ - bne 134768 │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12e904 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - beq 134798 │ │ │ │ - cmp r4, #24 │ │ │ │ - beq 12de1c │ │ │ │ + bne 1306f4 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 13513c │ │ │ │ + beq 135e28 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ - ldr r3, [pc, #264] @ 12ea3c │ │ │ │ - ldr r2, [pc, #400] @ 12eac8 │ │ │ │ + b 12baa4 │ │ │ │ + ldr r3, [pc, #-644] @ 12ea78 │ │ │ │ + ldr r1, [pc, #-844] @ 12e9b4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #396] @ 12eacc │ │ │ │ + ldr r0, [pc, #-848] @ 12e9b8 │ │ │ │ ldr r3, [r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r3, #231 @ 0xe7 │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r0, [pc, #380] @ 12ead0 │ │ │ │ - ldr r3, [pc, #380] @ 12ead4 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #-804] @ 12e9ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl f47c4 │ │ │ │ + bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 578f8 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ bl a4764 │ │ │ │ - b 12be24 │ │ │ │ - str r0, [sp, #36] @ 0x24 │ │ │ │ - mov r0, r4 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ - ldr r1, [sp, #36] @ 0x24 │ │ │ │ - b 12d5a0 │ │ │ │ - mov r0, fp │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ bl a4764 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 578f8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl a4764 │ │ │ │ - ldr r3, [pc, #260] @ 12eaf4 │ │ │ │ - ldr r1, [pc, #228] @ 12ead8 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bl 4fe14 │ │ │ │ - ldr r3, [pc, #52] @ 12ea3c │ │ │ │ - ldr r1, [pc, #208] @ 12eadc │ │ │ │ + bl 578f8 │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [pc, #-740] @ 12ea78 │ │ │ │ + ldr r1, [pc, #-932] @ 12e9bc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #204] @ 12eae0 │ │ │ │ + ldr r0, [pc, #-936] @ 12e9c0 │ │ │ │ ldr r3, [r3] │ │ │ │ + ldr r2, [pc, #-900] @ 12e9ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #231 @ 0xe7 │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r2 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - b 12c32c │ │ │ │ - andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r2, sp, ip, ror #4 │ │ │ │ - eoreq r9, sp, r0, asr #10 │ │ │ │ - eoreq r1, sp, ip, lsr r1 │ │ │ │ - andeq r0, r0, r2, lsl r1 │ │ │ │ - ldrdeq r3, [sp], -r4 @ │ │ │ │ - mlaeq sp, r4, r4, r9 │ │ │ │ - mlaeq sp, r4, r0, r1 │ │ │ │ - andeq r0, r0, pc, lsl #2 │ │ │ │ - mlaeq sp, r4, r3, r9 │ │ │ │ - mlaeq sp, r4, pc, r0 @ │ │ │ │ - eoreq r0, sp, r4, lsl #10 │ │ │ │ - eoreq r9, sp, r8, lsl r3 │ │ │ │ - eoreq r0, sp, r4, lsl pc │ │ │ │ - andeq r0, r0, r0, asr #12 │ │ │ │ - andeq r0, r0, r4, lsl r4 │ │ │ │ - andeq r0, r0, ip, ror r4 │ │ │ │ - eoreq r2, lr, ip, ror #30 │ │ │ │ - eoreq r8, sp, ip, lsl lr │ │ │ │ - eoreq r0, sp, ip, lsl sl │ │ │ │ - eoreq r3, sp, ip, lsr #17 │ │ │ │ - eoreq r2, sp, r8, ror r0 │ │ │ │ - eoreq r8, sp, ip, lsl #27 │ │ │ │ - eoreq r0, sp, ip, lsl #19 │ │ │ │ - eoreq r8, sp, r4, asr fp │ │ │ │ - eoreq r0, sp, r4, asr r7 │ │ │ │ - eoreq r2, lr, r8, lsl ip │ │ │ │ - eoreq r8, sp, r8, asr #21 │ │ │ │ - eoreq r0, sp, r8, asr #13 │ │ │ │ - eoreq r2, sp, r4, lsr #11 │ │ │ │ - strdeq r1, [sp], -r8 @ │ │ │ │ - eoreq r8, sp, ip, lsl #20 │ │ │ │ - eoreq r0, sp, ip, lsl #12 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, lsr #8 │ │ │ │ - ldrdeq r2, [lr], -ip @ │ │ │ │ - eoreq r8, sp, ip, lsl #13 │ │ │ │ - eoreq r0, sp, ip, lsl #5 │ │ │ │ - eoreq r2, sp, r8, ror #2 │ │ │ │ - @ instruction: 0x002d18bc │ │ │ │ - ldrdeq r8, [sp], -r4 @ │ │ │ │ - ldrdeq r0, [sp], -r4 @ │ │ │ │ - eoreq r2, lr, r4, lsl #9 │ │ │ │ - eoreq r8, sp, r4, lsr r3 │ │ │ │ - eoreq pc, ip, r4, lsr pc @ │ │ │ │ - eoreq r2, sp, r4, asr #27 │ │ │ │ - andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq r1, sp, r4, asr #10 │ │ │ │ - eoreq r8, sp, ip, asr r2 │ │ │ │ - eoreq pc, ip, ip, asr lr @ │ │ │ │ - eoreq r2, lr, r8, ror #6 │ │ │ │ - eoreq r8, sp, r8, lsl r2 │ │ │ │ - eoreq pc, ip, r8, lsl lr @ │ │ │ │ - strdeq r1, [sp], -ip @ │ │ │ │ - eoreq r1, sp, r8, lsr r4 │ │ │ │ - eoreq r8, sp, r0, asr r1 │ │ │ │ - eoreq pc, ip, r0, asr sp @ │ │ │ │ - eoreq r8, sp, r0, lsl r1 │ │ │ │ - eoreq pc, ip, r0, lsl sp @ │ │ │ │ - ldrdeq r1, [sp], -ip @ │ │ │ │ - mlaeq sp, r4, r0, r8 │ │ │ │ - mlaeq ip, r4, ip, pc @ │ │ │ │ - ldrdeq r1, [sp], -r8 @ │ │ │ │ - strdeq r7, [sp], -r0 @ │ │ │ │ - strdeq pc, [ip], -r0 @ │ │ │ │ - strheq r2, [lr], -r4 @ │ │ │ │ - eoreq r7, sp, r4, ror #30 │ │ │ │ - eoreq pc, ip, r4, ror #22 │ │ │ │ - ldrdeq r1, [sp], -r0 @ │ │ │ │ - @ instruction: 0x002d11b0 │ │ │ │ - eoreq r7, sp, r8, asr #29 │ │ │ │ - eoreq pc, ip, r8, asr #21 │ │ │ │ - eoreq r7, sp, r0, lsr #29 │ │ │ │ - eoreq pc, ip, r0, lsr #21 │ │ │ │ - eoreq r7, sp, r8, ror #28 │ │ │ │ - eoreq pc, ip, r8, ror #20 │ │ │ │ - eoreq r7, sp, r8, lsl #28 │ │ │ │ - eoreq pc, ip, r8, lsl #20 │ │ │ │ - @ instruction: 0x002d7db0 │ │ │ │ - @ instruction: 0x002cf9b0 │ │ │ │ - andeq r0, r0, r5, lsl r1 │ │ │ │ - eoreq r1, lr, r0, lsl #29 │ │ │ │ - eoreq r7, sp, r0, lsr sp │ │ │ │ - eoreq pc, ip, r0, lsr r9 @ │ │ │ │ - eoreq r2, sp, ip, asr #15 │ │ │ │ - eoreq r7, sp, r4, asr #25 │ │ │ │ - eoreq pc, ip, r0, asr #17 │ │ │ │ - eoreq r7, sp, r4, ror #24 │ │ │ │ - eoreq pc, ip, r0, ror #16 │ │ │ │ - strdeq r7, [sp], -ip @ │ │ │ │ - strdeq pc, [ip], -r8 @ │ │ │ │ - eoreq r7, sp, r0, ror fp │ │ │ │ - eoreq pc, ip, ip, ror #14 │ │ │ │ - eoreq ip, ip, r0, lsr #5 │ │ │ │ - eoreq r7, sp, r8, asr #21 │ │ │ │ - eoreq pc, ip, r8, asr #13 │ │ │ │ - eoreq r6, sp, r4, ror #25 │ │ │ │ - eoreq r7, sp, ip, lsl #21 │ │ │ │ - eoreq pc, ip, r8, lsl #13 │ │ │ │ - eoreq r7, sp, r4, lsr sl │ │ │ │ - eoreq pc, ip, r4, lsr r6 @ │ │ │ │ - eoreq r7, sp, r0, lsl #20 │ │ │ │ - eoreq pc, ip, r0, lsl #12 │ │ │ │ - eoreq r2, sp, ip, lsr #10 │ │ │ │ - mlaeq sp, r8, r9, r7 │ │ │ │ - mlaeq ip, r8, r5, pc @ │ │ │ │ - mlaeq lr, r8, sl, r1 │ │ │ │ - eoreq r7, sp, r8, asr #18 │ │ │ │ - eoreq pc, ip, r8, asr #10 │ │ │ │ - eoreq r2, sp, r4, ror #7 │ │ │ │ - eoreq r1, lr, r8, lsl sl │ │ │ │ - eoreq r7, sp, r8, asr #17 │ │ │ │ - eoreq pc, ip, r8, asr #9 │ │ │ │ - mlaeq sp, r0, r2, r2 │ │ │ │ - eoreq r0, sp, r4, lsl fp │ │ │ │ - eoreq r7, sp, ip, lsr #16 │ │ │ │ - eoreq pc, ip, ip, lsr #8 │ │ │ │ - eoreq r7, sp, r4, lsl #16 │ │ │ │ - eoreq pc, ip, r4, lsl #8 │ │ │ │ - eoreq lr, ip, r8, ror r9 │ │ │ │ - eoreq r7, sp, ip, lsl #15 │ │ │ │ - eoreq pc, ip, r8, lsl #7 │ │ │ │ - andeq r0, r0, r1, lsl #2 │ │ │ │ - eoreq fp, ip, ip, lsl #28 │ │ │ │ - eoreq r7, sp, r8, lsr #12 │ │ │ │ - eoreq pc, ip, r8, lsr #4 │ │ │ │ - eoreq r7, sp, ip, lsr #11 │ │ │ │ - eoreq pc, ip, ip, lsr #3 │ │ │ │ - eoreq r7, sp, r8, ror r5 │ │ │ │ - eoreq pc, ip, r8, ror r1 @ │ │ │ │ - eoreq r0, sp, ip, lsl r2 │ │ │ │ - eoreq r7, sp, r0, ror #9 │ │ │ │ - eoreq pc, ip, r0, ror #1 │ │ │ │ - andeq r0, r0, r7, lsl r1 │ │ │ │ - @ instruction: 0x002d74bc │ │ │ │ - strheq pc, [ip], -ip @ │ │ │ │ - eoreq r7, sp, ip, lsl #9 │ │ │ │ - eoreq pc, ip, r8, lsl #1 │ │ │ │ - eoreq r7, sp, ip, lsl r4 │ │ │ │ - eoreq pc, ip, ip, lsl r0 @ │ │ │ │ - andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq r0, sp, r4, lsr #13 │ │ │ │ - andeq r0, r0, r8, ror #9 │ │ │ │ - @ instruction: 0x002d73b8 │ │ │ │ - @ instruction: 0x002cefb8 │ │ │ │ - andeq r0, r0, sl, lsl r1 │ │ │ │ - ldr r3, [pc, #-24] @ 12ec74 │ │ │ │ - ldr r2, [pc, #-428] @ 12eae4 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-432] @ 12eae8 │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r3, #233 @ 0xe9 │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r0, [pc, #-448] @ 12eaec │ │ │ │ - ldr r3, [pc, #-448] @ 12eaf0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl f47c4 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ + b 12cd28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12d0a4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 578f8 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r4 │ │ │ │ - bl a4764 │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl a4764 │ │ │ │ - b 12be24 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12d0c0 │ │ │ │ mov r0, r1 │ │ │ │ str r3, [sp, #32] │ │ │ │ bl a4704 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 12d4bc │ │ │ │ + bne 12d500 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ @@ -230335,213 +230371,139 @@ │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl a4764 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #-628] @ 12eaf4 │ │ │ │ - ldr r1, [pc, #-628] @ 12eaf8 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + bl a4764 │ │ │ │ + ldr r3, [pc, #-960] @ 12ea40 │ │ │ │ + ldr r1, [pc, #-1088] @ 12e9c4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #-268] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-648] @ 12eafc │ │ │ │ + ldr r3, [pc, #-928] @ 12ea78 │ │ │ │ + ldr r1, [pc, #-1108] @ 12e9c8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-652] @ 12eb00 │ │ │ │ + ldr r0, [pc, #-1112] @ 12e9cc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #233 @ 0xe9 │ │ │ │ + mov r2, #234 @ 0xea │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #-308] @ 12ec74 │ │ │ │ - ldr r2, [pc, #-680] @ 12eb04 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-684] @ 12eb08 │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r3, #232 @ 0xe8 │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r0, [pc, #-700] @ 12eb0c │ │ │ │ - ldr r3, [pc, #-700] @ 12eb10 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl f47c4 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 578f8 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r4 │ │ │ │ - bl a4764 │ │ │ │ - b 12be24 │ │ │ │ + b 12be50 │ │ │ │ + mov r0, r1 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + b 12d6b8 │ │ │ │ + str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - bl a4704 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r2, [r3] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 12d4a4 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 578f8 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl a4764 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r1, [sp, #36] @ 0x24 │ │ │ │ + b 12d61c │ │ │ │ + str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ - bl a4764 │ │ │ │ - ldr r3, [pc, #-520] @ 12ec6c │ │ │ │ - ldr r1, [pc, #-868] @ 12eb14 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bl 4fe14 │ │ │ │ - ldr r3, [pc, #-536] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-888] @ 12eb18 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-892] @ 12eb1c │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, #232 @ 0xe8 │ │ │ │ - bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r1, [sp, #36] @ 0x24 │ │ │ │ + b 12d66c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12d9dc │ │ │ │ + b 12da08 │ │ │ │ mov r0, r4 │ │ │ │ bl a4704 │ │ │ │ - b 12d8d8 │ │ │ │ - ldr r3, [pc, #-600] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-944] @ 12eb20 │ │ │ │ + b 12d904 │ │ │ │ + ldr r3, [pc, #-1064] @ 12ea78 │ │ │ │ + ldr r1, [pc, #-1236] @ 12e9d0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-948] @ 12eb24 │ │ │ │ + ldr r0, [pc, #-1240] @ 12e9d4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #252 @ 0xfc │ │ │ │ bl b6f00 │ │ │ │ - b 12d8a0 │ │ │ │ + b 12d8cc │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12d9c0 │ │ │ │ + b 12d9ec │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #-708] @ 12ec6c │ │ │ │ - ldr r1, [pc, #-1036] @ 12eb28 │ │ │ │ + ldr r3, [pc, #-1220] @ 12ea40 │ │ │ │ + ldr r1, [pc, #-1328] @ 12e9d8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #-724] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-1056] @ 12eb2c │ │ │ │ + ldr r3, [pc, #-1188] @ 12ea78 │ │ │ │ + ldr r1, [pc, #-1348] @ 12e9dc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1060] @ 12eb30 │ │ │ │ + ldr r0, [pc, #-1352] @ 12e9e0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #252 @ 0xfc │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r1 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - bl a4704 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r2, [r3] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 12d4d4 │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [pc, #-1228] @ 12ea78 │ │ │ │ + ldr r1, [pc, #-1380] @ 12e9e4 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #-1384] @ 12e9e8 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [pc, #-1388] @ 12e9ec │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 578f8 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r4 │ │ │ │ - bl a4764 │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl a4764 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #-872] @ 12ec6c │ │ │ │ - ldr r1, [pc, #-1188] @ 12eb34 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bl 4fe14 │ │ │ │ - ldr r3, [pc, #-888] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-1208] @ 12eb38 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1212] @ 12eb3c │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, #234 @ 0xea │ │ │ │ - bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r1 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - b 12d68c │ │ │ │ - str r0, [sp, #36] @ 0x24 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + bl 578f8 │ │ │ │ + b 12be50 │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #32] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r1, [sp, #36] @ 0x24 │ │ │ │ - b 12d5f0 │ │ │ │ - str r0, [sp, #36] @ 0x24 │ │ │ │ - mov r0, r4 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + b 12d6dc │ │ │ │ + mov r0, r2 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r1, [sp, #36] @ 0x24 │ │ │ │ - b 12d640 │ │ │ │ - ldr r3, [pc, #-1000] @ 12ec74 │ │ │ │ - ldr r2, [pc, #-1312] @ 12eb40 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + b 12c358 │ │ │ │ + ldr r3, [pc, #-1356] @ 12ea78 │ │ │ │ + ldr r2, [pc, #-1496] @ 12e9f0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-1316] @ 12eb44 │ │ │ │ + ldr r1, [pc, #-1500] @ 12e9f4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #246 @ 0xf6 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #-1332] @ 12eb48 │ │ │ │ - ldr r3, [pc, #-1332] @ 12eb4c │ │ │ │ + ldr r0, [pc, #-1516] @ 12e9f8 │ │ │ │ + ldr r3, [pc, #-1516] @ 12e9fc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ @@ -230551,138 +230513,134 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ + b 12be50 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #-1168] @ 12ec6c │ │ │ │ - ldr r1, [pc, #-1456] @ 12eb50 │ │ │ │ + ldr r3, [pc, #-1572] @ 12ea40 │ │ │ │ + ldr r1, [pc, #-1640] @ 12ea00 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #-1184] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-1476] @ 12eb54 │ │ │ │ + ldr r3, [pc, #-1540] @ 12ea78 │ │ │ │ + ldr r1, [pc, #-1660] @ 12ea04 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1480] @ 12eb58 │ │ │ │ + ldr r0, [pc, #-1664] @ 12ea08 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #246 @ 0xf6 │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #-1224] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-1508] @ 12eb5c │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [pc, #-1580] @ 12ea78 │ │ │ │ + ldr r1, [pc, #-1692] @ 12ea0c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1512] @ 12eb60 │ │ │ │ + ldr r0, [pc, #-1696] @ 12ea10 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #246 @ 0xf6 │ │ │ │ bl b6f00 │ │ │ │ - b 12d8a0 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12d094 │ │ │ │ - ldr r3, [pc, #-1276] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-1552] @ 12eb64 │ │ │ │ + b 12d8cc │ │ │ │ + ldr r3, [pc, #-1620] @ 12ea78 │ │ │ │ + ldr r2, [pc, #-1724] @ 12ea14 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1556] @ 12eb68 │ │ │ │ + ldr r1, [pc, #-1728] @ 12ea18 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #-1544] @ 12eb7c │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, #233 @ 0xe9 │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r0, [pc, #-1744] @ 12ea1c │ │ │ │ + ldr r3, [pc, #-1744] @ 12ea20 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ + bl f47c4 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ + bl 578f8 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ bl a4764 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ + mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #-1372] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-1640] @ 12eb6c │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1644] @ 12eb70 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #-1640] @ 12eb7c │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ + bl a4764 │ │ │ │ + b 12be50 │ │ │ │ + mov r0, r1 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + bl a4704 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr r2, [r3] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 12d4e8 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ - bl a4764 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #-1460] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-1720] @ 12eb74 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r4 │ │ │ │ + bl a4764 │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ + bl a4764 │ │ │ │ + ldr r3, [pc, #-1896] @ 12ea40 │ │ │ │ + ldr r1, [pc, #-1928] @ 12ea24 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3] │ │ │ │ + bl 4fe14 │ │ │ │ + ldr r3, [pc, #-1864] @ 12ea78 │ │ │ │ + ldr r1, [pc, #-1948] @ 12ea28 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1724] @ 12eb78 │ │ │ │ + ldr r0, [pc, #-1952] @ 12ea2c │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #-1728] @ 12eb7c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ + mov r2, #233 @ 0xe9 │ │ │ │ bl b6f00 │ │ │ │ - b 12ccfc │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12d078 │ │ │ │ - mov r0, r4 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - b 12d6b0 │ │ │ │ - mov r0, r9 │ │ │ │ - str r2, [sp, #24] │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - b 12e104 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12c5ac │ │ │ │ - ldr r3, [pc, #-1564] @ 12ec74 │ │ │ │ - ldr r2, [pc, #-1812] @ 12eb80 │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [pc, #-1904] @ 12ea78 │ │ │ │ + ldr r2, [pc, #-1980] @ 12ea30 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-1816] @ 12eb84 │ │ │ │ + ldr r1, [pc, #-1984] @ 12ea34 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - mov r3, #234 @ 0xea │ │ │ │ + mov r3, #232 @ 0xe8 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #-1832] @ 12eb88 │ │ │ │ - ldr r3, [pc, #-1832] @ 12eb8c │ │ │ │ + ldr r0, [pc, #-2000] @ 12ea38 │ │ │ │ + ldr r3, [pc, #-2000] @ 12ea3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ @@ -230694,47 +230652,67 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl a4764 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl a4764 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl a4764 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #-1700] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-1932] @ 12eb90 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1936] @ 12eb94 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r2, #230 @ 0xe6 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ + b 12be50 │ │ │ │ + mov r0, r4 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + bl a4704 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr r2, [r3] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 12d4d0 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl a4764 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #-1796] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-2020] @ 12eb98 │ │ │ │ + mov r0, r4 │ │ │ │ + bl a4764 │ │ │ │ + ldr r3, [pc, #-2164] @ 12ea40 │ │ │ │ + ldr r1, [pc, #-2164] @ 12ea44 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3] │ │ │ │ + bl 4fe14 │ │ │ │ + ldr r3, [pc, #-2132] @ 12ea78 │ │ │ │ + ldr r1, [pc, #-2184] @ 12ea48 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #-2188] @ 12ea4c │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, #232 @ 0xe8 │ │ │ │ + bl b6f00 │ │ │ │ + b 12be50 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + str r0, [sp, #24] │ │ │ │ + bl a4704 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + b 12c244 │ │ │ │ + mov r0, r9 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + b 12e230 │ │ │ │ + ldr r3, [pc, #-2216] @ 12ea78 │ │ │ │ + ldr r1, [pc, #-2260] @ 12ea50 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2024] @ 12eb9c │ │ │ │ + ldr r0, [pc, #-2264] @ 12ea54 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #230 @ 0xe6 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ @@ -230744,23 +230722,25 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl a4764 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + bl a4764 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ bl a4764 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #-1900] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-2116] @ 12eba0 │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [pc, #-2328] @ 12ea78 │ │ │ │ + ldr r1, [pc, #-2364] @ 12ea58 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2120] @ 12eba4 │ │ │ │ + ldr r0, [pc, #-2368] @ 12ea5c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #230 @ 0xe6 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ @@ -230778,2635 +230758,2443 @@ │ │ │ │ bl a4764 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl a4764 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl a4764 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ bl a4764 │ │ │ │ - b 12be24 │ │ │ │ + b 12be50 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #32] │ │ │ │ bl a4704 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ - b 12d4ec │ │ │ │ - ldr r3, [pc, #-2040] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-2248] @ 12eba8 │ │ │ │ + b 12d518 │ │ │ │ + ldr r3, [pc, #-2468] @ 12ea78 │ │ │ │ + ldr r2, [pc, #-2496] @ 12ea60 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2252] @ 12ebac │ │ │ │ + ldr r1, [pc, #-2500] @ 12ea64 │ │ │ │ ldr r3, [r3] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, #234 @ 0xea │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r0, [pc, #-2516] @ 12ea68 │ │ │ │ + ldr r3, [pc, #-2516] @ 12ea6c │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r2, #230 @ 0xe6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ + bl f47c4 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl a4764 │ │ │ │ + mov r0, r4 │ │ │ │ + bl a4764 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl a4764 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl a4764 │ │ │ │ - ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl a4764 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ - ldr r0, [pc, #-2356] @ 12ebb0 │ │ │ │ - str r1, [sp, #12] │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl b029c │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr r3, [r1] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12f50c │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r1] │ │ │ │ - beq 134750 │ │ │ │ - ldr r3, [pc, #-2208] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-2404] @ 12ebb4 │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [pc, #-2604] @ 12ea78 │ │ │ │ + ldr r1, [pc, #-2616] @ 12ea70 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2408] @ 12ebb8 │ │ │ │ + ldr r0, [pc, #-2620] @ 12ea74 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ + mov r2, #230 @ 0xe6 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #246 @ 0xf6 │ │ │ │ bl b6f00 │ │ │ │ - b 12d8a0 │ │ │ │ - bl 502d0 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 12d994 │ │ │ │ - ldr r3, [pc, #-2260] @ 12ec74 │ │ │ │ - ldr r2, [pc, #-2448] @ 12ebbc │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-2452] @ 12ebc0 │ │ │ │ - ldr r0, [pc, #-2452] @ 12ebc4 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [sp] │ │ │ │ - mov r2, #253 @ 0xfd │ │ │ │ - bl d8818 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #-2356] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-2532] @ 12ebc8 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2536] @ 12ebcc │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, #253 @ 0xfd │ │ │ │ - bl b6f00 │ │ │ │ - b 12ccfc │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12da1c │ │ │ │ - ldr r3, [pc, #-2408] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-2576] @ 12ebd0 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + bl a4764 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + bl 578f8 │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [pc, #-2700] @ 12ea78 │ │ │ │ + ldr r1, [pc, #-2700] @ 12ea7c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2580] @ 12ebd4 │ │ │ │ + ldr r0, [pc, #-2704] @ 12ea80 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ + mov r2, #230 @ 0xe6 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #253 @ 0xfd │ │ │ │ bl b6f00 │ │ │ │ - b 12f574 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #-2496] @ 12ec6c │ │ │ │ - ldr r1, [pc, #-2648] @ 12ebd8 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bl 4fe14 │ │ │ │ - ldr r3, [pc, #-2512] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-2668] @ 12ebdc │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2672] @ 12ebe0 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, #253 @ 0xfd │ │ │ │ - bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r9 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + bl a4764 │ │ │ │ + ldr r0, [sp, #44] @ 0x2c │ │ │ │ + bl a4764 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + bl 578f8 │ │ │ │ + b 12be50 │ │ │ │ + mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12d748 │ │ │ │ - ldr r3, [pc, #-2564] @ 12ec74 │ │ │ │ - ldr r2, [pc, #-2712] @ 12ebe4 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-2716] @ 12ebe8 │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #-2576] @ 12ec80 │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r0, [pc, #-2732] @ 12ebec │ │ │ │ - ldr r3, [pc, #-2732] @ 12ebf0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl f47c4 │ │ │ │ - b 12ccfc │ │ │ │ + b 12da80 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12e564 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12e580 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + b 12db9c │ │ │ │ mov r0, r4 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12f6e4 │ │ │ │ + beq 12f5c8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - bne 12f6e4 │ │ │ │ + bne 12f5c8 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - beq 12d104 │ │ │ │ + beq 12d130 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ - b 12d10c │ │ │ │ - ldr r3, [pc, #-2692] @ 12ec74 │ │ │ │ - ldr r2, [pc, #-2824] @ 12ebf4 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-2828] @ 12ebf8 │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r3, #247 @ 0xf7 │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r0, [pc, #-2844] @ 12ebfc │ │ │ │ - ldr r3, [pc, #-2844] @ 12ec00 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl f47c4 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ + b 12d138 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ + b 12d088 │ │ │ │ mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 578f8 │ │ │ │ - ldr r3, [pc, #-2860] @ 12ec6c │ │ │ │ - ldr r1, [pc, #-2968] @ 12ec04 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bl 4fe14 │ │ │ │ - ldr r3, [pc, #-2876] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-2988] @ 12ec08 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2992] @ 12ec0c │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, #247 @ 0xf7 │ │ │ │ - bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #-2916] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-3020] @ 12ec10 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3024] @ 12ec14 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, #247 @ 0xf7 │ │ │ │ - bl b6f00 │ │ │ │ - b 12d8a0 │ │ │ │ - mov r0, r4 │ │ │ │ - str r3, [sp, #44] @ 0x2c │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - add r1, sp, #36 @ 0x24 │ │ │ │ - ldm r1, {r1, r2, r3} │ │ │ │ - b 12c398 │ │ │ │ - mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - cmp r4, r3 │ │ │ │ - beq 12de48 │ │ │ │ - ldr r4, [r9, #16] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - cmp r4, r3 │ │ │ │ - bne 12e624 │ │ │ │ - ldr r3, [pc, #-3020] @ 12ec74 │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r2, [pc, #-3128] @ 12ec18 │ │ │ │ - ldr r1, [pc, #-3128] @ 12ec1c │ │ │ │ - ldr r0, [pc, #-3128] @ 12ec20 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [sp] │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #-3148] @ 12ec24 │ │ │ │ - bl d8818 │ │ │ │ - b 12d8a0 │ │ │ │ - mov r0, r9 │ │ │ │ + b 12e1f0 │ │ │ │ + mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12e650 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - bl aefd4 │ │ │ │ - cmp r0, #0 │ │ │ │ - ldreq r3, [sp, #16] │ │ │ │ - beq 1308d8 │ │ │ │ + b 12da64 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12f8b8 │ │ │ │ + beq 12f614 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - bne 12f8b8 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - cmp fp, #46 @ 0x2e │ │ │ │ - beq 130dec │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 130de0 │ │ │ │ - cmp fp, #2 │ │ │ │ - beq 130b88 │ │ │ │ + beq 134558 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12f8f8 │ │ │ │ + beq 12f630 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bne 12f8f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12de1c │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - bne 12de1c │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12de1c │ │ │ │ - mov r0, r6 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12e894 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12e878 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12da38 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12e0c4 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12da54 │ │ │ │ - mov r0, r2 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - b 12c45c │ │ │ │ - ldr r0, [pc, #-3408] @ 12ec28 │ │ │ │ - mov r1, r2 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - bl b029c │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r1, [r2] │ │ │ │ - cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12f9ac │ │ │ │ - sub r1, r1, #1 │ │ │ │ - cmp r1, #0 │ │ │ │ - str r1, [r2] │ │ │ │ - beq 12fa08 │ │ │ │ - ldr r3, [pc, #-3392] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-3468] @ 12ec2c │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3472] @ 12ec30 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mvn r2, #0 │ │ │ │ - bl b6f00 │ │ │ │ - b 12d8a0 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - str r0, [sp, #36] @ 0x24 │ │ │ │ - bl a4704 │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - b 12c354 │ │ │ │ - mov r0, r1 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - str r2, [sp, #36] @ 0x24 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - b 12c3bc │ │ │ │ - mov r4, #2 │ │ │ │ - mov r0, r2 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - cmp r4, #2 │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - bne 12c400 │ │ │ │ - b 12f9ac │ │ │ │ - ldr r3, [pc, #-3516] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-3584] @ 12ec34 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3588] @ 12ec38 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mvn r2, #0 │ │ │ │ - bl b6f00 │ │ │ │ - b 12d8a0 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - b 12d05c │ │ │ │ - ldr r3, [pc, #-3568] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-3628] @ 12ec3c │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3632] @ 12ec40 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, #230 @ 0xe6 │ │ │ │ - bl b6f00 │ │ │ │ - b 12d8a0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12d6f4 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - b 12db70 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12d710 │ │ │ │ + beq 134448 │ │ │ │ mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12d72c │ │ │ │ - str r3, [sp, #24] │ │ │ │ - bl aefd4 │ │ │ │ + bl 50138 │ │ │ │ cmp r0, #0 │ │ │ │ - ldreq r3, [sp, #24] │ │ │ │ - beq 12de50 │ │ │ │ - b 12e378 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - str r0, [sp, #24] │ │ │ │ - bl a4704 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - b 12c218 │ │ │ │ - ldr r3, [pc, #-3704] @ 12ec74 │ │ │ │ - ldr r0, [pc, #-3756] @ 12ec44 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #-3768] @ 12ec48 │ │ │ │ - stm sp, {r0, r8} │ │ │ │ - ldr r0, [pc, #-3772] @ 12ec4c │ │ │ │ - ldr r2, [pc, #-3772] @ 12ec50 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl d8818 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #-3756] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-3792] @ 12ec54 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3796] @ 12ec58 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, #213 @ 0xd5 │ │ │ │ - bl b6f00 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #-3804] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-3832] @ 12ec5c │ │ │ │ + blt 13467c │ │ │ │ + and r0, r0, #255 @ 0xff │ │ │ │ + cmp r0, #0 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + beq 12f73c │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 1340fc │ │ │ │ + cmp fp, #44 @ 0x2c │ │ │ │ + bne 134104 │ │ │ │ + ldr r3, [pc, #-3040] @ 12ea88 │ │ │ │ + ldr r2, [r8, #4] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3836] @ 12ec60 │ │ │ │ ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r2, #230 @ 0xe6 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 578f8 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl a4764 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl a4764 │ │ │ │ - ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl a4764 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #-3916] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-3936] @ 12ec64 │ │ │ │ + cmp r3, r2 │ │ │ │ + beq 12f68c │ │ │ │ + ldr r3, [pc, #-3060] @ 12ea8c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3940] @ 12ec68 │ │ │ │ ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, #246 @ 0xf6 │ │ │ │ - bl b6f00 │ │ │ │ - b 12d8a0 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - ldr r3, [pc, #-3996] @ 12ec6c │ │ │ │ - ldr r1, [pc, #-3996] @ 12ec70 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bl 4fe14 │ │ │ │ - ldr r3, [pc, #-4012] @ 12ec74 │ │ │ │ - ldr r1, [pc, #-4012] @ 12ec78 │ │ │ │ + cmp r3, r2 │ │ │ │ + bne 134454 │ │ │ │ + ldr r4, [r8, #12] │ │ │ │ + tst r4, #1 │ │ │ │ + bne 1340e4 │ │ │ │ + ldr r3, [r8] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 12f6b4 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r8] │ │ │ │ + beq 1340f0 │ │ │ │ + ldr r3, [pc, #-3128] @ 12ea84 │ │ │ │ + mov r0, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-4016] @ 12ec7c │ │ │ │ - ldr r2, [pc, #-4016] @ 12ec80 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12c574 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12c590 │ │ │ │ + ldr r5, [r3] │ │ │ │ + cmp r5, #0 │ │ │ │ + beq 13462c │ │ │ │ + bl aaa68 │ │ │ │ + mov r4, r0 │ │ │ │ + mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12c558 │ │ │ │ + bl 4fc88 │ │ │ │ + cmp r4, #0 │ │ │ │ + mov r5, r0 │ │ │ │ + beq 135888 │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 12f708 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r4] │ │ │ │ + beq 134670 │ │ │ │ + cmp r5, #0 │ │ │ │ + blt 134488 │ │ │ │ + and r5, r5, #255 @ 0xff │ │ │ │ + cmp r5, #1 │ │ │ │ + beq 12e8f4 │ │ │ │ + ldr r4, [sl, #796] @ 0x31c │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 134a70 │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + addne r3, r3, #1 │ │ │ │ + strne r3, [r4] │ │ │ │ + b 12baa4 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 134614 │ │ │ │ + ldr r3, [r8] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 12f760 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r8] │ │ │ │ + beq 134620 │ │ │ │ + ldr r4, [sl, #796] @ 0x31c │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 135864 │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + addne r3, r3, #1 │ │ │ │ + strne r3, [r4] │ │ │ │ + b 12baa4 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 133d24 │ │ │ │ + beq 134598 │ │ │ │ ldr r1, [r2, #388] @ 0x184 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 133a1c │ │ │ │ + beq 1314c0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ tst r0, #1 │ │ │ │ - bne 133960 │ │ │ │ + bne 131404 │ │ │ │ cmp r0, r1 │ │ │ │ - beq 1336f8 │ │ │ │ + beq 131184 │ │ │ │ ldr r1, [r2, #28] │ │ │ │ cmp r1, #1 │ │ │ │ - beq 133c7c │ │ │ │ + beq 131144 │ │ │ │ cmp r1, r0 │ │ │ │ ldrne r2, [r3] │ │ │ │ - beq 132a98 │ │ │ │ + beq 1308e0 │ │ │ │ ldr r1, [r2, #104] @ 0x68 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 132a58 │ │ │ │ + beq 1308a0 │ │ │ │ tst r0, #1 │ │ │ │ - bne 1329d4 │ │ │ │ + bne 13081c │ │ │ │ cmp r0, r1 │ │ │ │ ldrne r2, [r3] │ │ │ │ - beq 132924 │ │ │ │ + beq 13076c │ │ │ │ ldr r1, [r2, #128] @ 0x80 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 1328e4 │ │ │ │ + beq 13205c │ │ │ │ tst r0, #1 │ │ │ │ - bne 132fdc │ │ │ │ + bne 131fd8 │ │ │ │ cmp r0, r1 │ │ │ │ ldrne r2, [r3] │ │ │ │ - beq 132720 │ │ │ │ + beq 131df0 │ │ │ │ ldr r1, [r2, #68] @ 0x44 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 133be4 │ │ │ │ + beq 131db0 │ │ │ │ tst r0, #1 │ │ │ │ - bne 133bb4 │ │ │ │ + bne 131d28 │ │ │ │ cmp r0, r1 │ │ │ │ movne r9, r0 │ │ │ │ - beq 133570 │ │ │ │ + beq 131b94 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 133508 │ │ │ │ + beq 131b2c │ │ │ │ ldr r4, [r2, #332] @ 0x14c │ │ │ │ cmp r4, #1 │ │ │ │ - beq 1334a0 │ │ │ │ + beq 131ac4 │ │ │ │ tst r4, #1 │ │ │ │ - bne 133108 │ │ │ │ + bne 131a38 │ │ │ │ ldr r2, [r2, #312] @ 0x138 │ │ │ │ str r2, [sp, #32] │ │ │ │ cmp r2, #1 │ │ │ │ - beq 133098 │ │ │ │ + beq 1319c8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ tst r2, #1 │ │ │ │ - bne 133084 │ │ │ │ + bne 1319b4 │ │ │ │ mov r0, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 4fbb0 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ - beq 133ad8 │ │ │ │ + beq 131954 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl aaa68 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 50270 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r0 │ │ │ │ - beq 134f68 │ │ │ │ + beq 1359f0 │ │ │ │ ldr r1, [r4] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12fda8 │ │ │ │ + beq 12f8c4 │ │ │ │ sub r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [r4] │ │ │ │ - beq 133d08 │ │ │ │ + beq 1345f8 │ │ │ │ cmp r2, #0 │ │ │ │ - blt 133a5c │ │ │ │ + blt 1318d8 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 50270 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r0 │ │ │ │ - beq 134f8c │ │ │ │ + beq 135a80 │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12fdf8 │ │ │ │ + beq 12f914 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 133abc │ │ │ │ + beq 131938 │ │ │ │ cmp r1, #0 │ │ │ │ - blt 133b48 │ │ │ │ + blt 1320b0 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #32] │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 4fc88 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [r1] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 12fe44 │ │ │ │ + beq 12f960 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r1] │ │ │ │ - beq 133b38 │ │ │ │ + beq 132108 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 135cc8 │ │ │ │ + beq 135840 │ │ │ │ ldr r2, [r9] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12fe68 │ │ │ │ + beq 12f984 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r9] │ │ │ │ - beq 133ba0 │ │ │ │ + beq 13209c │ │ │ │ cmp r4, #0 │ │ │ │ - blt 132310 │ │ │ │ + blt 132118 │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ cmp r4, #0 │ │ │ │ - beq 130594 │ │ │ │ + beq 132154 │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12fe98 │ │ │ │ + beq 12f9b4 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r6] │ │ │ │ - beq 132338 │ │ │ │ + beq 132140 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 50138 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 13234c │ │ │ │ + blt 134884 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ - beq 132398 │ │ │ │ + beq 134744 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12fed8 │ │ │ │ + beq 12f9f4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 13238c │ │ │ │ + beq 134a10 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 132660 │ │ │ │ + bne 134704 │ │ │ │ cmp fp, #118 @ 0x76 │ │ │ │ - beq 132624 │ │ │ │ - ldr r2, [pc, #4020] @ 130ea8 │ │ │ │ + beq 13497c │ │ │ │ + ldr r2, [pc, #-3976] @ 12ea88 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 12ff18 │ │ │ │ - ldr r2, [pc, #4000] @ 130eac │ │ │ │ + beq 12fa34 │ │ │ │ + ldr r2, [pc, #-3996] @ 12ea8c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 132500 │ │ │ │ + bne 134710 │ │ │ │ ldr r4, [r8, #12] │ │ │ │ ands r5, r4, #1 │ │ │ │ - bne 1325cc │ │ │ │ + bne 130238 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12ff40 │ │ │ │ + beq 12fa5c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 13264c │ │ │ │ + beq 13025c │ │ │ │ cmp r4, #118 @ 0x76 │ │ │ │ - bne 1325f8 │ │ │ │ + bne 130274 │ │ │ │ ldr r4, [sl, #2296] @ 0x8f8 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 134ff8 │ │ │ │ + beq 135c30 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ - ldr r3, [r5] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12ff84 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 1326d4 │ │ │ │ - ldr r3, [r6] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12ffa0 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r6] │ │ │ │ - beq 1326e0 │ │ │ │ + b 12baa4 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12eaf4 │ │ │ │ + ldr r3, [pc, #3804] @ 130974 │ │ │ │ + ldr r1, [pc, #3804] @ 130978 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #3800] @ 13097c │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, #253 @ 0xfd │ │ │ │ + bl b6f00 │ │ │ │ + b 12cd28 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12da48 │ │ │ │ + ldr r3, [pc, #3752] @ 130974 │ │ │ │ + ldr r1, [pc, #3760] @ 130980 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #3756] @ 130984 │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, #230 @ 0xe6 │ │ │ │ + bl b6f00 │ │ │ │ + b 12d8cc │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12d720 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12d73c │ │ │ │ mov r0, r8 │ │ │ │ - bl 50138 │ │ │ │ - cmp r0, #0 │ │ │ │ - blt 133dfc │ │ │ │ - and r0, r0, #255 @ 0xff │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12d758 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12c5a0 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12c5bc │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12c584 │ │ │ │ + mov r0, r2 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + b 12c488 │ │ │ │ + ldr r0, [pc, #3640] @ 130988 │ │ │ │ + mov r1, r2 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + bl b029c │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r1, [r2] │ │ │ │ + cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 12fb84 │ │ │ │ + sub r1, r1, #1 │ │ │ │ + cmp r1, #0 │ │ │ │ + str r1, [r2] │ │ │ │ + beq 12fc08 │ │ │ │ + ldr r3, [pc, #3560] @ 130974 │ │ │ │ + ldr r1, [pc, #3580] @ 13098c │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #3576] @ 130990 │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mvn r2, #0 │ │ │ │ + bl b6f00 │ │ │ │ + b 12d8cc │ │ │ │ + ldr r3, [pc, #3520] @ 130974 │ │ │ │ + ldr r1, [pc, #3548] @ 130994 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #3544] @ 130998 │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mvn r2, #0 │ │ │ │ + bl b6f00 │ │ │ │ + b 12d8cc │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + str r0, [sp, #36] @ 0x24 │ │ │ │ + bl a4704 │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ + b 12c380 │ │ │ │ + mov r0, r1 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + str r2, [sp, #36] @ 0x24 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + b 12c3e8 │ │ │ │ + mov r4, #2 │ │ │ │ + mov r0, r2 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + cmp r4, #2 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + bne 12c42c │ │ │ │ + b 12fb84 │ │ │ │ + bl 502d0 │ │ │ │ cmp r0, #0 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - beq 1300ac │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 130220 │ │ │ │ - cmp fp, #44 @ 0x2c │ │ │ │ - bne 130228 │ │ │ │ - ldr r3, [pc, #3792] @ 130ea8 │ │ │ │ - ldr r2, [r8, #4] │ │ │ │ + bne 12d9c0 │ │ │ │ + ldr r3, [pc, #3384] @ 130974 │ │ │ │ + ldr r2, [pc, #3420] @ 13099c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ + ldr r1, [pc, #3416] @ 1309a0 │ │ │ │ + ldr r0, [pc, #3416] @ 1309a4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r4, [sp, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ - cmp r3, r2 │ │ │ │ - beq 12fffc │ │ │ │ - ldr r3, [pc, #3772] @ 130eac │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [sp] │ │ │ │ + mov r2, #253 @ 0xfd │ │ │ │ + bl d8818 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 578f8 │ │ │ │ + b 12be50 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12c5d8 │ │ │ │ + ldr r3, [pc, #3276] @ 130974 │ │ │ │ + ldr r1, [pc, #3324] @ 1309a8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #3320] @ 1309ac │ │ │ │ ldr r3, [r3] │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 1326ec │ │ │ │ - ldr r4, [r8, #12] │ │ │ │ - tst r4, #1 │ │ │ │ - bne 130208 │ │ │ │ - ldr r3, [r8] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, #246 @ 0xf6 │ │ │ │ + bl b6f00 │ │ │ │ + b 12d8cc │ │ │ │ + ldr r0, [pc, #3296] @ 1309b0 │ │ │ │ + str r1, [sp, #12] │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl b029c │ │ │ │ + ldr r1, [sp, #12] │ │ │ │ + ldr r3, [r1] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 130024 │ │ │ │ + beq 12fcf8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - beq 130214 │ │ │ │ - ldr r3, [pc, #3716] @ 130eb0 │ │ │ │ - mov r0, r4 │ │ │ │ + str r3, [r1] │ │ │ │ + beq 13150c │ │ │ │ + ldr r3, [pc, #3188] @ 130974 │ │ │ │ + ldr r1, [pc, #3248] @ 1309b4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r5, [r3] │ │ │ │ - cmp r5, #0 │ │ │ │ - beq 1301b8 │ │ │ │ - bl aaa68 │ │ │ │ - mov r4, r0 │ │ │ │ - mov r1, r0 │ │ │ │ + ldr r0, [pc, #3244] @ 1309b8 │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, #246 @ 0xf6 │ │ │ │ + bl b6f00 │ │ │ │ + b 12d8cc │ │ │ │ + ldr r3, [pc, #3148] @ 130974 │ │ │ │ + ldr r2, [pc, #3216] @ 1309bc │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r1, [pc, #3212] @ 1309c0 │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, #247 @ 0xf7 │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r0, [pc, #3196] @ 1309c4 │ │ │ │ + ldr r3, [pc, #3196] @ 1309c8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl f47c4 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4fc88 │ │ │ │ - cmp r4, #0 │ │ │ │ - mov r5, r0 │ │ │ │ - beq 134efc │ │ │ │ - ldr r3, [r4] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 130078 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r4] │ │ │ │ - beq 1301fc │ │ │ │ - cmp r5, #0 │ │ │ │ - blt 130560 │ │ │ │ - and r5, r5, #255 @ 0xff │ │ │ │ - cmp r5, #1 │ │ │ │ - beq 12de1c │ │ │ │ - ldr r4, [sl, #796] @ 0x31c │ │ │ │ - cmp r4, #0 │ │ │ │ - beq 135da0 │ │ │ │ - ldr r3, [r4] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - addne r3, r3, #1 │ │ │ │ - strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 133de4 │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1300d0 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - beq 133df0 │ │ │ │ - ldr r4, [sl, #796] @ 0x31c │ │ │ │ - cmp r4, #0 │ │ │ │ - beq 135d7c │ │ │ │ - ldr r3, [r4] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - addne r3, r3, #1 │ │ │ │ - strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 578f8 │ │ │ │ + b 12be50 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #4008] @ 1310c8 │ │ │ │ - ldr r1, [pc, #3472] @ 130eb4 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 578f8 │ │ │ │ + ldr r3, [pc, #3736] @ 130c60 │ │ │ │ + ldr r1, [pc, #3072] @ 1309cc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #4032] @ 1310f8 │ │ │ │ - ldr r1, [pc, #3452] @ 130eb8 │ │ │ │ + ldr r3, [pc, #2964] @ 130974 │ │ │ │ + ldr r1, [pc, #3052] @ 1309d0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #3448] @ 130ebc │ │ │ │ + ldr r0, [pc, #3048] @ 1309d4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #253 @ 0xfd │ │ │ │ + mov r2, #247 @ 0xf7 │ │ │ │ + bl b6f00 │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [pc, #2924] @ 130974 │ │ │ │ + ldr r1, [pc, #3020] @ 1309d8 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #3016] @ 1309dc │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, #247 @ 0xf7 │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ + b 12d8cc │ │ │ │ mov r0, r4 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - cmp r4, r3 │ │ │ │ - beq 12e0e4 │ │ │ │ - ldr r4, [r9, #16] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - cmp r4, r3 │ │ │ │ - bne 12ded4 │ │ │ │ - ldr r3, [pc, #3956] @ 1310f8 │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ + add r1, sp, #36 @ 0x24 │ │ │ │ + ldm r1, {r1, r2, r3} │ │ │ │ + b 12c3c4 │ │ │ │ + ldr r3, [pc, #2856] @ 130974 │ │ │ │ + ldr r0, [pc, #2960] @ 1309e0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r2, [pc, #3372] @ 130ec0 │ │ │ │ - ldr r1, [pc, #3372] @ 130ec4 │ │ │ │ - ldr r0, [pc, #3372] @ 130ec8 │ │ │ │ - add r2, pc, r2 │ │ │ │ + add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ + ldr r1, [pc, #2948] @ 1309e4 │ │ │ │ + stm sp, {r0, r8} │ │ │ │ + ldr r0, [pc, #2944] @ 1309e8 │ │ │ │ + ldr r2, [pc, #2944] @ 1309ec │ │ │ │ add r1, pc, r1 │ │ │ │ - str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #3352] @ 130ecc │ │ │ │ bl d8818 │ │ │ │ - b 12d8a0 │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [pc, #2804] @ 130974 │ │ │ │ + ldr r2, [pc, #2924] @ 1309f0 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r1, [pc, #2920] @ 1309f4 │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [pc, #2912] @ 1309f8 │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r0, [pc, #2908] @ 1309fc │ │ │ │ + ldr r3, [pc, #2908] @ 130a00 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl f47c4 │ │ │ │ + b 12cd28 │ │ │ │ + ldr r3, [pc, #2740] @ 130974 │ │ │ │ + ldr r1, [pc, #2880] @ 130a04 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #2876] @ 130a08 │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, #213 @ 0xd5 │ │ │ │ + bl b6f00 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 578f8 │ │ │ │ + b 12be50 │ │ │ │ + mov r0, fp │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #3844] @ 1310c8 │ │ │ │ - ldr r1, [pc, #3336] @ 130ed0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 578f8 │ │ │ │ + ldr r3, [pc, #3408] @ 130c60 │ │ │ │ + ldr r1, [pc, #2808] @ 130a0c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #3868] @ 1310f8 │ │ │ │ - ldr r1, [pc, #3316] @ 130ed4 │ │ │ │ + ldr r3, [pc, #2636] @ 130974 │ │ │ │ + ldr r1, [pc, #2788] @ 130a10 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #3312] @ 130ed8 │ │ │ │ - ldr r2, [pc, #3312] @ 130edc │ │ │ │ + ldr r0, [pc, #2784] @ 130a14 │ │ │ │ + ldr r2, [pc, #2752] @ 1309f8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 130078 │ │ │ │ - mov r0, r4 │ │ │ │ - bl a4704 │ │ │ │ - b 130008 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 130024 │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [pc, #2596] @ 130974 │ │ │ │ + ldr r1, [pc, #2756] @ 130a18 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #2752] @ 130a1c │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, #253 @ 0xfd │ │ │ │ + bl b6f00 │ │ │ │ + b 12fc68 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [r8] │ │ │ │ - ldr r2, [r8, #4] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - addne r3, r3, #1 │ │ │ │ - strne r3, [r8] │ │ │ │ - ldr r3, [pc, #3172] @ 130ea8 │ │ │ │ - ldr r4, [r7, r3] │ │ │ │ - ldr r3, [r4] │ │ │ │ - cmp r3, r2 │ │ │ │ - beq 1304d0 │ │ │ │ - ldr r3, [pc, #3156] @ 130eac │ │ │ │ - ldr r1, [r7, r3] │ │ │ │ - ldr r3, [r1] │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 130520 │ │ │ │ - ldr r5, [r8, #12] │ │ │ │ - ands r6, r5, #1 │ │ │ │ - bne 130398 │ │ │ │ - ldr r0, [r8] │ │ │ │ - cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 130514 │ │ │ │ - sub r3, r0, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - beq 1304fc │ │ │ │ - cmp r5, #44 @ 0x2c │ │ │ │ - bne 1303c8 │ │ │ │ - ldr r3, [r4] │ │ │ │ - cmp r3, r2 │ │ │ │ - beq 130340 │ │ │ │ - ldr r3, [pc, #3076] @ 130eac │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 578f8 │ │ │ │ + ldr r3, [pc, #3264] @ 130c60 │ │ │ │ + ldr r1, [pc, #2684] @ 130a20 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3] │ │ │ │ + bl 4fe14 │ │ │ │ + ldr r3, [pc, #2492] @ 130974 │ │ │ │ + ldr r1, [pc, #2664] @ 130a24 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #2660] @ 130a28 │ │ │ │ ldr r3, [r3] │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 13030c │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, #253 @ 0xfd │ │ │ │ + bl b6f00 │ │ │ │ + b 12be50 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 69a14 │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - mov r4, r0 │ │ │ │ - beq 1302dc │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - beq 130554 │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 12ba78 │ │ │ │ - ldr r3, [pc, #3596] @ 1310f8 │ │ │ │ - ldr r1, [pc, #3056] @ 130ee0 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 578f8 │ │ │ │ + ldr r3, [pc, #3160] @ 130c60 │ │ │ │ + ldr r1, [pc, #2592] @ 130a2c │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3] │ │ │ │ + bl 4fe14 │ │ │ │ + ldr r3, [pc, #2388] @ 130974 │ │ │ │ + ldr r1, [pc, #2572] @ 130a30 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #3052] @ 130ee4 │ │ │ │ - ldr r2, [pc, #3052] @ 130ee8 │ │ │ │ + ldr r0, [pc, #2568] @ 130a34 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ + mov r2, #253 @ 0xfd │ │ │ │ bl b6f00 │ │ │ │ - b 12ba78 │ │ │ │ - ldr r3, [pc, #3556] @ 1310f8 │ │ │ │ - ldr r0, [pc, #3028] @ 130eec │ │ │ │ + b 12be50 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + cmp r4, r3 │ │ │ │ + beq 12e210 │ │ │ │ + ldr r4, [r9, #16] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + cmp r4, r3 │ │ │ │ + bne 12df48 │ │ │ │ + ldr r3, [pc, #2312] @ 130974 │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [pc, #2492] @ 130a38 │ │ │ │ + ldr r1, [pc, #2492] @ 130a3c │ │ │ │ + ldr r0, [pc, #2492] @ 130a40 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #2472] @ 130a44 │ │ │ │ + bl d8818 │ │ │ │ + b 12d8cc │ │ │ │ + str r3, [sp, #24] │ │ │ │ + bl aefd4 │ │ │ │ + cmp r0, #0 │ │ │ │ + ldreq r3, [sp, #24] │ │ │ │ + beq 12dec4 │ │ │ │ + b 12e7a0 │ │ │ │ + ldr r3, [pc, #2228] @ 130974 │ │ │ │ + ldr r1, [pc, #2436] @ 130a48 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #2432] @ 130a4c │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r2, #230 @ 0xe6 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl b6f00 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 578f8 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + bl a4764 │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ + bl a4764 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ + bl a4764 │ │ │ │ + ldr r0, [sp, #44] @ 0x2c │ │ │ │ + bl a4764 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + bl 578f8 │ │ │ │ + b 12be50 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12d774 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + cmp r4, r3 │ │ │ │ + beq 12debc │ │ │ │ + ldr r4, [r9, #16] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + cmp r4, r3 │ │ │ │ + bne 12eac8 │ │ │ │ + ldr r3, [pc, #2060] @ 130974 │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [pc, #2264] @ 130a50 │ │ │ │ + ldr r1, [pc, #2264] @ 130a54 │ │ │ │ + ldr r0, [pc, #2264] @ 130a58 │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #3016] @ 130ef0 │ │ │ │ - stm sp, {r0, r8} │ │ │ │ - ldr r0, [pc, #3012] @ 130ef4 │ │ │ │ - ldr r2, [pc, #2996] @ 130ee8 │ │ │ │ add r1, pc, r1 │ │ │ │ + str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #2244] @ 130a5c │ │ │ │ bl d8818 │ │ │ │ - b 12be24 │ │ │ │ + b 12d8cc │ │ │ │ + mov r0, r6 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12e7e4 │ │ │ │ mov r0, r8 │ │ │ │ - bl ec984 │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - mov r4, r0 │ │ │ │ - beq 130368 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - beq 1304b0 │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 12ba78 │ │ │ │ - ldr r3, [pc, #3456] @ 1310f8 │ │ │ │ - ldr r1, [pc, #2940] @ 130ef8 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12e800 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 578f8 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + bl a4764 │ │ │ │ + ldr r3, [pc, #2684] @ 130c60 │ │ │ │ + ldr r1, [pc, #2168] @ 130a60 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3] │ │ │ │ + bl 4fe14 │ │ │ │ + ldr r3, [pc, #1912] @ 130974 │ │ │ │ + ldr r1, [pc, #2148] @ 130a64 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #2936] @ 130efc │ │ │ │ - ldr r2, [pc, #2912] @ 130ee8 │ │ │ │ + ldr r0, [pc, #2144] @ 130a68 │ │ │ │ + ldr r2, [pc, #2128] @ 130a5c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 12ba78 │ │ │ │ - mov r0, r5 │ │ │ │ + b 12be50 │ │ │ │ + str r0, [sp, #36] @ 0x24 │ │ │ │ + mov r0, r4 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + b 12eb94 │ │ │ │ + mov r0, r4 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1303bc │ │ │ │ + beq 13026c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1304fc │ │ │ │ - mov r0, r5 │ │ │ │ + bne 13026c │ │ │ │ + mov r0, r8 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + cmp r5, #0 │ │ │ │ + beq 12fa5c │ │ │ │ + mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ - ldr r2, [r8, #4] │ │ │ │ - ldr r1, [r4] │ │ │ │ - mov r3, r2 │ │ │ │ - cmp r1, r2 │ │ │ │ - beq 13043c │ │ │ │ - ldr r2, [pc, #2764] @ 130eac │ │ │ │ - ldr r1, [r7, r2] │ │ │ │ - ldr r2, [r1] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 13047c │ │ │ │ - ldr r4, [r8, #12] │ │ │ │ - ands r5, r4, #1 │ │ │ │ - bne 13044c │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 130414 │ │ │ │ - sub r3, r3, #1 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - beq 1304bc │ │ │ │ - cmp r4, #24 │ │ │ │ - beq 12de1c │ │ │ │ + bne 12e8f4 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 135ca4 │ │ │ │ + beq 135be8 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ - ldr r3, [r8, #12] │ │ │ │ - ands r5, r3, #1 │ │ │ │ - mov r4, r3 │ │ │ │ - beq 1303f8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl a4704 │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 130470 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - beq 1304bc │ │ │ │ - mov r0, r4 │ │ │ │ - bl a4764 │ │ │ │ - b 13041c │ │ │ │ - ldr r3, [pc, #3188] @ 1310f8 │ │ │ │ - ldr r0, [pc, #2680] @ 130f00 │ │ │ │ + b 12baa4 │ │ │ │ + ldr r3, [pc, #1740] @ 130974 │ │ │ │ + ldr r1, [pc, #1984] @ 130a6c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - add r0, pc, r0 │ │ │ │ + ldr r0, [pc, #1980] @ 130a70 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #2668] @ 130f04 │ │ │ │ - stm sp, {r0, r8} │ │ │ │ - ldr r0, [pc, #2664] @ 130f08 │ │ │ │ - ldr r2, [pc, #2664] @ 130f0c │ │ │ │ + ldr r2, [pc, #1952] @ 130a5c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl d8818 │ │ │ │ - b 12be24 │ │ │ │ + bl b6f00 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 130368 │ │ │ │ + bl 578f8 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r9 │ │ │ │ + bl a4764 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + bl 578f8 │ │ │ │ + b 12be50 │ │ │ │ + mov r0, r9 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + bl a4704 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + b 12eb30 │ │ │ │ + ldr r3, [pc, #1624] @ 130974 │ │ │ │ + ldr r2, [pc, #1876] @ 130a74 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r1, [pc, #1872] @ 130a78 │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [pc, #1832] @ 130a5c │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r0, [pc, #1856] @ 130a7c │ │ │ │ + ldr r3, [pc, #1856] @ 130a80 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl f47c4 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - cmp r5, #0 │ │ │ │ - beq 130414 │ │ │ │ - b 130470 │ │ │ │ - ldr r5, [r8, #12] │ │ │ │ - ands r6, r5, #1 │ │ │ │ - mov r3, r5 │ │ │ │ - bne 130398 │ │ │ │ - ldr r1, [r8] │ │ │ │ - cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 130588 │ │ │ │ - sub r3, r1, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - bne 13028c │ │ │ │ + bl 578f8 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r4 │ │ │ │ + bl a4764 │ │ │ │ + b 12be50 │ │ │ │ + mov r0, r4 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + bl a4704 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr r2, [r3] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 12eb1c │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - cmp r6, #0 │ │ │ │ - bne 1303bc │ │ │ │ - ldr r2, [r8, #4] │ │ │ │ - b 13028c │ │ │ │ - cmp r5, #44 @ 0x2c │ │ │ │ - beq 130294 │ │ │ │ - b 1303e0 │ │ │ │ - ldr r3, [pc, #3024] @ 1310f8 │ │ │ │ - ldr r0, [pc, #2532] @ 130f10 │ │ │ │ + bl 578f8 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r4 │ │ │ │ + bl a4764 │ │ │ │ + ldr r3, [pc, #2184] @ 130c60 │ │ │ │ + ldr r1, [pc, #1704] @ 130a84 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3] │ │ │ │ + bl 4fe14 │ │ │ │ + ldr r3, [pc, #1412] @ 130974 │ │ │ │ + ldr r1, [pc, #1684] @ 130a88 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #1680] @ 130a8c │ │ │ │ + ldr r2, [pc, #1628] @ 130a5c │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ + bl b6f00 │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [pc, #1372] @ 130974 │ │ │ │ + ldr r2, [pc, #1652] @ 130a90 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r1, [pc, #1648] @ 130a94 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #2520] @ 130f14 │ │ │ │ - stm sp, {r0, r8} │ │ │ │ - ldr r0, [pc, #2516] @ 130f18 │ │ │ │ - mov r2, #296 @ 0x128 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [pc, #1580] @ 130a5c │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r0, [pc, #1632] @ 130a98 │ │ │ │ + ldr r3, [pc, #1632] @ 130a9c │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl d8818 │ │ │ │ - b 12fb3c │ │ │ │ + bl f47c4 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1302dc │ │ │ │ - ldr r3, [pc, #2960] @ 1310f8 │ │ │ │ - ldr r1, [pc, #2480] @ 130f1c │ │ │ │ + bl 578f8 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + bl a4764 │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [pc, #1268] @ 130974 │ │ │ │ + ldr r1, [pc, #1564] @ 130aa0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #2476] @ 130f20 │ │ │ │ - ldr r2, [pc, #2404] @ 130edc │ │ │ │ + ldr r0, [pc, #1560] @ 130aa4 │ │ │ │ ldr r3, [r3] │ │ │ │ + ldr r2, [pc, #1480] @ 130a5c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - cmp r5, #44 @ 0x2c │ │ │ │ - beq 130294 │ │ │ │ - b 130440 │ │ │ │ - ldr r2, [r3] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 132250 │ │ │ │ - ldr r1, [r2, #52] @ 0x34 │ │ │ │ - cmp r1, #1 │ │ │ │ - beq 1321e0 │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - tst r0, #1 │ │ │ │ - bne 132178 │ │ │ │ - cmp r0, r1 │ │ │ │ - beq 1320b8 │ │ │ │ - ldr r1, [r2, #116] @ 0x74 │ │ │ │ - cmp r1, #1 │ │ │ │ - beq 13206c │ │ │ │ - cmp r1, r0 │ │ │ │ - movne r9, r0 │ │ │ │ - beq 131ee4 │ │ │ │ - ldr r2, [r3] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 131e7c │ │ │ │ - ldr r4, [r2, #156] @ 0x9c │ │ │ │ - cmp r4, #1 │ │ │ │ - beq 131e14 │ │ │ │ - tst r4, #1 │ │ │ │ - bne 131d88 │ │ │ │ - ldr r2, [r2, #324] @ 0x144 │ │ │ │ - str r2, [sp, #24] │ │ │ │ - cmp r2, #1 │ │ │ │ - beq 131d18 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - tst r2, #1 │ │ │ │ - bne 131d04 │ │ │ │ - mov r0, #0 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - bl 4fbb0 │ │ │ │ - subs r3, r0, #0 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - beq 131ca4 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 578f8 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + bl a4764 │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - bl aaa68 │ │ │ │ - mov r4, r0 │ │ │ │ - mov r1, r0 │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - bl 50270 │ │ │ │ - cmp r4, #0 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - mov r2, r0 │ │ │ │ - beq 135e0c │ │ │ │ - ldr r1, [r4] │ │ │ │ - cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 130690 │ │ │ │ - sub r1, r1, #1 │ │ │ │ - cmp r1, #0 │ │ │ │ - str r1, [r4] │ │ │ │ - bne 130690 │ │ │ │ - str r0, [sp, #32] │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r9 │ │ │ │ + bl a4764 │ │ │ │ + b 12be50 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ - cmp r2, #0 │ │ │ │ - blt 131a80 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - str r3, [sp, #32] │ │ │ │ - bl aaa68 │ │ │ │ - mov r1, r0 │ │ │ │ - mov r4, r0 │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - bl 50270 │ │ │ │ - cmp r4, #0 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - mov r1, r0 │ │ │ │ - beq 136028 │ │ │ │ - ldr r2, [r4] │ │ │ │ - cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1306e0 │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r2, [r4] │ │ │ │ - beq 131ae0 │ │ │ │ - cmp r1, #0 │ │ │ │ - blt 131afc │ │ │ │ + b 12ebe4 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12e03c │ │ │ │ + mov r0, r8 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12e058 │ │ │ │ + ldr r3, [pc, #1128] @ 130974 │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [pc, #1420] @ 130aa8 │ │ │ │ + ldr r1, [pc, #1420] @ 130aac │ │ │ │ + ldr r0, [pc, #1420] @ 130ab0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [sp] │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, #238 @ 0xee │ │ │ │ + bl d8818 │ │ │ │ + b 12d8cc │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12e7c8 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl aaa68 │ │ │ │ - mov r1, r0 │ │ │ │ - mov r9, r0 │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - bl 4fc88 │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - ldr r2, [r1] │ │ │ │ - cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - mov r4, r0 │ │ │ │ - beq 13072c │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r2, [r1] │ │ │ │ - beq 131b54 │ │ │ │ - cmp r9, #0 │ │ │ │ - beq 135e78 │ │ │ │ - ldr r2, [r9] │ │ │ │ - cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 130750 │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r2, [r9] │ │ │ │ - beq 13085c │ │ │ │ - cmp r4, #0 │ │ │ │ - blt 130870 │ │ │ │ - and r4, r4, #255 @ 0xff │ │ │ │ - cmp r4, #0 │ │ │ │ - beq 1308ac │ │ │ │ - ldr r2, [r6] │ │ │ │ - cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 130780 │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r2, [r6] │ │ │ │ - beq 130898 │ │ │ │ + b 12ddb4 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + b 12e7ac │ │ │ │ + ldr r3, [pc, #1024] @ 130974 │ │ │ │ + ldr r2, [pc, #1340] @ 130ab4 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r1, [pc, #1336] @ 130ab8 │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, #238 @ 0xee │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r0, [pc, #1320] @ 130abc │ │ │ │ + ldr r3, [pc, #1320] @ 130ac0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl f47c4 │ │ │ │ + b 12d8cc │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - bl 50138 │ │ │ │ - ldr r2, [r8] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - mov r4, r0 │ │ │ │ - beq 1307b0 │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r2, [r8] │ │ │ │ - beq 13121c │ │ │ │ - cmp r4, #0 │ │ │ │ - blt 131230 │ │ │ │ - and r4, r4, #255 @ 0xff │ │ │ │ - cmp r4, #0 │ │ │ │ - beq 131264 │ │ │ │ - ldr r3, [r5] │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 578f8 │ │ │ │ + ldr r3, [pc, #1668] @ 130c60 │ │ │ │ + ldr r1, [pc, #1252] @ 130ac4 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3] │ │ │ │ + bl 4fe14 │ │ │ │ + ldr r3, [pc, #896] @ 130974 │ │ │ │ + ldr r1, [pc, #1232] @ 130ac8 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #1228] @ 130acc │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, #238 @ 0xee │ │ │ │ + bl b6f00 │ │ │ │ + b 12be50 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1307e0 │ │ │ │ + beq 12de90 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 131258 │ │ │ │ - add r3, sl, #4096 @ 0x1000 │ │ │ │ - mov r0, fp │ │ │ │ - ldr r5, [r3, #4092] @ 0xffc │ │ │ │ - bl aaa68 │ │ │ │ - mov r4, r0 │ │ │ │ - mov r1, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fc88 │ │ │ │ - cmp r4, #0 │ │ │ │ - mov r5, r0 │ │ │ │ - beq 135e54 │ │ │ │ - ldr r3, [r4] │ │ │ │ + str r3, [r4] │ │ │ │ + bne 12de90 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12de90 │ │ │ │ + ldr r3, [pc, #820] @ 130974 │ │ │ │ + ldr r1, [pc, #1164] @ 130ad0 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #1160] @ 130ad4 │ │ │ │ + ldr r2, [pc, #1160] @ 130ad8 │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl b6f00 │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 130828 │ │ │ │ + beq 12e8f4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - str r3, [r4] │ │ │ │ - beq 13189c │ │ │ │ - cmp r5, #0 │ │ │ │ - blt 131b64 │ │ │ │ - and r5, r5, #255 @ 0xff │ │ │ │ - cmp r5, #0 │ │ │ │ - beq 12de1c │ │ │ │ - ldr r4, [sl, #796] @ 0x31c │ │ │ │ + str r3, [r5] │ │ │ │ + bne 12e8f4 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12e8f4 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12de88 │ │ │ │ + ldr r3, [pc, #728] @ 130974 │ │ │ │ + ldr r1, [pc, #1084] @ 130adc │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #1080] @ 130ae0 │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, #213 @ 0xd5 │ │ │ │ + bl b6f00 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + b 12be50 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12de54 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + b 12ddd4 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12de18 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + b 12da2c │ │ │ │ + ldr r4, [sl, #2296] @ 0x8f8 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 135e30 │ │ │ │ + beq 135960 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ - mov r0, r9 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - b 130750 │ │ │ │ - ldr r3, [pc, #2176] @ 1310f8 │ │ │ │ - ldr r1, [pc, #1704] @ 130f24 │ │ │ │ + b 12baa4 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + b 12e004 │ │ │ │ + ldr r3, [pc, #588] @ 130974 │ │ │ │ + ldr r1, [pc, #952] @ 130ae4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1700] @ 130f28 │ │ │ │ + ldr r0, [pc, #948] @ 130ae8 │ │ │ │ ldr r3, [r3] │ │ │ │ + ldr r2, [pc, #944] @ 130aec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #380 @ 0x17c │ │ │ │ bl b6f00 │ │ │ │ - b 12ccfc │ │ │ │ - mov r0, r6 │ │ │ │ - str r3, [sp, #16] │ │ │ │ + b 12d8cc │ │ │ │ + mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - b 130780 │ │ │ │ - ldr r2, [r3] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 1311bc │ │ │ │ - ldr r1, [r2, #212] @ 0xd4 │ │ │ │ - cmp r1, #1 │ │ │ │ - beq 130b48 │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - tst r0, #1 │ │ │ │ - bne 12f880 │ │ │ │ - cmp r0, r1 │ │ │ │ - beq 12f894 │ │ │ │ - ldr r2, [r6] │ │ │ │ - cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 130904 │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r2, [r6] │ │ │ │ - bne 130904 │ │ │ │ + b 12e020 │ │ │ │ mov r0, r6 │ │ │ │ - str r3, [sp, #16] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r2, [r8] │ │ │ │ - cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 130930 │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r2, [r8] │ │ │ │ - bne 130930 │ │ │ │ + b 12ecac │ │ │ │ mov r0, r8 │ │ │ │ - str r3, [sp, #16] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r2, [r3] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 130af8 │ │ │ │ - ldr r1, [r2, #312] @ 0x138 │ │ │ │ - cmp r1, #1 │ │ │ │ - beq 130a94 │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - tst r0, #1 │ │ │ │ - bne 130a24 │ │ │ │ - cmp r0, r1 │ │ │ │ - beq 130d6c │ │ │ │ - ldr r1, [r2, #140] @ 0x8c │ │ │ │ - cmp r1, #1 │ │ │ │ - beq 1309d4 │ │ │ │ - sub r4, r1, r0 │ │ │ │ - clz r4, r4 │ │ │ │ - lsr r4, r4, #5 │ │ │ │ + b 12ecc8 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 1307ec │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 130998 │ │ │ │ + beq 130794 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - bne 130998 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - cmp r4, #0 │ │ │ │ - beq 130dc8 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ + beq 130810 │ │ │ │ + ldr r3, [r6] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 1307b0 │ │ │ │ + sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 130dd4 │ │ │ │ - cmp fp, #32 │ │ │ │ - bne 12de1c │ │ │ │ + str r3, [r6] │ │ │ │ + beq 1307f8 │ │ │ │ + ldr r3, [r8] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 1307cc │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r8] │ │ │ │ + beq 130804 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 135e9c │ │ │ │ + beq 1358ac │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ - ldr r3, [pc, #1820] @ 1310f8 │ │ │ │ - ldr r2, [pc, #1356] @ 130f2c │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r2, [pc, #1344] @ 130f30 │ │ │ │ - ldr r3, [pc, #1344] @ 130f34 │ │ │ │ - ldr r0, [pc, #1344] @ 130f38 │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [pc, #1340] @ 130f3c │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl f47c4 │ │ │ │ + b 12baa4 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ + b 130778 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 1307b0 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 1307cc │ │ │ │ mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ - str r3, [sp, #16] │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 130794 │ │ │ │ + str r3, [sp, #24] │ │ │ │ bl aefd4 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 130d6c │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 130ad4 │ │ │ │ + bne 13076c │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + ldr r2, [r3] │ │ │ │ + cmp r2, #0 │ │ │ │ + ldrne r0, [r5, #12] │ │ │ │ + bne 12f7e4 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #1644] @ 1310c8 │ │ │ │ - ldr r1, [pc, #1248] @ 130f40 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bl 4fe14 │ │ │ │ - ldr r3, [pc, #1668] @ 1310f8 │ │ │ │ - ldr r1, [pc, #1228] @ 130f44 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1224] @ 130f48 │ │ │ │ - ldr r2, [pc, #1192] @ 130f2c │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #1628] @ 1310f8 │ │ │ │ - ldr r2, [pc, #1196] @ 130f4c │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r1, [r3] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #1180] @ 130f50 │ │ │ │ - ldr r2, [pc, #1180] @ 130f54 │ │ │ │ - ldr r1, [pc, #1180] @ 130f58 │ │ │ │ - ldr r0, [pc, #1180] @ 130f5c │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl f47c4 │ │ │ │ - b 130a10 │ │ │ │ - ldr r1, [r3, #140] @ 0x8c │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - cmp r1, #1 │ │ │ │ - beq 1309d4 │ │ │ │ - tst r0, #1 │ │ │ │ - beq 130968 │ │ │ │ - bl aefd4 │ │ │ │ - mov r4, r0 │ │ │ │ - b 130974 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r5 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #1464] @ 1310c8 │ │ │ │ - ldr r1, [pc, #1100] @ 130f60 │ │ │ │ + ldr r3, [pc, #1016] @ 130c60 │ │ │ │ + ldr r1, [pc, #644] @ 130af0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #1488] @ 1310f8 │ │ │ │ - ldr r1, [pc, #1080] @ 130f64 │ │ │ │ + ldr r3, [pc, #244] @ 130974 │ │ │ │ + ldr r1, [pc, #624] @ 130af4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1076] @ 130f68 │ │ │ │ - ldr r2, [pc, #1044] @ 130f4c │ │ │ │ + ldr r0, [pc, #620] @ 130af8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ + mov r2, #340 @ 0x154 │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #1448] @ 1310f8 │ │ │ │ - ldr r2, [pc, #1048] @ 130f6c │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [pc, #204] @ 130974 │ │ │ │ + ldr r2, [pc, #592] @ 130afc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #1044] @ 130f70 │ │ │ │ + ldr r1, [pc, #588] @ 130b00 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #1108] @ 130fbc │ │ │ │ + mov r3, #336 @ 0x150 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #1028] @ 130f74 │ │ │ │ - ldr r3, [pc, #1028] @ 130f78 │ │ │ │ + ldr r0, [pc, #572] @ 130b04 │ │ │ │ + ldr r3, [pc, #572] @ 130b08 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 12ccfc │ │ │ │ - ldr r1, [sl, #2896] @ 0xb50 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 50168 │ │ │ │ + b 12cd28 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - mov r4, r0 │ │ │ │ - beq 130bb4 │ │ │ │ + beq 1308fc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 1311a4 │ │ │ │ - cmn r4, #1 │ │ │ │ - beq 130d38 │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 130c00 │ │ │ │ + beq 13112c │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 130c7c │ │ │ │ + cmp fp, #44 @ 0x2c │ │ │ │ + bne 130c84 │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 13092c │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 131138 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 130be0 │ │ │ │ + beq 130948 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1311b0 │ │ │ │ - ldr r4, [sl, #2296] @ 0x8f8 │ │ │ │ + beq 130968 │ │ │ │ + ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 135f08 │ │ │ │ + beq 135f48 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ + b 12baa4 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 130948 │ │ │ │ + andeq r0, r0, r8, ror #9 │ │ │ │ + eoreq r7, sp, ip, ror sl │ │ │ │ + eoreq pc, ip, ip, ror r6 @ │ │ │ │ + eoreq r7, sp, r8, asr #20 │ │ │ │ + eoreq pc, ip, r8, asr #12 │ │ │ │ + eoreq ip, ip, ip, ror #2 │ │ │ │ + eoreq r7, sp, r8, lsl #19 │ │ │ │ + eoreq pc, ip, r8, lsl #11 │ │ │ │ + eoreq r7, sp, r0, ror #18 │ │ │ │ + eoreq pc, ip, r0, ror #10 │ │ │ │ + eoreq r6, sp, r8, lsr #22 │ │ │ │ + ldrdeq r7, [sp], -r0 @ │ │ │ │ + eoreq pc, ip, ip, asr #9 │ │ │ │ + eoreq r7, sp, ip, ror #16 │ │ │ │ + eoreq pc, ip, ip, ror #8 │ │ │ │ + eoreq fp, ip, ip, ror #31 │ │ │ │ + eoreq r7, sp, r4, lsl r8 │ │ │ │ + eoreq pc, ip, r4, lsl r4 @ │ │ │ │ + eoreq r1, lr, r0, lsr #18 │ │ │ │ + ldrdeq r7, [sp], -r0 @ │ │ │ │ + ldrdeq pc, [ip], -r0 @ │ │ │ │ + mlaeq sp, r8, r1, r2 │ │ │ │ + eoreq r0, sp, ip, lsl sl │ │ │ │ + eoreq r7, sp, r4, lsr r7 │ │ │ │ + eoreq pc, ip, r4, lsr r3 @ │ │ │ │ + eoreq r7, sp, ip, lsl #14 │ │ │ │ + eoreq pc, ip, ip, lsl #6 │ │ │ │ + strdeq r0, [sp], -r4 @ │ │ │ │ + @ instruction: 0x002d76b8 │ │ │ │ + @ instruction: 0x002cf2b8 │ │ │ │ + andeq r0, r0, r7, lsl r1 │ │ │ │ + eoreq r1, lr, r8, asr #15 │ │ │ │ + eoreq r7, sp, r8, ror r6 │ │ │ │ + andeq r0, r0, sl, lsl r1 │ │ │ │ + eoreq pc, ip, r8, ror r2 @ │ │ │ │ + eoreq r2, sp, r4, lsl r1 │ │ │ │ + eoreq r7, sp, r4, asr r6 │ │ │ │ + eoreq pc, ip, r4, asr r2 @ │ │ │ │ + ldrdeq r0, [sp], -r4 @ │ │ │ │ + eoreq r7, sp, r8, ror #11 │ │ │ │ + eoreq pc, ip, r8, ror #3 │ │ │ │ + eoreq r7, sp, r4, asr #11 │ │ │ │ + eoreq pc, ip, r4, asr #3 │ │ │ │ + strdeq r2, [sp], -r0 @ │ │ │ │ + eoreq r7, sp, ip, asr r5 │ │ │ │ + eoreq pc, ip, ip, asr r1 @ │ │ │ │ + eoreq r2, sp, r4, asr r0 │ │ │ │ + strdeq r7, [sp], -r4 @ │ │ │ │ + strdeq pc, [ip], -r4 @ │ │ │ │ + eoreq lr, ip, r4, lsl #13 │ │ │ │ + mlaeq sp, r8, r4, r7 │ │ │ │ + mlaeq ip, r4, r0, pc @ │ │ │ │ + andeq r0, r0, r6, lsl #2 │ │ │ │ + eoreq r7, sp, r4, asr r4 │ │ │ │ + eoreq pc, ip, r0, asr r0 @ │ │ │ │ + eoreq lr, ip, r8, lsl #11 │ │ │ │ + mlaeq sp, ip, r3, r7 │ │ │ │ + mlaeq ip, r8, pc, lr @ │ │ │ │ + andeq r0, r0, r1, lsl #2 │ │ │ │ + eoreq r0, sp, r0, lsl #12 │ │ │ │ + eoreq r7, sp, r4, lsl r3 │ │ │ │ + eoreq lr, ip, r4, lsl pc │ │ │ │ + eoreq r7, sp, r8, ror #4 │ │ │ │ + eoreq lr, ip, r8, ror #28 │ │ │ │ + eoreq r1, lr, ip, lsr #6 │ │ │ │ + ldrdeq r7, [sp], -ip @ │ │ │ │ + ldrdeq lr, [ip], -ip @ │ │ │ │ + @ instruction: 0x002d1bb4 │ │ │ │ + eoreq r0, sp, ip, lsl #8 │ │ │ │ + eoreq r7, sp, r0, lsr #2 │ │ │ │ + eoreq lr, ip, r0, lsr #26 │ │ │ │ + eoreq r1, lr, r0, lsr r2 │ │ │ │ + eoreq r7, sp, r0, ror #1 │ │ │ │ + eoreq lr, ip, r0, ror #25 │ │ │ │ + eoreq r5, lr, r4, ror #24 │ │ │ │ + mlaeq sp, r0, r0, r7 │ │ │ │ + mlaeq ip, r0, ip, lr │ │ │ │ + eoreq lr, ip, r4, ror #3 │ │ │ │ + strdeq r6, [sp], -r8 @ │ │ │ │ + strdeq lr, [ip], -r4 @ │ │ │ │ + ldrdeq r1, [lr], -r4 @ │ │ │ │ + eoreq r6, sp, r4, lsl #31 │ │ │ │ + eoreq lr, ip, r4, lsl #23 │ │ │ │ + eoreq r0, sp, r4, lsl sl │ │ │ │ + eoreq r0, sp, r8, lsl #4 │ │ │ │ + eoreq r6, sp, r0, lsr #30 │ │ │ │ + eoreq lr, ip, r0, lsr #22 │ │ │ │ + ldrdeq r6, [sp], -r0 @ │ │ │ │ + ldrdeq lr, [ip], -r0 @ │ │ │ │ + andeq r0, r0, r3, lsr r1 │ │ │ │ + eoreq r6, sp, r8, ror lr │ │ │ │ + eoreq lr, ip, r8, ror sl │ │ │ │ + eoreq r6, sp, r8, ror #27 │ │ │ │ + eoreq lr, ip, r8, ror #19 │ │ │ │ + andeq r0, r0, r7, lsl #2 │ │ │ │ + eoreq pc, ip, ip, ror pc @ │ │ │ │ + mlaeq sp, r4, ip, r6 │ │ │ │ + mlaeq ip, r4, r8, lr │ │ │ │ + eoreq r0, lr, r0, lsr #27 │ │ │ │ + eoreq r6, sp, r0, asr ip │ │ │ │ + eoreq lr, ip, r0, asr r8 │ │ │ │ + eoreq r5, lr, r8, lsr #24 │ │ │ │ + andeq r0, r0, ip, ror #25 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + eoreq r6, sp, ip, ror #13 │ │ │ │ + eoreq lr, ip, ip, ror #5 │ │ │ │ + eoreq r5, sp, r0, lsl #18 │ │ │ │ + mlaeq sp, r4, r6, r6 │ │ │ │ + mlaeq ip, r4, r2, lr │ │ │ │ + eoreq r6, sp, r0, ror #12 │ │ │ │ + eoreq lr, ip, r0, ror #4 │ │ │ │ + eoreq r0, sp, ip, asr r0 │ │ │ │ + eoreq r6, sp, r0, lsl r6 │ │ │ │ + eoreq lr, ip, r0, lsl r2 │ │ │ │ + eoreq r6, sp, r8, ror #11 │ │ │ │ + eoreq lr, ip, r8, ror #3 │ │ │ │ + @ instruction: 0x002d65b0 │ │ │ │ + @ instruction: 0x002ce1b0 │ │ │ │ + ldrdeq pc, [ip], -r0 @ │ │ │ │ + mlaeq sp, r4, r4, r6 │ │ │ │ + mlaeq ip, r4, r0, lr │ │ │ │ + andeq r0, r0, sp, asr #2 │ │ │ │ + eoreq r6, sp, r8, asr #8 │ │ │ │ + eoreq lr, ip, r8, asr #32 │ │ │ │ + andeq r0, r0, r9, asr #2 │ │ │ │ + eoreq r6, sp, r4, lsr #8 │ │ │ │ + eoreq lr, ip, r0, lsr #32 │ │ │ │ + strdeq r0, [lr], -ip @ │ │ │ │ + eoreq r6, sp, ip, lsr #7 │ │ │ │ + andeq r0, r0, r3, asr #2 │ │ │ │ + eoreq sp, ip, ip, lsr #31 │ │ │ │ + mlaeq ip, r0, lr, pc @ │ │ │ │ + andeq r0, r0, ip, lsr #8 │ │ │ │ + eoreq r6, sp, r4, lsr #3 │ │ │ │ + eoreq sp, ip, r0, lsr #27 │ │ │ │ + mlaeq ip, r8, lr, lr │ │ │ │ + eoreq r6, sp, ip, asr r1 │ │ │ │ + eoreq sp, ip, ip, asr sp │ │ │ │ + eoreq pc, ip, ip, asr r3 @ │ │ │ │ + eoreq r6, sp, r4, ror r0 │ │ │ │ + eoreq sp, ip, r4, ror ip │ │ │ │ + eoreq r0, lr, r0, lsl #3 │ │ │ │ + eoreq r6, sp, r0, lsr r0 │ │ │ │ + andeq r0, r0, r7, lsr r1 │ │ │ │ + eoreq sp, ip, r0, lsr ip │ │ │ │ + strdeq r4, [lr], -r4 @ │ │ │ │ + eoreq r0, lr, r4, ror r0 │ │ │ │ + eoreq r5, sp, r4, lsr #30 │ │ │ │ + eoreq sp, ip, r4, lsr #22 │ │ │ │ + strdeq r4, [lr], -ip @ │ │ │ │ + @ instruction: 0x002cf1b0 │ │ │ │ + eoreq r5, sp, r4, asr #29 │ │ │ │ + eoreq sp, ip, r4, asr #21 │ │ │ │ + andeq r0, r0, fp, lsl #2 │ │ │ │ + eoreq pc, ip, r4, asr #2 │ │ │ │ + eoreq r5, sp, r8, asr lr │ │ │ │ + eoreq sp, ip, r8, asr sl │ │ │ │ + andeq r0, r0, pc, lsl r1 │ │ │ │ + eoreq r5, sp, ip, lsl lr │ │ │ │ + eoreq sp, ip, ip, lsl sl │ │ │ │ + mlaeq ip, ip, r5, sl │ │ │ │ + eoreq r5, sp, ip, lsr #27 │ │ │ │ + eoreq sp, ip, ip, lsr #19 │ │ │ │ + eoreq pc, sp, r8, lsl #29 │ │ │ │ + eoreq r5, sp, r8, lsr sp │ │ │ │ + eoreq sp, ip, r8, lsr r9 │ │ │ │ + eoreq r0, sp, ip, asr #16 │ │ │ │ + eoreq lr, ip, r4, lsl #31 │ │ │ │ + mlaeq sp, ip, ip, r5 │ │ │ │ + mlaeq ip, ip, r8, sp │ │ │ │ + eoreq r5, sp, r4, ror ip │ │ │ │ + eoreq sp, ip, r4, ror r8 │ │ │ │ + eoreq r5, sp, r0, lsr ip │ │ │ │ + eoreq sp, ip, r0, lsr r8 │ │ │ │ + @ instruction: 0x002d5bb4 │ │ │ │ + @ instruction: 0x002cd7b4 │ │ │ │ + eoreq pc, sp, r8, ror ip @ │ │ │ │ + eoreq r5, sp, r8, lsr #22 │ │ │ │ + eoreq sp, ip, r8, lsr #14 │ │ │ │ + eoreq r0, sp, r0, lsl #10 │ │ │ │ + eoreq lr, ip, r8, asr sp │ │ │ │ + eoreq r5, sp, ip, ror #20 │ │ │ │ + eoreq sp, ip, ip, ror #12 │ │ │ │ + eoreq pc, sp, ip, ror fp @ │ │ │ │ + eoreq r5, sp, ip, lsr #20 │ │ │ │ + eoreq sp, ip, ip, lsr #12 │ │ │ │ + @ instruction: 0x002e45b0 │ │ │ │ + andeq r0, r0, ip, lsl #24 │ │ │ │ + eoreq lr, ip, r8, lsl #25 │ │ │ │ + andeq r0, r0, r8, ror #9 │ │ │ │ + mlaeq sp, ip, r9, r5 │ │ │ │ + mlaeq ip, ip, r5, sp │ │ │ │ + andeq r0, r0, r3, ror #2 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ mov r0, r8 │ │ │ │ bl 50138 │ │ │ │ subs r3, r0, #0 │ │ │ │ - blt 130cdc │ │ │ │ + blt 1310e8 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ - beq 12f8f8 │ │ │ │ - ldr r3, [pc, #644] @ 130ea8 │ │ │ │ + beq 130fa4 │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 130cbc │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 131120 │ │ │ │ + ldr r3, [pc, #-76] @ 130c78 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 130c48 │ │ │ │ - ldr r3, [pc, #624] @ 130eac │ │ │ │ + beq 130ce8 │ │ │ │ + ldr r3, [pc, #-344] @ 130b84 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 130d04 │ │ │ │ - ldr r4, [r8, #12] │ │ │ │ - ands r5, r4, #1 │ │ │ │ - bne 130c98 │ │ │ │ + bne 131068 │ │ │ │ + ldr r5, [r8, #12] │ │ │ │ + tst r5, #1 │ │ │ │ + bne 130f8c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 130c70 │ │ │ │ + beq 130d10 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 130cc8 │ │ │ │ - cmp r4, #46 @ 0x2e │ │ │ │ - bne 12de1c │ │ │ │ + beq 130f98 │ │ │ │ + mov r0, #0 │ │ │ │ + bl 4fbb0 │ │ │ │ + subs r4, r0, #0 │ │ │ │ + beq 130f58 │ │ │ │ + add r3, sl, #4096 @ 0x1000 │ │ │ │ + ldr r1, [r3, #3040] @ 0xbe0 │ │ │ │ + bl 50270 │ │ │ │ + cmp r0, #0 │ │ │ │ + blt 130f20 │ │ │ │ + ldr r3, [pc, #-560] @ 130b0c │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r1, [r3] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 130ed0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 4ffb8 │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + mov r6, r0 │ │ │ │ + beq 130d70 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r4] │ │ │ │ + beq 130f80 │ │ │ │ + cmp r6, #0 │ │ │ │ + beq 130e1c │ │ │ │ + ldr r3, [pc, #-624] @ 130b10 │ │ │ │ + ldr r0, [r6, #4] │ │ │ │ + ldr r1, [r7, r3] │ │ │ │ + cmp r0, r1 │ │ │ │ + bne 130e58 │ │ │ │ + mov r0, r5 │ │ │ │ + bl aaa68 │ │ │ │ + mov r1, r0 │ │ │ │ + mov r4, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 4fc88 │ │ │ │ + ldr r3, [r6] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + mov r5, r0 │ │ │ │ + beq 130dc4 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r6] │ │ │ │ + beq 130e4c │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 135f6c │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 130de8 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r4] │ │ │ │ + beq 130e9c │ │ │ │ + cmp r5, #0 │ │ │ │ + blt 130ea8 │ │ │ │ + and r5, r5, #255 @ 0xff │ │ │ │ + cmp r5, #0 │ │ │ │ + beq 12e8f4 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 135ee4 │ │ │ │ + beq 135f90 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ - mov r0, r4 │ │ │ │ - bl a4704 │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 130cbc │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - beq 130cc8 │ │ │ │ - mov r0, r4 │ │ │ │ + b 12baa4 │ │ │ │ + ldr r3, [pc, #-444] @ 130c68 │ │ │ │ + ldr r1, [pc, #-788] @ 130b14 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #-792] @ 130b18 │ │ │ │ + ldr r2, [pc, #-732] @ 130b58 │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl b6f00 │ │ │ │ + mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - b 12de1c │ │ │ │ - mov r0, r8 │ │ │ │ + b 12be50 │ │ │ │ + mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - cmp r5, #0 │ │ │ │ - beq 130c70 │ │ │ │ - b 130cbc │ │ │ │ - ldr r3, [pc, #1044] @ 1310f8 │ │ │ │ - ldr r1, [pc, #660] @ 130f7c │ │ │ │ + b 130dc4 │ │ │ │ + bl 502d0 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 130d8c │ │ │ │ + ldr r3, [pc, #-516] @ 130c68 │ │ │ │ + ldr r0, [pc, #-852] @ 130b1c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #656] @ 130f80 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r6, [sp, #4] │ │ │ │ + ldr r1, [pc, #-864] @ 130b20 │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r0, [sp] │ │ │ │ + ldr r0, [pc, #-872] @ 130b24 │ │ │ │ + ldr r2, [pc, #-824] @ 130b58 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl d8818 │ │ │ │ + b 130e40 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 130de8 │ │ │ │ + ldr r3, [pc, #-584] @ 130c68 │ │ │ │ + ldr r1, [pc, #-908] @ 130b28 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #-912] @ 130b2c │ │ │ │ + ldr r2, [pc, #-872] @ 130b58 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #213 @ 0xd5 │ │ │ │ bl b6f00 │ │ │ │ - b 12fb3c │ │ │ │ - ldr r3, [pc, #1004] @ 1310f8 │ │ │ │ - ldr r0, [pc, #628] @ 130f84 │ │ │ │ + b 12be50 │ │ │ │ + mov r0, r5 │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 578f8 │ │ │ │ + ldr r3, [pc, #-648] @ 130c60 │ │ │ │ + ldr r1, [pc, #-956] @ 130b30 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3] │ │ │ │ + bl 4fe14 │ │ │ │ + ldr r3, [pc, #-664] @ 130c68 │ │ │ │ + ldr r1, [pc, #-976] @ 130b34 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #-980] @ 130b38 │ │ │ │ + ldr r2, [pc, #-952] @ 130b58 │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ + bl b6f00 │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [pc, #-704] @ 130c68 │ │ │ │ + ldr r1, [pc, #-1008] @ 130b3c │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #-1012] @ 130b40 │ │ │ │ + ldr r2, [pc, #-992] @ 130b58 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #616] @ 130f88 │ │ │ │ - stm sp, {r0, r8} │ │ │ │ - ldr r0, [pc, #612] @ 130f8c │ │ │ │ - ldr r2, [pc, #612] @ 130f90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl d8818 │ │ │ │ - b 12be24 │ │ │ │ - bl 50048 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 130c00 │ │ │ │ - ldr r3, [pc, #940] @ 1310f8 │ │ │ │ - ldr r1, [pc, #580] @ 130f94 │ │ │ │ + bl b6f00 │ │ │ │ + mov r0, r5 │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 578f8 │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [pc, #-760] @ 130c68 │ │ │ │ + ldr r1, [pc, #-1056] @ 130b44 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #576] @ 130f98 │ │ │ │ + ldr r0, [pc, #-1060] @ 130b48 │ │ │ │ + ldr r2, [pc, #-1048] @ 130b58 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #408 @ 0x198 │ │ │ │ bl b6f00 │ │ │ │ - b 12fb3c │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ + b 130e40 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 130d70 │ │ │ │ + mov r0, r5 │ │ │ │ + bl a4704 │ │ │ │ + b 130cf4 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 130d10 │ │ │ │ + ldr r3, [r8] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 130fc0 │ │ │ │ + sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 130dbc │ │ │ │ + str r3, [r8] │ │ │ │ + beq 13109c │ │ │ │ + mov r0, r5 │ │ │ │ + bl 12afec │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 130d9c │ │ │ │ + mov r4, r0 │ │ │ │ + beq 130fe8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - bne 130d9c │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + beq 1310a8 │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 1310c0 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + cmp r4, r3 │ │ │ │ + ldr r3, [r4] │ │ │ │ + beq 131044 │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + ldr r5, [r4, #12] │ │ │ │ + beq 13101c │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r4] │ │ │ │ + beq 1310b4 │ │ │ │ + cmp r5, #14 │ │ │ │ + bne 12e8f4 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 135ec0 │ │ │ │ + beq 135f24 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - b 130d78 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 12de1c │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - b 12de1c │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - b 12f8d4 │ │ │ │ - ldr r3, [r6] │ │ │ │ + b 12baa4 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 130e10 │ │ │ │ + beq 131024 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - str r3, [r6] │ │ │ │ - bne 130e10 │ │ │ │ - mov r0, r6 │ │ │ │ + str r3, [r4] │ │ │ │ + bne 131024 │ │ │ │ + mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 131024 │ │ │ │ + ldr r3, [pc, #-1032] @ 130c68 │ │ │ │ + ldr r0, [pc, #-1320] @ 130b4c │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r1, [pc, #-1332] @ 130b50 │ │ │ │ + stm sp, {r0, r8} │ │ │ │ + ldr r0, [pc, #-1336] @ 130b54 │ │ │ │ + ldr r2, [pc, #-1336] @ 130b58 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl d8818 │ │ │ │ + b 12be50 │ │ │ │ mov r0, r8 │ │ │ │ - bl 50138 │ │ │ │ - cmp r0, #0 │ │ │ │ - blt 131148 │ │ │ │ - and r0, r0, #255 @ 0xff │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 12f8f8 │ │ │ │ - ldr r3, [pc, #116] @ 130ea8 │ │ │ │ - ldr r2, [r8, #4] │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 130fc0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 130fe8 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 13101c │ │ │ │ + ldr r3, [pc, #-1120] @ 130c68 │ │ │ │ + ldr r1, [pc, #-1392] @ 130b5c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #-1396] @ 130b60 │ │ │ │ + ldr r2, [pc, #-1396] @ 130b64 │ │ │ │ ldr r3, [r3] │ │ │ │ - cmp r3, r2 │ │ │ │ - beq 130e58 │ │ │ │ - ldr r3, [pc, #96] @ 130eac │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl b6f00 │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [pc, #-1160] @ 130c68 │ │ │ │ + ldr r1, [pc, #-1420] @ 130b68 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #-1424] @ 130b6c │ │ │ │ ldr r3, [r3] │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 131170 │ │ │ │ - ldr r4, [r8, #12] │ │ │ │ - ands r5, r4, #1 │ │ │ │ - bne 131110 │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 130e80 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - beq 131134 │ │ │ │ - cmp r4, #46 @ 0x2e │ │ │ │ - bne 12de1c │ │ │ │ - ldr r4, [sl, #796] @ 0x31c │ │ │ │ - cmp r4, #0 │ │ │ │ - beq 135cec │ │ │ │ - ldr r3, [r4] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - addne r3, r3, #1 │ │ │ │ - strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, lsr #8 │ │ │ │ - andeq r0, r0, r0, asr #12 │ │ │ │ - eoreq r1, sp, r4, lsl #20 │ │ │ │ - eoreq r6, sp, r4, lsr #29 │ │ │ │ - eoreq lr, ip, r4, lsr #21 │ │ │ │ - eoreq lr, ip, r4, lsr r0 │ │ │ │ - eoreq r6, sp, r8, asr #28 │ │ │ │ - eoreq lr, ip, r4, asr #20 │ │ │ │ - andeq r0, r0, r6, lsl #2 │ │ │ │ - strdeq r1, [sp], -ip @ │ │ │ │ - strdeq r6, [sp], -ip @ │ │ │ │ - strdeq lr, [ip], -ip @ │ │ │ │ - andeq r0, r0, r5, lsr #2 │ │ │ │ - eoreq r6, sp, ip, ror #25 │ │ │ │ - eoreq lr, ip, ip, ror #17 │ │ │ │ - andeq r0, r0, fp, lsr #2 │ │ │ │ - strdeq pc, [ip], -r4 @ │ │ │ │ - @ instruction: 0x002d6cb8 │ │ │ │ - @ instruction: 0x002ce8b8 │ │ │ │ - eoreq r6, sp, r0, ror #24 │ │ │ │ - eoreq lr, ip, r0, ror #16 │ │ │ │ - eoreq pc, ip, r4, lsl #17 │ │ │ │ - eoreq r6, sp, r8, asr #22 │ │ │ │ - eoreq lr, ip, r8, asr #14 │ │ │ │ - andeq r0, r0, sp, lsr #2 │ │ │ │ - eoreq pc, ip, r0, ror #15 │ │ │ │ - eoreq r6, sp, r4, lsr #21 │ │ │ │ - eoreq lr, ip, r4, lsr #13 │ │ │ │ - eoreq r6, sp, r0, ror sl │ │ │ │ - eoreq lr, ip, r0, ror r6 │ │ │ │ - eoreq r6, sp, r4, ror #14 │ │ │ │ - eoreq lr, ip, r4, ror #6 │ │ │ │ - andeq r0, r0, r1, lsr #3 │ │ │ │ - eoreq r0, lr, r0, lsr r7 │ │ │ │ - eoreq r1, sp, r8, lsl #10 │ │ │ │ - eoreq lr, ip, r4, ror #3 │ │ │ │ - eoreq r6, sp, r4, ror #11 │ │ │ │ - eoreq pc, ip, r0, asr r8 @ │ │ │ │ - eoreq r6, sp, r4, ror #10 │ │ │ │ - eoreq lr, ip, r4, ror #2 │ │ │ │ - muleq r0, lr, r1 │ │ │ │ - eoreq r0, sp, r0, lsl #30 │ │ │ │ - eoreq r0, lr, r0, ror r6 │ │ │ │ - eoreq r6, sp, r4, lsr #10 │ │ │ │ - eoreq lr, ip, r4, lsr #2 │ │ │ │ - mlaeq ip, ip, r7, pc @ │ │ │ │ - @ instruction: 0x002d64b0 │ │ │ │ - strheq lr, [ip], -r0 @ │ │ │ │ - eoreq r0, lr, r0, asr #11 │ │ │ │ - eoreq r6, sp, r0, ror r4 │ │ │ │ - eoreq lr, ip, r0, ror r0 │ │ │ │ - eoreq r0, sp, ip, lsr r0 │ │ │ │ - strdeq r6, [sp], -r8 @ │ │ │ │ - strdeq sp, [ip], -r8 @ │ │ │ │ - strdeq lr, [ip], -ip @ │ │ │ │ - eoreq r6, sp, r0, asr #5 │ │ │ │ - eoreq sp, ip, r0, asr #29 │ │ │ │ - muleq r0, fp, r1 │ │ │ │ - mlaeq sp, r0, r2, r6 │ │ │ │ - mlaeq ip, r0, lr, sp │ │ │ │ - eoreq r5, sp, ip, lsl #29 │ │ │ │ - eoreq sp, ip, ip, lsl #21 │ │ │ │ - mlaeq ip, r0, fp, lr │ │ │ │ - eoreq r5, sp, r4, asr lr │ │ │ │ - eoreq sp, ip, r4, asr sl │ │ │ │ - eoreq pc, ip, r8, asr #1 │ │ │ │ - ldrdeq r5, [sp], -ip @ │ │ │ │ - ldrdeq sp, [ip], -ip @ │ │ │ │ - muleq r0, r2, r1 │ │ │ │ - eoreq r5, sp, r4, lsr #27 │ │ │ │ - eoreq sp, ip, r0, lsr #19 │ │ │ │ - eoreq r5, sp, r8, ror #20 │ │ │ │ - eoreq sp, ip, r8, ror #12 │ │ │ │ - eoreq r5, sp, r0, lsr sl │ │ │ │ - eoreq sp, ip, r0, lsr r6 │ │ │ │ - eoreq r5, sp, r8, ror #19 │ │ │ │ - eoreq sp, ip, r8, ror #11 │ │ │ │ - eoreq r5, sp, r4, lsl #19 │ │ │ │ - eoreq sp, ip, r4, lsl #11 │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ - eoreq pc, sp, r8, asr sl @ │ │ │ │ - eoreq r5, sp, r8, lsl #18 │ │ │ │ - eoreq sp, ip, r8, lsl #10 │ │ │ │ - eoreq r0, sp, r0, ror #5 │ │ │ │ - eoreq lr, ip, r8, asr fp │ │ │ │ - eoreq r5, sp, ip, ror #16 │ │ │ │ - eoreq sp, ip, ip, ror #8 │ │ │ │ - andeq r0, r0, r7, lsl #3 │ │ │ │ - eoreq r5, sp, ip, lsr #16 │ │ │ │ - eoreq pc, sp, r8, ror r9 @ │ │ │ │ - @ instruction: 0x002e43b4 │ │ │ │ - eoreq sp, ip, ip, lsr #8 │ │ │ │ - eoreq lr, ip, r8, lsr #21 │ │ │ │ - @ instruction: 0x002d57bc │ │ │ │ - @ instruction: 0x002cd3bc │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - eoreq r5, sp, r4, ror #13 │ │ │ │ - eoreq sp, ip, r4, ror #5 │ │ │ │ - andeq r0, r0, pc, ror r1 │ │ │ │ - strheq r0, [sp], -r0 @ │ │ │ │ - eoreq r5, sp, r4, ror r6 │ │ │ │ - eoreq sp, ip, r4, ror r2 │ │ │ │ - eoreq r5, sp, ip, lsl r6 │ │ │ │ - eoreq sp, ip, ip, lsl r2 │ │ │ │ - andeq r0, r0, ip, lsl #19 │ │ │ │ - mlaeq sp, r0, r5, r5 │ │ │ │ - mlaeq ip, r0, r1, sp │ │ │ │ - eoreq r5, sp, r4, asr r5 │ │ │ │ - eoreq sp, ip, r0, asr r1 │ │ │ │ - ldrdeq r5, [sp], -r8 @ │ │ │ │ - ldrdeq sp, [ip], -r4 @ │ │ │ │ - eoreq r5, sp, ip, ror #8 │ │ │ │ - eoreq sp, ip, ip, rrx │ │ │ │ - andeq r0, r0, pc, lsl #3 │ │ │ │ - eoreq lr, ip, r8, lsl #13 │ │ │ │ - mlaeq sp, ip, r3, r5 │ │ │ │ - mlaeq ip, ip, pc, ip @ │ │ │ │ - andeq r0, r0, fp, lsl #3 │ │ │ │ - eoreq lr, ip, r4, asr #28 │ │ │ │ - eoreq pc, sp, r8, lsr #9 │ │ │ │ - eoreq r5, sp, ip, asr r3 │ │ │ │ - eoreq ip, ip, ip, asr pc │ │ │ │ - eoreq r5, sp, r0, lsr r3 │ │ │ │ - eoreq ip, ip, ip, lsr #30 │ │ │ │ - strdeq pc, [sp], -r0 @ │ │ │ │ - eoreq r5, sp, r0, lsr #5 │ │ │ │ - eoreq ip, ip, r0, lsr #29 │ │ │ │ - eoreq lr, ip, ip, lsl #26 │ │ │ │ - ldrdeq lr, [ip], -r0 @ │ │ │ │ - eoreq r5, sp, r8, ror #3 │ │ │ │ - eoreq ip, ip, r8, ror #27 │ │ │ │ - strdeq pc, [sp], -r4 @ │ │ │ │ - eoreq r5, sp, r4, lsr #3 │ │ │ │ - eoreq ip, ip, r4, lsr #27 │ │ │ │ - @ instruction: 0x002e45b0 │ │ │ │ - andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq lr, ip, r0, lsl #8 │ │ │ │ - eoreq r5, sp, r8, lsl r1 │ │ │ │ - eoreq ip, ip, r8, lsl sp │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, lsr #8 │ │ │ │ - ldrdeq r4, [sp], -ip @ │ │ │ │ - ldrdeq ip, [ip], -ip @ │ │ │ │ - eoreq sp, ip, r0, ror #25 │ │ │ │ - eoreq r4, sp, r4, lsr #31 │ │ │ │ - eoreq ip, ip, r4, lsr #23 │ │ │ │ - andeq r0, r0, r9, ror r1 │ │ │ │ - andeq r0, r0, r8, ror #9 │ │ │ │ - mlaeq sp, ip, r0, pc @ │ │ │ │ - eoreq r4, sp, ip, asr #30 │ │ │ │ - andeq r0, r0, r7, ror r1 │ │ │ │ - eoreq ip, ip, ip, asr #22 │ │ │ │ - eoreq r4, lr, r4, lsl #8 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r2, #213 @ 0xd5 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl b6f00 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 578f8 │ │ │ │ + b 12be50 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 130cbc │ │ │ │ + mov r0, r6 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 1308fc │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 13092c │ │ │ │ + ldr r3, [pc, #-1252] @ 130c68 │ │ │ │ + ldr r2, [pc, #-1504] @ 130b70 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r1, [pc, #-1508] @ 130b74 │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [pc, #-1516] @ 130b78 │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r0, [pc, #-1520] @ 130b7c │ │ │ │ + ldr r3, [pc, #-1520] @ 130b80 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl f47c4 │ │ │ │ + b 12cd28 │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 1311a0 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 1313e0 │ │ │ │ + ldr r3, [r6] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 1311bc │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r6] │ │ │ │ + beq 1313ec │ │ │ │ + sub r3, fp, #14 │ │ │ │ + bics r3, r3, #2 │ │ │ │ + bne 131204 │ │ │ │ + ldr r3, [r8] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 1311e4 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r8] │ │ │ │ + beq 1313f8 │ │ │ │ + ldr r4, [sl, #796] @ 0x31c │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 1357f8 │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + addne r3, r3, #1 │ │ │ │ + strne r3, [r4] │ │ │ │ + b 12baa4 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 50138 │ │ │ │ + subs r3, r0, #0 │ │ │ │ + blt 131368 │ │ │ │ + and r3, r3, #255 @ 0xff │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 1312f8 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 1312ec │ │ │ │ + ldr r3, [pc, #-1468] @ 130c78 │ │ │ │ + ldr r2, [r8, #4] │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + cmp r3, r2 │ │ │ │ + beq 131258 │ │ │ │ + ldr r3, [pc, #-1736] @ 130b84 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + cmp r3, r2 │ │ │ │ + bne 1313a0 │ │ │ │ + ldr r4, [r8, #12] │ │ │ │ + ands r5, r4, #1 │ │ │ │ + bne 1312a8 │ │ │ │ + ldr r3, [r8] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 131280 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r8] │ │ │ │ + beq 1312d8 │ │ │ │ + cmp r4, #24 │ │ │ │ + beq 12e8f4 │ │ │ │ + ldr r4, [sl, #796] @ 0x31c │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 136020 │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + addne r3, r3, #1 │ │ │ │ + strne r3, [r4] │ │ │ │ + b 12baa4 │ │ │ │ mov r0, r4 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 130cbc │ │ │ │ + beq 1312cc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - bne 130cbc │ │ │ │ + beq 1312d8 │ │ │ │ + mov r0, r4 │ │ │ │ + bl a4764 │ │ │ │ + b 131288 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - beq 130e80 │ │ │ │ - b 130cbc │ │ │ │ - ldr r3, [pc, #-88] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-440] @ 130f9c │ │ │ │ + beq 131280 │ │ │ │ + b 1312cc │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + b 13122c │ │ │ │ + ldr r3, [r8] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 131314 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r8] │ │ │ │ + beq 1313d4 │ │ │ │ + cmp fp, #46 @ 0x2e │ │ │ │ + beq 131330 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 13135c │ │ │ │ + cmp fp, #18 │ │ │ │ + bne 12e8f4 │ │ │ │ + ldr r4, [sl, #796] @ 0x31c │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 135ffc │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + addne r3, r3, #1 │ │ │ │ + strne r3, [r4] │ │ │ │ + b 12baa4 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 12e8f4 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + b 12e8f4 │ │ │ │ + ldr r3, [pc, #-1800] @ 130c68 │ │ │ │ + ldr r1, [pc, #-2028] @ 130b88 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-444] @ 130fa0 │ │ │ │ + ldr r0, [pc, #-2032] @ 130b8c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ mov r2, #213 @ 0xd5 │ │ │ │ + add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 12fb3c │ │ │ │ - ldr r3, [pc, #-128] @ 1310f8 │ │ │ │ - ldr r0, [pc, #-472] @ 130fa4 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 578f8 │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [pc, #-1856] @ 130c68 │ │ │ │ + ldr r0, [pc, #-2076] @ 130b90 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #-484] @ 130fa8 │ │ │ │ + ldr r1, [pc, #-2088] @ 130b94 │ │ │ │ stm sp, {r0, r8} │ │ │ │ - ldr r0, [pc, #-488] @ 130fac │ │ │ │ - mov r2, #404 @ 0x194 │ │ │ │ + ldr r0, [pc, #-2092] @ 130b98 │ │ │ │ + mov r2, #320 @ 0x140 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 12be24 │ │ │ │ + b 12be50 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 131314 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 1311a0 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 130bb4 │ │ │ │ + b 1311bc │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 130be0 │ │ │ │ + b 1311e4 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + bl aefd4 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 131184 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + ldr r2, [r3] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 1346a4 │ │ │ │ + ldr r1, [r2, #28] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + cmp r1, #1 │ │ │ │ + beq 131144 │ │ │ │ + tst r0, #1 │ │ │ │ + beq 12f7b8 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + bl aefd4 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 1308e0 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + ldr r2, [r3] │ │ │ │ + cmp r2, #0 │ │ │ │ + ldrne r0, [r5, #12] │ │ │ │ + bne 12f7c4 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #-284] @ 1310c8 │ │ │ │ - ldr r1, [pc, #-568] @ 130fb0 │ │ │ │ + ldr r3, [pc, #-2088] @ 130c60 │ │ │ │ + ldr r1, [pc, #-2288] @ 130b9c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #-260] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-588] @ 130fb4 │ │ │ │ + ldr r3, [pc, #-2104] @ 130c68 │ │ │ │ + ldr r1, [pc, #-2308] @ 130ba0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-592] @ 130fb8 │ │ │ │ - ldr r2, [pc, #-592] @ 130fbc │ │ │ │ + ldr r0, [pc, #-2312] @ 130ba4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ + mov r2, #336 @ 0x150 │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r8 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - b 1307b0 │ │ │ │ - ldr r3, [pc, #-320] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-636] @ 130fc0 │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [pc, #-2144] @ 130c68 │ │ │ │ + ldr r2, [pc, #-2340] @ 130ba8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-640] @ 130fc4 │ │ │ │ + ldr r1, [pc, #-2344] @ 130bac │ │ │ │ ldr r3, [r3] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [pc, #-2352] @ 130bb0 │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r0, [pc, #-2356] @ 130bb4 │ │ │ │ + ldr r3, [pc, #-2356] @ 130bb8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r2, #213 @ 0xd5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ - b 130a10 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1307e0 │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 131914 │ │ │ │ - mov r0, r5 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - bl 12afc0 │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - mov r9, r0 │ │ │ │ - beq 1312a0 │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 131928 │ │ │ │ - cmp r9, #0 │ │ │ │ - beq 1318ec │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - cmp r9, r2 │ │ │ │ - beq 1318a8 │ │ │ │ - ldr r4, [r9, #12] │ │ │ │ - tst r4, #1 │ │ │ │ - bne 131988 │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - ldr r5, [r2] │ │ │ │ - cmp r5, #0 │ │ │ │ - beq 131938 │ │ │ │ - mov r0, r4 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - bl aaa68 │ │ │ │ - mov r4, r0 │ │ │ │ - mov r1, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fc88 │ │ │ │ - cmp r4, #0 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - mov r5, r0 │ │ │ │ - beq 135fe0 │ │ │ │ - ldr r2, [r4] │ │ │ │ - cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 131328 │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r2, [r4] │ │ │ │ - bne 131328 │ │ │ │ - mov r0, r4 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmp r5, #0 │ │ │ │ - blt 1319b8 │ │ │ │ - and r5, r5, #255 @ 0xff │ │ │ │ - cmp r5, #0 │ │ │ │ - bne 1318a8 │ │ │ │ - ldr r4, [r9, #16] │ │ │ │ - cmp r4, #0 │ │ │ │ - beq 136004 │ │ │ │ - ldr r2, [r4] │ │ │ │ - cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - addne r2, r2, #1 │ │ │ │ - strne r2, [r4] │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - cmp r4, r2 │ │ │ │ - beq 1319e8 │ │ │ │ - ldr r5, [r9, #12] │ │ │ │ - cmp r5, #22 │ │ │ │ - bne 131850 │ │ │ │ - ldr r6, [r4, #12] │ │ │ │ - tst r6, #1 │ │ │ │ - bne 13183c │ │ │ │ - ldr r2, [r3] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 1317e4 │ │ │ │ - ldr r8, [r2, #332] @ 0x14c │ │ │ │ - cmp r8, #1 │ │ │ │ - beq 13178c │ │ │ │ - tst r8, #1 │ │ │ │ - bne 131710 │ │ │ │ - ldr fp, [r2, #312] @ 0x138 │ │ │ │ - cmp fp, #1 │ │ │ │ - beq 1316b0 │ │ │ │ - tst fp, #1 │ │ │ │ - bne 13169c │ │ │ │ - mov r0, #0 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - bl 4fbb0 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - subs r5, r0, #0 │ │ │ │ - beq 13164c │ │ │ │ - mov r0, r8 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - bl aaa68 │ │ │ │ - mov r1, r0 │ │ │ │ - mov r8, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 50270 │ │ │ │ - cmp r8, #0 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - mov r1, r0 │ │ │ │ - beq 135f98 │ │ │ │ - ldr r2, [r8] │ │ │ │ - cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 131410 │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r2, [r8] │ │ │ │ - beq 13199c │ │ │ │ - cmp r1, #0 │ │ │ │ - blt 1315e8 │ │ │ │ - mov r0, fp │ │ │ │ - str r3, [sp, #12] │ │ │ │ - bl aaa68 │ │ │ │ - mov r8, r0 │ │ │ │ - mov r1, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 50270 │ │ │ │ - cmp r8, #0 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - mov fp, r0 │ │ │ │ - beq 135f74 │ │ │ │ - ldr r2, [r8] │ │ │ │ - cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 131460 │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r2, [r8] │ │ │ │ - beq 131638 │ │ │ │ - cmp fp, #0 │ │ │ │ - blt 1315a0 │ │ │ │ - mov r0, r6 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - bl aaa68 │ │ │ │ - mov r1, r0 │ │ │ │ - mov r6, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fc88 │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - mov r8, r0 │ │ │ │ - beq 1314b4 │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r2, [r5] │ │ │ │ - bne 1314b4 │ │ │ │ - mov r0, r5 │ │ │ │ + bl f47c4 │ │ │ │ + b 12cd28 │ │ │ │ + mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmp r6, #0 │ │ │ │ - beq 135f2c │ │ │ │ - ldr r2, [r6] │ │ │ │ - cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1314e8 │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r2, [r6] │ │ │ │ - bne 1314e8 │ │ │ │ - mov r0, r6 │ │ │ │ - str r3, [sp, #12] │ │ │ │ + b 12e074 │ │ │ │ + mov r0, r1 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12fcf8 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + bl aefd4 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 12deec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - cmp r8, #0 │ │ │ │ - blt 131568 │ │ │ │ - and r8, r8, #255 @ 0xff │ │ │ │ - cmp r8, #0 │ │ │ │ - ldreq r5, [r9, #12] │ │ │ │ - beq 131850 │ │ │ │ - ldr r3, [r9] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 1315b4 │ │ │ │ + ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 131524 │ │ │ │ + beq 131550 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - str r3, [r9] │ │ │ │ - bne 131524 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [r4] │ │ │ │ + str r3, [r5] │ │ │ │ + beq 13166c │ │ │ │ + ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 131548 │ │ │ │ + beq 13156c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - str r3, [r4] │ │ │ │ - bne 131548 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + str r3, [r6] │ │ │ │ + beq 1315c0 │ │ │ │ + ldr r3, [r8] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 131588 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r8] │ │ │ │ + beq 1315a8 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 135f50 │ │ │ │ + beq 135aa4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ - ldr r3, [pc, #-1144] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-1452] @ 130fc8 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1456] @ 130fcc │ │ │ │ - ldr r2, [pc, #-1432] @ 130fe8 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #-1200] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-1500] @ 130fd0 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1504] @ 130fd4 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #-1492] @ 130fe8 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #-1272] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-1564] @ 130fd8 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1568] @ 130fdc │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #-1564] @ 130fe8 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl a4764 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ + b 12baa4 │ │ │ │ mov r0, r8 │ │ │ │ - str r3, [sp, #12] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - b 131460 │ │ │ │ - ldr r3, [pc, #-1372] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-1656] @ 130fe0 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1660] @ 130fe4 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #-1664] @ 130fe8 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r8 │ │ │ │ - bl a4764 │ │ │ │ + b 131588 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, fp │ │ │ │ - str r3, [sp, #12] │ │ │ │ - bl a4704 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - b 1313b0 │ │ │ │ - ldr r3, [pc, #-1472] @ 1310f8 │ │ │ │ - ldr r2, [pc, #-1744] @ 130fec │ │ │ │ + b 131534 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 13156c │ │ │ │ + ldr r3, [pc, #-2412] @ 130c68 │ │ │ │ + ldr r2, [pc, #-2588] @ 130bbc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-1748] @ 130ff0 │ │ │ │ + ldr r1, [pc, #-2592] @ 130bc0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #-1736] @ 131008 │ │ │ │ + ldr r3, [pc, #-2580] @ 130bd8 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #-1764] @ 130ff4 │ │ │ │ - ldr r3, [pc, #-1764] @ 130ff8 │ │ │ │ + ldr r0, [pc, #-2608] @ 130bc4 │ │ │ │ + ldr r3, [pc, #-2608] @ 130bc8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r8 │ │ │ │ + b 12cd28 │ │ │ │ + mov r0, fp │ │ │ │ bl a4764 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r8 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - bl a4704 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - ldr r2, [r3] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 13139c │ │ │ │ - mov r0, r9 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r4 │ │ │ │ + mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ - bl a4764 │ │ │ │ + bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ - bl a4764 │ │ │ │ - ldr r3, [pc, #-1676] @ 1310c8 │ │ │ │ - ldr r1, [pc, #-1884] @ 130ffc │ │ │ │ + bl 578f8 │ │ │ │ + ldr r3, [pc, #-2516] @ 130c60 │ │ │ │ + ldr r1, [pc, #-2668] @ 130bcc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #-1652] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-1904] @ 131000 │ │ │ │ + ldr r3, [pc, #-2532] @ 130c68 │ │ │ │ + ldr r1, [pc, #-2688] @ 130bd0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1908] @ 131004 │ │ │ │ - ldr r2, [pc, #-1908] @ 131008 │ │ │ │ + ldr r0, [pc, #-2692] @ 130bd4 │ │ │ │ + ldr r2, [pc, #-2692] @ 130bd8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #-1692] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-1932] @ 13100c │ │ │ │ - ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #-1912] @ 131028 │ │ │ │ - ldr r2, [r2] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r2, [pc, #-1952] @ 131010 │ │ │ │ - ldr r3, [pc, #-1952] @ 131014 │ │ │ │ - ldr r0, [pc, #-1952] @ 131018 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl f47c4 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r4 │ │ │ │ + b 12be50 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 131550 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ - bl a4764 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - mov r0, r4 │ │ │ │ + mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl a4764 │ │ │ │ - ldr r3, [pc, #-1852] @ 1310c8 │ │ │ │ - ldr r1, [pc, #-2028] @ 13101c │ │ │ │ + ldr r3, [pc, #-2624] @ 130c60 │ │ │ │ + ldr r1, [pc, #-2760] @ 130bdc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #-1828] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-2048] @ 131020 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2052] @ 131024 │ │ │ │ - ldr r2, [pc, #-2052] @ 131028 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r6 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - bl a4704 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - b 13137c │ │ │ │ - ldr r2, [r9] │ │ │ │ - cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13186c │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r2, [r9] │ │ │ │ - beq 131a6c │ │ │ │ - cmp r5, #44 @ 0x2c │ │ │ │ - beq 131b8c │ │ │ │ - ldr r3, [r4] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12de1c │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r4] │ │ │ │ - bne 12de1c │ │ │ │ - mov r0, r4 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12de1c │ │ │ │ - mov r0, r4 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 130828 │ │ │ │ - ldr r3, [r9] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1318cc │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r9] │ │ │ │ - bne 1318cc │ │ │ │ - mov r0, r9 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r4, [sl, #796] @ 0x31c │ │ │ │ - cmp r4, #0 │ │ │ │ - beq 135fbc │ │ │ │ - ldr r3, [r4] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - addne r3, r3, #1 │ │ │ │ - strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ - ldr r3, [pc, #-2044] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-2252] @ 13102c │ │ │ │ + ldr r3, [pc, #-2640] @ 130c68 │ │ │ │ + ldr r1, [pc, #-2780] @ 130be0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2256] @ 131030 │ │ │ │ - ldr r2, [pc, #-2256] @ 131034 │ │ │ │ + ldr r0, [pc, #-2784] @ 130be4 │ │ │ │ + ldr r2, [pc, #-2784] @ 130be8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ + b 12be50 │ │ │ │ mov r0, fp │ │ │ │ - str r3, [sp, #12] │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - b 131270 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - b 1312a0 │ │ │ │ + b 12d704 │ │ │ │ mov r0, r9 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl a4764 │ │ │ │ - ldr r3, [pc, #-2184] @ 1310c8 │ │ │ │ - ldr r1, [pc, #-2332] @ 131038 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bl 4fe14 │ │ │ │ - ldr r3, [pc, #-2160] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-2352] @ 13103c │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2356] @ 131040 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, #384 @ 0x180 │ │ │ │ - bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r4 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - bl a4704 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - b 1312c0 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - mov r0, r8 │ │ │ │ - str r3, [sp, #16] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - b 131410 │ │ │ │ - ldr r3, [pc, #-2248] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-2432] @ 131044 │ │ │ │ + b 12e828 │ │ │ │ + ldr r3, [pc, #-2704] @ 130c68 │ │ │ │ + ldr r1, [pc, #-2832] @ 130bec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2436] @ 131048 │ │ │ │ + ldr r0, [pc, #-2836] @ 130bf0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #384 @ 0x180 │ │ │ │ + mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [r9] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 131a0c │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r9] │ │ │ │ - bne 131a0c │ │ │ │ - mov r0, r9 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - ldr r3, [r2] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 131a34 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r2] │ │ │ │ - bne 131a34 │ │ │ │ - mov r0, r2 │ │ │ │ + b 12d8cc │ │ │ │ + ldr r0, [pc, #-2860] @ 130bf4 │ │ │ │ + mov r1, r3 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + bl b029c │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + ldr r2, [r3] │ │ │ │ + cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 131760 │ │ │ │ + sub r2, r2, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + str r2, [r3] │ │ │ │ + bne 131760 │ │ │ │ + mov r4, #2 │ │ │ │ + mov r0, r3 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [pc, #-2544] @ 13104c │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [r3] │ │ │ │ - bl 4fea4 │ │ │ │ - ldr r3, [pc, #-2388] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-2560] @ 131050 │ │ │ │ + cmp r4, #2 │ │ │ │ + bne 12c554 │ │ │ │ + ldr r3, [pc, #-2816] @ 130c68 │ │ │ │ + ldr r1, [pc, #-2932] @ 130bf8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2564] @ 131054 │ │ │ │ + ldr r0, [pc, #-2936] @ 130bfc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #388 @ 0x184 │ │ │ │ + mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r9 │ │ │ │ - str r3, [sp, #12] │ │ │ │ + b 12d8cc │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + b 12c568 │ │ │ │ + mov r0, r1 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - b 13186c │ │ │ │ - ldr r3, [pc, #-2448] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-2612] @ 131058 │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + b 12c510 │ │ │ │ + str r0, [sp, #36] @ 0x24 │ │ │ │ + bl a4704 │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ + b 12c4b0 │ │ │ │ + ldr r3, [pc, #-2904] @ 130c68 │ │ │ │ + ldr r2, [pc, #-3012] @ 130c00 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2616] @ 13105c │ │ │ │ + ldr r1, [pc, #-3016] @ 130c04 │ │ │ │ ldr r3, [r3] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, #247 @ 0xf7 │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r0, [pc, #-3032] @ 130c08 │ │ │ │ + ldr r3, [pc, #-3032] @ 130c0c │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r2, #380 @ 0x17c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ + bl f47c4 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ - bl a4764 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl a4764 │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ - str r0, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - b 1306e0 │ │ │ │ - ldr r3, [pc, #-2572] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-2728] @ 131060 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2732] @ 131064 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r2, #380 @ 0x17c │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ + bl 578f8 │ │ │ │ + b 12be50 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ - bl a4764 │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r1 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - b 13072c │ │ │ │ - ldr r3, [pc, #-2676] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-2824] @ 131068 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2828] @ 13106c │ │ │ │ - ldr r2, [pc, #-2828] @ 131070 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r0, [r4, #12] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 131c14 │ │ │ │ - ldr r1, [r3, #28] │ │ │ │ - cmp r1, #1 │ │ │ │ - beq 131c5c │ │ │ │ - tst r0, #1 │ │ │ │ - bne 131c08 │ │ │ │ - sub r5, r0, r1 │ │ │ │ - clz r5, r5 │ │ │ │ - lsr r5, r5, #5 │ │ │ │ - ldr r3, [r4] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 131be0 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r4] │ │ │ │ - bne 131be0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - cmp r5, #0 │ │ │ │ - beq 12de1c │ │ │ │ - ldr r4, [sl, #796] @ 0x31c │ │ │ │ - cmp r4, #0 │ │ │ │ - beq 135d10 │ │ │ │ - ldr r3, [r4] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - addne r3, r3, #1 │ │ │ │ - strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ - bl aefd4 │ │ │ │ - mov r5, r0 │ │ │ │ - b 131bbc │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #-2908] @ 1310c8 │ │ │ │ - ldr r1, [pc, #-2996] @ 131074 │ │ │ │ + ldr r3, [pc, #-3072] @ 130c60 │ │ │ │ + ldr r1, [pc, #-3156] @ 130c10 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #-2884] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-3016] @ 131078 │ │ │ │ + ldr r3, [pc, #-3088] @ 130c68 │ │ │ │ + ldr r1, [pc, #-3176] @ 130c14 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3020] @ 13107c │ │ │ │ - ldr r2, [pc, #-3020] @ 131080 │ │ │ │ + ldr r0, [pc, #-3180] @ 130c18 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ + mov r2, #247 @ 0xf7 │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #-2924] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-3048] @ 131080 │ │ │ │ - ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #-3052] @ 131084 │ │ │ │ - ldr r0, [r2] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r2, [pc, #-3064] @ 131088 │ │ │ │ - ldr r1, [pc, #-3064] @ 13108c │ │ │ │ - ldr r0, [pc, #-3064] @ 131090 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [pc, #-3128] @ 130c68 │ │ │ │ + ldr r1, [pc, #-3208] @ 130c1c │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #-3212] @ 130c20 │ │ │ │ + ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl f47c4 │ │ │ │ + mov r2, #247 @ 0xf7 │ │ │ │ + bl b6f00 │ │ │ │ + b 12d8cc │ │ │ │ + str r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #40] @ 0x28 │ │ │ │ + ldr r1, [sp, #36] @ 0x24 │ │ │ │ + b 12c4ec │ │ │ │ + ldr r3, [pc, #-3192] @ 130c68 │ │ │ │ + ldr r1, [pc, #-3264] @ 130c24 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #-3268] @ 130c28 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [pc, #-3200] @ 130c74 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl b6f00 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #-2996] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-3100] @ 131094 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r9 │ │ │ │ + bl a4764 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + bl a4764 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + bl 578f8 │ │ │ │ + b 12be50 │ │ │ │ + str r0, [sp, #32] │ │ │ │ + mov r0, r4 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ + b 12f914 │ │ │ │ + ldr r3, [pc, #-3316] @ 130c68 │ │ │ │ + ldr r1, [pc, #-3380] @ 130c2c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3104] @ 131098 │ │ │ │ + ldr r0, [pc, #-3384] @ 130c30 │ │ │ │ ldr r3, [r3] │ │ │ │ + ldr r2, [pc, #-3324] @ 130c74 │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r2, #380 @ 0x17c │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl a4764 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ bl a4764 │ │ │ │ - b 12be24 │ │ │ │ + b 12be50 │ │ │ │ mov r0, r2 │ │ │ │ - str r3, [sp, #16] │ │ │ │ + str r3, [sp, #24] │ │ │ │ bl a4704 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - b 130614 │ │ │ │ - ldr r3, [pc, #-3112] @ 1310f8 │ │ │ │ - ldr r2, [pc, #-3208] @ 13109c │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + b 12f860 │ │ │ │ + ldr r3, [pc, #-3432] @ 130c68 │ │ │ │ + ldr r2, [pc, #-3488] @ 130c34 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-3212] @ 1310a0 │ │ │ │ + ldr r1, [pc, #-3492] @ 130c38 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - mov r3, #380 @ 0x17c │ │ │ │ + ldr r3, [pc, #-3444] @ 130c74 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #-3228] @ 1310a4 │ │ │ │ - ldr r3, [pc, #-3228] @ 1310a8 │ │ │ │ + ldr r0, [pc, #-3508] @ 130c3c │ │ │ │ + ldr r3, [pc, #-3508] @ 130c40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ @@ -233416,60 +233204,60 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl a4764 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ - b 12be24 │ │ │ │ + b 12be50 │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp, #16] │ │ │ │ + str r3, [sp, #24] │ │ │ │ bl a4704 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 1305f8 │ │ │ │ + bne 12f844 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl a4764 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #-3348] @ 1310c8 │ │ │ │ - ldr r1, [pc, #-3380] @ 1310ac │ │ │ │ + ldr r3, [pc, #-3628] @ 130c60 │ │ │ │ + ldr r1, [pc, #-3660] @ 130c44 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #-3324] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-3400] @ 1310b0 │ │ │ │ + ldr r3, [pc, #-3644] @ 130c68 │ │ │ │ + ldr r1, [pc, #-3680] @ 130c48 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3404] @ 1310b4 │ │ │ │ + ldr r0, [pc, #-3684] @ 130c4c │ │ │ │ + ldr r2, [pc, #-3648] @ 130c74 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #380 @ 0x17c │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #-3364] @ 1310f8 │ │ │ │ - ldr r2, [pc, #-3432] @ 1310b8 │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [pc, #-3684] @ 130c68 │ │ │ │ + ldr r2, [pc, #-3712] @ 130c50 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-3436] @ 1310bc │ │ │ │ + ldr r1, [pc, #-3716] @ 130c54 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - mov r3, #380 @ 0x17c │ │ │ │ + ldr r3, [pc, #-3696] @ 130c74 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #-3452] @ 1310c0 │ │ │ │ - ldr r3, [pc, #-3452] @ 1310c4 │ │ │ │ + ldr r0, [pc, #-3732] @ 130c58 │ │ │ │ + ldr r3, [pc, #-3732] @ 130c5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ @@ -233477,6477 +233265,6800 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl a4764 │ │ │ │ - b 12be24 │ │ │ │ + b 12be50 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #-3556] @ 1310c8 │ │ │ │ - ldr r1, [pc, #-3556] @ 1310cc │ │ │ │ + ldr r3, [pc, #-3836] @ 130c60 │ │ │ │ + ldr r1, [pc, #-3836] @ 130c64 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #-3532] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-3576] @ 1310d0 │ │ │ │ + ldr r3, [pc, #-3852] @ 130c68 │ │ │ │ + ldr r1, [pc, #-3852] @ 130c6c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3580] @ 1310d4 │ │ │ │ + ldr r0, [pc, #-3856] @ 130c70 │ │ │ │ + ldr r2, [pc, #-3856] @ 130c74 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #380 @ 0x17c │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 132054 │ │ │ │ + b 12be50 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 131f0c │ │ │ │ + beq 131bb0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 1320ac │ │ │ │ + beq 131d58 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 131f28 │ │ │ │ + beq 131bcc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 132060 │ │ │ │ + beq 131d64 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 131c1c │ │ │ │ + cmp fp, #14 │ │ │ │ + bne 131c24 │ │ │ │ + ldr r3, [r8] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 131bfc │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r8] │ │ │ │ + beq 131d70 │ │ │ │ + ldr r4, [sl, #796] @ 0x31c │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 1359a8 │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + addne r3, r3, #1 │ │ │ │ + strne r3, [r4] │ │ │ │ + b 12baa4 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ mov r0, r8 │ │ │ │ bl 50138 │ │ │ │ - cmp r0, #0 │ │ │ │ - blt 131ff8 │ │ │ │ - and r0, r0, #255 @ 0xff │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 12f8f8 │ │ │ │ - ldr r3, [pc, #-3700] @ 1310d8 │ │ │ │ + subs r3, r0, #0 │ │ │ │ + blt 131cec │ │ │ │ + and r3, r3, #255 @ 0xff │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 12e8d0 │ │ │ │ + ldr r3, [pc, #-4048] @ 130c78 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 131f70 │ │ │ │ - ldr r3, [pc, #-3720] @ 1310dc │ │ │ │ + beq 131c6c │ │ │ │ + ldr r3, [pc, #3560] @ 132a48 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 132020 │ │ │ │ + bne 131d7c │ │ │ │ ldr r4, [r8, #12] │ │ │ │ ands r5, r4, #1 │ │ │ │ - bne 131fc0 │ │ │ │ + bne 131cbc │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 131f98 │ │ │ │ + beq 131c94 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 131fe4 │ │ │ │ - cmp r4, #72 @ 0x48 │ │ │ │ - bne 12de1c │ │ │ │ + beq 131d14 │ │ │ │ + cmp r4, #14 │ │ │ │ + bne 12e8f4 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 135d34 │ │ │ │ + beq 1359cc │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ + b 12baa4 │ │ │ │ mov r0, r4 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 130cbc │ │ │ │ + beq 131ce0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - bne 130cbc │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - cmp r5, #0 │ │ │ │ - beq 131f98 │ │ │ │ - b 130cbc │ │ │ │ - ldr r3, [pc, #-3848] @ 1310f8 │ │ │ │ - ldr r1, [pc, #-3876] @ 1310e0 │ │ │ │ + beq 131d14 │ │ │ │ + mov r0, r4 │ │ │ │ + bl a4764 │ │ │ │ + b 12e8f4 │ │ │ │ + ldr r3, [pc, #3984] @ 132c84 │ │ │ │ + ldr r1, [pc, #3412] @ 132a4c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3880] @ 1310e4 │ │ │ │ + ldr r0, [pc, #3408] @ 132a50 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #213 @ 0xd5 │ │ │ │ bl b6f00 │ │ │ │ - b 12fb3c │ │ │ │ - ldr r3, [pc, #-3888] @ 1310f8 │ │ │ │ - ldr r0, [pc, #-3908] @ 1310e8 │ │ │ │ + b 12fedc │ │ │ │ + mov r0, r8 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + cmp r5, #0 │ │ │ │ + beq 131c94 │ │ │ │ + b 131ce0 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + bl aefd4 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 131b94 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + tst r9, #1 │ │ │ │ + beq 12f824 │ │ │ │ + mov r0, r9 │ │ │ │ + bl a4704 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + b 12f824 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 131bb0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 131bcc │ │ │ │ + mov r0, r8 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 131bfc │ │ │ │ + ldr r3, [pc, #3840] @ 132c84 │ │ │ │ + ldr r0, [pc, #3276] @ 132a54 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #-3920] @ 1310ec │ │ │ │ + ldr r1, [pc, #3264] @ 132a58 │ │ │ │ stm sp, {r0, r8} │ │ │ │ - ldr r0, [pc, #-3924] @ 1310f0 │ │ │ │ - ldr r2, [pc, #-3924] @ 1310f4 │ │ │ │ + ldr r0, [pc, #3260] @ 132a5c │ │ │ │ + mov r2, #352 @ 0x160 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - b 131ef0 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 131f28 │ │ │ │ - ldr r3, [pc, #-3964] @ 1310f8 │ │ │ │ - ldr r2, [pc, #-3964] @ 1310fc │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [pc, #3788] @ 132c84 │ │ │ │ + ldr r2, [pc, #3236] @ 132a60 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-3968] @ 131100 │ │ │ │ + ldr r1, [pc, #3232] @ 132a64 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #-3976] @ 131104 │ │ │ │ + mov r3, #348 @ 0x15c │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #-3980] @ 131108 │ │ │ │ - ldr r3, [pc, #-3980] @ 13110c │ │ │ │ + ldr r0, [pc, #3216] @ 132a68 │ │ │ │ + ldr r3, [pc, #3216] @ 132a6c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 12ccfc │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 131f0c │ │ │ │ - ldr r3, [r5] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1320dc │ │ │ │ - sub r3, r3, #1 │ │ │ │ + b 12cd28 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - bne 1320dc │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + bne 131f80 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 132100 │ │ │ │ + beq 131e18 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bne 132100 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + beq 131f74 │ │ │ │ mov r0, r8 │ │ │ │ bl 50138 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 132130 │ │ │ │ + beq 131e40 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - bne 132130 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + beq 131f8c │ │ │ │ cmp r4, #0 │ │ │ │ - blt 132220 │ │ │ │ + blt 131f98 │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ cmp r4, #0 │ │ │ │ - beq 130dc8 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ + beq 131e90 │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 131e70 │ │ │ │ + sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 130dd4 │ │ │ │ - cmp fp, #46 @ 0x2e │ │ │ │ - bne 12de1c │ │ │ │ + str r3, [r5] │ │ │ │ + beq 131fc0 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 135d58 │ │ │ │ + beq 13581c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - bl aefd4 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 1320b8 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r2, [r3] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 1322b0 │ │ │ │ - ldr r1, [r2, #116] @ 0x74 │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - cmp r1, #1 │ │ │ │ - beq 13206c │ │ │ │ - tst r0, #1 │ │ │ │ - beq 1305cc │ │ │ │ - str r3, [sp, #16] │ │ │ │ - bl aefd4 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 131ee4 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - tst r9, #1 │ │ │ │ - beq 1305d8 │ │ │ │ - mov r0, r9 │ │ │ │ - bl a4704 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - b 1305d8 │ │ │ │ - ldr r3, [pc, #4012] @ 133194 │ │ │ │ - ldr r2, [pc, #4012] @ 133198 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #4008] @ 13319c │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #4000] @ 1331a0 │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r0, [pc, #3996] @ 1331a4 │ │ │ │ - ldr r3, [pc, #3996] @ 1331a8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl f47c4 │ │ │ │ - b 12ccfc │ │ │ │ - ldr r3, [pc, #3948] @ 133194 │ │ │ │ - ldr r1, [pc, #3968] @ 1331ac │ │ │ │ + b 12baa4 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 12afec │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + mov r4, r0 │ │ │ │ + beq 131eb8 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 131fcc │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 131f40 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + cmp r4, r3 │ │ │ │ + ldr r3, [r4] │ │ │ │ + beq 131f1c │ │ │ │ + ldr r5, [r4, #12] │ │ │ │ + cmp r5, #100 @ 0x64 │ │ │ │ + beq 131f1c │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 131ef4 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r4] │ │ │ │ + beq 131f68 │ │ │ │ + cmp r5, #46 @ 0x2e │ │ │ │ + bne 12e8f4 │ │ │ │ + ldr r4, [sl, #796] @ 0x31c │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 135984 │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + addne r3, r3, #1 │ │ │ │ + strne r3, [r4] │ │ │ │ + b 12baa4 │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 131efc │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r4] │ │ │ │ + bne 131efc │ │ │ │ + mov r0, r4 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 131efc │ │ │ │ + ldr r3, [pc, #3388] @ 132c84 │ │ │ │ + ldr r1, [pc, #2852] @ 132a70 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #3964] @ 1331b0 │ │ │ │ + ldr r0, [pc, #2848] @ 132a74 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #213 @ 0xd5 │ │ │ │ + mov r2, #344 @ 0x158 │ │ │ │ bl b6f00 │ │ │ │ + b 12be50 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 131ef4 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 131e18 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ + b 131dfc │ │ │ │ mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - ldr r3, [pc, #3900] @ 1331b4 │ │ │ │ - ldr r1, [pc, #3900] @ 1331b8 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bl 4fe14 │ │ │ │ - ldr r3, [pc, #3844] @ 133194 │ │ │ │ - ldr r1, [pc, #3880] @ 1331bc │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 131e40 │ │ │ │ + ldr r3, [pc, #3300] @ 132c84 │ │ │ │ + ldr r1, [pc, #2772] @ 132a78 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #3876] @ 1331c0 │ │ │ │ - ldr r2, [pc, #3840] @ 1331a0 │ │ │ │ + ldr r0, [pc, #2768] @ 132a7c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ + mov r2, #213 @ 0xd5 │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ + b 1306b8 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 131e70 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 131eb8 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + bl aefd4 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 131df0 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + ldr r2, [r3] │ │ │ │ + cmp r2, #0 │ │ │ │ + ldrne r0, [r5, #12] │ │ │ │ + bne 12f804 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #3804] @ 1331b4 │ │ │ │ - ldr r1, [pc, #3816] @ 1331c4 │ │ │ │ + ldr r3, [pc, #3088] @ 132c34 │ │ │ │ + ldr r1, [pc, #2648] @ 132a80 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #3748] @ 133194 │ │ │ │ - ldr r1, [pc, #3796] @ 1331c8 │ │ │ │ + ldr r3, [pc, #3144] @ 132c84 │ │ │ │ + ldr r1, [pc, #2628] @ 132a84 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #3792] @ 1331cc │ │ │ │ - ldr r2, [pc, #3792] @ 1331d0 │ │ │ │ + ldr r0, [pc, #2624] @ 132a88 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ + mov r2, #348 @ 0x15c │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #3708] @ 133194 │ │ │ │ - ldr r1, [pc, #3768] @ 1331d4 │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [pc, #3104] @ 132c84 │ │ │ │ + ldr r2, [pc, #2596] @ 132a8c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #3764] @ 1331d8 │ │ │ │ + ldr r1, [pc, #2592] @ 132a90 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #3760] @ 1331dc │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, #340 @ 0x154 │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r0, [pc, #2576] @ 132a94 │ │ │ │ + ldr r3, [pc, #2576] @ 132a98 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ - b 12ccfc │ │ │ │ - mov r0, r6 │ │ │ │ + bl f47c4 │ │ │ │ + b 12cd28 │ │ │ │ + mov r0, r9 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - b 12fe98 │ │ │ │ - ldr r3, [pc, #3648] @ 133194 │ │ │ │ - ldr r1, [pc, #3720] @ 1331e0 │ │ │ │ + b 12f984 │ │ │ │ + ldr r3, [pc, #3020] @ 132c84 │ │ │ │ + ldr r1, [pc, #2528] @ 132a9c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #3716] @ 1331e4 │ │ │ │ + ldr r0, [pc, #2524] @ 132aa0 │ │ │ │ ldr r3, [r3] │ │ │ │ - mov r2, #213 @ 0xd5 │ │ │ │ + ldr r2, [pc, #2520] @ 132aa4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r5 │ │ │ │ + mov r0, r9 │ │ │ │ + bl a4764 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + bl 578f8 │ │ │ │ + b 12be50 │ │ │ │ + mov r0, r1 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12fed8 │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + b 12f960 │ │ │ │ + ldr r3, [pc, #2916] @ 132c84 │ │ │ │ + ldr r1, [pc, #2436] @ 132aa8 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #2432] @ 132aac │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [pc, #2416] @ 132aa4 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl b6f00 │ │ │ │ + b 12cd28 │ │ │ │ + mov r0, r6 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + b 12f9b4 │ │ │ │ + ldr r2, [r3] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 1349b0 │ │ │ │ + ldr r1, [r2, #52] @ 0x34 │ │ │ │ + cmp r1, #1 │ │ │ │ + beq 133d40 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + tst r0, #1 │ │ │ │ + bne 133cd8 │ │ │ │ + cmp r0, r1 │ │ │ │ + beq 133c18 │ │ │ │ + ldr r1, [r2, #116] @ 0x74 │ │ │ │ + cmp r1, #1 │ │ │ │ + beq 133bd8 │ │ │ │ + cmp r1, r0 │ │ │ │ + movne r9, r0 │ │ │ │ + beq 1328ec │ │ │ │ + ldr r2, [r3] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 132884 │ │ │ │ + ldr r4, [r2, #156] @ 0x9c │ │ │ │ + cmp r4, #1 │ │ │ │ + beq 13281c │ │ │ │ + tst r4, #1 │ │ │ │ + bne 132790 │ │ │ │ + ldr r2, [r2, #324] @ 0x144 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + cmp r2, #1 │ │ │ │ + beq 132720 │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + tst r2, #1 │ │ │ │ + bne 13270c │ │ │ │ + mov r0, #0 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + bl 4fbb0 │ │ │ │ + subs r3, r0, #0 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + beq 1326ac │ │ │ │ + mov r0, r4 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + bl aaa68 │ │ │ │ + mov r4, r0 │ │ │ │ + mov r1, r0 │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ + bl 50270 │ │ │ │ + cmp r4, #0 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + mov r2, r0 │ │ │ │ + beq 13578c │ │ │ │ + ldr r1, [r4] │ │ │ │ + cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 132250 │ │ │ │ + sub r1, r1, #1 │ │ │ │ + cmp r1, #0 │ │ │ │ + str r1, [r4] │ │ │ │ + bne 132250 │ │ │ │ + str r0, [sp, #32] │ │ │ │ + mov r0, r4 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #36] @ 0x24 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ + cmp r2, #0 │ │ │ │ + blt 13368c │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + str r3, [sp, #32] │ │ │ │ + bl aaa68 │ │ │ │ + mov r1, r0 │ │ │ │ + mov r4, r0 │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ + bl 50270 │ │ │ │ + cmp r4, #0 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + mov r1, r0 │ │ │ │ + beq 135594 │ │ │ │ + ldr r2, [r4] │ │ │ │ + cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 1322a0 │ │ │ │ + sub r2, r2, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + str r2, [r4] │ │ │ │ + beq 1336ec │ │ │ │ + cmp r1, #0 │ │ │ │ + blt 133718 │ │ │ │ + mov r0, r9 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + bl aaa68 │ │ │ │ + mov r1, r0 │ │ │ │ + mov r9, r0 │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ + bl 4fc88 │ │ │ │ + ldr r1, [sp, #16] │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + ldr r2, [r1] │ │ │ │ + cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ + mov r4, r0 │ │ │ │ + beq 1322ec │ │ │ │ + sub r2, r2, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + str r2, [r1] │ │ │ │ + beq 133708 │ │ │ │ + cmp r9, #0 │ │ │ │ + beq 1355b8 │ │ │ │ + ldr r2, [r9] │ │ │ │ + cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 132310 │ │ │ │ + sub r2, r2, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + str r2, [r9] │ │ │ │ + beq 133770 │ │ │ │ + cmp r4, #0 │ │ │ │ + blt 132a00 │ │ │ │ + and r4, r4, #255 @ 0xff │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 132428 │ │ │ │ + ldr r2, [r6] │ │ │ │ + cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 132340 │ │ │ │ + sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 132548 │ │ │ │ + str r2, [r6] │ │ │ │ + beq 133784 │ │ │ │ + mov r0, r8 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + bl 50138 │ │ │ │ ldr r2, [r8] │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1323c0 │ │ │ │ + mov r4, r0 │ │ │ │ + beq 132370 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r8] │ │ │ │ - beq 132534 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - cmp r2, r1 │ │ │ │ - beq 132568 │ │ │ │ - ldr r3, [r3] │ │ │ │ + beq 132a28 │ │ │ │ + cmp r4, #0 │ │ │ │ + blt 13358c │ │ │ │ + and r4, r4, #255 @ 0xff │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 132c9c │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 1323a0 │ │ │ │ + sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 1324b8 │ │ │ │ - ldr r1, [r3, #336] @ 0x150 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 132a3c │ │ │ │ + add r3, sl, #4096 @ 0x1000 │ │ │ │ + mov r0, fp │ │ │ │ + ldr r5, [r3, #4092] @ 0xffc │ │ │ │ + bl aaa68 │ │ │ │ + mov r4, r0 │ │ │ │ + mov r1, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fc88 │ │ │ │ + cmp r4, #0 │ │ │ │ + mov r5, r0 │ │ │ │ + beq 135600 │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 1323e8 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r4] │ │ │ │ + beq 13241c │ │ │ │ + cmp r5, #0 │ │ │ │ + blt 1335c4 │ │ │ │ + and r5, r5, #255 @ 0xff │ │ │ │ + cmp r5, #0 │ │ │ │ + beq 12e8f4 │ │ │ │ + ldr r4, [sl, #796] @ 0x31c │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 1357b0 │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + addne r3, r3, #1 │ │ │ │ + strne r3, [r4] │ │ │ │ + b 12baa4 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 1323e8 │ │ │ │ + ldr r2, [r3] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 13362c │ │ │ │ + ldr r1, [r2, #212] @ 0xd4 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 132450 │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ + beq 1335ec │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ tst r0, #1 │ │ │ │ - bne 132444 │ │ │ │ - sub r4, r0, r1 │ │ │ │ + bne 12e858 │ │ │ │ + cmp r0, r1 │ │ │ │ + beq 12e86c │ │ │ │ + ldr r2, [r6] │ │ │ │ + cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 132480 │ │ │ │ + sub r2, r2, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + str r2, [r6] │ │ │ │ + bne 132480 │ │ │ │ + mov r0, r6 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + ldr r2, [r8] │ │ │ │ + cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 1324ac │ │ │ │ + sub r2, r2, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + str r2, [r8] │ │ │ │ + bne 1324ac │ │ │ │ + mov r0, r8 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + ldr r2, [r3] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 133818 │ │ │ │ + ldr r1, [r2, #312] @ 0x138 │ │ │ │ + cmp r1, #1 │ │ │ │ + beq 13266c │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + tst r0, #1 │ │ │ │ + bne 1325fc │ │ │ │ + cmp r0, r1 │ │ │ │ + beq 1325a0 │ │ │ │ + ldr r1, [r2, #140] @ 0x8c │ │ │ │ + cmp r1, #1 │ │ │ │ + beq 132550 │ │ │ │ + sub r4, r1, r0 │ │ │ │ clz r4, r4 │ │ │ │ lsr r4, r4, #5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13241c │ │ │ │ + beq 132514 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 13255c │ │ │ │ + bne 132514 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r4, #0 │ │ │ │ - beq 132498 │ │ │ │ - ldr r4, [sl, #2296] @ 0x8f8 │ │ │ │ + beq 131350 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 13135c │ │ │ │ + cmp fp, #32 │ │ │ │ + bne 12e8f4 │ │ │ │ + ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 135c5c │ │ │ │ + beq 135570 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ - bl aefd4 │ │ │ │ - mov r4, r0 │ │ │ │ - b 132400 │ │ │ │ - ldr r3, [pc, #3388] @ 133194 │ │ │ │ - ldr r1, [pc, #3468] @ 1331e8 │ │ │ │ - ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #3464] @ 1331ec │ │ │ │ - ldr r0, [r2] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r2, [pc, #3456] @ 1331f0 │ │ │ │ - ldr r0, [pc, #3456] @ 1331f4 │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [pc, #3452] @ 1331f8 │ │ │ │ + b 12baa4 │ │ │ │ + ldr r3, [pc, #1836] @ 132c84 │ │ │ │ + ldr r2, [pc, #1364] @ 132ab0 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r1, [r3] │ │ │ │ + ldr r2, [pc, #1352] @ 132ab4 │ │ │ │ + ldr r3, [pc, #1352] @ 132ab8 │ │ │ │ + ldr r0, [pc, #1352] @ 132abc │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr r1, [pc, #1348] @ 132ac0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 1325f0 │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 1325d0 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + bne 1325d0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 135c80 │ │ │ │ + beq 13554c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ + b 12baa4 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + b 1325ac │ │ │ │ + str r3, [sp, #16] │ │ │ │ + bl aefd4 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 1325a0 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + ldr r3, [r3] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 133868 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #3308] @ 1331b4 │ │ │ │ - ldr r1, [pc, #3376] @ 1331fc │ │ │ │ + ldr r3, [pc, #1536] @ 132c34 │ │ │ │ + ldr r1, [pc, #1164] @ 132ac4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #3252] @ 133194 │ │ │ │ - ldr r1, [pc, #3356] @ 133200 │ │ │ │ + ldr r3, [pc, #1592] @ 132c84 │ │ │ │ + ldr r1, [pc, #1144] @ 132ac8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #3352] @ 133204 │ │ │ │ - ldr r2, [pc, #3320] @ 1331e8 │ │ │ │ + ldr r0, [pc, #1140] @ 132acc │ │ │ │ + ldr r2, [pc, #1108] @ 132ab0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #3212] @ 133194 │ │ │ │ - ldr r0, [pc, #3324] @ 133208 │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [pc, #1552] @ 132c84 │ │ │ │ + ldr r2, [pc, #1484] @ 132c44 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r1, [r3] │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr r3, [pc, #1092] @ 132ad0 │ │ │ │ + ldr r2, [pc, #1092] @ 132ad4 │ │ │ │ + ldr r1, [pc, #1092] @ 132ad8 │ │ │ │ + ldr r0, [pc, #1092] @ 132adc │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ + bl f47c4 │ │ │ │ + b 13258c │ │ │ │ + ldr r3, [pc, #1488] @ 132c84 │ │ │ │ + ldr r1, [pc, #1064] @ 132ae0 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #1060] @ 132ae4 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #3312] @ 13320c │ │ │ │ - stm sp, {r0, r8} │ │ │ │ - ldr r0, [pc, #3308] @ 133210 │ │ │ │ - mov r2, #364 @ 0x16c │ │ │ │ add r1, pc, r1 │ │ │ │ + mov r2, #380 @ 0x17c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl d8818 │ │ │ │ - b 12be24 │ │ │ │ + bl b6f00 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - b 1323c0 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r9 │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r4 │ │ │ │ + bl a4764 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + bl a4764 │ │ │ │ + b 12be50 │ │ │ │ + mov r0, r2 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + bl a4704 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + b 1321d4 │ │ │ │ + ldr r3, [pc, #1372] @ 132c84 │ │ │ │ + ldr r2, [pc, #956] @ 132ae8 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r1, [pc, #952] @ 132aec │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, #380 @ 0x17c │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r0, [pc, #936] @ 132af0 │ │ │ │ + ldr r3, [pc, #936] @ 132af4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl f47c4 │ │ │ │ mov r0, fp │ │ │ │ - str r3, [sp, #12] │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - b 1323a4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13241c │ │ │ │ - ldr r3, [r5] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13258c │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - bne 13258c │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r9 │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r4 │ │ │ │ + bl a4764 │ │ │ │ + b 12be50 │ │ │ │ + mov r0, r4 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + bl a4704 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + ldr r2, [r3] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 1321b8 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [pc, #3200] @ 133214 │ │ │ │ - ldr r1, [pc, #3200] @ 133218 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r9 │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r4 │ │ │ │ + bl a4764 │ │ │ │ + ldr r3, [pc, #1104] @ 132c34 │ │ │ │ + ldr r1, [pc, #784] @ 132af8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #3048] @ 133194 │ │ │ │ - ldr r1, [pc, #3180] @ 13321c │ │ │ │ + ldr r3, [pc, #1160] @ 132c84 │ │ │ │ + ldr r1, [pc, #764] @ 132afc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #3176] @ 133220 │ │ │ │ - ldr r2, [pc, #3176] @ 133224 │ │ │ │ + ldr r0, [pc, #760] @ 132b00 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ + mov r2, #380 @ 0x17c │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r4 │ │ │ │ - bl a4704 │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1325f0 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - beq 13264c │ │ │ │ - mov r0, r4 │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [pc, #1120] @ 132c84 │ │ │ │ + ldr r2, [pc, #732] @ 132b04 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r1, [pc, #728] @ 132b08 │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + mov r3, #380 @ 0x17c │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r0, [pc, #712] @ 132b0c │ │ │ │ + ldr r3, [pc, #712] @ 132b10 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl f47c4 │ │ │ │ + mov r0, fp │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 12de1c │ │ │ │ - ldr r4, [sl, #796] @ 0x31c │ │ │ │ - cmp r4, #0 │ │ │ │ - beq 13501c │ │ │ │ - ldr r3, [r4] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - addne r3, r3, #1 │ │ │ │ - strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 12ff48 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - bne 12ff48 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12ff48 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - cmp r5, #0 │ │ │ │ - beq 12ff40 │ │ │ │ - b 1325f0 │ │ │ │ - mov r0, fp │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r9 │ │ │ │ bl a4764 │ │ │ │ - b 12feec │ │ │ │ + b 12be50 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #2840] @ 1331b4 │ │ │ │ - ldr r1, [pc, #2952] @ 133228 │ │ │ │ + ldr r3, [pc, #896] @ 132c34 │ │ │ │ + ldr r1, [pc, #604] @ 132b14 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #2784] @ 133194 │ │ │ │ - ldr r1, [pc, #2932] @ 13322c │ │ │ │ + ldr r3, [pc, #952] @ 132c84 │ │ │ │ + ldr r1, [pc, #584] @ 132b18 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #2928] @ 133230 │ │ │ │ + ldr r0, [pc, #580] @ 132b1c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #304 @ 0x130 │ │ │ │ + mov r2, #380 @ 0x17c │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12ff84 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12ffa0 │ │ │ │ - ldr r3, [pc, #2720] @ 133194 │ │ │ │ - ldr r0, [pc, #2876] @ 133234 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #2864] @ 133238 │ │ │ │ - stm sp, {r0, r8} │ │ │ │ - ldr r0, [pc, #2860] @ 13323c │ │ │ │ - ldr r2, [pc, #2860] @ 133240 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl d8818 │ │ │ │ - b 12be24 │ │ │ │ + b 12be50 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 13306c │ │ │ │ + bne 133800 │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 132914 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 133798 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 132748 │ │ │ │ + beq 132930 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 133060 │ │ │ │ + beq 13380c │ │ │ │ mov r0, r8 │ │ │ │ bl 50138 │ │ │ │ + cmp r0, #0 │ │ │ │ + blt 1337a4 │ │ │ │ + and r0, r0, #255 @ 0xff │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 12e8d0 │ │ │ │ + ldr r3, [pc, #788] @ 132c68 │ │ │ │ + ldr r2, [r8, #4] │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + cmp r3, r2 │ │ │ │ + beq 132978 │ │ │ │ + ldr r3, [pc, #220] @ 132a48 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + cmp r3, r2 │ │ │ │ + bne 1337cc │ │ │ │ + ldr r4, [r8, #12] │ │ │ │ + ands r5, r4, #1 │ │ │ │ + bne 1329c8 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - mov r4, r0 │ │ │ │ - beq 132770 │ │ │ │ + beq 1329a0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 133078 │ │ │ │ - cmp r4, #0 │ │ │ │ - blt 1328a4 │ │ │ │ - and r4, r4, #255 @ 0xff │ │ │ │ - cmp r4, #0 │ │ │ │ - beq 1327c0 │ │ │ │ - ldr r3, [r5] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1327a0 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 1328cc │ │ │ │ + beq 1329ec │ │ │ │ + cmp r4, #72 @ 0x48 │ │ │ │ + bne 12e8f4 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 134fd4 │ │ │ │ + beq 1355dc │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 12afc0 │ │ │ │ - ldr r3, [r5] │ │ │ │ + b 12baa4 │ │ │ │ + mov r0, r4 │ │ │ │ + bl a4704 │ │ │ │ + ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - mov r4, r0 │ │ │ │ - beq 1327e8 │ │ │ │ + beq 131ce0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 1328d8 │ │ │ │ + str r3, [r8] │ │ │ │ + bne 131ce0 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + cmp r5, #0 │ │ │ │ + beq 1329a0 │ │ │ │ + b 131ce0 │ │ │ │ + ldr r3, [pc, #636] @ 132c84 │ │ │ │ + ldr r1, [pc, #276] @ 132b20 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #272] @ 132b24 │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, #380 @ 0x17c │ │ │ │ + bl b6f00 │ │ │ │ + b 12cd28 │ │ │ │ + mov r0, r8 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + b 132370 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 1323a0 │ │ │ │ + andeq r0, r0, ip, lsr #8 │ │ │ │ + eoreq r5, sp, r0, lsr #16 │ │ │ │ + eoreq sp, ip, r0, lsr #8 │ │ │ │ + @ instruction: 0x002ce4bc │ │ │ │ + eoreq r5, sp, r0, lsl #15 │ │ │ │ + eoreq sp, ip, r0, lsl #7 │ │ │ │ + mlaeq sp, r0, r8, pc @ │ │ │ │ + eoreq r5, sp, r0, asr #14 │ │ │ │ + eoreq sp, ip, r0, asr #6 │ │ │ │ + mlaeq ip, r4, r2, pc @ │ │ │ │ + eoreq r5, sp, ip, asr #11 │ │ │ │ + eoreq sp, ip, ip, asr #3 │ │ │ │ + eoreq r5, sp, r4, ror r5 │ │ │ │ + eoreq sp, ip, r4, ror r1 │ │ │ │ + eoreq lr, ip, r0, asr #15 │ │ │ │ + ldrdeq r5, [sp], -r8 @ │ │ │ │ + ldrdeq sp, [ip], -r8 @ │ │ │ │ + eoreq pc, sp, r4, ror #11 │ │ │ │ + mlaeq sp, r4, r4, r5 │ │ │ │ + mlaeq ip, r4, r0, sp │ │ │ │ + eoreq r0, sp, r0, asr #4 │ │ │ │ + eoreq r5, sp, r8, asr r4 │ │ │ │ + eoreq sp, ip, r8, asr r0 │ │ │ │ + andeq r0, r0, r3, ror #2 │ │ │ │ + strdeq r5, [sp], -r0 @ │ │ │ │ + strdeq ip, [ip], -r0 @ │ │ │ │ + andeq r0, r0, r1, lsr #3 │ │ │ │ + eoreq pc, sp, ip, ror #1 │ │ │ │ + eoreq pc, ip, r4, asr #29 │ │ │ │ + eoreq ip, ip, r0, lsr #23 │ │ │ │ + eoreq r4, sp, r0, lsr #31 │ │ │ │ + @ instruction: 0x002ce1b0 │ │ │ │ + eoreq r4, sp, r4, asr #29 │ │ │ │ + eoreq ip, ip, r4, asr #21 │ │ │ │ + eoreq pc, ip, r0, ror #16 │ │ │ │ + ldrdeq lr, [sp], -r0 @ │ │ │ │ + eoreq r4, sp, r4, lsl #29 │ │ │ │ + eoreq ip, ip, r4, lsl #21 │ │ │ │ + eoreq r4, sp, r0, ror #28 │ │ │ │ + eoreq ip, ip, ip, asr sl │ │ │ │ + eoreq lr, sp, r0, lsr #30 │ │ │ │ + ldrdeq r4, [sp], -r0 @ │ │ │ │ + ldrdeq ip, [ip], -r0 @ │ │ │ │ + eoreq lr, ip, ip, lsr r8 │ │ │ │ + eoreq lr, ip, r0 │ │ │ │ + eoreq r4, sp, r8, lsl sp │ │ │ │ + eoreq ip, ip, r8, lsl r9 │ │ │ │ + eoreq lr, sp, r4, lsr #28 │ │ │ │ + ldrdeq r4, [sp], -r4 @ │ │ │ │ + ldrdeq ip, [ip], -r4 @ │ │ │ │ + eoreq r4, lr, r0, ror #1 │ │ │ │ + eoreq sp, ip, r0, lsr pc │ │ │ │ + eoreq r4, sp, r8, asr #24 │ │ │ │ + eoreq ip, ip, r8, asr #16 │ │ │ │ + eoreq r4, sp, ip, lsl #22 │ │ │ │ + eoreq ip, ip, ip, lsl #14 │ │ │ │ + eoreq r4, sp, r8, ror #10 │ │ │ │ + eoreq ip, ip, r8, ror #2 │ │ │ │ + eoreq r4, sp, r0, lsr r5 │ │ │ │ + eoreq ip, ip, r0, lsr r1 │ │ │ │ + eoreq r4, sp, r8, ror #9 │ │ │ │ + eoreq ip, ip, r8, ror #1 │ │ │ │ + eoreq r4, sp, r4, lsl #9 │ │ │ │ + eoreq ip, ip, r4, lsl #1 │ │ │ │ + andeq r0, r0, r5, lsl #3 │ │ │ │ + eoreq lr, sp, r8, asr r5 │ │ │ │ + eoreq r4, sp, r8, lsl #8 │ │ │ │ + eoreq ip, ip, r8 │ │ │ │ + eoreq lr, ip, r0, ror #27 │ │ │ │ + eoreq sp, ip, r8, asr r6 │ │ │ │ + eoreq r4, sp, ip, ror #6 │ │ │ │ + eoreq fp, ip, ip, ror #30 │ │ │ │ + andeq r0, r0, r7, lsl #3 │ │ │ │ + eoreq r4, sp, ip, lsr #6 │ │ │ │ + eoreq lr, sp, r8, ror r4 │ │ │ │ + @ instruction: 0x002e2eb4 │ │ │ │ + eoreq fp, ip, ip, lsr #30 │ │ │ │ + eoreq sp, ip, r8, lsr #11 │ │ │ │ + @ instruction: 0x002d42bc │ │ │ │ + @ instruction: 0x002cbebc │ │ │ │ + andeq r0, r0, r6, lsl #3 │ │ │ │ + andeq r0, r0, ip, lsl #19 │ │ │ │ + eoreq r4, sp, ip, ror r1 │ │ │ │ + eoreq fp, ip, ip, ror sp │ │ │ │ + eoreq r4, sp, r4, asr r1 │ │ │ │ + eoreq fp, ip, r4, asr sp │ │ │ │ + eoreq lr, ip, ip, lsl fp │ │ │ │ + eoreq r4, sp, r0, ror #1 │ │ │ │ + eoreq fp, ip, r0, ror #25 │ │ │ │ + eoreq sp, ip, r8, lsr #6 │ │ │ │ + eoreq r4, sp, ip, lsr r0 │ │ │ │ + eoreq fp, ip, ip, lsr ip │ │ │ │ + andeq r0, r0, fp, lsl #3 │ │ │ │ + eoreq sp, ip, r4, ror #21 │ │ │ │ + eoreq lr, sp, r8, asr #2 │ │ │ │ + strdeq r3, [sp], -ip @ │ │ │ │ + strdeq fp, [ip], -ip @ │ │ │ │ + @ instruction: 0x002d3fb8 │ │ │ │ + @ instruction: 0x002cbbb8 │ │ │ │ + andeq r0, r0, pc, ror r1 │ │ │ │ + eoreq r3, sp, r0, lsl #31 │ │ │ │ + eoreq fp, ip, ip, ror fp │ │ │ │ + eoreq r3, sp, r4, asr #30 │ │ │ │ + eoreq fp, ip, r4, asr #22 │ │ │ │ + andeq r0, r0, pc, lsl #3 │ │ │ │ + eoreq lr, sp, r4, asr r0 │ │ │ │ + eoreq r3, sp, r4, lsl #30 │ │ │ │ + eoreq fp, ip, r4, lsl #22 │ │ │ │ + ldrdeq sp, [ip], -r0 @ │ │ │ │ + mlaeq ip, r0, r1, sp │ │ │ │ + eoreq r3, sp, r4, lsr #29 │ │ │ │ + eoreq fp, ip, r4, lsr #21 │ │ │ │ + muleq r0, r2, r1 │ │ │ │ + eoreq r3, sp, r0, lsl #29 │ │ │ │ + eoreq fp, ip, ip, ror sl │ │ │ │ + strdeq r3, [sp], -r4 @ │ │ │ │ + strdeq fp, [ip], -r0 @ │ │ │ │ + eoreq r3, sp, r8, ror #26 │ │ │ │ + eoreq fp, ip, r8, ror #18 │ │ │ │ + eoreq ip, ip, ip, ror #20 │ │ │ │ + eoreq r3, sp, r0, lsr sp │ │ │ │ + eoreq fp, ip, r0, lsr r9 │ │ │ │ + andeq r0, r0, r9, ror r1 │ │ │ │ + andeq r0, r0, ip, lsl #24 │ │ │ │ + @ instruction: 0x002ccfb4 │ │ │ │ + eoreq r3, sp, r8, asr #25 │ │ │ │ + eoreq fp, ip, r8, asr #17 │ │ │ │ + muleq r0, lr, r1 │ │ │ │ + eoreq r3, sp, r8, lsr fp │ │ │ │ + eoreq fp, ip, r8, lsr r7 │ │ │ │ + eoreq ip, ip, ip, lsr r8 │ │ │ │ + eoreq r3, sp, r0, lsl #22 │ │ │ │ + eoreq fp, ip, r0, lsl #14 │ │ │ │ + muleq r0, fp, r1 │ │ │ │ + ldrdeq r3, [sp], -r0 @ │ │ │ │ + ldrdeq fp, [ip], -r0 @ │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, ip, lsr #8 │ │ │ │ + mlaeq sp, r0, r9, r3 │ │ │ │ + mlaeq ip, r0, r5, fp │ │ │ │ + mlaeq ip, r4, r6, ip │ │ │ │ + eoreq r3, sp, r8, asr r9 │ │ │ │ + eoreq fp, ip, r8, asr r5 │ │ │ │ + andeq r0, r0, r8, ror #9 │ │ │ │ + eoreq sp, sp, r8, ror #20 │ │ │ │ + eoreq r3, sp, r8, lsl r9 │ │ │ │ + andeq r0, r0, r7, ror r1 │ │ │ │ + eoreq fp, ip, r8, lsl r5 │ │ │ │ + ldrdeq r2, [lr], -r0 @ │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 133578 │ │ │ │ + mov r0, r5 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl 12afec │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ + mov r4, r0 │ │ │ │ + beq 132cd8 │ │ │ │ + sub r2, r2, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + str r2, [r5] │ │ │ │ + beq 1335b4 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 132870 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - cmp r4, r3 │ │ │ │ - ldr r3, [r4] │ │ │ │ - beq 13284c │ │ │ │ + beq 133550 │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + cmp r4, r2 │ │ │ │ + beq 133468 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ - cmp r5, #100 @ 0x64 │ │ │ │ - beq 13284c │ │ │ │ + tst r5, #1 │ │ │ │ + bne 133454 │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + ldr r6, [r2] │ │ │ │ + cmp r6, #0 │ │ │ │ + beq 133404 │ │ │ │ + mov r0, r5 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl aaa68 │ │ │ │ + mov r5, r0 │ │ │ │ + mov r1, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 4fc88 │ │ │ │ + cmp r5, #0 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + mov r6, r0 │ │ │ │ + beq 135690 │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 132d60 │ │ │ │ + sub r2, r2, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + str r2, [r5] │ │ │ │ + bne 132d60 │ │ │ │ + mov r0, r5 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + cmp r6, #0 │ │ │ │ + blt 1333b8 │ │ │ │ + and r6, r6, #255 @ 0xff │ │ │ │ + cmp r6, #0 │ │ │ │ + bne 133468 │ │ │ │ + ldr r5, [r4, #16] │ │ │ │ + cmp r5, #0 │ │ │ │ + beq 13566c │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ + addne r2, r2, #1 │ │ │ │ + strne r2, [r5] │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + cmp r5, r2 │ │ │ │ + beq 133334 │ │ │ │ + ldr r6, [r4, #12] │ │ │ │ + cmp r6, #22 │ │ │ │ + bne 133288 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + tst r8, #1 │ │ │ │ + bne 133274 │ │ │ │ + ldr r2, [r3] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 13321c │ │ │ │ + ldr r9, [r2, #332] @ 0x14c │ │ │ │ + cmp r9, #1 │ │ │ │ + beq 1331c4 │ │ │ │ + tst r9, #1 │ │ │ │ + bne 133148 │ │ │ │ + ldr fp, [r2, #312] @ 0x138 │ │ │ │ + cmp fp, #1 │ │ │ │ + beq 1330e8 │ │ │ │ + tst fp, #1 │ │ │ │ + bne 1330d4 │ │ │ │ + mov r0, #0 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl 4fbb0 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + subs r6, r0, #0 │ │ │ │ + beq 133084 │ │ │ │ + mov r0, r9 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl aaa68 │ │ │ │ + mov r1, r0 │ │ │ │ + mov r9, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 50270 │ │ │ │ + cmp r9, #0 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + mov r1, r0 │ │ │ │ + beq 1356d8 │ │ │ │ + ldr r2, [r9] │ │ │ │ + cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 132e48 │ │ │ │ + sub r2, r2, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + str r2, [r9] │ │ │ │ + beq 1333e8 │ │ │ │ + cmp r1, #0 │ │ │ │ + blt 133020 │ │ │ │ + mov r0, fp │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl aaa68 │ │ │ │ + mov r9, r0 │ │ │ │ + mov r1, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 50270 │ │ │ │ + cmp r9, #0 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + mov fp, r0 │ │ │ │ + beq 1356b4 │ │ │ │ + ldr r2, [r9] │ │ │ │ + cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 132e98 │ │ │ │ + sub r2, r2, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + str r2, [r9] │ │ │ │ + beq 133070 │ │ │ │ + cmp fp, #0 │ │ │ │ + blt 132fd8 │ │ │ │ + mov r0, r8 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl aaa68 │ │ │ │ + mov r1, r0 │ │ │ │ + mov r8, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 4fc88 │ │ │ │ + ldr r2, [r6] │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ + mov r9, r0 │ │ │ │ + beq 132eec │ │ │ │ + sub r2, r2, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + str r2, [r6] │ │ │ │ + bne 132eec │ │ │ │ + mov r0, r6 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + cmp r8, #0 │ │ │ │ + beq 135720 │ │ │ │ + ldr r2, [r8] │ │ │ │ + cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 132f20 │ │ │ │ + sub r2, r2, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + str r2, [r8] │ │ │ │ + bne 132f20 │ │ │ │ + mov r0, r8 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + cmp r9, #0 │ │ │ │ + blt 132fa0 │ │ │ │ + and r9, r9, #255 @ 0xff │ │ │ │ + cmp r9, #0 │ │ │ │ + ldreq r6, [r4, #12] │ │ │ │ + beq 133288 │ │ │ │ + ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 132824 │ │ │ │ + beq 132f5c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 132898 │ │ │ │ - cmp r5, #46 @ 0x2e │ │ │ │ - bne 12de1c │ │ │ │ + bne 132f5c │ │ │ │ + mov r0, r4 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 132f80 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + bne 132f80 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 134fb0 │ │ │ │ + beq 1356fc │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13282c │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r4] │ │ │ │ - bne 13282c │ │ │ │ + b 12baa4 │ │ │ │ + ldr r3, [pc, #-804] @ 132c84 │ │ │ │ + ldr r1, [pc, #-1156] @ 132b28 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #-1160] @ 132b2c │ │ │ │ + ldr r2, [pc, #-1136] @ 132b48 │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13282c │ │ │ │ - ldr r3, [pc, #2332] @ 133194 │ │ │ │ - ldr r1, [pc, #2504] @ 133244 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [pc, #-860] @ 132c84 │ │ │ │ + ldr r1, [pc, #-1204] @ 132b30 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #2500] @ 133248 │ │ │ │ + ldr r0, [pc, #-1208] @ 132b34 │ │ │ │ ldr r3, [r3] │ │ │ │ + ldr r2, [pc, #-1196] @ 132b48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #344 @ 0x158 │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 132824 │ │ │ │ - ldr r3, [pc, #2280] @ 133194 │ │ │ │ - ldr r1, [pc, #2460] @ 13324c │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [pc, #-932] @ 132c84 │ │ │ │ + ldr r1, [pc, #-1268] @ 132b38 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #2456] @ 133250 │ │ │ │ + ldr r0, [pc, #-1272] @ 132b3c │ │ │ │ ldr r3, [r3] │ │ │ │ + ldr r2, [pc, #-1268] @ 132b48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #213 @ 0xd5 │ │ │ │ bl b6f00 │ │ │ │ - b 13248c │ │ │ │ + mov r0, r4 │ │ │ │ + bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl a4764 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 578f8 │ │ │ │ + b 12be50 │ │ │ │ + mov r0, r9 │ │ │ │ + str r3, [sp, #12] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1327a0 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + b 132e98 │ │ │ │ + ldr r3, [pc, #-1032] @ 132c84 │ │ │ │ + ldr r1, [pc, #-1360] @ 132b40 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #-1364] @ 132b44 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r2, [pc, #-1368] @ 132b48 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl b6f00 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1327e8 │ │ │ │ - ldr r3, [pc, #2216] @ 133194 │ │ │ │ - ldr r2, [pc, #2404] @ 133254 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r9 │ │ │ │ + bl a4764 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + b 12be50 │ │ │ │ + mov r0, fp │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl a4704 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + b 132de8 │ │ │ │ + ldr r3, [pc, #-1132] @ 132c84 │ │ │ │ + ldr r2, [pc, #-1448] @ 132b4c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #2400] @ 133258 │ │ │ │ + ldr r1, [pc, #-1452] @ 132b50 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - mov r3, #340 @ 0x154 │ │ │ │ + ldr r3, [pc, #-1440] @ 132b68 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #2384] @ 13325c │ │ │ │ - ldr r3, [pc, #2384] @ 133260 │ │ │ │ + ldr r0, [pc, #-1468] @ 132b54 │ │ │ │ + ldr r3, [pc, #-1468] @ 132b58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 12ccfc │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 1329a4 │ │ │ │ - ldr r3, [r5] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13294c │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 1329c8 │ │ │ │ - ldr r3, [r6] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 132968 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r6] │ │ │ │ - beq 1329b0 │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 132984 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - beq 1329bc │ │ │ │ - ldr r4, [sl, #796] @ 0x31c │ │ │ │ - cmp r4, #0 │ │ │ │ - beq 134e24 │ │ │ │ - ldr r3, [r4] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - addne r3, r3, #1 │ │ │ │ - strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - b 132930 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 132968 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 132984 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13294c │ │ │ │ - str r3, [sp, #24] │ │ │ │ - bl aefd4 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 132924 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r9 │ │ │ │ + bl a4764 │ │ │ │ + b 12be50 │ │ │ │ + mov r0, r9 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl a4704 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - ldrne r0, [r5, #12] │ │ │ │ - bne 12fcc8 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r5 │ │ │ │ + bne 132dd4 │ │ │ │ + mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ + mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - ldr r3, [pc, #1940] @ 1331b4 │ │ │ │ - ldr r1, [pc, #2112] @ 133264 │ │ │ │ + bl a4764 │ │ │ │ + mov r0, r9 │ │ │ │ + bl a4764 │ │ │ │ + ldr r3, [pc, #-1368] @ 132c34 │ │ │ │ + ldr r1, [pc, #-1588] @ 132b5c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #1884] @ 133194 │ │ │ │ - ldr r1, [pc, #2092] @ 133268 │ │ │ │ + ldr r3, [pc, #-1312] @ 132c84 │ │ │ │ + ldr r1, [pc, #-1608] @ 132b60 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #2088] @ 13326c │ │ │ │ + ldr r0, [pc, #-1612] @ 132b64 │ │ │ │ + ldr r2, [pc, #-1612] @ 132b68 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #340 @ 0x154 │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #1844] @ 133194 │ │ │ │ - ldr r2, [pc, #2060] @ 133270 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #2056] @ 133274 │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r3, #336 @ 0x150 │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [pc, #-1352] @ 132c84 │ │ │ │ + ldr r1, [pc, #-1636] @ 132b6c │ │ │ │ + ldr r2, [r7, r3] │ │ │ │ + ldr r3, [pc, #-1616] @ 132b88 │ │ │ │ + ldr r2, [r2] │ │ │ │ + str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #2040] @ 133278 │ │ │ │ - ldr r3, [pc, #2040] @ 13327c │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r2, [pc, #-1656] @ 132b70 │ │ │ │ + ldr r3, [pc, #-1656] @ 132b74 │ │ │ │ + ldr r0, [pc, #-1656] @ 132b78 │ │ │ │ add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 12ccfc │ │ │ │ - ldr r3, [r6] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 132ab4 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r6] │ │ │ │ - beq 133cbc │ │ │ │ + mov r0, r4 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl a4764 │ │ │ │ + b 12be50 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl a4764 │ │ │ │ + ldr r3, [pc, #-1544] @ 132c34 │ │ │ │ + ldr r1, [pc, #-1732] @ 132b7c │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3] │ │ │ │ + bl 4fe14 │ │ │ │ + ldr r3, [pc, #-1488] @ 132c84 │ │ │ │ + ldr r1, [pc, #-1752] @ 132b80 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #-1756] @ 132b84 │ │ │ │ + ldr r2, [pc, #-1756] @ 132b88 │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl b6f00 │ │ │ │ + b 12be50 │ │ │ │ + mov r0, r8 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl a4704 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ + b 132db4 │ │ │ │ + ldr r2, [r4] │ │ │ │ + cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 1332a4 │ │ │ │ + sub r2, r2, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + str r2, [r4] │ │ │ │ + beq 13353c │ │ │ │ + cmp r6, #44 @ 0x2c │ │ │ │ + bne 130660 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 132b2c │ │ │ │ - cmp fp, #44 @ 0x2c │ │ │ │ - bne 132b34 │ │ │ │ + beq 1334ac │ │ │ │ + ldr r1, [r3, #28] │ │ │ │ + cmp r1, #1 │ │ │ │ + beq 1334f4 │ │ │ │ + tst r0, #1 │ │ │ │ + bne 133328 │ │ │ │ + sub r4, r0, r1 │ │ │ │ + clz r4, r4 │ │ │ │ + lsr r4, r4, #5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 132ae4 │ │ │ │ + beq 133300 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 133cc8 │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 132b00 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - beq 132b20 │ │ │ │ + bne 133300 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 12e8f4 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 135c38 │ │ │ │ + beq 135624 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 132b00 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 50138 │ │ │ │ - subs r3, r0, #0 │ │ │ │ - blt 132e2c │ │ │ │ - and r3, r3, #255 @ 0xff │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 132e70 │ │ │ │ - ldr r3, [r5] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 132b6c │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 132e64 │ │ │ │ - ldr r3, [pc, #1980] @ 133330 │ │ │ │ - ldr r2, [r8, #4] │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, r2 │ │ │ │ - beq 132b98 │ │ │ │ - ldr r3, [pc, #1960] @ 133334 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 132f84 │ │ │ │ - ldr r5, [r8, #12] │ │ │ │ - tst r5, #1 │ │ │ │ - bne 132ccc │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 132bc0 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - beq 132cd8 │ │ │ │ - mov r0, #0 │ │ │ │ - bl 4fbb0 │ │ │ │ - subs r4, r0, #0 │ │ │ │ - beq 132d6c │ │ │ │ - add r3, sl, #4096 @ 0x1000 │ │ │ │ - ldr r1, [r3, #3040] @ 0xbe0 │ │ │ │ - bl 50270 │ │ │ │ - cmp r0, #0 │ │ │ │ - blt 132d34 │ │ │ │ - ldr r3, [pc, #1684] @ 133280 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r1, [r3] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 132ce4 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 4ffb8 │ │ │ │ + b 12baa4 │ │ │ │ + bl aefd4 │ │ │ │ + mov r4, r0 │ │ │ │ + b 1332dc │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - mov r6, r0 │ │ │ │ - beq 132c20 │ │ │ │ + beq 133358 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 132d9c │ │ │ │ - cmp r6, #0 │ │ │ │ - beq 132da8 │ │ │ │ - ldr r3, [pc, #1620] @ 133284 │ │ │ │ - ldr r0, [r6, #4] │ │ │ │ - ldr r1, [r7, r3] │ │ │ │ - cmp r0, r1 │ │ │ │ - bne 132ddc │ │ │ │ - mov r0, r5 │ │ │ │ - bl aaa68 │ │ │ │ - mov r1, r0 │ │ │ │ - mov r4, r0 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 4fc88 │ │ │ │ - ldr r3, [r6] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - mov r5, r0 │ │ │ │ - beq 132c74 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r6] │ │ │ │ - beq 132dd0 │ │ │ │ - cmp r4, #0 │ │ │ │ - beq 135c14 │ │ │ │ - ldr r3, [r4] │ │ │ │ + bne 133358 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 132c98 │ │ │ │ + beq 133380 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - str r3, [r4] │ │ │ │ - beq 132e20 │ │ │ │ - cmp r5, #0 │ │ │ │ - blt 132f5c │ │ │ │ - and r5, r5, #255 @ 0xff │ │ │ │ - cmp r5, #0 │ │ │ │ - beq 12de1c │ │ │ │ - ldr r4, [sl, #796] @ 0x31c │ │ │ │ - cmp r4, #0 │ │ │ │ - beq 135bf0 │ │ │ │ - ldr r3, [r4] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - addne r3, r3, #1 │ │ │ │ - strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ - mov r0, r5 │ │ │ │ - bl a4704 │ │ │ │ - b 132ba4 │ │ │ │ - mov r0, r8 │ │ │ │ + str r3, [r2] │ │ │ │ + bne 133380 │ │ │ │ + mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 132bc0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 578f8 │ │ │ │ - ldr r3, [pc, #1208] @ 1331b4 │ │ │ │ - ldr r1, [pc, #1416] @ 133288 │ │ │ │ + ldr r3, [pc, #-2044] @ 132b8c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 4fe14 │ │ │ │ - ldr r3, [pc, #1152] @ 133194 │ │ │ │ - ldr r1, [pc, #1396] @ 13328c │ │ │ │ + bl 4fea4 │ │ │ │ + ldr r3, [pc, #-1812] @ 132c84 │ │ │ │ + ldr r1, [pc, #-2060] @ 132b90 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1392] @ 133290 │ │ │ │ - ldr r2, [pc, #1392] @ 133294 │ │ │ │ + ldr r0, [pc, #-2064] @ 132b94 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ + mov r2, #388 @ 0x184 │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #1112] @ 133194 │ │ │ │ - ldr r1, [pc, #1368] @ 133298 │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [pc, #-1852] @ 132c84 │ │ │ │ + ldr r1, [pc, #-2092] @ 132b98 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1364] @ 13329c │ │ │ │ - ldr r2, [pc, #1352] @ 133294 │ │ │ │ + ldr r0, [pc, #-2096] @ 132b9c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ + mov r2, #384 @ 0x180 │ │ │ │ bl b6f00 │ │ │ │ - mov r0, r5 │ │ │ │ - bl a4764 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #1056] @ 133194 │ │ │ │ - ldr r1, [pc, #1320] @ 1332a0 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1316] @ 1332a4 │ │ │ │ - ldr r2, [pc, #1296] @ 133294 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ + b 12be50 │ │ │ │ + str r0, [sp, #12] │ │ │ │ + mov r0, r9 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + ldr r1, [sp, #12] │ │ │ │ + b 132e48 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 132c20 │ │ │ │ - ldr r3, [pc, #996] @ 133194 │ │ │ │ - ldr r1, [pc, #1268] @ 1332a8 │ │ │ │ + ldr r3, [pc, #-2024] @ 132c34 │ │ │ │ + ldr r1, [pc, #-2176] @ 132ba0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1264] @ 1332ac │ │ │ │ - ldr r2, [pc, #1236] @ 133294 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ - b 132d90 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 132c74 │ │ │ │ - bl 502d0 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 132c3c │ │ │ │ - ldr r3, [pc, #932] @ 133194 │ │ │ │ - ldr r0, [pc, #1212] @ 1332b0 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - ldr r1, [pc, #1200] @ 1332b4 │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r0, [pc, #1192] @ 1332b8 │ │ │ │ - ldr r2, [pc, #1152] @ 133294 │ │ │ │ add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl d8818 │ │ │ │ - b 132d90 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 132c98 │ │ │ │ - ldr r3, [pc, #864] @ 133194 │ │ │ │ - ldr r1, [pc, #1156] @ 1332bc │ │ │ │ + ldr r0, [r3] │ │ │ │ + bl 4fe14 │ │ │ │ + ldr r3, [pc, #-1968] @ 132c84 │ │ │ │ + ldr r1, [pc, #-2196] @ 132ba4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1152] @ 1332c0 │ │ │ │ + ldr r0, [pc, #-2200] @ 132ba8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r2, #213 @ 0xd5 │ │ │ │ add r0, pc, r0 │ │ │ │ + mov r2, #384 @ 0x180 │ │ │ │ bl b6f00 │ │ │ │ + b 12be50 │ │ │ │ mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 132b6c │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 132e8c │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - beq 132fb8 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 12afc0 │ │ │ │ - ldr r3, [r5] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - mov r4, r0 │ │ │ │ - beq 132eb4 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 132fc4 │ │ │ │ - cmp r4, #0 │ │ │ │ - beq 132f34 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - cmp r4, r3 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl a4704 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + b 132cf8 │ │ │ │ ldr r3, [r4] │ │ │ │ - beq 132f10 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - ldr r5, [r4, #12] │ │ │ │ - beq 132ee8 │ │ │ │ + beq 13348c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 132fd0 │ │ │ │ - cmp r5, #14 │ │ │ │ - bne 12de1c │ │ │ │ + bne 13348c │ │ │ │ + mov r0, r4 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 135bcc │ │ │ │ + beq 135648 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 132ef0 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r4] │ │ │ │ - bne 132ef0 │ │ │ │ + b 12baa4 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + ldr r3, [pc, #-2184] @ 132c34 │ │ │ │ + ldr r1, [pc, #-2324] @ 132bac │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3] │ │ │ │ + bl 4fe14 │ │ │ │ + ldr r3, [pc, #-2128] @ 132c84 │ │ │ │ + ldr r1, [pc, #-2344] @ 132bb0 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #-2348] @ 132bb4 │ │ │ │ + ldr r2, [pc, #-2348] @ 132bb8 │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl b6f00 │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [pc, #-2168] @ 132c84 │ │ │ │ + ldr r1, [pc, #-2376] @ 132bb8 │ │ │ │ + ldr r2, [r7, r3] │ │ │ │ + ldr r3, [pc, #-2380] @ 132bbc │ │ │ │ + ldr r0, [r2] │ │ │ │ + str r0, [sp, #4] │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r2, [pc, #-2392] @ 132bc0 │ │ │ │ + ldr r1, [pc, #-2392] @ 132bc4 │ │ │ │ + ldr r0, [pc, #-2392] @ 132bc8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl f47c4 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 578f8 │ │ │ │ + b 12be50 │ │ │ │ mov r0, r4 │ │ │ │ + str r3, [sp, #12] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 132ef0 │ │ │ │ - ldr r3, [pc, #600] @ 133194 │ │ │ │ - ldr r1, [pc, #900] @ 1332c4 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + b 1332a4 │ │ │ │ + ldr r3, [pc, #-2260] @ 132c84 │ │ │ │ + ldr r1, [pc, #-2448] @ 132bcc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #896] @ 1332c8 │ │ │ │ - ldr r2, [pc, #896] @ 1332cc │ │ │ │ + ldr r0, [pc, #-2452] @ 132bd0 │ │ │ │ + ldr r2, [pc, #-2452] @ 132bd4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #560] @ 133194 │ │ │ │ - ldr r1, [pc, #872] @ 1332d0 │ │ │ │ + b 12be50 │ │ │ │ + mov r0, fp │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl a4764 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + b 132ca8 │ │ │ │ + ldr r3, [pc, #-2320] @ 132c84 │ │ │ │ + ldr r1, [pc, #-2496] @ 132bd8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #868] @ 1332d4 │ │ │ │ - ldr r2, [pc, #800] @ 133294 │ │ │ │ + ldr r0, [pc, #-2500] @ 132bdc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ + mov r2, #213 @ 0xd5 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #520] @ 133194 │ │ │ │ - ldr r0, [pc, #840] @ 1332d8 │ │ │ │ + b 13258c │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + b 132cd8 │ │ │ │ + ldr r3, [pc, #-2376] @ 132c84 │ │ │ │ + ldr r1, [pc, #-2544] @ 132be0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #-2548] @ 132be4 │ │ │ │ + ldr r2, [pc, #-2548] @ 132be8 │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ + bl b6f00 │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [pc, #-2416] @ 132c84 │ │ │ │ + ldr r2, [pc, #-2572] @ 132bec │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r1, [pc, #-2576] @ 132bf0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #828] @ 1332dc │ │ │ │ - stm sp, {r0, r8} │ │ │ │ - ldr r0, [pc, #824] @ 1332e0 │ │ │ │ - ldr r2, [pc, #744] @ 133294 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [pc, #-2564] @ 132c08 │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r0, [pc, #-2592] @ 132bf4 │ │ │ │ + ldr r3, [pc, #-2592] @ 132bf8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl d8818 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 132e8c │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 132eb4 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 132ee8 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - bl aefd4 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 132720 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - ldr r2, [r3] │ │ │ │ - cmp r2, #0 │ │ │ │ - ldrne r0, [r5, #12] │ │ │ │ - bne 12fce8 │ │ │ │ + bl f47c4 │ │ │ │ + b 12cd28 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #396] @ 1331b4 │ │ │ │ - ldr r1, [pc, #696] @ 1332e4 │ │ │ │ + ldr r3, [pc, #-2592] @ 132c34 │ │ │ │ + ldr r1, [pc, #-2652] @ 132bfc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #340] @ 133194 │ │ │ │ - ldr r1, [pc, #676] @ 1332e8 │ │ │ │ + ldr r3, [pc, #-2536] @ 132c84 │ │ │ │ + ldr r1, [pc, #-2672] @ 132c00 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #672] @ 1332ec │ │ │ │ + ldr r0, [pc, #-2676] @ 132c04 │ │ │ │ + ldr r2, [pc, #-2676] @ 132c08 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #348 @ 0x15c │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 132748 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - b 13272c │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 132770 │ │ │ │ - mov r0, r2 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - bl a4704 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - b 12fd44 │ │ │ │ - ldr r3, [pc, #244] @ 133194 │ │ │ │ - ldr r2, [pc, #588] @ 1332f0 │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [pc, #-2576] @ 132c84 │ │ │ │ + ldr r1, [pc, #-2700] @ 132c0c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #584] @ 1332f4 │ │ │ │ + ldr r0, [pc, #-2704] @ 132c10 │ │ │ │ ldr r3, [r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #292] @ 1331dc │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r0, [pc, #568] @ 1332f8 │ │ │ │ - ldr r3, [pc, #568] @ 1332fc │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ + mov r2, #380 @ 0x17c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl f47c4 │ │ │ │ + bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl a4764 │ │ │ │ - mov r0, r4 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ bl a4764 │ │ │ │ - b 12be24 │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ + bl 578f8 │ │ │ │ + b 12be50 │ │ │ │ + str r0, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - bl a4704 │ │ │ │ + str r3, [sp, #32] │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + b 1322a0 │ │ │ │ + mov r0, r1 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - ldr r2, [r3] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 12fd28 │ │ │ │ + b 1322ec │ │ │ │ + ldr r3, [pc, #-2716] @ 132c84 │ │ │ │ + ldr r1, [pc, #-2832] @ 132c14 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #-2836] @ 132c18 │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r2, #380 @ 0x17c │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl a4764 │ │ │ │ - mov r0, r4 │ │ │ │ - bl a4764 │ │ │ │ - ldr r3, [pc, #88] @ 1331b4 │ │ │ │ - ldr r1, [pc, #416] @ 133300 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bl 4fe14 │ │ │ │ - ldr r3, [pc, #32] @ 133194 │ │ │ │ - ldr r1, [pc, #396] @ 133304 │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ + bl 578f8 │ │ │ │ + b 12be50 │ │ │ │ + mov r0, r9 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + b 132310 │ │ │ │ + mov r0, r6 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + b 132340 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 132914 │ │ │ │ + ldr r3, [pc, #-2856] @ 132c84 │ │ │ │ + ldr r1, [pc, #-2964] @ 132c1c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #392] @ 133308 │ │ │ │ - ldr r2, [pc, #88] @ 1331dc │ │ │ │ + ldr r0, [pc, #-2968] @ 132c20 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ + mov r2, #213 @ 0xd5 │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq lr, sp, r8, lsr #30 │ │ │ │ - ldrdeq r4, [sp], -r8 @ │ │ │ │ - andeq r0, r0, r2, ror r1 │ │ │ │ - ldrdeq ip, [ip], -r8 @ │ │ │ │ - mlaeq lr, r4, lr, r3 │ │ │ │ - @ instruction: 0x002d4db4 │ │ │ │ - @ instruction: 0x002cc9b4 │ │ │ │ - andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq lr, ip, r4, lsr r0 │ │ │ │ - eoreq r4, sp, r8, asr #26 │ │ │ │ - eoreq ip, ip, r8, asr #18 │ │ │ │ - ldrdeq sp, [ip], -r4 @ │ │ │ │ - eoreq r4, sp, r8, ror #25 │ │ │ │ - eoreq ip, ip, r8, ror #17 │ │ │ │ - andeq r0, r0, r7, ror r1 │ │ │ │ - eoreq r4, sp, r0, asr #25 │ │ │ │ - eoreq ip, ip, r0, asr #17 │ │ │ │ - andeq r0, r0, r3, ror #2 │ │ │ │ - eoreq r4, sp, r4, lsl #25 │ │ │ │ - eoreq ip, ip, r4, lsl #17 │ │ │ │ - andeq r0, r0, r7, ror #2 │ │ │ │ - eoreq pc, ip, r4, lsr r5 @ │ │ │ │ - @ instruction: 0x002decb4 │ │ │ │ - eoreq ip, ip, r8, ror #14 │ │ │ │ - eoreq r4, sp, r8, ror #22 │ │ │ │ - eoreq sp, ip, r4, ror #27 │ │ │ │ - strdeq r4, [sp], -r8 @ │ │ │ │ - strdeq ip, [ip], -r8 @ │ │ │ │ - eoreq sp, ip, r0, lsl #16 │ │ │ │ - eoreq r4, sp, r4, asr #21 │ │ │ │ - eoreq ip, ip, r4, asr #13 │ │ │ │ - andeq r0, r0, ip, lsl #19 │ │ │ │ - mlaeq ip, r4, r9, pc @ │ │ │ │ - eoreq r4, sp, ip, lsr #20 │ │ │ │ - eoreq ip, ip, ip, lsr #12 │ │ │ │ - andeq r0, r0, r6, ror #2 │ │ │ │ - eoreq pc, ip, r4, lsr #12 │ │ │ │ - eoreq r4, sp, r8, lsr #18 │ │ │ │ - eoreq ip, ip, r8, lsr #10 │ │ │ │ - eoreq sp, ip, r4, lsl r6 │ │ │ │ - ldrdeq r4, [sp], -r8 @ │ │ │ │ - ldrdeq ip, [ip], -r8 @ │ │ │ │ - andeq r0, r0, r5, lsr #2 │ │ │ │ - eoreq r4, sp, r4, ror #14 │ │ │ │ - eoreq ip, ip, r4, ror #6 │ │ │ │ - eoreq r4, sp, r0, lsr r7 │ │ │ │ - eoreq ip, ip, r0, lsr r3 │ │ │ │ - eoreq lr, sp, r4, lsr #16 │ │ │ │ - ldrdeq r4, [sp], -r4 @ │ │ │ │ - ldrdeq ip, [ip], -r4 @ │ │ │ │ - eoreq pc, ip, r0, lsl #9 │ │ │ │ - eoreq sp, ip, ip, lsl #17 │ │ │ │ - eoreq r4, sp, r4, lsr #11 │ │ │ │ - eoreq ip, ip, r4, lsr #3 │ │ │ │ - @ instruction: 0x002de6b0 │ │ │ │ - eoreq r4, sp, r0, ror #10 │ │ │ │ - eoreq ip, ip, r0, ror #2 │ │ │ │ - eoreq r3, lr, r8, lsr r5 │ │ │ │ - andeq r0, r0, ip, ror #25 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - eoreq sp, ip, r0, lsl sp │ │ │ │ - eoreq r4, sp, r4, asr #5 │ │ │ │ - eoreq fp, ip, r4, asr #29 │ │ │ │ - andeq r0, r0, sp, asr #2 │ │ │ │ - mlaeq sp, ip, r2, r4 │ │ │ │ - mlaeq ip, ip, lr, fp │ │ │ │ - eoreq r4, sp, r4, ror #4 │ │ │ │ - eoreq fp, ip, r4, ror #28 │ │ │ │ - eoreq r4, sp, r8, lsr #4 │ │ │ │ - eoreq fp, ip, r8, lsr #28 │ │ │ │ - eoreq r3, sp, r4, asr #8 │ │ │ │ - ldrdeq r4, [sp], -r8 @ │ │ │ │ - ldrdeq fp, [ip], -r8 @ │ │ │ │ - eoreq r4, sp, r8, lsr #3 │ │ │ │ - eoreq fp, ip, r4, lsr #27 │ │ │ │ - mlaeq sp, ip, r0, r4 │ │ │ │ - mlaeq ip, ip, ip, fp │ │ │ │ - andeq r0, r0, r9, asr #2 │ │ │ │ - eoreq r4, sp, r4, ror r0 │ │ │ │ - eoreq fp, ip, r4, ror ip │ │ │ │ - eoreq ip, ip, ip, ror sp │ │ │ │ - eoreq r4, sp, r0, asr #32 │ │ │ │ - eoreq fp, ip, r0, asr #24 │ │ │ │ - eoreq sp, ip, r4, lsl #5 │ │ │ │ - mlaeq sp, ip, pc, r3 @ │ │ │ │ - mlaeq ip, ip, fp, fp │ │ │ │ - eoreq lr, sp, r0, ror r0 │ │ │ │ - eoreq r3, sp, r0, lsr #30 │ │ │ │ - eoreq fp, ip, r0, lsr #22 │ │ │ │ - strdeq lr, [ip], -r8 @ │ │ │ │ - eoreq sp, ip, r0, asr r1 │ │ │ │ - eoreq r3, sp, r4, ror #28 │ │ │ │ - eoreq fp, ip, r4, ror #20 │ │ │ │ - eoreq sp, sp, r8, ror #24 │ │ │ │ - eoreq r3, sp, r8, lsl fp │ │ │ │ - eoreq fp, ip, r8, lsl r7 │ │ │ │ - mlaeq lr, ip, r6, r2 │ │ │ │ - eoreq ip, ip, r4, ror sp │ │ │ │ - eoreq r3, sp, r8, lsl #21 │ │ │ │ - eoreq fp, ip, r8, lsl #13 │ │ │ │ - eoreq r3, sp, r4, lsl #18 │ │ │ │ - eoreq fp, ip, r4, lsl #10 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, lsr #8 │ │ │ │ - eoreq r3, sp, r4, lsl #14 │ │ │ │ - eoreq fp, ip, r0, lsl #6 │ │ │ │ - strdeq ip, [ip], -r8 @ │ │ │ │ - @ instruction: 0x002d36bc │ │ │ │ - @ instruction: 0x002cb2bc │ │ │ │ - eoreq ip, ip, r8, asr #17 │ │ │ │ - eoreq r3, sp, r0, ror #11 │ │ │ │ - eoreq fp, ip, r0, ror #3 │ │ │ │ - eoreq sp, sp, ip, ror #13 │ │ │ │ - mlaeq sp, ip, r5, r3 │ │ │ │ - mlaeq ip, ip, r1, fp │ │ │ │ - eoreq r1, lr, r0, ror #30 │ │ │ │ - eoreq r3, sp, r4, ror r5 │ │ │ │ - eoreq fp, ip, r4, ror r1 │ │ │ │ - strdeq r3, [sp], -r8 @ │ │ │ │ - strdeq fp, [ip], -r8 @ │ │ │ │ - eoreq r3, sp, r8, lsl #9 │ │ │ │ - eoreq fp, ip, r8, lsl #1 │ │ │ │ - andeq r0, r0, r3, ror #2 │ │ │ │ - eoreq sp, sp, r4, lsr #10 │ │ │ │ - ldrdeq r3, [sp], -r4 @ │ │ │ │ - ldrdeq sl, [ip], -r4 @ │ │ │ │ - eoreq ip, ip, r8, lsr #30 │ │ │ │ - strheq ip, [ip], -r8 @ │ │ │ │ - eoreq r3, sp, ip, ror r3 │ │ │ │ - eoreq sl, ip, ip, ror pc │ │ │ │ - eoreq sp, sp, ip, lsl #9 │ │ │ │ - eoreq r3, sp, ip, lsr r3 │ │ │ │ - eoreq sl, ip, ip, lsr pc │ │ │ │ - eoreq ip, ip, r0, lsr #28 │ │ │ │ - strdeq r3, [sp], -r4 @ │ │ │ │ - strdeq sl, [ip], -r4 @ │ │ │ │ - eoreq ip, ip, r0, ror #10 │ │ │ │ - eoreq r3, sp, r4, ror r2 │ │ │ │ - eoreq sl, ip, r4, ror lr │ │ │ │ - andeq r0, r0, r7, lsr r1 │ │ │ │ - eoreq ip, ip, r0, lsl #10 │ │ │ │ - eoreq r3, sp, r4, lsl r2 │ │ │ │ - eoreq sl, ip, r4, lsl lr │ │ │ │ - andeq r0, r0, r3, asr #2 │ │ │ │ - ldrdeq r3, [sp], -r8 @ │ │ │ │ - ldrdeq sl, [ip], -r4 @ │ │ │ │ - ldrdeq sp, [sp], -r0 @ │ │ │ │ - eoreq r3, sp, r0, lsl #3 │ │ │ │ - eoreq sl, ip, r0, lsl #27 │ │ │ │ - eoreq r2, lr, ip, lsl #11 │ │ │ │ - eoreq ip, ip, r4, lsl #8 │ │ │ │ - eoreq r3, sp, r8, lsl r1 │ │ │ │ - eoreq sl, ip, r8, lsl sp │ │ │ │ - andeq r0, r0, r6, lsl #2 │ │ │ │ - eoreq r3, sp, r4, ror #1 │ │ │ │ - eoreq sl, ip, r4, ror #25 │ │ │ │ - andeq r0, r0, r7, lsl #2 │ │ │ │ - eoreq sp, sp, r4, lsr r1 │ │ │ │ - eoreq r2, sp, r4, ror #31 │ │ │ │ - eoreq sl, ip, r4, ror #23 │ │ │ │ - @ instruction: 0x002e1fbc │ │ │ │ - eoreq ip, ip, r0, ror r2 │ │ │ │ - eoreq r2, sp, r4, lsl #31 │ │ │ │ - eoreq sl, ip, r4, lsl #23 │ │ │ │ - andeq r0, r0, fp, lsl #2 │ │ │ │ - eoreq r2, sp, r4, lsr pc │ │ │ │ - eoreq sl, ip, r4, lsr fp │ │ │ │ - @ instruction: 0x002c76b4 │ │ │ │ - eoreq r2, sp, r4, asr #29 │ │ │ │ - eoreq sl, ip, r4, asr #21 │ │ │ │ - eoreq ip, sp, ip, lsr #31 │ │ │ │ - eoreq r2, sp, ip, asr lr │ │ │ │ - eoreq sl, ip, ip, asr sl │ │ │ │ - eoreq ip, ip, ip, ror #17 │ │ │ │ - eoreq r2, sp, r8, lsr lr │ │ │ │ - eoreq sl, ip, r8, lsr sl │ │ │ │ - eoreq ip, ip, r0, lsr #1 │ │ │ │ - @ instruction: 0x002d2db4 │ │ │ │ - @ instruction: 0x002ca9b4 │ │ │ │ - andeq r0, r0, pc, lsl r1 │ │ │ │ - eoreq r2, sp, r0, asr #25 │ │ │ │ - eoreq sl, ip, r0, asr #17 │ │ │ │ - andeq r0, r0, r3, lsr r1 │ │ │ │ - eoreq r2, sp, r4, lsl #25 │ │ │ │ - eoreq sl, ip, r4, lsl #17 │ │ │ │ - eoreq ip, sp, ip, ror #26 │ │ │ │ - eoreq r2, sp, ip, lsl ip │ │ │ │ - eoreq sl, ip, ip, lsl r8 │ │ │ │ - eoreq sp, ip, r0, lsr r7 │ │ │ │ - andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq fp, ip, r8, ror #28 │ │ │ │ - andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r2, sp, r0, lsl #23 │ │ │ │ - eoreq sl, ip, r0, lsl #15 │ │ │ │ - ldr r3, [pc, #-20] @ 133494 │ │ │ │ - ldr r2, [pc, #-416] @ 13330c │ │ │ │ + b 12fedc │ │ │ │ + ldr r3, [pc, #-2896] @ 132c84 │ │ │ │ + ldr r0, [pc, #-2996] @ 132c24 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-420] @ 133310 │ │ │ │ + add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #-320] @ 133380 │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r0, [pc, #-436] @ 133314 │ │ │ │ - ldr r3, [pc, #-436] @ 133318 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #-3008] @ 132c28 │ │ │ │ + stm sp, {r0, r8} │ │ │ │ + ldr r0, [pc, #-3012] @ 132c2c │ │ │ │ + ldr r2, [pc, #-3012] @ 132c30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl f47c4 │ │ │ │ + bl d8818 │ │ │ │ + b 12be50 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ + b 1328f8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r9 │ │ │ │ - bl a4764 │ │ │ │ - b 12be24 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 132930 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r9 │ │ │ │ - bl a4764 │ │ │ │ - ldr r3, [pc, #-172] @ 13348c │ │ │ │ - ldr r1, [pc, #-544] @ 13331c │ │ │ │ + ldr r3, [pc, #-3068] @ 132c34 │ │ │ │ + ldr r1, [pc, #-3068] @ 132c38 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #-188] @ 133494 │ │ │ │ - ldr r1, [pc, #-564] @ 133320 │ │ │ │ + ldr r3, [pc, #-3012] @ 132c84 │ │ │ │ + ldr r1, [pc, #-3088] @ 132c3c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-568] @ 133324 │ │ │ │ - ldr r2, [pc, #-480] @ 133380 │ │ │ │ + ldr r0, [pc, #-3092] @ 132c40 │ │ │ │ + ldr r2, [pc, #-3092] @ 132c44 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [r5] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13358c │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 133c24 │ │ │ │ + b 12be50 │ │ │ │ + ldr r1, [r3, #140] @ 0x8c │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + cmp r1, #1 │ │ │ │ + beq 132550 │ │ │ │ + tst r0, #1 │ │ │ │ + beq 1324e4 │ │ │ │ + bl aefd4 │ │ │ │ + mov r4, r0 │ │ │ │ + b 1324f0 │ │ │ │ + ldr r1, [sl, #2896] @ 0xb50 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 50168 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1335a8 │ │ │ │ + mov r4, r0 │ │ │ │ + beq 1338b8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 133c30 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 1335f8 │ │ │ │ - cmp fp, #14 │ │ │ │ - bne 133600 │ │ │ │ + beq 133a64 │ │ │ │ + cmn r4, #1 │ │ │ │ + beq 133a30 │ │ │ │ + cmp r4, #0 │ │ │ │ + bne 133904 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1335d8 │ │ │ │ + beq 1338e4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 133c3c │ │ │ │ - ldr r4, [sl, #796] @ 0x31c │ │ │ │ + beq 133a70 │ │ │ │ + ldr r4, [sl, #2296] @ 0x8f8 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 134e00 │ │ │ │ + beq 135528 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ + b 12baa4 │ │ │ │ mov r0, r8 │ │ │ │ bl 50138 │ │ │ │ subs r3, r0, #0 │ │ │ │ - blt 1336d0 │ │ │ │ + blt 1339d4 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ - beq 12f8f8 │ │ │ │ - ldr r3, [pc, #-756] @ 133330 │ │ │ │ + beq 12e8d0 │ │ │ │ + ldr r3, [pc, #-3264] @ 132c68 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 133648 │ │ │ │ - ldr r3, [pc, #-776] @ 133334 │ │ │ │ + beq 13394c │ │ │ │ + ldr r3, [pc, #-3284] @ 132c6c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 133c48 │ │ │ │ + bne 1339fc │ │ │ │ ldr r4, [r8, #12] │ │ │ │ ands r5, r4, #1 │ │ │ │ - bne 133698 │ │ │ │ + bne 13399c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 133670 │ │ │ │ + beq 133974 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1336bc │ │ │ │ - cmp r4, #14 │ │ │ │ - bne 12de1c │ │ │ │ + beq 1339c0 │ │ │ │ + cmp r4, #46 @ 0x2e │ │ │ │ + bne 12e8f4 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 134e6c │ │ │ │ + beq 135504 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ + b 12baa4 │ │ │ │ mov r0, r4 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 130cbc │ │ │ │ + beq 131ce0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - bne 130cbc │ │ │ │ + bne 131ce0 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - beq 133670 │ │ │ │ - b 130cbc │ │ │ │ - ldr r3, [pc, #-580] @ 133494 │ │ │ │ - ldr r1, [pc, #-948] @ 133328 │ │ │ │ + beq 133974 │ │ │ │ + b 131ce0 │ │ │ │ + ldr r3, [pc, #-3416] @ 132c84 │ │ │ │ + ldr r1, [pc, #-3480] @ 132c48 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-952] @ 13332c │ │ │ │ + ldr r0, [pc, #-3484] @ 132c4c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #213 @ 0xd5 │ │ │ │ bl b6f00 │ │ │ │ - b 12fb3c │ │ │ │ - ldr r3, [r5] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 133714 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 1338c4 │ │ │ │ + b 12fedc │ │ │ │ + ldr r3, [pc, #-3456] @ 132c84 │ │ │ │ + ldr r0, [pc, #-3512] @ 132c50 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r1, [pc, #-3524] @ 132c54 │ │ │ │ + stm sp, {r0, r8} │ │ │ │ + ldr r0, [pc, #-3528] @ 132c58 │ │ │ │ + ldr r2, [pc, #-3528] @ 132c5c │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl d8818 │ │ │ │ + b 12be50 │ │ │ │ + bl 50048 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 133904 │ │ │ │ + ldr r3, [pc, #-3520] @ 132c84 │ │ │ │ + ldr r1, [pc, #-3560] @ 132c60 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #-3564] @ 132c64 │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, #408 @ 0x198 │ │ │ │ + bl b6f00 │ │ │ │ + b 12fedc │ │ │ │ + mov r0, r6 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 1338b8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 1338e4 │ │ │ │ + mov r0, fp │ │ │ │ + bl a4764 │ │ │ │ + b 12e8ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 133730 │ │ │ │ + beq 133aac │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 133954 │ │ │ │ - sub r3, fp, #14 │ │ │ │ - bics r3, r3, #2 │ │ │ │ - bne 133778 │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 133758 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - beq 133948 │ │ │ │ - ldr r4, [sl, #796] @ 0x31c │ │ │ │ - cmp r4, #0 │ │ │ │ - beq 134f44 │ │ │ │ - ldr r3, [r4] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - addne r3, r3, #1 │ │ │ │ - strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ + bne 133aac │ │ │ │ + mov r0, r6 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ mov r0, r8 │ │ │ │ bl 50138 │ │ │ │ - subs r3, r0, #0 │ │ │ │ - blt 1338d0 │ │ │ │ - and r3, r3, #255 @ 0xff │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 13386c │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 133860 │ │ │ │ - ldr r3, [pc, #-1144] @ 133330 │ │ │ │ + cmp r0, #0 │ │ │ │ + blt 133b7c │ │ │ │ + and r0, r0, #255 @ 0xff │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 12e8d0 │ │ │ │ + ldr r3, [pc, #-3688] @ 132c68 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 1337cc │ │ │ │ - ldr r3, [pc, #-1164] @ 133334 │ │ │ │ + beq 133af4 │ │ │ │ + ldr r3, [pc, #-3708] @ 132c6c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 133908 │ │ │ │ + bne 133ba4 │ │ │ │ ldr r4, [r8, #12] │ │ │ │ ands r5, r4, #1 │ │ │ │ - bne 13381c │ │ │ │ + bne 133b44 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1337f4 │ │ │ │ + beq 133b1c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 13384c │ │ │ │ - cmp r4, #24 │ │ │ │ - beq 12de1c │ │ │ │ + beq 133b68 │ │ │ │ + cmp r4, #46 @ 0x2e │ │ │ │ + bne 12e8f4 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 134f20 │ │ │ │ + beq 134bfc │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ + b 12baa4 │ │ │ │ mov r0, r4 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 133840 │ │ │ │ + beq 131ce0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 13384c │ │ │ │ - mov r0, r4 │ │ │ │ - bl a4764 │ │ │ │ - b 1337fc │ │ │ │ + bne 131ce0 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - beq 1337f4 │ │ │ │ - b 133840 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - b 1337a0 │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 133888 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - beq 13393c │ │ │ │ - cmp fp, #46 @ 0x2e │ │ │ │ - beq 1338a4 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 130dd4 │ │ │ │ - cmp fp, #18 │ │ │ │ - bne 12de1c │ │ │ │ - ldr r4, [sl, #796] @ 0x31c │ │ │ │ - cmp r4, #0 │ │ │ │ - beq 134e48 │ │ │ │ - ldr r3, [r4] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - addne r3, r3, #1 │ │ │ │ - strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 133714 │ │ │ │ - ldr r3, [pc, #-1092] @ 133494 │ │ │ │ - ldr r1, [pc, #-1444] @ 133338 │ │ │ │ + beq 133b1c │ │ │ │ + b 131ce0 │ │ │ │ + ldr r3, [pc, #-3840] @ 132c84 │ │ │ │ + ldr r1, [pc, #-3864] @ 132c70 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1448] @ 13333c │ │ │ │ + ldr r0, [pc, #-3868] @ 132c74 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r2, #213 @ 0xd5 │ │ │ │ add r0, pc, r0 │ │ │ │ + mov r2, #213 @ 0xd5 │ │ │ │ bl b6f00 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #-1148] @ 133494 │ │ │ │ - ldr r0, [pc, #-1492] @ 133340 │ │ │ │ + b 12fedc │ │ │ │ + ldr r3, [pc, #-3880] @ 132c84 │ │ │ │ + ldr r0, [pc, #-3896] @ 132c78 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #-1504] @ 133344 │ │ │ │ + ldr r1, [pc, #-3908] @ 132c7c │ │ │ │ stm sp, {r0, r8} │ │ │ │ - ldr r0, [pc, #-1508] @ 133348 │ │ │ │ - mov r2, #320 @ 0x140 │ │ │ │ + ldr r0, [pc, #-3912] @ 132c80 │ │ │ │ + mov r2, #404 @ 0x194 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 133888 │ │ │ │ - mov r0, r8 │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [pc, #-3932] @ 132c84 │ │ │ │ + ldr r2, [pc, #-3932] @ 132c88 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r1, [pc, #-3936] @ 132c8c │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [pc, #-3944] @ 132c90 │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r0, [pc, #-3948] @ 132c94 │ │ │ │ + ldr r3, [pc, #-3948] @ 132c98 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl f47c4 │ │ │ │ + b 12cd28 │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 133c3c │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + bne 133c3c │ │ │ │ + mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 133758 │ │ │ │ + ldr r3, [r6] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 133c60 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r6] │ │ │ │ + bne 133c60 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 133730 │ │ │ │ - str r3, [sp, #24] │ │ │ │ + mov r0, r8 │ │ │ │ + bl 50138 │ │ │ │ + ldr r3, [r8] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + mov r4, r0 │ │ │ │ + beq 133c90 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r8] │ │ │ │ + bne 133c90 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + cmp r4, #0 │ │ │ │ + blt 134a1c │ │ │ │ + and r4, r4, #255 @ 0xff │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 131350 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 13135c │ │ │ │ + cmp fp, #46 @ 0x2e │ │ │ │ + bne 12e8f4 │ │ │ │ + ldr r4, [sl, #796] @ 0x31c │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 135768 │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + addne r3, r3, #1 │ │ │ │ + strne r3, [r4] │ │ │ │ + b 12baa4 │ │ │ │ + str r3, [sp, #16] │ │ │ │ bl aefd4 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1336f8 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ + bne 133c18 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 133d84 │ │ │ │ - ldr r1, [r2, #28] │ │ │ │ + beq 133d80 │ │ │ │ + ldr r1, [r2, #116] @ 0x74 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ cmp r1, #1 │ │ │ │ - beq 133c7c │ │ │ │ + beq 133bd8 │ │ │ │ tst r0, #1 │ │ │ │ - beq 12fc9c │ │ │ │ - str r3, [sp, #24] │ │ │ │ + beq 13218c │ │ │ │ + str r3, [sp, #16] │ │ │ │ bl aefd4 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 132a98 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - ldr r2, [r3] │ │ │ │ - cmp r2, #0 │ │ │ │ - ldrne r0, [r5, #12] │ │ │ │ - bne 12fca8 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - ldr r3, [pc, #-1368] @ 13348c │ │ │ │ - ldr r1, [pc, #-1692] @ 13334c │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bl 4fe14 │ │ │ │ - ldr r3, [pc, #-1384] @ 133494 │ │ │ │ - ldr r1, [pc, #-1712] @ 133350 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1716] @ 133354 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, #336 @ 0x150 │ │ │ │ - bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #-1424] @ 133494 │ │ │ │ - ldr r2, [pc, #-1744] @ 133358 │ │ │ │ + bne 1328ec │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + tst r9, #1 │ │ │ │ + beq 132198 │ │ │ │ + mov r0, r9 │ │ │ │ + bl a4704 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + b 132198 │ │ │ │ + ldr r3, [pc, #4052] @ 134d1c │ │ │ │ + ldr r2, [pc, #4052] @ 134d20 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-1748] @ 13335c │ │ │ │ + ldr r1, [pc, #4048] @ 134d24 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #-1656] @ 1333c4 │ │ │ │ + ldr r3, [pc, #4040] @ 134d28 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #-1764] @ 133360 │ │ │ │ - ldr r3, [pc, #-1764] @ 133364 │ │ │ │ + ldr r0, [pc, #4036] @ 134d2c │ │ │ │ + ldr r3, [pc, #4036] @ 134d30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 12ccfc │ │ │ │ - ldr r3, [pc, #-1488] @ 133494 │ │ │ │ - ldr r1, [pc, #-1792] @ 133368 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1796] @ 13336c │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #-1784] @ 133380 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ + b 12cd28 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - mov r0, r9 │ │ │ │ - bl a4764 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - bl a4764 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ - str r0, [sp, #32] │ │ │ │ - mov r0, r4 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - b 12fdf8 │ │ │ │ - ldr r3, [pc, #-1612] @ 133494 │ │ │ │ - ldr r1, [pc, #-1908] @ 133370 │ │ │ │ + ldr r3, [pc, #3980] @ 134d34 │ │ │ │ + ldr r1, [pc, #3980] @ 134d38 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3] │ │ │ │ + bl 4fe14 │ │ │ │ + ldr r3, [pc, #3932] @ 134d1c │ │ │ │ + ldr r1, [pc, #3960] @ 134d3c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-1912] @ 133374 │ │ │ │ + ldr r0, [pc, #3956] @ 134d40 │ │ │ │ + ldr r2, [pc, #3956] @ 134d44 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #-1908] @ 133380 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r9 │ │ │ │ - bl a4764 │ │ │ │ + b 12be50 │ │ │ │ + mov r0, r4 │ │ │ │ + bl a4704 │ │ │ │ + ldr r3, [r8] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 133e04 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r8] │ │ │ │ + beq 133e10 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - bl a4764 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r1 │ │ │ │ + b 12e5f8 │ │ │ │ + mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - b 12fe44 │ │ │ │ - ldr r3, [pc, #-1724] @ 133494 │ │ │ │ - ldr r1, [pc, #-2012] @ 133378 │ │ │ │ + cmp r5, #0 │ │ │ │ + beq 12e5f0 │ │ │ │ + b 133e04 │ │ │ │ + ldr r3, [pc, #3824] @ 134d1c │ │ │ │ + ldr r1, [pc, #3864] @ 134d48 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2016] @ 13337c │ │ │ │ + ldr r0, [pc, #3860] @ 134d4c │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #-2020] @ 133380 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ + mov r2, #213 @ 0xd5 │ │ │ │ bl b6f00 │ │ │ │ + b 12fedc │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r9 │ │ │ │ - bl a4764 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r9 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - b 12fe68 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - bl aefd4 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 133570 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - tst r9, #1 │ │ │ │ - beq 12fd08 │ │ │ │ - mov r0, r9 │ │ │ │ - bl a4704 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - b 12fd08 │ │ │ │ - ldr r3, [pc, #-1880] @ 133494 │ │ │ │ - ldr r2, [pc, #-2156] @ 133384 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-2160] @ 133388 │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r3, #348 @ 0x15c │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r0, [pc, #-2176] @ 13338c │ │ │ │ - ldr r3, [pc, #-2176] @ 133390 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl f47c4 │ │ │ │ - b 12ccfc │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13358c │ │ │ │ - mov r0, r6 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1335a8 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1335d8 │ │ │ │ - ldr r3, [pc, #-1980] @ 133494 │ │ │ │ - ldr r0, [pc, #-2240] @ 133394 │ │ │ │ + b 12e548 │ │ │ │ + ldr r3, [pc, #3772] @ 134d1c │ │ │ │ + ldr r0, [pc, #3820] @ 134d50 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #-2252] @ 133398 │ │ │ │ + ldr r1, [pc, #3808] @ 134d54 │ │ │ │ stm sp, {r0, r8} │ │ │ │ - ldr r0, [pc, #-2256] @ 13339c │ │ │ │ - mov r2, #352 @ 0x160 │ │ │ │ + ldr r0, [pc, #3804] @ 134d58 │ │ │ │ + mov r2, #284 @ 0x11c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #-2032] @ 133494 │ │ │ │ - ldr r2, [pc, #-2280] @ 1333a0 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-2284] @ 1333a4 │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #-2248] @ 1333d4 │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r0, [pc, #-2300] @ 1333a8 │ │ │ │ - ldr r3, [pc, #-2300] @ 1333ac │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl f47c4 │ │ │ │ - b 12ccfc │ │ │ │ - mov r0, r6 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 132ab4 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 132ae4 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12ddc4 │ │ │ │ - ldr r3, [pc, #-2132] @ 133494 │ │ │ │ - ldr r1, [pc, #-2364] @ 1333b0 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2368] @ 1333b4 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, #304 @ 0x130 │ │ │ │ - bl b6f00 │ │ │ │ - b 12ccfc │ │ │ │ - str r0, [sp, #36] @ 0x24 │ │ │ │ + b 12be50 │ │ │ │ mov r0, r4 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r2, [sp, #36] @ 0x24 │ │ │ │ - b 12fda8 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - ldr r3, [pc, #-2240] @ 13348c │ │ │ │ - ldr r1, [pc, #-2456] @ 1333b8 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bl 4fe14 │ │ │ │ - ldr r3, [pc, #-2256] @ 133494 │ │ │ │ - ldr r1, [pc, #-2476] @ 1333bc │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + cmp r4, r3 │ │ │ │ + beq 12cef8 │ │ │ │ + ldr r4, [r5, #16] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + cmp r4, r3 │ │ │ │ + bne 12e274 │ │ │ │ + ldr r3, [pc, #3684] @ 134d1c │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2480] @ 1333c0 │ │ │ │ - ldr r2, [pc, #-2480] @ 1333c4 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [pc, #3732] @ 134d5c │ │ │ │ + ldr r1, [pc, #3732] @ 134d60 │ │ │ │ + ldr r0, [pc, #3732] @ 134d64 │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ + str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ + ldr r2, [pc, #3712] @ 134d68 │ │ │ │ + bl d8818 │ │ │ │ + b 12cd28 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #-2336] @ 13348c │ │ │ │ - ldr r1, [pc, #-2536] @ 1333c8 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 578f8 │ │ │ │ + mov r0, r4 │ │ │ │ + bl a4764 │ │ │ │ + ldr r3, [pc, #3600] @ 134d34 │ │ │ │ + ldr r1, [pc, #3652] @ 134d6c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #-2352] @ 133494 │ │ │ │ - ldr r1, [pc, #-2556] @ 1333cc │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2560] @ 1333d0 │ │ │ │ - ldr r2, [pc, #-2560] @ 1333d4 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - b 1300b4 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1300d0 │ │ │ │ - ldr r3, [pc, #-2416] @ 133494 │ │ │ │ - ldr r1, [pc, #-2608] @ 1333d8 │ │ │ │ + ldr r3, [pc, #3552] @ 134d1c │ │ │ │ + ldr r1, [pc, #3632] @ 134d70 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2612] @ 1333dc │ │ │ │ + ldr r0, [pc, #3628] @ 134d74 │ │ │ │ + ldr r2, [pc, #3628] @ 134d78 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r2, #213 @ 0xd5 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1338f4 │ │ │ │ - str r0, [sp, #24] │ │ │ │ + b 12be50 │ │ │ │ mov r0, r4 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - b 12df70 │ │ │ │ - ldr r3, [pc, #-2476] @ 133494 │ │ │ │ - ldr r2, [pc, #-2660] @ 1333e0 │ │ │ │ + bl a4704 │ │ │ │ + b 12df88 │ │ │ │ + ldr r3, [pc, #3500] @ 134d1c │ │ │ │ + ldr r2, [pc, #3592] @ 134d7c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-2664] @ 1333e4 │ │ │ │ + ldr r1, [pc, #3588] @ 134d80 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #-2652] @ 1333fc │ │ │ │ + ldr r3, [pc, #3580] @ 134d84 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #-2680] @ 1333e8 │ │ │ │ - ldr r3, [pc, #-2680] @ 1333ec │ │ │ │ + ldr r0, [pc, #3576] @ 134d88 │ │ │ │ + ldr r3, [pc, #3576] @ 134d8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 12d8a0 │ │ │ │ + b 12d8cc │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #-2588] @ 13348c │ │ │ │ - ldr r1, [pc, #-2748] @ 1333f0 │ │ │ │ + ldr r3, [pc, #3420] @ 134d34 │ │ │ │ + ldr r1, [pc, #3508] @ 134d90 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #-2604] @ 133494 │ │ │ │ - ldr r1, [pc, #-2768] @ 1333f4 │ │ │ │ + ldr r3, [pc, #3372] @ 134d1c │ │ │ │ + ldr r1, [pc, #3488] @ 134d94 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2772] @ 1333f8 │ │ │ │ - ldr r2, [pc, #-2772] @ 1333fc │ │ │ │ + ldr r0, [pc, #3484] @ 134d98 │ │ │ │ + ldr r2, [pc, #3460] @ 134d84 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ + b 12be50 │ │ │ │ + str r0, [sp, #24] │ │ │ │ + mov r0, r4 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + b 12dfe4 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ - b 12df90 │ │ │ │ - ldr r3, [pc, #-2656] @ 133494 │ │ │ │ - ldr r1, [pc, #-2808] @ 133400 │ │ │ │ + b 12ec74 │ │ │ │ + ldr r3, [pc, #3300] @ 134d1c │ │ │ │ + ldr r1, [pc, #3424] @ 134d9c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-2812] @ 133404 │ │ │ │ + ldr r0, [pc, #3420] @ 134da0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #-2816] @ 133408 │ │ │ │ + ldr r2, [pc, #3416] @ 134da4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 12d8a0 │ │ │ │ + b 12cd28 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12dfac │ │ │ │ + b 12ec90 │ │ │ │ + mov r0, r1 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl aefd4 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 12de78 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 133fbc │ │ │ │ - ldr r3, [r5] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 133f58 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 134074 │ │ │ │ - ldr r3, [r6] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 133f74 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r6] │ │ │ │ - beq 133fc8 │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 133f90 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - beq 133fb0 │ │ │ │ - ldr r4, [sl, #796] @ 0x31c │ │ │ │ - cmp r4, #0 │ │ │ │ - beq 134d70 │ │ │ │ - ldr r3, [r4] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - addne r3, r3, #1 │ │ │ │ - strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 133f90 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - b 133f3c │ │ │ │ - mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 133f74 │ │ │ │ - ldr r3, [pc, #-2888] @ 133494 │ │ │ │ - ldr r2, [pc, #-3028] @ 13340c │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ + b 12ec30 │ │ │ │ + ldr r3, [pc, #3228] @ 134d1c │ │ │ │ + ldr r1, [pc, #3364] @ 134da8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-3032] @ 133410 │ │ │ │ + ldr r0, [pc, #3360] @ 134dac │ │ │ │ ldr r3, [r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #-3020] @ 133428 │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r0, [pc, #-3048] @ 133414 │ │ │ │ - ldr r3, [pc, #-3048] @ 133418 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #3344] @ 134da4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl f47c4 │ │ │ │ - b 12ccfc │ │ │ │ + bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #-2992] @ 13348c │ │ │ │ - ldr r1, [pc, #-3108] @ 13341c │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bl 4fe14 │ │ │ │ - ldr r3, [pc, #-3008] @ 133494 │ │ │ │ - ldr r1, [pc, #-3128] @ 133420 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3132] @ 133424 │ │ │ │ - ldr r2, [pc, #-3132] @ 133428 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 133f58 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + bl a4764 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + bl 578f8 │ │ │ │ + b 12be50 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - b 12dd88 │ │ │ │ + b 12ec54 │ │ │ │ + mov r0, r4 │ │ │ │ + bl a4704 │ │ │ │ + b 12f698 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12f6b4 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ - b 12c53c │ │ │ │ - ldr r3, [pc, #-3092] @ 133494 │ │ │ │ - ldr r1, [pc, #-3200] @ 13342c │ │ │ │ + ldr r3, [r8] │ │ │ │ + ldr r2, [r8, #4] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + addne r3, r3, #1 │ │ │ │ + strne r3, [r8] │ │ │ │ + ldr r3, [pc, #3216] @ 134db0 │ │ │ │ + ldr r4, [r7, r3] │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmp r3, r2 │ │ │ │ + beq 1343a4 │ │ │ │ + ldr r3, [pc, #3200] @ 134db4 │ │ │ │ + ldr r1, [r7, r3] │ │ │ │ + ldr r3, [r1] │ │ │ │ + cmp r3, r2 │ │ │ │ + bne 1343fc │ │ │ │ + ldr r5, [r8, #12] │ │ │ │ + ands r6, r5, #1 │ │ │ │ + bne 134280 │ │ │ │ + ldr r0, [r8] │ │ │ │ + cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 134398 │ │ │ │ + sub r3, r0, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r8] │ │ │ │ + beq 1343d0 │ │ │ │ + cmp r5, #44 @ 0x2c │ │ │ │ + bne 1342b0 │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmp r3, r2 │ │ │ │ + beq 13421c │ │ │ │ + ldr r3, [pc, #3120] @ 134db4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3204] @ 133430 │ │ │ │ ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mvn r2, #0 │ │ │ │ - bl b6f00 │ │ │ │ - b 12d8a0 │ │ │ │ - ldr r0, [pc, #-3228] @ 133434 │ │ │ │ - mov r1, r3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - bl b029c │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - ldr r2, [r3] │ │ │ │ - cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 134110 │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r2, [r3] │ │ │ │ - bne 134110 │ │ │ │ - mov r4, #2 │ │ │ │ - mov r0, r3 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - cmp r4, #2 │ │ │ │ - bne 12c528 │ │ │ │ - ldr r3, [pc, #-3204] @ 133494 │ │ │ │ - ldr r1, [pc, #-3300] @ 133438 │ │ │ │ + cmp r3, r2 │ │ │ │ + bne 1341e8 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 69a14 │ │ │ │ + ldr r3, [r8] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + mov r4, r0 │ │ │ │ + beq 1341b8 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r8] │ │ │ │ + beq 134430 │ │ │ │ + cmp r4, #0 │ │ │ │ + bne 12baa4 │ │ │ │ + ldr r3, [pc, #2900] @ 134d1c │ │ │ │ + ldr r1, [pc, #3052] @ 134db8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3304] @ 13343c │ │ │ │ + ldr r0, [pc, #3048] @ 134dbc │ │ │ │ + ldr r2, [pc, #3048] @ 134dc0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 12d8a0 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12e3d8 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - b 12dda8 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12ddec │ │ │ │ - ldr r3, [pc, #-3280] @ 133494 │ │ │ │ - ldr r2, [pc, #-3368] @ 133440 │ │ │ │ + b 12baa4 │ │ │ │ + ldr r3, [pc, #2860] @ 134d1c │ │ │ │ + ldr r0, [pc, #3024] @ 134dc4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-3372] @ 133444 │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - mov r3, #238 @ 0xee │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r0, [pc, #-3388] @ 133448 │ │ │ │ - ldr r3, [pc, #-3388] @ 13344c │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl f47c4 │ │ │ │ - b 12d8a0 │ │ │ │ - ldr r3, [pc, #-3344] @ 133494 │ │ │ │ - ldr r1, [pc, #-3416] @ 133450 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3420] @ 133454 │ │ │ │ ldr r3, [r3] │ │ │ │ + ldr r1, [pc, #3012] @ 134dc8 │ │ │ │ + stm sp, {r0, r8} │ │ │ │ + ldr r0, [pc, #3008] @ 134dcc │ │ │ │ + ldr r2, [pc, #2992] @ 134dc0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #242 @ 0xf2 │ │ │ │ - bl b6f00 │ │ │ │ - b 1319dc │ │ │ │ - ldr r4, [sl, #2296] @ 0x8f8 │ │ │ │ - cmp r4, #0 │ │ │ │ - beq 134b9c │ │ │ │ - ldr r3, [r4] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - addne r3, r3, #1 │ │ │ │ - strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ + bl d8818 │ │ │ │ + b 12be50 │ │ │ │ mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - ldr r3, [pc, #-3456] @ 13348c │ │ │ │ - ldr r1, [pc, #-3512] @ 133458 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bl 4fe14 │ │ │ │ - ldr r3, [pc, #-3472] @ 133494 │ │ │ │ - ldr r1, [pc, #-3532] @ 13345c │ │ │ │ + bl ec984 │ │ │ │ + ldr r3, [r8] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + mov r4, r0 │ │ │ │ + beq 134244 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r8] │ │ │ │ + beq 134274 │ │ │ │ + cmp r4, #0 │ │ │ │ + bne 12baa4 │ │ │ │ + ldr r3, [pc, #2760] @ 134d1c │ │ │ │ + ldr r1, [pc, #2936] @ 134dd0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3536] @ 133460 │ │ │ │ - ldr r2, [pc, #-3536] @ 133464 │ │ │ │ + ldr r0, [pc, #2932] @ 134dd4 │ │ │ │ + ldr r2, [pc, #2908] @ 134dc0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12dfc8 │ │ │ │ + b 12baa4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12dfe4 │ │ │ │ + b 134244 │ │ │ │ mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12de1c │ │ │ │ - mov r0, r5 │ │ │ │ - bl 12afc0 │ │ │ │ - ldr r3, [r5] │ │ │ │ + bl a4704 │ │ │ │ + ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - mov r4, r0 │ │ │ │ - beq 134290 │ │ │ │ + beq 1342a4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 134344 │ │ │ │ - cmp r4, #0 │ │ │ │ - beq 134310 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - cmp r4, r3 │ │ │ │ - ldr r3, [r4] │ │ │ │ - beq 1342ec │ │ │ │ + str r3, [r8] │ │ │ │ + beq 1343d0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl a4764 │ │ │ │ + ldr r2, [r8, #4] │ │ │ │ + ldr r1, [r4] │ │ │ │ + mov r3, r2 │ │ │ │ + cmp r1, r2 │ │ │ │ + beq 134324 │ │ │ │ + ldr r2, [pc, #2796] @ 134db4 │ │ │ │ + ldr r1, [r7, r2] │ │ │ │ + ldr r2, [r1] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne 134364 │ │ │ │ + ldr r4, [r8, #12] │ │ │ │ + ands r5, r4, #1 │ │ │ │ + bne 134334 │ │ │ │ + ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - ldr r5, [r4, #12] │ │ │ │ - beq 1342c4 │ │ │ │ + beq 1342fc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - str r3, [r4] │ │ │ │ - beq 134338 │ │ │ │ - cmp r5, #24 │ │ │ │ - beq 12de1c │ │ │ │ + str r3, [r8] │ │ │ │ + beq 1343e8 │ │ │ │ + cmp r4, #24 │ │ │ │ + beq 12e8f4 │ │ │ │ ldr r4, [sl, #796] @ 0x31c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 134ce0 │ │ │ │ + beq 134a4c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - b 12ba78 │ │ │ │ + b 12baa4 │ │ │ │ + ldr r3, [r8, #12] │ │ │ │ + ands r5, r3, #1 │ │ │ │ + mov r4, r3 │ │ │ │ + beq 1342e0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl a4704 │ │ │ │ + ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1342cc │ │ │ │ + beq 134358 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - str r3, [r4] │ │ │ │ - bne 1342cc │ │ │ │ + str r3, [r8] │ │ │ │ + beq 1343e8 │ │ │ │ mov r0, r4 │ │ │ │ + bl a4764 │ │ │ │ + b 134304 │ │ │ │ + ldr r3, [pc, #2480] @ 134d1c │ │ │ │ + ldr r0, [pc, #2664] @ 134dd8 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r1, [pc, #2652] @ 134ddc │ │ │ │ + stm sp, {r0, r8} │ │ │ │ + ldr r0, [pc, #2648] @ 134de0 │ │ │ │ + ldr r2, [pc, #2648] @ 134de4 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl d8818 │ │ │ │ + b 12be50 │ │ │ │ + cmp r5, #44 @ 0x2c │ │ │ │ + beq 134170 │ │ │ │ + b 1342c8 │ │ │ │ + ldr r5, [r8, #12] │ │ │ │ + ands r6, r5, #1 │ │ │ │ + mov r3, r5 │ │ │ │ + bne 134280 │ │ │ │ + ldr r1, [r8] │ │ │ │ + cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 13443c │ │ │ │ + sub r3, r1, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r8] │ │ │ │ + bne 134168 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + cmp r6, #0 │ │ │ │ + bne 1342a4 │ │ │ │ + ldr r2, [r8, #4] │ │ │ │ + b 134168 │ │ │ │ + mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1342cc │ │ │ │ - ldr r3, [pc, #-3716] @ 133494 │ │ │ │ - ldr r1, [pc, #-3764] @ 133468 │ │ │ │ + cmp r5, #0 │ │ │ │ + beq 1342fc │ │ │ │ + b 134358 │ │ │ │ + ldr r3, [pc, #2328] @ 134d1c │ │ │ │ + ldr r0, [pc, #2528] @ 134de8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3768] @ 13346c │ │ │ │ - ldr r2, [pc, #-3768] @ 133470 │ │ │ │ + add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ + ldr r1, [pc, #2516] @ 134dec │ │ │ │ + stm sp, {r0, r8} │ │ │ │ + ldr r0, [pc, #2512] @ 134df0 │ │ │ │ + mov r2, #296 @ 0x128 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r4 │ │ │ │ + bl d8818 │ │ │ │ + b 12fedc │ │ │ │ + mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1342c4 │ │ │ │ - mov r0, r5 │ │ │ │ + b 1341b8 │ │ │ │ + cmp r5, #44 @ 0x2c │ │ │ │ + beq 134170 │ │ │ │ + b 134328 │ │ │ │ + mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 134290 │ │ │ │ - ldr r3, [pc, #-3780] @ 133494 │ │ │ │ - ldr r1, [pc, #-3816] @ 133474 │ │ │ │ + b 12f630 │ │ │ │ + ldr r3, [pc, #2240] @ 134d1c │ │ │ │ + ldr r0, [pc, #2452] @ 134df4 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldr r1, [pc, #2440] @ 134df8 │ │ │ │ + stm sp, {r0, r8} │ │ │ │ + ldr r0, [pc, #2436] @ 134dfc │ │ │ │ + ldr r2, [pc, #2436] @ 134e00 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl d8818 │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [pc, #2188] @ 134d1c │ │ │ │ + ldr r1, [pc, #2416] @ 134e04 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-3820] @ 133478 │ │ │ │ + ldr r0, [pc, #2412] @ 134e08 │ │ │ │ + ldr r2, [pc, #2400] @ 134e00 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #213 @ 0xd5 │ │ │ │ bl b6f00 │ │ │ │ - b 13248c │ │ │ │ - mov r0, r1 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - b 12c4e4 │ │ │ │ - str r0, [sp, #36] @ 0x24 │ │ │ │ - bl a4704 │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - b 12c484 │ │ │ │ - ldr r3, [pc, #-3856] @ 133494 │ │ │ │ - ldr r2, [pc, #-3884] @ 13347c │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [pc, #2148] @ 134d1c │ │ │ │ + ldr r2, [pc, #2384] @ 134e0c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #-3888] @ 133480 │ │ │ │ + ldr r1, [pc, #2380] @ 134e10 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - mov r3, #247 @ 0xf7 │ │ │ │ + ldr r3, [pc, #2372] @ 134e14 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #-3904] @ 133484 │ │ │ │ - ldr r3, [pc, #-3904] @ 133488 │ │ │ │ + ldr r0, [pc, #2368] @ 134e18 │ │ │ │ + ldr r3, [pc, #2368] @ 134e1c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ + b 12cd28 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, fp │ │ │ │ bl a4764 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 578f8 │ │ │ │ - ldr r3, [pc, #-4024] @ 13348c │ │ │ │ - ldr r1, [pc, #-4024] @ 133490 │ │ │ │ + ldr r3, [pc, #2068] @ 134d34 │ │ │ │ + ldr r1, [pc, #2300] @ 134e20 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #-4040] @ 133494 │ │ │ │ - ldr r1, [pc, #-4040] @ 133498 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #-4044] @ 13349c │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, #247 @ 0xf7 │ │ │ │ - bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #4084] @ 135478 │ │ │ │ - ldr r1, [pc, #4084] @ 13547c │ │ │ │ + ldr r3, [pc, #2020] @ 134d1c │ │ │ │ + ldr r1, [pc, #2280] @ 134e24 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #4080] @ 135480 │ │ │ │ + ldr r0, [pc, #2276] @ 134e28 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #247 @ 0xf7 │ │ │ │ + mov r2, #304 @ 0x130 │ │ │ │ bl b6f00 │ │ │ │ - b 12d8a0 │ │ │ │ - str r0, [sp, #40] @ 0x28 │ │ │ │ - mov r0, r4 │ │ │ │ + b 12be50 │ │ │ │ + mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r1, [sp, #36] @ 0x24 │ │ │ │ - b 12c4c0 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - b 12da00 │ │ │ │ - ldr r3, [pc, #4008] @ 135478 │ │ │ │ - ldr r2, [pc, #4016] @ 135484 │ │ │ │ + b 12f614 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12ddf0 │ │ │ │ + ldr r3, [pc, #1956] @ 134d1c │ │ │ │ + ldr r1, [pc, #2224] @ 134e2c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #4012] @ 135488 │ │ │ │ + ldr r0, [pc, #2220] @ 134e30 │ │ │ │ ldr r3, [r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #4004] @ 13548c │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r0, [pc, #4000] @ 135490 │ │ │ │ - ldr r3, [pc, #4000] @ 135494 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl f47c4 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl a4764 │ │ │ │ - b 12be24 │ │ │ │ + mov r2, #304 @ 0x130 │ │ │ │ + bl b6f00 │ │ │ │ + b 12cd28 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl a4764 │ │ │ │ - ldr r3, [pc, #3896] @ 135498 │ │ │ │ - ldr r1, [pc, #3896] @ 13549c │ │ │ │ + ldr r3, [pc, #1908] @ 134d34 │ │ │ │ + ldr r1, [pc, #2160] @ 134e34 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #3840] @ 135478 │ │ │ │ - ldr r1, [pc, #3876] @ 1354a0 │ │ │ │ + ldr r3, [pc, #1860] @ 134d1c │ │ │ │ + ldr r1, [pc, #2140] @ 134e38 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #3872] @ 1354a4 │ │ │ │ - ldr r2, [pc, #3844] @ 13548c │ │ │ │ + ldr r0, [pc, #2136] @ 134e3c │ │ │ │ + ldr r2, [pc, #2136] @ 134e40 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r3 │ │ │ │ - bl a4704 │ │ │ │ - b 12e634 │ │ │ │ + b 12be50 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ - b 12e6f0 │ │ │ │ - ldr r3, [pc, #3760] @ 135478 │ │ │ │ - ldr r0, [pc, #3804] @ 1354a8 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #3792] @ 1354ac │ │ │ │ - stm sp, {r0, r8} │ │ │ │ - ldr r0, [pc, #3788] @ 1354b0 │ │ │ │ - mov r2, #284 @ 0x11c │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl d8818 │ │ │ │ - b 12be24 │ │ │ │ + b 12f8c4 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ - b 12e85c │ │ │ │ + b 12f744 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12e824 │ │ │ │ - ldr r3, [pc, #3684] @ 135478 │ │ │ │ - ldr r2, [pc, #3740] @ 1354b4 │ │ │ │ + b 12f760 │ │ │ │ + bl a4764 │ │ │ │ + ldr r3, [pc, #1788] @ 134d34 │ │ │ │ + ldr r1, [pc, #2056] @ 134e44 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #3736] @ 1354b8 │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #3728] @ 1354bc │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r0, [pc, #3724] @ 1354c0 │ │ │ │ - ldr r3, [pc, #3724] @ 1354c4 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl f47c4 │ │ │ │ - b 12ccfc │ │ │ │ - ldr r3, [pc, #3620] @ 135478 │ │ │ │ - ldr r1, [pc, #3696] @ 1354c8 │ │ │ │ + ldr r0, [r3] │ │ │ │ + bl 4fe14 │ │ │ │ + ldr r3, [pc, #1740] @ 134d1c │ │ │ │ + ldr r1, [pc, #2036] @ 134e48 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #3692] @ 1354cc │ │ │ │ + ldr r0, [pc, #2032] @ 134e4c │ │ │ │ + ldr r2, [pc, #1952] @ 134e00 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #213 @ 0xd5 │ │ │ │ bl b6f00 │ │ │ │ - b 12fb3c │ │ │ │ + b 12be50 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - cmp r4, r3 │ │ │ │ - beq 12cecc │ │ │ │ - ldr r4, [r5, #16] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - cmp r4, r3 │ │ │ │ - bne 12e148 │ │ │ │ - ldr r3, [pc, #3544] @ 135478 │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ + b 12f708 │ │ │ │ + ldr r3, [pc, #1688] @ 134d1c │ │ │ │ + ldr r1, [pc, #1992] @ 134e50 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r2, [pc, #3616] @ 1354d0 │ │ │ │ - ldr r1, [pc, #3616] @ 1354d4 │ │ │ │ - ldr r0, [pc, #3616] @ 1354d8 │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #1988] @ 134e54 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ - str r2, [sp] │ │ │ │ + mov r2, #213 @ 0xd5 │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #3596] @ 1354dc │ │ │ │ - bl d8818 │ │ │ │ - b 12ccfc │ │ │ │ + bl b6f00 │ │ │ │ + b 13138c │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r4 │ │ │ │ - bl a4764 │ │ │ │ - ldr r3, [pc, #3468] @ 135498 │ │ │ │ - ldr r1, [pc, #3536] @ 1354e0 │ │ │ │ + ldr r3, [pc, #1640] @ 134d34 │ │ │ │ + ldr r1, [pc, #1928] @ 134e58 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #3412] @ 135478 │ │ │ │ - ldr r1, [pc, #3516] @ 1354e4 │ │ │ │ + ldr r3, [pc, #1592] @ 134d1c │ │ │ │ + ldr r1, [pc, #1908] @ 134e5c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #3512] @ 1354e8 │ │ │ │ - ldr r2, [pc, #3512] @ 1354ec │ │ │ │ + ldr r0, [pc, #1904] @ 134e60 │ │ │ │ + ldr r2, [pc, #1904] @ 134e64 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r4 │ │ │ │ - bl a4704 │ │ │ │ - b 12df14 │ │ │ │ - mov r0, r1 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12f50c │ │ │ │ - mov r0, r9 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12e000 │ │ │ │ - mov r0, r4 │ │ │ │ - bl a4704 │ │ │ │ - ldr r3, [r8] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13478c │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - beq 134798 │ │ │ │ - mov r0, r4 │ │ │ │ + b 12be50 │ │ │ │ + mov r0, fp │ │ │ │ bl a4764 │ │ │ │ - b 12e90c │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - cmp r5, #0 │ │ │ │ - beq 12e904 │ │ │ │ - b 13478c │ │ │ │ - ldr r3, [pc, #3268] @ 135478 │ │ │ │ - ldr r1, [pc, #3384] @ 1354f0 │ │ │ │ + b 12fa08 │ │ │ │ + ldr r3, [pc, #1540] @ 134d1c │ │ │ │ + ldr r0, [pc, #1868] @ 134e68 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #3380] @ 1354f4 │ │ │ │ + add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #3268] @ 13548c │ │ │ │ + ldr r1, [pc, #1856] @ 134e6c │ │ │ │ + stm sp, {r0, r8} │ │ │ │ + ldr r0, [pc, #1852] @ 134e70 │ │ │ │ + mov r2, #364 @ 0x16c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r9 │ │ │ │ - bl a4764 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r4 │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - b 12e740 │ │ │ │ - ldr r3, [pc, #3152] @ 135478 │ │ │ │ - ldr r1, [pc, #3276] @ 1354f8 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #3272] @ 1354fc │ │ │ │ + bl d8818 │ │ │ │ + b 12be50 │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 13485c │ │ │ │ + ldr r2, [r8] │ │ │ │ + cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 13476c │ │ │ │ + sub r2, r2, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + str r2, [r8] │ │ │ │ + beq 134870 │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r1, [sp, #20] │ │ │ │ + cmp r2, r1 │ │ │ │ + beq 1348c4 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #3152] @ 13548c │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 134934 │ │ │ │ + ldr r1, [r3, #336] @ 0x150 │ │ │ │ + cmp r1, #1 │ │ │ │ + beq 13481c │ │ │ │ + ldr r0, [r2, #12] │ │ │ │ + tst r0, #1 │ │ │ │ + bne 1347f0 │ │ │ │ + sub r4, r0, r1 │ │ │ │ + clz r4, r4 │ │ │ │ + lsr r4, r4, #5 │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 1347c8 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 134928 │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 1347fc │ │ │ │ + ldr r4, [sl, #2296] @ 0x8f8 │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 1357d4 │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + addne r3, r3, #1 │ │ │ │ + strne r3, [r4] │ │ │ │ + b 12baa4 │ │ │ │ + bl aefd4 │ │ │ │ + mov r4, r0 │ │ │ │ + b 1347ac │ │ │ │ + ldr r4, [sl, #796] @ 0x31c │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 135744 │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + addne r3, r3, #1 │ │ │ │ + strne r3, [r4] │ │ │ │ + b 12baa4 │ │ │ │ + ldr r3, [pc, #1272] @ 134d1c │ │ │ │ + ldr r1, [pc, #1612] @ 134e74 │ │ │ │ + ldr r2, [r7, r3] │ │ │ │ + ldr r3, [pc, #1608] @ 134e78 │ │ │ │ + ldr r0, [r2] │ │ │ │ + str r0, [sp, #4] │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r2, [pc, #1596] @ 134e7c │ │ │ │ + ldr r1, [pc, #1596] @ 134e80 │ │ │ │ + ldr r0, [pc, #1596] @ 134e84 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ + bl f47c4 │ │ │ │ + b 1306b8 │ │ │ │ mov r0, fp │ │ │ │ + str r3, [sp, #12] │ │ │ │ bl a4764 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + b 134750 │ │ │ │ mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r4 │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r9 │ │ │ │ - bl a4764 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r9 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - bl a4704 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - b 12e68c │ │ │ │ - ldr r3, [pc, #3036] @ 135478 │ │ │ │ - ldr r2, [pc, #3168] @ 135500 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + b 13476c │ │ │ │ + ldr r3, [pc, #1168] @ 134d1c │ │ │ │ + ldr r1, [pc, #1528] @ 134e88 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #3164] @ 135504 │ │ │ │ + ldr r0, [pc, #1524] @ 134e8c │ │ │ │ ldr r3, [r3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #3032] @ 13548c │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r0, [pc, #3148] @ 135508 │ │ │ │ - ldr r3, [pc, #3148] @ 13550c │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ + mov r2, #213 @ 0xd5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl f47c4 │ │ │ │ + bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r4 │ │ │ │ - bl a4764 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r4 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - bl a4704 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ - ldr r2, [r3] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 12e678 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 1348e8 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + bne 1348e8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl a4764 │ │ │ │ - mov r0, r4 │ │ │ │ - bl a4764 │ │ │ │ - ldr r3, [pc, #2880] @ 135498 │ │ │ │ - ldr r1, [pc, #2996] @ 135510 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [pc, #1440] @ 134e90 │ │ │ │ + ldr r1, [pc, #1440] @ 134e94 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #2824] @ 135478 │ │ │ │ - ldr r1, [pc, #2976] @ 135514 │ │ │ │ + ldr r3, [pc, #1044] @ 134d1c │ │ │ │ + ldr r1, [pc, #1420] @ 134e98 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #2972] @ 135518 │ │ │ │ - ldr r2, [pc, #2828] @ 13548c │ │ │ │ + ldr r0, [pc, #1416] @ 134e9c │ │ │ │ + ldr r2, [pc, #1416] @ 134ea0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r9 │ │ │ │ - str r3, [sp, #24] │ │ │ │ + b 12be50 │ │ │ │ + mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - b 12e7b0 │ │ │ │ - ldr r3, [pc, #2764] @ 135478 │ │ │ │ - ldr r1, [pc, #2924] @ 13551c │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #2920] @ 135520 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #2764] @ 13548c │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ + b 1347c8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 578f8 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 578f8 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl a4764 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ - bl 578f8 │ │ │ │ - b 12be24 │ │ │ │ - mov r0, r1 │ │ │ │ - str r3, [sp, #24] │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ - b 12e78c │ │ │ │ - ldr r3, [pc, #2656] @ 135478 │ │ │ │ - ldr r1, [pc, #2824] @ 135524 │ │ │ │ + ldr r3, [pc, #1008] @ 134d34 │ │ │ │ + ldr r1, [pc, #1372] @ 134ea4 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3] │ │ │ │ + bl 4fe14 │ │ │ │ + ldr r3, [pc, #960] @ 134d1c │ │ │ │ + ldr r1, [pc, #1352] @ 134ea8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #2820] @ 135528 │ │ │ │ + ldr r0, [pc, #1348] @ 134eac │ │ │ │ + ldr r2, [pc, #1288] @ 134e74 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #2656] @ 13548c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 12ccfc │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12e7ec │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - b 12e7d0 │ │ │ │ - mov r0, r6 │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [r8] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 12fa64 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r8] │ │ │ │ + bne 12fa64 │ │ │ │ + mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12e808 │ │ │ │ + b 12fa64 │ │ │ │ + mov r0, r3 │ │ │ │ + bl a4704 │ │ │ │ + b 12ead8 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - mov r0, r9 │ │ │ │ - bl 578f8 │ │ │ │ - ldr r3, [pc, #2572] @ 135498 │ │ │ │ - ldr r1, [pc, #2716] @ 13552c │ │ │ │ + ldr r3, [pc, #860] @ 134d34 │ │ │ │ + ldr r1, [pc, #1236] @ 134eb0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #2516] @ 135478 │ │ │ │ - ldr r1, [pc, #2696] @ 135530 │ │ │ │ + ldr r3, [pc, #812] @ 134d1c │ │ │ │ + ldr r1, [pc, #1216] @ 134eb4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #2692] @ 135534 │ │ │ │ + ldr r0, [pc, #1212] @ 134eb8 │ │ │ │ + ldr r2, [pc, #808] @ 134d28 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #238 @ 0xee │ │ │ │ bl b6f00 │ │ │ │ - b 12be24 │ │ │ │ - ldr r3, [pc, #2476] @ 135478 │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ + b 12be50 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 12f9f4 │ │ │ │ + ldr r3, [pc, #760] @ 134d1c │ │ │ │ + ldr r1, [pc, #1172] @ 134ebc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r2, [pc, #2652] @ 135538 │ │ │ │ - ldr r1, [pc, #2652] @ 13553c │ │ │ │ - ldr r0, [pc, #2652] @ 135540 │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #1168] @ 134ec0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ - str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r2, #238 @ 0xee │ │ │ │ - bl d8818 │ │ │ │ - b 12d8a0 │ │ │ │ - mov r0, fp │ │ │ │ - bl a4764 │ │ │ │ - b 12d6d8 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12e3a0 │ │ │ │ + mov r2, #213 @ 0xd5 │ │ │ │ + bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ - b 12e384 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 12e3bc │ │ │ │ - ldr r3, [pc, #2572] @ 135544 │ │ │ │ - ldr r1, [pc, #2572] @ 135548 │ │ │ │ - ldr r0, [pc, #2572] @ 13554c │ │ │ │ + b 12be50 │ │ │ │ + ldr r3, [pc, #1136] @ 134ec4 │ │ │ │ + ldr r1, [pc, #1136] @ 134ec8 │ │ │ │ + ldr r0, [pc, #1136] @ 134ecc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2568] @ 135550 │ │ │ │ + ldr r2, [pc, #1132] @ 134ed0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2552] @ 135554 │ │ │ │ - ldr r1, [pc, #2552] @ 135558 │ │ │ │ - ldr r0, [pc, #2552] @ 13555c │ │ │ │ + ldr r3, [pc, #1116] @ 134ed4 │ │ │ │ + ldr r1, [pc, #1116] @ 134ed8 │ │ │ │ + ldr r0, [pc, #1116] @ 134edc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2548] @ 135560 │ │ │ │ + ldr r2, [pc, #1112] @ 134ee0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2532] @ 135564 │ │ │ │ - ldr r1, [pc, #2532] @ 135568 │ │ │ │ - ldr r0, [pc, #2532] @ 13556c │ │ │ │ + ldr r3, [pc, #1096] @ 134ee4 │ │ │ │ + ldr r1, [pc, #1096] @ 134ee8 │ │ │ │ + ldr r0, [pc, #1096] @ 134eec │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2528] @ 135570 │ │ │ │ + ldr r2, [pc, #1092] @ 134ef0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2512] @ 135574 │ │ │ │ - ldr r1, [pc, #2512] @ 135578 │ │ │ │ - ldr r0, [pc, #2512] @ 13557c │ │ │ │ + ldr r3, [pc, #1076] @ 134ef4 │ │ │ │ + ldr r1, [pc, #1076] @ 134ef8 │ │ │ │ + ldr r0, [pc, #1076] @ 134efc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2508] @ 135580 │ │ │ │ + ldr r2, [pc, #1072] @ 134f00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2492] @ 135584 │ │ │ │ - ldr r1, [pc, #2492] @ 135588 │ │ │ │ - ldr r0, [pc, #2492] @ 13558c │ │ │ │ + ldr r3, [pc, #1056] @ 134f04 │ │ │ │ + ldr r1, [pc, #1056] @ 134f08 │ │ │ │ + ldr r0, [pc, #1056] @ 134f0c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2488] @ 135590 │ │ │ │ + ldr r2, [pc, #1052] @ 134f10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2472] @ 135594 │ │ │ │ - ldr r1, [pc, #2472] @ 135598 │ │ │ │ - ldr r0, [pc, #2472] @ 13559c │ │ │ │ + ldr r3, [pc, #1036] @ 134f14 │ │ │ │ + ldr r1, [pc, #1036] @ 134f18 │ │ │ │ + ldr r0, [pc, #1036] @ 134f1c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2468] @ 1355a0 │ │ │ │ + ldr r2, [pc, #1032] @ 134f20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2452] @ 1355a4 │ │ │ │ - ldr r1, [pc, #2452] @ 1355a8 │ │ │ │ - ldr r0, [pc, #2452] @ 1355ac │ │ │ │ + ldr r3, [pc, #1016] @ 134f24 │ │ │ │ + ldr r1, [pc, #1016] @ 134f28 │ │ │ │ + ldr r0, [pc, #1016] @ 134f2c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2448] @ 1355b0 │ │ │ │ + ldr r2, [pc, #1012] @ 134f30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2432] @ 1355b4 │ │ │ │ - ldr r1, [pc, #2432] @ 1355b8 │ │ │ │ - ldr r0, [pc, #2432] @ 1355bc │ │ │ │ + ldr r3, [pc, #996] @ 134f34 │ │ │ │ + ldr r1, [pc, #996] @ 134f38 │ │ │ │ + ldr r0, [pc, #996] @ 134f3c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2428] @ 1355c0 │ │ │ │ + ldr r2, [pc, #992] @ 134f40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2412] @ 1355c4 │ │ │ │ - ldr r1, [pc, #2412] @ 1355c8 │ │ │ │ - ldr r0, [pc, #2412] @ 1355cc │ │ │ │ + ldr r3, [pc, #976] @ 134f44 │ │ │ │ + ldr r1, [pc, #976] @ 134f48 │ │ │ │ + ldr r0, [pc, #976] @ 134f4c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2408] @ 1355d0 │ │ │ │ + ldr r2, [pc, #972] @ 134f50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2392] @ 1355d4 │ │ │ │ - ldr r1, [pc, #2392] @ 1355d8 │ │ │ │ - ldr r0, [pc, #2392] @ 1355dc │ │ │ │ + ldr r3, [pc, #956] @ 134f54 │ │ │ │ + ldr r1, [pc, #956] @ 134f58 │ │ │ │ + ldr r0, [pc, #956] @ 134f5c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2388] @ 1355e0 │ │ │ │ + ldr r2, [pc, #952] @ 134f60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2372] @ 1355e4 │ │ │ │ - ldr r1, [pc, #2372] @ 1355e8 │ │ │ │ - ldr r0, [pc, #2372] @ 1355ec │ │ │ │ + ldr r3, [pc, #936] @ 134f64 │ │ │ │ + ldr r1, [pc, #936] @ 134f68 │ │ │ │ + ldr r0, [pc, #936] @ 134f6c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2368] @ 1355f0 │ │ │ │ + ldr r2, [pc, #932] @ 134f70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2352] @ 1355f4 │ │ │ │ - ldr r1, [pc, #2352] @ 1355f8 │ │ │ │ - ldr r0, [pc, #2352] @ 1355fc │ │ │ │ + ldr r3, [pc, #916] @ 134f74 │ │ │ │ + ldr r1, [pc, #916] @ 134f78 │ │ │ │ + ldr r0, [pc, #916] @ 134f7c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2348] @ 135600 │ │ │ │ + ldr r2, [pc, #912] @ 134f80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2332] @ 135604 │ │ │ │ - ldr r1, [pc, #2332] @ 135608 │ │ │ │ - ldr r0, [pc, #2332] @ 13560c │ │ │ │ + ldr r3, [pc, #896] @ 134f84 │ │ │ │ + ldr r1, [pc, #896] @ 134f88 │ │ │ │ + ldr r0, [pc, #896] @ 134f8c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2328] @ 135610 │ │ │ │ + ldr r2, [pc, #892] @ 134f90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2312] @ 135614 │ │ │ │ - ldr r1, [pc, #2312] @ 135618 │ │ │ │ - ldr r0, [pc, #2312] @ 13561c │ │ │ │ + ldr r3, [pc, #876] @ 134f94 │ │ │ │ + ldr r1, [pc, #876] @ 134f98 │ │ │ │ + ldr r0, [pc, #876] @ 134f9c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2308] @ 135620 │ │ │ │ + ldr r2, [pc, #872] @ 134fa0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2292] @ 135624 │ │ │ │ - ldr r1, [pc, #2292] @ 135628 │ │ │ │ - ldr r0, [pc, #2292] @ 13562c │ │ │ │ + ldr r3, [pc, #856] @ 134fa4 │ │ │ │ + ldr r1, [pc, #856] @ 134fa8 │ │ │ │ + ldr r0, [pc, #856] @ 134fac │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2288] @ 135630 │ │ │ │ + ldr r2, [pc, #852] @ 134fb0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2272] @ 135634 │ │ │ │ - ldr r1, [pc, #2272] @ 135638 │ │ │ │ - ldr r0, [pc, #2272] @ 13563c │ │ │ │ + ldr r3, [pc, #836] @ 134fb4 │ │ │ │ + ldr r1, [pc, #836] @ 134fb8 │ │ │ │ + ldr r0, [pc, #836] @ 134fbc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2268] @ 135640 │ │ │ │ + ldr r2, [pc, #832] @ 134fc0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2252] @ 135644 │ │ │ │ - ldr r1, [pc, #2252] @ 135648 │ │ │ │ - ldr r0, [pc, #2252] @ 13564c │ │ │ │ + ldr r3, [pc, #816] @ 134fc4 │ │ │ │ + ldr r1, [pc, #816] @ 134fc8 │ │ │ │ + ldr r0, [pc, #816] @ 134fcc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2248] @ 135650 │ │ │ │ + ldr r2, [pc, #812] @ 134fd0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2232] @ 135654 │ │ │ │ - ldr r1, [pc, #2232] @ 135658 │ │ │ │ - ldr r0, [pc, #2232] @ 13565c │ │ │ │ + ldr r3, [pc, #796] @ 134fd4 │ │ │ │ + ldr r1, [pc, #796] @ 134fd8 │ │ │ │ + ldr r0, [pc, #796] @ 134fdc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2228] @ 135660 │ │ │ │ + ldr r2, [pc, #792] @ 134fe0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2212] @ 135664 │ │ │ │ - ldr r1, [pc, #2212] @ 135668 │ │ │ │ - ldr r0, [pc, #2212] @ 13566c │ │ │ │ + ldr r3, [pc, #776] @ 134fe4 │ │ │ │ + ldr r1, [pc, #776] @ 134fe8 │ │ │ │ + ldr r0, [pc, #776] @ 134fec │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2208] @ 135670 │ │ │ │ + ldr r2, [pc, #772] @ 134ff0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2192] @ 135674 │ │ │ │ - ldr r1, [pc, #2192] @ 135678 │ │ │ │ - ldr r0, [pc, #2192] @ 13567c │ │ │ │ + ldr r3, [pc, #756] @ 134ff4 │ │ │ │ + ldr r1, [pc, #756] @ 134ff8 │ │ │ │ + ldr r0, [pc, #756] @ 134ffc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2188] @ 135680 │ │ │ │ + ldr r2, [pc, #752] @ 135000 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2172] @ 135684 │ │ │ │ - ldr r1, [pc, #2172] @ 135688 │ │ │ │ - ldr r0, [pc, #2172] @ 13568c │ │ │ │ + andeq r0, r0, r8, ror #9 │ │ │ │ + eoreq sp, sp, r0, lsl #18 │ │ │ │ + @ instruction: 0x002d37b0 │ │ │ │ + andeq r0, r0, r2, ror r1 │ │ │ │ + @ instruction: 0x002cb3b0 │ │ │ │ + eoreq r2, lr, ip, ror #16 │ │ │ │ + andeq r0, r0, ip, lsl #24 │ │ │ │ + eoreq ip, ip, ip, lsr sl │ │ │ │ + eoreq r3, sp, r0, asr r7 │ │ │ │ + eoreq fp, ip, r0, asr r3 │ │ │ │ + andeq r0, r0, r7, ror r1 │ │ │ │ + eoreq r3, sp, r8, ror #13 │ │ │ │ + eoreq fp, ip, r8, ror #5 │ │ │ │ + eoreq ip, ip, r0, ror #7 │ │ │ │ + eoreq r3, sp, r4, lsr #13 │ │ │ │ + eoreq fp, ip, r4, lsr #5 │ │ │ │ + eoreq sl, ip, r8, lsr r8 │ │ │ │ + eoreq r3, sp, ip, asr #12 │ │ │ │ + eoreq fp, ip, r8, asr #4 │ │ │ │ + andeq r0, r0, fp, lsl #2 │ │ │ │ + eoreq lr, ip, r4, lsl #4 │ │ │ │ + ldrdeq r3, [sp], -r4 @ │ │ │ │ + ldrdeq fp, [ip], -r4 @ │ │ │ │ + andeq r0, r0, r7, lsl #2 │ │ │ │ + ldrdeq sp, [sp], -r8 @ │ │ │ │ + eoreq r3, sp, r8, lsl #11 │ │ │ │ + andeq r0, r0, r6, lsl #2 │ │ │ │ + eoreq fp, ip, r8, lsl #3 │ │ │ │ + mlaeq lr, r4, r9, r2 │ │ │ │ + eoreq ip, ip, ip, lsl #16 │ │ │ │ + eoreq r3, sp, r0, lsr #10 │ │ │ │ + eoreq fp, ip, r0, lsr #2 │ │ │ │ + ldrdeq r3, [sp], -r8 @ │ │ │ │ + ldrdeq fp, [ip], -r8 @ │ │ │ │ + andeq r0, r0, r1, lsl #2 │ │ │ │ + mlaeq sp, r0, r4, r3 │ │ │ │ + mlaeq ip, r0, r0, fp │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, ip, lsr #8 │ │ │ │ + eoreq r3, sp, r8, asr #6 │ │ │ │ + eoreq sl, ip, r8, asr #30 │ │ │ │ + andeq r0, r0, fp, lsr #2 │ │ │ │ + eoreq ip, ip, r0, asr r0 │ │ │ │ + eoreq r3, sp, r4, lsl r3 │ │ │ │ + eoreq sl, ip, r4, lsl pc │ │ │ │ + @ instruction: 0x002d32bc │ │ │ │ + @ instruction: 0x002caebc │ │ │ │ + ldrdeq fp, [ip], -r4 @ │ │ │ │ + mlaeq sp, r8, r1, r3 │ │ │ │ + mlaeq ip, r8, sp, sl │ │ │ │ + andeq r0, r0, sp, lsr #2 │ │ │ │ + eoreq fp, ip, ip, lsr lr │ │ │ │ + eoreq r3, sp, r0, lsl #2 │ │ │ │ + eoreq sl, ip, r0, lsl #26 │ │ │ │ + eoreq fp, ip, r4, ror #27 │ │ │ │ + eoreq r3, sp, r8, lsr #1 │ │ │ │ + eoreq sl, ip, r8, lsr #25 │ │ │ │ + andeq r0, r0, r5, lsr #2 │ │ │ │ + eoreq r3, sp, r0, lsl #1 │ │ │ │ + eoreq sl, ip, r0, lsl #25 │ │ │ │ + mlaeq sp, r0, r1, sp │ │ │ │ + eoreq r3, sp, r0, asr #32 │ │ │ │ + andeq r0, r0, pc, lsl r1 │ │ │ │ + eoreq sl, ip, r0, asr #24 │ │ │ │ + ldrdeq ip, [ip], -r0 @ │ │ │ │ + ldrdeq sp, [ip], -r8 @ │ │ │ │ + ldrdeq r2, [sp], -ip @ │ │ │ │ + ldrdeq sl, [ip], -ip @ │ │ │ │ + mlaeq sp, ip, pc, r2 @ │ │ │ │ + mlaeq ip, ip, fp, sl │ │ │ │ + eoreq ip, ip, r4, lsr #4 │ │ │ │ + eoreq r2, sp, r8, lsr pc │ │ │ │ + eoreq sl, ip, r8, lsr fp │ │ │ │ + andeq r0, r0, r7, lsr r1 │ │ │ │ + eoreq sp, ip, r0, asr #23 │ │ │ │ + eoreq r2, sp, r0, asr #29 │ │ │ │ + eoreq sl, ip, r0, asr #21 │ │ │ │ + mlaeq sp, r0, lr, r2 │ │ │ │ + eoreq sl, ip, ip, lsl #21 │ │ │ │ + eoreq ip, ip, r8, lsl r1 │ │ │ │ + eoreq r2, sp, ip, lsr #28 │ │ │ │ + eoreq sl, ip, ip, lsr #20 │ │ │ │ + andeq r0, r0, r3, asr #2 │ │ │ │ + eoreq fp, ip, r8, lsr #22 │ │ │ │ + eoreq r2, sp, ip, ror #27 │ │ │ │ + eoreq sl, ip, ip, ror #19 │ │ │ │ + andeq r0, r0, r7, ror #2 │ │ │ │ + eoreq sp, ip, r0, lsr #13 │ │ │ │ + eoreq ip, sp, r0, lsr #28 │ │ │ │ + ldrdeq r2, [sp], -r4 @ │ │ │ │ + ldrdeq sl, [ip], -r4 @ │ │ │ │ + eoreq r2, sp, r4, lsl #25 │ │ │ │ + eoreq sl, ip, r4, lsl #17 │ │ │ │ + andeq r0, r0, ip, lsl #19 │ │ │ │ + eoreq sp, ip, r0, ror fp │ │ │ │ + eoreq r2, sp, r8, lsl #24 │ │ │ │ + eoreq sl, ip, r8, lsl #16 │ │ │ │ + andeq r0, r0, r6, ror #2 │ │ │ │ + eoreq fp, ip, r0, lsr #29 │ │ │ │ + @ instruction: 0x002d2bb4 │ │ │ │ + @ instruction: 0x002ca7b4 │ │ │ │ + eoreq fp, ip, ip, lsl #28 │ │ │ │ + eoreq r2, sp, r0, lsr #22 │ │ │ │ + eoreq sl, ip, r0, lsr #14 │ │ │ │ + strdeq r2, [sp], -r0 @ │ │ │ │ + strdeq sl, [ip], -r0 @ │ │ │ │ + eoreq lr, lr, r8, asr #24 │ │ │ │ + eoreq r0, ip, ip, asr #26 │ │ │ │ + eoreq sp, ip, r0, ror #15 │ │ │ │ + andeq fp, r2, fp, asr fp │ │ │ │ + eoreq lr, lr, r4, lsr #24 │ │ │ │ + eoreq r0, ip, r8, lsr #26 │ │ │ │ + @ instruction: 0x002cd7b0 │ │ │ │ + andeq fp, r2, r5, asr #21 │ │ │ │ + eoreq lr, lr, r0, lsl #24 │ │ │ │ + eoreq r0, ip, r4, lsl #26 │ │ │ │ + strdeq sp, [ip], -r4 @ │ │ │ │ + andeq fp, r2, lr, lsr #11 │ │ │ │ + ldrdeq lr, [lr], -ip @ │ │ │ │ + eoreq r0, ip, r0, ror #25 │ │ │ │ + eoreq sp, ip, r0, lsl #15 │ │ │ │ + andeq fp, r2, r6, ror fp │ │ │ │ + @ instruction: 0x002eebb8 │ │ │ │ + @ instruction: 0x002c0cbc │ │ │ │ + eoreq sp, ip, r4, lsl #13 │ │ │ │ + muleq r2, r1, r8 │ │ │ │ + mlaeq lr, r4, fp, lr │ │ │ │ + mlaeq ip, r8, ip, r0 │ │ │ │ + @ instruction: 0x002cd4b8 │ │ │ │ + andeq fp, r2, sp, lsr #12 │ │ │ │ + eoreq lr, lr, r0, ror fp │ │ │ │ + eoreq r0, ip, r4, ror ip │ │ │ │ + eoreq sp, ip, r0, asr #11 │ │ │ │ + andeq fp, r2, r6, lsl #16 │ │ │ │ + eoreq lr, lr, ip, asr #22 │ │ │ │ + eoreq r0, ip, r0, asr ip │ │ │ │ + mlaeq ip, r0, r5, sp │ │ │ │ + strdeq fp, [r2], -sp │ │ │ │ + eoreq lr, lr, r8, lsr #22 │ │ │ │ + eoreq r0, ip, ip, lsr #24 │ │ │ │ + eoreq ip, ip, ip, asr #23 │ │ │ │ + ldrdeq fp, [r2], -r3 │ │ │ │ + eoreq lr, lr, r4, lsl #22 │ │ │ │ + eoreq r0, ip, r8, lsl #24 │ │ │ │ + ldrdeq sp, [ip], -r4 @ │ │ │ │ + andeq fp, r2, r1, ror r5 │ │ │ │ + eoreq lr, lr, r0, ror #21 │ │ │ │ + eoreq r0, ip, r4, ror #23 │ │ │ │ + eoreq fp, ip, r4, lsl r8 │ │ │ │ + andeq fp, r2, r1, ror #8 │ │ │ │ + @ instruction: 0x002eeabc │ │ │ │ + eoreq r0, ip, r0, asr #23 │ │ │ │ + eoreq sp, ip, r4, lsr #6 │ │ │ │ + strdeq fp, [r2], -sl │ │ │ │ + mlaeq lr, r8, sl, lr │ │ │ │ + mlaeq ip, ip, fp, r0 │ │ │ │ + strdeq sp, [ip], -r8 @ │ │ │ │ + andeq ip, r2, pc, lsr #2 │ │ │ │ + eoreq lr, lr, r4, ror sl │ │ │ │ + eoreq r0, ip, r8, ror fp │ │ │ │ + eoreq r0, ip, ip, lsr #23 │ │ │ │ + andeq fp, r2, lr, lsl #8 │ │ │ │ + eoreq lr, lr, r0, asr sl │ │ │ │ + eoreq r0, ip, r4, asr fp │ │ │ │ + strdeq r0, [ip], -r0 @ │ │ │ │ + andeq fp, r2, r3, lsl r4 │ │ │ │ + eoreq lr, lr, ip, lsr #20 │ │ │ │ + eoreq r0, ip, r0, lsr fp │ │ │ │ + eoreq fp, ip, r4, asr #8 │ │ │ │ + andeq fp, r2, r4, lsr r4 │ │ │ │ + eoreq lr, lr, r8, lsl #20 │ │ │ │ + eoreq r0, ip, ip, lsl #22 │ │ │ │ + eoreq r0, ip, ip, asr #23 │ │ │ │ + andeq fp, r2, r7, lsr #8 │ │ │ │ + eoreq lr, lr, r4, ror #19 │ │ │ │ + eoreq r0, ip, r8, ror #21 │ │ │ │ + eoreq sl, ip, r4, ror #9 │ │ │ │ + andeq fp, r2, fp, lsl #8 │ │ │ │ + eoreq lr, lr, r0, asr #19 │ │ │ │ + eoreq r0, ip, r4, asr #21 │ │ │ │ + eoreq r0, ip, r8, asr #22 │ │ │ │ + andeq fp, r2, r8, lsl #8 │ │ │ │ + mlaeq lr, ip, r9, lr │ │ │ │ + eoreq r0, ip, r0, lsr #21 │ │ │ │ + eoreq r0, ip, r8, asr #22 │ │ │ │ + andeq fp, r2, r5, lsl r4 │ │ │ │ + mlaeq lr, r0, r1, lr │ │ │ │ + mlaeq ip, r4, r2, r0 │ │ │ │ + eoreq ip, ip, r8, lsl #30 │ │ │ │ + andeq ip, r2, r4, lsl #3 │ │ │ │ + eoreq lr, lr, ip, ror #2 │ │ │ │ + eoreq r0, ip, r0, ror r2 │ │ │ │ + ldrdeq ip, [ip], -r8 @ │ │ │ │ + andeq ip, r2, sl, asr #2 │ │ │ │ + eoreq lr, lr, r8, asr #2 │ │ │ │ + eoreq r0, ip, ip, asr #4 │ │ │ │ + eoreq ip, ip, ip, asr #29 │ │ │ │ + @ instruction: 0x0002c1b2 │ │ │ │ + eoreq lr, lr, r4, lsr #2 │ │ │ │ + eoreq r0, ip, r8, lsr #4 │ │ │ │ + eoreq ip, ip, r4, asr #29 │ │ │ │ + andeq ip, r2, r0, ror #3 │ │ │ │ + eoreq lr, lr, r0, lsl #2 │ │ │ │ + eoreq r0, ip, r4, lsl #4 │ │ │ │ + ldrdeq ip, [ip], -r0 @ │ │ │ │ + @ instruction: 0x0002bfb0 │ │ │ │ + ldrdeq lr, [lr], -ip @ │ │ │ │ + eoreq r0, ip, r0, ror #3 │ │ │ │ + @ instruction: 0x002ccdb8 │ │ │ │ + @ instruction: 0x0002bfb9 │ │ │ │ + strheq lr, [lr], -r8 @ │ │ │ │ + @ instruction: 0x002c01bc │ │ │ │ + eoreq ip, ip, r0, ror sp │ │ │ │ + andeq fp, r2, ip, ror #30 │ │ │ │ + mlaeq lr, r4, r0, lr │ │ │ │ + mlaeq ip, r8, r1, r0 │ │ │ │ + ldrdeq ip, [ip], -ip @ │ │ │ │ + strheq ip, [r2], -ip @ │ │ │ │ + eoreq lr, lr, r0, ror r0 │ │ │ │ + eoreq r0, ip, r4, ror r1 │ │ │ │ + eoreq ip, ip, ip, lsr #27 │ │ │ │ + strheq ip, [r2], -r6 │ │ │ │ + eoreq lr, lr, ip, asr #32 │ │ │ │ + eoreq r0, ip, r0, asr r1 │ │ │ │ + eoreq ip, ip, r0, asr #26 │ │ │ │ + andeq ip, r2, r7 │ │ │ │ + eoreq lr, lr, r8, lsr #32 │ │ │ │ + eoreq r0, ip, ip, lsr #2 │ │ │ │ + eoreq ip, ip, r8, lsr #26 │ │ │ │ + andeq ip, r2, r1, lsl r0 │ │ │ │ + eoreq lr, lr, r4 │ │ │ │ + eoreq r0, ip, r8, lsl #2 │ │ │ │ + eoreq ip, ip, ip, ror #25 │ │ │ │ + strdeq fp, [r2], -sl │ │ │ │ + eoreq sp, lr, r0, ror #31 │ │ │ │ + eoreq r0, ip, r4, ror #1 │ │ │ │ + strdeq ip, [ip], -r8 @ │ │ │ │ + andeq ip, r2, fp, rrx │ │ │ │ + @ instruction: 0x002edfbc │ │ │ │ + eoreq r0, ip, r0, asr #1 │ │ │ │ + eoreq ip, ip, r8, asr #25 │ │ │ │ + andeq ip, r2, r3, rrx │ │ │ │ + mlaeq lr, r8, pc, sp @ │ │ │ │ + mlaeq ip, ip, r0, r0 │ │ │ │ + eoreq ip, ip, r8, asr #25 │ │ │ │ + andeq ip, r2, r1, lsl #1 │ │ │ │ + eoreq sp, lr, r4, ror pc │ │ │ │ + eoreq r0, ip, r8, ror r0 │ │ │ │ + mlaeq ip, r8, ip, ip │ │ │ │ + andeq ip, r2, r4, ror r0 │ │ │ │ + eoreq sp, lr, r0, asr pc │ │ │ │ + eoreq r0, ip, r4, asr r0 │ │ │ │ + ldrdeq ip, [ip], -r8 @ │ │ │ │ + muleq r2, r3, lr │ │ │ │ + eoreq sp, lr, ip, lsr #30 │ │ │ │ + eoreq r0, ip, r0, lsr r0 │ │ │ │ + ldrdeq ip, [ip], -r8 @ │ │ │ │ + andeq fp, r2, r8, lsl #30 │ │ │ │ + eoreq sp, lr, r8, lsl #30 │ │ │ │ + eoreq r0, ip, ip │ │ │ │ + eoreq ip, ip, ip, asr #23 │ │ │ │ + andeq fp, r2, r8, lsr #31 │ │ │ │ + eoreq sp, lr, r4, ror #29 │ │ │ │ + eoreq pc, fp, r8, ror #31 │ │ │ │ + eoreq ip, ip, r8, lsr ip │ │ │ │ + andeq ip, r2, r5, asr #1 │ │ │ │ + eoreq sp, lr, r0, asr #29 │ │ │ │ + eoreq pc, fp, r4, asr #31 │ │ │ │ + eoreq ip, ip, ip, lsr fp │ │ │ │ + andeq fp, r2, pc, lsl #29 │ │ │ │ + mlaeq lr, ip, lr, sp │ │ │ │ + eoreq pc, fp, r0, lsr #31 │ │ │ │ + eoreq ip, ip, r8, asr sl │ │ │ │ + ldrdeq fp, [r2], -sp │ │ │ │ + eoreq sp, lr, r8, ror lr │ │ │ │ + eoreq pc, fp, ip, ror pc @ │ │ │ │ + eoreq ip, ip, r0, lsr #21 │ │ │ │ + andeq fp, r2, lr, asr #26 │ │ │ │ + eoreq sp, lr, r4, asr lr │ │ │ │ + eoreq pc, fp, r8, asr pc @ │ │ │ │ + eoreq ip, ip, r4, asr #21 │ │ │ │ + andeq fp, r2, r2, lsr lr │ │ │ │ + eoreq sp, lr, r0, lsr lr │ │ │ │ + eoreq pc, fp, r4, lsr pc @ │ │ │ │ + eoreq ip, ip, r4, ror r9 │ │ │ │ + andeq fp, r2, sl, ror sl │ │ │ │ + eoreq sp, lr, ip, lsl #28 │ │ │ │ + eoreq pc, fp, r0, lsl pc @ │ │ │ │ + eoreq ip, ip, ip, lsl #19 │ │ │ │ + @ instruction: 0x0002babb │ │ │ │ + eoreq sp, lr, r8, ror #27 │ │ │ │ + eoreq pc, fp, ip, ror #29 │ │ │ │ + strdeq ip, [ip], -r8 @ │ │ │ │ + andeq fp, r2, r3, lsl sp │ │ │ │ + eoreq sp, lr, r4, asr #27 │ │ │ │ + eoreq pc, fp, r8, asr #29 │ │ │ │ + eoreq ip, ip, r8, ror r8 │ │ │ │ + andeq fp, r2, r0, ror r8 │ │ │ │ + eoreq sp, lr, r0, lsr #27 │ │ │ │ + eoreq pc, fp, r4, lsr #29 │ │ │ │ + mlaeq ip, r4, r5, fp │ │ │ │ + andeq fp, r2, ip, ror #9 │ │ │ │ + eoreq sp, lr, ip, ror sp │ │ │ │ + eoreq pc, fp, r0, lsl #29 │ │ │ │ + eoreq ip, ip, ip, asr #11 │ │ │ │ + ldrdeq fp, [r2], -fp @ │ │ │ │ + eoreq sp, lr, r8, asr sp │ │ │ │ + eoreq pc, fp, ip, asr lr @ │ │ │ │ + eoreq ip, ip, r8, ror r7 │ │ │ │ + muleq r2, ip, r7 │ │ │ │ + eoreq sp, lr, r4, lsr sp │ │ │ │ + eoreq pc, fp, r8, lsr lr @ │ │ │ │ + mlaeq ip, r0, r7, ip │ │ │ │ + andeq fp, r2, r4, lsl r8 │ │ │ │ + eoreq sp, lr, r0, lsl sp │ │ │ │ + eoreq pc, fp, r4, lsl lr @ │ │ │ │ + eoreq ip, ip, r4, asr #18 │ │ │ │ + andeq fp, r2, r6, ror sp │ │ │ │ + eoreq sp, lr, ip, ror #25 │ │ │ │ + strdeq pc, [fp], -r0 @ │ │ │ │ + eoreq ip, ip, ip, lsr #18 │ │ │ │ + andeq fp, r2, fp, lsr #27 │ │ │ │ + eoreq sp, lr, r8, asr #25 │ │ │ │ + eoreq pc, fp, ip, asr #27 │ │ │ │ + eoreq ip, ip, r4, lsl r9 │ │ │ │ + andeq fp, r2, r5, ror #27 │ │ │ │ + eoreq sp, lr, r4, lsr #25 │ │ │ │ + eoreq pc, fp, r8, lsr #27 │ │ │ │ + strdeq ip, [ip], -ip @ │ │ │ │ + andeq fp, r2, r1, lsr #28 │ │ │ │ + eoreq sp, lr, r0, lsl #25 │ │ │ │ + eoreq pc, fp, r4, lsl #27 │ │ │ │ + eoreq ip, ip, ip, lsr #15 │ │ │ │ + ldrdeq fp, [r2], -ip │ │ │ │ + eoreq sp, lr, ip, asr ip │ │ │ │ + eoreq pc, fp, r0, ror #26 │ │ │ │ + eoreq ip, ip, ip, ror #11 │ │ │ │ + andeq fp, r2, fp, lsr #14 │ │ │ │ + eoreq sp, lr, r8, lsr ip │ │ │ │ + eoreq pc, fp, ip, lsr sp @ │ │ │ │ + @ instruction: 0x002cc5b0 │ │ │ │ + andeq fp, r2, ip, lsl #14 │ │ │ │ + eoreq sp, lr, r4, lsl ip │ │ │ │ + eoreq pc, fp, r8, lsl sp @ │ │ │ │ + eoreq ip, ip, r8, ror r8 │ │ │ │ + andeq fp, r2, r9, lsr #28 │ │ │ │ + strdeq sp, [lr], -r0 @ │ │ │ │ + strdeq pc, [fp], -r4 @ │ │ │ │ + eoreq ip, ip, r8, asr #13 │ │ │ │ + andeq fp, r2, r8, asr #17 │ │ │ │ + eoreq sp, lr, ip, asr #23 │ │ │ │ + ldrdeq pc, [fp], -r0 @ │ │ │ │ + eoreq ip, ip, r8, lsr r5 │ │ │ │ + strdeq fp, [r2], -r1 │ │ │ │ + eoreq sp, lr, r8, lsr #23 │ │ │ │ + eoreq pc, fp, ip, lsr #25 │ │ │ │ + eoreq ip, ip, r4, asr #10 │ │ │ │ + andeq fp, r2, pc, lsr r7 │ │ │ │ + eoreq sp, lr, r4, lsl #23 │ │ │ │ + eoreq pc, fp, r8, lsl #25 │ │ │ │ + eoreq ip, ip, r8, asr #8 │ │ │ │ + andeq fp, r2, r4, ror #10 │ │ │ │ + eoreq sp, lr, r0, ror #22 │ │ │ │ + eoreq pc, fp, r4, ror #24 │ │ │ │ + mlaeq ip, r8, r6, ip │ │ │ │ + andeq fp, r2, r0, asr #20 │ │ │ │ + eoreq sp, lr, ip, lsr fp │ │ │ │ + eoreq pc, fp, r0, asr #24 │ │ │ │ + eoreq ip, ip, r8, ror r4 │ │ │ │ + andeq fp, r2, lr, lsr r6 │ │ │ │ + eoreq sp, lr, r8, lsl fp │ │ │ │ + eoreq pc, fp, ip, lsl ip @ │ │ │ │ + eoreq ip, ip, r8, ror r4 │ │ │ │ + ldrdeq fp, [r2], -r2 │ │ │ │ + strdeq sp, [lr], -r4 @ │ │ │ │ + strdeq pc, [fp], -r8 @ │ │ │ │ + ldrdeq sl, [ip], -r4 @ │ │ │ │ + andeq fp, r2, sp, lsl r6 │ │ │ │ + ldrdeq sp, [lr], -r0 @ │ │ │ │ + ldrdeq pc, [fp], -r4 @ │ │ │ │ + eoreq ip, ip, r8, lsl #10 │ │ │ │ + strdeq fp, [r2], -r5 │ │ │ │ + eoreq sp, lr, ip, lsr #21 │ │ │ │ + @ instruction: 0x002bfbb0 │ │ │ │ + eoreq ip, ip, ip, asr #14 │ │ │ │ + andeq fp, r2, lr, asr #29 │ │ │ │ + eoreq sp, lr, r8, lsl #21 │ │ │ │ + eoreq pc, fp, ip, lsl #23 │ │ │ │ + @ instruction: 0x002cc4b4 │ │ │ │ + andeq fp, r2, pc, lsr #15 │ │ │ │ + eoreq sp, lr, r4, ror #20 │ │ │ │ + eoreq pc, fp, r8, ror #22 │ │ │ │ + strdeq ip, [ip], -r8 @ │ │ │ │ + andeq fp, r2, r9, asr #29 │ │ │ │ + eoreq sp, lr, r0, asr #20 │ │ │ │ + eoreq pc, fp, r4, asr #22 │ │ │ │ + eoreq ip, ip, r8, asr r3 │ │ │ │ + andeq fp, r2, r5, lsr #12 │ │ │ │ + eoreq sp, lr, ip, lsl sl │ │ │ │ + eoreq pc, fp, r0, lsr #22 │ │ │ │ + eoreq sl, ip, r0, asr #8 │ │ │ │ + andeq fp, r2, lr, lsr r4 │ │ │ │ + strdeq sp, [lr], -r8 @ │ │ │ │ + strdeq pc, [fp], -ip @ │ │ │ │ + ldrdeq ip, [ip], -r4 @ │ │ │ │ + muleq r2, r7, r5 │ │ │ │ + ldrdeq sp, [lr], -r4 @ │ │ │ │ + ldrdeq pc, [fp], -r8 @ │ │ │ │ + eoreq sl, ip, ip, lsl #23 │ │ │ │ + andeq fp, r2, r8, lsl #11 │ │ │ │ + @ instruction: 0x002ed9b0 │ │ │ │ + @ instruction: 0x002bfab4 │ │ │ │ + eoreq ip, ip, r0, ror #5 │ │ │ │ + andeq fp, r2, r5, lsr r6 │ │ │ │ + eoreq sp, lr, ip, lsl #19 │ │ │ │ + mlaeq fp, r0, sl, pc @ │ │ │ │ + eoreq ip, ip, r0, ror r4 │ │ │ │ + andeq fp, r2, r7, lsl #18 │ │ │ │ + eoreq sp, lr, r8, ror #18 │ │ │ │ + eoreq pc, fp, ip, ror #20 │ │ │ │ + eoreq fp, ip, ip, lsl #13 │ │ │ │ + andeq fp, r2, sl, lsr #10 │ │ │ │ + eoreq sp, lr, r4, asr #18 │ │ │ │ + eoreq pc, fp, r8, asr #20 │ │ │ │ + eoreq ip, ip, ip, lsr #4 │ │ │ │ + muleq r2, fp, r5 │ │ │ │ + eoreq sp, lr, r0, lsr #18 │ │ │ │ + eoreq pc, fp, r4, lsr #20 │ │ │ │ + eoreq ip, ip, r8, asr #5 │ │ │ │ + andeq fp, r2, sl, asr r7 │ │ │ │ + strdeq sp, [lr], -ip @ │ │ │ │ + eoreq pc, fp, r0, lsl #20 │ │ │ │ + eoreq ip, ip, ip, lsl r4 │ │ │ │ + muleq r2, r8, r9 │ │ │ │ + ldrdeq sp, [lr], -r8 @ │ │ │ │ + ldrdeq pc, [fp], -ip @ │ │ │ │ + eoreq ip, ip, r4, lsr r1 │ │ │ │ + andeq fp, r2, r3, ror #9 │ │ │ │ + @ instruction: 0x002ed8b4 │ │ │ │ + @ instruction: 0x002bf9b8 │ │ │ │ + @ instruction: 0x002cc3b0 │ │ │ │ + andeq fp, r2, fp, asr #18 │ │ │ │ + mlaeq lr, r0, r8, sp │ │ │ │ + mlaeq fp, r4, r9, pc @ │ │ │ │ + ldrdeq ip, [ip], -r8 @ │ │ │ │ + andeq fp, r2, fp, asr #12 │ │ │ │ + eoreq sp, lr, ip, ror #16 │ │ │ │ + eoreq pc, fp, r0, ror r9 @ │ │ │ │ + ldrdeq ip, [ip], -r4 @ │ │ │ │ + andeq fp, r2, r9, lsl r8 │ │ │ │ + eoreq sp, lr, r8, asr #16 │ │ │ │ + eoreq pc, fp, ip, asr #18 │ │ │ │ + eoreq ip, ip, r0, asr r3 │ │ │ │ + andeq fp, r2, r7, lsl #19 │ │ │ │ + eoreq sp, lr, r4, lsr #16 │ │ │ │ + eoreq pc, fp, r8, lsr #18 │ │ │ │ + eoreq ip, ip, r4, ror #5 │ │ │ │ + andeq fp, r2, sp, ror r8 │ │ │ │ + eoreq sp, lr, r0, lsl #16 │ │ │ │ + eoreq pc, fp, r4, lsl #18 │ │ │ │ + strdeq ip, [ip], -r0 @ │ │ │ │ + andeq fp, r2, r4, lsl r9 │ │ │ │ + ldrdeq sp, [lr], -ip @ │ │ │ │ + eoreq pc, fp, r0, ror #17 │ │ │ │ + eoreq ip, ip, ip, lsl #7 │ │ │ │ + andeq fp, r2, r7, lsr #23 │ │ │ │ + @ instruction: 0x002ed7b8 │ │ │ │ + @ instruction: 0x002bf8bc │ │ │ │ + eoreq ip, ip, ip, lsr #4 │ │ │ │ + andeq fp, r2, r5, lsr #16 │ │ │ │ + mlaeq lr, r4, r7, sp │ │ │ │ + mlaeq fp, r8, r8, pc @ │ │ │ │ + eoreq ip, ip, r0, asr #10 │ │ │ │ + andeq ip, r2, r4, ror #3 │ │ │ │ + eoreq sp, lr, r0, ror r7 │ │ │ │ + eoreq pc, fp, r4, ror r8 @ │ │ │ │ + eoreq ip, ip, ip, asr r3 │ │ │ │ + andeq fp, r2, r5, lsl #25 │ │ │ │ + eoreq sp, lr, ip, asr #14 │ │ │ │ + eoreq pc, fp, r0, asr r8 @ │ │ │ │ + eoreq ip, ip, ip, lsr #6 │ │ │ │ + andeq fp, r2, sl, asr ip │ │ │ │ + eoreq sp, lr, r8, lsr #14 │ │ │ │ + eoreq pc, fp, ip, lsr #16 │ │ │ │ + eoreq ip, ip, r0, lsr #6 │ │ │ │ + ldrdeq fp, [r2], -ip │ │ │ │ + eoreq sp, lr, r4, lsl #14 │ │ │ │ + eoreq pc, fp, r8, lsl #16 │ │ │ │ + eoreq ip, ip, r8, lsl #6 │ │ │ │ + andeq fp, r2, r5, ror #25 │ │ │ │ + eoreq sp, lr, r0, ror #13 │ │ │ │ + eoreq pc, fp, r4, ror #15 │ │ │ │ + eoreq ip, ip, r4, lsr r0 │ │ │ │ + @ instruction: 0x0002b6bc │ │ │ │ + @ instruction: 0x002ed6bc │ │ │ │ + eoreq pc, fp, r0, asr #15 │ │ │ │ + ldrdeq ip, [ip], -r0 @ │ │ │ │ + andeq fp, r2, pc, lsl #19 │ │ │ │ + mlaeq lr, r8, r6, sp │ │ │ │ + mlaeq fp, ip, r7, pc @ │ │ │ │ + eoreq ip, ip, r0, ror #4 │ │ │ │ + strdeq fp, [r2], -r3 │ │ │ │ + eoreq sp, lr, r4, ror r6 │ │ │ │ + eoreq pc, fp, r8, ror r7 @ │ │ │ │ + eoreq ip, ip, r8, asr #4 │ │ │ │ + andeq fp, r2, r5, lsr #24 │ │ │ │ + ldr r3, [pc, #-1288] @ 135004 │ │ │ │ + ldr r1, [pc, #-1288] @ 135008 │ │ │ │ + ldr r0, [pc, #-1288] @ 13500c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2168] @ 135690 │ │ │ │ + ldr r2, [pc, #-1292] @ 135010 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2152] @ 135694 │ │ │ │ - ldr r1, [pc, #2152] @ 135698 │ │ │ │ - ldr r0, [pc, #2152] @ 13569c │ │ │ │ + ldr r3, [pc, #-1308] @ 135014 │ │ │ │ + ldr r1, [pc, #-1308] @ 135018 │ │ │ │ + ldr r0, [pc, #-1308] @ 13501c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2148] @ 1356a0 │ │ │ │ + ldr r2, [pc, #-1312] @ 135020 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2132] @ 1356a4 │ │ │ │ - ldr r1, [pc, #2132] @ 1356a8 │ │ │ │ - ldr r0, [pc, #2132] @ 1356ac │ │ │ │ + ldr r3, [pc, #-1328] @ 135024 │ │ │ │ + ldr r1, [pc, #-1328] @ 135028 │ │ │ │ + ldr r0, [pc, #-1328] @ 13502c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2128] @ 1356b0 │ │ │ │ + ldr r2, [pc, #-1332] @ 135030 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2112] @ 1356b4 │ │ │ │ - ldr r1, [pc, #2112] @ 1356b8 │ │ │ │ - ldr r0, [pc, #2112] @ 1356bc │ │ │ │ + ldr r3, [pc, #-1348] @ 135034 │ │ │ │ + ldr r1, [pc, #-1348] @ 135038 │ │ │ │ + ldr r0, [pc, #-1348] @ 13503c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2108] @ 1356c0 │ │ │ │ + ldr r2, [pc, #-1352] @ 135040 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2092] @ 1356c4 │ │ │ │ - ldr r1, [pc, #2092] @ 1356c8 │ │ │ │ - ldr r0, [pc, #2092] @ 1356cc │ │ │ │ + ldr r3, [pc, #-1368] @ 135044 │ │ │ │ + ldr r1, [pc, #-1368] @ 135048 │ │ │ │ + ldr r0, [pc, #-1368] @ 13504c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2088] @ 1356d0 │ │ │ │ + ldr r2, [pc, #-1372] @ 135050 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2072] @ 1356d4 │ │ │ │ - ldr r1, [pc, #2072] @ 1356d8 │ │ │ │ - ldr r0, [pc, #2072] @ 1356dc │ │ │ │ + ldr r3, [pc, #-1388] @ 135054 │ │ │ │ + ldr r1, [pc, #-1388] @ 135058 │ │ │ │ + ldr r0, [pc, #-1388] @ 13505c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2068] @ 1356e0 │ │ │ │ + ldr r2, [pc, #-1392] @ 135060 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2052] @ 1356e4 │ │ │ │ - ldr r1, [pc, #2052] @ 1356e8 │ │ │ │ - ldr r0, [pc, #2052] @ 1356ec │ │ │ │ + ldr r3, [pc, #-1408] @ 135064 │ │ │ │ + ldr r1, [pc, #-1408] @ 135068 │ │ │ │ + ldr r0, [pc, #-1408] @ 13506c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2048] @ 1356f0 │ │ │ │ + ldr r2, [pc, #-1412] @ 135070 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2032] @ 1356f4 │ │ │ │ - ldr r1, [pc, #2032] @ 1356f8 │ │ │ │ - ldr r0, [pc, #2032] @ 1356fc │ │ │ │ + ldr r3, [pc, #-1428] @ 135074 │ │ │ │ + ldr r1, [pc, #-1428] @ 135078 │ │ │ │ + ldr r0, [pc, #-1428] @ 13507c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2028] @ 135700 │ │ │ │ + ldr r2, [pc, #-1432] @ 135080 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #2012] @ 135704 │ │ │ │ - ldr r1, [pc, #2012] @ 135708 │ │ │ │ - ldr r0, [pc, #2012] @ 13570c │ │ │ │ + ldr r3, [pc, #-1448] @ 135084 │ │ │ │ + ldr r1, [pc, #-1448] @ 135088 │ │ │ │ + ldr r0, [pc, #-1448] @ 13508c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2008] @ 135710 │ │ │ │ + ldr r2, [pc, #-1452] @ 135090 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1992] @ 135714 │ │ │ │ - ldr r1, [pc, #1992] @ 135718 │ │ │ │ - ldr r0, [pc, #1992] @ 13571c │ │ │ │ + ldr r3, [pc, #-1468] @ 135094 │ │ │ │ + ldr r1, [pc, #-1468] @ 135098 │ │ │ │ + ldr r0, [pc, #-1468] @ 13509c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1988] @ 135720 │ │ │ │ + ldr r2, [pc, #-1472] @ 1350a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1972] @ 135724 │ │ │ │ - ldr r1, [pc, #1972] @ 135728 │ │ │ │ - ldr r0, [pc, #1972] @ 13572c │ │ │ │ + ldr r3, [pc, #-1488] @ 1350a4 │ │ │ │ + ldr r1, [pc, #-1488] @ 1350a8 │ │ │ │ + ldr r0, [pc, #-1488] @ 1350ac │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1968] @ 135730 │ │ │ │ + ldr r2, [pc, #-1492] @ 1350b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1952] @ 135734 │ │ │ │ - ldr r1, [pc, #1952] @ 135738 │ │ │ │ - ldr r0, [pc, #1952] @ 13573c │ │ │ │ + ldr r3, [pc, #-1508] @ 1350b4 │ │ │ │ + ldr r1, [pc, #-1508] @ 1350b8 │ │ │ │ + ldr r0, [pc, #-1508] @ 1350bc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1948] @ 135740 │ │ │ │ + ldr r2, [pc, #-1512] @ 1350c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1932] @ 135744 │ │ │ │ - ldr r1, [pc, #1932] @ 135748 │ │ │ │ - ldr r0, [pc, #1932] @ 13574c │ │ │ │ + ldr r3, [pc, #-1528] @ 1350c4 │ │ │ │ + ldr r1, [pc, #-1528] @ 1350c8 │ │ │ │ + ldr r0, [pc, #-1528] @ 1350cc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1928] @ 135750 │ │ │ │ + ldr r2, [pc, #-1532] @ 1350d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1912] @ 135754 │ │ │ │ - ldr r1, [pc, #1912] @ 135758 │ │ │ │ - ldr r0, [pc, #1912] @ 13575c │ │ │ │ + ldr r3, [pc, #-1548] @ 1350d4 │ │ │ │ + ldr r1, [pc, #-1548] @ 1350d8 │ │ │ │ + ldr r0, [pc, #-1548] @ 1350dc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1908] @ 135760 │ │ │ │ + ldr r2, [pc, #-1552] @ 1350e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1892] @ 135764 │ │ │ │ - ldr r1, [pc, #1892] @ 135768 │ │ │ │ - ldr r0, [pc, #1892] @ 13576c │ │ │ │ + ldr r3, [pc, #-1568] @ 1350e4 │ │ │ │ + ldr r1, [pc, #-1568] @ 1350e8 │ │ │ │ + ldr r0, [pc, #-1568] @ 1350ec │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1888] @ 135770 │ │ │ │ + ldr r2, [pc, #-1572] @ 1350f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1872] @ 135774 │ │ │ │ - ldr r1, [pc, #1872] @ 135778 │ │ │ │ - ldr r0, [pc, #1872] @ 13577c │ │ │ │ + ldr r3, [pc, #-1588] @ 1350f4 │ │ │ │ + ldr r1, [pc, #-1588] @ 1350f8 │ │ │ │ + ldr r0, [pc, #-1588] @ 1350fc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1868] @ 135780 │ │ │ │ + ldr r2, [pc, #-1592] @ 135100 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1852] @ 135784 │ │ │ │ - ldr r1, [pc, #1852] @ 135788 │ │ │ │ - ldr r0, [pc, #1852] @ 13578c │ │ │ │ + ldr r3, [pc, #-1608] @ 135104 │ │ │ │ + ldr r1, [pc, #-1608] @ 135108 │ │ │ │ + ldr r0, [pc, #-1608] @ 13510c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1848] @ 135790 │ │ │ │ + ldr r2, [pc, #-1612] @ 135110 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1832] @ 135794 │ │ │ │ - ldr r1, [pc, #1832] @ 135798 │ │ │ │ - ldr r0, [pc, #1832] @ 13579c │ │ │ │ + ldr r3, [pc, #-1628] @ 135114 │ │ │ │ + ldr r1, [pc, #-1628] @ 135118 │ │ │ │ + ldr r0, [pc, #-1628] @ 13511c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1828] @ 1357a0 │ │ │ │ + ldr r2, [pc, #-1632] @ 135120 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1812] @ 1357a4 │ │ │ │ - ldr r1, [pc, #1812] @ 1357a8 │ │ │ │ - ldr r0, [pc, #1812] @ 1357ac │ │ │ │ + ldr r3, [pc, #-1648] @ 135124 │ │ │ │ + ldr r1, [pc, #-1648] @ 135128 │ │ │ │ + ldr r0, [pc, #-1648] @ 13512c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1808] @ 1357b0 │ │ │ │ + ldr r2, [pc, #-1652] @ 135130 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1792] @ 1357b4 │ │ │ │ - ldr r1, [pc, #1792] @ 1357b8 │ │ │ │ - ldr r0, [pc, #1792] @ 1357bc │ │ │ │ + ldr r3, [pc, #-1668] @ 135134 │ │ │ │ + ldr r1, [pc, #-1668] @ 135138 │ │ │ │ + ldr r0, [pc, #-1668] @ 13513c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1788] @ 1357c0 │ │ │ │ + ldr r2, [pc, #-1672] @ 135140 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1772] @ 1357c4 │ │ │ │ - ldr r1, [pc, #1772] @ 1357c8 │ │ │ │ - ldr r0, [pc, #1772] @ 1357cc │ │ │ │ + ldr r3, [pc, #-1688] @ 135144 │ │ │ │ + ldr r1, [pc, #-1688] @ 135148 │ │ │ │ + ldr r0, [pc, #-1688] @ 13514c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1768] @ 1357d0 │ │ │ │ + ldr r2, [pc, #-1692] @ 135150 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1752] @ 1357d4 │ │ │ │ - ldr r1, [pc, #1752] @ 1357d8 │ │ │ │ - ldr r0, [pc, #1752] @ 1357dc │ │ │ │ + ldr r3, [pc, #-1708] @ 135154 │ │ │ │ + ldr r1, [pc, #-1708] @ 135158 │ │ │ │ + ldr r0, [pc, #-1708] @ 13515c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1748] @ 1357e0 │ │ │ │ + ldr r2, [pc, #-1712] @ 135160 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1732] @ 1357e4 │ │ │ │ - ldr r1, [pc, #1732] @ 1357e8 │ │ │ │ - ldr r0, [pc, #1732] @ 1357ec │ │ │ │ + ldr r3, [pc, #-1728] @ 135164 │ │ │ │ + ldr r1, [pc, #-1728] @ 135168 │ │ │ │ + ldr r0, [pc, #-1728] @ 13516c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1728] @ 1357f0 │ │ │ │ + ldr r2, [pc, #-1732] @ 135170 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1712] @ 1357f4 │ │ │ │ - ldr r1, [pc, #1712] @ 1357f8 │ │ │ │ - ldr r0, [pc, #1712] @ 1357fc │ │ │ │ + ldr r3, [pc, #-1748] @ 135174 │ │ │ │ + ldr r1, [pc, #-1748] @ 135178 │ │ │ │ + ldr r0, [pc, #-1748] @ 13517c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1708] @ 135800 │ │ │ │ + ldr r2, [pc, #-1752] @ 135180 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1692] @ 135804 │ │ │ │ - ldr r1, [pc, #1692] @ 135808 │ │ │ │ - ldr r0, [pc, #1692] @ 13580c │ │ │ │ + ldr r3, [pc, #-1768] @ 135184 │ │ │ │ + ldr r1, [pc, #-1768] @ 135188 │ │ │ │ + ldr r0, [pc, #-1768] @ 13518c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1688] @ 135810 │ │ │ │ + ldr r2, [pc, #-1772] @ 135190 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1672] @ 135814 │ │ │ │ - ldr r1, [pc, #1672] @ 135818 │ │ │ │ - ldr r0, [pc, #1672] @ 13581c │ │ │ │ + ldr r3, [pc, #-1788] @ 135194 │ │ │ │ + ldr r1, [pc, #-1788] @ 135198 │ │ │ │ + ldr r0, [pc, #-1788] @ 13519c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1668] @ 135820 │ │ │ │ + ldr r2, [pc, #-1792] @ 1351a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1652] @ 135824 │ │ │ │ - ldr r1, [pc, #1652] @ 135828 │ │ │ │ - ldr r0, [pc, #1652] @ 13582c │ │ │ │ + ldr r3, [pc, #-1808] @ 1351a4 │ │ │ │ + ldr r1, [pc, #-1808] @ 1351a8 │ │ │ │ + ldr r0, [pc, #-1808] @ 1351ac │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1648] @ 135830 │ │ │ │ + ldr r2, [pc, #-1812] @ 1351b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1632] @ 135834 │ │ │ │ - ldr r1, [pc, #1632] @ 135838 │ │ │ │ - ldr r0, [pc, #1632] @ 13583c │ │ │ │ + ldr r3, [pc, #-1828] @ 1351b4 │ │ │ │ + ldr r1, [pc, #-1828] @ 1351b8 │ │ │ │ + ldr r0, [pc, #-1828] @ 1351bc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1628] @ 135840 │ │ │ │ + ldr r2, [pc, #-1832] @ 1351c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1612] @ 135844 │ │ │ │ - ldr r1, [pc, #1612] @ 135848 │ │ │ │ - ldr r0, [pc, #1612] @ 13584c │ │ │ │ + ldr r3, [pc, #-1848] @ 1351c4 │ │ │ │ + ldr r1, [pc, #-1848] @ 1351c8 │ │ │ │ + ldr r0, [pc, #-1848] @ 1351cc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1608] @ 135850 │ │ │ │ + ldr r2, [pc, #-1852] @ 1351d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1592] @ 135854 │ │ │ │ - ldr r1, [pc, #1592] @ 135858 │ │ │ │ - ldr r0, [pc, #1592] @ 13585c │ │ │ │ + ldr r3, [pc, #-1868] @ 1351d4 │ │ │ │ + ldr r1, [pc, #-1868] @ 1351d8 │ │ │ │ + ldr r0, [pc, #-1868] @ 1351dc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1588] @ 135860 │ │ │ │ + ldr r2, [pc, #-1872] @ 1351e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1572] @ 135864 │ │ │ │ - ldr r1, [pc, #1572] @ 135868 │ │ │ │ - ldr r0, [pc, #1572] @ 13586c │ │ │ │ + ldr r3, [pc, #-1888] @ 1351e4 │ │ │ │ + ldr r1, [pc, #-1888] @ 1351e8 │ │ │ │ + ldr r0, [pc, #-1888] @ 1351ec │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1568] @ 135870 │ │ │ │ + ldr r2, [pc, #-1892] @ 1351f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1552] @ 135874 │ │ │ │ - ldr r1, [pc, #1552] @ 135878 │ │ │ │ - ldr r0, [pc, #1552] @ 13587c │ │ │ │ + ldr r3, [pc, #-1908] @ 1351f4 │ │ │ │ + ldr r1, [pc, #-1908] @ 1351f8 │ │ │ │ + ldr r0, [pc, #-1908] @ 1351fc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1548] @ 135880 │ │ │ │ + ldr r2, [pc, #-1912] @ 135200 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1532] @ 135884 │ │ │ │ - ldr r1, [pc, #1532] @ 135888 │ │ │ │ - ldr r0, [pc, #1532] @ 13588c │ │ │ │ + ldr r3, [pc, #-1928] @ 135204 │ │ │ │ + ldr r1, [pc, #-1928] @ 135208 │ │ │ │ + ldr r0, [pc, #-1928] @ 13520c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1528] @ 135890 │ │ │ │ + ldr r2, [pc, #-1932] @ 135210 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1512] @ 135894 │ │ │ │ - ldr r1, [pc, #1512] @ 135898 │ │ │ │ - ldr r0, [pc, #1512] @ 13589c │ │ │ │ + ldr r3, [pc, #-1948] @ 135214 │ │ │ │ + ldr r1, [pc, #-1948] @ 135218 │ │ │ │ + ldr r0, [pc, #-1948] @ 13521c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1508] @ 1358a0 │ │ │ │ + ldr r2, [pc, #-1952] @ 135220 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1492] @ 1358a4 │ │ │ │ - ldr r1, [pc, #1492] @ 1358a8 │ │ │ │ - ldr r0, [pc, #1492] @ 1358ac │ │ │ │ + ldr r3, [pc, #-1968] @ 135224 │ │ │ │ + ldr r1, [pc, #-1968] @ 135228 │ │ │ │ + ldr r0, [pc, #-1968] @ 13522c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1488] @ 1358b0 │ │ │ │ + ldr r2, [pc, #-1972] @ 135230 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1472] @ 1358b4 │ │ │ │ - ldr r1, [pc, #1472] @ 1358b8 │ │ │ │ - ldr r0, [pc, #1472] @ 1358bc │ │ │ │ + ldr r3, [pc, #-1988] @ 135234 │ │ │ │ + ldr r1, [pc, #-1988] @ 135238 │ │ │ │ + ldr r0, [pc, #-1988] @ 13523c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1468] @ 1358c0 │ │ │ │ + ldr r2, [pc, #-1992] @ 135240 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1452] @ 1358c4 │ │ │ │ - ldr r1, [pc, #1452] @ 1358c8 │ │ │ │ - ldr r0, [pc, #1452] @ 1358cc │ │ │ │ + ldr r3, [pc, #-2008] @ 135244 │ │ │ │ + ldr r1, [pc, #-2008] @ 135248 │ │ │ │ + ldr r0, [pc, #-2008] @ 13524c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1448] @ 1358d0 │ │ │ │ + ldr r2, [pc, #-2012] @ 135250 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1432] @ 1358d4 │ │ │ │ - ldr r1, [pc, #1432] @ 1358d8 │ │ │ │ - ldr r0, [pc, #1432] @ 1358dc │ │ │ │ + ldr r3, [pc, #-2028] @ 135254 │ │ │ │ + ldr r1, [pc, #-2028] @ 135258 │ │ │ │ + ldr r0, [pc, #-2028] @ 13525c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1428] @ 1358e0 │ │ │ │ + ldr r2, [pc, #-2032] @ 135260 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1412] @ 1358e4 │ │ │ │ - ldr r1, [pc, #1412] @ 1358e8 │ │ │ │ - ldr r0, [pc, #1412] @ 1358ec │ │ │ │ + ldr r3, [pc, #-2048] @ 135264 │ │ │ │ + ldr r1, [pc, #-2048] @ 135268 │ │ │ │ + ldr r0, [pc, #-2048] @ 13526c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1408] @ 1358f0 │ │ │ │ + ldr r2, [pc, #-2052] @ 135270 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1392] @ 1358f4 │ │ │ │ - ldr r1, [pc, #1392] @ 1358f8 │ │ │ │ - ldr r0, [pc, #1392] @ 1358fc │ │ │ │ + ldr r3, [pc, #-2068] @ 135274 │ │ │ │ + ldr r1, [pc, #-2068] @ 135278 │ │ │ │ + ldr r0, [pc, #-2068] @ 13527c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1388] @ 135900 │ │ │ │ + ldr r2, [pc, #-2072] @ 135280 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1372] @ 135904 │ │ │ │ - ldr r1, [pc, #1372] @ 135908 │ │ │ │ - ldr r0, [pc, #1372] @ 13590c │ │ │ │ + ldr r3, [pc, #-2088] @ 135284 │ │ │ │ + ldr r1, [pc, #-2088] @ 135288 │ │ │ │ + ldr r0, [pc, #-2088] @ 13528c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1368] @ 135910 │ │ │ │ + ldr r2, [pc, #-2092] @ 135290 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1352] @ 135914 │ │ │ │ - ldr r1, [pc, #1352] @ 135918 │ │ │ │ - ldr r0, [pc, #1352] @ 13591c │ │ │ │ + ldr r3, [pc, #-2108] @ 135294 │ │ │ │ + ldr r1, [pc, #-2108] @ 135298 │ │ │ │ + ldr r0, [pc, #-2108] @ 13529c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1348] @ 135920 │ │ │ │ + ldr r2, [pc, #-2112] @ 1352a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1332] @ 135924 │ │ │ │ - ldr r1, [pc, #1332] @ 135928 │ │ │ │ - ldr r0, [pc, #1332] @ 13592c │ │ │ │ + ldr r3, [pc, #-2128] @ 1352a4 │ │ │ │ + ldr r1, [pc, #-2128] @ 1352a8 │ │ │ │ + ldr r0, [pc, #-2128] @ 1352ac │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1328] @ 135930 │ │ │ │ + ldr r2, [pc, #-2132] @ 1352b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1312] @ 135934 │ │ │ │ - ldr r1, [pc, #1312] @ 135938 │ │ │ │ - ldr r0, [pc, #1312] @ 13593c │ │ │ │ + ldr r3, [pc, #-2148] @ 1352b4 │ │ │ │ + ldr r1, [pc, #-2148] @ 1352b8 │ │ │ │ + ldr r0, [pc, #-2148] @ 1352bc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1308] @ 135940 │ │ │ │ + ldr r2, [pc, #-2152] @ 1352c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1292] @ 135944 │ │ │ │ - ldr r1, [pc, #1292] @ 135948 │ │ │ │ - ldr r0, [pc, #1292] @ 13594c │ │ │ │ + ldr r3, [pc, #-2168] @ 1352c4 │ │ │ │ + ldr r1, [pc, #-2168] @ 1352c8 │ │ │ │ + ldr r0, [pc, #-2168] @ 1352cc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1288] @ 135950 │ │ │ │ + ldr r2, [pc, #-2172] @ 1352d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1272] @ 135954 │ │ │ │ - ldr r1, [pc, #1272] @ 135958 │ │ │ │ - ldr r0, [pc, #1272] @ 13595c │ │ │ │ + ldr r3, [pc, #-2188] @ 1352d4 │ │ │ │ + ldr r1, [pc, #-2188] @ 1352d8 │ │ │ │ + ldr r0, [pc, #-2188] @ 1352dc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1268] @ 135960 │ │ │ │ + ldr r2, [pc, #-2192] @ 1352e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r2, sp, r8, asr fp │ │ │ │ - eoreq sl, ip, r8, asr r7 │ │ │ │ - eoreq ip, sp, r0, asr #24 │ │ │ │ - strdeq r2, [sp], -r0 @ │ │ │ │ - andeq r0, r0, r1, lsl #2 │ │ │ │ - strdeq sl, [ip], -r0 @ │ │ │ │ - eoreq r1, lr, r4, ror r6 │ │ │ │ - andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq fp, ip, ip, asr #26 │ │ │ │ - eoreq r2, sp, r0, ror #20 │ │ │ │ - eoreq sl, ip, r0, ror #12 │ │ │ │ - eoreq fp, ip, r0, asr #14 │ │ │ │ - eoreq r2, sp, r4, lsl #20 │ │ │ │ - eoreq sl, ip, r4, lsl #12 │ │ │ │ - strdeq ip, [sp], -ip @ │ │ │ │ - eoreq r2, sp, ip, lsr #19 │ │ │ │ - andeq r0, r0, pc, lsl r1 │ │ │ │ - eoreq sl, ip, ip, lsr #11 │ │ │ │ - eoreq ip, ip, ip, lsr r4 │ │ │ │ - eoreq r2, sp, r8, lsl #19 │ │ │ │ - eoreq sl, ip, r8, lsl #11 │ │ │ │ - eoreq r9, ip, r8, lsl fp │ │ │ │ - eoreq r2, sp, ip, lsr #18 │ │ │ │ - eoreq sl, ip, r8, lsr #10 │ │ │ │ - andeq r0, r0, fp, lsl #2 │ │ │ │ - eoreq sp, ip, r4, ror #9 │ │ │ │ - @ instruction: 0x002d28b4 │ │ │ │ - @ instruction: 0x002ca4b4 │ │ │ │ - andeq r0, r0, r7, lsl #2 │ │ │ │ - eoreq r2, sp, r4, lsr #16 │ │ │ │ - eoreq sl, ip, r4, lsr #8 │ │ │ │ - @ instruction: 0x002d27b0 │ │ │ │ - @ instruction: 0x002ca3b0 │ │ │ │ - eoreq ip, sp, r4, ror r8 │ │ │ │ - eoreq r2, sp, r4, lsr #14 │ │ │ │ - eoreq sl, ip, r4, lsr #6 │ │ │ │ - strdeq sp, [ip], -ip @ │ │ │ │ - eoreq fp, ip, r4, asr r9 │ │ │ │ - eoreq r2, sp, r8, ror #12 │ │ │ │ - eoreq sl, ip, r8, ror #4 │ │ │ │ - eoreq r2, sp, ip, lsr #12 │ │ │ │ - eoreq sl, ip, ip, lsr #4 │ │ │ │ - eoreq r2, sp, r0, asr #11 │ │ │ │ - eoreq sl, ip, r0, asr #3 │ │ │ │ - eoreq fp, ip, r0, lsr #16 │ │ │ │ - eoreq r2, sp, r8, lsr r5 │ │ │ │ - eoreq sl, ip, r8, lsr r1 │ │ │ │ - eoreq r9, ip, ip, ror #13 │ │ │ │ - eoreq r2, sp, r0, lsl #10 │ │ │ │ - strdeq sl, [ip], -ip @ │ │ │ │ - eoreq lr, lr, ip, lsr #12 │ │ │ │ - eoreq r0, ip, r0, lsr r7 │ │ │ │ - mlaeq ip, r8, pc, ip @ │ │ │ │ - strdeq fp, [r2], -r9 │ │ │ │ - eoreq lr, lr, r8, lsl #12 │ │ │ │ - eoreq r0, ip, ip, lsl #14 │ │ │ │ - eoreq sp, ip, ip, ror #1 │ │ │ │ - andeq fp, r2, pc, lsl #18 │ │ │ │ - eoreq lr, lr, r4, ror #11 │ │ │ │ - eoreq r0, ip, r8, ror #13 │ │ │ │ - eoreq sp, ip, r4 │ │ │ │ - andeq fp, r2, r4, lsr #15 │ │ │ │ - eoreq lr, lr, r0, asr #11 │ │ │ │ - eoreq r0, ip, r4, asr #13 │ │ │ │ - eoreq sp, ip, ip, lsl r0 │ │ │ │ - andeq fp, r2, ip, lsl r8 │ │ │ │ - mlaeq lr, ip, r5, lr │ │ │ │ - eoreq r0, ip, r0, lsr #13 │ │ │ │ - eoreq sp, ip, r0, lsl r0 │ │ │ │ - andeq fp, r2, sp, lsr #16 │ │ │ │ - eoreq lr, lr, r8, ror r5 │ │ │ │ - eoreq r0, ip, ip, ror r6 │ │ │ │ - eoreq ip, ip, r4, lsr #31 │ │ │ │ - @ instruction: 0x0002b7b7 │ │ │ │ - eoreq lr, lr, r4, asr r5 │ │ │ │ - eoreq r0, ip, r8, asr r6 │ │ │ │ - eoreq sp, ip, r0, lsl #1 │ │ │ │ - andeq fp, r2, r4, ror #19 │ │ │ │ - eoreq lr, lr, r0, lsr r5 │ │ │ │ - eoreq r0, ip, r4, lsr r6 │ │ │ │ - eoreq ip, ip, r0, asr #29 │ │ │ │ - andeq fp, r2, r3, lsr r7 │ │ │ │ - eoreq lr, lr, ip, lsl #10 │ │ │ │ - eoreq r0, ip, r0, lsl r6 │ │ │ │ - eoreq ip, ip, r4, lsl #29 │ │ │ │ - andeq fp, r2, r4, lsl r7 │ │ │ │ - eoreq lr, lr, r8, ror #9 │ │ │ │ - eoreq r0, ip, ip, ror #11 │ │ │ │ - eoreq ip, ip, r0, lsr lr │ │ │ │ - andeq fp, r2, r3, asr r6 │ │ │ │ - eoreq lr, lr, r4, asr #9 │ │ │ │ - eoreq r0, ip, r8, asr #11 │ │ │ │ - eoreq ip, ip, r8, ror #3 │ │ │ │ - andeq fp, r2, r2, lsr r5 │ │ │ │ - eoreq lr, lr, r0, lsr #9 │ │ │ │ - eoreq r0, ip, r4, lsr #11 │ │ │ │ - eoreq ip, ip, r8, lsl #27 │ │ │ │ - andeq fp, r2, r3, lsr #11 │ │ │ │ - eoreq lr, lr, ip, ror r4 │ │ │ │ - eoreq r0, ip, r0, lsl #11 │ │ │ │ - eoreq sp, ip, ip, lsr #32 │ │ │ │ - andeq fp, r2, pc, lsr #23 │ │ │ │ - eoreq lr, lr, r8, asr r4 │ │ │ │ - eoreq r0, ip, ip, asr r5 │ │ │ │ - eoreq ip, ip, r0, asr #29 │ │ │ │ - andeq fp, r2, r1, lsr #16 │ │ │ │ - eoreq lr, lr, r4, lsr r4 │ │ │ │ - eoreq r0, ip, r8, lsr r5 │ │ │ │ - eoreq ip, ip, r4, lsr #30 │ │ │ │ - andeq fp, r2, ip, lsl r9 │ │ │ │ - eoreq lr, lr, r0, lsl r4 │ │ │ │ - eoreq r0, ip, r4, lsl r5 │ │ │ │ - @ instruction: 0x002cd1bc │ │ │ │ - andeq ip, r2, ip, ror #3 │ │ │ │ - eoreq lr, lr, ip, ror #7 │ │ │ │ - strdeq r0, [ip], -r0 @ │ │ │ │ - eoreq ip, ip, r4, asr #29 │ │ │ │ - ldrdeq fp, [r2], -r0 │ │ │ │ - eoreq lr, lr, r8, asr #7 │ │ │ │ - eoreq r0, ip, ip, asr #9 │ │ │ │ - eoreq ip, ip, ip, ror #25 │ │ │ │ - andeq fp, r2, r5, lsr r6 │ │ │ │ - eoreq lr, lr, r4, lsr #7 │ │ │ │ - eoreq r0, ip, r8, lsr #9 │ │ │ │ - eoreq ip, ip, ip, lsr #29 │ │ │ │ - andeq fp, r2, pc, lsl #19 │ │ │ │ - eoreq lr, lr, r0, lsl #7 │ │ │ │ - eoreq r0, ip, r4, lsl #9 │ │ │ │ - eoreq ip, ip, r0, asr #28 │ │ │ │ - andeq fp, r2, r5, lsl #17 │ │ │ │ - eoreq lr, lr, ip, asr r3 │ │ │ │ - eoreq r0, ip, r0, ror #8 │ │ │ │ - mlaeq ip, ip, pc, ip @ │ │ │ │ - @ instruction: 0x0002bdb3 │ │ │ │ - eoreq lr, lr, r8, lsr r3 │ │ │ │ - eoreq r0, ip, ip, lsr r4 │ │ │ │ - eoreq ip, ip, r8, asr #30 │ │ │ │ - andeq fp, r2, fp, lsl sp │ │ │ │ - eoreq lr, lr, r4, lsl r3 │ │ │ │ - eoreq r0, ip, r8, lsl r4 │ │ │ │ - ldrdeq ip, [ip], -ip @ │ │ │ │ - strdeq fp, [r2], -fp @ │ │ │ │ - strdeq lr, [lr], -r0 @ │ │ │ │ - strdeq r0, [ip], -r4 @ │ │ │ │ - eoreq ip, ip, ip, lsr pc │ │ │ │ - andeq fp, r2, sp, ror #27 │ │ │ │ - eoreq lr, lr, ip, asr #5 │ │ │ │ - ldrdeq r0, [ip], -r0 @ │ │ │ │ - eoreq ip, ip, r8, lsl #24 │ │ │ │ - andeq fp, r2, r6, asr #12 │ │ │ │ - eoreq lr, lr, r8, lsr #5 │ │ │ │ - eoreq r0, ip, ip, lsr #7 │ │ │ │ - eoreq ip, ip, ip, asr sp │ │ │ │ - andeq fp, r2, r8, ror r8 │ │ │ │ - eoreq lr, lr, r4, lsl #5 │ │ │ │ - eoreq r0, ip, r8, lsl #7 │ │ │ │ - eoreq ip, ip, r8, lsr #28 │ │ │ │ - andeq fp, r2, lr, ror fp │ │ │ │ - eoreq lr, lr, r0, ror #4 │ │ │ │ - eoreq r0, ip, r4, ror #6 │ │ │ │ - eoreq ip, ip, r0, ror #27 │ │ │ │ - andeq fp, r2, r3, asr #21 │ │ │ │ - eoreq lr, lr, ip, lsr r2 │ │ │ │ - eoreq r0, ip, r0, asr #6 │ │ │ │ - eoreq ip, ip, r0, lsl lr │ │ │ │ - andeq fp, r2, sp, lsr #24 │ │ │ │ - eoreq lr, lr, r8, lsl r2 │ │ │ │ - eoreq r0, ip, ip, lsl r3 │ │ │ │ - ldrdeq ip, [ip], -r4 @ │ │ │ │ - andeq fp, r2, r5, ror #23 │ │ │ │ - strdeq lr, [lr], -r4 @ │ │ │ │ - strdeq r0, [ip], -r8 @ │ │ │ │ - eoreq ip, ip, ip, asr #28 │ │ │ │ - andeq fp, r2, r9, lsr #28 │ │ │ │ - ldrdeq lr, [lr], -r0 @ │ │ │ │ - ldrdeq r0, [ip], -r4 @ │ │ │ │ - eoreq ip, ip, r4, lsr lr │ │ │ │ - andeq fp, r2, r1, lsr lr │ │ │ │ - eoreq lr, lr, ip, lsr #3 │ │ │ │ - @ instruction: 0x002c02b0 │ │ │ │ - eoreq ip, ip, r0, ror #27 │ │ │ │ - andeq fp, r2, lr, ror sp │ │ │ │ - eoreq lr, lr, r8, lsl #3 │ │ │ │ - eoreq r0, ip, ip, lsl #5 │ │ │ │ - @ instruction: 0x002ccdb0 │ │ │ │ - andeq fp, r2, r6, asr sp │ │ │ │ - eoreq lr, lr, r4, ror #2 │ │ │ │ - eoreq r0, ip, r8, ror #4 │ │ │ │ - strdeq ip, [ip], -r8 @ │ │ │ │ - ldrdeq fp, [r2], -r1 │ │ │ │ - eoreq lr, lr, r0, asr #2 │ │ │ │ - eoreq r0, ip, r4, asr #4 │ │ │ │ - eoreq ip, ip, r0, ror #27 │ │ │ │ - ldrdeq fp, [r2], -r6 │ │ │ │ - eoreq lr, lr, ip, lsl r1 │ │ │ │ - eoreq r0, ip, r0, lsr #4 │ │ │ │ - eoreq ip, ip, ip, ror sl │ │ │ │ - ldrdeq fp, [r2], -sl │ │ │ │ - strdeq lr, [lr], -r8 @ │ │ │ │ - strdeq r0, [ip], -ip @ │ │ │ │ - eoreq ip, ip, r8, lsr #20 │ │ │ │ - andeq fp, r2, sp, lsr r6 │ │ │ │ - ldrdeq lr, [lr], -r4 @ │ │ │ │ - ldrdeq r0, [ip], -r8 @ │ │ │ │ - eoreq ip, ip, r0, ror sl │ │ │ │ - andeq fp, r2, r7, asr #14 │ │ │ │ - strheq lr, [lr], -r0 @ │ │ │ │ - @ instruction: 0x002c01b4 │ │ │ │ - eoreq ip, ip, r4, ror r9 │ │ │ │ - andeq fp, r2, ip, ror #10 │ │ │ │ - eoreq lr, lr, ip, lsl #1 │ │ │ │ - mlaeq ip, r0, r1, r0 │ │ │ │ - eoreq ip, ip, r8, asr fp │ │ │ │ - muleq r2, r9, r8 │ │ │ │ - eoreq lr, lr, r8, rrx │ │ │ │ - eoreq r0, ip, ip, ror #2 │ │ │ │ - eoreq ip, ip, r0, lsl #19 │ │ │ │ - andeq fp, r2, sp, lsr #12 │ │ │ │ - eoreq lr, lr, r4, asr #32 │ │ │ │ - eoreq r0, ip, r8, asr #2 │ │ │ │ - eoreq fp, ip, r4, lsr #4 │ │ │ │ - andeq fp, r2, r5, lsr #12 │ │ │ │ - eoreq lr, lr, r0, lsr #32 │ │ │ │ - eoreq r0, ip, r4, lsr #2 │ │ │ │ - eoreq ip, ip, r8, asr fp │ │ │ │ - andeq fp, r2, r8, asr #20 │ │ │ │ - strdeq sp, [lr], -ip @ │ │ │ │ - eoreq r0, ip, r0, lsl #2 │ │ │ │ - eoreq ip, ip, r4, lsr #19 │ │ │ │ - andeq fp, r2, r2, ror #14 │ │ │ │ - ldrdeq sp, [lr], -r8 @ │ │ │ │ - ldrdeq r0, [ip], -ip @ │ │ │ │ - eoreq ip, ip, ip, lsl sl │ │ │ │ - andeq fp, r2, r5, lsl #16 │ │ │ │ - @ instruction: 0x002edfb4 │ │ │ │ - strheq r0, [ip], -r8 @ │ │ │ │ - eoreq ip, ip, ip, ror #19 │ │ │ │ - strdeq fp, [r2], -sp │ │ │ │ - mlaeq lr, r0, pc, sp @ │ │ │ │ - mlaeq ip, r4, r0, r0 │ │ │ │ - eoreq ip, ip, r0, ror #19 │ │ │ │ - andeq fp, r2, lr, lsl #16 │ │ │ │ - eoreq sp, lr, ip, ror #30 │ │ │ │ - eoreq r0, ip, r0, ror r0 │ │ │ │ - eoreq ip, ip, r0, lsl #21 │ │ │ │ - muleq r2, r7, r9 │ │ │ │ - eoreq sp, lr, r8, asr #30 │ │ │ │ - eoreq r0, ip, ip, asr #32 │ │ │ │ - eoreq ip, ip, r8, ror #20 │ │ │ │ - andeq fp, r2, r0, lsr #19 │ │ │ │ - eoreq sp, lr, r4, lsr #30 │ │ │ │ - eoreq r0, ip, r8, lsr #32 │ │ │ │ - eoreq ip, ip, r0, lsl #15 │ │ │ │ - andeq fp, r2, fp, ror #9 │ │ │ │ - eoreq sp, lr, r0, lsl #30 │ │ │ │ - eoreq r0, ip, r4 │ │ │ │ - strdeq ip, [ip], -ip @ │ │ │ │ - andeq fp, r2, r3, asr r9 │ │ │ │ - ldrdeq sp, [lr], -ip @ │ │ │ │ - eoreq pc, fp, r0, ror #31 │ │ │ │ - @ instruction: 0x002cc7b8 │ │ │ │ - muleq r2, pc, r5 @ │ │ │ │ - @ instruction: 0x002edeb8 │ │ │ │ - @ instruction: 0x002bffbc │ │ │ │ - eoreq fp, ip, r0, ror r0 │ │ │ │ - muleq r2, r0, r5 │ │ │ │ - mlaeq lr, r4, lr, sp │ │ │ │ - mlaeq fp, r8, pc, pc @ │ │ │ │ - eoreq fp, ip, r8, lsl #13 │ │ │ │ - strdeq fp, [r2], -r4 │ │ │ │ - eoreq sp, lr, r0, ror lr │ │ │ │ - eoreq pc, fp, r4, ror pc @ │ │ │ │ - eoreq ip, ip, r0, asr #13 │ │ │ │ - andeq fp, r2, r3, ror #9 │ │ │ │ - eoreq sp, lr, ip, asr #28 │ │ │ │ - eoreq pc, fp, r0, asr pc @ │ │ │ │ - strdeq fp, [ip], -r0 @ │ │ │ │ - ldrdeq fp, [r2], -fp @ │ │ │ │ - eoreq sp, lr, r8, lsr #28 │ │ │ │ - eoreq pc, fp, ip, lsr #30 │ │ │ │ - strdeq ip, [ip], -r8 @ │ │ │ │ - andeq fp, r2, r9, ror r5 │ │ │ │ - eoreq sp, lr, r4, lsl #28 │ │ │ │ - eoreq pc, fp, r8, lsl #30 │ │ │ │ - eoreq sl, ip, r8, lsr fp │ │ │ │ - andeq fp, r2, r9, ror #8 │ │ │ │ - eoreq sp, lr, r0, ror #27 │ │ │ │ - eoreq pc, fp, r4, ror #29 │ │ │ │ - eoreq ip, ip, r8, asr #12 │ │ │ │ - andeq fp, r2, r2, lsl #10 │ │ │ │ - @ instruction: 0x002eddbc │ │ │ │ - eoreq pc, fp, r0, asr #29 │ │ │ │ - eoreq sl, ip, r0, ror #15 │ │ │ │ - andeq fp, r2, r6, asr #8 │ │ │ │ - mlaeq lr, r8, sp, sp │ │ │ │ - mlaeq fp, ip, lr, pc @ │ │ │ │ - ldrdeq pc, [fp], -r0 @ │ │ │ │ - andeq fp, r2, r6, lsl r4 │ │ │ │ - eoreq sp, lr, r4, ror sp │ │ │ │ - eoreq pc, fp, r8, ror lr @ │ │ │ │ - eoreq pc, fp, r4, lsl pc @ │ │ │ │ - andeq fp, r2, fp, lsl r4 │ │ │ │ - eoreq sp, lr, r0, asr sp │ │ │ │ - eoreq pc, fp, r4, asr lr @ │ │ │ │ - eoreq sl, ip, r8, ror #14 │ │ │ │ - andeq fp, r2, ip, lsr r4 │ │ │ │ - eoreq sp, lr, ip, lsr #26 │ │ │ │ - eoreq pc, fp, r0, lsr lr @ │ │ │ │ - strdeq pc, [fp], -r0 @ │ │ │ │ - andeq fp, r2, pc, lsr #8 │ │ │ │ - eoreq sp, lr, r8, lsl #26 │ │ │ │ - eoreq pc, fp, ip, lsl #28 │ │ │ │ - eoreq r9, ip, r8, lsl #16 │ │ │ │ - andeq fp, r2, r3, lsl r4 │ │ │ │ - ldrdeq sp, [lr], -r8 @ │ │ │ │ - ldrdeq pc, [fp], -ip @ │ │ │ │ - eoreq pc, fp, r0, ror #14 │ │ │ │ - andeq fp, r2, r0, lsl r4 │ │ │ │ - @ instruction: 0x002ed5b4 │ │ │ │ - @ instruction: 0x002bf6b8 │ │ │ │ - eoreq pc, fp, r0, ror #14 │ │ │ │ - andeq fp, r2, sp, lsl r4 │ │ │ │ - mlaeq lr, r0, r5, sp │ │ │ │ - mlaeq fp, r4, r6, pc @ │ │ │ │ - eoreq ip, ip, ip, ror r1 │ │ │ │ - andeq fp, r2, sp, lsl #25 │ │ │ │ - eoreq sp, lr, ip, ror #10 │ │ │ │ - eoreq pc, fp, r0, ror r6 @ │ │ │ │ - eoreq ip, ip, r0, ror r1 │ │ │ │ - andeq fp, r2, sp, ror #25 │ │ │ │ - eoreq sp, lr, r8, asr #10 │ │ │ │ - eoreq pc, fp, ip, asr #12 │ │ │ │ - eoreq ip, ip, r0, asr #2 │ │ │ │ - andeq fp, r2, r4, ror #25 │ │ │ │ - eoreq sp, lr, r4, lsr #10 │ │ │ │ - eoreq pc, fp, r8, lsr #12 │ │ │ │ - eoreq ip, ip, r4, lsl #2 │ │ │ │ - andeq fp, r2, r2, ror #24 │ │ │ │ - eoreq sp, lr, r0, lsl #10 │ │ │ │ - eoreq pc, fp, r4, lsl #12 │ │ │ │ - eoreq ip, ip, ip, ror r1 │ │ │ │ - muleq r2, r7, lr │ │ │ │ - ldrdeq sp, [lr], -ip @ │ │ │ │ - eoreq pc, fp, r0, ror #11 │ │ │ │ - eoreq ip, ip, r4, ror #2 │ │ │ │ - muleq r2, fp, lr │ │ │ │ - @ instruction: 0x002ed4b8 │ │ │ │ - @ instruction: 0x002bf5bc │ │ │ │ - eoreq ip, ip, r0, asr r0 │ │ │ │ - andeq fp, r2, r3, ror #22 │ │ │ │ - mlaeq lr, r4, r4, sp │ │ │ │ - mlaeq fp, r8, r5, pc @ │ │ │ │ - eoreq ip, ip, r4, lsl #2 │ │ │ │ - andeq fp, r2, sl, lsr lr │ │ │ │ - eoreq sp, lr, r0, ror r4 │ │ │ │ - eoreq pc, fp, r4, ror r5 @ │ │ │ │ - ldrdeq ip, [ip], -r0 @ │ │ │ │ - andeq ip, r2, r7, lsr r1 │ │ │ │ - eoreq sp, lr, ip, asr #8 │ │ │ │ - eoreq pc, fp, r0, asr r5 @ │ │ │ │ - eoreq ip, ip, r8, lsl #3 │ │ │ │ - strheq ip, [r2], -lr │ │ │ │ - eoreq sp, lr, r8, lsr #8 │ │ │ │ - eoreq pc, fp, ip, lsr #10 │ │ │ │ - eoreq ip, ip, r0, ror #1 │ │ │ │ - andeq fp, r2, r4, ror pc │ │ │ │ - eoreq sp, lr, r4, lsl #8 │ │ │ │ - eoreq pc, fp, r8, lsl #10 │ │ │ │ - strheq ip, [ip], -r0 @ │ │ │ │ - andeq fp, r2, r0, lsl pc │ │ │ │ - eoreq sp, lr, r0, ror #7 │ │ │ │ - eoreq pc, fp, r4, ror #9 │ │ │ │ - eoreq fp, ip, r4, lsr #30 │ │ │ │ - andeq fp, r2, r2, lsl #21 │ │ │ │ - @ instruction: 0x002ed3bc │ │ │ │ - eoreq pc, fp, r0, asr #9 │ │ │ │ - eoreq fp, ip, r8, asr #30 │ │ │ │ - andeq fp, r2, sp, asr #21 │ │ │ │ - mlaeq lr, r8, r3, sp │ │ │ │ - mlaeq fp, ip, r4, pc @ │ │ │ │ - eoreq fp, ip, ip, ror #25 │ │ │ │ - andeq fp, r2, r4, asr #13 │ │ │ │ - eoreq sp, lr, r4, ror r3 │ │ │ │ - eoreq pc, fp, r8, ror r4 @ │ │ │ │ - eoreq fp, ip, r8, ror #24 │ │ │ │ - @ instruction: 0x0002b5b6 │ │ │ │ - eoreq sp, lr, r0, asr r3 │ │ │ │ - eoreq pc, fp, r4, asr r4 @ │ │ │ │ - eoreq ip, ip, r4, lsl r0 │ │ │ │ - @ instruction: 0x0002bfb0 │ │ │ │ - eoreq sp, lr, ip, lsr #6 │ │ │ │ - eoreq pc, fp, r0, lsr r4 @ │ │ │ │ - eoreq ip, ip, r0, lsl #1 │ │ │ │ - andeq ip, r2, sp, asr #1 │ │ │ │ - eoreq sp, lr, r8, lsl #6 │ │ │ │ - eoreq pc, fp, ip, lsl #8 │ │ │ │ - eoreq ip, ip, r0, asr r0 │ │ │ │ - andeq ip, r2, r4, asr #1 │ │ │ │ - eoreq sp, lr, r4, ror #5 │ │ │ │ - eoreq pc, fp, r8, ror #7 │ │ │ │ - eoreq fp, ip, r0, asr #31 │ │ │ │ - andeq fp, r2, r1, asr #31 │ │ │ │ - eoreq sp, lr, r0, asr #5 │ │ │ │ - eoreq pc, fp, r4, asr #7 │ │ │ │ - eoreq ip, ip, r0, rrx │ │ │ │ - andeq ip, r2, r8, ror #3 │ │ │ │ - mlaeq lr, ip, r2, sp │ │ │ │ - eoreq pc, fp, r0, lsr #7 │ │ │ │ - eoreq ip, ip, r0, lsr #32 │ │ │ │ - @ instruction: 0x0002c1ba │ │ │ │ - eoreq sp, lr, r8, ror r2 │ │ │ │ - eoreq pc, fp, ip, ror r3 @ │ │ │ │ - strdeq fp, [ip], -r0 @ │ │ │ │ - andeq ip, r2, ip, lsl #3 │ │ │ │ - eoreq sp, lr, r4, asr r2 │ │ │ │ - eoreq pc, fp, r8, asr r3 @ │ │ │ │ - eoreq fp, ip, r0, asr #31 │ │ │ │ - andeq ip, r2, r2, asr r1 │ │ │ │ - eoreq sp, lr, r0, lsr r2 │ │ │ │ - eoreq pc, fp, r4, lsr r3 @ │ │ │ │ - eoreq fp, ip, r4, asr pc │ │ │ │ - andeq ip, r2, ip, ror r0 │ │ │ │ - eoreq sp, lr, ip, lsl #4 │ │ │ │ - eoreq pc, fp, r0, lsl r3 @ │ │ │ │ - eoreq fp, ip, ip, lsr pc │ │ │ │ - andeq ip, r2, r9, lsl #1 │ │ │ │ - eoreq sp, lr, r8, ror #3 │ │ │ │ - eoreq pc, fp, ip, ror #5 │ │ │ │ - eoreq fp, ip, r0, lsl #30 │ │ │ │ - andeq ip, r2, r3, ror r0 │ │ │ │ - eoreq sp, lr, r4, asr #3 │ │ │ │ - eoreq pc, fp, r8, asr #5 │ │ │ │ - ldrdeq fp, [ip], -r0 @ │ │ │ │ - andeq ip, r2, fp, rrx │ │ │ │ - eoreq sp, lr, r0, lsr #3 │ │ │ │ - eoreq pc, fp, r4, lsr #5 │ │ │ │ - mlaeq ip, r4, lr, fp │ │ │ │ - andeq ip, r2, pc │ │ │ │ - eoreq sp, lr, ip, ror r1 │ │ │ │ - eoreq pc, fp, r0, lsl #5 │ │ │ │ - eoreq fp, ip, r4, ror #28 │ │ │ │ - andeq ip, r2, r2 │ │ │ │ - eoreq sp, lr, r8, asr r1 │ │ │ │ - eoreq pc, fp, ip, asr r2 @ │ │ │ │ - eoreq fp, ip, r8, asr lr │ │ │ │ - andeq ip, r2, r9, lsl r0 │ │ │ │ - eoreq sp, lr, r4, lsr r1 │ │ │ │ - eoreq pc, fp, r8, lsr r2 @ │ │ │ │ - eoreq fp, ip, r4, lsl #28 │ │ │ │ - @ instruction: 0x0002bfb8 │ │ │ │ - ldr r3, [pc, #-552] @ 135964 │ │ │ │ - ldr r1, [pc, #-552] @ 135968 │ │ │ │ - ldr r0, [pc, #-552] @ 13596c │ │ │ │ + ldr r3, [pc, #-2208] @ 1352e4 │ │ │ │ + ldr r1, [pc, #-2208] @ 1352e8 │ │ │ │ + ldr r0, [pc, #-2208] @ 1352ec │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-556] @ 135970 │ │ │ │ + ldr r2, [pc, #-2212] @ 1352f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-572] @ 135974 │ │ │ │ - ldr r1, [pc, #-572] @ 135978 │ │ │ │ - ldr r0, [pc, #-572] @ 13597c │ │ │ │ + ldr r3, [pc, #-2228] @ 1352f4 │ │ │ │ + ldr r1, [pc, #-2228] @ 1352f8 │ │ │ │ + ldr r0, [pc, #-2228] @ 1352fc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-576] @ 135980 │ │ │ │ + ldr r2, [pc, #-2232] @ 135300 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-592] @ 135984 │ │ │ │ - ldr r1, [pc, #-592] @ 135988 │ │ │ │ - ldr r0, [pc, #-592] @ 13598c │ │ │ │ + ldr r3, [pc, #-2248] @ 135304 │ │ │ │ + ldr r1, [pc, #-2248] @ 135308 │ │ │ │ + ldr r0, [pc, #-2248] @ 13530c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-596] @ 135990 │ │ │ │ + ldr r2, [pc, #-2252] @ 135310 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-612] @ 135994 │ │ │ │ - ldr r1, [pc, #-612] @ 135998 │ │ │ │ - ldr r0, [pc, #-612] @ 13599c │ │ │ │ + ldr r3, [pc, #-2268] @ 135314 │ │ │ │ + ldr r1, [pc, #-2268] @ 135318 │ │ │ │ + ldr r0, [pc, #-2268] @ 13531c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-616] @ 1359a0 │ │ │ │ + ldr r2, [pc, #-2272] @ 135320 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-632] @ 1359a4 │ │ │ │ - ldr r1, [pc, #-632] @ 1359a8 │ │ │ │ - ldr r0, [pc, #-632] @ 1359ac │ │ │ │ + ldr r3, [pc, #-2288] @ 135324 │ │ │ │ + ldr r1, [pc, #-2288] @ 135328 │ │ │ │ + ldr r0, [pc, #-2288] @ 13532c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-636] @ 1359b0 │ │ │ │ + ldr r2, [pc, #-2292] @ 135330 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-652] @ 1359b4 │ │ │ │ - ldr r1, [pc, #-652] @ 1359b8 │ │ │ │ - ldr r0, [pc, #-652] @ 1359bc │ │ │ │ + ldr r3, [pc, #-2308] @ 135334 │ │ │ │ + ldr r1, [pc, #-2308] @ 135338 │ │ │ │ + ldr r0, [pc, #-2308] @ 13533c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-656] @ 1359c0 │ │ │ │ + ldr r2, [pc, #-2312] @ 135340 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-672] @ 1359c4 │ │ │ │ - ldr r1, [pc, #-672] @ 1359c8 │ │ │ │ - ldr r0, [pc, #-672] @ 1359cc │ │ │ │ + ldr r3, [pc, #-2328] @ 135344 │ │ │ │ + ldr r1, [pc, #-2328] @ 135348 │ │ │ │ + ldr r0, [pc, #-2328] @ 13534c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-676] @ 1359d0 │ │ │ │ + ldr r2, [pc, #-2332] @ 135350 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-692] @ 1359d4 │ │ │ │ - ldr r1, [pc, #-692] @ 1359d8 │ │ │ │ - ldr r0, [pc, #-692] @ 1359dc │ │ │ │ + ldr r3, [pc, #-2348] @ 135354 │ │ │ │ + ldr r1, [pc, #-2348] @ 135358 │ │ │ │ + ldr r0, [pc, #-2348] @ 13535c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-696] @ 1359e0 │ │ │ │ + ldr r2, [pc, #-2352] @ 135360 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-712] @ 1359e4 │ │ │ │ - ldr r1, [pc, #-712] @ 1359e8 │ │ │ │ - ldr r0, [pc, #-712] @ 1359ec │ │ │ │ + ldr r3, [pc, #-2368] @ 135364 │ │ │ │ + ldr r1, [pc, #-2368] @ 135368 │ │ │ │ + ldr r0, [pc, #-2368] @ 13536c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-716] @ 1359f0 │ │ │ │ + ldr r2, [pc, #-2372] @ 135370 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-732] @ 1359f4 │ │ │ │ - ldr r1, [pc, #-732] @ 1359f8 │ │ │ │ - ldr r0, [pc, #-732] @ 1359fc │ │ │ │ + ldr r3, [pc, #-2388] @ 135374 │ │ │ │ + ldr r1, [pc, #-2388] @ 135378 │ │ │ │ + ldr r0, [pc, #-2388] @ 13537c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-736] @ 135a00 │ │ │ │ + ldr r2, [pc, #-2392] @ 135380 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-752] @ 135a04 │ │ │ │ - ldr r1, [pc, #-752] @ 135a08 │ │ │ │ - ldr r0, [pc, #-752] @ 135a0c │ │ │ │ + ldr r3, [pc, #-2408] @ 135384 │ │ │ │ + ldr r1, [pc, #-2408] @ 135388 │ │ │ │ + ldr r0, [pc, #-2408] @ 13538c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-756] @ 135a10 │ │ │ │ + ldr r2, [pc, #-2412] @ 135390 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-772] @ 135a14 │ │ │ │ - ldr r1, [pc, #-772] @ 135a18 │ │ │ │ - ldr r0, [pc, #-772] @ 135a1c │ │ │ │ + ldr r3, [pc, #-2428] @ 135394 │ │ │ │ + ldr r1, [pc, #-2428] @ 135398 │ │ │ │ + ldr r0, [pc, #-2428] @ 13539c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-776] @ 135a20 │ │ │ │ + ldr r2, [pc, #-2432] @ 1353a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-792] @ 135a24 │ │ │ │ - ldr r1, [pc, #-792] @ 135a28 │ │ │ │ - ldr r0, [pc, #-792] @ 135a2c │ │ │ │ + ldr r3, [pc, #-2448] @ 1353a4 │ │ │ │ + ldr r1, [pc, #-2448] @ 1353a8 │ │ │ │ + ldr r0, [pc, #-2448] @ 1353ac │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-796] @ 135a30 │ │ │ │ + ldr r2, [pc, #-2452] @ 1353b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-812] @ 135a34 │ │ │ │ - ldr r1, [pc, #-812] @ 135a38 │ │ │ │ - ldr r0, [pc, #-812] @ 135a3c │ │ │ │ + ldr r3, [pc, #-2468] @ 1353b4 │ │ │ │ + ldr r1, [pc, #-2468] @ 1353b8 │ │ │ │ + ldr r0, [pc, #-2468] @ 1353bc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-816] @ 135a40 │ │ │ │ + ldr r2, [pc, #-2472] @ 1353c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-832] @ 135a44 │ │ │ │ - ldr r1, [pc, #-832] @ 135a48 │ │ │ │ - ldr r0, [pc, #-832] @ 135a4c │ │ │ │ + ldr r3, [pc, #-2488] @ 1353c4 │ │ │ │ + ldr r1, [pc, #-2488] @ 1353c8 │ │ │ │ + ldr r0, [pc, #-2488] @ 1353cc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-836] @ 135a50 │ │ │ │ + ldr r2, [pc, #-2492] @ 1353d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-852] @ 135a54 │ │ │ │ - ldr r1, [pc, #-852] @ 135a58 │ │ │ │ - ldr r0, [pc, #-852] @ 135a5c │ │ │ │ + ldr r3, [pc, #-2508] @ 1353d4 │ │ │ │ + ldr r1, [pc, #-2508] @ 1353d8 │ │ │ │ + ldr r0, [pc, #-2508] @ 1353dc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-856] @ 135a60 │ │ │ │ + ldr r2, [pc, #-2512] @ 1353e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-872] @ 135a64 │ │ │ │ - ldr r1, [pc, #-872] @ 135a68 │ │ │ │ - ldr r0, [pc, #-872] @ 135a6c │ │ │ │ + ldr r3, [pc, #-2528] @ 1353e4 │ │ │ │ + ldr r1, [pc, #-2528] @ 1353e8 │ │ │ │ + ldr r0, [pc, #-2528] @ 1353ec │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-876] @ 135a70 │ │ │ │ + ldr r2, [pc, #-2532] @ 1353f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-892] @ 135a74 │ │ │ │ - ldr r1, [pc, #-892] @ 135a78 │ │ │ │ - ldr r0, [pc, #-892] @ 135a7c │ │ │ │ + ldr r3, [pc, #-2548] @ 1353f4 │ │ │ │ + ldr r1, [pc, #-2548] @ 1353f8 │ │ │ │ + ldr r0, [pc, #-2548] @ 1353fc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-896] @ 135a80 │ │ │ │ + ldr r2, [pc, #-2552] @ 135400 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-912] @ 135a84 │ │ │ │ - ldr r1, [pc, #-912] @ 135a88 │ │ │ │ - ldr r0, [pc, #-912] @ 135a8c │ │ │ │ + ldr r3, [pc, #-2568] @ 135404 │ │ │ │ + ldr r1, [pc, #-2568] @ 135408 │ │ │ │ + ldr r0, [pc, #-2568] @ 13540c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-916] @ 135a90 │ │ │ │ + ldr r2, [pc, #-2572] @ 135410 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-932] @ 135a94 │ │ │ │ - ldr r1, [pc, #-932] @ 135a98 │ │ │ │ - ldr r0, [pc, #-932] @ 135a9c │ │ │ │ + ldr r3, [pc, #-2588] @ 135414 │ │ │ │ + ldr r1, [pc, #-2588] @ 135418 │ │ │ │ + ldr r0, [pc, #-2588] @ 13541c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-936] @ 135aa0 │ │ │ │ + ldr r2, [pc, #-2592] @ 135420 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-952] @ 135aa4 │ │ │ │ - ldr r1, [pc, #-952] @ 135aa8 │ │ │ │ - ldr r0, [pc, #-952] @ 135aac │ │ │ │ + ldr r3, [pc, #-2608] @ 135424 │ │ │ │ + ldr r1, [pc, #-2608] @ 135428 │ │ │ │ + ldr r0, [pc, #-2608] @ 13542c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-956] @ 135ab0 │ │ │ │ + ldr r2, [pc, #-2612] @ 135430 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-972] @ 135ab4 │ │ │ │ - ldr r1, [pc, #-972] @ 135ab8 │ │ │ │ - ldr r0, [pc, #-972] @ 135abc │ │ │ │ + ldr r3, [pc, #-2628] @ 135434 │ │ │ │ + ldr r1, [pc, #-2628] @ 135438 │ │ │ │ + ldr r0, [pc, #-2628] @ 13543c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-976] @ 135ac0 │ │ │ │ + ldr r2, [pc, #-2632] @ 135440 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-992] @ 135ac4 │ │ │ │ - ldr r1, [pc, #-992] @ 135ac8 │ │ │ │ - ldr r0, [pc, #-992] @ 135acc │ │ │ │ + ldr r3, [pc, #-2648] @ 135444 │ │ │ │ + ldr r1, [pc, #-2648] @ 135448 │ │ │ │ + ldr r0, [pc, #-2648] @ 13544c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-996] @ 135ad0 │ │ │ │ + ldr r2, [pc, #-2652] @ 135450 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1012] @ 135ad4 │ │ │ │ - ldr r1, [pc, #-1012] @ 135ad8 │ │ │ │ - ldr r0, [pc, #-1012] @ 135adc │ │ │ │ + ldr r3, [pc, #-2668] @ 135454 │ │ │ │ + ldr r1, [pc, #-2668] @ 135458 │ │ │ │ + ldr r0, [pc, #-2668] @ 13545c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-1016] @ 135ae0 │ │ │ │ + ldr r2, [pc, #-2672] @ 135460 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1032] @ 135ae4 │ │ │ │ - ldr r1, [pc, #-1032] @ 135ae8 │ │ │ │ - ldr r0, [pc, #-1032] @ 135aec │ │ │ │ + ldr r3, [pc, #-2688] @ 135464 │ │ │ │ + ldr r1, [pc, #-2688] @ 135468 │ │ │ │ + ldr r0, [pc, #-2688] @ 13546c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-1036] @ 135af0 │ │ │ │ + ldr r2, [pc, #-2692] @ 135470 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1052] @ 135af4 │ │ │ │ - ldr r1, [pc, #-1052] @ 135af8 │ │ │ │ - ldr r0, [pc, #-1052] @ 135afc │ │ │ │ + ldr r3, [pc, #-2708] @ 135474 │ │ │ │ + ldr r1, [pc, #-2708] @ 135478 │ │ │ │ + ldr r0, [pc, #-2708] @ 13547c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-1056] @ 135b00 │ │ │ │ + ldr r2, [pc, #-2712] @ 135480 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1072] @ 135b04 │ │ │ │ - ldr r1, [pc, #-1072] @ 135b08 │ │ │ │ - ldr r0, [pc, #-1072] @ 135b0c │ │ │ │ + ldr r3, [pc, #-2728] @ 135484 │ │ │ │ + ldr r1, [pc, #-2728] @ 135488 │ │ │ │ + ldr r0, [pc, #-2728] @ 13548c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-1076] @ 135b10 │ │ │ │ + ldr r2, [pc, #-2732] @ 135490 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1092] @ 135b14 │ │ │ │ - ldr r1, [pc, #-1092] @ 135b18 │ │ │ │ - ldr r0, [pc, #-1092] @ 135b1c │ │ │ │ + ldr r3, [pc, #-2748] @ 135494 │ │ │ │ + ldr r1, [pc, #-2748] @ 135498 │ │ │ │ + ldr r0, [pc, #-2748] @ 13549c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-1096] @ 135b20 │ │ │ │ + ldr r2, [pc, #-2752] @ 1354a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1112] @ 135b24 │ │ │ │ - ldr r1, [pc, #-1112] @ 135b28 │ │ │ │ - ldr r0, [pc, #-1112] @ 135b2c │ │ │ │ + ldr r3, [pc, #-2768] @ 1354a4 │ │ │ │ + ldr r1, [pc, #-2768] @ 1354a8 │ │ │ │ + ldr r0, [pc, #-2768] @ 1354ac │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-1116] @ 135b30 │ │ │ │ + ldr r2, [pc, #-2772] @ 1354b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1132] @ 135b34 │ │ │ │ - ldr r1, [pc, #-1132] @ 135b38 │ │ │ │ - ldr r0, [pc, #-1132] @ 135b3c │ │ │ │ + ldr r3, [pc, #-2788] @ 1354b4 │ │ │ │ + ldr r1, [pc, #-2788] @ 1354b8 │ │ │ │ + ldr r0, [pc, #-2788] @ 1354bc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-1136] @ 135b40 │ │ │ │ + ldr r2, [pc, #-2792] @ 1354c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1152] @ 135b44 │ │ │ │ - ldr r1, [pc, #-1152] @ 135b48 │ │ │ │ - ldr r0, [pc, #-1152] @ 135b4c │ │ │ │ + ldr r3, [pc, #-2808] @ 1354c4 │ │ │ │ + ldr r1, [pc, #-2808] @ 1354c8 │ │ │ │ + ldr r0, [pc, #-2808] @ 1354cc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-1156] @ 135b50 │ │ │ │ + ldr r2, [pc, #-2812] @ 1354d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1172] @ 135b54 │ │ │ │ - ldr r1, [pc, #-1172] @ 135b58 │ │ │ │ - ldr r0, [pc, #-1172] @ 135b5c │ │ │ │ + ldr r3, [pc, #-2828] @ 1354d4 │ │ │ │ + ldr r1, [pc, #-2828] @ 1354d8 │ │ │ │ + ldr r0, [pc, #-2828] @ 1354dc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-1176] @ 135b60 │ │ │ │ + ldr r2, [pc, #-2832] @ 1354e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1192] @ 135b64 │ │ │ │ - ldr r1, [pc, #-1192] @ 135b68 │ │ │ │ - ldr r0, [pc, #-1192] @ 135b6c │ │ │ │ + ldr r3, [pc, #-2848] @ 1354e4 │ │ │ │ + ldr r1, [pc, #-2848] @ 1354e8 │ │ │ │ + ldr r0, [pc, #-2848] @ 1354ec │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-1196] @ 135b70 │ │ │ │ + ldr r2, [pc, #-2852] @ 1354f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1212] @ 135b74 │ │ │ │ - ldr r1, [pc, #-1212] @ 135b78 │ │ │ │ - ldr r0, [pc, #-1212] @ 135b7c │ │ │ │ + ldr r3, [pc, #-2868] @ 1354f4 │ │ │ │ + ldr r1, [pc, #-2868] @ 1354f8 │ │ │ │ + ldr r0, [pc, #-2868] @ 1354fc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-1216] @ 135b80 │ │ │ │ + ldr r2, [pc, #-2872] @ 135500 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ │ │ │ │ -0013604c : │ │ │ │ +00136044 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr ip, [pc, #344] @ 1361bc │ │ │ │ + ldr ip, [pc, #344] @ 1361b4 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #2688 @ 0xa80 │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ add ip, sp, #20 │ │ │ │ str ip, [sp, #4] │ │ │ │ - ldr lr, [pc, #304] @ 1361c0 │ │ │ │ + ldr lr, [pc, #304] @ 1361b8 │ │ │ │ add ip, sp, #16 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #296] @ 1361c4 │ │ │ │ + ldr ip, [pc, #296] @ 1361bc │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #288] @ 1361c8 │ │ │ │ + ldr r4, [pc, #288] @ 1361c0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ bl a2fd0 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 13618c │ │ │ │ - ldr r3, [pc, #260] @ 1361cc │ │ │ │ + beq 136184 │ │ │ │ + ldr r3, [pc, #260] @ 1361c4 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldr r3, [ip, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 136158 │ │ │ │ + bne 136150 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - ldr r3, [pc, #232] @ 1361d0 │ │ │ │ + ldr r3, [pc, #232] @ 1361c8 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 136194 │ │ │ │ - ldr r2, [pc, #216] @ 1361d4 │ │ │ │ - ldr r3, [pc, #216] @ 1361d8 │ │ │ │ + bne 13618c │ │ │ │ + ldr r2, [pc, #216] @ 1361cc │ │ │ │ + ldr r3, [pc, #216] @ 1361d0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r0, [r2] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ sub r1, r1, r3 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ clz r1, r1 │ │ │ │ cmp r0, r3 │ │ │ │ lsr r1, r1, #5 │ │ │ │ - bne 1361a4 │ │ │ │ + bne 13619c │ │ │ │ mov r0, ip │ │ │ │ - bl 12b884 │ │ │ │ - ldr r2, [pc, #168] @ 1361dc │ │ │ │ - ldr r3, [pc, #140] @ 1361c4 │ │ │ │ + bl 12b8b0 │ │ │ │ + ldr r2, [pc, #168] @ 1361d4 │ │ │ │ + ldr r3, [pc, #140] @ 1361bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 1361b8 │ │ │ │ + bne 1361b0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [pc, #128] @ 1361e0 │ │ │ │ + ldr r0, [pc, #128] @ 1361d8 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #116] @ 1361e4 │ │ │ │ - ldr r1, [pc, #116] @ 1361e8 │ │ │ │ + ldr r3, [pc, #116] @ 1361dc │ │ │ │ + ldr r1, [pc, #116] @ 1361e0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #112] @ 1361ec │ │ │ │ + ldr r0, [pc, #112] @ 1361e4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #184 @ 0xb8 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 13612c │ │ │ │ - ldr r0, [pc, #84] @ 1361f0 │ │ │ │ + b 136124 │ │ │ │ + ldr r0, [pc, #84] @ 1361e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - b 136168 │ │ │ │ - ldr r0, [pc, #72] @ 1361f4 │ │ │ │ + b 136160 │ │ │ │ + ldr r0, [pc, #72] @ 1361ec │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - b 136168 │ │ │ │ + b 136160 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq lr, r1, r4, lsr #21 │ │ │ │ - eorseq r9, r0, r0, ror #30 │ │ │ │ + eorseq lr, r1, ip, lsr #21 │ │ │ │ + eorseq r9, r0, r8, ror #30 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r9, r0, r4, asr #30 │ │ │ │ + eorseq r9, r0, ip, asr #30 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eorseq r9, r0, r4, asr #29 │ │ │ │ - eoreq r5, ip, r4, ror #30 │ │ │ │ + eorseq r9, r0, ip, asr #29 │ │ │ │ + eoreq r6, ip, r4, lsr #9 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r0, sp, ip, ror #28 │ │ │ │ - eoreq r8, ip, ip, ror #20 │ │ │ │ - eoreq r5, ip, ip, ror #11 │ │ │ │ - eoreq r5, ip, r0, asr #10 │ │ │ │ + eoreq r1, sp, ip, lsr #7 │ │ │ │ + eoreq r8, ip, ip, lsr #31 │ │ │ │ + eoreq r5, ip, ip, lsr #22 │ │ │ │ + eoreq r5, ip, r0, lsl #21 │ │ │ │ │ │ │ │ -001361f8 : │ │ │ │ +001361f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ bl 69a14 │ │ │ │ - ldr r6, [pc, #1996] @ 1369e8 │ │ │ │ + ldr r6, [pc, #2152] @ 136a7c │ │ │ │ add r6, pc, r6 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 136690 │ │ │ │ + beq 136718 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 13697c │ │ │ │ + beq 136a10 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ bl 50138 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1364c0 │ │ │ │ + blt 136534 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1368b0 │ │ │ │ - ldr r3, [pc, #1932] @ 1369ec │ │ │ │ + beq 136944 │ │ │ │ + ldr r3, [pc, #2088] @ 136a80 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r8, [r6, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r1, [r8] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 136574 │ │ │ │ + beq 136584 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - ldr r1, [pc, #1904] @ 1369f0 │ │ │ │ + ldr r1, [pc, #2060] @ 136a84 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 1366b8 │ │ │ │ + bne 13674c │ │ │ │ ldr r5, [r4, #16] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 1369a0 │ │ │ │ + beq 136a58 │ │ │ │ ldr r2, [r5] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1362b8 │ │ │ │ + beq 1362b0 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1362d0 │ │ │ │ + beq 1362c8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 1365b4 │ │ │ │ - ldr r3, [pc, #1820] @ 1369f4 │ │ │ │ + beq 1365c4 │ │ │ │ + ldr r3, [pc, #1976] @ 136a88 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, r3 │ │ │ │ - beq 13652c │ │ │ │ + beq 136630 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ mov r1, #0 │ │ │ │ bl a7518 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 136650 │ │ │ │ - ldr r3, [pc, #1776] @ 1369f0 │ │ │ │ + beq 1366d8 │ │ │ │ + ldr r3, [pc, #1932] @ 136a84 │ │ │ │ ldr fp, [r6, r3] │ │ │ │ ldr r3, [r9, #4] │ │ │ │ ldr r2, [fp] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 1365c0 │ │ │ │ + beq 1365d0 │ │ │ │ ldr r2, [r8] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 1368d8 │ │ │ │ + bne 13696c │ │ │ │ bl 69a14 │ │ │ │ ldr r2, [r9] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 136340 │ │ │ │ + beq 136338 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r9] │ │ │ │ - beq 136614 │ │ │ │ + beq 136684 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 1367cc │ │ │ │ + beq 136860 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ bl 50168 │ │ │ │ ldr r2, [sl] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 136374 │ │ │ │ + beq 13636c │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [sl] │ │ │ │ - beq 136510 │ │ │ │ + beq 136678 │ │ │ │ cmn r9, #1 │ │ │ │ - beq 136520 │ │ │ │ + beq 136624 │ │ │ │ cmp r9, #0 │ │ │ │ - bne 13652c │ │ │ │ - ldr r3, [pc, #1644] @ 1369f8 │ │ │ │ + bne 136630 │ │ │ │ + ldr r3, [pc, #1800] @ 136a8c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 1366f0 │ │ │ │ + beq 136784 │ │ │ │ ldr r1, [r3, #160] @ 0xa0 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 136764 │ │ │ │ + beq 1367f8 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ tst r0, #1 │ │ │ │ - bne 136500 │ │ │ │ + bne 136574 │ │ │ │ cmp r0, r1 │ │ │ │ - beq 13652c │ │ │ │ + beq 136630 │ │ │ │ + ldr r3, [r5] │ │ │ │ mov r0, r5 │ │ │ │ - bl 12ac14 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 1367a4 │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + addne r3, r3, #1 │ │ │ │ + strne r3, [r5] │ │ │ │ + bl 12ac40 │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + mov r9, r0 │ │ │ │ + beq 1363e8 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 1366b4 │ │ │ │ + cmp r9, #0 │ │ │ │ + beq 136838 │ │ │ │ + ldr r3, [r9] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 13640c │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r9] │ │ │ │ + beq 1366c0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ - cmp r0, r3 │ │ │ │ - beq 136490 │ │ │ │ + cmp r9, r3 │ │ │ │ + beq 136504 │ │ │ │ + ldr r3, [r5] │ │ │ │ mov r0, r5 │ │ │ │ - bl 12ac14 │ │ │ │ - subs r9, r0, #0 │ │ │ │ - beq 1367f4 │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + addne r3, r3, #1 │ │ │ │ + strne r3, [r5] │ │ │ │ + bl 12ac40 │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + mov r9, r0 │ │ │ │ + beq 136450 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 1366cc │ │ │ │ + cmp r9, #0 │ │ │ │ + beq 136888 │ │ │ │ ldr r2, [fp] │ │ │ │ ldr r3, [r9, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 136400 │ │ │ │ + beq 136474 │ │ │ │ ldr r2, [r8] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 13691c │ │ │ │ + bne 1369b0 │ │ │ │ ldr r8, [r9, #12] │ │ │ │ tst r8, #1 │ │ │ │ - bne 13687c │ │ │ │ + bne 1368b0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 136428 │ │ │ │ + beq 13649c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 136620 │ │ │ │ - ldr r3, [pc, #1484] @ 1369fc │ │ │ │ + beq 136690 │ │ │ │ + ldr r3, [pc, #1516] @ 136a90 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r9, [r3] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 13681c │ │ │ │ + beq 1368bc │ │ │ │ mov r0, r8 │ │ │ │ bl aaa68 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fc88 │ │ │ │ cmp r8, #0 │ │ │ │ mov r9, r0 │ │ │ │ - beq 1369c4 │ │ │ │ + beq 136a34 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13647c │ │ │ │ + beq 1364f0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 13662c │ │ │ │ + beq 13669c │ │ │ │ cmp r9, #0 │ │ │ │ - blt 136888 │ │ │ │ + blt 13691c │ │ │ │ and r9, r9, #255 @ 0xff │ │ │ │ cmp r9, #0 │ │ │ │ - bne 13652c │ │ │ │ + bne 136630 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1364ac │ │ │ │ + beq 136520 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 136644 │ │ │ │ + beq 136740 │ │ │ │ mov r4, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 50138 │ │ │ │ cmp r0, #0 │ │ │ │ - bge 13624c │ │ │ │ - ldr r3, [pc, #1336] @ 136a00 │ │ │ │ - ldr r1, [pc, #1336] @ 136a04 │ │ │ │ + bge 136244 │ │ │ │ + ldr r3, [pc, #1368] @ 136a94 │ │ │ │ + ldr r1, [pc, #1368] @ 136a98 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #1332] @ 136a08 │ │ │ │ - ldr r2, [pc, #1332] @ 136a0c │ │ │ │ + ldr r0, [pc, #1364] @ 136a9c │ │ │ │ + ldr r2, [pc, #1364] @ 136aa0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl aefd4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1363b8 │ │ │ │ - b 13652c │ │ │ │ - mov r0, sl │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - cmn r9, #1 │ │ │ │ - bne 13637c │ │ │ │ - bl 50048 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 136954 │ │ │ │ - ldr r3, [r7] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 136550 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r7] │ │ │ │ - bne 136550 │ │ │ │ - mov r0, r7 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [r5] │ │ │ │ - cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13656c │ │ │ │ - sub r3, r3, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 136910 │ │ │ │ - mov r0, r4 │ │ │ │ - b 1364f8 │ │ │ │ + beq 1363b0 │ │ │ │ + b 136630 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 136748 │ │ │ │ + beq 1367dc │ │ │ │ ldr r5, [r4, #16] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 1362a0 │ │ │ │ - ldr r3, [pc, #1144] @ 136a10 │ │ │ │ - ldr r1, [pc, #1144] @ 136a14 │ │ │ │ - ldr r0, [pc, #1144] @ 136a18 │ │ │ │ + bne 136298 │ │ │ │ + ldr r3, [pc, #1276] @ 136aa4 │ │ │ │ + ldr r1, [pc, #1276] @ 136aa8 │ │ │ │ + ldr r0, [pc, #1276] @ 136aac │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1140] @ 136a1c │ │ │ │ + ldr r2, [pc, #1272] @ 136ab0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1362d0 │ │ │ │ + b 1362c8 │ │ │ │ bl ec984 │ │ │ │ ldr r2, [r9] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 1365e4 │ │ │ │ + beq 1365f4 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r9] │ │ │ │ - beq 136638 │ │ │ │ + beq 1366a8 │ │ │ │ cmp sl, #0 │ │ │ │ - bne 136348 │ │ │ │ - ldr r3, [pc, #1036] @ 136a00 │ │ │ │ - ldr r1, [pc, #1064] @ 136a20 │ │ │ │ + bne 136340 │ │ │ │ + ldr r3, [pc, #1168] @ 136a94 │ │ │ │ + ldr r1, [pc, #1196] @ 136ab4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #1060] @ 136a24 │ │ │ │ - ldr r2, [pc, #1060] @ 136a28 │ │ │ │ + ldr r0, [pc, #1192] @ 136ab8 │ │ │ │ + ldr r2, [pc, #1192] @ 136abc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 136674 │ │ │ │ + b 1366fc │ │ │ │ + bl 50048 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 1369e8 │ │ │ │ + ldr r3, [r7] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 136654 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r7] │ │ │ │ + bne 136654 │ │ │ │ + mov r0, r7 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 136670 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 1369a4 │ │ │ │ + mov r0, r4 │ │ │ │ + b 13656c │ │ │ │ + mov r0, sl │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 13636c │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 136340 │ │ │ │ + b 136338 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 136428 │ │ │ │ + b 13649c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13647c │ │ │ │ + b 1364f0 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1365e4 │ │ │ │ - mov r0, r4 │ │ │ │ + b 1365f4 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 1363e8 │ │ │ │ + mov r0, r9 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 13640c │ │ │ │ + mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1364ac │ │ │ │ - ldr r3, [pc, #936] @ 136a00 │ │ │ │ - ldr r1, [pc, #976] @ 136a2c │ │ │ │ + b 136450 │ │ │ │ + ldr r3, [pc, #948] @ 136a94 │ │ │ │ + ldr r1, [pc, #988] @ 136ac0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #972] @ 136a30 │ │ │ │ - ldr r2, [pc, #960] @ 136a28 │ │ │ │ + ldr r0, [pc, #984] @ 136ac4 │ │ │ │ + ldr r2, [pc, #972] @ 136abc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 1364f4 │ │ │ │ - ldr r3, [pc, #872] @ 136a00 │ │ │ │ - ldr r1, [pc, #920] @ 136a34 │ │ │ │ + b 136568 │ │ │ │ + ldr r3, [pc, #884] @ 136a94 │ │ │ │ + ldr r1, [pc, #932] @ 136ac8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #916] @ 136a38 │ │ │ │ + ldr r0, [pc, #928] @ 136acc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #508 @ 0x1fc │ │ │ │ bl b6f00 │ │ │ │ - b 1364f4 │ │ │ │ - ldr r3, [pc, #832] @ 136a00 │ │ │ │ - ldr r2, [pc, #888] @ 136a3c │ │ │ │ + b 136568 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 136520 │ │ │ │ + ldr r3, [pc, #832] @ 136a94 │ │ │ │ + ldr r2, [pc, #888] @ 136ad0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r1, [pc, #884] @ 136a40 │ │ │ │ - ldr r0, [pc, #884] @ 136a44 │ │ │ │ + ldr r1, [pc, #884] @ 136ad4 │ │ │ │ + ldr r0, [pc, #884] @ 136ad8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp] │ │ │ │ - ldr r2, [pc, #860] @ 136a48 │ │ │ │ + ldr r2, [pc, #860] @ 136adc │ │ │ │ bl d8818 │ │ │ │ - b 1364e4 │ │ │ │ + b 136558 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #828] @ 136a4c │ │ │ │ - ldr r1, [pc, #828] @ 136a50 │ │ │ │ + ldr r3, [pc, #828] @ 136ae0 │ │ │ │ + ldr r1, [pc, #828] @ 136ae4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #728] @ 136a00 │ │ │ │ - ldr r1, [pc, #808] @ 136a54 │ │ │ │ + ldr r3, [pc, #728] @ 136a94 │ │ │ │ + ldr r1, [pc, #808] @ 136ae8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #804] @ 136a58 │ │ │ │ - ldr r2, [pc, #804] @ 136a5c │ │ │ │ + ldr r0, [pc, #804] @ 136aec │ │ │ │ + ldr r2, [pc, #804] @ 136af0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1364f4 │ │ │ │ + b 136568 │ │ │ │ ldr r5, [r4, #16] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 136590 │ │ │ │ + beq 1365a0 │ │ │ │ ldr r2, [r5] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 1362ac │ │ │ │ - b 1362d0 │ │ │ │ - ldr r3, [pc, #660] @ 136a00 │ │ │ │ - ldr r1, [pc, #752] @ 136a60 │ │ │ │ + bne 1362a4 │ │ │ │ + b 1362c8 │ │ │ │ + ldr r3, [pc, #660] @ 136a94 │ │ │ │ + ldr r1, [pc, #752] @ 136af4 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r3, [pc, #740] @ 136a5c │ │ │ │ + ldr r3, [pc, #740] @ 136af0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #732] @ 136a64 │ │ │ │ - ldr r3, [pc, #732] @ 136a68 │ │ │ │ - ldr r0, [pc, #732] @ 136a6c │ │ │ │ + ldr r2, [pc, #732] @ 136af8 │ │ │ │ + ldr r3, [pc, #732] @ 136afc │ │ │ │ + ldr r0, [pc, #732] @ 136b00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 136674 │ │ │ │ - ldr r3, [pc, #596] @ 136a00 │ │ │ │ - ldr r1, [pc, #704] @ 136a70 │ │ │ │ + b 1366fc │ │ │ │ + ldr r3, [pc, #596] @ 136a94 │ │ │ │ + ldr r1, [pc, #704] @ 136b04 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #700] @ 136a74 │ │ │ │ - ldr r2, [pc, #700] @ 136a78 │ │ │ │ + ldr r0, [pc, #700] @ 136b08 │ │ │ │ + ldr r2, [pc, #700] @ 136b0c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 136674 │ │ │ │ - ldr r3, [pc, #556] @ 136a00 │ │ │ │ - ldr r1, [pc, #676] @ 136a7c │ │ │ │ + b 1366fc │ │ │ │ + ldr r3, [pc, #556] @ 136a94 │ │ │ │ + ldr r1, [pc, #676] @ 136b10 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #672] @ 136a80 │ │ │ │ - ldr r2, [pc, #580] @ 136a28 │ │ │ │ + ldr r0, [pc, #672] @ 136b14 │ │ │ │ + ldr r2, [pc, #580] @ 136abc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 136674 │ │ │ │ - ldr r3, [pc, #516] @ 136a00 │ │ │ │ - ldr r1, [pc, #644] @ 136a84 │ │ │ │ + b 1366fc │ │ │ │ + ldr r3, [pc, #516] @ 136a94 │ │ │ │ + ldr r1, [pc, #644] @ 136b18 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #640] @ 136a88 │ │ │ │ - ldr r2, [pc, #620] @ 136a78 │ │ │ │ + ldr r0, [pc, #640] @ 136b1c │ │ │ │ + ldr r2, [pc, #620] @ 136b0c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 136674 │ │ │ │ + b 1366fc │ │ │ │ + mov r0, r8 │ │ │ │ + bl a4704 │ │ │ │ + b 136480 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #520] @ 136a4c │ │ │ │ - ldr r1, [pc, #580] @ 136a8c │ │ │ │ + ldr r3, [pc, #508] @ 136ae0 │ │ │ │ + ldr r1, [pc, #568] @ 136b20 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #420] @ 136a00 │ │ │ │ - ldr r1, [pc, #560] @ 136a90 │ │ │ │ + ldr r3, [pc, #408] @ 136a94 │ │ │ │ + ldr r1, [pc, #548] @ 136b24 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #556] @ 136a94 │ │ │ │ - ldr r2, [pc, #524] @ 136a78 │ │ │ │ + ldr r0, [pc, #544] @ 136b28 │ │ │ │ + ldr r2, [pc, #512] @ 136b0c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1364f4 │ │ │ │ - mov r0, r8 │ │ │ │ - bl a4704 │ │ │ │ - b 13640c │ │ │ │ - ldr r3, [pc, #368] @ 136a00 │ │ │ │ - ldr r1, [pc, #516] @ 136a98 │ │ │ │ + b 136568 │ │ │ │ + ldr r3, [pc, #368] @ 136a94 │ │ │ │ + ldr r1, [pc, #516] @ 136b2c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #512] @ 136a9c │ │ │ │ - ldr r2, [pc, #472] @ 136a78 │ │ │ │ + ldr r0, [pc, #512] @ 136b30 │ │ │ │ + ldr r2, [pc, #472] @ 136b0c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 136674 │ │ │ │ + b 1366fc │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13656c │ │ │ │ + beq 136670 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - bne 13656c │ │ │ │ + bne 136670 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13656c │ │ │ │ - ldr r3, [pc, #288] @ 136a00 │ │ │ │ - ldr r2, [pc, #444] @ 136aa0 │ │ │ │ + b 136670 │ │ │ │ + ldr r3, [pc, #288] @ 136a94 │ │ │ │ + ldr r2, [pc, #444] @ 136b34 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r1, [pc, #440] @ 136aa4 │ │ │ │ - ldr r0, [pc, #440] @ 136aa8 │ │ │ │ + ldr r1, [pc, #440] @ 136b38 │ │ │ │ + ldr r0, [pc, #440] @ 136b3c │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp] │ │ │ │ - ldr r2, [pc, #284] @ 136a28 │ │ │ │ + ldr r2, [pc, #284] @ 136abc │ │ │ │ bl d8818 │ │ │ │ - b 136674 │ │ │ │ + b 1366fc │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13656c │ │ │ │ - ldr r3, [pc, #220] @ 136a00 │ │ │ │ - ldr r2, [pc, #388] @ 136aac │ │ │ │ + b 136670 │ │ │ │ + ldr r3, [pc, #220] @ 136a94 │ │ │ │ + ldr r2, [pc, #388] @ 136b40 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r1, [pc, #384] @ 136ab0 │ │ │ │ - ldr r0, [pc, #384] @ 136ab4 │ │ │ │ + ldr r1, [pc, #384] @ 136b44 │ │ │ │ + ldr r0, [pc, #384] @ 136b48 │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp] │ │ │ │ - ldr r2, [pc, #296] @ 136a78 │ │ │ │ + ldr r2, [pc, #296] @ 136b0c │ │ │ │ bl d8818 │ │ │ │ - b 136674 │ │ │ │ - ldr r3, [pc, #164] @ 136a00 │ │ │ │ - ldr r1, [pc, #344] @ 136ab8 │ │ │ │ + b 1366fc │ │ │ │ + ldr r3, [pc, #164] @ 136a94 │ │ │ │ + ldr r1, [pc, #344] @ 136b4c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #340] @ 136abc │ │ │ │ - ldr r2, [pc, #188] @ 136a28 │ │ │ │ + ldr r0, [pc, #340] @ 136b50 │ │ │ │ + ldr r2, [pc, #188] @ 136abc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 136674 │ │ │ │ - ldr r3, [pc, #316] @ 136ac0 │ │ │ │ - ldr r1, [pc, #316] @ 136ac4 │ │ │ │ - ldr r0, [pc, #316] @ 136ac8 │ │ │ │ + b 1366fc │ │ │ │ + ldr r3, [pc, #316] @ 136b54 │ │ │ │ + ldr r1, [pc, #316] @ 136b58 │ │ │ │ + ldr r0, [pc, #316] @ 136b5c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #312] @ 136acc │ │ │ │ + ldr r2, [pc, #312] @ 136b60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #296] @ 136ad0 │ │ │ │ - ldr r1, [pc, #296] @ 136ad4 │ │ │ │ - ldr r0, [pc, #296] @ 136ad8 │ │ │ │ + ldr r3, [pc, #296] @ 136b64 │ │ │ │ + ldr r1, [pc, #296] @ 136b68 │ │ │ │ + ldr r0, [pc, #296] @ 136b6c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #292] @ 136adc │ │ │ │ + ldr r2, [pc, #292] @ 136b70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #276] @ 136ae0 │ │ │ │ - ldr r1, [pc, #276] @ 136ae4 │ │ │ │ - ldr r0, [pc, #276] @ 136ae8 │ │ │ │ + ldr r3, [pc, #276] @ 136b74 │ │ │ │ + ldr r1, [pc, #276] @ 136b78 │ │ │ │ + ldr r0, [pc, #276] @ 136b7c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #272] @ 136aec │ │ │ │ + ldr r2, [pc, #272] @ 136b80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r9, r0, r0, ror #27 │ │ │ │ + eorseq r9, r0, r8, ror #27 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, r8, lsr #14 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq fp, ip, r4, ror sl │ │ │ │ - eoreq r8, ip, r0, lsl r7 │ │ │ │ + eoreq fp, ip, r8, lsr pc │ │ │ │ + ldrdeq r8, [ip], -r4 @ │ │ │ │ strdeq r0, [r0], -sp │ │ │ │ - eoreq ip, lr, ip, asr #23 │ │ │ │ - ldrdeq lr, [fp], -r0 @ │ │ │ │ - mlaeq fp, ip, sp, lr │ │ │ │ - muleq r2, r9, fp │ │ │ │ - eoreq fp, ip, r8, asr #18 │ │ │ │ - eoreq r8, ip, r4, ror #11 │ │ │ │ + strdeq sp, [lr], -r4 @ │ │ │ │ + strdeq pc, [fp], -r8 @ │ │ │ │ + eoreq pc, fp, r4, asr #5 │ │ │ │ + muleq r2, r1, fp │ │ │ │ + eoreq fp, ip, r0, ror lr │ │ │ │ + eoreq r8, ip, ip, lsl #22 │ │ │ │ andeq r0, r0, r3, lsl #4 │ │ │ │ - eoreq fp, ip, r4, ror #17 │ │ │ │ - eoreq r8, ip, r0, lsl #11 │ │ │ │ - eoreq fp, ip, r8, lsr #17 │ │ │ │ - eoreq r8, ip, r4, asr #10 │ │ │ │ - eoreq r7, ip, r0, lsl #22 │ │ │ │ - eoreq fp, ip, r8, ror r8 │ │ │ │ - eoreq r8, ip, r0, lsl r5 │ │ │ │ + mlaeq ip, r4, sp, fp │ │ │ │ + eoreq r8, ip, r0, lsr sl │ │ │ │ + eoreq fp, ip, r8, asr sp │ │ │ │ + strdeq r8, [ip], -r4 @ │ │ │ │ + eoreq r7, ip, r4, lsr #31 │ │ │ │ + eoreq fp, ip, ip, lsl sp │ │ │ │ + @ instruction: 0x002c89b4 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - mlaeq ip, ip, fp, r9 │ │ │ │ - eoreq fp, ip, r4, lsl r8 │ │ │ │ - @ instruction: 0x002c84b0 │ │ │ │ + eoreq sl, ip, r0, asr #32 │ │ │ │ + @ instruction: 0x002cbcb8 │ │ │ │ + eoreq r8, ip, r4, asr r9 │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ - @ instruction: 0x002cb7b8 │ │ │ │ - eoreq sl, sp, r0, lsr #19 │ │ │ │ - ldrdeq fp, [ip], -r0 @ │ │ │ │ - eoreq r8, ip, r4, asr r4 │ │ │ │ - mlaeq ip, r0, r7, fp │ │ │ │ - eoreq r8, ip, ip, lsr #8 │ │ │ │ + eoreq fp, ip, ip, asr ip │ │ │ │ + eoreq sl, sp, r4, asr #28 │ │ │ │ + eoreq fp, ip, r4, ror ip │ │ │ │ + strdeq r8, [ip], -r8 @ │ │ │ │ + eoreq fp, ip, r4, lsr ip │ │ │ │ + ldrdeq r8, [ip], -r0 @ │ │ │ │ andeq r0, r0, r9, lsl #4 │ │ │ │ - eoreq fp, ip, r8, ror #14 │ │ │ │ - eoreq r8, ip, r4, lsl #8 │ │ │ │ - eoreq fp, ip, r0, asr #14 │ │ │ │ - ldrdeq r8, [ip], -ip @ │ │ │ │ - eoreq fp, ip, r0, lsr #14 │ │ │ │ - eoreq fp, ip, r0, ror #13 │ │ │ │ - eoreq r8, ip, ip, ror r3 │ │ │ │ - eoreq fp, ip, ip, lsr #13 │ │ │ │ - eoreq r8, ip, r8, asr #6 │ │ │ │ - eoreq r9, ip, r0, lsr #8 │ │ │ │ - eoreq fp, ip, r8, asr r6 │ │ │ │ - strdeq r8, [ip], -r0 @ │ │ │ │ - ldrdeq r9, [ip], -ip @ │ │ │ │ - eoreq fp, ip, r4, lsl r6 │ │ │ │ - eoreq r8, ip, ip, lsr #5 │ │ │ │ - eoreq fp, ip, r0, ror #11 │ │ │ │ - eoreq r8, ip, ip, ror r2 │ │ │ │ - eoreq ip, lr, r0, ror #15 │ │ │ │ - eoreq lr, fp, r4, ror #17 │ │ │ │ - eoreq r7, ip, ip, lsr #11 │ │ │ │ - andeq ip, r2, r1, lsl #23 │ │ │ │ - @ instruction: 0x002ec7bc │ │ │ │ - eoreq lr, fp, r0, asr #17 │ │ │ │ - ldrdeq r9, [ip], -r4 @ │ │ │ │ - andeq ip, r2, r6, lsr #23 │ │ │ │ - mlaeq lr, r8, r7, ip │ │ │ │ - mlaeq fp, ip, r8, lr │ │ │ │ - eoreq sl, ip, ip, lsl #18 │ │ │ │ - andeq ip, r2, r9, ror ip │ │ │ │ + eoreq fp, ip, ip, lsl #24 │ │ │ │ + eoreq r8, ip, r8, lsr #17 │ │ │ │ + eoreq fp, ip, r4, ror #23 │ │ │ │ + eoreq r8, ip, r0, lsl #17 │ │ │ │ + @ instruction: 0x002cbbb8 │ │ │ │ + eoreq fp, ip, r8, ror fp │ │ │ │ + eoreq r8, ip, r4, lsl r8 │ │ │ │ + eoreq fp, ip, r0, asr fp │ │ │ │ + eoreq r8, ip, ip, ror #15 │ │ │ │ + eoreq r9, ip, r4, asr #17 │ │ │ │ + strdeq fp, [ip], -ip @ │ │ │ │ + mlaeq ip, r4, r7, r8 │ │ │ │ + eoreq r9, ip, r0, lsl #17 │ │ │ │ + @ instruction: 0x002cbab8 │ │ │ │ + eoreq r8, ip, r0, asr r7 │ │ │ │ + eoreq fp, ip, r4, lsl #21 │ │ │ │ + eoreq r8, ip, r0, lsr #14 │ │ │ │ + eoreq ip, lr, r4, lsl #25 │ │ │ │ + eoreq lr, fp, r8, lsl #27 │ │ │ │ + eoreq r7, ip, r0, asr sl │ │ │ │ + andeq ip, r2, r9, ror fp │ │ │ │ + eoreq ip, lr, r0, ror #24 │ │ │ │ + eoreq lr, fp, r4, ror #26 │ │ │ │ + ldrdeq sl, [ip], -r4 @ │ │ │ │ + andeq ip, r2, r6, ror ip │ │ │ │ + eoreq ip, lr, ip, lsr ip │ │ │ │ + eoreq lr, fp, r0, asr #26 │ │ │ │ + eoreq r9, ip, r4, asr r6 │ │ │ │ + muleq r2, lr, fp │ │ │ │ │ │ │ │ -00136af0 : │ │ │ │ +00136b84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #216] @ 136be0 │ │ │ │ + ldr ip, [pc, #216] @ 136c74 │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ - ldr lr, [pc, #204] @ 136be4 │ │ │ │ + ldr lr, [pc, #204] @ 136c78 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #2736 @ 0xab0 │ │ │ │ add ip, sp, #8 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #184] @ 136be8 │ │ │ │ + ldr ip, [pc, #184] @ 136c7c │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #176] @ 136bec │ │ │ │ + ldr r4, [pc, #176] @ 136c80 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ bl a3100 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 136bd4 │ │ │ │ - ldr r3, [pc, #148] @ 136bf0 │ │ │ │ + beq 136c68 │ │ │ │ + ldr r3, [pc, #148] @ 136c84 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 136ba4 │ │ │ │ + bne 136c38 │ │ │ │ mov r0, r1 │ │ │ │ - bl 1361f8 │ │ │ │ - ldr r2, [pc, #116] @ 136bf4 │ │ │ │ - ldr r3, [pc, #100] @ 136be8 │ │ │ │ + bl 1361f0 │ │ │ │ + ldr r2, [pc, #116] @ 136c88 │ │ │ │ + ldr r3, [pc, #100] @ 136c7c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 136bdc │ │ │ │ + bne 136c70 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [pc, #76] @ 136bf8 │ │ │ │ + ldr r0, [pc, #76] @ 136c8c │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #68] @ 136bfc │ │ │ │ - ldr r1, [pc, #68] @ 136c00 │ │ │ │ - ldr r0, [pc, #68] @ 136c04 │ │ │ │ + ldr r3, [pc, #68] @ 136c90 │ │ │ │ + ldr r1, [pc, #68] @ 136c94 │ │ │ │ + ldr r0, [pc, #68] @ 136c98 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r2, [pc, #64] @ 136c08 │ │ │ │ + ldr r2, [pc, #64] @ 136c9c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 136b78 │ │ │ │ + b 136c0c │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq lr, r1, r0 │ │ │ │ - eorseq r9, r0, ip, asr #9 │ │ │ │ + eorseq sp, r1, ip, ror #30 │ │ │ │ + eorseq r9, r0, r8, lsr r4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - @ instruction: 0x003094b0 │ │ │ │ + eorseq r9, r0, ip, lsl r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ - eorseq r9, r0, r8, ror r4 │ │ │ │ - eoreq r5, ip, ip, lsl r5 │ │ │ │ + eorseq r9, r0, r4, ror #7 │ │ │ │ + eoreq r5, ip, r0, asr #19 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq fp, ip, r4, lsl #7 │ │ │ │ - eoreq r8, ip, r0, lsr #32 │ │ │ │ + eoreq fp, ip, r8, lsr #16 │ │ │ │ + eoreq r8, ip, r4, asr #9 │ │ │ │ strdeq r0, [r0], -r7 │ │ │ │ │ │ │ │ -00136c0c : │ │ │ │ +00136ca0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ - ldr r7, [pc, #1352] @ 137170 │ │ │ │ + ldr r8, [pc, #1476] @ 137280 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - beq 137128 │ │ │ │ + add r8, pc, r8 │ │ │ │ + beq 13725c │ │ │ │ ldr r3, [r4] │ │ │ │ + ldr r2, [pc, #1456] @ 137284 │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + addne r3, r3, #1 │ │ │ │ + strne r3, [r4] │ │ │ │ + ldr r7, [r8, r2] │ │ │ │ + cmp r4, r7 │ │ │ │ + beq 1370c8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - ldr r3, [pc, #1320] @ 137174 │ │ │ │ - ldr r6, [r7, r3] │ │ │ │ - cmp r4, r6 │ │ │ │ - beq 136fb8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 12ac14 │ │ │ │ - subs r8, r0, #0 │ │ │ │ - beq 136db8 │ │ │ │ - bl 50138 │ │ │ │ - ldr r3, [r8] │ │ │ │ + bl 12ac40 │ │ │ │ + ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 136c88 │ │ │ │ + beq 136d1c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - str r3, [r8] │ │ │ │ - beq 136df0 │ │ │ │ - cmp r5, #0 │ │ │ │ - blt 136e00 │ │ │ │ - and r5, r5, #255 @ 0xff │ │ │ │ + str r3, [r4] │ │ │ │ + beq 136ea4 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 136d08 │ │ │ │ + beq 136eb4 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 50138 │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + mov r6, r0 │ │ │ │ + beq 136d4c │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 136f34 │ │ │ │ + cmp r6, #0 │ │ │ │ + blt 136f44 │ │ │ │ + and r6, r6, #255 @ 0xff │ │ │ │ + cmp r6, #0 │ │ │ │ + beq 136dfc │ │ │ │ + ldr r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 12ac14 │ │ │ │ - subs r5, r0, #0 │ │ │ │ - beq 136f54 │ │ │ │ - ldr r3, [pc, #1220] @ 137178 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r2, [r3] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, r3 │ │ │ │ - beq 136cd8 │ │ │ │ - ldr r2, [pc, #1200] @ 13717c │ │ │ │ - ldr r2, [r7, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 137080 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - tst r8, #1 │ │ │ │ - bne 136f7c │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + addne r3, r3, #1 │ │ │ │ + strne r3, [r4] │ │ │ │ + bl 12ac40 │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + mov r5, r0 │ │ │ │ + beq 136d98 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r4] │ │ │ │ + beq 136fcc │ │ │ │ + cmp r5, #0 │ │ │ │ + beq 136fdc │ │ │ │ + ldr r3, [pc, #1248] @ 137288 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + cmp r3, r2 │ │ │ │ + beq 136dcc │ │ │ │ + ldr r3, [pc, #1228] @ 13728c │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + cmp r3, r2 │ │ │ │ + bne 137190 │ │ │ │ + ldr r6, [r5, #12] │ │ │ │ + tst r6, #1 │ │ │ │ + bne 13708c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 136d00 │ │ │ │ + beq 136df4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 136ec4 │ │ │ │ - cmp r8, #110 @ 0x6e │ │ │ │ - beq 13702c │ │ │ │ + beq 136f28 │ │ │ │ + cmp r6, #110 @ 0x6e │ │ │ │ + beq 1370f8 │ │ │ │ ldr r5, [r4, #16] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 13714c │ │ │ │ + beq 137214 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1370e0 │ │ │ │ + beq 137208 │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ - beq 1370f0 │ │ │ │ + beq 1371f0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 136e64 │ │ │ │ - cmp r5, r6 │ │ │ │ - beq 136d78 │ │ │ │ - ldr r3, [pc, #1088] @ 137180 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ + beq 136f6c │ │ │ │ + cmp r5, r7 │ │ │ │ + beq 136e6c │ │ │ │ + ldr r3, [pc, #1116] @ 137290 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 136ecc │ │ │ │ + beq 137004 │ │ │ │ ldr r1, [r3, #380] @ 0x17c │ │ │ │ cmp r1, #1 │ │ │ │ - beq 136f14 │ │ │ │ + beq 13704c │ │ │ │ ldr r0, [r5, #12] │ │ │ │ tst r0, #1 │ │ │ │ - bne 136e28 │ │ │ │ + bne 136eec │ │ │ │ cmp r0, r1 │ │ │ │ - beq 136fe8 │ │ │ │ + beq 13713c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 136d80 │ │ │ │ + beq 136e74 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 136d9c │ │ │ │ + beq 136e90 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 136eb8 │ │ │ │ - cmp r5, r6 │ │ │ │ - beq 136fb8 │ │ │ │ + beq 136fc0 │ │ │ │ + cmp r5, r7 │ │ │ │ + beq 1370c8 │ │ │ │ + ldr r3, [r5] │ │ │ │ mov r4, r5 │ │ │ │ + b 136ce8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 12ac14 │ │ │ │ - subs r8, r0, #0 │ │ │ │ - bne 136c64 │ │ │ │ - ldr r3, [pc, #964] @ 137184 │ │ │ │ - ldr r1, [pc, #964] @ 137188 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #960] @ 13718c │ │ │ │ - ldr r2, [pc, #960] @ 137190 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + cmp r5, #0 │ │ │ │ + bne 136d24 │ │ │ │ + ldr r3, [pc, #984] @ 137294 │ │ │ │ + ldr r1, [pc, #984] @ 137298 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ + ldr r0, [pc, #980] @ 13729c │ │ │ │ + ldr r2, [pc, #980] @ 1372a0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - cmp r5, #0 │ │ │ │ - bge 136c90 │ │ │ │ - ldr r3, [pc, #892] @ 137184 │ │ │ │ - ldr r1, [pc, #904] @ 137194 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #900] @ 137198 │ │ │ │ - ldr r2, [pc, #888] @ 137190 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ - b 136ddc │ │ │ │ bl aefd4 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 136fe8 │ │ │ │ + bne 13713c │ │ │ │ ldr r5, [r4, #16] │ │ │ │ cmp r5, #0 │ │ │ │ - bne 136d6c │ │ │ │ - ldr r3, [pc, #852] @ 13719c │ │ │ │ - ldr r1, [pc, #852] @ 1371a0 │ │ │ │ - ldr r0, [pc, #852] @ 1371a4 │ │ │ │ + bne 136e60 │ │ │ │ + ldr r3, [pc, #920] @ 1372a4 │ │ │ │ + ldr r1, [pc, #920] @ 1372a8 │ │ │ │ + ldr r0, [pc, #920] @ 1372ac │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #848] @ 1371a8 │ │ │ │ + ldr r2, [pc, #916] @ 1372b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - cmp r5, r6 │ │ │ │ - beq 136e34 │ │ │ │ + b 136df4 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + cmp r6, #0 │ │ │ │ + bge 136d54 │ │ │ │ + ldr r3, [pc, #840] @ 137294 │ │ │ │ + ldr r1, [pc, #868] @ 1372b4 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ + ldr r0, [pc, #864] @ 1372b8 │ │ │ │ + ldr r2, [pc, #836] @ 1372a0 │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl b6f00 │ │ │ │ + b 136ed8 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + cmp r5, r7 │ │ │ │ + beq 136ef8 │ │ │ │ ldr r5, [r4, #16] │ │ │ │ - cmp r5, r6 │ │ │ │ - bne 136d38 │ │ │ │ - ldr r3, [pc, #764] @ 137184 │ │ │ │ - ldr ip, [pc, #800] @ 1371ac │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #796] @ 1371b0 │ │ │ │ - ldr r0, [pc, #796] @ 1371b4 │ │ │ │ + cmp r5, r7 │ │ │ │ + bne 136e2c │ │ │ │ + ldr r3, [pc, #772] @ 137294 │ │ │ │ + ldr ip, [pc, #808] @ 1372bc │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ + ldr r1, [pc, #804] @ 1372c0 │ │ │ │ + ldr r0, [pc, #804] @ 1372c4 │ │ │ │ add ip, pc, ip │ │ │ │ - str r6, [sp, #4] │ │ │ │ + str r7, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #1012 @ 0x3f4 │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ - b 136ddc │ │ │ │ + b 136ed8 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 136d9c │ │ │ │ + b 136e90 │ │ │ │ + mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 136d00 │ │ │ │ + cmp r5, #0 │ │ │ │ + bne 136da0 │ │ │ │ + ldr r3, [pc, #688] @ 137294 │ │ │ │ + ldr r1, [pc, #736] @ 1372c8 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ + ldr r0, [pc, #732] @ 1372cc │ │ │ │ + ldr r2, [pc, #684] @ 1372a0 │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl b6f00 │ │ │ │ + b 136ed8 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #732] @ 1371b8 │ │ │ │ - ldr r1, [pc, #732] @ 1371bc │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ + ldr r3, [pc, #700] @ 1372d0 │ │ │ │ + ldr r1, [pc, #700] @ 1372d4 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #656] @ 137184 │ │ │ │ - ldr r1, [pc, #712] @ 1371c0 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #708] @ 1371c4 │ │ │ │ + ldr r3, [pc, #616] @ 137294 │ │ │ │ + ldr r1, [pc, #680] @ 1372d8 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ + ldr r0, [pc, #676] @ 1372dc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #1012 @ 0x3f4 │ │ │ │ bl b6f00 │ │ │ │ - b 136de4 │ │ │ │ - ldr r3, [pc, #616] @ 137184 │ │ │ │ + b 136ee0 │ │ │ │ + ldr r3, [pc, #576] @ 137294 │ │ │ │ mov r1, #1012 @ 0x3f4 │ │ │ │ - ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #672] @ 1371c8 │ │ │ │ + ldr r2, [r8, r3] │ │ │ │ + ldr r3, [pc, #640] @ 1372e0 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #660] @ 1371cc │ │ │ │ - ldr r1, [pc, #660] @ 1371d0 │ │ │ │ - ldr r0, [pc, #660] @ 1371d4 │ │ │ │ + ldr r2, [pc, #628] @ 1372e4 │ │ │ │ + ldr r1, [pc, #628] @ 1372e8 │ │ │ │ + ldr r0, [pc, #628] @ 1372ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 136ddc │ │ │ │ - ldr r3, [pc, #552] @ 137184 │ │ │ │ - ldr r1, [pc, #632] @ 1371d8 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #628] @ 1371dc │ │ │ │ - ldr r2, [pc, #548] @ 137190 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ - b 136ddc │ │ │ │ - mov r0, r8 │ │ │ │ + b 136ed8 │ │ │ │ + mov r0, r6 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 136fa0 │ │ │ │ + beq 1370b0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 136fac │ │ │ │ - mov r0, r8 │ │ │ │ + beq 1370bc │ │ │ │ + mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ - b 136d08 │ │ │ │ + b 136dfc │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 136fa0 │ │ │ │ - ldr r3, [r6] │ │ │ │ + b 1370b0 │ │ │ │ + ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 136fe0 │ │ │ │ + beq 1370f0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - str r3, [r6] │ │ │ │ - beq 1370b8 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 1371c8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ - strne r3, [r6] │ │ │ │ - mov r0, r6 │ │ │ │ - b 136de8 │ │ │ │ + strne r3, [r7] │ │ │ │ + mov r0, r7 │ │ │ │ + b 136ee4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 137004 │ │ │ │ + beq 137114 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 1370c8 │ │ │ │ - ldr r3, [pc, #468] @ 1371e0 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [r3, #3768] @ 0xeb8 │ │ │ │ + beq 1371d8 │ │ │ │ + ldr r3, [pc, #468] @ 1372f0 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ + ldr r0, [r3, #2892] @ 0xb4c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 137104 │ │ │ │ + beq 137238 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - b 136de8 │ │ │ │ + b 136ee4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 137048 │ │ │ │ + beq 137158 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 1370d4 │ │ │ │ - ldr r3, [pc, #400] @ 1371e0 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [r3, #2892] @ 0xb4c │ │ │ │ + beq 1371e4 │ │ │ │ + ldr r3, [pc, #400] @ 1372f0 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ + ldr r0, [r3, #3768] @ 0xeb8 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 137018 │ │ │ │ - ldr r3, [pc, #384] @ 1371e4 │ │ │ │ - ldr r1, [pc, #384] @ 1371e8 │ │ │ │ - ldr r0, [pc, #384] @ 1371ec │ │ │ │ + bne 137128 │ │ │ │ + ldr r3, [pc, #384] @ 1372f4 │ │ │ │ + ldr r1, [pc, #384] @ 1372f8 │ │ │ │ + ldr r0, [pc, #384] @ 1372fc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #380] @ 1371f0 │ │ │ │ + ldr r2, [pc, #380] @ 137300 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #252] @ 137184 │ │ │ │ - ldr r0, [pc, #360] @ 1371f4 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ + ldr r3, [pc, #252] @ 137294 │ │ │ │ + ldr r0, [pc, #360] @ 137304 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - ldr r1, [pc, #348] @ 1371f8 │ │ │ │ + ldr r1, [pc, #348] @ 137308 │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #340] @ 1371fc │ │ │ │ - ldr r2, [pc, #228] @ 137190 │ │ │ │ + ldr r0, [pc, #340] @ 13730c │ │ │ │ + ldr r2, [pc, #228] @ 1372a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 136ddc │ │ │ │ - mov r0, r6 │ │ │ │ + b 136ed8 │ │ │ │ + mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - ldr r3, [r6] │ │ │ │ - b 136fd4 │ │ │ │ + ldr r3, [r7] │ │ │ │ + b 1370e4 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 137004 │ │ │ │ + b 137114 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 137048 │ │ │ │ - cmp r5, r6 │ │ │ │ - bne 136d38 │ │ │ │ - mov r5, r6 │ │ │ │ - b 136d80 │ │ │ │ + b 137158 │ │ │ │ mvn r3, #-1073741824 @ 0xc0000000 │ │ │ │ - cmp r5, r6 │ │ │ │ + cmp r5, r7 │ │ │ │ str r3, [r5] │ │ │ │ - bne 136d38 │ │ │ │ - b 1370e8 │ │ │ │ - ldr r3, [pc, #244] @ 137200 │ │ │ │ - ldr r1, [pc, #244] @ 137204 │ │ │ │ - ldr r0, [pc, #244] @ 137208 │ │ │ │ + bne 136e2c │ │ │ │ + mov r5, r7 │ │ │ │ + b 136e74 │ │ │ │ + cmp r5, r7 │ │ │ │ + bne 136e2c │ │ │ │ + b 137200 │ │ │ │ + ldr r3, [pc, #244] @ 137310 │ │ │ │ + ldr r1, [pc, #244] @ 137314 │ │ │ │ + ldr r0, [pc, #244] @ 137318 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #240] @ 13720c │ │ │ │ + ldr r2, [pc, #240] @ 13731c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #224] @ 137210 │ │ │ │ - ldr r1, [pc, #224] @ 137214 │ │ │ │ - ldr r0, [pc, #224] @ 137218 │ │ │ │ + ldr r3, [pc, #224] @ 137320 │ │ │ │ + ldr r1, [pc, #224] @ 137324 │ │ │ │ + ldr r0, [pc, #224] @ 137328 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #220] @ 13721c │ │ │ │ + ldr r2, [pc, #220] @ 13732c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #204] @ 137220 │ │ │ │ - ldr r1, [pc, #204] @ 137224 │ │ │ │ - ldr r0, [pc, #204] @ 137228 │ │ │ │ + ldr r3, [pc, #204] @ 137330 │ │ │ │ + ldr r1, [pc, #204] @ 137334 │ │ │ │ + ldr r0, [pc, #204] @ 137338 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #200] @ 13722c │ │ │ │ + ldr r2, [pc, #200] @ 13733c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r9, r0, ip, asr #7 │ │ │ │ + eorseq r9, r0, r8, lsr r3 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq fp, ip, r4, asr #3 │ │ │ │ - eoreq r7, ip, r8, lsl lr │ │ │ │ + eoreq fp, ip, r0, lsl #12 │ │ │ │ + eoreq r8, ip, r4, asr r2 │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ - eoreq fp, ip, ip, ror r1 │ │ │ │ - ldrdeq r7, [ip], -r0 @ │ │ │ │ - eoreq ip, lr, ip, lsl r3 │ │ │ │ - eoreq lr, fp, r0, lsr #8 │ │ │ │ - eoreq r9, ip, ip, lsl #9 │ │ │ │ - andeq pc, r2, r3, lsl #20 │ │ │ │ - eoreq r7, ip, r8, lsr r3 │ │ │ │ - strdeq fp, [ip], -r8 @ │ │ │ │ - eoreq r7, ip, r8, asr #26 │ │ │ │ + mlaeq lr, r0, r7, ip │ │ │ │ + mlaeq fp, r4, r8, lr │ │ │ │ + eoreq r9, ip, r0, lsl #18 │ │ │ │ + andeq pc, r2, r4, lsl #20 │ │ │ │ + eoreq fp, ip, r0, ror r5 │ │ │ │ + eoreq r8, ip, r4, asr #3 │ │ │ │ + eoreq r7, ip, r8, ror #14 │ │ │ │ + eoreq fp, ip, r8, lsr #10 │ │ │ │ + eoreq r8, ip, r8, ror r1 │ │ │ │ + ldrdeq fp, [ip], -r8 @ │ │ │ │ + eoreq r8, ip, ip, lsr #2 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ ldrdeq r9, [ip], -r0 @ │ │ │ │ - mlaeq ip, r4, r0, fp │ │ │ │ - eoreq r7, ip, r8, ror #25 │ │ │ │ - eoreq pc, sp, r4, lsr #9 │ │ │ │ + mlaeq ip, r4, r4, fp │ │ │ │ + eoreq r8, ip, r8, ror #1 │ │ │ │ + eoreq pc, sp, r4, lsr #17 │ │ │ │ strdeq sl, [sp], -r0 @ │ │ │ │ - eoreq fp, ip, r0, asr r0 │ │ │ │ - eoreq r7, ip, r4, lsr #25 │ │ │ │ - eoreq fp, ip, r8, lsr #32 │ │ │ │ - eoreq r7, ip, ip, ror ip │ │ │ │ - muleq r0, r4, r8 │ │ │ │ - eoreq ip, lr, r0, lsl #2 │ │ │ │ - eoreq lr, fp, r4, lsl #4 │ │ │ │ - eoreq r8, ip, r4, lsl ip │ │ │ │ - @ instruction: 0x0002f9b8 │ │ │ │ - eoreq r8, ip, r0, lsl #25 │ │ │ │ - eoreq sl, ip, ip, ror #29 │ │ │ │ - eoreq r7, ip, r0, asr #22 │ │ │ │ - eoreq ip, lr, r8, asr r0 │ │ │ │ - eoreq lr, fp, ip, asr r1 │ │ │ │ - mlaeq ip, ip, r7, r9 │ │ │ │ - strdeq pc, [r2], -r9 │ │ │ │ - eoreq ip, lr, r4, lsr r0 │ │ │ │ - eoreq lr, fp, r8, lsr r1 │ │ │ │ - @ instruction: 0x002be1bc │ │ │ │ - andeq pc, r2, lr, asr r9 @ │ │ │ │ - eoreq ip, lr, r0, lsl r0 │ │ │ │ - eoreq lr, fp, r4, lsl r1 │ │ │ │ - eoreq r8, ip, r8, lsl #29 │ │ │ │ - andeq pc, r2, r2, asr #19 │ │ │ │ + eoreq fp, ip, r0, asr r4 │ │ │ │ + eoreq r8, ip, r4, lsr #1 │ │ │ │ + muleq r0, r4, r8 │ │ │ │ + eoreq ip, lr, r8, lsr #10 │ │ │ │ + eoreq lr, fp, ip, lsr #12 │ │ │ │ + eoreq r9, ip, ip, ror #24 │ │ │ │ + strdeq pc, [r2], -sl │ │ │ │ + eoreq r9, ip, r8, lsr #1 │ │ │ │ + eoreq fp, ip, r4, lsl r3 │ │ │ │ + eoreq r7, ip, r8, ror #30 │ │ │ │ + eoreq ip, lr, r0, lsl #9 │ │ │ │ + eoreq lr, fp, r4, lsl #11 │ │ │ │ + strdeq r9, [ip], -r8 @ │ │ │ │ + andeq pc, r2, r3, asr #19 │ │ │ │ + eoreq ip, lr, ip, asr r4 │ │ │ │ + eoreq lr, fp, r0, ror #10 │ │ │ │ + eoreq r8, ip, r0, ror pc │ │ │ │ + @ instruction: 0x0002f9b9 │ │ │ │ + eoreq ip, lr, r8, lsr r4 │ │ │ │ + eoreq lr, fp, ip, lsr r5 │ │ │ │ + eoreq lr, fp, r0, asr #11 │ │ │ │ + andeq pc, r2, fp, asr r9 @ │ │ │ │ │ │ │ │ -00137230 : │ │ │ │ +00137340 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #216] @ 137320 │ │ │ │ + ldr ip, [pc, #216] @ 137430 │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ - ldr lr, [pc, #204] @ 137324 │ │ │ │ + ldr lr, [pc, #204] @ 137434 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #2784 @ 0xae0 │ │ │ │ add ip, sp, #8 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #184] @ 137328 │ │ │ │ + ldr ip, [pc, #184] @ 137438 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #176] @ 13732c │ │ │ │ + ldr r4, [pc, #176] @ 13743c │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ bl a3100 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 137314 │ │ │ │ - ldr r3, [pc, #148] @ 137330 │ │ │ │ + beq 137424 │ │ │ │ + ldr r3, [pc, #148] @ 137440 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 1372e4 │ │ │ │ + bne 1373f4 │ │ │ │ mov r0, r1 │ │ │ │ - bl 136c0c │ │ │ │ - ldr r2, [pc, #116] @ 137334 │ │ │ │ - ldr r3, [pc, #100] @ 137328 │ │ │ │ + bl 136ca0 │ │ │ │ + ldr r2, [pc, #116] @ 137444 │ │ │ │ + ldr r3, [pc, #100] @ 137438 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 13731c │ │ │ │ + bne 13742c │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [pc, #76] @ 137338 │ │ │ │ + ldr r0, [pc, #76] @ 137448 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #68] @ 13733c │ │ │ │ - ldr r1, [pc, #68] @ 137340 │ │ │ │ - ldr r0, [pc, #68] @ 137344 │ │ │ │ + ldr r3, [pc, #68] @ 13744c │ │ │ │ + ldr r1, [pc, #68] @ 137450 │ │ │ │ + ldr r0, [pc, #68] @ 137454 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r2, [pc, #64] @ 137348 │ │ │ │ + ldr r2, [pc, #64] @ 137458 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 1372b8 │ │ │ │ + b 1373c8 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq sp, r1, r0, asr #17 │ │ │ │ - eorseq r8, r0, ip, lsl #27 │ │ │ │ + @ instruction: 0x0031d7b0 │ │ │ │ + eorseq r8, r0, ip, ror ip │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r8, r0, r0, ror sp │ │ │ │ + eorseq r8, r0, r0, ror #24 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ - eorseq r8, r0, r8, lsr sp │ │ │ │ - ldrdeq r4, [ip], -ip @ │ │ │ │ + eorseq r8, r0, r8, lsr #24 │ │ │ │ + eoreq r5, ip, r4, lsl #4 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq sl, ip, ip, lsl #25 │ │ │ │ - eoreq r7, ip, r0, ror #17 │ │ │ │ + strheq fp, [ip], -r4 @ │ │ │ │ + eoreq r7, ip, r8, lsl #26 │ │ │ │ andeq r0, r0, lr, ror #7 │ │ │ │ │ │ │ │ -0013734c : │ │ │ │ +0013745c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - ldr r5, [pc, #188] @ 137420 │ │ │ │ - ldr r3, [pc, #188] @ 137424 │ │ │ │ + ldr r5, [pc, #188] @ 137530 │ │ │ │ + ldr r3, [pc, #188] @ 137534 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ ldr r3, [r0, #16] │ │ │ │ cmp r3, r4 │ │ │ │ - beq 1373bc │ │ │ │ - bl 136c0c │ │ │ │ + beq 1374cc │ │ │ │ + bl 136ca0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 1373f8 │ │ │ │ + beq 137508 │ │ │ │ ldr r2, [r3] │ │ │ │ subs r4, r3, r4 │ │ │ │ movne r4, #1 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1373a8 │ │ │ │ + beq 1374b8 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r3] │ │ │ │ - beq 1373b0 │ │ │ │ + beq 1374c0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #100] @ 137428 │ │ │ │ + ldr r3, [pc, #100] @ 137538 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fea4 │ │ │ │ - ldr r3, [pc, #88] @ 13742c │ │ │ │ - ldr r1, [pc, #88] @ 137430 │ │ │ │ - ldr r0, [pc, #88] @ 137434 │ │ │ │ + ldr r3, [pc, #88] @ 13753c │ │ │ │ + ldr r1, [pc, #88] @ 137540 │ │ │ │ + ldr r0, [pc, #88] @ 137544 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #1020 @ 0x3fc │ │ │ │ bl b6f00 │ │ │ │ mov r4, #2 │ │ │ │ - b 1373a8 │ │ │ │ - ldr r3, [pc, #44] @ 13742c │ │ │ │ - ldr r1, [pc, #52] @ 137438 │ │ │ │ + b 1374b8 │ │ │ │ + ldr r3, [pc, #44] @ 13753c │ │ │ │ + ldr r1, [pc, #52] @ 137548 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #48] @ 13743c │ │ │ │ - ldr r2, [pc, #48] @ 137440 │ │ │ │ + ldr r0, [pc, #48] @ 13754c │ │ │ │ + ldr r2, [pc, #48] @ 137550 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1373f0 │ │ │ │ - mlaseq r0, r4, ip, r8 │ │ │ │ + b 137500 │ │ │ │ + eorseq r8, r0, r4, lsl #23 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq sl, ip, ip, asr #23 │ │ │ │ - eoreq r7, ip, r8, lsl #16 │ │ │ │ - mlaeq ip, r8, fp, sl │ │ │ │ - ldrdeq r7, [ip], -r8 @ │ │ │ │ + strdeq sl, [ip], -r4 @ │ │ │ │ + eoreq r7, ip, r0, lsr ip │ │ │ │ + eoreq sl, ip, r0, asr #31 │ │ │ │ + eoreq r7, ip, r0, lsl #24 │ │ │ │ strdeq r0, [r0], -sp │ │ │ │ │ │ │ │ -00137444 : │ │ │ │ +00137554 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #268] @ 137568 │ │ │ │ + ldr ip, [pc, #268] @ 137678 │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ - ldr lr, [pc, #256] @ 13756c │ │ │ │ + ldr lr, [pc, #256] @ 13767c │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #2832 @ 0xb10 │ │ │ │ add ip, sp, #8 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #236] @ 137570 │ │ │ │ + ldr ip, [pc, #236] @ 137680 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #228] @ 137574 │ │ │ │ + ldr r4, [pc, #228] @ 137684 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ bl a3100 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 13755c │ │ │ │ - ldr r3, [pc, #200] @ 137578 │ │ │ │ + beq 13766c │ │ │ │ + ldr r3, [pc, #200] @ 137688 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 13752c │ │ │ │ + bne 13763c │ │ │ │ mov r0, r1 │ │ │ │ - bl 13734c │ │ │ │ + bl 13745c │ │ │ │ cmp r0, #2 │ │ │ │ - beq 13755c │ │ │ │ + beq 13766c │ │ │ │ cmp r0, #0 │ │ │ │ - bne 137520 │ │ │ │ - ldr r3, [pc, #152] @ 13757c │ │ │ │ + bne 137630 │ │ │ │ + ldr r3, [pc, #152] @ 13768c │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #132] @ 137580 │ │ │ │ - ldr r3, [pc, #112] @ 137570 │ │ │ │ + ldr r2, [pc, #132] @ 137690 │ │ │ │ + ldr r3, [pc, #112] @ 137680 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 137564 │ │ │ │ + bne 137674 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #92] @ 137584 │ │ │ │ + ldr r3, [pc, #92] @ 137694 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ - b 1374e4 │ │ │ │ - ldr r0, [pc, #84] @ 137588 │ │ │ │ + b 1375f4 │ │ │ │ + ldr r0, [pc, #84] @ 137698 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #76] @ 13758c │ │ │ │ - ldr r1, [pc, #76] @ 137590 │ │ │ │ - ldr r0, [pc, #76] @ 137594 │ │ │ │ + ldr r3, [pc, #76] @ 13769c │ │ │ │ + ldr r1, [pc, #76] @ 1376a0 │ │ │ │ + ldr r0, [pc, #76] @ 1376a4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r2, [pc, #72] @ 137598 │ │ │ │ + ldr r2, [pc, #72] @ 1376a8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 1374f4 │ │ │ │ + b 137604 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq sp, r1, ip, lsr #13 │ │ │ │ - eorseq r8, r0, r8, ror fp │ │ │ │ + mlaseq r1, ip, r5, sp │ │ │ │ + eorseq r8, r0, r8, ror #20 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r8, r0, ip, asr fp │ │ │ │ + eorseq r8, r0, ip, asr #20 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ - @ instruction: 0x00308afc │ │ │ │ + eorseq r8, r0, ip, ror #19 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - mlaeq ip, r4, fp, r4 │ │ │ │ + @ instruction: 0x002c4fbc │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq sl, ip, r8, asr sl │ │ │ │ - mlaeq ip, r8, r6, r7 │ │ │ │ + eoreq sl, ip, r0, lsl #29 │ │ │ │ + eoreq r7, ip, r0, asr #21 │ │ │ │ strdeq r0, [r0], -sl │ │ │ │ │ │ │ │ -0013759c : │ │ │ │ +001376ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ - ldr r7, [pc, #2456] @ 137f50 │ │ │ │ + ldr r7, [pc, #2608] @ 1380f8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ - bne 1375d0 │ │ │ │ + bne 1376e0 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 109a10 │ │ │ │ + bl 109a3c │ │ │ │ cmp r0, #2 │ │ │ │ - beq 137600 │ │ │ │ + beq 137710 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 13762c │ │ │ │ + beq 13773c │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r3, [pc, #2380] @ 137f54 │ │ │ │ - ldr r1, [pc, #2380] @ 137f58 │ │ │ │ + ldr r3, [pc, #2532] @ 1380fc │ │ │ │ + ldr r1, [pc, #2532] @ 138100 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #2376] @ 137f5c │ │ │ │ - ldr r2, [pc, #2376] @ 137f60 │ │ │ │ + ldr r0, [pc, #2528] @ 138104 │ │ │ │ + ldr r2, [pc, #2528] @ 138108 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ - b 1375c8 │ │ │ │ + b 1376d8 │ │ │ │ mov r0, r5 │ │ │ │ - bl fe7a8 │ │ │ │ + bl fe7d4 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 1377e0 │ │ │ │ + beq 1378f0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1375c4 │ │ │ │ + beq 1376d4 │ │ │ │ ldr r5, [r6, #28] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 137ee4 │ │ │ │ + beq 137ffc │ │ │ │ ldr r3, [r5] │ │ │ │ mov r0, r5 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ - ldr r3, [pc, #2296] @ 137f64 │ │ │ │ + ldr r3, [pc, #2448] @ 13810c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r1, [r3, #2824] @ 0xb08 │ │ │ │ mov fp, r3 │ │ │ │ bl 50168 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 137698 │ │ │ │ + beq 1377a8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 137808 │ │ │ │ + beq 137918 │ │ │ │ cmn r8, #1 │ │ │ │ - beq 1377ac │ │ │ │ + beq 1378bc │ │ │ │ cmp r8, #0 │ │ │ │ - bne 1375c4 │ │ │ │ + bne 1376d4 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ lsl r3, r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ movgt r3, r8 │ │ │ │ movgt r6, r8 │ │ │ │ - bgt 13771c │ │ │ │ - b 13797c │ │ │ │ - ldr r2, [pc, #2204] @ 137f68 │ │ │ │ + bgt 13782c │ │ │ │ + b 137a8c │ │ │ │ + ldr r2, [pc, #2356] @ 138110 │ │ │ │ add r1, r3, #1 │ │ │ │ str r1, [r5] │ │ │ │ ldr r9, [r7, r2] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r0, [r9] │ │ │ │ cmp r0, r2 │ │ │ │ - bne 137814 │ │ │ │ + bne 137924 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ cmp r2, #24 │ │ │ │ - beq 137760 │ │ │ │ + beq 137870 │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 137704 │ │ │ │ + beq 137814 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 13779c │ │ │ │ + beq 1378ac │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add r6, r6, #2 │ │ │ │ cmp r6, r2, lsl #1 │ │ │ │ mov r3, r6 │ │ │ │ lsl r1, r2, #1 │ │ │ │ - bge 137854 │ │ │ │ + bge 137964 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ asr r3, r3, #1 │ │ │ │ ldr r5, [r1, r3, lsl #2] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 137e9c │ │ │ │ + beq 13808c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 1376c4 │ │ │ │ - ldr r3, [pc, #2084] @ 137f68 │ │ │ │ + bne 1377d4 │ │ │ │ + ldr r3, [pc, #2236] @ 138110 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r9, [r7, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r1, r3 │ │ │ │ - bne 137814 │ │ │ │ + bne 137924 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #24 │ │ │ │ - bne 137708 │ │ │ │ + bne 137818 │ │ │ │ mov r0, r5 │ │ │ │ - bl 13734c │ │ │ │ + bl 13745c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 137788 │ │ │ │ + beq 137898 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 137848 │ │ │ │ + beq 137958 │ │ │ │ cmp sl, #2 │ │ │ │ - beq 137920 │ │ │ │ + beq 137a30 │ │ │ │ cmp sl, #1 │ │ │ │ - beq 137704 │ │ │ │ - b 1375c4 │ │ │ │ + beq 137814 │ │ │ │ + b 1376d4 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [r4, #8] │ │ │ │ - b 137708 │ │ │ │ + b 137818 │ │ │ │ bl 50048 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1375c4 │ │ │ │ - ldr r3, [pc, #1940] @ 137f54 │ │ │ │ - ldr r1, [pc, #1960] @ 137f6c │ │ │ │ + beq 1376d4 │ │ │ │ + ldr r3, [pc, #2092] @ 1380fc │ │ │ │ + ldr r1, [pc, #2112] @ 138114 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1956] @ 137f70 │ │ │ │ - ldr r2, [pc, #1956] @ 137f74 │ │ │ │ + ldr r0, [pc, #2108] @ 138118 │ │ │ │ + ldr r2, [pc, #2108] @ 13811c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 137624 │ │ │ │ - ldr r3, [pc, #1900] @ 137f54 │ │ │ │ - ldr r1, [pc, #1932] @ 137f78 │ │ │ │ + b 137734 │ │ │ │ + ldr r3, [pc, #2052] @ 1380fc │ │ │ │ + ldr r1, [pc, #2084] @ 138120 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1928] @ 137f7c │ │ │ │ - ldr r2, [pc, #1928] @ 137f80 │ │ │ │ + ldr r0, [pc, #2080] @ 138124 │ │ │ │ + ldr r2, [pc, #2080] @ 138128 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 137624 │ │ │ │ + b 137734 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 137698 │ │ │ │ - ldr r3, [pc, #1848] @ 137f54 │ │ │ │ - ldr r0, [pc, #1892] @ 137f84 │ │ │ │ + b 1377a8 │ │ │ │ + ldr r3, [pc, #2000] @ 1380fc │ │ │ │ + ldr r0, [pc, #2044] @ 13812c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #1880] @ 137f88 │ │ │ │ + ldr r1, [pc, #2032] @ 138130 │ │ │ │ stm sp, {r0, r5} │ │ │ │ - ldr r0, [pc, #1876] @ 137f8c │ │ │ │ - ldr r2, [pc, #1876] @ 137f90 │ │ │ │ + ldr r0, [pc, #2028] @ 138134 │ │ │ │ + ldr r2, [pc, #2028] @ 138138 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 137624 │ │ │ │ + b 137734 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 137788 │ │ │ │ + b 137898 │ │ │ │ cmp r1, #0 │ │ │ │ movgt sl, #0 │ │ │ │ - bgt 1378a4 │ │ │ │ - b 13797c │ │ │ │ - ldr r3, [pc, #1832] @ 137f94 │ │ │ │ + bgt 1379b4 │ │ │ │ + b 137a8c │ │ │ │ + ldr r3, [pc, #1984] @ 13813c │ │ │ │ ldr r6, [r7, r3] │ │ │ │ cmp r8, r6 │ │ │ │ - bne 1379c0 │ │ │ │ + bne 137ad0 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 137890 │ │ │ │ + beq 1379a0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 137914 │ │ │ │ + beq 137a24 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ add sl, sl, #2 │ │ │ │ cmp sl, r3, lsl #1 │ │ │ │ mov r8, sl │ │ │ │ - bge 137984 │ │ │ │ + bge 137a94 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ asr r8, r8, #1 │ │ │ │ ldr r5, [r3, r8, lsl #2] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 137f2c │ │ │ │ + beq 1380d4 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r2, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 137948 │ │ │ │ + bne 137a58 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 137f08 │ │ │ │ + beq 1380b0 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 137864 │ │ │ │ + beq 137974 │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r3, #-1073741824 @ 0xc0000000 │ │ │ │ streq r3, [r8] │ │ │ │ - beq 137864 │ │ │ │ + beq 137974 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 137864 │ │ │ │ + bne 137974 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 137864 │ │ │ │ + b 137974 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 137890 │ │ │ │ - ldr r3, [pc, #1580] @ 137f54 │ │ │ │ - ldr r1, [pc, #1644] @ 137f98 │ │ │ │ + b 1379a0 │ │ │ │ + ldr r3, [pc, #1732] @ 1380fc │ │ │ │ + ldr r1, [pc, #1796] @ 138140 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1640] @ 137f9c │ │ │ │ - ldr r2, [pc, #1640] @ 137fa0 │ │ │ │ + ldr r0, [pc, #1792] @ 138144 │ │ │ │ + ldr r2, [pc, #1792] @ 138148 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 137624 │ │ │ │ - ldr r3, [pc, #1540] @ 137f54 │ │ │ │ - ldr r0, [pc, #1616] @ 137fa4 │ │ │ │ + b 137734 │ │ │ │ + ldr r3, [pc, #1692] @ 1380fc │ │ │ │ + ldr r0, [pc, #1768] @ 13814c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #1604] @ 137fa8 │ │ │ │ + ldr r1, [pc, #1756] @ 138150 │ │ │ │ stm sp, {r0, r5} │ │ │ │ - ldr r0, [pc, #1600] @ 137fac │ │ │ │ - ldr r2, [pc, #1600] @ 137fb0 │ │ │ │ + ldr r0, [pc, #1752] @ 138154 │ │ │ │ + ldr r2, [pc, #1752] @ 138158 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 137624 │ │ │ │ - ldr r3, [pc, #1552] @ 137f94 │ │ │ │ + b 137734 │ │ │ │ + ldr r3, [pc, #1704] @ 13813c │ │ │ │ ldr r6, [r7, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ - beq 1375f4 │ │ │ │ + beq 137704 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1375f4 │ │ │ │ + beq 137704 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bne 1375f4 │ │ │ │ + bne 137704 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1375f4 │ │ │ │ + b 137704 │ │ │ │ cmp r5, r6 │ │ │ │ - beq 137998 │ │ │ │ + beq 137aa8 │ │ │ │ ldr r3, [r5] │ │ │ │ mov r0, r5 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ - bl 136c0c │ │ │ │ + bl 136ca0 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 137a00 │ │ │ │ + beq 137b10 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 137e90 │ │ │ │ + beq 137f24 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 137e5c │ │ │ │ + beq 137ef0 │ │ │ │ ldr r1, [fp, #2892] @ 0xb4c │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd9c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 137a38 │ │ │ │ + beq 137b48 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 137e84 │ │ │ │ + beq 137f18 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 137d88 │ │ │ │ - ldr r3, [pc, #1388] @ 137fb4 │ │ │ │ + beq 137f5c │ │ │ │ + ldr r3, [pc, #1540] @ 13815c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 137ce0 │ │ │ │ - ldr r3, [pc, #1372] @ 137fb8 │ │ │ │ + bne 137e84 │ │ │ │ + ldr r3, [pc, #1524] @ 138160 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ sub r8, r4, r8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ clz r8, r8 │ │ │ │ lsr r8, r8, #5 │ │ │ │ - beq 137a84 │ │ │ │ + beq 137b94 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 137db4 │ │ │ │ + beq 137edc │ │ │ │ cmp r8, #0 │ │ │ │ - beq 137ab4 │ │ │ │ + beq 137bc4 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1375c4 │ │ │ │ + beq 1376d4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - bne 1375c4 │ │ │ │ + bne 1376d4 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1375c4 │ │ │ │ + b 1376d4 │ │ │ │ ldr r4, [r5, #16] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 137ec0 │ │ │ │ + beq 138020 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 137ae4 │ │ │ │ + beq 137bf4 │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r3, #-1073741824 @ 0xc0000000 │ │ │ │ streq r3, [r4] │ │ │ │ - beq 137ae4 │ │ │ │ + beq 137bf4 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 137d34 │ │ │ │ + beq 137f30 │ │ │ │ + cmp r4, r6 │ │ │ │ + beq 137f84 │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 137c18 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r4] │ │ │ │ cmp r4, r6 │ │ │ │ - beq 137dc8 │ │ │ │ + beq 137fac │ │ │ │ mov r0, r4 │ │ │ │ - bl 129a5c │ │ │ │ - subs r8, r0, #0 │ │ │ │ - beq 137dfc │ │ │ │ + bl 129a88 │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + mov r8, r0 │ │ │ │ + beq 137c40 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r4] │ │ │ │ + beq 137fe4 │ │ │ │ + cmp r8, #0 │ │ │ │ + beq 137e50 │ │ │ │ + mov r0, r8 │ │ │ │ bl 50138 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 137b20 │ │ │ │ + beq 137c70 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 137df0 │ │ │ │ + beq 137ff0 │ │ │ │ cmp r4, #0 │ │ │ │ - blt 137c84 │ │ │ │ + blt 137e28 │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ cmp r4, #0 │ │ │ │ - beq 137dc8 │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - cmp r0, r6 │ │ │ │ - beq 137c44 │ │ │ │ - bl 129a5c │ │ │ │ - subs r6, r0, #0 │ │ │ │ - beq 137cac │ │ │ │ - ldr r2, [pc, #1128] @ 137fbc │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - ldr r4, [r7, r2] │ │ │ │ - ldr r2, [r4] │ │ │ │ - cmp r2, r3 │ │ │ │ - beq 137b70 │ │ │ │ - ldr r2, [r9] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 137e24 │ │ │ │ + beq 137f84 │ │ │ │ + ldr r4, [r5, #16] │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 138068 │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + addne r3, r3, #1 │ │ │ │ + strne r3, [r4] │ │ │ │ + cmp r4, r6 │ │ │ │ + beq 137ddc │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 137b8c │ │ │ │ + beq 137cc4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 137cd4 │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - ldr r2, [r4] │ │ │ │ - cmp r2, r3 │ │ │ │ - beq 137ba8 │ │ │ │ - ldr r2, [r9] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 137c04 │ │ │ │ - ldr r4, [r6, #12] │ │ │ │ - ands r5, r4, #1 │ │ │ │ - bne 137be4 │ │ │ │ - ldr r3, [r6] │ │ │ │ + beq 137e78 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 129a88 │ │ │ │ + ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 137bd8 │ │ │ │ + mov r5, r0 │ │ │ │ + beq 137cec │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - str r3, [r6] │ │ │ │ - beq 137c38 │ │ │ │ + str r3, [r4] │ │ │ │ + beq 137e1c │ │ │ │ cmp r5, #0 │ │ │ │ - bne 137bf8 │ │ │ │ + beq 137d80 │ │ │ │ + ldr r3, [pc, #1128] @ 138164 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + cmp r3, r2 │ │ │ │ + beq 137d18 │ │ │ │ + ldr r3, [r9] │ │ │ │ + cmp r3, r2 │ │ │ │ + bne 137da8 │ │ │ │ + ldr r4, [r5, #12] │ │ │ │ + ands r6, r4, #1 │ │ │ │ + bne 137d54 │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + beq 137d48 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 137d74 │ │ │ │ + cmp r6, #0 │ │ │ │ + bne 137d68 │ │ │ │ subs r0, r4, #36 @ 0x24 │ │ │ │ movne r0, #1 │ │ │ │ - b 1375c8 │ │ │ │ + b 1376d8 │ │ │ │ mov r0, r4 │ │ │ │ bl a4704 │ │ │ │ - ldr r3, [r6] │ │ │ │ + ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 137bc0 │ │ │ │ + bne 137d30 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ - b 1375f4 │ │ │ │ - ldr r3, [pc, #840] @ 137f54 │ │ │ │ - ldr r0, [pc, #944] @ 137fc0 │ │ │ │ + b 137704 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 137d40 │ │ │ │ + ldr r3, [pc, #884] @ 1380fc │ │ │ │ + ldr r1, [pc, #988] @ 138168 │ │ │ │ + ldr r3, [r7, r3] │ │ │ │ + ldr r0, [pc, #984] @ 13816c │ │ │ │ + ldr r2, [pc, #984] @ 138170 │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl b6f00 │ │ │ │ + b 137734 │ │ │ │ + ldr r3, [pc, #844] @ 1380fc │ │ │ │ + ldr r0, [pc, #960] @ 138174 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #932] @ 137fc4 │ │ │ │ - stm sp, {r0, r6} │ │ │ │ - ldr r0, [pc, #928] @ 137fc8 │ │ │ │ - ldr r2, [pc, #928] @ 137fcc │ │ │ │ + ldr r1, [pc, #948] @ 138178 │ │ │ │ + stm sp, {r0, r5} │ │ │ │ + ldr r0, [pc, #944] @ 13817c │ │ │ │ + ldr r2, [pc, #928] @ 138170 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 137624 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 137bd0 │ │ │ │ - ldr r3, [pc, #776] @ 137f54 │ │ │ │ - ldr r0, [pc, #896] @ 137fd0 │ │ │ │ + b 137734 │ │ │ │ + ldr r3, [pc, #792] @ 1380fc │ │ │ │ + ldr r0, [pc, #920] @ 138180 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #888] @ 137fd4 │ │ │ │ - str r6, [sp, #4] │ │ │ │ + ldr r1, [pc, #912] @ 138184 │ │ │ │ + str r4, [sp, #4] │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #876] @ 137fd8 │ │ │ │ - ldr r2, [pc, #860] @ 137fcc │ │ │ │ + ldr r0, [pc, #900] @ 138188 │ │ │ │ + ldr r2, [pc, #872] @ 138170 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 137624 │ │ │ │ - ldr r3, [pc, #712] @ 137f54 │ │ │ │ - ldr r1, [pc, #844] @ 137fdc │ │ │ │ + b 137734 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 137cec │ │ │ │ + ldr r3, [pc, #716] @ 1380fc │ │ │ │ + ldr r1, [pc, #856] @ 13818c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #840] @ 137fe0 │ │ │ │ - ldr r2, [pc, #840] @ 137fe4 │ │ │ │ + ldr r0, [pc, #852] @ 138190 │ │ │ │ + ldr r2, [pc, #852] @ 138194 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 137c78 │ │ │ │ - ldr r3, [pc, #672] @ 137f54 │ │ │ │ - ldr r1, [pc, #816] @ 137fe8 │ │ │ │ + b 137e10 │ │ │ │ + ldr r3, [pc, #676] @ 1380fc │ │ │ │ + ldr r1, [pc, #828] @ 138198 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #812] @ 137fec │ │ │ │ - ldr r2, [pc, #776] @ 137fcc │ │ │ │ + ldr r0, [pc, #824] @ 13819c │ │ │ │ + ldr r2, [pc, #812] @ 138194 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 137c78 │ │ │ │ + b 137e10 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 137b8c │ │ │ │ - ldr r0, [pc, #776] @ 137ff0 │ │ │ │ + b 137cc4 │ │ │ │ + ldr r0, [pc, #788] @ 1381a0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 137d0c │ │ │ │ + beq 137eb0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 137db0 │ │ │ │ - ldr r3, [pc, #576] @ 137f54 │ │ │ │ - ldr r1, [pc, #732] @ 137ff4 │ │ │ │ + beq 137ed8 │ │ │ │ + ldr r3, [pc, #580] @ 1380fc │ │ │ │ + ldr r1, [pc, #744] @ 1381a4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #728] @ 137ff8 │ │ │ │ - ldr r2, [pc, #728] @ 137ffc │ │ │ │ + ldr r0, [pc, #740] @ 1381a8 │ │ │ │ + ldr r2, [pc, #740] @ 1381ac │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 137c78 │ │ │ │ + b 137e10 │ │ │ │ + mov r8, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - cmp r4, r6 │ │ │ │ - beq 137dc8 │ │ │ │ - ldr r4, [r5, #16] │ │ │ │ - cmp r4, r6 │ │ │ │ - bne 137aec │ │ │ │ - ldr r3, [pc, #508] @ 137f54 │ │ │ │ - ldr r0, [pc, #676] @ 138000 │ │ │ │ + cmp r8, #2 │ │ │ │ + bne 137b94 │ │ │ │ + b 137eb0 │ │ │ │ + ldr r3, [pc, #516] @ 1380fc │ │ │ │ + ldr r1, [pc, #692] @ 1381b0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - ldr r1, [pc, #664] @ 138004 │ │ │ │ + ldr r0, [pc, #688] @ 1381b4 │ │ │ │ + ldr r2, [pc, #676] @ 1381ac │ │ │ │ ldr r3, [r3] │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r0, [pc, #656] @ 138008 │ │ │ │ - ldr r2, [pc, #616] @ 137fe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl d8818 │ │ │ │ - b 137c78 │ │ │ │ - ldr r3, [pc, #452] @ 137f54 │ │ │ │ - ldr r1, [pc, #632] @ 13800c │ │ │ │ + bl b6f00 │ │ │ │ + b 137e10 │ │ │ │ + mov r0, r8 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 137b48 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + b 137b10 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ + cmp r4, r6 │ │ │ │ + beq 137f84 │ │ │ │ + ldr r4, [r5, #16] │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 138044 │ │ │ │ + ldr r3, [r4] │ │ │ │ + cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ + bne 137c08 │ │ │ │ + b 137c10 │ │ │ │ + ldr r3, [pc, #408] @ 1380fc │ │ │ │ + ldr r1, [pc, #592] @ 1381b8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #628] @ 138010 │ │ │ │ - ldr r2, [pc, #604] @ 137ffc │ │ │ │ + ldr r0, [pc, #588] @ 1381bc │ │ │ │ + ldr r2, [pc, #568] @ 1381ac │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 137c78 │ │ │ │ - mov r8, #2 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - cmp r8, #2 │ │ │ │ - bne 137a84 │ │ │ │ - b 137d0c │ │ │ │ + b 137e10 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1375f4 │ │ │ │ + beq 137704 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - bne 1375f4 │ │ │ │ + bne 137704 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1375f4 │ │ │ │ - mov r0, r8 │ │ │ │ - bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 137b20 │ │ │ │ - ldr r3, [pc, #336] @ 137f54 │ │ │ │ - ldr r1, [pc, #524] @ 138014 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #520] @ 138018 │ │ │ │ - ldr r2, [pc, #464] @ 137fe4 │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ - b 137c78 │ │ │ │ - ldr r3, [pc, #296] @ 137f54 │ │ │ │ - ldr r0, [pc, #492] @ 13801c │ │ │ │ + b 137704 │ │ │ │ + ldr r3, [pc, #328] @ 1380fc │ │ │ │ + ldr r0, [pc, #520] @ 1381c0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - ldr r1, [pc, #480] @ 138020 │ │ │ │ + str r4, [sp, #4] │ │ │ │ + ldr r1, [pc, #508] @ 1381c4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #472] @ 138024 │ │ │ │ - ldr r2, [pc, #380] @ 137fcc │ │ │ │ + ldr r0, [pc, #500] @ 1381c8 │ │ │ │ + ldr r2, [pc, #444] @ 138194 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 137c78 │ │ │ │ - ldr r3, [pc, #240] @ 137f54 │ │ │ │ - ldr r1, [pc, #448] @ 138028 │ │ │ │ - ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #444] @ 13802c │ │ │ │ - ldr r2, [pc, #392] @ 137ffc │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl b6f00 │ │ │ │ - b 137c78 │ │ │ │ - mov r0, r8 │ │ │ │ + b 137e10 │ │ │ │ + mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 137a38 │ │ │ │ - mov r0, r5 │ │ │ │ + b 137c40 │ │ │ │ + mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 137a00 │ │ │ │ - ldr r3, [pc, #396] @ 138030 │ │ │ │ - ldr r1, [pc, #396] @ 138034 │ │ │ │ - ldr r0, [pc, #396] @ 138038 │ │ │ │ + b 137c70 │ │ │ │ + ldr r3, [pc, #456] @ 1381cc │ │ │ │ + ldr r1, [pc, #456] @ 1381d0 │ │ │ │ + ldr r0, [pc, #456] @ 1381d4 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #452] @ 1381d8 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r3, r3, #344 @ 0x158 │ │ │ │ + bl 504a4 <__assert_fail@plt> │ │ │ │ + ldr r3, [pc, #436] @ 1381dc │ │ │ │ + ldr r1, [pc, #436] @ 1381e0 │ │ │ │ + ldr r0, [pc, #436] @ 1381e4 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #432] @ 1381e8 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r3, r3, #344 @ 0x158 │ │ │ │ + bl 504a4 <__assert_fail@plt> │ │ │ │ + ldr r3, [pc, #416] @ 1381ec │ │ │ │ + ldr r1, [pc, #416] @ 1381f0 │ │ │ │ + ldr r0, [pc, #416] @ 1381f4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #392] @ 13803c │ │ │ │ + ldr r2, [pc, #412] @ 1381f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #344 @ 0x158 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #376] @ 138040 │ │ │ │ - ldr r1, [pc, #376] @ 138044 │ │ │ │ - ldr r0, [pc, #376] @ 138048 │ │ │ │ + ldr r3, [pc, #396] @ 1381fc │ │ │ │ + ldr r1, [pc, #396] @ 138200 │ │ │ │ + ldr r0, [pc, #396] @ 138204 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #372] @ 13804c │ │ │ │ + ldr r2, [pc, #392] @ 138208 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #344 @ 0x158 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #356] @ 138050 │ │ │ │ - ldr r1, [pc, #356] @ 138054 │ │ │ │ - ldr r0, [pc, #356] @ 138058 │ │ │ │ + ldr r3, [pc, #376] @ 13820c │ │ │ │ + ldr r1, [pc, #376] @ 138210 │ │ │ │ + ldr r0, [pc, #376] @ 138214 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #352] @ 13805c │ │ │ │ + ldr r2, [pc, #372] @ 138218 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #344 @ 0x158 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #336] @ 138060 │ │ │ │ - ldr r1, [pc, #336] @ 138064 │ │ │ │ - ldr r0, [pc, #336] @ 138068 │ │ │ │ + ldr r3, [pc, #356] @ 13821c │ │ │ │ + ldr r1, [pc, #356] @ 138220 │ │ │ │ + ldr r0, [pc, #356] @ 138224 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #332] @ 13806c │ │ │ │ + ldr r2, [pc, #352] @ 138228 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #344 @ 0x158 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #316] @ 138070 │ │ │ │ - ldr r1, [pc, #316] @ 138074 │ │ │ │ - ldr r0, [pc, #316] @ 138078 │ │ │ │ + ldr r3, [pc, #336] @ 13822c │ │ │ │ + ldr r1, [pc, #336] @ 138230 │ │ │ │ + ldr r0, [pc, #336] @ 138234 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #312] @ 13807c │ │ │ │ + ldr r2, [pc, #332] @ 138238 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #344 @ 0x158 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r8, r0, ip, lsr sl │ │ │ │ + eorseq r8, r0, ip, lsr #18 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eoreq lr, sp, r4, lsr #24 │ │ │ │ - strdeq r6, [ip], -r8 @ │ │ │ │ + eoreq pc, sp, ip, asr #32 │ │ │ │ + eoreq r6, ip, r0, lsr #30 │ │ │ │ andeq r0, r0, r1, ror #8 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ - eoreq lr, sp, ip, ror #20 │ │ │ │ - eoreq r6, ip, r0, asr #18 │ │ │ │ + mlaeq sp, r4, lr, lr │ │ │ │ + eoreq r6, ip, r8, ror #26 │ │ │ │ andeq r0, r0, r6, ror #8 │ │ │ │ - eoreq lr, sp, r4, asr #20 │ │ │ │ - eoreq r6, ip, r8, lsl r9 │ │ │ │ + eoreq lr, sp, ip, ror #28 │ │ │ │ + eoreq r6, ip, r0, asr #26 │ │ │ │ andeq r0, r0, r4, ror #8 │ │ │ │ - eoreq r4, ip, r4, lsr #17 │ │ │ │ - eoreq lr, sp, r4, lsl #20 │ │ │ │ - ldrdeq r6, [ip], -r8 @ │ │ │ │ + eoreq r4, ip, ip, asr #25 │ │ │ │ + eoreq lr, sp, ip, lsr #28 │ │ │ │ + eoreq r6, ip, r0, lsl #26 │ │ │ │ andeq r0, r0, r9, ror #8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eoreq lr, sp, r4, lsl #18 │ │ │ │ - ldrdeq r6, [ip], -r8 @ │ │ │ │ + eoreq lr, sp, ip, lsr #26 │ │ │ │ + eoreq r6, ip, r0, lsl #24 │ │ │ │ andeq r0, r0, sl, ror #8 │ │ │ │ - eoreq r4, ip, r0, ror r7 │ │ │ │ - ldrdeq lr, [sp], -r0 @ │ │ │ │ - eoreq r6, ip, r4, lsr #15 │ │ │ │ + mlaeq ip, r8, fp, r4 │ │ │ │ + strdeq lr, [sp], -r8 @ │ │ │ │ + eoreq r6, ip, ip, asr #23 │ │ │ │ andeq r0, r0, pc, ror #8 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x002c44b4 │ │ │ │ - eoreq lr, sp, r4, lsl r6 │ │ │ │ - eoreq r6, ip, r8, ror #9 │ │ │ │ + ldrdeq lr, [sp], -ip @ │ │ │ │ + @ instruction: 0x002c68b0 │ │ │ │ andeq r0, r0, r9, ror r4 │ │ │ │ - eoreq r6, ip, ip, ror r5 │ │ │ │ - ldrdeq lr, [sp], -r0 @ │ │ │ │ - eoreq r6, ip, r4, lsr #9 │ │ │ │ - eoreq lr, sp, r0, lsr #11 │ │ │ │ - eoreq r6, ip, r4, ror r4 │ │ │ │ + mlaeq ip, r0, r4, r8 │ │ │ │ + eoreq lr, sp, r8, lsr #19 │ │ │ │ + eoreq r6, ip, ip, ror r8 │ │ │ │ + eoreq r6, ip, ip, lsl r9 │ │ │ │ + eoreq lr, sp, r0, ror r9 │ │ │ │ + eoreq r6, ip, r4, asr #16 │ │ │ │ + eoreq lr, sp, r4, lsr r9 │ │ │ │ + eoreq r6, ip, r8, lsl #16 │ │ │ │ andeq r0, r0, r8, ror r4 │ │ │ │ - eoreq lr, sp, r8, ror r5 │ │ │ │ - eoreq r6, ip, ip, asr #8 │ │ │ │ - mlaeq ip, ip, sl, r3 │ │ │ │ - eoreq lr, sp, r8, lsl r5 │ │ │ │ - eoreq r6, ip, ip, ror #7 │ │ │ │ + eoreq lr, sp, ip, lsl #18 │ │ │ │ + eoreq r6, ip, r0, ror #15 │ │ │ │ + eoreq r3, ip, r0, lsr lr │ │ │ │ + eoreq lr, sp, ip, lsr #17 │ │ │ │ + eoreq r6, ip, r0, lsl #15 │ │ │ │ andeq r0, r0, r3, ror r4 │ │ │ │ - eoreq r6, ip, r0, ror r4 │ │ │ │ - eoreq lr, sp, r4, asr #9 │ │ │ │ - mlaeq ip, r8, r3, r6 │ │ │ │ - mlaeq sp, ip, r4, lr │ │ │ │ - eoreq r6, ip, r0, ror r3 │ │ │ │ - eoreq lr, sp, r8, lsr #8 │ │ │ │ - strdeq r6, [ip], -ip @ │ │ │ │ - ldrdeq r7, [ip], -ip @ │ │ │ │ - strdeq lr, [sp], -r0 @ │ │ │ │ - eoreq r6, ip, r4, asr #5 │ │ │ │ - eoreq lr, sp, r8, asr #7 │ │ │ │ - mlaeq ip, ip, r2, r6 │ │ │ │ - eoreq fp, lr, r0, asr #5 │ │ │ │ - eoreq sp, fp, r4, asr #7 │ │ │ │ - eoreq r7, ip, r0, ror #27 │ │ │ │ - @ instruction: 0x0001e7bb │ │ │ │ - mlaeq lr, ip, r2, fp │ │ │ │ - eoreq sp, fp, r0, lsr #7 │ │ │ │ - strdeq sl, [ip], -r4 @ │ │ │ │ - andeq lr, r1, fp, lsr r8 │ │ │ │ - eoreq fp, lr, r8, ror r2 │ │ │ │ - eoreq sp, fp, ip, ror r3 │ │ │ │ - strdeq sp, [fp], -r4 @ │ │ │ │ - muleq r1, sl, r7 │ │ │ │ - eoreq fp, lr, r4, asr r2 │ │ │ │ - eoreq sp, fp, r8, asr r3 │ │ │ │ - eoreq sl, ip, r0, lsr #1 │ │ │ │ - strdeq lr, [r1], -r6 │ │ │ │ - eoreq fp, lr, r0, lsr r2 │ │ │ │ - eoreq sp, fp, r4, lsr r3 │ │ │ │ - eoreq r8, ip, ip, lsr #7 │ │ │ │ - andeq lr, r1, lr, ror #15 │ │ │ │ + eoreq lr, sp, ip, ror #16 │ │ │ │ + eoreq r6, ip, r0, asr #14 │ │ │ │ + eoreq lr, sp, r0, lsl #16 │ │ │ │ + ldrdeq r6, [ip], -r4 @ │ │ │ │ + eoreq r6, ip, ip, asr #14 │ │ │ │ + eoreq lr, sp, r0, lsr #15 │ │ │ │ + eoreq r6, ip, r4, ror r6 │ │ │ │ + mlaeq lr, r8, r6, fp │ │ │ │ + mlaeq fp, ip, r7, sp │ │ │ │ + eoreq sp, fp, r4, lsl r8 │ │ │ │ + andeq lr, r1, r7, lsl #15 │ │ │ │ + eoreq fp, lr, r4, ror r6 │ │ │ │ + eoreq sp, fp, r8, ror r7 │ │ │ │ + eoreq sl, ip, ip, asr #9 │ │ │ │ + andeq lr, r1, r8, lsr #16 │ │ │ │ + eoreq fp, lr, r0, asr r6 │ │ │ │ + eoreq sp, fp, r4, asr r7 │ │ │ │ + eoreq r8, ip, r0, asr lr │ │ │ │ + andeq lr, r1, r4, lsr r8 │ │ │ │ + eoreq fp, lr, ip, lsr #12 │ │ │ │ + eoreq sp, fp, r0, lsr r7 │ │ │ │ + mlaeq ip, r0, r4, sl │ │ │ │ + andeq lr, r1, r2, asr r8 │ │ │ │ + eoreq fp, lr, r8, lsl #12 │ │ │ │ + eoreq sp, fp, ip, lsl #14 │ │ │ │ + eoreq r8, ip, r8, lsr #2 │ │ │ │ + andeq lr, r1, r8, lsr #15 │ │ │ │ + eoreq fp, lr, r4, ror #11 │ │ │ │ + eoreq sp, fp, r8, ror #13 │ │ │ │ + eoreq sl, ip, r0, lsr r4 │ │ │ │ + andeq lr, r1, r3, ror #15 │ │ │ │ + eoreq fp, lr, r0, asr #11 │ │ │ │ + eoreq sp, fp, r4, asr #13 │ │ │ │ + eoreq r8, ip, ip, lsr r7 │ │ │ │ + ldrdeq lr, [r1], -fp │ │ │ │ │ │ │ │ -00138080 : │ │ │ │ +0013823c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr ip, [pc, #372] @ 13820c │ │ │ │ + ldr ip, [pc, #372] @ 1383c8 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #2880 @ 0xb40 │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ add ip, sp, #20 │ │ │ │ str ip, [sp, #4] │ │ │ │ - ldr lr, [pc, #332] @ 138210 │ │ │ │ + ldr lr, [pc, #332] @ 1383cc │ │ │ │ add ip, sp, #16 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #324] @ 138214 │ │ │ │ + ldr ip, [pc, #324] @ 1383d0 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #316] @ 138218 │ │ │ │ + ldr r4, [pc, #316] @ 1383d4 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ bl a31b0 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1381dc │ │ │ │ + beq 138398 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ ldr r3, [ip, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #33554432 @ 0x2000000 │ │ │ │ - beq 1381a8 │ │ │ │ - ldr r3, [pc, #268] @ 13821c │ │ │ │ + beq 138364 │ │ │ │ + ldr r3, [pc, #268] @ 1383d8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 1381e4 │ │ │ │ - ldr r3, [pc, #244] @ 138220 │ │ │ │ + bne 1383a0 │ │ │ │ + ldr r3, [pc, #244] @ 1383dc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [r2, #4] │ │ │ │ cmp r0, r3 │ │ │ │ - bne 1381f4 │ │ │ │ + bne 1383b0 │ │ │ │ mov r0, ip │ │ │ │ - bl 13759c │ │ │ │ + bl 1376ac │ │ │ │ cmp r0, #2 │ │ │ │ - beq 1381dc │ │ │ │ + beq 138398 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 13819c │ │ │ │ - ldr r3, [pc, #196] @ 138224 │ │ │ │ + bne 138358 │ │ │ │ + ldr r3, [pc, #196] @ 1383e0 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #176] @ 138228 │ │ │ │ - ldr r3, [pc, #152] @ 138214 │ │ │ │ + ldr r2, [pc, #176] @ 1383e4 │ │ │ │ + ldr r3, [pc, #152] @ 1383d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 138208 │ │ │ │ + bne 1383c4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #136] @ 13822c │ │ │ │ + ldr r3, [pc, #136] @ 1383e8 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ - b 138160 │ │ │ │ - ldr r0, [pc, #128] @ 138230 │ │ │ │ + b 13831c │ │ │ │ + ldr r0, [pc, #128] @ 1383ec │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #116] @ 138234 │ │ │ │ - ldr r1, [pc, #116] @ 138238 │ │ │ │ + ldr r3, [pc, #116] @ 1383f0 │ │ │ │ + ldr r1, [pc, #116] @ 1383f4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #112] @ 13823c │ │ │ │ - ldr r2, [pc, #112] @ 138240 │ │ │ │ + ldr r0, [pc, #112] @ 1383f8 │ │ │ │ + ldr r2, [pc, #112] @ 1383fc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 138170 │ │ │ │ - ldr r0, [pc, #88] @ 138244 │ │ │ │ + b 13832c │ │ │ │ + ldr r0, [pc, #88] @ 138400 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - b 1381b8 │ │ │ │ - ldr r0, [pc, #76] @ 138248 │ │ │ │ + b 138374 │ │ │ │ + ldr r0, [pc, #76] @ 138404 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - b 1381b8 │ │ │ │ + b 138374 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq ip, r1, r0, ror sl │ │ │ │ - eorseq r7, r0, ip, lsr #30 │ │ │ │ + @ instruction: 0x0031c8b4 │ │ │ │ + eorseq r7, r0, r0, ror sp │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r7, r0, r0, lsl pc │ │ │ │ + eorseq r7, r0, r4, asr sp │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ - eorseq r7, r0, r0, lsl #29 │ │ │ │ + eorseq r7, r0, r4, asr #25 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq r0, ip, r4, ror #30 │ │ │ │ + eoreq r1, ip, r0, ror #5 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eoreq lr, sp, ip, rrx │ │ │ │ - eoreq r5, ip, r0, asr #30 │ │ │ │ + eoreq lr, sp, r8, ror #7 │ │ │ │ + @ instruction: 0x002c62bc │ │ │ │ andeq r0, r0, fp, asr r4 │ │ │ │ - mlaeq ip, ip, sl, r3 │ │ │ │ - eoreq r3, ip, r8, asr #29 │ │ │ │ + eoreq r3, ip, r8, lsl lr │ │ │ │ + eoreq r4, ip, r4, asr #4 │ │ │ │ │ │ │ │ -0013824c : │ │ │ │ +00138408 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r1, #0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ bl a760c │ │ │ │ - ldr r4, [pc, #4068] @ 139258 │ │ │ │ + ldr r4, [pc, #4068] @ 139414 │ │ │ │ add r4, pc, r4 │ │ │ │ subs ip, r0, #0 │ │ │ │ - beq 138798 │ │ │ │ - ldr r3, [pc, #4056] @ 13925c │ │ │ │ + beq 138954 │ │ │ │ + ldr r3, [pc, #4056] @ 139418 │ │ │ │ ldr r6, [r4, r3] │ │ │ │ ldr r3, [ip, #4] │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 1387c8 │ │ │ │ + bne 138984 │ │ │ │ ldr r3, [ip, #12] │ │ │ │ cmp r3, #6 │ │ │ │ - beq 1382c0 │ │ │ │ - ldr r3, [pc, #4024] @ 139260 │ │ │ │ + beq 13847c │ │ │ │ + ldr r3, [pc, #4024] @ 13941c │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r3, [pc, #3996] @ 139264 │ │ │ │ + ldr r3, [pc, #3996] @ 139420 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 1388d4 │ │ │ │ + beq 138a90 │ │ │ │ ldr r8, [r3, #228] @ 0xe4 │ │ │ │ cmp r8, #1 │ │ │ │ - beq 138914 │ │ │ │ + beq 138ad0 │ │ │ │ tst r8, #1 │ │ │ │ - bne 138950 │ │ │ │ + bne 138b0c │ │ │ │ ldr sl, [r3, #116] @ 0x74 │ │ │ │ cmp sl, #1 │ │ │ │ - beq 1389b0 │ │ │ │ + beq 138b6c │ │ │ │ tst sl, #1 │ │ │ │ - bne 1389f8 │ │ │ │ + bne 138bb4 │ │ │ │ ldr fp, [r3, #360] @ 0x168 │ │ │ │ cmp fp, #1 │ │ │ │ - beq 138a60 │ │ │ │ + beq 138c1c │ │ │ │ tst fp, #1 │ │ │ │ - bne 138ab0 │ │ │ │ + bne 138c6c │ │ │ │ mov r0, #3 │ │ │ │ bl 4fb5c │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 138abc │ │ │ │ + beq 138c78 │ │ │ │ mov r0, r8 │ │ │ │ bl aaa68 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, sl │ │ │ │ bl aaa68 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ @@ -239956,3143 +240067,3143 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r8, [r3, #4] │ │ │ │ str r9, [r3] │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r0, r5 │ │ │ │ bl a7518 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 138afc │ │ │ │ + beq 138cb8 │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r3, [r8, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 138b2c │ │ │ │ + bne 138ce8 │ │ │ │ bl e4334 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 13839c │ │ │ │ + beq 138558 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1388c8 │ │ │ │ + beq 138a84 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 138b70 │ │ │ │ + beq 138d2c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ bl 4fe74 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 1383d8 │ │ │ │ + beq 138594 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - bne 1383d8 │ │ │ │ + bne 138594 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r8, #0 │ │ │ │ - blt 138b98 │ │ │ │ + blt 138d54 │ │ │ │ ands r1, r8, #255 @ 0xff │ │ │ │ - beq 1387fc │ │ │ │ + beq 1389b8 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 138404 │ │ │ │ + beq 1385c0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 138b64 │ │ │ │ + beq 138d20 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl a760c │ │ │ │ subs ip, r0, #0 │ │ │ │ - beq 138c0c │ │ │ │ + beq 138dc8 │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r3, [ip, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 138c34 │ │ │ │ - bl 12ac14 │ │ │ │ + bne 138df0 │ │ │ │ + bl 12ac40 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 138cbc │ │ │ │ + beq 138e78 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl a760c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 138ce4 │ │ │ │ + beq 138ea0 │ │ │ │ ldr r1, [r6] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 138d34 │ │ │ │ - bl 129a5c │ │ │ │ + bne 138ef0 │ │ │ │ + bl 129a88 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 138d6c │ │ │ │ + beq 138f28 │ │ │ │ mov r0, r7 │ │ │ │ bl 50138 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 138e5c │ │ │ │ + blt 139018 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ - bne 13867c │ │ │ │ + bne 138838 │ │ │ │ mov r0, r8 │ │ │ │ bl 50138 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 138f24 │ │ │ │ + blt 1390e0 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ - bne 13867c │ │ │ │ + bne 138838 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl a7518 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 138fe4 │ │ │ │ + beq 1391a0 │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r3, [sl, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 138fb0 │ │ │ │ + bne 13916c │ │ │ │ bl e4334 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 1384e4 │ │ │ │ + beq 1386a0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 138f74 │ │ │ │ + beq 139130 │ │ │ │ cmp fp, #0 │ │ │ │ - beq 1390ec │ │ │ │ + beq 1392a8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 139094 │ │ │ │ + beq 139250 │ │ │ │ ldr r9, [r3, #52] @ 0x34 │ │ │ │ cmp r9, #1 │ │ │ │ - beq 13903c │ │ │ │ + beq 1391f8 │ │ │ │ tst r9, #1 │ │ │ │ - bne 139114 │ │ │ │ + bne 1392d0 │ │ │ │ mov r0, r9 │ │ │ │ bl aaa68 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd9c │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 13854c │ │ │ │ + beq 138708 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 138f8c │ │ │ │ + beq 139148 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 139554 │ │ │ │ + beq 139710 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 138570 │ │ │ │ + beq 13872c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 138f98 │ │ │ │ + beq 139154 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 139120 │ │ │ │ - ldr r3, [pc, #3304] @ 139268 │ │ │ │ + beq 1392dc │ │ │ │ + ldr r3, [pc, #3304] @ 139424 │ │ │ │ ldr r2, [r9, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 139148 │ │ │ │ + bne 139304 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1385a8 │ │ │ │ + beq 138764 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 138fa4 │ │ │ │ - ldr r3, [pc, #3260] @ 13926c │ │ │ │ + beq 139160 │ │ │ │ + ldr r3, [pc, #3260] @ 139428 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ cmp r9, r3 │ │ │ │ - bne 13867c │ │ │ │ + bne 138838 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1385d4 │ │ │ │ + beq 138790 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 13919c │ │ │ │ + beq 139358 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1385f0 │ │ │ │ + beq 1387ac │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1391fc │ │ │ │ + beq 1393b8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl a760c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1394a0 │ │ │ │ + beq 13965c │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 139220 │ │ │ │ + bne 1393dc │ │ │ │ ldr r5, [r0, #16] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 13959c │ │ │ │ + beq 139758 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ - ldr r3, [pc, #3112] @ 139260 │ │ │ │ + ldr r3, [pc, #3112] @ 13941c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ cmp r5, r3 │ │ │ │ - beq 1391a8 │ │ │ │ + beq 139364 │ │ │ │ mov r0, r5 │ │ │ │ - bl 12ac14 │ │ │ │ + bl 12ac40 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 139524 │ │ │ │ + beq 1396e0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 129a5c │ │ │ │ + bl 129a88 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 1394ec │ │ │ │ + beq 1396a8 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13867c │ │ │ │ + beq 138838 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 1394c8 │ │ │ │ + beq 139684 │ │ │ │ mov r0, r7 │ │ │ │ bl 50138 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 138ebc │ │ │ │ + blt 139078 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ - beq 138be4 │ │ │ │ - ldr r2, [pc, #3024] @ 139270 │ │ │ │ + beq 138da0 │ │ │ │ + ldr r2, [pc, #3024] @ 13942c │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 1386bc │ │ │ │ + beq 138878 │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 138df4 │ │ │ │ + bne 138fb0 │ │ │ │ ldr r5, [r7, #12] │ │ │ │ tst r5, #1 │ │ │ │ - bne 138c68 │ │ │ │ + bne 138e24 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1386e4 │ │ │ │ + beq 1388a0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 138ee4 │ │ │ │ + beq 1390a0 │ │ │ │ cmp r5, #24 │ │ │ │ - bne 138c94 │ │ │ │ + bne 138e50 │ │ │ │ mov r0, r8 │ │ │ │ bl 50138 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 138f4c │ │ │ │ + blt 139108 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ - beq 138dcc │ │ │ │ - ldr r3, [pc, #2912] @ 139270 │ │ │ │ + beq 138f88 │ │ │ │ + ldr r3, [pc, #2912] @ 13942c │ │ │ │ ldr r2, [r8, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 13872c │ │ │ │ + beq 1388e8 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 138ef0 │ │ │ │ + bne 1390ac │ │ │ │ ldr r5, [r8, #12] │ │ │ │ tst r5, #1 │ │ │ │ - bne 13900c │ │ │ │ + bne 1391c8 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 138754 │ │ │ │ + beq 138910 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 138f80 │ │ │ │ + beq 13913c │ │ │ │ cmp r5, #24 │ │ │ │ - bne 1382a0 │ │ │ │ - ldr r3, [pc, #2832] @ 139274 │ │ │ │ + bne 13845c │ │ │ │ + ldr r3, [pc, #2832] @ 139430 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldr r0, [r3, #2920] @ 0xb68 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1382a8 │ │ │ │ - ldr r3, [pc, #2812] @ 139278 │ │ │ │ - ldr r1, [pc, #2812] @ 13927c │ │ │ │ - ldr r0, [pc, #2812] @ 139280 │ │ │ │ + bne 138464 │ │ │ │ + ldr r3, [pc, #2812] @ 139434 │ │ │ │ + ldr r1, [pc, #2812] @ 139438 │ │ │ │ + ldr r0, [pc, #2812] @ 13943c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #2808] @ 139284 │ │ │ │ + ldr r2, [pc, #2808] @ 139440 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #384 @ 0x180 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #3264] @ 139460 │ │ │ │ - ldr r1, [pc, #2788] @ 139288 │ │ │ │ + ldr r3, [pc, #3264] @ 13961c │ │ │ │ + ldr r1, [pc, #2788] @ 139444 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #2784] @ 13928c │ │ │ │ - ldr r2, [pc, #2784] @ 139290 │ │ │ │ + ldr r0, [pc, #2784] @ 139448 │ │ │ │ + ldr r2, [pc, #2784] @ 13944c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r3, [pc, #3216] @ 139460 │ │ │ │ - ldr r0, [pc, #2752] @ 139294 │ │ │ │ + ldr r3, [pc, #3216] @ 13961c │ │ │ │ + ldr r0, [pc, #2752] @ 139450 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #2740] @ 139298 │ │ │ │ + ldr r1, [pc, #2740] @ 139454 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r0, [pc, #2736] @ 13929c │ │ │ │ - ldr r2, [pc, #2720] @ 139290 │ │ │ │ + ldr r0, [pc, #2736] @ 139458 │ │ │ │ + ldr r2, [pc, #2720] @ 13944c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 1387bc │ │ │ │ + b 138978 │ │ │ │ mov r0, r5 │ │ │ │ bl a760c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 138d0c │ │ │ │ + beq 138ec8 │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 138d94 │ │ │ │ + bne 138f50 │ │ │ │ ldr r8, [r0, #16] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 139578 │ │ │ │ + beq 139734 │ │ │ │ ldr r3, [r8] │ │ │ │ mov r0, r8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ bl e4334 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 138860 │ │ │ │ + beq 138a1c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 138bc0 │ │ │ │ + beq 138d7c │ │ │ │ cmp sl, #0 │ │ │ │ - beq 138e34 │ │ │ │ + beq 138ff0 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ bl 4fe74 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 138894 │ │ │ │ + beq 138a50 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 138bd8 │ │ │ │ + beq 138d94 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1388b0 │ │ │ │ + beq 138a6c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 138bcc │ │ │ │ + beq 138d88 │ │ │ │ cmp r8, #0 │ │ │ │ - blt 138e94 │ │ │ │ + blt 139050 │ │ │ │ and r8, r8, #255 @ 0xff │ │ │ │ cmp r8, #0 │ │ │ │ - bne 138404 │ │ │ │ - b 1382a0 │ │ │ │ + bne 1385c0 │ │ │ │ + b 13845c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13839c │ │ │ │ - ldr r3, [pc, #2500] @ 1392a0 │ │ │ │ - ldr r1, [pc, #2500] @ 1392a4 │ │ │ │ + b 138558 │ │ │ │ + ldr r3, [pc, #2500] @ 13945c │ │ │ │ + ldr r1, [pc, #2500] @ 139460 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #2924] @ 139460 │ │ │ │ - ldr r1, [pc, #2480] @ 1392a8 │ │ │ │ + ldr r3, [pc, #2924] @ 13961c │ │ │ │ + ldr r1, [pc, #2480] @ 139464 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #2476] @ 1392ac │ │ │ │ - ldr r2, [pc, #2476] @ 1392b0 │ │ │ │ + ldr r0, [pc, #2476] @ 139468 │ │ │ │ + ldr r2, [pc, #2476] @ 13946c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1387bc │ │ │ │ - ldr r3, [pc, #2884] @ 139460 │ │ │ │ - ldr r0, [pc, #2448] @ 1392b0 │ │ │ │ + b 138978 │ │ │ │ + ldr r3, [pc, #2884] @ 13961c │ │ │ │ + ldr r0, [pc, #2448] @ 13946c │ │ │ │ ldr r2, [r4, r3] │ │ │ │ - ldr r1, [pc, #2444] @ 1392b4 │ │ │ │ + ldr r1, [pc, #2444] @ 139470 │ │ │ │ ldr ip, [r2] │ │ │ │ - ldr r3, [pc, #2440] @ 1392b8 │ │ │ │ + ldr r3, [pc, #2440] @ 139474 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r2, [pc, #2436] @ 1392bc │ │ │ │ - ldr r0, [pc, #2436] @ 1392c0 │ │ │ │ + ldr r2, [pc, #2436] @ 139478 │ │ │ │ + ldr r0, [pc, #2436] @ 13947c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ - b 1387bc │ │ │ │ + b 138978 │ │ │ │ mov r0, r8 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 1382ec │ │ │ │ + bne 1384a8 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #2344] @ 1392a0 │ │ │ │ - ldr r1, [pc, #2376] @ 1392c4 │ │ │ │ + ldr r3, [pc, #2344] @ 13945c │ │ │ │ + ldr r1, [pc, #2376] @ 139480 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #2768] @ 139460 │ │ │ │ - ldr r1, [pc, #2356] @ 1392c8 │ │ │ │ + ldr r3, [pc, #2768] @ 13961c │ │ │ │ + ldr r1, [pc, #2356] @ 139484 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #2352] @ 1392cc │ │ │ │ - ldr r2, [pc, #2352] @ 1392d0 │ │ │ │ + ldr r0, [pc, #2352] @ 139488 │ │ │ │ + ldr r2, [pc, #2352] @ 13948c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1387bc │ │ │ │ - ldr r3, [pc, #2728] @ 139460 │ │ │ │ - ldr r1, [pc, #2324] @ 1392d0 │ │ │ │ + b 138978 │ │ │ │ + ldr r3, [pc, #2728] @ 13961c │ │ │ │ + ldr r1, [pc, #2324] @ 13948c │ │ │ │ ldr r2, [r4, r3] │ │ │ │ - ldr r3, [pc, #2320] @ 1392d4 │ │ │ │ + ldr r3, [pc, #2320] @ 139490 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #2308] @ 1392d8 │ │ │ │ - ldr r1, [pc, #2308] @ 1392dc │ │ │ │ - ldr r0, [pc, #2308] @ 1392e0 │ │ │ │ + ldr r2, [pc, #2308] @ 139494 │ │ │ │ + ldr r1, [pc, #2308] @ 139498 │ │ │ │ + ldr r0, [pc, #2308] @ 13949c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ - b 1387bc │ │ │ │ + b 138978 │ │ │ │ mov r0, sl │ │ │ │ bl a4704 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 138300 │ │ │ │ + bne 1384bc │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ mov r0, sl │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #2168] @ 1392a0 │ │ │ │ - ldr r1, [pc, #2232] @ 1392e4 │ │ │ │ + ldr r3, [pc, #2168] @ 13945c │ │ │ │ + ldr r1, [pc, #2232] @ 1394a0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #2592] @ 139460 │ │ │ │ - ldr r1, [pc, #2212] @ 1392e8 │ │ │ │ + ldr r3, [pc, #2592] @ 13961c │ │ │ │ + ldr r1, [pc, #2212] @ 1394a4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #2208] @ 1392ec │ │ │ │ - ldr r2, [pc, #2208] @ 1392f0 │ │ │ │ + ldr r0, [pc, #2208] @ 1394a8 │ │ │ │ + ldr r2, [pc, #2208] @ 1394ac │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1387bc │ │ │ │ - ldr r3, [pc, #2552] @ 139460 │ │ │ │ - ldr r2, [pc, #2180] @ 1392f0 │ │ │ │ + b 138978 │ │ │ │ + ldr r3, [pc, #2552] @ 13961c │ │ │ │ + ldr r2, [pc, #2180] @ 1394ac │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #2164] @ 1392f4 │ │ │ │ - ldr r2, [pc, #2164] @ 1392f8 │ │ │ │ - ldr r1, [pc, #2164] @ 1392fc │ │ │ │ - ldr r0, [pc, #2164] @ 139300 │ │ │ │ + ldr r3, [pc, #2164] @ 1394b0 │ │ │ │ + ldr r2, [pc, #2164] @ 1394b4 │ │ │ │ + ldr r1, [pc, #2164] @ 1394b8 │ │ │ │ + ldr r0, [pc, #2164] @ 1394bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ mov r0, sl │ │ │ │ bl a4764 │ │ │ │ - b 1387bc │ │ │ │ + b 138978 │ │ │ │ mov r0, fp │ │ │ │ bl a4704 │ │ │ │ - b 138314 │ │ │ │ - ldr r3, [pc, #2460] @ 139460 │ │ │ │ - ldr r1, [pc, #2108] @ 139304 │ │ │ │ + b 1384d0 │ │ │ │ + ldr r3, [pc, #2460] @ 13961c │ │ │ │ + ldr r1, [pc, #2108] @ 1394c0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #2104] @ 139308 │ │ │ │ - ldr r2, [pc, #2104] @ 13930c │ │ │ │ + ldr r0, [pc, #2104] @ 1394c4 │ │ │ │ + ldr r2, [pc, #2104] @ 1394c8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ mov r0, sl │ │ │ │ bl a4764 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ - b 1387bc │ │ │ │ - ldr r3, [pc, #2396] @ 139460 │ │ │ │ - ldr r1, [pc, #2056] @ 139310 │ │ │ │ + b 138978 │ │ │ │ + ldr r3, [pc, #2396] @ 13961c │ │ │ │ + ldr r1, [pc, #2056] @ 1394cc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #2052] @ 139314 │ │ │ │ - ldr r2, [pc, #2052] @ 139318 │ │ │ │ + ldr r0, [pc, #2052] @ 1394d0 │ │ │ │ + ldr r2, [pc, #2052] @ 1394d4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 1387bc │ │ │ │ - ldr r3, [pc, #2348] @ 139460 │ │ │ │ - ldr r0, [pc, #2020] @ 13931c │ │ │ │ + b 138978 │ │ │ │ + ldr r3, [pc, #2348] @ 13961c │ │ │ │ + ldr r0, [pc, #2020] @ 1394d8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - ldr r1, [pc, #2008] @ 139320 │ │ │ │ + ldr r1, [pc, #2008] @ 1394dc │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #2000] @ 139324 │ │ │ │ - ldr r2, [pc, #1984] @ 139318 │ │ │ │ + ldr r0, [pc, #2000] @ 1394e0 │ │ │ │ + ldr r2, [pc, #1984] @ 1394d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 138b20 │ │ │ │ + b 138cdc │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 138404 │ │ │ │ - ldr r3, [pc, #2280] @ 139460 │ │ │ │ - ldr r1, [pc, #1964] @ 139328 │ │ │ │ + b 1385c0 │ │ │ │ + ldr r3, [pc, #2280] @ 13961c │ │ │ │ + ldr r1, [pc, #1964] @ 1394e4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1960] @ 13932c │ │ │ │ - ldr r2, [pc, #1936] @ 139318 │ │ │ │ + ldr r0, [pc, #1960] @ 1394e8 │ │ │ │ + ldr r2, [pc, #1936] @ 1394d4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 138b20 │ │ │ │ - ldr r3, [pc, #2240] @ 139460 │ │ │ │ - ldr r1, [pc, #1932] @ 139330 │ │ │ │ + b 138cdc │ │ │ │ + ldr r3, [pc, #2240] @ 13961c │ │ │ │ + ldr r1, [pc, #1932] @ 1394ec │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1928] @ 139334 │ │ │ │ - ldr r2, [pc, #1896] @ 139318 │ │ │ │ + ldr r0, [pc, #1928] @ 1394f0 │ │ │ │ + ldr r2, [pc, #1896] @ 1394d4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 138b20 │ │ │ │ + b 138cdc │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 138860 │ │ │ │ + b 138a1c │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1388b0 │ │ │ │ + b 138a6c │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 138894 │ │ │ │ + b 138a50 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1386ec │ │ │ │ + beq 1388a8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - bne 1386ec │ │ │ │ + bne 1388a8 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1386ec │ │ │ │ - ldr r3, [pc, #2124] @ 139460 │ │ │ │ - ldr r1, [pc, #1824] @ 139338 │ │ │ │ + b 1388a8 │ │ │ │ + ldr r3, [pc, #2124] @ 13961c │ │ │ │ + ldr r1, [pc, #1824] @ 1394f4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1820] @ 13933c │ │ │ │ - ldr r2, [pc, #1820] @ 139340 │ │ │ │ + ldr r0, [pc, #1820] @ 1394f8 │ │ │ │ + ldr r2, [pc, #1820] @ 1394fc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1387bc │ │ │ │ - ldr r3, [pc, #2084] @ 139460 │ │ │ │ - ldr r0, [pc, #1796] @ 139344 │ │ │ │ + b 138978 │ │ │ │ + ldr r3, [pc, #2084] @ 13961c │ │ │ │ + ldr r0, [pc, #1796] @ 139500 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #1784] @ 139348 │ │ │ │ + ldr r1, [pc, #1784] @ 139504 │ │ │ │ stm sp, {r0, ip} │ │ │ │ - ldr r0, [pc, #1780] @ 13934c │ │ │ │ - ldr r2, [pc, #1764] @ 139340 │ │ │ │ + ldr r0, [pc, #1780] @ 139508 │ │ │ │ + ldr r2, [pc, #1764] @ 1394fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 1387bc │ │ │ │ + b 138978 │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 138c8c │ │ │ │ + beq 138e48 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 139208 │ │ │ │ + beq 1393c4 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1382a0 │ │ │ │ + beq 13845c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - bne 1382a0 │ │ │ │ + bne 13845c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1382a0 │ │ │ │ - ldr r3, [pc, #1948] @ 139460 │ │ │ │ - ldr r1, [pc, #1672] @ 139350 │ │ │ │ + b 13845c │ │ │ │ + ldr r3, [pc, #1948] @ 13961c │ │ │ │ + ldr r1, [pc, #1672] @ 13950c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1668] @ 139354 │ │ │ │ - ldr r2, [pc, #1644] @ 139340 │ │ │ │ + ldr r0, [pc, #1668] @ 139510 │ │ │ │ + ldr r2, [pc, #1644] @ 1394fc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1387bc │ │ │ │ - ldr r3, [pc, #1908] @ 139460 │ │ │ │ - ldr r1, [pc, #1640] @ 139358 │ │ │ │ + b 138978 │ │ │ │ + ldr r3, [pc, #1908] @ 13961c │ │ │ │ + ldr r1, [pc, #1640] @ 139514 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1636] @ 13935c │ │ │ │ - ldr r2, [pc, #1636] @ 139360 │ │ │ │ + ldr r0, [pc, #1636] @ 139518 │ │ │ │ + ldr r2, [pc, #1636] @ 13951c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 138b20 │ │ │ │ - ldr r3, [pc, #1868] @ 139460 │ │ │ │ - ldr r1, [pc, #1612] @ 139364 │ │ │ │ + b 138cdc │ │ │ │ + ldr r3, [pc, #1868] @ 13961c │ │ │ │ + ldr r1, [pc, #1612] @ 139520 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1608] @ 139368 │ │ │ │ - ldr r2, [pc, #1608] @ 13936c │ │ │ │ + ldr r0, [pc, #1608] @ 139524 │ │ │ │ + ldr r2, [pc, #1608] @ 139528 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 138b20 │ │ │ │ - ldr r2, [pc, #1828] @ 139460 │ │ │ │ - ldr r0, [pc, #1584] @ 139370 │ │ │ │ + b 138cdc │ │ │ │ + ldr r2, [pc, #1828] @ 13961c │ │ │ │ + ldr r0, [pc, #1584] @ 13952c │ │ │ │ ldr r2, [r4, r2] │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r1, [pc, #1572] @ 139374 │ │ │ │ + ldr r1, [pc, #1572] @ 139530 │ │ │ │ ldr r3, [r2] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #1564] @ 139378 │ │ │ │ - ldr r2, [pc, #1536] @ 139360 │ │ │ │ + ldr r0, [pc, #1564] @ 139534 │ │ │ │ + ldr r2, [pc, #1536] @ 13951c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 138b20 │ │ │ │ - ldr r3, [pc, #1772] @ 139460 │ │ │ │ - ldr r1, [pc, #1540] @ 13937c │ │ │ │ + b 138cdc │ │ │ │ + ldr r3, [pc, #1772] @ 13961c │ │ │ │ + ldr r1, [pc, #1540] @ 139538 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1536] @ 139380 │ │ │ │ - ldr r2, [pc, #1500] @ 139360 │ │ │ │ + ldr r0, [pc, #1536] @ 13953c │ │ │ │ + ldr r2, [pc, #1500] @ 13951c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 138b20 │ │ │ │ - ldr r3, [pc, #1732] @ 139460 │ │ │ │ - ldr ip, [pc, #1508] @ 139384 │ │ │ │ + b 138cdc │ │ │ │ + ldr r3, [pc, #1732] @ 13961c │ │ │ │ + ldr ip, [pc, #1508] @ 139540 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r1, [pc, #1504] @ 139388 │ │ │ │ + ldr r1, [pc, #1504] @ 139544 │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r0, [pc, #1500] @ 13938c │ │ │ │ + ldr r0, [pc, #1500] @ 139548 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #1456] @ 13936c │ │ │ │ + ldr r2, [pc, #1456] @ 139528 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ - b 138b20 │ │ │ │ + b 138cdc │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13875c │ │ │ │ + beq 138918 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - bne 13875c │ │ │ │ + bne 138918 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13875c │ │ │ │ - ldr r3, [pc, #1636] @ 139460 │ │ │ │ - ldr r0, [pc, #1424] @ 139390 │ │ │ │ + b 138918 │ │ │ │ + ldr r3, [pc, #1636] @ 13961c │ │ │ │ + ldr r0, [pc, #1424] @ 13954c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #1416] @ 139394 │ │ │ │ + ldr r1, [pc, #1416] @ 139550 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #1404] @ 139398 │ │ │ │ - ldr r2, [pc, #1404] @ 13939c │ │ │ │ + ldr r0, [pc, #1404] @ 139554 │ │ │ │ + ldr r2, [pc, #1404] @ 139558 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 1387bc │ │ │ │ - ldr r3, [pc, #1572] @ 139460 │ │ │ │ - ldr r1, [pc, #1376] @ 1393a0 │ │ │ │ + b 138978 │ │ │ │ + ldr r3, [pc, #1572] @ 13961c │ │ │ │ + ldr r1, [pc, #1376] @ 13955c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1372] @ 1393a4 │ │ │ │ - ldr r2, [pc, #1312] @ 13936c │ │ │ │ + ldr r0, [pc, #1372] @ 139560 │ │ │ │ + ldr r2, [pc, #1312] @ 139528 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 138b20 │ │ │ │ - ldr r3, [pc, #1532] @ 139460 │ │ │ │ - ldr r1, [pc, #1344] @ 1393a8 │ │ │ │ + b 138cdc │ │ │ │ + ldr r3, [pc, #1532] @ 13961c │ │ │ │ + ldr r1, [pc, #1344] @ 139564 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1340] @ 1393ac │ │ │ │ - ldr r2, [pc, #1228] @ 139340 │ │ │ │ + ldr r0, [pc, #1340] @ 139568 │ │ │ │ + ldr r2, [pc, #1228] @ 1394fc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 1387bc │ │ │ │ - ldr r3, [pc, #1476] @ 139460 │ │ │ │ - ldr r1, [pc, #1296] @ 1393b0 │ │ │ │ + b 138978 │ │ │ │ + ldr r3, [pc, #1476] @ 13961c │ │ │ │ + ldr r1, [pc, #1296] @ 13956c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1292] @ 1393b4 │ │ │ │ - ldr r2, [pc, #1216] @ 13936c │ │ │ │ + ldr r0, [pc, #1292] @ 139570 │ │ │ │ + ldr r2, [pc, #1216] @ 139528 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1387bc │ │ │ │ - ldr r3, [pc, #1436] @ 139460 │ │ │ │ - ldr r1, [pc, #1264] @ 1393b8 │ │ │ │ + b 138978 │ │ │ │ + ldr r3, [pc, #1436] @ 13961c │ │ │ │ + ldr r1, [pc, #1264] @ 139574 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1260] @ 1393bc │ │ │ │ - ldr r2, [pc, #1132] @ 139340 │ │ │ │ + ldr r0, [pc, #1260] @ 139578 │ │ │ │ + ldr r2, [pc, #1132] @ 1394fc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 138e80 │ │ │ │ + b 13903c │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1386e4 │ │ │ │ - ldr r3, [pc, #1384] @ 139460 │ │ │ │ - ldr r0, [pc, #1220] @ 1393c0 │ │ │ │ + b 1388a0 │ │ │ │ + ldr r3, [pc, #1384] @ 13961c │ │ │ │ + ldr r0, [pc, #1220] @ 13957c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #1208] @ 1393c4 │ │ │ │ + ldr r1, [pc, #1208] @ 139580 │ │ │ │ stm sp, {r0, r8} │ │ │ │ - ldr r0, [pc, #1204] @ 1393c8 │ │ │ │ - ldr r2, [pc, #1204] @ 1393cc │ │ │ │ + ldr r0, [pc, #1204] @ 139584 │ │ │ │ + ldr r2, [pc, #1204] @ 139588 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 1387bc │ │ │ │ - ldr r3, [pc, #1332] @ 139460 │ │ │ │ - ldr r1, [pc, #1184] @ 1393d0 │ │ │ │ + b 138978 │ │ │ │ + ldr r3, [pc, #1332] @ 13961c │ │ │ │ + ldr r1, [pc, #1184] @ 13958c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1180] @ 1393d4 │ │ │ │ - ldr r2, [pc, #1060] @ 139360 │ │ │ │ + ldr r0, [pc, #1180] @ 139590 │ │ │ │ + ldr r2, [pc, #1060] @ 13951c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 138e80 │ │ │ │ - ldr r3, [pc, #1292] @ 139460 │ │ │ │ - ldr r1, [pc, #1152] @ 1393d8 │ │ │ │ + b 13903c │ │ │ │ + ldr r3, [pc, #1292] @ 13961c │ │ │ │ + ldr r1, [pc, #1152] @ 139594 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1148] @ 1393dc │ │ │ │ - ldr r2, [pc, #1020] @ 139360 │ │ │ │ + ldr r0, [pc, #1148] @ 139598 │ │ │ │ + ldr r2, [pc, #1020] @ 13951c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 138e28 │ │ │ │ + b 138fe4 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1384e4 │ │ │ │ + b 1386a0 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 138754 │ │ │ │ + b 138910 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13854c │ │ │ │ + b 138708 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 138570 │ │ │ │ + b 13872c │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1385a8 │ │ │ │ - ldr r3, [pc, #1192] @ 139460 │ │ │ │ - ldr r2, [pc, #1060] @ 1393e0 │ │ │ │ + b 138764 │ │ │ │ + ldr r3, [pc, #1192] @ 13961c │ │ │ │ + ldr r2, [pc, #1060] @ 13959c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r1, [pc, #1056] @ 1393e4 │ │ │ │ - ldr r0, [pc, #1056] @ 1393e8 │ │ │ │ + ldr r1, [pc, #1056] @ 1395a0 │ │ │ │ + ldr r0, [pc, #1056] @ 1395a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, sl} │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #1036] @ 1393ec │ │ │ │ + ldr r2, [pc, #1036] @ 1395a8 │ │ │ │ bl d8818 │ │ │ │ - b 138e80 │ │ │ │ - ldr r3, [pc, #1140] @ 139460 │ │ │ │ - ldr r1, [pc, #1024] @ 1393f0 │ │ │ │ + b 13903c │ │ │ │ + ldr r3, [pc, #1140] @ 13961c │ │ │ │ + ldr r1, [pc, #1024] @ 1395ac │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1020] @ 1393f4 │ │ │ │ - ldr r2, [pc, #1008] @ 1393ec │ │ │ │ + ldr r0, [pc, #1020] @ 1395b0 │ │ │ │ + ldr r2, [pc, #1008] @ 1395a8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 138e80 │ │ │ │ + b 13903c │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 139030 │ │ │ │ + beq 1391ec │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1394e0 │ │ │ │ + beq 13969c │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - b 1382a0 │ │ │ │ - ldr r3, [pc, #1052] @ 139460 │ │ │ │ - ldr r1, [pc, #944] @ 1393f8 │ │ │ │ + b 13845c │ │ │ │ + ldr r3, [pc, #1052] @ 13961c │ │ │ │ + ldr r1, [pc, #944] @ 1395b4 │ │ │ │ ldr r2, [r4, r3] │ │ │ │ - ldr r3, [pc, #924] @ 1393ec │ │ │ │ + ldr r3, [pc, #924] @ 1395a8 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r2, [pc, #924] @ 1393fc │ │ │ │ - ldr r3, [pc, #924] @ 139400 │ │ │ │ - ldr r0, [pc, #924] @ 139404 │ │ │ │ + ldr r2, [pc, #924] @ 1395b8 │ │ │ │ + ldr r3, [pc, #924] @ 1395bc │ │ │ │ + ldr r0, [pc, #924] @ 1395c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ - b 1387bc │ │ │ │ + b 138978 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #492] @ 1392a0 │ │ │ │ - ldr r1, [pc, #848] @ 139408 │ │ │ │ + ldr r3, [pc, #492] @ 13945c │ │ │ │ + ldr r1, [pc, #848] @ 1395c4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #916] @ 139460 │ │ │ │ - ldr r1, [pc, #828] @ 13940c │ │ │ │ + ldr r3, [pc, #916] @ 13961c │ │ │ │ + ldr r1, [pc, #828] @ 1395c8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #824] @ 139410 │ │ │ │ - ldr r2, [pc, #784] @ 1393ec │ │ │ │ + ldr r0, [pc, #824] @ 1395cc │ │ │ │ + ldr r2, [pc, #784] @ 1395a8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1387bc │ │ │ │ - ldr r3, [pc, #876] @ 139460 │ │ │ │ - ldr r1, [pc, #796] @ 139414 │ │ │ │ + b 138978 │ │ │ │ + ldr r3, [pc, #876] @ 13961c │ │ │ │ + ldr r1, [pc, #796] @ 1395d0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #792] @ 139418 │ │ │ │ - ldr r2, [pc, #744] @ 1393ec │ │ │ │ + ldr r0, [pc, #792] @ 1395d4 │ │ │ │ + ldr r2, [pc, #744] @ 1395a8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 138e80 │ │ │ │ + b 13903c │ │ │ │ mov r0, r9 │ │ │ │ bl a4704 │ │ │ │ - b 138510 │ │ │ │ - ldr r3, [pc, #824] @ 139460 │ │ │ │ - ldr r1, [pc, #752] @ 13941c │ │ │ │ + b 1386cc │ │ │ │ + ldr r3, [pc, #824] @ 13961c │ │ │ │ + ldr r1, [pc, #752] @ 1395d8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #748] @ 139420 │ │ │ │ - ldr r2, [pc, #692] @ 1393ec │ │ │ │ + ldr r0, [pc, #748] @ 1395dc │ │ │ │ + ldr r2, [pc, #692] @ 1395a8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 138e80 │ │ │ │ - ldr r0, [pc, #724] @ 139424 │ │ │ │ + b 13903c │ │ │ │ + ldr r0, [pc, #724] @ 1395e0 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 139174 │ │ │ │ + beq 139330 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 139214 │ │ │ │ - ldr r3, [pc, #740] @ 139460 │ │ │ │ - ldr r1, [pc, #680] @ 139428 │ │ │ │ + beq 1393d0 │ │ │ │ + ldr r3, [pc, #740] @ 13961c │ │ │ │ + ldr r1, [pc, #680] @ 1395e4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #676] @ 13942c │ │ │ │ - ldr r2, [pc, #608] @ 1393ec │ │ │ │ + ldr r0, [pc, #676] @ 1395e8 │ │ │ │ + ldr r2, [pc, #608] @ 1395a8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 138e80 │ │ │ │ + b 13903c │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1385d4 │ │ │ │ + b 138790 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1391c4 │ │ │ │ + beq 139380 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 1394d4 │ │ │ │ - ldr r3, [pc, #612] @ 139430 │ │ │ │ + beq 139690 │ │ │ │ + ldr r3, [pc, #612] @ 1395ec │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fea4 │ │ │ │ - ldr r3, [pc, #644] @ 139460 │ │ │ │ - ldr r1, [pc, #596] @ 139434 │ │ │ │ + ldr r3, [pc, #644] @ 13961c │ │ │ │ + ldr r1, [pc, #596] @ 1395f0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #592] @ 139438 │ │ │ │ + ldr r0, [pc, #592] @ 1395f4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #1296 @ 0x510 │ │ │ │ bl b6f00 │ │ │ │ - b 1387bc │ │ │ │ + b 138978 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1385f0 │ │ │ │ + b 1387ac │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 138c8c │ │ │ │ + b 138e48 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 139174 │ │ │ │ - ldr r3, [pc, #568] @ 139460 │ │ │ │ - ldr ip, [pc, #528] @ 13943c │ │ │ │ + b 139330 │ │ │ │ + ldr r3, [pc, #568] @ 13961c │ │ │ │ + ldr ip, [pc, #528] @ 1395f8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r1, [pc, #524] @ 139440 │ │ │ │ + ldr r1, [pc, #524] @ 1395fc │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r0, [pc, #516] @ 139444 │ │ │ │ + ldr r0, [pc, #516] @ 139600 │ │ │ │ add ip, pc, ip │ │ │ │ - ldr r2, [pc, #520] @ 139450 │ │ │ │ + ldr r2, [pc, #520] @ 13960c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ - b 1387bc │ │ │ │ - eorseq r7, r0, r8, lsl #27 │ │ │ │ + b 138978 │ │ │ │ + eorseq r7, r0, ip, asr #23 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ muleq r0, r4, r8 │ │ │ │ - eoreq sl, lr, r8, ror #19 │ │ │ │ - eoreq ip, fp, ip, ror #21 │ │ │ │ - mlaeq ip, r4, fp, r7 │ │ │ │ - andeq ip, r3, r8, lsr r9 │ │ │ │ - eoreq r9, ip, r8, lsr #16 │ │ │ │ - @ instruction: 0x002c67b0 │ │ │ │ + eoreq sl, lr, r4, ror #26 │ │ │ │ + eoreq ip, fp, r8, ror #28 │ │ │ │ + eoreq r7, ip, r0, lsl pc │ │ │ │ + andeq ip, r3, r1, asr #18 │ │ │ │ + @ instruction: 0x002c9bb0 │ │ │ │ + eoreq r6, ip, ip, lsr #22 │ │ │ │ strdeq r0, [r0], -r9 │ │ │ │ - strdeq r3, [ip], -r0 @ │ │ │ │ - eoreq r9, ip, ip, ror #15 │ │ │ │ - eoreq r6, ip, r4, ror r7 │ │ │ │ + eoreq r3, ip, ip, ror #24 │ │ │ │ + eoreq r9, ip, r4, ror fp │ │ │ │ + strdeq r6, [ip], -r0 @ │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - ldrdeq r7, [ip], -r0 @ │ │ │ │ - ldrdeq r9, [ip], -r4 @ │ │ │ │ - eoreq r6, ip, ip, asr r6 │ │ │ │ + eoreq r7, ip, ip, asr #26 │ │ │ │ + eoreq r9, ip, ip, asr sl │ │ │ │ + ldrdeq r6, [ip], -r8 @ │ │ │ │ strdeq r0, [r0], -sp │ │ │ │ - mlaeq ip, r8, r6, r9 │ │ │ │ - @ instruction: 0x002c96bc │ │ │ │ - strdeq r8, [sp], -r4 @ │ │ │ │ - eoreq r6, ip, r0, lsr #12 │ │ │ │ - eoreq r7, ip, r4, lsr r9 │ │ │ │ - eoreq r9, ip, r8, lsr r6 │ │ │ │ - eoreq r6, ip, r0, asr #11 │ │ │ │ + eoreq r9, ip, r0, lsr #20 │ │ │ │ + eoreq r9, ip, r4, asr #20 │ │ │ │ + eoreq r8, sp, r0, ror fp │ │ │ │ + mlaeq ip, ip, r9, r6 │ │ │ │ + @ instruction: 0x002c7cb0 │ │ │ │ + eoreq r9, ip, r0, asr #19 │ │ │ │ + eoreq r6, ip, ip, lsr r9 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - eoreq sp, sp, r4, asr #21 │ │ │ │ - eoreq r8, sp, r4, asr r7 │ │ │ │ - strdeq r9, [ip], -r8 @ │ │ │ │ - eoreq r6, ip, r0, lsl #11 │ │ │ │ - eoreq r7, ip, r4, lsl #17 │ │ │ │ - eoreq r9, ip, r8, lsl #11 │ │ │ │ - eoreq r6, ip, r0, lsl r5 │ │ │ │ + eoreq sp, sp, r0, asr #28 │ │ │ │ + ldrdeq r8, [sp], -r0 @ │ │ │ │ + eoreq r9, ip, r0, lsl #19 │ │ │ │ + strdeq r6, [ip], -ip @ │ │ │ │ + eoreq r7, ip, r0, lsl #24 │ │ │ │ + eoreq r9, ip, r0, lsl r9 │ │ │ │ + eoreq r6, ip, ip, lsl #17 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - @ instruction: 0x002c78b0 │ │ │ │ - eoreq r8, sp, r4, lsr #13 │ │ │ │ - eoreq r9, ip, r8, asr #10 │ │ │ │ - ldrdeq r6, [ip], -r0 @ │ │ │ │ - eoreq r9, ip, r4, lsl #10 │ │ │ │ - eoreq r6, ip, ip, lsl #9 │ │ │ │ + eoreq r7, ip, ip, lsr #24 │ │ │ │ + eoreq r8, sp, r0, lsr #20 │ │ │ │ + ldrdeq r9, [ip], -r0 @ │ │ │ │ + eoreq r6, ip, ip, asr #16 │ │ │ │ + eoreq r9, ip, ip, lsl #17 │ │ │ │ + eoreq r6, ip, r8, lsl #16 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - eoreq r9, ip, r4, asr #9 │ │ │ │ - eoreq r6, ip, ip, asr #8 │ │ │ │ + eoreq r9, ip, ip, asr #16 │ │ │ │ + eoreq r6, ip, r8, asr #15 │ │ │ │ andeq r0, r0, r3, lsl #10 │ │ │ │ - eoreq r3, ip, ip, lsl #11 │ │ │ │ - eoreq r9, ip, r4, lsl #9 │ │ │ │ - eoreq r6, ip, ip, lsl #8 │ │ │ │ - eoreq r9, ip, r0, asr r4 │ │ │ │ - ldrdeq r6, [ip], -r8 @ │ │ │ │ - eoreq r9, ip, r8, lsr #8 │ │ │ │ - @ instruction: 0x002c63b0 │ │ │ │ - @ instruction: 0x002c93b4 │ │ │ │ - eoreq r6, ip, ip, lsr r3 │ │ │ │ + eoreq r3, ip, r8, lsl #18 │ │ │ │ + eoreq r9, ip, ip, lsl #16 │ │ │ │ + eoreq r6, ip, r8, lsl #15 │ │ │ │ + ldrdeq r9, [ip], -r8 @ │ │ │ │ + eoreq r6, ip, r4, asr r7 │ │ │ │ + @ instruction: 0x002c97b0 │ │ │ │ + eoreq r6, ip, ip, lsr #14 │ │ │ │ + eoreq r9, ip, ip, lsr r7 │ │ │ │ + @ instruction: 0x002c66b8 │ │ │ │ andeq r0, r0, r7, lsl #10 │ │ │ │ - eoreq r3, ip, r4, lsl #9 │ │ │ │ - eoreq r9, ip, r0, lsl #7 │ │ │ │ - eoreq r6, ip, r8, lsl #6 │ │ │ │ - eoreq r9, ip, r4, lsl #6 │ │ │ │ - eoreq r6, ip, ip, lsl #5 │ │ │ │ - ldrdeq r9, [ip], -ip @ │ │ │ │ - eoreq r6, ip, r4, ror #4 │ │ │ │ + eoreq r3, ip, r0, lsl #16 │ │ │ │ + eoreq r9, ip, r8, lsl #14 │ │ │ │ + eoreq r6, ip, r4, lsl #13 │ │ │ │ + eoreq r9, ip, ip, lsl #13 │ │ │ │ + eoreq r6, ip, r8, lsl #12 │ │ │ │ + eoreq r9, ip, r4, ror #12 │ │ │ │ + eoreq r6, ip, r0, ror #11 │ │ │ │ andeq r0, r0, r8, lsl #10 │ │ │ │ - @ instruction: 0x002c92b4 │ │ │ │ - eoreq r6, ip, ip, lsr r2 │ │ │ │ + eoreq r9, ip, ip, lsr r6 │ │ │ │ + @ instruction: 0x002c65b8 │ │ │ │ andeq r0, r0, r4, lsl #10 │ │ │ │ - eoreq r3, ip, r4, lsl #7 │ │ │ │ - eoreq r9, ip, ip, ror r2 │ │ │ │ - eoreq r6, ip, r4, lsl #4 │ │ │ │ - eoreq r9, ip, r4, asr r2 │ │ │ │ - ldrdeq r6, [ip], -ip @ │ │ │ │ - eoreq r3, ip, r8, lsl r3 │ │ │ │ - eoreq r9, ip, r0, lsr #4 │ │ │ │ - eoreq r6, ip, r8, lsr #3 │ │ │ │ - eoreq r6, ip, ip, lsl #30 │ │ │ │ - @ instruction: 0x002c91bc │ │ │ │ - eoreq r6, ip, r4, asr #2 │ │ │ │ + eoreq r3, ip, r0, lsl #14 │ │ │ │ + eoreq r9, ip, r4, lsl #12 │ │ │ │ + eoreq r6, ip, r0, lsl #11 │ │ │ │ + ldrdeq r9, [ip], -ip @ │ │ │ │ + eoreq r6, ip, r8, asr r5 │ │ │ │ + mlaeq ip, r4, r6, r3 │ │ │ │ + eoreq r9, ip, r8, lsr #11 │ │ │ │ + eoreq r6, ip, r4, lsr #10 │ │ │ │ + eoreq r7, ip, r8, lsl #5 │ │ │ │ + eoreq r9, ip, r4, asr #10 │ │ │ │ + eoreq r6, ip, r0, asr #9 │ │ │ │ andeq r0, r0, r3, lsl r5 │ │ │ │ - eoreq r9, ip, ip, lsl #3 │ │ │ │ - eoreq r6, ip, r4, lsl r1 │ │ │ │ - eoreq r9, ip, r4, ror #2 │ │ │ │ - eoreq r6, ip, ip, ror #1 │ │ │ │ - eoreq r9, ip, ip, lsr #2 │ │ │ │ - strheq r6, [ip], -r4 @ │ │ │ │ - eoreq r9, ip, r4, lsl #2 │ │ │ │ - eoreq r6, ip, ip, lsl #1 │ │ │ │ - eoreq r6, ip, r0, lsl lr │ │ │ │ - eoreq r9, ip, r4, asr #1 │ │ │ │ - eoreq r6, ip, ip, asr #32 │ │ │ │ + eoreq r9, ip, r4, lsl r5 │ │ │ │ + mlaeq ip, r0, r4, r6 │ │ │ │ + eoreq r9, ip, ip, ror #9 │ │ │ │ + eoreq r6, ip, r8, ror #8 │ │ │ │ + @ instruction: 0x002c94b4 │ │ │ │ + eoreq r6, ip, r0, lsr r4 │ │ │ │ + eoreq r9, ip, ip, lsl #9 │ │ │ │ + eoreq r6, ip, r8, lsl #8 │ │ │ │ + eoreq r7, ip, ip, lsl #3 │ │ │ │ + eoreq r9, ip, ip, asr #8 │ │ │ │ + eoreq r6, ip, r8, asr #7 │ │ │ │ andeq r0, r0, r4, lsl r5 │ │ │ │ - mlaeq ip, ip, r0, r9 │ │ │ │ - eoreq r6, ip, r4, lsr #32 │ │ │ │ - eoreq r9, ip, r4, ror r0 │ │ │ │ - strdeq r5, [ip], -ip @ │ │ │ │ - eoreq r3, ip, r0, lsl #2 │ │ │ │ - eoreq r9, ip, ip │ │ │ │ - mlaeq ip, r0, pc, r5 @ │ │ │ │ + eoreq r9, ip, r4, lsr #8 │ │ │ │ + eoreq r6, ip, r0, lsr #7 │ │ │ │ + strdeq r9, [ip], -ip @ │ │ │ │ + eoreq r6, ip, r8, ror r3 │ │ │ │ + eoreq r3, ip, ip, ror r4 │ │ │ │ + mlaeq ip, r4, r3, r9 │ │ │ │ + eoreq r6, ip, ip, lsl #6 │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ - ldrdeq r8, [ip], -ip @ │ │ │ │ - eoreq r5, ip, r4, ror #30 │ │ │ │ - eoreq r8, ip, ip, ror #30 │ │ │ │ - eoreq r8, sp, r8, asr #1 │ │ │ │ - eoreq sp, sp, ip, lsr r0 │ │ │ │ - strdeq r5, [ip], -r4 @ │ │ │ │ - strdeq r7, [ip], -r8 @ │ │ │ │ - strdeq r8, [ip], -ip @ │ │ │ │ - eoreq r5, ip, r4, lsl #29 │ │ │ │ - ldrdeq r8, [ip], -r4 @ │ │ │ │ - eoreq r5, ip, ip, asr lr │ │ │ │ - eoreq r8, ip, r0, lsr #29 │ │ │ │ - eoreq r5, ip, r8, lsr #28 │ │ │ │ - eoreq r2, ip, r4, lsr r6 │ │ │ │ - eoreq r8, ip, ip, asr #28 │ │ │ │ - ldrdeq r5, [ip], -r4 @ │ │ │ │ + eoreq r9, ip, r4, ror #6 │ │ │ │ + eoreq r6, ip, r0, ror #5 │ │ │ │ + strdeq r9, [ip], -r4 @ │ │ │ │ + eoreq r8, sp, r4, asr #8 │ │ │ │ + @ instruction: 0x002dd3b8 │ │ │ │ + eoreq r6, ip, r0, ror r2 │ │ │ │ + eoreq r7, ip, r4, ror r5 │ │ │ │ + eoreq r9, ip, r4, lsl #5 │ │ │ │ + eoreq r6, ip, r0, lsl #4 │ │ │ │ + eoreq r9, ip, ip, asr r2 │ │ │ │ + ldrdeq r6, [ip], -r8 @ │ │ │ │ + eoreq r9, ip, r8, lsr #4 │ │ │ │ + eoreq r6, ip, r4, lsr #3 │ │ │ │ + @ instruction: 0x002c29b0 │ │ │ │ + ldrdeq r9, [ip], -r4 @ │ │ │ │ + eoreq r6, ip, r0, asr r1 │ │ │ │ andeq r0, r0, ip, lsl #19 │ │ │ │ - strdeq r8, [ip], -r0 @ │ │ │ │ - eoreq r5, ip, r8, ror sp │ │ │ │ - eoreq r2, ip, r8, lsl #29 │ │ │ │ - mlaeq ip, r4, sp, r8 │ │ │ │ - eoreq r5, ip, ip, lsl sp │ │ │ │ - eoreq r8, ip, r0, lsr #22 │ │ │ │ - eoreq r5, ip, r8, lsr #21 │ │ │ │ + eoreq r9, ip, r8, ror r1 │ │ │ │ + strdeq r6, [ip], -r4 @ │ │ │ │ + eoreq r3, ip, r4, lsl #4 │ │ │ │ + eoreq r9, ip, ip, lsl r1 │ │ │ │ + mlaeq ip, r8, r0, r6 │ │ │ │ + eoreq r8, ip, r8, lsr #29 │ │ │ │ + eoreq r5, ip, r4, lsr #28 │ │ │ │ andeq r0, r0, pc, lsl #10 │ │ │ │ - ldrdeq r8, [ip], -r4 @ │ │ │ │ - eoreq r5, ip, ip, asr sl │ │ │ │ + eoreq r8, ip, ip, asr lr │ │ │ │ + ldrdeq r5, [ip], -r8 @ │ │ │ │ andeq r0, r0, r2, lsl r5 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - mlaeq ip, ip, sl, r8 │ │ │ │ - eoreq r5, ip, r4, lsr #20 │ │ │ │ + eoreq r8, ip, r4, lsr #28 │ │ │ │ + eoreq r5, ip, r0, lsr #27 │ │ │ │ andeq r0, r0, r1, lsl r5 │ │ │ │ - eoreq r9, lr, r8, lsl #24 │ │ │ │ - eoreq fp, fp, ip, lsl #26 │ │ │ │ - eoreq r8, ip, r8, asr r4 │ │ │ │ - andeq ip, r3, lr, ror r8 │ │ │ │ - eoreq r9, lr, r4, ror #23 │ │ │ │ - eoreq fp, fp, r8, ror #25 │ │ │ │ - eoreq r6, ip, ip, asr #19 │ │ │ │ - andeq ip, r3, pc, lsl #16 │ │ │ │ - eoreq r9, lr, r0, asr #23 │ │ │ │ - eoreq fp, fp, r4, asr #25 │ │ │ │ - eoreq r8, ip, r8, lsl sl │ │ │ │ - muleq r3, sp, r8 │ │ │ │ - ldr r3, [pc, #-72] @ 139460 │ │ │ │ - ldr r1, [pc, #-100] @ 139448 │ │ │ │ + eoreq r9, lr, r4, lsl #31 │ │ │ │ + eoreq ip, fp, r8, lsl #1 │ │ │ │ + ldrdeq r8, [ip], -r4 @ │ │ │ │ + andeq ip, r3, r7, lsl #17 │ │ │ │ + eoreq r9, lr, r0, ror #30 │ │ │ │ + eoreq ip, fp, r4, rrx │ │ │ │ + eoreq r6, ip, r8, asr #26 │ │ │ │ + andeq ip, r3, r8, lsl r8 │ │ │ │ + eoreq r9, lr, ip, lsr pc │ │ │ │ + eoreq ip, fp, r0, asr #32 │ │ │ │ + mlaeq ip, r4, sp, r8 │ │ │ │ + andeq ip, r3, r6, lsr #17 │ │ │ │ + ldr r3, [pc, #-72] @ 13961c │ │ │ │ + ldr r1, [pc, #-100] @ 139604 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #-104] @ 13944c │ │ │ │ - ldr r2, [pc, #-104] @ 139450 │ │ │ │ + ldr r0, [pc, #-104] @ 139608 │ │ │ │ + ldr r2, [pc, #-104] @ 13960c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1387bc │ │ │ │ + b 138978 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13867c │ │ │ │ + b 138838 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1391c4 │ │ │ │ + b 139380 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 139030 │ │ │ │ - ldr r3, [pc, #-148] @ 139460 │ │ │ │ - ldr r1, [pc, #-164] @ 139454 │ │ │ │ + b 1391ec │ │ │ │ + ldr r3, [pc, #-148] @ 13961c │ │ │ │ + ldr r1, [pc, #-164] @ 139610 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #-168] @ 139458 │ │ │ │ - ldr r2, [pc, #-168] @ 13945c │ │ │ │ + ldr r0, [pc, #-168] @ 139614 │ │ │ │ + ldr r2, [pc, #-168] @ 139618 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 1387bc │ │ │ │ - ldr r3, [pc, #-204] @ 139460 │ │ │ │ - ldr r1, [pc, #-204] @ 139464 │ │ │ │ + b 138978 │ │ │ │ + ldr r3, [pc, #-204] @ 13961c │ │ │ │ + ldr r1, [pc, #-204] @ 139620 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #-208] @ 139468 │ │ │ │ - ldr r2, [pc, #-208] @ 13946c │ │ │ │ + ldr r0, [pc, #-208] @ 139624 │ │ │ │ + ldr r2, [pc, #-208] @ 139628 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 1387bc │ │ │ │ - ldr r3, [pc, #-236] @ 139470 │ │ │ │ - ldr r1, [pc, #-236] @ 139474 │ │ │ │ - ldr r0, [pc, #-236] @ 139478 │ │ │ │ + b 138978 │ │ │ │ + ldr r3, [pc, #-236] @ 13962c │ │ │ │ + ldr r1, [pc, #-236] @ 139630 │ │ │ │ + ldr r0, [pc, #-236] @ 139634 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-240] @ 13947c │ │ │ │ + ldr r2, [pc, #-240] @ 139638 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #384 @ 0x180 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-256] @ 139480 │ │ │ │ - ldr r1, [pc, #-256] @ 139484 │ │ │ │ - ldr r0, [pc, #-256] @ 139488 │ │ │ │ + ldr r3, [pc, #-256] @ 13963c │ │ │ │ + ldr r1, [pc, #-256] @ 139640 │ │ │ │ + ldr r0, [pc, #-256] @ 139644 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-260] @ 13948c │ │ │ │ + ldr r2, [pc, #-260] @ 139648 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #384 @ 0x180 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-276] @ 139490 │ │ │ │ - ldr r1, [pc, #-276] @ 139494 │ │ │ │ - ldr r0, [pc, #-276] @ 139498 │ │ │ │ + ldr r3, [pc, #-276] @ 13964c │ │ │ │ + ldr r1, [pc, #-276] @ 139650 │ │ │ │ + ldr r0, [pc, #-276] @ 139654 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-280] @ 13949c │ │ │ │ + ldr r2, [pc, #-280] @ 139658 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #384 @ 0x180 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ │ │ │ │ -001395c0 : │ │ │ │ +0013977c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #208] @ 1396a8 │ │ │ │ + ldr ip, [pc, #208] @ 139864 │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ - ldr lr, [pc, #196] @ 1396ac │ │ │ │ + ldr lr, [pc, #196] @ 139868 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #2928 @ 0xb70 │ │ │ │ add ip, sp, #8 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #176] @ 1396b0 │ │ │ │ + ldr ip, [pc, #176] @ 13986c │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #168] @ 1396b4 │ │ │ │ + ldr r4, [pc, #168] @ 139870 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ bl a3100 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 13969c │ │ │ │ + beq 139858 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #33554432 @ 0x2000000 │ │ │ │ - beq 13966c │ │ │ │ + beq 139828 │ │ │ │ mov r0, r1 │ │ │ │ - bl 13824c │ │ │ │ - ldr r2, [pc, #112] @ 1396b8 │ │ │ │ - ldr r3, [pc, #100] @ 1396b0 │ │ │ │ + bl 138408 │ │ │ │ + ldr r2, [pc, #112] @ 139874 │ │ │ │ + ldr r3, [pc, #100] @ 13986c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 1396a4 │ │ │ │ + bne 139860 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [pc, #72] @ 1396bc │ │ │ │ + ldr r0, [pc, #72] @ 139878 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #64] @ 1396c0 │ │ │ │ - ldr r1, [pc, #64] @ 1396c4 │ │ │ │ - ldr r0, [pc, #64] @ 1396c8 │ │ │ │ + ldr r3, [pc, #64] @ 13987c │ │ │ │ + ldr r1, [pc, #64] @ 139880 │ │ │ │ + ldr r0, [pc, #64] @ 139884 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r2, [pc, #60] @ 1396cc │ │ │ │ + ldr r2, [pc, #60] @ 139888 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 139640 │ │ │ │ + b 1397fc │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq fp, r1, r0, lsr r5 │ │ │ │ - @ instruction: 0x003069fc │ │ │ │ + eorseq fp, r1, r4, ror r3 │ │ │ │ + eorseq r6, r0, r0, asr #16 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r6, r0, r0, ror #19 │ │ │ │ - @ instruction: 0x003069b0 │ │ │ │ - eoreq pc, fp, r4, lsr #21 │ │ │ │ + eorseq r6, r0, r4, lsr #16 │ │ │ │ + @ instruction: 0x003067f4 │ │ │ │ + eoreq pc, fp, r0, lsr #28 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - eoreq r8, ip, r8, asr #18 │ │ │ │ - ldrdeq r5, [ip], -r0 @ │ │ │ │ + ldrdeq r8, [ip], -r0 @ │ │ │ │ + eoreq r5, ip, ip, asr #24 │ │ │ │ andeq r0, r0, lr, ror #9 │ │ │ │ - b 12ac14 │ │ │ │ + b 12ac40 │ │ │ │ │ │ │ │ -001396d4 : │ │ │ │ +00139890 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ - ldr r2, [pc, #416] @ 13988c │ │ │ │ - ldr r3, [pc, #416] @ 139890 │ │ │ │ + ldr r2, [pc, #416] @ 139a48 │ │ │ │ + ldr r3, [pc, #416] @ 139a4c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #32 │ │ │ │ tst r0, #1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bne 139820 │ │ │ │ + bne 1399dc │ │ │ │ mov r7, r0 │ │ │ │ mov r1, #127 @ 0x7f │ │ │ │ mov r0, #22 │ │ │ │ bl 50414 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1397f4 │ │ │ │ + beq 1399b0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 139888 │ │ │ │ + beq 139a44 │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ tst r3, #32 │ │ │ │ - beq 139854 │ │ │ │ + beq 139a10 │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ addne lr, r0, #20 │ │ │ │ addeq lr, r0, #28 │ │ │ │ asr r7, r7, #1 │ │ │ │ add r5, sp, #4 │ │ │ │ eor r1, r7, r7, asr #31 │ │ │ │ - ldr r8, [pc, #308] @ 139894 │ │ │ │ + ldr r8, [pc, #308] @ 139a50 │ │ │ │ sub r1, r1, r7, asr #31 │ │ │ │ mov r6, r5 │ │ │ │ mov ip, #0 │ │ │ │ smull r3, r2, r8, r1 │ │ │ │ asr r3, r1, #31 │ │ │ │ rsb r3, r3, r2, asr #2 │ │ │ │ add r2, r3, r3, lsl #2 │ │ │ │ sub r2, r1, r2, lsl #1 │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ subs r1, r3, #0 │ │ │ │ mov r4, ip │ │ │ │ strb r2, [r6], #1 │ │ │ │ add ip, ip, #1 │ │ │ │ - bne 139768 │ │ │ │ + bne 139924 │ │ │ │ cmp r7, #0 │ │ │ │ movlt r1, #1 │ │ │ │ sub r2, r1, #1 │ │ │ │ movlt r3, #45 @ 0x2d │ │ │ │ movge r4, ip │ │ │ │ addlt r4, r4, #2 │ │ │ │ add ip, r5, ip │ │ │ │ add r2, lr, r2 │ │ │ │ strblt r3, [lr] │ │ │ │ add r3, r2, #2 │ │ │ │ sub r3, r3, lr │ │ │ │ ldrb r5, [ip, #-1]! │ │ │ │ cmp r3, r4 │ │ │ │ strb r5, [r2, #1]! │ │ │ │ - blt 1397b8 │ │ │ │ + blt 139974 │ │ │ │ sub r3, r4, #1 │ │ │ │ cmp r1, r4 │ │ │ │ sublt r3, r3, r1 │ │ │ │ movge r3, #0 │ │ │ │ add lr, lr, r1 │ │ │ │ add lr, lr, r3 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [lr, #1] │ │ │ │ str r4, [r0, #8] │ │ │ │ - ldr r2, [pc, #156] @ 139898 │ │ │ │ - ldr r3, [pc, #144] @ 139890 │ │ │ │ + ldr r2, [pc, #156] @ 139a54 │ │ │ │ + ldr r3, [pc, #144] @ 139a4c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 139884 │ │ │ │ + bne 139a40 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl aa94c │ │ │ │ - ldr r2, [pc, #112] @ 13989c │ │ │ │ - ldr r3, [pc, #96] @ 139890 │ │ │ │ + ldr r2, [pc, #112] @ 139a58 │ │ │ │ + ldr r3, [pc, #96] @ 139a4c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 139884 │ │ │ │ + bne 139a40 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 4fd84 │ │ │ │ ldr lr, [r0, #28] │ │ │ │ cmp lr, #0 │ │ │ │ - bne 13974c │ │ │ │ - ldr r3, [pc, #56] @ 1398a0 │ │ │ │ - ldr r1, [pc, #56] @ 1398a4 │ │ │ │ - ldr r0, [pc, #56] @ 1398a8 │ │ │ │ + bne 139908 │ │ │ │ + ldr r3, [pc, #56] @ 139a5c │ │ │ │ + ldr r1, [pc, #56] @ 139a60 │ │ │ │ + ldr r0, [pc, #56] @ 139a64 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 1398ac │ │ │ │ + ldr r2, [pc, #52] @ 139a68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r3, #820 @ 0x334 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ bl 50618 │ │ │ │ - eorseq r6, r0, ip, lsl #18 │ │ │ │ + eorseq r6, r0, r0, asr r7 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ strbtvs r6, [r6], -r7, ror #12 │ │ │ │ - @ instruction: 0x003067fc │ │ │ │ - eorseq r6, r0, ip, asr #15 │ │ │ │ - eoreq r7, lr, r4, lsl #18 │ │ │ │ - eoreq fp, fp, r4, lsl #23 │ │ │ │ - mlaeq fp, r0, r4, pc @ │ │ │ │ + eorseq r6, r0, r0, asr #12 │ │ │ │ + eorseq r6, r0, r0, lsl r6 │ │ │ │ + eoreq r7, lr, r0, lsl #25 │ │ │ │ + eoreq fp, fp, r0, lsl #30 │ │ │ │ + eoreq pc, fp, ip, lsl #16 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ │ │ │ -001398b0 : │ │ │ │ +00139a6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r0, r2 │ │ │ │ - ldr r2, [pc, #1224] @ 139d94 │ │ │ │ - ldr r3, [pc, #1224] @ 139d98 │ │ │ │ + ldr r2, [pc, #1224] @ 139f50 │ │ │ │ + ldr r3, [pc, #1224] @ 139f54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r7, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ bl 4fd84 │ │ │ │ - ldr r6, [pc, #1192] @ 139d9c │ │ │ │ + ldr r6, [pc, #1192] @ 139f58 │ │ │ │ add r6, pc, r6 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 139ae8 │ │ │ │ - ldr r2, [pc, #1180] @ 139da0 │ │ │ │ + beq 139ca4 │ │ │ │ + ldr r2, [pc, #1180] @ 139f5c │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [r6, r2] │ │ │ │ add r1, sp, #12 │ │ │ │ ldr r0, [r8, #2320] @ 0x910 │ │ │ │ mov r2, #-2147483647 @ 0x80000001 │ │ │ │ str r5, [sp, #12] │ │ │ │ bl 501c8 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 139b10 │ │ │ │ + beq 139ccc │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 139940 │ │ │ │ + beq 139afc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 1399dc │ │ │ │ + beq 139b98 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 139bc4 │ │ │ │ + beq 139d80 │ │ │ │ mov r0, r4 │ │ │ │ bl a6a3c │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 139978 │ │ │ │ + beq 139b34 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 1399e8 │ │ │ │ + beq 139ba4 │ │ │ │ cmp r5, #0 │ │ │ │ - blt 139bf8 │ │ │ │ + blt 139db4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 1005e0 │ │ │ │ + bl 10060c │ │ │ │ lsl r5, r5, #1 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 139c20 │ │ │ │ + beq 139ddc │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1399ac │ │ │ │ + bne 139b68 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 139b40 │ │ │ │ + beq 139cfc │ │ │ │ cmp r5, #5 │ │ │ │ - ble 1399f4 │ │ │ │ + ble 139bb0 │ │ │ │ mov r0, #1 │ │ │ │ - ldr r2, [pc, #1004] @ 139da4 │ │ │ │ - ldr r3, [pc, #988] @ 139d98 │ │ │ │ + ldr r2, [pc, #1004] @ 139f60 │ │ │ │ + ldr r3, [pc, #988] @ 139f54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 139d90 │ │ │ │ + bne 139f4c │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 139940 │ │ │ │ + b 139afc │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 139978 │ │ │ │ + b 139b34 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [r8, #2956] @ 0xb8c │ │ │ │ - bl 1396d4 │ │ │ │ + bl 139890 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 139c80 │ │ │ │ + beq 139e3c │ │ │ │ ldr r3, [r8, #2960] @ 0xb90 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, #3 │ │ │ │ bl a633c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 139a3c │ │ │ │ + beq 139bf8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 139c50 │ │ │ │ + beq 139e0c │ │ │ │ cmp r5, #0 │ │ │ │ - beq 139ca8 │ │ │ │ - ldr r2, [pc, #860] @ 139da8 │ │ │ │ + beq 139e64 │ │ │ │ + ldr r2, [pc, #860] @ 139f64 │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [r6, r2] │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r2, #1 │ │ │ │ str r5, [sp, #16] │ │ │ │ bl 50114 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 139cd0 │ │ │ │ + beq 139e8c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 139a88 │ │ │ │ + beq 139c44 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 139c5c │ │ │ │ + beq 139e18 │ │ │ │ ldr r2, [r7] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 139d28 │ │ │ │ + bne 139ee4 │ │ │ │ mov r0, r4 │ │ │ │ bl aa34c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 139abc │ │ │ │ + beq 139c78 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 139c68 │ │ │ │ - ldr r3, [pc, #744] @ 139dac │ │ │ │ - ldr r1, [pc, #744] @ 139db0 │ │ │ │ + beq 139e24 │ │ │ │ + ldr r3, [pc, #744] @ 139f68 │ │ │ │ + ldr r1, [pc, #744] @ 139f6c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #740] @ 139db4 │ │ │ │ - ldr r2, [pc, #740] @ 139db8 │ │ │ │ + ldr r0, [pc, #740] @ 139f70 │ │ │ │ + ldr r2, [pc, #740] @ 139f74 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ - b 1399b0 │ │ │ │ - ldr r3, [pc, #700] @ 139dac │ │ │ │ - ldr r1, [pc, #712] @ 139dbc │ │ │ │ + b 139b6c │ │ │ │ + ldr r3, [pc, #700] @ 139f68 │ │ │ │ + ldr r1, [pc, #712] @ 139f78 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #708] @ 139dc0 │ │ │ │ - ldr r2, [pc, #708] @ 139dc4 │ │ │ │ + ldr r0, [pc, #708] @ 139f7c │ │ │ │ + ldr r2, [pc, #708] @ 139f80 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 139ae0 │ │ │ │ - ldr r3, [pc, #660] @ 139dac │ │ │ │ - ldr r1, [pc, #684] @ 139dc8 │ │ │ │ + b 139c9c │ │ │ │ + ldr r3, [pc, #660] @ 139f68 │ │ │ │ + ldr r1, [pc, #684] @ 139f84 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #680] @ 139dcc │ │ │ │ - ldr r2, [pc, #668] @ 139dc4 │ │ │ │ + ldr r0, [pc, #680] @ 139f88 │ │ │ │ + ldr r2, [pc, #668] @ 139f80 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 139ae0 │ │ │ │ - ldr r3, [pc, #608] @ 139da8 │ │ │ │ + b 139c9c │ │ │ │ + ldr r3, [pc, #608] @ 139f64 │ │ │ │ ldr r1, [r8, #2952] @ 0xb88 │ │ │ │ ldr r7, [r6, r3] │ │ │ │ mov r2, #1 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r0, [r7] │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #16 │ │ │ │ bl 50114 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 139d00 │ │ │ │ + beq 139ebc │ │ │ │ ldr r2, [r7] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 139d5c │ │ │ │ + bne 139f18 │ │ │ │ bl aa34c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 139b9c │ │ │ │ + beq 139d58 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 139c74 │ │ │ │ - ldr r3, [pc, #520] @ 139dac │ │ │ │ - ldr r1, [pc, #552] @ 139dd0 │ │ │ │ + beq 139e30 │ │ │ │ + ldr r3, [pc, #520] @ 139f68 │ │ │ │ + ldr r1, [pc, #552] @ 139f8c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #548] @ 139dd4 │ │ │ │ - ldr r2, [pc, #548] @ 139dd8 │ │ │ │ + ldr r0, [pc, #548] @ 139f90 │ │ │ │ + ldr r2, [pc, #548] @ 139f94 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 139ae0 │ │ │ │ - ldr r3, [pc, #480] @ 139dac │ │ │ │ - ldr r0, [pc, #524] @ 139ddc │ │ │ │ + b 139c9c │ │ │ │ + ldr r3, [pc, #480] @ 139f68 │ │ │ │ + ldr r0, [pc, #524] @ 139f98 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #512] @ 139de0 │ │ │ │ + ldr r1, [pc, #512] @ 139f9c │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #508] @ 139de4 │ │ │ │ - ldr r2, [pc, #472] @ 139dc4 │ │ │ │ + ldr r0, [pc, #508] @ 139fa0 │ │ │ │ + ldr r2, [pc, #472] @ 139f80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 139ae0 │ │ │ │ - ldr r3, [pc, #428] @ 139dac │ │ │ │ - ldr r1, [pc, #484] @ 139de8 │ │ │ │ + b 139c9c │ │ │ │ + ldr r3, [pc, #428] @ 139f68 │ │ │ │ + ldr r1, [pc, #484] @ 139fa4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #480] @ 139dec │ │ │ │ - ldr r2, [pc, #436] @ 139dc4 │ │ │ │ + ldr r0, [pc, #480] @ 139fa8 │ │ │ │ + ldr r2, [pc, #436] @ 139f80 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 139ae0 │ │ │ │ - ldr r3, [pc, #388] @ 139dac │ │ │ │ - ldr r1, [pc, #452] @ 139df0 │ │ │ │ + b 139c9c │ │ │ │ + ldr r3, [pc, #388] @ 139f68 │ │ │ │ + ldr r1, [pc, #452] @ 139fac │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #448] @ 139df4 │ │ │ │ - ldr r2, [pc, #448] @ 139df8 │ │ │ │ + ldr r0, [pc, #448] @ 139fb0 │ │ │ │ + ldr r2, [pc, #448] @ 139fb4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - b 139ae0 │ │ │ │ + b 139c9c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 139a3c │ │ │ │ + b 139bf8 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 139a88 │ │ │ │ + b 139c44 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 139abc │ │ │ │ + b 139c78 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 139b9c │ │ │ │ - ldr r3, [pc, #292] @ 139dac │ │ │ │ - ldr r1, [pc, #368] @ 139dfc │ │ │ │ + b 139d58 │ │ │ │ + ldr r3, [pc, #292] @ 139f68 │ │ │ │ + ldr r1, [pc, #368] @ 139fb8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #364] @ 139e00 │ │ │ │ - ldr r2, [pc, #364] @ 139e04 │ │ │ │ + ldr r0, [pc, #364] @ 139fbc │ │ │ │ + ldr r2, [pc, #364] @ 139fc0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 139ae0 │ │ │ │ - ldr r3, [pc, #252] @ 139dac │ │ │ │ - ldr r1, [pc, #340] @ 139e08 │ │ │ │ + b 139c9c │ │ │ │ + ldr r3, [pc, #252] @ 139f68 │ │ │ │ + ldr r1, [pc, #340] @ 139fc4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #336] @ 139e0c │ │ │ │ - ldr r2, [pc, #324] @ 139e04 │ │ │ │ + ldr r0, [pc, #336] @ 139fc8 │ │ │ │ + ldr r2, [pc, #324] @ 139fc0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 139ae0 │ │ │ │ - ldr r3, [pc, #212] @ 139dac │ │ │ │ - ldr r1, [pc, #308] @ 139e10 │ │ │ │ + b 139c9c │ │ │ │ + ldr r3, [pc, #212] @ 139f68 │ │ │ │ + ldr r1, [pc, #308] @ 139fcc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #304] @ 139e14 │ │ │ │ - ldr r2, [pc, #208] @ 139db8 │ │ │ │ + ldr r0, [pc, #304] @ 139fd0 │ │ │ │ + ldr r2, [pc, #208] @ 139f74 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 139ae0 │ │ │ │ - ldr r3, [pc, #164] @ 139dac │ │ │ │ - ldr r1, [pc, #268] @ 139e18 │ │ │ │ + b 139c9c │ │ │ │ + ldr r3, [pc, #164] @ 139f68 │ │ │ │ + ldr r1, [pc, #268] @ 139fd4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #264] @ 139e1c │ │ │ │ - ldr r2, [pc, #192] @ 139dd8 │ │ │ │ + ldr r0, [pc, #264] @ 139fd8 │ │ │ │ + ldr r2, [pc, #192] @ 139f94 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 139ae0 │ │ │ │ - ldr r3, [pc, #124] @ 139dac │ │ │ │ - ldr r0, [pc, #236] @ 139e20 │ │ │ │ + b 139c9c │ │ │ │ + ldr r3, [pc, #124] @ 139f68 │ │ │ │ + ldr r0, [pc, #236] @ 139fdc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #224] @ 139e24 │ │ │ │ + ldr r1, [pc, #224] @ 139fe0 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #220] @ 139e28 │ │ │ │ - ldr r2, [pc, #104] @ 139db8 │ │ │ │ + ldr r0, [pc, #220] @ 139fe4 │ │ │ │ + ldr r2, [pc, #104] @ 139f74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 139ae0 │ │ │ │ - ldr r3, [pc, #72] @ 139dac │ │ │ │ - ldr r0, [pc, #196] @ 139e2c │ │ │ │ + b 139c9c │ │ │ │ + ldr r3, [pc, #72] @ 139f68 │ │ │ │ + ldr r0, [pc, #196] @ 139fe8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #184] @ 139e30 │ │ │ │ + ldr r1, [pc, #184] @ 139fec │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #180] @ 139e34 │ │ │ │ - ldr r2, [pc, #84] @ 139dd8 │ │ │ │ + ldr r0, [pc, #180] @ 139ff0 │ │ │ │ + ldr r2, [pc, #84] @ 139f94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 139ae0 │ │ │ │ + b 139c9c │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq r6, r0, ip, lsr #14 │ │ │ │ + eorseq r6, r0, r0, ror r5 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r6, r0, r8, lsl #14 │ │ │ │ + eorseq r6, r0, ip, asr #10 │ │ │ │ muleq r0, r4, r8 │ │ │ │ - eorseq r6, r0, r0, asr #12 │ │ │ │ + eorseq r6, r0, r4, lsl #9 │ │ │ │ andeq r0, r0, r8, lsr #21 │ │ │ │ muleq r0, r4, fp │ │ │ │ - eoreq ip, sp, r4, lsl #15 │ │ │ │ - eoreq r4, ip, ip, lsr r6 │ │ │ │ + eoreq ip, sp, r0, lsl #22 │ │ │ │ + @ instruction: 0x002c49b8 │ │ │ │ andeq r0, r0, r5, asr r4 │ │ │ │ - eoreq ip, sp, r8, asr r7 │ │ │ │ - eoreq r4, ip, r0, lsl r6 │ │ │ │ + ldrdeq ip, [sp], -r4 @ │ │ │ │ + eoreq r4, ip, ip, lsl #19 │ │ │ │ andeq r0, r0, pc, asr #8 │ │ │ │ - eoreq ip, sp, r0, lsr r7 │ │ │ │ - eoreq r4, ip, r8, ror #11 │ │ │ │ - eoreq ip, sp, r4, lsr #13 │ │ │ │ - eoreq r4, ip, ip, asr r5 │ │ │ │ - andeq r0, r0, r2, asr r4 │ │ │ │ - eoreq r8, sp, r4, asr #25 │ │ │ │ - eoreq ip, sp, r0, ror r6 │ │ │ │ - eoreq r4, ip, r8, lsr #10 │ │ │ │ - eoreq ip, sp, r8, asr #12 │ │ │ │ - eoreq r4, ip, r0, lsl #10 │ │ │ │ - eoreq ip, sp, r0, lsr #12 │ │ │ │ + eoreq ip, sp, ip, lsr #21 │ │ │ │ + eoreq r4, ip, r4, ror #18 │ │ │ │ + eoreq ip, sp, r0, lsr #20 │ │ │ │ ldrdeq r4, [ip], -r8 @ │ │ │ │ + andeq r0, r0, r2, asr r4 │ │ │ │ + eoreq r9, sp, r0, asr #32 │ │ │ │ + eoreq ip, sp, ip, ror #19 │ │ │ │ + eoreq r4, ip, r4, lsr #17 │ │ │ │ + eoreq ip, sp, r4, asr #19 │ │ │ │ + eoreq r4, ip, ip, ror r8 │ │ │ │ + mlaeq sp, ip, r9, ip │ │ │ │ + eoreq r4, ip, r4, asr r8 │ │ │ │ andeq r0, r0, r1, asr #8 │ │ │ │ - eoreq ip, sp, r0, asr #11 │ │ │ │ - eoreq r4, ip, r8, ror r4 │ │ │ │ + eoreq ip, sp, ip, lsr r9 │ │ │ │ + strdeq r4, [ip], -r4 @ │ │ │ │ andeq r0, r0, r6, asr r4 │ │ │ │ - mlaeq sp, r8, r5, ip │ │ │ │ - eoreq r4, ip, r0, asr r4 │ │ │ │ - eoreq ip, sp, r0, ror r5 │ │ │ │ - eoreq r4, ip, r8, lsr #8 │ │ │ │ - eoreq ip, sp, r0, asr #10 │ │ │ │ - strdeq r4, [ip], -r8 @ │ │ │ │ - eoreq r8, ip, ip, asr #5 │ │ │ │ - eoreq ip, sp, ip, lsl #10 │ │ │ │ - eoreq r4, ip, r4, asr #7 │ │ │ │ - mlaeq ip, r8, r2, r8 │ │ │ │ - ldrdeq ip, [sp], -r8 @ │ │ │ │ - mlaeq ip, r0, r3, r4 │ │ │ │ + eoreq ip, sp, r4, lsl r9 │ │ │ │ + eoreq r4, ip, ip, asr #15 │ │ │ │ + eoreq ip, sp, ip, ror #17 │ │ │ │ + eoreq r4, ip, r4, lsr #15 │ │ │ │ + @ instruction: 0x002dc8bc │ │ │ │ + eoreq r4, ip, r4, ror r7 │ │ │ │ + eoreq r8, ip, r4, asr r6 │ │ │ │ + eoreq ip, sp, r8, lsl #17 │ │ │ │ + eoreq r4, ip, r0, asr #14 │ │ │ │ + eoreq r8, ip, r0, lsr #12 │ │ │ │ + eoreq ip, sp, r4, asr r8 │ │ │ │ + eoreq r4, ip, ip, lsl #14 │ │ │ │ │ │ │ │ -00139e38 : │ │ │ │ +00139ff4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr ip, [pc, #336] @ 139fa0 │ │ │ │ + ldr ip, [pc, #336] @ 13a15c │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #2976 @ 0xba0 │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ add ip, sp, #20 │ │ │ │ str ip, [sp, #4] │ │ │ │ - ldr lr, [pc, #296] @ 139fa4 │ │ │ │ + ldr lr, [pc, #296] @ 13a160 │ │ │ │ add ip, sp, #16 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #288] @ 139fa8 │ │ │ │ + ldr ip, [pc, #288] @ 13a164 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #280] @ 139fac │ │ │ │ + ldr r4, [pc, #280] @ 13a168 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ bl a31b0 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 139f70 │ │ │ │ - ldr r3, [pc, #252] @ 139fb0 │ │ │ │ + beq 13a12c │ │ │ │ + ldr r3, [pc, #252] @ 13a16c │ │ │ │ ldr ip, [sp, #16] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [ip, #4] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 139f3c │ │ │ │ + bne 13a0f8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r2, [r1, #4] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 139f78 │ │ │ │ + bne 13a134 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r0, [r2, #4] │ │ │ │ cmp r3, r0 │ │ │ │ - bne 139f88 │ │ │ │ + bne 13a144 │ │ │ │ mov r0, ip │ │ │ │ - bl 1398b0 │ │ │ │ + bl 139a6c │ │ │ │ cmp r0, #2 │ │ │ │ - beq 139f70 │ │ │ │ - ldr r3, [pc, #180] @ 139fb4 │ │ │ │ + beq 13a12c │ │ │ │ + ldr r3, [pc, #180] @ 13a170 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #160] @ 139fb8 │ │ │ │ - ldr r3, [pc, #140] @ 139fa8 │ │ │ │ + ldr r2, [pc, #160] @ 13a174 │ │ │ │ + ldr r3, [pc, #140] @ 13a164 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 139f9c │ │ │ │ + bne 13a158 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [pc, #120] @ 139fbc │ │ │ │ + ldr r0, [pc, #120] @ 13a178 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #108] @ 139fc0 │ │ │ │ - ldr r1, [pc, #108] @ 139fc4 │ │ │ │ + ldr r3, [pc, #108] @ 13a17c │ │ │ │ + ldr r1, [pc, #108] @ 13a180 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #104] @ 139fc8 │ │ │ │ - ldr r2, [pc, #104] @ 139fcc │ │ │ │ + ldr r0, [pc, #104] @ 13a184 │ │ │ │ + ldr r2, [pc, #104] @ 13a188 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 139f10 │ │ │ │ - ldr r0, [pc, #80] @ 139fd0 │ │ │ │ + b 13a0cc │ │ │ │ + ldr r0, [pc, #80] @ 13a18c │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - b 139f4c │ │ │ │ - ldr r0, [pc, #68] @ 139fd4 │ │ │ │ + b 13a108 │ │ │ │ + ldr r0, [pc, #68] @ 13a190 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - b 139f4c │ │ │ │ + b 13a108 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x0031acb8 │ │ │ │ - eorseq r6, r0, r4, ror r1 │ │ │ │ + @ instruction: 0x0031aafc │ │ │ │ + @ instruction: 0x00305fb8 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r6, r0, r8, asr r1 │ │ │ │ + mlaseq r0, ip, pc, r5 @ │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r6, r0, r0, ror #1 │ │ │ │ - eoreq r1, ip, r0, asr #26 │ │ │ │ + eorseq r5, r0, r4, lsr #30 │ │ │ │ + strheq r2, [ip], -ip @ │ │ │ │ muleq r0, r4, fp │ │ │ │ - strdeq ip, [sp], -r4 @ │ │ │ │ - eoreq r4, ip, ip, lsr #3 │ │ │ │ + eoreq ip, sp, r0, ror r6 │ │ │ │ + eoreq r4, ip, r8, lsr #10 │ │ │ │ andeq r0, r0, r1, asr #8 │ │ │ │ - eoreq r1, ip, r8, lsl #26 │ │ │ │ - strdeq r1, [ip], -r4 @ │ │ │ │ + eoreq r2, ip, r4, lsl #1 │ │ │ │ + eoreq r2, ip, r0, ror r0 │ │ │ │ │ │ │ │ -00139fd8 : │ │ │ │ +0013a194 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ - ldr lr, [pc, #3840] @ 13aef0 │ │ │ │ - ldr ip, [pc, #3840] @ 13aef4 │ │ │ │ + ldr lr, [pc, #3840] @ 13b0ac │ │ │ │ + ldr ip, [pc, #3840] @ 13b0b0 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #3832] @ 13aef8 │ │ │ │ + ldr r4, [pc, #3832] @ 13b0b4 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ - ldr r0, [pc, #3828] @ 13aefc │ │ │ │ + ldr r0, [pc, #3828] @ 13b0b8 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #60] @ 0x3c │ │ │ │ mov ip, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r9, [r4, r0] │ │ │ │ str r3, [sp, #12] │ │ │ │ - ldr r3, [pc, #3804] @ 13af00 │ │ │ │ + ldr r3, [pc, #3804] @ 13b0bc │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [r4, r3] │ │ │ │ add r3, r9, #4096 @ 0x1000 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [r3, #688] @ 0x2b0 │ │ │ │ ldr r8, [r3, #1936] @ 0x790 │ │ │ │ str r2, [sp, #8] │ │ │ │ bl 50378 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 13a950 │ │ │ │ + beq 13ab0c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #2 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 13a084 │ │ │ │ + beq 13a240 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 13a5f8 │ │ │ │ + beq 13a7b4 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 13a978 │ │ │ │ + beq 13ab34 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13a0a8 │ │ │ │ + beq 13a264 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 13a604 │ │ │ │ + beq 13a7c0 │ │ │ │ mov r0, #1 │ │ │ │ bl 4fb5c │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 13a9a0 │ │ │ │ + beq 13ab5c │ │ │ │ cmp r6, #0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - beq 13ae80 │ │ │ │ + beq 13b03c │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r6, [r2] │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ movgt r3, #0 │ │ │ │ strgt r3, [sp, #16] │ │ │ │ - ble 13a5d4 │ │ │ │ + ble 13a790 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ asr r3, r3, #1 │ │ │ │ ldr r7, [r2, r3, lsl #2] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 13aea4 │ │ │ │ + beq 13b060 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r7] │ │ │ │ - ldr r3, [pc, #3560] @ 13af04 │ │ │ │ + ldr r3, [pc, #3560] @ 13b0c0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 13aa24 │ │ │ │ + bne 13abe0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r7, r3 │ │ │ │ add r3, r9, #4096 @ 0x1000 │ │ │ │ ldr fp, [r3, #1940] @ 0x794 │ │ │ │ - beq 13a75c │ │ │ │ - ldr r3, [pc, #3512] @ 13af08 │ │ │ │ + beq 13a918 │ │ │ │ + ldr r3, [pc, #3512] @ 13b0c4 │ │ │ │ ldr r6, [r4, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13a164 │ │ │ │ + beq 13a320 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r6] │ │ │ │ mov r0, r6 │ │ │ │ bl 50138 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 13aa80 │ │ │ │ + blt 13ac3c │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ - beq 13a718 │ │ │ │ + beq 13a8d4 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 13ab98 │ │ │ │ + beq 13ad54 │ │ │ │ add r3, r9, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #688] @ 0x2b0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 50378 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 13aac8 │ │ │ │ + beq 13ac84 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl aaa68 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #3 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 13a1f8 │ │ │ │ + beq 13a3b4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 13a8f4 │ │ │ │ + beq 13aab0 │ │ │ │ cmp fp, #0 │ │ │ │ - beq 13ab04 │ │ │ │ + beq 13acc0 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13a21c │ │ │ │ + beq 13a3d8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 13a90c │ │ │ │ + beq 13aac8 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 13ae14 │ │ │ │ + beq 13afd0 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13a240 │ │ │ │ + beq 13a3fc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 13a930 │ │ │ │ + beq 13aaec │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13a25c │ │ │ │ + beq 13a418 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 13a924 │ │ │ │ + beq 13aae0 │ │ │ │ ldr r8, [r7, #12] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13adf0 │ │ │ │ + beq 13afac │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13a294 │ │ │ │ + beq 13a450 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 13a918 │ │ │ │ + beq 13aad4 │ │ │ │ ldr r3, [r8, #8] │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ movgt fp, #0 │ │ │ │ movgt r3, fp │ │ │ │ - ble 13a598 │ │ │ │ + ble 13a754 │ │ │ │ ldr r2, [r8, #12] │ │ │ │ asr r3, r3, #1 │ │ │ │ ldr r0, [r2, r3, lsl #2] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 13ae38 │ │ │ │ + beq 13aff4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 13a610 │ │ │ │ - ldr r2, [pc, #3108] @ 13af0c │ │ │ │ + beq 13a7cc │ │ │ │ + ldr r2, [pc, #3108] @ 13b0c8 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 13aec8 │ │ │ │ - ldr r2, [pc, #3096] @ 13af10 │ │ │ │ + beq 13b084 │ │ │ │ + ldr r2, [pc, #3096] @ 13b0cc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 13aeec │ │ │ │ + beq 13b0a8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 13a610 │ │ │ │ + bne 13a7cc │ │ │ │ ldr r6, [r0, #12] │ │ │ │ - ldr r3, [pc, #3068] @ 13af14 │ │ │ │ + ldr r3, [pc, #3068] @ 13b0d0 │ │ │ │ ldr sl, [r4, r3] │ │ │ │ ldr r3, [r6, #4] │ │ │ │ sub r1, r6, sl │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ clz r1, r1 │ │ │ │ and r3, r3, #268435456 @ 0x10000000 │ │ │ │ lsr r1, r1, #5 │ │ │ │ orrs r1, r1, r3, lsr #28 │ │ │ │ - beq 13a610 │ │ │ │ + beq 13a7cc │ │ │ │ ldr r7, [r0, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [r7, #4] │ │ │ │ ldr ip, [r2] │ │ │ │ cmp ip, r1 │ │ │ │ - bne 13a610 │ │ │ │ + bne 13a7cc │ │ │ │ ldr r1, [r6] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13aa68 │ │ │ │ + beq 13ac24 │ │ │ │ add r1, r1, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r1, [r6] │ │ │ │ - bne 13a370 │ │ │ │ + bne 13a52c │ │ │ │ mov r6, sl │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r7] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13a39c │ │ │ │ + beq 13a558 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 13a890 │ │ │ │ + beq 13aa4c │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13a8d8 │ │ │ │ + beq 13aa94 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r6] │ │ │ │ ldr r1, [r7] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13a900 │ │ │ │ + beq 13aabc │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r7] │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13a3e4 │ │ │ │ + beq 13a5a0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 13a8bc │ │ │ │ + beq 13aa78 │ │ │ │ ldr r1, [r7] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13a3fc │ │ │ │ + beq 13a5b8 │ │ │ │ sub r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [r7] │ │ │ │ - beq 13a8b0 │ │ │ │ + beq 13aa6c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fe74 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 13a9c8 │ │ │ │ + blt 13ab84 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ - beq 13a6a4 │ │ │ │ + beq 13a860 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl a85f8 │ │ │ │ ldr r1, [r7] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ mov r3, r0 │ │ │ │ - beq 13a448 │ │ │ │ + beq 13a604 │ │ │ │ sub r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [r7] │ │ │ │ - beq 13a93c │ │ │ │ + beq 13aaf8 │ │ │ │ cmp r3, #1 │ │ │ │ - beq 13ab58 │ │ │ │ + beq 13ad14 │ │ │ │ cmp r6, sl │ │ │ │ - beq 13a8c8 │ │ │ │ + beq 13aa84 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 1396d4 │ │ │ │ + bl 139890 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ tst r3, #1 │ │ │ │ mov r7, r0 │ │ │ │ - bne 13aaf8 │ │ │ │ + bne 13acb4 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 13abe8 │ │ │ │ + beq 13ada4 │ │ │ │ add r3, r9, #4096 @ 0x1000 │ │ │ │ str r7, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #1952] @ 0x7a0 │ │ │ │ ldr r1, [r9, #2836] @ 0xb14 │ │ │ │ mov r0, #4 │ │ │ │ bl a633c │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 13a4b8 │ │ │ │ + beq 13a674 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 13a8a4 │ │ │ │ + beq 13aa60 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13a4d4 │ │ │ │ + beq 13a690 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 13a898 │ │ │ │ + beq 13aa54 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 13ac10 │ │ │ │ + beq 13adcc │ │ │ │ add r3, r9, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #688] @ 0x2b0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 13ac6c │ │ │ │ + beq 13ae28 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ bl 50114 │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 13a534 │ │ │ │ + beq 13a6f0 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r7] │ │ │ │ - bne 13a534 │ │ │ │ + bne 13a6f0 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r6, #0 │ │ │ │ - beq 13acd4 │ │ │ │ + beq 13ae90 │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13a560 │ │ │ │ + beq 13a71c │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r6] │ │ │ │ - bne 13a560 │ │ │ │ + bne 13a71c │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13a584 │ │ │ │ + beq 13a740 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - bne 13a584 │ │ │ │ + bne 13a740 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [r8, #8] │ │ │ │ add fp, fp, #2 │ │ │ │ cmp fp, r3, lsl #1 │ │ │ │ mov r3, fp │ │ │ │ - blt 13a2ac │ │ │ │ + blt 13a468 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13a5b4 │ │ │ │ + beq 13a770 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 13adb0 │ │ │ │ + beq 13af6c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r3, r3, #2 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r2, r3, lsl #1 │ │ │ │ mov r3, r2 │ │ │ │ - blt 13a0f0 │ │ │ │ + blt 13a2ac │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13a5f0 │ │ │ │ + beq 13a7ac │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 13adbc │ │ │ │ + beq 13af78 │ │ │ │ mov r0, #1 │ │ │ │ - b 13a678 │ │ │ │ + b 13a834 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13a084 │ │ │ │ + b 13a240 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13a0a8 │ │ │ │ + b 13a264 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r0 │ │ │ │ - ldr r0, [pc, #2296] @ 13af18 │ │ │ │ + ldr r0, [pc, #2296] @ 13b0d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13a640 │ │ │ │ + beq 13a7fc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 13a8e8 │ │ │ │ - ldr r3, [pc, #2260] @ 13af1c │ │ │ │ - ldr r1, [pc, #2260] @ 13af20 │ │ │ │ + beq 13aaa4 │ │ │ │ + ldr r3, [pc, #2260] @ 13b0d8 │ │ │ │ + ldr r1, [pc, #2260] @ 13b0dc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #2256] @ 13af24 │ │ │ │ + ldr r0, [pc, #2256] @ 13b0e0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #234 @ 0xea │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, #2 │ │ │ │ - ldr r2, [pc, #2216] @ 13af28 │ │ │ │ - ldr r3, [pc, #2160] @ 13aef4 │ │ │ │ + ldr r2, [pc, #2216] @ 13b0e4 │ │ │ │ + ldr r3, [pc, #2160] @ 13b0b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 13adc8 │ │ │ │ + bne 13af84 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r1, r7 │ │ │ │ lsl r3, r3, #1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 4ff7c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13a6f8 │ │ │ │ + beq 13a8b4 │ │ │ │ sub r0, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r7] │ │ │ │ - bne 13a6f8 │ │ │ │ + bne 13a8b4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #24] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ - blt 13acfc │ │ │ │ + blt 13aeb8 │ │ │ │ cmp r6, sl │ │ │ │ - beq 13a778 │ │ │ │ + beq 13a934 │ │ │ │ mov r0, r3 │ │ │ │ - bl 1396d4 │ │ │ │ + bl 139890 │ │ │ │ mov r7, r0 │ │ │ │ - b 13a474 │ │ │ │ + b 13a630 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13a73c │ │ │ │ + beq 13a8f8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bne 13a73c │ │ │ │ + bne 13a8f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r6, [r9, #796] @ 0x31c │ │ │ │ cmp r6, #0 │ │ │ │ - beq 13ae5c │ │ │ │ + beq 13b018 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r6] │ │ │ │ - b 13a190 │ │ │ │ + b 13a34c │ │ │ │ ldr r6, [r3, #1944] @ 0x798 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 13adcc │ │ │ │ + beq 13af88 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 13a15c │ │ │ │ - b 13a164 │ │ │ │ + bne 13a318 │ │ │ │ + b 13a320 │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13ada0 │ │ │ │ + beq 13af5c │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [sl] │ │ │ │ - beq 13aa10 │ │ │ │ + beq 13abcc │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 1396d4 │ │ │ │ + bl 139890 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ tst r3, #1 │ │ │ │ mov sl, r0 │ │ │ │ - bne 13ac60 │ │ │ │ + bne 13ae1c │ │ │ │ cmp sl, #0 │ │ │ │ - beq 13ac38 │ │ │ │ + beq 13adf4 │ │ │ │ add r3, r9, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #1948] @ 0x79c │ │ │ │ mov r2, sl │ │ │ │ mov r0, #2 │ │ │ │ bl a633c │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 13a7ec │ │ │ │ + beq 13a9a8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 13aa74 │ │ │ │ + beq 13ac30 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 13acac │ │ │ │ + beq 13ae68 │ │ │ │ add r3, r9, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #688] @ 0x2b0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 50378 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 13ad48 │ │ │ │ + beq 13af04 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #32 │ │ │ │ str r7, [sp, #32] │ │ │ │ bl 50114 │ │ │ │ ldr r2, [sl] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 13a844 │ │ │ │ + beq 13aa00 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [sl] │ │ │ │ - beq 13aaec │ │ │ │ + beq 13aca8 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 13ad74 │ │ │ │ + beq 13af30 │ │ │ │ ldr r2, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13a868 │ │ │ │ + beq 13aa24 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r6] │ │ │ │ - beq 13ab4c │ │ │ │ + beq 13ad08 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13a584 │ │ │ │ + beq 13a740 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - bne 13a584 │ │ │ │ + bne 13a740 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13a584 │ │ │ │ + b 13a740 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13a39c │ │ │ │ + b 13a558 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13a4d4 │ │ │ │ + b 13a690 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13a4b8 │ │ │ │ + b 13a674 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13a3fc │ │ │ │ + b 13a5b8 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13a3e0 │ │ │ │ + b 13a59c │ │ │ │ ldr r2, [sl] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 13a784 │ │ │ │ - b 13a794 │ │ │ │ + bne 13a940 │ │ │ │ + b 13a950 │ │ │ │ ldr r1, [r7] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 13a3bc │ │ │ │ - b 13a3fc │ │ │ │ + bne 13a578 │ │ │ │ + b 13a5b8 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13a640 │ │ │ │ + b 13a7fc │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13a1f8 │ │ │ │ + b 13a3b4 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 13a3d0 │ │ │ │ - b 13a3fc │ │ │ │ + bne 13a58c │ │ │ │ + b 13a5b8 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13a21c │ │ │ │ + b 13a3d8 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13a294 │ │ │ │ + b 13a450 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13a25c │ │ │ │ + b 13a418 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13a240 │ │ │ │ + b 13a3fc │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - b 13a448 │ │ │ │ - ldr r3, [pc, #1476] @ 13af1c │ │ │ │ - ldr r1, [pc, #1488] @ 13af2c │ │ │ │ + b 13a604 │ │ │ │ + ldr r3, [pc, #1476] @ 13b0d8 │ │ │ │ + ldr r1, [pc, #1488] @ 13b0e8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1484] @ 13af30 │ │ │ │ + ldr r0, [pc, #1484] @ 13b0ec │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #230 @ 0xe6 │ │ │ │ bl b6f00 │ │ │ │ - b 13a674 │ │ │ │ - ldr r3, [pc, #1436] @ 13af1c │ │ │ │ - ldr r1, [pc, #1456] @ 13af34 │ │ │ │ + b 13a830 │ │ │ │ + ldr r3, [pc, #1436] @ 13b0d8 │ │ │ │ + ldr r1, [pc, #1456] @ 13b0f0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1452] @ 13af38 │ │ │ │ + ldr r0, [pc, #1452] @ 13b0f4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #230 @ 0xe6 │ │ │ │ bl b6f00 │ │ │ │ - b 13a674 │ │ │ │ - ldr r3, [pc, #1396] @ 13af1c │ │ │ │ - ldr r1, [pc, #1424] @ 13af3c │ │ │ │ + b 13a830 │ │ │ │ + ldr r3, [pc, #1396] @ 13b0d8 │ │ │ │ + ldr r1, [pc, #1424] @ 13b0f8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1420] @ 13af40 │ │ │ │ + ldr r0, [pc, #1420] @ 13b0fc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #231 @ 0xe7 │ │ │ │ bl b6f00 │ │ │ │ - b 13a674 │ │ │ │ - ldr r3, [pc, #1356] @ 13af1c │ │ │ │ - ldr r1, [pc, #1392] @ 13af44 │ │ │ │ + b 13a830 │ │ │ │ + ldr r3, [pc, #1356] @ 13b0d8 │ │ │ │ + ldr r1, [pc, #1392] @ 13b100 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1388] @ 13af48 │ │ │ │ + ldr r0, [pc, #1388] @ 13b104 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #235 @ 0xeb │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 13a674 │ │ │ │ + b 13a830 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #24] │ │ │ │ - b 13a794 │ │ │ │ - ldr r3, [pc, #1264] @ 13af1c │ │ │ │ - ldr r2, [pc, #1308] @ 13af4c │ │ │ │ + b 13a950 │ │ │ │ + ldr r3, [pc, #1264] @ 13b0d8 │ │ │ │ + ldr r2, [pc, #1308] @ 13b108 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r1, [pc, #1304] @ 13af50 │ │ │ │ - ldr r0, [pc, #1304] @ 13af54 │ │ │ │ + ldr r1, [pc, #1304] @ 13b10c │ │ │ │ + ldr r0, [pc, #1304] @ 13b110 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ bl d8818 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl a4764 │ │ │ │ - b 13a674 │ │ │ │ + b 13a830 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13a36c │ │ │ │ - b 13a370 │ │ │ │ + beq 13a528 │ │ │ │ + b 13a52c │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13a7ec │ │ │ │ - ldr r3, [pc, #1172] @ 13af1c │ │ │ │ - ldr r1, [pc, #1228] @ 13af58 │ │ │ │ + b 13a9a8 │ │ │ │ + ldr r3, [pc, #1172] @ 13b0d8 │ │ │ │ + ldr r1, [pc, #1228] @ 13b114 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1224] @ 13af5c │ │ │ │ + ldr r0, [pc, #1224] @ 13b118 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl a4764 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 13a674 │ │ │ │ - ldr r3, [pc, #1100] @ 13af1c │ │ │ │ - ldr r1, [pc, #1164] @ 13af60 │ │ │ │ + b 13a830 │ │ │ │ + ldr r3, [pc, #1100] @ 13b0d8 │ │ │ │ + ldr r1, [pc, #1164] @ 13b11c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1160] @ 13af64 │ │ │ │ + ldr r0, [pc, #1160] @ 13b120 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #233 @ 0xe9 │ │ │ │ - b 13aaa0 │ │ │ │ + b 13ac5c │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13a844 │ │ │ │ + b 13aa00 │ │ │ │ mov r0, r3 │ │ │ │ bl a4764 │ │ │ │ - b 13a474 │ │ │ │ - ldr r3, [pc, #1040] @ 13af1c │ │ │ │ - ldr r1, [pc, #1112] @ 13af68 │ │ │ │ + b 13a630 │ │ │ │ + ldr r3, [pc, #1040] @ 13b0d8 │ │ │ │ + ldr r1, [pc, #1112] @ 13b124 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1108] @ 13af6c │ │ │ │ + ldr r0, [pc, #1108] @ 13b128 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #233 @ 0xe9 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ - b 13a674 │ │ │ │ + b 13a830 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13a868 │ │ │ │ - ldr r3, [pc, #956] @ 13af1c │ │ │ │ - ldr r1, [pc, #1036] @ 13af70 │ │ │ │ + b 13aa24 │ │ │ │ + ldr r3, [pc, #956] @ 13b0d8 │ │ │ │ + ldr r1, [pc, #1036] @ 13b12c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #1032] @ 13af74 │ │ │ │ + ldr r0, [pc, #1032] @ 13b130 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #236 @ 0xec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 13a674 │ │ │ │ - ldr r3, [pc, #892] @ 13af1c │ │ │ │ - ldr r2, [pc, #980] @ 13af78 │ │ │ │ + b 13a830 │ │ │ │ + ldr r3, [pc, #892] @ 13b0d8 │ │ │ │ + ldr r2, [pc, #980] @ 13b134 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r1, [pc, #976] @ 13af7c │ │ │ │ - ldr r0, [pc, #976] @ 13af80 │ │ │ │ + ldr r1, [pc, #976] @ 13b138 │ │ │ │ + ldr r0, [pc, #976] @ 13b13c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #233 @ 0xe9 │ │ │ │ bl d8818 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl a4764 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 13a674 │ │ │ │ - ldr r3, [pc, #812] @ 13af1c │ │ │ │ - ldr r1, [pc, #912] @ 13af84 │ │ │ │ + b 13a830 │ │ │ │ + ldr r3, [pc, #812] @ 13b0d8 │ │ │ │ + ldr r1, [pc, #912] @ 13b140 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #908] @ 13af88 │ │ │ │ + ldr r0, [pc, #908] @ 13b144 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #243 @ 0xf3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 13ab7c │ │ │ │ - ldr r3, [pc, #772] @ 13af1c │ │ │ │ - ldr r1, [pc, #880] @ 13af8c │ │ │ │ + b 13ad38 │ │ │ │ + ldr r3, [pc, #772] @ 13b0d8 │ │ │ │ + ldr r1, [pc, #880] @ 13b148 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #876] @ 13af90 │ │ │ │ + ldr r0, [pc, #876] @ 13b14c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #243 @ 0xf3 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 13a664 │ │ │ │ - ldr r3, [pc, #732] @ 13af1c │ │ │ │ - ldr r1, [pc, #848] @ 13af94 │ │ │ │ + b 13a820 │ │ │ │ + ldr r3, [pc, #732] @ 13b0d8 │ │ │ │ + ldr r1, [pc, #848] @ 13b150 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #844] @ 13af98 │ │ │ │ + ldr r0, [pc, #844] @ 13b154 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 13a664 │ │ │ │ + b 13a820 │ │ │ │ mov r0, r3 │ │ │ │ bl a4764 │ │ │ │ - b 13a7b0 │ │ │ │ - ldr r3, [pc, #680] @ 13af1c │ │ │ │ - ldr r1, [pc, #804] @ 13af9c │ │ │ │ + b 13a96c │ │ │ │ + ldr r3, [pc, #680] @ 13b0d8 │ │ │ │ + ldr r1, [pc, #804] @ 13b158 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #800] @ 13afa0 │ │ │ │ + ldr r0, [pc, #800] @ 13b15c │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #243 @ 0xf3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ - b 13a674 │ │ │ │ - ldr r3, [pc, #616] @ 13af1c │ │ │ │ - ldr r1, [pc, #748] @ 13afa4 │ │ │ │ + b 13a830 │ │ │ │ + ldr r3, [pc, #616] @ 13b0d8 │ │ │ │ + ldr r1, [pc, #748] @ 13b160 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #744] @ 13afa8 │ │ │ │ + ldr r0, [pc, #744] @ 13b164 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 13a664 │ │ │ │ - ldr r3, [pc, #576] @ 13af1c │ │ │ │ - ldr r1, [pc, #716] @ 13afac │ │ │ │ + b 13a820 │ │ │ │ + ldr r3, [pc, #576] @ 13b0d8 │ │ │ │ + ldr r1, [pc, #716] @ 13b168 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #712] @ 13afb0 │ │ │ │ + ldr r0, [pc, #712] @ 13b16c │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #243 @ 0xf3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 13ac90 │ │ │ │ + b 13ae4c │ │ │ │ mov sl, r3 │ │ │ │ - ldr r3, [pc, #532] @ 13af1c │ │ │ │ - ldr r1, [pc, #680] @ 13afb4 │ │ │ │ + ldr r3, [pc, #532] @ 13b0d8 │ │ │ │ + ldr r1, [pc, #680] @ 13b170 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #676] @ 13afb8 │ │ │ │ + ldr r0, [pc, #676] @ 13b174 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #239 @ 0xef │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl a4764 │ │ │ │ - b 13a674 │ │ │ │ - ldr r3, [pc, #460] @ 13af1c │ │ │ │ - ldr r1, [pc, #616] @ 13afbc │ │ │ │ + b 13a830 │ │ │ │ + ldr r3, [pc, #460] @ 13b0d8 │ │ │ │ + ldr r1, [pc, #616] @ 13b178 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #612] @ 13afc0 │ │ │ │ + ldr r0, [pc, #612] @ 13b17c │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r6, r7 │ │ │ │ bl b6f00 │ │ │ │ - b 13ab7c │ │ │ │ - ldr r3, [pc, #416] @ 13af1c │ │ │ │ - ldr r1, [pc, #580] @ 13afc4 │ │ │ │ + b 13ad38 │ │ │ │ + ldr r3, [pc, #416] @ 13b0d8 │ │ │ │ + ldr r1, [pc, #580] @ 13b180 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #576] @ 13afc8 │ │ │ │ + ldr r0, [pc, #576] @ 13b184 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r6, r7 │ │ │ │ bl b6f00 │ │ │ │ - b 13ab7c │ │ │ │ + b 13ad38 │ │ │ │ mov r0, r3 │ │ │ │ - bl 1396d4 │ │ │ │ + bl 139890 │ │ │ │ mov sl, r0 │ │ │ │ - b 13a7b0 │ │ │ │ + b 13a96c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13a5b4 │ │ │ │ + b 13a770 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13a5f0 │ │ │ │ + b 13a7ac │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #504] @ 13afcc │ │ │ │ - ldr r1, [pc, #504] @ 13afd0 │ │ │ │ - ldr r0, [pc, #504] @ 13afd4 │ │ │ │ + ldr r3, [pc, #504] @ 13b188 │ │ │ │ + ldr r1, [pc, #504] @ 13b18c │ │ │ │ + ldr r0, [pc, #504] @ 13b190 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #500] @ 13afd8 │ │ │ │ + ldr r2, [pc, #500] @ 13b194 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #448 @ 0x1c0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #484] @ 13afdc │ │ │ │ - ldr r1, [pc, #484] @ 13afe0 │ │ │ │ - ldr r0, [pc, #484] @ 13afe4 │ │ │ │ + ldr r3, [pc, #484] @ 13b198 │ │ │ │ + ldr r1, [pc, #484] @ 13b19c │ │ │ │ + ldr r0, [pc, #484] @ 13b1a0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #480] @ 13afe8 │ │ │ │ + ldr r2, [pc, #480] @ 13b1a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #448 @ 0x1c0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #464] @ 13afec │ │ │ │ - ldr r1, [pc, #464] @ 13aff0 │ │ │ │ - ldr r0, [pc, #464] @ 13aff4 │ │ │ │ + ldr r3, [pc, #464] @ 13b1a8 │ │ │ │ + ldr r1, [pc, #464] @ 13b1ac │ │ │ │ + ldr r0, [pc, #464] @ 13b1b0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #460] @ 13aff8 │ │ │ │ + ldr r2, [pc, #460] @ 13b1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #448 @ 0x1c0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #444] @ 13affc │ │ │ │ - ldr r1, [pc, #444] @ 13b000 │ │ │ │ - ldr r0, [pc, #444] @ 13b004 │ │ │ │ + ldr r3, [pc, #444] @ 13b1b8 │ │ │ │ + ldr r1, [pc, #444] @ 13b1bc │ │ │ │ + ldr r0, [pc, #444] @ 13b1c0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #440] @ 13b008 │ │ │ │ + ldr r2, [pc, #440] @ 13b1c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #448 @ 0x1c0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #424] @ 13b00c │ │ │ │ - ldr r1, [pc, #424] @ 13b010 │ │ │ │ - ldr r0, [pc, #424] @ 13b014 │ │ │ │ + ldr r3, [pc, #424] @ 13b1c8 │ │ │ │ + ldr r1, [pc, #424] @ 13b1cc │ │ │ │ + ldr r0, [pc, #424] @ 13b1d0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #420] @ 13b018 │ │ │ │ + ldr r2, [pc, #420] @ 13b1d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #448 @ 0x1c0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #404] @ 13b01c │ │ │ │ - ldr r1, [pc, #404] @ 13b020 │ │ │ │ - ldr r0, [pc, #404] @ 13b024 │ │ │ │ + ldr r3, [pc, #404] @ 13b1d8 │ │ │ │ + ldr r1, [pc, #404] @ 13b1dc │ │ │ │ + ldr r0, [pc, #404] @ 13b1e0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #400] @ 13b028 │ │ │ │ + ldr r2, [pc, #400] @ 13b1e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #448 @ 0x1c0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #384] @ 13b02c │ │ │ │ - ldr r1, [pc, #384] @ 13b030 │ │ │ │ - ldr r0, [pc, #384] @ 13b034 │ │ │ │ + ldr r3, [pc, #384] @ 13b1e8 │ │ │ │ + ldr r1, [pc, #384] @ 13b1ec │ │ │ │ + ldr r0, [pc, #384] @ 13b1f0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #380] @ 13b038 │ │ │ │ + ldr r2, [pc, #380] @ 13b1f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #448 @ 0x1c0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #364] @ 13b03c │ │ │ │ - ldr r1, [pc, #364] @ 13b040 │ │ │ │ - ldr r0, [pc, #364] @ 13b044 │ │ │ │ + ldr r3, [pc, #364] @ 13b1f8 │ │ │ │ + ldr r1, [pc, #364] @ 13b1fc │ │ │ │ + ldr r0, [pc, #364] @ 13b200 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #360] @ 13b048 │ │ │ │ + ldr r2, [pc, #360] @ 13b204 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ - eorseq r6, r0, r8 │ │ │ │ + eorseq r5, r0, ip, asr #28 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r5, r0, r8, ror #31 │ │ │ │ + eorseq r5, r0, ip, lsr #28 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, ror #16 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eoreq r6, ip, r4, lsr #29 │ │ │ │ + eoreq r7, ip, r0, lsr #4 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eoreq sl, sp, r0, lsl #1 │ │ │ │ - ldrdeq r5, [ip], -r4 @ │ │ │ │ - eorseq r5, r0, r8, ror r9 │ │ │ │ - eoreq r9, sp, r0, ror sp │ │ │ │ - eoreq r4, ip, r8, asr #29 │ │ │ │ - eoreq r9, sp, r8, asr #26 │ │ │ │ - eoreq r4, ip, r0, lsr #29 │ │ │ │ - eoreq r9, sp, r0, lsr #26 │ │ │ │ - eoreq r4, ip, r8, ror lr │ │ │ │ - strdeq r9, [sp], -r8 @ │ │ │ │ - eoreq r4, ip, ip, asr #28 │ │ │ │ - eoreq r4, ip, r4, lsl lr │ │ │ │ - mlaeq sp, r4, ip, r9 │ │ │ │ - eoreq r4, ip, r8, ror #27 │ │ │ │ - eoreq r9, sp, r0, asr #24 │ │ │ │ - mlaeq ip, r8, sp, r4 │ │ │ │ - strdeq r9, [sp], -r8 @ │ │ │ │ - eoreq r4, ip, r0, asr sp │ │ │ │ - @ instruction: 0x002d9bbc │ │ │ │ - eoreq r4, ip, r0, lsl sp │ │ │ │ - eoreq r9, sp, r4, ror #22 │ │ │ │ - @ instruction: 0x002c4cbc │ │ │ │ - eoreq r7, sp, r8, ror #25 │ │ │ │ - eoreq r9, sp, r4, lsr #22 │ │ │ │ - eoreq r4, ip, r8, ror ip │ │ │ │ - ldrdeq r9, [sp], -r4 @ │ │ │ │ - eoreq r4, ip, ip, lsr #24 │ │ │ │ - @ instruction: 0x002d9ab0 │ │ │ │ - eoreq r4, ip, r4, lsl #24 │ │ │ │ - eoreq r9, sp, r8, lsl #21 │ │ │ │ - ldrdeq r4, [ip], -ip @ │ │ │ │ - eoreq r9, sp, r0, asr sl │ │ │ │ - eoreq r4, ip, r8, lsr #23 │ │ │ │ - eoreq r9, sp, r4, lsl sl │ │ │ │ - eoreq r4, ip, r8, ror #22 │ │ │ │ - eoreq r9, sp, r8, ror #19 │ │ │ │ - eoreq r4, ip, r0, asr #22 │ │ │ │ - eoreq r9, sp, r0, asr #19 │ │ │ │ - eoreq r4, ip, r4, lsl fp │ │ │ │ - eoreq r9, sp, r4, ror r9 │ │ │ │ - eoreq r4, ip, ip, asr #21 │ │ │ │ - eoreq r9, sp, r8, asr #18 │ │ │ │ - eoreq r4, ip, r0, lsr #21 │ │ │ │ - mlaeq lr, r0, r3, r8 │ │ │ │ - mlaeq fp, r4, r4, sl │ │ │ │ - eoreq r4, ip, r0, lsr #2 │ │ │ │ - andeq r5, r5, r8, lsr #7 │ │ │ │ - eoreq r8, lr, ip, ror #6 │ │ │ │ - eoreq sl, fp, r0, ror r4 │ │ │ │ - eoreq r6, ip, ip, lsr r0 │ │ │ │ - ldrdeq r5, [r5], -r5 @ │ │ │ │ - eoreq r8, lr, r8, asr #6 │ │ │ │ - eoreq sl, fp, ip, asr #8 │ │ │ │ - eoreq r5, ip, ip, lsl #21 │ │ │ │ - ldrdeq r5, [r5], -r2 │ │ │ │ - eoreq r8, lr, r4, lsr #6 │ │ │ │ - eoreq sl, fp, r8, lsr #8 │ │ │ │ - eoreq r5, ip, ip, lsr #9 │ │ │ │ - andeq r5, r5, r4, ror #7 │ │ │ │ - eoreq r8, lr, r0, lsl #6 │ │ │ │ - eoreq sl, fp, r4, lsl #8 │ │ │ │ - ldrdeq r5, [ip], -r0 @ │ │ │ │ - @ instruction: 0x000553bd │ │ │ │ - ldrdeq r8, [lr], -ip @ │ │ │ │ - eoreq sl, fp, r0, ror #7 │ │ │ │ - eoreq r7, ip, r4, lsl #3 │ │ │ │ - andeq r5, r5, r7, lsl #7 │ │ │ │ - @ instruction: 0x002e82b8 │ │ │ │ - @ instruction: 0x002ba3bc │ │ │ │ - eoreq r4, ip, ip, asr #27 │ │ │ │ - muleq r5, r8, r3 │ │ │ │ - eoreq r4, lr, r4, lsr #5 │ │ │ │ - eoreq sl, fp, r0, lsl #9 │ │ │ │ - eoreq sp, fp, r8, lsr #11 │ │ │ │ + strdeq sl, [sp], -ip @ │ │ │ │ + eoreq r5, ip, r0, asr r5 │ │ │ │ + @ instruction: 0x003057bc │ │ │ │ + eoreq sl, sp, ip, ror #1 │ │ │ │ + eoreq r5, ip, r4, asr #4 │ │ │ │ + eoreq sl, sp, r4, asr #1 │ │ │ │ + eoreq r5, ip, ip, lsl r2 │ │ │ │ + mlaeq sp, ip, r0, sl │ │ │ │ + strdeq r5, [ip], -r4 @ │ │ │ │ + eoreq sl, sp, r4, ror r0 │ │ │ │ + eoreq r5, ip, r8, asr #3 │ │ │ │ + mlaeq ip, r0, r1, r5 │ │ │ │ + eoreq sl, sp, r0, lsl r0 │ │ │ │ + eoreq r5, ip, r4, ror #2 │ │ │ │ + @ instruction: 0x002d9fbc │ │ │ │ + eoreq r5, ip, r4, lsl r1 │ │ │ │ + eoreq r9, sp, r4, ror pc │ │ │ │ + eoreq r5, ip, ip, asr #1 │ │ │ │ + eoreq r9, sp, r8, lsr pc │ │ │ │ + eoreq r5, ip, ip, lsl #1 │ │ │ │ + eoreq r9, sp, r0, ror #29 │ │ │ │ + eoreq r5, ip, r8, lsr r0 │ │ │ │ + eoreq r8, sp, r4, rrx │ │ │ │ + eoreq r9, sp, r0, lsr #29 │ │ │ │ + strdeq r4, [ip], -r4 @ │ │ │ │ + eoreq r9, sp, r0, asr lr │ │ │ │ + eoreq r4, ip, r8, lsr #31 │ │ │ │ + eoreq r9, sp, ip, lsr #28 │ │ │ │ + eoreq r4, ip, r0, lsl #31 │ │ │ │ + eoreq r9, sp, r4, lsl #28 │ │ │ │ + eoreq r4, ip, r8, asr pc │ │ │ │ + eoreq r9, sp, ip, asr #27 │ │ │ │ + eoreq r4, ip, r4, lsr #30 │ │ │ │ + mlaeq sp, r0, sp, r9 │ │ │ │ + eoreq r4, ip, r4, ror #29 │ │ │ │ + eoreq r9, sp, r4, ror #26 │ │ │ │ + @ instruction: 0x002c4ebc │ │ │ │ + eoreq r9, sp, ip, lsr sp │ │ │ │ + mlaeq ip, r0, lr, r4 │ │ │ │ + strdeq r9, [sp], -r0 @ │ │ │ │ + eoreq r4, ip, r8, asr #28 │ │ │ │ + eoreq r9, sp, r4, asr #25 │ │ │ │ + eoreq r4, ip, ip, lsl lr │ │ │ │ + eoreq r8, lr, ip, lsl #14 │ │ │ │ + eoreq sl, fp, r0, lsl r8 │ │ │ │ + mlaeq ip, ip, r4, r4 │ │ │ │ + @ instruction: 0x000553b1 │ │ │ │ + eoreq r8, lr, r8, ror #13 │ │ │ │ + eoreq sl, fp, ip, ror #15 │ │ │ │ + @ instruction: 0x002c63b8 │ │ │ │ + ldrdeq r5, [r5], -lr │ │ │ │ + eoreq r8, lr, r4, asr #13 │ │ │ │ + eoreq sl, fp, r8, asr #15 │ │ │ │ + eoreq r5, ip, r8, lsl #28 │ │ │ │ + ldrdeq r5, [r5], -fp │ │ │ │ + eoreq r8, lr, r0, lsr #13 │ │ │ │ + eoreq sl, fp, r4, lsr #15 │ │ │ │ + eoreq r5, ip, r8, lsr #16 │ │ │ │ + andeq r5, r5, sp, ror #7 │ │ │ │ + eoreq r8, lr, ip, ror r6 │ │ │ │ + eoreq sl, fp, r0, lsl #15 │ │ │ │ + eoreq r6, ip, ip, asr #32 │ │ │ │ + andeq r5, r5, r6, asr #7 │ │ │ │ + eoreq r8, lr, r8, asr r6 │ │ │ │ + eoreq sl, fp, ip, asr r7 │ │ │ │ + eoreq r7, ip, ip, lsl #10 │ │ │ │ + muleq r5, r0, r3 │ │ │ │ + eoreq r8, lr, r4, lsr r6 │ │ │ │ + eoreq sl, fp, r8, lsr r7 │ │ │ │ + eoreq r5, ip, r8, asr #2 │ │ │ │ + andeq r5, r5, r1, lsr #7 │ │ │ │ + eoreq r4, lr, r0, lsr #12 │ │ │ │ + strdeq sl, [fp], -ip @ │ │ │ │ + eoreq sp, fp, r4, lsr #18 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ -0013b04c : │ │ │ │ +0013b208 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov ip, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - ldr ip, [pc, #380] @ 13b1ec │ │ │ │ + ldr ip, [pc, #380] @ 13b3a8 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ - ldr r3, [pc, #372] @ 13b1f0 │ │ │ │ + ldr r3, [pc, #372] @ 13b3ac │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [ip, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r3, [pc, #348] @ 13b1f4 │ │ │ │ + ldr r3, [pc, #348] @ 13b3b0 │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ add ip, sp, #20 │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, sp, #16 │ │ │ │ add r3, r3, #3024 @ 0xbd0 │ │ │ │ str ip, [sp] │ │ │ │ bl a31b0 │ │ │ │ - ldr r5, [pc, #312] @ 13b1f8 │ │ │ │ + ldr r5, [pc, #312] @ 13b3b4 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 13b1a8 │ │ │ │ - ldr r3, [pc, #300] @ 13b1fc │ │ │ │ + beq 13b364 │ │ │ │ + ldr r3, [pc, #300] @ 13b3b8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 13b174 │ │ │ │ + bne 13b330 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 13b1b0 │ │ │ │ - ldr r3, [pc, #260] @ 13b200 │ │ │ │ + beq 13b36c │ │ │ │ + ldr r3, [pc, #260] @ 13b3bc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [r2, #4] │ │ │ │ cmp r0, r3 │ │ │ │ - bne 13b1c0 │ │ │ │ + bne 13b37c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr ip, [r3, #4] │ │ │ │ cmp r0, ip │ │ │ │ - bne 13b1d4 │ │ │ │ + bne 13b390 │ │ │ │ mov r0, r4 │ │ │ │ - bl 139fd8 │ │ │ │ + bl 13a194 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 13b1a8 │ │ │ │ - ldr r3, [pc, #204] @ 13b204 │ │ │ │ + beq 13b364 │ │ │ │ + ldr r3, [pc, #204] @ 13b3c0 │ │ │ │ ldr r0, [r5, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #184] @ 13b208 │ │ │ │ - ldr r3, [pc, #156] @ 13b1f0 │ │ │ │ + ldr r2, [pc, #184] @ 13b3c4 │ │ │ │ + ldr r3, [pc, #156] @ 13b3ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 13b1e8 │ │ │ │ + bne 13b3a4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [pc, #144] @ 13b20c │ │ │ │ + ldr r0, [pc, #144] @ 13b3c8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #132] @ 13b210 │ │ │ │ - ldr r1, [pc, #132] @ 13b214 │ │ │ │ + ldr r3, [pc, #132] @ 13b3cc │ │ │ │ + ldr r1, [pc, #132] @ 13b3d0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #128] @ 13b218 │ │ │ │ + ldr r0, [pc, #128] @ 13b3d4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #229 @ 0xe5 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 13b148 │ │ │ │ - ldr r0, [pc, #100] @ 13b21c │ │ │ │ + b 13b304 │ │ │ │ + ldr r0, [pc, #100] @ 13b3d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - b 13b184 │ │ │ │ - ldr r0, [pc, #88] @ 13b220 │ │ │ │ + b 13b340 │ │ │ │ + ldr r0, [pc, #88] @ 13b3dc │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - b 13b184 │ │ │ │ - ldr r0, [pc, #72] @ 13b224 │ │ │ │ + b 13b340 │ │ │ │ + ldr r0, [pc, #72] @ 13b3e0 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - b 13b184 │ │ │ │ + b 13b340 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq r4, r0, r0, lsl #31 │ │ │ │ + eorseq r4, r0, r4, asr #27 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r9, r1, r4, ror #20 │ │ │ │ - eorseq r4, r0, ip, lsr pc │ │ │ │ + eorseq r9, r1, r8, lsr #17 │ │ │ │ + eorseq r4, r0, r0, lsl #27 │ │ │ │ andeq r0, r0, ip, lsr #11 │ │ │ │ andeq r0, r0, r4, ror #16 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eorseq r4, r0, r8, lsr #29 │ │ │ │ - eoreq r6, ip, r8, ror #4 │ │ │ │ + eorseq r4, r0, ip, ror #25 │ │ │ │ + eoreq r6, ip, r4, ror #11 │ │ │ │ andeq r0, r0, r0, lsl #21 │ │ │ │ - eoreq r9, sp, ip, lsr r5 │ │ │ │ - mlaeq ip, r4, r6, r4 │ │ │ │ - eoreq r7, sp, r0, ror #13 │ │ │ │ - eoreq r4, ip, r4, lsl #13 │ │ │ │ - eoreq r4, ip, r0, ror r6 │ │ │ │ + @ instruction: 0x002d98b8 │ │ │ │ + eoreq r4, ip, r0, lsl sl │ │ │ │ + eoreq r7, sp, ip, asr sl │ │ │ │ + eoreq r4, ip, r0, lsl #20 │ │ │ │ + eoreq r4, ip, ip, ror #19 │ │ │ │ │ │ │ │ -0013b228 : │ │ │ │ +0013b3e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ add ip, sp, #48 @ 0x30 │ │ │ │ - ldr r1, [pc, #1992] @ 13ba14 │ │ │ │ + ldr r1, [pc, #1992] @ 13bbd0 │ │ │ │ stm ip, {r2, r3} │ │ │ │ mov fp, r2 │ │ │ │ - ldr r2, [pc, #1984] @ 13ba18 │ │ │ │ + ldr r2, [pc, #1984] @ 13bbd4 │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r4, [pc, #1980] @ 13ba1c │ │ │ │ + ldr r4, [pc, #1980] @ 13bbd8 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ands r9, fp, #1 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r7, [sp, #112] @ 0x70 │ │ │ │ ldr r8, [sp, #116] @ 0x74 │ │ │ │ mov r6, r3 │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ mov r2, #0 │ │ │ │ - bne 13b6e4 │ │ │ │ + bne 13b8a0 │ │ │ │ ands sl, r6, #1 │ │ │ │ - bne 13b6b0 │ │ │ │ + bne 13b86c │ │ │ │ ands r3, r7, #1 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bne 13b6c4 │ │ │ │ + bne 13b880 │ │ │ │ ands r3, r8, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bne 13b6d8 │ │ │ │ + bne 13b894 │ │ │ │ mov r0, fp │ │ │ │ - bl 1396d4 │ │ │ │ + bl 139890 │ │ │ │ cmp r9, #0 │ │ │ │ str r0, [sp, #32] │ │ │ │ - bne 13b6f0 │ │ │ │ + bne 13b8ac │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13b704 │ │ │ │ + beq 13b8c0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 1396d4 │ │ │ │ + bl 139890 │ │ │ │ cmp sl, #0 │ │ │ │ mov r9, r0 │ │ │ │ - bne 13b744 │ │ │ │ + bne 13b900 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 13b750 │ │ │ │ + beq 13b90c │ │ │ │ mov r0, r7 │ │ │ │ - bl 1396d4 │ │ │ │ + bl 139890 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bne 13b790 │ │ │ │ + bne 13b94c │ │ │ │ cmp r6, #0 │ │ │ │ - beq 13b79c │ │ │ │ + beq 13b958 │ │ │ │ mov r0, r8 │ │ │ │ - bl 1396d4 │ │ │ │ + bl 139890 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ - bne 13b7dc │ │ │ │ + bne 13b998 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 13b7e8 │ │ │ │ - ldr r3, [pc, #1780] @ 13ba20 │ │ │ │ + beq 13b9a4 │ │ │ │ + ldr r3, [pc, #1780] @ 13bbdc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr sl, [r3] │ │ │ │ cmp sl, #0 │ │ │ │ - beq 13b828 │ │ │ │ + beq 13b9e4 │ │ │ │ tst r5, #1 │ │ │ │ - bne 13b888 │ │ │ │ + bne 13ba44 │ │ │ │ mov r0, r5 │ │ │ │ bl aaa68 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl a86c4 │ │ │ │ cmp r8, #0 │ │ │ │ mov r5, r0 │ │ │ │ - beq 13b9f0 │ │ │ │ + beq 13bbac │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13b380 │ │ │ │ + beq 13b53c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 13b5d0 │ │ │ │ + beq 13b78c │ │ │ │ cmp r5, #0 │ │ │ │ - beq 13b894 │ │ │ │ + beq 13ba50 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 13b648 │ │ │ │ - ldr r3, [pc, #1668] @ 13ba24 │ │ │ │ + beq 13b804 │ │ │ │ + ldr r3, [pc, #1668] @ 13bbe0 │ │ │ │ ldr fp, [r4, r3] │ │ │ │ - ldr r3, [pc, #1664] @ 13ba28 │ │ │ │ + ldr r3, [pc, #1664] @ 13bbe4 │ │ │ │ ldr r1, [fp, #148] @ 0x94 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 50378 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 13b8bc │ │ │ │ + beq 13ba78 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ bl 50114 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 13b3f8 │ │ │ │ + beq 13b5b4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 13b6a4 │ │ │ │ + beq 13b860 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13b90c │ │ │ │ + beq 13bac8 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 13b934 │ │ │ │ + beq 13baf0 │ │ │ │ str r8, [sp, #28] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r2, [fp, #2848] @ 0xb20 │ │ │ │ add r3, fp, #4096 @ 0x1000 │ │ │ │ str r2, [sp, #8] │ │ │ │ @@ -243106,140 +243217,140 @@ │ │ │ │ mov r3, r9 │ │ │ │ mov r0, #11 │ │ │ │ bl a633c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 13b47c │ │ │ │ + beq 13b638 │ │ │ │ sub r3, r3, #1 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 13b5dc │ │ │ │ + beq 13b798 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13b498 │ │ │ │ + beq 13b654 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 13b618 │ │ │ │ + beq 13b7d4 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13b4b4 │ │ │ │ + beq 13b670 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 13b60c │ │ │ │ + beq 13b7c8 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13b4d0 │ │ │ │ + beq 13b68c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 13b600 │ │ │ │ + beq 13b7bc │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13b4ec │ │ │ │ + beq 13b6a8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 13b5f4 │ │ │ │ + beq 13b7b0 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13b508 │ │ │ │ + beq 13b6c4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 13b5e8 │ │ │ │ + beq 13b7a4 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 13b96c │ │ │ │ + beq 13bb28 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add fp, fp, #4096 @ 0x1000 │ │ │ │ ldr r1, [fp, #688] @ 0x2b0 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 50378 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 13b994 │ │ │ │ + beq 13bb50 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ str sl, [sp, #64] @ 0x40 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 13b560 │ │ │ │ + beq 13b71c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 13b624 │ │ │ │ + beq 13b7e0 │ │ │ │ cmp r6, #0 │ │ │ │ - beq 13b9c4 │ │ │ │ + beq 13bb80 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13b584 │ │ │ │ + beq 13b740 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 13b63c │ │ │ │ + beq 13b7f8 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13b5a0 │ │ │ │ + beq 13b75c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 13b630 │ │ │ │ + beq 13b7ec │ │ │ │ mov r0, #1 │ │ │ │ - ldr r2, [pc, #1152] @ 13ba2c │ │ │ │ - ldr r3, [pc, #1128] @ 13ba18 │ │ │ │ + ldr r2, [pc, #1152] @ 13bbe8 │ │ │ │ + ldr r3, [pc, #1128] @ 13bbd4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 13b9ec │ │ │ │ + bne 13bba8 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13b380 │ │ │ │ + b 13b53c │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13b47c │ │ │ │ + b 13b638 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13b508 │ │ │ │ + b 13b6c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13b4ec │ │ │ │ + b 13b6a8 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13b4d0 │ │ │ │ + b 13b68c │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13b4b4 │ │ │ │ + b 13b670 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13b498 │ │ │ │ + b 13b654 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13b560 │ │ │ │ + b 13b71c │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13b5a0 │ │ │ │ + b 13b75c │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13b584 │ │ │ │ - ldr r3, [pc, #992] @ 13ba30 │ │ │ │ - ldr r2, [pc, #992] @ 13ba34 │ │ │ │ + b 13b740 │ │ │ │ + ldr r3, [pc, #992] @ 13bbec │ │ │ │ + ldr r2, [pc, #992] @ 13bbf0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r1, [pc, #988] @ 13ba38 │ │ │ │ - ldr r0, [pc, #988] @ 13ba3c │ │ │ │ + ldr r1, [pc, #988] @ 13bbf4 │ │ │ │ + ldr r0, [pc, #988] @ 13bbf8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #251 @ 0xfb │ │ │ │ @@ -243249,153 +243360,153 @@ │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, #2 │ │ │ │ - b 13b5a4 │ │ │ │ + b 13b760 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13b3f8 │ │ │ │ + b 13b5b4 │ │ │ │ mov r0, r6 │ │ │ │ bl a4704 │ │ │ │ ands r3, r7, #1 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - beq 13b29c │ │ │ │ + beq 13b458 │ │ │ │ mov r0, r7 │ │ │ │ bl a4704 │ │ │ │ ands r3, r8, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - beq 13b2a8 │ │ │ │ + beq 13b464 │ │ │ │ mov r0, r8 │ │ │ │ bl a4704 │ │ │ │ - b 13b2a8 │ │ │ │ + b 13b464 │ │ │ │ mov r0, fp │ │ │ │ bl a4704 │ │ │ │ - b 13b288 │ │ │ │ + b 13b444 │ │ │ │ mov r0, fp │ │ │ │ bl a4764 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 13b2c8 │ │ │ │ - ldr r3, [pc, #804] @ 13ba30 │ │ │ │ - ldr r1, [pc, #816] @ 13ba40 │ │ │ │ + bne 13b484 │ │ │ │ + ldr r3, [pc, #804] @ 13bbec │ │ │ │ + ldr r1, [pc, #816] @ 13bbfc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #812] @ 13ba44 │ │ │ │ + ldr r0, [pc, #812] @ 13bc00 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #251 @ 0xfb │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ - b 13b69c │ │ │ │ + b 13b858 │ │ │ │ mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ - b 13b2dc │ │ │ │ - ldr r3, [pc, #728] @ 13ba30 │ │ │ │ - ldr r1, [pc, #748] @ 13ba48 │ │ │ │ + b 13b498 │ │ │ │ + ldr r3, [pc, #728] @ 13bbec │ │ │ │ + ldr r1, [pc, #748] @ 13bc04 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #744] @ 13ba4c │ │ │ │ + ldr r0, [pc, #744] @ 13bc08 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #251 @ 0xfb │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 578f8 │ │ │ │ - b 13b69c │ │ │ │ + b 13b858 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ - b 13b2fc │ │ │ │ - ldr r3, [pc, #652] @ 13ba30 │ │ │ │ - ldr r1, [pc, #680] @ 13ba50 │ │ │ │ + b 13b4b8 │ │ │ │ + ldr r3, [pc, #652] @ 13bbec │ │ │ │ + ldr r1, [pc, #680] @ 13bc0c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #676] @ 13ba54 │ │ │ │ + ldr r0, [pc, #676] @ 13bc10 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #251 @ 0xfb │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 13b69c │ │ │ │ + b 13b858 │ │ │ │ mov r0, r8 │ │ │ │ bl a4764 │ │ │ │ - b 13b31c │ │ │ │ - ldr r3, [pc, #576] @ 13ba30 │ │ │ │ - ldr r1, [pc, #612] @ 13ba58 │ │ │ │ + b 13b4d8 │ │ │ │ + ldr r3, [pc, #576] @ 13bbec │ │ │ │ + ldr r1, [pc, #612] @ 13bc14 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #608] @ 13ba5c │ │ │ │ + ldr r0, [pc, #608] @ 13bc18 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #251 @ 0xfb │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 13b69c │ │ │ │ + b 13b858 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - ldr r3, [pc, #528] @ 13ba60 │ │ │ │ - ldr r1, [pc, #528] @ 13ba64 │ │ │ │ + ldr r3, [pc, #528] @ 13bc1c │ │ │ │ + ldr r1, [pc, #528] @ 13bc20 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #456] @ 13ba30 │ │ │ │ - ldr r1, [pc, #508] @ 13ba68 │ │ │ │ + ldr r3, [pc, #456] @ 13bbec │ │ │ │ + ldr r1, [pc, #508] @ 13bc24 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #504] @ 13ba6c │ │ │ │ + ldr r0, [pc, #504] @ 13bc28 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #251 @ 0xfb │ │ │ │ bl b6f00 │ │ │ │ - b 13b69c │ │ │ │ + b 13b858 │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ - b 13b340 │ │ │ │ - ldr r3, [pc, #404] @ 13ba30 │ │ │ │ - ldr r1, [pc, #464] @ 13ba70 │ │ │ │ + b 13b4fc │ │ │ │ + ldr r3, [pc, #404] @ 13bbec │ │ │ │ + ldr r1, [pc, #464] @ 13bc2c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #460] @ 13ba74 │ │ │ │ + ldr r0, [pc, #460] @ 13bc30 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #251 @ 0xfb │ │ │ │ bl b6f00 │ │ │ │ - b 13b67c │ │ │ │ - ldr r3, [pc, #364] @ 13ba30 │ │ │ │ - ldr r1, [pc, #432] @ 13ba78 │ │ │ │ + b 13b838 │ │ │ │ + ldr r3, [pc, #364] @ 13bbec │ │ │ │ + ldr r1, [pc, #432] @ 13bc34 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #428] @ 13ba7c │ │ │ │ + ldr r0, [pc, #428] @ 13bc38 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #251 @ 0xfb │ │ │ │ bl b6f00 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 578f8 │ │ │ │ @@ -243403,6100 +243514,6100 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 13b69c │ │ │ │ - ldr r3, [pc, #284] @ 13ba30 │ │ │ │ - ldr r1, [pc, #360] @ 13ba80 │ │ │ │ + b 13b858 │ │ │ │ + ldr r3, [pc, #284] @ 13bbec │ │ │ │ + ldr r1, [pc, #360] @ 13bc3c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #356] @ 13ba84 │ │ │ │ + ldr r0, [pc, #356] @ 13bc40 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #251 @ 0xfb │ │ │ │ bl b6f00 │ │ │ │ - b 13b8e0 │ │ │ │ - ldr r3, [pc, #244] @ 13ba30 │ │ │ │ - ldr r2, [pc, #328] @ 13ba88 │ │ │ │ + b 13ba9c │ │ │ │ + ldr r3, [pc, #244] @ 13bbec │ │ │ │ + ldr r2, [pc, #328] @ 13bc44 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r1, [pc, #324] @ 13ba8c │ │ │ │ - ldr r0, [pc, #324] @ 13ba90 │ │ │ │ + ldr r1, [pc, #324] @ 13bc48 │ │ │ │ + ldr r0, [pc, #324] @ 13bc4c │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #251 @ 0xfb │ │ │ │ bl d8818 │ │ │ │ - b 13b8e0 │ │ │ │ - ldr r3, [pc, #188] @ 13ba30 │ │ │ │ - ldr r1, [pc, #284] @ 13ba94 │ │ │ │ + b 13ba9c │ │ │ │ + ldr r3, [pc, #188] @ 13bbec │ │ │ │ + ldr r1, [pc, #284] @ 13bc50 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #280] @ 13ba98 │ │ │ │ + ldr r0, [pc, #280] @ 13bc54 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #251 @ 0xfb │ │ │ │ bl b6f00 │ │ │ │ - b 13b69c │ │ │ │ - ldr r3, [pc, #148] @ 13ba30 │ │ │ │ - ldr r1, [pc, #252] @ 13ba9c │ │ │ │ + b 13b858 │ │ │ │ + ldr r3, [pc, #148] @ 13bbec │ │ │ │ + ldr r1, [pc, #252] @ 13bc58 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #248] @ 13baa0 │ │ │ │ + ldr r0, [pc, #248] @ 13bc5c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #250 @ 0xfa │ │ │ │ bl b6f00 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ - b 13b69c │ │ │ │ - ldr r3, [pc, #100] @ 13ba30 │ │ │ │ - ldr r1, [pc, #212] @ 13baa4 │ │ │ │ + b 13b858 │ │ │ │ + ldr r3, [pc, #100] @ 13bbec │ │ │ │ + ldr r1, [pc, #212] @ 13bc60 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #208] @ 13baa8 │ │ │ │ + ldr r0, [pc, #208] @ 13bc64 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #250 @ 0xfa │ │ │ │ bl b6f00 │ │ │ │ - b 13b9b8 │ │ │ │ + b 13bb74 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #180] @ 13baac │ │ │ │ - ldr r1, [pc, #180] @ 13bab0 │ │ │ │ - ldr r0, [pc, #180] @ 13bab4 │ │ │ │ + ldr r3, [pc, #180] @ 13bc68 │ │ │ │ + ldr r1, [pc, #180] @ 13bc6c │ │ │ │ + ldr r0, [pc, #180] @ 13bc70 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #176] @ 13bab8 │ │ │ │ + ldr r2, [pc, #176] @ 13bc74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #492 @ 0x1ec │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r4, r0, r4, lsr #27 │ │ │ │ + eorseq r4, r0, r8, ror #23 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - mlaseq r0, r4, sp, r4 │ │ │ │ + @ instruction: 0x00304bd8 │ │ │ │ andeq r0, r0, r8, lsl r5 │ │ │ │ muleq r0, r4, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eorseq r4, r0, ip, asr #20 │ │ │ │ + mlaseq r0, r0, r8, r4 │ │ │ │ andeq r0, r0, r8, ror #19 │ │ │ │ - eoreq r7, sp, r8, lsr r2 │ │ │ │ - eoreq r6, ip, r4, asr #19 │ │ │ │ - eoreq r4, ip, r0, asr r2 │ │ │ │ - eoreq r6, ip, ip, lsl #18 │ │ │ │ - mlaeq ip, ip, r1, r4 │ │ │ │ - eoreq r6, ip, r0, asr #17 │ │ │ │ - eoreq r4, ip, r0, asr r1 │ │ │ │ - eoreq r6, ip, r4, ror r8 │ │ │ │ - eoreq r4, ip, r4, lsl #2 │ │ │ │ - eoreq r6, ip, r8, lsr #16 │ │ │ │ - strheq r4, [ip], -r8 @ │ │ │ │ + @ instruction: 0x002d75b4 │ │ │ │ + eoreq r6, ip, ip, asr #26 │ │ │ │ + eoreq r4, ip, ip, asr #11 │ │ │ │ + mlaeq ip, r4, ip, r6 │ │ │ │ + eoreq r4, ip, r8, lsl r5 │ │ │ │ + eoreq r6, ip, r8, asr #24 │ │ │ │ + eoreq r4, ip, ip, asr #9 │ │ │ │ + strdeq r6, [ip], -ip @ │ │ │ │ + eoreq r4, ip, r0, lsl #9 │ │ │ │ + @ instruction: 0x002c6bb0 │ │ │ │ + eoreq r4, ip, r4, lsr r4 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq r6, ip, r0, ror #15 │ │ │ │ - @ instruction: 0x002c67b4 │ │ │ │ - eoreq r4, ip, r4, asr #32 │ │ │ │ - eoreq r6, ip, r0, lsl #15 │ │ │ │ - eoreq r4, ip, r0, lsl r0 │ │ │ │ - eoreq r6, ip, r8, asr r7 │ │ │ │ - eoreq r3, ip, r8, ror #31 │ │ │ │ - eoreq r6, ip, r8, lsl #14 │ │ │ │ - mlaeq ip, r8, pc, r3 @ │ │ │ │ - eoreq r6, sp, ip, asr #30 │ │ │ │ + eoreq r6, ip, r8, ror #22 │ │ │ │ + eoreq r6, ip, ip, lsr fp │ │ │ │ + eoreq r4, ip, r0, asr #7 │ │ │ │ + eoreq r6, ip, r8, lsl #22 │ │ │ │ + eoreq r4, ip, ip, lsl #7 │ │ │ │ + eoreq r6, ip, r0, ror #21 │ │ │ │ + eoreq r4, ip, r4, ror #6 │ │ │ │ + mlaeq ip, r0, sl, r6 │ │ │ │ + eoreq r4, ip, r4, lsl r3 │ │ │ │ + eoreq r7, sp, r8, asr #5 │ │ │ │ + eoreq r6, ip, r0, ror #20 │ │ │ │ + eoreq r4, ip, r0, ror #5 │ │ │ │ + eoreq r6, ip, r0, lsr sl │ │ │ │ + @ instruction: 0x002c42b4 │ │ │ │ + eoreq r6, ip, r8, lsl #20 │ │ │ │ + eoreq r4, ip, ip, lsl #5 │ │ │ │ ldrdeq r6, [ip], -r8 @ │ │ │ │ - eoreq r3, ip, r4, ror #30 │ │ │ │ - eoreq r6, ip, r8, lsr #13 │ │ │ │ - eoreq r3, ip, r8, lsr pc │ │ │ │ - eoreq r6, ip, r0, lsl #13 │ │ │ │ - eoreq r3, ip, r0, lsl pc │ │ │ │ - eoreq r6, ip, r0, asr r6 │ │ │ │ - eoreq r3, ip, r0, ror #29 │ │ │ │ - eoreq r7, lr, ip, ror #14 │ │ │ │ - eoreq r9, fp, r0, ror r8 │ │ │ │ - mlaeq ip, r0, r1, r4 │ │ │ │ - andeq r7, r5, r0, ror #7 │ │ │ │ + eoreq r4, ip, ip, asr r2 │ │ │ │ + eoreq r7, lr, r8, ror #21 │ │ │ │ + eoreq r9, fp, ip, ror #23 │ │ │ │ + eoreq r4, ip, ip, lsl #10 │ │ │ │ + andeq r7, r5, r9, ror #7 │ │ │ │ │ │ │ │ -0013babc : │ │ │ │ +0013bc78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr r4, [pc, #24] @ 13baec │ │ │ │ + ldr r4, [pc, #24] @ 13bca8 │ │ │ │ bl 4ff70 │ │ │ │ - ldr r3, [pc, #20] @ 13baf0 │ │ │ │ + ldr r3, [pc, #20] @ 13bcac │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ pop {r4, lr} │ │ │ │ ldr r0, [r3] │ │ │ │ b 4fc34 │ │ │ │ - eorseq r4, r0, r0, lsr #10 │ │ │ │ + eorseq r4, r0, r4, ror #6 │ │ │ │ andeq r0, r0, ip, lsr #20 │ │ │ │ │ │ │ │ -0013baf4 : │ │ │ │ +0013bcb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - ldr ip, [pc, #152] @ 13bba4 │ │ │ │ - ldr r3, [pc, #152] @ 13bba8 │ │ │ │ + ldr ip, [pc, #152] @ 13bd60 │ │ │ │ + ldr r3, [pc, #152] @ 13bd64 │ │ │ │ add ip, pc, ip │ │ │ │ ldr lr, [r0, #4] │ │ │ │ ldr r3, [ip, r3] │ │ │ │ cmp lr, r3 │ │ │ │ - beq 13bb7c │ │ │ │ - ldr r3, [pc, #132] @ 13bbac │ │ │ │ + beq 13bd38 │ │ │ │ + ldr r3, [pc, #132] @ 13bd68 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ cmp lr, r3 │ │ │ │ - beq 13bba0 │ │ │ │ + beq 13bd5c │ │ │ │ ldr r3, [r0, #8] │ │ │ │ mov r2, r1 │ │ │ │ cmp r1, r3 │ │ │ │ - bne 13bb48 │ │ │ │ + bne 13bd04 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r1, [pc, #96] @ 13bbb0 │ │ │ │ + ldr r1, [pc, #96] @ 13bd6c │ │ │ │ ldr r1, [ip, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ - ble 13bb6c │ │ │ │ - ldr r1, [pc, #84] @ 13bbb4 │ │ │ │ + ble 13bd28 │ │ │ │ + ldr r1, [pc, #84] @ 13bd70 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 5030c │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r1, [pc, #68] @ 13bbb8 │ │ │ │ + ldr r1, [pc, #68] @ 13bd74 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 5030c │ │ │ │ - b 13bb64 │ │ │ │ - ldr r3, [pc, #56] @ 13bbbc │ │ │ │ - ldr r1, [pc, #56] @ 13bbc0 │ │ │ │ - ldr r0, [pc, #56] @ 13bbc4 │ │ │ │ + b 13bd20 │ │ │ │ + ldr r3, [pc, #56] @ 13bd78 │ │ │ │ + ldr r1, [pc, #56] @ 13bd7c │ │ │ │ + ldr r0, [pc, #56] @ 13bd80 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 13bbc8 │ │ │ │ + ldr r2, [pc, #52] @ 13bd84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ - eorseq r4, r0, ip, ror #9 │ │ │ │ + eorseq r4, r0, r0, lsr r3 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, ip, asr #11 │ │ │ │ - eoreq r6, ip, r4, lsl #10 │ │ │ │ - eoreq r6, ip, r4, lsr #10 │ │ │ │ - strdeq r3, [lr], -r0 @ │ │ │ │ - eoreq r9, fp, ip, asr #15 │ │ │ │ - strdeq ip, [fp], -r4 @ │ │ │ │ + eoreq r6, ip, ip, lsl #17 │ │ │ │ + eoreq r6, ip, ip, lsr #17 │ │ │ │ + eoreq r3, lr, ip, ror #18 │ │ │ │ + eoreq r9, fp, r8, asr #22 │ │ │ │ + eoreq ip, fp, r0, ror ip │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ -0013bbcc : │ │ │ │ +0013bd88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr r7, [pc, #3332] @ 13c8e8 │ │ │ │ - ldr r3, [pc, #3332] @ 13c8ec │ │ │ │ + ldr r7, [pc, #3332] @ 13caa4 │ │ │ │ + ldr r3, [pc, #3332] @ 13caa8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r6, [r7, r3] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r1, [r6] │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r1, r2 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - beq 13bc90 │ │ │ │ + beq 13be4c │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13be3c │ │ │ │ - ldr r1, [pc, #3288] @ 13c8f0 │ │ │ │ + beq 13bff8 │ │ │ │ + ldr r1, [pc, #3288] @ 13caac │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0] │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 13bdfc │ │ │ │ + bne 13bfb8 │ │ │ │ ldr r5, [r0, #12] │ │ │ │ ands r8, r5, #1 │ │ │ │ - bne 13bf0c │ │ │ │ + bne 13c0c8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13bc50 │ │ │ │ + beq 13be0c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13bdf0 │ │ │ │ - ldr r3, [pc, #3228] @ 13c8f4 │ │ │ │ + beq 13bfac │ │ │ │ + ldr r3, [pc, #3228] @ 13cab0 │ │ │ │ ldr r9, [r7, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13bec4 │ │ │ │ + beq 13c080 │ │ │ │ ldr r1, [r3, #452] @ 0x1c4 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 13be7c │ │ │ │ + beq 13c038 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 13bcc0 │ │ │ │ + bne 13be7c │ │ │ │ cmp r1, r5 │ │ │ │ - bne 13bcdc │ │ │ │ + bne 13be98 │ │ │ │ mov r4, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r5, [r0, #12] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ and r8, r5, #1 │ │ │ │ - beq 13bf20 │ │ │ │ + beq 13c0dc │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r8, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 13bc38 │ │ │ │ + beq 13bdf4 │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r4] │ │ │ │ - b 13bc38 │ │ │ │ + b 13bdf4 │ │ │ │ mov r0, r5 │ │ │ │ bl aefd4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 13bc80 │ │ │ │ + bne 13be3c │ │ │ │ mov r0, r4 │ │ │ │ bl e52cc │ │ │ │ cmp r0, #2 │ │ │ │ - beq 13c260 │ │ │ │ + beq 13c41c │ │ │ │ cmp r0, #0 │ │ │ │ - beq 13bd64 │ │ │ │ + beq 13bf20 │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 13c308 │ │ │ │ + bne 13c4c4 │ │ │ │ ldr r5, [r4, #28] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 13c810 │ │ │ │ + beq 13c9cc │ │ │ │ ldr r3, [r5] │ │ │ │ mov r0, r5 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ - ldr r3, [pc, #3020] @ 13c8f8 │ │ │ │ + ldr r3, [pc, #3020] @ 13cab4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r1, [r3, #3756] @ 0xeac │ │ │ │ bl 50168 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 13bd54 │ │ │ │ + beq 13bf10 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 13bf2c │ │ │ │ + beq 13c0e8 │ │ │ │ cmn r8, #1 │ │ │ │ - beq 13bf68 │ │ │ │ + beq 13c124 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13bc80 │ │ │ │ + beq 13be3c │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r2, [r4, #4] │ │ │ │ cmp r3, r2 │ │ │ │ ldr r3, [r4] │ │ │ │ - beq 13bf38 │ │ │ │ + beq 13c0f4 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13c288 │ │ │ │ - ldr r1, [pc, #2920] @ 13c8f0 │ │ │ │ + beq 13c444 │ │ │ │ + ldr r1, [pc, #2920] @ 13caac │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4] │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 13c384 │ │ │ │ + bne 13c540 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ ands r8, r5, #1 │ │ │ │ - bne 13c400 │ │ │ │ + bne 13c5bc │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13bdc0 │ │ │ │ + beq 13bf7c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13c254 │ │ │ │ + beq 13c410 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13c33c │ │ │ │ + beq 13c4f8 │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 13c2c0 │ │ │ │ + beq 13c47c │ │ │ │ cmp r8, #0 │ │ │ │ - bne 13bf9c │ │ │ │ + bne 13c158 │ │ │ │ cmp r5, r1 │ │ │ │ - beq 13bfb8 │ │ │ │ + beq 13c174 │ │ │ │ mov r4, #0 │ │ │ │ - b 13bc84 │ │ │ │ + b 13be40 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13bc50 │ │ │ │ - ldr r3, [pc, #2808] @ 13c8fc │ │ │ │ - ldr r0, [pc, #2808] @ 13c900 │ │ │ │ + b 13be0c │ │ │ │ + ldr r3, [pc, #2808] @ 13cab8 │ │ │ │ + ldr r0, [pc, #2808] @ 13cabc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #2796] @ 13c904 │ │ │ │ + ldr r1, [pc, #2796] @ 13cac0 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #2792] @ 13c908 │ │ │ │ - ldr r2, [pc, #2792] @ 13c90c │ │ │ │ + ldr r0, [pc, #2792] @ 13cac4 │ │ │ │ + ldr r2, [pc, #2792] @ 13cac8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ mov r4, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r3, [pc, #2732] @ 13c8f0 │ │ │ │ + ldr r3, [pc, #2732] @ 13caac │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 13bdfc │ │ │ │ + bne 13bfb8 │ │ │ │ ldr r5, [r0, #12] │ │ │ │ tst r5, #1 │ │ │ │ - bne 13bf0c │ │ │ │ - ldr r3, [pc, #2704] @ 13c8f4 │ │ │ │ + bne 13c0c8 │ │ │ │ + ldr r3, [pc, #2704] @ 13cab0 │ │ │ │ ldr r9, [r7, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13bec4 │ │ │ │ + beq 13c080 │ │ │ │ ldr r1, [r3, #452] @ 0x1c4 │ │ │ │ cmp r1, #1 │ │ │ │ - bne 13bc78 │ │ │ │ - ldr r3, [pc, #2680] @ 13c8fc │ │ │ │ - ldr r1, [pc, #2692] @ 13c90c │ │ │ │ + bne 13be34 │ │ │ │ + ldr r3, [pc, #2680] @ 13cab8 │ │ │ │ + ldr r1, [pc, #2692] @ 13cac8 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #2688] @ 13c910 │ │ │ │ + ldr r3, [pc, #2688] @ 13cacc │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #2676] @ 13c914 │ │ │ │ - ldr r1, [pc, #2676] @ 13c918 │ │ │ │ - ldr r0, [pc, #2676] @ 13c91c │ │ │ │ + ldr r2, [pc, #2676] @ 13cad0 │ │ │ │ + ldr r1, [pc, #2676] @ 13cad4 │ │ │ │ + ldr r0, [pc, #2676] @ 13cad8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - b 13be2c │ │ │ │ + b 13bfe8 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #2636] @ 13c920 │ │ │ │ - ldr r1, [pc, #2636] @ 13c924 │ │ │ │ + ldr r3, [pc, #2636] @ 13cadc │ │ │ │ + ldr r1, [pc, #2636] @ 13cae0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #2576] @ 13c8fc │ │ │ │ - ldr r1, [pc, #2616] @ 13c928 │ │ │ │ + ldr r3, [pc, #2576] @ 13cab8 │ │ │ │ + ldr r1, [pc, #2616] @ 13cae4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #2612] @ 13c92c │ │ │ │ - ldr r2, [pc, #2576] @ 13c90c │ │ │ │ + ldr r0, [pc, #2612] @ 13cae8 │ │ │ │ + ldr r2, [pc, #2576] @ 13cac8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 13be2c │ │ │ │ + b 13bfe8 │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ mov r8, #1 │ │ │ │ ldr r3, [r4] │ │ │ │ - b 13bc38 │ │ │ │ + b 13bdf4 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13be5c │ │ │ │ - b 13bcb0 │ │ │ │ + beq 13c018 │ │ │ │ + b 13be6c │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13bd54 │ │ │ │ + b 13bf10 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ and r8, r5, #1 │ │ │ │ - beq 13c3b8 │ │ │ │ + beq 13c574 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r8, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13bda8 │ │ │ │ + beq 13bf64 │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r4] │ │ │ │ - b 13bda8 │ │ │ │ + b 13bf64 │ │ │ │ bl 50048 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 13bd64 │ │ │ │ - ldr r3, [pc, #2432] @ 13c8fc │ │ │ │ - ldr r1, [pc, #2480] @ 13c930 │ │ │ │ + beq 13bf20 │ │ │ │ + ldr r3, [pc, #2432] @ 13cab8 │ │ │ │ + ldr r1, [pc, #2480] @ 13caec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #2476] @ 13c934 │ │ │ │ - ldr r2, [pc, #2476] @ 13c938 │ │ │ │ + ldr r0, [pc, #2476] @ 13caf0 │ │ │ │ + ldr r2, [pc, #2476] @ 13caf4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 13be2c │ │ │ │ + b 13bfe8 │ │ │ │ mov r0, r5 │ │ │ │ bl aefd4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13bde8 │ │ │ │ + beq 13bfa4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r1, [r6] │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 13c42c │ │ │ │ + beq 13c5e8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - ldr r1, [pc, #2328] @ 13c8f0 │ │ │ │ + ldr r1, [pc, #2328] @ 13caac │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 13c478 │ │ │ │ + bne 13c634 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 13c87c │ │ │ │ + beq 13ca38 │ │ │ │ ldr r2, [r5] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13c46c │ │ │ │ + beq 13c628 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13c02c │ │ │ │ + beq 13c1e8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13c414 │ │ │ │ + beq 13c5d0 │ │ │ │ ldr r2, [r5] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - beq 13c048 │ │ │ │ + beq 13c204 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r5] │ │ │ │ - beq 13c420 │ │ │ │ + beq 13c5dc │ │ │ │ lsl r8, r8, #1 │ │ │ │ cmp r8, #6 │ │ │ │ - bne 13bde8 │ │ │ │ + bne 13bfa4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r1, [r6] │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 13c4ac │ │ │ │ + beq 13c668 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ - ldr r3, [pc, #2164] @ 13c8f0 │ │ │ │ + ldr r3, [pc, #2164] @ 13caac │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 13c6bc │ │ │ │ + bne 13c878 │ │ │ │ ldr r9, [r4, #20] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 13c834 │ │ │ │ + beq 13c9f0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13c0c0 │ │ │ │ + beq 13c27c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13c4e8 │ │ │ │ + beq 13c6a4 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r9 │ │ │ │ - bl 13baf4 │ │ │ │ + bl 13bcb0 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 13c68c │ │ │ │ + blt 13c848 │ │ │ │ ldr r3, [r9, #12] │ │ │ │ ldr r5, [r3] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 13c8c4 │ │ │ │ + beq 13ca80 │ │ │ │ ldr r2, [r5] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r5] │ │ │ │ ldrne r3, [r9, #12] │ │ │ │ ldr r8, [r3, #4] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13c8a0 │ │ │ │ + beq 13ca5c │ │ │ │ ldr r2, [r8] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r8] │ │ │ │ ldrne r3, [r9, #12] │ │ │ │ ldr r4, [r3, #8] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 13c858 │ │ │ │ + beq 13ca14 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13c150 │ │ │ │ + beq 13c30c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 13c538 │ │ │ │ - ldr r3, [pc, #1944] @ 13c8f0 │ │ │ │ + beq 13c6f4 │ │ │ │ + ldr r3, [pc, #1944] @ 13caac │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r9, [r7, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 13c588 │ │ │ │ + beq 13c744 │ │ │ │ ldr r0, [r6] │ │ │ │ cmp r0, r2 │ │ │ │ - bne 13c4f4 │ │ │ │ + bne 13c6b0 │ │ │ │ ldr r1, [r8, #4] │ │ │ │ cmp r3, r1 │ │ │ │ - beq 13c674 │ │ │ │ + beq 13c830 │ │ │ │ cmp r1, r0 │ │ │ │ - bne 13c544 │ │ │ │ + bne 13c700 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ cmp r3, r0 │ │ │ │ - beq 13c19c │ │ │ │ + beq 13c358 │ │ │ │ cmp r0, r1 │ │ │ │ - bne 13c5b0 │ │ │ │ + bne 13c76c │ │ │ │ cmp r3, r2 │ │ │ │ - beq 13c1b0 │ │ │ │ + beq 13c36c │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 13c6fc │ │ │ │ + bne 13c8b8 │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ands fp, sl, #1 │ │ │ │ - bne 13c5f4 │ │ │ │ + bne 13c7b0 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13c1d8 │ │ │ │ + beq 13c394 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 13c618 │ │ │ │ + beq 13c7d4 │ │ │ │ cmp sl, #14 │ │ │ │ - bne 13c630 │ │ │ │ + bne 13c7ec │ │ │ │ ldr r2, [r9] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 13c1fc │ │ │ │ + beq 13c3b8 │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 13c7d0 │ │ │ │ + bne 13c98c │ │ │ │ ldr r5, [r4, #12] │ │ │ │ ands r6, r5, #1 │ │ │ │ - bne 13c72c │ │ │ │ + bne 13c8e8 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13c224 │ │ │ │ + beq 13c3e0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13c750 │ │ │ │ + beq 13c90c │ │ │ │ cmp r5, #16 │ │ │ │ - beq 13c76c │ │ │ │ + beq 13c928 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13bde8 │ │ │ │ + beq 13bfa4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - bne 13bde8 │ │ │ │ + bne 13bfa4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13bde8 │ │ │ │ + b 13bfa4 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13bdc0 │ │ │ │ - ldr r3, [pc, #1684] @ 13c8fc │ │ │ │ - ldr r1, [pc, #1744] @ 13c93c │ │ │ │ + b 13bf7c │ │ │ │ + ldr r3, [pc, #1684] @ 13cab8 │ │ │ │ + ldr r1, [pc, #1744] @ 13caf8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1740] @ 13c940 │ │ │ │ - ldr r2, [pc, #1728] @ 13c938 │ │ │ │ + ldr r0, [pc, #1740] @ 13cafc │ │ │ │ + ldr r2, [pc, #1728] @ 13caf4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 13be2c │ │ │ │ - ldr r3, [pc, #1632] @ 13c8f0 │ │ │ │ + b 13bfe8 │ │ │ │ + ldr r3, [pc, #1632] @ 13caac │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 13c384 │ │ │ │ + bne 13c540 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ tst r5, #1 │ │ │ │ - bne 13c400 │ │ │ │ + bne 13c5bc │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13c33c │ │ │ │ + beq 13c4f8 │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ cmp r1, #1 │ │ │ │ - bne 13bde0 │ │ │ │ - ldr r3, [pc, #1588] @ 13c8fc │ │ │ │ + bne 13bf9c │ │ │ │ + ldr r3, [pc, #1588] @ 13cab8 │ │ │ │ mov r1, #740 @ 0x2e4 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #1648] @ 13c944 │ │ │ │ + ldr r3, [pc, #1648] @ 13cb00 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #1636] @ 13c948 │ │ │ │ - ldr r1, [pc, #1636] @ 13c94c │ │ │ │ - ldr r0, [pc, #1636] @ 13c950 │ │ │ │ + ldr r2, [pc, #1636] @ 13cb04 │ │ │ │ + ldr r1, [pc, #1636] @ 13cb08 │ │ │ │ + ldr r0, [pc, #1636] @ 13cb0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - b 13be2c │ │ │ │ - ldr r3, [pc, #1516] @ 13c8fc │ │ │ │ - ldr r0, [pc, #1600] @ 13c954 │ │ │ │ + b 13bfe8 │ │ │ │ + ldr r3, [pc, #1516] @ 13cab8 │ │ │ │ + ldr r0, [pc, #1600] @ 13cb10 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #1588] @ 13c958 │ │ │ │ + ldr r1, [pc, #1588] @ 13cb14 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #1584] @ 13c95c │ │ │ │ - ldr r2, [pc, #1544] @ 13c938 │ │ │ │ + ldr r0, [pc, #1584] @ 13cb18 │ │ │ │ + ldr r2, [pc, #1544] @ 13caf4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 13be2c │ │ │ │ + b 13bfe8 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #1492] @ 13c920 │ │ │ │ - ldr r1, [pc, #1552] @ 13c960 │ │ │ │ + ldr r3, [pc, #1492] @ 13cadc │ │ │ │ + ldr r1, [pc, #1552] @ 13cb1c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #1432] @ 13c8fc │ │ │ │ - ldr r1, [pc, #1532] @ 13c964 │ │ │ │ + ldr r3, [pc, #1432] @ 13cab8 │ │ │ │ + ldr r1, [pc, #1532] @ 13cb20 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #1528] @ 13c968 │ │ │ │ + ldr r0, [pc, #1528] @ 13cb24 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #740 @ 0x2e4 │ │ │ │ bl b6f00 │ │ │ │ - b 13be2c │ │ │ │ - ldr r3, [pc, #1392] @ 13c8fc │ │ │ │ - ldr r0, [pc, #1500] @ 13c96c │ │ │ │ + b 13bfe8 │ │ │ │ + ldr r3, [pc, #1392] @ 13cab8 │ │ │ │ + ldr r0, [pc, #1500] @ 13cb28 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #1488] @ 13c970 │ │ │ │ + ldr r1, [pc, #1488] @ 13cb2c │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #1484] @ 13c974 │ │ │ │ + ldr r0, [pc, #1484] @ 13cb30 │ │ │ │ mov r2, #740 @ 0x2e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 13be2c │ │ │ │ + b 13bfe8 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 13bf58 │ │ │ │ + bne 13c114 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13c33c │ │ │ │ + beq 13c4f8 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ cmp r3, #1 │ │ │ │ - beq 13c2c0 │ │ │ │ + beq 13c47c │ │ │ │ cmp r3, r5 │ │ │ │ - bne 13bde8 │ │ │ │ + bne 13bfa4 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 13c448 │ │ │ │ + beq 13c604 │ │ │ │ ldr r2, [r5] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 13c004 │ │ │ │ + bne 13c1c0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - b 13c048 │ │ │ │ + b 13c204 │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ mov r8, #1 │ │ │ │ ldr r3, [r4] │ │ │ │ - b 13bda8 │ │ │ │ + b 13bf64 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13c028 │ │ │ │ + b 13c1e4 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13c048 │ │ │ │ + b 13c204 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ - beq 13c3e4 │ │ │ │ + beq 13c5a0 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 13bff8 │ │ │ │ - ldr r3, [pc, #1320] @ 13c978 │ │ │ │ - ldr r1, [pc, #1320] @ 13c97c │ │ │ │ - ldr r0, [pc, #1320] @ 13c980 │ │ │ │ + bne 13c1b4 │ │ │ │ + ldr r3, [pc, #1320] @ 13cb34 │ │ │ │ + ldr r1, [pc, #1320] @ 13cb38 │ │ │ │ + ldr r0, [pc, #1320] @ 13cb3c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1316] @ 13c984 │ │ │ │ + ldr r2, [pc, #1316] @ 13cb40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #524 @ 0x20c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 13c018 │ │ │ │ - b 13c3f8 │ │ │ │ - ldr r3, [pc, #1148] @ 13c8fc │ │ │ │ - ldr r0, [pc, #1284] @ 13c988 │ │ │ │ + bne 13c1d4 │ │ │ │ + b 13c5b4 │ │ │ │ + ldr r3, [pc, #1148] @ 13cab8 │ │ │ │ + ldr r0, [pc, #1284] @ 13cb44 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #1272] @ 13c98c │ │ │ │ + ldr r1, [pc, #1272] @ 13cb48 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #1268] @ 13c990 │ │ │ │ - ldr r2, [pc, #1268] @ 13c994 │ │ │ │ + ldr r0, [pc, #1268] @ 13cb4c │ │ │ │ + ldr r2, [pc, #1268] @ 13cb50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 13be2c │ │ │ │ + b 13bfe8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r9, [r4, #20] │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ cmp r9, #0 │ │ │ │ - bne 13c094 │ │ │ │ - ldr r3, [pc, #1228] @ 13c998 │ │ │ │ - ldr r1, [pc, #1228] @ 13c99c │ │ │ │ - ldr r0, [pc, #1228] @ 13c9a0 │ │ │ │ + bne 13c250 │ │ │ │ + ldr r3, [pc, #1228] @ 13cb54 │ │ │ │ + ldr r1, [pc, #1228] @ 13cb58 │ │ │ │ + ldr r0, [pc, #1228] @ 13cb5c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1224] @ 13c9a4 │ │ │ │ + ldr r2, [pc, #1224] @ 13cb60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #524 @ 0x20c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13c0c0 │ │ │ │ - ldr r3, [pc, #1024] @ 13c8fc │ │ │ │ - ldr r2, [pc, #1192] @ 13c9a8 │ │ │ │ + b 13c27c │ │ │ │ + ldr r3, [pc, #1024] @ 13cab8 │ │ │ │ + ldr r2, [pc, #1192] @ 13cb64 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #1184] @ 13c9ac │ │ │ │ - ldr r0, [pc, #1184] @ 13c9b0 │ │ │ │ + ldr r1, [pc, #1184] @ 13cb68 │ │ │ │ + ldr r0, [pc, #1184] @ 13cb6c │ │ │ │ ldr r3, [r3] │ │ │ │ stm sp, {r2, r5} │ │ │ │ - ldr r2, [pc, #1176] @ 13c9b4 │ │ │ │ + ldr r2, [pc, #1176] @ 13cb70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 13be2c │ │ │ │ + b 13bfe8 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13c150 │ │ │ │ - ldr r3, [pc, #944] @ 13c8fc │ │ │ │ - ldr r2, [pc, #1128] @ 13c9b8 │ │ │ │ + b 13c30c │ │ │ │ + ldr r3, [pc, #944] @ 13cab8 │ │ │ │ + ldr r2, [pc, #1128] @ 13cb74 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #1124] @ 13c9bc │ │ │ │ - ldr r0, [pc, #1124] @ 13c9c0 │ │ │ │ + ldr r1, [pc, #1124] @ 13cb78 │ │ │ │ + ldr r0, [pc, #1124] @ 13cb7c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, r8} │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #1088] @ 13c9b4 │ │ │ │ + ldr r2, [pc, #1088] @ 13cb70 │ │ │ │ bl d8818 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 13be2c │ │ │ │ + b 13bfe8 │ │ │ │ ldr r1, [r8, #4] │ │ │ │ cmp r3, r1 │ │ │ │ ldrne r0, [r6] │ │ │ │ - bne 13c180 │ │ │ │ + bne 13c33c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 13c1b0 │ │ │ │ + beq 13c36c │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 13c1b0 │ │ │ │ - ldr r3, [pc, #836] @ 13c8fc │ │ │ │ - ldr r2, [pc, #1032] @ 13c9c4 │ │ │ │ + beq 13c36c │ │ │ │ + ldr r3, [pc, #836] @ 13cab8 │ │ │ │ + ldr r2, [pc, #1032] @ 13cb80 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #1028] @ 13c9c8 │ │ │ │ - ldr r0, [pc, #1028] @ 13c9cc │ │ │ │ + ldr r1, [pc, #1028] @ 13cb84 │ │ │ │ + ldr r0, [pc, #1028] @ 13cb88 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, r4} │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #980] @ 13c9b4 │ │ │ │ + ldr r2, [pc, #980] @ 13cb70 │ │ │ │ bl d8818 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 13be2c │ │ │ │ + b 13bfe8 │ │ │ │ mov r0, sl │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13c628 │ │ │ │ + beq 13c7e4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - bne 13c628 │ │ │ │ + bne 13c7e4 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp fp, #0 │ │ │ │ - beq 13c1d8 │ │ │ │ + beq 13c394 │ │ │ │ mov r0, sl │ │ │ │ bl a4764 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13c64c │ │ │ │ + beq 13c808 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 13c6f0 │ │ │ │ + beq 13c8ac │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13bde8 │ │ │ │ + beq 13bfa4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 13bde8 │ │ │ │ + bne 13bfa4 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13bde8 │ │ │ │ + b 13bfa4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ cmp r3, r1 │ │ │ │ - beq 13c1b0 │ │ │ │ + beq 13c36c │ │ │ │ cmp r2, r1 │ │ │ │ - beq 13c1a4 │ │ │ │ - b 13c5b0 │ │ │ │ - ldr r3, [pc, #616] @ 13c8fc │ │ │ │ - ldr r1, [pc, #824] @ 13c9d0 │ │ │ │ + beq 13c360 │ │ │ │ + b 13c76c │ │ │ │ + ldr r3, [pc, #616] @ 13cab8 │ │ │ │ + ldr r1, [pc, #824] @ 13cb8c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #820] @ 13c9d4 │ │ │ │ - ldr r2, [pc, #784] @ 13c9b4 │ │ │ │ + ldr r0, [pc, #820] @ 13cb90 │ │ │ │ + ldr r2, [pc, #784] @ 13cb70 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 13be2c │ │ │ │ - ldr r3, [pc, #568] @ 13c8fc │ │ │ │ - ldr r0, [pc, #784] @ 13c9d8 │ │ │ │ + b 13bfe8 │ │ │ │ + ldr r3, [pc, #568] @ 13cab8 │ │ │ │ + ldr r0, [pc, #784] @ 13cb94 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #772] @ 13c9dc │ │ │ │ + ldr r1, [pc, #772] @ 13cb98 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #768] @ 13c9e0 │ │ │ │ - ldr r2, [pc, #720] @ 13c9b4 │ │ │ │ + ldr r0, [pc, #768] @ 13cb9c │ │ │ │ + ldr r2, [pc, #720] @ 13cb70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 13be2c │ │ │ │ + b 13bfe8 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13c64c │ │ │ │ - ldr r3, [pc, #504] @ 13c8fc │ │ │ │ - ldr r2, [pc, #732] @ 13c9e4 │ │ │ │ + b 13c808 │ │ │ │ + ldr r3, [pc, #504] @ 13cab8 │ │ │ │ + ldr r2, [pc, #732] @ 13cba0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #728] @ 13c9e8 │ │ │ │ - ldr r0, [pc, #728] @ 13c9ec │ │ │ │ + ldr r1, [pc, #728] @ 13cba4 │ │ │ │ + ldr r0, [pc, #728] @ 13cba8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, r5} │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #708] @ 13c9f0 │ │ │ │ - b 13c520 │ │ │ │ + ldr r2, [pc, #708] @ 13cbac │ │ │ │ + b 13c6dc │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13c760 │ │ │ │ + beq 13c91c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 13c760 │ │ │ │ + bne 13c91c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r6, #0 │ │ │ │ - beq 13c224 │ │ │ │ + beq 13c3e0 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - b 13c22c │ │ │ │ + b 13c3e8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 13bbcc │ │ │ │ + bl 13bd88 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 13c794 │ │ │ │ + beq 13c950 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 13c7c4 │ │ │ │ + beq 13c980 │ │ │ │ cmp r4, #2 │ │ │ │ - bne 13bc84 │ │ │ │ - ldr r3, [pc, #344] @ 13c8fc │ │ │ │ - ldr r1, [pc, #588] @ 13c9f4 │ │ │ │ + bne 13be40 │ │ │ │ + ldr r3, [pc, #344] @ 13cab8 │ │ │ │ + ldr r1, [pc, #588] @ 13cbb0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #584] @ 13c9f8 │ │ │ │ + ldr r0, [pc, #584] @ 13cbb4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #748 @ 0x2ec │ │ │ │ bl b6f00 │ │ │ │ - b 13bc84 │ │ │ │ + b 13be40 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13c794 │ │ │ │ - ldr r3, [pc, #292] @ 13c8fc │ │ │ │ - ldr r0, [pc, #544] @ 13c9fc │ │ │ │ + b 13c950 │ │ │ │ + ldr r3, [pc, #292] @ 13cab8 │ │ │ │ + ldr r0, [pc, #544] @ 13cbb8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ - ldr r1, [pc, #532] @ 13ca00 │ │ │ │ + ldr r1, [pc, #532] @ 13cbbc │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #524] @ 13ca04 │ │ │ │ - ldr r2, [pc, #500] @ 13c9f0 │ │ │ │ + ldr r0, [pc, #524] @ 13cbc0 │ │ │ │ + ldr r2, [pc, #500] @ 13cbac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 13be2c │ │ │ │ - ldr r3, [pc, #496] @ 13ca08 │ │ │ │ - ldr r1, [pc, #496] @ 13ca0c │ │ │ │ - ldr r0, [pc, #496] @ 13ca10 │ │ │ │ + b 13bfe8 │ │ │ │ + ldr r3, [pc, #496] @ 13cbc4 │ │ │ │ + ldr r1, [pc, #496] @ 13cbc8 │ │ │ │ + ldr r0, [pc, #496] @ 13cbcc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #492] @ 13ca14 │ │ │ │ + ldr r2, [pc, #492] @ 13cbd0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #524 @ 0x20c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #476] @ 13ca18 │ │ │ │ - ldr r1, [pc, #476] @ 13ca1c │ │ │ │ - ldr r0, [pc, #476] @ 13ca20 │ │ │ │ + ldr r3, [pc, #476] @ 13cbd4 │ │ │ │ + ldr r1, [pc, #476] @ 13cbd8 │ │ │ │ + ldr r0, [pc, #476] @ 13cbdc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #472] @ 13ca24 │ │ │ │ + ldr r2, [pc, #472] @ 13cbe0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #524 @ 0x20c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #456] @ 13ca28 │ │ │ │ - ldr r1, [pc, #456] @ 13ca2c │ │ │ │ - ldr r0, [pc, #456] @ 13ca30 │ │ │ │ + ldr r3, [pc, #456] @ 13cbe4 │ │ │ │ + ldr r1, [pc, #456] @ 13cbe8 │ │ │ │ + ldr r0, [pc, #456] @ 13cbec │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #452] @ 13ca34 │ │ │ │ + ldr r2, [pc, #452] @ 13cbf0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #524 @ 0x20c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #436] @ 13ca38 │ │ │ │ - ldr r1, [pc, #436] @ 13ca3c │ │ │ │ - ldr r0, [pc, #436] @ 13ca40 │ │ │ │ + ldr r3, [pc, #436] @ 13cbf4 │ │ │ │ + ldr r1, [pc, #436] @ 13cbf8 │ │ │ │ + ldr r0, [pc, #436] @ 13cbfc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #432] @ 13ca44 │ │ │ │ + ldr r2, [pc, #432] @ 13cc00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #524 @ 0x20c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #416] @ 13ca48 │ │ │ │ - ldr r1, [pc, #416] @ 13ca4c │ │ │ │ - ldr r0, [pc, #416] @ 13ca50 │ │ │ │ + ldr r3, [pc, #416] @ 13cc04 │ │ │ │ + ldr r1, [pc, #416] @ 13cc08 │ │ │ │ + ldr r0, [pc, #416] @ 13cc0c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #412] @ 13ca54 │ │ │ │ + ldr r2, [pc, #412] @ 13cc10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #524 @ 0x20c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #396] @ 13ca58 │ │ │ │ - ldr r1, [pc, #396] @ 13ca5c │ │ │ │ - ldr r0, [pc, #396] @ 13ca60 │ │ │ │ + ldr r3, [pc, #396] @ 13cc14 │ │ │ │ + ldr r1, [pc, #396] @ 13cc18 │ │ │ │ + ldr r0, [pc, #396] @ 13cc1c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #392] @ 13ca64 │ │ │ │ + ldr r2, [pc, #392] @ 13cc20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #524 @ 0x20c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r4, r0, r4, lsl r4 │ │ │ │ + eorseq r4, r0, r8, asr r2 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r2, ip, r4, asr #7 │ │ │ │ - eoreq r6, ip, r0, lsr #5 │ │ │ │ - eoreq r2, ip, r8, asr #27 │ │ │ │ + eoreq r2, ip, r0, asr #14 │ │ │ │ + eoreq r6, ip, r8, lsr #12 │ │ │ │ + eoreq r3, ip, r4, asr #2 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ - strdeq r4, [ip], -r0 @ │ │ │ │ - eoreq r5, sp, r8, lsl #5 │ │ │ │ - eoreq r6, ip, r4, lsl r2 │ │ │ │ - eoreq r2, ip, ip, lsr sp │ │ │ │ + eoreq r5, ip, ip, ror #4 │ │ │ │ + eoreq r5, sp, r4, lsl #12 │ │ │ │ + mlaeq ip, ip, r5, r6 │ │ │ │ + strheq r3, [ip], -r8 @ │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - ldrdeq r4, [ip], -r8 @ │ │ │ │ - eoreq r6, ip, r4, asr #3 │ │ │ │ - eoreq r2, ip, ip, ror #25 │ │ │ │ - eoreq r6, ip, r4, lsr r1 │ │ │ │ - eoreq r2, ip, ip, asr ip │ │ │ │ + eoreq r4, ip, r4, asr r7 │ │ │ │ + eoreq r6, ip, ip, asr #10 │ │ │ │ + eoreq r3, ip, r8, rrx │ │ │ │ + @ instruction: 0x002c64bc │ │ │ │ + ldrdeq r2, [ip], -r8 @ │ │ │ │ andeq r0, r0, r1, ror #5 │ │ │ │ - eoreq r5, ip, r8, asr #28 │ │ │ │ - eoreq r2, ip, r0, ror r9 │ │ │ │ - @ instruction: 0x002d9db8 │ │ │ │ - eoreq r4, sp, r4, asr #28 │ │ │ │ - ldrdeq r5, [ip], -r0 @ │ │ │ │ - strdeq r2, [ip], -r8 @ │ │ │ │ - @ instruction: 0x002bfdb0 │ │ │ │ - mlaeq ip, r4, sp, r5 │ │ │ │ - @ instruction: 0x002c28bc │ │ │ │ - eoreq r3, ip, r0, ror #30 │ │ │ │ - eoreq r5, ip, r0, asr sp │ │ │ │ - eoreq r2, ip, r8, ror r8 │ │ │ │ - eoreq r1, ip, ip, lsr lr │ │ │ │ - eoreq r5, ip, r8, lsl sp │ │ │ │ - eoreq r2, ip, r0, asr #16 │ │ │ │ - eoreq r6, lr, r4, lsl sp │ │ │ │ - eoreq r8, fp, r8, lsl lr │ │ │ │ - @ instruction: 0x002c4db8 │ │ │ │ - andeq lr, r2, r7, ror r5 │ │ │ │ - eoreq r1, ip, r8, asr #26 │ │ │ │ - eoreq r5, ip, r4, lsr #24 │ │ │ │ - eoreq r2, ip, ip, asr #14 │ │ │ │ + ldrdeq r6, [ip], -r0 @ │ │ │ │ + eoreq r2, ip, ip, ror #25 │ │ │ │ + eoreq sl, sp, r4, lsr r1 │ │ │ │ + eoreq r5, sp, r0, asr #3 │ │ │ │ + eoreq r6, ip, r8, asr r1 │ │ │ │ + eoreq r2, ip, r4, ror ip │ │ │ │ + eoreq r0, ip, ip, lsr #2 │ │ │ │ + eoreq r6, ip, ip, lsl r1 │ │ │ │ + eoreq r2, ip, r8, lsr ip │ │ │ │ + ldrdeq r4, [ip], -ip @ │ │ │ │ + ldrdeq r6, [ip], -r8 @ │ │ │ │ + strdeq r2, [ip], -r4 @ │ │ │ │ + @ instruction: 0x002c21b8 │ │ │ │ + eoreq r6, ip, r0, lsr #1 │ │ │ │ + @ instruction: 0x002c2bbc │ │ │ │ + mlaeq lr, r0, r0, r7 │ │ │ │ + mlaeq fp, r4, r1, r9 │ │ │ │ + eoreq r5, ip, r4, lsr r1 │ │ │ │ + andeq lr, r2, r4, ror r5 │ │ │ │ + eoreq r2, ip, r4, asr #1 │ │ │ │ + eoreq r5, ip, ip, lsr #31 │ │ │ │ + eoreq r2, ip, r8, asr #21 │ │ │ │ andeq r0, r0, r7, ror #5 │ │ │ │ - mlaeq lr, r8, ip, r6 │ │ │ │ - mlaeq fp, ip, sp, r8 │ │ │ │ - strdeq r5, [ip], -r0 @ │ │ │ │ - muleq r2, sp, r5 │ │ │ │ - eoreq r3, ip, ip, lsl #16 │ │ │ │ - eoreq r5, ip, r8, lsr #23 │ │ │ │ - ldrdeq r2, [ip], -r0 @ │ │ │ │ + eoreq r7, lr, r4, lsl r0 │ │ │ │ + eoreq r9, fp, r8, lsl r1 │ │ │ │ + eoreq r5, ip, r8, ror pc │ │ │ │ + muleq r2, sl, r5 │ │ │ │ + eoreq r3, ip, r8, lsl #23 │ │ │ │ + eoreq r5, ip, r0, lsr pc │ │ │ │ + eoreq r2, ip, ip, asr #20 │ │ │ │ andeq r0, r0, sl, ror #5 │ │ │ │ - @ instruction: 0x002c37b4 │ │ │ │ - eoreq r5, ip, r0, ror #22 │ │ │ │ - eoreq r2, ip, r4, lsl #13 │ │ │ │ - eoreq r3, ip, r8, asr #14 │ │ │ │ - strdeq r5, [ip], -r4 @ │ │ │ │ - eoreq r2, ip, r8, lsl r6 │ │ │ │ - eoreq r5, ip, ip, lsl sl │ │ │ │ - eoreq r2, ip, r4, asr #10 │ │ │ │ - eoreq r1, ip, r4, lsl #22 │ │ │ │ - eoreq r5, ip, r0, ror #19 │ │ │ │ - eoreq r2, ip, r8, lsl #10 │ │ │ │ - @ instruction: 0x002bf9b4 │ │ │ │ - eoreq r5, ip, r8, lsr #19 │ │ │ │ - eoreq r2, ip, ip, asr #9 │ │ │ │ + eoreq r3, ip, r0, lsr fp │ │ │ │ + eoreq r5, ip, r8, ror #29 │ │ │ │ + eoreq r2, ip, r0, lsl #20 │ │ │ │ + eoreq r3, ip, r4, asr #21 │ │ │ │ + eoreq r5, ip, ip, ror lr │ │ │ │ + mlaeq ip, r4, r9, r2 │ │ │ │ + eoreq r5, ip, r4, lsr #27 │ │ │ │ + eoreq r2, ip, r0, asr #17 │ │ │ │ + eoreq r1, ip, r0, lsl #29 │ │ │ │ + eoreq r5, ip, r8, ror #26 │ │ │ │ + eoreq r2, ip, r4, lsl #17 │ │ │ │ + eoreq pc, fp, r0, lsr sp @ │ │ │ │ + eoreq r5, ip, r0, lsr sp │ │ │ │ + eoreq r2, ip, r8, asr #16 │ │ │ │ andeq r0, r0, fp, ror #5 │ │ │ │ - eoreq r5, ip, r0, lsl r9 │ │ │ │ - eoreq r2, ip, r8, lsr r4 │ │ │ │ - eoreq pc, fp, r8, ror #17 │ │ │ │ - eoreq r5, ip, r8, asr #17 │ │ │ │ - strdeq r2, [ip], -r0 @ │ │ │ │ - eoreq r6, lr, ip, asr #18 │ │ │ │ - eoreq r8, fp, r0, asr sl │ │ │ │ - eoreq r1, ip, ip, ror r8 │ │ │ │ - andeq lr, r2, r6, lsl r5 │ │ │ │ - eoreq r6, lr, r8, lsr #18 │ │ │ │ - eoreq r8, fp, ip, lsr #20 │ │ │ │ - eoreq r5, ip, ip, lsl #17 │ │ │ │ - andeq lr, r2, sl, lsr #11 │ │ │ │ - eoreq r6, lr, r4, lsl #18 │ │ │ │ - eoreq r8, fp, r8, lsl #20 │ │ │ │ - eoreq r5, ip, r0, lsl #17 │ │ │ │ - andeq lr, r2, r5, asr #11 │ │ │ │ - eoreq r6, lr, r0, ror #17 │ │ │ │ - eoreq r8, fp, r4, ror #19 │ │ │ │ - eoreq r5, ip, r0, lsr r1 │ │ │ │ - andeq lr, r2, r4, lsl #11 │ │ │ │ - @ instruction: 0x002e68bc │ │ │ │ - eoreq r8, fp, r0, asr #19 │ │ │ │ - eoreq r5, ip, ip, lsr #16 │ │ │ │ - @ instruction: 0x0002e5bf │ │ │ │ - mlaeq lr, r8, r8, r6 │ │ │ │ - mlaeq fp, ip, r9, r8 │ │ │ │ - eoreq r3, ip, r0, asr r1 │ │ │ │ - @ instruction: 0x0002e5b9 │ │ │ │ + mlaeq ip, r8, ip, r5 │ │ │ │ + @ instruction: 0x002c27b4 │ │ │ │ + eoreq pc, fp, r4, ror #24 │ │ │ │ + eoreq r5, ip, r0, asr ip │ │ │ │ + eoreq r2, ip, ip, ror #14 │ │ │ │ + eoreq r6, lr, r8, asr #25 │ │ │ │ + eoreq r8, fp, ip, asr #27 │ │ │ │ + strdeq r1, [ip], -r8 @ │ │ │ │ + andeq lr, r2, r3, lsl r5 │ │ │ │ + eoreq r6, lr, r4, lsr #25 │ │ │ │ + eoreq r8, fp, r8, lsr #27 │ │ │ │ + eoreq r5, ip, r4, lsl ip │ │ │ │ + andeq lr, r2, r7, lsr #11 │ │ │ │ + eoreq r6, lr, r0, lsl #25 │ │ │ │ + eoreq r8, fp, r4, lsl #27 │ │ │ │ + eoreq r5, ip, r8, lsl #24 │ │ │ │ + andeq lr, r2, r2, asr #11 │ │ │ │ + eoreq r6, lr, ip, asr ip │ │ │ │ + eoreq r8, fp, r0, ror #26 │ │ │ │ + eoreq r5, ip, ip, lsr #9 │ │ │ │ + andeq lr, r2, r1, lsl #11 │ │ │ │ + eoreq r6, lr, r8, lsr ip │ │ │ │ + eoreq r8, fp, ip, lsr sp │ │ │ │ + @ instruction: 0x002c5bb4 │ │ │ │ + @ instruction: 0x0002e5bc │ │ │ │ + eoreq r6, lr, r4, lsl ip │ │ │ │ + eoreq r8, fp, r8, lsl sp │ │ │ │ + eoreq r3, ip, ip, asr #9 │ │ │ │ + @ instruction: 0x0002e5b6 │ │ │ │ │ │ │ │ -0013ca68 : │ │ │ │ +0013cc24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #288] @ 13cba0 │ │ │ │ + ldr ip, [pc, #288] @ 13cd5c │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ - ldr lr, [pc, #276] @ 13cba4 │ │ │ │ + ldr lr, [pc, #276] @ 13cd60 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #3072 @ 0xc00 │ │ │ │ add ip, sp, #8 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #256] @ 13cba8 │ │ │ │ + ldr ip, [pc, #256] @ 13cd64 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #248] @ 13cbac │ │ │ │ + ldr r4, [pc, #248] @ 13cd68 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ bl a3100 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 13cb94 │ │ │ │ - ldr r3, [pc, #220] @ 13cbb0 │ │ │ │ + beq 13cd50 │ │ │ │ + ldr r3, [pc, #220] @ 13cd6c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 13cafc │ │ │ │ - ldr r2, [pc, #196] @ 13cbb4 │ │ │ │ + beq 13ccb8 │ │ │ │ + ldr r2, [pc, #196] @ 13cd70 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 13cb64 │ │ │ │ + bne 13cd20 │ │ │ │ mov r0, r1 │ │ │ │ - bl 13bbcc │ │ │ │ + bl 13bd88 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 13cb94 │ │ │ │ + beq 13cd50 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 13cb58 │ │ │ │ - ldr r3, [pc, #156] @ 13cbb8 │ │ │ │ + bne 13cd14 │ │ │ │ + ldr r3, [pc, #156] @ 13cd74 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #136] @ 13cbbc │ │ │ │ - ldr r3, [pc, #112] @ 13cba8 │ │ │ │ + ldr r2, [pc, #136] @ 13cd78 │ │ │ │ + ldr r3, [pc, #112] @ 13cd64 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 13cb9c │ │ │ │ + bne 13cd58 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #96] @ 13cbc0 │ │ │ │ + ldr r3, [pc, #96] @ 13cd7c │ │ │ │ ldr r0, [r4, r3] │ │ │ │ - b 13cb1c │ │ │ │ - ldr r0, [pc, #88] @ 13cbc4 │ │ │ │ + b 13ccd8 │ │ │ │ + ldr r0, [pc, #88] @ 13cd80 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #80] @ 13cbc8 │ │ │ │ - ldr r1, [pc, #80] @ 13cbcc │ │ │ │ - ldr r0, [pc, #80] @ 13cbd0 │ │ │ │ + ldr r3, [pc, #80] @ 13cd84 │ │ │ │ + ldr r1, [pc, #80] @ 13cd88 │ │ │ │ + ldr r0, [pc, #80] @ 13cd8c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #732 @ 0x2dc │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 13cb2c │ │ │ │ + b 13cce8 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq r8, r1, r8, lsl #1 │ │ │ │ - eorseq r3, r0, r4, asr r5 │ │ │ │ + eorseq r7, r1, ip, asr #29 │ │ │ │ + mlaseq r0, r8, r3, r3 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r3, r0, r8, lsr r5 │ │ │ │ + eorseq r3, r0, ip, ror r3 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ - eorseq r3, r0, r4, asr #9 │ │ │ │ + eorseq r3, r0, r8, lsl #6 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq r1, ip, r4, ror #7 │ │ │ │ + eoreq r1, ip, r0, ror #14 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r5, ip, r0, asr #10 │ │ │ │ - eoreq r2, ip, r4, rrx │ │ │ │ + eoreq r5, ip, r8, asr #17 │ │ │ │ + eoreq r2, ip, r0, ror #7 │ │ │ │ │ │ │ │ -0013cbd4 : │ │ │ │ +0013cd90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr r5, [pc, #1920] @ 13d36c │ │ │ │ - ldr r3, [pc, #1920] @ 13d370 │ │ │ │ + ldr r5, [pc, #1920] @ 13d528 │ │ │ │ + ldr r3, [pc, #1920] @ 13d52c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r1, [r6] │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r1, r2 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - beq 13cee0 │ │ │ │ + beq 13d09c │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - ldr r1, [pc, #1880] @ 13d374 │ │ │ │ + ldr r1, [pc, #1880] @ 13d530 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 13cf30 │ │ │ │ + bne 13d0ec │ │ │ │ ldr r7, [r4, #20] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 13d348 │ │ │ │ + beq 13d504 │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13cf20 │ │ │ │ + beq 13d0dc │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r7] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13cc70 │ │ │ │ + beq 13ce2c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13ced4 │ │ │ │ + beq 13d090 │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - beq 13cc8c │ │ │ │ + beq 13ce48 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r7] │ │ │ │ - beq 13ccc0 │ │ │ │ + beq 13ce7c │ │ │ │ lsl r3, r8, #1 │ │ │ │ cmp r3, #6 │ │ │ │ - beq 13ccd4 │ │ │ │ - ldr r3, [pc, #1752] @ 13d378 │ │ │ │ + beq 13ce90 │ │ │ │ + ldr r3, [pc, #1752] @ 13d534 │ │ │ │ ldr r0, [r5, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ mov r4, r0 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ lsl r3, r8, #1 │ │ │ │ cmp r3, #6 │ │ │ │ - bne 13cc98 │ │ │ │ + bne 13ce54 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r1, [r6] │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 13cf88 │ │ │ │ + beq 13d144 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - ldr r1, [pc, #1664] @ 13d374 │ │ │ │ + ldr r1, [pc, #1664] @ 13d530 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 13d198 │ │ │ │ + bne 13d354 │ │ │ │ ldr r7, [r4, #20] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 13d324 │ │ │ │ + beq 13d4e0 │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13cd2c │ │ │ │ + beq 13cee8 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r7] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13cd44 │ │ │ │ + beq 13cf00 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13d038 │ │ │ │ + beq 13d1f4 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r7 │ │ │ │ - bl 13baf4 │ │ │ │ + bl 13bcb0 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 13d15c │ │ │ │ + blt 13d318 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r8, [r3] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13d2dc │ │ │ │ + beq 13d498 │ │ │ │ ldr r2, [r8] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r8] │ │ │ │ ldrne r3, [r7, #12] │ │ │ │ ldr r4, [r3, #4] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 13d2b8 │ │ │ │ + beq 13d474 │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r4] │ │ │ │ ldrne r3, [r7, #12] │ │ │ │ ldr r9, [r3, #8] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 13d300 │ │ │ │ + beq 13d4bc │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13cdd4 │ │ │ │ + beq 13cf90 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 13d088 │ │ │ │ - ldr r3, [pc, #1432] @ 13d374 │ │ │ │ + beq 13d244 │ │ │ │ + ldr r3, [pc, #1432] @ 13d530 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ ldr r7, [r5, r3] │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 13d148 │ │ │ │ + beq 13d304 │ │ │ │ ldr r1, [r6] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 13d044 │ │ │ │ + bne 13d200 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ cmp r3, r0 │ │ │ │ - beq 13cfc8 │ │ │ │ + beq 13d184 │ │ │ │ cmp r0, r1 │ │ │ │ - bne 13d094 │ │ │ │ + bne 13d250 │ │ │ │ ldr r0, [r9, #4] │ │ │ │ cmp r3, r0 │ │ │ │ - beq 13ce20 │ │ │ │ + beq 13cfdc │ │ │ │ cmp r0, r1 │ │ │ │ - bne 13cfdc │ │ │ │ + bne 13d198 │ │ │ │ cmp r3, r2 │ │ │ │ - beq 13ce30 │ │ │ │ + beq 13cfec │ │ │ │ cmp r2, r1 │ │ │ │ - bne 13d200 │ │ │ │ + bne 13d3bc │ │ │ │ ldr sl, [r8, #12] │ │ │ │ tst sl, #1 │ │ │ │ - bne 13d0d8 │ │ │ │ + bne 13d294 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13ce58 │ │ │ │ + beq 13d014 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 13d18c │ │ │ │ + beq 13d348 │ │ │ │ cmp sl, #14 │ │ │ │ - bne 13d104 │ │ │ │ + bne 13d2c0 │ │ │ │ ldr r2, [r7] │ │ │ │ ldr r3, [r9, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 13ce7c │ │ │ │ + beq 13d038 │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 13d260 │ │ │ │ + bne 13d41c │ │ │ │ ldr r6, [r9, #12] │ │ │ │ tst r6, #1 │ │ │ │ - bne 13d230 │ │ │ │ + bne 13d3ec │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13cea4 │ │ │ │ + beq 13d060 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 13d1d8 │ │ │ │ + beq 13d394 │ │ │ │ cmp r6, #16 │ │ │ │ - beq 13ccb4 │ │ │ │ + beq 13ce70 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13cc98 │ │ │ │ + beq 13ce54 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 13cc98 │ │ │ │ + bne 13ce54 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13cc98 │ │ │ │ + b 13ce54 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13cc6c │ │ │ │ + b 13ce28 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r7, [r0, #20] │ │ │ │ - beq 13cf70 │ │ │ │ + beq 13d12c │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r7, #0 │ │ │ │ str r3, [r0] │ │ │ │ - bne 13cc3c │ │ │ │ - ldr r3, [pc, #1144] @ 13d37c │ │ │ │ - ldr r1, [pc, #1144] @ 13d380 │ │ │ │ - ldr r0, [pc, #1144] @ 13d384 │ │ │ │ + bne 13cdf8 │ │ │ │ + ldr r3, [pc, #1144] @ 13d538 │ │ │ │ + ldr r1, [pc, #1144] @ 13d53c │ │ │ │ + ldr r0, [pc, #1144] @ 13d540 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1140] @ 13d388 │ │ │ │ + ldr r2, [pc, #1140] @ 13d544 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #548 @ 0x224 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 13cc5c │ │ │ │ + bne 13ce18 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b 13cc8c │ │ │ │ - ldr r3, [pc, #1108] @ 13d38c │ │ │ │ - ldr r0, [pc, #1108] @ 13d390 │ │ │ │ + b 13ce48 │ │ │ │ + ldr r3, [pc, #1108] @ 13d548 │ │ │ │ + ldr r0, [pc, #1108] @ 13d54c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #1096] @ 13d394 │ │ │ │ + ldr r1, [pc, #1096] @ 13d550 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #1092] @ 13d398 │ │ │ │ + ldr r0, [pc, #1092] @ 13d554 │ │ │ │ mov r2, #968 @ 0x3c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ cmp r7, #0 │ │ │ │ - beq 13cefc │ │ │ │ + beq 13d0b8 │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 13cc48 │ │ │ │ - b 13cf28 │ │ │ │ + bne 13ce04 │ │ │ │ + b 13d0e4 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r7, [r4, #20] │ │ │ │ - beq 13d020 │ │ │ │ + beq 13d1dc │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r7, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 13cd14 │ │ │ │ - ldr r3, [pc, #1008] @ 13d39c │ │ │ │ - ldr r1, [pc, #1008] @ 13d3a0 │ │ │ │ - ldr r0, [pc, #1008] @ 13d3a4 │ │ │ │ + bne 13ced0 │ │ │ │ + ldr r3, [pc, #1008] @ 13d558 │ │ │ │ + ldr r1, [pc, #1008] @ 13d55c │ │ │ │ + ldr r0, [pc, #1008] @ 13d560 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1004] @ 13d3a8 │ │ │ │ + ldr r2, [pc, #1004] @ 13d564 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #548 @ 0x224 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ ldr r0, [r9, #4] │ │ │ │ cmp r3, r0 │ │ │ │ - beq 13ce30 │ │ │ │ + beq 13cfec │ │ │ │ cmp r1, r0 │ │ │ │ - beq 13ce28 │ │ │ │ - ldr r3, [pc, #936] @ 13d38c │ │ │ │ - ldr r2, [pc, #964] @ 13d3ac │ │ │ │ + beq 13cfe4 │ │ │ │ + ldr r3, [pc, #936] @ 13d548 │ │ │ │ + ldr r2, [pc, #964] @ 13d568 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #960] @ 13d3b0 │ │ │ │ - ldr r0, [pc, #960] @ 13d3b4 │ │ │ │ + ldr r1, [pc, #960] @ 13d56c │ │ │ │ + ldr r0, [pc, #960] @ 13d570 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, r9} │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #940] @ 13d3b8 │ │ │ │ + ldr r2, [pc, #940] @ 13d574 │ │ │ │ bl d8818 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 13cf60 │ │ │ │ + b 13d11c │ │ │ │ cmp r7, #0 │ │ │ │ - beq 13cfa4 │ │ │ │ + beq 13d160 │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 13cd20 │ │ │ │ - b 13cd44 │ │ │ │ + bne 13cedc │ │ │ │ + b 13cf00 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13cd44 │ │ │ │ - ldr r3, [pc, #832] @ 13d38c │ │ │ │ - ldr r2, [pc, #876] @ 13d3bc │ │ │ │ + b 13cf00 │ │ │ │ + ldr r3, [pc, #832] @ 13d548 │ │ │ │ + ldr r2, [pc, #876] @ 13d578 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #868] @ 13d3c0 │ │ │ │ - ldr r0, [pc, #868] @ 13d3c4 │ │ │ │ + ldr r1, [pc, #868] @ 13d57c │ │ │ │ + ldr r0, [pc, #868] @ 13d580 │ │ │ │ ldr r3, [r3] │ │ │ │ stm sp, {r2, r8} │ │ │ │ - ldr r2, [pc, #844] @ 13d3b8 │ │ │ │ + ldr r2, [pc, #844] @ 13d574 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 13cf60 │ │ │ │ + b 13d11c │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13cdd4 │ │ │ │ - ldr r3, [pc, #752] @ 13d38c │ │ │ │ - ldr r2, [pc, #808] @ 13d3c8 │ │ │ │ + b 13cf90 │ │ │ │ + ldr r3, [pc, #752] @ 13d548 │ │ │ │ + ldr r2, [pc, #808] @ 13d584 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #804] @ 13d3cc │ │ │ │ - ldr r0, [pc, #804] @ 13d3d0 │ │ │ │ + ldr r1, [pc, #804] @ 13d588 │ │ │ │ + ldr r0, [pc, #804] @ 13d58c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, r4} │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #756] @ 13d3b8 │ │ │ │ + ldr r2, [pc, #756] @ 13d574 │ │ │ │ bl d8818 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 13cf60 │ │ │ │ + b 13d11c │ │ │ │ mov r0, sl │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13d0fc │ │ │ │ + beq 13d2b8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 13d2a0 │ │ │ │ + beq 13d45c │ │ │ │ mov r0, sl │ │ │ │ bl a4764 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13d120 │ │ │ │ + beq 13d2dc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13d1cc │ │ │ │ + beq 13d388 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13cc98 │ │ │ │ + beq 13ce54 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - bne 13cc98 │ │ │ │ + bne 13ce54 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13cc98 │ │ │ │ + b 13ce54 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ cmp r3, r0 │ │ │ │ - beq 13d1e4 │ │ │ │ + beq 13d3a0 │ │ │ │ ldr r1, [r6] │ │ │ │ - b 13ce04 │ │ │ │ - ldr r3, [pc, #552] @ 13d38c │ │ │ │ - ldr r1, [pc, #620] @ 13d3d4 │ │ │ │ + b 13cfc0 │ │ │ │ + ldr r3, [pc, #552] @ 13d548 │ │ │ │ + ldr r1, [pc, #620] @ 13d590 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #616] @ 13d3d8 │ │ │ │ - ldr r2, [pc, #580] @ 13d3b8 │ │ │ │ + ldr r0, [pc, #616] @ 13d594 │ │ │ │ + ldr r2, [pc, #580] @ 13d574 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 13cf60 │ │ │ │ + b 13d11c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13ce58 │ │ │ │ - ldr r3, [pc, #492] @ 13d38c │ │ │ │ - ldr r0, [pc, #568] @ 13d3dc │ │ │ │ + b 13d014 │ │ │ │ + ldr r3, [pc, #492] @ 13d548 │ │ │ │ + ldr r0, [pc, #568] @ 13d598 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #556] @ 13d3e0 │ │ │ │ + ldr r1, [pc, #556] @ 13d59c │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #552] @ 13d3e4 │ │ │ │ - ldr r2, [pc, #504] @ 13d3b8 │ │ │ │ + ldr r0, [pc, #552] @ 13d5a0 │ │ │ │ + ldr r2, [pc, #504] @ 13d574 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 13cf60 │ │ │ │ + b 13d11c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13d120 │ │ │ │ + b 13d2dc │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13cea4 │ │ │ │ + b 13d060 │ │ │ │ ldr r2, [r9, #4] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 13ce30 │ │ │ │ + beq 13cfec │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 13ce30 │ │ │ │ - b 13cfdc │ │ │ │ - ldr r3, [pc, #388] @ 13d38c │ │ │ │ - ldr r2, [pc, #476] @ 13d3e8 │ │ │ │ + beq 13cfec │ │ │ │ + b 13d198 │ │ │ │ + ldr r3, [pc, #388] @ 13d548 │ │ │ │ + ldr r2, [pc, #476] @ 13d5a4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #472] @ 13d3ec │ │ │ │ - ldr r0, [pc, #472] @ 13d3f0 │ │ │ │ + ldr r1, [pc, #472] @ 13d5a8 │ │ │ │ + ldr r0, [pc, #472] @ 13d5ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, r8} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #972 @ 0x3cc │ │ │ │ - b 13d070 │ │ │ │ + b 13d22c │ │ │ │ mov r0, r6 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13d254 │ │ │ │ + beq 13d410 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 13d2ac │ │ │ │ + beq 13d468 │ │ │ │ mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ - b 13ceac │ │ │ │ - ldr r3, [pc, #292] @ 13d38c │ │ │ │ - ldr ip, [pc, #392] @ 13d3f4 │ │ │ │ + b 13d068 │ │ │ │ + ldr r3, [pc, #292] @ 13d548 │ │ │ │ + ldr ip, [pc, #392] @ 13d5b0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #388] @ 13d3f8 │ │ │ │ - ldr r0, [pc, #388] @ 13d3fc │ │ │ │ + ldr r1, [pc, #388] @ 13d5b4 │ │ │ │ + ldr r0, [pc, #388] @ 13d5b8 │ │ │ │ add ip, pc, ip │ │ │ │ str r9, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #972 @ 0x3cc │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 13cf60 │ │ │ │ + b 13d11c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13d0fc │ │ │ │ + b 13d2b8 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13d254 │ │ │ │ - ldr r3, [pc, #320] @ 13d400 │ │ │ │ - ldr r1, [pc, #320] @ 13d404 │ │ │ │ - ldr r0, [pc, #320] @ 13d408 │ │ │ │ + b 13d410 │ │ │ │ + ldr r3, [pc, #320] @ 13d5bc │ │ │ │ + ldr r1, [pc, #320] @ 13d5c0 │ │ │ │ + ldr r0, [pc, #320] @ 13d5c4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #316] @ 13d40c │ │ │ │ + ldr r2, [pc, #316] @ 13d5c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #548 @ 0x224 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #300] @ 13d410 │ │ │ │ - ldr r1, [pc, #300] @ 13d414 │ │ │ │ - ldr r0, [pc, #300] @ 13d418 │ │ │ │ + ldr r3, [pc, #300] @ 13d5cc │ │ │ │ + ldr r1, [pc, #300] @ 13d5d0 │ │ │ │ + ldr r0, [pc, #300] @ 13d5d4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #296] @ 13d41c │ │ │ │ + ldr r2, [pc, #296] @ 13d5d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #548 @ 0x224 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #280] @ 13d420 │ │ │ │ - ldr r1, [pc, #280] @ 13d424 │ │ │ │ - ldr r0, [pc, #280] @ 13d428 │ │ │ │ + ldr r3, [pc, #280] @ 13d5dc │ │ │ │ + ldr r1, [pc, #280] @ 13d5e0 │ │ │ │ + ldr r0, [pc, #280] @ 13d5e4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #276] @ 13d42c │ │ │ │ + ldr r2, [pc, #276] @ 13d5e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #548 @ 0x224 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #260] @ 13d430 │ │ │ │ - ldr r1, [pc, #260] @ 13d434 │ │ │ │ - ldr r0, [pc, #260] @ 13d438 │ │ │ │ + ldr r3, [pc, #260] @ 13d5ec │ │ │ │ + ldr r1, [pc, #260] @ 13d5f0 │ │ │ │ + ldr r0, [pc, #260] @ 13d5f4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #256] @ 13d43c │ │ │ │ + ldr r2, [pc, #256] @ 13d5f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #548 @ 0x224 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #240] @ 13d440 │ │ │ │ - ldr r1, [pc, #240] @ 13d444 │ │ │ │ - ldr r0, [pc, #240] @ 13d448 │ │ │ │ + ldr r3, [pc, #240] @ 13d5fc │ │ │ │ + ldr r1, [pc, #240] @ 13d600 │ │ │ │ + ldr r0, [pc, #240] @ 13d604 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #236] @ 13d44c │ │ │ │ + ldr r2, [pc, #236] @ 13d608 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #548 @ 0x224 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r3, r0, ip, lsl #8 │ │ │ │ + eorseq r3, r0, r0, asr r2 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - eoreq r6, lr, r0, ror #4 │ │ │ │ - eoreq r8, fp, r4, ror #6 │ │ │ │ - eoreq r8, fp, ip, lsl #8 │ │ │ │ - andeq pc, r2, r0, lsr #13 │ │ │ │ + ldrdeq r6, [lr], -ip @ │ │ │ │ + eoreq r8, fp, r0, ror #13 │ │ │ │ + eoreq r8, fp, r8, lsl #15 │ │ │ │ + muleq r2, sp, r6 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - mlaeq ip, r0, r2, r1 │ │ │ │ - eoreq r5, ip, r8, lsr #3 │ │ │ │ - mlaeq ip, r4, ip, r1 │ │ │ │ - @ instruction: 0x002e61b8 │ │ │ │ - @ instruction: 0x002b82bc │ │ │ │ - eoreq r1, ip, r8, ror #1 │ │ │ │ - andeq pc, r2, r8, asr #13 │ │ │ │ - eoreq r2, ip, ip, lsl sp │ │ │ │ - eoreq r5, ip, r4, lsl #2 │ │ │ │ - eoreq r1, ip, ip, ror #23 │ │ │ │ + eoreq r1, ip, ip, lsl #12 │ │ │ │ + eoreq r5, ip, r0, lsr r5 │ │ │ │ + eoreq r2, ip, r0, lsl r0 │ │ │ │ + eoreq r6, lr, r4, lsr r5 │ │ │ │ + eoreq r8, fp, r8, lsr r6 │ │ │ │ + eoreq r1, ip, r4, ror #8 │ │ │ │ + andeq pc, r2, r5, asr #13 │ │ │ │ + mlaeq ip, r8, r0, r3 │ │ │ │ + eoreq r5, ip, ip, lsl #9 │ │ │ │ + eoreq r1, ip, r8, ror #30 │ │ │ │ andeq r0, r0, fp, asr #7 │ │ │ │ - @ instruction: 0x002c2cbc │ │ │ │ - mlaeq ip, r4, r0, r5 │ │ │ │ - eoreq r1, ip, r0, lsl #23 │ │ │ │ - eoreq r2, ip, r4, ror #24 │ │ │ │ - eoreq r5, ip, ip, asr #32 │ │ │ │ - eoreq r1, ip, r4, lsr fp │ │ │ │ - eoreq r4, ip, r8, lsl #31 │ │ │ │ - eoreq r1, ip, r4, ror sl │ │ │ │ - eoreq r1, ip, r8, lsr #32 │ │ │ │ - eoreq r4, ip, r0, asr #30 │ │ │ │ - eoreq r1, ip, ip, lsr #20 │ │ │ │ - @ instruction: 0x002beeb0 │ │ │ │ - eoreq r4, ip, r0, ror #29 │ │ │ │ - eoreq r1, ip, r8, asr #19 │ │ │ │ - eoreq lr, fp, r0, asr lr │ │ │ │ - eoreq r4, ip, r0, lsl #29 │ │ │ │ - eoreq r1, ip, r8, ror #18 │ │ │ │ - eoreq r5, lr, r4, lsr #29 │ │ │ │ - eoreq r7, fp, r8, lsr #31 │ │ │ │ - eoreq r2, ip, r0, asr r7 │ │ │ │ - andeq pc, r2, sl, ror #13 │ │ │ │ - eoreq r5, lr, r0, lsl #29 │ │ │ │ - eoreq r7, fp, r4, lsl #31 │ │ │ │ - eoreq r2, ip, r0, lsl sp │ │ │ │ - andeq pc, r2, r4, ror #13 │ │ │ │ - eoreq r5, lr, ip, asr lr │ │ │ │ - eoreq r7, fp, r0, ror #30 │ │ │ │ - eoreq r2, ip, ip, asr #31 │ │ │ │ - strdeq pc, [r2], -r0 │ │ │ │ - eoreq r5, lr, r8, lsr lr │ │ │ │ - eoreq r7, fp, ip, lsr pc │ │ │ │ - eoreq r2, ip, r0, lsl #21 │ │ │ │ - ldrdeq pc, [r2], -r5 │ │ │ │ - eoreq r5, lr, r4, lsl lr │ │ │ │ - eoreq r7, fp, r8, lsl pc │ │ │ │ - ldrdeq r7, [fp], -r8 @ │ │ │ │ - andeq pc, r2, sp, lsr #13 │ │ │ │ + eoreq r3, ip, r8, lsr r0 │ │ │ │ + eoreq r5, ip, ip, lsl r4 │ │ │ │ + strdeq r1, [ip], -ip @ │ │ │ │ + eoreq r2, ip, r0, ror #31 │ │ │ │ + ldrdeq r5, [ip], -r4 @ │ │ │ │ + @ instruction: 0x002c1eb0 │ │ │ │ + eoreq r5, ip, r0, lsl r3 │ │ │ │ + strdeq r1, [ip], -r0 @ │ │ │ │ + eoreq r1, ip, r4, lsr #7 │ │ │ │ + eoreq r5, ip, r8, asr #5 │ │ │ │ + eoreq r1, ip, r8, lsr #27 │ │ │ │ + eoreq pc, fp, ip, lsr #4 │ │ │ │ + eoreq r5, ip, r8, ror #4 │ │ │ │ + eoreq r1, ip, r4, asr #26 │ │ │ │ + eoreq pc, fp, ip, asr #3 │ │ │ │ + eoreq r5, ip, r8, lsl #4 │ │ │ │ + eoreq r1, ip, r4, ror #25 │ │ │ │ + eoreq r6, lr, r0, lsr #4 │ │ │ │ + eoreq r8, fp, r4, lsr #6 │ │ │ │ + eoreq r2, ip, ip, asr #21 │ │ │ │ + andeq pc, r2, r7, ror #13 │ │ │ │ + strdeq r6, [lr], -ip @ │ │ │ │ + eoreq r8, fp, r0, lsl #6 │ │ │ │ + eoreq r3, ip, ip, lsl #1 │ │ │ │ + andeq pc, r2, r1, ror #13 │ │ │ │ + ldrdeq r6, [lr], -r8 @ │ │ │ │ + ldrdeq r8, [fp], -ip @ │ │ │ │ + eoreq r3, ip, r8, asr #6 │ │ │ │ + andeq pc, r2, sp, ror #13 │ │ │ │ + @ instruction: 0x002e61b4 │ │ │ │ + @ instruction: 0x002b82b8 │ │ │ │ + strdeq r2, [ip], -ip @ │ │ │ │ + ldrdeq pc, [r2], -r2 │ │ │ │ + mlaeq lr, r0, r1, r6 │ │ │ │ + mlaeq fp, r4, r2, r8 │ │ │ │ + eoreq r8, fp, r4, asr r3 │ │ │ │ + andeq pc, r2, sl, lsr #13 │ │ │ │ │ │ │ │ -0013d450 : │ │ │ │ +0013d60c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ - ldr r6, [pc, #3388] @ 13e1a4 │ │ │ │ - ldr r3, [pc, #3388] @ 13e1a8 │ │ │ │ + ldr r6, [pc, #3388] @ 13e360 │ │ │ │ + ldr r3, [pc, #3388] @ 13e364 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r5, [r6, r3] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r1, r2 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - beq 13d758 │ │ │ │ + beq 13d914 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13d9c4 │ │ │ │ - ldr r1, [pc, #3344] @ 13e1ac │ │ │ │ + beq 13db80 │ │ │ │ + ldr r1, [pc, #3344] @ 13e368 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 13d7d8 │ │ │ │ + bne 13d994 │ │ │ │ ldr r7, [r0, #12] │ │ │ │ ands r8, r7, #1 │ │ │ │ - bne 13db08 │ │ │ │ + bne 13dcc4 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13d4d4 │ │ │ │ + beq 13d690 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13d788 │ │ │ │ - ldr r3, [pc, #3284] @ 13e1b0 │ │ │ │ + beq 13d944 │ │ │ │ + ldr r3, [pc, #3284] @ 13e36c │ │ │ │ ldr r9, [r6, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13dab4 │ │ │ │ + beq 13dc70 │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 13da04 │ │ │ │ + beq 13dbc0 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 13d674 │ │ │ │ + bne 13d830 │ │ │ │ cmp r7, r1 │ │ │ │ - beq 13d690 │ │ │ │ + beq 13d84c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r1, r2 │ │ │ │ ldreq r0, [r4, #12] │ │ │ │ - beq 13da7c │ │ │ │ + beq 13dc38 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13db1c │ │ │ │ - ldr r1, [pc, #3200] @ 13e1ac │ │ │ │ + beq 13dcd8 │ │ │ │ + ldr r1, [pc, #3200] @ 13e368 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 13db78 │ │ │ │ + bne 13dd34 │ │ │ │ ldr r7, [r4, #12] │ │ │ │ tst r7, #1 │ │ │ │ - bne 13db3c │ │ │ │ + bne 13dcf8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13d564 │ │ │ │ + beq 13d720 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13daa8 │ │ │ │ - ldr r3, [pc, #3144] @ 13e1b4 │ │ │ │ + beq 13dc64 │ │ │ │ + ldr r3, [pc, #3144] @ 13e370 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r8, [r3] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13dd1c │ │ │ │ + beq 13ded8 │ │ │ │ bl aaa68 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fc88 │ │ │ │ cmp r7, #0 │ │ │ │ mov r8, r0 │ │ │ │ - beq 13e114 │ │ │ │ + beq 13e2d0 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13d5b8 │ │ │ │ + beq 13d774 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 13dafc │ │ │ │ + beq 13dcb8 │ │ │ │ cmp r8, #0 │ │ │ │ - blt 13dd78 │ │ │ │ + blt 13df34 │ │ │ │ and r8, r8, #255 @ 0xff │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13d668 │ │ │ │ + beq 13d824 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 13dcb4 │ │ │ │ + beq 13de70 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - ldr r1, [pc, #3008] @ 13e1ac │ │ │ │ + ldr r1, [pc, #3008] @ 13e368 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 13df0c │ │ │ │ + bne 13e0c8 │ │ │ │ ldr r7, [r4, #20] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 13e138 │ │ │ │ + beq 13e2f4 │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13dda0 │ │ │ │ + beq 13df5c │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r7] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13d640 │ │ │ │ + beq 13d7fc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13dd6c │ │ │ │ + beq 13df28 │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - beq 13d65c │ │ │ │ + beq 13d818 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r7] │ │ │ │ - beq 13dd60 │ │ │ │ + beq 13df1c │ │ │ │ lsl r3, r8, #1 │ │ │ │ cmp r3, #4 │ │ │ │ - beq 13dbac │ │ │ │ + beq 13dd68 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r7 │ │ │ │ bl aefd4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13d504 │ │ │ │ + beq 13d6c0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 13cbd4 │ │ │ │ + bl 13cd90 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 13dcf4 │ │ │ │ - ldr r3, [pc, #2832] @ 13e1b8 │ │ │ │ + beq 13deb0 │ │ │ │ + ldr r3, [pc, #2832] @ 13e374 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ cmp r4, r3 │ │ │ │ - beq 13d730 │ │ │ │ + beq 13d8ec │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r4, #4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r1, [r5] │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 13d6e4 │ │ │ │ - ldr r1, [pc, #2772] @ 13e1ac │ │ │ │ + beq 13d8a0 │ │ │ │ + ldr r1, [pc, #2772] @ 13e368 │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 13d794 │ │ │ │ + bne 13d950 │ │ │ │ ldr r7, [r4, #12] │ │ │ │ ands r8, r7, #1 │ │ │ │ - bne 13de0c │ │ │ │ + bne 13dfc8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13d708 │ │ │ │ + beq 13d8c4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13dca8 │ │ │ │ + beq 13de64 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13ddbc │ │ │ │ + beq 13df78 │ │ │ │ ldr r1, [r3, #360] @ 0x168 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 13de1c │ │ │ │ + beq 13dfd8 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 13d80c │ │ │ │ + bne 13d9c8 │ │ │ │ cmp r7, r1 │ │ │ │ - beq 13d828 │ │ │ │ + beq 13d9e4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13d668 │ │ │ │ + beq 13d824 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 13d668 │ │ │ │ + bne 13d824 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13d668 │ │ │ │ + b 13d824 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ and r8, r0, #1 │ │ │ │ - beq 13da4c │ │ │ │ + beq 13dc08 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r8, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13d4bc │ │ │ │ + beq 13d678 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r4] │ │ │ │ - b 13d4bc │ │ │ │ + b 13d678 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13d4d4 │ │ │ │ - ldr r3, [pc, #2592] @ 13e1bc │ │ │ │ - ldr r0, [pc, #2592] @ 13e1c0 │ │ │ │ + b 13d690 │ │ │ │ + ldr r3, [pc, #2592] @ 13e378 │ │ │ │ + ldr r0, [pc, #2592] @ 13e37c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #2580] @ 13e1c4 │ │ │ │ + ldr r1, [pc, #2580] @ 13e380 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #2576] @ 13e1c8 │ │ │ │ - ldr r2, [pc, #2576] @ 13e1cc │ │ │ │ + ldr r0, [pc, #2576] @ 13e384 │ │ │ │ + ldr r2, [pc, #2576] @ 13e388 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, #2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r3, [pc, #2524] @ 13e1bc │ │ │ │ - ldr r0, [pc, #2540] @ 13e1d0 │ │ │ │ + ldr r3, [pc, #2524] @ 13e378 │ │ │ │ + ldr r0, [pc, #2540] @ 13e38c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #2528] @ 13e1d4 │ │ │ │ + ldr r1, [pc, #2528] @ 13e390 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #2524] @ 13e1d8 │ │ │ │ + ldr r0, [pc, #2524] @ 13e394 │ │ │ │ mov r2, #592 @ 0x250 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 13d7cc │ │ │ │ + b 13d988 │ │ │ │ mov r0, r7 │ │ │ │ bl aefd4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13d730 │ │ │ │ + beq 13d8ec │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r4, #4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r1, [r5] │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 13de6c │ │ │ │ - ldr r1, [pc, #2396] @ 13e1ac │ │ │ │ + beq 13e028 │ │ │ │ + ldr r1, [pc, #2396] @ 13e368 │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 13db44 │ │ │ │ + bne 13dd00 │ │ │ │ ldr r7, [r4, #20] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 13e0f0 │ │ │ │ + beq 13e2ac │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13df40 │ │ │ │ + beq 13e0fc │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r7] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13d89c │ │ │ │ + beq 13da58 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13dedc │ │ │ │ + beq 13e098 │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - beq 13d8b8 │ │ │ │ + beq 13da74 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r7] │ │ │ │ - beq 13dee8 │ │ │ │ + beq 13e0a4 │ │ │ │ lsl r8, r8, #1 │ │ │ │ cmp r8, #4 │ │ │ │ - bne 13d730 │ │ │ │ + bne 13d8ec │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r5] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 13dff8 │ │ │ │ - ldr r2, [pc, #2256] @ 13e1ac │ │ │ │ + beq 13e1b4 │ │ │ │ + ldr r2, [pc, #2256] @ 13e368 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 13df68 │ │ │ │ + bne 13e124 │ │ │ │ ldr r7, [r4, #20] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 13e15c │ │ │ │ + beq 13e318 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r7] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13d920 │ │ │ │ + beq 13dadc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13e0a4 │ │ │ │ + beq 13e260 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r7 │ │ │ │ bl a7518 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 13d94c │ │ │ │ + beq 13db08 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 13e0b0 │ │ │ │ + beq 13e26c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 13e0bc │ │ │ │ - ldr r3, [pc, #2128] @ 13e1ac │ │ │ │ + beq 13e278 │ │ │ │ + ldr r3, [pc, #2128] @ 13e368 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 13d978 │ │ │ │ + beq 13db34 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 13e070 │ │ │ │ + bne 13e22c │ │ │ │ ldr r5, [r4, #12] │ │ │ │ tst r5, #1 │ │ │ │ - bne 13e028 │ │ │ │ + bne 13e1e4 │ │ │ │ ldr r3, [r4] │ │ │ │ sub r0, r5, #24 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ - beq 13d66c │ │ │ │ + beq 13d828 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 13d66c │ │ │ │ + bne 13d828 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ sub r0, r5, #24 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ - b 13d66c │ │ │ │ - ldr r3, [pc, #2016] @ 13e1ac │ │ │ │ + b 13d828 │ │ │ │ + ldr r3, [pc, #2016] @ 13e368 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 13d7d8 │ │ │ │ + bne 13d994 │ │ │ │ ldr r7, [r0, #12] │ │ │ │ tst r7, #1 │ │ │ │ - bne 13db08 │ │ │ │ - ldr r3, [pc, #1988] @ 13e1b0 │ │ │ │ + bne 13dcc4 │ │ │ │ + ldr r3, [pc, #1988] @ 13e36c │ │ │ │ ldr r9, [r6, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13dab4 │ │ │ │ + beq 13dc70 │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ cmp r1, #1 │ │ │ │ - bne 13d4fc │ │ │ │ - ldr r3, [pc, #1968] @ 13e1bc │ │ │ │ + bne 13d6b8 │ │ │ │ + ldr r3, [pc, #1968] @ 13e378 │ │ │ │ mov r1, #592 @ 0x250 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r3, [pc, #1988] @ 13e1dc │ │ │ │ + ldr r3, [pc, #1988] @ 13e398 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #1976] @ 13e1e0 │ │ │ │ - ldr r1, [pc, #1976] @ 13e1e4 │ │ │ │ - ldr r0, [pc, #1976] @ 13e1e8 │ │ │ │ + ldr r2, [pc, #1976] @ 13e39c │ │ │ │ + ldr r1, [pc, #1976] @ 13e3a0 │ │ │ │ + ldr r0, [pc, #1976] @ 13e3a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ - b 13d7cc │ │ │ │ + b 13d988 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 13d77c │ │ │ │ - ldr r2, [pc, #1876] @ 13e1b0 │ │ │ │ + bne 13d938 │ │ │ │ + ldr r2, [pc, #1876] @ 13e36c │ │ │ │ ldr r9, [r6, r2] │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 13dab4 │ │ │ │ + beq 13dc70 │ │ │ │ ldr r2, [r2, #52] @ 0x34 │ │ │ │ cmp r2, #1 │ │ │ │ - beq 13da04 │ │ │ │ + beq 13dbc0 │ │ │ │ cmp r2, r0 │ │ │ │ - beq 13d690 │ │ │ │ + beq 13d84c │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ and r2, r0, #1 │ │ │ │ - beq 13ddb0 │ │ │ │ + beq 13df6c │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13d54c │ │ │ │ + beq 13d708 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r4] │ │ │ │ - b 13d54c │ │ │ │ + b 13d708 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13d564 │ │ │ │ + b 13d720 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #1832] @ 13e1ec │ │ │ │ - ldr r1, [pc, #1832] @ 13e1f0 │ │ │ │ + ldr r3, [pc, #1832] @ 13e3a8 │ │ │ │ + ldr r1, [pc, #1832] @ 13e3ac │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #1760] @ 13e1bc │ │ │ │ - ldr r1, [pc, #1812] @ 13e1f4 │ │ │ │ + ldr r3, [pc, #1760] @ 13e378 │ │ │ │ + ldr r1, [pc, #1812] @ 13e3b0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #1808] @ 13e1f8 │ │ │ │ + ldr r0, [pc, #1808] @ 13e3b4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #592 @ 0x250 │ │ │ │ bl b6f00 │ │ │ │ - b 13d7cc │ │ │ │ + b 13d988 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13d5b8 │ │ │ │ + b 13d774 │ │ │ │ mov r0, r7 │ │ │ │ bl a4704 │ │ │ │ mov r8, #1 │ │ │ │ ldr r3, [r4] │ │ │ │ - b 13d4bc │ │ │ │ - ldr r3, [pc, #1672] @ 13e1ac │ │ │ │ + b 13d678 │ │ │ │ + ldr r3, [pc, #1672] @ 13e368 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 13db78 │ │ │ │ + bne 13dd34 │ │ │ │ ldr r7, [r4, #12] │ │ │ │ tst r7, #1 │ │ │ │ - beq 13d564 │ │ │ │ + beq 13d720 │ │ │ │ mov r0, r7 │ │ │ │ - b 13da9c │ │ │ │ - ldr r3, [pc, #1648] @ 13e1bc │ │ │ │ - ldr r0, [pc, #1708] @ 13e1fc │ │ │ │ + b 13dc58 │ │ │ │ + ldr r3, [pc, #1648] @ 13e378 │ │ │ │ + ldr r0, [pc, #1708] @ 13e3b8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #1696] @ 13e200 │ │ │ │ + ldr r1, [pc, #1696] @ 13e3bc │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #1692] @ 13e204 │ │ │ │ - ldr r2, [pc, #1692] @ 13e208 │ │ │ │ + ldr r0, [pc, #1692] @ 13e3c0 │ │ │ │ + ldr r2, [pc, #1692] @ 13e3c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 13d7c4 │ │ │ │ - ldr r3, [pc, #1596] @ 13e1bc │ │ │ │ - ldr r0, [pc, #1672] @ 13e20c │ │ │ │ + b 13d980 │ │ │ │ + ldr r3, [pc, #1596] @ 13e378 │ │ │ │ + ldr r0, [pc, #1672] @ 13e3c8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #1660] @ 13e210 │ │ │ │ + ldr r1, [pc, #1660] @ 13e3cc │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #1656] @ 13e214 │ │ │ │ + ldr r0, [pc, #1656] @ 13e3d0 │ │ │ │ mov r2, #600 @ 0x258 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 13d7cc │ │ │ │ + b 13d988 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 13de9c │ │ │ │ + beq 13e058 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - ldr r1, [pc, #1504] @ 13e1ac │ │ │ │ + ldr r1, [pc, #1504] @ 13e368 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 13dfc4 │ │ │ │ + bne 13e180 │ │ │ │ ldr r7, [r4, #20] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 13e180 │ │ │ │ + beq 13e33c │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13dc04 │ │ │ │ + beq 13ddc0 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r7] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13dc1c │ │ │ │ + beq 13ddd8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13def4 │ │ │ │ + beq 13e0b0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r7 │ │ │ │ bl a7518 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 13dc48 │ │ │ │ + beq 13de04 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 13df00 │ │ │ │ + beq 13e0bc │ │ │ │ cmp r4, #0 │ │ │ │ - beq 13df9c │ │ │ │ - ldr r3, [pc, #1364] @ 13e1ac │ │ │ │ + beq 13e158 │ │ │ │ + ldr r3, [pc, #1364] @ 13e368 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 13d978 │ │ │ │ + beq 13db34 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 13d978 │ │ │ │ - ldr r3, [pc, #1344] @ 13e1bc │ │ │ │ - ldr r0, [pc, #1432] @ 13e218 │ │ │ │ + beq 13db34 │ │ │ │ + ldr r3, [pc, #1344] @ 13e378 │ │ │ │ + ldr r0, [pc, #1432] @ 13e3d4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #1420] @ 13e21c │ │ │ │ + ldr r1, [pc, #1420] @ 13e3d8 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #1416] @ 13e220 │ │ │ │ - ldr r2, [pc, #1416] @ 13e224 │ │ │ │ + ldr r0, [pc, #1416] @ 13e3dc │ │ │ │ + ldr r2, [pc, #1416] @ 13e3e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 13d7cc │ │ │ │ + b 13d988 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13d708 │ │ │ │ + b 13d8c4 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r7, [r4, #20] │ │ │ │ - beq 13df50 │ │ │ │ + beq 13e10c │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r7, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 13d60c │ │ │ │ - ldr r3, [pc, #1360] @ 13e228 │ │ │ │ - ldr r1, [pc, #1360] @ 13e22c │ │ │ │ - ldr r0, [pc, #1360] @ 13e230 │ │ │ │ + bne 13d7c8 │ │ │ │ + ldr r3, [pc, #1360] @ 13e3e4 │ │ │ │ + ldr r1, [pc, #1360] @ 13e3e8 │ │ │ │ + ldr r0, [pc, #1360] @ 13e3ec │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1356] @ 13e234 │ │ │ │ + ldr r2, [pc, #1356] @ 13e3f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #592 @ 0x250 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #1216] @ 13e1bc │ │ │ │ - ldr r1, [pc, #1336] @ 13e238 │ │ │ │ + ldr r3, [pc, #1216] @ 13e378 │ │ │ │ + ldr r1, [pc, #1336] @ 13e3f4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #1332] @ 13e23c │ │ │ │ - ldr r2, [pc, #1332] @ 13e240 │ │ │ │ + ldr r0, [pc, #1332] @ 13e3f8 │ │ │ │ + ldr r2, [pc, #1332] @ 13e3fc │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 13d7cc │ │ │ │ + b 13d988 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #1220] @ 13e1ec │ │ │ │ - ldr r1, [pc, #1304] @ 13e244 │ │ │ │ + ldr r3, [pc, #1220] @ 13e3a8 │ │ │ │ + ldr r1, [pc, #1304] @ 13e400 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #1148] @ 13e1bc │ │ │ │ - ldr r1, [pc, #1284] @ 13e248 │ │ │ │ + ldr r3, [pc, #1148] @ 13e378 │ │ │ │ + ldr r1, [pc, #1284] @ 13e404 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #1280] @ 13e24c │ │ │ │ + ldr r0, [pc, #1280] @ 13e408 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #600 @ 0x258 │ │ │ │ bl b6f00 │ │ │ │ - b 13d7cc │ │ │ │ + b 13d988 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13d65c │ │ │ │ + b 13d818 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13d63c │ │ │ │ - ldr r3, [pc, #1084] @ 13e1bc │ │ │ │ - ldr r1, [pc, #1228] @ 13e250 │ │ │ │ + b 13d7f8 │ │ │ │ + ldr r3, [pc, #1084] @ 13e378 │ │ │ │ + ldr r1, [pc, #1228] @ 13e40c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #1224] @ 13e254 │ │ │ │ + ldr r0, [pc, #1224] @ 13e410 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #600 @ 0x258 │ │ │ │ bl b6f00 │ │ │ │ - b 13d7cc │ │ │ │ + b 13d988 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 13d62c │ │ │ │ + bne 13d7e8 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b 13d65c │ │ │ │ + b 13d818 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 13d564 │ │ │ │ - b 13da9c │ │ │ │ + beq 13d720 │ │ │ │ + b 13dc58 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #1048] @ 13e1ec │ │ │ │ - ldr r1, [pc, #1152] @ 13e258 │ │ │ │ + ldr r3, [pc, #1048] @ 13e3a8 │ │ │ │ + ldr r1, [pc, #1152] @ 13e414 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #976] @ 13e1bc │ │ │ │ - ldr r1, [pc, #1132] @ 13e25c │ │ │ │ + ldr r3, [pc, #976] @ 13e378 │ │ │ │ + ldr r1, [pc, #1132] @ 13e418 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #1128] @ 13e260 │ │ │ │ - ldr r2, [pc, #976] @ 13e1cc │ │ │ │ + ldr r0, [pc, #1128] @ 13e41c │ │ │ │ + ldr r2, [pc, #976] @ 13e388 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 13d7cc │ │ │ │ + b 13d988 │ │ │ │ mov r0, r7 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r4] │ │ │ │ - b 13d6f0 │ │ │ │ - ldr r3, [pc, #920] @ 13e1bc │ │ │ │ - ldr r2, [pc, #932] @ 13e1cc │ │ │ │ + b 13d8ac │ │ │ │ + ldr r3, [pc, #920] @ 13e378 │ │ │ │ + ldr r2, [pc, #932] @ 13e388 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #1064] @ 13e264 │ │ │ │ - ldr r2, [pc, #1064] @ 13e268 │ │ │ │ - ldr r1, [pc, #1064] @ 13e26c │ │ │ │ - ldr r0, [pc, #1064] @ 13e270 │ │ │ │ + ldr r3, [pc, #1064] @ 13e420 │ │ │ │ + ldr r2, [pc, #1064] @ 13e424 │ │ │ │ + ldr r1, [pc, #1064] @ 13e428 │ │ │ │ + ldr r0, [pc, #1064] @ 13e42c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl a4764 │ │ │ │ - b 13d7cc │ │ │ │ + b 13d988 │ │ │ │ ldr r7, [r4, #20] │ │ │ │ cmp r7, #0 │ │ │ │ - bne 13d868 │ │ │ │ - ldr r3, [pc, #1012] @ 13e274 │ │ │ │ - ldr r1, [pc, #1012] @ 13e278 │ │ │ │ - ldr r0, [pc, #1012] @ 13e27c │ │ │ │ + bne 13da24 │ │ │ │ + ldr r3, [pc, #1012] @ 13e430 │ │ │ │ + ldr r1, [pc, #1012] @ 13e434 │ │ │ │ + ldr r0, [pc, #1012] @ 13e438 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #1008] @ 13e280 │ │ │ │ + ldr r2, [pc, #1008] @ 13e43c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #592 @ 0x250 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r7, [r4, #20] │ │ │ │ - beq 13e058 │ │ │ │ + beq 13e214 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r7, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 13dbec │ │ │ │ - ldr r3, [pc, #964] @ 13e284 │ │ │ │ - ldr r1, [pc, #964] @ 13e288 │ │ │ │ - ldr r0, [pc, #964] @ 13e28c │ │ │ │ + bne 13dda8 │ │ │ │ + ldr r3, [pc, #964] @ 13e440 │ │ │ │ + ldr r1, [pc, #964] @ 13e444 │ │ │ │ + ldr r0, [pc, #964] @ 13e448 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #960] @ 13e290 │ │ │ │ + ldr r2, [pc, #960] @ 13e44c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #592 @ 0x250 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13d898 │ │ │ │ + b 13da54 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13d8b8 │ │ │ │ + b 13da74 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13dc1c │ │ │ │ + b 13ddd8 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13dc48 │ │ │ │ - ldr r3, [pc, #680] @ 13e1bc │ │ │ │ - ldr r0, [pc, #892] @ 13e294 │ │ │ │ + b 13de04 │ │ │ │ + ldr r3, [pc, #680] @ 13e378 │ │ │ │ + ldr r0, [pc, #892] @ 13e450 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #880] @ 13e298 │ │ │ │ + ldr r1, [pc, #880] @ 13e454 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #876] @ 13e29c │ │ │ │ - ldr r2, [pc, #876] @ 13e2a0 │ │ │ │ + ldr r0, [pc, #876] @ 13e458 │ │ │ │ + ldr r2, [pc, #876] @ 13e45c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 13d7cc │ │ │ │ + b 13d988 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldreq r8, [r7, #8] │ │ │ │ - bne 13d888 │ │ │ │ - b 13d8b8 │ │ │ │ + bne 13da44 │ │ │ │ + b 13da74 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 13dcd0 │ │ │ │ + beq 13de8c │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 13d618 │ │ │ │ - b 13dda8 │ │ │ │ - ldr r3, [pc, #588] @ 13e1bc │ │ │ │ - ldr r0, [pc, #816] @ 13e2a4 │ │ │ │ + bne 13d7d4 │ │ │ │ + b 13df64 │ │ │ │ + ldr r3, [pc, #588] @ 13e378 │ │ │ │ + ldr r0, [pc, #816] @ 13e460 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #804] @ 13e2a8 │ │ │ │ + ldr r1, [pc, #804] @ 13e464 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #800] @ 13e2ac │ │ │ │ - ldr r2, [pc, #632] @ 13e208 │ │ │ │ + ldr r0, [pc, #800] @ 13e468 │ │ │ │ + ldr r2, [pc, #632] @ 13e3c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 13d7cc │ │ │ │ - ldr r3, [pc, #536] @ 13e1bc │ │ │ │ - ldr r1, [pc, #776] @ 13e2b0 │ │ │ │ + b 13d988 │ │ │ │ + ldr r3, [pc, #536] @ 13e378 │ │ │ │ + ldr r1, [pc, #776] @ 13e46c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #772] @ 13e2b4 │ │ │ │ - ldr r2, [pc, #624] @ 13e224 │ │ │ │ + ldr r0, [pc, #772] @ 13e470 │ │ │ │ + ldr r2, [pc, #624] @ 13e3e0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 13d7cc │ │ │ │ - ldr r3, [pc, #496] @ 13e1bc │ │ │ │ - ldr r0, [pc, #744] @ 13e2b8 │ │ │ │ + b 13d988 │ │ │ │ + ldr r3, [pc, #496] @ 13e378 │ │ │ │ + ldr r0, [pc, #744] @ 13e474 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #732] @ 13e2bc │ │ │ │ + ldr r1, [pc, #732] @ 13e478 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #728] @ 13e2c0 │ │ │ │ - ldr r2, [pc, #568] @ 13e224 │ │ │ │ + ldr r0, [pc, #728] @ 13e47c │ │ │ │ + ldr r2, [pc, #568] @ 13e3e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 13d7cc │ │ │ │ + b 13d988 │ │ │ │ ldr r7, [r4, #20] │ │ │ │ cmp r7, #0 │ │ │ │ - bne 13d8f4 │ │ │ │ - ldr r3, [pc, #696] @ 13e2c4 │ │ │ │ - ldr r1, [pc, #696] @ 13e2c8 │ │ │ │ - ldr r0, [pc, #696] @ 13e2cc │ │ │ │ + bne 13dab0 │ │ │ │ + ldr r3, [pc, #696] @ 13e480 │ │ │ │ + ldr r1, [pc, #696] @ 13e484 │ │ │ │ + ldr r0, [pc, #696] @ 13e488 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #692] @ 13e2d0 │ │ │ │ + ldr r2, [pc, #692] @ 13e48c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #592 @ 0x250 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13e04c │ │ │ │ + beq 13e208 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13e0e4 │ │ │ │ + beq 13e2a0 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - b 13d668 │ │ │ │ + b 13d824 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 13deb8 │ │ │ │ + beq 13e074 │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - bne 13dbf8 │ │ │ │ - b 13dc1c │ │ │ │ - ldr r3, [pc, #324] @ 13e1bc │ │ │ │ - ldr r0, [pc, #600] @ 13e2d4 │ │ │ │ + bne 13ddb4 │ │ │ │ + b 13ddd8 │ │ │ │ + ldr r3, [pc, #324] @ 13e378 │ │ │ │ + ldr r0, [pc, #600] @ 13e490 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #588] @ 13e2d8 │ │ │ │ + ldr r1, [pc, #588] @ 13e494 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #584] @ 13e2dc │ │ │ │ - ldr r2, [pc, #368] @ 13e208 │ │ │ │ + ldr r0, [pc, #584] @ 13e498 │ │ │ │ + ldr r2, [pc, #368] @ 13e3c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 13d7cc │ │ │ │ + b 13d988 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13d920 │ │ │ │ + b 13dadc │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13d94c │ │ │ │ - ldr r3, [pc, #248] @ 13e1bc │ │ │ │ - ldr r1, [pc, #536] @ 13e2e0 │ │ │ │ + b 13db08 │ │ │ │ + ldr r3, [pc, #248] @ 13e378 │ │ │ │ + ldr r1, [pc, #536] @ 13e49c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #532] @ 13e2e4 │ │ │ │ - ldr r2, [pc, #308] @ 13e208 │ │ │ │ + ldr r0, [pc, #532] @ 13e4a0 │ │ │ │ + ldr r2, [pc, #308] @ 13e3c4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 13d7cc │ │ │ │ + b 13d988 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13e04c │ │ │ │ - ldr r3, [pc, #496] @ 13e2e8 │ │ │ │ - ldr r1, [pc, #496] @ 13e2ec │ │ │ │ - ldr r0, [pc, #496] @ 13e2f0 │ │ │ │ + b 13e208 │ │ │ │ + ldr r3, [pc, #496] @ 13e4a4 │ │ │ │ + ldr r1, [pc, #496] @ 13e4a8 │ │ │ │ + ldr r0, [pc, #496] @ 13e4ac │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #492] @ 13e2f4 │ │ │ │ + ldr r2, [pc, #492] @ 13e4b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #592 @ 0x250 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #476] @ 13e2f8 │ │ │ │ - ldr r1, [pc, #476] @ 13e2fc │ │ │ │ - ldr r0, [pc, #476] @ 13e300 │ │ │ │ + ldr r3, [pc, #476] @ 13e4b4 │ │ │ │ + ldr r1, [pc, #476] @ 13e4b8 │ │ │ │ + ldr r0, [pc, #476] @ 13e4bc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #472] @ 13e304 │ │ │ │ + ldr r2, [pc, #472] @ 13e4c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #592 @ 0x250 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #456] @ 13e308 │ │ │ │ - ldr r1, [pc, #456] @ 13e30c │ │ │ │ - ldr r0, [pc, #456] @ 13e310 │ │ │ │ + ldr r3, [pc, #456] @ 13e4c4 │ │ │ │ + ldr r1, [pc, #456] @ 13e4c8 │ │ │ │ + ldr r0, [pc, #456] @ 13e4cc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #452] @ 13e314 │ │ │ │ + ldr r2, [pc, #452] @ 13e4d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #592 @ 0x250 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #436] @ 13e318 │ │ │ │ - ldr r1, [pc, #436] @ 13e31c │ │ │ │ - ldr r0, [pc, #436] @ 13e320 │ │ │ │ + ldr r3, [pc, #436] @ 13e4d4 │ │ │ │ + ldr r1, [pc, #436] @ 13e4d8 │ │ │ │ + ldr r0, [pc, #436] @ 13e4dc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #432] @ 13e324 │ │ │ │ + ldr r2, [pc, #432] @ 13e4e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #592 @ 0x250 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #416] @ 13e328 │ │ │ │ - ldr r1, [pc, #416] @ 13e32c │ │ │ │ - ldr r0, [pc, #416] @ 13e330 │ │ │ │ + ldr r3, [pc, #416] @ 13e4e4 │ │ │ │ + ldr r1, [pc, #416] @ 13e4e8 │ │ │ │ + ldr r0, [pc, #416] @ 13e4ec │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #412] @ 13e334 │ │ │ │ + ldr r2, [pc, #412] @ 13e4f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #592 @ 0x250 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - mlaseq r0, r0, fp, r2 │ │ │ │ + @ instruction: 0x003029d4 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, ip, ror #9 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r0, ip, ip, lsr #15 │ │ │ │ - eoreq r4, ip, r4, ror #18 │ │ │ │ - eoreq r1, ip, r0, lsr r4 │ │ │ │ + eoreq r0, ip, r8, lsr #22 │ │ │ │ + eoreq r4, ip, ip, ror #25 │ │ │ │ + eoreq r1, ip, ip, lsr #15 │ │ │ │ andeq r0, r0, r2, asr r2 │ │ │ │ - eoreq r0, ip, r8, ror #19 │ │ │ │ - eoreq r4, ip, r0, lsr #18 │ │ │ │ - eoreq r1, ip, ip, ror #7 │ │ │ │ - eoreq r8, sp, r4, ror r6 │ │ │ │ - eoreq r3, sp, r0, lsl #14 │ │ │ │ - eoreq r4, ip, r8, ror #13 │ │ │ │ - @ instruction: 0x002c11b4 │ │ │ │ + eoreq r0, ip, r4, ror #26 │ │ │ │ + eoreq r4, ip, r8, lsr #25 │ │ │ │ + eoreq r1, ip, r8, ror #14 │ │ │ │ + strdeq r8, [sp], -r0 @ │ │ │ │ + eoreq r3, sp, ip, ror sl │ │ │ │ + eoreq r4, ip, r0, ror sl │ │ │ │ + eoreq r1, ip, r0, lsr r5 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq r2, ip, r8, ror #15 │ │ │ │ - eoreq r4, ip, r4, lsr r6 │ │ │ │ - eoreq r1, ip, r0, lsl #2 │ │ │ │ - strdeq r0, [ip], -ip @ │ │ │ │ - @ instruction: 0x002c45b4 │ │ │ │ - eoreq r1, ip, r0, lsl #1 │ │ │ │ + eoreq r2, ip, r4, ror #22 │ │ │ │ + @ instruction: 0x002c49bc │ │ │ │ + eoreq r1, ip, ip, ror r4 │ │ │ │ + eoreq r0, ip, r8, ror r7 │ │ │ │ + eoreq r4, ip, ip, lsr r9 │ │ │ │ + strdeq r1, [ip], -ip @ │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - eoreq r0, ip, r8, asr #12 │ │ │ │ - eoreq r4, ip, r0, lsl #11 │ │ │ │ - eoreq r1, ip, ip, asr #32 │ │ │ │ - eoreq r2, ip, ip, lsl #1 │ │ │ │ - eoreq r4, ip, r4, lsl #9 │ │ │ │ - eoreq r0, ip, r0, asr pc │ │ │ │ + eoreq r0, ip, r4, asr #19 │ │ │ │ + eoreq r4, ip, r8, lsl #18 │ │ │ │ + eoreq r1, ip, r8, asr #7 │ │ │ │ + eoreq r2, ip, r8, lsl #8 │ │ │ │ + eoreq r4, ip, ip, lsl #16 │ │ │ │ + eoreq r1, ip, ip, asr #5 │ │ │ │ andeq r0, r0, sl, asr r2 │ │ │ │ - eoreq r5, lr, ip, lsl #9 │ │ │ │ - mlaeq fp, r0, r5, r7 │ │ │ │ - eoreq r2, ip, r4, asr #12 │ │ │ │ - andeq sp, r2, sl, lsl #10 │ │ │ │ - eoreq r4, ip, r0, lsl r4 │ │ │ │ - ldrdeq r0, [ip], -ip @ │ │ │ │ + eoreq r5, lr, r8, lsl #16 │ │ │ │ + eoreq r7, fp, ip, lsl #18 │ │ │ │ + eoreq r2, ip, r0, asr #19 │ │ │ │ + andeq sp, r2, r7, lsl #10 │ │ │ │ + mlaeq ip, r8, r7, r4 │ │ │ │ + eoreq r1, ip, r8, asr r2 │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ - eoreq r4, ip, r0, lsl #8 │ │ │ │ - ldrdeq r4, [ip], -r0 @ │ │ │ │ - mlaeq ip, ip, lr, r0 │ │ │ │ - mlaeq ip, r0, r3, r4 │ │ │ │ - eoreq r0, ip, ip, asr lr │ │ │ │ - ldrdeq r2, [ip], -r8 @ │ │ │ │ - eoreq r4, ip, r0, lsr #6 │ │ │ │ - eoreq r0, ip, ip, ror #27 │ │ │ │ - strdeq r2, [ip], -r4 @ │ │ │ │ - eoreq r3, sp, r8, ror #5 │ │ │ │ - ldrdeq r4, [ip], -r0 @ │ │ │ │ - mlaeq ip, ip, sp, r0 │ │ │ │ - eoreq r5, lr, r4, ror #5 │ │ │ │ - eoreq r7, fp, r8, ror #7 │ │ │ │ - eoreq r1, ip, r0, lsl #1 │ │ │ │ - andeq sp, r2, r5, asr #8 │ │ │ │ - eoreq r5, lr, r4, lsr #5 │ │ │ │ - eoreq r7, fp, r8, lsr #7 │ │ │ │ - eoreq r4, ip, r8, lsr #5 │ │ │ │ - andeq sp, r2, r1, lsr r5 │ │ │ │ - @ instruction: 0x002c02b4 │ │ │ │ - eoreq r4, ip, ip, ror #3 │ │ │ │ - @ instruction: 0x002c0cb8 │ │ │ │ + eoreq r4, ip, r8, lsl #15 │ │ │ │ + eoreq r4, ip, r8, asr r7 │ │ │ │ + eoreq r1, ip, r8, lsl r2 │ │ │ │ + eoreq r4, ip, r8, lsl r7 │ │ │ │ + ldrdeq r1, [ip], -r8 @ │ │ │ │ + eoreq r2, ip, r4, asr r8 │ │ │ │ + eoreq r4, ip, r8, lsr #13 │ │ │ │ + eoreq r1, ip, r8, ror #2 │ │ │ │ + eoreq r2, ip, r0, ror r8 │ │ │ │ + eoreq r3, sp, r4, ror #12 │ │ │ │ + eoreq r4, ip, r8, asr r6 │ │ │ │ + eoreq r1, ip, r8, lsl r1 │ │ │ │ + eoreq r5, lr, r0, ror #12 │ │ │ │ + eoreq r7, fp, r4, ror #14 │ │ │ │ + strdeq r1, [ip], -ip @ │ │ │ │ + andeq sp, r2, r2, asr #8 │ │ │ │ + eoreq r5, lr, r0, lsr #12 │ │ │ │ + eoreq r7, fp, r4, lsr #14 │ │ │ │ + eoreq r4, ip, r0, lsr r6 │ │ │ │ + andeq sp, r2, lr, lsr #10 │ │ │ │ + eoreq r0, ip, r0, lsr r6 │ │ │ │ + eoreq r4, ip, r4, ror r5 │ │ │ │ + eoreq r1, ip, r4, lsr r0 │ │ │ │ andeq r0, r0, r9, asr r2 │ │ │ │ - ldrdeq pc, [fp], -r8 @ │ │ │ │ - mlaeq ip, r0, r1, r4 │ │ │ │ - eoreq r0, ip, ip, asr ip │ │ │ │ - eoreq r4, ip, r8, ror #2 │ │ │ │ - eoreq r0, ip, r4, lsr ip │ │ │ │ - strdeq r0, [ip], -ip @ │ │ │ │ - eoreq r4, ip, r4, lsr r1 │ │ │ │ - eoreq r0, ip, r0, lsl #24 │ │ │ │ - eoreq r5, lr, r8, asr r1 │ │ │ │ - eoreq r7, fp, ip, asr r2 │ │ │ │ - eoreq r3, ip, r0, asr #5 │ │ │ │ - andeq sp, r2, sp, ror r4 │ │ │ │ - mlaeq ip, r0, ip, r1 │ │ │ │ - eoreq r4, ip, r8, lsl #1 │ │ │ │ - eoreq r0, ip, r4, asr fp │ │ │ │ - eoreq r4, ip, r8, asr #32 │ │ │ │ - eoreq r0, ip, r4, lsl fp │ │ │ │ - eoreq r5, lr, ip, rrx │ │ │ │ - eoreq r7, fp, r0, ror r1 │ │ │ │ - eoreq r0, ip, r8, lsr #24 │ │ │ │ - andeq sp, r2, r1, asr r4 │ │ │ │ - eoreq r5, lr, r8, asr #32 │ │ │ │ - eoreq r7, fp, ip, asr #2 │ │ │ │ - eoreq r4, ip, r4, lsr r0 │ │ │ │ - strdeq sp, [r2], -r2 │ │ │ │ - eoreq r5, lr, r4, lsr #32 │ │ │ │ - eoreq r7, fp, r8, lsr #2 │ │ │ │ - eoreq r4, ip, ip, lsl r0 │ │ │ │ - andeq sp, r2, r7, lsl r5 │ │ │ │ - eoreq r5, lr, r0 │ │ │ │ - eoreq r7, fp, r4, lsl #2 │ │ │ │ - eoreq r3, ip, r8, asr pc │ │ │ │ - andeq sp, r2, r9, lsl #9 │ │ │ │ - ldrdeq r4, [lr], -ip @ │ │ │ │ - eoreq r7, fp, r0, ror #1 │ │ │ │ - eoreq r3, ip, ip, ror #31 │ │ │ │ - andeq sp, r2, lr, lsr r5 │ │ │ │ + eoreq r0, ip, r4, asr r3 │ │ │ │ + eoreq r4, ip, r8, lsl r5 │ │ │ │ + ldrdeq r0, [ip], -r8 @ │ │ │ │ + strdeq r4, [ip], -r0 @ │ │ │ │ + @ instruction: 0x002c0fb0 │ │ │ │ + eoreq r0, ip, r8, ror r5 │ │ │ │ + @ instruction: 0x002c44bc │ │ │ │ + eoreq r0, ip, ip, ror pc │ │ │ │ + ldrdeq r5, [lr], -r4 @ │ │ │ │ + ldrdeq r7, [fp], -r8 @ │ │ │ │ + eoreq r3, ip, ip, lsr r6 │ │ │ │ + andeq sp, r2, sl, ror r4 │ │ │ │ + eoreq r2, ip, ip │ │ │ │ + eoreq r4, ip, r0, lsl r4 │ │ │ │ + ldrdeq r0, [ip], -r0 @ │ │ │ │ + ldrdeq r4, [ip], -r0 @ │ │ │ │ + mlaeq ip, r0, lr, r0 │ │ │ │ + eoreq r5, lr, r8, ror #7 │ │ │ │ + eoreq r7, fp, ip, ror #9 │ │ │ │ + eoreq r0, ip, r4, lsr #31 │ │ │ │ + andeq sp, r2, lr, asr #8 │ │ │ │ + eoreq r5, lr, r4, asr #7 │ │ │ │ + eoreq r7, fp, r8, asr #9 │ │ │ │ + @ instruction: 0x002c43bc │ │ │ │ + andeq sp, r2, pc, ror #9 │ │ │ │ + eoreq r5, lr, r0, lsr #7 │ │ │ │ + eoreq r7, fp, r4, lsr #9 │ │ │ │ + eoreq r4, ip, r4, lsr #7 │ │ │ │ + andeq sp, r2, r4, lsl r5 │ │ │ │ + eoreq r5, lr, ip, ror r3 │ │ │ │ + eoreq r7, fp, r0, lsl #9 │ │ │ │ + eoreq r4, ip, r0, ror #5 │ │ │ │ + andeq sp, r2, r6, lsl #9 │ │ │ │ + eoreq r5, lr, r8, asr r3 │ │ │ │ + eoreq r7, fp, ip, asr r4 │ │ │ │ + eoreq r4, ip, r4, ror r3 │ │ │ │ + andeq sp, r2, fp, lsr r5 │ │ │ │ │ │ │ │ -0013e338 : │ │ │ │ +0013e4f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #288] @ 13e470 │ │ │ │ + ldr ip, [pc, #288] @ 13e62c │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ - ldr lr, [pc, #276] @ 13e474 │ │ │ │ + ldr lr, [pc, #276] @ 13e630 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #3120 @ 0xc30 │ │ │ │ add ip, sp, #8 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #256] @ 13e478 │ │ │ │ + ldr ip, [pc, #256] @ 13e634 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #248] @ 13e47c │ │ │ │ + ldr r4, [pc, #248] @ 13e638 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ bl a3100 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 13e464 │ │ │ │ - ldr r3, [pc, #220] @ 13e480 │ │ │ │ + beq 13e620 │ │ │ │ + ldr r3, [pc, #220] @ 13e63c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 13e3cc │ │ │ │ - ldr r2, [pc, #196] @ 13e484 │ │ │ │ + beq 13e588 │ │ │ │ + ldr r2, [pc, #196] @ 13e640 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 13e434 │ │ │ │ + bne 13e5f0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 13d450 │ │ │ │ + bl 13d60c │ │ │ │ cmp r0, #2 │ │ │ │ - beq 13e464 │ │ │ │ + beq 13e620 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 13e428 │ │ │ │ - ldr r3, [pc, #156] @ 13e488 │ │ │ │ + bne 13e5e4 │ │ │ │ + ldr r3, [pc, #156] @ 13e644 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #136] @ 13e48c │ │ │ │ - ldr r3, [pc, #112] @ 13e478 │ │ │ │ + ldr r2, [pc, #136] @ 13e648 │ │ │ │ + ldr r3, [pc, #112] @ 13e634 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 13e46c │ │ │ │ + bne 13e628 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #96] @ 13e490 │ │ │ │ + ldr r3, [pc, #96] @ 13e64c │ │ │ │ ldr r0, [r4, r3] │ │ │ │ - b 13e3ec │ │ │ │ - ldr r0, [pc, #88] @ 13e494 │ │ │ │ + b 13e5a8 │ │ │ │ + ldr r0, [pc, #88] @ 13e650 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #80] @ 13e498 │ │ │ │ - ldr r1, [pc, #80] @ 13e49c │ │ │ │ - ldr r0, [pc, #80] @ 13e4a0 │ │ │ │ + ldr r3, [pc, #80] @ 13e654 │ │ │ │ + ldr r1, [pc, #80] @ 13e658 │ │ │ │ + ldr r0, [pc, #80] @ 13e65c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r2, [pc, #76] @ 13e4a4 │ │ │ │ + ldr r2, [pc, #76] @ 13e660 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 13e3fc │ │ │ │ + b 13e5b8 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x003167b8 │ │ │ │ - eorseq r1, r0, r4, lsl #25 │ │ │ │ + @ instruction: 0x003165fc │ │ │ │ + eorseq r1, r0, r8, asr #21 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r1, r0, r8, ror #24 │ │ │ │ + eorseq r1, r0, ip, lsr #21 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ - @ instruction: 0x00301bf4 │ │ │ │ + eorseq r1, r0, r8, lsr sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq pc, fp, r4, lsl fp @ │ │ │ │ + mlaeq fp, r0, lr, pc @ │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r3, ip, r4, asr #25 │ │ │ │ - mlaeq ip, r0, r7, r0 │ │ │ │ + eoreq r4, ip, ip, asr #32 │ │ │ │ + eoreq r0, ip, ip, lsl #22 │ │ │ │ andeq r0, r0, lr, asr #4 │ │ │ │ │ │ │ │ -0013e4a8 : │ │ │ │ +0013e664 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr r7, [pc, #1908] @ 13ec34 │ │ │ │ - ldr r3, [pc, #1908] @ 13ec38 │ │ │ │ + ldr r7, [pc, #1908] @ 13edf0 │ │ │ │ + ldr r3, [pc, #1908] @ 13edf4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r6, [r7, r3] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r1, [r6] │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r1, r2 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - beq 13e568 │ │ │ │ + beq 13e724 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13e7e0 │ │ │ │ - ldr r1, [pc, #1864] @ 13ec3c │ │ │ │ + beq 13e99c │ │ │ │ + ldr r1, [pc, #1864] @ 13edf8 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0] │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 13e7a4 │ │ │ │ + bne 13e960 │ │ │ │ ldr r5, [r0, #12] │ │ │ │ ands r8, r5, #1 │ │ │ │ - bne 13e8b0 │ │ │ │ + bne 13ea6c │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13e52c │ │ │ │ + beq 13e6e8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13e798 │ │ │ │ - ldr r3, [pc, #1804] @ 13ec40 │ │ │ │ + beq 13e954 │ │ │ │ + ldr r3, [pc, #1804] @ 13edfc │ │ │ │ ldr r9, [r7, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13e868 │ │ │ │ + beq 13ea24 │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 13e820 │ │ │ │ + beq 13e9dc │ │ │ │ cmp r8, #0 │ │ │ │ - bne 13e598 │ │ │ │ + bne 13e754 │ │ │ │ cmp r1, r5 │ │ │ │ - beq 13e5b4 │ │ │ │ + beq 13e770 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r5, [r0, #12] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ and r8, r5, #1 │ │ │ │ - beq 13e8c4 │ │ │ │ + beq 13ea80 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r8, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 13e514 │ │ │ │ + beq 13e6d0 │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r4] │ │ │ │ - b 13e514 │ │ │ │ + b 13e6d0 │ │ │ │ mov r0, r5 │ │ │ │ bl aefd4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13e55c │ │ │ │ + beq 13e718 │ │ │ │ mov r0, r4 │ │ │ │ - bl 13cbd4 │ │ │ │ + bl 13cd90 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 13e99c │ │ │ │ - ldr r3, [pc, #1656] @ 13ec44 │ │ │ │ + beq 13eb58 │ │ │ │ + ldr r3, [pc, #1656] @ 13ee00 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ cmp r4, r3 │ │ │ │ - beq 13e8ec │ │ │ │ + beq 13eaa8 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r4, #4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r1, [r6] │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 13e608 │ │ │ │ - ldr r1, [pc, #1600] @ 13ec3c │ │ │ │ + beq 13e7c4 │ │ │ │ + ldr r1, [pc, #1600] @ 13edf8 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r2, r1 │ │ │ │ - bne 13e920 │ │ │ │ + bne 13eadc │ │ │ │ ldr r5, [r4, #12] │ │ │ │ ands r8, r5, #1 │ │ │ │ - bne 13ea04 │ │ │ │ + bne 13ebc0 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13e62c │ │ │ │ + beq 13e7e8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13e914 │ │ │ │ + beq 13ead0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13ea14 │ │ │ │ + beq 13ebd0 │ │ │ │ ldr r1, [r3, #360] @ 0x168 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 13ea64 │ │ │ │ + beq 13ec20 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 13e8d0 │ │ │ │ + bne 13ea8c │ │ │ │ cmp r5, r1 │ │ │ │ - bne 13e8ec │ │ │ │ + bne 13eaa8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 13eab4 │ │ │ │ - ldr r2, [pc, #1488] @ 13ec3c │ │ │ │ + beq 13ec70 │ │ │ │ + ldr r2, [pc, #1488] @ 13edf8 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 13e9d0 │ │ │ │ + bne 13eb8c │ │ │ │ ldr r5, [r4, #20] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 13ebec │ │ │ │ + beq 13eda8 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13e6b0 │ │ │ │ + beq 13e86c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13ebd4 │ │ │ │ + beq 13ed90 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ movgt sl, #0 │ │ │ │ movgt r3, sl │ │ │ │ - ble 13e770 │ │ │ │ + ble 13e92c │ │ │ │ ldr r2, [r5, #12] │ │ │ │ asr r3, r3, #1 │ │ │ │ ldr r8, [r2, r3, lsl #2] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13ec10 │ │ │ │ + beq 13edcc │ │ │ │ ldr r3, [r8] │ │ │ │ - ldr r2, [pc, #1364] @ 13ec3c │ │ │ │ + ldr r2, [pc, #1364] @ 13edf8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r2, [r8, #4] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 13e710 │ │ │ │ + beq 13e8cc │ │ │ │ ldr r1, [r6] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 13eb44 │ │ │ │ + bne 13ed00 │ │ │ │ ldr r4, [r8, #12] │ │ │ │ ands fp, r4, #1 │ │ │ │ - bne 13eae4 │ │ │ │ + bne 13eca0 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13e734 │ │ │ │ + beq 13e8f0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 13e9c4 │ │ │ │ + beq 13eb80 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13eaf4 │ │ │ │ + beq 13ecb0 │ │ │ │ ldr r1, [r3, #236] @ 0xec │ │ │ │ cmp r1, #1 │ │ │ │ - beq 13eb84 │ │ │ │ + beq 13ed40 │ │ │ │ cmp fp, #0 │ │ │ │ - bne 13e95c │ │ │ │ + bne 13eb18 │ │ │ │ cmp r4, r1 │ │ │ │ - beq 13e978 │ │ │ │ + beq 13eb34 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ add sl, sl, #2 │ │ │ │ cmp sl, r3, lsl #1 │ │ │ │ mov r3, sl │ │ │ │ - blt 13e6c8 │ │ │ │ + blt 13e884 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13e55c │ │ │ │ + beq 13e718 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - bne 13e55c │ │ │ │ + bne 13e718 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13e55c │ │ │ │ + b 13e718 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13e52c │ │ │ │ - ldr r3, [pc, #1180] @ 13ec48 │ │ │ │ - ldr r0, [pc, #1180] @ 13ec4c │ │ │ │ + b 13e6e8 │ │ │ │ + ldr r3, [pc, #1180] @ 13ee04 │ │ │ │ + ldr r0, [pc, #1180] @ 13ee08 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #1168] @ 13ec50 │ │ │ │ + ldr r1, [pc, #1168] @ 13ee0c │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #1164] @ 13ec54 │ │ │ │ + ldr r0, [pc, #1164] @ 13ee10 │ │ │ │ mov r2, #608 @ 0x260 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ mov r0, #2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r3, [pc, #1108] @ 13ec3c │ │ │ │ + ldr r3, [pc, #1108] @ 13edf8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 13e7a4 │ │ │ │ + bne 13e960 │ │ │ │ ldr r5, [r0, #12] │ │ │ │ tst r5, #1 │ │ │ │ - bne 13e8b0 │ │ │ │ - ldr r3, [pc, #1080] @ 13ec40 │ │ │ │ + bne 13ea6c │ │ │ │ + ldr r3, [pc, #1080] @ 13edfc │ │ │ │ ldr r9, [r7, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13e868 │ │ │ │ + beq 13ea24 │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ cmp r1, #1 │ │ │ │ - bne 13e554 │ │ │ │ - ldr r3, [pc, #1056] @ 13ec48 │ │ │ │ + bne 13e710 │ │ │ │ + ldr r3, [pc, #1056] @ 13ee04 │ │ │ │ mov r1, #608 @ 0x260 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #1060] @ 13ec58 │ │ │ │ + ldr r3, [pc, #1060] @ 13ee14 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #1048] @ 13ec5c │ │ │ │ - ldr r1, [pc, #1048] @ 13ec60 │ │ │ │ - ldr r0, [pc, #1048] @ 13ec64 │ │ │ │ + ldr r2, [pc, #1048] @ 13ee18 │ │ │ │ + ldr r1, [pc, #1048] @ 13ee1c │ │ │ │ + ldr r0, [pc, #1048] @ 13ee20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - b 13e7d4 │ │ │ │ + b 13e990 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #1008] @ 13ec68 │ │ │ │ - ldr r1, [pc, #1008] @ 13ec6c │ │ │ │ + ldr r3, [pc, #1008] @ 13ee24 │ │ │ │ + ldr r1, [pc, #1008] @ 13ee28 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #952] @ 13ec48 │ │ │ │ - ldr r1, [pc, #988] @ 13ec70 │ │ │ │ + ldr r3, [pc, #952] @ 13ee04 │ │ │ │ + ldr r1, [pc, #988] @ 13ee2c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #984] @ 13ec74 │ │ │ │ + ldr r0, [pc, #984] @ 13ee30 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #608 @ 0x260 │ │ │ │ bl b6f00 │ │ │ │ - b 13e7d4 │ │ │ │ + b 13e990 │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ mov r8, #1 │ │ │ │ ldr r3, [r4] │ │ │ │ - b 13e514 │ │ │ │ + b 13e6d0 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13e800 │ │ │ │ - b 13e588 │ │ │ │ + beq 13e9bc │ │ │ │ + b 13e744 │ │ │ │ mov r0, r5 │ │ │ │ bl aefd4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 13e654 │ │ │ │ + bne 13e810 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13e55c │ │ │ │ + beq 13e718 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 13e55c │ │ │ │ + bne 13e718 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13e55c │ │ │ │ + b 13e718 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13e62c │ │ │ │ - ldr r3, [pc, #800] @ 13ec48 │ │ │ │ - ldr r0, [pc, #844] @ 13ec78 │ │ │ │ + b 13e7e8 │ │ │ │ + ldr r3, [pc, #800] @ 13ee04 │ │ │ │ + ldr r0, [pc, #844] @ 13ee34 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #832] @ 13ec7c │ │ │ │ + ldr r1, [pc, #832] @ 13ee38 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #828] @ 13ec80 │ │ │ │ - ldr r2, [pc, #828] @ 13ec84 │ │ │ │ + ldr r0, [pc, #828] @ 13ee3c │ │ │ │ + ldr r2, [pc, #828] @ 13ee40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 13e7d4 │ │ │ │ + b 13e990 │ │ │ │ mov r0, r4 │ │ │ │ bl aefd4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13e75c │ │ │ │ + beq 13e918 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13e994 │ │ │ │ + beq 13eb50 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 13ebe0 │ │ │ │ + beq 13ed9c │ │ │ │ mov r0, #1 │ │ │ │ - b 13e560 │ │ │ │ - ldr r3, [pc, #676] @ 13ec48 │ │ │ │ - ldr r1, [pc, #736] @ 13ec88 │ │ │ │ + b 13e71c │ │ │ │ + ldr r3, [pc, #676] @ 13ee04 │ │ │ │ + ldr r1, [pc, #736] @ 13ee44 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #732] @ 13ec8c │ │ │ │ - ldr r2, [pc, #732] @ 13ec90 │ │ │ │ + ldr r0, [pc, #732] @ 13ee48 │ │ │ │ + ldr r2, [pc, #732] @ 13ee4c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 13e7d4 │ │ │ │ + b 13e990 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13e734 │ │ │ │ - ldr r3, [pc, #624] @ 13ec48 │ │ │ │ - ldr r0, [pc, #696] @ 13ec94 │ │ │ │ + b 13e8f0 │ │ │ │ + ldr r3, [pc, #624] @ 13ee04 │ │ │ │ + ldr r0, [pc, #696] @ 13ee50 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #684] @ 13ec98 │ │ │ │ + ldr r1, [pc, #684] @ 13ee54 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #680] @ 13ec9c │ │ │ │ - ldr r2, [pc, #680] @ 13eca0 │ │ │ │ + ldr r0, [pc, #680] @ 13ee58 │ │ │ │ + ldr r2, [pc, #680] @ 13ee5c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 13e7d4 │ │ │ │ + b 13e990 │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r4] │ │ │ │ - b 13e614 │ │ │ │ + b 13e7d0 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #572] @ 13ec68 │ │ │ │ - ldr r1, [pc, #628] @ 13eca4 │ │ │ │ + ldr r3, [pc, #572] @ 13ee24 │ │ │ │ + ldr r1, [pc, #628] @ 13ee60 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #516] @ 13ec48 │ │ │ │ - ldr r1, [pc, #608] @ 13eca8 │ │ │ │ + ldr r3, [pc, #516] @ 13ee04 │ │ │ │ + ldr r1, [pc, #608] @ 13ee64 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #604] @ 13ecac │ │ │ │ - ldr r2, [pc, #560] @ 13ec84 │ │ │ │ + ldr r0, [pc, #604] @ 13ee68 │ │ │ │ + ldr r2, [pc, #560] @ 13ee40 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 13e7d4 │ │ │ │ - ldr r3, [pc, #476] @ 13ec48 │ │ │ │ - ldr r2, [pc, #532] @ 13ec84 │ │ │ │ + b 13e990 │ │ │ │ + ldr r3, [pc, #476] @ 13ee04 │ │ │ │ + ldr r2, [pc, #532] @ 13ee40 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #556] @ 13ecb0 │ │ │ │ - ldr r2, [pc, #556] @ 13ecb4 │ │ │ │ - ldr r1, [pc, #556] @ 13ecb8 │ │ │ │ - ldr r0, [pc, #556] @ 13ecbc │ │ │ │ + ldr r3, [pc, #556] @ 13ee6c │ │ │ │ + ldr r2, [pc, #556] @ 13ee70 │ │ │ │ + ldr r1, [pc, #556] @ 13ee74 │ │ │ │ + ldr r0, [pc, #556] @ 13ee78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - b 13e7d4 │ │ │ │ + b 13e990 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ cmp r5, #0 │ │ │ │ - bne 13e684 │ │ │ │ - ldr r3, [pc, #504] @ 13ecc0 │ │ │ │ - ldr r1, [pc, #504] @ 13ecc4 │ │ │ │ - ldr r0, [pc, #504] @ 13ecc8 │ │ │ │ + bne 13e840 │ │ │ │ + ldr r3, [pc, #504] @ 13ee7c │ │ │ │ + ldr r1, [pc, #504] @ 13ee80 │ │ │ │ + ldr r0, [pc, #504] @ 13ee84 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #500] @ 13eccc │ │ │ │ + ldr r2, [pc, #500] @ 13ee88 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #620 @ 0x26c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mov r0, r4 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r8] │ │ │ │ - b 13e71c │ │ │ │ + b 13e8d8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #348] @ 13ec68 │ │ │ │ - ldr r1, [pc, #448] @ 13ecd0 │ │ │ │ + ldr r3, [pc, #348] @ 13ee24 │ │ │ │ + ldr r1, [pc, #448] @ 13ee8c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #292] @ 13ec48 │ │ │ │ - ldr r1, [pc, #428] @ 13ecd4 │ │ │ │ + ldr r3, [pc, #292] @ 13ee04 │ │ │ │ + ldr r1, [pc, #428] @ 13ee90 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #424] @ 13ecd8 │ │ │ │ - ldr r2, [pc, #364] @ 13eca0 │ │ │ │ + ldr r0, [pc, #424] @ 13ee94 │ │ │ │ + ldr r2, [pc, #364] @ 13ee5c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 13e7d4 │ │ │ │ - ldr r3, [pc, #252] @ 13ec48 │ │ │ │ - ldr r0, [pc, #396] @ 13ecdc │ │ │ │ + b 13e990 │ │ │ │ + ldr r3, [pc, #252] @ 13ee04 │ │ │ │ + ldr r0, [pc, #396] @ 13ee98 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - ldr r1, [pc, #384] @ 13ece0 │ │ │ │ + ldr r1, [pc, #384] @ 13ee9c │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #376] @ 13ece4 │ │ │ │ - ldr r2, [pc, #304] @ 13eca0 │ │ │ │ + ldr r0, [pc, #376] @ 13eea0 │ │ │ │ + ldr r2, [pc, #304] @ 13ee5c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 13e7d4 │ │ │ │ - ldr r3, [pc, #188] @ 13ec48 │ │ │ │ - ldr r2, [pc, #272] @ 13eca0 │ │ │ │ + b 13e990 │ │ │ │ + ldr r3, [pc, #188] @ 13ee04 │ │ │ │ + ldr r2, [pc, #272] @ 13ee5c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #324] @ 13ece8 │ │ │ │ - ldr r2, [pc, #324] @ 13ecec │ │ │ │ - ldr r1, [pc, #324] @ 13ecf0 │ │ │ │ - ldr r0, [pc, #324] @ 13ecf4 │ │ │ │ + ldr r3, [pc, #324] @ 13eea4 │ │ │ │ + ldr r2, [pc, #324] @ 13eea8 │ │ │ │ + ldr r1, [pc, #324] @ 13eeac │ │ │ │ + ldr r0, [pc, #324] @ 13eeb0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ - b 13e7d4 │ │ │ │ + b 13e990 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13e6b0 │ │ │ │ + b 13e86c │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13e994 │ │ │ │ - ldr r3, [pc, #260] @ 13ecf8 │ │ │ │ - ldr r1, [pc, #260] @ 13ecfc │ │ │ │ - ldr r0, [pc, #260] @ 13ed00 │ │ │ │ + b 13eb50 │ │ │ │ + ldr r3, [pc, #260] @ 13eeb4 │ │ │ │ + ldr r1, [pc, #260] @ 13eeb8 │ │ │ │ + ldr r0, [pc, #260] @ 13eebc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #256] @ 13ed04 │ │ │ │ + ldr r2, [pc, #256] @ 13eec0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #620 @ 0x26c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #240] @ 13ed08 │ │ │ │ - ldr r1, [pc, #240] @ 13ed0c │ │ │ │ - ldr r0, [pc, #240] @ 13ed10 │ │ │ │ + ldr r3, [pc, #240] @ 13eec4 │ │ │ │ + ldr r1, [pc, #240] @ 13eec8 │ │ │ │ + ldr r0, [pc, #240] @ 13eecc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #236] @ 13ed14 │ │ │ │ + ldr r2, [pc, #236] @ 13eed0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #620 @ 0x26c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r1, r0, r8, lsr fp │ │ │ │ + eorseq r1, r0, ip, ror r9 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq pc, fp, ip, lsl sl @ │ │ │ │ - eoreq r3, ip, r8, asr #19 │ │ │ │ - eoreq r0, ip, r0, lsr #8 │ │ │ │ - eoreq r7, sp, r8, asr r8 │ │ │ │ - eoreq r2, sp, r4, ror #17 │ │ │ │ - eoreq r3, ip, r0, asr #18 │ │ │ │ - mlaeq ip, r8, r3, r0 │ │ │ │ + mlaeq fp, r8, sp, pc @ │ │ │ │ + eoreq r3, ip, r0, asr sp │ │ │ │ + mlaeq ip, ip, r7, r0 │ │ │ │ + ldrdeq r7, [sp], -r4 @ │ │ │ │ + eoreq r2, sp, r0, ror #24 │ │ │ │ + eoreq r3, ip, r8, asr #25 │ │ │ │ + eoreq r0, ip, r4, lsl r7 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq r1, ip, r4, lsr sl │ │ │ │ - strdeq r3, [ip], -r4 @ │ │ │ │ - eoreq r0, ip, ip, asr #6 │ │ │ │ - eoreq pc, fp, r0, lsr #12 │ │ │ │ - eoreq r3, ip, ip, asr #16 │ │ │ │ - eoreq r0, ip, r4, lsr #5 │ │ │ │ + @ instruction: 0x002c1db0 │ │ │ │ + eoreq r3, ip, ip, ror ip │ │ │ │ + eoreq r0, ip, r8, asr #13 │ │ │ │ + mlaeq fp, ip, r9, pc @ │ │ │ │ + ldrdeq r3, [ip], -r4 @ │ │ │ │ + eoreq r0, ip, r0, lsr #12 │ │ │ │ andeq r0, r0, r3, ror #4 │ │ │ │ - ldrdeq r3, [ip], -ip @ │ │ │ │ - eoreq r0, ip, r4, lsr r2 │ │ │ │ + eoreq r3, ip, r4, ror #22 │ │ │ │ + @ instruction: 0x002c05b0 │ │ │ │ andeq r0, r0, r2, ror #4 │ │ │ │ - eoreq pc, fp, r0, ror r5 @ │ │ │ │ - mlaeq ip, ip, r7, r3 │ │ │ │ - strdeq r0, [ip], -r4 @ │ │ │ │ + eoreq pc, fp, ip, ror #17 │ │ │ │ + eoreq r3, ip, r4, lsr #22 │ │ │ │ + eoreq r0, ip, r0, ror r5 │ │ │ │ andeq r0, r0, r6, ror #4 │ │ │ │ - eoreq r1, ip, r0, lsl #17 │ │ │ │ - eoreq r3, ip, ip, lsr r7 │ │ │ │ - mlaeq ip, r4, r1, r0 │ │ │ │ - eoreq r1, ip, ip, lsr #17 │ │ │ │ - eoreq r2, sp, r0, lsr #13 │ │ │ │ - strdeq r3, [ip], -ip @ │ │ │ │ - eoreq r0, ip, r4, asr r1 │ │ │ │ - mlaeq lr, ip, r6, r4 │ │ │ │ - eoreq r6, fp, r0, lsr #15 │ │ │ │ - eoreq r0, ip, ip, asr #4 │ │ │ │ - andeq sp, r2, r7, asr #13 │ │ │ │ - eoreq r1, ip, r0, lsr #15 │ │ │ │ - eoreq r3, ip, ip, asr r6 │ │ │ │ - strheq r0, [ip], -r4 @ │ │ │ │ - @ instruction: 0x002c11bc │ │ │ │ - eoreq r3, ip, r4, lsr #12 │ │ │ │ - eoreq r0, ip, ip, ror r0 │ │ │ │ - eoreq r3, ip, r0, lsl #12 │ │ │ │ - eoreq r2, sp, r0, lsl #11 │ │ │ │ - ldrdeq r3, [ip], -ip @ │ │ │ │ - eoreq r0, ip, r4, lsr r0 │ │ │ │ - eoreq r4, lr, r0, ror r5 │ │ │ │ - eoreq r6, fp, r4, ror r6 │ │ │ │ - eoreq r2, ip, r4, lsl r6 │ │ │ │ - ldrdeq sp, [r2], -r3 │ │ │ │ - eoreq r4, lr, ip, asr #10 │ │ │ │ - eoreq r6, fp, r0, asr r6 │ │ │ │ - eoreq r2, ip, r0, asr #13 │ │ │ │ - andeq sp, r2, r4, ror #13 │ │ │ │ + strdeq r1, [ip], -ip @ │ │ │ │ + eoreq r3, ip, r4, asr #21 │ │ │ │ + eoreq r0, ip, r0, lsl r5 │ │ │ │ + eoreq r1, ip, r8, lsr #24 │ │ │ │ + eoreq r2, sp, ip, lsl sl │ │ │ │ + eoreq r3, ip, r4, lsl #21 │ │ │ │ + ldrdeq r0, [ip], -r0 @ │ │ │ │ + eoreq r4, lr, r8, lsl sl │ │ │ │ + eoreq r6, fp, ip, lsl fp │ │ │ │ + eoreq r0, ip, r8, asr #11 │ │ │ │ + andeq sp, r2, r4, asr #13 │ │ │ │ + eoreq r1, ip, ip, lsl fp │ │ │ │ + eoreq r3, ip, r4, ror #19 │ │ │ │ + eoreq r0, ip, r0, lsr r4 │ │ │ │ + eoreq r1, ip, r8, lsr r5 │ │ │ │ + eoreq r3, ip, ip, lsr #19 │ │ │ │ + strdeq r0, [ip], -r8 @ │ │ │ │ + eoreq r3, ip, r8, lsl #19 │ │ │ │ + strdeq r2, [sp], -ip @ │ │ │ │ + eoreq r3, ip, r4, ror #18 │ │ │ │ + @ instruction: 0x002c03b0 │ │ │ │ + eoreq r4, lr, ip, ror #17 │ │ │ │ + strdeq r6, [fp], -r0 @ │ │ │ │ + mlaeq ip, r0, r9, r2 │ │ │ │ + ldrdeq sp, [r2], -r0 │ │ │ │ + eoreq r4, lr, r8, asr #17 │ │ │ │ + eoreq r6, fp, ip, asr #19 │ │ │ │ + eoreq r2, ip, ip, lsr sl │ │ │ │ + andeq sp, r2, r1, ror #13 │ │ │ │ │ │ │ │ -0013ed18 : │ │ │ │ +0013eed4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #288] @ 13ee50 │ │ │ │ + ldr ip, [pc, #288] @ 13f00c │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ - ldr lr, [pc, #276] @ 13ee54 │ │ │ │ + ldr lr, [pc, #276] @ 13f010 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #3168 @ 0xc60 │ │ │ │ add ip, sp, #8 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #256] @ 13ee58 │ │ │ │ + ldr ip, [pc, #256] @ 13f014 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #248] @ 13ee5c │ │ │ │ + ldr r4, [pc, #248] @ 13f018 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ bl a3100 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 13ee44 │ │ │ │ - ldr r3, [pc, #220] @ 13ee60 │ │ │ │ + beq 13f000 │ │ │ │ + ldr r3, [pc, #220] @ 13f01c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 13edac │ │ │ │ - ldr r2, [pc, #196] @ 13ee64 │ │ │ │ + beq 13ef68 │ │ │ │ + ldr r2, [pc, #196] @ 13f020 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 13ee14 │ │ │ │ + bne 13efd0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 13e4a8 │ │ │ │ + bl 13e664 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 13ee44 │ │ │ │ + beq 13f000 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 13ee08 │ │ │ │ - ldr r3, [pc, #156] @ 13ee68 │ │ │ │ + bne 13efc4 │ │ │ │ + ldr r3, [pc, #156] @ 13f024 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #136] @ 13ee6c │ │ │ │ - ldr r3, [pc, #112] @ 13ee58 │ │ │ │ + ldr r2, [pc, #136] @ 13f028 │ │ │ │ + ldr r3, [pc, #112] @ 13f014 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 13ee4c │ │ │ │ + bne 13f008 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #96] @ 13ee70 │ │ │ │ + ldr r3, [pc, #96] @ 13f02c │ │ │ │ ldr r0, [r4, r3] │ │ │ │ - b 13edcc │ │ │ │ - ldr r0, [pc, #88] @ 13ee74 │ │ │ │ + b 13ef88 │ │ │ │ + ldr r0, [pc, #88] @ 13f030 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #80] @ 13ee78 │ │ │ │ - ldr r1, [pc, #80] @ 13ee7c │ │ │ │ - ldr r0, [pc, #80] @ 13ee80 │ │ │ │ + ldr r3, [pc, #80] @ 13f034 │ │ │ │ + ldr r1, [pc, #80] @ 13f038 │ │ │ │ + ldr r0, [pc, #80] @ 13f03c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r2, [pc, #76] @ 13ee84 │ │ │ │ + ldr r2, [pc, #76] @ 13f040 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 13eddc │ │ │ │ + b 13ef98 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x00315dd8 │ │ │ │ - eorseq r1, r0, r4, lsr #5 │ │ │ │ + eorseq r5, r1, ip, lsl ip │ │ │ │ + eorseq r1, r0, r8, ror #1 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r1, r0, r8, lsl #5 │ │ │ │ + eorseq r1, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ - eorseq r1, r0, r4, lsl r2 │ │ │ │ + eorseq r1, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq pc, fp, r4, lsr r1 @ │ │ │ │ + @ instruction: 0x002bf4b0 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r3, ip, r8, asr r3 │ │ │ │ - @ instruction: 0x002bfdb0 │ │ │ │ + eoreq r3, ip, r0, ror #13 │ │ │ │ + eoreq r0, ip, ip, lsr #2 │ │ │ │ andeq r0, r0, lr, asr r2 │ │ │ │ │ │ │ │ -0013ee88 : │ │ │ │ +0013f044 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr r7, [pc, #1908] @ 13f614 │ │ │ │ - ldr r3, [pc, #1908] @ 13f618 │ │ │ │ + ldr r7, [pc, #1908] @ 13f7d0 │ │ │ │ + ldr r3, [pc, #1908] @ 13f7d4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r6, [r7, r3] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r1, [r6] │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r1, r2 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - beq 13ef48 │ │ │ │ + beq 13f104 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13f1c0 │ │ │ │ - ldr r1, [pc, #1864] @ 13f61c │ │ │ │ + beq 13f37c │ │ │ │ + ldr r1, [pc, #1864] @ 13f7d8 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0] │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 13f184 │ │ │ │ + bne 13f340 │ │ │ │ ldr r5, [r0, #12] │ │ │ │ ands r8, r5, #1 │ │ │ │ - bne 13f290 │ │ │ │ + bne 13f44c │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13ef0c │ │ │ │ + beq 13f0c8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13f178 │ │ │ │ - ldr r3, [pc, #1804] @ 13f620 │ │ │ │ + beq 13f334 │ │ │ │ + ldr r3, [pc, #1804] @ 13f7dc │ │ │ │ ldr r9, [r7, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13f248 │ │ │ │ + beq 13f404 │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 13f200 │ │ │ │ + beq 13f3bc │ │ │ │ cmp r8, #0 │ │ │ │ - bne 13ef78 │ │ │ │ + bne 13f134 │ │ │ │ cmp r1, r5 │ │ │ │ - beq 13ef94 │ │ │ │ + beq 13f150 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r5, [r0, #12] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ and r8, r5, #1 │ │ │ │ - beq 13f2a4 │ │ │ │ + beq 13f460 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r8, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 13eef4 │ │ │ │ + beq 13f0b0 │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r4] │ │ │ │ - b 13eef4 │ │ │ │ + b 13f0b0 │ │ │ │ mov r0, r5 │ │ │ │ bl aefd4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13ef3c │ │ │ │ + beq 13f0f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 13cbd4 │ │ │ │ + bl 13cd90 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 13f37c │ │ │ │ - ldr r3, [pc, #1656] @ 13f624 │ │ │ │ + beq 13f538 │ │ │ │ + ldr r3, [pc, #1656] @ 13f7e0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ cmp r4, r3 │ │ │ │ - beq 13f2cc │ │ │ │ + beq 13f488 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r4, #4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r1, [r6] │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 13efe8 │ │ │ │ - ldr r1, [pc, #1600] @ 13f61c │ │ │ │ + beq 13f1a4 │ │ │ │ + ldr r1, [pc, #1600] @ 13f7d8 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r2, r1 │ │ │ │ - bne 13f300 │ │ │ │ + bne 13f4bc │ │ │ │ ldr r5, [r4, #12] │ │ │ │ ands r8, r5, #1 │ │ │ │ - bne 13f3e4 │ │ │ │ + bne 13f5a0 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13f00c │ │ │ │ + beq 13f1c8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13f2f4 │ │ │ │ + beq 13f4b0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13f3f4 │ │ │ │ + beq 13f5b0 │ │ │ │ ldr r1, [r3, #360] @ 0x168 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 13f444 │ │ │ │ + beq 13f600 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 13f2b0 │ │ │ │ + bne 13f46c │ │ │ │ cmp r5, r1 │ │ │ │ - bne 13f2cc │ │ │ │ + bne 13f488 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 13f494 │ │ │ │ - ldr r2, [pc, #1488] @ 13f61c │ │ │ │ + beq 13f650 │ │ │ │ + ldr r2, [pc, #1488] @ 13f7d8 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 13f3b0 │ │ │ │ + bne 13f56c │ │ │ │ ldr r5, [r4, #20] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 13f5cc │ │ │ │ + beq 13f788 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13f090 │ │ │ │ + beq 13f24c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13f5b4 │ │ │ │ + beq 13f770 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ movgt sl, #0 │ │ │ │ movgt r3, sl │ │ │ │ - ble 13f150 │ │ │ │ + ble 13f30c │ │ │ │ ldr r2, [r5, #12] │ │ │ │ asr r3, r3, #1 │ │ │ │ ldr r8, [r2, r3, lsl #2] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13f5f0 │ │ │ │ + beq 13f7ac │ │ │ │ ldr r3, [r8] │ │ │ │ - ldr r2, [pc, #1364] @ 13f61c │ │ │ │ + ldr r2, [pc, #1364] @ 13f7d8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r2, [r8, #4] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 13f0f0 │ │ │ │ + beq 13f2ac │ │ │ │ ldr r1, [r6] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 13f524 │ │ │ │ + bne 13f6e0 │ │ │ │ ldr r4, [r8, #12] │ │ │ │ ands fp, r4, #1 │ │ │ │ - bne 13f4c4 │ │ │ │ + bne 13f680 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13f114 │ │ │ │ + beq 13f2d0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 13f3a4 │ │ │ │ + beq 13f560 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13f4d4 │ │ │ │ + beq 13f690 │ │ │ │ ldr r1, [r3, #324] @ 0x144 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 13f564 │ │ │ │ + beq 13f720 │ │ │ │ cmp fp, #0 │ │ │ │ - bne 13f33c │ │ │ │ + bne 13f4f8 │ │ │ │ cmp r4, r1 │ │ │ │ - beq 13f358 │ │ │ │ + beq 13f514 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ add sl, sl, #2 │ │ │ │ cmp sl, r3, lsl #1 │ │ │ │ mov r3, sl │ │ │ │ - blt 13f0a8 │ │ │ │ + blt 13f264 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13ef3c │ │ │ │ + beq 13f0f8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - bne 13ef3c │ │ │ │ + bne 13f0f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13ef3c │ │ │ │ + b 13f0f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13ef0c │ │ │ │ - ldr r3, [pc, #1180] @ 13f628 │ │ │ │ - ldr r0, [pc, #1180] @ 13f62c │ │ │ │ + b 13f0c8 │ │ │ │ + ldr r3, [pc, #1180] @ 13f7e4 │ │ │ │ + ldr r0, [pc, #1180] @ 13f7e8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #1168] @ 13f630 │ │ │ │ + ldr r1, [pc, #1168] @ 13f7ec │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #1164] @ 13f634 │ │ │ │ - ldr r2, [pc, #1164] @ 13f638 │ │ │ │ + ldr r0, [pc, #1164] @ 13f7f0 │ │ │ │ + ldr r2, [pc, #1164] @ 13f7f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ mov r0, #2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r3, [pc, #1108] @ 13f61c │ │ │ │ + ldr r3, [pc, #1108] @ 13f7d8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 13f184 │ │ │ │ + bne 13f340 │ │ │ │ ldr r5, [r0, #12] │ │ │ │ tst r5, #1 │ │ │ │ - bne 13f290 │ │ │ │ - ldr r3, [pc, #1080] @ 13f620 │ │ │ │ + bne 13f44c │ │ │ │ + ldr r3, [pc, #1080] @ 13f7dc │ │ │ │ ldr r9, [r7, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13f248 │ │ │ │ + beq 13f404 │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ cmp r1, #1 │ │ │ │ - bne 13ef34 │ │ │ │ - ldr r3, [pc, #1056] @ 13f628 │ │ │ │ - ldr r1, [pc, #1068] @ 13f638 │ │ │ │ + bne 13f0f0 │ │ │ │ + ldr r3, [pc, #1056] @ 13f7e4 │ │ │ │ + ldr r1, [pc, #1068] @ 13f7f4 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #1064] @ 13f63c │ │ │ │ + ldr r3, [pc, #1064] @ 13f7f8 │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #1052] @ 13f640 │ │ │ │ - ldr r1, [pc, #1052] @ 13f644 │ │ │ │ - ldr r0, [pc, #1052] @ 13f648 │ │ │ │ + ldr r2, [pc, #1052] @ 13f7fc │ │ │ │ + ldr r1, [pc, #1052] @ 13f800 │ │ │ │ + ldr r0, [pc, #1052] @ 13f804 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - b 13f1b4 │ │ │ │ + b 13f370 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #1012] @ 13f64c │ │ │ │ - ldr r1, [pc, #1012] @ 13f650 │ │ │ │ + ldr r3, [pc, #1012] @ 13f808 │ │ │ │ + ldr r1, [pc, #1012] @ 13f80c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #952] @ 13f628 │ │ │ │ - ldr r1, [pc, #992] @ 13f654 │ │ │ │ + ldr r3, [pc, #952] @ 13f7e4 │ │ │ │ + ldr r1, [pc, #992] @ 13f810 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #988] @ 13f658 │ │ │ │ - ldr r2, [pc, #952] @ 13f638 │ │ │ │ + ldr r0, [pc, #988] @ 13f814 │ │ │ │ + ldr r2, [pc, #952] @ 13f7f4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 13f1b4 │ │ │ │ + b 13f370 │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ mov r8, #1 │ │ │ │ ldr r3, [r4] │ │ │ │ - b 13eef4 │ │ │ │ + b 13f0b0 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13f1e0 │ │ │ │ - b 13ef68 │ │ │ │ + beq 13f39c │ │ │ │ + b 13f124 │ │ │ │ mov r0, r5 │ │ │ │ bl aefd4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 13f034 │ │ │ │ + bne 13f1f0 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13ef3c │ │ │ │ + beq 13f0f8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 13ef3c │ │ │ │ + bne 13f0f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13ef3c │ │ │ │ + b 13f0f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13f00c │ │ │ │ - ldr r3, [pc, #800] @ 13f628 │ │ │ │ - ldr r0, [pc, #848] @ 13f65c │ │ │ │ + b 13f1c8 │ │ │ │ + ldr r3, [pc, #800] @ 13f7e4 │ │ │ │ + ldr r0, [pc, #848] @ 13f818 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #836] @ 13f660 │ │ │ │ + ldr r1, [pc, #836] @ 13f81c │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #832] @ 13f664 │ │ │ │ - ldr r2, [pc, #832] @ 13f668 │ │ │ │ + ldr r0, [pc, #832] @ 13f820 │ │ │ │ + ldr r2, [pc, #832] @ 13f824 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 13f1b4 │ │ │ │ + b 13f370 │ │ │ │ mov r0, r4 │ │ │ │ bl aefd4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13f13c │ │ │ │ + beq 13f2f8 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13f374 │ │ │ │ + beq 13f530 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 13f5c0 │ │ │ │ + beq 13f77c │ │ │ │ mov r0, #1 │ │ │ │ - b 13ef40 │ │ │ │ - ldr r3, [pc, #676] @ 13f628 │ │ │ │ - ldr r1, [pc, #740] @ 13f66c │ │ │ │ + b 13f0fc │ │ │ │ + ldr r3, [pc, #676] @ 13f7e4 │ │ │ │ + ldr r1, [pc, #740] @ 13f828 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #736] @ 13f670 │ │ │ │ - ldr r2, [pc, #736] @ 13f674 │ │ │ │ + ldr r0, [pc, #736] @ 13f82c │ │ │ │ + ldr r2, [pc, #736] @ 13f830 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 13f1b4 │ │ │ │ + b 13f370 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13f114 │ │ │ │ - ldr r3, [pc, #624] @ 13f628 │ │ │ │ - ldr r0, [pc, #700] @ 13f678 │ │ │ │ + b 13f2d0 │ │ │ │ + ldr r3, [pc, #624] @ 13f7e4 │ │ │ │ + ldr r0, [pc, #700] @ 13f834 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #688] @ 13f67c │ │ │ │ + ldr r1, [pc, #688] @ 13f838 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #684] @ 13f680 │ │ │ │ - ldr r2, [pc, #684] @ 13f684 │ │ │ │ + ldr r0, [pc, #684] @ 13f83c │ │ │ │ + ldr r2, [pc, #684] @ 13f840 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 13f1b4 │ │ │ │ + b 13f370 │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r4] │ │ │ │ - b 13eff4 │ │ │ │ + b 13f1b0 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #576] @ 13f64c │ │ │ │ - ldr r1, [pc, #632] @ 13f688 │ │ │ │ + ldr r3, [pc, #576] @ 13f808 │ │ │ │ + ldr r1, [pc, #632] @ 13f844 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #516] @ 13f628 │ │ │ │ - ldr r1, [pc, #612] @ 13f68c │ │ │ │ + ldr r3, [pc, #516] @ 13f7e4 │ │ │ │ + ldr r1, [pc, #612] @ 13f848 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #608] @ 13f690 │ │ │ │ - ldr r2, [pc, #564] @ 13f668 │ │ │ │ + ldr r0, [pc, #608] @ 13f84c │ │ │ │ + ldr r2, [pc, #564] @ 13f824 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 13f1b4 │ │ │ │ - ldr r3, [pc, #476] @ 13f628 │ │ │ │ - ldr r2, [pc, #536] @ 13f668 │ │ │ │ + b 13f370 │ │ │ │ + ldr r3, [pc, #476] @ 13f7e4 │ │ │ │ + ldr r2, [pc, #536] @ 13f824 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #560] @ 13f694 │ │ │ │ - ldr r2, [pc, #560] @ 13f698 │ │ │ │ - ldr r1, [pc, #560] @ 13f69c │ │ │ │ - ldr r0, [pc, #560] @ 13f6a0 │ │ │ │ + ldr r3, [pc, #560] @ 13f850 │ │ │ │ + ldr r2, [pc, #560] @ 13f854 │ │ │ │ + ldr r1, [pc, #560] @ 13f858 │ │ │ │ + ldr r0, [pc, #560] @ 13f85c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - b 13f1b4 │ │ │ │ + b 13f370 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ cmp r5, #0 │ │ │ │ - bne 13f064 │ │ │ │ - ldr r3, [pc, #508] @ 13f6a4 │ │ │ │ - ldr r1, [pc, #508] @ 13f6a8 │ │ │ │ - ldr r0, [pc, #508] @ 13f6ac │ │ │ │ + bne 13f220 │ │ │ │ + ldr r3, [pc, #508] @ 13f860 │ │ │ │ + ldr r1, [pc, #508] @ 13f864 │ │ │ │ + ldr r0, [pc, #508] @ 13f868 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #504] @ 13f6b0 │ │ │ │ + ldr r2, [pc, #504] @ 13f86c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #664 @ 0x298 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mov r0, r4 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r8] │ │ │ │ - b 13f0fc │ │ │ │ + b 13f2b8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #352] @ 13f64c │ │ │ │ - ldr r1, [pc, #452] @ 13f6b4 │ │ │ │ + ldr r3, [pc, #352] @ 13f808 │ │ │ │ + ldr r1, [pc, #452] @ 13f870 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #292] @ 13f628 │ │ │ │ - ldr r1, [pc, #432] @ 13f6b8 │ │ │ │ + ldr r3, [pc, #292] @ 13f7e4 │ │ │ │ + ldr r1, [pc, #432] @ 13f874 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #428] @ 13f6bc │ │ │ │ - ldr r2, [pc, #368] @ 13f684 │ │ │ │ + ldr r0, [pc, #428] @ 13f878 │ │ │ │ + ldr r2, [pc, #368] @ 13f840 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 13f1b4 │ │ │ │ - ldr r3, [pc, #252] @ 13f628 │ │ │ │ - ldr r0, [pc, #400] @ 13f6c0 │ │ │ │ + b 13f370 │ │ │ │ + ldr r3, [pc, #252] @ 13f7e4 │ │ │ │ + ldr r0, [pc, #400] @ 13f87c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - ldr r1, [pc, #388] @ 13f6c4 │ │ │ │ + ldr r1, [pc, #388] @ 13f880 │ │ │ │ ldr r3, [r3] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #380] @ 13f6c8 │ │ │ │ - ldr r2, [pc, #308] @ 13f684 │ │ │ │ + ldr r0, [pc, #380] @ 13f884 │ │ │ │ + ldr r2, [pc, #308] @ 13f840 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 13f1b4 │ │ │ │ - ldr r3, [pc, #188] @ 13f628 │ │ │ │ - ldr r2, [pc, #276] @ 13f684 │ │ │ │ + b 13f370 │ │ │ │ + ldr r3, [pc, #188] @ 13f7e4 │ │ │ │ + ldr r2, [pc, #276] @ 13f840 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #328] @ 13f6cc │ │ │ │ - ldr r2, [pc, #328] @ 13f6d0 │ │ │ │ - ldr r1, [pc, #328] @ 13f6d4 │ │ │ │ - ldr r0, [pc, #328] @ 13f6d8 │ │ │ │ + ldr r3, [pc, #328] @ 13f888 │ │ │ │ + ldr r2, [pc, #328] @ 13f88c │ │ │ │ + ldr r1, [pc, #328] @ 13f890 │ │ │ │ + ldr r0, [pc, #328] @ 13f894 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ - b 13f1b4 │ │ │ │ + b 13f370 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13f090 │ │ │ │ + b 13f24c │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13f374 │ │ │ │ - ldr r3, [pc, #264] @ 13f6dc │ │ │ │ - ldr r1, [pc, #264] @ 13f6e0 │ │ │ │ - ldr r0, [pc, #264] @ 13f6e4 │ │ │ │ + b 13f530 │ │ │ │ + ldr r3, [pc, #264] @ 13f898 │ │ │ │ + ldr r1, [pc, #264] @ 13f89c │ │ │ │ + ldr r0, [pc, #264] @ 13f8a0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #260] @ 13f6e8 │ │ │ │ + ldr r2, [pc, #260] @ 13f8a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #664 @ 0x298 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #244] @ 13f6ec │ │ │ │ - ldr r1, [pc, #244] @ 13f6f0 │ │ │ │ - ldr r0, [pc, #244] @ 13f6f4 │ │ │ │ + ldr r3, [pc, #244] @ 13f8a8 │ │ │ │ + ldr r1, [pc, #244] @ 13f8ac │ │ │ │ + ldr r0, [pc, #244] @ 13f8b0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #240] @ 13f6f8 │ │ │ │ + ldr r2, [pc, #240] @ 13f8b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #664 @ 0x298 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r1, r0, r8, asr r1 │ │ │ │ + mlaseq r0, ip, pc, r0 @ │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq pc, fp, ip, lsr r0 @ │ │ │ │ - eoreq r3, ip, r4, lsl r0 │ │ │ │ - eoreq pc, fp, r0, asr #20 │ │ │ │ + @ instruction: 0x002bf3b8 │ │ │ │ + mlaeq ip, ip, r3, r3 │ │ │ │ + @ instruction: 0x002bfdbc │ │ │ │ andeq r0, r0, fp, ror #4 │ │ │ │ - eoreq r6, sp, r8, ror lr │ │ │ │ - eoreq r1, sp, r4, lsl #30 │ │ │ │ - eoreq r2, ip, ip, lsl #31 │ │ │ │ - @ instruction: 0x002bf9b8 │ │ │ │ + strdeq r7, [sp], -r4 @ │ │ │ │ + eoreq r2, sp, r0, lsl #5 │ │ │ │ + eoreq r3, ip, r4, lsl r3 │ │ │ │ + eoreq pc, fp, r4, lsr sp @ │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq r1, ip, r4, asr r0 │ │ │ │ - eoreq r2, ip, ip, lsr pc │ │ │ │ - eoreq pc, fp, r8, ror #18 │ │ │ │ - eoreq lr, fp, r0, asr #24 │ │ │ │ - mlaeq ip, r8, lr, r2 │ │ │ │ - eoreq pc, fp, r4, asr #17 │ │ │ │ + ldrdeq r1, [ip], -r0 @ │ │ │ │ + eoreq r3, ip, r4, asr #5 │ │ │ │ + eoreq pc, fp, r4, ror #25 │ │ │ │ + @ instruction: 0x002befbc │ │ │ │ + eoreq r3, ip, r0, lsr #4 │ │ │ │ + eoreq pc, fp, r0, asr #24 │ │ │ │ andeq r0, r0, lr, ror #4 │ │ │ │ - eoreq r2, ip, r8, lsr #28 │ │ │ │ - eoreq pc, fp, r4, asr r8 @ │ │ │ │ + @ instruction: 0x002c31b0 │ │ │ │ + ldrdeq pc, [fp], -r0 @ │ │ │ │ andeq r0, r0, sp, ror #4 │ │ │ │ - mlaeq fp, r0, fp, lr │ │ │ │ - eoreq r2, ip, r8, ror #27 │ │ │ │ - eoreq pc, fp, r4, lsl r8 @ │ │ │ │ + eoreq lr, fp, ip, lsl #30 │ │ │ │ + eoreq r3, ip, r0, ror r1 │ │ │ │ + mlaeq fp, r0, fp, pc @ │ │ │ │ andeq r0, r0, r1, ror r2 │ │ │ │ - eoreq r0, ip, r0, lsr #29 │ │ │ │ - eoreq r2, ip, r8, lsl #27 │ │ │ │ - @ instruction: 0x002bf7b4 │ │ │ │ - eoreq r0, ip, ip, asr #29 │ │ │ │ - eoreq r1, sp, r0, asr #25 │ │ │ │ - eoreq r2, ip, r8, asr #26 │ │ │ │ - eoreq pc, fp, r4, ror r7 @ │ │ │ │ - @ instruction: 0x002e3cbc │ │ │ │ - eoreq r5, fp, r0, asr #27 │ │ │ │ - eoreq pc, fp, ip, ror #16 │ │ │ │ - muleq r2, r4, r8 │ │ │ │ - eoreq r0, ip, r0, asr #27 │ │ │ │ - eoreq r2, ip, r8, lsr #25 │ │ │ │ - ldrdeq pc, [fp], -r4 @ │ │ │ │ - ldrdeq r0, [ip], -ip @ │ │ │ │ - eoreq r2, ip, r0, ror ip │ │ │ │ - mlaeq fp, ip, r6, pc @ │ │ │ │ - eoreq r1, ip, r4, asr #9 │ │ │ │ - eoreq r1, sp, r0, lsr #23 │ │ │ │ - eoreq r2, ip, r8, lsr #24 │ │ │ │ - eoreq pc, fp, r4, asr r6 @ │ │ │ │ - mlaeq lr, r0, fp, r3 │ │ │ │ - mlaeq fp, r4, ip, r5 │ │ │ │ - eoreq r1, ip, r4, lsr ip │ │ │ │ - andeq sp, r2, r0, lsr #17 │ │ │ │ - eoreq r3, lr, ip, ror #22 │ │ │ │ - eoreq r5, fp, r0, ror ip │ │ │ │ - eoreq r1, ip, r0, ror #25 │ │ │ │ - @ instruction: 0x0002d8b1 │ │ │ │ + eoreq r1, ip, ip, lsl r2 │ │ │ │ + eoreq r3, ip, r0, lsl r1 │ │ │ │ + eoreq pc, fp, r0, lsr fp @ │ │ │ │ + eoreq r1, ip, r8, asr #4 │ │ │ │ + eoreq r2, sp, ip, lsr r0 │ │ │ │ + ldrdeq r3, [ip], -r0 @ │ │ │ │ + strdeq pc, [fp], -r0 @ │ │ │ │ + eoreq r4, lr, r8, lsr r0 │ │ │ │ + eoreq r6, fp, ip, lsr r1 │ │ │ │ + eoreq pc, fp, r8, ror #23 │ │ │ │ + muleq r2, r1, r8 │ │ │ │ + eoreq r1, ip, ip, lsr r1 │ │ │ │ + eoreq r3, ip, r0, lsr r0 │ │ │ │ + eoreq pc, fp, r0, asr sl @ │ │ │ │ + eoreq r0, ip, r8, asr fp │ │ │ │ + strdeq r2, [ip], -r8 @ │ │ │ │ + eoreq pc, fp, r8, lsl sl @ │ │ │ │ + eoreq r1, ip, r0, asr #16 │ │ │ │ + eoreq r1, sp, ip, lsl pc │ │ │ │ + @ instruction: 0x002c2fb0 │ │ │ │ + ldrdeq pc, [fp], -r0 @ │ │ │ │ + eoreq r3, lr, ip, lsl #30 │ │ │ │ + eoreq r6, fp, r0, lsl r0 │ │ │ │ + @ instruction: 0x002c1fb0 │ │ │ │ + muleq r2, sp, r8 │ │ │ │ + eoreq r3, lr, r8, ror #29 │ │ │ │ + eoreq r5, fp, ip, ror #31 │ │ │ │ + eoreq r2, ip, ip, asr r0 │ │ │ │ + andeq sp, r2, lr, lsr #17 │ │ │ │ │ │ │ │ -0013f6fc : │ │ │ │ +0013f8b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #288] @ 13f834 │ │ │ │ + ldr ip, [pc, #288] @ 13f9f0 │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ - ldr lr, [pc, #276] @ 13f838 │ │ │ │ + ldr lr, [pc, #276] @ 13f9f4 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #3216 @ 0xc90 │ │ │ │ add ip, sp, #8 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #256] @ 13f83c │ │ │ │ + ldr ip, [pc, #256] @ 13f9f8 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #248] @ 13f840 │ │ │ │ + ldr r4, [pc, #248] @ 13f9fc │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ bl a3100 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 13f828 │ │ │ │ - ldr r3, [pc, #220] @ 13f844 │ │ │ │ + beq 13f9e4 │ │ │ │ + ldr r3, [pc, #220] @ 13fa00 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 13f790 │ │ │ │ - ldr r2, [pc, #196] @ 13f848 │ │ │ │ + beq 13f94c │ │ │ │ + ldr r2, [pc, #196] @ 13fa04 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 13f7f8 │ │ │ │ + bne 13f9b4 │ │ │ │ mov r0, r1 │ │ │ │ - bl 13ee88 │ │ │ │ + bl 13f044 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 13f828 │ │ │ │ + beq 13f9e4 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 13f7ec │ │ │ │ - ldr r3, [pc, #156] @ 13f84c │ │ │ │ + bne 13f9a8 │ │ │ │ + ldr r3, [pc, #156] @ 13fa08 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #136] @ 13f850 │ │ │ │ - ldr r3, [pc, #112] @ 13f83c │ │ │ │ + ldr r2, [pc, #136] @ 13fa0c │ │ │ │ + ldr r3, [pc, #112] @ 13f9f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 13f830 │ │ │ │ + bne 13f9ec │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #96] @ 13f854 │ │ │ │ + ldr r3, [pc, #96] @ 13fa10 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ - b 13f7b0 │ │ │ │ - ldr r0, [pc, #88] @ 13f858 │ │ │ │ + b 13f96c │ │ │ │ + ldr r0, [pc, #88] @ 13fa14 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #80] @ 13f85c │ │ │ │ - ldr r1, [pc, #80] @ 13f860 │ │ │ │ - ldr r0, [pc, #80] @ 13f864 │ │ │ │ + ldr r3, [pc, #80] @ 13fa18 │ │ │ │ + ldr r1, [pc, #80] @ 13fa1c │ │ │ │ + ldr r0, [pc, #80] @ 13fa20 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r2, [pc, #76] @ 13f868 │ │ │ │ + ldr r2, [pc, #76] @ 13fa24 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 13f7c0 │ │ │ │ + b 13f97c │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x003153f4 │ │ │ │ - eorseq r0, r0, r0, asr #17 │ │ │ │ + eorseq r5, r1, r8, lsr r2 │ │ │ │ + eorseq r0, r0, r4, lsl #14 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eorseq r0, r0, r4, lsr #17 │ │ │ │ + eorseq r0, r0, r8, ror #13 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ - eorseq r0, r0, r0, lsr r8 │ │ │ │ + eorseq r0, r0, r4, ror r6 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq lr, fp, r0, asr r7 │ │ │ │ + eoreq lr, fp, ip, asr #21 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r2, ip, r0, lsr #19 │ │ │ │ - eoreq pc, fp, ip, asr #7 │ │ │ │ + eoreq r2, ip, r8, lsr #26 │ │ │ │ + eoreq pc, fp, r8, asr #14 │ │ │ │ andeq r0, r0, r9, ror #4 │ │ │ │ │ │ │ │ -0013f86c : │ │ │ │ +0013fa28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr r7, [pc, #1908] @ 13fff8 │ │ │ │ - ldr r3, [pc, #1908] @ 13fffc │ │ │ │ + ldr r7, [pc, #1908] @ 1401b4 │ │ │ │ + ldr r3, [pc, #1908] @ 1401b8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r6, [r7, r3] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r1, [r6] │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r1, r2 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - beq 13f92c │ │ │ │ + beq 13fae8 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13fba4 │ │ │ │ - ldr r1, [pc, #1864] @ 140000 │ │ │ │ + beq 13fd60 │ │ │ │ + ldr r1, [pc, #1864] @ 1401bc │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0] │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 13fb68 │ │ │ │ + bne 13fd24 │ │ │ │ ldr r5, [r0, #12] │ │ │ │ ands r8, r5, #1 │ │ │ │ - bne 13fc74 │ │ │ │ + bne 13fe30 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13f8f0 │ │ │ │ + beq 13faac │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13fb5c │ │ │ │ - ldr r3, [pc, #1804] @ 140004 │ │ │ │ + beq 13fd18 │ │ │ │ + ldr r3, [pc, #1804] @ 1401c0 │ │ │ │ ldr r9, [r7, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13fc2c │ │ │ │ + beq 13fde8 │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 13fbe4 │ │ │ │ + beq 13fda0 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 13f95c │ │ │ │ + bne 13fb18 │ │ │ │ cmp r1, r5 │ │ │ │ - beq 13f978 │ │ │ │ + beq 13fb34 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r5, [r0, #12] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ and r8, r5, #1 │ │ │ │ - beq 13fc88 │ │ │ │ + beq 13fe44 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r8, #0 │ │ │ │ str r3, [r0] │ │ │ │ - beq 13f8d8 │ │ │ │ + beq 13fa94 │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r4] │ │ │ │ - b 13f8d8 │ │ │ │ + b 13fa94 │ │ │ │ mov r0, r5 │ │ │ │ bl aefd4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13f920 │ │ │ │ + beq 13fadc │ │ │ │ mov r0, r4 │ │ │ │ - bl 13cbd4 │ │ │ │ + bl 13cd90 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 13fd60 │ │ │ │ - ldr r3, [pc, #1656] @ 140008 │ │ │ │ + beq 13ff1c │ │ │ │ + ldr r3, [pc, #1656] @ 1401c4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ cmp r4, r3 │ │ │ │ - beq 13fcb0 │ │ │ │ + beq 13fe6c │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r4, #4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ ldr r1, [r6] │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 13f9cc │ │ │ │ - ldr r1, [pc, #1600] @ 140000 │ │ │ │ + beq 13fb88 │ │ │ │ + ldr r1, [pc, #1600] @ 1401bc │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r2, r1 │ │ │ │ - bne 13fce4 │ │ │ │ + bne 13fea0 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ ands r8, r5, #1 │ │ │ │ - bne 13fdc8 │ │ │ │ + bne 13ff84 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13f9f0 │ │ │ │ + beq 13fbac │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13fcd8 │ │ │ │ + beq 13fe94 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13fdd8 │ │ │ │ + beq 13ff94 │ │ │ │ ldr r1, [r3, #360] @ 0x168 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 13fe28 │ │ │ │ + beq 13ffe4 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 13fc94 │ │ │ │ + bne 13fe50 │ │ │ │ cmp r5, r1 │ │ │ │ - bne 13fcb0 │ │ │ │ + bne 13fe6c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 13fe78 │ │ │ │ - ldr r2, [pc, #1488] @ 140000 │ │ │ │ + beq 140034 │ │ │ │ + ldr r2, [pc, #1488] @ 1401bc │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 13fd94 │ │ │ │ + bne 13ff50 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 13ffb0 │ │ │ │ + beq 14016c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r5] │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13fa74 │ │ │ │ + beq 13fc30 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 13ff98 │ │ │ │ + beq 140154 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ movgt sl, #0 │ │ │ │ movgt r3, sl │ │ │ │ - ble 13fb34 │ │ │ │ + ble 13fcf0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ asr r3, r3, #1 │ │ │ │ ldr r8, [r2, r3, lsl #2] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13ffd4 │ │ │ │ + beq 140190 │ │ │ │ ldr r3, [r8] │ │ │ │ - ldr r2, [pc, #1364] @ 140000 │ │ │ │ + ldr r2, [pc, #1364] @ 1401bc │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r2, [r8, #4] │ │ │ │ cmp r1, r2 │ │ │ │ - beq 13fad4 │ │ │ │ + beq 13fc90 │ │ │ │ ldr r1, [r6] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 13ff08 │ │ │ │ + bne 1400c4 │ │ │ │ ldr r4, [r8, #12] │ │ │ │ ands fp, r4, #1 │ │ │ │ - bne 13fea8 │ │ │ │ + bne 140064 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13faf8 │ │ │ │ + beq 13fcb4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 13fd88 │ │ │ │ + beq 13ff44 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13feb8 │ │ │ │ + beq 140074 │ │ │ │ ldr r1, [r3, #244] @ 0xf4 │ │ │ │ cmp r1, #1 │ │ │ │ - beq 13ff48 │ │ │ │ + beq 140104 │ │ │ │ cmp fp, #0 │ │ │ │ - bne 13fd20 │ │ │ │ + bne 13fedc │ │ │ │ cmp r4, r1 │ │ │ │ - beq 13fd3c │ │ │ │ + beq 13fef8 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ add sl, sl, #2 │ │ │ │ cmp sl, r3, lsl #1 │ │ │ │ mov r3, sl │ │ │ │ - blt 13fa8c │ │ │ │ + blt 13fc48 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13f920 │ │ │ │ + beq 13fadc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - bne 13f920 │ │ │ │ + bne 13fadc │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13f920 │ │ │ │ + b 13fadc │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13f8f0 │ │ │ │ - ldr r3, [pc, #1180] @ 14000c │ │ │ │ - ldr r0, [pc, #1180] @ 140010 │ │ │ │ + b 13faac │ │ │ │ + ldr r3, [pc, #1180] @ 1401c8 │ │ │ │ + ldr r0, [pc, #1180] @ 1401cc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #1168] @ 140014 │ │ │ │ + ldr r1, [pc, #1168] @ 1401d0 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #1164] @ 140018 │ │ │ │ - ldr r2, [pc, #1164] @ 14001c │ │ │ │ + ldr r0, [pc, #1164] @ 1401d4 │ │ │ │ + ldr r2, [pc, #1164] @ 1401d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ mov r0, #2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r3, [pc, #1108] @ 140000 │ │ │ │ + ldr r3, [pc, #1108] @ 1401bc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 13fb68 │ │ │ │ + bne 13fd24 │ │ │ │ ldr r5, [r0, #12] │ │ │ │ tst r5, #1 │ │ │ │ - bne 13fc74 │ │ │ │ - ldr r3, [pc, #1080] @ 140004 │ │ │ │ + bne 13fe30 │ │ │ │ + ldr r3, [pc, #1080] @ 1401c0 │ │ │ │ ldr r9, [r7, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13fc2c │ │ │ │ + beq 13fde8 │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ cmp r1, #1 │ │ │ │ - bne 13f918 │ │ │ │ - ldr r3, [pc, #1056] @ 14000c │ │ │ │ - ldr r1, [pc, #1068] @ 14001c │ │ │ │ + bne 13fad4 │ │ │ │ + ldr r3, [pc, #1056] @ 1401c8 │ │ │ │ + ldr r1, [pc, #1068] @ 1401d8 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ - ldr r3, [pc, #1064] @ 140020 │ │ │ │ + ldr r3, [pc, #1064] @ 1401dc │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #1052] @ 140024 │ │ │ │ - ldr r1, [pc, #1052] @ 140028 │ │ │ │ - ldr r0, [pc, #1052] @ 14002c │ │ │ │ + ldr r2, [pc, #1052] @ 1401e0 │ │ │ │ + ldr r1, [pc, #1052] @ 1401e4 │ │ │ │ + ldr r0, [pc, #1052] @ 1401e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - b 13fb98 │ │ │ │ + b 13fd54 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #1012] @ 140030 │ │ │ │ - ldr r1, [pc, #1012] @ 140034 │ │ │ │ + ldr r3, [pc, #1012] @ 1401ec │ │ │ │ + ldr r1, [pc, #1012] @ 1401f0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #952] @ 14000c │ │ │ │ - ldr r1, [pc, #992] @ 140038 │ │ │ │ + ldr r3, [pc, #952] @ 1401c8 │ │ │ │ + ldr r1, [pc, #992] @ 1401f4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #988] @ 14003c │ │ │ │ - ldr r2, [pc, #952] @ 14001c │ │ │ │ + ldr r0, [pc, #988] @ 1401f8 │ │ │ │ + ldr r2, [pc, #952] @ 1401d8 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 13fb98 │ │ │ │ + b 13fd54 │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ mov r8, #1 │ │ │ │ ldr r3, [r4] │ │ │ │ - b 13f8d8 │ │ │ │ + b 13fa94 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13fbc4 │ │ │ │ - b 13f94c │ │ │ │ + beq 13fd80 │ │ │ │ + b 13fb08 │ │ │ │ mov r0, r5 │ │ │ │ bl aefd4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 13fa18 │ │ │ │ + bne 13fbd4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13f920 │ │ │ │ + beq 13fadc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 13f920 │ │ │ │ + bne 13fadc │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13f920 │ │ │ │ + b 13fadc │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13f9f0 │ │ │ │ - ldr r3, [pc, #800] @ 14000c │ │ │ │ - ldr r0, [pc, #848] @ 140040 │ │ │ │ + b 13fbac │ │ │ │ + ldr r3, [pc, #800] @ 1401c8 │ │ │ │ + ldr r0, [pc, #848] @ 1401fc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #836] @ 140044 │ │ │ │ + ldr r1, [pc, #836] @ 140200 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #832] @ 140048 │ │ │ │ - ldr r2, [pc, #832] @ 14004c │ │ │ │ + ldr r0, [pc, #832] @ 140204 │ │ │ │ + ldr r2, [pc, #832] @ 140208 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 13fb98 │ │ │ │ + b 13fd54 │ │ │ │ mov r0, r4 │ │ │ │ bl aefd4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 13fb20 │ │ │ │ + beq 13fcdc │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 13fd58 │ │ │ │ + beq 13ff14 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 13ffa4 │ │ │ │ + beq 140160 │ │ │ │ mov r0, #1 │ │ │ │ - b 13f924 │ │ │ │ - ldr r3, [pc, #676] @ 14000c │ │ │ │ - ldr r1, [pc, #740] @ 140050 │ │ │ │ + b 13fae0 │ │ │ │ + ldr r3, [pc, #676] @ 1401c8 │ │ │ │ + ldr r1, [pc, #740] @ 14020c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #736] @ 140054 │ │ │ │ + ldr r0, [pc, #736] @ 140210 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #632 @ 0x278 │ │ │ │ bl b6f00 │ │ │ │ - b 13fb98 │ │ │ │ + b 13fd54 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13faf8 │ │ │ │ - ldr r3, [pc, #624] @ 14000c │ │ │ │ - ldr r0, [pc, #696] @ 140058 │ │ │ │ + b 13fcb4 │ │ │ │ + ldr r3, [pc, #624] @ 1401c8 │ │ │ │ + ldr r0, [pc, #696] @ 140214 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #684] @ 14005c │ │ │ │ + ldr r1, [pc, #684] @ 140218 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #680] @ 140060 │ │ │ │ + ldr r0, [pc, #680] @ 14021c │ │ │ │ mov r2, #636 @ 0x27c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 13fb98 │ │ │ │ + b 13fd54 │ │ │ │ mov r0, r5 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r4] │ │ │ │ - b 13f9d8 │ │ │ │ + b 13fb94 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #576] @ 140030 │ │ │ │ - ldr r1, [pc, #624] @ 140064 │ │ │ │ + ldr r3, [pc, #576] @ 1401ec │ │ │ │ + ldr r1, [pc, #624] @ 140220 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #516] @ 14000c │ │ │ │ - ldr r1, [pc, #604] @ 140068 │ │ │ │ + ldr r3, [pc, #516] @ 1401c8 │ │ │ │ + ldr r1, [pc, #604] @ 140224 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #600] @ 14006c │ │ │ │ - ldr r2, [pc, #564] @ 14004c │ │ │ │ + ldr r0, [pc, #600] @ 140228 │ │ │ │ + ldr r2, [pc, #564] @ 140208 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 13fb98 │ │ │ │ - ldr r3, [pc, #476] @ 14000c │ │ │ │ - ldr r2, [pc, #536] @ 14004c │ │ │ │ + b 13fd54 │ │ │ │ + ldr r3, [pc, #476] @ 1401c8 │ │ │ │ + ldr r2, [pc, #536] @ 140208 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #552] @ 140070 │ │ │ │ - ldr r2, [pc, #552] @ 140074 │ │ │ │ - ldr r1, [pc, #552] @ 140078 │ │ │ │ - ldr r0, [pc, #552] @ 14007c │ │ │ │ + ldr r3, [pc, #552] @ 14022c │ │ │ │ + ldr r2, [pc, #552] @ 140230 │ │ │ │ + ldr r1, [pc, #552] @ 140234 │ │ │ │ + ldr r0, [pc, #552] @ 140238 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl a4764 │ │ │ │ - b 13fb98 │ │ │ │ + b 13fd54 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ cmp r5, #0 │ │ │ │ - bne 13fa48 │ │ │ │ - ldr r3, [pc, #500] @ 140080 │ │ │ │ - ldr r1, [pc, #500] @ 140084 │ │ │ │ - ldr r0, [pc, #500] @ 140088 │ │ │ │ + bne 13fc04 │ │ │ │ + ldr r3, [pc, #500] @ 14023c │ │ │ │ + ldr r1, [pc, #500] @ 140240 │ │ │ │ + ldr r0, [pc, #500] @ 140244 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #496] @ 14008c │ │ │ │ + ldr r2, [pc, #496] @ 140248 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #704 @ 0x2c0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ mov r0, r4 │ │ │ │ bl a4704 │ │ │ │ ldr r3, [r8] │ │ │ │ - b 13fae0 │ │ │ │ + b 13fc9c │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #352] @ 140030 │ │ │ │ - ldr r1, [pc, #444] @ 140090 │ │ │ │ + ldr r3, [pc, #352] @ 1401ec │ │ │ │ + ldr r1, [pc, #444] @ 14024c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #292] @ 14000c │ │ │ │ - ldr r1, [pc, #424] @ 140094 │ │ │ │ + ldr r3, [pc, #292] @ 1401c8 │ │ │ │ + ldr r1, [pc, #424] @ 140250 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r0, [pc, #420] @ 140098 │ │ │ │ + ldr r0, [pc, #420] @ 140254 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #636 @ 0x27c │ │ │ │ bl b6f00 │ │ │ │ - b 13fb98 │ │ │ │ - ldr r3, [pc, #252] @ 14000c │ │ │ │ - ldr ip, [pc, #392] @ 14009c │ │ │ │ + b 13fd54 │ │ │ │ + ldr r3, [pc, #252] @ 1401c8 │ │ │ │ + ldr ip, [pc, #392] @ 140258 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ - ldr r1, [pc, #388] @ 1400a0 │ │ │ │ - ldr r0, [pc, #388] @ 1400a4 │ │ │ │ + ldr r1, [pc, #388] @ 14025c │ │ │ │ + ldr r0, [pc, #388] @ 140260 │ │ │ │ add ip, pc, ip │ │ │ │ str r8, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #636 @ 0x27c │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 13fb98 │ │ │ │ - ldr r3, [pc, #188] @ 14000c │ │ │ │ + b 13fd54 │ │ │ │ + ldr r3, [pc, #188] @ 1401c8 │ │ │ │ mov r2, #636 @ 0x27c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ - ldr r3, [pc, #320] @ 1400a8 │ │ │ │ - ldr r2, [pc, #320] @ 1400ac │ │ │ │ - ldr r1, [pc, #320] @ 1400b0 │ │ │ │ - ldr r0, [pc, #320] @ 1400b4 │ │ │ │ + ldr r3, [pc, #320] @ 140264 │ │ │ │ + ldr r2, [pc, #320] @ 140268 │ │ │ │ + ldr r1, [pc, #320] @ 14026c │ │ │ │ + ldr r0, [pc, #320] @ 140270 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl a4764 │ │ │ │ - b 13fb98 │ │ │ │ + b 13fd54 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13fa74 │ │ │ │ + b 13fc30 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 13fd58 │ │ │ │ - ldr r3, [pc, #256] @ 1400b8 │ │ │ │ - ldr r1, [pc, #256] @ 1400bc │ │ │ │ - ldr r0, [pc, #256] @ 1400c0 │ │ │ │ + b 13ff14 │ │ │ │ + ldr r3, [pc, #256] @ 140274 │ │ │ │ + ldr r1, [pc, #256] @ 140278 │ │ │ │ + ldr r0, [pc, #256] @ 14027c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #252] @ 1400c4 │ │ │ │ + ldr r2, [pc, #252] @ 140280 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #704 @ 0x2c0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #236] @ 1400c8 │ │ │ │ - ldr r1, [pc, #236] @ 1400cc │ │ │ │ - ldr r0, [pc, #236] @ 1400d0 │ │ │ │ + ldr r3, [pc, #236] @ 140284 │ │ │ │ + ldr r1, [pc, #236] @ 140288 │ │ │ │ + ldr r0, [pc, #236] @ 14028c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #232] @ 1400d4 │ │ │ │ + ldr r2, [pc, #232] @ 140290 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #704 @ 0x2c0 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eorseq r0, r0, r4, ror r7 │ │ │ │ + @ instruction: 0x003005b8 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq lr, fp, r8, asr r6 │ │ │ │ - eoreq r2, ip, ip, asr #12 │ │ │ │ - eoreq pc, fp, ip, asr r0 @ │ │ │ │ - andeq r0, r0, r6, ror r2 │ │ │ │ - mlaeq sp, r4, r4, r6 │ │ │ │ - eoreq r1, sp, r0, lsr #10 │ │ │ │ - eoreq r2, ip, r4, asr #11 │ │ │ │ ldrdeq lr, [fp], -r4 @ │ │ │ │ + ldrdeq r2, [ip], -r4 @ │ │ │ │ + ldrdeq pc, [fp], -r8 @ │ │ │ │ + andeq r0, r0, r6, ror r2 │ │ │ │ + eoreq r6, sp, r0, lsl r8 │ │ │ │ + mlaeq sp, ip, r8, r1 │ │ │ │ + eoreq r2, ip, ip, asr #18 │ │ │ │ + eoreq pc, fp, r0, asr r3 @ │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq r0, ip, r0, ror r6 │ │ │ │ - eoreq r2, ip, r4, ror r5 │ │ │ │ - eoreq lr, fp, r4, lsl #31 │ │ │ │ - eoreq lr, fp, ip, asr r2 │ │ │ │ - ldrdeq r2, [ip], -r0 @ │ │ │ │ - eoreq lr, fp, r0, ror #29 │ │ │ │ + eoreq r0, ip, ip, ror #19 │ │ │ │ + strdeq r2, [ip], -ip @ │ │ │ │ + eoreq pc, fp, r0, lsl #6 │ │ │ │ + ldrdeq lr, [fp], -r8 @ │ │ │ │ + eoreq r2, ip, r8, asr r8 │ │ │ │ + eoreq pc, fp, ip, asr r2 @ │ │ │ │ andeq r0, r0, r9, ror r2 │ │ │ │ - eoreq r2, ip, r4, ror #8 │ │ │ │ - eoreq lr, fp, r4, ror lr │ │ │ │ - eoreq lr, fp, ip, lsr #3 │ │ │ │ - eoreq r2, ip, r0, lsr #8 │ │ │ │ - eoreq lr, fp, r0, lsr lr │ │ │ │ - @ instruction: 0x002c04bc │ │ │ │ - eoreq r2, ip, r0, asr #7 │ │ │ │ - ldrdeq lr, [fp], -r0 @ │ │ │ │ - eoreq r0, ip, r8, ror #9 │ │ │ │ - ldrdeq r1, [sp], -ip @ │ │ │ │ - eoreq r2, ip, r0, lsl #7 │ │ │ │ - mlaeq fp, r0, sp, lr │ │ │ │ - ldrdeq r3, [lr], -r8 @ │ │ │ │ - ldrdeq r5, [fp], -ip @ │ │ │ │ - eoreq lr, fp, r8, lsl #29 │ │ │ │ - andeq sp, r2, r1, ror #20 │ │ │ │ - ldrdeq r0, [ip], -ip @ │ │ │ │ - eoreq r2, ip, r4, ror #5 │ │ │ │ - strdeq lr, [fp], -r4 @ │ │ │ │ + eoreq r2, ip, ip, ror #15 │ │ │ │ strdeq pc, [fp], -r0 @ │ │ │ │ - @ instruction: 0x002c22b4 │ │ │ │ - eoreq lr, fp, r0, asr #25 │ │ │ │ - eoreq r2, ip, r8, ror r2 │ │ │ │ - @ instruction: 0x002d11bc │ │ │ │ - eoreq r2, ip, r0, ror #4 │ │ │ │ - eoreq lr, fp, r0, ror ip │ │ │ │ - eoreq r3, lr, ip, lsr #3 │ │ │ │ - @ instruction: 0x002b52b0 │ │ │ │ - eoreq r1, ip, r0, asr r2 │ │ │ │ - andeq sp, r2, sp, ror #20 │ │ │ │ - eoreq r3, lr, r8, lsl #3 │ │ │ │ - eoreq r5, fp, ip, lsl #5 │ │ │ │ - strdeq r1, [ip], -ip @ │ │ │ │ - andeq sp, r2, lr, ror sl │ │ │ │ + eoreq lr, fp, r8, lsr #10 │ │ │ │ + eoreq r2, ip, r8, lsr #15 │ │ │ │ + eoreq pc, fp, ip, lsr #3 │ │ │ │ + eoreq r0, ip, r8, lsr r8 │ │ │ │ + eoreq r2, ip, r8, asr #14 │ │ │ │ + eoreq pc, fp, ip, asr #2 │ │ │ │ + eoreq r0, ip, r4, ror #16 │ │ │ │ + eoreq r1, sp, r8, asr r6 │ │ │ │ + eoreq r2, ip, r8, lsl #14 │ │ │ │ + eoreq pc, fp, ip, lsl #2 │ │ │ │ + eoreq r3, lr, r4, asr r6 │ │ │ │ + eoreq r5, fp, r8, asr r7 │ │ │ │ + eoreq pc, fp, r4, lsl #4 │ │ │ │ + andeq sp, r2, lr, asr sl │ │ │ │ + eoreq r0, ip, r8, asr r7 │ │ │ │ + eoreq r2, ip, ip, ror #12 │ │ │ │ + eoreq pc, fp, r0, ror r0 @ │ │ │ │ + eoreq r0, ip, ip, ror #2 │ │ │ │ + eoreq r2, ip, ip, lsr r6 │ │ │ │ + eoreq pc, fp, ip, lsr r0 @ │ │ │ │ + eoreq r2, ip, r0, lsl #12 │ │ │ │ + eoreq r1, sp, r8, lsr r5 │ │ │ │ + eoreq r2, ip, r8, ror #11 │ │ │ │ + eoreq lr, fp, ip, ror #31 │ │ │ │ + eoreq r3, lr, r8, lsr #10 │ │ │ │ + eoreq r5, fp, ip, lsr #12 │ │ │ │ + eoreq r1, ip, ip, asr #11 │ │ │ │ + andeq sp, r2, sl, ror #20 │ │ │ │ + eoreq r3, lr, r4, lsl #10 │ │ │ │ + eoreq r5, fp, r8, lsl #12 │ │ │ │ + eoreq r1, ip, r8, ror r6 │ │ │ │ + andeq sp, r2, fp, ror sl │ │ │ │ │ │ │ │ -001400d8 : │ │ │ │ +00140294 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #288] @ 140210 │ │ │ │ + ldr ip, [pc, #288] @ 1403cc │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ - ldr lr, [pc, #276] @ 140214 │ │ │ │ + ldr lr, [pc, #276] @ 1403d0 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #3264 @ 0xcc0 │ │ │ │ add ip, sp, #8 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #256] @ 140218 │ │ │ │ + ldr ip, [pc, #256] @ 1403d4 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #248] @ 14021c │ │ │ │ + ldr r4, [pc, #248] @ 1403d8 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ bl a3100 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 140204 │ │ │ │ - ldr r3, [pc, #220] @ 140220 │ │ │ │ + beq 1403c0 │ │ │ │ + ldr r3, [pc, #220] @ 1403dc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 14016c │ │ │ │ - ldr r2, [pc, #196] @ 140224 │ │ │ │ + beq 140328 │ │ │ │ + ldr r2, [pc, #196] @ 1403e0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 1401d4 │ │ │ │ + bne 140390 │ │ │ │ mov r0, r1 │ │ │ │ - bl 13f86c │ │ │ │ + bl 13fa28 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 140204 │ │ │ │ + beq 1403c0 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1401c8 │ │ │ │ - ldr r3, [pc, #156] @ 140228 │ │ │ │ + bne 140384 │ │ │ │ + ldr r3, [pc, #156] @ 1403e4 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #136] @ 14022c │ │ │ │ - ldr r3, [pc, #112] @ 140218 │ │ │ │ + ldr r2, [pc, #136] @ 1403e8 │ │ │ │ + ldr r3, [pc, #112] @ 1403d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 14020c │ │ │ │ + bne 1403c8 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #96] @ 140230 │ │ │ │ + ldr r3, [pc, #96] @ 1403ec │ │ │ │ ldr r0, [r4, r3] │ │ │ │ - b 14018c │ │ │ │ - ldr r0, [pc, #88] @ 140234 │ │ │ │ + b 140348 │ │ │ │ + ldr r0, [pc, #88] @ 1403f0 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #80] @ 140238 │ │ │ │ - ldr r1, [pc, #80] @ 14023c │ │ │ │ - ldr r0, [pc, #80] @ 140240 │ │ │ │ + ldr r3, [pc, #80] @ 1403f4 │ │ │ │ + ldr r1, [pc, #80] @ 1403f8 │ │ │ │ + ldr r0, [pc, #80] @ 1403fc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #628 @ 0x274 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 14019c │ │ │ │ + b 140358 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq r4, r1, r8, lsl sl │ │ │ │ - eoreq pc, pc, r4, ror #29 │ │ │ │ + eorseq r4, r1, ip, asr r8 │ │ │ │ + eoreq pc, pc, r8, lsr #26 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq pc, pc, r8, asr #29 │ │ │ │ + eoreq pc, pc, ip, lsl #26 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ - eoreq pc, pc, r4, asr lr @ │ │ │ │ + mlaeq pc, r8, ip, pc @ │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq sp, fp, r4, ror sp │ │ │ │ + strdeq lr, [fp], -r0 @ │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r1, ip, r8, ror #31 │ │ │ │ - strdeq lr, [fp], -r4 @ │ │ │ │ + eoreq r2, ip, r0, ror r3 │ │ │ │ + eoreq lr, fp, r0, ror sp │ │ │ │ │ │ │ │ -00140244 : │ │ │ │ +00140400 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ - bl 13cbd4 │ │ │ │ - ldr r5, [pc, #520] @ 14046c │ │ │ │ + bl 13cd90 │ │ │ │ + ldr r5, [pc, #520] @ 140628 │ │ │ │ add r5, pc, r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 1403a8 │ │ │ │ - ldr r3, [pc, #508] @ 140470 │ │ │ │ + beq 140564 │ │ │ │ + ldr r3, [pc, #508] @ 14062c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ cmp r4, r3 │ │ │ │ - beq 140310 │ │ │ │ - ldr r3, [pc, #496] @ 140474 │ │ │ │ + beq 1404cc │ │ │ │ + ldr r3, [pc, #496] @ 140630 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 1402a8 │ │ │ │ - ldr r3, [pc, #476] @ 140478 │ │ │ │ + beq 140464 │ │ │ │ + ldr r3, [pc, #476] @ 140634 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 140334 │ │ │ │ + bne 1404f0 │ │ │ │ ldr r6, [r4, #12] │ │ │ │ ands r7, r6, #1 │ │ │ │ - bne 1403d0 │ │ │ │ + bne 14058c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1402d0 │ │ │ │ + beq 14048c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 14039c │ │ │ │ - ldr r3, [pc, #420] @ 14047c │ │ │ │ + beq 140558 │ │ │ │ + ldr r3, [pc, #420] @ 140638 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 1403dc │ │ │ │ + beq 140598 │ │ │ │ ldr r1, [r3, #236] @ 0xec │ │ │ │ cmp r1, #1 │ │ │ │ - beq 140424 │ │ │ │ + beq 1405e0 │ │ │ │ cmp r7, #0 │ │ │ │ - bne 14037c │ │ │ │ + bne 140538 │ │ │ │ sub r4, r6, r1 │ │ │ │ clz r4, r4 │ │ │ │ lsr r4, r4, #5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 14032c │ │ │ │ + beq 1404e8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 140374 │ │ │ │ + beq 140530 │ │ │ │ mov r4, #0 │ │ │ │ - b 140304 │ │ │ │ - ldr r3, [pc, #324] @ 140480 │ │ │ │ - ldr r0, [pc, #324] @ 140484 │ │ │ │ + b 1404c0 │ │ │ │ + ldr r3, [pc, #324] @ 14063c │ │ │ │ + ldr r0, [pc, #324] @ 140640 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr r1, [pc, #312] @ 140488 │ │ │ │ + ldr r1, [pc, #312] @ 140644 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r0, [pc, #308] @ 14048c │ │ │ │ - ldr r2, [pc, #308] @ 140490 │ │ │ │ + ldr r0, [pc, #308] @ 140648 │ │ │ │ + ldr r2, [pc, #308] @ 14064c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ mov r4, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 14032c │ │ │ │ + b 1404e8 │ │ │ │ mov r0, r6 │ │ │ │ bl aefd4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1402d0 │ │ │ │ - ldr r3, [pc, #208] @ 140480 │ │ │ │ - ldr r1, [pc, #224] @ 140494 │ │ │ │ + b 14048c │ │ │ │ + ldr r3, [pc, #208] @ 14063c │ │ │ │ + ldr r1, [pc, #224] @ 140650 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #220] @ 140498 │ │ │ │ - ldr r2, [pc, #220] @ 14049c │ │ │ │ + ldr r0, [pc, #220] @ 140654 │ │ │ │ + ldr r2, [pc, #220] @ 140658 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 140364 │ │ │ │ + b 140520 │ │ │ │ mov r0, r6 │ │ │ │ bl a4704 │ │ │ │ - b 1402b4 │ │ │ │ + b 140470 │ │ │ │ mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ - ldr r3, [pc, #180] @ 1404a0 │ │ │ │ - ldr r1, [pc, #180] @ 1404a4 │ │ │ │ + ldr r3, [pc, #180] @ 14065c │ │ │ │ + ldr r1, [pc, #180] @ 140660 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r3, [pc, #124] @ 140480 │ │ │ │ - ldr r1, [pc, #160] @ 1404a8 │ │ │ │ + ldr r3, [pc, #124] @ 14063c │ │ │ │ + ldr r1, [pc, #160] @ 140664 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #156] @ 1404ac │ │ │ │ - ldr r2, [pc, #124] @ 140490 │ │ │ │ + ldr r0, [pc, #156] @ 140668 │ │ │ │ + ldr r2, [pc, #124] @ 14064c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 140364 │ │ │ │ - ldr r3, [pc, #84] @ 140480 │ │ │ │ - ldr r1, [pc, #96] @ 140490 │ │ │ │ + b 140520 │ │ │ │ + ldr r3, [pc, #84] @ 14063c │ │ │ │ + ldr r1, [pc, #96] @ 14064c │ │ │ │ ldr r2, [r5, r3] │ │ │ │ - ldr r3, [pc, #120] @ 1404b0 │ │ │ │ + ldr r3, [pc, #120] @ 14066c │ │ │ │ ldr r0, [r2] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r2, [pc, #108] @ 1404b4 │ │ │ │ - ldr r1, [pc, #108] @ 1404b8 │ │ │ │ - ldr r0, [pc, #108] @ 1404bc │ │ │ │ + ldr r2, [pc, #108] @ 140670 │ │ │ │ + ldr r1, [pc, #108] @ 140674 │ │ │ │ + ldr r0, [pc, #108] @ 140678 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl f47c4 │ │ │ │ mov r0, r6 │ │ │ │ bl a4764 │ │ │ │ - b 140364 │ │ │ │ - mlaeq pc, r8, sp, pc @ │ │ │ │ + b 140520 │ │ │ │ + ldrdeq pc, [pc], -ip @ │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq sp, fp, ip, lsl #24 │ │ │ │ - eoreq r1, ip, r0, lsr #29 │ │ │ │ - mlaeq fp, r0, r8, lr │ │ │ │ + eoreq sp, fp, r8, lsl #31 │ │ │ │ + eoreq r2, ip, r8, lsr #4 │ │ │ │ + eoreq lr, fp, ip, lsl #24 │ │ │ │ andeq r0, r0, r7, lsr #5 │ │ │ │ - eoreq r1, ip, r8, lsr lr │ │ │ │ - eoreq lr, fp, r8, lsr #16 │ │ │ │ + eoreq r2, ip, r0, asr #3 │ │ │ │ + eoreq lr, fp, r4, lsr #23 │ │ │ │ andeq r0, r0, r6, lsr #5 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ - eoreq pc, fp, r0, asr #29 │ │ │ │ - eoreq r1, ip, r4, ror #27 │ │ │ │ - ldrdeq lr, [fp], -r4 @ │ │ │ │ - eoreq r1, ip, r0, ror #26 │ │ │ │ - eoreq r0, sp, r0, ror #25 │ │ │ │ - eoreq r1, ip, r4, lsr #27 │ │ │ │ - mlaeq fp, r4, r7, lr │ │ │ │ + eoreq r0, ip, ip, lsr r2 │ │ │ │ + eoreq r2, ip, ip, ror #2 │ │ │ │ + eoreq lr, fp, r0, asr fp │ │ │ │ + eoreq r2, ip, r8, ror #1 │ │ │ │ + eoreq r1, sp, ip, asr r0 │ │ │ │ + eoreq r2, ip, ip, lsr #2 │ │ │ │ + eoreq lr, fp, r0, lsl fp │ │ │ │ │ │ │ │ -001404c0 : │ │ │ │ +0014067c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #288] @ 1405f8 │ │ │ │ + ldr ip, [pc, #288] @ 1407b4 │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ - ldr lr, [pc, #276] @ 1405fc │ │ │ │ + ldr lr, [pc, #276] @ 1407b8 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #3312 @ 0xcf0 │ │ │ │ add ip, sp, #8 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #256] @ 140600 │ │ │ │ + ldr ip, [pc, #256] @ 1407bc │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #248] @ 140604 │ │ │ │ + ldr r4, [pc, #248] @ 1407c0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ bl a3100 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1405ec │ │ │ │ - ldr r3, [pc, #220] @ 140608 │ │ │ │ + beq 1407a8 │ │ │ │ + ldr r3, [pc, #220] @ 1407c4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 140554 │ │ │ │ - ldr r2, [pc, #196] @ 14060c │ │ │ │ + beq 140710 │ │ │ │ + ldr r2, [pc, #196] @ 1407c8 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 1405bc │ │ │ │ + bne 140778 │ │ │ │ mov r0, r1 │ │ │ │ - bl 140244 │ │ │ │ + bl 140400 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 1405ec │ │ │ │ + beq 1407a8 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1405b0 │ │ │ │ - ldr r3, [pc, #156] @ 140610 │ │ │ │ + bne 14076c │ │ │ │ + ldr r3, [pc, #156] @ 1407cc │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #136] @ 140614 │ │ │ │ - ldr r3, [pc, #112] @ 140600 │ │ │ │ + ldr r2, [pc, #136] @ 1407d0 │ │ │ │ + ldr r3, [pc, #112] @ 1407bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 1405f4 │ │ │ │ + bne 1407b0 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #96] @ 140618 │ │ │ │ + ldr r3, [pc, #96] @ 1407d4 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ - b 140574 │ │ │ │ - ldr r0, [pc, #88] @ 14061c │ │ │ │ + b 140730 │ │ │ │ + ldr r0, [pc, #88] @ 1407d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #80] @ 140620 │ │ │ │ - ldr r1, [pc, #80] @ 140624 │ │ │ │ - ldr r0, [pc, #80] @ 140628 │ │ │ │ + ldr r3, [pc, #80] @ 1407dc │ │ │ │ + ldr r1, [pc, #80] @ 1407e0 │ │ │ │ + ldr r0, [pc, #80] @ 1407e4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #676 @ 0x2a4 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 140584 │ │ │ │ + b 140740 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq r4, r1, r0, lsr r6 │ │ │ │ - strdeq pc, [pc], -ip @ │ │ │ │ + eorseq r4, r1, r4, ror r4 │ │ │ │ + eoreq pc, pc, r0, asr #18 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq pc, pc, r0, ror #21 │ │ │ │ + eoreq pc, pc, r4, lsr #18 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ - eoreq pc, pc, ip, ror #20 │ │ │ │ + @ instruction: 0x002ff8b0 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq sp, fp, ip, lsl #19 │ │ │ │ + eoreq sp, fp, r8, lsl #26 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r1, ip, r0, lsr #24 │ │ │ │ - eoreq lr, fp, ip, lsl #12 │ │ │ │ + eoreq r1, ip, r8, lsr #31 │ │ │ │ + eoreq lr, fp, r8, lsl #19 │ │ │ │ │ │ │ │ -0014062c : │ │ │ │ +001407e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #236] @ 140730 │ │ │ │ + ldr ip, [pc, #236] @ 1408ec │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ - ldr lr, [pc, #224] @ 140734 │ │ │ │ + ldr lr, [pc, #224] @ 1408f0 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #3360 @ 0xd20 │ │ │ │ add ip, sp, #8 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #204] @ 140738 │ │ │ │ + ldr ip, [pc, #204] @ 1408f4 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #196] @ 14073c │ │ │ │ + ldr r4, [pc, #196] @ 1408f8 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ bl a3100 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 140724 │ │ │ │ - ldr r3, [pc, #168] @ 140740 │ │ │ │ + beq 1408e0 │ │ │ │ + ldr r3, [pc, #168] @ 1408fc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 1406c0 │ │ │ │ - ldr r2, [pc, #144] @ 140744 │ │ │ │ + beq 14087c │ │ │ │ + ldr r2, [pc, #144] @ 140900 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 1406f4 │ │ │ │ + bne 1408b0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 13cbd4 │ │ │ │ - ldr r2, [pc, #120] @ 140748 │ │ │ │ - ldr r3, [pc, #100] @ 140738 │ │ │ │ + bl 13cd90 │ │ │ │ + ldr r2, [pc, #120] @ 140904 │ │ │ │ + ldr r3, [pc, #100] @ 1408f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 14072c │ │ │ │ + bne 1408e8 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [pc, #80] @ 14074c │ │ │ │ + ldr r0, [pc, #80] @ 140908 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #72] @ 140750 │ │ │ │ - ldr r1, [pc, #72] @ 140754 │ │ │ │ - ldr r0, [pc, #72] @ 140758 │ │ │ │ + ldr r3, [pc, #72] @ 14090c │ │ │ │ + ldr r1, [pc, #72] @ 140910 │ │ │ │ + ldr r0, [pc, #72] @ 140914 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #964 @ 0x3c4 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 1406c8 │ │ │ │ + b 140884 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq r4, r1, r4, asr #9 │ │ │ │ - mlaeq pc, r0, r9, pc @ │ │ │ │ + eorseq r4, r1, r8, lsl #6 │ │ │ │ + ldrdeq pc, [pc], -r4 @ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq pc, pc, r4, ror r9 @ │ │ │ │ + @ instruction: 0x002ff7b8 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - eoreq pc, pc, r8, lsr #18 │ │ │ │ - eoreq sp, fp, r4, asr r8 │ │ │ │ + eoreq pc, pc, ip, ror #14 │ │ │ │ + ldrdeq sp, [fp], -r0 @ │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - eoreq r1, ip, ip, ror #19 │ │ │ │ - ldrdeq lr, [fp], -r4 @ │ │ │ │ + eoreq r1, ip, r4, ror sp │ │ │ │ + eoreq lr, fp, r0, asr r8 │ │ │ │ │ │ │ │ -0014075c : │ │ │ │ +00140918 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr r5, [pc, #1232] @ 140c44 │ │ │ │ - ldr r3, [pc, #1232] @ 140c48 │ │ │ │ + ldr r5, [pc, #1232] @ 140e00 │ │ │ │ + ldr r3, [pc, #1232] @ 140e04 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r1, [r6, #264] @ 0x108 │ │ │ │ mov r4, r0 │ │ │ │ bl 4fe74 │ │ │ │ subs r3, r0, #0 │ │ │ │ - blt 1409fc │ │ │ │ + blt 140bb8 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #1 │ │ │ │ - beq 1407c4 │ │ │ │ + beq 140980 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 140b90 │ │ │ │ + beq 140d4c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [r6, #264] @ 0x108 │ │ │ │ mvn r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 500a8 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 140a40 │ │ │ │ + beq 140bfc │ │ │ │ mov r1, #2 │ │ │ │ - bl 13baf4 │ │ │ │ + bl 13bcb0 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 140a68 │ │ │ │ + blt 140c24 │ │ │ │ ldr r2, [r8, #12] │ │ │ │ ldr r4, [r2] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 140bb4 │ │ │ │ + beq 140d70 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ ldrne r2, [r8, #12] │ │ │ │ ldr r7, [r2, #4] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 140bfc │ │ │ │ + beq 140db8 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r7] │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 140848 │ │ │ │ + beq 140a04 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 140a28 │ │ │ │ + beq 140be4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 140aa4 │ │ │ │ + beq 140c60 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 140af0 │ │ │ │ + beq 140cac │ │ │ │ mov r0, r4 │ │ │ │ bl a6a08 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1408b4 │ │ │ │ + bne 140a70 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 140894 │ │ │ │ + beq 140a50 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 140a98 │ │ │ │ + beq 140c54 │ │ │ │ add r3, r6, #4096 @ 0x1000 │ │ │ │ ldr r4, [r3, #2920] @ 0xb68 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 140bd8 │ │ │ │ + beq 140d94 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd84 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 1408dc │ │ │ │ + beq 140a98 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 140a34 │ │ │ │ + beq 140bf0 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 140b30 │ │ │ │ + beq 140cec │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [r6, #264] @ 0x108 │ │ │ │ bl a6a08 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 140934 │ │ │ │ + bne 140af0 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 140914 │ │ │ │ + beq 140ad0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 140ae4 │ │ │ │ + beq 140ca0 │ │ │ │ add r6, r6, #4096 @ 0x1000 │ │ │ │ ldr r7, [r6, #2920] @ 0xb68 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 140c20 │ │ │ │ + beq 140ddc │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r7] │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd84 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r6, r0 │ │ │ │ - beq 140964 │ │ │ │ + beq 140b20 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - bne 140964 │ │ │ │ + bne 140b20 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r6, #0 │ │ │ │ - beq 140b60 │ │ │ │ + beq 140d1c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #3 │ │ │ │ bl a633c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 1409a8 │ │ │ │ + beq 140b64 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - bne 1409a8 │ │ │ │ + bne 140b64 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1409cc │ │ │ │ + beq 140b88 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bne 1409cc │ │ │ │ + bne 140b88 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r4, #0 │ │ │ │ - bne 1407b8 │ │ │ │ - ldr r3, [pc, #624] @ 140c4c │ │ │ │ - ldr r1, [pc, #624] @ 140c50 │ │ │ │ + bne 140974 │ │ │ │ + ldr r3, [pc, #624] @ 140e08 │ │ │ │ + ldr r1, [pc, #624] @ 140e0c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #620] @ 140c54 │ │ │ │ + ldr r0, [pc, #620] @ 140e10 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #42 @ 0x2a │ │ │ │ bl b6f00 │ │ │ │ - b 1407b8 │ │ │ │ - ldr r3, [pc, #584] @ 140c4c │ │ │ │ - ldr r1, [pc, #592] @ 140c58 │ │ │ │ + b 140974 │ │ │ │ + ldr r3, [pc, #584] @ 140e08 │ │ │ │ + ldr r1, [pc, #592] @ 140e14 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #588] @ 140c5c │ │ │ │ + ldr r0, [pc, #588] @ 140e18 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #38 @ 0x26 │ │ │ │ bl b6f00 │ │ │ │ mov r4, #0 │ │ │ │ - b 1407b8 │ │ │ │ + b 140974 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 140848 │ │ │ │ + b 140a04 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1408dc │ │ │ │ - ldr r3, [pc, #516] @ 140c4c │ │ │ │ - ldr r1, [pc, #532] @ 140c60 │ │ │ │ + b 140a98 │ │ │ │ + ldr r3, [pc, #516] @ 140e08 │ │ │ │ + ldr r1, [pc, #532] @ 140e1c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #528] @ 140c64 │ │ │ │ + ldr r0, [pc, #528] @ 140e20 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ bl b6f00 │ │ │ │ - b 140a20 │ │ │ │ - ldr r3, [pc, #476] @ 140c4c │ │ │ │ - ldr r1, [pc, #500] @ 140c68 │ │ │ │ + b 140bdc │ │ │ │ + ldr r3, [pc, #476] @ 140e08 │ │ │ │ + ldr r1, [pc, #500] @ 140e24 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #496] @ 140c6c │ │ │ │ + ldr r0, [pc, #496] @ 140e28 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 140a20 │ │ │ │ + b 140bdc │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 140894 │ │ │ │ - ldr r3, [pc, #416] @ 140c4c │ │ │ │ - ldr ip, [pc, #448] @ 140c70 │ │ │ │ + b 140a50 │ │ │ │ + ldr r3, [pc, #416] @ 140e08 │ │ │ │ + ldr ip, [pc, #448] @ 140e2c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #444] @ 140c74 │ │ │ │ - ldr r0, [pc, #444] @ 140c78 │ │ │ │ + ldr r1, [pc, #444] @ 140e30 │ │ │ │ + ldr r0, [pc, #444] @ 140e34 │ │ │ │ add ip, pc, ip │ │ │ │ str r4, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 140a20 │ │ │ │ + b 140bdc │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 140914 │ │ │ │ - ldr r3, [pc, #340] @ 140c4c │ │ │ │ - ldr ip, [pc, #384] @ 140c7c │ │ │ │ + b 140ad0 │ │ │ │ + ldr r3, [pc, #340] @ 140e08 │ │ │ │ + ldr ip, [pc, #384] @ 140e38 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r1, [pc, #380] @ 140c80 │ │ │ │ - ldr r0, [pc, #380] @ 140c84 │ │ │ │ + ldr r1, [pc, #380] @ 140e3c │ │ │ │ + ldr r0, [pc, #380] @ 140e40 │ │ │ │ add ip, pc, ip │ │ │ │ str r7, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 140a20 │ │ │ │ - ldr r3, [pc, #276] @ 140c4c │ │ │ │ - ldr r1, [pc, #332] @ 140c88 │ │ │ │ + b 140bdc │ │ │ │ + ldr r3, [pc, #276] @ 140e08 │ │ │ │ + ldr r1, [pc, #332] @ 140e44 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #328] @ 140c8c │ │ │ │ + ldr r0, [pc, #328] @ 140e48 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #42 @ 0x2a │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 140a20 │ │ │ │ - ldr r3, [pc, #228] @ 140c4c │ │ │ │ - ldr r1, [pc, #292] @ 140c90 │ │ │ │ + b 140bdc │ │ │ │ + ldr r3, [pc, #228] @ 140e08 │ │ │ │ + ldr r1, [pc, #292] @ 140e4c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #288] @ 140c94 │ │ │ │ + ldr r0, [pc, #288] @ 140e50 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #42 @ 0x2a │ │ │ │ bl b6f00 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 140a20 │ │ │ │ - ldr r3, [pc, #256] @ 140c98 │ │ │ │ - ldr r1, [pc, #256] @ 140c9c │ │ │ │ - ldr r0, [pc, #256] @ 140ca0 │ │ │ │ + b 140bdc │ │ │ │ + ldr r3, [pc, #256] @ 140e54 │ │ │ │ + ldr r1, [pc, #256] @ 140e58 │ │ │ │ + ldr r0, [pc, #256] @ 140e5c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #252] @ 140ca4 │ │ │ │ + ldr r2, [pc, #252] @ 140e60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #732 @ 0x2dc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #236] @ 140ca8 │ │ │ │ - ldr r1, [pc, #236] @ 140cac │ │ │ │ - ldr r0, [pc, #236] @ 140cb0 │ │ │ │ + ldr r3, [pc, #236] @ 140e64 │ │ │ │ + ldr r1, [pc, #236] @ 140e68 │ │ │ │ + ldr r0, [pc, #236] @ 140e6c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #232] @ 140cb4 │ │ │ │ + ldr r2, [pc, #232] @ 140e70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #732 @ 0x2dc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #216] @ 140cb8 │ │ │ │ - ldr r1, [pc, #216] @ 140cbc │ │ │ │ - ldr r0, [pc, #216] @ 140cc0 │ │ │ │ + ldr r3, [pc, #216] @ 140e74 │ │ │ │ + ldr r1, [pc, #216] @ 140e78 │ │ │ │ + ldr r0, [pc, #216] @ 140e7c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #212] @ 140cc4 │ │ │ │ + ldr r2, [pc, #212] @ 140e80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #732 @ 0x2dc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #196] @ 140cc8 │ │ │ │ - ldr r1, [pc, #196] @ 140ccc │ │ │ │ - ldr r0, [pc, #196] @ 140cd0 │ │ │ │ + ldr r3, [pc, #196] @ 140e84 │ │ │ │ + ldr r1, [pc, #196] @ 140e88 │ │ │ │ + ldr r0, [pc, #196] @ 140e8c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #192] @ 140cd4 │ │ │ │ + ldr r2, [pc, #192] @ 140e90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #732 @ 0x2dc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #176] @ 140cd8 │ │ │ │ - ldr r1, [pc, #176] @ 140cdc │ │ │ │ - ldr r0, [pc, #176] @ 140ce0 │ │ │ │ + ldr r3, [pc, #176] @ 140e94 │ │ │ │ + ldr r1, [pc, #176] @ 140e98 │ │ │ │ + ldr r0, [pc, #176] @ 140e9c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #172] @ 140ce4 │ │ │ │ + ldr r2, [pc, #172] @ 140ea0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #732 @ 0x2dc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eoreq pc, pc, r4, lsl #17 │ │ │ │ + eoreq pc, pc, r8, asr #13 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, ip, asr r3 │ │ │ │ - eoreq r1, ip, r8, lsr #16 │ │ │ │ - eoreq r1, ip, r0, asr #16 │ │ │ │ - eoreq r1, ip, r0, lsl #16 │ │ │ │ - eoreq r1, ip, r8, lsl r8 │ │ │ │ - @ instruction: 0x002c17bc │ │ │ │ - ldrdeq r1, [ip], -r4 @ │ │ │ │ - mlaeq ip, r4, r7, r1 │ │ │ │ - eoreq r1, ip, ip, lsr #15 │ │ │ │ - ldrdeq r1, [sp], -ip @ │ │ │ │ - eoreq r1, ip, r0, asr r7 │ │ │ │ - eoreq r1, ip, r4, ror #14 │ │ │ │ - mlaeq sp, r0, sp, r1 │ │ │ │ - eoreq r1, ip, r4, lsl #14 │ │ │ │ - eoreq r1, ip, r8, lsl r7 │ │ │ │ - eoreq r1, ip, ip, asr #13 │ │ │ │ - eoreq r1, ip, r4, ror #13 │ │ │ │ - mlaeq ip, ip, r6, r1 │ │ │ │ - @ instruction: 0x002c16b4 │ │ │ │ - eoreq r2, lr, ip, asr #11 │ │ │ │ - ldrdeq r4, [fp], -r0 @ │ │ │ │ - mlaeq ip, ip, r6, r1 │ │ │ │ - andeq r0, r3, sl, asr #27 │ │ │ │ - eoreq r2, lr, r8, lsr #11 │ │ │ │ - eoreq r4, fp, ip, lsr #13 │ │ │ │ - eoreq lr, fp, r0, lsr #25 │ │ │ │ - ldrdeq r0, [r3], -lr │ │ │ │ - eoreq r2, lr, r4, lsl #11 │ │ │ │ - eoreq r4, fp, r8, lsl #13 │ │ │ │ - strdeq pc, [fp], -ip @ │ │ │ │ - strdeq r0, [r3], -r8 │ │ │ │ - eoreq r2, lr, r0, ror #10 │ │ │ │ - eoreq r4, fp, r4, ror #12 │ │ │ │ - mlaeq fp, r4, r2, pc @ │ │ │ │ - andeq r0, r3, r4, ror #27 │ │ │ │ - eoreq r2, lr, ip, lsr r5 │ │ │ │ - eoreq r4, fp, r0, asr #12 │ │ │ │ - eoreq pc, fp, ip, ror r5 @ │ │ │ │ - andeq r0, r3, r8, lsl #28 │ │ │ │ + @ instruction: 0x002c1bb0 │ │ │ │ + eoreq r1, ip, r8, asr #23 │ │ │ │ + eoreq r1, ip, r8, lsl #23 │ │ │ │ + eoreq r1, ip, r0, lsr #23 │ │ │ │ + eoreq r1, ip, r4, asr #22 │ │ │ │ + eoreq r1, ip, ip, asr fp │ │ │ │ + eoreq r1, ip, ip, lsl fp │ │ │ │ + eoreq r1, ip, r4, lsr fp │ │ │ │ + eoreq r2, sp, r8, asr r1 │ │ │ │ + ldrdeq r1, [ip], -r8 @ │ │ │ │ + eoreq r1, ip, ip, ror #21 │ │ │ │ + eoreq r2, sp, ip, lsl #2 │ │ │ │ + eoreq r1, ip, ip, lsl #21 │ │ │ │ + eoreq r1, ip, r0, lsr #21 │ │ │ │ + eoreq r1, ip, r4, asr sl │ │ │ │ + eoreq r1, ip, ip, ror #20 │ │ │ │ + eoreq r1, ip, r4, lsr #20 │ │ │ │ + eoreq r1, ip, ip, lsr sl │ │ │ │ + eoreq r2, lr, r8, asr #18 │ │ │ │ + eoreq r4, fp, ip, asr #20 │ │ │ │ + eoreq r1, ip, r4, lsr #20 │ │ │ │ + andeq r0, r3, fp, asr #27 │ │ │ │ + eoreq r2, lr, r4, lsr #18 │ │ │ │ + eoreq r4, fp, r8, lsr #20 │ │ │ │ + eoreq pc, fp, ip, lsl r0 @ │ │ │ │ + ldrdeq r0, [r3], -pc @ │ │ │ │ + eoreq r2, lr, r0, lsl #18 │ │ │ │ + eoreq r4, fp, r4, lsl #20 │ │ │ │ + eoreq pc, fp, r8, ror r7 @ │ │ │ │ + strdeq r0, [r3], -r9 │ │ │ │ + ldrdeq r2, [lr], -ip @ │ │ │ │ + eoreq r4, fp, r0, ror #19 │ │ │ │ + eoreq pc, fp, r0, lsl r6 @ │ │ │ │ + andeq r0, r3, r5, ror #27 │ │ │ │ + @ instruction: 0x002e28b8 │ │ │ │ + @ instruction: 0x002b49bc │ │ │ │ + strdeq pc, [fp], -r8 @ │ │ │ │ + andeq r0, r3, r9, lsl #28 │ │ │ │ │ │ │ │ -00140ce8 : │ │ │ │ +00140ea4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ - ldr ip, [pc, #208] @ 140dd0 │ │ │ │ + ldr ip, [pc, #208] @ 140f8c │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ - ldr lr, [pc, #196] @ 140dd4 │ │ │ │ + ldr lr, [pc, #196] @ 140f90 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #3408 @ 0xd50 │ │ │ │ add ip, sp, #8 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #176] @ 140dd8 │ │ │ │ + ldr ip, [pc, #176] @ 140f94 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r4, [pc, #168] @ 140ddc │ │ │ │ + ldr r4, [pc, #168] @ 140f98 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ bl a3100 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 140dc4 │ │ │ │ + beq 140f80 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 140d94 │ │ │ │ + beq 140f50 │ │ │ │ mov r0, r1 │ │ │ │ - bl 14075c │ │ │ │ - ldr r2, [pc, #112] @ 140de0 │ │ │ │ - ldr r3, [pc, #100] @ 140dd8 │ │ │ │ + bl 140918 │ │ │ │ + ldr r2, [pc, #112] @ 140f9c │ │ │ │ + ldr r3, [pc, #100] @ 140f94 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 140dcc │ │ │ │ + bne 140f88 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [pc, #72] @ 140de4 │ │ │ │ + ldr r0, [pc, #72] @ 140fa0 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #64] @ 140de8 │ │ │ │ - ldr r1, [pc, #64] @ 140dec │ │ │ │ - ldr r0, [pc, #64] @ 140df0 │ │ │ │ + ldr r3, [pc, #64] @ 140fa4 │ │ │ │ + ldr r1, [pc, #64] @ 140fa8 │ │ │ │ + ldr r0, [pc, #64] @ 140fac │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 140d68 │ │ │ │ + b 140f24 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eorseq r3, r1, r8, lsl #28 │ │ │ │ - ldrdeq pc, [pc], -r4 @ │ │ │ │ + eorseq r3, r1, ip, asr #24 │ │ │ │ + eoreq pc, pc, r8, lsl r1 @ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - @ instruction: 0x002ff2b8 │ │ │ │ - eoreq pc, pc, r8, lsl #5 │ │ │ │ - strdeq r1, [sp], -ip @ │ │ │ │ + strdeq pc, [pc], -ip @ │ │ │ │ + eoreq pc, pc, ip, asr #1 │ │ │ │ + eoreq r1, sp, r8, ror lr │ │ │ │ andeq r0, r0, ip, asr r3 │ │ │ │ - eoreq r1, ip, r0, ror #8 │ │ │ │ - eoreq r1, ip, r4, ror r4 │ │ │ │ + eoreq r1, ip, r8, ror #15 │ │ │ │ + strdeq r1, [ip], -ip @ │ │ │ │ │ │ │ │ -00140df4 : │ │ │ │ +00140fb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ - ldr lr, [pc, #1460] @ 1413c0 │ │ │ │ - ldr ip, [pc, #1460] @ 1413c4 │ │ │ │ + ldr lr, [pc, #1460] @ 14157c │ │ │ │ + ldr ip, [pc, #1460] @ 141580 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ - ldr r4, [pc, #1448] @ 1413c8 │ │ │ │ + ldr r4, [pc, #1448] @ 141584 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - ldr r3, [pc, #1432] @ 1413cc │ │ │ │ + ldr r3, [pc, #1432] @ 141588 │ │ │ │ mov r9, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [r4, r3] │ │ │ │ str r2, [r9] │ │ │ │ ldr r3, [r2] │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2] │ │ │ │ - ldr r3, [pc, #1384] @ 1413d0 │ │ │ │ + ldr r3, [pc, #1384] @ 14158c │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r2, [r4, r3] │ │ │ │ str r2, [r9, #4] │ │ │ │ ldr r3, [r2] │ │ │ │ ldr r5, [sp, #84] @ 0x54 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2] │ │ │ │ - ldr r3, [pc, #1344] @ 1413d4 │ │ │ │ + ldr r3, [pc, #1344] @ 141590 │ │ │ │ add r6, r9, #12 │ │ │ │ ldr r2, [r4, r3] │ │ │ │ str r2, [r9, #8] │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 140f94 │ │ │ │ + beq 141150 │ │ │ │ ldr r2, [r1] │ │ │ │ ldrb ip, [r2] │ │ │ │ cmp ip, #0 │ │ │ │ - beq 140f94 │ │ │ │ + beq 141150 │ │ │ │ tst ip, #128 @ 0x80 │ │ │ │ movne r0, #0 │ │ │ │ - beq 1410ec │ │ │ │ + beq 1412a8 │ │ │ │ and ip, ip, #127 @ 0x7f │ │ │ │ add r0, ip, r0, lsl #7 │ │ │ │ mov r3, r2 │ │ │ │ ldrb ip, [r2, #1]! │ │ │ │ tst ip, #128 @ 0x80 │ │ │ │ - bne 140ed0 │ │ │ │ + bne 14108c │ │ │ │ orrs fp, ip, r0, lsl #7 │ │ │ │ add r2, r3, #2 │ │ │ │ - beq 140f84 │ │ │ │ - ldr r7, [pc, #1244] @ 1413d8 │ │ │ │ + beq 141140 │ │ │ │ + ldr r7, [pc, #1244] @ 141594 │ │ │ │ str sl, [sp, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, sp, #32 │ │ │ │ mov sl, r2 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrb r9, [sl] │ │ │ │ mov r3, #0 │ │ │ │ tst r9, #128 @ 0x80 │ │ │ │ - beq 140f38 │ │ │ │ + beq 1410f4 │ │ │ │ and r9, r9, #127 @ 0x7f │ │ │ │ add r3, r9, r3, lsl #7 │ │ │ │ ldrb r9, [sl, #1]! │ │ │ │ tst r9, #128 @ 0x80 │ │ │ │ - bne 140f20 │ │ │ │ + bne 1410dc │ │ │ │ lsl r3, r3, #7 │ │ │ │ orr r9, r9, r3 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ bl 500f0 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [sp, #32] │ │ │ │ - beq 1410bc │ │ │ │ + beq 141278 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fef8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ subs fp, fp, #1 │ │ │ │ add sl, sl, r9 │ │ │ │ str r3, [r6], #4 │ │ │ │ - bne 140f10 │ │ │ │ + bne 1410cc │ │ │ │ ldr r9, [sp, #4] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr sl, [sp, #12] │ │ │ │ ldr r2, [r1, #4]! │ │ │ │ ldrb ip, [r2] │ │ │ │ cmp ip, #0 │ │ │ │ - bne 140ec4 │ │ │ │ + bne 141080 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 141040 │ │ │ │ + beq 1411fc │ │ │ │ ldr r2, [sl] │ │ │ │ ldrb r7, [r2] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 141040 │ │ │ │ + beq 1411fc │ │ │ │ tst r7, #128 @ 0x80 │ │ │ │ movne r3, #0 │ │ │ │ - beq 141158 │ │ │ │ + beq 141314 │ │ │ │ and r7, r7, #127 @ 0x7f │ │ │ │ add r3, r7, r3, lsl #7 │ │ │ │ mov r1, r2 │ │ │ │ ldrb r7, [r2, #1]! │ │ │ │ tst r7, #128 @ 0x80 │ │ │ │ - bne 140fb8 │ │ │ │ + bne 141174 │ │ │ │ orrs r7, r7, r3, lsl #7 │ │ │ │ add r2, r1, #2 │ │ │ │ - beq 141030 │ │ │ │ + beq 1411ec │ │ │ │ ldrb r1, [r2] │ │ │ │ mov r3, #0 │ │ │ │ tst r1, #128 @ 0x80 │ │ │ │ - beq 141004 │ │ │ │ + beq 1411c0 │ │ │ │ and r1, r1, #127 @ 0x7f │ │ │ │ add r3, r1, r3, lsl #7 │ │ │ │ ldrb r1, [r2, #1]! │ │ │ │ tst r1, #128 @ 0x80 │ │ │ │ - bne 140fec │ │ │ │ + bne 1411a8 │ │ │ │ lsl r3, r3, #7 │ │ │ │ orr r8, r1, r3 │ │ │ │ add fp, r2, #1 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, fp │ │ │ │ bl 4fcf4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1410bc │ │ │ │ + beq 141278 │ │ │ │ subs r7, r7, #1 │ │ │ │ add r2, fp, r8 │ │ │ │ str r0, [r6], #4 │ │ │ │ - bne 140fdc │ │ │ │ + bne 141198 │ │ │ │ ldr r2, [sl, #4]! │ │ │ │ ldrb r7, [r2] │ │ │ │ cmp r7, #0 │ │ │ │ - bne 140fac │ │ │ │ + bne 141168 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 141110 │ │ │ │ + beq 1412cc │ │ │ │ ldr r0, [r3] │ │ │ │ ldrb r2, [r0] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 141110 │ │ │ │ + beq 1412cc │ │ │ │ tst r2, #128 @ 0x80 │ │ │ │ movne r1, #0 │ │ │ │ - beq 1411b0 │ │ │ │ + beq 14136c │ │ │ │ and r2, r2, #127 @ 0x7f │ │ │ │ add r1, r2, r1, lsl #7 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r2, [r0, #1]! │ │ │ │ tst r2, #128 @ 0x80 │ │ │ │ - bne 141068 │ │ │ │ + bne 141224 │ │ │ │ orrs r8, r2, r1, lsl #7 │ │ │ │ add r0, r3, #2 │ │ │ │ - beq 1410f8 │ │ │ │ + beq 1412b4 │ │ │ │ add r7, sp, #32 │ │ │ │ - b 1410a8 │ │ │ │ + b 141264 │ │ │ │ str r0, [r6], #4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ subs r8, r8, #1 │ │ │ │ add r0, r0, #1 │ │ │ │ - beq 1410f8 │ │ │ │ + beq 1412b4 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, r7 │ │ │ │ bl 503c0 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 141094 │ │ │ │ + bne 141250 │ │ │ │ mvn r0, #0 │ │ │ │ - ldr r2, [pc, #788] @ 1413dc │ │ │ │ - ldr r3, [pc, #760] @ 1413c4 │ │ │ │ + ldr r2, [pc, #788] @ 141598 │ │ │ │ + ldr r3, [pc, #760] @ 141580 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 141318 │ │ │ │ + bne 1414d4 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r2, r2, #1 │ │ │ │ mov fp, ip │ │ │ │ - b 140ef4 │ │ │ │ + b 1410b0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r3, #4]! │ │ │ │ str r3, [sp, #16] │ │ │ │ ldrb r2, [r0] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 14105c │ │ │ │ + bne 141218 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 141160 │ │ │ │ + beq 14131c │ │ │ │ mov r8, r3 │ │ │ │ ldrd r0, [r8], #8 │ │ │ │ - bl 3f4f58 │ │ │ │ + bl 3f548c │ │ │ │ cmp r0, #0 │ │ │ │ sub r7, r0, #1 │ │ │ │ - bne 141144 │ │ │ │ - b 141160 │ │ │ │ + bne 141300 │ │ │ │ + b 14131c │ │ │ │ subs r7, r7, #1 │ │ │ │ str r0, [r6], #4 │ │ │ │ - bcc 141160 │ │ │ │ + bcc 14131c │ │ │ │ ldrd r0, [r8], #8 │ │ │ │ bl 4ff10 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 141138 │ │ │ │ - b 1410bc │ │ │ │ + bne 1412f4 │ │ │ │ + b 141278 │ │ │ │ add r2, r2, #1 │ │ │ │ - b 140fdc │ │ │ │ + b 141198 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 1411bc │ │ │ │ + beq 141378 │ │ │ │ ldrd r0, [r5] │ │ │ │ - bl 3f4f58 │ │ │ │ + bl 3f548c │ │ │ │ cmp r0, #0 │ │ │ │ sub r7, r0, #1 │ │ │ │ - beq 1411bc │ │ │ │ + beq 141378 │ │ │ │ add r5, r5, #24 │ │ │ │ - b 141198 │ │ │ │ + b 141354 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmn r7, #1 │ │ │ │ add r5, r5, #16 │ │ │ │ str r0, [r6], #4 │ │ │ │ - beq 1411bc │ │ │ │ + beq 141378 │ │ │ │ ldrd r2, [r5, #-8] │ │ │ │ ldrd r0, [r5, #-16] │ │ │ │ bl 50300 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 141184 │ │ │ │ - b 1410bc │ │ │ │ + bne 141340 │ │ │ │ + b 141278 │ │ │ │ add r0, r0, #1 │ │ │ │ mov r8, r2 │ │ │ │ - b 14108c │ │ │ │ + b 141248 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 14127c │ │ │ │ + beq 141438 │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [r5], #4 │ │ │ │ cmp r8, #0 │ │ │ │ sub r8, r8, #1 │ │ │ │ - ble 14127c │ │ │ │ + ble 141438 │ │ │ │ mov fp, r5 │ │ │ │ ldr r7, [fp], #4 │ │ │ │ mov r0, r7 │ │ │ │ bl 4ffe8 │ │ │ │ subs ip, r0, #0 │ │ │ │ - beq 1410bc │ │ │ │ + beq 141278 │ │ │ │ cmp r7, #0 │ │ │ │ - ble 1412f8 │ │ │ │ - ldr r3, [pc, #476] @ 1413e0 │ │ │ │ + ble 1414b4 │ │ │ │ + ldr r3, [pc, #476] @ 14159c │ │ │ │ ldr lr, [ip, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr sl, [lr, #84] @ 0x54 │ │ │ │ cmp lr, r3 │ │ │ │ and sl, sl, #67108864 @ 0x4000000 │ │ │ │ - beq 14131c │ │ │ │ + beq 1414d8 │ │ │ │ mov r5, fp │ │ │ │ add r0, ip, #8 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [r5], #4 │ │ │ │ ldr r1, [r9, r3, lsl #2] │ │ │ │ ldr r3, [r1] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r1] │ │ │ │ cmp sl, #0 │ │ │ │ - beq 14136c │ │ │ │ - ldr r3, [pc, #408] @ 1413e4 │ │ │ │ + beq 141528 │ │ │ │ + ldr r3, [pc, #408] @ 1415a0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ cmp lr, r3 │ │ │ │ - beq 14139c │ │ │ │ + beq 141558 │ │ │ │ ldr r3, [ip, #8] │ │ │ │ cmp r3, r2 │ │ │ │ - ble 141350 │ │ │ │ + ble 14150c │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r7, r2 │ │ │ │ str r1, [r0, #4]! │ │ │ │ - bne 141224 │ │ │ │ + bne 1413e0 │ │ │ │ subs r8, r8, #1 │ │ │ │ str ip, [r6], #4 │ │ │ │ - bcs 1411dc │ │ │ │ + bcs 141398 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 141310 │ │ │ │ + beq 1414cc │ │ │ │ mov r4, r3 │ │ │ │ ldr r5, [r4], #4 │ │ │ │ cmp r5, #0 │ │ │ │ sub r5, r5, #1 │ │ │ │ - ble 141310 │ │ │ │ + ble 1414cc │ │ │ │ mov r0, #0 │ │ │ │ ldr r8, [r4], #4 │ │ │ │ bl 5027c │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 1410bc │ │ │ │ + beq 141278 │ │ │ │ cmp r8, #0 │ │ │ │ - ble 141300 │ │ │ │ + ble 1414bc │ │ │ │ mov sl, #0 │ │ │ │ - b 1412cc │ │ │ │ + b 141488 │ │ │ │ add sl, sl, #1 │ │ │ │ cmp r8, sl │ │ │ │ - beq 141300 │ │ │ │ + beq 1414bc │ │ │ │ ldr r3, [r4], #4 │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r9, r3, lsl #2] │ │ │ │ ldr r3, [r1] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r1] │ │ │ │ bl 50270 │ │ │ │ cmn r0, #1 │ │ │ │ - bne 1412c0 │ │ │ │ - b 1410bc │ │ │ │ + bne 14147c │ │ │ │ + b 141278 │ │ │ │ mov r5, fp │ │ │ │ - b 141270 │ │ │ │ + b 14142c │ │ │ │ sub r5, r5, #1 │ │ │ │ cmn r5, #1 │ │ │ │ str r7, [r6], #4 │ │ │ │ - bne 14129c │ │ │ │ + bne 141458 │ │ │ │ mov r0, #0 │ │ │ │ - b 1410c0 │ │ │ │ + b 14127c │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ cmp sl, #0 │ │ │ │ - beq 141354 │ │ │ │ - ldr r3, [pc, #184] @ 1413e4 │ │ │ │ + beq 141510 │ │ │ │ + ldr r3, [pc, #184] @ 1415a0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ cmp lr, r3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r9, r3, lsl #2] │ │ │ │ ldr r3, [r2] │ │ │ │ - beq 141390 │ │ │ │ + beq 14154c │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2] │ │ │ │ bl 504d4 │ │ │ │ bl 50554 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r9, r3, lsl #2] │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2] │ │ │ │ - ldr r3, [pc, #116] @ 1413e8 │ │ │ │ - ldr r1, [pc, #116] @ 1413ec │ │ │ │ - ldr r0, [pc, #116] @ 1413f0 │ │ │ │ + ldr r3, [pc, #116] @ 1415a4 │ │ │ │ + ldr r1, [pc, #116] @ 1415a8 │ │ │ │ + ldr r0, [pc, #116] @ 1415ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2] │ │ │ │ - ldr r3, [pc, #80] @ 1413f4 │ │ │ │ - ldr r1, [pc, #80] @ 1413f8 │ │ │ │ - ldr r0, [pc, #80] @ 1413fc │ │ │ │ + ldr r3, [pc, #80] @ 1415b0 │ │ │ │ + ldr r1, [pc, #80] @ 1415b4 │ │ │ │ + ldr r0, [pc, #80] @ 1415b8 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 141400 │ │ │ │ + ldr r2, [pc, #76] @ 1415bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eoreq pc, pc, ip, ror #3 │ │ │ │ + eoreq pc, pc, r0, lsr r0 @ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq pc, pc, r4, asr #3 │ │ │ │ + eoreq pc, pc, r8 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - eoreq r1, ip, r4, asr r3 │ │ │ │ - eoreq lr, pc, r0, lsr pc @ │ │ │ │ + ldrdeq r1, [ip], -ip @ │ │ │ │ + eoreq lr, pc, r4, ror sp @ │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ - eoreq sp, sp, r0, lsl #28 │ │ │ │ - eoreq r4, fp, r0, lsr #32 │ │ │ │ - eoreq r4, fp, ip, asr #32 │ │ │ │ - ldrdeq sp, [sp], -r0 @ │ │ │ │ - eoreq r3, fp, ip, lsr #31 │ │ │ │ - ldrdeq r7, [fp], -r4 @ │ │ │ │ + eoreq lr, sp, ip, ror r1 │ │ │ │ + mlaeq fp, ip, r3, r4 │ │ │ │ + eoreq r4, fp, r8, asr #7 │ │ │ │ + eoreq lr, sp, ip, asr #2 │ │ │ │ + eoreq r4, fp, r8, lsr #6 │ │ │ │ + eoreq r7, fp, r0, asr r4 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ -00141404 : │ │ │ │ +001415c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ - ldr r1, [pc, #88] @ 141478 │ │ │ │ + ldr r1, [pc, #88] @ 141634 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 4fc70 │ │ │ │ subs r4, r0, #0 │ │ │ │ moveq r5, r4 │ │ │ │ - beq 141460 │ │ │ │ + beq 14161c │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ bl 500b4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 141460 │ │ │ │ + beq 14161c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 141468 │ │ │ │ + beq 141624 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eoreq r0, ip, r4, asr #28 │ │ │ │ + eoreq r1, ip, ip, asr #3 │ │ │ │ │ │ │ │ -0014147c : │ │ │ │ +00141638 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #4] │ │ │ │ - ldr r2, [pc, #640] @ 14171c │ │ │ │ + ldr r2, [pc, #640] @ 1418d8 │ │ │ │ mov r8, r3 │ │ │ │ - ldr r3, [pc, #636] @ 141720 │ │ │ │ + ldr r3, [pc, #636] @ 1418dc │ │ │ │ add r2, pc, r2 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [fp, #4] │ │ │ │ - ldr sl, [pc, #612] @ 141724 │ │ │ │ + ldr sl, [pc, #612] @ 1418e0 │ │ │ │ ldr r0, [r2, #84] @ 0x54 │ │ │ │ add sl, pc, sl │ │ │ │ tst r0, #67108864 @ 0x4000000 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - beq 141718 │ │ │ │ + beq 1418d4 │ │ │ │ sub r5, r1, #4 │ │ │ │ - ldr r1, [pc, #576] @ 141728 │ │ │ │ + ldr r1, [pc, #576] @ 1418e4 │ │ │ │ add r6, fp, #8 │ │ │ │ ldr r9, [sl, r1] │ │ │ │ mov r4, #0 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ mov r7, sl │ │ │ │ mov sl, r9 │ │ │ │ - b 141564 │ │ │ │ + b 141720 │ │ │ │ bl 4fda8 │ │ │ │ mov r1, r8 │ │ │ │ bl a86c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 1415d8 │ │ │ │ + beq 141794 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl a89ac │ │ │ │ ldr r2, [r8] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 141548 │ │ │ │ + beq 141704 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r8] │ │ │ │ - beq 141644 │ │ │ │ + beq 141800 │ │ │ │ cmp r9, #0 │ │ │ │ - blt 1415d8 │ │ │ │ + blt 141794 │ │ │ │ ldr r2, [fp, #4] │ │ │ │ add r4, r4, #1 │ │ │ │ ldr r1, [r2, #84] @ 0x54 │ │ │ │ tst r1, #67108864 @ 0x4000000 │ │ │ │ - beq 141718 │ │ │ │ + beq 1418d4 │ │ │ │ cmp r2, sl │ │ │ │ - beq 1416f4 │ │ │ │ - ldr r1, [pc, #440] @ 14172c │ │ │ │ + beq 1418b0 │ │ │ │ + ldr r1, [pc, #440] @ 1418e8 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ cmp r2, r1 │ │ │ │ - beq 1416f0 │ │ │ │ + beq 1418ac │ │ │ │ ldr r2, [fp, #8] │ │ │ │ cmp r4, r2 │ │ │ │ - bge 141650 │ │ │ │ + bge 14180c │ │ │ │ ldr r2, [r6, #4]! │ │ │ │ ldr r1, [r2, #4] │ │ │ │ ldr r1, [r1, #84] @ 0x54 │ │ │ │ tst r1, #67108864 @ 0x4000000 │ │ │ │ - beq 1416cc │ │ │ │ + beq 141888 │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ - ldr r0, [pc, #392] @ 141730 │ │ │ │ + ldr r0, [pc, #392] @ 1418ec │ │ │ │ ldr ip, [r1] │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldr r8, [r2, #16] │ │ │ │ cmp ip, r0 │ │ │ │ ldr r9, [r2, #20] │ │ │ │ - bne 141504 │ │ │ │ + bne 1416c0 │ │ │ │ ldr r0, [r2, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ bl 504b0 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r1, [sp, #16] │ │ │ │ strne r0, [r1] │ │ │ │ - bne 141504 │ │ │ │ + bne 1416c0 │ │ │ │ ldr r8, [sp, #8] │ │ │ │ ldr r7, [sp, #12] │ │ │ │ bl 50048 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1416a8 │ │ │ │ + beq 141864 │ │ │ │ add r2, sp, #32 │ │ │ │ add r1, sp, #28 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 50204 │ │ │ │ mov r0, r8 │ │ │ │ bl 501e0 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 141680 │ │ │ │ + beq 14183c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 501e0 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 141698 │ │ │ │ + beq 141854 │ │ │ │ add r0, sp, #24 │ │ │ │ ldm r0, {r0, r1, r2} │ │ │ │ bl 4fbf8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r7, r4, lsl #2] │ │ │ │ mov r1, r6 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 141654 │ │ │ │ + b 141810 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 141548 │ │ │ │ + b 141704 │ │ │ │ mov r0, #1 │ │ │ │ - ldr r2, [pc, #216] @ 141734 │ │ │ │ - ldr r3, [pc, #192] @ 141720 │ │ │ │ + ldr r2, [pc, #216] @ 1418f0 │ │ │ │ + ldr r3, [pc, #192] @ 1418dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 1416a4 │ │ │ │ + bne 141860 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 501e0 │ │ │ │ - ldr r5, [pc, #168] @ 141738 │ │ │ │ + ldr r5, [pc, #168] @ 1418f4 │ │ │ │ add r5, pc, r5 │ │ │ │ subs r6, r0, #0 │ │ │ │ - bne 14161c │ │ │ │ - ldr r6, [pc, #156] @ 14173c │ │ │ │ + bne 1417d8 │ │ │ │ + ldr r6, [pc, #156] @ 1418f8 │ │ │ │ add r6, pc, r6 │ │ │ │ - b 14161c │ │ │ │ + b 1417d8 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #144] @ 141740 │ │ │ │ - ldr r1, [pc, #144] @ 141744 │ │ │ │ - ldr r0, [pc, #144] @ 141748 │ │ │ │ + ldr r3, [pc, #144] @ 1418fc │ │ │ │ + ldr r1, [pc, #144] @ 141900 │ │ │ │ + ldr r0, [pc, #144] @ 141904 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #140] @ 14174c │ │ │ │ + ldr r2, [pc, #140] @ 141908 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #780 @ 0x30c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #124] @ 141750 │ │ │ │ - ldr r1, [pc, #124] @ 141754 │ │ │ │ - ldr r0, [pc, #124] @ 141758 │ │ │ │ + ldr r3, [pc, #124] @ 14190c │ │ │ │ + ldr r1, [pc, #124] @ 141910 │ │ │ │ + ldr r0, [pc, #124] @ 141914 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #120] @ 14175c │ │ │ │ + ldr r2, [pc, #120] @ 141918 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #780 @ 0x30c │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ - ldr r3, [pc, #100] @ 141760 │ │ │ │ - ldr r1, [pc, #100] @ 141764 │ │ │ │ - ldr r0, [pc, #100] @ 141768 │ │ │ │ + ldr r3, [pc, #100] @ 14191c │ │ │ │ + ldr r1, [pc, #100] @ 141920 │ │ │ │ + ldr r0, [pc, #100] @ 141924 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #96] @ 14176c │ │ │ │ + ldr r2, [pc, #96] @ 141928 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50514 │ │ │ │ - eoreq lr, pc, r8, asr fp @ │ │ │ │ + mlaeq pc, ip, r9, lr @ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq lr, pc, r8, lsr fp @ │ │ │ │ + eoreq lr, pc, ip, ror r9 @ │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - mlaeq pc, ip, r9, lr @ │ │ │ │ - ldrdeq r0, [ip], -ip @ │ │ │ │ - eoreq r0, ip, ip, asr #23 │ │ │ │ - @ instruction: 0x002e1ab4 │ │ │ │ - eoreq pc, fp, r4, lsl #30 │ │ │ │ - ldrdeq r0, [ip], -r4 @ │ │ │ │ + eoreq lr, pc, r0, ror #15 │ │ │ │ + eoreq r0, ip, r4, ror #30 │ │ │ │ + eoreq r0, ip, r4, asr pc │ │ │ │ + eoreq r1, lr, r0, lsr lr │ │ │ │ + eoreq r0, ip, r0, lsl #5 │ │ │ │ + eoreq r0, ip, ip, asr pc │ │ │ │ andeq r0, r0, r3, ror #5 │ │ │ │ - mlaeq lr, r0, sl, r1 │ │ │ │ - eoreq pc, fp, r0, ror #29 │ │ │ │ - mlaeq ip, r8, fp, r0 │ │ │ │ + eoreq r1, lr, ip, lsl #28 │ │ │ │ + eoreq r0, ip, ip, asr r2 │ │ │ │ + eoreq r0, ip, r0, lsr #30 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ - eoreq sp, sp, r8, ror sl │ │ │ │ - eoreq r3, fp, r4, asr ip │ │ │ │ - eoreq r6, fp, ip, ror sp │ │ │ │ + strdeq sp, [sp], -r4 @ │ │ │ │ + ldrdeq r3, [fp], -r0 @ │ │ │ │ + strdeq r7, [fp], -r8 @ │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ -00141770 : │ │ │ │ +0014192c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, #0 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r5, r1 │ │ │ │ @@ -249504,1214 +249615,1214 @@ │ │ │ │ mov r1, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ str r6, [sp] │ │ │ │ str r0, [sp, #20] │ │ │ │ bl 50144 │ │ │ │ - ldr fp, [pc, #624] @ 141a24 │ │ │ │ + ldr fp, [pc, #624] @ 141be0 │ │ │ │ add fp, pc, fp │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - beq 1418c4 │ │ │ │ + beq 141a80 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1419d4 │ │ │ │ - ldr r2, [pc, #592] @ 141a28 │ │ │ │ + beq 141b90 │ │ │ │ + ldr r2, [pc, #592] @ 141be4 │ │ │ │ mov r4, #12 │ │ │ │ ldr r2, [fp, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ - ldr r2, [pc, #580] @ 141a2c │ │ │ │ + ldr r2, [pc, #580] @ 141be8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #28] │ │ │ │ - b 141810 │ │ │ │ + b 1419cc │ │ │ │ cmp r8, #0 │ │ │ │ - blt 1418a4 │ │ │ │ + blt 141a60 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add r6, r6, #1 │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ add r4, r4, #4 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1419d4 │ │ │ │ + beq 141b90 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 141a00 │ │ │ │ - ldr r2, [pc, #524] @ 141a30 │ │ │ │ + beq 141bbc │ │ │ │ + ldr r2, [pc, #524] @ 141bec │ │ │ │ ldr r2, [fp, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 1419fc │ │ │ │ + beq 141bb8 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r6, r3 │ │ │ │ - bge 1418cc │ │ │ │ + bge 141a88 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r8, [r5, r4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #67108864 @ 0x4000000 │ │ │ │ - beq 1419d8 │ │ │ │ + beq 141b94 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ ldr r9, [r7, r4] │ │ │ │ bl 50378 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 1418d8 │ │ │ │ + beq 141a94 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 1417f0 │ │ │ │ + beq 1419ac │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - bne 1417f0 │ │ │ │ + bne 1419ac │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r8, #0 │ │ │ │ - bge 1417f8 │ │ │ │ + bge 1419b4 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1418c4 │ │ │ │ + beq 141a80 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 1419b4 │ │ │ │ + beq 141b70 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, r8 │ │ │ │ bl 4fb38 │ │ │ │ subs r1, r0, #0 │ │ │ │ - beq 141928 │ │ │ │ + beq 141ae4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r1, [sp, #24] │ │ │ │ bl 4fe5c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r3, [r1] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 141920 │ │ │ │ + beq 141adc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r1] │ │ │ │ - beq 1419a8 │ │ │ │ + beq 141b64 │ │ │ │ cmp sl, #0 │ │ │ │ - bne 141864 │ │ │ │ + bne 141a20 │ │ │ │ bl 4ff64 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 4fdf0 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ - ldr r0, [pc, #228] @ 141a34 │ │ │ │ + ldr r0, [pc, #228] @ 141bf0 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 4fb38 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r5, r0 │ │ │ │ bl 4fde4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 141980 │ │ │ │ + beq 141b3c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 1419c8 │ │ │ │ + beq 141b84 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1418a4 │ │ │ │ + beq 141a60 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - bne 1418a4 │ │ │ │ + bne 141a60 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1418a4 │ │ │ │ + b 141a60 │ │ │ │ mov r0, r1 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 141920 │ │ │ │ + b 141adc │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - b 1418cc │ │ │ │ + b 141a88 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 141980 │ │ │ │ + b 141b3c │ │ │ │ bl 50514 │ │ │ │ - ldr r3, [pc, #88] @ 141a38 │ │ │ │ - ldr r1, [pc, #88] @ 141a3c │ │ │ │ - ldr r0, [pc, #88] @ 141a40 │ │ │ │ + ldr r3, [pc, #88] @ 141bf4 │ │ │ │ + ldr r1, [pc, #88] @ 141bf8 │ │ │ │ + ldr r0, [pc, #88] @ 141bfc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #804 @ 0x324 │ │ │ │ mov r2, #800 @ 0x320 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ - ldr r3, [pc, #60] @ 141a44 │ │ │ │ - ldr r1, [pc, #60] @ 141a48 │ │ │ │ - ldr r0, [pc, #60] @ 141a4c │ │ │ │ + ldr r3, [pc, #60] @ 141c00 │ │ │ │ + ldr r1, [pc, #60] @ 141c04 │ │ │ │ + ldr r0, [pc, #60] @ 141c08 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 141a50 │ │ │ │ + ldr r2, [pc, #56] @ 141c0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eoreq lr, pc, r8, asr #16 │ │ │ │ + eoreq lr, pc, ip, lsl #13 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ - eoreq r6, fp, ip, lsr #27 │ │ │ │ + eoreq r7, fp, r8, lsr #2 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ - eoreq r0, ip, r4, lsr #19 │ │ │ │ - eoreq r1, lr, r4, lsl #15 │ │ │ │ - ldrdeq pc, [fp], -r8 @ │ │ │ │ - eoreq r0, ip, ip, ror #17 │ │ │ │ - eoreq sp, sp, ip, ror #14 │ │ │ │ - eoreq r3, fp, r8, asr #18 │ │ │ │ - eoreq r6, fp, r0, ror sl │ │ │ │ + eoreq r0, ip, ip, lsr #26 │ │ │ │ + eoreq r1, lr, r0, lsl #22 │ │ │ │ + eoreq pc, fp, r4, asr pc @ │ │ │ │ + eoreq r0, ip, r4, ror ip │ │ │ │ + eoreq sp, sp, r8, ror #21 │ │ │ │ + eoreq r3, fp, r4, asr #25 │ │ │ │ + eoreq r6, fp, ip, ror #27 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ -00141a54 : │ │ │ │ +00141c10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #312] @ 0x138 │ │ │ │ - ldr r6, [pc, #4084] @ 142a60 │ │ │ │ - ldr r2, [pc, #4084] @ 142a64 │ │ │ │ + ldr r6, [pc, #4084] @ 142c1c │ │ │ │ + ldr r2, [pc, #4084] @ 142c20 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r4, [r6, r2] │ │ │ │ - ldr r3, [pc, #4076] @ 142a68 │ │ │ │ + ldr r3, [pc, #4076] @ 142c24 │ │ │ │ ldr r2, [r4] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ sub sp, sp, #3744 @ 0xea0 │ │ │ │ cmp r2, r3 │ │ │ │ - ldr r3, [pc, #4060] @ 142a6c │ │ │ │ + ldr r3, [pc, #4060] @ 142c28 │ │ │ │ sub sp, sp, #4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #3724] @ 0xe8c │ │ │ │ - beq 1530f8 │ │ │ │ + beq 1532b4 │ │ │ │ ldr r1, [sp, #3724] @ 0xe8c │ │ │ │ - ldr r3, [pc, #4040] @ 142a70 │ │ │ │ + ldr r3, [pc, #4040] @ 142c2c │ │ │ │ add r2, r1, #4096 @ 0x1000 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r2, [r2, #3520] @ 0xdc0 │ │ │ │ ldr r0, [r1, #1108] @ 0x454 │ │ │ │ str r3, [sp, #3736] @ 0xe98 │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 153138 │ │ │ │ - ldr r2, [pc, #4000] @ 142a74 │ │ │ │ + beq 1532f4 │ │ │ │ + ldr r2, [pc, #4000] @ 142c30 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 141afc │ │ │ │ + beq 141cb8 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 141afc │ │ │ │ + beq 141cb8 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 1530e4 │ │ │ │ + beq 1532a0 │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2612] @ 0xa34 │ │ │ │ - beq 153168 │ │ │ │ + beq 153324 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r4, [sp, #2612] @ 0xa34 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 7303c │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ - ldr r2, [pc, #3888] @ 142a78 │ │ │ │ + beq 15429c │ │ │ │ + ldr r2, [pc, #3888] @ 142c34 │ │ │ │ ldr r5, [r6, r2] │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ - ldr r2, [pc, #3876] @ 142a7c │ │ │ │ + beq 1542c8 │ │ │ │ + ldr r2, [pc, #3876] @ 142c38 │ │ │ │ ldr r4, [r6, r2] │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [sp, #2612] @ 0xa34 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ ldr r7, [sp, #2612] @ 0xa34 │ │ │ │ str r0, [r7, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r7, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3728] @ 0xe90 │ │ │ │ - beq 153170 │ │ │ │ + beq 15332c │ │ │ │ mov r0, #2 │ │ │ │ bl aaa68 │ │ │ │ ldr r7, [sp, #3728] @ 0xe90 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 7303c │ │ │ │ mov r0, #62 @ 0x3e │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r7, #16] │ │ │ │ mvn r0, #1 │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r7, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3732] @ 0xe94 │ │ │ │ - beq 153178 │ │ │ │ + beq 153334 │ │ │ │ mov r0, #254 @ 0xfe │ │ │ │ bl aaa68 │ │ │ │ ldr r7, [sp, #3732] @ 0xe94 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3584] @ 142a80 │ │ │ │ + ldr r0, [pc, #3584] @ 142c3c │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r7, #16] │ │ │ │ mvn r0, #1 │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r7, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 153180 │ │ │ │ + beq 15333c │ │ │ │ mov r0, #1536 @ 0x600 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3440] @ 142a84 │ │ │ │ + ldr r0, [pc, #3440] @ 142c40 │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [sl, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [sl, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [sl, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [sl, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [sl, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [sl, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs fp, r0, #0 │ │ │ │ - beq 153188 │ │ │ │ - ldr r0, [pc, #3316] @ 142a88 │ │ │ │ + beq 153344 │ │ │ │ + ldr r0, [pc, #3316] @ 142c44 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3300] @ 142a8c │ │ │ │ + ldr r0, [pc, #3300] @ 142c48 │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [fp, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [fp, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [fp, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [fp, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [fp, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [fp, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 153190 │ │ │ │ - ldr r0, [pc, #3176] @ 142a90 │ │ │ │ + beq 15334c │ │ │ │ + ldr r0, [pc, #3176] @ 142c4c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3160] @ 142a94 │ │ │ │ + ldr r0, [pc, #3160] @ 142c50 │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r7, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r7, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 153198 │ │ │ │ - ldr r0, [pc, #3036] @ 142a98 │ │ │ │ + beq 153354 │ │ │ │ + ldr r0, [pc, #3036] @ 142c54 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3016] @ 142a98 │ │ │ │ + ldr r0, [pc, #3016] @ 142c54 │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r8, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r8, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r8, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r8, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 1531a0 │ │ │ │ - ldr r0, [pc, #2892] @ 142a9c │ │ │ │ + beq 15335c │ │ │ │ + ldr r0, [pc, #2892] @ 142c58 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2876] @ 142aa0 │ │ │ │ + ldr r0, [pc, #2876] @ 142c5c │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r9, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r9, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r9, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1872] @ 0x750 │ │ │ │ - beq 1531a8 │ │ │ │ - ldr r0, [pc, #2748] @ 142aa4 │ │ │ │ + beq 153364 │ │ │ │ + ldr r0, [pc, #2748] @ 142c60 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1872] @ 0x750 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2732] @ 142aa8 │ │ │ │ + ldr r0, [pc, #2732] @ 142c64 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1872] @ 0x750 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1872] @ 0x750 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1876] @ 0x754 │ │ │ │ - beq 1531b0 │ │ │ │ - ldr r0, [pc, #2596] @ 142aac │ │ │ │ + beq 15336c │ │ │ │ + ldr r0, [pc, #2596] @ 142c68 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1876] @ 0x754 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2576] @ 142aac │ │ │ │ + ldr r0, [pc, #2576] @ 142c68 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1876] @ 0x754 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1876] @ 0x754 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1880] @ 0x758 │ │ │ │ - beq 1531b8 │ │ │ │ + beq 153374 │ │ │ │ mov r0, #3104 @ 0xc20 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1880] @ 0x758 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2420] @ 142ab0 │ │ │ │ + ldr r0, [pc, #2420] @ 142c6c │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1880] @ 0x758 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1880] @ 0x758 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1884] @ 0x75c │ │ │ │ - beq 1531c0 │ │ │ │ - ldr r0, [pc, #2284] @ 142ab4 │ │ │ │ + beq 15337c │ │ │ │ + ldr r0, [pc, #2284] @ 142c70 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1884] @ 0x75c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2268] @ 142ab8 │ │ │ │ + ldr r0, [pc, #2268] @ 142c74 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1884] @ 0x75c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1884] @ 0x75c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1888] @ 0x760 │ │ │ │ - beq 1531c8 │ │ │ │ + beq 153384 │ │ │ │ mov r0, #3296 @ 0xce0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1888] @ 0x760 │ │ │ │ bl 7303c │ │ │ │ mov r0, #3296 @ 0xce0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1888] @ 0x760 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1888] @ 0x760 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1892] @ 0x764 │ │ │ │ - beq 1531d0 │ │ │ │ - ldr r0, [pc, #1972] @ 142abc │ │ │ │ + beq 15338c │ │ │ │ + ldr r0, [pc, #1972] @ 142c78 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1892] @ 0x764 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1956] @ 142ac0 │ │ │ │ + ldr r0, [pc, #1956] @ 142c7c │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1892] @ 0x764 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1892] @ 0x764 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1896] @ 0x768 │ │ │ │ - beq 1531d8 │ │ │ │ - ldr r0, [pc, #1820] @ 142ac4 │ │ │ │ + beq 153394 │ │ │ │ + ldr r0, [pc, #1820] @ 142c80 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1896] @ 0x768 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1804] @ 142ac8 │ │ │ │ + ldr r0, [pc, #1804] @ 142c84 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1896] @ 0x768 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1896] @ 0x768 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1900] @ 0x76c │ │ │ │ - beq 1531e0 │ │ │ │ - ldr r0, [pc, #1668] @ 142acc │ │ │ │ + beq 15339c │ │ │ │ + ldr r0, [pc, #1668] @ 142c88 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1900] @ 0x76c │ │ │ │ bl 7303c │ │ │ │ mov r0, #3536 @ 0xdd0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1900] @ 0x76c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1900] @ 0x76c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1904] @ 0x770 │ │ │ │ - beq 1531e8 │ │ │ │ - ldr r0, [pc, #1512] @ 142ad0 │ │ │ │ + beq 1533a4 │ │ │ │ + ldr r0, [pc, #1512] @ 142c8c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1904] @ 0x770 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1496] @ 142ad4 │ │ │ │ + ldr r0, [pc, #1496] @ 142c90 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1904] @ 0x770 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1904] @ 0x770 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1908] @ 0x774 │ │ │ │ - beq 1531f0 │ │ │ │ - ldr r0, [pc, #1360] @ 142ad8 │ │ │ │ + beq 1533ac │ │ │ │ + ldr r0, [pc, #1360] @ 142c94 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1908] @ 0x774 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1340] @ 142ad8 │ │ │ │ + ldr r0, [pc, #1340] @ 142c94 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1908] @ 0x774 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1908] @ 0x774 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1912] @ 0x778 │ │ │ │ - beq 1531f8 │ │ │ │ + beq 1533b4 │ │ │ │ mov r0, #3680 @ 0xe60 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1912] @ 0x778 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1184] @ 142adc │ │ │ │ + ldr r0, [pc, #1184] @ 142c98 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1912] @ 0x778 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1912] @ 0x778 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1916] @ 0x77c │ │ │ │ - beq 153200 │ │ │ │ - ldr r0, [pc, #1048] @ 142ae0 │ │ │ │ + beq 1533bc │ │ │ │ + ldr r0, [pc, #1048] @ 142c9c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1916] @ 0x77c │ │ │ │ bl 7303c │ │ │ │ mov r0, #3936 @ 0xf60 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1916] @ 0x77c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1916] @ 0x77c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1920] @ 0x780 │ │ │ │ - beq 153208 │ │ │ │ - ldr r0, [pc, #892] @ 142ae4 │ │ │ │ + beq 1533c4 │ │ │ │ + ldr r0, [pc, #892] @ 142ca0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1920] @ 0x780 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #876] @ 142ae8 │ │ │ │ + ldr r0, [pc, #876] @ 142ca4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1920] @ 0x780 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1920] @ 0x780 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1924] @ 0x784 │ │ │ │ - beq 153210 │ │ │ │ - ldr r0, [pc, #740] @ 142aec │ │ │ │ + beq 1533cc │ │ │ │ + ldr r0, [pc, #740] @ 142ca8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1924] @ 0x784 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #720] @ 142aec │ │ │ │ + ldr r0, [pc, #720] @ 142ca8 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1924] @ 0x784 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1924] @ 0x784 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1928] @ 0x788 │ │ │ │ - beq 153218 │ │ │ │ - ldr r0, [pc, #584] @ 142af0 │ │ │ │ + beq 1533d4 │ │ │ │ + ldr r0, [pc, #584] @ 142cac │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1928] @ 0x788 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #568] @ 142af4 │ │ │ │ + ldr r0, [pc, #568] @ 142cb0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1928] @ 0x788 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1928] @ 0x788 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1932] @ 0x78c │ │ │ │ - beq 153220 │ │ │ │ - ldr r0, [pc, #432] @ 142af8 │ │ │ │ + beq 1533dc │ │ │ │ + ldr r0, [pc, #432] @ 142cb4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1932] @ 0x78c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #416] @ 142afc │ │ │ │ + ldr r0, [pc, #416] @ 142cb8 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1932] @ 0x78c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1932] @ 0x78c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1936] @ 0x790 │ │ │ │ - beq 153228 │ │ │ │ - ldr r0, [pc, #280] @ 142b00 │ │ │ │ + beq 1533e4 │ │ │ │ + ldr r0, [pc, #280] @ 142cbc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1936] @ 0x790 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #264] @ 142b04 │ │ │ │ + ldr r0, [pc, #264] @ 142cc0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1936] @ 0x790 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1936] @ 0x790 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ - b 142bb0 │ │ │ │ - eoreq lr, pc, ip, lsl #11 │ │ │ │ + beq 1542c4 │ │ │ │ + b 142d6c │ │ │ │ + ldrdeq lr, [pc], -r0 @ │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r0, lsr #24 │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ @@ -250789,2081 +250900,2081 @@ │ │ │ │ andeq r1, r0, r0, ror #9 │ │ │ │ andeq r1, r0, r2, ror #9 │ │ │ │ andeq r1, r0, sl, ror #9 │ │ │ │ andeq r1, r0, r2, lsl #10 │ │ │ │ andeq r1, r0, r4, lsl #10 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1940] @ 0x794 │ │ │ │ - beq 153230 │ │ │ │ - ldr r0, [pc, #-212] @ 142b08 │ │ │ │ + beq 1533ec │ │ │ │ + ldr r0, [pc, #-212] @ 142cc4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1940] @ 0x794 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-228] @ 142b0c │ │ │ │ + ldr r0, [pc, #-228] @ 142cc8 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1940] @ 0x794 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1940] @ 0x794 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1944] @ 0x798 │ │ │ │ - beq 153238 │ │ │ │ - ldr r0, [pc, #-364] @ 142b10 │ │ │ │ + beq 1533f4 │ │ │ │ + ldr r0, [pc, #-364] @ 142ccc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1944] @ 0x798 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-380] @ 142b14 │ │ │ │ + ldr r0, [pc, #-380] @ 142cd0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1944] @ 0x798 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1944] @ 0x798 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1948] @ 0x79c │ │ │ │ - beq 153240 │ │ │ │ - ldr r0, [pc, #-516] @ 142b18 │ │ │ │ + beq 1533fc │ │ │ │ + ldr r0, [pc, #-516] @ 142cd4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1948] @ 0x79c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-532] @ 142b1c │ │ │ │ + ldr r0, [pc, #-532] @ 142cd8 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1948] @ 0x79c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1948] @ 0x79c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1952] @ 0x7a0 │ │ │ │ - beq 153248 │ │ │ │ - ldr r0, [pc, #-668] @ 142b20 │ │ │ │ + beq 153404 │ │ │ │ + ldr r0, [pc, #-668] @ 142cdc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1952] @ 0x7a0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-684] @ 142b24 │ │ │ │ + ldr r0, [pc, #-684] @ 142ce0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1952] @ 0x7a0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1952] @ 0x7a0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1956] @ 0x7a4 │ │ │ │ - beq 153250 │ │ │ │ - ldr r0, [pc, #-820] @ 142b28 │ │ │ │ + beq 15340c │ │ │ │ + ldr r0, [pc, #-820] @ 142ce4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1956] @ 0x7a4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-836] @ 142b2c │ │ │ │ + ldr r0, [pc, #-836] @ 142ce8 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1956] @ 0x7a4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1956] @ 0x7a4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1960] @ 0x7a8 │ │ │ │ - beq 153258 │ │ │ │ - ldr r0, [pc, #-972] @ 142b30 │ │ │ │ + beq 153414 │ │ │ │ + ldr r0, [pc, #-972] @ 142cec │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1960] @ 0x7a8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-992] @ 142b30 │ │ │ │ + ldr r0, [pc, #-992] @ 142cec │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1960] @ 0x7a8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1960] @ 0x7a8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1964] @ 0x7ac │ │ │ │ - beq 153260 │ │ │ │ - ldr r0, [pc, #-1128] @ 142b34 │ │ │ │ + beq 15341c │ │ │ │ + ldr r0, [pc, #-1128] @ 142cf0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1964] @ 0x7ac │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1148] @ 142b34 │ │ │ │ + ldr r0, [pc, #-1148] @ 142cf0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1964] @ 0x7ac │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1964] @ 0x7ac │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1968] @ 0x7b0 │ │ │ │ - beq 153268 │ │ │ │ - ldr r0, [pc, #-1284] @ 142b38 │ │ │ │ + beq 153424 │ │ │ │ + ldr r0, [pc, #-1284] @ 142cf4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1968] @ 0x7b0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1300] @ 142b3c │ │ │ │ + ldr r0, [pc, #-1300] @ 142cf8 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1968] @ 0x7b0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1968] @ 0x7b0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1972] @ 0x7b4 │ │ │ │ - beq 153270 │ │ │ │ - ldr r0, [pc, #-1436] @ 142b40 │ │ │ │ + beq 15342c │ │ │ │ + ldr r0, [pc, #-1436] @ 142cfc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1972] @ 0x7b4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1456] @ 142b40 │ │ │ │ + ldr r0, [pc, #-1456] @ 142cfc │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1972] @ 0x7b4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1972] @ 0x7b4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1976] @ 0x7b8 │ │ │ │ - beq 153278 │ │ │ │ - ldr r0, [pc, #-1592] @ 142b44 │ │ │ │ + beq 153434 │ │ │ │ + ldr r0, [pc, #-1592] @ 142d00 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1976] @ 0x7b8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1608] @ 142b48 │ │ │ │ + ldr r0, [pc, #-1608] @ 142d04 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1976] @ 0x7b8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1976] @ 0x7b8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1980] @ 0x7bc │ │ │ │ - beq 153280 │ │ │ │ - ldr r0, [pc, #-1744] @ 142b4c │ │ │ │ + beq 15343c │ │ │ │ + ldr r0, [pc, #-1744] @ 142d08 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1980] @ 0x7bc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1760] @ 142b50 │ │ │ │ + ldr r0, [pc, #-1760] @ 142d0c │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1980] @ 0x7bc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1980] @ 0x7bc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1984] @ 0x7c0 │ │ │ │ - beq 153288 │ │ │ │ - ldr r0, [pc, #-1896] @ 142b54 │ │ │ │ + beq 153444 │ │ │ │ + ldr r0, [pc, #-1896] @ 142d10 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1984] @ 0x7c0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1916] @ 142b54 │ │ │ │ + ldr r0, [pc, #-1916] @ 142d10 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1984] @ 0x7c0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1984] @ 0x7c0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1988] @ 0x7c4 │ │ │ │ - beq 153290 │ │ │ │ - ldr r0, [pc, #-2052] @ 142b58 │ │ │ │ + beq 15344c │ │ │ │ + ldr r0, [pc, #-2052] @ 142d14 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1988] @ 0x7c4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2072] @ 142b58 │ │ │ │ + ldr r0, [pc, #-2072] @ 142d14 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1988] @ 0x7c4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1988] @ 0x7c4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1992] @ 0x7c8 │ │ │ │ - beq 153298 │ │ │ │ - ldr r0, [pc, #-2208] @ 142b5c │ │ │ │ + beq 153454 │ │ │ │ + ldr r0, [pc, #-2208] @ 142d18 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1992] @ 0x7c8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2224] @ 142b60 │ │ │ │ + ldr r0, [pc, #-2224] @ 142d1c │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1992] @ 0x7c8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1992] @ 0x7c8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #1996] @ 0x7cc │ │ │ │ - beq 1532a0 │ │ │ │ - ldr r0, [pc, #-2360] @ 142b64 │ │ │ │ + beq 15345c │ │ │ │ + ldr r0, [pc, #-2360] @ 142d20 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #1996] @ 0x7cc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2380] @ 142b64 │ │ │ │ + ldr r0, [pc, #-2380] @ 142d20 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1996] @ 0x7cc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #1996] @ 0x7cc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2000] @ 0x7d0 │ │ │ │ - beq 1532a8 │ │ │ │ - ldr r0, [pc, #-2516] @ 142b68 │ │ │ │ + beq 153464 │ │ │ │ + ldr r0, [pc, #-2516] @ 142d24 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2000] @ 0x7d0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2532] @ 142b6c │ │ │ │ + ldr r0, [pc, #-2532] @ 142d28 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2000] @ 0x7d0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2000] @ 0x7d0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2004] @ 0x7d4 │ │ │ │ - beq 1532b0 │ │ │ │ - ldr r0, [pc, #-2668] @ 142b70 │ │ │ │ + beq 15346c │ │ │ │ + ldr r0, [pc, #-2668] @ 142d2c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2004] @ 0x7d4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2688] @ 142b70 │ │ │ │ + ldr r0, [pc, #-2688] @ 142d2c │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2004] @ 0x7d4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2004] @ 0x7d4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2008] @ 0x7d8 │ │ │ │ - beq 1532b8 │ │ │ │ - ldr r0, [pc, #-2824] @ 142b74 │ │ │ │ + beq 153474 │ │ │ │ + ldr r0, [pc, #-2824] @ 142d30 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2008] @ 0x7d8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2840] @ 142b78 │ │ │ │ + ldr r0, [pc, #-2840] @ 142d34 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2008] @ 0x7d8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2008] @ 0x7d8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2012] @ 0x7dc │ │ │ │ - beq 1532c0 │ │ │ │ - ldr r0, [pc, #-2976] @ 142b7c │ │ │ │ + beq 15347c │ │ │ │ + ldr r0, [pc, #-2976] @ 142d38 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2012] @ 0x7dc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2996] @ 142b7c │ │ │ │ + ldr r0, [pc, #-2996] @ 142d38 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2012] @ 0x7dc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2012] @ 0x7dc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2016] @ 0x7e0 │ │ │ │ - beq 1532c8 │ │ │ │ - ldr r0, [pc, #-3132] @ 142b80 │ │ │ │ + beq 153484 │ │ │ │ + ldr r0, [pc, #-3132] @ 142d3c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2016] @ 0x7e0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3148] @ 142b84 │ │ │ │ + ldr r0, [pc, #-3148] @ 142d40 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2016] @ 0x7e0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2016] @ 0x7e0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2020] @ 0x7e4 │ │ │ │ - beq 1532d0 │ │ │ │ - ldr r0, [pc, #-3284] @ 142b88 │ │ │ │ + beq 15348c │ │ │ │ + ldr r0, [pc, #-3284] @ 142d44 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2020] @ 0x7e4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3300] @ 142b8c │ │ │ │ + ldr r0, [pc, #-3300] @ 142d48 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2020] @ 0x7e4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2020] @ 0x7e4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2024] @ 0x7e8 │ │ │ │ - beq 1532d8 │ │ │ │ - ldr r0, [pc, #-3436] @ 142b90 │ │ │ │ + beq 153494 │ │ │ │ + ldr r0, [pc, #-3436] @ 142d4c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2024] @ 0x7e8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3452] @ 142b94 │ │ │ │ + ldr r0, [pc, #-3452] @ 142d50 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2024] @ 0x7e8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2024] @ 0x7e8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2028] @ 0x7ec │ │ │ │ - beq 1532e0 │ │ │ │ - ldr r0, [pc, #-3588] @ 142b98 │ │ │ │ + beq 15349c │ │ │ │ + ldr r0, [pc, #-3588] @ 142d54 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2028] @ 0x7ec │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3608] @ 142b98 │ │ │ │ + ldr r0, [pc, #-3608] @ 142d54 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2028] @ 0x7ec │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2028] @ 0x7ec │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2032] @ 0x7f0 │ │ │ │ - beq 1532e8 │ │ │ │ - ldr r0, [pc, #-3744] @ 142b9c │ │ │ │ + beq 1534a4 │ │ │ │ + ldr r0, [pc, #-3744] @ 142d58 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2032] @ 0x7f0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3760] @ 142ba0 │ │ │ │ + ldr r0, [pc, #-3760] @ 142d5c │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2032] @ 0x7f0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2032] @ 0x7f0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2036] @ 0x7f4 │ │ │ │ - beq 1532f0 │ │ │ │ - ldr r0, [pc, #-3896] @ 142ba4 │ │ │ │ + beq 1534ac │ │ │ │ + ldr r0, [pc, #-3896] @ 142d60 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2036] @ 0x7f4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3916] @ 142ba4 │ │ │ │ + ldr r0, [pc, #-3916] @ 142d60 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2036] @ 0x7f4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2036] @ 0x7f4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2040] @ 0x7f8 │ │ │ │ - beq 1532f8 │ │ │ │ - ldr r0, [pc, #-4052] @ 142ba8 │ │ │ │ + beq 1534b4 │ │ │ │ + ldr r0, [pc, #-4052] @ 142d64 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2040] @ 0x7f8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-4068] @ 142bac │ │ │ │ + ldr r0, [pc, #-4068] @ 142d68 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2040] @ 0x7f8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2040] @ 0x7f8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2044] @ 0x7fc │ │ │ │ - beq 153300 │ │ │ │ - ldr r0, [pc, #4072] @ 144c04 │ │ │ │ + beq 1534bc │ │ │ │ + ldr r0, [pc, #4072] @ 144dc0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2044] @ 0x7fc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #4052] @ 144c04 │ │ │ │ + ldr r0, [pc, #4052] @ 144dc0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2044] @ 0x7fc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2044] @ 0x7fc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2048] @ 0x800 │ │ │ │ - beq 153308 │ │ │ │ - ldr r0, [pc, #3916] @ 144c08 │ │ │ │ + beq 1534c4 │ │ │ │ + ldr r0, [pc, #3916] @ 144dc4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2048] @ 0x800 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3900] @ 144c0c │ │ │ │ + ldr r0, [pc, #3900] @ 144dc8 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2048] @ 0x800 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2048] @ 0x800 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2052] @ 0x804 │ │ │ │ - beq 153310 │ │ │ │ - ldr r0, [pc, #3764] @ 144c10 │ │ │ │ + beq 1534cc │ │ │ │ + ldr r0, [pc, #3764] @ 144dcc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2052] @ 0x804 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3748] @ 144c14 │ │ │ │ + ldr r0, [pc, #3748] @ 144dd0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2052] @ 0x804 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2052] @ 0x804 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2056] @ 0x808 │ │ │ │ - beq 153318 │ │ │ │ - ldr r0, [pc, #3612] @ 144c18 │ │ │ │ + beq 1534d4 │ │ │ │ + ldr r0, [pc, #3612] @ 144dd4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2056] @ 0x808 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3592] @ 144c18 │ │ │ │ + ldr r0, [pc, #3592] @ 144dd4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2056] @ 0x808 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2056] @ 0x808 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2060] @ 0x80c │ │ │ │ - beq 153320 │ │ │ │ - ldr r0, [pc, #3456] @ 144c1c │ │ │ │ + beq 1534dc │ │ │ │ + ldr r0, [pc, #3456] @ 144dd8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2060] @ 0x80c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3440] @ 144c20 │ │ │ │ + ldr r0, [pc, #3440] @ 144ddc │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2060] @ 0x80c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2060] @ 0x80c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2064] @ 0x810 │ │ │ │ - beq 153328 │ │ │ │ - ldr r0, [pc, #3304] @ 144c24 │ │ │ │ + beq 1534e4 │ │ │ │ + ldr r0, [pc, #3304] @ 144de0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2064] @ 0x810 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3288] @ 144c28 │ │ │ │ + ldr r0, [pc, #3288] @ 144de4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2064] @ 0x810 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2064] @ 0x810 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2068] @ 0x814 │ │ │ │ - beq 153330 │ │ │ │ - ldr r0, [pc, #3152] @ 144c2c │ │ │ │ + beq 1534ec │ │ │ │ + ldr r0, [pc, #3152] @ 144de8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2068] @ 0x814 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3132] @ 144c2c │ │ │ │ + ldr r0, [pc, #3132] @ 144de8 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2068] @ 0x814 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2068] @ 0x814 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2072] @ 0x818 │ │ │ │ - beq 153338 │ │ │ │ - ldr r0, [pc, #2996] @ 144c30 │ │ │ │ + beq 1534f4 │ │ │ │ + ldr r0, [pc, #2996] @ 144dec │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2072] @ 0x818 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2976] @ 144c30 │ │ │ │ + ldr r0, [pc, #2976] @ 144dec │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2072] @ 0x818 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2072] @ 0x818 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2076] @ 0x81c │ │ │ │ - beq 153340 │ │ │ │ - ldr r0, [pc, #2840] @ 144c34 │ │ │ │ + beq 1534fc │ │ │ │ + ldr r0, [pc, #2840] @ 144df0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2076] @ 0x81c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2820] @ 144c34 │ │ │ │ + ldr r0, [pc, #2820] @ 144df0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2076] @ 0x81c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2076] @ 0x81c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2080] @ 0x820 │ │ │ │ - beq 153348 │ │ │ │ - ldr r0, [pc, #2684] @ 144c38 │ │ │ │ + beq 153504 │ │ │ │ + ldr r0, [pc, #2684] @ 144df4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2080] @ 0x820 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2668] @ 144c3c │ │ │ │ + ldr r0, [pc, #2668] @ 144df8 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2080] @ 0x820 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2080] @ 0x820 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2084] @ 0x824 │ │ │ │ - beq 153350 │ │ │ │ - ldr r0, [pc, #2532] @ 144c40 │ │ │ │ + beq 15350c │ │ │ │ + ldr r0, [pc, #2532] @ 144dfc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2084] @ 0x824 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2512] @ 144c40 │ │ │ │ + ldr r0, [pc, #2512] @ 144dfc │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2084] @ 0x824 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2084] @ 0x824 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2088] @ 0x828 │ │ │ │ - beq 153358 │ │ │ │ - ldr r0, [pc, #2376] @ 144c44 │ │ │ │ + beq 153514 │ │ │ │ + ldr r0, [pc, #2376] @ 144e00 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2088] @ 0x828 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2360] @ 144c48 │ │ │ │ + ldr r0, [pc, #2360] @ 144e04 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2088] @ 0x828 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2088] @ 0x828 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2092] @ 0x82c │ │ │ │ - beq 153360 │ │ │ │ - ldr r0, [pc, #2224] @ 144c4c │ │ │ │ + beq 15351c │ │ │ │ + ldr r0, [pc, #2224] @ 144e08 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2092] @ 0x82c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2208] @ 144c50 │ │ │ │ + ldr r0, [pc, #2208] @ 144e0c │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2092] @ 0x82c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2092] @ 0x82c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2096] @ 0x830 │ │ │ │ - beq 153368 │ │ │ │ - ldr r0, [pc, #2072] @ 144c54 │ │ │ │ + beq 153524 │ │ │ │ + ldr r0, [pc, #2072] @ 144e10 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2096] @ 0x830 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2052] @ 144c54 │ │ │ │ + ldr r0, [pc, #2052] @ 144e10 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2096] @ 0x830 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2096] @ 0x830 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2100] @ 0x834 │ │ │ │ - beq 153370 │ │ │ │ + beq 15352c │ │ │ │ mov r0, #6016 @ 0x1780 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2100] @ 0x834 │ │ │ │ bl 7303c │ │ │ │ mov r0, #6016 @ 0x1780 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2100] @ 0x834 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2100] @ 0x834 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2104] @ 0x838 │ │ │ │ - beq 153378 │ │ │ │ - ldr r0, [pc, #1756] @ 144c58 │ │ │ │ + beq 153534 │ │ │ │ + ldr r0, [pc, #1756] @ 144e14 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2104] @ 0x838 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1736] @ 144c58 │ │ │ │ + ldr r0, [pc, #1736] @ 144e14 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2104] @ 0x838 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2104] @ 0x838 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2108] @ 0x83c │ │ │ │ - beq 153380 │ │ │ │ + beq 15353c │ │ │ │ mov r0, #6144 @ 0x1800 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2108] @ 0x83c │ │ │ │ bl 7303c │ │ │ │ mov r0, #6144 @ 0x1800 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2108] @ 0x83c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2108] @ 0x83c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2112] @ 0x840 │ │ │ │ - beq 153388 │ │ │ │ - ldr r0, [pc, #1440] @ 144c5c │ │ │ │ + beq 153544 │ │ │ │ + ldr r0, [pc, #1440] @ 144e18 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2112] @ 0x840 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1420] @ 144c5c │ │ │ │ + ldr r0, [pc, #1420] @ 144e18 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2112] @ 0x840 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2112] @ 0x840 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2116] @ 0x844 │ │ │ │ - beq 153390 │ │ │ │ - ldr r0, [pc, #1284] @ 144c60 │ │ │ │ + beq 15354c │ │ │ │ + ldr r0, [pc, #1284] @ 144e1c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2116] @ 0x844 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1264] @ 144c60 │ │ │ │ + ldr r0, [pc, #1264] @ 144e1c │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2116] @ 0x844 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2116] @ 0x844 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2120] @ 0x848 │ │ │ │ - beq 153398 │ │ │ │ - ldr r0, [pc, #1128] @ 144c64 │ │ │ │ + beq 153554 │ │ │ │ + ldr r0, [pc, #1128] @ 144e20 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2120] @ 0x848 │ │ │ │ bl 7303c │ │ │ │ mov r0, #6272 @ 0x1880 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2120] @ 0x848 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2120] @ 0x848 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2124] @ 0x84c │ │ │ │ - beq 1533a0 │ │ │ │ - ldr r0, [pc, #972] @ 144c68 │ │ │ │ + beq 15355c │ │ │ │ + ldr r0, [pc, #972] @ 144e24 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2124] @ 0x84c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #956] @ 144c6c │ │ │ │ + ldr r0, [pc, #956] @ 144e28 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2124] @ 0x84c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2124] @ 0x84c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2128] @ 0x850 │ │ │ │ - beq 1533a8 │ │ │ │ - ldr r0, [pc, #820] @ 144c70 │ │ │ │ + beq 153564 │ │ │ │ + ldr r0, [pc, #820] @ 144e2c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2128] @ 0x850 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #804] @ 144c74 │ │ │ │ + ldr r0, [pc, #804] @ 144e30 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2128] @ 0x850 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2128] @ 0x850 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2132] @ 0x854 │ │ │ │ - beq 1533b0 │ │ │ │ - ldr r0, [pc, #668] @ 144c78 │ │ │ │ + beq 15356c │ │ │ │ + ldr r0, [pc, #668] @ 144e34 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2132] @ 0x854 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #652] @ 144c7c │ │ │ │ + ldr r0, [pc, #652] @ 144e38 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2132] @ 0x854 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2132] @ 0x854 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2136] @ 0x858 │ │ │ │ - beq 1533b8 │ │ │ │ - ldr r0, [pc, #516] @ 144c80 │ │ │ │ + beq 153574 │ │ │ │ + ldr r0, [pc, #516] @ 144e3c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2136] @ 0x858 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #500] @ 144c84 │ │ │ │ + ldr r0, [pc, #500] @ 144e40 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2136] @ 0x858 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2136] @ 0x858 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2140] @ 0x85c │ │ │ │ - beq 1533c0 │ │ │ │ - ldr r0, [pc, #364] @ 144c88 │ │ │ │ + beq 15357c │ │ │ │ + ldr r0, [pc, #364] @ 144e44 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2140] @ 0x85c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #344] @ 144c88 │ │ │ │ + ldr r0, [pc, #344] @ 144e44 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2140] @ 0x85c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2140] @ 0x85c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2144] @ 0x860 │ │ │ │ - beq 1533c8 │ │ │ │ - ldr r0, [pc, #208] @ 144c8c │ │ │ │ + beq 153584 │ │ │ │ + ldr r0, [pc, #208] @ 144e48 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2144] @ 0x860 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #188] @ 144c8c │ │ │ │ + ldr r0, [pc, #188] @ 144e48 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2144] @ 0x860 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ - b 144d24 │ │ │ │ + ble 1542c0 │ │ │ │ + b 144ee0 │ │ │ │ andeq r1, r0, r8, ror r5 │ │ │ │ andeq r1, r0, r2, lsl #11 │ │ │ │ andeq r1, r0, sl, lsl #11 │ │ │ │ andeq r1, r0, lr, lsl #11 │ │ │ │ muleq r0, r0, r5 │ │ │ │ muleq r0, sl, r5 │ │ │ │ andeq r1, r0, r4, asr #11 │ │ │ │ @@ -252935,2048 +253046,2048 @@ │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2144] @ 0x860 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2148] @ 0x864 │ │ │ │ - beq 1533d0 │ │ │ │ - ldr r0, [pc, #-240] @ 144c90 │ │ │ │ + beq 15358c │ │ │ │ + ldr r0, [pc, #-240] @ 144e4c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2148] @ 0x864 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-260] @ 144c90 │ │ │ │ + ldr r0, [pc, #-260] @ 144e4c │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2148] @ 0x864 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2148] @ 0x864 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2152] @ 0x868 │ │ │ │ - beq 1533d8 │ │ │ │ - ldr r0, [pc, #-396] @ 144c94 │ │ │ │ + beq 153594 │ │ │ │ + ldr r0, [pc, #-396] @ 144e50 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2152] @ 0x868 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-416] @ 144c94 │ │ │ │ + ldr r0, [pc, #-416] @ 144e50 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2152] @ 0x868 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2152] @ 0x868 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2156] @ 0x86c │ │ │ │ - beq 1533e0 │ │ │ │ - ldr r0, [pc, #-552] @ 144c98 │ │ │ │ + beq 15359c │ │ │ │ + ldr r0, [pc, #-552] @ 144e54 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2156] @ 0x86c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-568] @ 144c9c │ │ │ │ + ldr r0, [pc, #-568] @ 144e58 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2156] @ 0x86c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2156] @ 0x86c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2160] @ 0x870 │ │ │ │ - beq 1533e8 │ │ │ │ - ldr r0, [pc, #-704] @ 144ca0 │ │ │ │ + beq 1535a4 │ │ │ │ + ldr r0, [pc, #-704] @ 144e5c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2160] @ 0x870 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-720] @ 144ca4 │ │ │ │ + ldr r0, [pc, #-720] @ 144e60 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2160] @ 0x870 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2160] @ 0x870 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2164] @ 0x874 │ │ │ │ - beq 1533f0 │ │ │ │ + beq 1535ac │ │ │ │ mov r0, #6656 @ 0x1a00 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2164] @ 0x874 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-876] @ 144ca8 │ │ │ │ + ldr r0, [pc, #-876] @ 144e64 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2164] @ 0x874 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2164] @ 0x874 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2168] @ 0x878 │ │ │ │ - beq 1533f8 │ │ │ │ - ldr r0, [pc, #-1012] @ 144cac │ │ │ │ + beq 1535b4 │ │ │ │ + ldr r0, [pc, #-1012] @ 144e68 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2168] @ 0x878 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1028] @ 144cb0 │ │ │ │ + ldr r0, [pc, #-1028] @ 144e6c │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2168] @ 0x878 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2168] @ 0x878 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2172] @ 0x87c │ │ │ │ - beq 153400 │ │ │ │ - ldr r0, [pc, #-1164] @ 144cb4 │ │ │ │ + beq 1535bc │ │ │ │ + ldr r0, [pc, #-1164] @ 144e70 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2172] @ 0x87c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1180] @ 144cb8 │ │ │ │ + ldr r0, [pc, #-1180] @ 144e74 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2172] @ 0x87c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2172] @ 0x87c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2176] @ 0x880 │ │ │ │ - beq 153408 │ │ │ │ - ldr r0, [pc, #-1316] @ 144cbc │ │ │ │ + beq 1535c4 │ │ │ │ + ldr r0, [pc, #-1316] @ 144e78 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2176] @ 0x880 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1336] @ 144cbc │ │ │ │ + ldr r0, [pc, #-1336] @ 144e78 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2176] @ 0x880 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2176] @ 0x880 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2180] @ 0x884 │ │ │ │ - beq 153410 │ │ │ │ - ldr r0, [pc, #-1472] @ 144cc0 │ │ │ │ + beq 1535cc │ │ │ │ + ldr r0, [pc, #-1472] @ 144e7c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2180] @ 0x884 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1488] @ 144cc4 │ │ │ │ + ldr r0, [pc, #-1488] @ 144e80 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2180] @ 0x884 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2180] @ 0x884 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2184] @ 0x888 │ │ │ │ - beq 153418 │ │ │ │ - ldr r0, [pc, #-1624] @ 144cc8 │ │ │ │ + beq 1535d4 │ │ │ │ + ldr r0, [pc, #-1624] @ 144e84 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2184] @ 0x888 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1644] @ 144cc8 │ │ │ │ + ldr r0, [pc, #-1644] @ 144e84 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2184] @ 0x888 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2184] @ 0x888 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2188] @ 0x88c │ │ │ │ - beq 153420 │ │ │ │ - ldr r0, [pc, #-1780] @ 144ccc │ │ │ │ + beq 1535dc │ │ │ │ + ldr r0, [pc, #-1780] @ 144e88 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2188] @ 0x88c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1800] @ 144ccc │ │ │ │ + ldr r0, [pc, #-1800] @ 144e88 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2188] @ 0x88c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2188] @ 0x88c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2192] @ 0x890 │ │ │ │ - beq 153428 │ │ │ │ - ldr r0, [pc, #-1936] @ 144cd0 │ │ │ │ + beq 1535e4 │ │ │ │ + ldr r0, [pc, #-1936] @ 144e8c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2192] @ 0x890 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1952] @ 144cd4 │ │ │ │ + ldr r0, [pc, #-1952] @ 144e90 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2192] @ 0x890 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2192] @ 0x890 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2196] @ 0x894 │ │ │ │ - beq 153430 │ │ │ │ - ldr r0, [pc, #-2088] @ 144cd8 │ │ │ │ + beq 1535ec │ │ │ │ + ldr r0, [pc, #-2088] @ 144e94 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2196] @ 0x894 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2108] @ 144cd8 │ │ │ │ + ldr r0, [pc, #-2108] @ 144e94 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2196] @ 0x894 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2196] @ 0x894 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2200] @ 0x898 │ │ │ │ - beq 153438 │ │ │ │ - ldr r0, [pc, #-2244] @ 144cdc │ │ │ │ + beq 1535f4 │ │ │ │ + ldr r0, [pc, #-2244] @ 144e98 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2200] @ 0x898 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2264] @ 144cdc │ │ │ │ + ldr r0, [pc, #-2264] @ 144e98 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2200] @ 0x898 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2200] @ 0x898 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2204] @ 0x89c │ │ │ │ - beq 153440 │ │ │ │ - ldr r0, [pc, #-2400] @ 144ce0 │ │ │ │ + beq 1535fc │ │ │ │ + ldr r0, [pc, #-2400] @ 144e9c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2204] @ 0x89c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2416] @ 144ce4 │ │ │ │ + ldr r0, [pc, #-2416] @ 144ea0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2204] @ 0x89c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2204] @ 0x89c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2208] @ 0x8a0 │ │ │ │ - beq 153448 │ │ │ │ - ldr r0, [pc, #-2552] @ 144ce8 │ │ │ │ + beq 153604 │ │ │ │ + ldr r0, [pc, #-2552] @ 144ea4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2208] @ 0x8a0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2568] @ 144cec │ │ │ │ + ldr r0, [pc, #-2568] @ 144ea8 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2208] @ 0x8a0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2208] @ 0x8a0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2212] @ 0x8a4 │ │ │ │ - beq 153450 │ │ │ │ - ldr r0, [pc, #-2704] @ 144cf0 │ │ │ │ + beq 15360c │ │ │ │ + ldr r0, [pc, #-2704] @ 144eac │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2212] @ 0x8a4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2724] @ 144cf0 │ │ │ │ + ldr r0, [pc, #-2724] @ 144eac │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2212] @ 0x8a4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2212] @ 0x8a4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2216] @ 0x8a8 │ │ │ │ - beq 153458 │ │ │ │ - ldr r0, [pc, #-2860] @ 144cf4 │ │ │ │ + beq 153614 │ │ │ │ + ldr r0, [pc, #-2860] @ 144eb0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2216] @ 0x8a8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2876] @ 144cf8 │ │ │ │ + ldr r0, [pc, #-2876] @ 144eb4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2216] @ 0x8a8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2216] @ 0x8a8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2220] @ 0x8ac │ │ │ │ - beq 153460 │ │ │ │ - ldr r0, [pc, #-3012] @ 144cfc │ │ │ │ + beq 15361c │ │ │ │ + ldr r0, [pc, #-3012] @ 144eb8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2220] @ 0x8ac │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3028] @ 144d00 │ │ │ │ + ldr r0, [pc, #-3028] @ 144ebc │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2220] @ 0x8ac │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2220] @ 0x8ac │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2224] @ 0x8b0 │ │ │ │ - beq 153468 │ │ │ │ - ldr r0, [pc, #-3164] @ 144d04 │ │ │ │ + beq 153624 │ │ │ │ + ldr r0, [pc, #-3164] @ 144ec0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2224] @ 0x8b0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3180] @ 144d08 │ │ │ │ + ldr r0, [pc, #-3180] @ 144ec4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2224] @ 0x8b0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2224] @ 0x8b0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2228] @ 0x8b4 │ │ │ │ - beq 153470 │ │ │ │ - ldr r0, [pc, #-3316] @ 144d0c │ │ │ │ + beq 15362c │ │ │ │ + ldr r0, [pc, #-3316] @ 144ec8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2228] @ 0x8b4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3336] @ 144d0c │ │ │ │ + ldr r0, [pc, #-3336] @ 144ec8 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2228] @ 0x8b4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2228] @ 0x8b4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2232] @ 0x8b8 │ │ │ │ - beq 153478 │ │ │ │ - ldr r0, [pc, #-3472] @ 144d10 │ │ │ │ + beq 153634 │ │ │ │ + ldr r0, [pc, #-3472] @ 144ecc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2232] @ 0x8b8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3492] @ 144d10 │ │ │ │ + ldr r0, [pc, #-3492] @ 144ecc │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2232] @ 0x8b8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2232] @ 0x8b8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2236] @ 0x8bc │ │ │ │ - beq 153480 │ │ │ │ - ldr r0, [pc, #-3628] @ 144d14 │ │ │ │ + beq 15363c │ │ │ │ + ldr r0, [pc, #-3628] @ 144ed0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2236] @ 0x8bc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3648] @ 144d14 │ │ │ │ + ldr r0, [pc, #-3648] @ 144ed0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2236] @ 0x8bc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2236] @ 0x8bc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2240] @ 0x8c0 │ │ │ │ - beq 153488 │ │ │ │ - ldr r0, [pc, #-3784] @ 144d18 │ │ │ │ + beq 153644 │ │ │ │ + ldr r0, [pc, #-3784] @ 144ed4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2240] @ 0x8c0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3800] @ 144d1c │ │ │ │ + ldr r0, [pc, #-3800] @ 144ed8 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2240] @ 0x8c0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2240] @ 0x8c0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2244] @ 0x8c4 │ │ │ │ - beq 153490 │ │ │ │ + beq 15364c │ │ │ │ mov r0, #7936 @ 0x1f00 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2244] @ 0x8c4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3956] @ 144d20 │ │ │ │ + ldr r0, [pc, #-3956] @ 144edc │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2244] @ 0x8c4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2244] @ 0x8c4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2248] @ 0x8c8 │ │ │ │ - beq 153498 │ │ │ │ - ldr r0, [pc, #4072] @ 146d08 │ │ │ │ + beq 153654 │ │ │ │ + ldr r0, [pc, #4072] @ 146ec4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2248] @ 0x8c8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #4056] @ 146d0c │ │ │ │ + ldr r0, [pc, #4056] @ 146ec8 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2248] @ 0x8c8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2248] @ 0x8c8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2252] @ 0x8cc │ │ │ │ - beq 1534a0 │ │ │ │ - ldr r0, [pc, #3920] @ 146d10 │ │ │ │ + beq 15365c │ │ │ │ + ldr r0, [pc, #3920] @ 146ecc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2252] @ 0x8cc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3904] @ 146d14 │ │ │ │ + ldr r0, [pc, #3904] @ 146ed0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2252] @ 0x8cc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2252] @ 0x8cc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2256] @ 0x8d0 │ │ │ │ - beq 1534a8 │ │ │ │ - ldr r0, [pc, #3768] @ 146d18 │ │ │ │ + beq 153664 │ │ │ │ + ldr r0, [pc, #3768] @ 146ed4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2256] @ 0x8d0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3752] @ 146d1c │ │ │ │ + ldr r0, [pc, #3752] @ 146ed8 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2256] @ 0x8d0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2256] @ 0x8d0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2260] @ 0x8d4 │ │ │ │ - beq 1534b0 │ │ │ │ - ldr r0, [pc, #3616] @ 146d20 │ │ │ │ + beq 15366c │ │ │ │ + ldr r0, [pc, #3616] @ 146edc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2260] @ 0x8d4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3596] @ 146d20 │ │ │ │ + ldr r0, [pc, #3596] @ 146edc │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2260] @ 0x8d4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2260] @ 0x8d4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2264] @ 0x8d8 │ │ │ │ - beq 1534b8 │ │ │ │ - ldr r0, [pc, #3460] @ 146d24 │ │ │ │ + beq 153674 │ │ │ │ + ldr r0, [pc, #3460] @ 146ee0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2264] @ 0x8d8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3444] @ 146d28 │ │ │ │ + ldr r0, [pc, #3444] @ 146ee4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2264] @ 0x8d8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2264] @ 0x8d8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2268] @ 0x8dc │ │ │ │ - beq 1534c0 │ │ │ │ - ldr r0, [pc, #3308] @ 146d2c │ │ │ │ + beq 15367c │ │ │ │ + ldr r0, [pc, #3308] @ 146ee8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2268] @ 0x8dc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3292] @ 146d30 │ │ │ │ + ldr r0, [pc, #3292] @ 146eec │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2268] @ 0x8dc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2268] @ 0x8dc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2272] @ 0x8e0 │ │ │ │ - beq 1534c8 │ │ │ │ - ldr r0, [pc, #3156] @ 146d34 │ │ │ │ + beq 153684 │ │ │ │ + ldr r0, [pc, #3156] @ 146ef0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2272] @ 0x8e0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3140] @ 146d38 │ │ │ │ + ldr r0, [pc, #3140] @ 146ef4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2272] @ 0x8e0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2272] @ 0x8e0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2276] @ 0x8e4 │ │ │ │ - beq 1534d0 │ │ │ │ - ldr r0, [pc, #3004] @ 146d3c │ │ │ │ + beq 15368c │ │ │ │ + ldr r0, [pc, #3004] @ 146ef8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2276] @ 0x8e4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2988] @ 146d40 │ │ │ │ + ldr r0, [pc, #2988] @ 146efc │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2276] @ 0x8e4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2276] @ 0x8e4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2280] @ 0x8e8 │ │ │ │ - beq 1534d8 │ │ │ │ - ldr r0, [pc, #2852] @ 146d44 │ │ │ │ + beq 153694 │ │ │ │ + ldr r0, [pc, #2852] @ 146f00 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2280] @ 0x8e8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2836] @ 146d48 │ │ │ │ + ldr r0, [pc, #2836] @ 146f04 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2280] @ 0x8e8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2280] @ 0x8e8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2284] @ 0x8ec │ │ │ │ - beq 1534e0 │ │ │ │ - ldr r0, [pc, #2700] @ 146d4c │ │ │ │ + beq 15369c │ │ │ │ + ldr r0, [pc, #2700] @ 146f08 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2284] @ 0x8ec │ │ │ │ bl 7303c │ │ │ │ mov r0, #8384 @ 0x20c0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2284] @ 0x8ec │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2284] @ 0x8ec │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2288] @ 0x8f0 │ │ │ │ - beq 1534e8 │ │ │ │ - ldr r0, [pc, #2544] @ 146d50 │ │ │ │ + beq 1536a4 │ │ │ │ + ldr r0, [pc, #2544] @ 146f0c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2288] @ 0x8f0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2528] @ 146d54 │ │ │ │ + ldr r0, [pc, #2528] @ 146f10 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2288] @ 0x8f0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2288] @ 0x8f0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2292] @ 0x8f4 │ │ │ │ - beq 1534f0 │ │ │ │ - ldr r0, [pc, #2392] @ 146d58 │ │ │ │ + beq 1536ac │ │ │ │ + ldr r0, [pc, #2392] @ 146f14 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2292] @ 0x8f4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2372] @ 146d58 │ │ │ │ + ldr r0, [pc, #2372] @ 146f14 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2292] @ 0x8f4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2292] @ 0x8f4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2296] @ 0x8f8 │ │ │ │ - beq 1534f8 │ │ │ │ - ldr r0, [pc, #2236] @ 146d5c │ │ │ │ + beq 1536b4 │ │ │ │ + ldr r0, [pc, #2236] @ 146f18 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2296] @ 0x8f8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2220] @ 146d60 │ │ │ │ + ldr r0, [pc, #2220] @ 146f1c │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2296] @ 0x8f8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2296] @ 0x8f8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2300] @ 0x8fc │ │ │ │ - beq 153500 │ │ │ │ - ldr r0, [pc, #2084] @ 146d64 │ │ │ │ + beq 1536bc │ │ │ │ + ldr r0, [pc, #2084] @ 146f20 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2300] @ 0x8fc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2064] @ 146d64 │ │ │ │ + ldr r0, [pc, #2064] @ 146f20 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2300] @ 0x8fc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2300] @ 0x8fc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2304] @ 0x900 │ │ │ │ - beq 153508 │ │ │ │ - ldr r0, [pc, #1928] @ 146d68 │ │ │ │ + beq 1536c4 │ │ │ │ + ldr r0, [pc, #1928] @ 146f24 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2304] @ 0x900 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1908] @ 146d68 │ │ │ │ + ldr r0, [pc, #1908] @ 146f24 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2304] @ 0x900 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2304] @ 0x900 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2308] @ 0x904 │ │ │ │ - beq 153510 │ │ │ │ + beq 1536cc │ │ │ │ mov r0, #8704 @ 0x2200 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2308] @ 0x904 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1752] @ 146d6c │ │ │ │ + ldr r0, [pc, #1752] @ 146f28 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2308] @ 0x904 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2308] @ 0x904 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2312] @ 0x908 │ │ │ │ - beq 153518 │ │ │ │ - ldr r0, [pc, #1616] @ 146d70 │ │ │ │ + beq 1536d4 │ │ │ │ + ldr r0, [pc, #1616] @ 146f2c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2312] @ 0x908 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1600] @ 146d74 │ │ │ │ + ldr r0, [pc, #1600] @ 146f30 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2312] @ 0x908 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2312] @ 0x908 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2316] @ 0x90c │ │ │ │ - beq 153520 │ │ │ │ - ldr r0, [pc, #1464] @ 146d78 │ │ │ │ + beq 1536dc │ │ │ │ + ldr r0, [pc, #1464] @ 146f34 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2316] @ 0x90c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1448] @ 146d7c │ │ │ │ + ldr r0, [pc, #1448] @ 146f38 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2316] @ 0x90c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2316] @ 0x90c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2320] @ 0x910 │ │ │ │ - beq 153528 │ │ │ │ - ldr r0, [pc, #1312] @ 146d80 │ │ │ │ + beq 1536e4 │ │ │ │ + ldr r0, [pc, #1312] @ 146f3c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2320] @ 0x910 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1296] @ 146d84 │ │ │ │ + ldr r0, [pc, #1296] @ 146f40 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2320] @ 0x910 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2320] @ 0x910 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2324] @ 0x914 │ │ │ │ - beq 153530 │ │ │ │ - ldr r0, [pc, #1160] @ 146d88 │ │ │ │ + beq 1536ec │ │ │ │ + ldr r0, [pc, #1160] @ 146f44 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2324] @ 0x914 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1144] @ 146d8c │ │ │ │ + ldr r0, [pc, #1144] @ 146f48 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2324] @ 0x914 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2324] @ 0x914 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2328] @ 0x918 │ │ │ │ - beq 153538 │ │ │ │ - ldr r0, [pc, #1008] @ 146d90 │ │ │ │ + beq 1536f4 │ │ │ │ + ldr r0, [pc, #1008] @ 146f4c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2328] @ 0x918 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #992] @ 146d94 │ │ │ │ + ldr r0, [pc, #992] @ 146f50 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2328] @ 0x918 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2328] @ 0x918 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2332] @ 0x91c │ │ │ │ - beq 153540 │ │ │ │ - ldr r0, [pc, #856] @ 146d98 │ │ │ │ + beq 1536fc │ │ │ │ + ldr r0, [pc, #856] @ 146f54 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2332] @ 0x91c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #840] @ 146d9c │ │ │ │ + ldr r0, [pc, #840] @ 146f58 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2332] @ 0x91c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2332] @ 0x91c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2336] @ 0x920 │ │ │ │ - beq 153548 │ │ │ │ - ldr r0, [pc, #704] @ 146da0 │ │ │ │ + beq 153704 │ │ │ │ + ldr r0, [pc, #704] @ 146f5c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2336] @ 0x920 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #688] @ 146da4 │ │ │ │ + ldr r0, [pc, #688] @ 146f60 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2336] @ 0x920 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2336] @ 0x920 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2340] @ 0x924 │ │ │ │ - beq 153550 │ │ │ │ - ldr r0, [pc, #552] @ 146da8 │ │ │ │ + beq 15370c │ │ │ │ + ldr r0, [pc, #552] @ 146f64 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2340] @ 0x924 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #532] @ 146da8 │ │ │ │ + ldr r0, [pc, #532] @ 146f64 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2340] @ 0x924 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2340] @ 0x924 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2344] @ 0x928 │ │ │ │ - beq 153558 │ │ │ │ - ldr r0, [pc, #396] @ 146dac │ │ │ │ + beq 153714 │ │ │ │ + ldr r0, [pc, #396] @ 146f68 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2344] @ 0x928 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #380] @ 146db0 │ │ │ │ + ldr r0, [pc, #380] @ 146f6c │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2344] @ 0x928 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2344] @ 0x928 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2348] @ 0x92c │ │ │ │ - beq 153560 │ │ │ │ - ldr r0, [pc, #244] @ 146db4 │ │ │ │ + beq 15371c │ │ │ │ + ldr r0, [pc, #244] @ 146f70 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2348] @ 0x92c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #224] @ 146db4 │ │ │ │ + ldr r0, [pc, #224] @ 146f70 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2348] @ 0x92c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ - b 146e44 │ │ │ │ + ble 1542c0 │ │ │ │ + b 147000 │ │ │ │ andeq r1, r0, ip, lsl #30 │ │ │ │ andeq r1, r0, lr, lsl #30 │ │ │ │ andeq r1, r0, sl, lsl pc │ │ │ │ andeq r1, r0, lr, lsr #30 │ │ │ │ andeq r1, r0, r2, lsr pc │ │ │ │ andeq r1, r0, r8, ror pc │ │ │ │ andeq r1, r0, ip, lsl #31 │ │ │ │ @@ -255055,2048 +255166,2048 @@ │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2348] @ 0x92c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2352] @ 0x930 │ │ │ │ - beq 153568 │ │ │ │ - ldr r0, [pc, #-232] @ 146db8 │ │ │ │ + beq 153724 │ │ │ │ + ldr r0, [pc, #-232] @ 146f74 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2352] @ 0x930 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-248] @ 146dbc │ │ │ │ + ldr r0, [pc, #-248] @ 146f78 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2352] @ 0x930 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2352] @ 0x930 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2356] @ 0x934 │ │ │ │ - beq 153570 │ │ │ │ - ldr r0, [pc, #-384] @ 146dc0 │ │ │ │ + beq 15372c │ │ │ │ + ldr r0, [pc, #-384] @ 146f7c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2356] @ 0x934 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-404] @ 146dc0 │ │ │ │ + ldr r0, [pc, #-404] @ 146f7c │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2356] @ 0x934 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2356] @ 0x934 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2360] @ 0x938 │ │ │ │ - beq 153578 │ │ │ │ - ldr r0, [pc, #-540] @ 146dc4 │ │ │ │ + beq 153734 │ │ │ │ + ldr r0, [pc, #-540] @ 146f80 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2360] @ 0x938 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-556] @ 146dc8 │ │ │ │ + ldr r0, [pc, #-556] @ 146f84 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2360] @ 0x938 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2360] @ 0x938 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2364] @ 0x93c │ │ │ │ - beq 153580 │ │ │ │ - ldr r0, [pc, #-692] @ 146dcc │ │ │ │ + beq 15373c │ │ │ │ + ldr r0, [pc, #-692] @ 146f88 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2364] @ 0x93c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-712] @ 146dcc │ │ │ │ + ldr r0, [pc, #-712] @ 146f88 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2364] @ 0x93c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2364] @ 0x93c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2368] @ 0x940 │ │ │ │ - beq 153588 │ │ │ │ + beq 153744 │ │ │ │ mov r0, #12864 @ 0x3240 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2368] @ 0x940 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-868] @ 146dd0 │ │ │ │ + ldr r0, [pc, #-868] @ 146f8c │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2368] @ 0x940 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2368] @ 0x940 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2372] @ 0x944 │ │ │ │ - beq 153590 │ │ │ │ - ldr r0, [pc, #-1004] @ 146dd4 │ │ │ │ + beq 15374c │ │ │ │ + ldr r0, [pc, #-1004] @ 146f90 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2372] @ 0x944 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1020] @ 146dd8 │ │ │ │ + ldr r0, [pc, #-1020] @ 146f94 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2372] @ 0x944 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2372] @ 0x944 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2376] @ 0x948 │ │ │ │ - beq 153598 │ │ │ │ - ldr r0, [pc, #-1156] @ 146ddc │ │ │ │ + beq 153754 │ │ │ │ + ldr r0, [pc, #-1156] @ 146f98 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2376] @ 0x948 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1176] @ 146ddc │ │ │ │ + ldr r0, [pc, #-1176] @ 146f98 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2376] @ 0x948 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2376] @ 0x948 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2380] @ 0x94c │ │ │ │ - beq 1535a0 │ │ │ │ - ldr r0, [pc, #-1312] @ 146de0 │ │ │ │ + beq 15375c │ │ │ │ + ldr r0, [pc, #-1312] @ 146f9c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2380] @ 0x94c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1328] @ 146de4 │ │ │ │ + ldr r0, [pc, #-1328] @ 146fa0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2380] @ 0x94c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2380] @ 0x94c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2384] @ 0x950 │ │ │ │ - beq 1535a8 │ │ │ │ - ldr r0, [pc, #-1464] @ 146de8 │ │ │ │ + beq 153764 │ │ │ │ + ldr r0, [pc, #-1464] @ 146fa4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2384] @ 0x950 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1480] @ 146dec │ │ │ │ + ldr r0, [pc, #-1480] @ 146fa8 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2384] @ 0x950 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2384] @ 0x950 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2388] @ 0x954 │ │ │ │ - beq 1535b0 │ │ │ │ - ldr r0, [pc, #-1616] @ 146df0 │ │ │ │ + beq 15376c │ │ │ │ + ldr r0, [pc, #-1616] @ 146fac │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2388] @ 0x954 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1636] @ 146df0 │ │ │ │ + ldr r0, [pc, #-1636] @ 146fac │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2388] @ 0x954 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2388] @ 0x954 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2392] @ 0x958 │ │ │ │ - beq 1535b8 │ │ │ │ - ldr r0, [pc, #-1772] @ 146df4 │ │ │ │ + beq 153774 │ │ │ │ + ldr r0, [pc, #-1772] @ 146fb0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2392] @ 0x958 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1792] @ 146df4 │ │ │ │ + ldr r0, [pc, #-1792] @ 146fb0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2392] @ 0x958 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2392] @ 0x958 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2396] @ 0x95c │ │ │ │ - beq 1535c0 │ │ │ │ - ldr r0, [pc, #-1928] @ 146df8 │ │ │ │ + beq 15377c │ │ │ │ + ldr r0, [pc, #-1928] @ 146fb4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2396] @ 0x95c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1944] @ 146dfc │ │ │ │ + ldr r0, [pc, #-1944] @ 146fb8 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2396] @ 0x95c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2396] @ 0x95c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2400] @ 0x960 │ │ │ │ - beq 1535c8 │ │ │ │ + beq 153784 │ │ │ │ mov r0, #13504 @ 0x34c0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2400] @ 0x960 │ │ │ │ bl 7303c │ │ │ │ mov r0, #13504 @ 0x34c0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2400] @ 0x960 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2400] @ 0x960 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2404] @ 0x964 │ │ │ │ - beq 1535d0 │ │ │ │ - ldr r0, [pc, #-2240] @ 146e00 │ │ │ │ + beq 15378c │ │ │ │ + ldr r0, [pc, #-2240] @ 146fbc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2404] @ 0x964 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2260] @ 146e00 │ │ │ │ + ldr r0, [pc, #-2260] @ 146fbc │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2404] @ 0x964 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2404] @ 0x964 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2408] @ 0x968 │ │ │ │ - beq 1535d8 │ │ │ │ - ldr r0, [pc, #-2396] @ 146e04 │ │ │ │ + beq 153794 │ │ │ │ + ldr r0, [pc, #-2396] @ 146fc0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2408] @ 0x968 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2412] @ 146e08 │ │ │ │ + ldr r0, [pc, #-2412] @ 146fc4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2408] @ 0x968 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2408] @ 0x968 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2412] @ 0x96c │ │ │ │ - beq 1535e0 │ │ │ │ - ldr r0, [pc, #-2548] @ 146e0c │ │ │ │ + beq 15379c │ │ │ │ + ldr r0, [pc, #-2548] @ 146fc8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2412] @ 0x96c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2564] @ 146e10 │ │ │ │ + ldr r0, [pc, #-2564] @ 146fcc │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2412] @ 0x96c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2412] @ 0x96c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2416] @ 0x970 │ │ │ │ - beq 1535e8 │ │ │ │ - ldr r0, [pc, #-2700] @ 146e14 │ │ │ │ + beq 1537a4 │ │ │ │ + ldr r0, [pc, #-2700] @ 146fd0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2416] @ 0x970 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2720] @ 146e14 │ │ │ │ + ldr r0, [pc, #-2720] @ 146fd0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2416] @ 0x970 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2416] @ 0x970 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2420] @ 0x974 │ │ │ │ - beq 1535f0 │ │ │ │ - ldr r0, [pc, #-2856] @ 146e18 │ │ │ │ + beq 1537ac │ │ │ │ + ldr r0, [pc, #-2856] @ 146fd4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2420] @ 0x974 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2872] @ 146e1c │ │ │ │ + ldr r0, [pc, #-2872] @ 146fd8 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2420] @ 0x974 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2420] @ 0x974 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2424] @ 0x978 │ │ │ │ - beq 1535f8 │ │ │ │ + beq 1537b4 │ │ │ │ mov r0, #13824 @ 0x3600 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2424] @ 0x978 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3028] @ 146e20 │ │ │ │ + ldr r0, [pc, #-3028] @ 146fdc │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2424] @ 0x978 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2424] @ 0x978 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2428] @ 0x97c │ │ │ │ - beq 153600 │ │ │ │ - ldr r0, [pc, #-3164] @ 146e24 │ │ │ │ + beq 1537bc │ │ │ │ + ldr r0, [pc, #-3164] @ 146fe0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2428] @ 0x97c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3184] @ 146e24 │ │ │ │ + ldr r0, [pc, #-3184] @ 146fe0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2428] @ 0x97c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2428] @ 0x97c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2432] @ 0x980 │ │ │ │ - beq 153608 │ │ │ │ - ldr r0, [pc, #-3320] @ 146e28 │ │ │ │ + beq 1537c4 │ │ │ │ + ldr r0, [pc, #-3320] @ 146fe4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2432] @ 0x980 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3336] @ 146e2c │ │ │ │ + ldr r0, [pc, #-3336] @ 146fe8 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2432] @ 0x980 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2432] @ 0x980 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2436] @ 0x984 │ │ │ │ - beq 153610 │ │ │ │ - ldr r0, [pc, #-3472] @ 146e30 │ │ │ │ + beq 1537cc │ │ │ │ + ldr r0, [pc, #-3472] @ 146fec │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2436] @ 0x984 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3492] @ 146e30 │ │ │ │ + ldr r0, [pc, #-3492] @ 146fec │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2436] @ 0x984 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2436] @ 0x984 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2440] @ 0x988 │ │ │ │ - beq 153618 │ │ │ │ - ldr r0, [pc, #-3628] @ 146e34 │ │ │ │ + beq 1537d4 │ │ │ │ + ldr r0, [pc, #-3628] @ 146ff0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2440] @ 0x988 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3648] @ 146e34 │ │ │ │ + ldr r0, [pc, #-3648] @ 146ff0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2440] @ 0x988 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2440] @ 0x988 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2444] @ 0x98c │ │ │ │ - beq 153620 │ │ │ │ - ldr r0, [pc, #-3784] @ 146e38 │ │ │ │ + beq 1537dc │ │ │ │ + ldr r0, [pc, #-3784] @ 146ff4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2444] @ 0x98c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3800] @ 146e3c │ │ │ │ + ldr r0, [pc, #-3800] @ 146ff8 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2444] @ 0x98c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2444] @ 0x98c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2448] @ 0x990 │ │ │ │ - beq 153628 │ │ │ │ + beq 1537e4 │ │ │ │ mov r0, #14080 @ 0x3700 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2448] @ 0x990 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3956] @ 146e40 │ │ │ │ + ldr r0, [pc, #-3956] @ 146ffc │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2448] @ 0x990 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2448] @ 0x990 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2452] @ 0x994 │ │ │ │ - beq 153630 │ │ │ │ - ldr r0, [pc, #4072] @ 148e28 │ │ │ │ + beq 1537ec │ │ │ │ + ldr r0, [pc, #4072] @ 148fe4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2452] @ 0x994 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #4056] @ 148e2c │ │ │ │ + ldr r0, [pc, #4056] @ 148fe8 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2452] @ 0x994 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2452] @ 0x994 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2456] @ 0x998 │ │ │ │ - beq 153638 │ │ │ │ - ldr r0, [pc, #3920] @ 148e30 │ │ │ │ + beq 1537f4 │ │ │ │ + ldr r0, [pc, #3920] @ 148fec │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2456] @ 0x998 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3904] @ 148e34 │ │ │ │ + ldr r0, [pc, #3904] @ 148ff0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2456] @ 0x998 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2456] @ 0x998 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2460] @ 0x99c │ │ │ │ - beq 153640 │ │ │ │ - ldr r0, [pc, #3768] @ 148e38 │ │ │ │ + beq 1537fc │ │ │ │ + ldr r0, [pc, #3768] @ 148ff4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2460] @ 0x99c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3752] @ 148e3c │ │ │ │ + ldr r0, [pc, #3752] @ 148ff8 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2460] @ 0x99c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2460] @ 0x99c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2464] @ 0x9a0 │ │ │ │ - beq 153648 │ │ │ │ - ldr r0, [pc, #3616] @ 148e40 │ │ │ │ + beq 153804 │ │ │ │ + ldr r0, [pc, #3616] @ 148ffc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2464] @ 0x9a0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3596] @ 148e40 │ │ │ │ + ldr r0, [pc, #3596] @ 148ffc │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2464] @ 0x9a0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2464] @ 0x9a0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2468] @ 0x9a4 │ │ │ │ - beq 153650 │ │ │ │ - ldr r0, [pc, #3460] @ 148e44 │ │ │ │ + beq 15380c │ │ │ │ + ldr r0, [pc, #3460] @ 149000 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2468] @ 0x9a4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3444] @ 148e48 │ │ │ │ + ldr r0, [pc, #3444] @ 149004 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2468] @ 0x9a4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2468] @ 0x9a4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2472] @ 0x9a8 │ │ │ │ - beq 153658 │ │ │ │ - ldr r0, [pc, #3308] @ 148e4c │ │ │ │ + beq 153814 │ │ │ │ + ldr r0, [pc, #3308] @ 149008 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2472] @ 0x9a8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3288] @ 148e4c │ │ │ │ + ldr r0, [pc, #3288] @ 149008 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2472] @ 0x9a8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2472] @ 0x9a8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2476] @ 0x9ac │ │ │ │ - beq 153660 │ │ │ │ - ldr r0, [pc, #3152] @ 148e50 │ │ │ │ + beq 15381c │ │ │ │ + ldr r0, [pc, #3152] @ 14900c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2476] @ 0x9ac │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3136] @ 148e54 │ │ │ │ + ldr r0, [pc, #3136] @ 149010 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2476] @ 0x9ac │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2476] @ 0x9ac │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2480] @ 0x9b0 │ │ │ │ - beq 153668 │ │ │ │ - ldr r0, [pc, #3000] @ 148e58 │ │ │ │ + beq 153824 │ │ │ │ + ldr r0, [pc, #3000] @ 149014 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2480] @ 0x9b0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2984] @ 148e5c │ │ │ │ + ldr r0, [pc, #2984] @ 149018 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2480] @ 0x9b0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2480] @ 0x9b0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2484] @ 0x9b4 │ │ │ │ - beq 153670 │ │ │ │ - ldr r0, [pc, #2848] @ 148e60 │ │ │ │ + beq 15382c │ │ │ │ + ldr r0, [pc, #2848] @ 14901c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2484] @ 0x9b4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2832] @ 148e64 │ │ │ │ + ldr r0, [pc, #2832] @ 149020 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2484] @ 0x9b4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2484] @ 0x9b4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2488] @ 0x9b8 │ │ │ │ - beq 153678 │ │ │ │ - ldr r0, [pc, #2696] @ 148e68 │ │ │ │ + beq 153834 │ │ │ │ + ldr r0, [pc, #2696] @ 149024 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2488] @ 0x9b8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2680] @ 148e6c │ │ │ │ + ldr r0, [pc, #2680] @ 149028 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2488] @ 0x9b8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2488] @ 0x9b8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2492] @ 0x9bc │ │ │ │ - beq 153680 │ │ │ │ - ldr r0, [pc, #2544] @ 148e70 │ │ │ │ + beq 15383c │ │ │ │ + ldr r0, [pc, #2544] @ 14902c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2492] @ 0x9bc │ │ │ │ bl 7303c │ │ │ │ mov r0, #14784 @ 0x39c0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2492] @ 0x9bc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2492] @ 0x9bc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2496] @ 0x9c0 │ │ │ │ - beq 153688 │ │ │ │ - ldr r0, [pc, #2388] @ 148e74 │ │ │ │ + beq 153844 │ │ │ │ + ldr r0, [pc, #2388] @ 149030 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2496] @ 0x9c0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2372] @ 148e78 │ │ │ │ + ldr r0, [pc, #2372] @ 149034 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2496] @ 0x9c0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2496] @ 0x9c0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2500] @ 0x9c4 │ │ │ │ - beq 153690 │ │ │ │ - ldr r0, [pc, #2236] @ 148e7c │ │ │ │ + beq 15384c │ │ │ │ + ldr r0, [pc, #2236] @ 149038 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2500] @ 0x9c4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2216] @ 148e7c │ │ │ │ + ldr r0, [pc, #2216] @ 149038 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2500] @ 0x9c4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2500] @ 0x9c4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2504] @ 0x9c8 │ │ │ │ - beq 153698 │ │ │ │ - ldr r0, [pc, #2080] @ 148e80 │ │ │ │ + beq 153854 │ │ │ │ + ldr r0, [pc, #2080] @ 14903c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2504] @ 0x9c8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2060] @ 148e80 │ │ │ │ + ldr r0, [pc, #2060] @ 14903c │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2504] @ 0x9c8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2504] @ 0x9c8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2508] @ 0x9cc │ │ │ │ - beq 1536a0 │ │ │ │ - ldr r0, [pc, #1924] @ 148e84 │ │ │ │ + beq 15385c │ │ │ │ + ldr r0, [pc, #1924] @ 149040 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2508] @ 0x9cc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1908] @ 148e88 │ │ │ │ + ldr r0, [pc, #1908] @ 149044 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2508] @ 0x9cc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2508] @ 0x9cc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2512] @ 0x9d0 │ │ │ │ - beq 1536a8 │ │ │ │ + beq 153864 │ │ │ │ mov r0, #15232 @ 0x3b80 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2512] @ 0x9d0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1752] @ 148e8c │ │ │ │ + ldr r0, [pc, #1752] @ 149048 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2512] @ 0x9d0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2512] @ 0x9d0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2516] @ 0x9d4 │ │ │ │ - beq 1536b0 │ │ │ │ - ldr r0, [pc, #1616] @ 148e90 │ │ │ │ + beq 15386c │ │ │ │ + ldr r0, [pc, #1616] @ 14904c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2516] @ 0x9d4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1600] @ 148e94 │ │ │ │ + ldr r0, [pc, #1600] @ 149050 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2516] @ 0x9d4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2516] @ 0x9d4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2520] @ 0x9d8 │ │ │ │ - beq 1536b8 │ │ │ │ - ldr r0, [pc, #1464] @ 148e98 │ │ │ │ + beq 153874 │ │ │ │ + ldr r0, [pc, #1464] @ 149054 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2520] @ 0x9d8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1448] @ 148e9c │ │ │ │ + ldr r0, [pc, #1448] @ 149058 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2520] @ 0x9d8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2520] @ 0x9d8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2524] @ 0x9dc │ │ │ │ - beq 1536c0 │ │ │ │ - ldr r0, [pc, #1312] @ 148ea0 │ │ │ │ + beq 15387c │ │ │ │ + ldr r0, [pc, #1312] @ 14905c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2524] @ 0x9dc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1296] @ 148ea4 │ │ │ │ + ldr r0, [pc, #1296] @ 149060 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2524] @ 0x9dc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2524] @ 0x9dc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2528] @ 0x9e0 │ │ │ │ - beq 1536c8 │ │ │ │ - ldr r0, [pc, #1160] @ 148ea8 │ │ │ │ + beq 153884 │ │ │ │ + ldr r0, [pc, #1160] @ 149064 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2528] @ 0x9e0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1144] @ 148eac │ │ │ │ + ldr r0, [pc, #1144] @ 149068 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2528] @ 0x9e0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2528] @ 0x9e0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2532] @ 0x9e4 │ │ │ │ - beq 1536d0 │ │ │ │ - ldr r0, [pc, #1008] @ 148eb0 │ │ │ │ + beq 15388c │ │ │ │ + ldr r0, [pc, #1008] @ 14906c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2532] @ 0x9e4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #992] @ 148eb4 │ │ │ │ + ldr r0, [pc, #992] @ 149070 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2532] @ 0x9e4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2532] @ 0x9e4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2536] @ 0x9e8 │ │ │ │ - beq 1536d8 │ │ │ │ - ldr r0, [pc, #856] @ 148eb8 │ │ │ │ + beq 153894 │ │ │ │ + ldr r0, [pc, #856] @ 149074 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2536] @ 0x9e8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #840] @ 148ebc │ │ │ │ + ldr r0, [pc, #840] @ 149078 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2536] @ 0x9e8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2536] @ 0x9e8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2540] @ 0x9ec │ │ │ │ - beq 1536e0 │ │ │ │ - ldr r0, [pc, #704] @ 148ec0 │ │ │ │ + beq 15389c │ │ │ │ + ldr r0, [pc, #704] @ 14907c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2540] @ 0x9ec │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #688] @ 148ec4 │ │ │ │ + ldr r0, [pc, #688] @ 149080 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2540] @ 0x9ec │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2540] @ 0x9ec │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2544] @ 0x9f0 │ │ │ │ - beq 1536e8 │ │ │ │ - ldr r0, [pc, #552] @ 148ec8 │ │ │ │ + beq 1538a4 │ │ │ │ + ldr r0, [pc, #552] @ 149084 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2544] @ 0x9f0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #532] @ 148ec8 │ │ │ │ + ldr r0, [pc, #532] @ 149084 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2544] @ 0x9f0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2544] @ 0x9f0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2548] @ 0x9f4 │ │ │ │ - beq 1536f0 │ │ │ │ - ldr r0, [pc, #396] @ 148ecc │ │ │ │ + beq 1538ac │ │ │ │ + ldr r0, [pc, #396] @ 149088 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2548] @ 0x9f4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #376] @ 148ecc │ │ │ │ + ldr r0, [pc, #376] @ 149088 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2548] @ 0x9f4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2548] @ 0x9f4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2552] @ 0x9f8 │ │ │ │ - beq 1536f8 │ │ │ │ - ldr r0, [pc, #240] @ 148ed0 │ │ │ │ + beq 1538b4 │ │ │ │ + ldr r0, [pc, #240] @ 14908c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2552] @ 0x9f8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #224] @ 148ed4 │ │ │ │ + ldr r0, [pc, #224] @ 149090 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2552] @ 0x9f8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ - b 148f78 │ │ │ │ + ble 1542c0 │ │ │ │ + b 149134 │ │ │ │ andeq r3, r0, r4, asr #14 │ │ │ │ andeq r3, r0, sl, asr #14 │ │ │ │ andeq r3, r0, r0, asr r7 │ │ │ │ andeq r3, r0, r2, asr r7 │ │ │ │ andeq r3, r0, r6, asr r7 │ │ │ │ andeq r3, r0, sl, asr r7 │ │ │ │ andeq r3, r0, ip, asr #15 │ │ │ │ @@ -257180,2062 +257291,2062 @@ │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2552] @ 0x9f8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2556] @ 0x9fc │ │ │ │ - beq 153700 │ │ │ │ - ldr r0, [pc, #-252] @ 148ed8 │ │ │ │ + beq 1538bc │ │ │ │ + ldr r0, [pc, #-252] @ 149094 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2556] @ 0x9fc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-268] @ 148edc │ │ │ │ + ldr r0, [pc, #-268] @ 149098 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2556] @ 0x9fc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2556] @ 0x9fc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2560] @ 0xa00 │ │ │ │ - beq 153708 │ │ │ │ - ldr r0, [pc, #-404] @ 148ee0 │ │ │ │ + beq 1538c4 │ │ │ │ + ldr r0, [pc, #-404] @ 14909c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2560] @ 0xa00 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-420] @ 148ee4 │ │ │ │ + ldr r0, [pc, #-420] @ 1490a0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2560] @ 0xa00 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2560] @ 0xa00 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2564] @ 0xa04 │ │ │ │ - beq 153710 │ │ │ │ - ldr r0, [pc, #-556] @ 148ee8 │ │ │ │ + beq 1538cc │ │ │ │ + ldr r0, [pc, #-556] @ 1490a4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2564] @ 0xa04 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-576] @ 148ee8 │ │ │ │ + ldr r0, [pc, #-576] @ 1490a4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2564] @ 0xa04 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2564] @ 0xa04 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2568] @ 0xa08 │ │ │ │ - beq 153718 │ │ │ │ - ldr r0, [pc, #-712] @ 148eec │ │ │ │ + beq 1538d4 │ │ │ │ + ldr r0, [pc, #-712] @ 1490a8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2568] @ 0xa08 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-732] @ 148eec │ │ │ │ + ldr r0, [pc, #-732] @ 1490a8 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2568] @ 0xa08 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2568] @ 0xa08 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2572] @ 0xa0c │ │ │ │ - beq 153720 │ │ │ │ - ldr r0, [pc, #-868] @ 148ef0 │ │ │ │ + beq 1538dc │ │ │ │ + ldr r0, [pc, #-868] @ 1490ac │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2572] @ 0xa0c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-888] @ 148ef0 │ │ │ │ + ldr r0, [pc, #-888] @ 1490ac │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2572] @ 0xa0c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2572] @ 0xa0c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2576] @ 0xa10 │ │ │ │ - beq 153728 │ │ │ │ - ldr r0, [pc, #-1024] @ 148ef4 │ │ │ │ + beq 1538e4 │ │ │ │ + ldr r0, [pc, #-1024] @ 1490b0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2576] @ 0xa10 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1040] @ 148ef8 │ │ │ │ + ldr r0, [pc, #-1040] @ 1490b4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2576] @ 0xa10 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2576] @ 0xa10 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2580] @ 0xa14 │ │ │ │ - beq 153730 │ │ │ │ - ldr r0, [pc, #-1176] @ 148efc │ │ │ │ + beq 1538ec │ │ │ │ + ldr r0, [pc, #-1176] @ 1490b8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2580] @ 0xa14 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1192] @ 148f00 │ │ │ │ + ldr r0, [pc, #-1192] @ 1490bc │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2580] @ 0xa14 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2580] @ 0xa14 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2584] @ 0xa18 │ │ │ │ - beq 153738 │ │ │ │ - ldr r0, [pc, #-1328] @ 148f04 │ │ │ │ + beq 1538f4 │ │ │ │ + ldr r0, [pc, #-1328] @ 1490c0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2584] @ 0xa18 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1344] @ 148f08 │ │ │ │ + ldr r0, [pc, #-1344] @ 1490c4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2584] @ 0xa18 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2584] @ 0xa18 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2588] @ 0xa1c │ │ │ │ - beq 153740 │ │ │ │ - ldr r0, [pc, #-1480] @ 148f0c │ │ │ │ + beq 1538fc │ │ │ │ + ldr r0, [pc, #-1480] @ 1490c8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2588] @ 0xa1c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1500] @ 148f0c │ │ │ │ + ldr r0, [pc, #-1500] @ 1490c8 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2588] @ 0xa1c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2588] @ 0xa1c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2592] @ 0xa20 │ │ │ │ - beq 153748 │ │ │ │ - ldr r0, [pc, #-1636] @ 148f10 │ │ │ │ + beq 153904 │ │ │ │ + ldr r0, [pc, #-1636] @ 1490cc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2592] @ 0xa20 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1656] @ 148f10 │ │ │ │ + ldr r0, [pc, #-1656] @ 1490cc │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2592] @ 0xa20 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2592] @ 0xa20 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2596] @ 0xa24 │ │ │ │ - beq 153750 │ │ │ │ - ldr r0, [pc, #-1792] @ 148f14 │ │ │ │ + beq 15390c │ │ │ │ + ldr r0, [pc, #-1792] @ 1490d0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2596] @ 0xa24 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1812] @ 148f14 │ │ │ │ + ldr r0, [pc, #-1812] @ 1490d0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2596] @ 0xa24 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2596] @ 0xa24 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2600] @ 0xa28 │ │ │ │ - beq 153758 │ │ │ │ - ldr r0, [pc, #-1948] @ 148f18 │ │ │ │ + beq 153914 │ │ │ │ + ldr r0, [pc, #-1948] @ 1490d4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2600] @ 0xa28 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1964] @ 148f1c │ │ │ │ + ldr r0, [pc, #-1964] @ 1490d8 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2600] @ 0xa28 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2600] @ 0xa28 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2604] @ 0xa2c │ │ │ │ - beq 153760 │ │ │ │ - ldr r0, [pc, #-2100] @ 148f20 │ │ │ │ + beq 15391c │ │ │ │ + ldr r0, [pc, #-2100] @ 1490dc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2604] @ 0xa2c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2120] @ 148f20 │ │ │ │ + ldr r0, [pc, #-2120] @ 1490dc │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2604] @ 0xa2c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2604] @ 0xa2c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2608] @ 0xa30 │ │ │ │ - beq 153768 │ │ │ │ - ldr r0, [pc, #-2256] @ 148f24 │ │ │ │ + beq 153924 │ │ │ │ + ldr r0, [pc, #-2256] @ 1490e0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2608] @ 0xa30 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2276] @ 148f24 │ │ │ │ + ldr r0, [pc, #-2276] @ 1490e0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2608] @ 0xa30 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #16] │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2608] @ 0xa30 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2616] @ 0xa38 │ │ │ │ - beq 153770 │ │ │ │ - ldr r0, [pc, #-2412] @ 148f28 │ │ │ │ + beq 15392c │ │ │ │ + ldr r0, [pc, #-2412] @ 1490e4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2616] @ 0xa38 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2432] @ 148f28 │ │ │ │ + ldr r0, [pc, #-2432] @ 1490e4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2616] @ 0xa38 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2616] @ 0xa38 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2620] @ 0xa3c │ │ │ │ - beq 153778 │ │ │ │ - ldr r0, [pc, #-2528] @ 148f2c │ │ │ │ + beq 153934 │ │ │ │ + ldr r0, [pc, #-2528] @ 1490e8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2620] @ 0xa3c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2548] @ 148f2c │ │ │ │ + ldr r0, [pc, #-2548] @ 1490e8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2620] @ 0xa3c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2620] @ 0xa3c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2624] @ 0xa40 │ │ │ │ - beq 153780 │ │ │ │ - ldr r0, [pc, #-2644] @ 148f30 │ │ │ │ + beq 15393c │ │ │ │ + ldr r0, [pc, #-2644] @ 1490ec │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2624] @ 0xa40 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2660] @ 148f34 │ │ │ │ + ldr r0, [pc, #-2660] @ 1490f0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2624] @ 0xa40 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2624] @ 0xa40 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2628] @ 0xa44 │ │ │ │ - beq 153788 │ │ │ │ - ldr r0, [pc, #-2756] @ 148f38 │ │ │ │ + beq 153944 │ │ │ │ + ldr r0, [pc, #-2756] @ 1490f4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2628] @ 0xa44 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2776] @ 148f38 │ │ │ │ + ldr r0, [pc, #-2776] @ 1490f4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2628] @ 0xa44 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2628] @ 0xa44 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2632] @ 0xa48 │ │ │ │ - beq 153790 │ │ │ │ - ldr r0, [pc, #-2872] @ 148f3c │ │ │ │ + beq 15394c │ │ │ │ + ldr r0, [pc, #-2872] @ 1490f8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2632] @ 0xa48 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2892] @ 148f3c │ │ │ │ + ldr r0, [pc, #-2892] @ 1490f8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2632] @ 0xa48 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2632] @ 0xa48 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2636] @ 0xa4c │ │ │ │ - beq 153798 │ │ │ │ - ldr r0, [pc, #-2988] @ 148f40 │ │ │ │ + beq 153954 │ │ │ │ + ldr r0, [pc, #-2988] @ 1490fc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2636] @ 0xa4c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3008] @ 148f40 │ │ │ │ + ldr r0, [pc, #-3008] @ 1490fc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2636] @ 0xa4c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2636] @ 0xa4c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2640] @ 0xa50 │ │ │ │ - beq 1537a0 │ │ │ │ - ldr r0, [pc, #-3104] @ 148f44 │ │ │ │ + beq 15395c │ │ │ │ + ldr r0, [pc, #-3104] @ 149100 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2640] @ 0xa50 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3120] @ 148f48 │ │ │ │ + ldr r0, [pc, #-3120] @ 149104 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2640] @ 0xa50 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2640] @ 0xa50 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2644] @ 0xa54 │ │ │ │ - beq 1537a8 │ │ │ │ - ldr r0, [pc, #-3216] @ 148f4c │ │ │ │ + beq 153964 │ │ │ │ + ldr r0, [pc, #-3216] @ 149108 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2644] @ 0xa54 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3236] @ 148f4c │ │ │ │ + ldr r0, [pc, #-3236] @ 149108 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2644] @ 0xa54 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2644] @ 0xa54 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2648] @ 0xa58 │ │ │ │ - beq 1537b0 │ │ │ │ - ldr r0, [pc, #-3332] @ 148f50 │ │ │ │ + beq 15396c │ │ │ │ + ldr r0, [pc, #-3332] @ 14910c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2648] @ 0xa58 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3348] @ 148f54 │ │ │ │ + ldr r0, [pc, #-3348] @ 149110 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2648] @ 0xa58 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2648] @ 0xa58 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2652] @ 0xa5c │ │ │ │ - beq 1537b8 │ │ │ │ - ldr r0, [pc, #-3444] @ 148f58 │ │ │ │ + beq 153974 │ │ │ │ + ldr r0, [pc, #-3444] @ 149114 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2652] @ 0xa5c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3464] @ 148f58 │ │ │ │ + ldr r0, [pc, #-3464] @ 149114 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2652] @ 0xa5c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2652] @ 0xa5c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2656] @ 0xa60 │ │ │ │ - beq 1537c0 │ │ │ │ - ldr r0, [pc, #-3560] @ 148f5c │ │ │ │ + beq 15397c │ │ │ │ + ldr r0, [pc, #-3560] @ 149118 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2656] @ 0xa60 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3580] @ 148f5c │ │ │ │ + ldr r0, [pc, #-3580] @ 149118 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2656] @ 0xa60 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2656] @ 0xa60 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2660] @ 0xa64 │ │ │ │ - beq 1537c8 │ │ │ │ - ldr r0, [pc, #-3676] @ 148f60 │ │ │ │ + beq 153984 │ │ │ │ + ldr r0, [pc, #-3676] @ 14911c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2660] @ 0xa64 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3692] @ 148f64 │ │ │ │ + ldr r0, [pc, #-3692] @ 149120 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2660] @ 0xa64 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2660] @ 0xa64 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2664] @ 0xa68 │ │ │ │ - beq 1537d0 │ │ │ │ - ldr r0, [pc, #-3788] @ 148f68 │ │ │ │ + beq 15398c │ │ │ │ + ldr r0, [pc, #-3788] @ 149124 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2664] @ 0xa68 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3808] @ 148f68 │ │ │ │ + ldr r0, [pc, #-3808] @ 149124 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2664] @ 0xa68 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2664] @ 0xa68 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2668] @ 0xa6c │ │ │ │ - beq 1537d8 │ │ │ │ - ldr r0, [pc, #-3904] @ 148f6c │ │ │ │ + beq 153994 │ │ │ │ + ldr r0, [pc, #-3904] @ 149128 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2668] @ 0xa6c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3924] @ 148f6c │ │ │ │ + ldr r0, [pc, #-3924] @ 149128 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2668] @ 0xa6c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2668] @ 0xa6c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2672] @ 0xa70 │ │ │ │ - beq 1537e0 │ │ │ │ - ldr r0, [pc, #-4020] @ 148f70 │ │ │ │ + beq 15399c │ │ │ │ + ldr r0, [pc, #-4020] @ 14912c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2672] @ 0xa70 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-4036] @ 148f74 │ │ │ │ + ldr r0, [pc, #-4036] @ 149130 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2672] @ 0xa70 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2672] @ 0xa70 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2676] @ 0xa74 │ │ │ │ - beq 1537e8 │ │ │ │ - ldr r0, [pc, #4088] @ 14af94 │ │ │ │ + beq 1539a4 │ │ │ │ + ldr r0, [pc, #4088] @ 14b150 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2676] @ 0xa74 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #4068] @ 14af94 │ │ │ │ + ldr r0, [pc, #4068] @ 14b150 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2676] @ 0xa74 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2676] @ 0xa74 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2680] @ 0xa78 │ │ │ │ - beq 1537f0 │ │ │ │ - ldr r0, [pc, #3972] @ 14af98 │ │ │ │ + beq 1539ac │ │ │ │ + ldr r0, [pc, #3972] @ 14b154 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2680] @ 0xa78 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3956] @ 14af9c │ │ │ │ + ldr r0, [pc, #3956] @ 14b158 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2680] @ 0xa78 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2680] @ 0xa78 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2684] @ 0xa7c │ │ │ │ - beq 1537f8 │ │ │ │ + beq 1539b4 │ │ │ │ mov r0, #23808 @ 0x5d00 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2684] @ 0xa7c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3840] @ 14afa0 │ │ │ │ + ldr r0, [pc, #3840] @ 14b15c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2684] @ 0xa7c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2684] @ 0xa7c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2688] @ 0xa80 │ │ │ │ - beq 153800 │ │ │ │ - ldr r0, [pc, #3744] @ 14afa4 │ │ │ │ + beq 1539bc │ │ │ │ + ldr r0, [pc, #3744] @ 14b160 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2688] @ 0xa80 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3728] @ 14afa8 │ │ │ │ + ldr r0, [pc, #3728] @ 14b164 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2688] @ 0xa80 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2688] @ 0xa80 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2692] @ 0xa84 │ │ │ │ - beq 153808 │ │ │ │ + beq 1539c4 │ │ │ │ mov r0, #24064 @ 0x5e00 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2692] @ 0xa84 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3612] @ 14afac │ │ │ │ + ldr r0, [pc, #3612] @ 14b168 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2692] @ 0xa84 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2692] @ 0xa84 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2696] @ 0xa88 │ │ │ │ - beq 153810 │ │ │ │ - ldr r0, [pc, #3516] @ 14afb0 │ │ │ │ + beq 1539cc │ │ │ │ + ldr r0, [pc, #3516] @ 14b16c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2696] @ 0xa88 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3500] @ 14afb4 │ │ │ │ + ldr r0, [pc, #3500] @ 14b170 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2696] @ 0xa88 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2696] @ 0xa88 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2700] @ 0xa8c │ │ │ │ - beq 153818 │ │ │ │ + beq 1539d4 │ │ │ │ mov r0, #24576 @ 0x6000 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2700] @ 0xa8c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3384] @ 14afb8 │ │ │ │ + ldr r0, [pc, #3384] @ 14b174 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2700] @ 0xa8c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2700] @ 0xa8c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2704] @ 0xa90 │ │ │ │ - beq 153820 │ │ │ │ - ldr r0, [pc, #3288] @ 14afbc │ │ │ │ + beq 1539dc │ │ │ │ + ldr r0, [pc, #3288] @ 14b178 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2704] @ 0xa90 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3272] @ 14afc0 │ │ │ │ + ldr r0, [pc, #3272] @ 14b17c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2704] @ 0xa90 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2704] @ 0xa90 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2708] @ 0xa94 │ │ │ │ - beq 153828 │ │ │ │ - ldr r0, [pc, #3176] @ 14afc4 │ │ │ │ + beq 1539e4 │ │ │ │ + ldr r0, [pc, #3176] @ 14b180 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2708] @ 0xa94 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3160] @ 14afc8 │ │ │ │ + ldr r0, [pc, #3160] @ 14b184 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2708] @ 0xa94 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2708] @ 0xa94 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2712] @ 0xa98 │ │ │ │ - beq 153c4c │ │ │ │ - ldr r0, [pc, #3064] @ 14afcc │ │ │ │ + beq 153e08 │ │ │ │ + ldr r0, [pc, #3064] @ 14b188 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2712] @ 0xa98 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3048] @ 14afd0 │ │ │ │ + ldr r0, [pc, #3048] @ 14b18c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2712] @ 0xa98 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2712] @ 0xa98 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2716] @ 0xa9c │ │ │ │ - beq 153c54 │ │ │ │ - ldr r0, [pc, #2952] @ 14afd4 │ │ │ │ + beq 153e10 │ │ │ │ + ldr r0, [pc, #2952] @ 14b190 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2716] @ 0xa9c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2936] @ 14afd8 │ │ │ │ + ldr r0, [pc, #2936] @ 14b194 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2716] @ 0xa9c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2716] @ 0xa9c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2720] @ 0xaa0 │ │ │ │ - beq 153c5c │ │ │ │ - ldr r0, [pc, #2840] @ 14afdc │ │ │ │ + beq 153e18 │ │ │ │ + ldr r0, [pc, #2840] @ 14b198 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2720] @ 0xaa0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2824] @ 14afe0 │ │ │ │ + ldr r0, [pc, #2824] @ 14b19c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2720] @ 0xaa0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2720] @ 0xaa0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2724] @ 0xaa4 │ │ │ │ - beq 153c64 │ │ │ │ - ldr r0, [pc, #2728] @ 14afe4 │ │ │ │ + beq 153e20 │ │ │ │ + ldr r0, [pc, #2728] @ 14b1a0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2724] @ 0xaa4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2712] @ 14afe8 │ │ │ │ + ldr r0, [pc, #2712] @ 14b1a4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2724] @ 0xaa4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2724] @ 0xaa4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2728] @ 0xaa8 │ │ │ │ - beq 153c6c │ │ │ │ - ldr r0, [pc, #2616] @ 14afec │ │ │ │ + beq 153e28 │ │ │ │ + ldr r0, [pc, #2616] @ 14b1a8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2728] @ 0xaa8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2600] @ 14aff0 │ │ │ │ + ldr r0, [pc, #2600] @ 14b1ac │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2728] @ 0xaa8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2728] @ 0xaa8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2732] @ 0xaac │ │ │ │ - beq 153c74 │ │ │ │ - ldr r0, [pc, #2504] @ 14aff4 │ │ │ │ + beq 153e30 │ │ │ │ + ldr r0, [pc, #2504] @ 14b1b0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2732] @ 0xaac │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2488] @ 14aff8 │ │ │ │ + ldr r0, [pc, #2488] @ 14b1b4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2732] @ 0xaac │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2732] @ 0xaac │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2736] @ 0xab0 │ │ │ │ - beq 153c7c │ │ │ │ - ldr r0, [pc, #2392] @ 14affc │ │ │ │ + beq 153e38 │ │ │ │ + ldr r0, [pc, #2392] @ 14b1b8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2736] @ 0xab0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2376] @ 14b000 │ │ │ │ + ldr r0, [pc, #2376] @ 14b1bc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2736] @ 0xab0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2736] @ 0xab0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2740] @ 0xab4 │ │ │ │ - beq 153c84 │ │ │ │ - ldr r0, [pc, #2280] @ 14b004 │ │ │ │ + beq 153e40 │ │ │ │ + ldr r0, [pc, #2280] @ 14b1c0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2740] @ 0xab4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2264] @ 14b008 │ │ │ │ + ldr r0, [pc, #2264] @ 14b1c4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2740] @ 0xab4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2740] @ 0xab4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2744] @ 0xab8 │ │ │ │ - beq 153c8c │ │ │ │ - ldr r0, [pc, #2168] @ 14b00c │ │ │ │ + beq 153e48 │ │ │ │ + ldr r0, [pc, #2168] @ 14b1c8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2744] @ 0xab8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2152] @ 14b010 │ │ │ │ + ldr r0, [pc, #2152] @ 14b1cc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2744] @ 0xab8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2744] @ 0xab8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2748] @ 0xabc │ │ │ │ - beq 153c94 │ │ │ │ + beq 153e50 │ │ │ │ mov r0, #39936 @ 0x9c00 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2748] @ 0xabc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2036] @ 14b014 │ │ │ │ + ldr r0, [pc, #2036] @ 14b1d0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2748] @ 0xabc │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2748] @ 0xabc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2752] @ 0xac0 │ │ │ │ - beq 153c9c │ │ │ │ - ldr r0, [pc, #1940] @ 14b018 │ │ │ │ + beq 153e58 │ │ │ │ + ldr r0, [pc, #1940] @ 14b1d4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2752] @ 0xac0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1924] @ 14b01c │ │ │ │ + ldr r0, [pc, #1924] @ 14b1d8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2752] @ 0xac0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2752] @ 0xac0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2756] @ 0xac4 │ │ │ │ - beq 153ca4 │ │ │ │ - ldr r0, [pc, #1828] @ 14b020 │ │ │ │ + beq 153e60 │ │ │ │ + ldr r0, [pc, #1828] @ 14b1dc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2756] @ 0xac4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1812] @ 14b024 │ │ │ │ + ldr r0, [pc, #1812] @ 14b1e0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2756] @ 0xac4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2756] @ 0xac4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2760] @ 0xac8 │ │ │ │ - beq 153cac │ │ │ │ - ldr r0, [pc, #1716] @ 14b028 │ │ │ │ + beq 153e68 │ │ │ │ + ldr r0, [pc, #1716] @ 14b1e4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2760] @ 0xac8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1700] @ 14b02c │ │ │ │ + ldr r0, [pc, #1700] @ 14b1e8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2760] @ 0xac8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2760] @ 0xac8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2764] @ 0xacc │ │ │ │ - beq 153cb4 │ │ │ │ - ldr r0, [pc, #1604] @ 14b030 │ │ │ │ + beq 153e70 │ │ │ │ + ldr r0, [pc, #1604] @ 14b1ec │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2764] @ 0xacc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1588] @ 14b034 │ │ │ │ + ldr r0, [pc, #1588] @ 14b1f0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2764] @ 0xacc │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2764] @ 0xacc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2768] @ 0xad0 │ │ │ │ - beq 153cbc │ │ │ │ - ldr r0, [pc, #1492] @ 14b038 │ │ │ │ + beq 153e78 │ │ │ │ + ldr r0, [pc, #1492] @ 14b1f4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2768] @ 0xad0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1476] @ 14b03c │ │ │ │ + ldr r0, [pc, #1476] @ 14b1f8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2768] @ 0xad0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2768] @ 0xad0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2772] @ 0xad4 │ │ │ │ - beq 153cc4 │ │ │ │ - ldr r0, [pc, #1380] @ 14b040 │ │ │ │ + beq 153e80 │ │ │ │ + ldr r0, [pc, #1380] @ 14b1fc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2772] @ 0xad4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1360] @ 14b040 │ │ │ │ + ldr r0, [pc, #1360] @ 14b1fc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2772] @ 0xad4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2772] @ 0xad4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2776] @ 0xad8 │ │ │ │ - beq 153ccc │ │ │ │ - ldr r0, [pc, #1264] @ 14b044 │ │ │ │ + beq 153e88 │ │ │ │ + ldr r0, [pc, #1264] @ 14b200 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2776] @ 0xad8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1244] @ 14b044 │ │ │ │ + ldr r0, [pc, #1244] @ 14b200 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2776] @ 0xad8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2776] @ 0xad8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2780] @ 0xadc │ │ │ │ - beq 153cd4 │ │ │ │ - ldr r0, [pc, #1148] @ 14b048 │ │ │ │ + beq 153e90 │ │ │ │ + ldr r0, [pc, #1148] @ 14b204 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2780] @ 0xadc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1128] @ 14b048 │ │ │ │ + ldr r0, [pc, #1128] @ 14b204 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2780] @ 0xadc │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2780] @ 0xadc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2784] @ 0xae0 │ │ │ │ - beq 153cdc │ │ │ │ - ldr r0, [pc, #1032] @ 14b04c │ │ │ │ + beq 153e98 │ │ │ │ + ldr r0, [pc, #1032] @ 14b208 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2784] @ 0xae0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1016] @ 14b050 │ │ │ │ + ldr r0, [pc, #1016] @ 14b20c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2784] @ 0xae0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2784] @ 0xae0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2788] @ 0xae4 │ │ │ │ - beq 153ce4 │ │ │ │ - ldr r0, [pc, #920] @ 14b054 │ │ │ │ + beq 153ea0 │ │ │ │ + ldr r0, [pc, #920] @ 14b210 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2788] @ 0xae4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #900] @ 14b054 │ │ │ │ + ldr r0, [pc, #900] @ 14b210 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2788] @ 0xae4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2788] @ 0xae4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2792] @ 0xae8 │ │ │ │ - beq 153cec │ │ │ │ - ldr r0, [pc, #804] @ 14b058 │ │ │ │ + beq 153ea8 │ │ │ │ + ldr r0, [pc, #804] @ 14b214 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2792] @ 0xae8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #788] @ 14b05c │ │ │ │ + ldr r0, [pc, #788] @ 14b218 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2792] @ 0xae8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2792] @ 0xae8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2796] @ 0xaec │ │ │ │ - beq 153cf4 │ │ │ │ - ldr r0, [pc, #692] @ 14b060 │ │ │ │ + beq 153eb0 │ │ │ │ + ldr r0, [pc, #692] @ 14b21c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2796] @ 0xaec │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #676] @ 14b064 │ │ │ │ + ldr r0, [pc, #676] @ 14b220 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2796] @ 0xaec │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2796] @ 0xaec │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2800] @ 0xaf0 │ │ │ │ - beq 153cfc │ │ │ │ - ldr r0, [pc, #580] @ 14b068 │ │ │ │ + beq 153eb8 │ │ │ │ + ldr r0, [pc, #580] @ 14b224 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2800] @ 0xaf0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #560] @ 14b068 │ │ │ │ + ldr r0, [pc, #560] @ 14b224 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2800] @ 0xaf0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2800] @ 0xaf0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2804] @ 0xaf4 │ │ │ │ - beq 153d04 │ │ │ │ - ldr r0, [pc, #464] @ 14b06c │ │ │ │ + beq 153ec0 │ │ │ │ + ldr r0, [pc, #464] @ 14b228 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2804] @ 0xaf4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #448] @ 14b070 │ │ │ │ + ldr r0, [pc, #448] @ 14b22c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2804] @ 0xaf4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2804] @ 0xaf4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2808] @ 0xaf8 │ │ │ │ - beq 153d0c │ │ │ │ - ldr r0, [pc, #352] @ 14b074 │ │ │ │ + beq 153ec8 │ │ │ │ + ldr r0, [pc, #352] @ 14b230 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2808] @ 0xaf8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #336] @ 14b078 │ │ │ │ + ldr r0, [pc, #336] @ 14b234 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2808] @ 0xaf8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2808] @ 0xaf8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2812] @ 0xafc │ │ │ │ - beq 153d14 │ │ │ │ - ldr r0, [pc, #240] @ 14b07c │ │ │ │ + beq 153ed0 │ │ │ │ + ldr r0, [pc, #240] @ 14b238 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ - b 14b154 │ │ │ │ + b 14b310 │ │ │ │ strdeq r5, [r0], -lr │ │ │ │ andeq r5, r0, r0, asr #23 │ │ │ │ strdeq r5, [r0], -lr │ │ │ │ andeq r5, r0, r2, lsr sp │ │ │ │ andeq r5, r0, r6, lsr sp │ │ │ │ andeq r5, r0, r6, ror #27 │ │ │ │ andeq r5, r0, sl, lsr #31 │ │ │ │ @@ -259342,2058 +259453,2058 @@ │ │ │ │ andeq pc, r1, r0, asr #29 │ │ │ │ andeq pc, r1, r0, asr #31 │ │ │ │ andeq pc, r1, ip, asr #31 │ │ │ │ strdeq r0, [r2], -sl │ │ │ │ andeq r0, r2, r0, asr #11 │ │ │ │ ldr r0, [sp, #2812] @ 0xafc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-228] @ 14b080 │ │ │ │ + ldr r0, [pc, #-228] @ 14b23c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2812] @ 0xafc │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2812] @ 0xafc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2816] @ 0xb00 │ │ │ │ - beq 153d1c │ │ │ │ - ldr r0, [pc, #-324] @ 14b084 │ │ │ │ + beq 153ed8 │ │ │ │ + ldr r0, [pc, #-324] @ 14b240 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2816] @ 0xb00 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-340] @ 14b088 │ │ │ │ + ldr r0, [pc, #-340] @ 14b244 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2816] @ 0xb00 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2816] @ 0xb00 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2820] @ 0xb04 │ │ │ │ - beq 153d24 │ │ │ │ - ldr r0, [pc, #-436] @ 14b08c │ │ │ │ + beq 153ee0 │ │ │ │ + ldr r0, [pc, #-436] @ 14b248 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2820] @ 0xb04 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-456] @ 14b08c │ │ │ │ + ldr r0, [pc, #-456] @ 14b248 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2820] @ 0xb04 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2820] @ 0xb04 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2824] @ 0xb08 │ │ │ │ - beq 153d2c │ │ │ │ - ldr r0, [pc, #-552] @ 14b090 │ │ │ │ + beq 153ee8 │ │ │ │ + ldr r0, [pc, #-552] @ 14b24c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2824] @ 0xb08 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-568] @ 14b094 │ │ │ │ + ldr r0, [pc, #-568] @ 14b250 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2824] @ 0xb08 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2824] @ 0xb08 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2828] @ 0xb0c │ │ │ │ - beq 153d34 │ │ │ │ - ldr r0, [pc, #-664] @ 14b098 │ │ │ │ + beq 153ef0 │ │ │ │ + ldr r0, [pc, #-664] @ 14b254 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2828] @ 0xb0c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-680] @ 14b09c │ │ │ │ + ldr r0, [pc, #-680] @ 14b258 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2828] @ 0xb0c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2828] @ 0xb0c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2832] @ 0xb10 │ │ │ │ - beq 153d3c │ │ │ │ - ldr r0, [pc, #-776] @ 14b0a0 │ │ │ │ + beq 153ef8 │ │ │ │ + ldr r0, [pc, #-776] @ 14b25c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2832] @ 0xb10 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-796] @ 14b0a0 │ │ │ │ + ldr r0, [pc, #-796] @ 14b25c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2832] @ 0xb10 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2832] @ 0xb10 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2836] @ 0xb14 │ │ │ │ - beq 153d44 │ │ │ │ - ldr r0, [pc, #-892] @ 14b0a4 │ │ │ │ + beq 153f00 │ │ │ │ + ldr r0, [pc, #-892] @ 14b260 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2836] @ 0xb14 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-908] @ 14b0a8 │ │ │ │ + ldr r0, [pc, #-908] @ 14b264 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2836] @ 0xb14 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2836] @ 0xb14 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2840] @ 0xb18 │ │ │ │ - beq 153d4c │ │ │ │ - ldr r0, [pc, #-1004] @ 14b0ac │ │ │ │ + beq 153f08 │ │ │ │ + ldr r0, [pc, #-1004] @ 14b268 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2840] @ 0xb18 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1020] @ 14b0b0 │ │ │ │ + ldr r0, [pc, #-1020] @ 14b26c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2840] @ 0xb18 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2840] @ 0xb18 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2844] @ 0xb1c │ │ │ │ - beq 153d54 │ │ │ │ - ldr r0, [pc, #-1116] @ 14b0b4 │ │ │ │ + beq 153f10 │ │ │ │ + ldr r0, [pc, #-1116] @ 14b270 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2844] @ 0xb1c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1132] @ 14b0b8 │ │ │ │ + ldr r0, [pc, #-1132] @ 14b274 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2844] @ 0xb1c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2844] @ 0xb1c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2848] @ 0xb20 │ │ │ │ - beq 153d5c │ │ │ │ - ldr r0, [pc, #-1228] @ 14b0bc │ │ │ │ + beq 153f18 │ │ │ │ + ldr r0, [pc, #-1228] @ 14b278 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2848] @ 0xb20 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1248] @ 14b0bc │ │ │ │ + ldr r0, [pc, #-1248] @ 14b278 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2848] @ 0xb20 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2848] @ 0xb20 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2852] @ 0xb24 │ │ │ │ - beq 153d64 │ │ │ │ - ldr r0, [pc, #-1344] @ 14b0c0 │ │ │ │ + beq 153f20 │ │ │ │ + ldr r0, [pc, #-1344] @ 14b27c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2852] @ 0xb24 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1364] @ 14b0c0 │ │ │ │ + ldr r0, [pc, #-1364] @ 14b27c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2852] @ 0xb24 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2852] @ 0xb24 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2856] @ 0xb28 │ │ │ │ - beq 153d6c │ │ │ │ - ldr r0, [pc, #-1460] @ 14b0c4 │ │ │ │ + beq 153f28 │ │ │ │ + ldr r0, [pc, #-1460] @ 14b280 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2856] @ 0xb28 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1480] @ 14b0c4 │ │ │ │ + ldr r0, [pc, #-1480] @ 14b280 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2856] @ 0xb28 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2856] @ 0xb28 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2860] @ 0xb2c │ │ │ │ - beq 153d74 │ │ │ │ - ldr r0, [pc, #-1576] @ 14b0c8 │ │ │ │ + beq 153f30 │ │ │ │ + ldr r0, [pc, #-1576] @ 14b284 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2860] @ 0xb2c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1596] @ 14b0c8 │ │ │ │ + ldr r0, [pc, #-1596] @ 14b284 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2860] @ 0xb2c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2860] @ 0xb2c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2864] @ 0xb30 │ │ │ │ - beq 153d7c │ │ │ │ - ldr r0, [pc, #-1692] @ 14b0cc │ │ │ │ + beq 153f38 │ │ │ │ + ldr r0, [pc, #-1692] @ 14b288 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2864] @ 0xb30 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1708] @ 14b0d0 │ │ │ │ + ldr r0, [pc, #-1708] @ 14b28c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2864] @ 0xb30 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2864] @ 0xb30 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2868] @ 0xb34 │ │ │ │ - beq 153d84 │ │ │ │ - ldr r0, [pc, #-1804] @ 14b0d4 │ │ │ │ + beq 153f40 │ │ │ │ + ldr r0, [pc, #-1804] @ 14b290 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2868] @ 0xb34 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1820] @ 14b0d8 │ │ │ │ + ldr r0, [pc, #-1820] @ 14b294 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2868] @ 0xb34 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2868] @ 0xb34 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2872] @ 0xb38 │ │ │ │ - beq 153d8c │ │ │ │ - ldr r0, [pc, #-1916] @ 14b0dc │ │ │ │ + beq 153f48 │ │ │ │ + ldr r0, [pc, #-1916] @ 14b298 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2872] @ 0xb38 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1932] @ 14b0e0 │ │ │ │ + ldr r0, [pc, #-1932] @ 14b29c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2872] @ 0xb38 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2872] @ 0xb38 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2876] @ 0xb3c │ │ │ │ - beq 153d94 │ │ │ │ - ldr r0, [pc, #-2028] @ 14b0e4 │ │ │ │ + beq 153f50 │ │ │ │ + ldr r0, [pc, #-2028] @ 14b2a0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2876] @ 0xb3c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2048] @ 14b0e4 │ │ │ │ + ldr r0, [pc, #-2048] @ 14b2a0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2876] @ 0xb3c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2876] @ 0xb3c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2880] @ 0xb40 │ │ │ │ - beq 153d9c │ │ │ │ - ldr r0, [pc, #-2144] @ 14b0e8 │ │ │ │ + beq 153f58 │ │ │ │ + ldr r0, [pc, #-2144] @ 14b2a4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2880] @ 0xb40 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2160] @ 14b0ec │ │ │ │ + ldr r0, [pc, #-2160] @ 14b2a8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2880] @ 0xb40 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2880] @ 0xb40 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2884] @ 0xb44 │ │ │ │ - beq 153da4 │ │ │ │ - ldr r0, [pc, #-2256] @ 14b0f0 │ │ │ │ + beq 153f60 │ │ │ │ + ldr r0, [pc, #-2256] @ 14b2ac │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2884] @ 0xb44 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2276] @ 14b0f0 │ │ │ │ + ldr r0, [pc, #-2276] @ 14b2ac │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2884] @ 0xb44 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2884] @ 0xb44 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2888] @ 0xb48 │ │ │ │ - beq 153dac │ │ │ │ - ldr r0, [pc, #-2372] @ 14b0f4 │ │ │ │ + beq 153f68 │ │ │ │ + ldr r0, [pc, #-2372] @ 14b2b0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2888] @ 0xb48 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2392] @ 14b0f4 │ │ │ │ + ldr r0, [pc, #-2392] @ 14b2b0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2888] @ 0xb48 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2888] @ 0xb48 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2892] @ 0xb4c │ │ │ │ - beq 153db4 │ │ │ │ - ldr r0, [pc, #-2488] @ 14b0f8 │ │ │ │ + beq 153f70 │ │ │ │ + ldr r0, [pc, #-2488] @ 14b2b4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2892] @ 0xb4c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2508] @ 14b0f8 │ │ │ │ + ldr r0, [pc, #-2508] @ 14b2b4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2892] @ 0xb4c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2892] @ 0xb4c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2896] @ 0xb50 │ │ │ │ - beq 153dbc │ │ │ │ - ldr r0, [pc, #-2604] @ 14b0fc │ │ │ │ + beq 153f78 │ │ │ │ + ldr r0, [pc, #-2604] @ 14b2b8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2896] @ 0xb50 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2624] @ 14b0fc │ │ │ │ + ldr r0, [pc, #-2624] @ 14b2b8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2896] @ 0xb50 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2896] @ 0xb50 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2900] @ 0xb54 │ │ │ │ - beq 153dc4 │ │ │ │ + beq 153f80 │ │ │ │ mov r0, #88064 @ 0x15800 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2900] @ 0xb54 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2740] @ 14b100 │ │ │ │ + ldr r0, [pc, #-2740] @ 14b2bc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2900] @ 0xb54 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2900] @ 0xb54 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2904] @ 0xb58 │ │ │ │ - beq 153dcc │ │ │ │ - ldr r0, [pc, #-2836] @ 14b104 │ │ │ │ + beq 153f88 │ │ │ │ + ldr r0, [pc, #-2836] @ 14b2c0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2904] @ 0xb58 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2852] @ 14b108 │ │ │ │ + ldr r0, [pc, #-2852] @ 14b2c4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2904] @ 0xb58 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2904] @ 0xb58 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2908] @ 0xb5c │ │ │ │ - beq 153dd4 │ │ │ │ - ldr r0, [pc, #-2948] @ 14b10c │ │ │ │ + beq 153f90 │ │ │ │ + ldr r0, [pc, #-2948] @ 14b2c8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2908] @ 0xb5c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2968] @ 14b10c │ │ │ │ + ldr r0, [pc, #-2968] @ 14b2c8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2908] @ 0xb5c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2908] @ 0xb5c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2912] @ 0xb60 │ │ │ │ - beq 153ddc │ │ │ │ + beq 153f98 │ │ │ │ mov r0, #130048 @ 0x1fc00 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2912] @ 0xb60 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3084] @ 14b110 │ │ │ │ + ldr r0, [pc, #-3084] @ 14b2cc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2912] @ 0xb60 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2912] @ 0xb60 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2916] @ 0xb64 │ │ │ │ - beq 153de4 │ │ │ │ - ldr r0, [pc, #-3180] @ 14b114 │ │ │ │ + beq 153fa0 │ │ │ │ + ldr r0, [pc, #-3180] @ 14b2d0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2916] @ 0xb64 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3196] @ 14b118 │ │ │ │ + ldr r0, [pc, #-3196] @ 14b2d4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2916] @ 0xb64 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2916] @ 0xb64 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2920] @ 0xb68 │ │ │ │ - beq 153dec │ │ │ │ - ldr r0, [pc, #-3292] @ 14b11c │ │ │ │ + beq 153fa8 │ │ │ │ + ldr r0, [pc, #-3292] @ 14b2d8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2920] @ 0xb68 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3308] @ 14b120 │ │ │ │ + ldr r0, [pc, #-3308] @ 14b2dc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2920] @ 0xb68 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2920] @ 0xb68 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2924] @ 0xb6c │ │ │ │ - beq 153df4 │ │ │ │ - ldr r0, [pc, #-3404] @ 14b124 │ │ │ │ + beq 153fb0 │ │ │ │ + ldr r0, [pc, #-3404] @ 14b2e0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2924] @ 0xb6c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3420] @ 14b128 │ │ │ │ + ldr r0, [pc, #-3420] @ 14b2e4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2924] @ 0xb6c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2924] @ 0xb6c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2928] @ 0xb70 │ │ │ │ - beq 153dfc │ │ │ │ - ldr r0, [pc, #-3516] @ 14b12c │ │ │ │ + beq 153fb8 │ │ │ │ + ldr r0, [pc, #-3516] @ 14b2e8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2928] @ 0xb70 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3532] @ 14b130 │ │ │ │ + ldr r0, [pc, #-3532] @ 14b2ec │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2928] @ 0xb70 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2928] @ 0xb70 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2932] @ 0xb74 │ │ │ │ - beq 153e04 │ │ │ │ - ldr r0, [pc, #-3628] @ 14b134 │ │ │ │ + beq 153fc0 │ │ │ │ + ldr r0, [pc, #-3628] @ 14b2f0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2932] @ 0xb74 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3644] @ 14b138 │ │ │ │ + ldr r0, [pc, #-3644] @ 14b2f4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2932] @ 0xb74 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2932] @ 0xb74 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2936] @ 0xb78 │ │ │ │ - beq 153e0c │ │ │ │ - ldr r0, [pc, #-3740] @ 14b13c │ │ │ │ + beq 153fc8 │ │ │ │ + ldr r0, [pc, #-3740] @ 14b2f8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2936] @ 0xb78 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3756] @ 14b140 │ │ │ │ + ldr r0, [pc, #-3756] @ 14b2fc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2936] @ 0xb78 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2936] @ 0xb78 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2940] @ 0xb7c │ │ │ │ - beq 153e14 │ │ │ │ - ldr r0, [pc, #-3852] @ 14b144 │ │ │ │ + beq 153fd0 │ │ │ │ + ldr r0, [pc, #-3852] @ 14b300 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2940] @ 0xb7c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3868] @ 14b148 │ │ │ │ + ldr r0, [pc, #-3868] @ 14b304 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2940] @ 0xb7c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2940] @ 0xb7c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2944] @ 0xb80 │ │ │ │ - beq 153e1c │ │ │ │ - ldr r0, [pc, #-3964] @ 14b14c │ │ │ │ + beq 153fd8 │ │ │ │ + ldr r0, [pc, #-3964] @ 14b308 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2944] @ 0xb80 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3984] @ 14b14c │ │ │ │ + ldr r0, [pc, #-3984] @ 14b308 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2944] @ 0xb80 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2944] @ 0xb80 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2948] @ 0xb84 │ │ │ │ - beq 153e24 │ │ │ │ - ldr r0, [pc, #-4080] @ 14b150 │ │ │ │ + beq 153fe0 │ │ │ │ + ldr r0, [pc, #-4080] @ 14b30c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2948] @ 0xb84 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #4088] @ 14d14c │ │ │ │ + ldr r0, [pc, #4088] @ 14d308 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2948] @ 0xb84 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2948] @ 0xb84 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2952] @ 0xb88 │ │ │ │ - beq 153e2c │ │ │ │ - ldr r0, [pc, #3992] @ 14d150 │ │ │ │ + beq 153fe8 │ │ │ │ + ldr r0, [pc, #3992] @ 14d30c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2952] @ 0xb88 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3976] @ 14d154 │ │ │ │ + ldr r0, [pc, #3976] @ 14d310 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2952] @ 0xb88 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2952] @ 0xb88 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2956] @ 0xb8c │ │ │ │ - beq 153e34 │ │ │ │ - ldr r0, [pc, #3880] @ 14d158 │ │ │ │ + beq 153ff0 │ │ │ │ + ldr r0, [pc, #3880] @ 14d314 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2956] @ 0xb8c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3864] @ 14d15c │ │ │ │ + ldr r0, [pc, #3864] @ 14d318 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2956] @ 0xb8c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2956] @ 0xb8c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2960] @ 0xb90 │ │ │ │ - beq 153e3c │ │ │ │ - ldr r0, [pc, #3768] @ 14d160 │ │ │ │ + beq 153ff8 │ │ │ │ + ldr r0, [pc, #3768] @ 14d31c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2960] @ 0xb90 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3752] @ 14d164 │ │ │ │ + ldr r0, [pc, #3752] @ 14d320 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2960] @ 0xb90 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2960] @ 0xb90 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2964] @ 0xb94 │ │ │ │ - beq 153e44 │ │ │ │ - ldr r0, [pc, #3656] @ 14d168 │ │ │ │ + beq 154000 │ │ │ │ + ldr r0, [pc, #3656] @ 14d324 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2964] @ 0xb94 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3640] @ 14d16c │ │ │ │ + ldr r0, [pc, #3640] @ 14d328 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2964] @ 0xb94 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2964] @ 0xb94 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2968] @ 0xb98 │ │ │ │ - beq 153e4c │ │ │ │ - ldr r0, [pc, #3544] @ 14d170 │ │ │ │ + beq 154008 │ │ │ │ + ldr r0, [pc, #3544] @ 14d32c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2968] @ 0xb98 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3528] @ 14d174 │ │ │ │ + ldr r0, [pc, #3528] @ 14d330 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2968] @ 0xb98 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2968] @ 0xb98 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2972] @ 0xb9c │ │ │ │ - beq 153e54 │ │ │ │ - ldr r0, [pc, #3432] @ 14d178 │ │ │ │ + beq 154010 │ │ │ │ + ldr r0, [pc, #3432] @ 14d334 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2972] @ 0xb9c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3412] @ 14d178 │ │ │ │ + ldr r0, [pc, #3412] @ 14d334 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2972] @ 0xb9c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2972] @ 0xb9c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2976] @ 0xba0 │ │ │ │ - beq 153e5c │ │ │ │ - ldr r0, [pc, #3316] @ 14d17c │ │ │ │ + beq 154018 │ │ │ │ + ldr r0, [pc, #3316] @ 14d338 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2976] @ 0xba0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3300] @ 14d180 │ │ │ │ + ldr r0, [pc, #3300] @ 14d33c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2976] @ 0xba0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2976] @ 0xba0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2980] @ 0xba4 │ │ │ │ - beq 153e64 │ │ │ │ - ldr r0, [pc, #3204] @ 14d184 │ │ │ │ + beq 154020 │ │ │ │ + ldr r0, [pc, #3204] @ 14d340 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2980] @ 0xba4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3188] @ 14d188 │ │ │ │ + ldr r0, [pc, #3188] @ 14d344 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2980] @ 0xba4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2980] @ 0xba4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2984] @ 0xba8 │ │ │ │ - beq 153e6c │ │ │ │ - ldr r0, [pc, #3092] @ 14d18c │ │ │ │ + beq 154028 │ │ │ │ + ldr r0, [pc, #3092] @ 14d348 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2984] @ 0xba8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3076] @ 14d190 │ │ │ │ + ldr r0, [pc, #3076] @ 14d34c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2984] @ 0xba8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2984] @ 0xba8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2988] @ 0xbac │ │ │ │ - beq 153e74 │ │ │ │ - ldr r0, [pc, #2980] @ 14d194 │ │ │ │ + beq 154030 │ │ │ │ + ldr r0, [pc, #2980] @ 14d350 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2988] @ 0xbac │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2964] @ 14d198 │ │ │ │ + ldr r0, [pc, #2964] @ 14d354 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2988] @ 0xbac │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2988] @ 0xbac │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2992] @ 0xbb0 │ │ │ │ - beq 153e7c │ │ │ │ - ldr r0, [pc, #2868] @ 14d19c │ │ │ │ + beq 154038 │ │ │ │ + ldr r0, [pc, #2868] @ 14d358 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2992] @ 0xbb0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2852] @ 14d1a0 │ │ │ │ + ldr r0, [pc, #2852] @ 14d35c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2992] @ 0xbb0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2992] @ 0xbb0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #2996] @ 0xbb4 │ │ │ │ - beq 153e84 │ │ │ │ - ldr r0, [pc, #2756] @ 14d1a4 │ │ │ │ + beq 154040 │ │ │ │ + ldr r0, [pc, #2756] @ 14d360 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2996] @ 0xbb4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2740] @ 14d1a8 │ │ │ │ + ldr r0, [pc, #2740] @ 14d364 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #2996] @ 0xbb4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #2996] @ 0xbb4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3000] @ 0xbb8 │ │ │ │ - beq 153e8c │ │ │ │ - ldr r0, [pc, #2644] @ 14d1ac │ │ │ │ + beq 154048 │ │ │ │ + ldr r0, [pc, #2644] @ 14d368 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3000] @ 0xbb8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2624] @ 14d1ac │ │ │ │ + ldr r0, [pc, #2624] @ 14d368 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3000] @ 0xbb8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3000] @ 0xbb8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3004] @ 0xbbc │ │ │ │ - beq 153e94 │ │ │ │ - ldr r0, [pc, #2528] @ 14d1b0 │ │ │ │ + beq 154050 │ │ │ │ + ldr r0, [pc, #2528] @ 14d36c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3004] @ 0xbbc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2512] @ 14d1b4 │ │ │ │ + ldr r0, [pc, #2512] @ 14d370 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3004] @ 0xbbc │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3004] @ 0xbbc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3008] @ 0xbc0 │ │ │ │ - beq 153e9c │ │ │ │ - ldr r0, [pc, #2416] @ 14d1b8 │ │ │ │ + beq 154058 │ │ │ │ + ldr r0, [pc, #2416] @ 14d374 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3008] @ 0xbc0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2396] @ 14d1b8 │ │ │ │ + ldr r0, [pc, #2396] @ 14d374 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3008] @ 0xbc0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3008] @ 0xbc0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3012] @ 0xbc4 │ │ │ │ - beq 153ea4 │ │ │ │ - ldr r0, [pc, #2300] @ 14d1bc │ │ │ │ + beq 154060 │ │ │ │ + ldr r0, [pc, #2300] @ 14d378 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3012] @ 0xbc4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2284] @ 14d1c0 │ │ │ │ + ldr r0, [pc, #2284] @ 14d37c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3012] @ 0xbc4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3012] @ 0xbc4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3016] @ 0xbc8 │ │ │ │ - beq 153eac │ │ │ │ - ldr r0, [pc, #2188] @ 14d1c4 │ │ │ │ + beq 154068 │ │ │ │ + ldr r0, [pc, #2188] @ 14d380 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3016] @ 0xbc8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2172] @ 14d1c8 │ │ │ │ + ldr r0, [pc, #2172] @ 14d384 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3016] @ 0xbc8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3016] @ 0xbc8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3020] @ 0xbcc │ │ │ │ - beq 153eb4 │ │ │ │ - ldr r0, [pc, #2076] @ 14d1cc │ │ │ │ + beq 154070 │ │ │ │ + ldr r0, [pc, #2076] @ 14d388 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3020] @ 0xbcc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2060] @ 14d1d0 │ │ │ │ + ldr r0, [pc, #2060] @ 14d38c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3020] @ 0xbcc │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3020] @ 0xbcc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3024] @ 0xbd0 │ │ │ │ - beq 153ebc │ │ │ │ - ldr r0, [pc, #1964] @ 14d1d4 │ │ │ │ + beq 154078 │ │ │ │ + ldr r0, [pc, #1964] @ 14d390 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3024] @ 0xbd0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1948] @ 14d1d8 │ │ │ │ + ldr r0, [pc, #1948] @ 14d394 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3024] @ 0xbd0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3024] @ 0xbd0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3028] @ 0xbd4 │ │ │ │ - beq 153ec4 │ │ │ │ - ldr r0, [pc, #1852] @ 14d1dc │ │ │ │ + beq 154080 │ │ │ │ + ldr r0, [pc, #1852] @ 14d398 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3028] @ 0xbd4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1832] @ 14d1dc │ │ │ │ + ldr r0, [pc, #1832] @ 14d398 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3028] @ 0xbd4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3028] @ 0xbd4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3032] @ 0xbd8 │ │ │ │ - beq 153ecc │ │ │ │ - ldr r0, [pc, #1736] @ 14d1e0 │ │ │ │ + beq 154088 │ │ │ │ + ldr r0, [pc, #1736] @ 14d39c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3032] @ 0xbd8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1720] @ 14d1e4 │ │ │ │ + ldr r0, [pc, #1720] @ 14d3a0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3032] @ 0xbd8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3032] @ 0xbd8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3036] @ 0xbdc │ │ │ │ - beq 153ed4 │ │ │ │ - ldr r0, [pc, #1624] @ 14d1e8 │ │ │ │ + beq 154090 │ │ │ │ + ldr r0, [pc, #1624] @ 14d3a4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3036] @ 0xbdc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1608] @ 14d1ec │ │ │ │ + ldr r0, [pc, #1608] @ 14d3a8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3036] @ 0xbdc │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3036] @ 0xbdc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3040] @ 0xbe0 │ │ │ │ - beq 153edc │ │ │ │ - ldr r0, [pc, #1512] @ 14d1f0 │ │ │ │ + beq 154098 │ │ │ │ + ldr r0, [pc, #1512] @ 14d3ac │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3040] @ 0xbe0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1496] @ 14d1f4 │ │ │ │ + ldr r0, [pc, #1496] @ 14d3b0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3040] @ 0xbe0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3040] @ 0xbe0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3044] @ 0xbe4 │ │ │ │ - beq 153ee4 │ │ │ │ - ldr r0, [pc, #1400] @ 14d1f8 │ │ │ │ + beq 1540a0 │ │ │ │ + ldr r0, [pc, #1400] @ 14d3b4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3044] @ 0xbe4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1380] @ 14d1f8 │ │ │ │ + ldr r0, [pc, #1380] @ 14d3b4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3044] @ 0xbe4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3044] @ 0xbe4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3048] @ 0xbe8 │ │ │ │ - beq 153eec │ │ │ │ - ldr r0, [pc, #1284] @ 14d1fc │ │ │ │ + beq 1540a8 │ │ │ │ + ldr r0, [pc, #1284] @ 14d3b8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3048] @ 0xbe8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1268] @ 14d200 │ │ │ │ + ldr r0, [pc, #1268] @ 14d3bc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3048] @ 0xbe8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3048] @ 0xbe8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3052] @ 0xbec │ │ │ │ - beq 153ef4 │ │ │ │ - ldr r0, [pc, #1172] @ 14d204 │ │ │ │ + beq 1540b0 │ │ │ │ + ldr r0, [pc, #1172] @ 14d3c0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3052] @ 0xbec │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1156] @ 14d208 │ │ │ │ + ldr r0, [pc, #1156] @ 14d3c4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3052] @ 0xbec │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3052] @ 0xbec │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3056] @ 0xbf0 │ │ │ │ - beq 153efc │ │ │ │ - ldr r0, [pc, #1060] @ 14d20c │ │ │ │ + beq 1540b8 │ │ │ │ + ldr r0, [pc, #1060] @ 14d3c8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3056] @ 0xbf0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1044] @ 14d210 │ │ │ │ + ldr r0, [pc, #1044] @ 14d3cc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3056] @ 0xbf0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3056] @ 0xbf0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3060] @ 0xbf4 │ │ │ │ - beq 153f04 │ │ │ │ - ldr r0, [pc, #948] @ 14d214 │ │ │ │ + beq 1540c0 │ │ │ │ + ldr r0, [pc, #948] @ 14d3d0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3060] @ 0xbf4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #928] @ 14d214 │ │ │ │ + ldr r0, [pc, #928] @ 14d3d0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3060] @ 0xbf4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3060] @ 0xbf4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3064] @ 0xbf8 │ │ │ │ - beq 153f0c │ │ │ │ - ldr r0, [pc, #832] @ 14d218 │ │ │ │ + beq 1540c8 │ │ │ │ + ldr r0, [pc, #832] @ 14d3d4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3064] @ 0xbf8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #816] @ 14d21c │ │ │ │ + ldr r0, [pc, #816] @ 14d3d8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3064] @ 0xbf8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3064] @ 0xbf8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3068] @ 0xbfc │ │ │ │ - beq 153f14 │ │ │ │ - ldr r0, [pc, #720] @ 14d220 │ │ │ │ + beq 1540d0 │ │ │ │ + ldr r0, [pc, #720] @ 14d3dc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3068] @ 0xbfc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #700] @ 14d220 │ │ │ │ + ldr r0, [pc, #700] @ 14d3dc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3068] @ 0xbfc │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3068] @ 0xbfc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3072] @ 0xc00 │ │ │ │ - beq 153f1c │ │ │ │ - ldr r0, [pc, #604] @ 14d224 │ │ │ │ + beq 1540d8 │ │ │ │ + ldr r0, [pc, #604] @ 14d3e0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3072] @ 0xc00 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #588] @ 14d228 │ │ │ │ + ldr r0, [pc, #588] @ 14d3e4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3072] @ 0xc00 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3072] @ 0xc00 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3076] @ 0xc04 │ │ │ │ - beq 153f24 │ │ │ │ - ldr r0, [pc, #492] @ 14d22c │ │ │ │ + beq 1540e0 │ │ │ │ + ldr r0, [pc, #492] @ 14d3e8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3076] @ 0xc04 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #472] @ 14d22c │ │ │ │ + ldr r0, [pc, #472] @ 14d3e8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3076] @ 0xc04 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3076] @ 0xc04 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3080] @ 0xc08 │ │ │ │ - beq 153f2c │ │ │ │ - ldr r0, [pc, #376] @ 14d230 │ │ │ │ + beq 1540e8 │ │ │ │ + ldr r0, [pc, #376] @ 14d3ec │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3080] @ 0xc08 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #356] @ 14d230 │ │ │ │ + ldr r0, [pc, #356] @ 14d3ec │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3080] @ 0xc08 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3080] @ 0xc08 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3084] @ 0xc0c │ │ │ │ - beq 153f34 │ │ │ │ - ldr r0, [pc, #260] @ 14d234 │ │ │ │ + beq 1540f0 │ │ │ │ + ldr r0, [pc, #260] @ 14d3f0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3084] @ 0xc0c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #240] @ 14d234 │ │ │ │ + ldr r0, [pc, #240] @ 14d3f0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ - b 14d320 │ │ │ │ + b 14d4dc │ │ │ │ andeq r0, r2, r0, asr #11 │ │ │ │ andeq r0, r2, ip, ror #13 │ │ │ │ strdeq r0, [r2], -r4 │ │ │ │ andeq r1, r2, r2, lsl #8 │ │ │ │ andeq r1, r2, r6, lsl #8 │ │ │ │ andeq r1, r2, sl, lsl #8 │ │ │ │ andeq r1, r2, ip, lsl #8 │ │ │ │ @@ -261511,2072 +261622,2072 @@ │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3084] @ 0xc0c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3088] @ 0xc10 │ │ │ │ - beq 153f3c │ │ │ │ - ldr r0, [pc, #-328] @ 14d238 │ │ │ │ + beq 1540f8 │ │ │ │ + ldr r0, [pc, #-328] @ 14d3f4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3088] @ 0xc10 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-344] @ 14d23c │ │ │ │ + ldr r0, [pc, #-344] @ 14d3f8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3088] @ 0xc10 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3088] @ 0xc10 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3092] @ 0xc14 │ │ │ │ - beq 153f44 │ │ │ │ - ldr r0, [pc, #-440] @ 14d240 │ │ │ │ + beq 154100 │ │ │ │ + ldr r0, [pc, #-440] @ 14d3fc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3092] @ 0xc14 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-456] @ 14d244 │ │ │ │ + ldr r0, [pc, #-456] @ 14d400 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3092] @ 0xc14 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3092] @ 0xc14 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3096] @ 0xc18 │ │ │ │ - beq 153f4c │ │ │ │ - ldr r0, [pc, #-552] @ 14d248 │ │ │ │ + beq 154108 │ │ │ │ + ldr r0, [pc, #-552] @ 14d404 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3096] @ 0xc18 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-568] @ 14d24c │ │ │ │ + ldr r0, [pc, #-568] @ 14d408 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3096] @ 0xc18 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3096] @ 0xc18 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3100] @ 0xc1c │ │ │ │ - beq 153f54 │ │ │ │ - ldr r0, [pc, #-664] @ 14d250 │ │ │ │ + beq 154110 │ │ │ │ + ldr r0, [pc, #-664] @ 14d40c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3100] @ 0xc1c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-684] @ 14d250 │ │ │ │ + ldr r0, [pc, #-684] @ 14d40c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3100] @ 0xc1c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3100] @ 0xc1c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3104] @ 0xc20 │ │ │ │ - beq 153f5c │ │ │ │ - ldr r0, [pc, #-780] @ 14d254 │ │ │ │ + beq 154118 │ │ │ │ + ldr r0, [pc, #-780] @ 14d410 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3104] @ 0xc20 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-796] @ 14d258 │ │ │ │ + ldr r0, [pc, #-796] @ 14d414 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3104] @ 0xc20 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3104] @ 0xc20 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3108] @ 0xc24 │ │ │ │ - beq 153f64 │ │ │ │ - ldr r0, [pc, #-892] @ 14d25c │ │ │ │ + beq 154120 │ │ │ │ + ldr r0, [pc, #-892] @ 14d418 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3108] @ 0xc24 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-908] @ 14d260 │ │ │ │ + ldr r0, [pc, #-908] @ 14d41c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3108] @ 0xc24 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3108] @ 0xc24 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3112] @ 0xc28 │ │ │ │ - beq 153f6c │ │ │ │ - ldr r0, [pc, #-1004] @ 14d264 │ │ │ │ + beq 154128 │ │ │ │ + ldr r0, [pc, #-1004] @ 14d420 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3112] @ 0xc28 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1020] @ 14d268 │ │ │ │ + ldr r0, [pc, #-1020] @ 14d424 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3112] @ 0xc28 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3112] @ 0xc28 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3116] @ 0xc2c │ │ │ │ - beq 153f74 │ │ │ │ - ldr r0, [pc, #-1116] @ 14d26c │ │ │ │ + beq 154130 │ │ │ │ + ldr r0, [pc, #-1116] @ 14d428 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3116] @ 0xc2c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1132] @ 14d270 │ │ │ │ + ldr r0, [pc, #-1132] @ 14d42c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3116] @ 0xc2c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3116] @ 0xc2c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3120] @ 0xc30 │ │ │ │ - beq 153f7c │ │ │ │ - ldr r0, [pc, #-1228] @ 14d274 │ │ │ │ + beq 154138 │ │ │ │ + ldr r0, [pc, #-1228] @ 14d430 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3120] @ 0xc30 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1248] @ 14d274 │ │ │ │ + ldr r0, [pc, #-1248] @ 14d430 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3120] @ 0xc30 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3120] @ 0xc30 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3124] @ 0xc34 │ │ │ │ - beq 153f84 │ │ │ │ - ldr r0, [pc, #-1344] @ 14d278 │ │ │ │ + beq 154140 │ │ │ │ + ldr r0, [pc, #-1344] @ 14d434 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3124] @ 0xc34 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1364] @ 14d278 │ │ │ │ + ldr r0, [pc, #-1364] @ 14d434 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3124] @ 0xc34 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3124] @ 0xc34 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3128] @ 0xc38 │ │ │ │ - beq 153f8c │ │ │ │ - ldr r0, [pc, #-1460] @ 14d27c │ │ │ │ + beq 154148 │ │ │ │ + ldr r0, [pc, #-1460] @ 14d438 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3128] @ 0xc38 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1476] @ 14d280 │ │ │ │ + ldr r0, [pc, #-1476] @ 14d43c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3128] @ 0xc38 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3128] @ 0xc38 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3132] @ 0xc3c │ │ │ │ - beq 153f94 │ │ │ │ - ldr r0, [pc, #-1572] @ 14d284 │ │ │ │ + beq 154150 │ │ │ │ + ldr r0, [pc, #-1572] @ 14d440 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3132] @ 0xc3c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1592] @ 14d284 │ │ │ │ + ldr r0, [pc, #-1592] @ 14d440 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3132] @ 0xc3c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3132] @ 0xc3c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3136] @ 0xc40 │ │ │ │ - beq 153f9c │ │ │ │ - ldr r0, [pc, #-1688] @ 14d288 │ │ │ │ + beq 154158 │ │ │ │ + ldr r0, [pc, #-1688] @ 14d444 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3136] @ 0xc40 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1704] @ 14d28c │ │ │ │ + ldr r0, [pc, #-1704] @ 14d448 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3136] @ 0xc40 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3136] @ 0xc40 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3140] @ 0xc44 │ │ │ │ - beq 153fa4 │ │ │ │ - ldr r0, [pc, #-1800] @ 14d290 │ │ │ │ + beq 154160 │ │ │ │ + ldr r0, [pc, #-1800] @ 14d44c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3140] @ 0xc44 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1816] @ 14d294 │ │ │ │ + ldr r0, [pc, #-1816] @ 14d450 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3140] @ 0xc44 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3140] @ 0xc44 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3144] @ 0xc48 │ │ │ │ - beq 153fac │ │ │ │ - ldr r0, [pc, #-1912] @ 14d298 │ │ │ │ + beq 154168 │ │ │ │ + ldr r0, [pc, #-1912] @ 14d454 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3144] @ 0xc48 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1928] @ 14d29c │ │ │ │ + ldr r0, [pc, #-1928] @ 14d458 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3144] @ 0xc48 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3144] @ 0xc48 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3148] @ 0xc4c │ │ │ │ - beq 153fb4 │ │ │ │ - ldr r0, [pc, #-2024] @ 14d2a0 │ │ │ │ + beq 154170 │ │ │ │ + ldr r0, [pc, #-2024] @ 14d45c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3148] @ 0xc4c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2040] @ 14d2a4 │ │ │ │ + ldr r0, [pc, #-2040] @ 14d460 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3148] @ 0xc4c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3148] @ 0xc4c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3152] @ 0xc50 │ │ │ │ - beq 153fbc │ │ │ │ - ldr r0, [pc, #-2136] @ 14d2a8 │ │ │ │ + beq 154178 │ │ │ │ + ldr r0, [pc, #-2136] @ 14d464 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3152] @ 0xc50 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2152] @ 14d2ac │ │ │ │ + ldr r0, [pc, #-2152] @ 14d468 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3152] @ 0xc50 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3152] @ 0xc50 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3156] @ 0xc54 │ │ │ │ - beq 153fc4 │ │ │ │ - ldr r0, [pc, #-2248] @ 14d2b0 │ │ │ │ + beq 154180 │ │ │ │ + ldr r0, [pc, #-2248] @ 14d46c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3156] @ 0xc54 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2264] @ 14d2b4 │ │ │ │ + ldr r0, [pc, #-2264] @ 14d470 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3156] @ 0xc54 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3156] @ 0xc54 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3160] @ 0xc58 │ │ │ │ - beq 153fcc │ │ │ │ - ldr r0, [pc, #-2360] @ 14d2b8 │ │ │ │ + beq 154188 │ │ │ │ + ldr r0, [pc, #-2360] @ 14d474 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3160] @ 0xc58 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2376] @ 14d2bc │ │ │ │ + ldr r0, [pc, #-2376] @ 14d478 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3160] @ 0xc58 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3160] @ 0xc58 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3164] @ 0xc5c │ │ │ │ - beq 153fd4 │ │ │ │ - ldr r0, [pc, #-2472] @ 14d2c0 │ │ │ │ + beq 154190 │ │ │ │ + ldr r0, [pc, #-2472] @ 14d47c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3164] @ 0xc5c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2492] @ 14d2c0 │ │ │ │ + ldr r0, [pc, #-2492] @ 14d47c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3164] @ 0xc5c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3164] @ 0xc5c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3168] @ 0xc60 │ │ │ │ - beq 153fdc │ │ │ │ - ldr r0, [pc, #-2588] @ 14d2c4 │ │ │ │ + beq 154198 │ │ │ │ + ldr r0, [pc, #-2588] @ 14d480 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3168] @ 0xc60 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2604] @ 14d2c8 │ │ │ │ + ldr r0, [pc, #-2604] @ 14d484 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3168] @ 0xc60 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3168] @ 0xc60 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3172] @ 0xc64 │ │ │ │ - beq 153fe4 │ │ │ │ - ldr r0, [pc, #-2700] @ 14d2cc │ │ │ │ + beq 1541a0 │ │ │ │ + ldr r0, [pc, #-2700] @ 14d488 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3172] @ 0xc64 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2720] @ 14d2cc │ │ │ │ + ldr r0, [pc, #-2720] @ 14d488 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3172] @ 0xc64 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3172] @ 0xc64 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3176] @ 0xc68 │ │ │ │ - beq 153fec │ │ │ │ - ldr r0, [pc, #-2816] @ 14d2d0 │ │ │ │ + beq 1541a8 │ │ │ │ + ldr r0, [pc, #-2816] @ 14d48c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3176] @ 0xc68 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2836] @ 14d2d0 │ │ │ │ + ldr r0, [pc, #-2836] @ 14d48c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3176] @ 0xc68 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3176] @ 0xc68 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3180] @ 0xc6c │ │ │ │ - beq 153ff4 │ │ │ │ - ldr r0, [pc, #-2932] @ 14d2d4 │ │ │ │ + beq 1541b0 │ │ │ │ + ldr r0, [pc, #-2932] @ 14d490 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3180] @ 0xc6c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2948] @ 14d2d8 │ │ │ │ + ldr r0, [pc, #-2948] @ 14d494 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3180] @ 0xc6c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3180] @ 0xc6c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3184] @ 0xc70 │ │ │ │ - beq 153ffc │ │ │ │ - ldr r0, [pc, #-3044] @ 14d2dc │ │ │ │ + beq 1541b8 │ │ │ │ + ldr r0, [pc, #-3044] @ 14d498 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3184] @ 0xc70 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3064] @ 14d2dc │ │ │ │ + ldr r0, [pc, #-3064] @ 14d498 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3184] @ 0xc70 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3184] @ 0xc70 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3188] @ 0xc74 │ │ │ │ - beq 154004 │ │ │ │ - ldr r0, [pc, #-3160] @ 14d2e0 │ │ │ │ + beq 1541c0 │ │ │ │ + ldr r0, [pc, #-3160] @ 14d49c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3188] @ 0xc74 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3176] @ 14d2e4 │ │ │ │ + ldr r0, [pc, #-3176] @ 14d4a0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3188] @ 0xc74 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3188] @ 0xc74 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3192] @ 0xc78 │ │ │ │ - beq 15400c │ │ │ │ - ldr r0, [pc, #-3272] @ 14d2e8 │ │ │ │ + beq 1541c8 │ │ │ │ + ldr r0, [pc, #-3272] @ 14d4a4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3192] @ 0xc78 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3288] @ 14d2ec │ │ │ │ + ldr r0, [pc, #-3288] @ 14d4a8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3192] @ 0xc78 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3192] @ 0xc78 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3196] @ 0xc7c │ │ │ │ - beq 154014 │ │ │ │ - ldr r0, [pc, #-3384] @ 14d2f0 │ │ │ │ + beq 1541d0 │ │ │ │ + ldr r0, [pc, #-3384] @ 14d4ac │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3196] @ 0xc7c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3400] @ 14d2f4 │ │ │ │ + ldr r0, [pc, #-3400] @ 14d4b0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3196] @ 0xc7c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3196] @ 0xc7c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3200] @ 0xc80 │ │ │ │ - beq 15401c │ │ │ │ - ldr r0, [pc, #-3496] @ 14d2f8 │ │ │ │ + beq 1541d8 │ │ │ │ + ldr r0, [pc, #-3496] @ 14d4b4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3200] @ 0xc80 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3512] @ 14d2fc │ │ │ │ + ldr r0, [pc, #-3512] @ 14d4b8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3200] @ 0xc80 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3200] @ 0xc80 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3204] @ 0xc84 │ │ │ │ - beq 154024 │ │ │ │ - ldr r0, [pc, #-3608] @ 14d300 │ │ │ │ + beq 1541e0 │ │ │ │ + ldr r0, [pc, #-3608] @ 14d4bc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3204] @ 0xc84 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3624] @ 14d304 │ │ │ │ + ldr r0, [pc, #-3624] @ 14d4c0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3204] @ 0xc84 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3204] @ 0xc84 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3208] @ 0xc88 │ │ │ │ - beq 15402c │ │ │ │ - ldr r0, [pc, #-3720] @ 14d308 │ │ │ │ + beq 1541e8 │ │ │ │ + ldr r0, [pc, #-3720] @ 14d4c4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3208] @ 0xc88 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3736] @ 14d30c │ │ │ │ + ldr r0, [pc, #-3736] @ 14d4c8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3208] @ 0xc88 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3208] @ 0xc88 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3212] @ 0xc8c │ │ │ │ - beq 154034 │ │ │ │ - ldr r0, [pc, #-3832] @ 14d310 │ │ │ │ + beq 1541f0 │ │ │ │ + ldr r0, [pc, #-3832] @ 14d4cc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3212] @ 0xc8c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3852] @ 14d310 │ │ │ │ + ldr r0, [pc, #-3852] @ 14d4cc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3212] @ 0xc8c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3212] @ 0xc8c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3216] @ 0xc90 │ │ │ │ - beq 15403c │ │ │ │ - ldr r0, [pc, #-3948] @ 14d314 │ │ │ │ + beq 1541f8 │ │ │ │ + ldr r0, [pc, #-3948] @ 14d4d0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3216] @ 0xc90 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3968] @ 14d314 │ │ │ │ + ldr r0, [pc, #-3968] @ 14d4d0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3216] @ 0xc90 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3216] @ 0xc90 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3220] @ 0xc94 │ │ │ │ - beq 15408c │ │ │ │ - ldr r0, [pc, #-4064] @ 14d318 │ │ │ │ + beq 154248 │ │ │ │ + ldr r0, [pc, #-4064] @ 14d4d4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3220] @ 0xc94 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-4080] @ 14d31c │ │ │ │ + ldr r0, [pc, #-4080] @ 14d4d8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3220] @ 0xc94 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3220] @ 0xc94 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3224] @ 0xc98 │ │ │ │ - beq 153a4c │ │ │ │ - ldr r0, [pc, #4088] @ 14f368 │ │ │ │ + beq 153c08 │ │ │ │ + ldr r0, [pc, #4088] @ 14f524 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3224] @ 0xc98 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #4072] @ 14f36c │ │ │ │ + ldr r0, [pc, #4072] @ 14f528 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3224] @ 0xc98 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3224] @ 0xc98 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3228] @ 0xc9c │ │ │ │ - beq 153a54 │ │ │ │ - ldr r0, [pc, #3976] @ 14f370 │ │ │ │ + beq 153c10 │ │ │ │ + ldr r0, [pc, #3976] @ 14f52c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3228] @ 0xc9c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3956] @ 14f370 │ │ │ │ + ldr r0, [pc, #3956] @ 14f52c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3228] @ 0xc9c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3228] @ 0xc9c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3232] @ 0xca0 │ │ │ │ - beq 153a5c │ │ │ │ - ldr r0, [pc, #3860] @ 14f374 │ │ │ │ + beq 153c18 │ │ │ │ + ldr r0, [pc, #3860] @ 14f530 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3232] @ 0xca0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3844] @ 14f378 │ │ │ │ + ldr r0, [pc, #3844] @ 14f534 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3232] @ 0xca0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3232] @ 0xca0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3236] @ 0xca4 │ │ │ │ - beq 153a64 │ │ │ │ - ldr r0, [pc, #3748] @ 14f37c │ │ │ │ + beq 153c20 │ │ │ │ + ldr r0, [pc, #3748] @ 14f538 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3236] @ 0xca4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3732] @ 14f380 │ │ │ │ + ldr r0, [pc, #3732] @ 14f53c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3236] @ 0xca4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3236] @ 0xca4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3240] @ 0xca8 │ │ │ │ - beq 153a6c │ │ │ │ - ldr r0, [pc, #3636] @ 14f384 │ │ │ │ + beq 153c28 │ │ │ │ + ldr r0, [pc, #3636] @ 14f540 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3240] @ 0xca8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3620] @ 14f388 │ │ │ │ + ldr r0, [pc, #3620] @ 14f544 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3240] @ 0xca8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3240] @ 0xca8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3244] @ 0xcac │ │ │ │ - beq 153a74 │ │ │ │ - ldr r0, [pc, #3524] @ 14f38c │ │ │ │ + beq 153c30 │ │ │ │ + ldr r0, [pc, #3524] @ 14f548 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3244] @ 0xcac │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3504] @ 14f38c │ │ │ │ + ldr r0, [pc, #3504] @ 14f548 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3244] @ 0xcac │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3244] @ 0xcac │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3248] @ 0xcb0 │ │ │ │ - beq 153a7c │ │ │ │ - ldr r0, [pc, #3408] @ 14f390 │ │ │ │ + beq 153c38 │ │ │ │ + ldr r0, [pc, #3408] @ 14f54c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3248] @ 0xcb0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3392] @ 14f394 │ │ │ │ + ldr r0, [pc, #3392] @ 14f550 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3248] @ 0xcb0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3248] @ 0xcb0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3252] @ 0xcb4 │ │ │ │ - beq 153a84 │ │ │ │ - ldr r0, [pc, #3296] @ 14f398 │ │ │ │ + beq 153c40 │ │ │ │ + ldr r0, [pc, #3296] @ 14f554 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3252] @ 0xcb4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3280] @ 14f39c │ │ │ │ + ldr r0, [pc, #3280] @ 14f558 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3252] @ 0xcb4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3252] @ 0xcb4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3256] @ 0xcb8 │ │ │ │ - beq 153a8c │ │ │ │ - ldr r0, [pc, #3184] @ 14f3a0 │ │ │ │ + beq 153c48 │ │ │ │ + ldr r0, [pc, #3184] @ 14f55c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3256] @ 0xcb8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3168] @ 14f3a4 │ │ │ │ + ldr r0, [pc, #3168] @ 14f560 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3256] @ 0xcb8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3256] @ 0xcb8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3260] @ 0xcbc │ │ │ │ - beq 153a94 │ │ │ │ - ldr r0, [pc, #3072] @ 14f3a8 │ │ │ │ + beq 153c50 │ │ │ │ + ldr r0, [pc, #3072] @ 14f564 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3260] @ 0xcbc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3056] @ 14f3ac │ │ │ │ + ldr r0, [pc, #3056] @ 14f568 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3260] @ 0xcbc │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3260] @ 0xcbc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3264] @ 0xcc0 │ │ │ │ - beq 153a9c │ │ │ │ - ldr r0, [pc, #2960] @ 14f3b0 │ │ │ │ + beq 153c58 │ │ │ │ + ldr r0, [pc, #2960] @ 14f56c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3264] @ 0xcc0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2944] @ 14f3b4 │ │ │ │ + ldr r0, [pc, #2944] @ 14f570 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3264] @ 0xcc0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3264] @ 0xcc0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3268] @ 0xcc4 │ │ │ │ - beq 153aa4 │ │ │ │ - ldr r0, [pc, #2848] @ 14f3b8 │ │ │ │ + beq 153c60 │ │ │ │ + ldr r0, [pc, #2848] @ 14f574 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3268] @ 0xcc4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2832] @ 14f3bc │ │ │ │ + ldr r0, [pc, #2832] @ 14f578 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3268] @ 0xcc4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3268] @ 0xcc4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3272] @ 0xcc8 │ │ │ │ - beq 153aac │ │ │ │ - ldr r0, [pc, #2736] @ 14f3c0 │ │ │ │ + beq 153c68 │ │ │ │ + ldr r0, [pc, #2736] @ 14f57c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3272] @ 0xcc8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2716] @ 14f3c0 │ │ │ │ + ldr r0, [pc, #2716] @ 14f57c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3272] @ 0xcc8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3272] @ 0xcc8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3276] @ 0xccc │ │ │ │ - beq 153ab4 │ │ │ │ - ldr r0, [pc, #2620] @ 14f3c4 │ │ │ │ + beq 153c70 │ │ │ │ + ldr r0, [pc, #2620] @ 14f580 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3276] @ 0xccc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2604] @ 14f3c8 │ │ │ │ + ldr r0, [pc, #2604] @ 14f584 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3276] @ 0xccc │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3276] @ 0xccc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3280] @ 0xcd0 │ │ │ │ - beq 153abc │ │ │ │ - ldr r0, [pc, #2508] @ 14f3cc │ │ │ │ + beq 153c78 │ │ │ │ + ldr r0, [pc, #2508] @ 14f588 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3280] @ 0xcd0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2492] @ 14f3d0 │ │ │ │ + ldr r0, [pc, #2492] @ 14f58c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3280] @ 0xcd0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3280] @ 0xcd0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3284] @ 0xcd4 │ │ │ │ - beq 153ac4 │ │ │ │ - ldr r0, [pc, #2396] @ 14f3d4 │ │ │ │ + beq 153c80 │ │ │ │ + ldr r0, [pc, #2396] @ 14f590 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3284] @ 0xcd4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2380] @ 14f3d8 │ │ │ │ + ldr r0, [pc, #2380] @ 14f594 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3284] @ 0xcd4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3284] @ 0xcd4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3288] @ 0xcd8 │ │ │ │ - beq 153acc │ │ │ │ - ldr r0, [pc, #2284] @ 14f3dc │ │ │ │ + beq 153c88 │ │ │ │ + ldr r0, [pc, #2284] @ 14f598 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3288] @ 0xcd8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2268] @ 14f3e0 │ │ │ │ + ldr r0, [pc, #2268] @ 14f59c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3288] @ 0xcd8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3288] @ 0xcd8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3292] @ 0xcdc │ │ │ │ - beq 153ad4 │ │ │ │ - ldr r0, [pc, #2172] @ 14f3e4 │ │ │ │ + beq 153c90 │ │ │ │ + ldr r0, [pc, #2172] @ 14f5a0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3292] @ 0xcdc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2156] @ 14f3e8 │ │ │ │ + ldr r0, [pc, #2156] @ 14f5a4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3292] @ 0xcdc │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3292] @ 0xcdc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3296] @ 0xce0 │ │ │ │ - beq 153adc │ │ │ │ - ldr r0, [pc, #2060] @ 14f3ec │ │ │ │ + beq 153c98 │ │ │ │ + ldr r0, [pc, #2060] @ 14f5a8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3296] @ 0xce0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2040] @ 14f3ec │ │ │ │ + ldr r0, [pc, #2040] @ 14f5a8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3296] @ 0xce0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3296] @ 0xce0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3300] @ 0xce4 │ │ │ │ - beq 153ae4 │ │ │ │ - ldr r0, [pc, #1944] @ 14f3f0 │ │ │ │ + beq 153ca0 │ │ │ │ + ldr r0, [pc, #1944] @ 14f5ac │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3300] @ 0xce4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1928] @ 14f3f4 │ │ │ │ + ldr r0, [pc, #1928] @ 14f5b0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3300] @ 0xce4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3300] @ 0xce4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3304] @ 0xce8 │ │ │ │ - beq 153aec │ │ │ │ - ldr r0, [pc, #1832] @ 14f3f8 │ │ │ │ + beq 153ca8 │ │ │ │ + ldr r0, [pc, #1832] @ 14f5b4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3304] @ 0xce8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1816] @ 14f3fc │ │ │ │ + ldr r0, [pc, #1816] @ 14f5b8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3304] @ 0xce8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3304] @ 0xce8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3308] @ 0xcec │ │ │ │ - beq 153af4 │ │ │ │ - ldr r0, [pc, #1720] @ 14f400 │ │ │ │ + beq 153cb0 │ │ │ │ + ldr r0, [pc, #1720] @ 14f5bc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3308] @ 0xcec │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1700] @ 14f400 │ │ │ │ + ldr r0, [pc, #1700] @ 14f5bc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3308] @ 0xcec │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3308] @ 0xcec │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3312] @ 0xcf0 │ │ │ │ - beq 153afc │ │ │ │ - ldr r0, [pc, #1604] @ 14f404 │ │ │ │ + beq 153cb8 │ │ │ │ + ldr r0, [pc, #1604] @ 14f5c0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3312] @ 0xcf0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1588] @ 14f408 │ │ │ │ + ldr r0, [pc, #1588] @ 14f5c4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3312] @ 0xcf0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3312] @ 0xcf0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3316] @ 0xcf4 │ │ │ │ - beq 153b04 │ │ │ │ - ldr r0, [pc, #1492] @ 14f40c │ │ │ │ + beq 153cc0 │ │ │ │ + ldr r0, [pc, #1492] @ 14f5c8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3316] @ 0xcf4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1472] @ 14f40c │ │ │ │ + ldr r0, [pc, #1472] @ 14f5c8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3316] @ 0xcf4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3316] @ 0xcf4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3320] @ 0xcf8 │ │ │ │ - beq 153b0c │ │ │ │ - ldr r0, [pc, #1376] @ 14f410 │ │ │ │ + beq 153cc8 │ │ │ │ + ldr r0, [pc, #1376] @ 14f5cc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3320] @ 0xcf8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1356] @ 14f410 │ │ │ │ + ldr r0, [pc, #1356] @ 14f5cc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3320] @ 0xcf8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3320] @ 0xcf8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3324] @ 0xcfc │ │ │ │ - beq 153b14 │ │ │ │ - ldr r0, [pc, #1260] @ 14f414 │ │ │ │ + beq 153cd0 │ │ │ │ + ldr r0, [pc, #1260] @ 14f5d0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3324] @ 0xcfc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1244] @ 14f418 │ │ │ │ + ldr r0, [pc, #1244] @ 14f5d4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3324] @ 0xcfc │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3324] @ 0xcfc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3328] @ 0xd00 │ │ │ │ - beq 153b1c │ │ │ │ - ldr r0, [pc, #1148] @ 14f41c │ │ │ │ + beq 153cd8 │ │ │ │ + ldr r0, [pc, #1148] @ 14f5d8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3328] @ 0xd00 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1132] @ 14f420 │ │ │ │ + ldr r0, [pc, #1132] @ 14f5dc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3328] @ 0xd00 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3328] @ 0xd00 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3332] @ 0xd04 │ │ │ │ - beq 153b24 │ │ │ │ - ldr r0, [pc, #1036] @ 14f424 │ │ │ │ + beq 153ce0 │ │ │ │ + ldr r0, [pc, #1036] @ 14f5e0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3332] @ 0xd04 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1020] @ 14f428 │ │ │ │ + ldr r0, [pc, #1020] @ 14f5e4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3332] @ 0xd04 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3332] @ 0xd04 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3336] @ 0xd08 │ │ │ │ - beq 153b2c │ │ │ │ - ldr r0, [pc, #924] @ 14f42c │ │ │ │ + beq 153ce8 │ │ │ │ + ldr r0, [pc, #924] @ 14f5e8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3336] @ 0xd08 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #904] @ 14f42c │ │ │ │ + ldr r0, [pc, #904] @ 14f5e8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3336] @ 0xd08 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3336] @ 0xd08 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3340] @ 0xd0c │ │ │ │ - beq 153b34 │ │ │ │ - ldr r0, [pc, #808] @ 14f430 │ │ │ │ + beq 153cf0 │ │ │ │ + ldr r0, [pc, #808] @ 14f5ec │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3340] @ 0xd0c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #788] @ 14f430 │ │ │ │ + ldr r0, [pc, #788] @ 14f5ec │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3340] @ 0xd0c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3340] @ 0xd0c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3344] @ 0xd10 │ │ │ │ - beq 153b3c │ │ │ │ - ldr r0, [pc, #692] @ 14f434 │ │ │ │ + beq 153cf8 │ │ │ │ + ldr r0, [pc, #692] @ 14f5f0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3344] @ 0xd10 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #672] @ 14f434 │ │ │ │ + ldr r0, [pc, #672] @ 14f5f0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3344] @ 0xd10 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3344] @ 0xd10 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3348] @ 0xd14 │ │ │ │ - beq 153b44 │ │ │ │ - ldr r0, [pc, #576] @ 14f438 │ │ │ │ + beq 153d00 │ │ │ │ + ldr r0, [pc, #576] @ 14f5f4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3348] @ 0xd14 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #560] @ 14f43c │ │ │ │ + ldr r0, [pc, #560] @ 14f5f8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3348] @ 0xd14 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3348] @ 0xd14 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3352] @ 0xd18 │ │ │ │ - beq 153b4c │ │ │ │ - ldr r0, [pc, #464] @ 14f440 │ │ │ │ + beq 153d08 │ │ │ │ + ldr r0, [pc, #464] @ 14f5fc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3352] @ 0xd18 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #448] @ 14f444 │ │ │ │ + ldr r0, [pc, #448] @ 14f600 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3352] @ 0xd18 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3352] @ 0xd18 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3356] @ 0xd1c │ │ │ │ - beq 153b54 │ │ │ │ - ldr r0, [pc, #352] @ 14f448 │ │ │ │ + beq 153d10 │ │ │ │ + ldr r0, [pc, #352] @ 14f604 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3356] @ 0xd1c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #336] @ 14f44c │ │ │ │ + ldr r0, [pc, #336] @ 14f608 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3356] @ 0xd1c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3356] @ 0xd1c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3360] @ 0xd20 │ │ │ │ - beq 153b5c │ │ │ │ - ldr r0, [pc, #240] @ 14f450 │ │ │ │ + beq 153d18 │ │ │ │ + ldr r0, [pc, #240] @ 14f60c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ - b 14f538 │ │ │ │ + b 14f6f4 │ │ │ │ @ instruction: 0x000233b4 │ │ │ │ @ instruction: 0x000233b6 │ │ │ │ andeq r3, r2, r0, asr #7 │ │ │ │ andeq r3, r2, r2, lsl #8 │ │ │ │ andeq r3, r2, r4, lsl r4 │ │ │ │ andeq r3, r2, r6, ror #8 │ │ │ │ andeq r3, r2, r0, ror r4 │ │ │ │ @@ -263687,2058 +263798,2058 @@ │ │ │ │ andeq ip, r3, r0, lsl r0 │ │ │ │ andeq ip, r3, r0, lsr r0 │ │ │ │ andeq ip, r3, r6, lsr r0 │ │ │ │ andeq ip, r3, r2, asr #32 │ │ │ │ andeq ip, r3, r6, asr #32 │ │ │ │ ldr r0, [sp, #3360] @ 0xd20 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-248] @ 14f450 │ │ │ │ + ldr r0, [pc, #-248] @ 14f60c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3360] @ 0xd20 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3360] @ 0xd20 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3364] @ 0xd24 │ │ │ │ - beq 153b64 │ │ │ │ - ldr r0, [pc, #-344] @ 14f454 │ │ │ │ + beq 153d20 │ │ │ │ + ldr r0, [pc, #-344] @ 14f610 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3364] @ 0xd24 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-360] @ 14f458 │ │ │ │ + ldr r0, [pc, #-360] @ 14f614 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3364] @ 0xd24 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3364] @ 0xd24 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3368] @ 0xd28 │ │ │ │ - beq 153b6c │ │ │ │ - ldr r0, [pc, #-456] @ 14f45c │ │ │ │ + beq 153d28 │ │ │ │ + ldr r0, [pc, #-456] @ 14f618 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3368] @ 0xd28 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-472] @ 14f460 │ │ │ │ + ldr r0, [pc, #-472] @ 14f61c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3368] @ 0xd28 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3368] @ 0xd28 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3372] @ 0xd2c │ │ │ │ - beq 153b74 │ │ │ │ - ldr r0, [pc, #-568] @ 14f464 │ │ │ │ + beq 153d30 │ │ │ │ + ldr r0, [pc, #-568] @ 14f620 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3372] @ 0xd2c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-588] @ 14f464 │ │ │ │ + ldr r0, [pc, #-588] @ 14f620 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3372] @ 0xd2c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3372] @ 0xd2c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3376] @ 0xd30 │ │ │ │ - beq 153b7c │ │ │ │ - ldr r0, [pc, #-684] @ 14f468 │ │ │ │ + beq 153d38 │ │ │ │ + ldr r0, [pc, #-684] @ 14f624 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3376] @ 0xd30 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-700] @ 14f46c │ │ │ │ + ldr r0, [pc, #-700] @ 14f628 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3376] @ 0xd30 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3376] @ 0xd30 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3380] @ 0xd34 │ │ │ │ - beq 153b84 │ │ │ │ + beq 153d40 │ │ │ │ mov r0, #188416 @ 0x2e000 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3380] @ 0xd34 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-816] @ 14f470 │ │ │ │ + ldr r0, [pc, #-816] @ 14f62c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3380] @ 0xd34 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3380] @ 0xd34 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3384] @ 0xd38 │ │ │ │ - beq 153b8c │ │ │ │ + beq 153d48 │ │ │ │ mov r0, #200704 @ 0x31000 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3384] @ 0xd38 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-932] @ 14f474 │ │ │ │ + ldr r0, [pc, #-932] @ 14f630 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3384] @ 0xd38 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3384] @ 0xd38 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3388] @ 0xd3c │ │ │ │ - beq 153b94 │ │ │ │ - ldr r0, [pc, #-1028] @ 14f478 │ │ │ │ + beq 153d50 │ │ │ │ + ldr r0, [pc, #-1028] @ 14f634 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3388] @ 0xd3c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1044] @ 14f47c │ │ │ │ + ldr r0, [pc, #-1044] @ 14f638 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3388] @ 0xd3c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3388] @ 0xd3c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3392] @ 0xd40 │ │ │ │ - beq 153b9c │ │ │ │ - ldr r0, [pc, #-1140] @ 14f480 │ │ │ │ + beq 153d58 │ │ │ │ + ldr r0, [pc, #-1140] @ 14f63c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3392] @ 0xd40 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1156] @ 14f484 │ │ │ │ + ldr r0, [pc, #-1156] @ 14f640 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3392] @ 0xd40 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3392] @ 0xd40 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3396] @ 0xd44 │ │ │ │ - beq 153ba4 │ │ │ │ - ldr r0, [pc, #-1252] @ 14f488 │ │ │ │ + beq 153d60 │ │ │ │ + ldr r0, [pc, #-1252] @ 14f644 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3396] @ 0xd44 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1268] @ 14f48c │ │ │ │ + ldr r0, [pc, #-1268] @ 14f648 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3396] @ 0xd44 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3396] @ 0xd44 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3400] @ 0xd48 │ │ │ │ - beq 153bac │ │ │ │ - ldr r0, [pc, #-1364] @ 14f490 │ │ │ │ + beq 153d68 │ │ │ │ + ldr r0, [pc, #-1364] @ 14f64c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3400] @ 0xd48 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1380] @ 14f494 │ │ │ │ + ldr r0, [pc, #-1380] @ 14f650 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3400] @ 0xd48 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3400] @ 0xd48 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3404] @ 0xd4c │ │ │ │ - beq 153bb4 │ │ │ │ + beq 153d70 │ │ │ │ mov r0, #221184 @ 0x36000 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3404] @ 0xd4c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1496] @ 14f498 │ │ │ │ + ldr r0, [pc, #-1496] @ 14f654 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3404] @ 0xd4c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3404] @ 0xd4c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3408] @ 0xd50 │ │ │ │ - beq 153bbc │ │ │ │ - ldr r0, [pc, #-1592] @ 14f49c │ │ │ │ + beq 153d78 │ │ │ │ + ldr r0, [pc, #-1592] @ 14f658 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3408] @ 0xd50 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1612] @ 14f49c │ │ │ │ + ldr r0, [pc, #-1612] @ 14f658 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3408] @ 0xd50 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3408] @ 0xd50 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3412] @ 0xd54 │ │ │ │ - beq 153bc4 │ │ │ │ - ldr r0, [pc, #-1708] @ 14f4a0 │ │ │ │ + beq 153d80 │ │ │ │ + ldr r0, [pc, #-1708] @ 14f65c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3412] @ 0xd54 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1724] @ 14f4a4 │ │ │ │ + ldr r0, [pc, #-1724] @ 14f660 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3412] @ 0xd54 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3412] @ 0xd54 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3416] @ 0xd58 │ │ │ │ - beq 153bcc │ │ │ │ - ldr r0, [pc, #-1820] @ 14f4a8 │ │ │ │ + beq 153d88 │ │ │ │ + ldr r0, [pc, #-1820] @ 14f664 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3416] @ 0xd58 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1840] @ 14f4a8 │ │ │ │ + ldr r0, [pc, #-1840] @ 14f664 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3416] @ 0xd58 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3416] @ 0xd58 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3420] @ 0xd5c │ │ │ │ - beq 153bd4 │ │ │ │ - ldr r0, [pc, #-1936] @ 14f4ac │ │ │ │ + beq 153d90 │ │ │ │ + ldr r0, [pc, #-1936] @ 14f668 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3420] @ 0xd5c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1952] @ 14f4b0 │ │ │ │ + ldr r0, [pc, #-1952] @ 14f66c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3420] @ 0xd5c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3420] @ 0xd5c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3424] @ 0xd60 │ │ │ │ - beq 153bdc │ │ │ │ - ldr r0, [pc, #-2048] @ 14f4b4 │ │ │ │ + beq 153d98 │ │ │ │ + ldr r0, [pc, #-2048] @ 14f670 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3424] @ 0xd60 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2064] @ 14f4b8 │ │ │ │ + ldr r0, [pc, #-2064] @ 14f674 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3424] @ 0xd60 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3424] @ 0xd60 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3428] @ 0xd64 │ │ │ │ - beq 153be4 │ │ │ │ - ldr r0, [pc, #-2160] @ 14f4bc │ │ │ │ + beq 153da0 │ │ │ │ + ldr r0, [pc, #-2160] @ 14f678 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3428] @ 0xd64 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2176] @ 14f4c0 │ │ │ │ + ldr r0, [pc, #-2176] @ 14f67c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3428] @ 0xd64 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3428] @ 0xd64 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3432] @ 0xd68 │ │ │ │ - beq 153bec │ │ │ │ - ldr r0, [pc, #-2272] @ 14f4c4 │ │ │ │ + beq 153da8 │ │ │ │ + ldr r0, [pc, #-2272] @ 14f680 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3432] @ 0xd68 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2288] @ 14f4c8 │ │ │ │ + ldr r0, [pc, #-2288] @ 14f684 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3432] @ 0xd68 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3432] @ 0xd68 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3436] @ 0xd6c │ │ │ │ - beq 153bf4 │ │ │ │ - ldr r0, [pc, #-2384] @ 14f4cc │ │ │ │ + beq 153db0 │ │ │ │ + ldr r0, [pc, #-2384] @ 14f688 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3436] @ 0xd6c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2400] @ 14f4d0 │ │ │ │ + ldr r0, [pc, #-2400] @ 14f68c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3436] @ 0xd6c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3436] @ 0xd6c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3440] @ 0xd70 │ │ │ │ - beq 153bfc │ │ │ │ - ldr r0, [pc, #-2496] @ 14f4d4 │ │ │ │ + beq 153db8 │ │ │ │ + ldr r0, [pc, #-2496] @ 14f690 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3440] @ 0xd70 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2512] @ 14f4d8 │ │ │ │ + ldr r0, [pc, #-2512] @ 14f694 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3440] @ 0xd70 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3440] @ 0xd70 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3444] @ 0xd74 │ │ │ │ - beq 153c04 │ │ │ │ - ldr r0, [pc, #-2608] @ 14f4dc │ │ │ │ + beq 153dc0 │ │ │ │ + ldr r0, [pc, #-2608] @ 14f698 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3444] @ 0xd74 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2624] @ 14f4e0 │ │ │ │ + ldr r0, [pc, #-2624] @ 14f69c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3444] @ 0xd74 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3444] @ 0xd74 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3448] @ 0xd78 │ │ │ │ - beq 153c0c │ │ │ │ - ldr r0, [pc, #-2720] @ 14f4e4 │ │ │ │ + beq 153dc8 │ │ │ │ + ldr r0, [pc, #-2720] @ 14f6a0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3448] @ 0xd78 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2736] @ 14f4e8 │ │ │ │ + ldr r0, [pc, #-2736] @ 14f6a4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3448] @ 0xd78 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3448] @ 0xd78 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3452] @ 0xd7c │ │ │ │ - beq 153c14 │ │ │ │ - ldr r0, [pc, #-2832] @ 14f4ec │ │ │ │ + beq 153dd0 │ │ │ │ + ldr r0, [pc, #-2832] @ 14f6a8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3452] @ 0xd7c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2848] @ 14f4f0 │ │ │ │ + ldr r0, [pc, #-2848] @ 14f6ac │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3452] @ 0xd7c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3452] @ 0xd7c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3456] @ 0xd80 │ │ │ │ - beq 153c1c │ │ │ │ - ldr r0, [pc, #-2944] @ 14f4f4 │ │ │ │ + beq 153dd8 │ │ │ │ + ldr r0, [pc, #-2944] @ 14f6b0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3456] @ 0xd80 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2960] @ 14f4f8 │ │ │ │ + ldr r0, [pc, #-2960] @ 14f6b4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3456] @ 0xd80 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3456] @ 0xd80 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3460] @ 0xd84 │ │ │ │ - beq 153c24 │ │ │ │ + beq 153de0 │ │ │ │ mov r0, #242688 @ 0x3b400 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3460] @ 0xd84 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3076] @ 14f4fc │ │ │ │ + ldr r0, [pc, #-3076] @ 14f6b8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3460] @ 0xd84 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3460] @ 0xd84 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3464] @ 0xd88 │ │ │ │ - beq 153c2c │ │ │ │ - ldr r0, [pc, #-3172] @ 14f500 │ │ │ │ + beq 153de8 │ │ │ │ + ldr r0, [pc, #-3172] @ 14f6bc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3464] @ 0xd88 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3188] @ 14f504 │ │ │ │ + ldr r0, [pc, #-3188] @ 14f6c0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3464] @ 0xd88 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3464] @ 0xd88 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3468] @ 0xd8c │ │ │ │ - beq 153c34 │ │ │ │ - ldr r0, [pc, #-3284] @ 14f508 │ │ │ │ + beq 153df0 │ │ │ │ + ldr r0, [pc, #-3284] @ 14f6c4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3468] @ 0xd8c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3304] @ 14f508 │ │ │ │ + ldr r0, [pc, #-3304] @ 14f6c4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3468] @ 0xd8c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3468] @ 0xd8c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3472] @ 0xd90 │ │ │ │ - beq 153c3c │ │ │ │ - ldr r0, [pc, #-3400] @ 14f50c │ │ │ │ + beq 153df8 │ │ │ │ + ldr r0, [pc, #-3400] @ 14f6c8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3472] @ 0xd90 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3420] @ 14f50c │ │ │ │ + ldr r0, [pc, #-3420] @ 14f6c8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3472] @ 0xd90 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3472] @ 0xd90 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3476] @ 0xd94 │ │ │ │ - beq 153c44 │ │ │ │ - ldr r0, [pc, #-3516] @ 14f510 │ │ │ │ + beq 153e00 │ │ │ │ + ldr r0, [pc, #-3516] @ 14f6cc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3476] @ 0xd94 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3532] @ 14f514 │ │ │ │ + ldr r0, [pc, #-3532] @ 14f6d0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3476] @ 0xd94 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3476] @ 0xd94 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3480] @ 0xd98 │ │ │ │ - beq 15394c │ │ │ │ - ldr r0, [pc, #-3628] @ 14f518 │ │ │ │ + beq 153b08 │ │ │ │ + ldr r0, [pc, #-3628] @ 14f6d4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3480] @ 0xd98 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3644] @ 14f51c │ │ │ │ + ldr r0, [pc, #-3644] @ 14f6d8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3480] @ 0xd98 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3480] @ 0xd98 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3484] @ 0xd9c │ │ │ │ - beq 153954 │ │ │ │ + beq 153b10 │ │ │ │ mov r0, #245760 @ 0x3c000 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3484] @ 0xd9c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3760] @ 14f520 │ │ │ │ + ldr r0, [pc, #-3760] @ 14f6dc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3484] @ 0xd9c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3484] @ 0xd9c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3488] @ 0xda0 │ │ │ │ - beq 15395c │ │ │ │ - ldr r0, [pc, #-3856] @ 14f524 │ │ │ │ + beq 153b18 │ │ │ │ + ldr r0, [pc, #-3856] @ 14f6e0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3488] @ 0xda0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3872] @ 14f528 │ │ │ │ + ldr r0, [pc, #-3872] @ 14f6e4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3488] @ 0xda0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3488] @ 0xda0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3492] @ 0xda4 │ │ │ │ - beq 153964 │ │ │ │ - ldr r0, [pc, #-3968] @ 14f52c │ │ │ │ + beq 153b20 │ │ │ │ + ldr r0, [pc, #-3968] @ 14f6e8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3492] @ 0xda4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-3984] @ 14f530 │ │ │ │ + ldr r0, [pc, #-3984] @ 14f6ec │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3492] @ 0xda4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3492] @ 0xda4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3496] @ 0xda8 │ │ │ │ - beq 15396c │ │ │ │ - ldr r0, [pc, #-4080] @ 14f534 │ │ │ │ + beq 153b28 │ │ │ │ + ldr r0, [pc, #-4080] @ 14f6f0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3496] @ 0xda8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #4088] @ 151530 │ │ │ │ + ldr r0, [pc, #4088] @ 1516ec │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3496] @ 0xda8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3496] @ 0xda8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3500] @ 0xdac │ │ │ │ - beq 153974 │ │ │ │ - ldr r0, [pc, #3992] @ 151534 │ │ │ │ + beq 153b30 │ │ │ │ + ldr r0, [pc, #3992] @ 1516f0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3500] @ 0xdac │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3976] @ 151538 │ │ │ │ + ldr r0, [pc, #3976] @ 1516f4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3500] @ 0xdac │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3500] @ 0xdac │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3504] @ 0xdb0 │ │ │ │ - beq 15397c │ │ │ │ - ldr r0, [pc, #3880] @ 15153c │ │ │ │ + beq 153b38 │ │ │ │ + ldr r0, [pc, #3880] @ 1516f8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3504] @ 0xdb0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3860] @ 15153c │ │ │ │ + ldr r0, [pc, #3860] @ 1516f8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3504] @ 0xdb0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3504] @ 0xdb0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3508] @ 0xdb4 │ │ │ │ - beq 153984 │ │ │ │ - ldr r0, [pc, #3764] @ 151540 │ │ │ │ + beq 153b40 │ │ │ │ + ldr r0, [pc, #3764] @ 1516fc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3508] @ 0xdb4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3748] @ 151544 │ │ │ │ + ldr r0, [pc, #3748] @ 151700 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3508] @ 0xdb4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3508] @ 0xdb4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3512] @ 0xdb8 │ │ │ │ - beq 15398c │ │ │ │ - ldr r0, [pc, #3652] @ 151548 │ │ │ │ + beq 153b48 │ │ │ │ + ldr r0, [pc, #3652] @ 151704 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3512] @ 0xdb8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3632] @ 151548 │ │ │ │ + ldr r0, [pc, #3632] @ 151704 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3512] @ 0xdb8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3512] @ 0xdb8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3516] @ 0xdbc │ │ │ │ - beq 153994 │ │ │ │ - ldr r0, [pc, #3536] @ 15154c │ │ │ │ + beq 153b50 │ │ │ │ + ldr r0, [pc, #3536] @ 151708 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3516] @ 0xdbc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3520] @ 151550 │ │ │ │ + ldr r0, [pc, #3520] @ 15170c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3516] @ 0xdbc │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3516] @ 0xdbc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3520] @ 0xdc0 │ │ │ │ - beq 15399c │ │ │ │ - ldr r0, [pc, #3424] @ 151554 │ │ │ │ + beq 153b58 │ │ │ │ + ldr r0, [pc, #3424] @ 151710 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3520] @ 0xdc0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3408] @ 151558 │ │ │ │ + ldr r0, [pc, #3408] @ 151714 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3520] @ 0xdc0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3520] @ 0xdc0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3524] @ 0xdc4 │ │ │ │ - beq 1539a4 │ │ │ │ - ldr r0, [pc, #3312] @ 15155c │ │ │ │ + beq 153b60 │ │ │ │ + ldr r0, [pc, #3312] @ 151718 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3524] @ 0xdc4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3296] @ 151560 │ │ │ │ + ldr r0, [pc, #3296] @ 15171c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3524] @ 0xdc4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3524] @ 0xdc4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3528] @ 0xdc8 │ │ │ │ - beq 1539ac │ │ │ │ - ldr r0, [pc, #3200] @ 151564 │ │ │ │ + beq 153b68 │ │ │ │ + ldr r0, [pc, #3200] @ 151720 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3528] @ 0xdc8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3184] @ 151568 │ │ │ │ + ldr r0, [pc, #3184] @ 151724 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3528] @ 0xdc8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3528] @ 0xdc8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3532] @ 0xdcc │ │ │ │ - beq 1539b4 │ │ │ │ - ldr r0, [pc, #3088] @ 15156c │ │ │ │ + beq 153b70 │ │ │ │ + ldr r0, [pc, #3088] @ 151728 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3532] @ 0xdcc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #3068] @ 15156c │ │ │ │ + ldr r0, [pc, #3068] @ 151728 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3532] @ 0xdcc │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3532] @ 0xdcc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3536] @ 0xdd0 │ │ │ │ - beq 1539bc │ │ │ │ - ldr r0, [pc, #2972] @ 151570 │ │ │ │ + beq 153b78 │ │ │ │ + ldr r0, [pc, #2972] @ 15172c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3536] @ 0xdd0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2952] @ 151570 │ │ │ │ + ldr r0, [pc, #2952] @ 15172c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3536] @ 0xdd0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3536] @ 0xdd0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3540] @ 0xdd4 │ │ │ │ - beq 1539c4 │ │ │ │ - ldr r0, [pc, #2856] @ 151574 │ │ │ │ + beq 153b80 │ │ │ │ + ldr r0, [pc, #2856] @ 151730 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3540] @ 0xdd4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2836] @ 151574 │ │ │ │ + ldr r0, [pc, #2836] @ 151730 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3540] @ 0xdd4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3540] @ 0xdd4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3544] @ 0xdd8 │ │ │ │ - beq 1539cc │ │ │ │ - ldr r0, [pc, #2740] @ 151578 │ │ │ │ + beq 153b88 │ │ │ │ + ldr r0, [pc, #2740] @ 151734 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3544] @ 0xdd8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2724] @ 15157c │ │ │ │ + ldr r0, [pc, #2724] @ 151738 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3544] @ 0xdd8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3544] @ 0xdd8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3548] @ 0xddc │ │ │ │ - beq 1539d4 │ │ │ │ + beq 153b90 │ │ │ │ mov r0, #254976 @ 0x3e400 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3548] @ 0xddc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2608] @ 151580 │ │ │ │ + ldr r0, [pc, #2608] @ 15173c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3548] @ 0xddc │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3548] @ 0xddc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3552] @ 0xde0 │ │ │ │ - beq 1539dc │ │ │ │ - ldr r0, [pc, #2512] @ 151584 │ │ │ │ + beq 153b98 │ │ │ │ + ldr r0, [pc, #2512] @ 151740 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3552] @ 0xde0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2496] @ 151588 │ │ │ │ + ldr r0, [pc, #2496] @ 151744 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3552] @ 0xde0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3552] @ 0xde0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3556] @ 0xde4 │ │ │ │ - beq 1539e4 │ │ │ │ - ldr r0, [pc, #2400] @ 15158c │ │ │ │ + beq 153ba0 │ │ │ │ + ldr r0, [pc, #2400] @ 151748 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3556] @ 0xde4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2384] @ 151590 │ │ │ │ + ldr r0, [pc, #2384] @ 15174c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3556] @ 0xde4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3556] @ 0xde4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3560] @ 0xde8 │ │ │ │ - beq 1539ec │ │ │ │ - ldr r0, [pc, #2288] @ 151594 │ │ │ │ + beq 153ba8 │ │ │ │ + ldr r0, [pc, #2288] @ 151750 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3560] @ 0xde8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2272] @ 151598 │ │ │ │ + ldr r0, [pc, #2272] @ 151754 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3560] @ 0xde8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3560] @ 0xde8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3564] @ 0xdec │ │ │ │ - beq 1539f4 │ │ │ │ - ldr r0, [pc, #2176] @ 15159c │ │ │ │ + beq 153bb0 │ │ │ │ + ldr r0, [pc, #2176] @ 151758 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3564] @ 0xdec │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2160] @ 1515a0 │ │ │ │ + ldr r0, [pc, #2160] @ 15175c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3564] @ 0xdec │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3564] @ 0xdec │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3568] @ 0xdf0 │ │ │ │ - beq 1539fc │ │ │ │ - ldr r0, [pc, #2064] @ 1515a4 │ │ │ │ + beq 153bb8 │ │ │ │ + ldr r0, [pc, #2064] @ 151760 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3568] @ 0xdf0 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #2048] @ 1515a8 │ │ │ │ + ldr r0, [pc, #2048] @ 151764 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3568] @ 0xdf0 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3568] @ 0xdf0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3572] @ 0xdf4 │ │ │ │ - beq 153a04 │ │ │ │ - ldr r0, [pc, #1952] @ 1515ac │ │ │ │ + beq 153bc0 │ │ │ │ + ldr r0, [pc, #1952] @ 151768 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3572] @ 0xdf4 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1936] @ 1515b0 │ │ │ │ + ldr r0, [pc, #1936] @ 15176c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3572] @ 0xdf4 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3572] @ 0xdf4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3576] @ 0xdf8 │ │ │ │ - beq 153a0c │ │ │ │ - ldr r0, [pc, #1840] @ 1515b4 │ │ │ │ + beq 153bc8 │ │ │ │ + ldr r0, [pc, #1840] @ 151770 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3576] @ 0xdf8 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1824] @ 1515b8 │ │ │ │ + ldr r0, [pc, #1824] @ 151774 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3576] @ 0xdf8 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3576] @ 0xdf8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3580] @ 0xdfc │ │ │ │ - beq 153a14 │ │ │ │ - ldr r0, [pc, #1728] @ 1515bc │ │ │ │ + beq 153bd0 │ │ │ │ + ldr r0, [pc, #1728] @ 151778 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3580] @ 0xdfc │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1712] @ 1515c0 │ │ │ │ + ldr r0, [pc, #1712] @ 15177c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3580] @ 0xdfc │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3580] @ 0xdfc │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3584] @ 0xe00 │ │ │ │ - beq 153a1c │ │ │ │ - ldr r0, [pc, #1616] @ 1515c4 │ │ │ │ + beq 153bd8 │ │ │ │ + ldr r0, [pc, #1616] @ 151780 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3584] @ 0xe00 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1600] @ 1515c8 │ │ │ │ + ldr r0, [pc, #1600] @ 151784 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3584] @ 0xe00 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3584] @ 0xe00 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3588] @ 0xe04 │ │ │ │ - beq 153a24 │ │ │ │ - ldr r0, [pc, #1504] @ 1515cc │ │ │ │ + beq 153be0 │ │ │ │ + ldr r0, [pc, #1504] @ 151788 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3588] @ 0xe04 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1488] @ 1515d0 │ │ │ │ + ldr r0, [pc, #1488] @ 15178c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3588] @ 0xe04 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3588] @ 0xe04 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3592] @ 0xe08 │ │ │ │ - beq 153a2c │ │ │ │ - ldr r0, [pc, #1392] @ 1515d4 │ │ │ │ + beq 153be8 │ │ │ │ + ldr r0, [pc, #1392] @ 151790 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3592] @ 0xe08 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1376] @ 1515d8 │ │ │ │ + ldr r0, [pc, #1376] @ 151794 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3592] @ 0xe08 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3592] @ 0xe08 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3596] @ 0xe0c │ │ │ │ - beq 153a34 │ │ │ │ - ldr r0, [pc, #1280] @ 1515dc │ │ │ │ + beq 153bf0 │ │ │ │ + ldr r0, [pc, #1280] @ 151798 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3596] @ 0xe0c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1260] @ 1515dc │ │ │ │ + ldr r0, [pc, #1260] @ 151798 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3596] @ 0xe0c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3596] @ 0xe0c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3600] @ 0xe10 │ │ │ │ - beq 153a3c │ │ │ │ - ldr r0, [pc, #1164] @ 1515e0 │ │ │ │ + beq 153bf8 │ │ │ │ + ldr r0, [pc, #1164] @ 15179c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3600] @ 0xe10 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1148] @ 1515e4 │ │ │ │ + ldr r0, [pc, #1148] @ 1517a0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3600] @ 0xe10 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3600] @ 0xe10 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3604] @ 0xe14 │ │ │ │ - beq 153a44 │ │ │ │ - ldr r0, [pc, #1052] @ 1515e8 │ │ │ │ + beq 153c00 │ │ │ │ + ldr r0, [pc, #1052] @ 1517a4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3604] @ 0xe14 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #1032] @ 1515e8 │ │ │ │ + ldr r0, [pc, #1032] @ 1517a4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3604] @ 0xe14 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3604] @ 0xe14 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3608] @ 0xe18 │ │ │ │ - beq 1538cc │ │ │ │ - ldr r0, [pc, #936] @ 1515ec │ │ │ │ + beq 153a88 │ │ │ │ + ldr r0, [pc, #936] @ 1517a8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3608] @ 0xe18 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #920] @ 1515f0 │ │ │ │ + ldr r0, [pc, #920] @ 1517ac │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3608] @ 0xe18 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3608] @ 0xe18 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3612] @ 0xe1c │ │ │ │ - beq 1538d4 │ │ │ │ - ldr r0, [pc, #824] @ 1515f4 │ │ │ │ + beq 153a90 │ │ │ │ + ldr r0, [pc, #824] @ 1517b0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3612] @ 0xe1c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #808] @ 1515f8 │ │ │ │ + ldr r0, [pc, #808] @ 1517b4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3612] @ 0xe1c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3612] @ 0xe1c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3616] @ 0xe20 │ │ │ │ - beq 1538dc │ │ │ │ - ldr r0, [pc, #712] @ 1515fc │ │ │ │ + beq 153a98 │ │ │ │ + ldr r0, [pc, #712] @ 1517b8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3616] @ 0xe20 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #696] @ 151600 │ │ │ │ + ldr r0, [pc, #696] @ 1517bc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3616] @ 0xe20 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3616] @ 0xe20 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3620] @ 0xe24 │ │ │ │ - beq 1538e4 │ │ │ │ - ldr r0, [pc, #600] @ 151604 │ │ │ │ + beq 153aa0 │ │ │ │ + ldr r0, [pc, #600] @ 1517c0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3620] @ 0xe24 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #584] @ 151608 │ │ │ │ + ldr r0, [pc, #584] @ 1517c4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3620] @ 0xe24 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3620] @ 0xe24 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3624] @ 0xe28 │ │ │ │ - beq 1538ec │ │ │ │ - ldr r0, [pc, #488] @ 15160c │ │ │ │ + beq 153aa8 │ │ │ │ + ldr r0, [pc, #488] @ 1517c8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3624] @ 0xe28 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #468] @ 15160c │ │ │ │ + ldr r0, [pc, #468] @ 1517c8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3624] @ 0xe28 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3624] @ 0xe28 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3628] @ 0xe2c │ │ │ │ - beq 1538f4 │ │ │ │ - ldr r0, [pc, #372] @ 151610 │ │ │ │ + beq 153ab0 │ │ │ │ + ldr r0, [pc, #372] @ 1517cc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3628] @ 0xe2c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #356] @ 151614 │ │ │ │ + ldr r0, [pc, #356] @ 1517d0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3628] @ 0xe2c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3628] @ 0xe2c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3632] @ 0xe30 │ │ │ │ - beq 1538fc │ │ │ │ - ldr r0, [pc, #260] @ 151618 │ │ │ │ + beq 153ab8 │ │ │ │ + ldr r0, [pc, #260] @ 1517d4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3632] @ 0xe30 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #240] @ 151618 │ │ │ │ + ldr r0, [pc, #240] @ 1517d4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ - b 1516c4 │ │ │ │ + b 151880 │ │ │ │ andeq ip, r3, r8, asr #32 │ │ │ │ andeq ip, r3, ip, asr #32 │ │ │ │ andeq ip, r3, r4, asr r0 │ │ │ │ andeq ip, r3, lr, lsl r1 │ │ │ │ andeq ip, r3, r0, ror #4 │ │ │ │ andeq ip, r3, ip, ror #4 │ │ │ │ andeq ip, r3, ip, asr r5 │ │ │ │ @@ -265840,714 +265951,714 @@ │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3632] @ 0xe30 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3636] @ 0xe34 │ │ │ │ - beq 153904 │ │ │ │ - ldr r0, [pc, #-264] @ 15161c │ │ │ │ + beq 153ac0 │ │ │ │ + ldr r0, [pc, #-264] @ 1517d8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3636] @ 0xe34 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-280] @ 151620 │ │ │ │ + ldr r0, [pc, #-280] @ 1517dc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3636] @ 0xe34 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3636] @ 0xe34 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3640] @ 0xe38 │ │ │ │ - beq 15390c │ │ │ │ - ldr r0, [pc, #-376] @ 151624 │ │ │ │ + beq 153ac8 │ │ │ │ + ldr r0, [pc, #-376] @ 1517e0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3640] @ 0xe38 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-392] @ 151628 │ │ │ │ + ldr r0, [pc, #-392] @ 1517e4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3640] @ 0xe38 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3640] @ 0xe38 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3644] @ 0xe3c │ │ │ │ - beq 153914 │ │ │ │ - ldr r0, [pc, #-488] @ 15162c │ │ │ │ + beq 153ad0 │ │ │ │ + ldr r0, [pc, #-488] @ 1517e8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3644] @ 0xe3c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-508] @ 15162c │ │ │ │ + ldr r0, [pc, #-508] @ 1517e8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3644] @ 0xe3c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3644] @ 0xe3c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3648] @ 0xe40 │ │ │ │ - beq 15391c │ │ │ │ - ldr r0, [pc, #-604] @ 151630 │ │ │ │ + beq 153ad8 │ │ │ │ + ldr r0, [pc, #-604] @ 1517ec │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3648] @ 0xe40 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-620] @ 151634 │ │ │ │ + ldr r0, [pc, #-620] @ 1517f0 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3648] @ 0xe40 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3648] @ 0xe40 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3652] @ 0xe44 │ │ │ │ - beq 153924 │ │ │ │ - ldr r0, [pc, #-716] @ 151638 │ │ │ │ + beq 153ae0 │ │ │ │ + ldr r0, [pc, #-716] @ 1517f4 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3652] @ 0xe44 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-732] @ 15163c │ │ │ │ + ldr r0, [pc, #-732] @ 1517f8 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3652] @ 0xe44 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3652] @ 0xe44 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3656] @ 0xe48 │ │ │ │ - beq 15392c │ │ │ │ - ldr r0, [pc, #-828] @ 151640 │ │ │ │ + beq 153ae8 │ │ │ │ + ldr r0, [pc, #-828] @ 1517fc │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3656] @ 0xe48 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-844] @ 151644 │ │ │ │ + ldr r0, [pc, #-844] @ 151800 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3656] @ 0xe48 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3656] @ 0xe48 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3660] @ 0xe4c │ │ │ │ - beq 153934 │ │ │ │ - ldr r0, [pc, #-940] @ 151648 │ │ │ │ + beq 153af0 │ │ │ │ + ldr r0, [pc, #-940] @ 151804 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3660] @ 0xe4c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-956] @ 15164c │ │ │ │ + ldr r0, [pc, #-956] @ 151808 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3660] @ 0xe4c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3660] @ 0xe4c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3664] @ 0xe50 │ │ │ │ - beq 15393c │ │ │ │ - ldr r0, [pc, #-1052] @ 151650 │ │ │ │ + beq 153af8 │ │ │ │ + ldr r0, [pc, #-1052] @ 15180c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3664] @ 0xe50 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1068] @ 151654 │ │ │ │ + ldr r0, [pc, #-1068] @ 151810 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3664] @ 0xe50 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3664] @ 0xe50 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3668] @ 0xe54 │ │ │ │ - beq 153944 │ │ │ │ - ldr r0, [pc, #-1164] @ 151658 │ │ │ │ + beq 153b00 │ │ │ │ + ldr r0, [pc, #-1164] @ 151814 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3668] @ 0xe54 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1180] @ 15165c │ │ │ │ + ldr r0, [pc, #-1180] @ 151818 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3668] @ 0xe54 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3668] @ 0xe54 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3672] @ 0xe58 │ │ │ │ - beq 15388c │ │ │ │ - ldr r0, [pc, #-1276] @ 151660 │ │ │ │ + beq 153a48 │ │ │ │ + ldr r0, [pc, #-1276] @ 15181c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3672] @ 0xe58 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1296] @ 151660 │ │ │ │ + ldr r0, [pc, #-1296] @ 15181c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3672] @ 0xe58 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3672] @ 0xe58 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3676] @ 0xe5c │ │ │ │ - beq 153894 │ │ │ │ - ldr r0, [pc, #-1392] @ 151664 │ │ │ │ + beq 153a50 │ │ │ │ + ldr r0, [pc, #-1392] @ 151820 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3676] @ 0xe5c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1408] @ 151668 │ │ │ │ + ldr r0, [pc, #-1408] @ 151824 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3676] @ 0xe5c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3676] @ 0xe5c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3680] @ 0xe60 │ │ │ │ - beq 15389c │ │ │ │ - ldr r0, [pc, #-1504] @ 15166c │ │ │ │ + beq 153a58 │ │ │ │ + ldr r0, [pc, #-1504] @ 151828 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3680] @ 0xe60 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1520] @ 151670 │ │ │ │ + ldr r0, [pc, #-1520] @ 15182c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3680] @ 0xe60 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3680] @ 0xe60 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3684] @ 0xe64 │ │ │ │ - beq 1538a4 │ │ │ │ - ldr r0, [pc, #-1616] @ 151674 │ │ │ │ + beq 153a60 │ │ │ │ + ldr r0, [pc, #-1616] @ 151830 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3684] @ 0xe64 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1632] @ 151678 │ │ │ │ + ldr r0, [pc, #-1632] @ 151834 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3684] @ 0xe64 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3684] @ 0xe64 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3688] @ 0xe68 │ │ │ │ - beq 1538ac │ │ │ │ - ldr r0, [pc, #-1728] @ 15167c │ │ │ │ + beq 153a68 │ │ │ │ + ldr r0, [pc, #-1728] @ 151838 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3688] @ 0xe68 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1744] @ 151680 │ │ │ │ + ldr r0, [pc, #-1744] @ 15183c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3688] @ 0xe68 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3688] @ 0xe68 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3692] @ 0xe6c │ │ │ │ - beq 1538b4 │ │ │ │ - ldr r0, [pc, #-1840] @ 151684 │ │ │ │ + beq 153a70 │ │ │ │ + ldr r0, [pc, #-1840] @ 151840 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3692] @ 0xe6c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1856] @ 151688 │ │ │ │ + ldr r0, [pc, #-1856] @ 151844 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3692] @ 0xe6c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3692] @ 0xe6c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3696] @ 0xe70 │ │ │ │ - beq 1538bc │ │ │ │ - ldr r0, [pc, #-1952] @ 15168c │ │ │ │ + beq 153a78 │ │ │ │ + ldr r0, [pc, #-1952] @ 151848 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3696] @ 0xe70 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-1968] @ 151690 │ │ │ │ + ldr r0, [pc, #-1968] @ 15184c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3696] @ 0xe70 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3696] @ 0xe70 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3700] @ 0xe74 │ │ │ │ - beq 1538c4 │ │ │ │ - ldr r0, [pc, #-2064] @ 151694 │ │ │ │ + beq 153a80 │ │ │ │ + ldr r0, [pc, #-2064] @ 151850 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3700] @ 0xe74 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2080] @ 151698 │ │ │ │ + ldr r0, [pc, #-2080] @ 151854 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3700] @ 0xe74 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3700] @ 0xe74 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3704] @ 0xe78 │ │ │ │ - beq 15386c │ │ │ │ - ldr r0, [pc, #-2176] @ 15169c │ │ │ │ + beq 153a28 │ │ │ │ + ldr r0, [pc, #-2176] @ 151858 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3704] @ 0xe78 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2192] @ 1516a0 │ │ │ │ + ldr r0, [pc, #-2192] @ 15185c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3704] @ 0xe78 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3704] @ 0xe78 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3708] @ 0xe7c │ │ │ │ - beq 153874 │ │ │ │ - ldr r0, [pc, #-2288] @ 1516a4 │ │ │ │ + beq 153a30 │ │ │ │ + ldr r0, [pc, #-2288] @ 151860 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3708] @ 0xe7c │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2304] @ 1516a8 │ │ │ │ + ldr r0, [pc, #-2304] @ 151864 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3708] @ 0xe7c │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3708] @ 0xe7c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3712] @ 0xe80 │ │ │ │ - beq 15387c │ │ │ │ - ldr r0, [pc, #-2400] @ 1516ac │ │ │ │ + beq 153a38 │ │ │ │ + ldr r0, [pc, #-2400] @ 151868 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3712] @ 0xe80 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2416] @ 1516b0 │ │ │ │ + ldr r0, [pc, #-2416] @ 15186c │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3712] @ 0xe80 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3712] @ 0xe80 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3716] @ 0xe84 │ │ │ │ - beq 153884 │ │ │ │ + beq 153a40 │ │ │ │ mov r0, #262144 @ 0x40000 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3716] @ 0xe84 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2532] @ 1516b4 │ │ │ │ + ldr r0, [pc, #-2532] @ 151870 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3716] @ 0xe84 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3716] @ 0xe84 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #3720] @ 0xe88 │ │ │ │ - beq 153854 │ │ │ │ + beq 153a10 │ │ │ │ mov r0, #393216 @ 0x60000 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3720] @ 0xe88 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2648] @ 1516b8 │ │ │ │ + ldr r0, [pc, #-2648] @ 151874 │ │ │ │ bl aaa68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #3720] @ 0xe88 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #4 │ │ │ │ bl aaa68 │ │ │ │ ldr r1, [sp, #3720] @ 0xe88 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r3, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ cmp r3, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r1, #20] │ │ │ │ mov r0, #3 │ │ │ │ bl 4ffe8 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15385c │ │ │ │ - ldr r0, [pc, #-2740] @ 1516bc │ │ │ │ + beq 153a18 │ │ │ │ + ldr r0, [pc, #-2740] @ 151878 │ │ │ │ str r3, [sp, #3740] @ 0xe9c │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [sp, #3740] @ 0xe9c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 7303c │ │ │ │ - ldr r0, [pc, #-2764] @ 1516c0 │ │ │ │ + ldr r0, [pc, #-2764] @ 15187c │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [sp, #3740] @ 0xe9c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 72f68 │ │ │ │ mov r0, #0 │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [sp, #3740] @ 0xe9c │ │ │ │ ldr r2, [r3, #4] │ │ │ │ ldr r1, [r2, #84] @ 0x54 │ │ │ │ tst r1, #67108864 @ 0x4000000 │ │ │ │ - beq 1540e0 │ │ │ │ + beq 15429c │ │ │ │ cmp r2, r5 │ │ │ │ - beq 15410c │ │ │ │ + beq 1542c8 │ │ │ │ cmp r2, r4 │ │ │ │ - beq 154108 │ │ │ │ + beq 1542c4 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ cmp r2, #2 │ │ │ │ - ble 154104 │ │ │ │ + ble 1542c0 │ │ │ │ str r0, [r3, #20] │ │ │ │ str r3, [sp, #1868] @ 0x74c │ │ │ │ ldr r3, [sp, #3720] @ 0xe88 │ │ │ │ str r3, [sp, #1864] @ 0x748 │ │ │ │ ldr r3, [sp, #3716] @ 0xe84 │ │ │ │ str r3, [sp, #1860] @ 0x744 │ │ │ │ ldr r3, [sp, #3712] @ 0xe80 │ │ │ │ @@ -267466,26 +267577,26 @@ │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #1880] @ 0x758 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #1876] @ 0x754 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #1872] @ 0x750 │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr r0, [pc, #4080] @ 154044 │ │ │ │ + ldr r0, [pc, #4080] @ 154200 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr r3, [sp, #3732] @ 0xe94 │ │ │ │ ldr r2, [sp, #3728] @ 0xe90 │ │ │ │ ldr r1, [sp, #2612] @ 0xa34 │ │ │ │ stm sp, {sl, fp} │ │ │ │ bl a73a0 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 153830 │ │ │ │ - ldr r3, [pc, #4040] @ 154048 │ │ │ │ + beq 1539ec │ │ │ │ + ldr r3, [pc, #4040] @ 154204 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ str r4, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r4] │ │ │ │ ldr r3, [sp, #3724] @ 0xe8c │ │ │ │ @@ -267493,1372 +267604,1372 @@ │ │ │ │ ldr r1, [r3, #1856] @ 0x740 │ │ │ │ ldr r3, [sp, #3736] @ 0xe98 │ │ │ │ ldr r0, [r3] │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 1530cc │ │ │ │ + beq 153288 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 1530ec │ │ │ │ + beq 1532a8 │ │ │ │ cmp r5, #0 │ │ │ │ movge r0, #1 │ │ │ │ - blt 154094 │ │ │ │ + blt 154250 │ │ │ │ add sp, sp, #3744 @ 0xea0 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 141afc │ │ │ │ + b 141cb8 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1530cc │ │ │ │ + b 153288 │ │ │ │ ldr r0, [r3, #12] │ │ │ │ bl 504b0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 1540b8 │ │ │ │ + beq 154274 │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 141a9c │ │ │ │ + beq 141c58 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 141a9c │ │ │ │ + beq 141c58 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 141a9c │ │ │ │ + bne 141c58 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 141a9c │ │ │ │ + b 141c58 │ │ │ │ ldr r3, [sp, #3736] @ 0xe98 │ │ │ │ - ldr r1, [pc, #3848] @ 15404c │ │ │ │ - ldr r0, [pc, #3848] @ 154050 │ │ │ │ + ldr r1, [pc, #3848] @ 154208 │ │ │ │ + ldr r0, [pc, #3848] @ 15420c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ add sp, sp, #3744 @ 0xea0 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl aa8fc │ │ │ │ - b 141b10 │ │ │ │ + b 141ccc │ │ │ │ bl aa8fc │ │ │ │ - b 141bc4 │ │ │ │ + b 141d80 │ │ │ │ bl aa8fc │ │ │ │ - b 141c60 │ │ │ │ + b 141e1c │ │ │ │ bl aa8fc │ │ │ │ - b 141cf8 │ │ │ │ + b 141eb4 │ │ │ │ bl aa8fc │ │ │ │ - b 141d8c │ │ │ │ + b 141f48 │ │ │ │ bl aa8fc │ │ │ │ - b 141e20 │ │ │ │ + b 141fdc │ │ │ │ bl aa8fc │ │ │ │ - b 141eb4 │ │ │ │ + b 142070 │ │ │ │ bl aa8fc │ │ │ │ - b 141f48 │ │ │ │ + b 142104 │ │ │ │ bl aa8fc │ │ │ │ - b 141fe0 │ │ │ │ + b 14219c │ │ │ │ bl aa8fc │ │ │ │ - b 142080 │ │ │ │ + b 14223c │ │ │ │ bl aa8fc │ │ │ │ - b 142120 │ │ │ │ + b 1422dc │ │ │ │ bl aa8fc │ │ │ │ - b 1421c0 │ │ │ │ + b 14237c │ │ │ │ bl aa8fc │ │ │ │ - b 142260 │ │ │ │ + b 14241c │ │ │ │ bl aa8fc │ │ │ │ - b 142300 │ │ │ │ + b 1424bc │ │ │ │ bl aa8fc │ │ │ │ - b 1423a0 │ │ │ │ + b 14255c │ │ │ │ bl aa8fc │ │ │ │ - b 142440 │ │ │ │ + b 1425fc │ │ │ │ bl aa8fc │ │ │ │ - b 1424e0 │ │ │ │ + b 14269c │ │ │ │ bl aa8fc │ │ │ │ - b 142580 │ │ │ │ + b 14273c │ │ │ │ bl aa8fc │ │ │ │ - b 142620 │ │ │ │ + b 1427dc │ │ │ │ bl aa8fc │ │ │ │ - b 1426c0 │ │ │ │ + b 14287c │ │ │ │ bl aa8fc │ │ │ │ - b 142760 │ │ │ │ + b 14291c │ │ │ │ bl aa8fc │ │ │ │ - b 142800 │ │ │ │ + b 1429bc │ │ │ │ bl aa8fc │ │ │ │ - b 1428a0 │ │ │ │ + b 142a5c │ │ │ │ bl aa8fc │ │ │ │ - b 142940 │ │ │ │ + b 142afc │ │ │ │ bl aa8fc │ │ │ │ - b 1429e0 │ │ │ │ + b 142b9c │ │ │ │ bl aa8fc │ │ │ │ - b 142bd4 │ │ │ │ + b 142d90 │ │ │ │ bl aa8fc │ │ │ │ - b 142c74 │ │ │ │ + b 142e30 │ │ │ │ bl aa8fc │ │ │ │ - b 142d14 │ │ │ │ + b 142ed0 │ │ │ │ bl aa8fc │ │ │ │ - b 142db4 │ │ │ │ + b 142f70 │ │ │ │ bl aa8fc │ │ │ │ - b 142e54 │ │ │ │ + b 143010 │ │ │ │ bl aa8fc │ │ │ │ - b 142ef4 │ │ │ │ + b 1430b0 │ │ │ │ bl aa8fc │ │ │ │ - b 142f94 │ │ │ │ + b 143150 │ │ │ │ bl aa8fc │ │ │ │ - b 143034 │ │ │ │ + b 1431f0 │ │ │ │ bl aa8fc │ │ │ │ - b 1430d4 │ │ │ │ + b 143290 │ │ │ │ bl aa8fc │ │ │ │ - b 143174 │ │ │ │ + b 143330 │ │ │ │ bl aa8fc │ │ │ │ - b 143214 │ │ │ │ + b 1433d0 │ │ │ │ bl aa8fc │ │ │ │ - b 1432b4 │ │ │ │ + b 143470 │ │ │ │ bl aa8fc │ │ │ │ - b 143354 │ │ │ │ + b 143510 │ │ │ │ bl aa8fc │ │ │ │ - b 1433f4 │ │ │ │ + b 1435b0 │ │ │ │ bl aa8fc │ │ │ │ - b 143494 │ │ │ │ + b 143650 │ │ │ │ bl aa8fc │ │ │ │ - b 143534 │ │ │ │ + b 1436f0 │ │ │ │ bl aa8fc │ │ │ │ - b 1435d4 │ │ │ │ + b 143790 │ │ │ │ bl aa8fc │ │ │ │ - b 143674 │ │ │ │ + b 143830 │ │ │ │ bl aa8fc │ │ │ │ - b 143714 │ │ │ │ + b 1438d0 │ │ │ │ bl aa8fc │ │ │ │ - b 1437b4 │ │ │ │ + b 143970 │ │ │ │ bl aa8fc │ │ │ │ - b 143854 │ │ │ │ + b 143a10 │ │ │ │ bl aa8fc │ │ │ │ - b 1438f4 │ │ │ │ + b 143ab0 │ │ │ │ bl aa8fc │ │ │ │ - b 143994 │ │ │ │ + b 143b50 │ │ │ │ bl aa8fc │ │ │ │ - b 143a34 │ │ │ │ + b 143bf0 │ │ │ │ bl aa8fc │ │ │ │ - b 143ad4 │ │ │ │ + b 143c90 │ │ │ │ bl aa8fc │ │ │ │ - b 143b74 │ │ │ │ + b 143d30 │ │ │ │ bl aa8fc │ │ │ │ - b 143c14 │ │ │ │ + b 143dd0 │ │ │ │ bl aa8fc │ │ │ │ - b 143cb4 │ │ │ │ + b 143e70 │ │ │ │ bl aa8fc │ │ │ │ - b 143d54 │ │ │ │ + b 143f10 │ │ │ │ bl aa8fc │ │ │ │ - b 143df4 │ │ │ │ + b 143fb0 │ │ │ │ bl aa8fc │ │ │ │ - b 143e94 │ │ │ │ + b 144050 │ │ │ │ bl aa8fc │ │ │ │ - b 143f34 │ │ │ │ + b 1440f0 │ │ │ │ bl aa8fc │ │ │ │ - b 143fd4 │ │ │ │ + b 144190 │ │ │ │ bl aa8fc │ │ │ │ - b 144074 │ │ │ │ + b 144230 │ │ │ │ bl aa8fc │ │ │ │ - b 144114 │ │ │ │ + b 1442d0 │ │ │ │ bl aa8fc │ │ │ │ - b 1441b4 │ │ │ │ + b 144370 │ │ │ │ bl aa8fc │ │ │ │ - b 144254 │ │ │ │ + b 144410 │ │ │ │ bl aa8fc │ │ │ │ - b 1442f4 │ │ │ │ + b 1444b0 │ │ │ │ bl aa8fc │ │ │ │ - b 144394 │ │ │ │ + b 144550 │ │ │ │ bl aa8fc │ │ │ │ - b 144434 │ │ │ │ + b 1445f0 │ │ │ │ bl aa8fc │ │ │ │ - b 1444d4 │ │ │ │ + b 144690 │ │ │ │ bl aa8fc │ │ │ │ - b 144574 │ │ │ │ + b 144730 │ │ │ │ bl aa8fc │ │ │ │ - b 144614 │ │ │ │ + b 1447d0 │ │ │ │ bl aa8fc │ │ │ │ - b 1446b4 │ │ │ │ + b 144870 │ │ │ │ bl aa8fc │ │ │ │ - b 144754 │ │ │ │ + b 144910 │ │ │ │ bl aa8fc │ │ │ │ - b 1447f4 │ │ │ │ + b 1449b0 │ │ │ │ bl aa8fc │ │ │ │ - b 144894 │ │ │ │ + b 144a50 │ │ │ │ bl aa8fc │ │ │ │ - b 144934 │ │ │ │ + b 144af0 │ │ │ │ bl aa8fc │ │ │ │ - b 1449d4 │ │ │ │ + b 144b90 │ │ │ │ bl aa8fc │ │ │ │ - b 144a74 │ │ │ │ + b 144c30 │ │ │ │ bl aa8fc │ │ │ │ - b 144b14 │ │ │ │ + b 144cd0 │ │ │ │ bl aa8fc │ │ │ │ - b 144bb4 │ │ │ │ + b 144d70 │ │ │ │ bl aa8fc │ │ │ │ - b 144d78 │ │ │ │ + b 144f34 │ │ │ │ bl aa8fc │ │ │ │ - b 144e18 │ │ │ │ + b 144fd4 │ │ │ │ bl aa8fc │ │ │ │ - b 144eb8 │ │ │ │ + b 145074 │ │ │ │ bl aa8fc │ │ │ │ - b 144f58 │ │ │ │ + b 145114 │ │ │ │ bl aa8fc │ │ │ │ - b 144ff8 │ │ │ │ + b 1451b4 │ │ │ │ bl aa8fc │ │ │ │ - b 145098 │ │ │ │ + b 145254 │ │ │ │ bl aa8fc │ │ │ │ - b 145138 │ │ │ │ + b 1452f4 │ │ │ │ bl aa8fc │ │ │ │ - b 1451d8 │ │ │ │ + b 145394 │ │ │ │ bl aa8fc │ │ │ │ - b 145278 │ │ │ │ + b 145434 │ │ │ │ bl aa8fc │ │ │ │ - b 145318 │ │ │ │ + b 1454d4 │ │ │ │ bl aa8fc │ │ │ │ - b 1453b8 │ │ │ │ + b 145574 │ │ │ │ bl aa8fc │ │ │ │ - b 145458 │ │ │ │ + b 145614 │ │ │ │ bl aa8fc │ │ │ │ - b 1454f8 │ │ │ │ + b 1456b4 │ │ │ │ bl aa8fc │ │ │ │ - b 145598 │ │ │ │ + b 145754 │ │ │ │ bl aa8fc │ │ │ │ - b 145638 │ │ │ │ + b 1457f4 │ │ │ │ bl aa8fc │ │ │ │ - b 1456d8 │ │ │ │ + b 145894 │ │ │ │ bl aa8fc │ │ │ │ - b 145778 │ │ │ │ + b 145934 │ │ │ │ bl aa8fc │ │ │ │ - b 145818 │ │ │ │ + b 1459d4 │ │ │ │ bl aa8fc │ │ │ │ - b 1458b8 │ │ │ │ + b 145a74 │ │ │ │ bl aa8fc │ │ │ │ - b 145958 │ │ │ │ + b 145b14 │ │ │ │ bl aa8fc │ │ │ │ - b 1459f8 │ │ │ │ + b 145bb4 │ │ │ │ bl aa8fc │ │ │ │ - b 145a98 │ │ │ │ + b 145c54 │ │ │ │ bl aa8fc │ │ │ │ - b 145b38 │ │ │ │ + b 145cf4 │ │ │ │ bl aa8fc │ │ │ │ - b 145bd8 │ │ │ │ + b 145d94 │ │ │ │ bl aa8fc │ │ │ │ - b 145c78 │ │ │ │ + b 145e34 │ │ │ │ bl aa8fc │ │ │ │ - b 145d18 │ │ │ │ + b 145ed4 │ │ │ │ bl aa8fc │ │ │ │ - b 145db8 │ │ │ │ + b 145f74 │ │ │ │ bl aa8fc │ │ │ │ - b 145e58 │ │ │ │ + b 146014 │ │ │ │ bl aa8fc │ │ │ │ - b 145ef8 │ │ │ │ + b 1460b4 │ │ │ │ bl aa8fc │ │ │ │ - b 145f98 │ │ │ │ + b 146154 │ │ │ │ bl aa8fc │ │ │ │ - b 146038 │ │ │ │ + b 1461f4 │ │ │ │ bl aa8fc │ │ │ │ - b 1460d8 │ │ │ │ + b 146294 │ │ │ │ bl aa8fc │ │ │ │ - b 146178 │ │ │ │ + b 146334 │ │ │ │ bl aa8fc │ │ │ │ - b 146218 │ │ │ │ + b 1463d4 │ │ │ │ bl aa8fc │ │ │ │ - b 1462b8 │ │ │ │ + b 146474 │ │ │ │ bl aa8fc │ │ │ │ - b 146358 │ │ │ │ + b 146514 │ │ │ │ bl aa8fc │ │ │ │ - b 1463f8 │ │ │ │ + b 1465b4 │ │ │ │ bl aa8fc │ │ │ │ - b 146498 │ │ │ │ + b 146654 │ │ │ │ bl aa8fc │ │ │ │ - b 146538 │ │ │ │ + b 1466f4 │ │ │ │ bl aa8fc │ │ │ │ - b 1465d8 │ │ │ │ + b 146794 │ │ │ │ bl aa8fc │ │ │ │ - b 146678 │ │ │ │ + b 146834 │ │ │ │ bl aa8fc │ │ │ │ - b 146718 │ │ │ │ + b 1468d4 │ │ │ │ bl aa8fc │ │ │ │ - b 1467b8 │ │ │ │ + b 146974 │ │ │ │ bl aa8fc │ │ │ │ - b 146858 │ │ │ │ + b 146a14 │ │ │ │ bl aa8fc │ │ │ │ - b 1468f8 │ │ │ │ + b 146ab4 │ │ │ │ bl aa8fc │ │ │ │ - b 146998 │ │ │ │ + b 146b54 │ │ │ │ bl aa8fc │ │ │ │ - b 146a38 │ │ │ │ + b 146bf4 │ │ │ │ bl aa8fc │ │ │ │ - b 146ad8 │ │ │ │ + b 146c94 │ │ │ │ bl aa8fc │ │ │ │ - b 146b78 │ │ │ │ + b 146d34 │ │ │ │ bl aa8fc │ │ │ │ - b 146c18 │ │ │ │ + b 146dd4 │ │ │ │ bl aa8fc │ │ │ │ - b 146cb8 │ │ │ │ + b 146e74 │ │ │ │ bl aa8fc │ │ │ │ - b 146e98 │ │ │ │ + b 147054 │ │ │ │ bl aa8fc │ │ │ │ - b 146f38 │ │ │ │ + b 1470f4 │ │ │ │ bl aa8fc │ │ │ │ - b 146fd8 │ │ │ │ + b 147194 │ │ │ │ bl aa8fc │ │ │ │ - b 147078 │ │ │ │ + b 147234 │ │ │ │ bl aa8fc │ │ │ │ - b 147118 │ │ │ │ + b 1472d4 │ │ │ │ bl aa8fc │ │ │ │ - b 1471b8 │ │ │ │ + b 147374 │ │ │ │ bl aa8fc │ │ │ │ - b 147258 │ │ │ │ + b 147414 │ │ │ │ bl aa8fc │ │ │ │ - b 1472f8 │ │ │ │ + b 1474b4 │ │ │ │ bl aa8fc │ │ │ │ - b 147398 │ │ │ │ + b 147554 │ │ │ │ bl aa8fc │ │ │ │ - b 147438 │ │ │ │ + b 1475f4 │ │ │ │ bl aa8fc │ │ │ │ - b 1474d8 │ │ │ │ + b 147694 │ │ │ │ bl aa8fc │ │ │ │ - b 147578 │ │ │ │ + b 147734 │ │ │ │ bl aa8fc │ │ │ │ - b 147618 │ │ │ │ + b 1477d4 │ │ │ │ bl aa8fc │ │ │ │ - b 1476b8 │ │ │ │ + b 147874 │ │ │ │ bl aa8fc │ │ │ │ - b 147758 │ │ │ │ + b 147914 │ │ │ │ bl aa8fc │ │ │ │ - b 1477f8 │ │ │ │ + b 1479b4 │ │ │ │ bl aa8fc │ │ │ │ - b 147898 │ │ │ │ + b 147a54 │ │ │ │ bl aa8fc │ │ │ │ - b 147938 │ │ │ │ + b 147af4 │ │ │ │ bl aa8fc │ │ │ │ - b 1479d8 │ │ │ │ + b 147b94 │ │ │ │ bl aa8fc │ │ │ │ - b 147a78 │ │ │ │ + b 147c34 │ │ │ │ bl aa8fc │ │ │ │ - b 147b18 │ │ │ │ + b 147cd4 │ │ │ │ bl aa8fc │ │ │ │ - b 147bb8 │ │ │ │ + b 147d74 │ │ │ │ bl aa8fc │ │ │ │ - b 147c58 │ │ │ │ + b 147e14 │ │ │ │ bl aa8fc │ │ │ │ - b 147cf8 │ │ │ │ + b 147eb4 │ │ │ │ bl aa8fc │ │ │ │ - b 147d98 │ │ │ │ + b 147f54 │ │ │ │ bl aa8fc │ │ │ │ - b 147e38 │ │ │ │ + b 147ff4 │ │ │ │ bl aa8fc │ │ │ │ - b 147ed8 │ │ │ │ + b 148094 │ │ │ │ bl aa8fc │ │ │ │ - b 147f78 │ │ │ │ + b 148134 │ │ │ │ bl aa8fc │ │ │ │ - b 148018 │ │ │ │ + b 1481d4 │ │ │ │ bl aa8fc │ │ │ │ - b 1480b8 │ │ │ │ + b 148274 │ │ │ │ bl aa8fc │ │ │ │ - b 148158 │ │ │ │ + b 148314 │ │ │ │ bl aa8fc │ │ │ │ - b 1481f8 │ │ │ │ + b 1483b4 │ │ │ │ bl aa8fc │ │ │ │ - b 148298 │ │ │ │ + b 148454 │ │ │ │ bl aa8fc │ │ │ │ - b 148338 │ │ │ │ + b 1484f4 │ │ │ │ bl aa8fc │ │ │ │ - b 1483d8 │ │ │ │ + b 148594 │ │ │ │ bl aa8fc │ │ │ │ - b 148478 │ │ │ │ + b 148634 │ │ │ │ bl aa8fc │ │ │ │ - b 148518 │ │ │ │ + b 1486d4 │ │ │ │ bl aa8fc │ │ │ │ - b 1485b8 │ │ │ │ + b 148774 │ │ │ │ bl aa8fc │ │ │ │ - b 148658 │ │ │ │ + b 148814 │ │ │ │ bl aa8fc │ │ │ │ - b 1486f8 │ │ │ │ + b 1488b4 │ │ │ │ bl aa8fc │ │ │ │ - b 148798 │ │ │ │ + b 148954 │ │ │ │ bl aa8fc │ │ │ │ - b 148838 │ │ │ │ + b 1489f4 │ │ │ │ bl aa8fc │ │ │ │ - b 1488d8 │ │ │ │ + b 148a94 │ │ │ │ bl aa8fc │ │ │ │ - b 148978 │ │ │ │ + b 148b34 │ │ │ │ bl aa8fc │ │ │ │ - b 148a18 │ │ │ │ + b 148bd4 │ │ │ │ bl aa8fc │ │ │ │ - b 148ab8 │ │ │ │ + b 148c74 │ │ │ │ bl aa8fc │ │ │ │ - b 148b58 │ │ │ │ + b 148d14 │ │ │ │ bl aa8fc │ │ │ │ - b 148bf8 │ │ │ │ + b 148db4 │ │ │ │ bl aa8fc │ │ │ │ - b 148c98 │ │ │ │ + b 148e54 │ │ │ │ bl aa8fc │ │ │ │ - b 148d38 │ │ │ │ + b 148ef4 │ │ │ │ bl aa8fc │ │ │ │ - b 148dd8 │ │ │ │ + b 148f94 │ │ │ │ bl aa8fc │ │ │ │ - b 148fcc │ │ │ │ + b 149188 │ │ │ │ bl aa8fc │ │ │ │ - b 14906c │ │ │ │ + b 149228 │ │ │ │ bl aa8fc │ │ │ │ - b 14910c │ │ │ │ + b 1492c8 │ │ │ │ bl aa8fc │ │ │ │ - b 1491ac │ │ │ │ + b 149368 │ │ │ │ bl aa8fc │ │ │ │ - b 14924c │ │ │ │ + b 149408 │ │ │ │ bl aa8fc │ │ │ │ - b 1492ec │ │ │ │ + b 1494a8 │ │ │ │ bl aa8fc │ │ │ │ - b 14938c │ │ │ │ + b 149548 │ │ │ │ bl aa8fc │ │ │ │ - b 14942c │ │ │ │ + b 1495e8 │ │ │ │ bl aa8fc │ │ │ │ - b 1494cc │ │ │ │ + b 149688 │ │ │ │ bl aa8fc │ │ │ │ - b 14956c │ │ │ │ + b 149728 │ │ │ │ bl aa8fc │ │ │ │ - b 14960c │ │ │ │ + b 1497c8 │ │ │ │ bl aa8fc │ │ │ │ - b 1496ac │ │ │ │ + b 149868 │ │ │ │ bl aa8fc │ │ │ │ - b 14974c │ │ │ │ + b 149908 │ │ │ │ bl aa8fc │ │ │ │ - b 1497ec │ │ │ │ + b 1499a8 │ │ │ │ bl aa8fc │ │ │ │ - b 14988c │ │ │ │ + b 149a48 │ │ │ │ bl aa8fc │ │ │ │ - b 149904 │ │ │ │ + b 149ac0 │ │ │ │ bl aa8fc │ │ │ │ - b 14997c │ │ │ │ + b 149b38 │ │ │ │ bl aa8fc │ │ │ │ - b 1499f4 │ │ │ │ + b 149bb0 │ │ │ │ bl aa8fc │ │ │ │ - b 149a6c │ │ │ │ + b 149c28 │ │ │ │ bl aa8fc │ │ │ │ - b 149ae4 │ │ │ │ + b 149ca0 │ │ │ │ bl aa8fc │ │ │ │ - b 149b5c │ │ │ │ + b 149d18 │ │ │ │ bl aa8fc │ │ │ │ - b 149bd4 │ │ │ │ + b 149d90 │ │ │ │ bl aa8fc │ │ │ │ - b 149c4c │ │ │ │ + b 149e08 │ │ │ │ bl aa8fc │ │ │ │ - b 149cc4 │ │ │ │ + b 149e80 │ │ │ │ bl aa8fc │ │ │ │ - b 149d3c │ │ │ │ + b 149ef8 │ │ │ │ bl aa8fc │ │ │ │ - b 149db4 │ │ │ │ + b 149f70 │ │ │ │ bl aa8fc │ │ │ │ - b 149e2c │ │ │ │ + b 149fe8 │ │ │ │ bl aa8fc │ │ │ │ - b 149ea4 │ │ │ │ + b 14a060 │ │ │ │ bl aa8fc │ │ │ │ - b 149f1c │ │ │ │ + b 14a0d8 │ │ │ │ bl aa8fc │ │ │ │ - b 149f94 │ │ │ │ + b 14a150 │ │ │ │ bl aa8fc │ │ │ │ - b 14a00c │ │ │ │ + b 14a1c8 │ │ │ │ bl aa8fc │ │ │ │ - b 14a084 │ │ │ │ + b 14a240 │ │ │ │ bl aa8fc │ │ │ │ - b 14a0fc │ │ │ │ + b 14a2b8 │ │ │ │ bl aa8fc │ │ │ │ - b 14a174 │ │ │ │ + b 14a330 │ │ │ │ bl aa8fc │ │ │ │ - b 14a1ec │ │ │ │ + b 14a3a8 │ │ │ │ bl aa8fc │ │ │ │ - b 14a264 │ │ │ │ + b 14a420 │ │ │ │ bl aa8fc │ │ │ │ - b 14a2dc │ │ │ │ + b 14a498 │ │ │ │ bl aa8fc │ │ │ │ - b 14a354 │ │ │ │ + b 14a510 │ │ │ │ ldr r3, [sp, #3736] @ 0xe98 │ │ │ │ - ldr r1, [pc, #2072] @ 154054 │ │ │ │ - ldr r0, [pc, #2072] @ 154058 │ │ │ │ + ldr r1, [pc, #2072] @ 154210 │ │ │ │ + ldr r0, [pc, #2072] @ 154214 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #6 │ │ │ │ bl b6f00 │ │ │ │ - b 153158 │ │ │ │ + b 153314 │ │ │ │ bl aa8fc │ │ │ │ - b 1520f4 │ │ │ │ + b 1522b0 │ │ │ │ str r3, [sp, #3740] @ 0xe9c │ │ │ │ bl aa8fc │ │ │ │ ldr r3, [sp, #3740] @ 0xe9c │ │ │ │ - b 152168 │ │ │ │ + b 152324 │ │ │ │ bl aa8fc │ │ │ │ - b 151f14 │ │ │ │ + b 1520d0 │ │ │ │ bl aa8fc │ │ │ │ - b 151f8c │ │ │ │ + b 152148 │ │ │ │ bl aa8fc │ │ │ │ - b 152004 │ │ │ │ + b 1521c0 │ │ │ │ bl aa8fc │ │ │ │ - b 15207c │ │ │ │ + b 152238 │ │ │ │ bl aa8fc │ │ │ │ - b 151b54 │ │ │ │ + b 151d10 │ │ │ │ bl aa8fc │ │ │ │ - b 151bcc │ │ │ │ + b 151d88 │ │ │ │ bl aa8fc │ │ │ │ - b 151c44 │ │ │ │ + b 151e00 │ │ │ │ bl aa8fc │ │ │ │ - b 151cbc │ │ │ │ + b 151e78 │ │ │ │ bl aa8fc │ │ │ │ - b 151d34 │ │ │ │ + b 151ef0 │ │ │ │ bl aa8fc │ │ │ │ - b 151dac │ │ │ │ + b 151f68 │ │ │ │ bl aa8fc │ │ │ │ - b 151e24 │ │ │ │ + b 151fe0 │ │ │ │ bl aa8fc │ │ │ │ - b 151e9c │ │ │ │ + b 152058 │ │ │ │ bl aa8fc │ │ │ │ - b 15123c │ │ │ │ + b 1513f8 │ │ │ │ bl aa8fc │ │ │ │ - b 1512b4 │ │ │ │ + b 151470 │ │ │ │ bl aa8fc │ │ │ │ - b 15132c │ │ │ │ + b 1514e8 │ │ │ │ bl aa8fc │ │ │ │ - b 1513a4 │ │ │ │ + b 151560 │ │ │ │ bl aa8fc │ │ │ │ - b 15141c │ │ │ │ + b 1515d8 │ │ │ │ bl aa8fc │ │ │ │ - b 151494 │ │ │ │ + b 151650 │ │ │ │ bl aa8fc │ │ │ │ - b 15150c │ │ │ │ + b 1516c8 │ │ │ │ bl aa8fc │ │ │ │ - b 15171c │ │ │ │ + b 1518d8 │ │ │ │ bl aa8fc │ │ │ │ - b 151794 │ │ │ │ + b 151950 │ │ │ │ bl aa8fc │ │ │ │ - b 15180c │ │ │ │ + b 1519c8 │ │ │ │ bl aa8fc │ │ │ │ - b 151884 │ │ │ │ + b 151a40 │ │ │ │ bl aa8fc │ │ │ │ - b 1518fc │ │ │ │ + b 151ab8 │ │ │ │ bl aa8fc │ │ │ │ - b 151974 │ │ │ │ + b 151b30 │ │ │ │ bl aa8fc │ │ │ │ - b 1519ec │ │ │ │ + b 151ba8 │ │ │ │ bl aa8fc │ │ │ │ - b 151a64 │ │ │ │ + b 151c20 │ │ │ │ bl aa8fc │ │ │ │ - b 151adc │ │ │ │ + b 151c98 │ │ │ │ bl aa8fc │ │ │ │ - b 15033c │ │ │ │ + b 1504f8 │ │ │ │ bl aa8fc │ │ │ │ - b 1503b4 │ │ │ │ + b 150570 │ │ │ │ bl aa8fc │ │ │ │ - b 15042c │ │ │ │ + b 1505e8 │ │ │ │ bl aa8fc │ │ │ │ - b 1504a4 │ │ │ │ + b 150660 │ │ │ │ bl aa8fc │ │ │ │ - b 15051c │ │ │ │ + b 1506d8 │ │ │ │ bl aa8fc │ │ │ │ - b 150594 │ │ │ │ + b 150750 │ │ │ │ bl aa8fc │ │ │ │ - b 15060c │ │ │ │ + b 1507c8 │ │ │ │ bl aa8fc │ │ │ │ - b 150684 │ │ │ │ + b 150840 │ │ │ │ bl aa8fc │ │ │ │ - b 1506fc │ │ │ │ + b 1508b8 │ │ │ │ bl aa8fc │ │ │ │ - b 150774 │ │ │ │ + b 150930 │ │ │ │ bl aa8fc │ │ │ │ - b 1507ec │ │ │ │ + b 1509a8 │ │ │ │ bl aa8fc │ │ │ │ - b 150864 │ │ │ │ + b 150a20 │ │ │ │ bl aa8fc │ │ │ │ - b 1508dc │ │ │ │ + b 150a98 │ │ │ │ bl aa8fc │ │ │ │ - b 150954 │ │ │ │ + b 150b10 │ │ │ │ bl aa8fc │ │ │ │ - b 1509cc │ │ │ │ + b 150b88 │ │ │ │ bl aa8fc │ │ │ │ - b 150a44 │ │ │ │ + b 150c00 │ │ │ │ bl aa8fc │ │ │ │ - b 150abc │ │ │ │ + b 150c78 │ │ │ │ bl aa8fc │ │ │ │ - b 150b34 │ │ │ │ + b 150cf0 │ │ │ │ bl aa8fc │ │ │ │ - b 150bac │ │ │ │ + b 150d68 │ │ │ │ bl aa8fc │ │ │ │ - b 150c24 │ │ │ │ + b 150de0 │ │ │ │ bl aa8fc │ │ │ │ - b 150c9c │ │ │ │ + b 150e58 │ │ │ │ bl aa8fc │ │ │ │ - b 150d14 │ │ │ │ + b 150ed0 │ │ │ │ bl aa8fc │ │ │ │ - b 150d8c │ │ │ │ + b 150f48 │ │ │ │ bl aa8fc │ │ │ │ - b 150e04 │ │ │ │ + b 150fc0 │ │ │ │ bl aa8fc │ │ │ │ - b 150e7c │ │ │ │ + b 151038 │ │ │ │ bl aa8fc │ │ │ │ - b 150ef4 │ │ │ │ + b 1510b0 │ │ │ │ bl aa8fc │ │ │ │ - b 150f6c │ │ │ │ + b 151128 │ │ │ │ bl aa8fc │ │ │ │ - b 150fe4 │ │ │ │ + b 1511a0 │ │ │ │ bl aa8fc │ │ │ │ - b 15105c │ │ │ │ + b 151218 │ │ │ │ bl aa8fc │ │ │ │ - b 1510d4 │ │ │ │ + b 151290 │ │ │ │ bl aa8fc │ │ │ │ - b 15114c │ │ │ │ + b 151308 │ │ │ │ bl aa8fc │ │ │ │ - b 1511c4 │ │ │ │ + b 151380 │ │ │ │ bl aa8fc │ │ │ │ - b 14e368 │ │ │ │ + b 14e524 │ │ │ │ bl aa8fc │ │ │ │ - b 14e3e0 │ │ │ │ + b 14e59c │ │ │ │ bl aa8fc │ │ │ │ - b 14e458 │ │ │ │ + b 14e614 │ │ │ │ bl aa8fc │ │ │ │ - b 14e4d0 │ │ │ │ + b 14e68c │ │ │ │ bl aa8fc │ │ │ │ - b 14e548 │ │ │ │ + b 14e704 │ │ │ │ bl aa8fc │ │ │ │ - b 14e5c0 │ │ │ │ + b 14e77c │ │ │ │ bl aa8fc │ │ │ │ - b 14e638 │ │ │ │ + b 14e7f4 │ │ │ │ bl aa8fc │ │ │ │ - b 14e6b0 │ │ │ │ + b 14e86c │ │ │ │ bl aa8fc │ │ │ │ - b 14e728 │ │ │ │ + b 14e8e4 │ │ │ │ bl aa8fc │ │ │ │ - b 14e7a0 │ │ │ │ + b 14e95c │ │ │ │ bl aa8fc │ │ │ │ - b 14e818 │ │ │ │ + b 14e9d4 │ │ │ │ bl aa8fc │ │ │ │ - b 14e890 │ │ │ │ + b 14ea4c │ │ │ │ bl aa8fc │ │ │ │ - b 14e908 │ │ │ │ + b 14eac4 │ │ │ │ bl aa8fc │ │ │ │ - b 14e980 │ │ │ │ + b 14eb3c │ │ │ │ bl aa8fc │ │ │ │ - b 14e9f8 │ │ │ │ + b 14ebb4 │ │ │ │ bl aa8fc │ │ │ │ - b 14ea70 │ │ │ │ + b 14ec2c │ │ │ │ bl aa8fc │ │ │ │ - b 14eae8 │ │ │ │ + b 14eca4 │ │ │ │ bl aa8fc │ │ │ │ - b 14eb60 │ │ │ │ + b 14ed1c │ │ │ │ bl aa8fc │ │ │ │ - b 14ebd8 │ │ │ │ + b 14ed94 │ │ │ │ bl aa8fc │ │ │ │ - b 14ec50 │ │ │ │ + b 14ee0c │ │ │ │ bl aa8fc │ │ │ │ - b 14ecc8 │ │ │ │ + b 14ee84 │ │ │ │ bl aa8fc │ │ │ │ - b 14ed40 │ │ │ │ + b 14eefc │ │ │ │ bl aa8fc │ │ │ │ - b 14edb8 │ │ │ │ + b 14ef74 │ │ │ │ bl aa8fc │ │ │ │ - b 14ee30 │ │ │ │ + b 14efec │ │ │ │ bl aa8fc │ │ │ │ - b 14eea8 │ │ │ │ + b 14f064 │ │ │ │ bl aa8fc │ │ │ │ - b 14ef20 │ │ │ │ + b 14f0dc │ │ │ │ bl aa8fc │ │ │ │ - b 14ef98 │ │ │ │ + b 14f154 │ │ │ │ bl aa8fc │ │ │ │ - b 14f010 │ │ │ │ + b 14f1cc │ │ │ │ bl aa8fc │ │ │ │ - b 14f088 │ │ │ │ + b 14f244 │ │ │ │ bl aa8fc │ │ │ │ - b 14f100 │ │ │ │ + b 14f2bc │ │ │ │ bl aa8fc │ │ │ │ - b 14f178 │ │ │ │ + b 14f334 │ │ │ │ bl aa8fc │ │ │ │ - b 14f1f0 │ │ │ │ + b 14f3ac │ │ │ │ bl aa8fc │ │ │ │ - b 14f268 │ │ │ │ + b 14f424 │ │ │ │ bl aa8fc │ │ │ │ - b 14f2e0 │ │ │ │ + b 14f49c │ │ │ │ bl aa8fc │ │ │ │ - b 14f358 │ │ │ │ + b 14f514 │ │ │ │ bl aa8fc │ │ │ │ - b 14f5a4 │ │ │ │ + b 14f760 │ │ │ │ bl aa8fc │ │ │ │ - b 14f61c │ │ │ │ + b 14f7d8 │ │ │ │ bl aa8fc │ │ │ │ - b 14f694 │ │ │ │ + b 14f850 │ │ │ │ bl aa8fc │ │ │ │ - b 14f70c │ │ │ │ + b 14f8c8 │ │ │ │ bl aa8fc │ │ │ │ - b 14f784 │ │ │ │ + b 14f940 │ │ │ │ bl aa8fc │ │ │ │ - b 14f7fc │ │ │ │ + b 14f9b8 │ │ │ │ bl aa8fc │ │ │ │ - b 14f874 │ │ │ │ + b 14fa30 │ │ │ │ bl aa8fc │ │ │ │ - b 14f8ec │ │ │ │ + b 14faa8 │ │ │ │ bl aa8fc │ │ │ │ - b 14f964 │ │ │ │ + b 14fb20 │ │ │ │ bl aa8fc │ │ │ │ - b 14f9dc │ │ │ │ + b 14fb98 │ │ │ │ bl aa8fc │ │ │ │ - b 14fa54 │ │ │ │ + b 14fc10 │ │ │ │ bl aa8fc │ │ │ │ - b 14facc │ │ │ │ + b 14fc88 │ │ │ │ bl aa8fc │ │ │ │ - b 14fb44 │ │ │ │ + b 14fd00 │ │ │ │ bl aa8fc │ │ │ │ - b 14fbbc │ │ │ │ + b 14fd78 │ │ │ │ bl aa8fc │ │ │ │ - b 14fc34 │ │ │ │ + b 14fdf0 │ │ │ │ bl aa8fc │ │ │ │ - b 14fcac │ │ │ │ + b 14fe68 │ │ │ │ bl aa8fc │ │ │ │ - b 14fd24 │ │ │ │ + b 14fee0 │ │ │ │ bl aa8fc │ │ │ │ - b 14fd9c │ │ │ │ + b 14ff58 │ │ │ │ bl aa8fc │ │ │ │ - b 14fe14 │ │ │ │ + b 14ffd0 │ │ │ │ bl aa8fc │ │ │ │ - b 14fe8c │ │ │ │ + b 150048 │ │ │ │ bl aa8fc │ │ │ │ - b 14ff04 │ │ │ │ + b 1500c0 │ │ │ │ bl aa8fc │ │ │ │ - b 14ff7c │ │ │ │ + b 150138 │ │ │ │ bl aa8fc │ │ │ │ - b 14fff4 │ │ │ │ + b 1501b0 │ │ │ │ bl aa8fc │ │ │ │ - b 15006c │ │ │ │ + b 150228 │ │ │ │ bl aa8fc │ │ │ │ - b 1500e4 │ │ │ │ + b 1502a0 │ │ │ │ bl aa8fc │ │ │ │ - b 15015c │ │ │ │ + b 150318 │ │ │ │ bl aa8fc │ │ │ │ - b 1501d4 │ │ │ │ + b 150390 │ │ │ │ bl aa8fc │ │ │ │ - b 15024c │ │ │ │ + b 150408 │ │ │ │ bl aa8fc │ │ │ │ - b 1502c4 │ │ │ │ + b 150480 │ │ │ │ bl aa8fc │ │ │ │ - b 14a3cc │ │ │ │ + b 14a588 │ │ │ │ bl aa8fc │ │ │ │ - b 14a444 │ │ │ │ + b 14a600 │ │ │ │ bl aa8fc │ │ │ │ - b 14a4bc │ │ │ │ + b 14a678 │ │ │ │ bl aa8fc │ │ │ │ - b 14a534 │ │ │ │ + b 14a6f0 │ │ │ │ bl aa8fc │ │ │ │ - b 14a5ac │ │ │ │ + b 14a768 │ │ │ │ bl aa8fc │ │ │ │ - b 14a624 │ │ │ │ + b 14a7e0 │ │ │ │ bl aa8fc │ │ │ │ - b 14a69c │ │ │ │ + b 14a858 │ │ │ │ bl aa8fc │ │ │ │ - b 14a714 │ │ │ │ + b 14a8d0 │ │ │ │ bl aa8fc │ │ │ │ - b 14a78c │ │ │ │ + b 14a948 │ │ │ │ bl aa8fc │ │ │ │ - b 14a804 │ │ │ │ + b 14a9c0 │ │ │ │ bl aa8fc │ │ │ │ - b 14a87c │ │ │ │ + b 14aa38 │ │ │ │ bl aa8fc │ │ │ │ - b 14a8f4 │ │ │ │ + b 14aab0 │ │ │ │ bl aa8fc │ │ │ │ - b 14a96c │ │ │ │ + b 14ab28 │ │ │ │ bl aa8fc │ │ │ │ - b 14a9e4 │ │ │ │ + b 14aba0 │ │ │ │ bl aa8fc │ │ │ │ - b 14aa5c │ │ │ │ + b 14ac18 │ │ │ │ bl aa8fc │ │ │ │ - b 14aad4 │ │ │ │ + b 14ac90 │ │ │ │ bl aa8fc │ │ │ │ - b 14ab4c │ │ │ │ + b 14ad08 │ │ │ │ bl aa8fc │ │ │ │ - b 14abc4 │ │ │ │ + b 14ad80 │ │ │ │ bl aa8fc │ │ │ │ - b 14ac3c │ │ │ │ + b 14adf8 │ │ │ │ bl aa8fc │ │ │ │ - b 14acb4 │ │ │ │ + b 14ae70 │ │ │ │ bl aa8fc │ │ │ │ - b 14ad2c │ │ │ │ + b 14aee8 │ │ │ │ bl aa8fc │ │ │ │ - b 14ada4 │ │ │ │ + b 14af60 │ │ │ │ bl aa8fc │ │ │ │ - b 14ae1c │ │ │ │ + b 14afd8 │ │ │ │ bl aa8fc │ │ │ │ - b 14ae94 │ │ │ │ + b 14b050 │ │ │ │ bl aa8fc │ │ │ │ - b 14af0c │ │ │ │ + b 14b0c8 │ │ │ │ bl aa8fc │ │ │ │ - b 14af84 │ │ │ │ + b 14b140 │ │ │ │ bl aa8fc │ │ │ │ - b 14b1c0 │ │ │ │ + b 14b37c │ │ │ │ bl aa8fc │ │ │ │ - b 14b238 │ │ │ │ + b 14b3f4 │ │ │ │ bl aa8fc │ │ │ │ - b 14b2b0 │ │ │ │ + b 14b46c │ │ │ │ bl aa8fc │ │ │ │ - b 14b328 │ │ │ │ + b 14b4e4 │ │ │ │ bl aa8fc │ │ │ │ - b 14b3a0 │ │ │ │ + b 14b55c │ │ │ │ bl aa8fc │ │ │ │ - b 14b418 │ │ │ │ + b 14b5d4 │ │ │ │ bl aa8fc │ │ │ │ - b 14b490 │ │ │ │ + b 14b64c │ │ │ │ bl aa8fc │ │ │ │ - b 14b508 │ │ │ │ + b 14b6c4 │ │ │ │ bl aa8fc │ │ │ │ - b 14b580 │ │ │ │ + b 14b73c │ │ │ │ bl aa8fc │ │ │ │ - b 14b5f8 │ │ │ │ + b 14b7b4 │ │ │ │ bl aa8fc │ │ │ │ - b 14b670 │ │ │ │ + b 14b82c │ │ │ │ bl aa8fc │ │ │ │ - b 14b6e8 │ │ │ │ + b 14b8a4 │ │ │ │ bl aa8fc │ │ │ │ - b 14b760 │ │ │ │ + b 14b91c │ │ │ │ bl aa8fc │ │ │ │ - b 14b7d8 │ │ │ │ + b 14b994 │ │ │ │ bl aa8fc │ │ │ │ - b 14b850 │ │ │ │ + b 14ba0c │ │ │ │ bl aa8fc │ │ │ │ - b 14b8c8 │ │ │ │ + b 14ba84 │ │ │ │ bl aa8fc │ │ │ │ - b 14b940 │ │ │ │ + b 14bafc │ │ │ │ bl aa8fc │ │ │ │ - b 14b9b8 │ │ │ │ + b 14bb74 │ │ │ │ bl aa8fc │ │ │ │ - b 14ba30 │ │ │ │ + b 14bbec │ │ │ │ bl aa8fc │ │ │ │ - b 14baa8 │ │ │ │ + b 14bc64 │ │ │ │ bl aa8fc │ │ │ │ - b 14bb20 │ │ │ │ + b 14bcdc │ │ │ │ bl aa8fc │ │ │ │ - b 14bb98 │ │ │ │ + b 14bd54 │ │ │ │ bl aa8fc │ │ │ │ - b 14bc10 │ │ │ │ + b 14bdcc │ │ │ │ bl aa8fc │ │ │ │ - b 14bc88 │ │ │ │ + b 14be44 │ │ │ │ bl aa8fc │ │ │ │ - b 14bd00 │ │ │ │ + b 14bebc │ │ │ │ bl aa8fc │ │ │ │ - b 14bd78 │ │ │ │ + b 14bf34 │ │ │ │ bl aa8fc │ │ │ │ - b 14bdf0 │ │ │ │ + b 14bfac │ │ │ │ bl aa8fc │ │ │ │ - b 14be68 │ │ │ │ + b 14c024 │ │ │ │ bl aa8fc │ │ │ │ - b 14bee0 │ │ │ │ + b 14c09c │ │ │ │ bl aa8fc │ │ │ │ - b 14bf58 │ │ │ │ + b 14c114 │ │ │ │ bl aa8fc │ │ │ │ - b 14bfd0 │ │ │ │ + b 14c18c │ │ │ │ bl aa8fc │ │ │ │ - b 14c048 │ │ │ │ + b 14c204 │ │ │ │ bl aa8fc │ │ │ │ - b 14c0c0 │ │ │ │ + b 14c27c │ │ │ │ bl aa8fc │ │ │ │ - b 14c138 │ │ │ │ + b 14c2f4 │ │ │ │ bl aa8fc │ │ │ │ - b 14c1b0 │ │ │ │ + b 14c36c │ │ │ │ bl aa8fc │ │ │ │ - b 14c228 │ │ │ │ + b 14c3e4 │ │ │ │ bl aa8fc │ │ │ │ - b 14c2a0 │ │ │ │ + b 14c45c │ │ │ │ bl aa8fc │ │ │ │ - b 14c318 │ │ │ │ + b 14c4d4 │ │ │ │ bl aa8fc │ │ │ │ - b 14c390 │ │ │ │ + b 14c54c │ │ │ │ bl aa8fc │ │ │ │ - b 14c408 │ │ │ │ + b 14c5c4 │ │ │ │ bl aa8fc │ │ │ │ - b 14c480 │ │ │ │ + b 14c63c │ │ │ │ bl aa8fc │ │ │ │ - b 14c4f8 │ │ │ │ + b 14c6b4 │ │ │ │ bl aa8fc │ │ │ │ - b 14c570 │ │ │ │ + b 14c72c │ │ │ │ bl aa8fc │ │ │ │ - b 14c5e8 │ │ │ │ + b 14c7a4 │ │ │ │ bl aa8fc │ │ │ │ - b 14c660 │ │ │ │ + b 14c81c │ │ │ │ bl aa8fc │ │ │ │ - b 14c6d8 │ │ │ │ + b 14c894 │ │ │ │ bl aa8fc │ │ │ │ - b 14c750 │ │ │ │ + b 14c90c │ │ │ │ bl aa8fc │ │ │ │ - b 14c7c8 │ │ │ │ + b 14c984 │ │ │ │ bl aa8fc │ │ │ │ - b 14c840 │ │ │ │ + b 14c9fc │ │ │ │ bl aa8fc │ │ │ │ - b 14c8b8 │ │ │ │ + b 14ca74 │ │ │ │ bl aa8fc │ │ │ │ - b 14c930 │ │ │ │ + b 14caec │ │ │ │ bl aa8fc │ │ │ │ - b 14c9a8 │ │ │ │ + b 14cb64 │ │ │ │ bl aa8fc │ │ │ │ - b 14ca20 │ │ │ │ + b 14cbdc │ │ │ │ bl aa8fc │ │ │ │ - b 14ca98 │ │ │ │ + b 14cc54 │ │ │ │ bl aa8fc │ │ │ │ - b 14cb10 │ │ │ │ + b 14cccc │ │ │ │ bl aa8fc │ │ │ │ - b 14cb88 │ │ │ │ + b 14cd44 │ │ │ │ bl aa8fc │ │ │ │ - b 14cc00 │ │ │ │ + b 14cdbc │ │ │ │ bl aa8fc │ │ │ │ - b 14cc78 │ │ │ │ + b 14ce34 │ │ │ │ bl aa8fc │ │ │ │ - b 14ccf0 │ │ │ │ + b 14ceac │ │ │ │ bl aa8fc │ │ │ │ - b 14cd68 │ │ │ │ + b 14cf24 │ │ │ │ bl aa8fc │ │ │ │ - b 14cde0 │ │ │ │ + b 14cf9c │ │ │ │ bl aa8fc │ │ │ │ - b 14ce58 │ │ │ │ + b 14d014 │ │ │ │ bl aa8fc │ │ │ │ - b 14ced0 │ │ │ │ + b 14d08c │ │ │ │ bl aa8fc │ │ │ │ - b 14cf48 │ │ │ │ + b 14d104 │ │ │ │ bl aa8fc │ │ │ │ - b 14cfc0 │ │ │ │ + b 14d17c │ │ │ │ bl aa8fc │ │ │ │ - b 14d038 │ │ │ │ + b 14d1f4 │ │ │ │ bl aa8fc │ │ │ │ - b 14d0b0 │ │ │ │ + b 14d26c │ │ │ │ bl aa8fc │ │ │ │ - b 14d128 │ │ │ │ + b 14d2e4 │ │ │ │ bl aa8fc │ │ │ │ - b 14d378 │ │ │ │ + b 14d534 │ │ │ │ bl aa8fc │ │ │ │ - b 14d3f0 │ │ │ │ + b 14d5ac │ │ │ │ bl aa8fc │ │ │ │ - b 14d468 │ │ │ │ + b 14d624 │ │ │ │ bl aa8fc │ │ │ │ - b 14d4e0 │ │ │ │ + b 14d69c │ │ │ │ bl aa8fc │ │ │ │ - b 14d558 │ │ │ │ + b 14d714 │ │ │ │ bl aa8fc │ │ │ │ - b 14d5d0 │ │ │ │ + b 14d78c │ │ │ │ bl aa8fc │ │ │ │ - b 14d648 │ │ │ │ + b 14d804 │ │ │ │ bl aa8fc │ │ │ │ - b 14d6c0 │ │ │ │ + b 14d87c │ │ │ │ bl aa8fc │ │ │ │ - b 14d738 │ │ │ │ + b 14d8f4 │ │ │ │ bl aa8fc │ │ │ │ - b 14d7b0 │ │ │ │ + b 14d96c │ │ │ │ bl aa8fc │ │ │ │ - b 14d828 │ │ │ │ + b 14d9e4 │ │ │ │ bl aa8fc │ │ │ │ - b 14d8a0 │ │ │ │ + b 14da5c │ │ │ │ bl aa8fc │ │ │ │ - b 14d918 │ │ │ │ + b 14dad4 │ │ │ │ bl aa8fc │ │ │ │ - b 14d990 │ │ │ │ + b 14db4c │ │ │ │ bl aa8fc │ │ │ │ - b 14da08 │ │ │ │ + b 14dbc4 │ │ │ │ bl aa8fc │ │ │ │ - b 14da80 │ │ │ │ + b 14dc3c │ │ │ │ bl aa8fc │ │ │ │ - b 14daf8 │ │ │ │ + b 14dcb4 │ │ │ │ bl aa8fc │ │ │ │ - b 14db70 │ │ │ │ + b 14dd2c │ │ │ │ bl aa8fc │ │ │ │ - b 14dbe8 │ │ │ │ + b 14dda4 │ │ │ │ bl aa8fc │ │ │ │ - b 14dc60 │ │ │ │ + b 14de1c │ │ │ │ bl aa8fc │ │ │ │ - b 14dcd8 │ │ │ │ + b 14de94 │ │ │ │ bl aa8fc │ │ │ │ - b 14dd50 │ │ │ │ + b 14df0c │ │ │ │ bl aa8fc │ │ │ │ - b 14ddc8 │ │ │ │ + b 14df84 │ │ │ │ bl aa8fc │ │ │ │ - b 14de40 │ │ │ │ + b 14dffc │ │ │ │ bl aa8fc │ │ │ │ - b 14deb8 │ │ │ │ + b 14e074 │ │ │ │ bl aa8fc │ │ │ │ - b 14df30 │ │ │ │ + b 14e0ec │ │ │ │ bl aa8fc │ │ │ │ - b 14dfa8 │ │ │ │ + b 14e164 │ │ │ │ bl aa8fc │ │ │ │ - b 14e020 │ │ │ │ + b 14e1dc │ │ │ │ bl aa8fc │ │ │ │ - b 14e098 │ │ │ │ + b 14e254 │ │ │ │ bl aa8fc │ │ │ │ - b 14e110 │ │ │ │ + b 14e2cc │ │ │ │ bl aa8fc │ │ │ │ - b 14e188 │ │ │ │ + b 14e344 │ │ │ │ bl aa8fc │ │ │ │ - b 14e200 │ │ │ │ + b 14e3bc │ │ │ │ bl aa8fc │ │ │ │ - b 14e278 │ │ │ │ + b 14e434 │ │ │ │ ldrdeq r0, [r0], -r7 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - eoreq sl, sl, r4, lsl #25 │ │ │ │ - eoreq pc, sl, r8, asr #3 │ │ │ │ - eoreq sl, sl, ip, lsl #11 │ │ │ │ - ldrdeq lr, [sl], -r0 @ │ │ │ │ - eoreq r9, sl, r8, lsr #26 │ │ │ │ - eoreq lr, sl, ip, ror #4 │ │ │ │ + eoreq fp, sl, r0 │ │ │ │ + eoreq pc, sl, r0, asr r5 @ │ │ │ │ + eoreq sl, sl, r8, lsl #18 │ │ │ │ + eoreq lr, sl, r8, asr lr │ │ │ │ + eoreq sl, sl, r4, lsr #1 │ │ │ │ + strdeq lr, [sl], -r4 @ │ │ │ │ andeq r0, r0, r0, lsr #24 │ │ │ │ - eoreq r9, sl, r0, lsl #26 │ │ │ │ - eoreq lr, sl, r4, asr #4 │ │ │ │ - eoreq fp, ip, ip, lsl #1 │ │ │ │ - eoreq r1, sl, ip, lsr #5 │ │ │ │ - ldrdeq r1, [sl], -r8 @ │ │ │ │ - eoreq fp, ip, r0, rrx │ │ │ │ - eoreq r1, sl, ip, lsr r2 │ │ │ │ - eoreq r4, sl, r4, ror #6 │ │ │ │ + eoreq sl, sl, ip, ror r0 │ │ │ │ + eoreq lr, sl, ip, asr #11 │ │ │ │ + eoreq fp, ip, r8, lsl #8 │ │ │ │ + eoreq r1, sl, r8, lsr #12 │ │ │ │ + eoreq r1, sl, r4, asr r6 │ │ │ │ + ldrdeq fp, [ip], -ip @ │ │ │ │ + @ instruction: 0x002a15b8 │ │ │ │ + eoreq r4, sl, r0, ror #13 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ bl aa8fc │ │ │ │ - b 14e2f0 │ │ │ │ + b 14e4ac │ │ │ │ ldr r3, [sp, #3736] @ 0xe98 │ │ │ │ - ldr r1, [pc, #-68] @ 15405c │ │ │ │ - ldr r0, [pc, #-68] @ 154060 │ │ │ │ + ldr r1, [pc, #-68] @ 154218 │ │ │ │ + ldr r0, [pc, #-68] @ 15421c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #6 │ │ │ │ bl b6f00 │ │ │ │ - b 153158 │ │ │ │ - ldr r3, [pc, #-92] @ 154064 │ │ │ │ - ldr r1, [pc, #-92] @ 154068 │ │ │ │ + b 153314 │ │ │ │ + ldr r3, [pc, #-92] @ 154220 │ │ │ │ + ldr r1, [pc, #-92] @ 154224 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ - ldr r0, [pc, #-96] @ 15406c │ │ │ │ + ldr r0, [pc, #-96] @ 154228 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 153158 │ │ │ │ - ldr r3, [pc, #-120] @ 154070 │ │ │ │ - ldr r1, [pc, #-120] @ 154074 │ │ │ │ - ldr r0, [pc, #-120] @ 154078 │ │ │ │ + b 153314 │ │ │ │ + ldr r3, [pc, #-120] @ 15422c │ │ │ │ + ldr r1, [pc, #-120] @ 154230 │ │ │ │ + ldr r0, [pc, #-120] @ 154234 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50554 │ │ │ │ bl 504d4 │ │ │ │ - ldr r3, [pc, #-152] @ 15407c │ │ │ │ - ldr r1, [pc, #-152] @ 154080 │ │ │ │ - ldr r0, [pc, #-152] @ 154084 │ │ │ │ + ldr r3, [pc, #-152] @ 154238 │ │ │ │ + ldr r1, [pc, #-152] @ 15423c │ │ │ │ + ldr r0, [pc, #-152] @ 154240 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-156] @ 154088 │ │ │ │ + ldr r2, [pc, #-156] @ 154244 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ │ │ │ │ -00154130 : │ │ │ │ +001542ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ - ldr r1, [pc, #4080] @ 155138 │ │ │ │ - ldr r3, [pc, #4080] @ 15513c │ │ │ │ + ldr r1, [pc, #4080] @ 1552f4 │ │ │ │ + ldr r3, [pc, #4080] @ 1552f8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ sub sp, sp, #188 @ 0xbc │ │ │ │ - ldr r5, [pc, #4068] @ 155140 │ │ │ │ + ldr r5, [pc, #4068] @ 1552fc │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ mov r3, #0 │ │ │ │ - ldr r2, [pc, #4056] @ 155144 │ │ │ │ - ldr r3, [pc, #4056] @ 155148 │ │ │ │ + ldr r2, [pc, #4056] @ 155300 │ │ │ │ + ldr r3, [pc, #4056] @ 155304 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r5, r2] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, r2 │ │ │ │ - ldr r3, [pc, #4028] @ 15514c │ │ │ │ + ldr r3, [pc, #4028] @ 155308 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ - beq 154e88 │ │ │ │ + beq 155044 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3524] @ 0xdc4 │ │ │ │ - ldr r3, [pc, #4012] @ 155150 │ │ │ │ + ldr r3, [pc, #4012] @ 15530c │ │ │ │ ldr r0, [r4, #1060] @ 0x424 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [r6] │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 154f58 │ │ │ │ - ldr r2, [pc, #3984] @ 155154 │ │ │ │ + beq 155114 │ │ │ │ + ldr r2, [pc, #3984] @ 155310 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1541ec │ │ │ │ + beq 1543a8 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 1541ec │ │ │ │ + beq 1543a8 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 154e78 │ │ │ │ + beq 155034 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3528] @ 0xdc8 │ │ │ │ ldr r0, [r4, #1072] @ 0x430 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 154f78 │ │ │ │ - ldr r2, [pc, #3908] @ 155158 │ │ │ │ + beq 155134 │ │ │ │ + ldr r2, [pc, #3908] @ 155314 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15423c │ │ │ │ + beq 1543f8 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15423c │ │ │ │ + beq 1543f8 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 154e80 │ │ │ │ + beq 15503c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3532] @ 0xdcc │ │ │ │ ldr r0, [r4, #1108] @ 0x454 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 154f98 │ │ │ │ - ldr r2, [pc, #3832] @ 15515c │ │ │ │ + beq 155154 │ │ │ │ + ldr r2, [pc, #3832] @ 155318 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15428c │ │ │ │ + beq 154448 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15428c │ │ │ │ + beq 154448 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 154ec8 │ │ │ │ + beq 155084 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3536] @ 0xdd0 │ │ │ │ ldr r0, [r4, #1276] @ 0x4fc │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 154fb8 │ │ │ │ - ldr r2, [pc, #3756] @ 155160 │ │ │ │ + beq 155174 │ │ │ │ + ldr r2, [pc, #3756] @ 15531c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1542dc │ │ │ │ + beq 154498 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 1542dc │ │ │ │ + beq 154498 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 154ed0 │ │ │ │ + beq 15508c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3436] @ 0xd6c │ │ │ │ ldr r0, [r4, #1336] @ 0x538 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 154fd8 │ │ │ │ - ldr r2, [pc, #3680] @ 155164 │ │ │ │ + beq 155194 │ │ │ │ + ldr r2, [pc, #3680] @ 155320 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15432c │ │ │ │ + beq 1544e8 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15432c │ │ │ │ + beq 1544e8 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 154ed8 │ │ │ │ + beq 155094 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3440] @ 0xd70 │ │ │ │ ldr r0, [r4, #1348] @ 0x544 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 154ff8 │ │ │ │ - ldr r2, [pc, #3604] @ 155168 │ │ │ │ + beq 1551b4 │ │ │ │ + ldr r2, [pc, #3604] @ 155324 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15437c │ │ │ │ + beq 154538 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15437c │ │ │ │ + beq 154538 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 154ee0 │ │ │ │ + beq 15509c │ │ │ │ ldr r1, [r4, #1104] @ 0x450 │ │ │ │ ldr r0, [r6] │ │ │ │ bl a86c4 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 154ee8 │ │ │ │ - ldr r3, [pc, #3540] @ 15516c │ │ │ │ - ldr r2, [pc, #3540] @ 155170 │ │ │ │ + beq 1550a4 │ │ │ │ + ldr r3, [pc, #3540] @ 155328 │ │ │ │ + ldr r2, [pc, #3540] @ 15532c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr fp, [r2] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 155ac8 │ │ │ │ + beq 155c84 │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r3] │ │ │ │ cmp fp, #0 │ │ │ │ - beq 155b18 │ │ │ │ + beq 155cd4 │ │ │ │ ldr r2, [fp] │ │ │ │ mov r0, #2 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [fp] │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ bl 4ffe8 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 155088 │ │ │ │ + beq 155244 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ ldr r1, [r2, #84] @ 0x54 │ │ │ │ tst r1, #67108864 @ 0x4000000 │ │ │ │ - beq 155aa4 │ │ │ │ - ldr r1, [pc, #3436] @ 155174 │ │ │ │ + beq 155c60 │ │ │ │ + ldr r1, [pc, #3436] @ 155330 │ │ │ │ ldr sl, [r5, r1] │ │ │ │ cmp r2, sl │ │ │ │ - beq 155aec │ │ │ │ - ldr r1, [pc, #3424] @ 155178 │ │ │ │ + beq 155ca8 │ │ │ │ + ldr r1, [pc, #3424] @ 155334 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ cmp r2, r1 │ │ │ │ - beq 155b10 │ │ │ │ + beq 155ccc │ │ │ │ ldr r2, [r8, #8] │ │ │ │ cmp r2, #0 │ │ │ │ - ble 155b14 │ │ │ │ + ble 155cd0 │ │ │ │ cmp r2, #1 │ │ │ │ str r3, [r8, #12] │ │ │ │ - beq 155b14 │ │ │ │ + beq 155cd0 │ │ │ │ str fp, [r8, #16] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fe5c │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 154468 │ │ │ │ + beq 154624 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 154f40 │ │ │ │ + beq 1550fc │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 154484 │ │ │ │ + beq 154640 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 154f34 │ │ │ │ + beq 1550f0 │ │ │ │ cmp fp, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - beq 15506c │ │ │ │ + beq 155228 │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r4, #1204] @ 0x4b4 │ │ │ │ mov r2, fp │ │ │ │ bl a89ac │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 1544c0 │ │ │ │ + beq 15467c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 154f4c │ │ │ │ + beq 155108 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 155094 │ │ │ │ + blt 155250 │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r4, #1956] @ 0x7a4 │ │ │ │ mov r2, sl │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1550b0 │ │ │ │ + blt 15526c │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r4, #1960] @ 0x7a8 │ │ │ │ mov r2, sl │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1550cc │ │ │ │ + blt 155288 │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r4, #1964] @ 0x7ac │ │ │ │ mov r2, sl │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1550f4 │ │ │ │ + blt 1552b0 │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r4, #1968] @ 0x7b0 │ │ │ │ mov r2, sl │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1553e4 │ │ │ │ + blt 1555a0 │ │ │ │ add r8, r4, #4096 @ 0x1000 │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r8, #2944] @ 0xb80 │ │ │ │ ldr r1, [r4, #1972] @ 0x7b4 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 155400 │ │ │ │ + blt 1555bc │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r8, #2948] @ 0xb84 │ │ │ │ ldr r1, [r4, #1976] @ 0x7b8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 155024 │ │ │ │ + blt 1551e0 │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r8, #2952] @ 0xb88 │ │ │ │ ldr r1, [r4, #1980] @ 0x7bc │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15541c │ │ │ │ + blt 1555d8 │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r8, #2956] @ 0xb8c │ │ │ │ ldr r1, [r4, #1984] @ 0x7c0 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 155438 │ │ │ │ + blt 1555f4 │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r8, #2960] @ 0xb90 │ │ │ │ ldr r1, [r4, #1988] @ 0x7c4 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 155454 │ │ │ │ + blt 155610 │ │ │ │ add r8, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r8, #2964] @ 0xb94 │ │ │ │ ldr r1, [r4, #1992] @ 0x7c8 │ │ │ │ mov r0, r3 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 155470 │ │ │ │ + blt 15562c │ │ │ │ ldr r3, [r8, #2932] @ 0xb74 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [r8, #3000] @ 0xbb8 │ │ │ │ @@ -268902,141 +269013,141 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r8, #2976] @ 0xba0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, #14 │ │ │ │ bl a8750 │ │ │ │ ldr r3, [r6] │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 155490 │ │ │ │ - ldr r2, [pc, #2748] @ 15517c │ │ │ │ + beq 15564c │ │ │ │ + ldr r2, [pc, #2748] @ 155338 │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r1, [r4, #1996] @ 0x7cc │ │ │ │ str r8, [r2] │ │ │ │ ldr r2, [r8] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r8] │ │ │ │ mov r2, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 154704 │ │ │ │ + beq 1548c0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1550e8 │ │ │ │ + beq 1552a4 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 1554ac │ │ │ │ + blt 155668 │ │ │ │ mov r0, r3 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #2916] @ 0xb64 │ │ │ │ ldr r1, [r4, #2000] @ 0x7d0 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1554d4 │ │ │ │ + blt 155690 │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r1, [r4, #640] @ 0x280 │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 1554f4 │ │ │ │ + beq 1556b0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #1 │ │ │ │ bl 5042c │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 15476c │ │ │ │ + beq 154928 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 155018 │ │ │ │ + beq 1551d4 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 155514 │ │ │ │ - ldr r0, [pc, #2564] @ 155180 │ │ │ │ + beq 1556d0 │ │ │ │ + ldr r0, [pc, #2564] @ 15533c │ │ │ │ ldr r2, [r4, #2004] @ 0x7d4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 125064 │ │ │ │ + bl 125090 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 1547a8 │ │ │ │ + beq 154964 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 155040 │ │ │ │ + beq 1551fc │ │ │ │ cmp r7, #0 │ │ │ │ - beq 155534 │ │ │ │ + beq 1556f0 │ │ │ │ ldr r1, [r4, #2012] @ 0x7dc │ │ │ │ mov r0, #1 │ │ │ │ ldr r9, [r4, #2008] @ 0x7d8 │ │ │ │ bl 5042c │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 155554 │ │ │ │ + beq 155710 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 154800 │ │ │ │ + beq 1549bc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - bne 154800 │ │ │ │ + bne 1549bc │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r9, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 15557c │ │ │ │ - ldr r2, [pc, #2416] @ 155184 │ │ │ │ + blt 155738 │ │ │ │ + ldr r2, [pc, #2416] @ 155340 │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r1, [r4, #2016] @ 0x7e0 │ │ │ │ str r7, [r2] │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r7] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 154860 │ │ │ │ + beq 154a1c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - bne 154860 │ │ │ │ + bne 154a1c │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r8, #0 │ │ │ │ - blt 155598 │ │ │ │ - ldr r0, [pc, #2328] @ 155188 │ │ │ │ + blt 155754 │ │ │ │ + ldr r0, [pc, #2328] @ 155344 │ │ │ │ ldr r2, [r4, #2004] @ 0x7d4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #3456 @ 0xd80 │ │ │ │ mov r1, #0 │ │ │ │ - bl 125064 │ │ │ │ + bl 125090 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 15504c │ │ │ │ - ldr r8, [pc, #2300] @ 15518c │ │ │ │ + beq 155208 │ │ │ │ + ldr r8, [pc, #2300] @ 155348 │ │ │ │ add lr, sp, #140 @ 0x8c │ │ │ │ add r8, pc, r8 │ │ │ │ add r8, r8, #16 │ │ │ │ ldm r8!, {r0, r1, r2, r3} │ │ │ │ mov r9, lr │ │ │ │ str lr, [sp, #116] @ 0x74 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm r8!, {r0, r1, r2, r3} │ │ │ │ - ldr ip, [pc, #2268] @ 155190 │ │ │ │ + ldr ip, [pc, #2268] @ 15534c │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add ip, pc, ip │ │ │ │ stm lr, {r0, r1} │ │ │ │ ldm r9!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #2336 @ 0x920 │ │ │ │ add ip, ip, #8 │ │ │ │ @@ -269056,536 +269167,536 @@ │ │ │ │ ldr r0, [r4, #2036] @ 0x7f4 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r4, #2032] @ 0x7f0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, #7 │ │ │ │ bl 5042c │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 1555b8 │ │ │ │ + beq 155774 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 154950 │ │ │ │ + beq 154b0c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 1554c8 │ │ │ │ + beq 155684 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 1555f0 │ │ │ │ - ldr r2, [pc, #2096] @ 155194 │ │ │ │ + blt 1557ac │ │ │ │ + ldr r2, [pc, #2096] @ 155350 │ │ │ │ ldr r1, [r4, #2048] @ 0x800 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ mov r0, r3 │ │ │ │ str r7, [r2] │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r7] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15560c │ │ │ │ + blt 1557c8 │ │ │ │ bl 501a4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 15562c │ │ │ │ + beq 1557e8 │ │ │ │ bl 501a4 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 15564c │ │ │ │ + beq 155808 │ │ │ │ ldr r1, [r4, #2020] @ 0x7e4 │ │ │ │ mov r2, sl │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 155688 │ │ │ │ + blt 155844 │ │ │ │ add fp, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [fp, #2920] @ 0xb68 │ │ │ │ ldr r1, [r4, #2020] @ 0x7e4 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1556cc │ │ │ │ - ldr r3, [pc, #1976] @ 155198 │ │ │ │ + blt 155888 │ │ │ │ + ldr r3, [pc, #1976] @ 155354 │ │ │ │ ldr r1, [r4, #2024] @ 0x7e8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r0, r9 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r6] │ │ │ │ - blt 1556ec │ │ │ │ + blt 1558a8 │ │ │ │ ldr r1, [r4, #1916] @ 0x77c │ │ │ │ bl a86c4 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 15570c │ │ │ │ + beq 1558c8 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [fp, #3540] @ 0xdd4 │ │ │ │ str r2, [sp, #124] @ 0x7c │ │ │ │ add r1, sp, #124 @ 0x7c │ │ │ │ mov r2, #0 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 154a48 │ │ │ │ + beq 154c04 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 1555d8 │ │ │ │ + beq 155794 │ │ │ │ cmp fp, #0 │ │ │ │ - beq 15572c │ │ │ │ + beq 1558e8 │ │ │ │ ldr r1, [r4, #2024] @ 0x7e8 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 154a80 │ │ │ │ + beq 154c3c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 1555e4 │ │ │ │ + beq 1557a0 │ │ │ │ cmp sl, #0 │ │ │ │ - blt 155758 │ │ │ │ + blt 155914 │ │ │ │ ldr r1, [r4, #2028] @ 0x7ec │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r6] │ │ │ │ - blt 155784 │ │ │ │ + blt 155940 │ │ │ │ ldr r1, [r4, #1916] @ 0x77c │ │ │ │ bl a86c4 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 1557a4 │ │ │ │ + beq 155960 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #3540] @ 0xdd4 │ │ │ │ mov r2, #0 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 154af0 │ │ │ │ + beq 154cac │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 15567c │ │ │ │ + beq 155838 │ │ │ │ cmp fp, #0 │ │ │ │ - beq 1557c4 │ │ │ │ + beq 155980 │ │ │ │ ldr r1, [r4, #2028] @ 0x7ec │ │ │ │ mov r2, fp │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 154b28 │ │ │ │ + beq 154ce4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 1556c0 │ │ │ │ + beq 15587c │ │ │ │ cmp sl, #0 │ │ │ │ - blt 1557f0 │ │ │ │ - ldr r3, [pc, #1636] @ 15519c │ │ │ │ + blt 1559ac │ │ │ │ + ldr r3, [pc, #1636] @ 155358 │ │ │ │ ldr r1, [r4, #2032] @ 0x7f0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r0, r9 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15581c │ │ │ │ + blt 1559d8 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [r4, #2032] @ 0x7f0 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15583c │ │ │ │ - ldr r3, [pc, #1580] @ 1551a0 │ │ │ │ + blt 1559f8 │ │ │ │ + ldr r3, [pc, #1580] @ 15535c │ │ │ │ ldr r1, [r4, #2036] @ 0x7f4 │ │ │ │ ldr sl, [r5, r3] │ │ │ │ mov r0, r9 │ │ │ │ mov r2, sl │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r6] │ │ │ │ - blt 15585c │ │ │ │ + blt 155a18 │ │ │ │ ldr r1, [r4, #1916] @ 0x77c │ │ │ │ bl a86c4 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 155888 │ │ │ │ + beq 155a44 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #3540] @ 0xdd4 │ │ │ │ mov r2, #0 │ │ │ │ add r1, sp, #132 @ 0x84 │ │ │ │ str sl, [sp, #132] @ 0x84 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 154bd8 │ │ │ │ + beq 154d94 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 15574c │ │ │ │ + beq 155908 │ │ │ │ cmp fp, #0 │ │ │ │ - beq 1558d4 │ │ │ │ + beq 155a90 │ │ │ │ ldr r1, [r4, #2036] @ 0x7f4 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 154c10 │ │ │ │ + beq 154dcc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 155778 │ │ │ │ + beq 155934 │ │ │ │ cmp r5, #0 │ │ │ │ - blt 1558b4 │ │ │ │ + blt 155a70 │ │ │ │ ldr r1, [r4, #2040] @ 0x7f8 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r9 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r6] │ │ │ │ - blt 155914 │ │ │ │ + blt 155ad0 │ │ │ │ ldr r1, [r4, #1916] @ 0x77c │ │ │ │ bl a86c4 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 1558f4 │ │ │ │ + beq 155ab0 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #3540] @ 0xdd4 │ │ │ │ mov r2, #0 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ str sl, [sp, #136] @ 0x88 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 154c7c │ │ │ │ + beq 154e38 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 1557e4 │ │ │ │ + beq 1559a0 │ │ │ │ cmp fp, #0 │ │ │ │ - beq 155964 │ │ │ │ + beq 155b20 │ │ │ │ ldr r1, [r4, #2040] @ 0x7f8 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 154cb4 │ │ │ │ + beq 154e70 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 155810 │ │ │ │ + beq 1559cc │ │ │ │ cmp r5, #0 │ │ │ │ - blt 155944 │ │ │ │ + blt 155b00 │ │ │ │ ldr r1, [r4, #2044] @ 0x7fc │ │ │ │ mov r2, sl │ │ │ │ mov r0, r9 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r6] │ │ │ │ - blt 1559e8 │ │ │ │ + blt 155ba4 │ │ │ │ ldr r1, [r4, #1916] @ 0x77c │ │ │ │ bl a86c4 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 1559c8 │ │ │ │ + beq 155b84 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #3540] @ 0xdd4 │ │ │ │ ldr r1, [sp, #116] @ 0x74 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp, #140] @ 0x8c │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 154d20 │ │ │ │ + beq 154edc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 15587c │ │ │ │ + beq 155a38 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 1559a8 │ │ │ │ + beq 155b64 │ │ │ │ ldr r1, [r4, #2044] @ 0x7fc │ │ │ │ mov r2, sl │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 154d58 │ │ │ │ + beq 154f14 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 1558a8 │ │ │ │ + beq 155a64 │ │ │ │ cmp r5, #0 │ │ │ │ - blt 155a08 │ │ │ │ + blt 155bc4 │ │ │ │ ldr r1, [r4, #1392] @ 0x570 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 155a84 │ │ │ │ + blt 155c40 │ │ │ │ ldr r2, [r4, #1396] @ 0x574 │ │ │ │ ldr r1, [r4, #1400] @ 0x578 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 155a64 │ │ │ │ + blt 155c20 │ │ │ │ ldr r2, [r4, #2004] @ 0x7d4 │ │ │ │ ldr r1, [r4, #1408] @ 0x580 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 155a48 │ │ │ │ + blt 155c04 │ │ │ │ ldr r1, [r4, #1912] @ 0x778 │ │ │ │ mov r0, r3 │ │ │ │ bl a86c4 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 155a28 │ │ │ │ + beq 155be4 │ │ │ │ ldr r3, [r4, #1072] @ 0x430 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 125b70 │ │ │ │ + bl 125b9c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ and r4, r0, #255 @ 0xff │ │ │ │ - beq 154df8 │ │ │ │ + beq 154fb4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 155984 │ │ │ │ + beq 155b40 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 154e14 │ │ │ │ + beq 154fd0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 155990 │ │ │ │ + beq 155b4c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 154e30 │ │ │ │ + beq 154fec │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 15599c │ │ │ │ + beq 155b58 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 154e4c │ │ │ │ + beq 155008 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 155938 │ │ │ │ + beq 155af4 │ │ │ │ cmp r4, #0 │ │ │ │ movne r0, #1 │ │ │ │ - bne 154f08 │ │ │ │ - ldr r1, [pc, #836] @ 1551a4 │ │ │ │ - ldr r0, [pc, #836] @ 1551a8 │ │ │ │ + bne 1550c4 │ │ │ │ + ldr r1, [pc, #836] @ 155360 │ │ │ │ + ldr r0, [pc, #836] @ 155364 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ + b 1550c0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1541ec │ │ │ │ + b 1543a8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15423c │ │ │ │ + b 1543f8 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ bl 504b0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 155110 │ │ │ │ + beq 1552cc │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 154194 │ │ │ │ + beq 154350 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 154194 │ │ │ │ + beq 154350 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 154194 │ │ │ │ + bne 154350 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 154194 │ │ │ │ + b 154350 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15428c │ │ │ │ + b 154448 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1542dc │ │ │ │ + b 154498 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15432c │ │ │ │ + b 1544e8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15437c │ │ │ │ - ldr r1, [pc, #700] @ 1551ac │ │ │ │ - ldr r0, [pc, #700] @ 1551b0 │ │ │ │ + b 154538 │ │ │ │ + ldr r1, [pc, #700] @ 155368 │ │ │ │ + ldr r0, [pc, #700] @ 15536c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #23 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ - ldr r2, [pc, #676] @ 1551b4 │ │ │ │ - ldr r3, [pc, #552] @ 15513c │ │ │ │ + ldr r2, [pc, #676] @ 155370 │ │ │ │ + ldr r3, [pc, #552] @ 1552f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 155934 │ │ │ │ + bne 155af0 │ │ │ │ add sp, sp, #188 @ 0xbc │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 154484 │ │ │ │ + b 154640 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 154468 │ │ │ │ + b 154624 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1544c0 │ │ │ │ - ldr r1, [pc, #600] @ 1551b8 │ │ │ │ - ldr r0, [pc, #600] @ 1551bc │ │ │ │ + b 15467c │ │ │ │ + ldr r1, [pc, #600] @ 155374 │ │ │ │ + ldr r0, [pc, #600] @ 155378 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #3 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ - ldr r1, [pc, #576] @ 1551c0 │ │ │ │ - ldr r0, [pc, #576] @ 1551c4 │ │ │ │ + b 1550c0 │ │ │ │ + ldr r1, [pc, #576] @ 15537c │ │ │ │ + ldr r0, [pc, #576] @ 155380 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ - ldr r1, [pc, #552] @ 1551c8 │ │ │ │ - ldr r0, [pc, #552] @ 1551cc │ │ │ │ + b 1550c0 │ │ │ │ + ldr r1, [pc, #552] @ 155384 │ │ │ │ + ldr r0, [pc, #552] @ 155388 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #5 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ - ldr r1, [pc, #528] @ 1551d0 │ │ │ │ - ldr r0, [pc, #528] @ 1551d4 │ │ │ │ + b 1550c0 │ │ │ │ + ldr r1, [pc, #528] @ 15538c │ │ │ │ + ldr r0, [pc, #528] @ 155390 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #7 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ - ldr r1, [pc, #504] @ 1551d8 │ │ │ │ - ldr r0, [pc, #504] @ 1551dc │ │ │ │ + b 1550c0 │ │ │ │ + ldr r1, [pc, #504] @ 155394 │ │ │ │ + ldr r0, [pc, #504] @ 155398 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #19 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ - ldr r1, [pc, #480] @ 1551e0 │ │ │ │ - ldr r0, [pc, #480] @ 1551e4 │ │ │ │ + b 1550c0 │ │ │ │ + ldr r1, [pc, #480] @ 15539c │ │ │ │ + ldr r0, [pc, #480] @ 1553a0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #20 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ + b 1550c0 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15476c │ │ │ │ - ldr r1, [pc, #444] @ 1551e8 │ │ │ │ - ldr r0, [pc, #444] @ 1551ec │ │ │ │ + b 154928 │ │ │ │ + ldr r1, [pc, #444] @ 1553a4 │ │ │ │ + ldr r0, [pc, #444] @ 1553a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #31 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ + b 1550c0 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1547a8 │ │ │ │ - ldr r1, [pc, #412] @ 1551f0 │ │ │ │ - ldr r0, [pc, #412] @ 1551f4 │ │ │ │ + b 154964 │ │ │ │ + ldr r1, [pc, #412] @ 1553ac │ │ │ │ + ldr r0, [pc, #412] @ 1553b0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ - ldr r1, [pc, #388] @ 1551f8 │ │ │ │ - ldr r0, [pc, #388] @ 1551fc │ │ │ │ + b 1550c0 │ │ │ │ + ldr r1, [pc, #388] @ 1553b4 │ │ │ │ + ldr r0, [pc, #388] @ 1553b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #23 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ + b 1550c0 │ │ │ │ bl aa8fc │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ - b 1543f0 │ │ │ │ - ldr r1, [pc, #356] @ 155200 │ │ │ │ - ldr r0, [pc, #356] @ 155204 │ │ │ │ + b 1545ac │ │ │ │ + ldr r1, [pc, #356] @ 1553bc │ │ │ │ + ldr r0, [pc, #356] @ 1553c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #23 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ - ldr r1, [pc, #336] @ 155208 │ │ │ │ - ldr r0, [pc, #336] @ 15520c │ │ │ │ + b 1550c0 │ │ │ │ + ldr r1, [pc, #336] @ 1553c4 │ │ │ │ + ldr r0, [pc, #336] @ 1553c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #24 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ - ldr r1, [pc, #316] @ 155210 │ │ │ │ - ldr r0, [pc, #316] @ 155214 │ │ │ │ + b 1550c0 │ │ │ │ + ldr r1, [pc, #316] @ 1553cc │ │ │ │ + ldr r0, [pc, #316] @ 1553d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #25 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ + b 1550c0 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 154704 │ │ │ │ - ldr r1, [pc, #284] @ 155218 │ │ │ │ - ldr r0, [pc, #284] @ 15521c │ │ │ │ + b 1548c0 │ │ │ │ + ldr r1, [pc, #284] @ 1553d4 │ │ │ │ + ldr r0, [pc, #284] @ 1553d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #26 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ - ldr r3, [pc, #56] @ 155150 │ │ │ │ - ldr r1, [pc, #260] @ 155220 │ │ │ │ + b 1550c0 │ │ │ │ + ldr r3, [pc, #56] @ 15530c │ │ │ │ + ldr r1, [pc, #260] @ 1553dc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #256] @ 155224 │ │ │ │ + ldr r0, [pc, #256] @ 1553e0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ - @ instruction: 0x002ebeb0 │ │ │ │ + b 1550c0 │ │ │ │ + strdeq fp, [lr], -r4 @ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq fp, lr, ip, lsl #29 │ │ │ │ + ldrdeq fp, [lr], -r0 @ │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r4, r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x000003bc │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ @@ -269593,684 +269704,684 @@ │ │ │ │ andeq r0, r0, r4, lsr #19 │ │ │ │ andeq r0, r0, ip, lsr #15 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, ip, asr #17 │ │ │ │ - eoreq ip, lr, ip, asr #22 │ │ │ │ + mlaeq lr, r0, r9, ip │ │ │ │ andeq r0, r0, r0, lsl sl │ │ │ │ - mlaseq r0, r8, r2, r0 │ │ │ │ - ldrdeq ip, [lr], -r4 @ │ │ │ │ - eorseq r0, r1, r4, lsl pc │ │ │ │ + ldrsbeq r0, [r0], -ip @ │ │ │ │ + eoreq ip, lr, r8, lsl r3 │ │ │ │ + eorseq r0, r1, r8, asr sp │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsl #21 │ │ │ │ andeq r0, r0, r4, lsr r8 │ │ │ │ andeq r0, r0, r0, asr sp │ │ │ │ - eoreq r8, sl, r8, ror #30 │ │ │ │ - eoreq r9, sl, ip, rrx │ │ │ │ - ldrdeq r8, [sl], -r8 @ │ │ │ │ - ldrdeq r8, [sl], -ip @ │ │ │ │ - eoreq fp, lr, r8, ror #1 │ │ │ │ - eoreq r8, sl, r8, ror #28 │ │ │ │ - eoreq r8, sl, ip, ror #30 │ │ │ │ - eoreq r8, sl, r8, asr #28 │ │ │ │ - eoreq r8, sl, ip, asr #30 │ │ │ │ + eoreq r9, sl, r4, ror #5 │ │ │ │ + eoreq r9, sl, r8, ror #7 │ │ │ │ + eoreq r9, sl, r4, asr r2 │ │ │ │ + eoreq r9, sl, r8, asr r3 │ │ │ │ + eoreq sl, lr, ip, lsr #30 │ │ │ │ + eoreq r9, sl, r4, ror #3 │ │ │ │ + eoreq r9, sl, r8, ror #5 │ │ │ │ + eoreq r9, sl, r4, asr #3 │ │ │ │ + eoreq r9, sl, r8, asr #5 │ │ │ │ + eoreq r9, sl, r4, lsr #3 │ │ │ │ + eoreq r9, sl, r8, lsr #5 │ │ │ │ + eoreq r9, sl, r4, lsl #3 │ │ │ │ + eoreq r9, sl, r8, lsl #5 │ │ │ │ + eoreq r9, sl, r4, ror #2 │ │ │ │ + eoreq r9, sl, r8, ror #4 │ │ │ │ + eoreq r9, sl, r4, asr #2 │ │ │ │ + eoreq r9, sl, r8, asr #4 │ │ │ │ + eoreq r9, sl, ip, lsl r1 │ │ │ │ + eoreq r9, sl, r0, lsr #4 │ │ │ │ + strdeq r9, [sl], -r0 @ │ │ │ │ + strdeq r9, [sl], -r4 @ │ │ │ │ + ldrdeq r9, [sl], -r4 @ │ │ │ │ + ldrdeq r9, [sl], -r8 @ │ │ │ │ + eoreq r9, sl, ip, lsr #1 │ │ │ │ + @ instruction: 0x002a91b0 │ │ │ │ + mlaeq sl, r0, r0, r9 │ │ │ │ + mlaeq sl, r4, r1, r9 │ │ │ │ + eoreq r9, sl, r4, ror r0 │ │ │ │ + eoreq r9, sl, r8, ror r1 │ │ │ │ + eoreq r9, sl, ip, asr #32 │ │ │ │ + eoreq r9, sl, r0, asr r1 │ │ │ │ + eoreq r9, sl, r4, lsr #32 │ │ │ │ + eoreq r9, sl, r8, lsr #2 │ │ │ │ + eoreq r8, sl, ip, asr sp │ │ │ │ + eoreq r8, sl, r0, ror #28 │ │ │ │ + eoreq r8, sl, r0, asr #26 │ │ │ │ + eoreq r8, sl, r4, asr #28 │ │ │ │ + eoreq r8, sl, r4, lsr #26 │ │ │ │ eoreq r8, sl, r8, lsr #28 │ │ │ │ - eoreq r8, sl, ip, lsr #30 │ │ │ │ - eoreq r8, sl, r8, lsl #28 │ │ │ │ - eoreq r8, sl, ip, lsl #30 │ │ │ │ - eoreq r8, sl, r8, ror #27 │ │ │ │ - eoreq r8, sl, ip, ror #29 │ │ │ │ - eoreq r8, sl, r8, asr #27 │ │ │ │ - eoreq r8, sl, ip, asr #29 │ │ │ │ - eoreq r8, sl, r0, lsr #27 │ │ │ │ - eoreq r8, sl, r4, lsr #29 │ │ │ │ - eoreq r8, sl, r4, ror sp │ │ │ │ - eoreq r8, sl, r8, ror lr │ │ │ │ - eoreq r8, sl, r8, asr sp │ │ │ │ - eoreq r8, sl, ip, asr lr │ │ │ │ - eoreq r8, sl, r0, lsr sp │ │ │ │ - eoreq r8, sl, r4, lsr lr │ │ │ │ - eoreq r8, sl, r4, lsl sp │ │ │ │ - eoreq r8, sl, r8, lsl lr │ │ │ │ - strdeq r8, [sl], -r8 @ │ │ │ │ - strdeq r8, [sl], -ip @ │ │ │ │ + eoreq r8, sl, r8, lsl #26 │ │ │ │ + eoreq r8, sl, ip, lsl #28 │ │ │ │ + eoreq r8, sl, ip, ror #25 │ │ │ │ + strdeq r8, [sl], -r0 @ │ │ │ │ + eoreq r8, sl, ip, asr #25 │ │ │ │ ldrdeq r8, [sl], -r0 @ │ │ │ │ - ldrdeq r8, [sl], -r4 @ │ │ │ │ + @ instruction: 0x002a8cb0 │ │ │ │ + @ instruction: 0x002a8db4 │ │ │ │ + mlaeq sl, r4, ip, r8 │ │ │ │ + mlaeq sl, r8, sp, r8 │ │ │ │ + eoreq r8, sl, r8, ror #24 │ │ │ │ + eoreq r8, sl, ip, ror #26 │ │ │ │ + eoreq r8, sl, r8, asr #24 │ │ │ │ + eoreq r8, sl, ip, asr #26 │ │ │ │ + eoreq r8, sl, r8, lsr #24 │ │ │ │ + eoreq r8, sl, ip, lsr #26 │ │ │ │ + eoreq r8, sl, r8, lsl #24 │ │ │ │ + eoreq r8, sl, ip, lsl #26 │ │ │ │ + eoreq r8, sl, r8, ror #23 │ │ │ │ + eoreq r8, sl, ip, ror #25 │ │ │ │ + eoreq r8, sl, r4, asr #23 │ │ │ │ + eoreq r8, sl, r8, asr #25 │ │ │ │ + eoreq r8, sl, r4, lsr #23 │ │ │ │ eoreq r8, sl, r8, lsr #25 │ │ │ │ - eoreq r8, sl, ip, lsr #27 │ │ │ │ + eoreq r8, sl, r4, lsl #23 │ │ │ │ + eoreq r8, sl, r8, lsl #25 │ │ │ │ + eoreq r8, sl, r0, asr fp │ │ │ │ + eoreq r8, sl, r4, asr ip │ │ │ │ + eoreq r8, sl, r0, lsr fp │ │ │ │ + eoreq r8, sl, r4, lsr ip │ │ │ │ + eoreq r8, sl, r0, lsl fp │ │ │ │ + eoreq r8, sl, r4, lsl ip │ │ │ │ + strdeq r8, [sl], -r0 @ │ │ │ │ + strdeq r8, [sl], -r0 @ │ │ │ │ + @ instruction: 0x002a8ab0 │ │ │ │ + @ instruction: 0x002a8bb4 │ │ │ │ + eoreq r8, sl, ip, ror #20 │ │ │ │ + eoreq r8, sl, r0, ror fp │ │ │ │ + eoreq r8, sl, ip, asr #20 │ │ │ │ + eoreq r8, sl, r0, asr fp │ │ │ │ + eoreq r8, sl, ip, lsr #20 │ │ │ │ + eoreq r8, sl, r0, lsr fp │ │ │ │ + eoreq r8, sl, ip, lsl #20 │ │ │ │ + eoreq r8, sl, r0, lsl fp │ │ │ │ eoreq r8, sl, r0, ror #19 │ │ │ │ eoreq r8, sl, r4, ror #21 │ │ │ │ - eoreq r8, sl, r4, asr #19 │ │ │ │ - eoreq r8, sl, r8, asr #21 │ │ │ │ - eoreq r8, sl, r8, lsr #19 │ │ │ │ - eoreq r8, sl, ip, lsr #21 │ │ │ │ - eoreq r8, sl, ip, lsl #19 │ │ │ │ - mlaeq sl, r0, sl, r8 │ │ │ │ - eoreq r8, sl, r0, ror r9 │ │ │ │ - eoreq r8, sl, r4, ror sl │ │ │ │ - eoreq r8, sl, r0, asr r9 │ │ │ │ - eoreq r8, sl, r4, asr sl │ │ │ │ - eoreq r8, sl, r4, lsr r9 │ │ │ │ - eoreq r8, sl, r8, lsr sl │ │ │ │ - eoreq r8, sl, r8, lsl r9 │ │ │ │ - eoreq r8, sl, ip, lsl sl │ │ │ │ - eoreq r8, sl, ip, ror #17 │ │ │ │ - strdeq r8, [sl], -r0 @ │ │ │ │ - eoreq r8, sl, ip, asr #17 │ │ │ │ - ldrdeq r8, [sl], -r0 @ │ │ │ │ - eoreq r8, sl, ip, lsr #17 │ │ │ │ - @ instruction: 0x002a89b0 │ │ │ │ - eoreq r8, sl, ip, lsl #17 │ │ │ │ - mlaeq sl, r0, r9, r8 │ │ │ │ - eoreq r8, sl, ip, ror #16 │ │ │ │ - eoreq r8, sl, r0, ror r9 │ │ │ │ - eoreq r8, sl, r8, asr #16 │ │ │ │ - eoreq r8, sl, ip, asr #18 │ │ │ │ - eoreq r8, sl, r8, lsr #16 │ │ │ │ - eoreq r8, sl, ip, lsr #18 │ │ │ │ - eoreq r8, sl, r8, lsl #16 │ │ │ │ - eoreq r8, sl, ip, lsl #18 │ │ │ │ + @ instruction: 0x002a89b4 │ │ │ │ + @ instruction: 0x002a8ab8 │ │ │ │ + mlaeq sl, r4, r9, r8 │ │ │ │ + mlaeq sl, r8, sl, r8 │ │ │ │ + eoreq r8, sl, r4, ror r9 │ │ │ │ + eoreq r8, sl, r8, ror sl │ │ │ │ + eoreq r8, sl, r8, asr #18 │ │ │ │ + eoreq r8, sl, ip, asr #20 │ │ │ │ + eoreq r8, sl, ip, lsl r9 │ │ │ │ + eoreq r8, sl, r0, lsr #20 │ │ │ │ + strdeq r8, [sl], -ip @ │ │ │ │ + eoreq r8, sl, r0, lsl #20 │ │ │ │ + ldrdeq r8, [sl], -ip @ │ │ │ │ + eoreq r8, sl, r0, ror #19 │ │ │ │ + @ instruction: 0x002a88b0 │ │ │ │ + @ instruction: 0x002a89b4 │ │ │ │ + eoreq r8, sl, r4, lsl #17 │ │ │ │ + eoreq r8, sl, r8, lsl #19 │ │ │ │ + eoreq r8, sl, r4, ror #16 │ │ │ │ + eoreq r8, sl, r8, ror #18 │ │ │ │ + eoreq r8, sl, r4, asr #16 │ │ │ │ + eoreq r8, sl, r8, asr #18 │ │ │ │ + eoreq r8, sl, r4, lsr #16 │ │ │ │ + eoreq r8, sl, r8, lsr #18 │ │ │ │ + strdeq r8, [sl], -r4 @ │ │ │ │ + strdeq r8, [sl], -r8 @ │ │ │ │ ldrdeq r8, [sl], -r4 @ │ │ │ │ ldrdeq r8, [sl], -r8 @ │ │ │ │ - @ instruction: 0x002a87b4 │ │ │ │ - @ instruction: 0x002a88b8 │ │ │ │ - mlaeq sl, r4, r7, r8 │ │ │ │ - mlaeq sl, r8, r8, r8 │ │ │ │ - eoreq r8, sl, r4, ror r7 │ │ │ │ + mlaeq sl, r0, r7, r8 │ │ │ │ + mlaeq sl, r4, r8, r8 │ │ │ │ + eoreq r8, sl, r0, ror r7 │ │ │ │ eoreq r8, sl, r4, ror r8 │ │ │ │ - eoreq r8, sl, r4, lsr r7 │ │ │ │ - eoreq r8, sl, r8, lsr r8 │ │ │ │ - strdeq r8, [sl], -r0 @ │ │ │ │ - strdeq r8, [sl], -r4 @ │ │ │ │ - ldrdeq r8, [sl], -r0 @ │ │ │ │ - ldrdeq r8, [sl], -r4 @ │ │ │ │ - @ instruction: 0x002a86b0 │ │ │ │ - @ instruction: 0x002a87b4 │ │ │ │ - mlaeq sl, r0, r6, r8 │ │ │ │ - mlaeq sl, r4, r7, r8 │ │ │ │ - eoreq r8, sl, r4, ror #12 │ │ │ │ - eoreq r8, sl, r8, ror #14 │ │ │ │ - eoreq r8, sl, r8, lsr r6 │ │ │ │ - eoreq r8, sl, ip, lsr r7 │ │ │ │ - eoreq r8, sl, r8, lsl r6 │ │ │ │ - eoreq r8, sl, ip, lsl r7 │ │ │ │ - strdeq r8, [sl], -r8 @ │ │ │ │ - strdeq r8, [sl], -ip @ │ │ │ │ - eoreq r8, sl, ip, asr #11 │ │ │ │ - ldrdeq r8, [sl], -r0 @ │ │ │ │ - eoreq r8, sl, r0, lsr #11 │ │ │ │ - eoreq r8, sl, r4, lsr #13 │ │ │ │ - eoreq r8, sl, r0, lsl #11 │ │ │ │ - eoreq r8, sl, r4, lsl #13 │ │ │ │ - eoreq r8, sl, r0, ror #10 │ │ │ │ - eoreq r8, sl, r4, ror #12 │ │ │ │ - eoreq r8, sl, r4, lsr r5 │ │ │ │ - eoreq r8, sl, r8, lsr r6 │ │ │ │ - eoreq r8, sl, r8, lsl #10 │ │ │ │ - eoreq r8, sl, ip, lsl #12 │ │ │ │ - eoreq r8, sl, r8, ror #9 │ │ │ │ - eoreq r8, sl, ip, ror #11 │ │ │ │ - eoreq r8, sl, r8, asr #9 │ │ │ │ - eoreq r8, sl, ip, asr #11 │ │ │ │ - eoreq r8, sl, r8, lsr #9 │ │ │ │ - eoreq r8, sl, ip, lsr #11 │ │ │ │ - eoreq r8, sl, r8, ror r4 │ │ │ │ - eoreq r8, sl, ip, ror r5 │ │ │ │ - eoreq r8, sl, r8, asr r4 │ │ │ │ - eoreq r8, sl, ip, asr r5 │ │ │ │ - eoreq r8, sl, r4, lsl r4 │ │ │ │ - eoreq r8, sl, r8, lsl r5 │ │ │ │ + eoreq r8, sl, r0, asr r7 │ │ │ │ + eoreq r8, sl, r4, asr r8 │ │ │ │ + eoreq r8, sl, r0, lsr r7 │ │ │ │ + eoreq r8, sl, r4, lsr r8 │ │ │ │ + eoreq r8, sl, r0, lsl r7 │ │ │ │ + eoreq r8, sl, r4, lsl r8 │ │ │ │ strdeq r8, [sl], -r4 @ │ │ │ │ strdeq r8, [sl], -r8 @ │ │ │ │ ldrdeq r8, [sl], -r4 @ │ │ │ │ ldrdeq r8, [sl], -r8 @ │ │ │ │ - @ instruction: 0x002a83b4 │ │ │ │ - @ instruction: 0x002a84b8 │ │ │ │ - mlaeq sl, r4, r3, r8 │ │ │ │ - mlaeq sl, r8, r4, r8 │ │ │ │ - eoreq r8, sl, r8, ror r3 │ │ │ │ - eoreq r8, sl, ip, ror r4 │ │ │ │ - eoreq r8, sl, r8, asr r3 │ │ │ │ - eoreq r8, sl, ip, asr r4 │ │ │ │ - eoreq r8, sl, r8, lsr r3 │ │ │ │ - eoreq r8, sl, ip, lsr r4 │ │ │ │ - eoreq r9, ip, r8, asr #13 │ │ │ │ - eoreq pc, r9, r8, ror #17 │ │ │ │ - eoreq pc, r9, r4, lsl r9 @ │ │ │ │ - mlaeq ip, r4, r6, sp │ │ │ │ - mlaeq r9, r8, r7, pc @ │ │ │ │ - eoreq sl, sl, r8, ror #5 │ │ │ │ - andeq sl, r0, r8, asr r1 │ │ │ │ - eoreq r9, ip, r0, lsl #13 │ │ │ │ - eoreq pc, r9, ip, asr r8 @ │ │ │ │ - eoreq r2, sl, r4, lsl #19 │ │ │ │ + @ instruction: 0x002a86b4 │ │ │ │ + @ instruction: 0x002a87b8 │ │ │ │ + eoreq r9, ip, r4, asr #20 │ │ │ │ + eoreq pc, r9, r4, ror #24 │ │ │ │ + mlaeq r9, r0, ip, pc @ │ │ │ │ + eoreq sp, ip, r0, lsl sl │ │ │ │ + eoreq pc, r9, r4, lsl fp @ │ │ │ │ + eoreq sl, sl, r4, ror #12 │ │ │ │ + andeq sl, r0, lr, asr r1 │ │ │ │ + strdeq r9, [ip], -ip @ │ │ │ │ + ldrdeq pc, [r9], -r8 @ │ │ │ │ + eoreq r2, sl, r0, lsl #26 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - eoreq sp, ip, r4, asr #12 │ │ │ │ - eoreq pc, r9, r8, asr #14 │ │ │ │ - eoreq fp, sl, r4, lsl r0 │ │ │ │ - andeq sl, r0, r9, asr r1 │ │ │ │ - ldr r1, [pc, #-452] @ 155228 │ │ │ │ - ldr r0, [pc, #-452] @ 15522c │ │ │ │ + eoreq sp, ip, r0, asr #19 │ │ │ │ + eoreq pc, r9, r4, asr #21 │ │ │ │ + mlaeq sl, r0, r3, fp │ │ │ │ + andeq sl, r0, pc, asr r1 │ │ │ │ + ldr r1, [pc, #-452] @ 1553e4 │ │ │ │ + ldr r0, [pc, #-452] @ 1553e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #27 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ - ldr r1, [pc, #-472] @ 155230 │ │ │ │ - ldr r0, [pc, #-472] @ 155234 │ │ │ │ + b 1550c0 │ │ │ │ + ldr r1, [pc, #-472] @ 1553ec │ │ │ │ + ldr r0, [pc, #-472] @ 1553f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #30 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ - ldr r1, [pc, #-492] @ 155238 │ │ │ │ - ldr r0, [pc, #-492] @ 15523c │ │ │ │ + b 1550c0 │ │ │ │ + ldr r1, [pc, #-492] @ 1553f4 │ │ │ │ + ldr r0, [pc, #-492] @ 1553f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #32 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ - ldr r1, [pc, #-512] @ 155240 │ │ │ │ - ldr r0, [pc, #-512] @ 155244 │ │ │ │ + b 1550c0 │ │ │ │ + ldr r1, [pc, #-512] @ 1553fc │ │ │ │ + ldr r0, [pc, #-512] @ 155400 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ - ldr r1, [pc, #-532] @ 155248 │ │ │ │ - ldr r0, [pc, #-532] @ 15524c │ │ │ │ + b 1550c0 │ │ │ │ + ldr r1, [pc, #-532] @ 155404 │ │ │ │ + ldr r0, [pc, #-532] @ 155408 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ - ldr r1, [pc, #-552] @ 155250 │ │ │ │ - ldr r0, [pc, #-552] @ 155254 │ │ │ │ + b 1550c0 │ │ │ │ + ldr r1, [pc, #-552] @ 15540c │ │ │ │ + ldr r0, [pc, #-552] @ 155410 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ - ldr r1, [pc, #-576] @ 155258 │ │ │ │ - ldr r0, [pc, #-576] @ 15525c │ │ │ │ + b 1550c0 │ │ │ │ + ldr r1, [pc, #-576] @ 155414 │ │ │ │ + ldr r0, [pc, #-576] @ 155418 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ - ldr r1, [pc, #-596] @ 155260 │ │ │ │ - ldr r0, [pc, #-596] @ 155264 │ │ │ │ + b 1550c0 │ │ │ │ + ldr r1, [pc, #-596] @ 15541c │ │ │ │ + ldr r0, [pc, #-596] @ 155420 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ + b 1550c0 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 154950 │ │ │ │ - ldr r1, [pc, #-628] @ 155268 │ │ │ │ - ldr r0, [pc, #-628] @ 15526c │ │ │ │ + b 154b0c │ │ │ │ + ldr r1, [pc, #-628] @ 155424 │ │ │ │ + ldr r0, [pc, #-628] @ 155428 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ - ldr r1, [pc, #-652] @ 155270 │ │ │ │ - ldr r0, [pc, #-652] @ 155274 │ │ │ │ + b 1550c0 │ │ │ │ + ldr r1, [pc, #-652] @ 15542c │ │ │ │ + ldr r0, [pc, #-652] @ 155430 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ - ldr r1, [pc, #-676] @ 155278 │ │ │ │ - ldr r0, [pc, #-676] @ 15527c │ │ │ │ + b 1550c0 │ │ │ │ + ldr r1, [pc, #-676] @ 155434 │ │ │ │ + ldr r0, [pc, #-676] @ 155438 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ - ldr r1, [pc, #-700] @ 155280 │ │ │ │ - ldr r0, [pc, #-700] @ 155284 │ │ │ │ + b 1550c0 │ │ │ │ + ldr r1, [pc, #-700] @ 15543c │ │ │ │ + ldr r0, [pc, #-700] @ 155440 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ - ldr r1, [pc, #-724] @ 155288 │ │ │ │ - ldr r0, [pc, #-724] @ 15528c │ │ │ │ + b 1550c0 │ │ │ │ + ldr r1, [pc, #-724] @ 155444 │ │ │ │ + ldr r0, [pc, #-724] @ 155448 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 154f04 │ │ │ │ - ldr r1, [pc, #-756] @ 155290 │ │ │ │ - ldr r0, [pc, #-756] @ 155294 │ │ │ │ + b 1550c0 │ │ │ │ + ldr r1, [pc, #-756] @ 15544c │ │ │ │ + ldr r0, [pc, #-756] @ 155450 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ bl b6f00 │ │ │ │ - b 155570 │ │ │ │ - ldr r1, [pc, #-776] @ 155298 │ │ │ │ - ldr r0, [pc, #-776] @ 15529c │ │ │ │ + b 15572c │ │ │ │ + ldr r1, [pc, #-776] @ 155454 │ │ │ │ + ldr r0, [pc, #-776] @ 155458 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ bl b6f00 │ │ │ │ - b 154f04 │ │ │ │ - ldr r1, [pc, #-800] @ 1552a0 │ │ │ │ - ldr r0, [pc, #-800] @ 1552a4 │ │ │ │ + b 1550c0 │ │ │ │ + ldr r1, [pc, #-800] @ 15545c │ │ │ │ + ldr r0, [pc, #-800] @ 155460 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ bl b6f00 │ │ │ │ - b 155570 │ │ │ │ + b 15572c │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 154a48 │ │ │ │ + b 154c04 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 154a80 │ │ │ │ - ldr r1, [pc, #-848] @ 1552a8 │ │ │ │ - ldr r0, [pc, #-848] @ 1552ac │ │ │ │ + b 154c3c │ │ │ │ + ldr r1, [pc, #-848] @ 155464 │ │ │ │ + ldr r0, [pc, #-848] @ 155468 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ bl b6f00 │ │ │ │ - b 155570 │ │ │ │ - ldr r1, [pc, #-868] @ 1552b0 │ │ │ │ - ldr r0, [pc, #-868] @ 1552b4 │ │ │ │ + b 15572c │ │ │ │ + ldr r1, [pc, #-868] @ 15546c │ │ │ │ + ldr r0, [pc, #-868] @ 155470 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ bl b6f00 │ │ │ │ - b 155570 │ │ │ │ - ldr r1, [pc, #-892] @ 1552b8 │ │ │ │ - ldr r0, [pc, #-892] @ 1552bc │ │ │ │ + b 15572c │ │ │ │ + ldr r1, [pc, #-892] @ 155474 │ │ │ │ + ldr r0, [pc, #-892] @ 155478 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ bl b6f00 │ │ │ │ - b 155570 │ │ │ │ - ldr r1, [pc, #-916] @ 1552c0 │ │ │ │ - ldr r0, [pc, #-916] @ 1552c4 │ │ │ │ + b 15572c │ │ │ │ + ldr r1, [pc, #-916] @ 15547c │ │ │ │ + ldr r0, [pc, #-916] @ 155480 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 154f04 │ │ │ │ + b 1550c0 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 154af0 │ │ │ │ - ldr r1, [pc, #-968] @ 1552c8 │ │ │ │ - ldr r0, [pc, #-968] @ 1552cc │ │ │ │ + b 154cac │ │ │ │ + ldr r1, [pc, #-968] @ 155484 │ │ │ │ + ldr r0, [pc, #-968] @ 155488 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 154f04 │ │ │ │ + b 1550c0 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 154b28 │ │ │ │ - ldr r1, [pc, #-1028] @ 1552d0 │ │ │ │ - ldr r0, [pc, #-1028] @ 1552d4 │ │ │ │ + b 154ce4 │ │ │ │ + ldr r1, [pc, #-1028] @ 15548c │ │ │ │ + ldr r0, [pc, #-1028] @ 155490 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ + b 155860 │ │ │ │ mov r3, r0 │ │ │ │ - ldr r1, [pc, #-1056] @ 1552d8 │ │ │ │ - ldr r0, [pc, #-1056] @ 1552dc │ │ │ │ + ldr r1, [pc, #-1056] @ 155494 │ │ │ │ + ldr r0, [pc, #-1056] @ 155498 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ - ldr r1, [pc, #-1076] @ 1552e0 │ │ │ │ - ldr r0, [pc, #-1076] @ 1552e4 │ │ │ │ + b 155860 │ │ │ │ + ldr r1, [pc, #-1076] @ 15549c │ │ │ │ + ldr r0, [pc, #-1076] @ 1554a0 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ - ldr r1, [pc, #-1100] @ 1552e8 │ │ │ │ - ldr r0, [pc, #-1100] @ 1552ec │ │ │ │ + b 155860 │ │ │ │ + ldr r1, [pc, #-1100] @ 1554a4 │ │ │ │ + ldr r0, [pc, #-1100] @ 1554a8 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ + b 155860 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 154bd8 │ │ │ │ - ldr r1, [pc, #-1136] @ 1552f0 │ │ │ │ - ldr r0, [pc, #-1136] @ 1552f4 │ │ │ │ + b 154d94 │ │ │ │ + ldr r1, [pc, #-1136] @ 1554ac │ │ │ │ + ldr r0, [pc, #-1136] @ 1554b0 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ + b 155860 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 154c10 │ │ │ │ + b 154dcc │ │ │ │ mov r3, r0 │ │ │ │ - ldr r1, [pc, #-1176] @ 1552f8 │ │ │ │ - ldr r0, [pc, #-1176] @ 1552fc │ │ │ │ + ldr r1, [pc, #-1176] @ 1554b4 │ │ │ │ + ldr r0, [pc, #-1176] @ 1554b8 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ - ldr r1, [pc, #-1196] @ 155300 │ │ │ │ - ldr r0, [pc, #-1196] @ 155304 │ │ │ │ + b 155860 │ │ │ │ + ldr r1, [pc, #-1196] @ 1554bc │ │ │ │ + ldr r0, [pc, #-1196] @ 1554c0 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ - ldr r1, [pc, #-1220] @ 155308 │ │ │ │ - ldr r0, [pc, #-1220] @ 15530c │ │ │ │ + b 155860 │ │ │ │ + ldr r1, [pc, #-1220] @ 1554c4 │ │ │ │ + ldr r0, [pc, #-1220] @ 1554c8 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ + b 155860 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 154c7c │ │ │ │ - ldr r1, [pc, #-1256] @ 155310 │ │ │ │ - ldr r0, [pc, #-1256] @ 155314 │ │ │ │ + b 154e38 │ │ │ │ + ldr r1, [pc, #-1256] @ 1554cc │ │ │ │ + ldr r0, [pc, #-1256] @ 1554d0 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ + b 155860 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 154cb4 │ │ │ │ - ldr r1, [pc, #-1292] @ 155318 │ │ │ │ - ldr r0, [pc, #-1292] @ 15531c │ │ │ │ + b 154e70 │ │ │ │ + ldr r1, [pc, #-1292] @ 1554d4 │ │ │ │ + ldr r0, [pc, #-1292] @ 1554d8 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #66 @ 0x42 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ - ldr r1, [pc, #-1316] @ 155320 │ │ │ │ - ldr r0, [pc, #-1316] @ 155324 │ │ │ │ + b 155860 │ │ │ │ + ldr r1, [pc, #-1316] @ 1554dc │ │ │ │ + ldr r0, [pc, #-1316] @ 1554e0 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #66 @ 0x42 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ + b 155860 │ │ │ │ mov r3, r0 │ │ │ │ - ldr r1, [pc, #-1344] @ 155328 │ │ │ │ - ldr r0, [pc, #-1344] @ 15532c │ │ │ │ + ldr r1, [pc, #-1344] @ 1554e4 │ │ │ │ + ldr r0, [pc, #-1344] @ 1554e8 │ │ │ │ mov r2, #67 @ 0x43 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ + b 155860 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 154d20 │ │ │ │ - ldr r1, [pc, #-1376] @ 155330 │ │ │ │ - ldr r0, [pc, #-1376] @ 155334 │ │ │ │ + b 154edc │ │ │ │ + ldr r1, [pc, #-1376] @ 1554ec │ │ │ │ + ldr r0, [pc, #-1376] @ 1554f0 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #67 @ 0x43 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ + b 155860 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 154d58 │ │ │ │ - ldr r1, [pc, #-1412] @ 155338 │ │ │ │ - ldr r0, [pc, #-1412] @ 15533c │ │ │ │ + b 154f14 │ │ │ │ + ldr r1, [pc, #-1412] @ 1554f4 │ │ │ │ + ldr r0, [pc, #-1412] @ 1554f8 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #67 @ 0x43 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ - ldr r1, [pc, #-1436] @ 155340 │ │ │ │ - ldr r0, [pc, #-1436] @ 155344 │ │ │ │ + b 155860 │ │ │ │ + ldr r1, [pc, #-1436] @ 1554fc │ │ │ │ + ldr r0, [pc, #-1436] @ 155500 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #67 @ 0x43 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ - ldr r1, [pc, #-1460] @ 155348 │ │ │ │ - ldr r0, [pc, #-1460] @ 15534c │ │ │ │ + b 155860 │ │ │ │ + ldr r1, [pc, #-1460] @ 155504 │ │ │ │ + ldr r0, [pc, #-1460] @ 155508 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ + b 155860 │ │ │ │ mov r3, r0 │ │ │ │ - ldr r1, [pc, #-1488] @ 155350 │ │ │ │ - ldr r0, [pc, #-1488] @ 155354 │ │ │ │ + ldr r1, [pc, #-1488] @ 15550c │ │ │ │ + ldr r0, [pc, #-1488] @ 155510 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ + b 155860 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 154e4c │ │ │ │ - ldr r1, [pc, #-1524] @ 155358 │ │ │ │ - ldr r0, [pc, #-1524] @ 15535c │ │ │ │ + b 155008 │ │ │ │ + ldr r1, [pc, #-1524] @ 155514 │ │ │ │ + ldr r0, [pc, #-1524] @ 155518 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ - ldr r1, [pc, #-1548] @ 155360 │ │ │ │ - ldr r0, [pc, #-1548] @ 155364 │ │ │ │ + b 155860 │ │ │ │ + ldr r1, [pc, #-1548] @ 15551c │ │ │ │ + ldr r0, [pc, #-1548] @ 155520 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ + b 155860 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 154df8 │ │ │ │ + b 154fb4 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 154e14 │ │ │ │ + b 154fd0 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 154e30 │ │ │ │ - ldr r1, [pc, #-1608] @ 155368 │ │ │ │ - ldr r0, [pc, #-1608] @ 15536c │ │ │ │ + b 154fec │ │ │ │ + ldr r1, [pc, #-1608] @ 155524 │ │ │ │ + ldr r0, [pc, #-1608] @ 155528 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ - ldr r1, [pc, #-1632] @ 155370 │ │ │ │ - ldr r0, [pc, #-1632] @ 155374 │ │ │ │ + b 155860 │ │ │ │ + ldr r1, [pc, #-1632] @ 15552c │ │ │ │ + ldr r0, [pc, #-1632] @ 155530 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ + b 155860 │ │ │ │ mov r3, r0 │ │ │ │ - ldr r1, [pc, #-1660] @ 155378 │ │ │ │ - ldr r0, [pc, #-1660] @ 15537c │ │ │ │ + ldr r1, [pc, #-1660] @ 155534 │ │ │ │ + ldr r0, [pc, #-1660] @ 155538 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ - ldr r1, [pc, #-1680] @ 155380 │ │ │ │ - ldr r0, [pc, #-1680] @ 155384 │ │ │ │ + b 155860 │ │ │ │ + ldr r1, [pc, #-1680] @ 15553c │ │ │ │ + ldr r0, [pc, #-1680] @ 155540 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ - ldr r1, [pc, #-1704] @ 155388 │ │ │ │ - ldr r0, [pc, #-1704] @ 15538c │ │ │ │ + b 155860 │ │ │ │ + ldr r1, [pc, #-1704] @ 155544 │ │ │ │ + ldr r0, [pc, #-1704] @ 155548 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ - ldr r1, [pc, #-1728] @ 155390 │ │ │ │ - ldr r0, [pc, #-1728] @ 155394 │ │ │ │ + b 155860 │ │ │ │ + ldr r1, [pc, #-1728] @ 15554c │ │ │ │ + ldr r0, [pc, #-1728] @ 155550 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ - ldr r1, [pc, #-1748] @ 155398 │ │ │ │ - ldr r0, [pc, #-1748] @ 15539c │ │ │ │ + b 155860 │ │ │ │ + ldr r1, [pc, #-1748] @ 155554 │ │ │ │ + ldr r0, [pc, #-1748] @ 155558 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ - ldr r1, [pc, #-1772] @ 1553a0 │ │ │ │ - ldr r0, [pc, #-1772] @ 1553a4 │ │ │ │ + b 155860 │ │ │ │ + ldr r1, [pc, #-1772] @ 15555c │ │ │ │ + ldr r0, [pc, #-1772] @ 155560 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 1556a4 │ │ │ │ - ldr r3, [pc, #-1796] @ 1553a8 │ │ │ │ - ldr r1, [pc, #-1796] @ 1553ac │ │ │ │ - ldr r0, [pc, #-1796] @ 1553b0 │ │ │ │ + b 155860 │ │ │ │ + ldr r3, [pc, #-1796] @ 155564 │ │ │ │ + ldr r1, [pc, #-1796] @ 155568 │ │ │ │ + ldr r0, [pc, #-1796] @ 15556c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1820] @ 1553b4 │ │ │ │ - ldr r1, [pc, #-1820] @ 1553b8 │ │ │ │ - ldr r0, [pc, #-1820] @ 1553bc │ │ │ │ + ldr r3, [pc, #-1820] @ 155570 │ │ │ │ + ldr r1, [pc, #-1820] @ 155574 │ │ │ │ + ldr r0, [pc, #-1820] @ 155578 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-1824] @ 1553c0 │ │ │ │ + ldr r2, [pc, #-1824] @ 15557c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #832 @ 0x340 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1840] @ 1553c4 │ │ │ │ - ldr r1, [pc, #-1840] @ 1553c8 │ │ │ │ - ldr r0, [pc, #-1840] @ 1553cc │ │ │ │ + ldr r3, [pc, #-1840] @ 155580 │ │ │ │ + ldr r1, [pc, #-1840] @ 155584 │ │ │ │ + ldr r0, [pc, #-1840] @ 155588 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-1844] @ 1553d0 │ │ │ │ + ldr r2, [pc, #-1844] @ 15558c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ bl 50554 │ │ │ │ - ldr r3, [pc, #-1868] @ 1553d4 │ │ │ │ - ldr r1, [pc, #-1868] @ 1553d8 │ │ │ │ - ldr r0, [pc, #-1868] @ 1553dc │ │ │ │ + ldr r3, [pc, #-1868] @ 155590 │ │ │ │ + ldr r1, [pc, #-1868] @ 155594 │ │ │ │ + ldr r0, [pc, #-1868] @ 155598 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-1872] @ 1553e0 │ │ │ │ + ldr r2, [pc, #-1872] @ 15559c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #832 @ 0x340 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ │ │ │ │ -00155b3c : │ │ │ │ +00155cf8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ - ldr r1, [pc, #4076] @ 156b40 │ │ │ │ - ldr r3, [pc, #4076] @ 156b44 │ │ │ │ + ldr r1, [pc, #4076] @ 156cfc │ │ │ │ + ldr r3, [pc, #4076] @ 156d00 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ - ldr r4, [pc, #4064] @ 156b48 │ │ │ │ + ldr r4, [pc, #4064] @ 156d04 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov r3, #0 │ │ │ │ - ldr r2, [pc, #4052] @ 156b4c │ │ │ │ - ldr r3, [pc, #4052] @ 156b50 │ │ │ │ + ldr r2, [pc, #4052] @ 156d08 │ │ │ │ + ldr r3, [pc, #4052] @ 156d0c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r6, [r4, r2] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, r2 │ │ │ │ - ldr r3, [pc, #4024] @ 156b54 │ │ │ │ + ldr r3, [pc, #4024] @ 156d10 │ │ │ │ ldr r5, [r4, r3] │ │ │ │ - beq 156704 │ │ │ │ - ldr r2, [pc, #4016] @ 156b58 │ │ │ │ - ldr r3, [pc, #4016] @ 156b5c │ │ │ │ + beq 1568c0 │ │ │ │ + ldr r2, [pc, #4016] @ 156d14 │ │ │ │ + ldr r3, [pc, #4016] @ 156d18 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ - ldr r2, [pc, #4008] @ 156b60 │ │ │ │ + ldr r2, [pc, #4008] @ 156d1c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - ldr r3, [pc, #4000] @ 156b64 │ │ │ │ + ldr r3, [pc, #4000] @ 156d20 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ - ldr ip, [pc, #3996] @ 156b68 │ │ │ │ + ldr ip, [pc, #3996] @ 156d24 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ ldr r8, [r4, r3] │ │ │ │ - ldr r3, [pc, #3988] @ 156b6c │ │ │ │ + ldr r3, [pc, #3988] @ 156d28 │ │ │ │ add ip, pc, ip │ │ │ │ str r8, [sp, #60] @ 0x3c │ │ │ │ add ip, ip, #864 @ 0x360 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ - ldr r6, [pc, #3964] @ 156b70 │ │ │ │ + ldr r6, [pc, #3964] @ 156d2c │ │ │ │ add lr, sp, #72 @ 0x48 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldr r3, [ip] │ │ │ │ str r3, [lr] │ │ │ │ ldr sl, [r5, #2176] @ 0x880 │ │ │ │ ldr r6, [r4, r6] │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ @@ -270278,990 +270389,990 @@ │ │ │ │ add r9, r5, #4096 @ 0x1000 │ │ │ │ ldr r1, [r5, #1032] @ 0x408 │ │ │ │ ldr r0, [r9, #3572] @ 0xdf4 │ │ │ │ ldr r2, [r6] │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ - bl 14147c │ │ │ │ + bl 141638 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1566d4 │ │ │ │ + beq 156890 │ │ │ │ ldr r2, [r9, #3576] @ 0xdf8 │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r0, [r5, #1060] @ 0x424 │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 1567a4 │ │ │ │ - ldr r2, [pc, #3864] @ 156b74 │ │ │ │ + beq 156960 │ │ │ │ + ldr r2, [pc, #3864] @ 156d30 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 155c84 │ │ │ │ + beq 155e40 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 155c84 │ │ │ │ + beq 155e40 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 156744 │ │ │ │ + beq 156900 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3528] @ 0xdc8 │ │ │ │ ldr r0, [r5, #1072] @ 0x430 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 1567c4 │ │ │ │ - ldr r2, [pc, #3788] @ 156b78 │ │ │ │ + beq 156980 │ │ │ │ + ldr r2, [pc, #3788] @ 156d34 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 155cd4 │ │ │ │ + beq 155e90 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 155cd4 │ │ │ │ + beq 155e90 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15674c │ │ │ │ + beq 156908 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3332] @ 0xd04 │ │ │ │ ldr r0, [r5, #1088] @ 0x440 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 156774 │ │ │ │ - ldr r2, [pc, #3712] @ 156b7c │ │ │ │ + beq 156930 │ │ │ │ + ldr r2, [pc, #3712] @ 156d38 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 155d28 │ │ │ │ + beq 155ee4 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 155d28 │ │ │ │ + beq 155ee4 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 156794 │ │ │ │ + beq 156950 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3580] @ 0xdfc │ │ │ │ ldr r0, [r5, #1108] @ 0x454 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 156860 │ │ │ │ - ldr r2, [pc, #3632] @ 156b80 │ │ │ │ + beq 156a1c │ │ │ │ + ldr r2, [pc, #3632] @ 156d3c │ │ │ │ ldr r9, [r4, r2] │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [r9] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 155d78 │ │ │ │ + beq 155f34 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 155d78 │ │ │ │ + beq 155f34 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15679c │ │ │ │ + beq 156958 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3584] @ 0xe00 │ │ │ │ ldr r0, [r5, #2184] @ 0x888 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 156880 │ │ │ │ - ldr r2, [pc, #3556] @ 156b84 │ │ │ │ + beq 156a3c │ │ │ │ + ldr r2, [pc, #3556] @ 156d40 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 155dc8 │ │ │ │ + beq 155f84 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 155dc8 │ │ │ │ + beq 155f84 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 156754 │ │ │ │ + beq 156910 │ │ │ │ add r1, r5, #4096 @ 0x1000 │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r2, [r1, #3372] @ 0xd2c │ │ │ │ ldr r0, [r5, #1140] @ 0x474 │ │ │ │ ldr r1, [r1, #3368] @ 0xd28 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 1568d8 │ │ │ │ - ldr r2, [pc, #3480] @ 156b88 │ │ │ │ + beq 156a94 │ │ │ │ + ldr r2, [pc, #3480] @ 156d44 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 155e18 │ │ │ │ + beq 155fd4 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 155e18 │ │ │ │ + beq 155fd4 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15675c │ │ │ │ + beq 156918 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3408] @ 0xd50 │ │ │ │ ldr r0, [r5, #1240] @ 0x4d8 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 156938 │ │ │ │ - ldr r2, [pc, #3404] @ 156b8c │ │ │ │ + beq 156af4 │ │ │ │ + ldr r2, [pc, #3404] @ 156d48 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 155e68 │ │ │ │ + beq 156024 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 155e68 │ │ │ │ + beq 156024 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 156764 │ │ │ │ + beq 156920 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3236] @ 0xca4 │ │ │ │ ldr r0, [r5, #1280] @ 0x500 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 156964 │ │ │ │ - ldr r2, [pc, #3328] @ 156b90 │ │ │ │ + beq 156b20 │ │ │ │ + ldr r2, [pc, #3328] @ 156d4c │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 155eb8 │ │ │ │ + beq 156074 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 155eb8 │ │ │ │ + beq 156074 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15676c │ │ │ │ + beq 156928 │ │ │ │ ldr r0, [r8] │ │ │ │ ldr r1, [r5, #212] @ 0xd4 │ │ │ │ bl 50378 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 1569b8 │ │ │ │ + beq 156b74 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #67108864 @ 0x4000000 │ │ │ │ - beq 156a24 │ │ │ │ + beq 156be0 │ │ │ │ mov r0, #2 │ │ │ │ bl 4ffe8 │ │ │ │ subs fp, r0, #0 │ │ │ │ - beq 156820 │ │ │ │ + beq 1569dc │ │ │ │ mov r0, #6 │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [fp, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 157334 │ │ │ │ - ldr r2, [pc, #3208] @ 156b94 │ │ │ │ + beq 1574f0 │ │ │ │ + ldr r2, [pc, #3208] @ 156d50 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r2, [sp, #16] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 157358 │ │ │ │ - ldr r2, [pc, #3192] @ 156b98 │ │ │ │ + beq 157514 │ │ │ │ + ldr r2, [pc, #3192] @ 156d54 │ │ │ │ ldr sl, [r4, r2] │ │ │ │ cmp r3, sl │ │ │ │ - beq 157330 │ │ │ │ + beq 1574ec │ │ │ │ ldr r3, [fp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 15737c │ │ │ │ + ble 157538 │ │ │ │ str r0, [fp, #12] │ │ │ │ mov r0, #22 │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [fp, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 157334 │ │ │ │ + beq 1574f0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 157358 │ │ │ │ + beq 157514 │ │ │ │ cmp r3, sl │ │ │ │ - beq 157330 │ │ │ │ + beq 1574ec │ │ │ │ ldr r3, [fp, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 15737c │ │ │ │ + ble 157538 │ │ │ │ mov r2, #5 │ │ │ │ str r0, [fp, #16] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd9c │ │ │ │ ldr r2, [r8] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 155fac │ │ │ │ + beq 156168 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r8] │ │ │ │ - bne 155fac │ │ │ │ + bne 156168 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [fp] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 155fd0 │ │ │ │ + beq 15618c │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [fp] │ │ │ │ - bne 155fd0 │ │ │ │ + bne 15618c │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r7, #0 │ │ │ │ - beq 156828 │ │ │ │ + beq 1569e4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ cmp r2, sl │ │ │ │ - bne 156a54 │ │ │ │ + bne 156c10 │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 156000 │ │ │ │ + beq 1561bc │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r7] │ │ │ │ - beq 156854 │ │ │ │ - ldr r2, [pc, #2964] @ 156b9c │ │ │ │ + beq 156a10 │ │ │ │ + ldr r2, [pc, #2964] @ 156d58 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ cmp r7, r2 │ │ │ │ - bne 1568a0 │ │ │ │ + bne 156a5c │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3588] @ 0xe04 │ │ │ │ ldr r0, [r5, #1108] @ 0x454 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 156aa0 │ │ │ │ + beq 156c5c │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [r9] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 156058 │ │ │ │ + beq 156214 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 156058 │ │ │ │ + beq 156214 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 156958 │ │ │ │ + beq 156b14 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 1568f8 │ │ │ │ + beq 156ab4 │ │ │ │ bl 4fda8 │ │ │ │ ldr r1, [r5, #1108] @ 0x454 │ │ │ │ bl a86c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 156ac0 │ │ │ │ + beq 156c7c │ │ │ │ ldr r1, [r5, #2192] @ 0x890 │ │ │ │ bl 50378 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 1560a0 │ │ │ │ + beq 15625c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1569ac │ │ │ │ + beq 156b68 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 156ae0 │ │ │ │ + beq 156c9c │ │ │ │ mov r1, sl │ │ │ │ mov r0, #1 │ │ │ │ bl 5042c │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 1560d4 │ │ │ │ + beq 156290 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 156a18 │ │ │ │ + beq 156bd4 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 156b0c │ │ │ │ + beq 156cc8 │ │ │ │ ldr r3, [r9] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 1569d8 │ │ │ │ + beq 156b94 │ │ │ │ bl 4fda8 │ │ │ │ ldr r1, [r5, #1108] @ 0x454 │ │ │ │ bl a86c4 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 156db0 │ │ │ │ + beq 156f6c │ │ │ │ ldr r1, [r5, #2196] @ 0x894 │ │ │ │ bl 50378 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 156128 │ │ │ │ + beq 1562e4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 156848 │ │ │ │ + beq 156a04 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 156dd8 │ │ │ │ + beq 156f94 │ │ │ │ ldr r1, [r5, #1380] @ 0x564 │ │ │ │ mov r0, r7 │ │ │ │ bl 50258 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1567e4 │ │ │ │ + beq 1569a0 │ │ │ │ ldr r1, [r5, #1380] @ 0x564 │ │ │ │ mov r0, r7 │ │ │ │ ldr r9, [r5, #2092] @ 0x82c │ │ │ │ bl 50378 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 156eb8 │ │ │ │ + beq 157074 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #2 │ │ │ │ add r1, sp, #24 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ bl 50114 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 156198 │ │ │ │ + beq 156354 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 156b00 │ │ │ │ + beq 156cbc │ │ │ │ cmp r9, #0 │ │ │ │ - beq 156ef8 │ │ │ │ + beq 1570b4 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #536870912 @ 0x20000000 │ │ │ │ - beq 156f38 │ │ │ │ + beq 1570f4 │ │ │ │ bl 501a4 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 156e28 │ │ │ │ - ldr r3, [pc, #2524] @ 156ba0 │ │ │ │ + beq 156fe4 │ │ │ │ + ldr r3, [pc, #2524] @ 156d5c │ │ │ │ ldr r1, [r5, #672] @ 0x2a0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 156e6c │ │ │ │ + blt 157028 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [r5, #2116] @ 0x844 │ │ │ │ mov r0, sl │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 156ed8 │ │ │ │ - ldr r3, [pc, #2472] @ 156ba4 │ │ │ │ + blt 157094 │ │ │ │ + ldr r3, [pc, #2472] @ 156d60 │ │ │ │ ldr r1, [r5, #2200] @ 0x898 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r0, sl │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 156f18 │ │ │ │ + blt 1570d4 │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [r5, #1392] @ 0x570 │ │ │ │ mov r0, r9 │ │ │ │ ldr fp, [r5, #2092] @ 0x82c │ │ │ │ bl a89ac │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r2, r0 │ │ │ │ - beq 15624c │ │ │ │ + beq 156408 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 156b2c │ │ │ │ + beq 156ce8 │ │ │ │ cmp r2, #0 │ │ │ │ - blt 156f64 │ │ │ │ + blt 157120 │ │ │ │ ldr r2, [r5, #1396] @ 0x574 │ │ │ │ ldr r1, [r5, #1400] @ 0x578 │ │ │ │ mov r0, r9 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 156fb0 │ │ │ │ + blt 15716c │ │ │ │ ldr r2, [r5, #1148] @ 0x47c │ │ │ │ ldr r1, [r5, #1408] @ 0x580 │ │ │ │ mov r0, r9 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 156fd0 │ │ │ │ + blt 15718c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #3 │ │ │ │ add r1, sp, #32 │ │ │ │ mov r0, r7 │ │ │ │ str fp, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ str r9, [sp, #40] @ 0x28 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 1562c4 │ │ │ │ + beq 156480 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 156df8 │ │ │ │ + beq 156fb4 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 156ff0 │ │ │ │ + beq 1571ac │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1562e8 │ │ │ │ + beq 1564a4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 156e04 │ │ │ │ + beq 156fc0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 156304 │ │ │ │ + beq 1564c0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 156e10 │ │ │ │ - ldr r3, [pc, #2204] @ 156ba8 │ │ │ │ + beq 156fcc │ │ │ │ + ldr r3, [pc, #2204] @ 156d64 │ │ │ │ ldr r1, [r5, #2092] @ 0x82c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r0, [r6] │ │ │ │ str sl, [r3] │ │ │ │ ldr r3, [sl] │ │ │ │ mov r2, sl │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [sl] │ │ │ │ bl a89ac │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 156350 │ │ │ │ + beq 15650c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 156e1c │ │ │ │ + beq 156fd8 │ │ │ │ cmp r7, #0 │ │ │ │ - blt 157040 │ │ │ │ + blt 1571fc │ │ │ │ bl e03e4 │ │ │ │ ldr r3, [r6] │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 157060 │ │ │ │ + beq 15721c │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r5, #2068] @ 0x814 │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 156398 │ │ │ │ + beq 156554 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 156eac │ │ │ │ + beq 157068 │ │ │ │ cmp r8, #0 │ │ │ │ - blt 15707c │ │ │ │ - ldr r0, [pc, #2052] @ 156bac │ │ │ │ + blt 157238 │ │ │ │ + ldr r0, [pc, #2052] @ 156d68 │ │ │ │ ldr r2, [r5, #1148] @ 0x47c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #3664 @ 0xe50 │ │ │ │ mov r1, #0 │ │ │ │ - bl 125064 │ │ │ │ + bl 125090 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 1570b0 │ │ │ │ - ldr sl, [pc, #2024] @ 156bb0 │ │ │ │ + beq 15726c │ │ │ │ + ldr sl, [pc, #2024] @ 156d6c │ │ │ │ add lr, sp, #92 @ 0x5c │ │ │ │ add sl, pc, sl │ │ │ │ add sl, sl, #56 @ 0x38 │ │ │ │ ldm sl!, {r0, r1, r2, r3} │ │ │ │ mov fp, lr │ │ │ │ mov r8, lr │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm sl, {r0, r1} │ │ │ │ - ldr ip, [pc, #1992] @ 156bb4 │ │ │ │ + ldr ip, [pc, #1992] @ 156d70 │ │ │ │ stm lr, {r0, r1} │ │ │ │ ldm fp!, {r0, r1, r2, r3} │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #2384 @ 0x950 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm lr, {r0, r1} │ │ │ │ ldr r3, [r5, #2208] @ 0x8a0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [r5, #2204] @ 0x89c │ │ │ │ ldr r1, [r5, #444] @ 0x1bc │ │ │ │ mov r0, #3 │ │ │ │ ldr r9, [r5, #2008] @ 0x7d8 │ │ │ │ bl 5042c │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 1570d0 │ │ │ │ + beq 15728c │ │ │ │ mov r1, r9 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r7 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 156454 │ │ │ │ + beq 156610 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 156f84 │ │ │ │ + beq 157140 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 157104 │ │ │ │ - ldr r2, [pc, #1872] @ 156bb8 │ │ │ │ + blt 1572c0 │ │ │ │ + ldr r2, [pc, #1872] @ 156d74 │ │ │ │ ldr r1, [r5, #1144] @ 0x478 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r0, r3 │ │ │ │ str r7, [r2] │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r7] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15712c │ │ │ │ + blt 1572e8 │ │ │ │ bl 501a4 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 15714c │ │ │ │ + beq 157308 │ │ │ │ bl 501a4 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 15716c │ │ │ │ - ldr r3, [pc, #1800] @ 156bbc │ │ │ │ + beq 157328 │ │ │ │ + ldr r3, [pc, #1800] @ 156d78 │ │ │ │ ldr r1, [r5, #444] @ 0x1bc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15719c │ │ │ │ + blt 157358 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [r5, #520] @ 0x208 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 50378 │ │ │ │ subs fp, r0, #0 │ │ │ │ - beq 1571bc │ │ │ │ + beq 157378 │ │ │ │ mov r2, fp │ │ │ │ ldr r1, [r5, #2204] @ 0x89c │ │ │ │ mov r0, sl │ │ │ │ bl a89ac │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r2, r0 │ │ │ │ - beq 156510 │ │ │ │ + beq 1566cc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 15709c │ │ │ │ + beq 157258 │ │ │ │ cmp r2, #0 │ │ │ │ - blt 157208 │ │ │ │ - ldr r3, [pc, #1696] @ 156bc0 │ │ │ │ + blt 1573c4 │ │ │ │ + ldr r3, [pc, #1696] @ 156d7c │ │ │ │ ldr r1, [r5, #2208] @ 0x8a0 │ │ │ │ ldr r4, [r4, r3] │ │ │ │ mov r0, sl │ │ │ │ mov r2, r4 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r6] │ │ │ │ - blt 1571e8 │ │ │ │ + blt 1573a4 │ │ │ │ ldr r1, [r5, #1916] @ 0x77c │ │ │ │ bl a86c4 │ │ │ │ subs fp, r0, #0 │ │ │ │ - beq 15724c │ │ │ │ + beq 157408 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #3540] @ 0xdd4 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #0 │ │ │ │ str r4, [sp, #92] @ 0x5c │ │ │ │ bl 50114 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 156584 │ │ │ │ + beq 156740 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 1570f8 │ │ │ │ + beq 1572b4 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 15728c │ │ │ │ + beq 157448 │ │ │ │ ldr r1, [r5, #2208] @ 0x8a0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r9 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 1565bc │ │ │ │ + beq 156778 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 157120 │ │ │ │ + beq 1572dc │ │ │ │ cmp r8, #0 │ │ │ │ - blt 15726c │ │ │ │ + blt 157428 │ │ │ │ ldr r1, [r5, #1392] @ 0x570 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r9 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1572d0 │ │ │ │ + blt 15748c │ │ │ │ ldr r2, [r5, #1396] @ 0x574 │ │ │ │ ldr r1, [r5, #1400] @ 0x578 │ │ │ │ mov r0, r9 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1572b0 │ │ │ │ + blt 15746c │ │ │ │ ldr r2, [r5, #1148] @ 0x47c │ │ │ │ ldr r1, [r5, #1408] @ 0x580 │ │ │ │ mov r0, r9 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r6] │ │ │ │ - blt 157310 │ │ │ │ + blt 1574cc │ │ │ │ ldr r1, [r5, #1912] @ 0x778 │ │ │ │ bl a86c4 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 1572f0 │ │ │ │ + beq 1574ac │ │ │ │ ldr r3, [r5, #1072] @ 0x430 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r7 │ │ │ │ - bl 125b70 │ │ │ │ + bl 125b9c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ and r5, r0, #255 @ 0xff │ │ │ │ - beq 156658 │ │ │ │ + beq 156814 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 1571dc │ │ │ │ + beq 157398 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 156674 │ │ │ │ + beq 156830 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 157234 │ │ │ │ + beq 1573f0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 156690 │ │ │ │ + beq 15684c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 157240 │ │ │ │ + beq 1573fc │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1566ac │ │ │ │ + beq 156868 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 157228 │ │ │ │ + beq 1573e4 │ │ │ │ cmp r5, #0 │ │ │ │ movne r0, #1 │ │ │ │ - bne 1566d8 │ │ │ │ - ldr r1, [pc, #1284] @ 156bc4 │ │ │ │ - ldr r0, [pc, #1284] @ 156bc8 │ │ │ │ + bne 156894 │ │ │ │ + ldr r1, [pc, #1284] @ 156d80 │ │ │ │ + ldr r0, [pc, #1284] @ 156d84 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ - ldr r2, [pc, #1260] @ 156bcc │ │ │ │ - ldr r3, [pc, #1120] @ 156b44 │ │ │ │ + ldr r2, [pc, #1260] @ 156d88 │ │ │ │ + ldr r3, [pc, #1120] @ 156d00 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 1572ac │ │ │ │ + bne 157468 │ │ │ │ add sp, sp, #124 @ 0x7c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r5, #12] │ │ │ │ bl 504b0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 156984 │ │ │ │ + beq 156b40 │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 155ba0 │ │ │ │ + beq 155d5c │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 155ba0 │ │ │ │ + beq 155d5c │ │ │ │ cmp r2, #0 │ │ │ │ - bne 155ba0 │ │ │ │ + bne 155d5c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 155ba0 │ │ │ │ + b 155d5c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 155c84 │ │ │ │ + b 155e40 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 155cd4 │ │ │ │ + b 155e90 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 155dc8 │ │ │ │ + b 155f84 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 155e18 │ │ │ │ + b 155fd4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 155e68 │ │ │ │ + b 156024 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 155eb8 │ │ │ │ - ldr r1, [pc, #1108] @ 156bd0 │ │ │ │ - ldr r0, [pc, #1108] @ 156bd4 │ │ │ │ + b 156074 │ │ │ │ + ldr r1, [pc, #1108] @ 156d8c │ │ │ │ + ldr r0, [pc, #1108] @ 156d90 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #10 │ │ │ │ bl b6f00 │ │ │ │ - b 1566d4 │ │ │ │ + b 156890 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 155d28 │ │ │ │ + b 155ee4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 155d78 │ │ │ │ - ldr r1, [pc, #1068] @ 156bd8 │ │ │ │ - ldr r0, [pc, #1068] @ 156bdc │ │ │ │ + b 155f34 │ │ │ │ + ldr r1, [pc, #1068] @ 156d94 │ │ │ │ + ldr r0, [pc, #1068] @ 156d98 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #8 │ │ │ │ bl b6f00 │ │ │ │ - b 1566d4 │ │ │ │ - ldr r1, [pc, #1044] @ 156be0 │ │ │ │ - ldr r0, [pc, #1044] @ 156be4 │ │ │ │ + b 156890 │ │ │ │ + ldr r1, [pc, #1044] @ 156d9c │ │ │ │ + ldr r0, [pc, #1044] @ 156da0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #9 │ │ │ │ bl b6f00 │ │ │ │ - b 1566d4 │ │ │ │ + b 156890 │ │ │ │ bl 501a4 │ │ │ │ subs r9, r0, #0 │ │ │ │ - bne 1561b0 │ │ │ │ - ldr r1, [pc, #1008] @ 156be8 │ │ │ │ - ldr r0, [pc, #1008] @ 156bec │ │ │ │ + bne 15636c │ │ │ │ + ldr r1, [pc, #1008] @ 156da4 │ │ │ │ + ldr r0, [pc, #1008] @ 156da8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #25 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 1566d4 │ │ │ │ + b 156890 │ │ │ │ bl aa8fc │ │ │ │ - b 155eec │ │ │ │ - ldr r1, [pc, #960] @ 156bf0 │ │ │ │ - ldr r0, [pc, #960] @ 156bf4 │ │ │ │ + b 1560a8 │ │ │ │ + ldr r1, [pc, #960] @ 156dac │ │ │ │ + ldr r0, [pc, #960] @ 156db0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #19 │ │ │ │ bl b6f00 │ │ │ │ - b 1566d4 │ │ │ │ + b 156890 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 156128 │ │ │ │ + b 1562e4 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 156000 │ │ │ │ - ldr r1, [pc, #912] @ 156bf8 │ │ │ │ - ldr r0, [pc, #912] @ 156bfc │ │ │ │ + b 1561bc │ │ │ │ + ldr r1, [pc, #912] @ 156db4 │ │ │ │ + ldr r0, [pc, #912] @ 156db8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #11 │ │ │ │ bl b6f00 │ │ │ │ - b 1566d4 │ │ │ │ - ldr r1, [pc, #888] @ 156c00 │ │ │ │ - ldr r0, [pc, #888] @ 156c04 │ │ │ │ + b 156890 │ │ │ │ + ldr r1, [pc, #888] @ 156dbc │ │ │ │ + ldr r0, [pc, #888] @ 156dc0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #13 │ │ │ │ bl b6f00 │ │ │ │ - b 1566d4 │ │ │ │ - ldr r3, [pc, #864] @ 156c08 │ │ │ │ - ldr r1, [pc, #864] @ 156c0c │ │ │ │ + b 156890 │ │ │ │ + ldr r3, [pc, #864] @ 156dc4 │ │ │ │ + ldr r1, [pc, #864] @ 156dc8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r1, [pc, #848] @ 156c10 │ │ │ │ - ldr r0, [pc, #848] @ 156c14 │ │ │ │ + ldr r1, [pc, #848] @ 156dcc │ │ │ │ + ldr r0, [pc, #848] @ 156dd0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #22 │ │ │ │ bl b6f00 │ │ │ │ - b 1566d4 │ │ │ │ - ldr r1, [pc, #824] @ 156c18 │ │ │ │ - ldr r0, [pc, #824] @ 156c1c │ │ │ │ + b 156890 │ │ │ │ + ldr r1, [pc, #824] @ 156dd4 │ │ │ │ + ldr r0, [pc, #824] @ 156dd8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #15 │ │ │ │ bl b6f00 │ │ │ │ - b 1566d4 │ │ │ │ + b 156890 │ │ │ │ ldr r0, [r5, #1108] @ 0x454 │ │ │ │ bl 504b0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 156f90 │ │ │ │ + beq 15714c │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [r9] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 156064 │ │ │ │ + beq 156220 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 156064 │ │ │ │ + beq 156220 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 156064 │ │ │ │ + bne 156220 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 156064 │ │ │ │ - ldr r1, [pc, #736] @ 156c20 │ │ │ │ - ldr r0, [pc, #736] @ 156c24 │ │ │ │ + b 156220 │ │ │ │ + ldr r1, [pc, #736] @ 156ddc │ │ │ │ + ldr r0, [pc, #736] @ 156de0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ bl b6f00 │ │ │ │ - b 1566d4 │ │ │ │ + b 156890 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [r9] │ │ │ │ - b 156058 │ │ │ │ - ldr r1, [pc, #700] @ 156c28 │ │ │ │ - ldr r0, [pc, #700] @ 156c2c │ │ │ │ + b 156214 │ │ │ │ + ldr r1, [pc, #700] @ 156de4 │ │ │ │ + ldr r0, [pc, #700] @ 156de8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #17 │ │ │ │ bl b6f00 │ │ │ │ - b 1566d4 │ │ │ │ - ldr r3, [pc, #484] @ 156b70 │ │ │ │ - ldr r1, [pc, #672] @ 156c30 │ │ │ │ + b 156890 │ │ │ │ + ldr r3, [pc, #484] @ 156d2c │ │ │ │ + ldr r1, [pc, #672] @ 156dec │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #668] @ 156c34 │ │ │ │ + ldr r0, [pc, #668] @ 156df0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 1566d4 │ │ │ │ + b 156890 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1560a0 │ │ │ │ - ldr r1, [pc, #632] @ 156c38 │ │ │ │ - ldr r0, [pc, #632] @ 156c3c │ │ │ │ + b 15625c │ │ │ │ + ldr r1, [pc, #632] @ 156df4 │ │ │ │ + ldr r0, [pc, #632] @ 156df8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #19 │ │ │ │ bl b6f00 │ │ │ │ - b 1566d4 │ │ │ │ + b 156890 │ │ │ │ ldr r0, [r5, #1108] @ 0x454 │ │ │ │ bl 504b0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 157020 │ │ │ │ + beq 1571dc │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [r9] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1560ec │ │ │ │ + beq 1562a8 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 1560ec │ │ │ │ + beq 1562a8 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 1560ec │ │ │ │ + bne 1562a8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1560ec │ │ │ │ + b 1562a8 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1560d4 │ │ │ │ - ldr ip, [pc, #532] @ 156c40 │ │ │ │ - ldr r1, [pc, #532] @ 156c44 │ │ │ │ - ldr r0, [pc, #532] @ 156c48 │ │ │ │ + b 156290 │ │ │ │ + ldr ip, [pc, #532] @ 156dfc │ │ │ │ + ldr r1, [pc, #532] @ 156e00 │ │ │ │ + ldr r0, [pc, #532] @ 156e04 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #19 │ │ │ │ str r8, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ - b 1566d4 │ │ │ │ - ldr r0, [pc, #496] @ 156c4c │ │ │ │ + b 156890 │ │ │ │ + ldr r0, [pc, #496] @ 156e08 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 156a80 │ │ │ │ + beq 156c3c │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r7] │ │ │ │ - beq 156e60 │ │ │ │ - ldr r1, [pc, #456] @ 156c50 │ │ │ │ - ldr r0, [pc, #456] @ 156c54 │ │ │ │ + beq 15701c │ │ │ │ + ldr r1, [pc, #456] @ 156e0c │ │ │ │ + ldr r0, [pc, #456] @ 156e10 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #19 │ │ │ │ bl b6f00 │ │ │ │ - b 1566d4 │ │ │ │ - ldr r1, [pc, #432] @ 156c58 │ │ │ │ - ldr r0, [pc, #432] @ 156c5c │ │ │ │ + b 156890 │ │ │ │ + ldr r1, [pc, #432] @ 156e14 │ │ │ │ + ldr r0, [pc, #432] @ 156e18 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #20 │ │ │ │ bl b6f00 │ │ │ │ - b 1566d4 │ │ │ │ - ldr r1, [pc, #408] @ 156c60 │ │ │ │ - ldr r0, [pc, #408] @ 156c64 │ │ │ │ + b 156890 │ │ │ │ + ldr r1, [pc, #408] @ 156e1c │ │ │ │ + ldr r0, [pc, #408] @ 156e20 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #25 │ │ │ │ bl b6f00 │ │ │ │ - b 1566d4 │ │ │ │ - ldr r1, [pc, #384] @ 156c68 │ │ │ │ - ldr r0, [pc, #384] @ 156c6c │ │ │ │ + b 156890 │ │ │ │ + ldr r1, [pc, #384] @ 156e24 │ │ │ │ + ldr r0, [pc, #384] @ 156e28 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #25 │ │ │ │ bl b6f00 │ │ │ │ - b 1566d4 │ │ │ │ + b 156890 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 156198 │ │ │ │ - ldr r1, [pc, #348] @ 156c70 │ │ │ │ - ldr r0, [pc, #348] @ 156c74 │ │ │ │ + b 156354 │ │ │ │ + ldr r1, [pc, #348] @ 156e2c │ │ │ │ + ldr r0, [pc, #348] @ 156e30 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #25 │ │ │ │ bl b6f00 │ │ │ │ - b 1566d4 │ │ │ │ + b 156890 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #12] │ │ │ │ - b 15624c │ │ │ │ - eoreq sl, lr, r4, lsr #9 │ │ │ │ + b 156408 │ │ │ │ + eoreq sl, lr, r8, ror #5 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq sl, lr, r0, lsl #9 │ │ │ │ + eoreq sl, lr, r4, asr #5 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, ip, asr sl │ │ │ │ andeq r0, r0, ip, ror #19 │ │ │ │ andeq r0, r0, ip, lsl r9 │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ - mlaeq ip, r4, r5, sp │ │ │ │ + eoreq sp, ip, r0, lsl r9 │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ andeq r0, r0, r0, ror r7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x000003bc │ │ │ │ andeq r0, r0, ip, lsl #7 │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ andeq r0, r0, ip, asr ip │ │ │ │ @@ -271270,1547 +271381,1547 @@ │ │ │ │ andeq r0, r0, r0, asr #26 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ muleq r0, ip, fp │ │ │ │ andeq r0, r0, r4, lsr #10 │ │ │ │ - eoreq lr, pc, r0, ror #14 │ │ │ │ - mlaeq lr, ip, r9, sl │ │ │ │ - @ instruction: 0x0030f3dc │ │ │ │ + eoreq lr, pc, r4, lsr #11 │ │ │ │ + eoreq sl, lr, r0, ror #15 │ │ │ │ + eorseq pc, r0, r0, lsr #4 │ │ │ │ andeq r0, r0, ip, lsl #12 │ │ │ │ andeq r0, r0, r8, lsl sl │ │ │ │ andeq r0, r0, ip, lsl #21 │ │ │ │ - eoreq r7, sl, r8, lsl #14 │ │ │ │ - eoreq r9, sl, r4, lsl #9 │ │ │ │ - eoreq r9, lr, r8, lsl r9 │ │ │ │ - eoreq r7, sl, ip, asr #12 │ │ │ │ - eoreq r9, sl, r8, asr #7 │ │ │ │ - eoreq r7, sl, ip, lsl r6 │ │ │ │ - mlaeq sl, r8, r3, r9 │ │ │ │ - strdeq r7, [sl], -ip @ │ │ │ │ - eoreq r9, sl, r8, ror r3 │ │ │ │ - ldrdeq r7, [sl], -r0 @ │ │ │ │ - eoreq r9, sl, ip, asr #6 │ │ │ │ - mlaeq sl, r8, r5, r7 │ │ │ │ - eoreq r9, sl, r4, lsl r3 │ │ │ │ - eoreq r7, sl, r0, ror #10 │ │ │ │ - ldrdeq r9, [sl], -ip @ │ │ │ │ - eoreq r7, sl, r0, asr #10 │ │ │ │ - @ instruction: 0x002a92bc │ │ │ │ + eoreq r7, sl, r4, lsl #21 │ │ │ │ + eoreq r9, sl, r0, lsl #16 │ │ │ │ + eoreq r9, lr, ip, asr r7 │ │ │ │ + eoreq r7, sl, r8, asr #19 │ │ │ │ + eoreq r9, sl, r4, asr #14 │ │ │ │ + mlaeq sl, r8, r9, r7 │ │ │ │ + eoreq r9, sl, r4, lsl r7 │ │ │ │ + eoreq r7, sl, r8, ror r9 │ │ │ │ + strdeq r9, [sl], -r4 @ │ │ │ │ + eoreq r7, sl, ip, asr #18 │ │ │ │ + eoreq r9, sl, r8, asr #13 │ │ │ │ + eoreq r7, sl, r4, lsl r9 │ │ │ │ + mlaeq sl, r0, r6, r9 │ │ │ │ + ldrdeq r7, [sl], -ip @ │ │ │ │ + eoreq r9, sl, r8, asr r6 │ │ │ │ + @ instruction: 0x002a78bc │ │ │ │ + eoreq r9, sl, r8, lsr r6 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - eoreq fp, sl, r4, lsl #21 │ │ │ │ - eoreq r7, sl, r8, lsl #10 │ │ │ │ - eoreq r9, sl, r4, lsl #5 │ │ │ │ - eoreq r7, sl, r8, ror #9 │ │ │ │ - eoreq r9, sl, r4, ror #4 │ │ │ │ - eoreq r7, sl, r8, lsl #9 │ │ │ │ - eoreq r9, sl, r4, lsl #4 │ │ │ │ - eoreq r7, sl, ip, asr r4 │ │ │ │ + eoreq fp, sl, ip, lsl #28 │ │ │ │ + eoreq r7, sl, r4, lsl #17 │ │ │ │ + eoreq r9, sl, r0, lsl #12 │ │ │ │ + eoreq r7, sl, r4, ror #16 │ │ │ │ + eoreq r9, sl, r0, ror #11 │ │ │ │ + eoreq r7, sl, r4, lsl #16 │ │ │ │ + eoreq r9, sl, r0, lsl #11 │ │ │ │ + ldrdeq r7, [sl], -r8 @ │ │ │ │ + eoreq r9, sl, r4, asr r5 │ │ │ │ + @ instruction: 0x002a77b0 │ │ │ │ + eoreq r9, sl, ip, lsr #10 │ │ │ │ + eoreq r7, sl, r4, lsl #15 │ │ │ │ + eoreq r9, sl, r0, lsl #10 │ │ │ │ + eoreq r9, sl, ip, lsl #8 │ │ │ │ + eoreq r7, sl, r0, lsl r7 │ │ │ │ + eoreq r9, sl, ip, lsl #9 │ │ │ │ + eoreq r5, sl, r4, lsr #1 │ │ │ │ + @ instruction: 0x002a76bc │ │ │ │ + eoreq r9, sl, r8, lsr r4 │ │ │ │ + mlaeq sl, ip, r6, r7 │ │ │ │ + eoreq r9, sl, r8, lsl r4 │ │ │ │ + eoreq r7, sl, ip, ror r6 │ │ │ │ + strdeq r9, [sl], -r8 @ │ │ │ │ + eoreq r7, sl, ip, asr r6 │ │ │ │ ldrdeq r9, [sl], -r8 @ │ │ │ │ - eoreq r7, sl, r4, lsr r4 │ │ │ │ - @ instruction: 0x002a91b0 │ │ │ │ - eoreq r7, sl, r8, lsl #8 │ │ │ │ - eoreq r9, sl, r4, lsl #3 │ │ │ │ - mlaeq sl, r0, r0, r9 │ │ │ │ - mlaeq sl, r4, r3, r7 │ │ │ │ - eoreq r9, sl, r0, lsl r1 │ │ │ │ - eoreq r4, sl, r8, lsr #26 │ │ │ │ - eoreq r7, sl, r0, asr #6 │ │ │ │ - strheq r9, [sl], -ip @ │ │ │ │ - eoreq r7, sl, r0, lsr #6 │ │ │ │ - mlaeq sl, ip, r0, r9 │ │ │ │ - eoreq r7, sl, r0, lsl #6 │ │ │ │ - eoreq r9, sl, ip, ror r0 │ │ │ │ - eoreq r7, sl, r0, ror #5 │ │ │ │ - eoreq r9, sl, ip, asr r0 │ │ │ │ - @ instruction: 0x002a72b4 │ │ │ │ - eoreq r9, sl, r0, lsr r0 │ │ │ │ + eoreq r7, sl, r0, lsr r6 │ │ │ │ + eoreq r9, sl, ip, lsr #7 │ │ │ │ + eoreq r7, sl, ip, lsl #7 │ │ │ │ + eoreq r9, sl, r8, lsl #2 │ │ │ │ + eoreq r7, sl, r4, ror #6 │ │ │ │ + eoreq r9, sl, r0, ror #1 │ │ │ │ + eoreq r7, sl, r0, lsl r3 │ │ │ │ + eoreq r9, sl, ip, lsl #1 │ │ │ │ + ldrdeq r7, [sl], -r0 @ │ │ │ │ + eoreq r9, sl, ip, asr #32 │ │ │ │ + eoreq r7, sl, r4, lsl #5 │ │ │ │ + eoreq r9, sl, r0 │ │ │ │ + eoreq r7, sl, r4, ror #4 │ │ │ │ + eoreq r8, sl, r0, ror #31 │ │ │ │ + eoreq r7, sl, r4, asr #4 │ │ │ │ + eoreq r8, sl, r0, asr #31 │ │ │ │ + eoreq r7, sl, r4, lsr #4 │ │ │ │ + eoreq r8, sl, r0, lsr #31 │ │ │ │ + eoreq r4, sl, ip, ror #20 │ │ │ │ + strdeq r7, [sl], -ip @ │ │ │ │ + eoreq r8, sl, r4, ror pc │ │ │ │ + ldrdeq r7, [sl], -r4 @ │ │ │ │ + eoreq r8, sl, r0, asr pc │ │ │ │ + eoreq r7, sl, ip, lsr #3 │ │ │ │ + eoreq r8, sl, r8, lsr #30 │ │ │ │ + eoreq r7, sl, r8, lsl #3 │ │ │ │ + eoreq r8, sl, r4, lsl #30 │ │ │ │ + eoreq r7, sl, r8, ror #2 │ │ │ │ + eoreq r8, sl, r4, ror #29 │ │ │ │ + eoreq r7, sl, ip, asr #2 │ │ │ │ + eoreq r8, sl, r4, asr #29 │ │ │ │ + eoreq r7, sl, ip, lsl r1 │ │ │ │ + mlaeq sl, r8, lr, r8 │ │ │ │ + strdeq r7, [sl], -ip @ │ │ │ │ + eoreq r8, sl, r8, ror lr │ │ │ │ + eoreq r7, sl, r0, ror #1 │ │ │ │ + eoreq r8, sl, ip, asr lr │ │ │ │ + eoreq r7, sl, r0, asr #1 │ │ │ │ + eoreq r8, sl, ip, lsr lr │ │ │ │ + eoreq r7, sl, ip, lsl #1 │ │ │ │ + eoreq r8, sl, r8, lsl #28 │ │ │ │ + eoreq r7, sl, ip, rrx │ │ │ │ + eoreq r8, sl, r8, ror #27 │ │ │ │ + eoreq r7, sl, ip, lsr r0 │ │ │ │ + @ instruction: 0x002a8db8 │ │ │ │ eoreq r7, sl, r0, lsl r0 │ │ │ │ eoreq r8, sl, ip, lsl #27 │ │ │ │ - eoreq r6, sl, r8, ror #31 │ │ │ │ - eoreq r8, sl, r4, ror #26 │ │ │ │ - mlaeq sl, r4, pc, r6 @ │ │ │ │ - eoreq r8, sl, r0, lsl sp │ │ │ │ - eoreq r6, sl, r4, asr pc │ │ │ │ - ldrdeq r8, [sl], -r0 @ │ │ │ │ - eoreq r6, sl, r8, lsl #30 │ │ │ │ - eoreq r8, sl, r4, lsl #25 │ │ │ │ - eoreq r6, sl, r8, ror #29 │ │ │ │ - eoreq r8, sl, r4, ror #24 │ │ │ │ - eoreq r6, sl, r8, asr #29 │ │ │ │ - eoreq r8, sl, r4, asr #24 │ │ │ │ - eoreq r6, sl, r8, lsr #29 │ │ │ │ - eoreq r8, sl, r4, lsr #24 │ │ │ │ - strdeq r4, [sl], -r0 @ │ │ │ │ - eoreq r6, sl, r0, lsl #29 │ │ │ │ - strdeq r8, [sl], -r8 @ │ │ │ │ - eoreq r6, sl, r8, asr lr │ │ │ │ - ldrdeq r8, [sl], -r4 @ │ │ │ │ - eoreq r6, sl, r0, lsr lr │ │ │ │ - eoreq r8, sl, ip, lsr #23 │ │ │ │ - eoreq r6, sl, ip, lsl #28 │ │ │ │ - eoreq r8, sl, r8, lsl #23 │ │ │ │ - eoreq r6, sl, ip, ror #27 │ │ │ │ - eoreq r8, sl, r8, ror #22 │ │ │ │ - ldrdeq r6, [sl], -r0 @ │ │ │ │ - eoreq r8, sl, r8, asr #22 │ │ │ │ - eoreq r6, sl, r0, lsr #27 │ │ │ │ - eoreq r8, sl, ip, lsl fp │ │ │ │ - eoreq r6, sl, r0, lsl #27 │ │ │ │ - strdeq r8, [sl], -ip @ │ │ │ │ - eoreq r6, sl, r4, ror #26 │ │ │ │ - eoreq r8, sl, r0, ror #21 │ │ │ │ - eoreq r6, sl, r4, asr #26 │ │ │ │ - eoreq r8, sl, r0, asr #21 │ │ │ │ - eoreq r6, sl, r0, lsl sp │ │ │ │ - eoreq r8, sl, ip, lsl #21 │ │ │ │ strdeq r6, [sl], -r0 @ │ │ │ │ - eoreq r8, sl, ip, ror #20 │ │ │ │ - eoreq r6, sl, r0, asr #25 │ │ │ │ - eoreq r8, sl, ip, lsr sl │ │ │ │ - mlaeq sl, r4, ip, r6 │ │ │ │ - eoreq r8, sl, r0, lsl sl │ │ │ │ - eoreq r6, sl, r4, ror ip │ │ │ │ - strdeq r8, [sl], -r0 @ │ │ │ │ - eoreq r6, sl, r4, asr ip │ │ │ │ - eoreq r8, sl, ip, asr #19 │ │ │ │ - eoreq r6, sl, r0, lsr #24 │ │ │ │ - mlaeq sl, ip, r9, r8 │ │ │ │ - eoreq r6, sl, r0, lsl #24 │ │ │ │ - eoreq r8, sl, ip, ror r9 │ │ │ │ - ldrdeq r6, [sl], -r4 @ │ │ │ │ - eoreq r8, sl, r0, asr r9 │ │ │ │ - @ instruction: 0x002a6bb4 │ │ │ │ - eoreq r8, sl, r0, lsr r9 │ │ │ │ - eoreq r6, sl, r0, ror fp │ │ │ │ - eoreq r8, sl, ip, ror #17 │ │ │ │ - eoreq r6, sl, r0, asr fp │ │ │ │ - eoreq r8, sl, ip, asr #17 │ │ │ │ - eoreq r6, sl, r0, lsr fp │ │ │ │ - eoreq r8, sl, ip, lsr #17 │ │ │ │ - eoreq r6, sl, ip, lsl #22 │ │ │ │ - eoreq r8, sl, r8, lsl #17 │ │ │ │ - eoreq r6, sl, ip, ror #21 │ │ │ │ - eoreq r8, sl, r8, ror #16 │ │ │ │ - eoreq r6, sl, ip, asr #21 │ │ │ │ - eoreq r8, sl, r8, asr #16 │ │ │ │ - eoreq r6, sl, ip, lsr #21 │ │ │ │ - eoreq r8, sl, r8, lsr #16 │ │ │ │ - eoreq r7, ip, r8, lsr lr │ │ │ │ - eoreq lr, r9, r8, asr r0 │ │ │ │ - eoreq lr, r9, r4, lsl #1 │ │ │ │ - eoreq r7, ip, r4, lsl lr │ │ │ │ - strdeq sp, [r9], -r0 @ │ │ │ │ - eoreq r1, sl, r8, lsl r1 │ │ │ │ + eoreq r8, sl, ip, ror #26 │ │ │ │ + ldrdeq r6, [sl], -r0 @ │ │ │ │ + eoreq r8, sl, r8, asr #26 │ │ │ │ + mlaeq sl, ip, pc, r6 @ │ │ │ │ + eoreq r8, sl, r8, lsl sp │ │ │ │ + eoreq r6, sl, ip, ror pc │ │ │ │ + strdeq r8, [sl], -r8 @ │ │ │ │ + eoreq r6, sl, r0, asr pc │ │ │ │ + eoreq r8, sl, ip, asr #25 │ │ │ │ + eoreq r6, sl, r0, lsr pc │ │ │ │ + eoreq r8, sl, ip, lsr #25 │ │ │ │ + eoreq r6, sl, ip, ror #29 │ │ │ │ + eoreq r8, sl, r8, ror #24 │ │ │ │ + eoreq r6, sl, ip, asr #29 │ │ │ │ + eoreq r8, sl, r8, asr #24 │ │ │ │ + eoreq r6, sl, ip, lsr #29 │ │ │ │ + eoreq r8, sl, r8, lsr #24 │ │ │ │ + eoreq r6, sl, r8, lsl #29 │ │ │ │ + eoreq r8, sl, r4, lsl #24 │ │ │ │ + eoreq r6, sl, r8, ror #28 │ │ │ │ + eoreq r8, sl, r4, ror #23 │ │ │ │ + eoreq r6, sl, r8, asr #28 │ │ │ │ + eoreq r8, sl, r4, asr #23 │ │ │ │ + eoreq r6, sl, r8, lsr #28 │ │ │ │ + eoreq r8, sl, r4, lsr #23 │ │ │ │ + @ instruction: 0x002c81b4 │ │ │ │ + ldrdeq lr, [r9], -r4 @ │ │ │ │ + eoreq lr, r9, r0, lsl #8 │ │ │ │ + mlaeq ip, r0, r1, r8 │ │ │ │ + eoreq lr, r9, ip, ror #6 │ │ │ │ + mlaeq sl, r4, r4, r1 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - ldr r1, [pc, #-320] @ 156c78 │ │ │ │ - ldr r0, [pc, #-320] @ 156c7c │ │ │ │ + ldr r1, [pc, #-320] @ 156e34 │ │ │ │ + ldr r0, [pc, #-320] @ 156e38 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #25 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 1566d4 │ │ │ │ - ldr r1, [pc, #-352] @ 156c80 │ │ │ │ - ldr r0, [pc, #-352] @ 156c84 │ │ │ │ + b 156890 │ │ │ │ + ldr r1, [pc, #-352] @ 156e3c │ │ │ │ + ldr r0, [pc, #-352] @ 156e40 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #25 │ │ │ │ bl b6f00 │ │ │ │ - b 156dcc │ │ │ │ + b 156f88 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1562c4 │ │ │ │ + b 156480 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1562e8 │ │ │ │ + b 1564a4 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 156304 │ │ │ │ + b 1564c0 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 156350 │ │ │ │ - ldr r1, [pc, #-424] @ 156c88 │ │ │ │ - ldr r0, [pc, #-424] @ 156c8c │ │ │ │ + b 15650c │ │ │ │ + ldr r1, [pc, #-424] @ 156e44 │ │ │ │ + ldr r0, [pc, #-424] @ 156e48 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #25 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 1566d4 │ │ │ │ + b 156890 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 156a80 │ │ │ │ - ldr r1, [pc, #-484] @ 156c90 │ │ │ │ - ldr r0, [pc, #-484] @ 156c94 │ │ │ │ + b 156c3c │ │ │ │ + ldr r1, [pc, #-484] @ 156e4c │ │ │ │ + ldr r0, [pc, #-484] @ 156e50 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #26 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ - b 1566d4 │ │ │ │ + b 156890 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 156398 │ │ │ │ - ldr r1, [pc, #-552] @ 156c98 │ │ │ │ - ldr r0, [pc, #-552] @ 156c9c │ │ │ │ + b 156554 │ │ │ │ + ldr r1, [pc, #-552] @ 156e54 │ │ │ │ + ldr r0, [pc, #-552] @ 156e58 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #25 │ │ │ │ bl b6f00 │ │ │ │ - b 15680c │ │ │ │ - ldr r1, [pc, #-576] @ 156ca0 │ │ │ │ - ldr r0, [pc, #-576] @ 156ca4 │ │ │ │ + b 1569c8 │ │ │ │ + ldr r1, [pc, #-576] @ 156e5c │ │ │ │ + ldr r0, [pc, #-576] @ 156e60 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #27 │ │ │ │ bl b6f00 │ │ │ │ - b 156e88 │ │ │ │ - ldr r1, [pc, #-600] @ 156ca8 │ │ │ │ - ldr r0, [pc, #-600] @ 156cac │ │ │ │ + b 157044 │ │ │ │ + ldr r1, [pc, #-600] @ 156e64 │ │ │ │ + ldr r0, [pc, #-600] @ 156e68 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #25 │ │ │ │ bl b6f00 │ │ │ │ - b 15680c │ │ │ │ - ldr r1, [pc, #-624] @ 156cb0 │ │ │ │ - ldr r0, [pc, #-624] @ 156cb4 │ │ │ │ + b 1569c8 │ │ │ │ + ldr r1, [pc, #-624] @ 156e6c │ │ │ │ + ldr r0, [pc, #-624] @ 156e70 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #28 │ │ │ │ bl b6f00 │ │ │ │ - b 156e88 │ │ │ │ - ldr r2, [pc, #-648] @ 156cb8 │ │ │ │ - ldr r1, [pc, #-648] @ 156cbc │ │ │ │ - ldr r0, [pc, #-648] @ 156cc0 │ │ │ │ + b 157044 │ │ │ │ + ldr r2, [pc, #-648] @ 156e74 │ │ │ │ + ldr r1, [pc, #-648] @ 156e78 │ │ │ │ + ldr r0, [pc, #-648] @ 156e7c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r2, r9} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #25 │ │ │ │ bl d8818 │ │ │ │ - b 15680c │ │ │ │ - ldr r1, [pc, #-680] @ 156cc4 │ │ │ │ - ldr r0, [pc, #-680] @ 156cc8 │ │ │ │ + b 1569c8 │ │ │ │ + ldr r1, [pc, #-680] @ 156e80 │ │ │ │ + ldr r0, [pc, #-680] @ 156e84 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #25 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 156e44 │ │ │ │ + b 157000 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 156454 │ │ │ │ - ldr r1, [pc, #-716] @ 156ccc │ │ │ │ - ldr r0, [pc, #-716] @ 156cd0 │ │ │ │ + b 156610 │ │ │ │ + ldr r1, [pc, #-716] @ 156e88 │ │ │ │ + ldr r0, [pc, #-716] @ 156e8c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #25 │ │ │ │ bl b6f00 │ │ │ │ - b 1566d4 │ │ │ │ - ldr r1, [pc, #-740] @ 156cd4 │ │ │ │ - ldr r0, [pc, #-740] @ 156cd8 │ │ │ │ + b 156890 │ │ │ │ + ldr r1, [pc, #-740] @ 156e90 │ │ │ │ + ldr r0, [pc, #-740] @ 156e94 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #25 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 156e44 │ │ │ │ - ldr r1, [pc, #-764] @ 156cdc │ │ │ │ - ldr r0, [pc, #-764] @ 156ce0 │ │ │ │ + b 157000 │ │ │ │ + ldr r1, [pc, #-764] @ 156e98 │ │ │ │ + ldr r0, [pc, #-764] @ 156e9c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #25 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 156e44 │ │ │ │ - ldr r1, [pc, #-788] @ 156ce4 │ │ │ │ - ldr r0, [pc, #-788] @ 156ce8 │ │ │ │ + b 157000 │ │ │ │ + ldr r1, [pc, #-788] @ 156ea0 │ │ │ │ + ldr r0, [pc, #-788] @ 156ea4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #25 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 1566d4 │ │ │ │ - ldr r1, [pc, #-828] @ 156cec │ │ │ │ - ldr r0, [pc, #-828] @ 156cf0 │ │ │ │ + b 156890 │ │ │ │ + ldr r1, [pc, #-828] @ 156ea8 │ │ │ │ + ldr r0, [pc, #-828] @ 156eac │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #25 │ │ │ │ bl b6f00 │ │ │ │ - b 156dcc │ │ │ │ - ldr r1, [pc, #-852] @ 156cf4 │ │ │ │ - ldr r0, [pc, #-852] @ 156cf8 │ │ │ │ + b 156f88 │ │ │ │ + ldr r1, [pc, #-852] @ 156eb0 │ │ │ │ + ldr r0, [pc, #-852] @ 156eb4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #25 │ │ │ │ bl b6f00 │ │ │ │ - b 1566d4 │ │ │ │ - ldr r1, [pc, #-876] @ 156cfc │ │ │ │ - ldr r0, [pc, #-876] @ 156d00 │ │ │ │ + b 156890 │ │ │ │ + ldr r1, [pc, #-876] @ 156eb8 │ │ │ │ + ldr r0, [pc, #-876] @ 156ebc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ bl b6f00 │ │ │ │ - b 1566d4 │ │ │ │ - ldr r1, [pc, #-896] @ 156d04 │ │ │ │ - ldr r0, [pc, #-896] @ 156d08 │ │ │ │ + b 156890 │ │ │ │ + ldr r1, [pc, #-896] @ 156ec0 │ │ │ │ + ldr r0, [pc, #-896] @ 156ec4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ bl b6f00 │ │ │ │ - b 1566d4 │ │ │ │ + b 156890 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #12] │ │ │ │ - b 156510 │ │ │ │ - ldr r1, [pc, #-940] @ 156d0c │ │ │ │ - ldr r0, [pc, #-940] @ 156d10 │ │ │ │ + b 1566cc │ │ │ │ + ldr r1, [pc, #-940] @ 156ec8 │ │ │ │ + ldr r0, [pc, #-940] @ 156ecc │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ bl b6f00 │ │ │ │ - b 1566d4 │ │ │ │ - ldr r1, [pc, #-964] @ 156d14 │ │ │ │ - ldr r0, [pc, #-964] @ 156d18 │ │ │ │ + b 156890 │ │ │ │ + ldr r1, [pc, #-964] @ 156ed0 │ │ │ │ + ldr r0, [pc, #-964] @ 156ed4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 1566d4 │ │ │ │ + b 156890 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 156584 │ │ │ │ - ldr r1, [pc, #-1008] @ 156d1c │ │ │ │ - ldr r0, [pc, #-1008] @ 156d20 │ │ │ │ + b 156740 │ │ │ │ + ldr r1, [pc, #-1008] @ 156ed8 │ │ │ │ + ldr r0, [pc, #-1008] @ 156edc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ bl b6f00 │ │ │ │ - b 1570ec │ │ │ │ + b 1572a8 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1565bc │ │ │ │ - ldr r1, [pc, #-1040] @ 156d24 │ │ │ │ - ldr r0, [pc, #-1040] @ 156d28 │ │ │ │ + b 156778 │ │ │ │ + ldr r1, [pc, #-1040] @ 156ee0 │ │ │ │ + ldr r0, [pc, #-1040] @ 156ee4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ bl b6f00 │ │ │ │ - b 1570ec │ │ │ │ - ldr r1, [pc, #-1064] @ 156d2c │ │ │ │ - ldr r0, [pc, #-1064] @ 156d30 │ │ │ │ + b 1572a8 │ │ │ │ + ldr r1, [pc, #-1064] @ 156ee8 │ │ │ │ + ldr r0, [pc, #-1064] @ 156eec │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ bl b6f00 │ │ │ │ - b 1570ec │ │ │ │ - ldr r1, [pc, #-1088] @ 156d34 │ │ │ │ - ldr r0, [pc, #-1088] @ 156d38 │ │ │ │ + b 1572a8 │ │ │ │ + ldr r1, [pc, #-1088] @ 156ef0 │ │ │ │ + ldr r0, [pc, #-1088] @ 156ef4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 1566d4 │ │ │ │ - ldr r1, [pc, #-1128] @ 156d3c │ │ │ │ - ldr r0, [pc, #-1128] @ 156d40 │ │ │ │ + b 156890 │ │ │ │ + ldr r1, [pc, #-1128] @ 156ef8 │ │ │ │ + ldr r0, [pc, #-1128] @ 156efc │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 156e90 │ │ │ │ - ldr r1, [pc, #-1152] @ 156d44 │ │ │ │ - ldr r0, [pc, #-1152] @ 156d48 │ │ │ │ + b 15704c │ │ │ │ + ldr r1, [pc, #-1152] @ 156f00 │ │ │ │ + ldr r0, [pc, #-1152] @ 156f04 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 156e90 │ │ │ │ + b 15704c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 156658 │ │ │ │ + b 156814 │ │ │ │ mov r3, r0 │ │ │ │ - ldr r1, [pc, #-1192] @ 156d4c │ │ │ │ - ldr r0, [pc, #-1192] @ 156d50 │ │ │ │ + ldr r1, [pc, #-1192] @ 156f08 │ │ │ │ + ldr r0, [pc, #-1192] @ 156f0c │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 156e90 │ │ │ │ - ldr r1, [pc, #-1212] @ 156d54 │ │ │ │ - ldr r0, [pc, #-1212] @ 156d58 │ │ │ │ + b 15704c │ │ │ │ + ldr r1, [pc, #-1212] @ 156f10 │ │ │ │ + ldr r0, [pc, #-1212] @ 156f14 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 156e90 │ │ │ │ + b 15704c │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1566ac │ │ │ │ + b 156868 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 156674 │ │ │ │ + b 156830 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 156690 │ │ │ │ - ldr r1, [pc, #-1272] @ 156d5c │ │ │ │ - ldr r0, [pc, #-1272] @ 156d60 │ │ │ │ + b 15684c │ │ │ │ + ldr r1, [pc, #-1272] @ 156f18 │ │ │ │ + ldr r0, [pc, #-1272] @ 156f1c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 156e90 │ │ │ │ - ldr r1, [pc, #-1296] @ 156d64 │ │ │ │ - ldr r0, [pc, #-1296] @ 156d68 │ │ │ │ + b 15704c │ │ │ │ + ldr r1, [pc, #-1296] @ 156f20 │ │ │ │ + ldr r0, [pc, #-1296] @ 156f24 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 156e90 │ │ │ │ - ldr r1, [pc, #-1320] @ 156d6c │ │ │ │ - ldr r0, [pc, #-1320] @ 156d70 │ │ │ │ + b 15704c │ │ │ │ + ldr r1, [pc, #-1320] @ 156f28 │ │ │ │ + ldr r0, [pc, #-1320] @ 156f2c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 156e90 │ │ │ │ + b 15704c │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r1, [pc, #-1348] @ 156d74 │ │ │ │ - ldr r0, [pc, #-1348] @ 156d78 │ │ │ │ + ldr r1, [pc, #-1348] @ 156f30 │ │ │ │ + ldr r0, [pc, #-1348] @ 156f34 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 156e90 │ │ │ │ - ldr r1, [pc, #-1372] @ 156d7c │ │ │ │ - ldr r0, [pc, #-1372] @ 156d80 │ │ │ │ + b 15704c │ │ │ │ + ldr r1, [pc, #-1372] @ 156f38 │ │ │ │ + ldr r0, [pc, #-1372] @ 156f3c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 156e90 │ │ │ │ - ldr r1, [pc, #-1396] @ 156d84 │ │ │ │ - ldr r0, [pc, #-1396] @ 156d88 │ │ │ │ + b 15704c │ │ │ │ + ldr r1, [pc, #-1396] @ 156f40 │ │ │ │ + ldr r0, [pc, #-1396] @ 156f44 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 156e90 │ │ │ │ + b 15704c │ │ │ │ mov r3, r0 │ │ │ │ - ldr r1, [pc, #-1424] @ 156d8c │ │ │ │ - ldr r0, [pc, #-1424] @ 156d90 │ │ │ │ + ldr r1, [pc, #-1424] @ 156f48 │ │ │ │ + ldr r0, [pc, #-1424] @ 156f4c │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 156e90 │ │ │ │ + b 15704c │ │ │ │ bl 504d4 │ │ │ │ - ldr r3, [pc, #-1448] @ 156d94 │ │ │ │ - ldr r1, [pc, #-1448] @ 156d98 │ │ │ │ - ldr r0, [pc, #-1448] @ 156d9c │ │ │ │ + ldr r3, [pc, #-1448] @ 156f50 │ │ │ │ + ldr r1, [pc, #-1448] @ 156f54 │ │ │ │ + ldr r0, [pc, #-1448] @ 156f58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-1472] @ 156da0 │ │ │ │ - ldr r1, [pc, #-1472] @ 156da4 │ │ │ │ - ldr r0, [pc, #-1472] @ 156da8 │ │ │ │ + ldr r3, [pc, #-1472] @ 156f5c │ │ │ │ + ldr r1, [pc, #-1472] @ 156f60 │ │ │ │ + ldr r0, [pc, #-1472] @ 156f64 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-1476] @ 156dac │ │ │ │ + ldr r2, [pc, #-1476] @ 156f68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50554 │ │ │ │ │ │ │ │ -00157380 : │ │ │ │ +0015753c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ - ldr r1, [pc, #4084] @ 15838c │ │ │ │ - ldr r3, [pc, #4084] @ 158390 │ │ │ │ + ldr r1, [pc, #4084] @ 158548 │ │ │ │ + ldr r3, [pc, #4084] @ 15854c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ - ldr r5, [pc, #4076] @ 158394 │ │ │ │ - ldr r2, [pc, #4076] @ 158398 │ │ │ │ + ldr r5, [pc, #4076] @ 158550 │ │ │ │ + ldr r2, [pc, #4076] @ 158554 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [r5, r2] │ │ │ │ - ldr r3, [pc, #4052] @ 15839c │ │ │ │ + ldr r3, [pc, #4052] @ 158558 │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ cmp r2, r3 │ │ │ │ - ldr r3, [pc, #4040] @ 1583a0 │ │ │ │ + ldr r3, [pc, #4040] @ 15855c │ │ │ │ ldr r4, [r5, r3] │ │ │ │ - beq 157e10 │ │ │ │ - ldr r2, [pc, #4032] @ 1583a4 │ │ │ │ - ldr r3, [pc, #4032] @ 1583a8 │ │ │ │ + beq 157fcc │ │ │ │ + ldr r2, [pc, #4032] @ 158560 │ │ │ │ + ldr r3, [pc, #4032] @ 158564 │ │ │ │ ldr r1, [r5, r2] │ │ │ │ mov r2, #1 │ │ │ │ str r1, [sp, #28] │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r6, [r5, r3] │ │ │ │ add r1, sp, #32 │ │ │ │ add r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r4, #2328] @ 0x918 │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r0, [r7, #3596] @ 0xe0c │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r4, #1032] @ 0x408 │ │ │ │ str r1, [sp] │ │ │ │ add r1, sp, #28 │ │ │ │ - bl 14147c │ │ │ │ + bl 141638 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 157de0 │ │ │ │ + beq 157f9c │ │ │ │ ldr r2, [r7, #3600] @ 0xe10 │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r0, [r4, #1060] @ 0x424 │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 157eb0 │ │ │ │ - ldr r2, [pc, #3936] @ 1583ac │ │ │ │ + beq 15806c │ │ │ │ + ldr r2, [pc, #3936] @ 158568 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 157474 │ │ │ │ + beq 157630 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 157474 │ │ │ │ + beq 157630 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 157e50 │ │ │ │ + beq 15800c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3604] @ 0xe14 │ │ │ │ ldr r0, [r4, #1072] @ 0x430 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 157ed0 │ │ │ │ - ldr r2, [pc, #3860] @ 1583b0 │ │ │ │ + beq 15808c │ │ │ │ + ldr r2, [pc, #3860] @ 15856c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1574c4 │ │ │ │ + beq 157680 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 1574c4 │ │ │ │ + beq 157680 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 157e58 │ │ │ │ + beq 158014 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3608] @ 0xe18 │ │ │ │ ldr r0, [r4, #2336] @ 0x920 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 157e80 │ │ │ │ - ldr r2, [pc, #3784] @ 1583b4 │ │ │ │ + beq 15803c │ │ │ │ + ldr r2, [pc, #3784] @ 158570 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 157514 │ │ │ │ + beq 1576d0 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 157514 │ │ │ │ + beq 1576d0 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 157ea0 │ │ │ │ + beq 15805c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3532] @ 0xdcc │ │ │ │ ldr r0, [r4, #1108] @ 0x454 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 157f40 │ │ │ │ - ldr r2, [pc, #3708] @ 1583b8 │ │ │ │ + beq 1580fc │ │ │ │ + ldr r2, [pc, #3708] @ 158574 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 157564 │ │ │ │ + beq 157720 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 157564 │ │ │ │ + beq 157720 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 157ea8 │ │ │ │ + beq 158064 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3408] @ 0xd50 │ │ │ │ ldr r0, [r4, #1240] @ 0x4d8 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 157f60 │ │ │ │ - ldr r2, [pc, #3632] @ 1583bc │ │ │ │ + beq 15811c │ │ │ │ + ldr r2, [pc, #3632] @ 158578 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1575b4 │ │ │ │ + beq 157770 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 1575b4 │ │ │ │ + beq 157770 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 157e60 │ │ │ │ + beq 15801c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3612] @ 0xe1c │ │ │ │ ldr r0, [r4, #1276] @ 0x4fc │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 157f80 │ │ │ │ - ldr r2, [pc, #3556] @ 1583c0 │ │ │ │ + beq 15813c │ │ │ │ + ldr r2, [pc, #3556] @ 15857c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 157604 │ │ │ │ + beq 1577c0 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 157604 │ │ │ │ + beq 1577c0 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 157e68 │ │ │ │ + beq 158024 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3436] @ 0xd6c │ │ │ │ ldr r0, [r4, #1336] @ 0x538 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 157fac │ │ │ │ - ldr r2, [pc, #3480] @ 1583c4 │ │ │ │ + beq 158168 │ │ │ │ + ldr r2, [pc, #3480] @ 158580 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 157654 │ │ │ │ + beq 157810 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 157654 │ │ │ │ + beq 157810 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 157e70 │ │ │ │ + beq 15802c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3440] @ 0xd70 │ │ │ │ ldr r0, [r4, #1348] @ 0x544 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 157fcc │ │ │ │ - ldr r2, [pc, #3404] @ 1583c8 │ │ │ │ + beq 158188 │ │ │ │ + ldr r2, [pc, #3404] @ 158584 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1576a4 │ │ │ │ + beq 157860 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 1576a4 │ │ │ │ + beq 157860 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 157e78 │ │ │ │ + beq 158034 │ │ │ │ ldr r1, [r4, #1104] @ 0x450 │ │ │ │ ldr r0, [r6] │ │ │ │ bl a86c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 158014 │ │ │ │ - ldr r3, [pc, #3340] @ 1583cc │ │ │ │ - ldr r2, [pc, #3340] @ 1583d0 │ │ │ │ + beq 1581d0 │ │ │ │ + ldr r3, [pc, #3340] @ 158588 │ │ │ │ + ldr r2, [pc, #3340] @ 15858c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr sl, [r3] │ │ │ │ ldr fp, [r2] │ │ │ │ cmp sl, #0 │ │ │ │ - beq 1587f4 │ │ │ │ + beq 1589b0 │ │ │ │ ldr r2, [sl] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [sl] │ │ │ │ cmp fp, #0 │ │ │ │ - beq 158818 │ │ │ │ + beq 1589d4 │ │ │ │ ldr r2, [fp] │ │ │ │ mov r0, #2 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [fp] │ │ │ │ bl 4ffe8 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 158034 │ │ │ │ + beq 1581f0 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr r1, [r2, #84] @ 0x54 │ │ │ │ tst r1, #67108864 @ 0x4000000 │ │ │ │ - beq 15883c │ │ │ │ - ldr r1, [pc, #3244] @ 1583d4 │ │ │ │ + beq 1589f8 │ │ │ │ + ldr r1, [pc, #3244] @ 158590 │ │ │ │ ldr r9, [r5, r1] │ │ │ │ cmp r2, r9 │ │ │ │ - beq 1587c8 │ │ │ │ - ldr r1, [pc, #3232] @ 1583d8 │ │ │ │ + beq 158984 │ │ │ │ + ldr r1, [pc, #3232] @ 158594 │ │ │ │ ldr r3, [r5, r1] │ │ │ │ str r3, [sp, #20] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 1587ec │ │ │ │ + beq 1589a8 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ cmp r2, #0 │ │ │ │ - ble 1587f0 │ │ │ │ + ble 1589ac │ │ │ │ cmp r2, #1 │ │ │ │ str sl, [r7, #12] │ │ │ │ - beq 1587f0 │ │ │ │ + beq 1589ac │ │ │ │ str fp, [r7, #16] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fe5c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 157794 │ │ │ │ + beq 157950 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - bne 157794 │ │ │ │ + bne 157950 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1577b8 │ │ │ │ + beq 157974 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - bne 1577b8 │ │ │ │ + bne 157974 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp fp, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - beq 15803c │ │ │ │ + beq 1581f8 │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r4, #1204] @ 0x4b4 │ │ │ │ mov r2, fp │ │ │ │ bl a89ac │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 1577fc │ │ │ │ + beq 1579b8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - bne 1577fc │ │ │ │ + bne 1579b8 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r7, #0 │ │ │ │ - blt 157efc │ │ │ │ + blt 1580b8 │ │ │ │ mov r0, #0 │ │ │ │ ldr sl, [r4, #2364] @ 0x93c │ │ │ │ ldr r8, [r4, #2368] @ 0x940 │ │ │ │ ldr fp, [r4, #2372] @ 0x944 │ │ │ │ bl 4fbb0 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 158058 │ │ │ │ + beq 158214 │ │ │ │ mov r1, sl │ │ │ │ bl 50270 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 158078 │ │ │ │ + blt 158234 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl 50270 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 158098 │ │ │ │ + blt 158254 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ bl 50270 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1580b8 │ │ │ │ - ldr r2, [pc, #2936] @ 1583dc │ │ │ │ + blt 158274 │ │ │ │ + ldr r2, [pc, #2936] @ 158598 │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r1, [r4, #2376] @ 0x948 │ │ │ │ str r7, [r2] │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r7] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 1578a8 │ │ │ │ + beq 157a64 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 157fa0 │ │ │ │ + beq 15815c │ │ │ │ cmp r8, #0 │ │ │ │ - blt 1580e0 │ │ │ │ + blt 15829c │ │ │ │ mov r0, #0 │ │ │ │ ldr fp, [r4, #2380] @ 0x94c │ │ │ │ ldr r8, [r4, #2384] @ 0x950 │ │ │ │ bl 4fbb0 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 158100 │ │ │ │ + beq 1582bc │ │ │ │ mov r1, fp │ │ │ │ bl 50270 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 158120 │ │ │ │ + blt 1582dc │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl 50270 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 158140 │ │ │ │ - ldr r2, [pc, #2792] @ 1583e0 │ │ │ │ + blt 1582fc │ │ │ │ + ldr r2, [pc, #2792] @ 15859c │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r1, [r4, #2388] @ 0x954 │ │ │ │ str r7, [r2] │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r7] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 15793c │ │ │ │ + beq 157af8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 157ef0 │ │ │ │ + beq 1580ac │ │ │ │ cmp r8, #0 │ │ │ │ - blt 15815c │ │ │ │ + blt 158318 │ │ │ │ mov r0, #0 │ │ │ │ ldr sl, [r4, #2392] @ 0x958 │ │ │ │ ldr r8, [r4, #2396] @ 0x95c │ │ │ │ ldr fp, [r4, #2400] @ 0x960 │ │ │ │ bl 4fbb0 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 15817c │ │ │ │ + beq 158338 │ │ │ │ mov r1, sl │ │ │ │ bl 50270 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1581a8 │ │ │ │ + blt 158364 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl 50270 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1581c8 │ │ │ │ + blt 158384 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ bl 50270 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 157f1c │ │ │ │ - ldr r2, [pc, #2624] @ 1583e4 │ │ │ │ + blt 1580d8 │ │ │ │ + ldr r2, [pc, #2624] @ 1585a0 │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r1, [r4, #2404] @ 0x964 │ │ │ │ str r7, [r2] │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r7] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 1579e8 │ │ │ │ + beq 157ba4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 1580d4 │ │ │ │ + beq 158290 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 1581e8 │ │ │ │ + blt 1583a4 │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r4, #2408] @ 0x968 │ │ │ │ ldr r1, [r4, #2300] @ 0x8fc │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 158204 │ │ │ │ + blt 1583c0 │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r4, #2412] @ 0x96c │ │ │ │ ldr r1, [r4, #2316] @ 0x90c │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 158220 │ │ │ │ + blt 1583dc │ │ │ │ ldr r2, [r4, #2416] @ 0x970 │ │ │ │ ldr r1, [r4, #2324] @ 0x914 │ │ │ │ mov r0, r3 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15823c │ │ │ │ - ldr r0, [pc, #2460] @ 1583e8 │ │ │ │ + blt 1583f8 │ │ │ │ + ldr r0, [pc, #2460] @ 1585a4 │ │ │ │ ldr r2, [r4, #1156] @ 0x484 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #3872 @ 0xf20 │ │ │ │ mov r1, #0 │ │ │ │ - bl 125064 │ │ │ │ + bl 125090 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 15825c │ │ │ │ + beq 158418 │ │ │ │ ldr r0, [r4, #2276] @ 0x8e4 │ │ │ │ ldr r3, [r4, #2264] @ 0x8d8 │ │ │ │ ldr r2, [r4, #2260] @ 0x8d4 │ │ │ │ ldr r1, [r4, #1460] @ 0x5b4 │ │ │ │ ldr fp, [r4, #2008] @ 0x7d8 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [r4, #2272] @ 0x8e0 │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr r0, [pc, #2400] @ 1583ec │ │ │ │ + ldr r0, [pc, #2400] @ 1585a8 │ │ │ │ ldr ip, [r4, #2268] @ 0x8dc │ │ │ │ str ip, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov ip, #0 │ │ │ │ str ip, [r0, #2408] @ 0x968 │ │ │ │ mov r0, #6 │ │ │ │ bl 5042c │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 15827c │ │ │ │ + beq 158438 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 157adc │ │ │ │ + beq 157c98 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 15819c │ │ │ │ + beq 158358 │ │ │ │ cmp fp, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 15829c │ │ │ │ - ldr r2, [pc, #2304] @ 1583f0 │ │ │ │ + blt 158458 │ │ │ │ + ldr r2, [pc, #2304] @ 1585ac │ │ │ │ ldr r1, [r4, #2420] @ 0x974 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ mov r0, r3 │ │ │ │ str r7, [r2] │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r7] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1582b8 │ │ │ │ + blt 158474 │ │ │ │ bl 501a4 │ │ │ │ subs fp, r0, #0 │ │ │ │ - beq 1582d8 │ │ │ │ + beq 158494 │ │ │ │ bl 501a4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 1582f8 │ │ │ │ + beq 1584b4 │ │ │ │ ldr r1, [r4, #1460] @ 0x5b4 │ │ │ │ mov r2, r9 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 158328 │ │ │ │ - ldr r3, [pc, #2212] @ 1583f4 │ │ │ │ + blt 1584e4 │ │ │ │ + ldr r3, [pc, #2212] @ 1585b0 │ │ │ │ ldr r1, [r4, #2260] @ 0x8d4 │ │ │ │ ldr r5, [r5, r3] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, r5 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15836c │ │ │ │ + blt 158528 │ │ │ │ ldr r1, [r4, #2264] @ 0x8d8 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1585f4 │ │ │ │ + blt 1587b0 │ │ │ │ ldr r1, [r4, #2268] @ 0x8dc │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 158614 │ │ │ │ + blt 1587d0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [r4, #2272] @ 0x8e0 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 158634 │ │ │ │ + blt 1587f0 │ │ │ │ ldr r1, [r4, #2276] @ 0x8e4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 158660 │ │ │ │ + blt 15881c │ │ │ │ ldr r1, [r4, #1392] @ 0x570 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, fp │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15868c │ │ │ │ + blt 158848 │ │ │ │ ldr r2, [r4, #1396] @ 0x574 │ │ │ │ ldr r1, [r4, #1400] @ 0x578 │ │ │ │ mov r0, fp │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 1586c4 │ │ │ │ + blt 158880 │ │ │ │ ldr r2, [r4, #1156] @ 0x484 │ │ │ │ ldr r1, [r4, #1408] @ 0x580 │ │ │ │ mov r0, fp │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r6] │ │ │ │ - blt 1586e4 │ │ │ │ + blt 1588a0 │ │ │ │ ldr r1, [r4, #1912] @ 0x778 │ │ │ │ bl a86c4 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 158704 │ │ │ │ + beq 1588c0 │ │ │ │ ldr r3, [r4, #1072] @ 0x430 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, fp │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 125b70 │ │ │ │ + bl 125b9c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ and r9, r0, #255 @ 0xff │ │ │ │ - beq 157c5c │ │ │ │ + beq 157e18 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 158360 │ │ │ │ + beq 15851c │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 157c78 │ │ │ │ + beq 157e34 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 1585e8 │ │ │ │ + beq 1587a4 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 157c94 │ │ │ │ + beq 157e50 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 1585d0 │ │ │ │ + beq 15878c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 157cb0 │ │ │ │ + beq 157e6c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1585dc │ │ │ │ + beq 158798 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - beq 158724 │ │ │ │ + beq 1588e0 │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r4, #2212] @ 0x8a4 │ │ │ │ bl a86c4 │ │ │ │ ldr r3, [r6] │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 158768 │ │ │ │ + beq 158924 │ │ │ │ ldr r1, [r4, #2332] @ 0x91c │ │ │ │ mov r0, r3 │ │ │ │ bl a86c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 158740 │ │ │ │ + beq 1588fc │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3032] @ 0xbd8 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #3616] @ 0xe20 │ │ │ │ mov r2, #0 │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 157d24 │ │ │ │ + beq 157ee0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 158654 │ │ │ │ + beq 158810 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 1587a8 │ │ │ │ + beq 158964 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 157d64 │ │ │ │ + beq 157f20 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 158680 │ │ │ │ + beq 15883c │ │ │ │ cmp r8, #0 │ │ │ │ - beq 158784 │ │ │ │ + beq 158940 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 157d88 │ │ │ │ + beq 157f44 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 1586b8 │ │ │ │ + beq 158874 │ │ │ │ ldr r1, [r4, #2212] @ 0x8a4 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r2, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 157db8 │ │ │ │ + beq 157f74 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 1586ac │ │ │ │ + beq 158868 │ │ │ │ cmp r4, #0 │ │ │ │ movge r0, #1 │ │ │ │ - bge 157de4 │ │ │ │ - ldr r1, [pc, #1580] @ 1583f8 │ │ │ │ - ldr r0, [pc, #1580] @ 1583fc │ │ │ │ + bge 157fa0 │ │ │ │ + ldr r1, [pc, #1580] @ 1585b4 │ │ │ │ + ldr r0, [pc, #1580] @ 1585b8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ - ldr r2, [pc, #1556] @ 158400 │ │ │ │ - ldr r3, [pc, #1440] @ 158390 │ │ │ │ + ldr r2, [pc, #1556] @ 1585bc │ │ │ │ + ldr r3, [pc, #1440] @ 15854c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 1587a4 │ │ │ │ + bne 158960 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r4, #12] │ │ │ │ bl 504b0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 157fec │ │ │ │ + beq 1581a8 │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1573dc │ │ │ │ + beq 157598 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 1573dc │ │ │ │ + beq 157598 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 1573dc │ │ │ │ + bne 157598 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1573dc │ │ │ │ + b 157598 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 157474 │ │ │ │ + b 157630 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1574c4 │ │ │ │ + b 157680 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1575b4 │ │ │ │ + b 157770 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 157604 │ │ │ │ + b 1577c0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 157654 │ │ │ │ + b 157810 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1576a4 │ │ │ │ - ldr r1, [pc, #1404] @ 158404 │ │ │ │ - ldr r0, [pc, #1404] @ 158408 │ │ │ │ + b 157860 │ │ │ │ + ldr r1, [pc, #1404] @ 1585c0 │ │ │ │ + ldr r0, [pc, #1404] @ 1585c4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ + b 157f9c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 157514 │ │ │ │ + b 1576d0 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 157564 │ │ │ │ - ldr r1, [pc, #1364] @ 15840c │ │ │ │ - ldr r0, [pc, #1364] @ 158410 │ │ │ │ + b 157720 │ │ │ │ + ldr r1, [pc, #1364] @ 1585c8 │ │ │ │ + ldr r0, [pc, #1364] @ 1585cc │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #2 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ - ldr r1, [pc, #1340] @ 158414 │ │ │ │ - ldr r0, [pc, #1340] @ 158418 │ │ │ │ + b 157f9c │ │ │ │ + ldr r1, [pc, #1340] @ 1585d0 │ │ │ │ + ldr r0, [pc, #1340] @ 1585d4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #3 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ + b 157f9c │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15793c │ │ │ │ - ldr r1, [pc, #1304] @ 15841c │ │ │ │ - ldr r0, [pc, #1304] @ 158420 │ │ │ │ + b 157af8 │ │ │ │ + ldr r1, [pc, #1304] @ 1585d8 │ │ │ │ + ldr r0, [pc, #1304] @ 1585dc │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #22 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ - ldr r1, [pc, #1280] @ 158424 │ │ │ │ - ldr r0, [pc, #1280] @ 158428 │ │ │ │ + b 157f9c │ │ │ │ + ldr r1, [pc, #1280] @ 1585e0 │ │ │ │ + ldr r0, [pc, #1280] @ 1585e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #26 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 157de0 │ │ │ │ - ldr r1, [pc, #1252] @ 15842c │ │ │ │ - ldr r0, [pc, #1252] @ 158430 │ │ │ │ + b 157f9c │ │ │ │ + ldr r1, [pc, #1252] @ 1585e8 │ │ │ │ + ldr r0, [pc, #1252] @ 1585ec │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #5 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ - ldr r1, [pc, #1228] @ 158434 │ │ │ │ - ldr r0, [pc, #1228] @ 158438 │ │ │ │ + b 157f9c │ │ │ │ + ldr r1, [pc, #1228] @ 1585f0 │ │ │ │ + ldr r0, [pc, #1228] @ 1585f4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #7 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ - ldr r1, [pc, #1204] @ 15843c │ │ │ │ - ldr r0, [pc, #1204] @ 158440 │ │ │ │ + b 157f9c │ │ │ │ + ldr r1, [pc, #1204] @ 1585f8 │ │ │ │ + ldr r0, [pc, #1204] @ 1585fc │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #8 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ + b 157f9c │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1578a8 │ │ │ │ - ldr r1, [pc, #1168] @ 158444 │ │ │ │ - ldr r0, [pc, #1168] @ 158448 │ │ │ │ + b 157a64 │ │ │ │ + ldr r1, [pc, #1168] @ 158600 │ │ │ │ + ldr r0, [pc, #1168] @ 158604 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #18 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ - ldr r1, [pc, #1144] @ 15844c │ │ │ │ - ldr r0, [pc, #1144] @ 158450 │ │ │ │ + b 157f9c │ │ │ │ + ldr r1, [pc, #1144] @ 158608 │ │ │ │ + ldr r0, [pc, #1144] @ 15860c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #19 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ - ldr r3, [pc, #948] @ 1583a8 │ │ │ │ - ldr r1, [pc, #1116] @ 158454 │ │ │ │ + b 157f9c │ │ │ │ + ldr r3, [pc, #948] @ 158564 │ │ │ │ + ldr r1, [pc, #1116] @ 158610 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #1112] @ 158458 │ │ │ │ + ldr r0, [pc, #1112] @ 158614 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ - ldr r1, [pc, #1088] @ 15845c │ │ │ │ - ldr r0, [pc, #1088] @ 158460 │ │ │ │ + b 157f9c │ │ │ │ + ldr r1, [pc, #1088] @ 158618 │ │ │ │ + ldr r0, [pc, #1088] @ 15861c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #22 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ + b 157f9c │ │ │ │ bl aa8fc │ │ │ │ - b 157710 │ │ │ │ - ldr r1, [pc, #1056] @ 158464 │ │ │ │ - ldr r0, [pc, #1056] @ 158468 │ │ │ │ + b 1578cc │ │ │ │ + ldr r1, [pc, #1056] @ 158620 │ │ │ │ + ldr r0, [pc, #1056] @ 158624 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #22 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ - ldr r1, [pc, #1036] @ 15846c │ │ │ │ - ldr r0, [pc, #1036] @ 158470 │ │ │ │ + b 157f9c │ │ │ │ + ldr r1, [pc, #1036] @ 158628 │ │ │ │ + ldr r0, [pc, #1036] @ 15862c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #24 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ - ldr r1, [pc, #1012] @ 158474 │ │ │ │ - ldr r0, [pc, #1012] @ 158478 │ │ │ │ + b 157f9c │ │ │ │ + ldr r1, [pc, #1012] @ 158630 │ │ │ │ + ldr r0, [pc, #1012] @ 158634 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #24 │ │ │ │ bl b6f00 │ │ │ │ - b 157f34 │ │ │ │ - ldr r1, [pc, #988] @ 15847c │ │ │ │ - ldr r0, [pc, #988] @ 158480 │ │ │ │ + b 1580f0 │ │ │ │ + ldr r1, [pc, #988] @ 158638 │ │ │ │ + ldr r0, [pc, #988] @ 15863c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #24 │ │ │ │ bl b6f00 │ │ │ │ - b 157f34 │ │ │ │ - ldr r1, [pc, #964] @ 158484 │ │ │ │ - ldr r0, [pc, #964] @ 158488 │ │ │ │ + b 1580f0 │ │ │ │ + ldr r1, [pc, #964] @ 158640 │ │ │ │ + ldr r0, [pc, #964] @ 158644 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #24 │ │ │ │ bl b6f00 │ │ │ │ - b 157f34 │ │ │ │ + b 1580f0 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1579e8 │ │ │ │ - ldr r1, [pc, #932] @ 15848c │ │ │ │ - ldr r0, [pc, #932] @ 158490 │ │ │ │ + b 157ba4 │ │ │ │ + ldr r1, [pc, #932] @ 158648 │ │ │ │ + ldr r0, [pc, #932] @ 15864c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #24 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ - ldr r1, [pc, #908] @ 158494 │ │ │ │ - ldr r0, [pc, #908] @ 158498 │ │ │ │ + b 157f9c │ │ │ │ + ldr r1, [pc, #908] @ 158650 │ │ │ │ + ldr r0, [pc, #908] @ 158654 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #25 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ - ldr r1, [pc, #884] @ 15849c │ │ │ │ - ldr r0, [pc, #884] @ 1584a0 │ │ │ │ + b 157f9c │ │ │ │ + ldr r1, [pc, #884] @ 158658 │ │ │ │ + ldr r0, [pc, #884] @ 15865c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #25 │ │ │ │ bl b6f00 │ │ │ │ - b 157f34 │ │ │ │ - ldr r1, [pc, #860] @ 1584a4 │ │ │ │ - ldr r0, [pc, #860] @ 1584a8 │ │ │ │ + b 1580f0 │ │ │ │ + ldr r1, [pc, #860] @ 158660 │ │ │ │ + ldr r0, [pc, #860] @ 158664 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #25 │ │ │ │ bl b6f00 │ │ │ │ - b 157f34 │ │ │ │ - ldr r1, [pc, #840] @ 1584ac │ │ │ │ - ldr r0, [pc, #840] @ 1584b0 │ │ │ │ + b 1580f0 │ │ │ │ + ldr r1, [pc, #840] @ 158668 │ │ │ │ + ldr r0, [pc, #840] @ 15866c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #25 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ - ldr r1, [pc, #816] @ 1584b4 │ │ │ │ - ldr r0, [pc, #816] @ 1584b8 │ │ │ │ + b 157f9c │ │ │ │ + ldr r1, [pc, #816] @ 158670 │ │ │ │ + ldr r0, [pc, #816] @ 158674 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #26 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ + b 157f9c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 157adc │ │ │ │ - ldr r1, [pc, #780] @ 1584bc │ │ │ │ - ldr r0, [pc, #780] @ 1584c0 │ │ │ │ + b 157c98 │ │ │ │ + ldr r1, [pc, #780] @ 158678 │ │ │ │ + ldr r0, [pc, #780] @ 15867c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #26 │ │ │ │ bl b6f00 │ │ │ │ - b 157f34 │ │ │ │ - ldr r1, [pc, #756] @ 1584c4 │ │ │ │ - ldr r0, [pc, #756] @ 1584c8 │ │ │ │ + b 1580f0 │ │ │ │ + ldr r1, [pc, #756] @ 158680 │ │ │ │ + ldr r0, [pc, #756] @ 158684 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #26 │ │ │ │ bl b6f00 │ │ │ │ - b 157f34 │ │ │ │ - ldr r1, [pc, #732] @ 1584cc │ │ │ │ - ldr r0, [pc, #732] @ 1584d0 │ │ │ │ + b 1580f0 │ │ │ │ + ldr r1, [pc, #732] @ 158688 │ │ │ │ + ldr r0, [pc, #732] @ 15868c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #26 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ - ldr r1, [pc, #712] @ 1584d4 │ │ │ │ - ldr r0, [pc, #712] @ 1584d8 │ │ │ │ + b 157f9c │ │ │ │ + ldr r1, [pc, #712] @ 158690 │ │ │ │ + ldr r0, [pc, #712] @ 158694 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #28 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ - ldr r1, [pc, #692] @ 1584dc │ │ │ │ - ldr r0, [pc, #692] @ 1584e0 │ │ │ │ + b 157f9c │ │ │ │ + ldr r1, [pc, #692] @ 158698 │ │ │ │ + ldr r0, [pc, #692] @ 15869c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #29 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ - ldr r1, [pc, #672] @ 1584e4 │ │ │ │ - ldr r0, [pc, #672] @ 1584e8 │ │ │ │ + b 157f9c │ │ │ │ + ldr r1, [pc, #672] @ 1586a0 │ │ │ │ + ldr r0, [pc, #672] @ 1586a4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #30 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ - ldr r1, [pc, #648] @ 1584ec │ │ │ │ - ldr r0, [pc, #648] @ 1584f0 │ │ │ │ + b 157f9c │ │ │ │ + ldr r1, [pc, #648] @ 1586a8 │ │ │ │ + ldr r0, [pc, #648] @ 1586ac │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ - ldr r1, [pc, #624] @ 1584f4 │ │ │ │ - ldr r0, [pc, #624] @ 1584f8 │ │ │ │ + b 157f9c │ │ │ │ + ldr r1, [pc, #624] @ 1586b0 │ │ │ │ + ldr r0, [pc, #624] @ 1586b4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ bl b6f00 │ │ │ │ - b 157f34 │ │ │ │ - ldr r1, [pc, #600] @ 1584fc │ │ │ │ - ldr r0, [pc, #600] @ 158500 │ │ │ │ + b 1580f0 │ │ │ │ + ldr r1, [pc, #600] @ 1586b8 │ │ │ │ + ldr r0, [pc, #600] @ 1586bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ bl b6f00 │ │ │ │ - b 157f34 │ │ │ │ - ldr r1, [pc, #580] @ 158504 │ │ │ │ - ldr r0, [pc, #580] @ 158508 │ │ │ │ + b 1580f0 │ │ │ │ + ldr r1, [pc, #580] @ 1586c0 │ │ │ │ + ldr r0, [pc, #580] @ 1586c4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ bl b6f00 │ │ │ │ - b 157f34 │ │ │ │ - ldr r1, [pc, #556] @ 15850c │ │ │ │ - ldr r0, [pc, #556] @ 158510 │ │ │ │ + b 1580f0 │ │ │ │ + ldr r1, [pc, #556] @ 1586c8 │ │ │ │ + ldr r0, [pc, #556] @ 1586cc │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ bl b6f00 │ │ │ │ - b 157f34 │ │ │ │ - ldr r1, [pc, #532] @ 158514 │ │ │ │ - ldr r0, [pc, #532] @ 158518 │ │ │ │ + b 1580f0 │ │ │ │ + ldr r1, [pc, #532] @ 1586d0 │ │ │ │ + ldr r0, [pc, #532] @ 1586d4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ - b 157de0 │ │ │ │ - ldr r1, [pc, #492] @ 15851c │ │ │ │ - ldr r0, [pc, #492] @ 158520 │ │ │ │ + b 157f9c │ │ │ │ + ldr r1, [pc, #492] @ 1586d8 │ │ │ │ + ldr r0, [pc, #492] @ 1586dc │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #45 @ 0x2d │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 157de0 │ │ │ │ + b 157f9c │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 157c5c │ │ │ │ - ldr r1, [pc, #432] @ 158524 │ │ │ │ - ldr r0, [pc, #432] @ 158528 │ │ │ │ + b 157e18 │ │ │ │ + ldr r1, [pc, #432] @ 1586e0 │ │ │ │ + ldr r0, [pc, #432] @ 1586e4 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #46 @ 0x2e │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 158344 │ │ │ │ - eoreq r8, lr, r0, ror #24 │ │ │ │ + b 158500 │ │ │ │ + eoreq r8, lr, r4, lsr #21 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq r8, lr, ip, asr #24 │ │ │ │ + mlaeq lr, r0, sl, r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r4, r8 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x000003bc │ │ │ │ @@ -272823,568 +272934,568 @@ │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, asr r7 │ │ │ │ - strheq sp, [pc], -ip @ │ │ │ │ - eorseq sp, r0, ip, lsr sp │ │ │ │ + eoreq ip, pc, r0, lsl #30 │ │ │ │ + eorseq sp, r0, r0, lsl #23 │ │ │ │ andeq r0, r0, r8, asr #22 │ │ │ │ muleq r0, ip, fp │ │ │ │ - strdeq r5, [sl], -ip @ │ │ │ │ - eoreq r6, sl, r0, asr #2 │ │ │ │ - eoreq r8, lr, ip, lsl #4 │ │ │ │ - eoreq r5, sl, r0, asr #30 │ │ │ │ - eoreq r6, sl, r4, lsl #1 │ │ │ │ - eoreq r5, sl, r0, lsl pc │ │ │ │ - eoreq r6, sl, r4, asr r0 │ │ │ │ - strdeq r5, [sl], -r0 @ │ │ │ │ - eoreq r6, sl, r4, lsr r0 │ │ │ │ - eoreq r5, sl, r4, asr #29 │ │ │ │ - eoreq r6, sl, r8 │ │ │ │ - eoreq r5, sl, r8, lsr #29 │ │ │ │ - eoreq r5, sl, ip, ror #31 │ │ │ │ - eoreq r5, sl, r0, lsl #29 │ │ │ │ - eoreq r5, sl, r4, asr #31 │ │ │ │ - eoreq r5, sl, r0, ror #28 │ │ │ │ - eoreq r5, sl, r4, lsr #31 │ │ │ │ - eoreq r5, sl, r0, asr #28 │ │ │ │ - eoreq r5, sl, r4, lsl #31 │ │ │ │ - eoreq r5, sl, r4, lsl lr │ │ │ │ + eoreq r6, sl, r8, ror r3 │ │ │ │ + @ instruction: 0x002a64bc │ │ │ │ + eoreq r8, lr, r0, asr r0 │ │ │ │ + @ instruction: 0x002a62bc │ │ │ │ + eoreq r6, sl, r0, lsl #8 │ │ │ │ + eoreq r6, sl, ip, lsl #5 │ │ │ │ + ldrdeq r6, [sl], -r0 @ │ │ │ │ + eoreq r6, sl, ip, ror #4 │ │ │ │ + @ instruction: 0x002a63b0 │ │ │ │ + eoreq r6, sl, r0, asr #4 │ │ │ │ + eoreq r6, sl, r4, lsl #7 │ │ │ │ + eoreq r6, sl, r4, lsr #4 │ │ │ │ + eoreq r6, sl, r8, ror #6 │ │ │ │ + strdeq r6, [sl], -ip @ │ │ │ │ + eoreq r6, sl, r0, asr #6 │ │ │ │ + ldrdeq r6, [sl], -ip @ │ │ │ │ + eoreq r6, sl, r0, lsr #6 │ │ │ │ + @ instruction: 0x002a61bc │ │ │ │ + eoreq r6, sl, r0, lsl #6 │ │ │ │ + mlaeq sl, r0, r1, r6 │ │ │ │ + ldrdeq r6, [sl], -r4 @ │ │ │ │ + eoreq r6, sl, r0, ror r1 │ │ │ │ + @ instruction: 0x002a62b4 │ │ │ │ + eoreq r6, sl, r8, asr #2 │ │ │ │ + eoreq r6, sl, ip, lsl #5 │ │ │ │ + eoreq r6, sl, r8, lsr #2 │ │ │ │ + eoreq r6, sl, ip, ror #4 │ │ │ │ + eoreq r6, sl, r4, lsl #2 │ │ │ │ + eoreq r6, sl, r8, asr #4 │ │ │ │ + eoreq r6, sl, r4, ror #1 │ │ │ │ + eoreq r6, sl, r8, lsr #4 │ │ │ │ + eoreq r6, sl, r4, asr #1 │ │ │ │ + eoreq r6, sl, r8, lsl #4 │ │ │ │ + eoreq r6, sl, r4, lsr #1 │ │ │ │ + eoreq r6, sl, r8, ror #3 │ │ │ │ + eoreq r6, sl, r8, lsl #1 │ │ │ │ + eoreq r6, sl, ip, asr #3 │ │ │ │ + eoreq r6, sl, ip, asr r0 │ │ │ │ + eoreq r6, sl, r0, lsr #3 │ │ │ │ + eoreq r6, sl, ip, lsr r0 │ │ │ │ + eoreq r6, sl, r0, lsl #3 │ │ │ │ + eoreq r6, sl, ip, lsl r0 │ │ │ │ + eoreq r6, sl, r0, ror #2 │ │ │ │ + eoreq r6, sl, r0 │ │ │ │ + eoreq r6, sl, r4, asr #2 │ │ │ │ + eoreq r5, sl, r0, ror #31 │ │ │ │ + eoreq r6, sl, r4, lsr #2 │ │ │ │ + eoreq r5, sl, r0, asr #31 │ │ │ │ + eoreq r6, sl, r4, lsl #2 │ │ │ │ + mlaeq sl, r4, pc, r5 @ │ │ │ │ + ldrdeq r6, [sl], -r8 @ │ │ │ │ + eoreq r5, sl, r4, ror pc │ │ │ │ + strheq r6, [sl], -r8 @ │ │ │ │ eoreq r5, sl, r8, asr pc │ │ │ │ - strdeq r5, [sl], -r4 @ │ │ │ │ - eoreq r5, sl, r8, lsr pc │ │ │ │ + mlaeq sl, ip, r0, r6 │ │ │ │ + eoreq r5, sl, ip, lsr pc │ │ │ │ + eoreq r6, sl, r0, lsl #1 │ │ │ │ + eoreq r5, sl, r0, lsr #30 │ │ │ │ + eoreq r6, sl, r4, rrx │ │ │ │ + eoreq r5, sl, r0, lsl #30 │ │ │ │ + eoreq r6, sl, r4, asr #32 │ │ │ │ + eoreq r5, sl, r0, ror #29 │ │ │ │ + eoreq r6, sl, r4, lsr #32 │ │ │ │ + eoreq r5, sl, r0, asr #29 │ │ │ │ + eoreq r6, sl, r4 │ │ │ │ + eoreq r5, sl, r4, lsr #29 │ │ │ │ + eoreq r5, sl, r8, ror #31 │ │ │ │ + eoreq r5, sl, r4, lsl #29 │ │ │ │ + eoreq r5, sl, r8, asr #31 │ │ │ │ + eoreq r5, sl, r4, ror #28 │ │ │ │ + eoreq r5, sl, r8, lsr #31 │ │ │ │ + eoreq r5, sl, r4, asr #28 │ │ │ │ + eoreq r5, sl, r4, lsl #31 │ │ │ │ + eoreq r5, sl, r0, lsl lr │ │ │ │ + eoreq r5, sl, r4, asr pc │ │ │ │ eoreq r5, sl, ip, asr #27 │ │ │ │ eoreq r5, sl, r0, lsl pc │ │ │ │ - eoreq r5, sl, ip, lsr #27 │ │ │ │ - strdeq r5, [sl], -r0 @ │ │ │ │ - eoreq r5, sl, r8, lsl #27 │ │ │ │ - eoreq r5, sl, ip, asr #29 │ │ │ │ - eoreq r5, sl, r8, ror #26 │ │ │ │ - eoreq r5, sl, ip, lsr #29 │ │ │ │ - eoreq r5, sl, r8, asr #26 │ │ │ │ - eoreq r5, sl, ip, lsl #29 │ │ │ │ - eoreq r5, sl, r8, lsr #26 │ │ │ │ - eoreq r5, sl, ip, ror #28 │ │ │ │ - eoreq r5, sl, ip, lsl #26 │ │ │ │ - eoreq r5, sl, r0, asr lr │ │ │ │ - eoreq r5, sl, r0, ror #25 │ │ │ │ - eoreq r5, sl, r4, lsr #28 │ │ │ │ - eoreq r5, sl, r0, asr #25 │ │ │ │ - eoreq r5, sl, r4, lsl #28 │ │ │ │ - eoreq r5, sl, r0, lsr #25 │ │ │ │ - eoreq r5, sl, r4, ror #27 │ │ │ │ - eoreq r5, sl, r4, lsl #25 │ │ │ │ - eoreq r5, sl, r8, asr #27 │ │ │ │ - eoreq r5, sl, r4, ror #24 │ │ │ │ - eoreq r5, sl, r8, lsr #27 │ │ │ │ - eoreq r5, sl, r4, asr #24 │ │ │ │ - eoreq r5, sl, r8, lsl #27 │ │ │ │ - eoreq r5, sl, r8, lsl ip │ │ │ │ - eoreq r5, sl, ip, asr sp │ │ │ │ - strdeq r5, [sl], -r8 @ │ │ │ │ - eoreq r5, sl, ip, lsr sp │ │ │ │ - ldrdeq r5, [sl], -ip @ │ │ │ │ - eoreq r5, sl, r0, lsr #26 │ │ │ │ - eoreq r5, sl, r0, asr #23 │ │ │ │ - eoreq r5, sl, r4, lsl #26 │ │ │ │ - eoreq r5, sl, r4, lsr #23 │ │ │ │ - eoreq r5, sl, r8, ror #25 │ │ │ │ - eoreq r5, sl, r4, lsl #23 │ │ │ │ - eoreq r5, sl, r8, asr #25 │ │ │ │ - eoreq r5, sl, r4, ror #22 │ │ │ │ - eoreq r5, sl, r8, lsr #25 │ │ │ │ eoreq r5, sl, r4, asr #22 │ │ │ │ eoreq r5, sl, r8, lsl #25 │ │ │ │ - eoreq r5, sl, r8, lsr #22 │ │ │ │ - eoreq r5, sl, ip, ror #24 │ │ │ │ - eoreq r5, sl, r8, lsl #22 │ │ │ │ - eoreq r5, sl, ip, asr #24 │ │ │ │ - eoreq r5, sl, r8, ror #21 │ │ │ │ - eoreq r5, sl, ip, lsr #24 │ │ │ │ - eoreq r5, sl, r8, asr #21 │ │ │ │ - eoreq r5, sl, r8, lsl #24 │ │ │ │ - mlaeq sl, r4, sl, r5 │ │ │ │ + eoreq r5, sl, r4, lsr #22 │ │ │ │ + eoreq r5, sl, r8, ror #24 │ │ │ │ + eoreq r5, sl, r4, lsl #22 │ │ │ │ + eoreq r5, sl, r8, asr #24 │ │ │ │ ldrdeq r5, [sl], -r8 @ │ │ │ │ - eoreq r5, sl, r0, asr sl │ │ │ │ - mlaeq sl, r4, fp, r5 │ │ │ │ - eoreq r5, sl, r8, asr #15 │ │ │ │ - eoreq r5, sl, ip, lsl #18 │ │ │ │ - eoreq r5, sl, r8, lsr #15 │ │ │ │ - eoreq r5, sl, ip, ror #17 │ │ │ │ - eoreq r5, sl, r8, lsl #15 │ │ │ │ - eoreq r5, sl, ip, asr #17 │ │ │ │ - eoreq r5, sl, ip, asr r7 │ │ │ │ - eoreq r5, sl, r0, lsr #17 │ │ │ │ - eoreq r5, sl, r0, lsr r7 │ │ │ │ - eoreq r5, sl, r4, ror r8 │ │ │ │ - strdeq r5, [sl], -r8 @ │ │ │ │ - eoreq r5, sl, ip, lsr r8 │ │ │ │ + eoreq r5, sl, ip, lsl ip │ │ │ │ + eoreq r5, sl, ip, lsr #21 │ │ │ │ + strdeq r5, [sl], -r0 @ │ │ │ │ + eoreq r5, sl, r4, ror sl │ │ │ │ + @ instruction: 0x002a5bb8 │ │ │ │ + eoreq r5, sl, r4, asr sl │ │ │ │ + mlaeq sl, r8, fp, r5 │ │ │ │ + eoreq r5, sl, r4, lsr sl │ │ │ │ + eoreq r5, sl, r8, ror fp │ │ │ │ + eoreq r5, sl, ip, lsl sl │ │ │ │ + eoreq r5, sl, r0, ror #22 │ │ │ │ + strdeq r5, [sl], -ip @ │ │ │ │ + eoreq r5, sl, r0, asr #22 │ │ │ │ ldrdeq r5, [sl], -r8 @ │ │ │ │ - eoreq r5, sl, ip, lsl r8 │ │ │ │ - @ instruction: 0x002a56b8 │ │ │ │ + eoreq r5, sl, ip, lsl fp │ │ │ │ + @ instruction: 0x002a59b8 │ │ │ │ strdeq r5, [sl], -ip @ │ │ │ │ - eoreq r5, sl, r0, lsr #13 │ │ │ │ - eoreq r5, sl, r4, ror #15 │ │ │ │ - eoreq r5, sl, r0, lsl #13 │ │ │ │ - eoreq r5, sl, r4, asr #15 │ │ │ │ - eoreq r5, sl, ip, asr r6 │ │ │ │ - eoreq r5, sl, r0, lsr #15 │ │ │ │ - eoreq r5, sl, ip, lsr r6 │ │ │ │ - eoreq r5, sl, r0, lsl #15 │ │ │ │ - eoreq r5, sl, r8, lsl r6 │ │ │ │ - eoreq r5, sl, ip, asr r7 │ │ │ │ - eoreq r6, ip, r4, lsr #19 │ │ │ │ - eoreq ip, r9, r0, lsl #23 │ │ │ │ - eoreq pc, r9, r8, lsr #25 │ │ │ │ + mlaeq sl, r4, r9, r5 │ │ │ │ + ldrdeq r5, [sl], -r8 @ │ │ │ │ + eoreq r6, ip, r0, lsr #26 │ │ │ │ + strdeq ip, [r9], -ip @ │ │ │ │ + eoreq r0, sl, r4, lsr #32 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - eoreq sl, ip, r8, ror #18 │ │ │ │ - eoreq ip, r9, ip, ror #20 │ │ │ │ - eoreq r8, sl, ip, lsl #20 │ │ │ │ - andeq sp, r0, pc, lsr #25 │ │ │ │ - eoreq sl, ip, r4, asr #18 │ │ │ │ - eoreq ip, r9, r8, asr #20 │ │ │ │ - @ instruction: 0x002a75b0 │ │ │ │ - @ instruction: 0x0000dcb0 │ │ │ │ - eoreq r6, ip, r0, lsr r9 │ │ │ │ - eoreq ip, r9, r0, asr fp │ │ │ │ - eoreq ip, r9, ip, ror fp │ │ │ │ + eoreq sl, ip, r4, ror #25 │ │ │ │ + eoreq ip, r9, r8, ror #27 │ │ │ │ + eoreq r8, sl, r8, lsl #27 │ │ │ │ + andeq sp, r0, r1, lsr #25 │ │ │ │ + eoreq sl, ip, r0, asr #25 │ │ │ │ + eoreq ip, r9, r4, asr #27 │ │ │ │ + eoreq r7, sl, ip, lsr #18 │ │ │ │ + andeq sp, r0, r2, lsr #25 │ │ │ │ + eoreq r6, ip, ip, lsr #25 │ │ │ │ + eoreq ip, r9, ip, asr #29 │ │ │ │ + strdeq ip, [r9], -r8 @ │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 157c94 │ │ │ │ + b 157e50 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 157cb0 │ │ │ │ + b 157e6c │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 157c78 │ │ │ │ - ldr r1, [pc, #-208] @ 15852c │ │ │ │ - ldr r0, [pc, #-208] @ 158530 │ │ │ │ + b 157e34 │ │ │ │ + ldr r1, [pc, #-208] @ 1586e8 │ │ │ │ + ldr r0, [pc, #-208] @ 1586ec │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 158344 │ │ │ │ - ldr r1, [pc, #-232] @ 158534 │ │ │ │ - ldr r0, [pc, #-232] @ 158538 │ │ │ │ + b 158500 │ │ │ │ + ldr r1, [pc, #-232] @ 1586f0 │ │ │ │ + ldr r0, [pc, #-232] @ 1586f4 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 158344 │ │ │ │ - ldr r1, [pc, #-256] @ 15853c │ │ │ │ - ldr r0, [pc, #-256] @ 158540 │ │ │ │ + b 158500 │ │ │ │ + ldr r1, [pc, #-256] @ 1586f8 │ │ │ │ + ldr r0, [pc, #-256] @ 1586fc │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 158344 │ │ │ │ + b 158500 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 157d24 │ │ │ │ - ldr r1, [pc, #-292] @ 158544 │ │ │ │ - ldr r0, [pc, #-292] @ 158548 │ │ │ │ + b 157ee0 │ │ │ │ + ldr r1, [pc, #-292] @ 158700 │ │ │ │ + ldr r0, [pc, #-292] @ 158704 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 158344 │ │ │ │ + b 158500 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 157d64 │ │ │ │ - ldr r1, [pc, #-328] @ 15854c │ │ │ │ - ldr r0, [pc, #-328] @ 158550 │ │ │ │ + b 157f20 │ │ │ │ + ldr r1, [pc, #-328] @ 158708 │ │ │ │ + ldr r0, [pc, #-328] @ 15870c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 158344 │ │ │ │ + b 158500 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 157db8 │ │ │ │ + b 157f74 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 157d88 │ │ │ │ - ldr r1, [pc, #-376] @ 158554 │ │ │ │ - ldr r0, [pc, #-376] @ 158558 │ │ │ │ + b 157f44 │ │ │ │ + ldr r1, [pc, #-376] @ 158710 │ │ │ │ + ldr r0, [pc, #-376] @ 158714 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 158344 │ │ │ │ + b 158500 │ │ │ │ mov r3, r0 │ │ │ │ - ldr r1, [pc, #-404] @ 15855c │ │ │ │ - ldr r0, [pc, #-404] @ 158560 │ │ │ │ + ldr r1, [pc, #-404] @ 158718 │ │ │ │ + ldr r0, [pc, #-404] @ 15871c │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 158344 │ │ │ │ - ldr r1, [pc, #-424] @ 158564 │ │ │ │ - ldr r0, [pc, #-424] @ 158568 │ │ │ │ + b 158500 │ │ │ │ + ldr r1, [pc, #-424] @ 158720 │ │ │ │ + ldr r0, [pc, #-424] @ 158724 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 158344 │ │ │ │ - ldr r1, [pc, #-448] @ 15856c │ │ │ │ - ldr r0, [pc, #-448] @ 158570 │ │ │ │ + b 158500 │ │ │ │ + ldr r1, [pc, #-448] @ 158728 │ │ │ │ + ldr r0, [pc, #-448] @ 15872c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ - ldr r1, [pc, #-468] @ 158574 │ │ │ │ - ldr r0, [pc, #-468] @ 158578 │ │ │ │ + b 157f9c │ │ │ │ + ldr r1, [pc, #-468] @ 158730 │ │ │ │ + ldr r0, [pc, #-468] @ 158734 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 157de0 │ │ │ │ - ldr r1, [pc, #-500] @ 15857c │ │ │ │ - ldr r0, [pc, #-500] @ 158580 │ │ │ │ + b 157f9c │ │ │ │ + ldr r1, [pc, #-500] @ 158738 │ │ │ │ + ldr r0, [pc, #-500] @ 15873c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bl b6f00 │ │ │ │ - b 157de0 │ │ │ │ - ldr r1, [pc, #-520] @ 158584 │ │ │ │ - ldr r0, [pc, #-520] @ 158588 │ │ │ │ + b 157f9c │ │ │ │ + ldr r1, [pc, #-520] @ 158740 │ │ │ │ + ldr r0, [pc, #-520] @ 158744 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bl b6f00 │ │ │ │ - b 15875c │ │ │ │ + b 158918 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r1, [pc, #-548] @ 15858c │ │ │ │ - ldr r0, [pc, #-548] @ 158590 │ │ │ │ + ldr r1, [pc, #-548] @ 158748 │ │ │ │ + ldr r0, [pc, #-548] @ 15874c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bl b6f00 │ │ │ │ - b 15875c │ │ │ │ - ldr r3, [pc, #-572] @ 158594 │ │ │ │ - ldr r1, [pc, #-572] @ 158598 │ │ │ │ - ldr r0, [pc, #-572] @ 15859c │ │ │ │ + b 158918 │ │ │ │ + ldr r3, [pc, #-572] @ 158750 │ │ │ │ + ldr r1, [pc, #-572] @ 158754 │ │ │ │ + ldr r0, [pc, #-572] @ 158758 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-576] @ 1585a0 │ │ │ │ + ldr r2, [pc, #-576] @ 15875c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ bl 50554 │ │ │ │ - ldr r3, [pc, #-600] @ 1585a4 │ │ │ │ - ldr r1, [pc, #-600] @ 1585a8 │ │ │ │ - ldr r0, [pc, #-600] @ 1585ac │ │ │ │ + ldr r3, [pc, #-600] @ 158760 │ │ │ │ + ldr r1, [pc, #-600] @ 158764 │ │ │ │ + ldr r0, [pc, #-600] @ 158768 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-604] @ 1585b0 │ │ │ │ + ldr r2, [pc, #-604] @ 15876c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #884 @ 0x374 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-620] @ 1585b4 │ │ │ │ - ldr r1, [pc, #-620] @ 1585b8 │ │ │ │ - ldr r0, [pc, #-620] @ 1585bc │ │ │ │ + ldr r3, [pc, #-620] @ 158770 │ │ │ │ + ldr r1, [pc, #-620] @ 158774 │ │ │ │ + ldr r0, [pc, #-620] @ 158778 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #-624] @ 1585c0 │ │ │ │ + ldr r2, [pc, #-624] @ 15877c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #884 @ 0x374 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #-640] @ 1585c4 │ │ │ │ - ldr r1, [pc, #-640] @ 1585c8 │ │ │ │ - ldr r0, [pc, #-640] @ 1585cc │ │ │ │ + ldr r3, [pc, #-640] @ 158780 │ │ │ │ + ldr r1, [pc, #-640] @ 158784 │ │ │ │ + ldr r0, [pc, #-640] @ 158788 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ │ │ │ │ -00158860 : │ │ │ │ +00158a1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ - ldr ip, [pc, #3384] @ 1595b0 │ │ │ │ - ldr r2, [pc, #3384] @ 1595b4 │ │ │ │ + ldr ip, [pc, #3384] @ 15976c │ │ │ │ + ldr r2, [pc, #3384] @ 159770 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [ip, r2] │ │ │ │ - ldr sl, [pc, #3376] @ 1595b8 │ │ │ │ + ldr sl, [pc, #3376] @ 159774 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ - ldr r3, [pc, #3372] @ 1595bc │ │ │ │ + ldr r3, [pc, #3372] @ 159778 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r2, #0 │ │ │ │ add sl, pc, sl │ │ │ │ ldr r6, [sl, r3] │ │ │ │ str r1, [sp, #12] │ │ │ │ add r3, r6, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3624] @ 0xe28 │ │ │ │ - ldr r3, [pc, #3340] @ 1595c0 │ │ │ │ + ldr r3, [pc, #3340] @ 15977c │ │ │ │ mov r8, r0 │ │ │ │ ldr r9, [sl, r3] │ │ │ │ ldr r0, [r6, #2440] @ 0x988 │ │ │ │ ldr r3, [r9] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 158c60 │ │ │ │ - ldr r2, [pc, #3308] @ 1595c4 │ │ │ │ + beq 158e1c │ │ │ │ + ldr r2, [pc, #3308] @ 159780 │ │ │ │ ldr r2, [sl, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 158900 │ │ │ │ + beq 158abc │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 158900 │ │ │ │ + beq 158abc │ │ │ │ cmp r2, #0 │ │ │ │ - beq 158b30 │ │ │ │ + beq 158cec │ │ │ │ ldr r1, [r6, #2472] @ 0x9a8 │ │ │ │ ldr r0, [r9] │ │ │ │ bl a86c4 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 158cc8 │ │ │ │ + beq 158e84 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #24 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 15894c │ │ │ │ + beq 158b08 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 158b60 │ │ │ │ + beq 158d1c │ │ │ │ cmp fp, #0 │ │ │ │ ldr r3, [r9] │ │ │ │ - beq 158d08 │ │ │ │ + beq 158ec4 │ │ │ │ ldr r1, [r6, #2468] @ 0x9a4 │ │ │ │ mov r0, r3 │ │ │ │ bl a86c4 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 158d24 │ │ │ │ + beq 158ee0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #28 │ │ │ │ str fp, [sp, #28] │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 1589a0 │ │ │ │ + beq 158b5c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 158c08 │ │ │ │ + beq 158dc4 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 158d4c │ │ │ │ + beq 158f08 │ │ │ │ mov r0, r4 │ │ │ │ bl 50234 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ str r0, [sp, #8] │ │ │ │ - beq 1589d0 │ │ │ │ + beq 158b8c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 158c14 │ │ │ │ + beq 158dd0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ strne sl, [sp, #16] │ │ │ │ - beq 158d6c │ │ │ │ + beq 158f28 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 4fd54 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 158d8c │ │ │ │ + beq 158f48 │ │ │ │ bl 50234 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 158a14 │ │ │ │ + beq 158bd0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 158b78 │ │ │ │ + beq 158d34 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 158b88 │ │ │ │ + beq 158d44 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd54 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 158e0c │ │ │ │ + beq 158fc8 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd54 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 158ea0 │ │ │ │ + beq 15905c │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd54 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r2, r0 │ │ │ │ - beq 158a64 │ │ │ │ + beq 158c20 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 158bf4 │ │ │ │ + beq 158db0 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 158f50 │ │ │ │ + bne 15910c │ │ │ │ ldr r1, [r6, #140] @ 0x8c │ │ │ │ mov r0, r4 │ │ │ │ bl 50378 │ │ │ │ subs r5, r0, #0 │ │ │ │ ldr r0, [r9] │ │ │ │ - beq 158c20 │ │ │ │ + beq 158ddc │ │ │ │ ldr r1, [r6, #2480] @ 0x9b0 │ │ │ │ bl a86c4 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 158c80 │ │ │ │ + beq 158e3c │ │ │ │ mov r1, r5 │ │ │ │ bl 4fe74 │ │ │ │ ldr r1, [sl] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ mov r3, r0 │ │ │ │ - beq 158abc │ │ │ │ + beq 158c78 │ │ │ │ sub r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [sl] │ │ │ │ - beq 158b4c │ │ │ │ + beq 158d08 │ │ │ │ ldr r2, [r5] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 158ad8 │ │ │ │ + beq 158c94 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r5] │ │ │ │ - beq 158b38 │ │ │ │ + beq 158cf4 │ │ │ │ cmp r3, #0 │ │ │ │ - blt 158ce8 │ │ │ │ + blt 158ea4 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ - beq 15901c │ │ │ │ + beq 1591d8 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 158b08 │ │ │ │ + beq 158cc4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 158b6c │ │ │ │ + beq 158d28 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1589e0 │ │ │ │ + beq 158b9c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 1589e0 │ │ │ │ + bne 158b9c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1589e0 │ │ │ │ + b 158b9c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 158900 │ │ │ │ + b 158abc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #20] │ │ │ │ - b 158ad8 │ │ │ │ + b 158c94 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #20] │ │ │ │ - b 158abc │ │ │ │ + b 158c78 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15894c │ │ │ │ + b 158b08 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 158b08 │ │ │ │ + b 158cc4 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r5, #0 │ │ │ │ - bne 158a1c │ │ │ │ - ldr r1, [pc, #2616] @ 1595c8 │ │ │ │ - ldr r0, [pc, #2616] @ 1595cc │ │ │ │ + bne 158bd8 │ │ │ │ + ldr r1, [pc, #2616] @ 159784 │ │ │ │ + ldr r0, [pc, #2616] @ 159788 │ │ │ │ ldr r3, [r9] │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 578f8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #2 │ │ │ │ str r2, [r8] │ │ │ │ strb r3, [r8, #4] │ │ │ │ - ldr r2, [pc, #2564] @ 1595d0 │ │ │ │ - ldr r3, [pc, #2532] @ 1595b4 │ │ │ │ + ldr r2, [pc, #2564] @ 15978c │ │ │ │ + ldr r3, [pc, #2532] @ 159770 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 1594e8 │ │ │ │ + bne 1596a4 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #20] │ │ │ │ - b 158a64 │ │ │ │ + b 158c20 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1589a0 │ │ │ │ + b 158b5c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1589d0 │ │ │ │ - ldr r1, [pc, #2476] @ 1595d4 │ │ │ │ + b 158b8c │ │ │ │ + ldr r1, [pc, #2476] @ 159790 │ │ │ │ mov r3, r0 │ │ │ │ - ldr r0, [pc, #2472] @ 1595d8 │ │ │ │ + ldr r0, [pc, #2472] @ 159794 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #117 @ 0x75 │ │ │ │ bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 158bb4 │ │ │ │ - ldr r1, [pc, #2420] @ 1595dc │ │ │ │ - ldr r0, [pc, #2420] @ 1595e0 │ │ │ │ + b 158d70 │ │ │ │ + ldr r1, [pc, #2420] @ 159798 │ │ │ │ + ldr r0, [pc, #2420] @ 15979c │ │ │ │ ldr r3, [r9] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ bl b6f00 │ │ │ │ - b 158bb4 │ │ │ │ - ldr r1, [pc, #2396] @ 1595e4 │ │ │ │ - ldr r0, [pc, #2396] @ 1595e8 │ │ │ │ + b 158d70 │ │ │ │ + ldr r1, [pc, #2396] @ 1597a0 │ │ │ │ + ldr r0, [pc, #2396] @ 1597a4 │ │ │ │ ldr r3, [r9] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #117 @ 0x75 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ @@ -273392,1062 +273503,1062 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 158bb4 │ │ │ │ - ldr r1, [pc, #2332] @ 1595ec │ │ │ │ - ldr r0, [pc, #2332] @ 1595f0 │ │ │ │ + b 158d70 │ │ │ │ + ldr r1, [pc, #2332] @ 1597a8 │ │ │ │ + ldr r0, [pc, #2332] @ 1597ac │ │ │ │ ldr r3, [r9] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #114 @ 0x72 │ │ │ │ bl b6f00 │ │ │ │ - b 158bb4 │ │ │ │ - ldr r1, [pc, #2308] @ 1595f4 │ │ │ │ - ldr r0, [pc, #2308] @ 1595f8 │ │ │ │ + b 158d70 │ │ │ │ + ldr r1, [pc, #2308] @ 1597b0 │ │ │ │ + ldr r0, [pc, #2308] @ 1597b4 │ │ │ │ ldr r3, [r9] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #117 @ 0x75 │ │ │ │ bl b6f00 │ │ │ │ - b 158c3c │ │ │ │ - ldr r1, [pc, #2284] @ 1595fc │ │ │ │ - ldr r0, [pc, #2284] @ 159600 │ │ │ │ + b 158df8 │ │ │ │ + ldr r1, [pc, #2284] @ 1597b8 │ │ │ │ + ldr r0, [pc, #2284] @ 1597bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #114 @ 0x72 │ │ │ │ bl b6f00 │ │ │ │ - b 158bb4 │ │ │ │ - ldr r1, [pc, #2264] @ 159604 │ │ │ │ - ldr r0, [pc, #2264] @ 159608 │ │ │ │ + b 158d70 │ │ │ │ + ldr r1, [pc, #2264] @ 1597c0 │ │ │ │ + ldr r0, [pc, #2264] @ 1597c4 │ │ │ │ ldr r3, [r9] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ - b 158bb4 │ │ │ │ - ldr r1, [pc, #2232] @ 15960c │ │ │ │ - ldr r0, [pc, #2232] @ 159610 │ │ │ │ + b 158d70 │ │ │ │ + ldr r1, [pc, #2232] @ 1597c8 │ │ │ │ + ldr r0, [pc, #2232] @ 1597cc │ │ │ │ ldr r3, [r9] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ bl b6f00 │ │ │ │ - b 158d40 │ │ │ │ - ldr r1, [pc, #2208] @ 159614 │ │ │ │ - ldr r0, [pc, #2208] @ 159618 │ │ │ │ + b 158efc │ │ │ │ + ldr r1, [pc, #2208] @ 1597d0 │ │ │ │ + ldr r0, [pc, #2208] @ 1597d4 │ │ │ │ ldr r3, [r9] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ bl b6f00 │ │ │ │ - b 158d40 │ │ │ │ + b 158efc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 158db0 │ │ │ │ + beq 158f6c │ │ │ │ sub r3, r3, #1 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 159114 │ │ │ │ + beq 1592d0 │ │ │ │ bl 50048 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1592c4 │ │ │ │ + bne 159480 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 158dd8 │ │ │ │ + beq 158f94 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 159108 │ │ │ │ + beq 1592c4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 15958c │ │ │ │ + beq 159748 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r8] │ │ │ │ strb r3, [r8, #4] │ │ │ │ - b 158bc4 │ │ │ │ + b 158d80 │ │ │ │ ldr r3, [fp] │ │ │ │ ldr sl, [sp, #16] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 158e2c │ │ │ │ + beq 158fe8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 15912c │ │ │ │ + beq 1592e8 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 158e4c │ │ │ │ + beq 159008 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 159138 │ │ │ │ + beq 1592f4 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 158e68 │ │ │ │ + beq 159024 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 159120 │ │ │ │ - ldr r3, [pc, #1964] @ 15961c │ │ │ │ - ldr r1, [pc, #1964] @ 159620 │ │ │ │ + beq 1592dc │ │ │ │ + ldr r3, [pc, #1964] @ 1597d8 │ │ │ │ + ldr r1, [pc, #1964] @ 1597dc │ │ │ │ ldr r3, [sl, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r1, [pc, #1948] @ 159624 │ │ │ │ - ldr r0, [pc, #1948] @ 159628 │ │ │ │ + ldr r1, [pc, #1948] @ 1597e0 │ │ │ │ + ldr r0, [pc, #1948] @ 1597e4 │ │ │ │ ldr r3, [r9] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ bl b6f00 │ │ │ │ - b 158bb4 │ │ │ │ + b 158d70 │ │ │ │ ldr r3, [fp] │ │ │ │ ldr sl, [sp, #16] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 158ec0 │ │ │ │ + beq 15907c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 15915c │ │ │ │ + beq 159318 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 158ee0 │ │ │ │ + beq 15909c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 159168 │ │ │ │ + beq 159324 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 158efc │ │ │ │ + beq 1590b8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 159144 │ │ │ │ + beq 159300 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 158f18 │ │ │ │ + beq 1590d4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 159150 │ │ │ │ - ldr r3, [pc, #1788] @ 15961c │ │ │ │ - ldr r1, [pc, #1800] @ 15962c │ │ │ │ + beq 15930c │ │ │ │ + ldr r3, [pc, #1788] @ 1597d8 │ │ │ │ + ldr r1, [pc, #1800] @ 1597e8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r1, [pc, #1784] @ 159630 │ │ │ │ - ldr r0, [pc, #1784] @ 159634 │ │ │ │ + ldr r1, [pc, #1784] @ 1597ec │ │ │ │ + ldr r0, [pc, #1784] @ 1597f0 │ │ │ │ ldr r3, [r9] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ bl b6f00 │ │ │ │ - b 158bb4 │ │ │ │ + b 158d70 │ │ │ │ ldr r3, [fp] │ │ │ │ ldr sl, [sp, #16] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 158f70 │ │ │ │ + beq 15912c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 1591bc │ │ │ │ + beq 159378 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r3, [r1] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 158f90 │ │ │ │ + beq 15914c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r1] │ │ │ │ - beq 159194 │ │ │ │ + beq 159350 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 158fac │ │ │ │ + beq 159168 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 1591a8 │ │ │ │ + beq 159364 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 158fc8 │ │ │ │ + beq 159184 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 159174 │ │ │ │ + beq 159330 │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 158fe4 │ │ │ │ + beq 1591a0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 159188 │ │ │ │ - ldr r3, [pc, #1584] @ 15961c │ │ │ │ - ldr r1, [pc, #1608] @ 159638 │ │ │ │ + beq 159344 │ │ │ │ + ldr r3, [pc, #1584] @ 1597d8 │ │ │ │ + ldr r1, [pc, #1608] @ 1597f4 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r1, [pc, #1592] @ 15963c │ │ │ │ - ldr r0, [pc, #1592] @ 159640 │ │ │ │ + ldr r1, [pc, #1592] @ 1597f8 │ │ │ │ + ldr r0, [pc, #1592] @ 1597fc │ │ │ │ ldr r3, [r9] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ bl b6f00 │ │ │ │ - b 158bb4 │ │ │ │ + b 158d70 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 159040 │ │ │ │ + beq 1591fc │ │ │ │ sub r3, r3, #1 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 1592a0 │ │ │ │ + beq 15945c │ │ │ │ ldr r1, [r6, #140] @ 0x8c │ │ │ │ mov r0, r4 │ │ │ │ bl 50378 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 1593cc │ │ │ │ + beq 159588 │ │ │ │ ldr r1, [r6, #2484] @ 0x9b4 │ │ │ │ mov r2, #2 │ │ │ │ bl 4fd9c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 159080 │ │ │ │ + beq 15923c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 1592ac │ │ │ │ + beq 159468 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 1593fc │ │ │ │ + beq 1595b8 │ │ │ │ mov r0, sl │ │ │ │ bl 50138 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 1590b0 │ │ │ │ + beq 15926c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 1592b8 │ │ │ │ + beq 159474 │ │ │ │ cmp r5, #0 │ │ │ │ - blt 159434 │ │ │ │ + blt 1595f0 │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ cmp r5, #0 │ │ │ │ - bne 1591d0 │ │ │ │ + bne 15938c │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1590e0 │ │ │ │ + beq 15929c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 1593f0 │ │ │ │ + beq 1595ac │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 158dbc │ │ │ │ + beq 158f78 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - bne 158dbc │ │ │ │ + bne 158f78 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 158dbc │ │ │ │ + b 158f78 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 158dd8 │ │ │ │ + b 158f94 │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 158db0 │ │ │ │ + b 158f6c │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 158e68 │ │ │ │ + b 159024 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 158e2c │ │ │ │ + b 158fe8 │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 158e4c │ │ │ │ + b 159008 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 158efc │ │ │ │ + b 1590b8 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 158f18 │ │ │ │ + b 1590d4 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 158ec0 │ │ │ │ + b 15907c │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 158ee0 │ │ │ │ + b 15909c │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #8] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #8] │ │ │ │ - b 158fc8 │ │ │ │ + b 159184 │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 158fe4 │ │ │ │ + b 1591a0 │ │ │ │ mov r0, r1 │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #12] │ │ │ │ - b 158f90 │ │ │ │ + b 15914c │ │ │ │ mov r0, r7 │ │ │ │ str r2, [sp, #8] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #8] │ │ │ │ - b 158fac │ │ │ │ + b 159168 │ │ │ │ mov r0, fp │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #12] │ │ │ │ - b 158f70 │ │ │ │ + b 15912c │ │ │ │ ldr r1, [r6, #44] @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ bl 50378 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 1591fc │ │ │ │ + beq 1593b8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 15941c │ │ │ │ + beq 1595d8 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 159460 │ │ │ │ + beq 15961c │ │ │ │ ldr r1, [r6, #2416] @ 0x970 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd9c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 159234 │ │ │ │ + beq 1593f0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 159428 │ │ │ │ + beq 1595e4 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 15949c │ │ │ │ + beq 159658 │ │ │ │ mov r0, sl │ │ │ │ bl 50138 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 159264 │ │ │ │ + beq 159420 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 159454 │ │ │ │ + beq 159610 │ │ │ │ cmp r4, #0 │ │ │ │ - blt 1594c8 │ │ │ │ + blt 159684 │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ cmp r4, #0 │ │ │ │ - bne 1592e4 │ │ │ │ + bne 1594a0 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 158dbc │ │ │ │ + beq 158f78 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - bne 158dbc │ │ │ │ + bne 158f78 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 158dbc │ │ │ │ + b 158f78 │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159040 │ │ │ │ + b 1591fc │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159080 │ │ │ │ + b 15923c │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1590b0 │ │ │ │ - ldr r1, [pc, #888] @ 159644 │ │ │ │ - ldr r0, [pc, #888] @ 159648 │ │ │ │ + b 15926c │ │ │ │ + ldr r1, [pc, #888] @ 159800 │ │ │ │ + ldr r0, [pc, #888] @ 159804 │ │ │ │ ldr r3, [r9] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ bl b6f00 │ │ │ │ - b 158d40 │ │ │ │ + b 158efc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, fp │ │ │ │ bl 4fe2c │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 159310 │ │ │ │ + beq 1594cc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 159490 │ │ │ │ + beq 15964c │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [r9] │ │ │ │ - blt 159504 │ │ │ │ + blt 1596c0 │ │ │ │ ldr r1, [r6, #2476] @ 0x9ac │ │ │ │ mov r0, r3 │ │ │ │ bl a86c4 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 159540 │ │ │ │ + beq 1596fc │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #32 │ │ │ │ str fp, [sp, #32] │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 159364 │ │ │ │ + beq 159520 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 1594bc │ │ │ │ + beq 159678 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 159520 │ │ │ │ + beq 1596dc │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 159388 │ │ │ │ + beq 159544 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 1594f8 │ │ │ │ + beq 1596b4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1593ac │ │ │ │ + beq 159568 │ │ │ │ cmn r3, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r3, #-1073741824 @ 0xc0000000 │ │ │ │ streq r3, [r4] │ │ │ │ - beq 1593ac │ │ │ │ + beq 159568 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 1594ec │ │ │ │ + beq 1596a8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 159560 │ │ │ │ + beq 15971c │ │ │ │ mov r3, #1 │ │ │ │ str r4, [r8] │ │ │ │ strb r3, [r8, #4] │ │ │ │ - b 158bc4 │ │ │ │ - ldr r1, [pc, #632] @ 15964c │ │ │ │ - ldr r0, [pc, #632] @ 159650 │ │ │ │ + b 158d80 │ │ │ │ + ldr r1, [pc, #632] @ 159808 │ │ │ │ + ldr r0, [pc, #632] @ 15980c │ │ │ │ ldr r3, [r9] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #119 @ 0x77 │ │ │ │ bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ - b 158c48 │ │ │ │ + b 158e04 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1590e0 │ │ │ │ - ldr r1, [pc, #592] @ 159654 │ │ │ │ - ldr r0, [pc, #592] @ 159658 │ │ │ │ + b 15929c │ │ │ │ + ldr r1, [pc, #592] @ 159810 │ │ │ │ + ldr r0, [pc, #592] @ 159814 │ │ │ │ ldr r3, [r9] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #119 @ 0x77 │ │ │ │ bl b6f00 │ │ │ │ - b 1593e8 │ │ │ │ + b 1595a4 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1591fc │ │ │ │ + b 1593b8 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159234 │ │ │ │ - ldr r1, [pc, #544] @ 15965c │ │ │ │ - ldr r0, [pc, #544] @ 159660 │ │ │ │ + b 1593f0 │ │ │ │ + ldr r1, [pc, #544] @ 159818 │ │ │ │ + ldr r0, [pc, #544] @ 15981c │ │ │ │ ldr r3, [r9] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #119 @ 0x77 │ │ │ │ bl b6f00 │ │ │ │ - b 1593e8 │ │ │ │ + b 1595a4 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159264 │ │ │ │ - ldr r1, [pc, #508] @ 159664 │ │ │ │ - ldr r0, [pc, #508] @ 159668 │ │ │ │ + b 159420 │ │ │ │ + ldr r1, [pc, #508] @ 159820 │ │ │ │ + ldr r0, [pc, #508] @ 159824 │ │ │ │ ldr r3, [r9] │ │ │ │ mov r2, #119 @ 0x77 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 158bb4 │ │ │ │ + b 158d70 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159310 │ │ │ │ - ldr r1, [pc, #456] @ 15966c │ │ │ │ - ldr r0, [pc, #456] @ 159670 │ │ │ │ + b 1594cc │ │ │ │ + ldr r1, [pc, #456] @ 159828 │ │ │ │ + ldr r0, [pc, #456] @ 15982c │ │ │ │ ldr r3, [r9] │ │ │ │ mov r2, #119 @ 0x77 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15947c │ │ │ │ + b 159638 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159364 │ │ │ │ - ldr r1, [pc, #420] @ 159674 │ │ │ │ - ldr r0, [pc, #420] @ 159678 │ │ │ │ + b 159520 │ │ │ │ + ldr r1, [pc, #420] @ 159830 │ │ │ │ + ldr r0, [pc, #420] @ 159834 │ │ │ │ ldr r3, [r9] │ │ │ │ mov r2, #119 @ 0x77 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15947c │ │ │ │ + b 159638 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1593ac │ │ │ │ + b 159568 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159388 │ │ │ │ - ldr r1, [pc, #368] @ 15967c │ │ │ │ - ldr r0, [pc, #368] @ 159680 │ │ │ │ + b 159544 │ │ │ │ + ldr r1, [pc, #368] @ 159838 │ │ │ │ + ldr r0, [pc, #368] @ 15983c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #120 @ 0x78 │ │ │ │ bl b6f00 │ │ │ │ - b 158d40 │ │ │ │ - ldr r1, [pc, #348] @ 159684 │ │ │ │ - ldr r0, [pc, #348] @ 159688 │ │ │ │ + b 158efc │ │ │ │ + ldr r1, [pc, #348] @ 159840 │ │ │ │ + ldr r0, [pc, #348] @ 159844 │ │ │ │ ldr r3, [r9] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl b6f00 │ │ │ │ - b 158d40 │ │ │ │ - ldr r1, [pc, #324] @ 15968c │ │ │ │ - ldr r0, [pc, #324] @ 159690 │ │ │ │ + b 158efc │ │ │ │ + ldr r1, [pc, #324] @ 159848 │ │ │ │ + ldr r0, [pc, #324] @ 15984c │ │ │ │ ldr r3, [r9] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl b6f00 │ │ │ │ - b 158d40 │ │ │ │ - ldr r0, [pc, #300] @ 159694 │ │ │ │ + b 158efc │ │ │ │ + ldr r0, [pc, #300] @ 159850 │ │ │ │ ldr r3, [r9] │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r4} │ │ │ │ - ldr r1, [pc, #288] @ 159698 │ │ │ │ - ldr r0, [pc, #288] @ 15969c │ │ │ │ + ldr r1, [pc, #288] @ 159854 │ │ │ │ + ldr r0, [pc, #288] @ 159858 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ add r0, pc, r0 │ │ │ │ bl d8818 │ │ │ │ - b 158bb4 │ │ │ │ - ldr r3, [pc, #268] @ 1596a0 │ │ │ │ - ldr r1, [pc, #268] @ 1596a4 │ │ │ │ - ldr r0, [pc, #268] @ 1596a8 │ │ │ │ + b 158d70 │ │ │ │ + ldr r3, [pc, #268] @ 15985c │ │ │ │ + ldr r1, [pc, #268] @ 159860 │ │ │ │ + ldr r0, [pc, #268] @ 159864 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #264] @ 1596ac │ │ │ │ + ldr r2, [pc, #264] @ 159868 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #916 @ 0x394 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eoreq r7, lr, r0, lsl #15 │ │ │ │ + eoreq r7, lr, r4, asr #11 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq r7, lr, r0, ror #14 │ │ │ │ + eoreq r7, lr, r4, lsr #11 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ andeq r0, r0, r8, ror #18 │ │ │ │ - @ instruction: 0x002a97bc │ │ │ │ - eoreq r5, sl, r4, ror #9 │ │ │ │ - eoreq r7, lr, ip, lsr #8 │ │ │ │ - eoreq r9, sl, r8, lsr #14 │ │ │ │ - eoreq r5, sl, r0, asr r4 │ │ │ │ - eoreq r9, sl, r8, ror #13 │ │ │ │ - eoreq r5, sl, r0, lsl r4 │ │ │ │ - eoreq r9, sl, r8, asr #13 │ │ │ │ - eoreq r5, sl, ip, ror #7 │ │ │ │ - eoreq r9, sl, r0, lsl #13 │ │ │ │ - eoreq r5, sl, r8, lsr #7 │ │ │ │ - eoreq r9, sl, r0, ror #12 │ │ │ │ - eoreq r5, sl, r8, lsl #7 │ │ │ │ - eoreq r9, sl, r4, asr #12 │ │ │ │ - eoreq r5, sl, ip, ror #6 │ │ │ │ - eoreq r9, sl, r4, lsr #12 │ │ │ │ - eoreq r5, sl, ip, asr #6 │ │ │ │ - strdeq r9, [sl], -ip @ │ │ │ │ - eoreq r5, sl, r4, lsr #6 │ │ │ │ - ldrdeq r9, [sl], -ip @ │ │ │ │ - eoreq r5, sl, r4, lsl #6 │ │ │ │ + eoreq r9, sl, r4, asr #22 │ │ │ │ + eoreq r5, sl, r0, ror #16 │ │ │ │ + eoreq r7, lr, r0, ror r2 │ │ │ │ + @ instruction: 0x002a9ab0 │ │ │ │ + eoreq r5, sl, ip, asr #15 │ │ │ │ + eoreq r9, sl, r0, ror sl │ │ │ │ + eoreq r5, sl, ip, lsl #15 │ │ │ │ + eoreq r9, sl, r0, asr sl │ │ │ │ + eoreq r5, sl, r8, ror #14 │ │ │ │ + eoreq r9, sl, r8, lsl #20 │ │ │ │ + eoreq r5, sl, r4, lsr #14 │ │ │ │ + eoreq r9, sl, r8, ror #19 │ │ │ │ + eoreq r5, sl, r4, lsl #14 │ │ │ │ + eoreq r9, sl, ip, asr #19 │ │ │ │ + eoreq r5, sl, r8, ror #13 │ │ │ │ + eoreq r9, sl, ip, lsr #19 │ │ │ │ + eoreq r5, sl, r8, asr #13 │ │ │ │ + eoreq r9, sl, r4, lsl #19 │ │ │ │ + eoreq r5, sl, r0, lsr #13 │ │ │ │ + eoreq r9, sl, r4, ror #18 │ │ │ │ + eoreq r5, sl, r0, lsl #13 │ │ │ │ andeq r0, r0, ip, asr #11 │ │ │ │ - eoreq r8, sl, ip, lsr r1 │ │ │ │ - eoreq r9, sl, r8, asr #9 │ │ │ │ + @ instruction: 0x002a84b8 │ │ │ │ + eoreq r9, sl, r0, asr r8 │ │ │ │ + eoreq r5, sl, ip, ror #10 │ │ │ │ + eoreq r8, sl, r8, lsl #8 │ │ │ │ + eoreq r9, sl, r0, lsr #15 │ │ │ │ + @ instruction: 0x002a54bc │ │ │ │ + eoreq r8, sl, r8, asr r3 │ │ │ │ + ldrdeq r9, [sl], -r4 @ │ │ │ │ strdeq r5, [sl], -r0 @ │ │ │ │ - eoreq r8, sl, ip, lsl #1 │ │ │ │ - eoreq r9, sl, r8, lsl r4 │ │ │ │ - eoreq r5, sl, r0, asr #2 │ │ │ │ - ldrdeq r7, [sl], -ip @ │ │ │ │ - eoreq r9, sl, ip, asr #6 │ │ │ │ - eoreq r5, sl, r4, ror r0 │ │ │ │ - eoreq r9, sl, r4, lsl #1 │ │ │ │ - eoreq r4, sl, ip, lsr #27 │ │ │ │ - eoreq r8, sl, ip, ror pc │ │ │ │ - eoreq r4, sl, r4, lsr #25 │ │ │ │ - eoreq r8, sl, ip, asr #30 │ │ │ │ - eoreq r4, sl, r4, ror ip │ │ │ │ - eoreq r8, sl, r4, lsl pc │ │ │ │ - eoreq r4, sl, ip, lsr ip │ │ │ │ - eoreq r8, sl, r4, ror #29 │ │ │ │ - eoreq r4, sl, ip, lsl #24 │ │ │ │ - eoreq r8, sl, r8, lsr #29 │ │ │ │ - ldrdeq r4, [sl], -r0 @ │ │ │ │ - eoreq r8, sl, ip, ror lr │ │ │ │ - eoreq r4, sl, r4, lsr #23 │ │ │ │ - eoreq r8, sl, r8, asr #28 │ │ │ │ - eoreq r4, sl, r0, ror fp │ │ │ │ - eoreq r8, sl, r8, lsr #28 │ │ │ │ - eoreq r4, sl, r0, asr fp │ │ │ │ - eoreq r8, sl, r8, lsl #28 │ │ │ │ - eoreq r4, sl, r0, lsr fp │ │ │ │ - eoreq r9, fp, ip, lsr #6 │ │ │ │ - ldrdeq r8, [sl], -ip @ │ │ │ │ - eoreq r4, sl, r0, lsl #22 │ │ │ │ - ldrdeq r9, [ip], -r0 @ │ │ │ │ - ldrdeq fp, [r9], -r4 @ │ │ │ │ - eoreq r7, sl, r8, lsr #32 │ │ │ │ - andeq lr, r0, r2, lsr r5 │ │ │ │ + eoreq r9, sl, ip, lsl #8 │ │ │ │ + eoreq r5, sl, r8, lsr #2 │ │ │ │ + eoreq r9, sl, r4, lsl #6 │ │ │ │ + eoreq r5, sl, r0, lsr #32 │ │ │ │ + ldrdeq r9, [sl], -r4 @ │ │ │ │ + strdeq r4, [sl], -r0 @ │ │ │ │ + mlaeq sl, ip, r2, r9 │ │ │ │ + @ instruction: 0x002a4fb8 │ │ │ │ + eoreq r9, sl, ip, ror #4 │ │ │ │ + eoreq r4, sl, r8, lsl #31 │ │ │ │ + eoreq r9, sl, r0, lsr r2 │ │ │ │ + eoreq r4, sl, ip, asr #30 │ │ │ │ + eoreq r9, sl, r4, lsl #4 │ │ │ │ + eoreq r4, sl, r0, lsr #30 │ │ │ │ + ldrdeq r9, [sl], -r0 @ │ │ │ │ + eoreq r4, sl, ip, ror #29 │ │ │ │ + @ instruction: 0x002a91b0 │ │ │ │ + eoreq r4, sl, ip, asr #29 │ │ │ │ + mlaeq sl, r0, r1, r9 │ │ │ │ + eoreq r4, sl, ip, lsr #29 │ │ │ │ + eoreq r9, fp, r8, lsr #13 │ │ │ │ + eoreq r9, sl, r4, ror #2 │ │ │ │ + eoreq r4, sl, ip, ror lr │ │ │ │ + eoreq r9, ip, ip, asr #30 │ │ │ │ + eoreq ip, r9, r0, asr r0 │ │ │ │ + eoreq r7, sl, r4, lsr #7 │ │ │ │ + andeq lr, r0, r4, lsr #10 │ │ │ │ │ │ │ │ -001596b0 : │ │ │ │ +0015986c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ - ldr ip, [pc, #456] @ 159890 │ │ │ │ + ldr ip, [pc, #456] @ 159a4c │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ - ldr lr, [pc, #444] @ 159894 │ │ │ │ + ldr lr, [pc, #444] @ 159a50 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ add r3, ip, #4080 @ 0xff0 │ │ │ │ add ip, sp, #16 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #424] @ 159898 │ │ │ │ + ldr ip, [pc, #424] @ 159a54 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r5, [pc, #416] @ 15989c │ │ │ │ + ldr r5, [pc, #416] @ 159a58 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ bl a3100 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 159824 │ │ │ │ + beq 1599e0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 1597f4 │ │ │ │ + beq 1599b0 │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 158860 │ │ │ │ + bl 158a1c │ │ │ │ ldr r4, [sp, #20] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 159824 │ │ │ │ + beq 1599e0 │ │ │ │ mov r0, #2 │ │ │ │ bl 4ffe8 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 15982c │ │ │ │ + beq 1599e8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 159840 │ │ │ │ - ldr r2, [pc, #316] @ 1598a0 │ │ │ │ + beq 1599fc │ │ │ │ + ldr r2, [pc, #316] @ 159a5c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 159868 │ │ │ │ - ldr r2, [pc, #304] @ 1598a4 │ │ │ │ + beq 159a24 │ │ │ │ + ldr r2, [pc, #304] @ 159a60 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 159864 │ │ │ │ + beq 159a20 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ - ble 15988c │ │ │ │ + ble 159a48 │ │ │ │ ldrb r3, [sp, #24] │ │ │ │ str r4, [r0, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 1597e8 │ │ │ │ - ldr r3, [pc, #264] @ 1598a8 │ │ │ │ + bne 1599a4 │ │ │ │ + ldr r3, [pc, #264] @ 159a64 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2] │ │ │ │ cmp r1, #1 │ │ │ │ - beq 15988c │ │ │ │ + beq 159a48 │ │ │ │ str r2, [r0, #16] │ │ │ │ - ldr r2, [pc, #232] @ 1598ac │ │ │ │ - ldr r3, [pc, #208] @ 159898 │ │ │ │ + ldr r2, [pc, #232] @ 159a68 │ │ │ │ + ldr r3, [pc, #208] @ 159a54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 15983c │ │ │ │ + bne 1599f8 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r3, [pc, #192] @ 1598b0 │ │ │ │ + ldr r3, [pc, #192] @ 159a6c │ │ │ │ ldr r2, [r5, r3] │ │ │ │ - b 1597a0 │ │ │ │ - ldr r0, [pc, #184] @ 1598b4 │ │ │ │ + b 15995c │ │ │ │ + ldr r0, [pc, #184] @ 159a70 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #176] @ 1598b8 │ │ │ │ - ldr r1, [pc, #176] @ 1598bc │ │ │ │ - ldr r0, [pc, #176] @ 1598c0 │ │ │ │ + ldr r3, [pc, #176] @ 159a74 │ │ │ │ + ldr r1, [pc, #176] @ 159a78 │ │ │ │ + ldr r0, [pc, #176] @ 159a7c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 1597bc │ │ │ │ + b 159978 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl aa8fc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - b 15974c │ │ │ │ + b 159908 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r3, [pc, #124] @ 1598c4 │ │ │ │ - ldr r1, [pc, #124] @ 1598c8 │ │ │ │ - ldr r0, [pc, #124] @ 1598cc │ │ │ │ + ldr r3, [pc, #124] @ 159a80 │ │ │ │ + ldr r1, [pc, #124] @ 159a84 │ │ │ │ + ldr r0, [pc, #124] @ 159a88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ - ldr r3, [pc, #96] @ 1598d0 │ │ │ │ - ldr r1, [pc, #96] @ 1598d4 │ │ │ │ - ldr r0, [pc, #96] @ 1598d8 │ │ │ │ + ldr r3, [pc, #96] @ 159a8c │ │ │ │ + ldr r1, [pc, #96] @ 159a90 │ │ │ │ + ldr r0, [pc, #96] @ 159a94 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #92] @ 1598dc │ │ │ │ + ldr r2, [pc, #92] @ 159a98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 50554 │ │ │ │ - eoreq fp, pc, r0, asr #8 │ │ │ │ - eoreq r6, lr, ip, lsl #18 │ │ │ │ + eoreq fp, pc, r4, lsl #5 │ │ │ │ + eoreq r6, lr, r0, asr r7 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - strdeq r6, [lr], -r0 @ │ │ │ │ + eoreq r6, lr, r4, lsr r7 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ - eoreq r6, lr, r4, lsr r8 │ │ │ │ + eoreq r6, lr, r8, ror r6 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - mlaeq fp, ip, r0, r9 │ │ │ │ + eoreq r9, fp, r8, lsl r4 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ - eoreq r8, sl, r4, asr #22 │ │ │ │ - eoreq r4, sl, r8, ror #16 │ │ │ │ - eoreq r5, ip, ip, lsr #18 │ │ │ │ - eoreq fp, r9, ip, asr #22 │ │ │ │ - eoreq fp, r9, r8, ror fp │ │ │ │ - eoreq r5, ip, r4, lsl #18 │ │ │ │ - eoreq fp, r9, r0, ror #21 │ │ │ │ - eoreq lr, r9, r8, lsl #24 │ │ │ │ + eoreq r8, sl, ip, asr #29 │ │ │ │ + eoreq r4, sl, r4, ror #23 │ │ │ │ + eoreq r5, ip, r8, lsr #25 │ │ │ │ + eoreq fp, r9, r8, asr #29 │ │ │ │ + strdeq fp, [r9], -r4 @ │ │ │ │ + eoreq r5, ip, r0, lsl #25 │ │ │ │ + eoreq fp, r9, ip, asr lr │ │ │ │ + eoreq lr, r9, r4, lsl #31 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ │ │ │ │ -001598e0 : │ │ │ │ +00159a9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ - ldr r2, [pc, #3204] @ 15a57c │ │ │ │ - ldr r3, [pc, #3204] @ 15a580 │ │ │ │ + ldr r2, [pc, #3204] @ 15a738 │ │ │ │ + ldr r3, [pc, #3204] @ 15a73c │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r5, [pc, #3200] @ 15a584 │ │ │ │ + ldr r5, [pc, #3200] @ 15a740 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ cmp r1, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bne 15996c │ │ │ │ + bne 159b28 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 15a558 │ │ │ │ + beq 15a714 │ │ │ │ ldr r3, [r0] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r0] │ │ │ │ - ldr r2, [pc, #3140] @ 15a588 │ │ │ │ - ldr r3, [pc, #3128] @ 15a580 │ │ │ │ + ldr r2, [pc, #3140] @ 15a744 │ │ │ │ + ldr r3, [pc, #3128] @ 15a73c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 15a43c │ │ │ │ + bne 15a5f8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r2, [pc, #3096] @ 15a58c │ │ │ │ - ldr r3, [pc, #3096] @ 15a590 │ │ │ │ + ldr r2, [pc, #3096] @ 15a748 │ │ │ │ + ldr r3, [pc, #3096] @ 15a74c │ │ │ │ ldr r8, [r5, r2] │ │ │ │ ldr r7, [r5, r3] │ │ │ │ add r3, r8, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3624] @ 0xe28 │ │ │ │ ldr r0, [r8, #2440] @ 0x988 │ │ │ │ ldr r3, [r7] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 159c18 │ │ │ │ - ldr r2, [pc, #3056] @ 15a594 │ │ │ │ + beq 159dd4 │ │ │ │ + ldr r2, [pc, #3056] @ 15a750 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 1599cc │ │ │ │ + beq 159b88 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 1599cc │ │ │ │ + beq 159b88 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 159c3c │ │ │ │ + beq 159df8 │ │ │ │ ldr r1, [r8, #2472] @ 0x9a8 │ │ │ │ ldr r0, [r7] │ │ │ │ bl a86c4 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 159d54 │ │ │ │ + beq 159f10 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #12 │ │ │ │ str r4, [sp, #12] │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 159a14 │ │ │ │ + beq 159bd0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 159c6c │ │ │ │ + beq 159e28 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r3, [r7] │ │ │ │ - beq 159d94 │ │ │ │ + beq 159f50 │ │ │ │ ldr r1, [r8, #2468] @ 0x9a4 │ │ │ │ mov r0, r3 │ │ │ │ bl a86c4 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 159db0 │ │ │ │ + beq 159f6c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #16 │ │ │ │ str r9, [sp, #16] │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 159a68 │ │ │ │ + beq 159c24 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 159c84 │ │ │ │ + beq 159e40 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 159dd8 │ │ │ │ + beq 159f94 │ │ │ │ mov r0, r4 │ │ │ │ bl 50234 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 159a98 │ │ │ │ + beq 159c54 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 159c90 │ │ │ │ + beq 159e4c │ │ │ │ cmp sl, #0 │ │ │ │ - beq 159df8 │ │ │ │ + beq 159fb4 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd54 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 159e18 │ │ │ │ + beq 159fd4 │ │ │ │ bl 50234 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 159ad4 │ │ │ │ + beq 159c90 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 159bf8 │ │ │ │ + beq 159db4 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 159c9c │ │ │ │ + beq 159e58 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd54 │ │ │ │ subs fp, r0, #0 │ │ │ │ - beq 159efc │ │ │ │ + beq 15a0b8 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd54 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 159f88 │ │ │ │ + beq 15a144 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd54 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r2, r0 │ │ │ │ - beq 159b24 │ │ │ │ + beq 159ce0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 159c04 │ │ │ │ + beq 159dc0 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 15a030 │ │ │ │ + bne 15a1ec │ │ │ │ ldr r1, [r8, #140] @ 0x8c │ │ │ │ mov r0, r6 │ │ │ │ bl 50378 │ │ │ │ subs r4, r0, #0 │ │ │ │ ldr r0, [r7] │ │ │ │ - beq 159ccc │ │ │ │ + beq 159e88 │ │ │ │ ldr r1, [r8, #2480] @ 0x9b0 │ │ │ │ bl a86c4 │ │ │ │ subs r2, r0, #0 │ │ │ │ - beq 159d0c │ │ │ │ + beq 159ec8 │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 4fe74 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r1, [r2] │ │ │ │ cmn r1, #-1073741823 @ 0xc0000001 │ │ │ │ mov r3, r0 │ │ │ │ - beq 159b84 │ │ │ │ + beq 159d40 │ │ │ │ sub r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [r2] │ │ │ │ - beq 159c58 │ │ │ │ + beq 159e14 │ │ │ │ ldr r2, [r4] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 159ba0 │ │ │ │ + beq 159d5c │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [r4] │ │ │ │ - beq 159c44 │ │ │ │ + beq 159e00 │ │ │ │ cmp r3, #0 │ │ │ │ - blt 159d74 │ │ │ │ + blt 159f30 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ - beq 15a0f4 │ │ │ │ + beq 15a2b0 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 159bd0 │ │ │ │ + beq 159d8c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 159c78 │ │ │ │ + beq 159e34 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 159aa0 │ │ │ │ + beq 159c5c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bne 159aa0 │ │ │ │ + bne 159c5c │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159aa0 │ │ │ │ + b 159c5c │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159ad4 │ │ │ │ + b 159c90 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ - b 159b24 │ │ │ │ - ldr r1, [pc, #2424] @ 15a598 │ │ │ │ - ldr r0, [pc, #2424] @ 15a59c │ │ │ │ + b 159ce0 │ │ │ │ + ldr r1, [pc, #2424] @ 15a754 │ │ │ │ + ldr r0, [pc, #2424] @ 15a758 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ bl b6f00 │ │ │ │ mov r4, #0 │ │ │ │ - b 15993c │ │ │ │ + b 159af8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 1599cc │ │ │ │ + b 159b88 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ - b 159ba0 │ │ │ │ + b 159d5c │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ - b 159b84 │ │ │ │ + b 159d40 │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159a14 │ │ │ │ + b 159bd0 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159bd0 │ │ │ │ + b 159d8c │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159a68 │ │ │ │ + b 159c24 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159a98 │ │ │ │ - ldr r1, [pc, #2300] @ 15a5a0 │ │ │ │ - ldr r0, [pc, #2300] @ 15a5a4 │ │ │ │ + b 159c54 │ │ │ │ + ldr r1, [pc, #2300] @ 15a75c │ │ │ │ + ldr r0, [pc, #2300] @ 15a760 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ - b 159c34 │ │ │ │ - ldr r1, [pc, #2260] @ 15a5a8 │ │ │ │ + b 159df0 │ │ │ │ + ldr r1, [pc, #2260] @ 15a764 │ │ │ │ mov r3, r0 │ │ │ │ - ldr r0, [pc, #2256] @ 15a5ac │ │ │ │ + ldr r0, [pc, #2256] @ 15a768 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #140 @ 0x8c │ │ │ │ bl b6f00 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, sl │ │ │ │ bl 578f8 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ - b 159c34 │ │ │ │ - ldr r1, [pc, #2204] @ 15a5b0 │ │ │ │ - ldr r0, [pc, #2204] @ 15a5b4 │ │ │ │ + b 159df0 │ │ │ │ + ldr r1, [pc, #2204] @ 15a76c │ │ │ │ + ldr r0, [pc, #2204] @ 15a770 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #140 @ 0x8c │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ @@ -274455,2124 +274566,2124 @@ │ │ │ │ bl 578f8 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 578f8 │ │ │ │ - b 159c34 │ │ │ │ - ldr r1, [pc, #2140] @ 15a5b8 │ │ │ │ - ldr r0, [pc, #2140] @ 15a5bc │ │ │ │ + b 159df0 │ │ │ │ + ldr r1, [pc, #2140] @ 15a774 │ │ │ │ + ldr r0, [pc, #2140] @ 15a778 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ bl b6f00 │ │ │ │ - b 159c34 │ │ │ │ - ldr r1, [pc, #2116] @ 15a5c0 │ │ │ │ - ldr r0, [pc, #2116] @ 15a5c4 │ │ │ │ + b 159df0 │ │ │ │ + ldr r1, [pc, #2116] @ 15a77c │ │ │ │ + ldr r0, [pc, #2116] @ 15a780 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #140 @ 0x8c │ │ │ │ bl b6f00 │ │ │ │ - b 159ce8 │ │ │ │ - ldr r1, [pc, #2092] @ 15a5c8 │ │ │ │ - ldr r0, [pc, #2092] @ 15a5cc │ │ │ │ + b 159ea4 │ │ │ │ + ldr r1, [pc, #2092] @ 15a784 │ │ │ │ + ldr r0, [pc, #2092] @ 15a788 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ bl b6f00 │ │ │ │ - b 159c34 │ │ │ │ - ldr r1, [pc, #2072] @ 15a5d0 │ │ │ │ - ldr r0, [pc, #2072] @ 15a5d4 │ │ │ │ + b 159df0 │ │ │ │ + ldr r1, [pc, #2072] @ 15a78c │ │ │ │ + ldr r0, [pc, #2072] @ 15a790 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ bl b6f00 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 159c34 │ │ │ │ - ldr r1, [pc, #2040] @ 15a5d8 │ │ │ │ - ldr r0, [pc, #2040] @ 15a5dc │ │ │ │ + b 159df0 │ │ │ │ + ldr r1, [pc, #2040] @ 15a794 │ │ │ │ + ldr r0, [pc, #2040] @ 15a798 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ bl b6f00 │ │ │ │ - b 159dcc │ │ │ │ - ldr r1, [pc, #2016] @ 15a5e0 │ │ │ │ - ldr r0, [pc, #2016] @ 15a5e4 │ │ │ │ + b 159f88 │ │ │ │ + ldr r1, [pc, #2016] @ 15a79c │ │ │ │ + ldr r0, [pc, #2016] @ 15a7a0 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ bl b6f00 │ │ │ │ - b 159dcc │ │ │ │ + b 159f88 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 159e34 │ │ │ │ + beq 159ff0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 15a2c8 │ │ │ │ + beq 15a484 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 159e50 │ │ │ │ + beq 15a00c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 15a2d4 │ │ │ │ + beq 15a490 │ │ │ │ bl 50048 │ │ │ │ subs r4, r0, #0 │ │ │ │ - bne 15a3fc │ │ │ │ - ldr r3, [pc, #1924] @ 15a5e8 │ │ │ │ + bne 15a5b8 │ │ │ │ + ldr r3, [pc, #1924] @ 15a7a4 │ │ │ │ ldr r1, [r8, #504] @ 0x1f8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r6, [r8, #2492] @ 0x9bc │ │ │ │ ldr r0, [r3] │ │ │ │ bl 50378 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 15a41c │ │ │ │ + beq 15a5d8 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 159eb0 │ │ │ │ + beq 15a06c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 15a390 │ │ │ │ + beq 15a54c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 15a440 │ │ │ │ + beq 15a5fc │ │ │ │ mov r0, r4 │ │ │ │ bl aa34c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 159edc │ │ │ │ + beq 15a098 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 15a39c │ │ │ │ - ldr r1, [pc, #1800] @ 15a5ec │ │ │ │ - ldr r0, [pc, #1800] @ 15a5f0 │ │ │ │ + beq 15a558 │ │ │ │ + ldr r1, [pc, #1800] @ 15a7a8 │ │ │ │ + ldr r0, [pc, #1800] @ 15a7ac │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #145 @ 0x91 │ │ │ │ bl b6f00 │ │ │ │ - b 159c34 │ │ │ │ + b 159df0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 159f18 │ │ │ │ + beq 15a0d4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 15a304 │ │ │ │ + beq 15a4c0 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 159f34 │ │ │ │ + beq 15a0f0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 15a310 │ │ │ │ + beq 15a4cc │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 159f50 │ │ │ │ + beq 15a10c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 15a2f8 │ │ │ │ - ldr r3, [pc, #1692] @ 15a5f4 │ │ │ │ - ldr r1, [pc, #1692] @ 15a5f8 │ │ │ │ + beq 15a4b4 │ │ │ │ + ldr r3, [pc, #1692] @ 15a7b0 │ │ │ │ + ldr r1, [pc, #1692] @ 15a7b4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r1, [pc, #1676] @ 15a5fc │ │ │ │ - ldr r0, [pc, #1676] @ 15a600 │ │ │ │ + ldr r1, [pc, #1676] @ 15a7b8 │ │ │ │ + ldr r0, [pc, #1676] @ 15a7bc │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ bl b6f00 │ │ │ │ - b 159c34 │ │ │ │ + b 159df0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 159fa4 │ │ │ │ + beq 15a160 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 15a31c │ │ │ │ + beq 15a4d8 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 159fc0 │ │ │ │ + beq 15a17c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 15a328 │ │ │ │ + beq 15a4e4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 159fdc │ │ │ │ + beq 15a198 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 15a2e0 │ │ │ │ + beq 15a49c │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 159ff8 │ │ │ │ + beq 15a1b4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 15a2ec │ │ │ │ - ldr r3, [pc, #1524] @ 15a5f4 │ │ │ │ - ldr r1, [pc, #1536] @ 15a604 │ │ │ │ + beq 15a4a8 │ │ │ │ + ldr r3, [pc, #1524] @ 15a7b0 │ │ │ │ + ldr r1, [pc, #1536] @ 15a7c0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r1, [pc, #1520] @ 15a608 │ │ │ │ - ldr r0, [pc, #1520] @ 15a60c │ │ │ │ + ldr r1, [pc, #1520] @ 15a7c4 │ │ │ │ + ldr r0, [pc, #1520] @ 15a7c8 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ bl b6f00 │ │ │ │ - b 159c34 │ │ │ │ + b 159df0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15a04c │ │ │ │ + beq 15a208 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 15a334 │ │ │ │ + beq 15a4f0 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15a068 │ │ │ │ + beq 15a224 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 15a368 │ │ │ │ + beq 15a524 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15a084 │ │ │ │ + beq 15a240 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 15a37c │ │ │ │ + beq 15a538 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15a0a0 │ │ │ │ + beq 15a25c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 15a348 │ │ │ │ + beq 15a504 │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15a0bc │ │ │ │ + beq 15a278 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 15a35c │ │ │ │ - ldr r3, [pc, #1328] @ 15a5f4 │ │ │ │ - ldr r1, [pc, #1352] @ 15a610 │ │ │ │ + beq 15a518 │ │ │ │ + ldr r3, [pc, #1328] @ 15a7b0 │ │ │ │ + ldr r1, [pc, #1352] @ 15a7cc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r1, [pc, #1336] @ 15a614 │ │ │ │ - ldr r0, [pc, #1336] @ 15a618 │ │ │ │ + ldr r1, [pc, #1336] @ 15a7d0 │ │ │ │ + ldr r0, [pc, #1336] @ 15a7d4 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ bl b6f00 │ │ │ │ - b 159c34 │ │ │ │ + b 159df0 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15a110 │ │ │ │ + beq 15a2cc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 15a3a8 │ │ │ │ + beq 15a564 │ │ │ │ ldr r1, [r8, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ bl 50378 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 15a478 │ │ │ │ + beq 15a634 │ │ │ │ ldr r1, [r8, #2416] @ 0x970 │ │ │ │ bl 4fc64 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 15a14c │ │ │ │ + beq 15a308 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 15a3b4 │ │ │ │ + beq 15a570 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 15a49c │ │ │ │ + beq 15a658 │ │ │ │ add r3, r8, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #3628] @ 0xe2c │ │ │ │ ldr r0, [r8, #2488] @ 0x9b8 │ │ │ │ mov r2, #-2147483647 @ 0x80000001 │ │ │ │ add r1, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ bl 501c8 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 15a4bc │ │ │ │ + beq 15a678 │ │ │ │ ldr r3, [r6] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15a198 │ │ │ │ + beq 15a354 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r6] │ │ │ │ - beq 15a3d8 │ │ │ │ + beq 15a594 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15a1b4 │ │ │ │ + beq 15a370 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 15a3e4 │ │ │ │ + beq 15a5a0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r9 │ │ │ │ bl 4fb50 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 15a1e4 │ │ │ │ + beq 15a3a0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 15a3c0 │ │ │ │ + beq 15a57c │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15a200 │ │ │ │ + beq 15a3bc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 15a3cc │ │ │ │ + beq 15a588 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r3, [r7] │ │ │ │ - blt 15a53c │ │ │ │ + blt 15a6f8 │ │ │ │ ldr r1, [r8, #2476] @ 0x9ac │ │ │ │ mov r0, r3 │ │ │ │ bl a86c4 │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 15a51c │ │ │ │ + beq 15a6d8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #20 │ │ │ │ str r9, [sp, #20] │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r4] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 15a254 │ │ │ │ + beq 15a410 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ - beq 15a3f0 │ │ │ │ + beq 15a5ac │ │ │ │ cmp r5, #0 │ │ │ │ - beq 15a4fc │ │ │ │ + beq 15a6b8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15a278 │ │ │ │ + beq 15a434 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 15a460 │ │ │ │ + beq 15a61c │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd84 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 15a2a0 │ │ │ │ + beq 15a45c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 15a46c │ │ │ │ + beq 15a628 │ │ │ │ cmp r4, #0 │ │ │ │ - bne 15993c │ │ │ │ - ldr r1, [pc, #876] @ 15a61c │ │ │ │ - ldr r0, [pc, #876] @ 15a620 │ │ │ │ + bne 159af8 │ │ │ │ + ldr r1, [pc, #876] @ 15a7d8 │ │ │ │ + ldr r0, [pc, #876] @ 15a7dc │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl b6f00 │ │ │ │ - b 15993c │ │ │ │ + b 159af8 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159e34 │ │ │ │ + b 159ff0 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159e50 │ │ │ │ + b 15a00c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159fdc │ │ │ │ + b 15a198 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159ff8 │ │ │ │ + b 15a1b4 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159f50 │ │ │ │ + b 15a10c │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159f18 │ │ │ │ + b 15a0d4 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159f34 │ │ │ │ + b 15a0f0 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159fa4 │ │ │ │ + b 15a160 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159fc0 │ │ │ │ + b 15a17c │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ - b 15a04c │ │ │ │ + b 15a208 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ - b 15a0a0 │ │ │ │ + b 15a25c │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15a0bc │ │ │ │ + b 15a278 │ │ │ │ mov r0, sl │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ - b 15a068 │ │ │ │ + b 15a224 │ │ │ │ mov r0, fp │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ - b 15a084 │ │ │ │ + b 15a240 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159eb0 │ │ │ │ + b 15a06c │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 159edc │ │ │ │ + b 15a098 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15a110 │ │ │ │ + b 15a2cc │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15a14c │ │ │ │ + b 15a308 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15a1e4 │ │ │ │ + b 15a3a0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15a200 │ │ │ │ + b 15a3bc │ │ │ │ mov r0, r6 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15a198 │ │ │ │ + b 15a354 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15a1b4 │ │ │ │ + b 15a370 │ │ │ │ mov r0, r4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15a254 │ │ │ │ - ldr r1, [pc, #544] @ 15a624 │ │ │ │ - ldr r0, [pc, #544] @ 15a628 │ │ │ │ + b 15a410 │ │ │ │ + ldr r1, [pc, #544] @ 15a7e0 │ │ │ │ + ldr r0, [pc, #544] @ 15a7e4 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ bl b6f00 │ │ │ │ - b 159c34 │ │ │ │ - ldr r1, [pc, #520] @ 15a62c │ │ │ │ - ldr r0, [pc, #520] @ 15a630 │ │ │ │ + b 159df0 │ │ │ │ + ldr r1, [pc, #520] @ 15a7e8 │ │ │ │ + ldr r0, [pc, #520] @ 15a7ec │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #145 @ 0x91 │ │ │ │ bl b6f00 │ │ │ │ - b 159c34 │ │ │ │ + b 159df0 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r1, [pc, #492] @ 15a634 │ │ │ │ - ldr r0, [pc, #492] @ 15a638 │ │ │ │ + ldr r1, [pc, #492] @ 15a7f0 │ │ │ │ + ldr r0, [pc, #492] @ 15a7f4 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #145 @ 0x91 │ │ │ │ bl b6f00 │ │ │ │ - b 159c34 │ │ │ │ + b 159df0 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15a278 │ │ │ │ + b 15a434 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15a2a0 │ │ │ │ - ldr r1, [pc, #444] @ 15a63c │ │ │ │ - ldr r0, [pc, #444] @ 15a640 │ │ │ │ + b 15a45c │ │ │ │ + ldr r1, [pc, #444] @ 15a7f8 │ │ │ │ + ldr r0, [pc, #444] @ 15a7fc │ │ │ │ ldr r3, [r7] │ │ │ │ mov r2, #142 @ 0x8e │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r9 │ │ │ │ - b 159cf4 │ │ │ │ - ldr r1, [pc, #416] @ 15a644 │ │ │ │ - ldr r0, [pc, #416] @ 15a648 │ │ │ │ + b 159eb0 │ │ │ │ + ldr r1, [pc, #416] @ 15a800 │ │ │ │ + ldr r0, [pc, #416] @ 15a804 │ │ │ │ ldr r3, [r7] │ │ │ │ mov r2, #142 @ 0x8e │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15a494 │ │ │ │ - ldr r1, [pc, #392] @ 15a64c │ │ │ │ - ldr r0, [pc, #392] @ 15a650 │ │ │ │ + b 15a650 │ │ │ │ + ldr r1, [pc, #392] @ 15a808 │ │ │ │ + ldr r0, [pc, #392] @ 15a80c │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #142 @ 0x8e │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 578f8 │ │ │ │ - b 159c34 │ │ │ │ - ldr r1, [pc, #336] @ 15a654 │ │ │ │ - ldr r0, [pc, #336] @ 15a658 │ │ │ │ + b 159df0 │ │ │ │ + ldr r1, [pc, #336] @ 15a810 │ │ │ │ + ldr r0, [pc, #336] @ 15a814 │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl b6f00 │ │ │ │ - b 159dcc │ │ │ │ - ldr r1, [pc, #312] @ 15a65c │ │ │ │ - ldr r0, [pc, #312] @ 15a660 │ │ │ │ + b 159f88 │ │ │ │ + ldr r1, [pc, #312] @ 15a818 │ │ │ │ + ldr r0, [pc, #312] @ 15a81c │ │ │ │ ldr r3, [r7] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl b6f00 │ │ │ │ - b 159dcc │ │ │ │ - ldr r1, [pc, #288] @ 15a664 │ │ │ │ - ldr r0, [pc, #288] @ 15a668 │ │ │ │ + b 159f88 │ │ │ │ + ldr r1, [pc, #288] @ 15a820 │ │ │ │ + ldr r0, [pc, #288] @ 15a824 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #142 @ 0x8e │ │ │ │ bl b6f00 │ │ │ │ - b 159dcc │ │ │ │ - ldr r3, [pc, #268] @ 15a66c │ │ │ │ - ldr r1, [pc, #268] @ 15a670 │ │ │ │ - ldr r0, [pc, #268] @ 15a674 │ │ │ │ + b 159f88 │ │ │ │ + ldr r3, [pc, #268] @ 15a828 │ │ │ │ + ldr r1, [pc, #268] @ 15a82c │ │ │ │ + ldr r0, [pc, #268] @ 15a830 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #264] @ 15a678 │ │ │ │ + ldr r2, [pc, #264] @ 15a834 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #972 @ 0x3cc │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - eoreq r6, lr, r0, lsl #14 │ │ │ │ + eoreq r6, lr, r4, asr #10 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq r6, lr, ip, ror #13 │ │ │ │ - @ instruction: 0x002e66b4 │ │ │ │ + eoreq r6, lr, r0, lsr r5 │ │ │ │ + strdeq r6, [lr], -r8 @ │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ andeq r0, r0, r8, ror #18 │ │ │ │ - eoreq r8, sl, ip, asr #14 │ │ │ │ - eoreq r4, sl, r8, asr r4 │ │ │ │ - eoreq r8, sl, r8, asr #13 │ │ │ │ - ldrdeq r4, [sl], -r0 @ │ │ │ │ - mlaeq sl, r8, r6, r8 │ │ │ │ - eoreq r4, sl, r4, lsr #7 │ │ │ │ - eoreq r8, sl, r8, asr r6 │ │ │ │ - eoreq r4, sl, r0, ror #6 │ │ │ │ - eoreq r8, sl, r0, lsl r6 │ │ │ │ - eoreq r4, sl, ip, lsl r3 │ │ │ │ - strdeq r8, [sl], -r0 @ │ │ │ │ - strdeq r4, [sl], -ip @ │ │ │ │ ldrdeq r8, [sl], -r4 @ │ │ │ │ - eoreq r4, sl, r0, ror #5 │ │ │ │ - @ instruction: 0x002a85b4 │ │ │ │ - eoreq r4, sl, r0, asr #5 │ │ │ │ - eoreq r8, sl, ip, lsl #11 │ │ │ │ - mlaeq sl, r8, r2, r4 │ │ │ │ - eoreq r8, sl, ip, ror #10 │ │ │ │ - eoreq r4, sl, r8, ror r2 │ │ │ │ + ldrdeq r4, [sl], -r4 @ │ │ │ │ + eoreq r8, sl, r0, asr sl │ │ │ │ + eoreq r4, sl, ip, asr #14 │ │ │ │ + eoreq r8, sl, r0, lsr #20 │ │ │ │ + eoreq r4, sl, r0, lsr #14 │ │ │ │ + eoreq r8, sl, r0, ror #19 │ │ │ │ + ldrdeq r4, [sl], -ip @ │ │ │ │ + mlaeq sl, r8, r9, r8 │ │ │ │ + mlaeq sl, r8, r6, r4 │ │ │ │ + eoreq r8, sl, r8, ror r9 │ │ │ │ + eoreq r4, sl, r8, ror r6 │ │ │ │ + eoreq r8, sl, ip, asr r9 │ │ │ │ + eoreq r4, sl, ip, asr r6 │ │ │ │ + eoreq r8, sl, ip, lsr r9 │ │ │ │ + eoreq r4, sl, ip, lsr r6 │ │ │ │ + eoreq r8, sl, r4, lsl r9 │ │ │ │ + eoreq r4, sl, r4, lsl r6 │ │ │ │ + strdeq r8, [sl], -r4 @ │ │ │ │ + strdeq r4, [sl], -r4 @ │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - eoreq r8, sl, r8, lsl #9 │ │ │ │ - mlaeq sl, r4, r1, r4 │ │ │ │ + eoreq r8, sl, r0, lsl r8 │ │ │ │ + eoreq r4, sl, r0, lsl r5 │ │ │ │ andeq r0, r0, ip, asr #11 │ │ │ │ - eoreq r7, sl, r4, asr r0 │ │ │ │ - strdeq r8, [sl], -ip @ │ │ │ │ - eoreq r4, sl, r8, lsl #2 │ │ │ │ - eoreq r6, sl, ip, lsr #31 │ │ │ │ - eoreq r8, sl, r4, asr r3 │ │ │ │ - eoreq r4, sl, r0, rrx │ │ │ │ - eoreq r6, sl, r4, lsl #30 │ │ │ │ - mlaeq sl, r0, r2, r8 │ │ │ │ - mlaeq sl, ip, pc, r3 @ │ │ │ │ - strheq r8, [sl], -ip @ │ │ │ │ - eoreq r3, sl, r8, asr #27 │ │ │ │ - eoreq r7, sl, r8, ror #30 │ │ │ │ - eoreq r3, sl, r4, ror ip │ │ │ │ - eoreq r7, sl, r8, asr #30 │ │ │ │ - eoreq r3, sl, r4, asr ip │ │ │ │ - eoreq r7, sl, r4, lsr #30 │ │ │ │ - eoreq r3, sl, r0, lsr ip │ │ │ │ - eoreq r7, sl, r8, ror #29 │ │ │ │ - strdeq r3, [sl], -r4 @ │ │ │ │ - eoreq r7, sl, r4, asr #29 │ │ │ │ + ldrdeq r7, [sl], -r0 @ │ │ │ │ + eoreq r8, sl, r4, lsl #15 │ │ │ │ + eoreq r4, sl, r4, lsl #9 │ │ │ │ + eoreq r7, sl, r8, lsr #6 │ │ │ │ + ldrdeq r8, [sl], -ip @ │ │ │ │ + ldrdeq r4, [sl], -ip @ │ │ │ │ + eoreq r7, sl, r0, lsl #5 │ │ │ │ + eoreq r8, sl, r8, lsl r6 │ │ │ │ + eoreq r4, sl, r8, lsl r3 │ │ │ │ + eoreq r8, sl, r4, asr #8 │ │ │ │ + eoreq r4, sl, r4, asr #2 │ │ │ │ + strdeq r8, [sl], -r0 @ │ │ │ │ + strdeq r3, [sl], -r0 @ │ │ │ │ + ldrdeq r8, [sl], -r0 @ │ │ │ │ ldrdeq r3, [sl], -r0 @ │ │ │ │ - eoreq r7, sl, r8, lsr #29 │ │ │ │ - @ instruction: 0x002a3bb0 │ │ │ │ - eoreq r7, sl, r8, ror #28 │ │ │ │ - eoreq r3, sl, r4, ror fp │ │ │ │ - eoreq r7, sl, r8, asr #28 │ │ │ │ - eoreq r3, sl, r4, asr fp │ │ │ │ - eoreq r7, sl, ip, lsr #28 │ │ │ │ - eoreq r3, sl, r8, lsr fp │ │ │ │ - eoreq r8, ip, r4, lsl #24 │ │ │ │ - eoreq sl, r9, r8, lsl #26 │ │ │ │ - eoreq r6, sl, ip, asr r0 │ │ │ │ - strdeq lr, [r0], -r6 │ │ │ │ + eoreq r8, sl, ip, lsr #5 │ │ │ │ + eoreq r3, sl, ip, lsr #31 │ │ │ │ + eoreq r8, sl, r0, ror r2 │ │ │ │ + eoreq r3, sl, r0, ror pc │ │ │ │ + eoreq r8, sl, ip, asr #4 │ │ │ │ + eoreq r3, sl, ip, asr #30 │ │ │ │ + eoreq r8, sl, r0, lsr r2 │ │ │ │ + eoreq r3, sl, ip, lsr #30 │ │ │ │ + strdeq r8, [sl], -r0 @ │ │ │ │ + strdeq r3, [sl], -r0 @ │ │ │ │ + ldrdeq r8, [sl], -r0 @ │ │ │ │ + ldrdeq r3, [sl], -r0 @ │ │ │ │ + @ instruction: 0x002a81b4 │ │ │ │ + @ instruction: 0x002a3eb4 │ │ │ │ + eoreq r8, ip, r0, lsl #31 │ │ │ │ + eoreq fp, r9, r4, lsl #1 │ │ │ │ + ldrdeq r6, [sl], -r8 @ │ │ │ │ + andeq lr, r0, r8, ror #11 │ │ │ │ │ │ │ │ -0015a67c : │ │ │ │ +0015a838 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ - ldr ip, [pc, #284] @ 15a7b0 │ │ │ │ + ldr ip, [pc, #284] @ 15a96c │ │ │ │ sub sp, sp, #24 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ sub r3, ip, #4048 @ 0xfd0 │ │ │ │ add ip, sp, #16 │ │ │ │ str ip, [sp, #4] │ │ │ │ - ldr lr, [pc, #252] @ 15a7b4 │ │ │ │ + ldr lr, [pc, #252] @ 15a970 │ │ │ │ add ip, sp, #12 │ │ │ │ str ip, [sp] │ │ │ │ - ldr ip, [pc, #244] @ 15a7b8 │ │ │ │ + ldr ip, [pc, #244] @ 15a974 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [lr, ip] │ │ │ │ sub r3, r3, #8 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ bl a31b0 │ │ │ │ - ldr r4, [pc, #216] @ 15a7bc │ │ │ │ + ldr r4, [pc, #216] @ 15a978 │ │ │ │ add r4, pc, r4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 15a794 │ │ │ │ + beq 15a950 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [r2, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ - beq 15a760 │ │ │ │ + beq 15a91c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ - ldr r3, [pc, #180] @ 15a7c0 │ │ │ │ + ldr r3, [pc, #180] @ 15a97c │ │ │ │ ldr r0, [r1, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ cmp r0, r3 │ │ │ │ - bne 15a79c │ │ │ │ - ldr r3, [pc, #164] @ 15a7c4 │ │ │ │ + bne 15a958 │ │ │ │ + ldr r3, [pc, #164] @ 15a980 │ │ │ │ mov r0, r2 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ sub r1, r1, r3 │ │ │ │ clz r1, r1 │ │ │ │ lsr r1, r1, #5 │ │ │ │ - bl 1598e0 │ │ │ │ - ldr r2, [pc, #140] @ 15a7c8 │ │ │ │ - ldr r3, [pc, #120] @ 15a7b8 │ │ │ │ + bl 159a9c │ │ │ │ + ldr r2, [pc, #140] @ 15a984 │ │ │ │ + ldr r3, [pc, #120] @ 15a974 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 15a7ac │ │ │ │ + bne 15a968 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [pc, #100] @ 15a7cc │ │ │ │ + ldr r0, [pc, #100] @ 15a988 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - ldr r3, [pc, #88] @ 15a7d0 │ │ │ │ - ldr r1, [pc, #88] @ 15a7d4 │ │ │ │ + ldr r3, [pc, #88] @ 15a98c │ │ │ │ + ldr r1, [pc, #88] @ 15a990 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #84] @ 15a7d8 │ │ │ │ + ldr r0, [pc, #84] @ 15a994 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #0 │ │ │ │ - b 15a734 │ │ │ │ - ldr r0, [pc, #56] @ 15a7dc │ │ │ │ + b 15a8f0 │ │ │ │ + ldr r0, [pc, #56] @ 15a998 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ - b 15a770 │ │ │ │ + b 15a92c │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - eoreq ip, pc, ip, ror #8 │ │ │ │ - eoreq r5, lr, r8, lsr r9 │ │ │ │ + @ instruction: 0x002fc2b0 │ │ │ │ + eoreq r5, lr, ip, ror r7 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq r5, lr, r8, lsl r9 │ │ │ │ + eoreq r5, lr, ip, asr r7 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - @ instruction: 0x002e58bc │ │ │ │ - eoreq r8, fp, ip, lsr #2 │ │ │ │ + eoreq r5, lr, r0, lsl #14 │ │ │ │ + eoreq r8, fp, r8, lsr #9 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ - eoreq r7, sl, ip, ror #23 │ │ │ │ - strdeq r3, [sl], -r8 @ │ │ │ │ - eoreq r0, sl, r4, ror #31 │ │ │ │ + eoreq r7, sl, r4, ror pc │ │ │ │ + eoreq r3, sl, r4, ror ip │ │ │ │ + eoreq r1, sl, r0, ror #6 │ │ │ │ │ │ │ │ -0015a7e0 : │ │ │ │ +0015a99c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ - ldr r1, [pc, #4088] @ 15b7f0 │ │ │ │ - ldr r3, [pc, #4088] @ 15b7f4 │ │ │ │ + ldr r1, [pc, #4088] @ 15b9ac │ │ │ │ + ldr r3, [pc, #4088] @ 15b9b0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ - ldr r4, [pc, #4080] @ 15b7f8 │ │ │ │ - ldr r2, [pc, #4080] @ 15b7fc │ │ │ │ + ldr r4, [pc, #4080] @ 15b9b4 │ │ │ │ + ldr r2, [pc, #4080] @ 15b9b8 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [r4, r2] │ │ │ │ - ldr r3, [pc, #4056] @ 15b800 │ │ │ │ + ldr r3, [pc, #4056] @ 15b9bc │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ cmp r2, r3 │ │ │ │ - ldr r3, [pc, #4044] @ 15b804 │ │ │ │ + ldr r3, [pc, #4044] @ 15b9c0 │ │ │ │ ldr r5, [r4, r3] │ │ │ │ - beq 15bf58 │ │ │ │ - ldr r3, [pc, #4036] @ 15b808 │ │ │ │ - ldr r2, [pc, #4036] @ 15b80c │ │ │ │ + beq 15c114 │ │ │ │ + ldr r3, [pc, #4036] @ 15b9c4 │ │ │ │ + ldr r2, [pc, #4036] @ 15b9c8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r3 │ │ │ │ - ldr r3, [pc, #4024] @ 15b810 │ │ │ │ + ldr r3, [pc, #4024] @ 15b9cc │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ - ldr r3, [pc, #4000] @ 15b814 │ │ │ │ - ldr ip, [pc, #4000] @ 15b818 │ │ │ │ + ldr r3, [pc, #4000] @ 15b9d0 │ │ │ │ + ldr ip, [pc, #4000] @ 15b9d4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ - ldr r3, [pc, #3992] @ 15b81c │ │ │ │ + ldr r3, [pc, #3992] @ 15b9d8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ add ip, ip, #1024 @ 0x400 │ │ │ │ - ldr r3, [pc, #3976] @ 15b820 │ │ │ │ + ldr r3, [pc, #3976] @ 15b9dc │ │ │ │ add ip, ip, #8 │ │ │ │ ldr r8, [r4, r3] │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ add lr, sp, #100 @ 0x64 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ - ldr r6, [pc, #3956] @ 15b824 │ │ │ │ + ldr r6, [pc, #3956] @ 15b9e0 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ add r2, sp, #100 @ 0x64 │ │ │ │ stm lr, {r0, r1} │ │ │ │ str r8, [sp, #92] @ 0x5c │ │ │ │ ldr r6, [r4, r6] │ │ │ │ ldr r3, [r5, #2688] @ 0xa80 │ │ │ │ add r7, r5, #4096 @ 0x1000 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [r5, #1032] @ 0x408 │ │ │ │ ldr r0, [r7, #3656] @ 0xe48 │ │ │ │ ldr r2, [r6] │ │ │ │ str r1, [sp] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ - bl 14147c │ │ │ │ + bl 141638 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 15bf28 │ │ │ │ + beq 15c0e4 │ │ │ │ ldr r2, [r7, #3608] @ 0xe18 │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r0, [r5, #2336] @ 0x920 │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15c02c │ │ │ │ - ldr r2, [pc, #3864] @ 15b828 │ │ │ │ + beq 15c1e8 │ │ │ │ + ldr r2, [pc, #3864] @ 15b9e4 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15a938 │ │ │ │ + beq 15aaf4 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15a938 │ │ │ │ + beq 15aaf4 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15bf98 │ │ │ │ + beq 15c154 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3660] @ 0xe4c │ │ │ │ ldr r0, [r5, #2692] @ 0xa84 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15c04c │ │ │ │ - ldr r2, [pc, #3788] @ 15b82c │ │ │ │ + beq 15c208 │ │ │ │ + ldr r2, [pc, #3788] @ 15b9e8 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15a988 │ │ │ │ + beq 15ab44 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15a988 │ │ │ │ + beq 15ab44 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15bfa0 │ │ │ │ + beq 15c15c │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3664] @ 0xe50 │ │ │ │ ldr r0, [r5, #1108] @ 0x454 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15bfcc │ │ │ │ - ldr r2, [pc, #3712] @ 15b830 │ │ │ │ + beq 15c188 │ │ │ │ + ldr r2, [pc, #3712] @ 15b9ec │ │ │ │ ldr r7, [r4, r2] │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15a9d8 │ │ │ │ + beq 15ab94 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15a9d8 │ │ │ │ + beq 15ab94 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15bfec │ │ │ │ + beq 15c1a8 │ │ │ │ ldr r0, [r8] │ │ │ │ ldr r1, [r5, #212] @ 0xd4 │ │ │ │ bl 50378 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 15c0d4 │ │ │ │ + beq 15c290 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #67108864 @ 0x4000000 │ │ │ │ - beq 15c0fc │ │ │ │ + beq 15c2b8 │ │ │ │ mov r0, #2 │ │ │ │ bl 4ffe8 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 15c140 │ │ │ │ + beq 15c2fc │ │ │ │ mov r0, #6 │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 15cce4 │ │ │ │ - ldr r2, [pc, #3592] @ 15b834 │ │ │ │ + beq 15cea0 │ │ │ │ + ldr r2, [pc, #3592] @ 15b9f0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 15cd34 │ │ │ │ - ldr r2, [pc, #3576] @ 15b838 │ │ │ │ + beq 15cef0 │ │ │ │ + ldr r2, [pc, #3576] @ 15b9f4 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r2, [sp, #8] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 15cd08 │ │ │ │ + beq 15cec4 │ │ │ │ ldr r3, [r9, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 15cd0c │ │ │ │ + ble 15cec8 │ │ │ │ str r0, [r9, #12] │ │ │ │ mov r0, #20 │ │ │ │ bl aaa68 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 15cce4 │ │ │ │ + beq 15cea0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 15cd34 │ │ │ │ + beq 15cef0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 15cd08 │ │ │ │ + beq 15cec4 │ │ │ │ ldr r3, [r9, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - ble 15cd0c │ │ │ │ + ble 15cec8 │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r2, #5 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd9c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 15aacc │ │ │ │ + beq 15ac88 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 15bfa8 │ │ │ │ + beq 15c164 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15aae8 │ │ │ │ + beq 15aca4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 15bfb4 │ │ │ │ + beq 15c170 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 15c148 │ │ │ │ + beq 15c304 │ │ │ │ ldr r3, [sl, #4] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 15c174 │ │ │ │ + bne 15c330 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15ab1c │ │ │ │ + beq 15acd8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 15bfc0 │ │ │ │ - ldr r3, [pc, #3352] @ 15b83c │ │ │ │ + beq 15c17c │ │ │ │ + ldr r3, [pc, #3352] @ 15b9f8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ cmp sl, r3 │ │ │ │ - bne 15bff4 │ │ │ │ + bne 15c1b0 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3668] @ 0xe54 │ │ │ │ ldr r0, [r5, #1108] @ 0x454 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15c20c │ │ │ │ + beq 15c3c8 │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15ab7c │ │ │ │ + beq 15ad38 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15ab7c │ │ │ │ + beq 15ad38 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 15ab7c │ │ │ │ + bne 15ad38 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3408] @ 0xd50 │ │ │ │ ldr r0, [r5, #1240] @ 0x4d8 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15c078 │ │ │ │ - ldr r2, [pc, #3228] @ 15b840 │ │ │ │ + beq 15c234 │ │ │ │ + ldr r2, [pc, #3228] @ 15b9fc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15abcc │ │ │ │ + beq 15ad88 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15abcc │ │ │ │ + beq 15ad88 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15c0cc │ │ │ │ + beq 15c288 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3672] @ 0xe58 │ │ │ │ ldr r0, [r5, #1280] @ 0x500 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15c22c │ │ │ │ - ldr r2, [pc, #3152] @ 15b844 │ │ │ │ + beq 15c3e8 │ │ │ │ + ldr r2, [pc, #3152] @ 15ba00 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15ac1c │ │ │ │ + beq 15add8 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15ac1c │ │ │ │ + beq 15add8 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15c0f4 │ │ │ │ + beq 15c2b0 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3676] @ 0xe5c │ │ │ │ ldr r0, [r5, #1328] @ 0x530 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15c24c │ │ │ │ - ldr r2, [pc, #3076] @ 15b848 │ │ │ │ + beq 15c408 │ │ │ │ + ldr r2, [pc, #3076] @ 15ba04 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15ac6c │ │ │ │ + beq 15ae28 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15ac6c │ │ │ │ + beq 15ae28 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15c138 │ │ │ │ + beq 15c2f4 │ │ │ │ ldr fp, [r5, #2700] @ 0xa8c │ │ │ │ ldr sl, [r5, #2704] @ 0xa90 │ │ │ │ cmp fp, #0 │ │ │ │ ldr r9, [r5, #2708] @ 0xa94 │ │ │ │ ldr r8, [r5, #2712] @ 0xa98 │ │ │ │ - beq 15cc9c │ │ │ │ + beq 15ce58 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [fp] │ │ │ │ cmp sl, #0 │ │ │ │ - beq 15cc78 │ │ │ │ + beq 15ce34 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [sl] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 15cc0c │ │ │ │ + beq 15cdc8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 15cbe8 │ │ │ │ + beq 15cda4 │ │ │ │ ldr r3, [r8] │ │ │ │ mov r0, #4 │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r8] │ │ │ │ bl 4ffe8 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 15c288 │ │ │ │ + beq 15c444 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ - beq 15cce4 │ │ │ │ + beq 15cea0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 15cd34 │ │ │ │ + beq 15cef0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ cmp r3, r2 │ │ │ │ - beq 15cd08 │ │ │ │ + beq 15cec4 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - ble 15cd0c │ │ │ │ + ble 15cec8 │ │ │ │ cmp r3, #1 │ │ │ │ str fp, [r7, #12] │ │ │ │ - beq 15cd0c │ │ │ │ + beq 15cec8 │ │ │ │ cmp r3, #2 │ │ │ │ str sl, [r7, #16] │ │ │ │ - beq 15cd0c │ │ │ │ + beq 15cec8 │ │ │ │ cmp r3, #3 │ │ │ │ str r9, [r7, #20] │ │ │ │ - beq 15cd0c │ │ │ │ + beq 15cec8 │ │ │ │ str r8, [r7, #24] │ │ │ │ mov r0, r7 │ │ │ │ bl 5027c │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 15ad70 │ │ │ │ + beq 15af2c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 15c12c │ │ │ │ + beq 15c2e8 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - beq 15c26c │ │ │ │ + beq 15c428 │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r5, #2456] @ 0x998 │ │ │ │ mov r2, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 15adac │ │ │ │ + beq 15af68 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 15c168 │ │ │ │ + beq 15c324 │ │ │ │ cmp r7, #0 │ │ │ │ - blt 15c290 │ │ │ │ + blt 15c44c │ │ │ │ ldr r1, [r5, #2716] @ 0xa9c │ │ │ │ add r2, r5, #2720 @ 0xaa0 │ │ │ │ cmp r1, #0 │ │ │ │ ldm r2, {r2, r3, fp} │ │ │ │ ldr sl, [r5, #2732] @ 0xaac │ │ │ │ ldr r9, [r5, #2736] @ 0xab0 │ │ │ │ ldr r8, [r5, #2740] @ 0xab4 │ │ │ │ - beq 15cd10 │ │ │ │ + beq 15cecc │ │ │ │ ldr r0, [r1] │ │ │ │ cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ addne r0, r0, #1 │ │ │ │ strne r0, [r1] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15ce9c │ │ │ │ + beq 15d058 │ │ │ │ ldr r0, [r2] │ │ │ │ cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ addne r0, r0, #1 │ │ │ │ strne r0, [r2] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 15ce78 │ │ │ │ + beq 15d034 │ │ │ │ ldr r0, [r3] │ │ │ │ cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ addne r0, r0, #1 │ │ │ │ strne r0, [r3] │ │ │ │ cmp fp, #0 │ │ │ │ - beq 15ce54 │ │ │ │ + beq 15d010 │ │ │ │ ldr r0, [fp] │ │ │ │ cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ addne r0, r0, #1 │ │ │ │ strne r0, [fp] │ │ │ │ cmp sl, #0 │ │ │ │ - beq 15ce30 │ │ │ │ + beq 15cfec │ │ │ │ ldr r0, [sl] │ │ │ │ cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ addne r0, r0, #1 │ │ │ │ strne r0, [sl] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 15cd7c │ │ │ │ + beq 15cf38 │ │ │ │ ldr r0, [r9] │ │ │ │ cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ addne r0, r0, #1 │ │ │ │ strne r0, [r9] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 15cd58 │ │ │ │ + beq 15cf14 │ │ │ │ ldr r0, [r8] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ addne r0, r0, #1 │ │ │ │ strne r0, [r8] │ │ │ │ mov r0, #7 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 4ffe8 │ │ │ │ add r1, sp, #28 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 15c2cc │ │ │ │ + beq 15c488 │ │ │ │ ldr r0, [r7, #4] │ │ │ │ ldr ip, [r0, #84] @ 0x54 │ │ │ │ tst ip, #67108864 @ 0x4000000 │ │ │ │ - beq 15cce4 │ │ │ │ + beq 15cea0 │ │ │ │ ldr ip, [sp, #12] │ │ │ │ cmp r0, ip │ │ │ │ - beq 15cd34 │ │ │ │ + beq 15cef0 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ cmp r0, ip │ │ │ │ - beq 15cd08 │ │ │ │ + beq 15cec4 │ │ │ │ ldr r0, [r7, #8] │ │ │ │ cmp r0, #0 │ │ │ │ - ble 15cd0c │ │ │ │ + ble 15cec8 │ │ │ │ cmp r0, #1 │ │ │ │ str r1, [r7, #12] │ │ │ │ - beq 15cd0c │ │ │ │ + beq 15cec8 │ │ │ │ cmp r0, #2 │ │ │ │ str r2, [r7, #16] │ │ │ │ - beq 15cd0c │ │ │ │ + beq 15cec8 │ │ │ │ cmp r0, #3 │ │ │ │ str r3, [r7, #20] │ │ │ │ - beq 15cd0c │ │ │ │ + beq 15cec8 │ │ │ │ cmp r0, #4 │ │ │ │ str fp, [r7, #24] │ │ │ │ - beq 15cd0c │ │ │ │ + beq 15cec8 │ │ │ │ cmp r0, #5 │ │ │ │ str sl, [r7, #28] │ │ │ │ - beq 15cd0c │ │ │ │ + beq 15cec8 │ │ │ │ cmp r0, #6 │ │ │ │ str r9, [r7, #32] │ │ │ │ - beq 15cd0c │ │ │ │ + beq 15cec8 │ │ │ │ str r8, [r7, #36] @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ bl 5027c │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 15af40 │ │ │ │ + beq 15b0fc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 15c1c0 │ │ │ │ + beq 15c37c │ │ │ │ cmp r8, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - beq 15c2b0 │ │ │ │ + beq 15c46c │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r5, #2480] @ 0x9b0 │ │ │ │ mov r2, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 15af7c │ │ │ │ + beq 15b138 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 15c1f4 │ │ │ │ + beq 15c3b0 │ │ │ │ cmp r7, #0 │ │ │ │ - blt 15c2dc │ │ │ │ + blt 15c498 │ │ │ │ ldr r2, [r5, #2744] @ 0xab8 │ │ │ │ ldr r3, [r5, #2748] @ 0xabc │ │ │ │ cmp r2, #0 │ │ │ │ ldr fp, [r5, #2752] @ 0xac0 │ │ │ │ ldr sl, [r5, #828] @ 0x33c │ │ │ │ ldr r9, [r5, #2756] @ 0xac4 │ │ │ │ ldr r8, [r5, #2760] @ 0xac8 │ │ │ │ ldr r1, [r5, #2764] @ 0xacc │ │ │ │ - beq 15ccc0 │ │ │ │ + beq 15ce7c │ │ │ │ ldr r0, [r2] │ │ │ │ cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ addne r0, r0, #1 │ │ │ │ strne r0, [r2] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 15ce0c │ │ │ │ + beq 15cfc8 │ │ │ │ ldr r0, [r3] │ │ │ │ cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ addne r0, r0, #1 │ │ │ │ strne r0, [r3] │ │ │ │ cmp fp, #0 │ │ │ │ - beq 15cde8 │ │ │ │ + beq 15cfa4 │ │ │ │ ldr r0, [fp] │ │ │ │ cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ addne r0, r0, #1 │ │ │ │ strne r0, [fp] │ │ │ │ cmp sl, #0 │ │ │ │ - beq 15cdc4 │ │ │ │ + beq 15cf80 │ │ │ │ ldr r0, [sl] │ │ │ │ cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ addne r0, r0, #1 │ │ │ │ strne r0, [sl] │ │ │ │ cmp r9, #0 │ │ │ │ - beq 15cda0 │ │ │ │ + beq 15cf5c │ │ │ │ ldr r0, [r9] │ │ │ │ cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ addne r0, r0, #1 │ │ │ │ strne r0, [r9] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 15cc54 │ │ │ │ + beq 15ce10 │ │ │ │ ldr r0, [r8] │ │ │ │ cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ addne r0, r0, #1 │ │ │ │ strne r0, [r8] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 15cc30 │ │ │ │ + beq 15cdec │ │ │ │ ldr r0, [r1] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ cmn r0, #-1073741823 @ 0xc0000001 │ │ │ │ addne r0, r0, #1 │ │ │ │ strne r0, [r1] │ │ │ │ mov r0, #7 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 4ffe8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 15c2fc │ │ │ │ + beq 15c4b8 │ │ │ │ ldr r0, [r7, #4] │ │ │ │ ldr ip, [r0, #84] @ 0x54 │ │ │ │ tst ip, #67108864 @ 0x4000000 │ │ │ │ - beq 15cce4 │ │ │ │ + beq 15cea0 │ │ │ │ ldr ip, [sp, #12] │ │ │ │ cmp r0, ip │ │ │ │ - beq 15cd34 │ │ │ │ + beq 15cef0 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ cmp r0, ip │ │ │ │ - beq 15cd08 │ │ │ │ + beq 15cec4 │ │ │ │ ldr r0, [r7, #8] │ │ │ │ cmp r0, #0 │ │ │ │ - ble 15cd0c │ │ │ │ + ble 15cec8 │ │ │ │ cmp r0, #1 │ │ │ │ str r2, [r7, #12] │ │ │ │ - beq 15cd0c │ │ │ │ + beq 15cec8 │ │ │ │ cmp r0, #2 │ │ │ │ str r3, [r7, #16] │ │ │ │ - beq 15cd0c │ │ │ │ + beq 15cec8 │ │ │ │ cmp r0, #3 │ │ │ │ str fp, [r7, #20] │ │ │ │ - beq 15cd0c │ │ │ │ + beq 15cec8 │ │ │ │ cmp r0, #4 │ │ │ │ str sl, [r7, #24] │ │ │ │ - beq 15cd0c │ │ │ │ + beq 15cec8 │ │ │ │ cmp r0, #5 │ │ │ │ str r9, [r7, #28] │ │ │ │ - beq 15cd0c │ │ │ │ + beq 15cec8 │ │ │ │ cmp r0, #6 │ │ │ │ str r8, [r7, #32] │ │ │ │ - beq 15cd0c │ │ │ │ + beq 15cec8 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #36] @ 0x24 │ │ │ │ bl 5027c │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 15b118 │ │ │ │ + beq 15b2d4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 15c200 │ │ │ │ + beq 15c3bc │ │ │ │ cmp r8, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - beq 15c310 │ │ │ │ + beq 15c4cc │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r5, #1176] @ 0x498 │ │ │ │ mov r2, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 15b154 │ │ │ │ + beq 15b310 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 15c06c │ │ │ │ + beq 15c228 │ │ │ │ cmp r7, #0 │ │ │ │ - blt 15c32c │ │ │ │ - ldr r0, [pc, #1768] @ 15b84c │ │ │ │ + blt 15c4e8 │ │ │ │ + ldr r0, [pc, #1768] @ 15ba08 │ │ │ │ ldr r2, [r5, #1200] @ 0x4b0 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r0, r0, #4000 @ 0xfa0 │ │ │ │ sub r0, r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ - bl 125064 │ │ │ │ + bl 125090 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 15c358 │ │ │ │ - ldr r3, [pc, #1736] @ 15b850 │ │ │ │ + beq 15c514 │ │ │ │ + ldr r3, [pc, #1736] @ 15ba0c │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #2412] @ 0x96c │ │ │ │ ldr r1, [r5, #2528] @ 0x9e0 │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ mov r0, #2 │ │ │ │ ldr r8, [r5, #2008] @ 0x7d8 │ │ │ │ bl 5042c │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 15c378 │ │ │ │ + beq 15c534 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 15b1dc │ │ │ │ + beq 15b398 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 15c098 │ │ │ │ + beq 15c254 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 15c398 │ │ │ │ - ldr r2, [pc, #1636] @ 15b854 │ │ │ │ + blt 15c554 │ │ │ │ + ldr r2, [pc, #1636] @ 15ba10 │ │ │ │ ldr r1, [r5, #2768] @ 0xad0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r0, r3 │ │ │ │ str r7, [r2] │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r7] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15c3c0 │ │ │ │ + blt 15c57c │ │ │ │ bl 501a4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 15c0a4 │ │ │ │ + beq 15c260 │ │ │ │ bl 501a4 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 15c410 │ │ │ │ - ldr r3, [pc, #1564] @ 15b858 │ │ │ │ + beq 15c5cc │ │ │ │ + ldr r3, [pc, #1564] @ 15ba14 │ │ │ │ ldr r1, [r5, #2528] @ 0x9e0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15c440 │ │ │ │ + blt 15c5fc │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15c484 │ │ │ │ + blt 15c640 │ │ │ │ ldr r1, [r5, #1392] @ 0x570 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15c4a4 │ │ │ │ + blt 15c660 │ │ │ │ ldr r2, [r5, #1396] @ 0x574 │ │ │ │ ldr r1, [r5, #1400] @ 0x578 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15c4dc │ │ │ │ + blt 15c698 │ │ │ │ ldr r2, [r5, #1200] @ 0x4b0 │ │ │ │ ldr r1, [r5, #1408] @ 0x580 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15c4fc │ │ │ │ + blt 15c6b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [r5, #1912] @ 0x778 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 50378 │ │ │ │ subs fp, r0, #0 │ │ │ │ - beq 15c528 │ │ │ │ + beq 15c6e4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #3680] @ 0xe60 │ │ │ │ mov r2, #0 │ │ │ │ add r1, sp, #44 @ 0x2c │ │ │ │ bl 50114 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 15b308 │ │ │ │ + beq 15b4c4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 15c3b4 │ │ │ │ + beq 15c570 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 15c548 │ │ │ │ + beq 15c704 │ │ │ │ ldr r3, [r5, #1072] @ 0x430 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ - bl 125b70 │ │ │ │ + bl 125b9c │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ and fp, r0, #255 @ 0xff │ │ │ │ - beq 15b34c │ │ │ │ + beq 15b508 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 15c3f8 │ │ │ │ + beq 15c5b4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15b368 │ │ │ │ + beq 15b524 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 15c404 │ │ │ │ + beq 15c5c0 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15b384 │ │ │ │ + beq 15b540 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 15c3e0 │ │ │ │ + beq 15c59c │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15b3a0 │ │ │ │ + beq 15b55c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 15c3ec │ │ │ │ + beq 15c5a8 │ │ │ │ cmp fp, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - beq 15c568 │ │ │ │ + beq 15c724 │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r5, #580] @ 0x244 │ │ │ │ bl a86c4 │ │ │ │ ldr r3, [r6] │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 15c584 │ │ │ │ + beq 15c740 │ │ │ │ ldr r1, [r5, #2332] @ 0x91c │ │ │ │ mov r0, r3 │ │ │ │ bl a86c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 15c5a0 │ │ │ │ + beq 15c75c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 15b40c │ │ │ │ + beq 15b5c8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 15c478 │ │ │ │ + beq 15c634 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 15c5c0 │ │ │ │ + beq 15c77c │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15b430 │ │ │ │ + beq 15b5ec │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 15c4d0 │ │ │ │ + beq 15c68c │ │ │ │ ldr r1, [r5, #580] @ 0x244 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r2, r9 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 15b460 │ │ │ │ + beq 15b61c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 15c4c4 │ │ │ │ + beq 15c680 │ │ │ │ cmp r7, #0 │ │ │ │ - blt 15c5e0 │ │ │ │ - ldr r0, [pc, #1004] @ 15b85c │ │ │ │ + blt 15c79c │ │ │ │ + ldr r0, [pc, #1004] @ 15ba18 │ │ │ │ ldr r2, [r5, #1200] @ 0x4b0 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r0, r0, #3792 @ 0xed0 │ │ │ │ sub r0, r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ - bl 125064 │ │ │ │ + bl 125090 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 15c600 │ │ │ │ - ldr r3, [pc, #972] @ 15b860 │ │ │ │ + beq 15c7bc │ │ │ │ + ldr r3, [pc, #972] @ 15ba1c │ │ │ │ ldr r1, [r5, #140] @ 0x8c │ │ │ │ ldr r2, [r4, r3] │ │ │ │ - ldr r3, [pc, #964] @ 15b864 │ │ │ │ + ldr r3, [pc, #964] @ 15ba20 │ │ │ │ mov r0, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #2416] @ 0x970 │ │ │ │ ldr r3, [r5, #2600] @ 0xa28 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [r5, #2008] @ 0x7d8 │ │ │ │ bl 5042c │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 15c620 │ │ │ │ + beq 15c7dc │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 15b4f0 │ │ │ │ + beq 15b6ac │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 15c51c │ │ │ │ + beq 15c6d8 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 15c640 │ │ │ │ - ldr r2, [pc, #868] @ 15b868 │ │ │ │ + blt 15c7fc │ │ │ │ + ldr r2, [pc, #868] @ 15ba24 │ │ │ │ ldr r1, [r5, #2772] @ 0xad4 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r0, r3 │ │ │ │ str r7, [r2] │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r7] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15c65c │ │ │ │ + blt 15c818 │ │ │ │ bl 501a4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 15c688 │ │ │ │ + beq 15c844 │ │ │ │ bl 501a4 │ │ │ │ subs fp, r0, #0 │ │ │ │ - beq 15c6a8 │ │ │ │ + beq 15c864 │ │ │ │ ldr r1, [r5, #140] @ 0x8c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15c738 │ │ │ │ - ldr r3, [pc, #776] @ 15b86c │ │ │ │ + blt 15c8f4 │ │ │ │ + ldr r3, [pc, #776] @ 15ba28 │ │ │ │ ldr r1, [r5, #40] @ 0x28 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r0, fp │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15c700 │ │ │ │ + blt 15c8bc │ │ │ │ ldr r1, [r5, #2600] @ 0xa28 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15c784 │ │ │ │ + blt 15c940 │ │ │ │ ldr r1, [r5, #1392] @ 0x570 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15c764 │ │ │ │ + blt 15c920 │ │ │ │ ldr r2, [r5, #1396] @ 0x574 │ │ │ │ ldr r1, [r5, #1400] @ 0x578 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15c7d0 │ │ │ │ + blt 15c98c │ │ │ │ ldr r2, [r5, #1200] @ 0x4b0 │ │ │ │ ldr r1, [r5, #1408] @ 0x580 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15c7b0 │ │ │ │ + blt 15c96c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [r5, #1912] @ 0x778 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 50378 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 15c840 │ │ │ │ + beq 15c9fc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #3680] @ 0xe60 │ │ │ │ mov r2, #0 │ │ │ │ add r1, sp, #52 @ 0x34 │ │ │ │ mov r0, r9 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 15b638 │ │ │ │ + beq 15b7f4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 15c67c │ │ │ │ + beq 15c838 │ │ │ │ cmp sl, #0 │ │ │ │ - beq 15c800 │ │ │ │ + beq 15c9bc │ │ │ │ ldr r3, [r5, #1072] @ 0x430 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ - bl 125b70 │ │ │ │ + bl 125b9c │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ and r9, r0, #255 @ 0xff │ │ │ │ - beq 15b67c │ │ │ │ + beq 15b838 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 15c6c4 │ │ │ │ + beq 15c880 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15b698 │ │ │ │ + beq 15b854 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 15c6d0 │ │ │ │ + beq 15c88c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15b6b4 │ │ │ │ + beq 15b870 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 15c6dc │ │ │ │ + beq 15c898 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15b6d0 │ │ │ │ + beq 15b88c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 15c6e8 │ │ │ │ + beq 15c8a4 │ │ │ │ cmp r9, #0 │ │ │ │ - beq 15c820 │ │ │ │ + beq 15c9dc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [r5, #2776] @ 0xad8 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 15c860 │ │ │ │ + beq 15ca1c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #1 │ │ │ │ bl 5042c │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 15b71c │ │ │ │ + beq 15b8d8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 15c6f4 │ │ │ │ + beq 15c8b0 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 15c88c │ │ │ │ - ldr r0, [pc, #324] @ 15b870 │ │ │ │ + beq 15ca48 │ │ │ │ + ldr r0, [pc, #324] @ 15ba2c │ │ │ │ ldr r2, [r5, #1200] @ 0x4b0 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r0, r0, #3584 @ 0xe00 │ │ │ │ sub r0, r0, #8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 125064 │ │ │ │ + bl 125090 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 15b760 │ │ │ │ + beq 15b91c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 15c758 │ │ │ │ + beq 15c914 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 15c8cc │ │ │ │ - ldr r3, [pc, #260] @ 15b874 │ │ │ │ + beq 15ca88 │ │ │ │ + ldr r3, [pc, #260] @ 15ba30 │ │ │ │ ldr r1, [r5, #2780] @ 0xadc │ │ │ │ ldr r2, [r4, r3] │ │ │ │ - ldr r3, [pc, #252] @ 15b878 │ │ │ │ + ldr r3, [pc, #252] @ 15ba34 │ │ │ │ mov r0, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #2584] @ 0xa18 │ │ │ │ - ldr r2, [pc, #240] @ 15b87c │ │ │ │ + ldr r2, [pc, #240] @ 15ba38 │ │ │ │ ldr r8, [r5, #2008] @ 0x7d8 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r2, [r3, #2588] @ 0xa1c │ │ │ │ ldr r2, [r5, #2012] @ 0x7dc │ │ │ │ bl 5042c │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 15c8ac │ │ │ │ + beq 15ca68 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 15b7d4 │ │ │ │ + beq 15b990 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 15c7a4 │ │ │ │ + beq 15c960 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 15c8ec │ │ │ │ - ldr r2, [pc, #152] @ 15b880 │ │ │ │ + blt 15caa8 │ │ │ │ + ldr r2, [pc, #152] @ 15ba3c │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ - b 15bb18 │ │ │ │ - eoreq r5, lr, r0, lsl #16 │ │ │ │ + b 15bcd4 │ │ │ │ + eoreq r5, lr, r4, asr #12 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq r5, lr, ip, ror #15 │ │ │ │ + eoreq r5, lr, r0, lsr r6 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r0, r0, r8, asr #10 │ │ │ │ andeq r0, r0, r0, lsl r9 │ │ │ │ @ instruction: 0x000003bc │ │ │ │ muleq r0, r4, sl │ │ │ │ - eoreq r8, ip, r8, ror #17 │ │ │ │ + eoreq r8, ip, r4, ror #24 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ andeq r0, r0, r0, lsr #11 │ │ │ │ andeq r0, r0, ip, asr #24 │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r4, lsl fp │ │ │ │ andeq r0, r0, r0, asr #26 │ │ │ │ andeq r0, r0, r8, lsr r7 │ │ │ │ - mlaeq pc, ip, r9, fp @ │ │ │ │ - eorseq sl, r0, r4, asr #12 │ │ │ │ + eoreq fp, pc, r0, ror #15 │ │ │ │ + eorseq sl, r0, r8, lsl #9 │ │ │ │ andeq r0, r0, r0, lsl #22 │ │ │ │ muleq r0, ip, fp │ │ │ │ - mlaeq pc, r0, r6, fp @ │ │ │ │ + ldrdeq fp, [pc], -r4 @ │ │ │ │ andeq r0, r0, r4, lsl #19 │ │ │ │ - eorseq sl, r0, ip, lsr #6 │ │ │ │ + eorseq sl, r0, r0, ror r1 │ │ │ │ andeq r0, r0, ip, lsr r4 │ │ │ │ andeq r0, r0, r4, lsr r8 │ │ │ │ - ldrdeq fp, [pc], -r4 @ │ │ │ │ + eoreq fp, pc, r8, lsl r2 @ │ │ │ │ andeq r0, r0, r0, lsr #13 │ │ │ │ - eorseq sl, r0, r0, asr r0 │ │ │ │ + mlaseq r0, r4, lr, r9 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsr #25 │ │ │ │ - mlaeq pc, r8, pc, sl @ │ │ │ │ - eorseq r9, r0, r0, asr #24 │ │ │ │ + ldrdeq sl, [pc], -ip @ │ │ │ │ + eorseq r9, r0, r4, lsl #21 │ │ │ │ andeq r0, r0, r8, lsl #11 │ │ │ │ - eoreq sl, pc, ip, lsl #26 │ │ │ │ - eoreq r4, lr, ip, lsr #30 │ │ │ │ - eorseq r9, r0, r8, lsl #19 │ │ │ │ + eoreq sl, pc, r0, asr fp @ │ │ │ │ + eoreq r4, lr, r0, ror sp │ │ │ │ + eorseq r9, r0, ip, asr #15 │ │ │ │ andeq r0, r0, r4, asr #26 │ │ │ │ - @ instruction: 0x002a1eb0 │ │ │ │ - eoreq r2, sl, r0, ror #2 │ │ │ │ - eoreq r4, lr, r4, asr #1 │ │ │ │ + eoreq r2, sl, ip, lsr #4 │ │ │ │ + ldrdeq r2, [sl], -ip @ │ │ │ │ + eoreq r3, lr, r8, lsl #30 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - strdeq r1, [sl], -r4 @ │ │ │ │ - eoreq r2, sl, r4, lsr #1 │ │ │ │ + eoreq r2, sl, r0, ror r1 │ │ │ │ + eoreq r2, sl, r0, lsr #8 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - eoreq r6, sl, r0, lsr r3 │ │ │ │ - @ instruction: 0x002a1db4 │ │ │ │ - eoreq r2, sl, r4, rrx │ │ │ │ - mlaeq sl, r4, sp, r1 │ │ │ │ - eoreq r2, sl, r4, asr #32 │ │ │ │ - eoreq r1, sl, r4, ror sp │ │ │ │ - eoreq r2, sl, r4, lsr #32 │ │ │ │ - eoreq r1, sl, r8, asr #26 │ │ │ │ - strdeq r1, [sl], -r8 @ │ │ │ │ - eoreq r1, sl, ip, lsl sp │ │ │ │ - eoreq r1, sl, ip, asr #31 │ │ │ │ - eoreq r1, sl, ip, ror #25 │ │ │ │ + @ instruction: 0x002a66b8 │ │ │ │ + eoreq r2, sl, r0, lsr r1 │ │ │ │ + eoreq r2, sl, r0, ror #7 │ │ │ │ + eoreq r2, sl, r0, lsl r1 │ │ │ │ + eoreq r2, sl, r0, asr #7 │ │ │ │ + strdeq r2, [sl], -r0 @ │ │ │ │ + eoreq r2, sl, r0, lsr #7 │ │ │ │ + eoreq r2, sl, r4, asr #1 │ │ │ │ + eoreq r2, sl, r4, ror r3 │ │ │ │ + mlaeq sl, r8, r0, r2 │ │ │ │ + eoreq r2, sl, r8, asr #6 │ │ │ │ + eoreq r2, sl, r8, rrx │ │ │ │ + eoreq r2, sl, r8, lsl r3 │ │ │ │ + eoreq r3, sl, r4, lsr sp │ │ │ │ + eoreq r2, sl, r8, lsr r0 │ │ │ │ + eoreq r2, sl, r8, ror #5 │ │ │ │ + strdeq r1, [sl], -r4 @ │ │ │ │ + eoreq r2, sl, r4, lsr #5 │ │ │ │ + eoreq pc, r9, r4, lsl #19 │ │ │ │ mlaeq sl, ip, pc, r1 @ │ │ │ │ - @ instruction: 0x002a39b8 │ │ │ │ - @ instruction: 0x002a1cbc │ │ │ │ - eoreq r1, sl, ip, ror #30 │ │ │ │ - eoreq r1, sl, r8, ror ip │ │ │ │ - eoreq r1, sl, r8, lsr #30 │ │ │ │ - eoreq pc, r9, r8, lsl #12 │ │ │ │ - eoreq r1, sl, r0, lsr #24 │ │ │ │ - ldrdeq r1, [sl], -r0 @ │ │ │ │ + eoreq r2, sl, ip, asr #4 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ - eoreq r1, sl, ip, ror #23 │ │ │ │ - mlaeq sl, ip, lr, r1 │ │ │ │ - @ instruction: 0x002a1bb4 │ │ │ │ - eoreq r1, sl, r4, ror #28 │ │ │ │ - mlaeq sl, r4, fp, r1 │ │ │ │ - eoreq r1, sl, r4, asr #28 │ │ │ │ - eoreq r1, sl, r4, ror fp │ │ │ │ - eoreq r1, sl, r4, lsr #28 │ │ │ │ - eoreq r1, sl, r8, asr fp │ │ │ │ - eoreq r1, sl, r8, lsl #28 │ │ │ │ - eoreq r1, sl, r0, lsr fp │ │ │ │ - eoreq r1, sl, r0, ror #27 │ │ │ │ - eoreq r1, sl, r4, lsl fp │ │ │ │ + eoreq r1, sl, r8, ror #30 │ │ │ │ + eoreq r2, sl, r8, lsl r2 │ │ │ │ + eoreq r1, sl, r0, lsr pc │ │ │ │ + eoreq r2, sl, r0, ror #3 │ │ │ │ + eoreq r1, sl, r0, lsl pc │ │ │ │ + eoreq r2, sl, r0, asr #3 │ │ │ │ + strdeq r1, [sl], -r0 @ │ │ │ │ + eoreq r2, sl, r0, lsr #3 │ │ │ │ + ldrdeq r1, [sl], -r4 @ │ │ │ │ + eoreq r2, sl, r4, lsl #3 │ │ │ │ + eoreq r1, sl, ip, lsr #29 │ │ │ │ + eoreq r2, sl, ip, asr r1 │ │ │ │ + mlaeq sl, r0, lr, r1 │ │ │ │ + eoreq r2, sl, r0, asr #2 │ │ │ │ + eoreq r1, sl, r0, ror #28 │ │ │ │ + eoreq r2, sl, r0, lsl r1 │ │ │ │ + eoreq r1, sl, r0, lsr lr │ │ │ │ + eoreq r2, sl, r0, ror #1 │ │ │ │ + eoreq r1, sl, r0, lsl lr │ │ │ │ + eoreq r2, sl, r0, asr #1 │ │ │ │ + eoreq r1, sl, r4, ror #27 │ │ │ │ + mlaeq sl, r4, r0, r2 │ │ │ │ eoreq r1, sl, r4, asr #27 │ │ │ │ - eoreq r1, sl, r4, ror #21 │ │ │ │ - mlaeq sl, r4, sp, r1 │ │ │ │ - @ instruction: 0x002a1ab4 │ │ │ │ - eoreq r1, sl, r4, ror #26 │ │ │ │ - mlaeq sl, r4, sl, r1 │ │ │ │ - eoreq r1, sl, r4, asr #26 │ │ │ │ - eoreq r1, sl, r8, ror #20 │ │ │ │ - eoreq r1, sl, r8, lsl sp │ │ │ │ - eoreq r1, sl, r8, asr #20 │ │ │ │ + eoreq r2, sl, r4, ror r0 │ │ │ │ + eoreq r1, sl, r8, lsr #27 │ │ │ │ + eoreq r2, sl, r8, asr r0 │ │ │ │ + eoreq r1, sl, ip, ror sp │ │ │ │ + eoreq r2, sl, ip, lsr #32 │ │ │ │ + eoreq r1, sl, ip, lsr #26 │ │ │ │ + ldrdeq r1, [sl], -ip @ │ │ │ │ strdeq r1, [sl], -r8 @ │ │ │ │ - eoreq r1, sl, ip, lsr #20 │ │ │ │ + eoreq r1, sl, r8, lsr #31 │ │ │ │ + @ instruction: 0x002a1cb4 │ │ │ │ + eoreq r1, sl, r4, ror #30 │ │ │ │ + mlaeq sl, r4, ip, r1 │ │ │ │ + eoreq r1, sl, r4, asr #30 │ │ │ │ + eoreq r1, sl, ip, asr ip │ │ │ │ + eoreq r1, sl, ip, lsl #30 │ │ │ │ + eoreq r1, sl, ip, lsr ip │ │ │ │ + eoreq r1, sl, ip, ror #29 │ │ │ │ + eoreq r1, sl, r0, lsl ip │ │ │ │ + eoreq r1, sl, r0, asr #29 │ │ │ │ + strdeq r1, [sl], -r0 @ │ │ │ │ + eoreq r1, sl, r0, lsr #29 │ │ │ │ + ldrdeq r1, [sl], -r8 @ │ │ │ │ + eoreq r1, sl, r8, lsl #29 │ │ │ │ + @ instruction: 0x002a1bbc │ │ │ │ + eoreq r1, sl, ip, ror #28 │ │ │ │ + mlaeq sl, ip, fp, r1 │ │ │ │ + eoreq r1, sl, ip, asr #28 │ │ │ │ + eoreq r1, sl, ip, ror fp │ │ │ │ + eoreq r1, sl, ip, lsr #28 │ │ │ │ + eoreq r1, sl, ip, asr fp │ │ │ │ + eoreq r1, sl, ip, lsl #28 │ │ │ │ + eoreq r1, sl, r8, lsr fp │ │ │ │ + eoreq r1, sl, r8, ror #27 │ │ │ │ + eoreq r1, sl, r8, lsl fp │ │ │ │ + eoreq r1, sl, r8, asr #27 │ │ │ │ + strdeq r1, [sl], -ip @ │ │ │ │ + eoreq r1, sl, ip, lsr #27 │ │ │ │ ldrdeq r1, [sl], -ip @ │ │ │ │ + eoreq r1, sl, ip, lsl #27 │ │ │ │ + @ instruction: 0x002a1ab0 │ │ │ │ + eoreq r1, sl, r0, ror #26 │ │ │ │ + mlaeq sl, r0, sl, r1 │ │ │ │ + eoreq r1, sl, r0, asr #26 │ │ │ │ + eoreq r1, sl, r8, lsr sl │ │ │ │ + eoreq r1, sl, r8, ror #25 │ │ │ │ + andeq r0, r0, r9, ror #2 │ │ │ │ eoreq r1, sl, r0, lsl #20 │ │ │ │ @ instruction: 0x002a1cb0 │ │ │ │ - @ instruction: 0x002a19b0 │ │ │ │ - eoreq r1, sl, r0, ror #24 │ │ │ │ - eoreq r1, sl, ip, ror r9 │ │ │ │ - eoreq r1, sl, ip, lsr #24 │ │ │ │ + ldrdeq r1, [sl], -r4 @ │ │ │ │ + eoreq r1, sl, r4, lsl #25 │ │ │ │ + @ instruction: 0x002a19b4 │ │ │ │ + eoreq r1, sl, r4, ror #24 │ │ │ │ + andeq r0, r0, sl, ror #2 │ │ │ │ + eoreq r1, sl, r8, lsl #19 │ │ │ │ + eoreq r1, sl, r8, lsr ip │ │ │ │ + eoreq r1, sl, r8, ror #18 │ │ │ │ + eoreq r1, sl, r8, lsl ip │ │ │ │ eoreq r1, sl, r8, lsr r9 │ │ │ │ eoreq r1, sl, r8, ror #23 │ │ │ │ eoreq r1, sl, r8, lsl r9 │ │ │ │ eoreq r1, sl, r8, asr #23 │ │ │ │ - eoreq r1, sl, r0, ror #17 │ │ │ │ - mlaeq sl, r0, fp, r1 │ │ │ │ - eoreq r1, sl, r0, asr #17 │ │ │ │ - eoreq r1, sl, r0, ror fp │ │ │ │ - mlaeq sl, r4, r8, r1 │ │ │ │ - eoreq r1, sl, r4, asr #22 │ │ │ │ - eoreq r1, sl, r4, ror r8 │ │ │ │ - eoreq r1, sl, r4, lsr #22 │ │ │ │ - eoreq r1, sl, ip, asr r8 │ │ │ │ - eoreq r1, sl, ip, lsl #22 │ │ │ │ - eoreq r1, sl, r0, asr #16 │ │ │ │ - strdeq r1, [sl], -r0 @ │ │ │ │ - eoreq r1, sl, r0, lsr #16 │ │ │ │ - ldrdeq r1, [sl], -r0 @ │ │ │ │ - eoreq r1, sl, r0, lsl #16 │ │ │ │ - @ instruction: 0x002a1ab0 │ │ │ │ - eoreq r1, sl, r0, ror #15 │ │ │ │ - mlaeq sl, r0, sl, r1 │ │ │ │ - @ instruction: 0x002a17bc │ │ │ │ - eoreq r1, sl, ip, ror #20 │ │ │ │ - mlaeq sl, ip, r7, r1 │ │ │ │ - eoreq r1, sl, ip, asr #20 │ │ │ │ - eoreq r1, sl, r0, lsl #15 │ │ │ │ - eoreq r1, sl, r0, lsr sl │ │ │ │ - eoreq r1, sl, r0, ror #14 │ │ │ │ - eoreq r1, sl, r0, lsl sl │ │ │ │ - eoreq r1, sl, r4, lsr r7 │ │ │ │ - eoreq r1, sl, r4, ror #19 │ │ │ │ - eoreq r1, sl, r4, lsl r7 │ │ │ │ - eoreq r1, sl, r4, asr #19 │ │ │ │ - @ instruction: 0x002a16bc │ │ │ │ - eoreq r1, sl, ip, ror #18 │ │ │ │ - andeq r0, r0, r9, ror #2 │ │ │ │ - eoreq r1, sl, r4, lsl #13 │ │ │ │ - eoreq r1, sl, r4, lsr r9 │ │ │ │ - eoreq r1, sl, r8, asr r6 │ │ │ │ - eoreq r1, sl, r8, lsl #18 │ │ │ │ - eoreq r1, sl, r8, lsr r6 │ │ │ │ - eoreq r1, sl, r8, ror #17 │ │ │ │ - andeq r0, r0, sl, ror #2 │ │ │ │ - eoreq r1, sl, ip, lsl #12 │ │ │ │ - @ instruction: 0x002a18bc │ │ │ │ - eoreq r1, sl, ip, ror #11 │ │ │ │ - mlaeq sl, ip, r8, r1 │ │ │ │ - @ instruction: 0x002a15bc │ │ │ │ - eoreq r1, sl, ip, ror #16 │ │ │ │ - mlaeq sl, ip, r5, r1 │ │ │ │ - eoreq r1, sl, ip, asr #16 │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ - eoreq r1, sl, ip, ror r5 │ │ │ │ - eoreq r1, sl, ip, lsr #16 │ │ │ │ + strdeq r1, [sl], -r8 @ │ │ │ │ + eoreq r1, sl, r8, lsr #23 │ │ │ │ andeq r0, r0, r6, ror #2 │ │ │ │ - eoreq r1, sl, r0, ror #10 │ │ │ │ + ldrdeq r1, [sl], -ip @ │ │ │ │ + eoreq r1, sl, ip, lsl #23 │ │ │ │ + @ instruction: 0x002a18b0 │ │ │ │ + eoreq r1, sl, r0, ror #22 │ │ │ │ + mlaeq sl, r0, r8, r1 │ │ │ │ + eoreq r1, sl, r0, asr #22 │ │ │ │ + eoreq r1, sl, r0, ror r8 │ │ │ │ + eoreq r1, sl, r0, lsr #22 │ │ │ │ + eoreq r1, sl, r4, asr r8 │ │ │ │ + eoreq r1, sl, r4, lsl #22 │ │ │ │ + eoreq r1, sl, r0, lsr r8 │ │ │ │ + eoreq r1, sl, r0, ror #21 │ │ │ │ eoreq r1, sl, r0, lsl r8 │ │ │ │ - eoreq r1, sl, r4, lsr r5 │ │ │ │ - eoreq r1, sl, r4, ror #15 │ │ │ │ - eoreq r1, sl, r4, lsl r5 │ │ │ │ - eoreq r1, sl, r4, asr #15 │ │ │ │ - strdeq r1, [sl], -r4 @ │ │ │ │ - eoreq r1, sl, r4, lsr #15 │ │ │ │ - ldrdeq r1, [sl], -r8 @ │ │ │ │ - eoreq r1, sl, r8, lsl #15 │ │ │ │ - @ instruction: 0x002a14b4 │ │ │ │ - eoreq r1, sl, r4, ror #14 │ │ │ │ - mlaeq sl, r4, r4, r1 │ │ │ │ - eoreq r1, sl, r4, asr #14 │ │ │ │ + eoreq r1, sl, r0, asr #21 │ │ │ │ muleq r0, r9, r1 │ │ │ │ - eoreq r1, sl, r4, ror r4 │ │ │ │ - eoreq r1, sl, r4, lsr #14 │ │ │ │ - eoreq r1, sl, r4, asr r4 │ │ │ │ - eoreq r1, sl, r4, lsl #14 │ │ │ │ - eoreq r1, sl, r8, lsr r4 │ │ │ │ - eoreq r1, sl, r8, ror #13 │ │ │ │ - eoreq r1, sl, r8, lsl r4 │ │ │ │ - eoreq r1, sl, r8, asr #13 │ │ │ │ - strdeq r1, [sl], -ip @ │ │ │ │ - eoreq r1, sl, ip, lsr #13 │ │ │ │ + strdeq r1, [sl], -r0 @ │ │ │ │ + eoreq r1, sl, r0, lsr #21 │ │ │ │ ldrdeq r1, [sl], -r0 @ │ │ │ │ - eoreq r1, sl, r0, lsl #13 │ │ │ │ - eoreq r1, sl, r0, lsl #7 │ │ │ │ - eoreq r1, sl, r0, lsr r6 │ │ │ │ - eoreq r1, sl, r0, ror #6 │ │ │ │ - eoreq r1, sl, r0, lsl r6 │ │ │ │ - eoreq r1, sl, r4, asr #6 │ │ │ │ - strdeq r1, [sl], -r4 @ │ │ │ │ + eoreq r1, sl, r0, lsl #21 │ │ │ │ + @ instruction: 0x002a17b4 │ │ │ │ + eoreq r1, sl, r4, ror #20 │ │ │ │ + mlaeq sl, r4, r7, r1 │ │ │ │ + eoreq r1, sl, r4, asr #20 │ │ │ │ + eoreq r1, sl, r8, ror r7 │ │ │ │ + eoreq r1, sl, r8, lsr #20 │ │ │ │ + eoreq r1, sl, ip, asr #14 │ │ │ │ strdeq r1, [sl], -ip @ │ │ │ │ - eoreq r1, sl, ip, lsr #11 │ │ │ │ - muleq r0, r7, r1 │ │ │ │ + strdeq r1, [sl], -ip @ │ │ │ │ + eoreq r1, sl, ip, lsr #19 │ │ │ │ ldrdeq r1, [sl], -ip @ │ │ │ │ - eoreq r1, sl, ip, lsl #11 │ │ │ │ + eoreq r1, sl, ip, lsl #19 │ │ │ │ + eoreq r1, sl, r0, asr #13 │ │ │ │ + eoreq r1, sl, r0, ror r9 │ │ │ │ + eoreq r1, sl, r8, ror r6 │ │ │ │ + eoreq r1, sl, r8, lsr #18 │ │ │ │ + muleq r0, r7, r1 │ │ │ │ + eoreq r1, sl, r8, asr r6 │ │ │ │ + eoreq r1, sl, r8, lsl #18 │ │ │ │ muleq r0, lr, r1 │ │ │ │ - @ instruction: 0x002a12bc │ │ │ │ - eoreq r1, sl, ip, ror #10 │ │ │ │ + eoreq r1, sl, r8, lsr r6 │ │ │ │ + eoreq r1, sl, r8, ror #17 │ │ │ │ ldr r1, [r5, #2784] @ 0xae0 │ │ │ │ str r7, [r2] │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r7] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 15bb58 │ │ │ │ + beq 15bd14 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 15c7f0 │ │ │ │ + beq 15c9ac │ │ │ │ cmp r8, #0 │ │ │ │ - blt 15ca7c │ │ │ │ - ldr r0, [pc, #-740] @ 15b884 │ │ │ │ + blt 15cc38 │ │ │ │ + ldr r0, [pc, #-740] @ 15ba40 │ │ │ │ ldr r2, [r5, #1200] @ 0x4b0 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r0, r0, #3376 @ 0xd30 │ │ │ │ sub r0, r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ - bl 125064 │ │ │ │ + bl 125090 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 15ca5c │ │ │ │ - ldr r3, [pc, #-772] @ 15b888 │ │ │ │ + beq 15cc18 │ │ │ │ + ldr r3, [pc, #-772] @ 15ba44 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #2420] @ 0x974 │ │ │ │ ldr r1, [r5, #2648] @ 0xa58 │ │ │ │ ldr r2, [r5, #2788] @ 0xae4 │ │ │ │ mov r0, #2 │ │ │ │ ldr r8, [r5, #2008] @ 0x7d8 │ │ │ │ bl 5042c │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 15ca3c │ │ │ │ + beq 15cbf8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 15bbe0 │ │ │ │ + beq 15bd9c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 15c880 │ │ │ │ + beq 15ca3c │ │ │ │ cmp r8, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 15c9c4 │ │ │ │ - ldr r2, [pc, #-872] @ 15b88c │ │ │ │ + blt 15cb80 │ │ │ │ + ldr r2, [pc, #-872] @ 15ba48 │ │ │ │ ldr r1, [r5, #2792] @ 0xae8 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r0, r3 │ │ │ │ str r7, [r2] │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r7] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15c9a4 │ │ │ │ + blt 15cb60 │ │ │ │ bl 501a4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 15c984 │ │ │ │ + beq 15cb40 │ │ │ │ bl 501a4 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 15c968 │ │ │ │ + beq 15cb24 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [r5, #2648] @ 0xa58 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15c948 │ │ │ │ + blt 15cb04 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r1, [r5, #2788] @ 0xae4 │ │ │ │ mov r0, r9 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15c928 │ │ │ │ + blt 15cae4 │ │ │ │ ldr r1, [r5, #1392] @ 0x570 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15c908 │ │ │ │ + blt 15cac4 │ │ │ │ ldr r2, [r5, #1396] @ 0x574 │ │ │ │ ldr r1, [r5, #1400] @ 0x578 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15c9ec │ │ │ │ + blt 15cba8 │ │ │ │ ldr r2, [r5, #1200] @ 0x4b0 │ │ │ │ ldr r1, [r5, #1408] @ 0x580 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15cba0 │ │ │ │ + blt 15cd5c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [r5, #1912] @ 0x778 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 50378 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 15cb00 │ │ │ │ + beq 15ccbc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #3680] @ 0xe60 │ │ │ │ mov r2, #0 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 15bd00 │ │ │ │ + beq 15bebc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 15c9e0 │ │ │ │ + beq 15cb9c │ │ │ │ cmp fp, #0 │ │ │ │ - beq 15cb20 │ │ │ │ + beq 15ccdc │ │ │ │ ldr r3, [r5, #1072] @ 0x430 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, fp │ │ │ │ - bl 125b70 │ │ │ │ + bl 125b9c │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ and sl, r0, #255 @ 0xff │ │ │ │ - beq 15bd44 │ │ │ │ + beq 15bf00 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 15ca0c │ │ │ │ + beq 15cbc8 │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15bd60 │ │ │ │ + beq 15bf1c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 15ca18 │ │ │ │ + beq 15cbd4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15bd7c │ │ │ │ + beq 15bf38 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 15ca24 │ │ │ │ + beq 15cbe0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15bd98 │ │ │ │ + beq 15bf54 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 15ca30 │ │ │ │ + beq 15cbec │ │ │ │ cmp sl, #0 │ │ │ │ - beq 15cac0 │ │ │ │ + beq 15cc7c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [r5, #2776] @ 0xad8 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 50378 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq 15cae0 │ │ │ │ + beq 15cc9c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #1 │ │ │ │ bl 5042c │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 15bde4 │ │ │ │ + beq 15bfa0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 15caa8 │ │ │ │ + beq 15cc64 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 15cb40 │ │ │ │ - ldr r0, [pc, #-1380] @ 15b890 │ │ │ │ + beq 15ccfc │ │ │ │ + ldr r0, [pc, #-1380] @ 15ba4c │ │ │ │ ldr r2, [r5, #1200] @ 0x4b0 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r0, r0, #3168 @ 0xc60 │ │ │ │ sub r0, r0, #8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 125064 │ │ │ │ + bl 125090 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 15be28 │ │ │ │ + beq 15bfe4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 15cab4 │ │ │ │ + beq 15cc70 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 15cb80 │ │ │ │ - ldr r3, [pc, #-1444] @ 15b894 │ │ │ │ - ldr ip, [pc, #-1444] @ 15b898 │ │ │ │ + beq 15cd3c │ │ │ │ + ldr r3, [pc, #-1444] @ 15ba50 │ │ │ │ + ldr ip, [pc, #-1444] @ 15ba54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ ldm r3, {r0, r1, r2} │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #3408 @ 0xd50 │ │ │ │ add ip, ip, #8 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ @@ -276580,1705 +276691,1705 @@ │ │ │ │ stm ip, {r0, r1, r2} │ │ │ │ ldr r2, [r5, #2012] @ 0x7dc │ │ │ │ ldr r1, [r5, #2796] @ 0xaec │ │ │ │ mov r0, #2 │ │ │ │ ldr r9, [r5, #2008] @ 0x7d8 │ │ │ │ bl 5042c │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 15cb60 │ │ │ │ + beq 15cd1c │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 15bea8 │ │ │ │ + beq 15c064 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 15ca9c │ │ │ │ + beq 15cc58 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 15cbc0 │ │ │ │ - ldr r2, [pc, #-1568] @ 15b89c │ │ │ │ + blt 15cd7c │ │ │ │ + ldr r2, [pc, #-1568] @ 15ba58 │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [r5, #2800] @ 0xaf0 │ │ │ │ str r7, [r2] │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r7] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 15bf00 │ │ │ │ + beq 15c0bc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 15cbdc │ │ │ │ + beq 15cd98 │ │ │ │ cmp r4, #0 │ │ │ │ movge r0, #1 │ │ │ │ - bge 15bf2c │ │ │ │ - ldr r1, [pc, #-1652] @ 15b8a0 │ │ │ │ - ldr r0, [pc, #-1652] @ 15b8a4 │ │ │ │ + bge 15c0e8 │ │ │ │ + ldr r1, [pc, #-1652] @ 15ba5c │ │ │ │ + ldr r0, [pc, #-1652] @ 15ba60 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-1044] @ 15bb0c │ │ │ │ + ldr r2, [pc, #-1044] @ 15bcc8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ - ldr r2, [pc, #-1676] @ 15b8a8 │ │ │ │ - ldr r3, [pc, #-1676] @ 15b8ac │ │ │ │ + ldr r2, [pc, #-1676] @ 15ba64 │ │ │ │ + ldr r3, [pc, #-1676] @ 15ba68 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 15c7fc │ │ │ │ + bne 15c9b8 │ │ │ │ add sp, sp, #132 @ 0x84 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r5, #12] │ │ │ │ bl 504b0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15c1cc │ │ │ │ + beq 15c388 │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15a83c │ │ │ │ + beq 15a9f8 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15a83c │ │ │ │ + beq 15a9f8 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 15a83c │ │ │ │ + bne 15a9f8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15a83c │ │ │ │ + b 15a9f8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15a938 │ │ │ │ + b 15aaf4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15a988 │ │ │ │ + b 15ab44 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15aacc │ │ │ │ + b 15ac88 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15aae8 │ │ │ │ + b 15aca4 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15ab1c │ │ │ │ - ldr r1, [pc, #-1828] @ 15b8b0 │ │ │ │ - ldr r0, [pc, #-1828] @ 15b8b4 │ │ │ │ + b 15acd8 │ │ │ │ + ldr r1, [pc, #-1828] @ 15ba6c │ │ │ │ + ldr r0, [pc, #-1828] @ 15ba70 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #11 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ + b 15c0e4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15a9d8 │ │ │ │ - ldr r3, [pc, #-1860] @ 15b8b8 │ │ │ │ - ldr r1, [pc, #-1860] @ 15b8bc │ │ │ │ + b 15ab94 │ │ │ │ + ldr r3, [pc, #-1860] @ 15ba74 │ │ │ │ + ldr r1, [pc, #-1860] @ 15ba78 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe14 │ │ │ │ - ldr r1, [pc, #-1876] @ 15b8c0 │ │ │ │ - ldr r0, [pc, #-1876] @ 15b8c4 │ │ │ │ + ldr r1, [pc, #-1876] @ 15ba7c │ │ │ │ + ldr r0, [pc, #-1876] @ 15ba80 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ - ldr r1, [pc, #-1900] @ 15b8c8 │ │ │ │ - ldr r0, [pc, #-1900] @ 15b8cc │ │ │ │ + b 15c0e4 │ │ │ │ + ldr r1, [pc, #-1900] @ 15ba84 │ │ │ │ + ldr r0, [pc, #-1900] @ 15ba88 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #9 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ - ldr r1, [pc, #-1924] @ 15b8d0 │ │ │ │ - ldr r0, [pc, #-1924] @ 15b8d4 │ │ │ │ + b 15c0e4 │ │ │ │ + ldr r1, [pc, #-1924] @ 15ba8c │ │ │ │ + ldr r0, [pc, #-1924] @ 15ba90 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #10 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ + b 15c0e4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15b154 │ │ │ │ - ldr r1, [pc, #-1960] @ 15b8d8 │ │ │ │ - ldr r0, [pc, #-1960] @ 15b8dc │ │ │ │ + b 15b310 │ │ │ │ + ldr r1, [pc, #-1960] @ 15ba94 │ │ │ │ + ldr r0, [pc, #-1960] @ 15ba98 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #18 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ + b 15c0e4 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15b1dc │ │ │ │ - ldr r1, [pc, #-1996] @ 15b8e0 │ │ │ │ - ldr r0, [pc, #-1996] @ 15b8e4 │ │ │ │ + b 15b398 │ │ │ │ + ldr r1, [pc, #-1996] @ 15ba9c │ │ │ │ + ldr r0, [pc, #-1996] @ 15baa0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 15bf28 │ │ │ │ + b 15c0e4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15abcc │ │ │ │ - ldr r1, [pc, #-2036] @ 15b8e8 │ │ │ │ - ldr r0, [pc, #-2036] @ 15b8ec │ │ │ │ + b 15ad88 │ │ │ │ + ldr r1, [pc, #-2036] @ 15baa4 │ │ │ │ + ldr r0, [pc, #-2036] @ 15baa8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #13 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ + b 15c0e4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15ac1c │ │ │ │ - ldr ip, [pc, #-2068] @ 15b8f0 │ │ │ │ - ldr r1, [pc, #-2068] @ 15b8f4 │ │ │ │ - ldr r0, [pc, #-2068] @ 15b8f8 │ │ │ │ + b 15add8 │ │ │ │ + ldr ip, [pc, #-2068] @ 15baac │ │ │ │ + ldr r1, [pc, #-2068] @ 15bab0 │ │ │ │ + ldr r0, [pc, #-2068] @ 15bab4 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #13 │ │ │ │ str r8, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ bl d8818 │ │ │ │ - b 15bf28 │ │ │ │ + b 15c0e4 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15ad70 │ │ │ │ + b 15af2c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15ac6c │ │ │ │ + b 15ae28 │ │ │ │ bl aa8fc │ │ │ │ - b 15aa0c │ │ │ │ - ldr r1, [pc, #-2132] @ 15b8fc │ │ │ │ - ldr r0, [pc, #-2132] @ 15b900 │ │ │ │ + b 15abc8 │ │ │ │ + ldr r1, [pc, #-2132] @ 15bab8 │ │ │ │ + ldr r0, [pc, #-2132] @ 15babc │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #13 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ + b 15c0e4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15adac │ │ │ │ - ldr r0, [pc, #-2168] @ 15b904 │ │ │ │ + b 15af68 │ │ │ │ + ldr r0, [pc, #-2168] @ 15bac0 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ bl b029c │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15c1a0 │ │ │ │ + beq 15c35c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 15c34c │ │ │ │ - ldr r1, [pc, #-2208] @ 15b908 │ │ │ │ - ldr r0, [pc, #-2208] @ 15b90c │ │ │ │ + beq 15c508 │ │ │ │ + ldr r1, [pc, #-2208] @ 15bac4 │ │ │ │ + ldr r0, [pc, #-2208] @ 15bac8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #13 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ + b 15c0e4 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15af40 │ │ │ │ - ldr r3, [pc, #-2244] @ 15b910 │ │ │ │ - ldr r1, [pc, #-2244] @ 15b914 │ │ │ │ + b 15b0fc │ │ │ │ + ldr r3, [pc, #-2244] @ 15bacc │ │ │ │ + ldr r1, [pc, #-2244] @ 15bad0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ - ldr r0, [pc, #-2248] @ 15b918 │ │ │ │ + ldr r0, [pc, #-2248] @ 15bad4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ + b 15c0e4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15af7c │ │ │ │ + b 15b138 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15b118 │ │ │ │ - ldr r1, [pc, #-2296] @ 15b91c │ │ │ │ - ldr r0, [pc, #-2296] @ 15b920 │ │ │ │ + b 15b2d4 │ │ │ │ + ldr r1, [pc, #-2296] @ 15bad8 │ │ │ │ + ldr r0, [pc, #-2296] @ 15badc │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #14 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ - ldr r1, [pc, #-2320] @ 15b924 │ │ │ │ - ldr r0, [pc, #-2320] @ 15b928 │ │ │ │ + b 15c0e4 │ │ │ │ + ldr r1, [pc, #-2320] @ 15bae0 │ │ │ │ + ldr r0, [pc, #-2320] @ 15bae4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #19 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ - ldr r1, [pc, #-2344] @ 15b92c │ │ │ │ - ldr r0, [pc, #-2344] @ 15b930 │ │ │ │ + b 15c0e4 │ │ │ │ + ldr r1, [pc, #-2344] @ 15bae8 │ │ │ │ + ldr r0, [pc, #-2344] @ 15baec │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #20 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ - ldr r1, [pc, #-2368] @ 15b934 │ │ │ │ - ldr r0, [pc, #-2368] @ 15b938 │ │ │ │ + b 15c0e4 │ │ │ │ + ldr r1, [pc, #-2368] @ 15baf0 │ │ │ │ + ldr r0, [pc, #-2368] @ 15baf4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #22 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ + b 15c0e4 │ │ │ │ bl aa8fc │ │ │ │ - b 15acec │ │ │ │ - ldr r1, [pc, #-2396] @ 15b93c │ │ │ │ - ldr r0, [pc, #-2396] @ 15b940 │ │ │ │ + b 15aea8 │ │ │ │ + ldr r1, [pc, #-2396] @ 15baf8 │ │ │ │ + ldr r0, [pc, #-2396] @ 15bafc │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #22 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ - ldr r1, [pc, #-2420] @ 15b944 │ │ │ │ - ldr r0, [pc, #-2420] @ 15b948 │ │ │ │ + b 15c0e4 │ │ │ │ + ldr r1, [pc, #-2420] @ 15bb00 │ │ │ │ + ldr r0, [pc, #-2420] @ 15bb04 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #28 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ + b 15c0e4 │ │ │ │ bl aa8fc │ │ │ │ add r1, sp, #28 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ - b 15ae98 │ │ │ │ - ldr r1, [pc, #-2456] @ 15b94c │ │ │ │ - ldr r0, [pc, #-2456] @ 15b950 │ │ │ │ + b 15b054 │ │ │ │ + ldr r1, [pc, #-2456] @ 15bb08 │ │ │ │ + ldr r0, [pc, #-2456] @ 15bb0c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #28 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ + b 15c0e4 │ │ │ │ bl aa8fc │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ - b 15b070 │ │ │ │ - ldr r1, [pc, #-2500] @ 15b954 │ │ │ │ - ldr r0, [pc, #-2500] @ 15b958 │ │ │ │ + b 15b22c │ │ │ │ + ldr r1, [pc, #-2500] @ 15bb10 │ │ │ │ + ldr r0, [pc, #-2500] @ 15bb14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ - ldr r1, [pc, #-2520] @ 15b95c │ │ │ │ - ldr r0, [pc, #-2520] @ 15b960 │ │ │ │ + b 15c0e4 │ │ │ │ + ldr r1, [pc, #-2520] @ 15bb18 │ │ │ │ + ldr r0, [pc, #-2520] @ 15bb1c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ + b 15c0e4 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15c1a0 │ │ │ │ - ldr r1, [pc, #-2556] @ 15b964 │ │ │ │ - ldr r0, [pc, #-2556] @ 15b968 │ │ │ │ + b 15c35c │ │ │ │ + ldr r1, [pc, #-2556] @ 15bb20 │ │ │ │ + ldr r0, [pc, #-2556] @ 15bb24 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ - ldr r1, [pc, #-2580] @ 15b96c │ │ │ │ - ldr r0, [pc, #-2580] @ 15b970 │ │ │ │ + b 15c0e4 │ │ │ │ + ldr r1, [pc, #-2580] @ 15bb28 │ │ │ │ + ldr r0, [pc, #-2580] @ 15bb2c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl b6f00 │ │ │ │ - b 15c0c0 │ │ │ │ - ldr r1, [pc, #-2604] @ 15b974 │ │ │ │ - ldr r0, [pc, #-2604] @ 15b978 │ │ │ │ + b 15c27c │ │ │ │ + ldr r1, [pc, #-2604] @ 15bb30 │ │ │ │ + ldr r0, [pc, #-2604] @ 15bb34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl b6f00 │ │ │ │ - b 15c0c0 │ │ │ │ + b 15c27c │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15b308 │ │ │ │ - ldr r1, [pc, #-2636] @ 15b97c │ │ │ │ - ldr r0, [pc, #-2636] @ 15b980 │ │ │ │ + b 15b4c4 │ │ │ │ + ldr r1, [pc, #-2636] @ 15bb38 │ │ │ │ + ldr r0, [pc, #-2636] @ 15bb3c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl b6f00 │ │ │ │ - b 15c0c0 │ │ │ │ + b 15c27c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15b384 │ │ │ │ + b 15b540 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15b3a0 │ │ │ │ + b 15b55c │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15b34c │ │ │ │ + b 15b508 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15b368 │ │ │ │ - ldr r1, [pc, #-2708] @ 15b984 │ │ │ │ - ldr r0, [pc, #-2708] @ 15b988 │ │ │ │ + b 15b524 │ │ │ │ + ldr r1, [pc, #-2708] @ 15bb40 │ │ │ │ + ldr r0, [pc, #-2708] @ 15bb44 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 15bf28 │ │ │ │ - ldr r1, [pc, #-2748] @ 15b98c │ │ │ │ - ldr r0, [pc, #-2748] @ 15b990 │ │ │ │ + b 15c0e4 │ │ │ │ + ldr r1, [pc, #-2748] @ 15bb48 │ │ │ │ + ldr r0, [pc, #-2748] @ 15bb4c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 578f8 │ │ │ │ - b 15bf28 │ │ │ │ + b 15c0e4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15b40c │ │ │ │ - ldr r1, [pc, #-2808] @ 15b994 │ │ │ │ - ldr r0, [pc, #-2808] @ 15b998 │ │ │ │ + b 15b5c8 │ │ │ │ + ldr r1, [pc, #-2808] @ 15bb50 │ │ │ │ + ldr r0, [pc, #-2808] @ 15bb54 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c45c │ │ │ │ - ldr r1, [pc, #-2832] @ 15b99c │ │ │ │ - ldr r0, [pc, #-2832] @ 15b9a0 │ │ │ │ + b 15c618 │ │ │ │ + ldr r1, [pc, #-2832] @ 15bb58 │ │ │ │ + ldr r0, [pc, #-2832] @ 15bb5c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c45c │ │ │ │ + b 15c618 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15b460 │ │ │ │ + b 15b61c │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15b430 │ │ │ │ - ldr r1, [pc, #-2880] @ 15b9a4 │ │ │ │ - ldr r0, [pc, #-2880] @ 15b9a8 │ │ │ │ + b 15b5ec │ │ │ │ + ldr r1, [pc, #-2880] @ 15bb60 │ │ │ │ + ldr r0, [pc, #-2880] @ 15bb64 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c45c │ │ │ │ - ldr r1, [pc, #-2904] @ 15b9ac │ │ │ │ - ldr r0, [pc, #-2904] @ 15b9b0 │ │ │ │ + b 15c618 │ │ │ │ + ldr r1, [pc, #-2904] @ 15bb68 │ │ │ │ + ldr r0, [pc, #-2904] @ 15bb6c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c45c │ │ │ │ + b 15c618 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15b4f0 │ │ │ │ - ldr r1, [pc, #-2940] @ 15b9b4 │ │ │ │ - ldr r0, [pc, #-2940] @ 15b9b8 │ │ │ │ + b 15b6ac │ │ │ │ + ldr r1, [pc, #-2940] @ 15bb70 │ │ │ │ + ldr r0, [pc, #-2940] @ 15bb74 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c45c │ │ │ │ - ldr r1, [pc, #-2964] @ 15b9bc │ │ │ │ - ldr r0, [pc, #-2964] @ 15b9c0 │ │ │ │ + b 15c618 │ │ │ │ + ldr r1, [pc, #-2964] @ 15bb78 │ │ │ │ + ldr r0, [pc, #-2964] @ 15bb7c │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c45c │ │ │ │ - ldr r1, [pc, #-2988] @ 15b9c4 │ │ │ │ - ldr r0, [pc, #-2988] @ 15b9c8 │ │ │ │ + b 15c618 │ │ │ │ + ldr r1, [pc, #-2988] @ 15bb80 │ │ │ │ + ldr r0, [pc, #-2988] @ 15bb84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ - ldr r1, [pc, #-3008] @ 15b9cc │ │ │ │ - ldr r0, [pc, #-3008] @ 15b9d0 │ │ │ │ + b 15c0e4 │ │ │ │ + ldr r1, [pc, #-3008] @ 15bb88 │ │ │ │ + ldr r0, [pc, #-3008] @ 15bb8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ - ldr r1, [pc, #-3028] @ 15b9d4 │ │ │ │ - ldr r0, [pc, #-3028] @ 15b9d8 │ │ │ │ + b 15c0e4 │ │ │ │ + ldr r1, [pc, #-3028] @ 15bb90 │ │ │ │ + ldr r0, [pc, #-3028] @ 15bb94 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ bl b6f00 │ │ │ │ - b 15c0c0 │ │ │ │ - ldr r1, [pc, #-3052] @ 15b9dc │ │ │ │ - ldr r0, [pc, #-3052] @ 15b9e0 │ │ │ │ + b 15c27c │ │ │ │ + ldr r1, [pc, #-3052] @ 15bb98 │ │ │ │ + ldr r0, [pc, #-3052] @ 15bb9c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ bl b6f00 │ │ │ │ - b 15c0c0 │ │ │ │ - ldr r1, [pc, #-3076] @ 15b9e4 │ │ │ │ - ldr r0, [pc, #-3076] @ 15b9e8 │ │ │ │ + b 15c27c │ │ │ │ + ldr r1, [pc, #-3076] @ 15bba0 │ │ │ │ + ldr r0, [pc, #-3076] @ 15bba4 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ - ldr r1, [pc, #-3100] @ 15b9ec │ │ │ │ - ldr r0, [pc, #-3100] @ 15b9f0 │ │ │ │ + b 15c0e4 │ │ │ │ + ldr r1, [pc, #-3100] @ 15bba8 │ │ │ │ + ldr r0, [pc, #-3100] @ 15bbac │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-2992] @ 15ba64 │ │ │ │ + ldr r2, [pc, #-2992] @ 15bc20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ - ldr r1, [pc, #-3124] @ 15b9f4 │ │ │ │ - ldr r0, [pc, #-3124] @ 15b9f8 │ │ │ │ + b 15c0e4 │ │ │ │ + ldr r1, [pc, #-3124] @ 15bbb0 │ │ │ │ + ldr r0, [pc, #-3124] @ 15bbb4 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3024] @ 15ba64 │ │ │ │ + ldr r2, [pc, #-3024] @ 15bc20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c0c0 │ │ │ │ - ldr r1, [pc, #-3148] @ 15b9fc │ │ │ │ - ldr r0, [pc, #-3148] @ 15ba00 │ │ │ │ - ldr r2, [pc, #-3052] @ 15ba64 │ │ │ │ + b 15c27c │ │ │ │ + ldr r1, [pc, #-3148] @ 15bbb8 │ │ │ │ + ldr r0, [pc, #-3148] @ 15bbbc │ │ │ │ + ldr r2, [pc, #-3052] @ 15bc20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c0c0 │ │ │ │ - ldr r1, [pc, #-3168] @ 15ba04 │ │ │ │ - ldr r0, [pc, #-3168] @ 15ba08 │ │ │ │ + b 15c27c │ │ │ │ + ldr r1, [pc, #-3168] @ 15bbc0 │ │ │ │ + ldr r0, [pc, #-3168] @ 15bbc4 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3084] @ 15ba64 │ │ │ │ + ldr r2, [pc, #-3084] @ 15bc20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c0c0 │ │ │ │ + b 15c27c │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15b638 │ │ │ │ - ldr r1, [pc, #-3204] @ 15ba0c │ │ │ │ - ldr r0, [pc, #-3204] @ 15ba10 │ │ │ │ + b 15b7f4 │ │ │ │ + ldr r1, [pc, #-3204] @ 15bbc8 │ │ │ │ + ldr r0, [pc, #-3204] @ 15bbcc │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3128] @ 15ba64 │ │ │ │ + ldr r2, [pc, #-3128] @ 15bc20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c0c0 │ │ │ │ - ldr r1, [pc, #-3228] @ 15ba14 │ │ │ │ - ldr r0, [pc, #-3228] @ 15ba18 │ │ │ │ + b 15c27c │ │ │ │ + ldr r1, [pc, #-3228] @ 15bbd0 │ │ │ │ + ldr r0, [pc, #-3228] @ 15bbd4 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3160] @ 15ba64 │ │ │ │ + ldr r2, [pc, #-3160] @ 15bc20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 15c428 │ │ │ │ + b 15c5e4 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15b67c │ │ │ │ + b 15b838 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15b698 │ │ │ │ + b 15b854 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15b6b4 │ │ │ │ + b 15b870 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15b6d0 │ │ │ │ + b 15b88c │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15b71c │ │ │ │ - ldr r1, [pc, #-3308] @ 15ba1c │ │ │ │ - ldr r0, [pc, #-3308] @ 15ba20 │ │ │ │ + b 15b8d8 │ │ │ │ + ldr r1, [pc, #-3308] @ 15bbd8 │ │ │ │ + ldr r0, [pc, #-3308] @ 15bbdc │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3312] @ 15ba24 │ │ │ │ + ldr r2, [pc, #-3312] @ 15bbe0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ mov r0, fp │ │ │ │ bl 578f8 │ │ │ │ - b 15bf28 │ │ │ │ - ldr r1, [pc, #-3352] @ 15ba28 │ │ │ │ - ldr r0, [pc, #-3352] @ 15ba2c │ │ │ │ + b 15c0e4 │ │ │ │ + ldr r1, [pc, #-3352] @ 15bbe4 │ │ │ │ + ldr r0, [pc, #-3352] @ 15bbe8 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #360 @ 0x168 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c71c │ │ │ │ + b 15c8d8 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15b760 │ │ │ │ - ldr r1, [pc, #-3388] @ 15ba30 │ │ │ │ - ldr r0, [pc, #-3388] @ 15ba34 │ │ │ │ + b 15b91c │ │ │ │ + ldr r1, [pc, #-3388] @ 15bbec │ │ │ │ + ldr r0, [pc, #-3388] @ 15bbf0 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3348] @ 15ba64 │ │ │ │ + ldr r2, [pc, #-3348] @ 15bc20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c71c │ │ │ │ - ldr r1, [pc, #-3412] @ 15ba38 │ │ │ │ - ldr r0, [pc, #-3412] @ 15ba3c │ │ │ │ + b 15c8d8 │ │ │ │ + ldr r1, [pc, #-3412] @ 15bbf4 │ │ │ │ + ldr r0, [pc, #-3412] @ 15bbf8 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3416] @ 15ba40 │ │ │ │ + ldr r2, [pc, #-3416] @ 15bbfc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c71c │ │ │ │ + b 15c8d8 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15b7d4 │ │ │ │ - ldr r1, [pc, #-3444] @ 15ba44 │ │ │ │ - ldr r0, [pc, #-3444] @ 15ba48 │ │ │ │ + b 15b990 │ │ │ │ + ldr r1, [pc, #-3444] @ 15bc00 │ │ │ │ + ldr r0, [pc, #-3444] @ 15bc04 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3424] @ 15ba64 │ │ │ │ + ldr r2, [pc, #-3424] @ 15bc20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c71c │ │ │ │ - ldr r1, [pc, #-3468] @ 15ba4c │ │ │ │ - ldr r0, [pc, #-3468] @ 15ba50 │ │ │ │ + b 15c8d8 │ │ │ │ + ldr r1, [pc, #-3468] @ 15bc08 │ │ │ │ + ldr r0, [pc, #-3468] @ 15bc0c │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3456] @ 15ba64 │ │ │ │ + ldr r2, [pc, #-3456] @ 15bc20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c71c │ │ │ │ + b 15c8d8 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15bb58 │ │ │ │ + b 15bd14 │ │ │ │ bl 4fdd8 <__stack_chk_fail@plt> │ │ │ │ - ldr r1, [pc, #-3508] @ 15ba54 │ │ │ │ - ldr r0, [pc, #-3508] @ 15ba58 │ │ │ │ + ldr r1, [pc, #-3508] @ 15bc10 │ │ │ │ + ldr r0, [pc, #-3508] @ 15bc14 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3492] @ 15ba70 │ │ │ │ + ldr r2, [pc, #-3492] @ 15bc2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c71c │ │ │ │ - ldr r1, [pc, #-3532] @ 15ba5c │ │ │ │ - ldr r0, [pc, #-3532] @ 15ba60 │ │ │ │ + b 15c8d8 │ │ │ │ + ldr r1, [pc, #-3532] @ 15bc18 │ │ │ │ + ldr r0, [pc, #-3532] @ 15bc1c │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3536] @ 15ba64 │ │ │ │ + ldr r2, [pc, #-3536] @ 15bc20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ - ldr r1, [pc, #-3552] @ 15ba68 │ │ │ │ - ldr r0, [pc, #-3552] @ 15ba6c │ │ │ │ + b 15c0e4 │ │ │ │ + ldr r1, [pc, #-3552] @ 15bc24 │ │ │ │ + ldr r0, [pc, #-3552] @ 15bc28 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3556] @ 15ba70 │ │ │ │ + ldr r2, [pc, #-3556] @ 15bc2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c71c │ │ │ │ - ldr r1, [pc, #-3572] @ 15ba74 │ │ │ │ - ldr r0, [pc, #-3572] @ 15ba78 │ │ │ │ + b 15c8d8 │ │ │ │ + ldr r1, [pc, #-3572] @ 15bc30 │ │ │ │ + ldr r0, [pc, #-3572] @ 15bc34 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ + b 15c0e4 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15bbe0 │ │ │ │ - ldr r1, [pc, #-3608] @ 15ba7c │ │ │ │ - ldr r0, [pc, #-3608] @ 15ba80 │ │ │ │ + b 15bd9c │ │ │ │ + ldr r1, [pc, #-3608] @ 15bc38 │ │ │ │ + ldr r0, [pc, #-3608] @ 15bc3c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ - ldr r1, [pc, #-3632] @ 15ba84 │ │ │ │ - ldr r0, [pc, #-3632] @ 15ba88 │ │ │ │ + b 15c0e4 │ │ │ │ + ldr r1, [pc, #-3632] @ 15bc40 │ │ │ │ + ldr r0, [pc, #-3632] @ 15bc44 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ bl b6f00 │ │ │ │ - b 15c0c0 │ │ │ │ - ldr r1, [pc, #-3656] @ 15ba8c │ │ │ │ - ldr r0, [pc, #-3656] @ 15ba90 │ │ │ │ + b 15c27c │ │ │ │ + ldr r1, [pc, #-3656] @ 15bc48 │ │ │ │ + ldr r0, [pc, #-3656] @ 15bc4c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ - ldr r1, [pc, #-3680] @ 15ba94 │ │ │ │ - ldr r0, [pc, #-3680] @ 15ba98 │ │ │ │ + b 15c0e4 │ │ │ │ + ldr r1, [pc, #-3680] @ 15bc50 │ │ │ │ + ldr r0, [pc, #-3680] @ 15bc54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ bl b6f00 │ │ │ │ - b 15c0c0 │ │ │ │ - ldr r1, [pc, #-3700] @ 15ba9c │ │ │ │ - ldr r0, [pc, #-3700] @ 15baa0 │ │ │ │ + b 15c27c │ │ │ │ + ldr r1, [pc, #-3700] @ 15bc58 │ │ │ │ + ldr r0, [pc, #-3700] @ 15bc5c │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3612] @ 15bb00 │ │ │ │ + ldr r2, [pc, #-3612] @ 15bcbc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c45c │ │ │ │ - ldr r1, [pc, #-3724] @ 15baa4 │ │ │ │ - ldr r0, [pc, #-3724] @ 15baa8 │ │ │ │ + b 15c618 │ │ │ │ + ldr r1, [pc, #-3724] @ 15bc60 │ │ │ │ + ldr r0, [pc, #-3724] @ 15bc64 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3728] @ 15baac │ │ │ │ + ldr r2, [pc, #-3728] @ 15bc68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c45c │ │ │ │ - ldr r1, [pc, #-3744] @ 15bab0 │ │ │ │ - ldr r0, [pc, #-3744] @ 15bab4 │ │ │ │ + b 15c618 │ │ │ │ + ldr r1, [pc, #-3744] @ 15bc6c │ │ │ │ + ldr r0, [pc, #-3744] @ 15bc70 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c45c │ │ │ │ - ldr r1, [pc, #-3768] @ 15bab8 │ │ │ │ - ldr r0, [pc, #-3768] @ 15babc │ │ │ │ + b 15c618 │ │ │ │ + ldr r1, [pc, #-3768] @ 15bc74 │ │ │ │ + ldr r0, [pc, #-3768] @ 15bc78 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3708] @ 15bb00 │ │ │ │ + ldr r2, [pc, #-3708] @ 15bcbc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 15c428 │ │ │ │ - ldr r1, [pc, #-3788] @ 15bac0 │ │ │ │ - ldr r0, [pc, #-3788] @ 15bac4 │ │ │ │ + b 15c5e4 │ │ │ │ + ldr r1, [pc, #-3788] @ 15bc7c │ │ │ │ + ldr r0, [pc, #-3788] @ 15bc80 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3736] @ 15bb00 │ │ │ │ + ldr r2, [pc, #-3736] @ 15bcbc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c0c0 │ │ │ │ - ldr r1, [pc, #-3812] @ 15bac8 │ │ │ │ - ldr r0, [pc, #-3812] @ 15bacc │ │ │ │ + b 15c27c │ │ │ │ + ldr r1, [pc, #-3812] @ 15bc84 │ │ │ │ + ldr r0, [pc, #-3812] @ 15bc88 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3768] @ 15bb00 │ │ │ │ + ldr r2, [pc, #-3768] @ 15bcbc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c0c0 │ │ │ │ - ldr r1, [pc, #-3836] @ 15bad0 │ │ │ │ - ldr r0, [pc, #-3836] @ 15bad4 │ │ │ │ - ldr r2, [pc, #-3796] @ 15bb00 │ │ │ │ + b 15c27c │ │ │ │ + ldr r1, [pc, #-3836] @ 15bc8c │ │ │ │ + ldr r0, [pc, #-3836] @ 15bc90 │ │ │ │ + ldr r2, [pc, #-3796] @ 15bcbc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c0c0 │ │ │ │ + b 15c27c │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15bd00 │ │ │ │ - ldr r1, [pc, #-3868] @ 15bad8 │ │ │ │ - ldr r0, [pc, #-3868] @ 15badc │ │ │ │ + b 15bebc │ │ │ │ + ldr r1, [pc, #-3868] @ 15bc94 │ │ │ │ + ldr r0, [pc, #-3868] @ 15bc98 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3840] @ 15bb00 │ │ │ │ + ldr r2, [pc, #-3840] @ 15bcbc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c45c │ │ │ │ + b 15c618 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15bd44 │ │ │ │ + b 15bf00 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15bd60 │ │ │ │ + b 15bf1c │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15bd7c │ │ │ │ + b 15bf38 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15bd98 │ │ │ │ - ldr r1, [pc, #-3940] @ 15bae0 │ │ │ │ - ldr r0, [pc, #-3940] @ 15bae4 │ │ │ │ + b 15bf54 │ │ │ │ + ldr r1, [pc, #-3940] @ 15bc9c │ │ │ │ + ldr r0, [pc, #-3940] @ 15bca0 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3920] @ 15bb00 │ │ │ │ + ldr r2, [pc, #-3920] @ 15bcbc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c0c0 │ │ │ │ - ldr r1, [pc, #-3964] @ 15bae8 │ │ │ │ - ldr r0, [pc, #-3964] @ 15baec │ │ │ │ + b 15c27c │ │ │ │ + ldr r1, [pc, #-3964] @ 15bca4 │ │ │ │ + ldr r0, [pc, #-3964] @ 15bca8 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-3952] @ 15bb00 │ │ │ │ + ldr r2, [pc, #-3952] @ 15bcbc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ - ldr r1, [pc, #-3988] @ 15baf0 │ │ │ │ - ldr r0, [pc, #-3988] @ 15baf4 │ │ │ │ + b 15c0e4 │ │ │ │ + ldr r1, [pc, #-3988] @ 15bcac │ │ │ │ + ldr r0, [pc, #-3988] @ 15bcb0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ + b 15c0e4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15bea8 │ │ │ │ + b 15c064 │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15bde4 │ │ │ │ + b 15bfa0 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15be28 │ │ │ │ - ldr r1, [pc, #-4048] @ 15baf8 │ │ │ │ - ldr r0, [pc, #-4048] @ 15bafc │ │ │ │ + b 15bfe4 │ │ │ │ + ldr r1, [pc, #-4048] @ 15bcb4 │ │ │ │ + ldr r0, [pc, #-4048] @ 15bcb8 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-4052] @ 15bb00 │ │ │ │ + ldr r2, [pc, #-4052] @ 15bcbc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ - ldr r1, [pc, #-4068] @ 15bb04 │ │ │ │ - ldr r0, [pc, #-4068] @ 15bb08 │ │ │ │ + b 15c0e4 │ │ │ │ + ldr r1, [pc, #-4068] @ 15bcc0 │ │ │ │ + ldr r0, [pc, #-4068] @ 15bcc4 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-4072] @ 15bb0c │ │ │ │ + ldr r2, [pc, #-4072] @ 15bcc8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ - ldr r1, [pc, #-4088] @ 15bb10 │ │ │ │ - ldr r0, [pc, #-4088] @ 15bb14 │ │ │ │ + b 15c0e4 │ │ │ │ + ldr r1, [pc, #-4088] @ 15bccc │ │ │ │ + ldr r0, [pc, #-4088] @ 15bcd0 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #940] @ 15cec0 │ │ │ │ + ldr r2, [pc, #940] @ 15d07c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c45c │ │ │ │ - ldr r1, [pc, #924] @ 15cec4 │ │ │ │ - ldr r0, [pc, #924] @ 15cec8 │ │ │ │ + b 15c618 │ │ │ │ + ldr r1, [pc, #924] @ 15d080 │ │ │ │ + ldr r0, [pc, #924] @ 15d084 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #908] @ 15cec0 │ │ │ │ + ldr r2, [pc, #908] @ 15d07c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c45c │ │ │ │ - ldr r1, [pc, #900] @ 15cecc │ │ │ │ - ldr r0, [pc, #900] @ 15ced0 │ │ │ │ + b 15c618 │ │ │ │ + ldr r1, [pc, #900] @ 15d088 │ │ │ │ + ldr r0, [pc, #900] @ 15d08c │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #896] @ 15ced4 │ │ │ │ + ldr r2, [pc, #896] @ 15d090 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ - ldr r1, [pc, #880] @ 15ced8 │ │ │ │ - ldr r0, [pc, #880] @ 15cedc │ │ │ │ + b 15c0e4 │ │ │ │ + ldr r1, [pc, #880] @ 15d094 │ │ │ │ + ldr r0, [pc, #880] @ 15d098 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #864] @ 15ced4 │ │ │ │ + ldr r2, [pc, #864] @ 15d090 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c0c0 │ │ │ │ - ldr r1, [pc, #856] @ 15cee0 │ │ │ │ - ldr r0, [pc, #856] @ 15cee4 │ │ │ │ + b 15c27c │ │ │ │ + ldr r1, [pc, #856] @ 15d09c │ │ │ │ + ldr r0, [pc, #856] @ 15d0a0 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #832] @ 15ced4 │ │ │ │ + ldr r2, [pc, #832] @ 15d090 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15bf28 │ │ │ │ - ldr r1, [pc, #832] @ 15cee8 │ │ │ │ - ldr r0, [pc, #832] @ 15ceec │ │ │ │ + b 15c0e4 │ │ │ │ + ldr r1, [pc, #832] @ 15d0a4 │ │ │ │ + ldr r0, [pc, #832] @ 15d0a8 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #828] @ 15cef0 │ │ │ │ + ldr r2, [pc, #828] @ 15d0ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c45c │ │ │ │ - ldr r1, [pc, #812] @ 15cef4 │ │ │ │ - ldr r0, [pc, #812] @ 15cef8 │ │ │ │ - ldr r2, [pc, #772] @ 15ced4 │ │ │ │ + b 15c618 │ │ │ │ + ldr r1, [pc, #812] @ 15d0b0 │ │ │ │ + ldr r0, [pc, #812] @ 15d0b4 │ │ │ │ + ldr r2, [pc, #772] @ 15d090 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15c0c0 │ │ │ │ + b 15c27c │ │ │ │ mov r0, r7 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15bf00 │ │ │ │ - ldr r3, [pc, #780] @ 15cefc │ │ │ │ - ldr r1, [pc, #780] @ 15cf00 │ │ │ │ - ldr r0, [pc, #780] @ 15cf04 │ │ │ │ + b 15c0bc │ │ │ │ + ldr r3, [pc, #780] @ 15d0b8 │ │ │ │ + ldr r1, [pc, #780] @ 15d0bc │ │ │ │ + ldr r0, [pc, #780] @ 15d0c0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #776] @ 15cf08 │ │ │ │ + ldr r2, [pc, #776] @ 15d0c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #760] @ 15cf0c │ │ │ │ - ldr r1, [pc, #760] @ 15cf10 │ │ │ │ - ldr r0, [pc, #760] @ 15cf14 │ │ │ │ + ldr r3, [pc, #760] @ 15d0c8 │ │ │ │ + ldr r1, [pc, #760] @ 15d0cc │ │ │ │ + ldr r0, [pc, #760] @ 15d0d0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #756] @ 15cf18 │ │ │ │ + ldr r2, [pc, #756] @ 15d0d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #740] @ 15cf1c │ │ │ │ - ldr r1, [pc, #740] @ 15cf20 │ │ │ │ - ldr r0, [pc, #740] @ 15cf24 │ │ │ │ + ldr r3, [pc, #740] @ 15d0d8 │ │ │ │ + ldr r1, [pc, #740] @ 15d0dc │ │ │ │ + ldr r0, [pc, #740] @ 15d0e0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #736] @ 15cf28 │ │ │ │ + ldr r2, [pc, #736] @ 15d0e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #720] @ 15cf2c │ │ │ │ - ldr r1, [pc, #720] @ 15cf30 │ │ │ │ - ldr r0, [pc, #720] @ 15cf34 │ │ │ │ + ldr r3, [pc, #720] @ 15d0e8 │ │ │ │ + ldr r1, [pc, #720] @ 15d0ec │ │ │ │ + ldr r0, [pc, #720] @ 15d0f0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #716] @ 15cf38 │ │ │ │ + ldr r2, [pc, #716] @ 15d0f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #700] @ 15cf3c │ │ │ │ - ldr r1, [pc, #700] @ 15cf40 │ │ │ │ - ldr r0, [pc, #700] @ 15cf44 │ │ │ │ + ldr r3, [pc, #700] @ 15d0f8 │ │ │ │ + ldr r1, [pc, #700] @ 15d0fc │ │ │ │ + ldr r0, [pc, #700] @ 15d100 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #696] @ 15cf48 │ │ │ │ + ldr r2, [pc, #696] @ 15d104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #680] @ 15cf4c │ │ │ │ - ldr r1, [pc, #680] @ 15cf50 │ │ │ │ - ldr r0, [pc, #680] @ 15cf54 │ │ │ │ + ldr r3, [pc, #680] @ 15d108 │ │ │ │ + ldr r1, [pc, #680] @ 15d10c │ │ │ │ + ldr r0, [pc, #680] @ 15d110 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #676] @ 15cf58 │ │ │ │ + ldr r2, [pc, #676] @ 15d114 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #660] @ 15cf5c │ │ │ │ - ldr r1, [pc, #660] @ 15cf60 │ │ │ │ - ldr r0, [pc, #660] @ 15cf64 │ │ │ │ + ldr r3, [pc, #660] @ 15d118 │ │ │ │ + ldr r1, [pc, #660] @ 15d11c │ │ │ │ + ldr r0, [pc, #660] @ 15d120 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #656] @ 15cf68 │ │ │ │ + ldr r2, [pc, #656] @ 15d124 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #640] @ 15cf6c │ │ │ │ - ldr r1, [pc, #640] @ 15cf70 │ │ │ │ - ldr r0, [pc, #640] @ 15cf74 │ │ │ │ + ldr r3, [pc, #640] @ 15d128 │ │ │ │ + ldr r1, [pc, #640] @ 15d12c │ │ │ │ + ldr r0, [pc, #640] @ 15d130 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ mov r2, #32 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ bl 504d4 │ │ │ │ bl 50554 │ │ │ │ - ldr r3, [pc, #608] @ 15cf78 │ │ │ │ - ldr r1, [pc, #608] @ 15cf7c │ │ │ │ - ldr r0, [pc, #608] @ 15cf80 │ │ │ │ + ldr r3, [pc, #608] @ 15d134 │ │ │ │ + ldr r1, [pc, #608] @ 15d138 │ │ │ │ + ldr r0, [pc, #608] @ 15d13c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #604] @ 15cf84 │ │ │ │ + ldr r2, [pc, #604] @ 15d140 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #588] @ 15cf88 │ │ │ │ - ldr r1, [pc, #588] @ 15cf8c │ │ │ │ - ldr r0, [pc, #588] @ 15cf90 │ │ │ │ + ldr r3, [pc, #588] @ 15d144 │ │ │ │ + ldr r1, [pc, #588] @ 15d148 │ │ │ │ + ldr r0, [pc, #588] @ 15d14c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #584] @ 15cf94 │ │ │ │ + ldr r2, [pc, #584] @ 15d150 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #568] @ 15cf98 │ │ │ │ - ldr r1, [pc, #568] @ 15cf9c │ │ │ │ - ldr r0, [pc, #568] @ 15cfa0 │ │ │ │ + ldr r3, [pc, #568] @ 15d154 │ │ │ │ + ldr r1, [pc, #568] @ 15d158 │ │ │ │ + ldr r0, [pc, #568] @ 15d15c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #564] @ 15cfa4 │ │ │ │ + ldr r2, [pc, #564] @ 15d160 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #548] @ 15cfa8 │ │ │ │ - ldr r1, [pc, #548] @ 15cfac │ │ │ │ - ldr r0, [pc, #548] @ 15cfb0 │ │ │ │ + ldr r3, [pc, #548] @ 15d164 │ │ │ │ + ldr r1, [pc, #548] @ 15d168 │ │ │ │ + ldr r0, [pc, #548] @ 15d16c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #544] @ 15cfb4 │ │ │ │ + ldr r2, [pc, #544] @ 15d170 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #528] @ 15cfb8 │ │ │ │ - ldr r1, [pc, #528] @ 15cfbc │ │ │ │ - ldr r0, [pc, #528] @ 15cfc0 │ │ │ │ + ldr r3, [pc, #528] @ 15d174 │ │ │ │ + ldr r1, [pc, #528] @ 15d178 │ │ │ │ + ldr r0, [pc, #528] @ 15d17c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #524] @ 15cfc4 │ │ │ │ + ldr r2, [pc, #524] @ 15d180 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #508] @ 15cfc8 │ │ │ │ - ldr r1, [pc, #508] @ 15cfcc │ │ │ │ - ldr r0, [pc, #508] @ 15cfd0 │ │ │ │ + ldr r3, [pc, #508] @ 15d184 │ │ │ │ + ldr r1, [pc, #508] @ 15d188 │ │ │ │ + ldr r0, [pc, #508] @ 15d18c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #504] @ 15cfd4 │ │ │ │ + ldr r2, [pc, #504] @ 15d190 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #488] @ 15cfd8 │ │ │ │ - ldr r1, [pc, #488] @ 15cfdc │ │ │ │ - ldr r0, [pc, #488] @ 15cfe0 │ │ │ │ + ldr r3, [pc, #488] @ 15d194 │ │ │ │ + ldr r1, [pc, #488] @ 15d198 │ │ │ │ + ldr r0, [pc, #488] @ 15d19c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #484] @ 15cfe4 │ │ │ │ + ldr r2, [pc, #484] @ 15d1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #468] @ 15cfe8 │ │ │ │ - ldr r1, [pc, #468] @ 15cfec │ │ │ │ - ldr r0, [pc, #468] @ 15cff0 │ │ │ │ + ldr r3, [pc, #468] @ 15d1a4 │ │ │ │ + ldr r1, [pc, #468] @ 15d1a8 │ │ │ │ + ldr r0, [pc, #468] @ 15d1ac │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #464] @ 15cff4 │ │ │ │ + ldr r2, [pc, #464] @ 15d1b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #448] @ 15cff8 │ │ │ │ - ldr r1, [pc, #448] @ 15cffc │ │ │ │ - ldr r0, [pc, #448] @ 15d000 │ │ │ │ + ldr r3, [pc, #448] @ 15d1b4 │ │ │ │ + ldr r1, [pc, #448] @ 15d1b8 │ │ │ │ + ldr r0, [pc, #448] @ 15d1bc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #444] @ 15d004 │ │ │ │ + ldr r2, [pc, #444] @ 15d1c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #428] @ 15d008 │ │ │ │ - ldr r1, [pc, #428] @ 15d00c │ │ │ │ - ldr r0, [pc, #428] @ 15d010 │ │ │ │ + ldr r3, [pc, #428] @ 15d1c4 │ │ │ │ + ldr r1, [pc, #428] @ 15d1c8 │ │ │ │ + ldr r0, [pc, #428] @ 15d1cc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #424] @ 15d014 │ │ │ │ + ldr r2, [pc, #424] @ 15d1d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #408] @ 15d018 │ │ │ │ - ldr r1, [pc, #408] @ 15d01c │ │ │ │ - ldr r0, [pc, #408] @ 15d020 │ │ │ │ + ldr r3, [pc, #408] @ 15d1d4 │ │ │ │ + ldr r1, [pc, #408] @ 15d1d8 │ │ │ │ + ldr r0, [pc, #408] @ 15d1dc │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #404] @ 15d024 │ │ │ │ + ldr r2, [pc, #404] @ 15d1e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #388] @ 15d028 │ │ │ │ - ldr r1, [pc, #388] @ 15d02c │ │ │ │ - ldr r0, [pc, #388] @ 15d030 │ │ │ │ + ldr r3, [pc, #388] @ 15d1e4 │ │ │ │ + ldr r1, [pc, #388] @ 15d1e8 │ │ │ │ + ldr r0, [pc, #388] @ 15d1ec │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #384] @ 15d034 │ │ │ │ + ldr r2, [pc, #384] @ 15d1f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ bl 504a4 <__assert_fail@plt> │ │ │ │ muleq r0, r6, r1 │ │ │ │ - mlaeq sl, ip, r2, r1 │ │ │ │ - eoreq r1, sl, ip, asr #10 │ │ │ │ - eoreq r1, sl, ip, ror r2 │ │ │ │ - eoreq r1, sl, ip, lsr #10 │ │ │ │ + eoreq r1, sl, r8, lsl r6 │ │ │ │ + eoreq r1, sl, r8, asr #17 │ │ │ │ + strdeq r1, [sl], -r8 @ │ │ │ │ + eoreq r1, sl, r8, lsr #17 │ │ │ │ muleq r0, lr, r1 │ │ │ │ - eoreq r1, sl, ip, asr r2 │ │ │ │ - eoreq r1, sl, ip, lsl #10 │ │ │ │ - eoreq r1, sl, ip, lsr r2 │ │ │ │ - eoreq r1, sl, ip, ror #9 │ │ │ │ - eoreq r1, sl, ip, lsl r2 │ │ │ │ - eoreq r1, sl, ip, asr #9 │ │ │ │ + ldrdeq r1, [sl], -r8 @ │ │ │ │ + eoreq r1, sl, r8, lsl #17 │ │ │ │ + @ instruction: 0x002a15b8 │ │ │ │ + eoreq r1, sl, r8, ror #16 │ │ │ │ + mlaeq sl, r8, r5, r1 │ │ │ │ + eoreq r1, sl, r8, asr #16 │ │ │ │ muleq r0, r7, r1 │ │ │ │ - eoreq r1, sl, r0, lsl #4 │ │ │ │ - @ instruction: 0x002a14b0 │ │ │ │ - eoreq r6, ip, r4, ror r5 │ │ │ │ - eoreq r8, r9, r8, ror r6 │ │ │ │ - ldrdeq r4, [sl], -ip @ │ │ │ │ - andeq pc, r0, pc, asr r9 @ │ │ │ │ - eoreq r6, ip, r0, asr r5 │ │ │ │ - eoreq r8, r9, r4, asr r6 │ │ │ │ - eoreq r3, sl, r4, asr #26 │ │ │ │ - andeq pc, r0, lr, asr r9 @ │ │ │ │ - eoreq r6, ip, ip, lsr #10 │ │ │ │ - eoreq r8, r9, r0, lsr r6 │ │ │ │ - strdeq r4, [sl], -r0 @ │ │ │ │ - andeq pc, r0, r0, asr #19 │ │ │ │ - eoreq r6, ip, r8, lsl #10 │ │ │ │ - eoreq r8, r9, ip, lsl #12 │ │ │ │ - strdeq r5, [sl], -r4 @ │ │ │ │ - @ instruction: 0x0000f9bf │ │ │ │ - eoreq r6, ip, r4, ror #9 │ │ │ │ - eoreq r8, r9, r8, ror #11 │ │ │ │ - eoreq r5, sl, ip, lsr r3 │ │ │ │ - andeq pc, r0, sp, asr r9 @ │ │ │ │ - eoreq r6, ip, r0, asr #9 │ │ │ │ - eoreq r8, r9, r4, asr #11 │ │ │ │ - ldrdeq r5, [sl], -r8 @ │ │ │ │ - andeq pc, r0, ip, asr r9 @ │ │ │ │ - mlaeq ip, ip, r4, r6 │ │ │ │ - eoreq r8, r9, r0, lsr #11 │ │ │ │ - eoreq r3, sl, r8, lsr #25 │ │ │ │ - @ instruction: 0x0000f9ba │ │ │ │ - eoreq r2, ip, r8, lsl #9 │ │ │ │ - eoreq r8, r9, r8, lsr #13 │ │ │ │ - ldrdeq r8, [r9], -r4 @ │ │ │ │ - eoreq r6, ip, ip, asr #8 │ │ │ │ - eoreq r8, r9, r0, asr r5 │ │ │ │ - eoreq r5, sl, r0, ror r6 │ │ │ │ - andeq pc, r0, r5, lsl #19 │ │ │ │ - eoreq r2, ip, r8, lsr r4 │ │ │ │ - eoreq r8, r9, r4, lsl r6 │ │ │ │ - eoreq fp, r9, ip, lsr r7 │ │ │ │ + eoreq r1, sl, ip, ror r5 │ │ │ │ + eoreq r1, sl, ip, lsr #16 │ │ │ │ + strdeq r6, [ip], -r0 @ │ │ │ │ + strdeq r8, [r9], -r4 @ │ │ │ │ + eoreq r4, sl, r8, asr sl │ │ │ │ + andeq pc, r0, r1, asr r9 @ │ │ │ │ + eoreq r6, ip, ip, asr #17 │ │ │ │ + ldrdeq r8, [r9], -r0 @ │ │ │ │ + eoreq r4, sl, r0, asr #1 │ │ │ │ + andeq pc, r0, r0, asr r9 @ │ │ │ │ + eoreq r6, ip, r8, lsr #17 │ │ │ │ + eoreq r8, r9, ip, lsr #19 │ │ │ │ + eoreq r5, sl, ip, ror #2 │ │ │ │ + @ instruction: 0x0000f9b2 │ │ │ │ + eoreq r6, ip, r4, lsl #17 │ │ │ │ + eoreq r8, r9, r8, lsl #19 │ │ │ │ + eoreq r5, sl, ip, ror r8 │ │ │ │ + @ instruction: 0x0000f9b1 │ │ │ │ + eoreq r6, ip, r0, ror #16 │ │ │ │ + eoreq r8, r9, r4, ror #18 │ │ │ │ + @ instruction: 0x002a56b8 │ │ │ │ + andeq pc, r0, pc, asr #18 │ │ │ │ + eoreq r6, ip, ip, lsr r8 │ │ │ │ + eoreq r8, r9, r0, asr #18 │ │ │ │ + eoreq r5, sl, r0, ror #20 │ │ │ │ + andeq pc, r0, lr, asr #18 │ │ │ │ + eoreq r6, ip, r8, lsl r8 │ │ │ │ + eoreq r8, r9, ip, lsl r9 │ │ │ │ + eoreq r4, sl, r4, lsr #32 │ │ │ │ + andeq pc, r0, ip, lsr #19 │ │ │ │ + eoreq r2, ip, r4, lsl #16 │ │ │ │ + eoreq r8, r9, r4, lsr #20 │ │ │ │ + eoreq r8, r9, r0, asr sl │ │ │ │ + eoreq r6, ip, r8, asr #15 │ │ │ │ + eoreq r8, r9, ip, asr #17 │ │ │ │ + strdeq r5, [sl], -r8 @ │ │ │ │ + andeq pc, r0, r7, ror r9 @ │ │ │ │ + @ instruction: 0x002c27b4 │ │ │ │ + mlaeq r9, r0, r9, r8 │ │ │ │ + @ instruction: 0x0029bab8 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - eoreq r6, ip, r4, lsl #8 │ │ │ │ - eoreq r8, r9, r8, lsl #10 │ │ │ │ - eoreq r2, sl, r8, asr #25 │ │ │ │ - andeq pc, r0, fp, lsl #19 │ │ │ │ - eoreq r6, ip, r0, ror #7 │ │ │ │ - eoreq r8, r9, r4, ror #9 │ │ │ │ - mlaeq sl, r8, ip, r2 │ │ │ │ - andeq pc, r0, sl, lsl #19 │ │ │ │ - @ instruction: 0x002c63bc │ │ │ │ - eoreq r8, r9, r0, asr #9 │ │ │ │ - eoreq r5, sl, r0, lsl r6 │ │ │ │ - @ instruction: 0x0000f9be │ │ │ │ - mlaeq ip, r8, r3, r6 │ │ │ │ - mlaeq r9, ip, r4, r8 │ │ │ │ - @ instruction: 0x002a3bb0 │ │ │ │ - @ instruction: 0x0000f9bd │ │ │ │ - eoreq r6, ip, r4, ror r3 │ │ │ │ - eoreq r8, r9, r8, ror r4 │ │ │ │ - @ instruction: 0x002a45b8 │ │ │ │ - @ instruction: 0x0000f9bc │ │ │ │ - eoreq r6, ip, r0, asr r3 │ │ │ │ - eoreq r8, r9, r4, asr r4 │ │ │ │ - eoreq r5, sl, ip, asr #5 │ │ │ │ - @ instruction: 0x0000f9bb │ │ │ │ - eoreq r6, ip, ip, lsr #6 │ │ │ │ - eoreq r8, r9, r0, lsr r4 │ │ │ │ - eoreq r4, sl, r4, asr #32 │ │ │ │ - andeq pc, r0, r9, lsl #19 │ │ │ │ - eoreq r6, ip, r8, lsl #6 │ │ │ │ - eoreq r8, r9, ip, lsl #8 │ │ │ │ - eoreq r5, sl, r0, asr r5 │ │ │ │ - andeq pc, r0, r8, lsl #19 │ │ │ │ - eoreq r6, ip, r4, ror #5 │ │ │ │ - eoreq r8, r9, r8, ror #7 │ │ │ │ - eoreq r5, sl, r0, lsr #10 │ │ │ │ - andeq pc, r0, r7, lsl #19 │ │ │ │ - eoreq r6, ip, r0, asr #5 │ │ │ │ - eoreq r8, r9, r4, asr #7 │ │ │ │ - strdeq r5, [sl], -r0 @ │ │ │ │ - andeq pc, r0, r6, lsl #19 │ │ │ │ + eoreq r6, ip, r0, lsl #15 │ │ │ │ + eoreq r8, r9, r4, lsl #17 │ │ │ │ + eoreq r3, sl, r4, asr #32 │ │ │ │ + andeq pc, r0, sp, ror r9 @ │ │ │ │ + eoreq r6, ip, ip, asr r7 │ │ │ │ + eoreq r8, r9, r0, ror #16 │ │ │ │ + eoreq r3, sl, r4, lsl r0 │ │ │ │ + andeq pc, r0, ip, ror r9 @ │ │ │ │ + eoreq r6, ip, r8, lsr r7 │ │ │ │ + eoreq r8, r9, ip, lsr r8 │ │ │ │ + eoreq r5, sl, ip, lsl #19 │ │ │ │ + @ instruction: 0x0000f9b0 │ │ │ │ + eoreq r6, ip, r4, lsl r7 │ │ │ │ + eoreq r8, r9, r8, lsl r8 │ │ │ │ + eoreq r3, sl, ip, lsr #30 │ │ │ │ + andeq pc, r0, pc, lsr #19 │ │ │ │ + strdeq r6, [ip], -r0 @ │ │ │ │ + strdeq r8, [r9], -r4 @ │ │ │ │ + eoreq r4, sl, r4, lsr r9 │ │ │ │ + andeq pc, r0, lr, lsr #19 │ │ │ │ + eoreq r6, ip, ip, asr #13 │ │ │ │ + ldrdeq r8, [r9], -r0 @ │ │ │ │ + eoreq r5, sl, r4, asr r6 │ │ │ │ + andeq pc, r0, sp, lsr #19 │ │ │ │ + eoreq r6, ip, r8, lsr #13 │ │ │ │ + eoreq r8, r9, ip, lsr #15 │ │ │ │ + eoreq r4, sl, r0, asr #7 │ │ │ │ + andeq pc, r0, fp, ror r9 @ │ │ │ │ + eoreq r6, ip, r4, lsl #13 │ │ │ │ + eoreq r8, r9, r8, lsl #15 │ │ │ │ + eoreq r5, sl, ip, asr #17 │ │ │ │ + andeq pc, r0, sl, ror r9 @ │ │ │ │ + eoreq r6, ip, r0, ror #12 │ │ │ │ + eoreq r8, r9, r4, ror #14 │ │ │ │ + mlaeq sl, ip, r8, r5 │ │ │ │ + andeq pc, r0, r9, ror r9 @ │ │ │ │ + eoreq r6, ip, ip, lsr r6 │ │ │ │ + eoreq r8, r9, r0, asr #14 │ │ │ │ + eoreq r5, sl, r0, lsr #9 │ │ │ │ + andeq pc, r0, r8, ror r9 @ │ │ │ │ │ │ │ │ -0015d038 : │ │ │ │ +0015d1f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3808] @ 0xee0 │ │ │ │ - ldr r1, [pc, #4056] @ 15e028 │ │ │ │ - ldr r3, [pc, #4056] @ 15e02c │ │ │ │ + ldr r1, [pc, #4056] @ 15e1e4 │ │ │ │ + ldr r3, [pc, #4056] @ 15e1e8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ - ldr r5, [pc, #4048] @ 15e030 │ │ │ │ - ldr r2, [pc, #4048] @ 15e034 │ │ │ │ + ldr r5, [pc, #4048] @ 15e1ec │ │ │ │ + ldr r2, [pc, #4048] @ 15e1f0 │ │ │ │ sub sp, sp, #252 @ 0xfc │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #244] @ 0xf4 │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [r5, r2] │ │ │ │ - ldr r3, [pc, #4024] @ 15e038 │ │ │ │ + ldr r3, [pc, #4024] @ 15e1f4 │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ cmp r2, r3 │ │ │ │ - ldr r3, [pc, #4012] @ 15e03c │ │ │ │ + ldr r3, [pc, #4012] @ 15e1f8 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ - beq 15e484 │ │ │ │ - ldr r2, [pc, #4004] @ 15e040 │ │ │ │ - ldr r3, [pc, #4004] @ 15e044 │ │ │ │ + beq 15e640 │ │ │ │ + ldr r2, [pc, #4004] @ 15e1fc │ │ │ │ + ldr r3, [pc, #4004] @ 15e200 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ - ldr r3, [pc, #3988] @ 15e048 │ │ │ │ + ldr r3, [pc, #3988] @ 15e204 │ │ │ │ mov r0, #5 │ │ │ │ mov r1, #6 │ │ │ │ strd r0, [sp, #104] @ 0x68 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r4, #3012] @ 0xbc4 │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r0, [r7, #3692] @ 0xe6c │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r4, #1032] @ 0x408 │ │ │ │ str r1, [sp] │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ - bl 14147c │ │ │ │ + bl 141638 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 15e454 │ │ │ │ + beq 15e610 │ │ │ │ ldr r2, [r7, #3600] @ 0xe10 │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r0, [r4, #1060] @ 0x424 │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15e524 │ │ │ │ - ldr r2, [pc, #3896] @ 15e04c │ │ │ │ + beq 15e6e0 │ │ │ │ + ldr r2, [pc, #3896] @ 15e208 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15d13c │ │ │ │ + beq 15d2f8 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15d13c │ │ │ │ + beq 15d2f8 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15e4c4 │ │ │ │ + beq 15e680 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3316] @ 0xcf4 │ │ │ │ ldr r0, [r4, #1072] @ 0x430 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15e544 │ │ │ │ - ldr r2, [pc, #3820] @ 15e050 │ │ │ │ + beq 15e700 │ │ │ │ + ldr r2, [pc, #3820] @ 15e20c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15d18c │ │ │ │ + beq 15d348 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15d18c │ │ │ │ + beq 15d348 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15e4cc │ │ │ │ + beq 15e688 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3696] @ 0xe70 │ │ │ │ ldr r0, [r4, #1080] @ 0x438 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15e4f4 │ │ │ │ - ldr r2, [pc, #3744] @ 15e054 │ │ │ │ + beq 15e6b0 │ │ │ │ + ldr r2, [pc, #3744] @ 15e210 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15d1e0 │ │ │ │ + beq 15d39c │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15d1e0 │ │ │ │ + beq 15d39c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15e514 │ │ │ │ + beq 15e6d0 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3700] @ 0xe74 │ │ │ │ ldr r0, [r4, #2336] @ 0x920 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15e5cc │ │ │ │ - ldr r2, [pc, #3664] @ 15e058 │ │ │ │ + beq 15e788 │ │ │ │ + ldr r2, [pc, #3664] @ 15e214 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15d230 │ │ │ │ + beq 15d3ec │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15d230 │ │ │ │ + beq 15d3ec │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15e51c │ │ │ │ + beq 15e6d8 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3704] @ 0xe78 │ │ │ │ ldr r0, [r4, #1108] @ 0x454 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15e5f4 │ │ │ │ - ldr r2, [pc, #3588] @ 15e05c │ │ │ │ + beq 15e7b0 │ │ │ │ + ldr r2, [pc, #3588] @ 15e218 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15d280 │ │ │ │ + beq 15d43c │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15d280 │ │ │ │ + beq 15d43c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15e4d4 │ │ │ │ + beq 15e690 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3708] @ 0xe7c │ │ │ │ ldr r0, [r4, #2004] @ 0x7d4 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15e61c │ │ │ │ - ldr r2, [pc, #3512] @ 15e060 │ │ │ │ + beq 15e7d8 │ │ │ │ + ldr r2, [pc, #3512] @ 15e21c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15d2d0 │ │ │ │ + beq 15d48c │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15d2d0 │ │ │ │ + beq 15d48c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15e4dc │ │ │ │ + beq 15e698 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3712] @ 0xe80 │ │ │ │ ldr r0, [r4, #1156] @ 0x484 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15e644 │ │ │ │ - ldr r2, [pc, #3436] @ 15e064 │ │ │ │ + beq 15e800 │ │ │ │ + ldr r2, [pc, #3436] @ 15e220 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15d320 │ │ │ │ + beq 15d4dc │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15d320 │ │ │ │ + beq 15d4dc │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15e4e4 │ │ │ │ + beq 15e6a0 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3716] @ 0xe84 │ │ │ │ ldr r0, [r4, #1228] @ 0x4cc │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15e664 │ │ │ │ - ldr r2, [pc, #3360] @ 15e068 │ │ │ │ + beq 15e820 │ │ │ │ + ldr r2, [pc, #3360] @ 15e224 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15d370 │ │ │ │ + beq 15d52c │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15d370 │ │ │ │ + beq 15d52c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15e4ec │ │ │ │ + beq 15e6a8 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3720] @ 0xe88 │ │ │ │ ldr r0, [r4, #1240] @ 0x4d8 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15e6c4 │ │ │ │ - ldr r2, [pc, #3284] @ 15e06c │ │ │ │ + beq 15e880 │ │ │ │ + ldr r2, [pc, #3284] @ 15e228 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15d3c4 │ │ │ │ + beq 15d580 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15d3c4 │ │ │ │ + beq 15d580 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 15d3c4 │ │ │ │ + bne 15d580 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3724] @ 0xe8c │ │ │ │ ldr r0, [r4, #1276] @ 0x4fc │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15e6e4 │ │ │ │ - ldr r2, [pc, #3204] @ 15e070 │ │ │ │ + beq 15e8a0 │ │ │ │ + ldr r2, [pc, #3204] @ 15e22c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15d418 │ │ │ │ + beq 15d5d4 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15d418 │ │ │ │ + beq 15d5d4 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 15d418 │ │ │ │ + bne 15d5d4 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3728] @ 0xe90 │ │ │ │ ldr r0, [r4, #3184] @ 0xc70 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15e578 │ │ │ │ - ldr r2, [pc, #3124] @ 15e074 │ │ │ │ + beq 15e734 │ │ │ │ + ldr r2, [pc, #3124] @ 15e230 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15d468 │ │ │ │ + beq 15d624 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15d468 │ │ │ │ + beq 15d624 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15e564 │ │ │ │ + beq 15e720 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3732] @ 0xe94 │ │ │ │ ldr r0, [r4, #3208] @ 0xc88 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15e704 │ │ │ │ - ldr r2, [pc, #3048] @ 15e078 │ │ │ │ + beq 15e8c0 │ │ │ │ + ldr r2, [pc, #3048] @ 15e234 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15d4b8 │ │ │ │ + beq 15d674 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15d4b8 │ │ │ │ + beq 15d674 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15e5c4 │ │ │ │ + beq 15e780 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3736] @ 0xe98 │ │ │ │ ldr r0, [r4, #3236] @ 0xca4 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15e724 │ │ │ │ - ldr r2, [pc, #2972] @ 15e07c │ │ │ │ + beq 15e8e0 │ │ │ │ + ldr r2, [pc, #2972] @ 15e238 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15d508 │ │ │ │ + beq 15d6c4 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15d508 │ │ │ │ + beq 15d6c4 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15e5ec │ │ │ │ + beq 15e7a8 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3436] @ 0xd6c │ │ │ │ ldr r0, [r4, #1336] @ 0x538 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15e744 │ │ │ │ - ldr r2, [pc, #2896] @ 15e080 │ │ │ │ + beq 15e900 │ │ │ │ + ldr r2, [pc, #2896] @ 15e23c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15d558 │ │ │ │ + beq 15d714 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15d558 │ │ │ │ + beq 15d714 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15e614 │ │ │ │ + beq 15e7d0 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #3440] @ 0xd70 │ │ │ │ ldr r0, [r4, #1348] @ 0x544 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r1, r2 │ │ │ │ - bl 141770 │ │ │ │ + bl 14192c │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15e764 │ │ │ │ - ldr r2, [pc, #2820] @ 15e084 │ │ │ │ + beq 15e920 │ │ │ │ + ldr r2, [pc, #2820] @ 15e240 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15d5a8 │ │ │ │ + beq 15d764 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15d5a8 │ │ │ │ + beq 15d764 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15e63c │ │ │ │ - ldr r3, [pc, #2776] @ 15e088 │ │ │ │ + beq 15e7f8 │ │ │ │ + ldr r3, [pc, #2776] @ 15e244 │ │ │ │ ldr r1, [r4, #1960] @ 0x7a8 │ │ │ │ ldr fp, [r5, r3] │ │ │ │ ldr r0, [r6] │ │ │ │ mov r2, fp │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15e784 │ │ │ │ + blt 15e940 │ │ │ │ ldr r1, [r4, #1104] @ 0x450 │ │ │ │ mov r0, r3 │ │ │ │ bl a86c4 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 15e7ac │ │ │ │ - ldr r3, [pc, #2724] @ 15e08c │ │ │ │ - ldr r2, [pc, #2724] @ 15e090 │ │ │ │ + beq 15e968 │ │ │ │ + ldr r3, [pc, #2724] @ 15e248 │ │ │ │ + ldr r2, [pc, #2724] @ 15e24c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r7, [r3] │ │ │ │ ldr sl, [r2] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 15efd0 │ │ │ │ + beq 15f18c │ │ │ │ ldr r2, [r7] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r7] │ │ │ │ cmp sl, #0 │ │ │ │ - beq 15efa8 │ │ │ │ + beq 15f164 │ │ │ │ ldr r2, [sl] │ │ │ │ mov r0, #2 │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [sl] │ │ │ │ bl 4ffe8 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 15e7f4 │ │ │ │ + beq 15e9b0 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ ldr r1, [r2, #84] @ 0x54 │ │ │ │ tst r1, #67108864 @ 0x4000000 │ │ │ │ - beq 15f024 │ │ │ │ + beq 15f1e0 │ │ │ │ cmp r2, fp │ │ │ │ - beq 15f000 │ │ │ │ - ldr r1, [pc, #2620] @ 15e094 │ │ │ │ + beq 15f1bc │ │ │ │ + ldr r1, [pc, #2620] @ 15e250 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ cmp r2, r1 │ │ │ │ - beq 15effc │ │ │ │ + beq 15f1b8 │ │ │ │ ldr r2, [r8, #8] │ │ │ │ cmp r2, #0 │ │ │ │ - ble 15eff8 │ │ │ │ + ble 15f1b4 │ │ │ │ cmp r2, #1 │ │ │ │ str r7, [r8, #12] │ │ │ │ - beq 15eff8 │ │ │ │ + beq 15f1b4 │ │ │ │ str sl, [r8, #16] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fe5c │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 15d6a8 │ │ │ │ + beq 15d864 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 15e6b8 │ │ │ │ + beq 15e874 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15d6c4 │ │ │ │ + beq 15d880 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 15e6ac │ │ │ │ + beq 15e868 │ │ │ │ cmp sl, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - beq 15e7d8 │ │ │ │ + beq 15e994 │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r4, #1204] @ 0x4b4 │ │ │ │ mov r2, sl │ │ │ │ bl a89ac │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 15d700 │ │ │ │ + beq 15d8bc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 15e56c │ │ │ │ + beq 15e728 │ │ │ │ cmp r8, #0 │ │ │ │ - blt 15e7fc │ │ │ │ - ldr r3, [pc, #2440] @ 15e098 │ │ │ │ + blt 15e9b8 │ │ │ │ + ldr r3, [pc, #2440] @ 15e254 │ │ │ │ mov r0, #1 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ bl 5042c │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 15e828 │ │ │ │ - ldr r0, [pc, #2416] @ 15e09c │ │ │ │ + beq 15e9e4 │ │ │ │ + ldr r0, [pc, #2416] @ 15e258 │ │ │ │ ldr r2, [r4, #1216] @ 0x4c0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #208 @ 0xd0 │ │ │ │ mov r1, r9 │ │ │ │ - bl 125064 │ │ │ │ + bl 125090 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 15d75c │ │ │ │ + beq 15d918 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 15e598 │ │ │ │ + beq 15e754 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 15e854 │ │ │ │ + beq 15ea10 │ │ │ │ ldr r1, [r4, #2012] @ 0x7dc │ │ │ │ mov r0, #1 │ │ │ │ ldr sl, [r4, #2008] @ 0x7d8 │ │ │ │ bl 5042c │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 15e874 │ │ │ │ + beq 15ea30 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r8 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 15d7b4 │ │ │ │ + beq 15d970 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - bne 15d7b4 │ │ │ │ + bne 15d970 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp sl, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 15e8dc │ │ │ │ - ldr r2, [pc, #2264] @ 15e0a0 │ │ │ │ + blt 15ea98 │ │ │ │ + ldr r2, [pc, #2264] @ 15e25c │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r1, [r4, #3240] @ 0xca8 │ │ │ │ str r8, [r2] │ │ │ │ ldr r2, [r8] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r8] │ │ │ │ mov r2, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 15d814 │ │ │ │ + beq 15d9d0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - bne 15d814 │ │ │ │ + bne 15d9d0 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ cmp r9, #0 │ │ │ │ - blt 15e5a4 │ │ │ │ - ldr r3, [pc, #2176] @ 15e0a4 │ │ │ │ + blt 15e760 │ │ │ │ + ldr r3, [pc, #2176] @ 15e260 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ - ldr r3, [pc, #2168] @ 15e0a8 │ │ │ │ + ldr r3, [pc, #2168] @ 15e264 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 4fe5c │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 15e8f8 │ │ │ │ + beq 15eab4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #1 │ │ │ │ bl 5042c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r9, r0 │ │ │ │ - beq 15d86c │ │ │ │ + beq 15da28 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 15e7a0 │ │ │ │ + beq 15e95c │ │ │ │ cmp r9, #0 │ │ │ │ - beq 15e918 │ │ │ │ - ldr r0, [pc, #2096] @ 15e0ac │ │ │ │ + beq 15ead4 │ │ │ │ + ldr r0, [pc, #2096] @ 15e268 │ │ │ │ ldr r2, [r4, #1216] @ 0x4c0 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r0, r0, #2960 @ 0xb90 │ │ │ │ sub r0, r0, #8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 125064 │ │ │ │ + bl 125090 │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 15d8b0 │ │ │ │ + beq 15da6c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 15e7cc │ │ │ │ + beq 15e988 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 15e938 │ │ │ │ - ldr r1, [pc, #2032] @ 15e0b0 │ │ │ │ + beq 15eaf4 │ │ │ │ + ldr r1, [pc, #2032] @ 15e26c │ │ │ │ add r9, sp, #120 @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #92 @ 0x5c │ │ │ │ mov r2, #120 @ 0x78 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd00 │ │ │ │ - ldr r0, [pc, #2008] @ 15e0b4 │ │ │ │ + ldr r0, [pc, #2008] @ 15e270 │ │ │ │ mov r2, #120 @ 0x78 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #3504 @ 0xdb0 │ │ │ │ mov r1, r9 │ │ │ │ add r0, r0, #4 │ │ │ │ bl 4fd00 │ │ │ │ ldr ip, [r4, #2012] @ 0x7dc │ │ │ │ @@ -278320,436 +278431,436 @@ │ │ │ │ ldr ip, [r4, #3256] @ 0xcb8 │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr ip, [r4, #3252] @ 0xcb4 │ │ │ │ mov r0, #21 │ │ │ │ str ip, [sp] │ │ │ │ bl 5042c │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 15e958 │ │ │ │ + beq 15eb14 │ │ │ │ mov r1, fp │ │ │ │ mov r2, sl │ │ │ │ mov r0, r8 │ │ │ │ bl 50030 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 15d9d0 │ │ │ │ + beq 15db8c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 15e81c │ │ │ │ + beq 15e9d8 │ │ │ │ cmp fp, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 15e978 │ │ │ │ - ldr r2, [pc, #1748] @ 15e0b8 │ │ │ │ + blt 15eb34 │ │ │ │ + ldr r2, [pc, #1748] @ 15e274 │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r1, [r4, #1208] @ 0x4b8 │ │ │ │ str r8, [r2] │ │ │ │ ldr r2, [r8] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ addne r2, r2, #1 │ │ │ │ strne r2, [r8] │ │ │ │ mov r2, r8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov sl, r0 │ │ │ │ - beq 15da28 │ │ │ │ + beq 15dbe4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 15e848 │ │ │ │ + beq 15ea04 │ │ │ │ cmp sl, #0 │ │ │ │ - blt 15e9a0 │ │ │ │ + blt 15eb5c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [r4, #1076] @ 0x434 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 50378 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 15e9d4 │ │ │ │ + beq 15eb90 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #1 │ │ │ │ bl 5042c │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 15da74 │ │ │ │ + beq 15dc30 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 15e8d0 │ │ │ │ + beq 15ea8c │ │ │ │ cmp r7, #0 │ │ │ │ - beq 15ea00 │ │ │ │ - ldr r3, [pc, #1592] @ 15e0bc │ │ │ │ + beq 15ebbc │ │ │ │ + ldr r3, [pc, #1592] @ 15e278 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r0, r3 │ │ │ │ - bl 124f00 │ │ │ │ + bl 124f2c │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ - beq 15ea20 │ │ │ │ + beq 15ebdc │ │ │ │ ldr r1, [r4, #1380] @ 0x564 │ │ │ │ bl 50258 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ - beq 15e89c │ │ │ │ + beq 15ea58 │ │ │ │ ldr r1, [r4, #1380] @ 0x564 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ ldr r8, [r4, #3320] @ 0xcf8 │ │ │ │ bl 50378 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 15eac0 │ │ │ │ + beq 15ec7c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #2 │ │ │ │ add r1, sp, #112 @ 0x70 │ │ │ │ str r8, [sp, #112] @ 0x70 │ │ │ │ str r7, [sp, #116] @ 0x74 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 15db04 │ │ │ │ + beq 15dcc0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 15e994 │ │ │ │ + beq 15eb50 │ │ │ │ cmp r8, #0 │ │ │ │ - beq 15eb34 │ │ │ │ + beq 15ecf0 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ tst r3, #536870912 @ 0x20000000 │ │ │ │ - beq 15eb60 │ │ │ │ + beq 15ed1c │ │ │ │ bl 501a4 │ │ │ │ subs sl, r0, #0 │ │ │ │ - beq 15ea60 │ │ │ │ + beq 15ec1c │ │ │ │ ldr r1, [r4, #3324] @ 0xcfc │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r6] │ │ │ │ - blt 15ea88 │ │ │ │ + blt 15ec44 │ │ │ │ ldr r1, [r4, #3016] @ 0xbc8 │ │ │ │ bl a86c4 │ │ │ │ subs fp, r0, #0 │ │ │ │ - beq 15eae0 │ │ │ │ + beq 15ec9c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r2, r0 │ │ │ │ - beq 15db80 │ │ │ │ + beq 15dd3c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 15e9c0 │ │ │ │ + beq 15eb7c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15eb14 │ │ │ │ + beq 15ecd0 │ │ │ │ ldr r1, [r4, #3324] @ 0xcfc │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ bl a89ac │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 15dbbc │ │ │ │ + beq 15dd78 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 15e9f4 │ │ │ │ + beq 15ebb0 │ │ │ │ cmp fp, #0 │ │ │ │ - blt 15eba0 │ │ │ │ + blt 15ed5c │ │ │ │ ldr r1, [r4, #2600] @ 0xa28 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ mov r0, sl │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r6] │ │ │ │ - blt 15ebc0 │ │ │ │ + blt 15ed7c │ │ │ │ ldr r1, [r4, #3016] @ 0xbc8 │ │ │ │ bl a86c4 │ │ │ │ subs fp, r0, #0 │ │ │ │ - beq 15ebe0 │ │ │ │ + beq 15ed9c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r2, r0 │ │ │ │ - beq 15dc20 │ │ │ │ + beq 15dddc │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 15ea40 │ │ │ │ + beq 15ebfc │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15ec00 │ │ │ │ + beq 15edbc │ │ │ │ ldr r1, [r4, #2600] @ 0xa28 │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ bl a89ac │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 15dc5c │ │ │ │ + beq 15de18 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 15ea54 │ │ │ │ + beq 15ec10 │ │ │ │ cmp fp, #0 │ │ │ │ - blt 15ec2c │ │ │ │ + blt 15ede8 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [r4, #3328] @ 0xd00 │ │ │ │ mov r0, sl │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r6] │ │ │ │ - blt 15ec64 │ │ │ │ + blt 15ee20 │ │ │ │ ldr r1, [r4, #3016] @ 0xbc8 │ │ │ │ bl a86c4 │ │ │ │ subs fp, r0, #0 │ │ │ │ - beq 15ec84 │ │ │ │ + beq 15ee40 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [fp] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r2, r0 │ │ │ │ - beq 15dcc0 │ │ │ │ + beq 15de7c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [fp] │ │ │ │ - beq 15eb00 │ │ │ │ + beq 15ecbc │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15eca4 │ │ │ │ + beq 15ee60 │ │ │ │ ldr r1, [r4, #3328] @ 0xd00 │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ bl a89ac │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r2] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov fp, r0 │ │ │ │ - beq 15dcfc │ │ │ │ + beq 15deb8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r2] │ │ │ │ - beq 15eb54 │ │ │ │ + beq 15ed10 │ │ │ │ cmp fp, #0 │ │ │ │ - blt 15ecdc │ │ │ │ + blt 15ee98 │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [r4, #1392] @ 0x570 │ │ │ │ mov r0, r8 │ │ │ │ ldr fp, [r4, #3320] @ 0xcf8 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [sl] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r2, r0 │ │ │ │ - beq 15dd38 │ │ │ │ + beq 15def4 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sl] │ │ │ │ - beq 15eb8c │ │ │ │ + beq 15ed48 │ │ │ │ cmp r2, #0 │ │ │ │ - blt 15ecfc │ │ │ │ + blt 15eeb8 │ │ │ │ ldr r2, [r4, #1396] @ 0x574 │ │ │ │ ldr r1, [r4, #1400] @ 0x578 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15ed40 │ │ │ │ + blt 15eefc │ │ │ │ ldr r2, [r4, #1216] @ 0x4c0 │ │ │ │ ldr r1, [r4, #1408] @ 0x580 │ │ │ │ mov r0, r8 │ │ │ │ bl a89ac │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15ed80 │ │ │ │ + blt 15ef3c │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #3 │ │ │ │ str fp, [sp, #120] @ 0x78 │ │ │ │ str r7, [sp, #124] @ 0x7c │ │ │ │ str r8, [sp, #128] @ 0x80 │ │ │ │ bl 50114 │ │ │ │ subs r9, r0, #0 │ │ │ │ - beq 15ed60 │ │ │ │ + beq 15ef1c │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15ddb4 │ │ │ │ + beq 15df70 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 15ec20 │ │ │ │ + beq 15eddc │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15ddd0 │ │ │ │ + beq 15df8c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 15ec4c │ │ │ │ - ldr r3, [pc, #744] @ 15e0c0 │ │ │ │ + beq 15ee08 │ │ │ │ + ldr r3, [pc, #744] @ 15e27c │ │ │ │ ldr r1, [r4, #3320] @ 0xcf8 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ str r9, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r9] │ │ │ │ ldr r0, [r6] │ │ │ │ mov r2, r9 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r9] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r8, r0 │ │ │ │ - beq 15de1c │ │ │ │ + beq 15dfd8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r9] │ │ │ │ - beq 15ec58 │ │ │ │ + beq 15ee14 │ │ │ │ cmp r8, #0 │ │ │ │ - blt 15ed20 │ │ │ │ + blt 15eedc │ │ │ │ ldr r7, [r7] │ │ │ │ ldr r1, [r4, #3324] @ 0xcfc │ │ │ │ mov r0, r7 │ │ │ │ bl 50378 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15ee1c │ │ │ │ - ldr r2, [pc, #640] @ 15e0c4 │ │ │ │ + beq 15efd8 │ │ │ │ + ldr r2, [pc, #640] @ 15e280 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15de6c │ │ │ │ + beq 15e028 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15de6c │ │ │ │ + beq 15e028 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15ecc4 │ │ │ │ + beq 15ee80 │ │ │ │ ldr r1, [r4, #2600] @ 0xa28 │ │ │ │ mov r0, r7 │ │ │ │ bl 50378 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15ee3c │ │ │ │ - ldr r2, [pc, #576] @ 15e0c8 │ │ │ │ + beq 15eff8 │ │ │ │ + ldr r2, [pc, #576] @ 15e284 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15deb0 │ │ │ │ + beq 15e06c │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15deb0 │ │ │ │ + beq 15e06c │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15eccc │ │ │ │ + beq 15ee88 │ │ │ │ ldr r1, [r4, #3328] @ 0xd00 │ │ │ │ mov r0, r7 │ │ │ │ bl 50378 │ │ │ │ mov r3, r0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 15edd0 │ │ │ │ - ldr r2, [pc, #508] @ 15e0cc │ │ │ │ + beq 15ef8c │ │ │ │ + ldr r2, [pc, #508] @ 15e288 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r3, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15def8 │ │ │ │ + beq 15e0b4 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15def8 │ │ │ │ + beq 15e0b4 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 15ecd4 │ │ │ │ + beq 15ee90 │ │ │ │ mov r0, #0 │ │ │ │ bl 4fbb0 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 15edf0 │ │ │ │ + beq 15efac │ │ │ │ add r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r7, #2960] @ 0xb90 │ │ │ │ bl 50270 │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15eed4 │ │ │ │ + blt 15f090 │ │ │ │ ldr r1, [r7, #2948] @ 0xb84 │ │ │ │ mov r0, r5 │ │ │ │ bl 50270 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r0, #0 │ │ │ │ - blt 15ef4c │ │ │ │ + blt 15f108 │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r4, #2988] @ 0xbac │ │ │ │ mov r2, r5 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 15df64 │ │ │ │ + beq 15e120 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 15eda0 │ │ │ │ + beq 15ef5c │ │ │ │ cmp r7, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 15ee84 │ │ │ │ + blt 15f040 │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r4, #2928] @ 0xb70 │ │ │ │ bl a86c4 │ │ │ │ ldr r3, [r6] │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 15ee68 │ │ │ │ + beq 15f024 │ │ │ │ ldr r1, [r4, #3332] @ 0xd04 │ │ │ │ mov r0, r3 │ │ │ │ bl a86c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 15ef68 │ │ │ │ + beq 15f124 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ str r5, [sp, #88] @ 0x58 │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 15dfd0 │ │ │ │ + beq 15e18c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 15edac │ │ │ │ + beq 15ef68 │ │ │ │ cmp r7, #0 │ │ │ │ - beq 15ef88 │ │ │ │ + beq 15f144 │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15dff4 │ │ │ │ + beq 15e1b0 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 15edb8 │ │ │ │ + beq 15ef74 │ │ │ │ ldr r1, [r4, #2928] @ 0xb70 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r5, r0 │ │ │ │ - beq 15e36c │ │ │ │ + beq 15e528 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 15edc4 │ │ │ │ - b 15e36c │ │ │ │ - eoreq r2, lr, r8, lsr #31 │ │ │ │ + beq 15ef80 │ │ │ │ + b 15e528 │ │ │ │ + eoreq r2, lr, ip, ror #27 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - mlaeq lr, r4, pc, r2 @ │ │ │ │ + ldrdeq r2, [lr], -r8 @ │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ muleq r0, r4, r8 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ muleq r0, r4, fp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @@ -278768,1403 +278879,1403 @@ │ │ │ │ andeq r0, r0, r4, lsr #19 │ │ │ │ andeq r0, r0, ip, lsr #15 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - mlaeq lr, ip, fp, r3 │ │ │ │ + eoreq r3, lr, r0, ror #19 │ │ │ │ andeq r0, r0, r8, lsr #21 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ @ instruction: 0x00000ab0 │ │ │ │ - eoreq r9, pc, r4, lsl #5 │ │ │ │ - eoreq r3, lr, r4, lsr #9 │ │ │ │ - @ instruction: 0x00307ef0 │ │ │ │ + eoreq r9, pc, r8, asr #1 │ │ │ │ + eoreq r3, lr, r8, ror #5 │ │ │ │ + eorseq r7, r0, r4, lsr sp │ │ │ │ andeq r0, r0, ip, asr #23 │ │ │ │ andeq r0, r0, r4, lsr r8 │ │ │ │ andeq r0, r0, r8, asr #26 │ │ │ │ andeq r0, r0, ip, lsr r9 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl #14 │ │ │ │ - eoreq pc, r9, r4, lsl #19 │ │ │ │ - eoreq pc, r9, r8, asr #25 │ │ │ │ - mlaeq lr, r8, fp, r1 │ │ │ │ + eoreq pc, r9, r0, lsl #26 │ │ │ │ + eoreq r0, sl, r4, asr #32 │ │ │ │ + ldrdeq r1, [lr], -ip @ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - eoreq pc, r9, ip, asr #17 │ │ │ │ - eoreq pc, r9, r0, lsl ip @ │ │ │ │ - mlaeq r9, ip, r8, pc @ │ │ │ │ - eoreq pc, r9, r0, ror #23 │ │ │ │ - eoreq pc, r9, ip, ror r8 @ │ │ │ │ - eoreq pc, r9, r0, asr #23 │ │ │ │ - eoreq pc, r9, r8, asr #16 │ │ │ │ - eoreq pc, r9, ip, lsl #23 │ │ │ │ - eoreq pc, r9, ip, lsl r8 @ │ │ │ │ - eoreq pc, r9, r0, ror #22 │ │ │ │ - strdeq pc, [r9], -r4 @ │ │ │ │ - eoreq pc, r9, r8, lsr fp @ │ │ │ │ - eoreq pc, r9, ip, asr #15 │ │ │ │ - eoreq pc, r9, r0, lsl fp @ │ │ │ │ - eoreq pc, r9, r4, lsr #15 │ │ │ │ - eoreq pc, r9, r8, ror #21 │ │ │ │ - eoreq pc, r9, ip, ror r7 @ │ │ │ │ - eoreq pc, r9, r0, asr #21 │ │ │ │ - eoreq pc, r9, ip, asr r7 @ │ │ │ │ - eoreq pc, r9, r0, lsr #21 │ │ │ │ + eoreq pc, r9, r8, asr #24 │ │ │ │ + eoreq pc, r9, ip, lsl #31 │ │ │ │ + eoreq pc, r9, r8, lsl ip @ │ │ │ │ + eoreq pc, r9, ip, asr pc @ │ │ │ │ + strdeq pc, [r9], -r8 @ │ │ │ │ + eoreq pc, r9, ip, lsr pc @ │ │ │ │ + eoreq pc, r9, r4, asr #23 │ │ │ │ + eoreq pc, r9, r8, lsl #30 │ │ │ │ + mlaeq r9, r8, fp, pc @ │ │ │ │ + ldrdeq pc, [r9], -ip @ │ │ │ │ + eoreq pc, r9, r0, ror fp @ │ │ │ │ + @ instruction: 0x0029feb4 │ │ │ │ + eoreq pc, r9, r8, asr #22 │ │ │ │ + eoreq pc, r9, ip, lsl #29 │ │ │ │ + eoreq pc, r9, r0, lsr #22 │ │ │ │ + eoreq pc, r9, r4, ror #28 │ │ │ │ + strdeq pc, [r9], -r8 @ │ │ │ │ + eoreq pc, r9, ip, lsr lr @ │ │ │ │ + ldrdeq pc, [r9], -r8 @ │ │ │ │ + eoreq pc, r9, ip, lsl lr @ │ │ │ │ muleq r0, r4, fp │ │ │ │ - eoreq pc, r9, r4, lsr r7 @ │ │ │ │ + @ instruction: 0x0029fab0 │ │ │ │ + strdeq pc, [r9], -r4 @ │ │ │ │ eoreq pc, r9, r8, ror sl @ │ │ │ │ - strdeq pc, [r9], -ip @ │ │ │ │ - eoreq pc, r9, r0, asr #20 │ │ │ │ - ldrdeq pc, [r9], -ip @ │ │ │ │ - eoreq pc, r9, r0, lsr #20 │ │ │ │ - @ instruction: 0x0029f6bc │ │ │ │ - eoreq pc, r9, r0, lsl #20 │ │ │ │ - mlaeq r9, ip, r6, pc @ │ │ │ │ - eoreq pc, r9, r0, ror #19 │ │ │ │ - eoreq pc, r9, ip, ror r6 @ │ │ │ │ - eoreq pc, r9, r0, asr #19 │ │ │ │ - eoreq pc, r9, ip, asr r6 @ │ │ │ │ - eoreq pc, r9, r0, lsr #19 │ │ │ │ - eoreq pc, r9, r0, asr #12 │ │ │ │ - eoreq pc, r9, r4, lsl #19 │ │ │ │ - eoreq pc, r9, r4, lsl r6 @ │ │ │ │ - eoreq pc, r9, r8, asr r9 @ │ │ │ │ - eoreq pc, r9, ip, ror #11 │ │ │ │ - eoreq pc, r9, r0, lsr r9 @ │ │ │ │ - eoreq pc, r9, r4, asr #11 │ │ │ │ - eoreq pc, r9, r8, lsl #18 │ │ │ │ - mlaeq r9, r8, r5, pc @ │ │ │ │ - ldrdeq pc, [r9], -ip @ │ │ │ │ - eoreq pc, r9, ip, ror #10 │ │ │ │ - @ instruction: 0x0029f8b0 │ │ │ │ - eoreq pc, r9, ip, asr #10 │ │ │ │ + @ instruction: 0x0029fdbc │ │ │ │ + eoreq pc, r9, r8, asr sl @ │ │ │ │ + mlaeq r9, ip, sp, pc @ │ │ │ │ + eoreq pc, r9, r8, lsr sl @ │ │ │ │ + eoreq pc, r9, ip, ror sp @ │ │ │ │ + eoreq pc, r9, r8, lsl sl @ │ │ │ │ + eoreq pc, r9, ip, asr sp @ │ │ │ │ + strdeq pc, [r9], -r8 @ │ │ │ │ + eoreq pc, r9, ip, lsr sp @ │ │ │ │ + ldrdeq pc, [r9], -r8 @ │ │ │ │ + eoreq pc, r9, ip, lsl sp @ │ │ │ │ + @ instruction: 0x0029f9bc │ │ │ │ + eoreq pc, r9, r0, lsl #26 │ │ │ │ + mlaeq r9, r0, r9, pc @ │ │ │ │ + ldrdeq pc, [r9], -r4 @ │ │ │ │ + eoreq pc, r9, r8, ror #18 │ │ │ │ + eoreq pc, r9, ip, lsr #25 │ │ │ │ + eoreq pc, r9, r0, asr #18 │ │ │ │ + eoreq pc, r9, r4, lsl #25 │ │ │ │ + eoreq pc, r9, r4, lsl r9 @ │ │ │ │ + eoreq pc, r9, r8, asr ip @ │ │ │ │ + eoreq pc, r9, r8, ror #17 │ │ │ │ + eoreq pc, r9, ip, lsr #24 │ │ │ │ + eoreq pc, r9, r8, asr #17 │ │ │ │ + eoreq pc, r9, ip, lsl #24 │ │ │ │ mlaeq r9, r0, r8, pc @ │ │ │ │ - eoreq pc, r9, r4, lsl r5 @ │ │ │ │ - eoreq pc, r9, r8, asr r8 @ │ │ │ │ - eoreq pc, r9, r8, ror #9 │ │ │ │ - eoreq pc, r9, ip, lsr #16 │ │ │ │ - eoreq pc, r9, r8, asr #9 │ │ │ │ - eoreq pc, r9, ip, lsl #16 │ │ │ │ - eoreq pc, r9, r8, lsr #9 │ │ │ │ - eoreq pc, r9, ip, ror #15 │ │ │ │ - eoreq pc, r9, r8, lsl #9 │ │ │ │ - eoreq pc, r9, ip, asr #15 │ │ │ │ - eoreq pc, r9, r8, ror #8 │ │ │ │ - eoreq pc, r9, ip, lsr #15 │ │ │ │ - eoreq pc, r9, ip, asr #8 │ │ │ │ - mlaeq r9, r0, r7, pc @ │ │ │ │ - eoreq pc, r9, r0, lsr #8 │ │ │ │ + ldrdeq pc, [r9], -r4 @ │ │ │ │ + eoreq pc, r9, r4, ror #16 │ │ │ │ + eoreq pc, r9, r8, lsr #23 │ │ │ │ + eoreq pc, r9, r4, asr #16 │ │ │ │ + eoreq pc, r9, r8, lsl #23 │ │ │ │ + eoreq pc, r9, r4, lsr #16 │ │ │ │ + eoreq pc, r9, r8, ror #22 │ │ │ │ + eoreq pc, r9, r4, lsl #16 │ │ │ │ + eoreq pc, r9, r8, asr #22 │ │ │ │ + eoreq pc, r9, r4, ror #15 │ │ │ │ + eoreq pc, r9, r8, lsr #22 │ │ │ │ + eoreq pc, r9, r8, asr #15 │ │ │ │ + eoreq pc, r9, ip, lsl #22 │ │ │ │ + mlaeq r9, ip, r7, pc @ │ │ │ │ + eoreq pc, r9, r0, ror #21 │ │ │ │ eoreq pc, r9, r4, ror #14 │ │ │ │ - eoreq pc, r9, r8, ror #7 │ │ │ │ - eoreq pc, r9, ip, lsr #14 │ │ │ │ - @ instruction: 0x0029f3bc │ │ │ │ - eoreq pc, r9, r0, lsl #14 │ │ │ │ - mlaeq r9, ip, r3, pc @ │ │ │ │ - eoreq pc, r9, r0, ror #13 │ │ │ │ - eoreq pc, r9, ip, asr r3 @ │ │ │ │ - eoreq pc, r9, r0, lsr #13 │ │ │ │ - eoreq pc, r9, r4, lsr r3 @ │ │ │ │ + eoreq pc, r9, r8, lsr #21 │ │ │ │ + eoreq pc, r9, r8, lsr r7 @ │ │ │ │ + eoreq pc, r9, ip, ror sl @ │ │ │ │ + eoreq pc, r9, r8, lsl r7 @ │ │ │ │ + eoreq pc, r9, ip, asr sl @ │ │ │ │ + ldrdeq pc, [r9], -r8 @ │ │ │ │ + eoreq pc, r9, ip, lsl sl @ │ │ │ │ + @ instruction: 0x0029f6b0 │ │ │ │ + strdeq pc, [r9], -r4 @ │ │ │ │ eoreq pc, r9, r8, ror r6 @ │ │ │ │ - strdeq pc, [r9], -ip @ │ │ │ │ - eoreq pc, r9, r0, asr #12 │ │ │ │ - ldrdeq pc, [r9], -ip @ │ │ │ │ - eoreq pc, r9, r0, lsr #12 │ │ │ │ - eoreq pc, r9, r8, lsr #5 │ │ │ │ - eoreq pc, r9, ip, ror #11 │ │ │ │ - eoreq pc, r9, r8, lsl #5 │ │ │ │ + @ instruction: 0x0029f9bc │ │ │ │ + eoreq pc, r9, r8, asr r6 @ │ │ │ │ + mlaeq r9, ip, r9, pc @ │ │ │ │ + eoreq pc, r9, r4, lsr #12 │ │ │ │ + eoreq pc, r9, r8, ror #18 │ │ │ │ + eoreq pc, r9, r4, lsl #12 │ │ │ │ + eoreq pc, r9, r8, asr #18 │ │ │ │ + eoreq ip, r9, r8, asr #28 │ │ │ │ + eoreq pc, r9, r0, lsl r9 @ │ │ │ │ eoreq pc, r9, ip, asr #11 │ │ │ │ - eoreq ip, r9, ip, asr #21 │ │ │ │ - mlaeq r9, r4, r5, pc @ │ │ │ │ - eoreq pc, r9, r0, asr r2 @ │ │ │ │ - eoreq pc, r9, ip, lsl r2 @ │ │ │ │ - eoreq pc, r9, r0, ror #10 │ │ │ │ - strdeq pc, [r9], -ip @ │ │ │ │ - eoreq pc, r9, r0, asr #10 │ │ │ │ + mlaeq r9, r8, r5, pc @ │ │ │ │ ldrdeq pc, [r9], -ip @ │ │ │ │ - eoreq pc, r9, r0, lsr #10 │ │ │ │ - @ instruction: 0x0029f1bc │ │ │ │ - eoreq pc, r9, r0, lsl #10 │ │ │ │ - mlaeq r9, r0, r1, pc @ │ │ │ │ - ldrdeq pc, [r9], -r4 @ │ │ │ │ + eoreq pc, r9, r8, ror r5 @ │ │ │ │ + @ instruction: 0x0029f8bc │ │ │ │ + eoreq pc, r9, r8, asr r5 @ │ │ │ │ + mlaeq r9, ip, r8, pc @ │ │ │ │ + eoreq pc, r9, r8, lsr r5 @ │ │ │ │ + eoreq pc, r9, ip, ror r8 @ │ │ │ │ + eoreq pc, r9, ip, lsl #10 │ │ │ │ + eoreq pc, r9, r0, asr r8 @ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ - eoreq pc, r9, r8, asr r1 @ │ │ │ │ - mlaeq r9, ip, r4, pc @ │ │ │ │ - eoreq pc, r9, r8, lsr r1 @ │ │ │ │ - eoreq pc, r9, ip, ror r4 @ │ │ │ │ - eoreq pc, r9, r8, lsl r1 @ │ │ │ │ + ldrdeq pc, [r9], -r4 @ │ │ │ │ + eoreq pc, r9, r8, lsl r8 @ │ │ │ │ + @ instruction: 0x0029f4b4 │ │ │ │ + strdeq pc, [r9], -r8 @ │ │ │ │ + mlaeq r9, r4, r4, pc @ │ │ │ │ + ldrdeq pc, [r9], -r8 @ │ │ │ │ eoreq pc, r9, ip, asr r4 @ │ │ │ │ - eoreq pc, r9, r0, ror #1 │ │ │ │ - eoreq pc, r9, r4, lsr #8 │ │ │ │ + eoreq pc, r9, r0, lsr #15 │ │ │ │ andeq r0, r0, r2, lsl #6 │ │ │ │ - eoreq pc, r9, r0, asr #1 │ │ │ │ - eoreq pc, r9, r4, lsl #8 │ │ │ │ - mlaeq r9, ip, r0, pc @ │ │ │ │ - eoreq pc, r9, r0, ror #7 │ │ │ │ - eoreq pc, r9, ip, ror r0 @ │ │ │ │ - eoreq pc, r9, r0, asr #7 │ │ │ │ - eoreq pc, r9, ip, asr r0 @ │ │ │ │ - eoreq pc, r9, r0, lsr #7 │ │ │ │ - eoreq pc, r9, ip, lsr r0 @ │ │ │ │ - eoreq pc, r9, r0, lsl #7 │ │ │ │ - eoreq lr, r9, ip, ror #31 │ │ │ │ - eoreq pc, r9, r0, lsr r3 @ │ │ │ │ - eoreq lr, r9, ip, asr #31 │ │ │ │ - eoreq pc, r9, r0, lsl r3 @ │ │ │ │ - eoreq lr, r9, r0, lsr #31 │ │ │ │ - eoreq pc, r9, r4, ror #5 │ │ │ │ - eoreq lr, r9, r0, lsl #31 │ │ │ │ - eoreq pc, r9, r4, asr #5 │ │ │ │ + eoreq pc, r9, ip, lsr r4 @ │ │ │ │ + eoreq pc, r9, r0, lsl #15 │ │ │ │ + eoreq pc, r9, r8, lsl r4 @ │ │ │ │ + eoreq pc, r9, ip, asr r7 @ │ │ │ │ + strdeq pc, [r9], -r8 @ │ │ │ │ + eoreq pc, r9, ip, lsr r7 @ │ │ │ │ + ldrdeq pc, [r9], -r8 @ │ │ │ │ + eoreq pc, r9, ip, lsl r7 @ │ │ │ │ + @ instruction: 0x0029f3b8 │ │ │ │ + strdeq pc, [r9], -ip @ │ │ │ │ + eoreq pc, r9, r8, ror #6 │ │ │ │ + eoreq pc, r9, ip, lsr #13 │ │ │ │ + eoreq pc, r9, r8, asr #6 │ │ │ │ + eoreq pc, r9, ip, lsl #13 │ │ │ │ + eoreq pc, r9, ip, lsl r3 @ │ │ │ │ + eoreq pc, r9, r0, ror #12 │ │ │ │ + strdeq pc, [r9], -ip @ │ │ │ │ + eoreq pc, r9, r0, asr #12 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - eoreq lr, r9, r8, asr pc │ │ │ │ - mlaeq r9, ip, r2, pc @ │ │ │ │ - eoreq lr, r9, ip, lsr pc │ │ │ │ - eoreq pc, r9, r0, lsl #5 │ │ │ │ - eoreq lr, r9, ip, lsl pc │ │ │ │ - eoreq pc, r9, r0, ror #4 │ │ │ │ - eoreq lr, r9, r8, ror #29 │ │ │ │ - eoreq pc, r9, ip, lsr #4 │ │ │ │ - eoreq lr, r9, ip, asr #29 │ │ │ │ - eoreq pc, r9, r0, lsl r2 @ │ │ │ │ - eoreq lr, r9, ip, lsr #29 │ │ │ │ - strdeq pc, [r9], -r0 @ │ │ │ │ - mlaeq r9, r0, lr, lr │ │ │ │ ldrdeq pc, [r9], -r4 @ │ │ │ │ + eoreq pc, r9, r8, lsl r6 @ │ │ │ │ + @ instruction: 0x0029f2b8 │ │ │ │ + strdeq pc, [r9], -ip @ │ │ │ │ + mlaeq r9, r8, r2, pc @ │ │ │ │ + ldrdeq pc, [r9], -ip @ │ │ │ │ + eoreq pc, r9, r4, ror #4 │ │ │ │ + eoreq pc, r9, r8, lsr #11 │ │ │ │ + eoreq pc, r9, r8, asr #4 │ │ │ │ + eoreq pc, r9, ip, lsl #11 │ │ │ │ + eoreq pc, r9, r8, lsr #4 │ │ │ │ + eoreq pc, r9, ip, ror #10 │ │ │ │ + eoreq pc, r9, ip, lsl #4 │ │ │ │ + eoreq pc, r9, r0, asr r5 @ │ │ │ │ andeq r0, r0, r9, lsr r5 │ │ │ │ - eoreq lr, r9, r4, ror lr │ │ │ │ - @ instruction: 0x0029f1b8 │ │ │ │ + strdeq pc, [r9], -r0 @ │ │ │ │ + eoreq pc, r9, r4, lsr r5 @ │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - eoreq lr, r9, r4, asr lr │ │ │ │ - mlaeq r9, r8, r1, pc @ │ │ │ │ - eoreq lr, r9, r4, lsr lr │ │ │ │ - eoreq pc, r9, r8, ror r1 @ │ │ │ │ + ldrdeq pc, [r9], -r0 @ │ │ │ │ + eoreq pc, r9, r4, lsl r5 @ │ │ │ │ + @ instruction: 0x0029f1b0 │ │ │ │ + strdeq pc, [r9], -r4 @ │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ - @ instruction: 0x002c41b4 │ │ │ │ - @ instruction: 0x002962b4 │ │ │ │ - eoreq r1, sl, r8, asr #19 │ │ │ │ - @ instruction: 0x000236b0 │ │ │ │ - eoreq r4, ip, ip, lsl #3 │ │ │ │ - eoreq r6, r9, ip, lsl #5 │ │ │ │ - eoreq r2, sl, ip, asr #7 │ │ │ │ - andeq r3, r2, pc, lsr #13 │ │ │ │ - eoreq r0, ip, ip, ror #2 │ │ │ │ - eoreq r6, r9, r8, asr #6 │ │ │ │ - eoreq r9, r9, r0, ror r4 │ │ │ │ + eoreq r4, ip, r0, lsr r5 │ │ │ │ + eoreq r6, r9, r0, lsr r6 │ │ │ │ + eoreq r1, sl, r4, asr #26 │ │ │ │ + andeq r3, r2, r8, lsr #13 │ │ │ │ + eoreq r4, ip, r8, lsl #10 │ │ │ │ + eoreq r6, r9, r8, lsl #12 │ │ │ │ + eoreq r2, sl, r8, asr #14 │ │ │ │ + andeq r3, r2, r7, lsr #13 │ │ │ │ + eoreq r0, ip, r8, ror #9 │ │ │ │ + eoreq r6, r9, r4, asr #13 │ │ │ │ + eoreq r9, r9, ip, ror #15 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - eoreq r0, ip, r8, asr #2 │ │ │ │ - eoreq r6, r9, r8, ror #6 │ │ │ │ - mlaeq r9, r4, r3, r6 │ │ │ │ + eoreq r0, ip, r4, asr #9 │ │ │ │ + eoreq r6, r9, r4, ror #13 │ │ │ │ + eoreq r6, r9, r0, lsl r7 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r3, [r6] │ │ │ │ - blt 15eef4 │ │ │ │ + blt 15f0b0 │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [r4, #2932] @ 0xb74 │ │ │ │ bl a86c4 │ │ │ │ ldr r3, [r6] │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 15ef30 │ │ │ │ + beq 15f0ec │ │ │ │ ldr r1, [r4, #3332] @ 0xd04 │ │ │ │ mov r0, r3 │ │ │ │ bl a86c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - beq 15ef10 │ │ │ │ + beq 15f0cc │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #92 @ 0x5c │ │ │ │ str r5, [sp, #92] @ 0x5c │ │ │ │ bl 50114 │ │ │ │ ldr r3, [r8] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r7, r0 │ │ │ │ - beq 15e3d8 │ │ │ │ + beq 15e594 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r8] │ │ │ │ - beq 15ee10 │ │ │ │ + beq 15efcc │ │ │ │ cmp r7, #0 │ │ │ │ - beq 15eea0 │ │ │ │ + beq 15f05c │ │ │ │ ldr r3, [r5] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15e3fc │ │ │ │ + beq 15e5b8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - beq 15eec8 │ │ │ │ + beq 15f084 │ │ │ │ ldr r1, [r4, #2932] @ 0xb74 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r2, r7 │ │ │ │ bl a89ac │ │ │ │ ldr r3, [r7] │ │ │ │ cmn r3, #-1073741823 @ 0xc0000001 │ │ │ │ mov r4, r0 │ │ │ │ - beq 15e42c │ │ │ │ + beq 15e5e8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r7] │ │ │ │ - beq 15ee5c │ │ │ │ + beq 15f018 │ │ │ │ cmp r4, #0 │ │ │ │ movge r0, #1 │ │ │ │ - bge 15e458 │ │ │ │ - ldr r1, [pc, #-880] @ 15e0d0 │ │ │ │ - ldr r0, [pc, #-880] @ 15e0d4 │ │ │ │ + bge 15e614 │ │ │ │ + ldr r1, [pc, #-880] @ 15e28c │ │ │ │ + ldr r0, [pc, #-880] @ 15e290 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-320] @ 15e30c │ │ │ │ + ldr r2, [pc, #-320] @ 15e4c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, #2 │ │ │ │ - ldr r2, [pc, #-904] @ 15e0d8 │ │ │ │ - ldr r3, [pc, #-904] @ 15e0dc │ │ │ │ + ldr r2, [pc, #-904] @ 15e294 │ │ │ │ + ldr r3, [pc, #-904] @ 15e298 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #244] @ 0xf4 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ - bne 15ed1c │ │ │ │ + bne 15eed8 │ │ │ │ add sp, sp, #252 @ 0xfc │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r4, #12] │ │ │ │ bl 504b0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 15e684 │ │ │ │ + beq 15e840 │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [r6] │ │ │ │ cmn r2, #-1073741823 @ 0xc0000001 │ │ │ │ - beq 15d094 │ │ │ │ + beq 15d250 │ │ │ │ cmn r2, #-1073741822 @ 0xc0000002 │ │ │ │ mvneq r2, #-1073741824 @ 0xc0000000 │ │ │ │ streq r2, [r3] │ │ │ │ - beq 15d094 │ │ │ │ + beq 15d250 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 15d094 │ │ │ │ + bne 15d250 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15d094 │ │ │ │ + b 15d250 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15d13c │ │ │ │ + b 15d2f8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15d18c │ │ │ │ + b 15d348 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15d280 │ │ │ │ + b 15d43c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15d2d0 │ │ │ │ + b 15d48c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15d320 │ │ │ │ + b 15d4dc │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15d370 │ │ │ │ - ldr r1, [pc, #-1052] @ 15e0e0 │ │ │ │ - ldr r0, [pc, #-1052] @ 15e0e4 │ │ │ │ + b 15d52c │ │ │ │ + ldr r1, [pc, #-1052] @ 15e29c │ │ │ │ + ldr r0, [pc, #-1052] @ 15e2a0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #9 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ + b 15e610 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15d1e0 │ │ │ │ + b 15d39c │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15d230 │ │ │ │ - ldr r1, [pc, #-1092] @ 15e0e8 │ │ │ │ - ldr r0, [pc, #-1092] @ 15e0ec │ │ │ │ + b 15d3ec │ │ │ │ + ldr r1, [pc, #-1092] @ 15e2a4 │ │ │ │ + ldr r0, [pc, #-1092] @ 15e2a8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #7 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ - ldr r1, [pc, #-1116] @ 15e0f0 │ │ │ │ - ldr r0, [pc, #-1116] @ 15e0f4 │ │ │ │ + b 15e610 │ │ │ │ + ldr r1, [pc, #-1116] @ 15e2ac │ │ │ │ + ldr r0, [pc, #-1116] @ 15e2b0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #8 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ + b 15e610 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15d468 │ │ │ │ + b 15d624 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15d700 │ │ │ │ - ldr r1, [pc, #-1160] @ 15e0f8 │ │ │ │ - ldr r0, [pc, #-1160] @ 15e0fc │ │ │ │ + b 15d8bc │ │ │ │ + ldr r1, [pc, #-1160] @ 15e2b4 │ │ │ │ + ldr r0, [pc, #-1160] @ 15e2b8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ + b 15e610 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15d75c │ │ │ │ - ldr r1, [pc, #-1196] @ 15e100 │ │ │ │ - ldr r0, [pc, #-1196] @ 15e104 │ │ │ │ + b 15d918 │ │ │ │ + ldr r1, [pc, #-1196] @ 15e2bc │ │ │ │ + ldr r0, [pc, #-1196] @ 15e2c0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ + b 15e610 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15d4b8 │ │ │ │ - ldr r1, [pc, #-1228] @ 15e108 │ │ │ │ - ldr r0, [pc, #-1228] @ 15e10c │ │ │ │ + b 15d674 │ │ │ │ + ldr r1, [pc, #-1228] @ 15e2c4 │ │ │ │ + ldr r0, [pc, #-1228] @ 15e2c8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #10 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ + b 15e610 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15d508 │ │ │ │ - ldr r1, [pc, #-1260] @ 15e110 │ │ │ │ - ldr r0, [pc, #-1260] @ 15e114 │ │ │ │ + b 15d6c4 │ │ │ │ + ldr r1, [pc, #-1260] @ 15e2cc │ │ │ │ + ldr r0, [pc, #-1260] @ 15e2d0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #11 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ + b 15e610 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15d558 │ │ │ │ - ldr r1, [pc, #-1292] @ 15e118 │ │ │ │ - ldr r0, [pc, #-1292] @ 15e11c │ │ │ │ + b 15d714 │ │ │ │ + ldr r1, [pc, #-1292] @ 15e2d4 │ │ │ │ + ldr r0, [pc, #-1292] @ 15e2d8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #13 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ + b 15e610 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15d5a8 │ │ │ │ - ldr r1, [pc, #-1324] @ 15e120 │ │ │ │ - ldr r0, [pc, #-1324] @ 15e124 │ │ │ │ + b 15d764 │ │ │ │ + ldr r1, [pc, #-1324] @ 15e2dc │ │ │ │ + ldr r0, [pc, #-1324] @ 15e2e0 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #20 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ - ldr r1, [pc, #-1348] @ 15e128 │ │ │ │ - ldr r0, [pc, #-1348] @ 15e12c │ │ │ │ + b 15e610 │ │ │ │ + ldr r1, [pc, #-1348] @ 15e2e4 │ │ │ │ + ldr r0, [pc, #-1348] @ 15e2e8 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #21 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ - ldr r3, [pc, #-1372] @ 15e130 │ │ │ │ - ldr r1, [pc, #-1372] @ 15e134 │ │ │ │ + b 15e610 │ │ │ │ + ldr r3, [pc, #-1372] @ 15e2ec │ │ │ │ + ldr r1, [pc, #-1372] @ 15e2f0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ - ldr r0, [pc, #-1376] @ 15e138 │ │ │ │ + ldr r0, [pc, #-1376] @ 15e2f4 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mvn r2, #0 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ + b 15e610 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15d6c4 │ │ │ │ + b 15d880 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15d6a8 │ │ │ │ - ldr r1, [pc, #-1424] @ 15e13c │ │ │ │ - ldr r0, [pc, #-1424] @ 15e140 │ │ │ │ + b 15d864 │ │ │ │ + ldr r1, [pc, #-1424] @ 15e2f8 │ │ │ │ + ldr r0, [pc, #-1424] @ 15e2fc │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #30 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ - ldr r1, [pc, #-1448] @ 15e144 │ │ │ │ - ldr r0, [pc, #-1448] @ 15e148 │ │ │ │ + b 15e610 │ │ │ │ + ldr r1, [pc, #-1448] @ 15e300 │ │ │ │ + ldr r0, [pc, #-1448] @ 15e304 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #31 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ - ldr r1, [pc, #-1472] @ 15e14c │ │ │ │ - ldr r0, [pc, #-1472] @ 15e150 │ │ │ │ + b 15e610 │ │ │ │ + ldr r1, [pc, #-1472] @ 15e308 │ │ │ │ + ldr r0, [pc, #-1472] @ 15e30c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ - ldr r1, [pc, #-1496] @ 15e154 │ │ │ │ - ldr r0, [pc, #-1496] @ 15e158 │ │ │ │ + b 15e610 │ │ │ │ + ldr r1, [pc, #-1496] @ 15e310 │ │ │ │ + ldr r0, [pc, #-1496] @ 15e314 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ - ldr r1, [pc, #-1520] @ 15e15c │ │ │ │ - ldr r0, [pc, #-1520] @ 15e160 │ │ │ │ + b 15e610 │ │ │ │ + ldr r1, [pc, #-1520] @ 15e318 │ │ │ │ + ldr r0, [pc, #-1520] @ 15e31c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ - ldr r1, [pc, #-1544] @ 15e164 │ │ │ │ - ldr r0, [pc, #-1544] @ 15e168 │ │ │ │ + b 15e610 │ │ │ │ + ldr r1, [pc, #-1544] @ 15e320 │ │ │ │ + ldr r0, [pc, #-1544] @ 15e324 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #86 @ 0x56 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ - ldr r1, [pc, #-1568] @ 15e16c │ │ │ │ - ldr r0, [pc, #-1568] @ 15e170 │ │ │ │ + b 15e610 │ │ │ │ + ldr r1, [pc, #-1568] @ 15e328 │ │ │ │ + ldr r0, [pc, #-1568] @ 15e32c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #89 @ 0x59 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ + b 15e610 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15d86c │ │ │ │ - ldr r1, [pc, #-1600] @ 15e174 │ │ │ │ - ldr r0, [pc, #-1600] @ 15e178 │ │ │ │ + b 15da28 │ │ │ │ + ldr r1, [pc, #-1600] @ 15e330 │ │ │ │ + ldr r0, [pc, #-1600] @ 15e334 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ + b 15e610 │ │ │ │ mov r0, r9 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15d8b0 │ │ │ │ - ldr r1, [pc, #-1636] @ 15e17c │ │ │ │ - ldr r0, [pc, #-1636] @ 15e180 │ │ │ │ + b 15da6c │ │ │ │ + ldr r1, [pc, #-1636] @ 15e338 │ │ │ │ + ldr r0, [pc, #-1636] @ 15e33c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ + b 15e610 │ │ │ │ bl aa8fc │ │ │ │ - b 15d638 │ │ │ │ - ldr r1, [pc, #-1664] @ 15e184 │ │ │ │ - ldr r0, [pc, #-1664] @ 15e188 │ │ │ │ + b 15d7f4 │ │ │ │ + ldr r1, [pc, #-1664] @ 15e340 │ │ │ │ + ldr r0, [pc, #-1664] @ 15e344 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ + b 15e610 │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15d9d0 │ │ │ │ - ldr r1, [pc, #-1700] @ 15e18c │ │ │ │ - ldr r0, [pc, #-1700] @ 15e190 │ │ │ │ + b 15db8c │ │ │ │ + ldr r1, [pc, #-1700] @ 15e348 │ │ │ │ + ldr r0, [pc, #-1700] @ 15e34c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ + b 15e610 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15da28 │ │ │ │ - ldr r1, [pc, #-1736] @ 15e194 │ │ │ │ - ldr r0, [pc, #-1736] @ 15e198 │ │ │ │ + b 15dbe4 │ │ │ │ + ldr r1, [pc, #-1736] @ 15e350 │ │ │ │ + ldr r0, [pc, #-1736] @ 15e354 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ - ldr r1, [pc, #-1760] @ 15e19c │ │ │ │ - ldr r0, [pc, #-1760] @ 15e1a0 │ │ │ │ + b 15e610 │ │ │ │ + ldr r1, [pc, #-1760] @ 15e358 │ │ │ │ + ldr r0, [pc, #-1760] @ 15e35c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ bl b6f00 │ │ │ │ mov r0, r8 │ │ │ │ bl 578f8 │ │ │ │ - b 15e454 │ │ │ │ + b 15e610 │ │ │ │ bl 501a4 │ │ │ │ subs r8, r0, #0 │ │ │ │ - bne 15db1c │ │ │ │ - ldr r1, [pc, #-1804] @ 15e1a4 │ │ │ │ - ldr r0, [pc, #-1804] @ 15e1a8 │ │ │ │ + bne 15dcd8 │ │ │ │ + ldr r1, [pc, #-1804] @ 15e360 │ │ │ │ + ldr r0, [pc, #-1804] @ 15e364 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-1516] @ 15e2d0 │ │ │ │ + ldr r2, [pc, #-1516] @ 15e48c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8 │ │ │ │ - b 15e454 │ │ │ │ + b 15e610 │ │ │ │ mov r0, r8 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15da74 │ │ │ │ - ldr r1, [pc, #-1848] @ 15e1ac │ │ │ │ - ldr r0, [pc, #-1848] @ 15e1b0 │ │ │ │ + b 15dc30 │ │ │ │ + ldr r1, [pc, #-1848] @ 15e368 │ │ │ │ + ldr r0, [pc, #-1848] @ 15e36c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ bl b6f00 │ │ │ │ - b 15e890 │ │ │ │ - ldr r1, [pc, #-1868] @ 15e1b4 │ │ │ │ - ldr r0, [pc, #-1868] @ 15e1b8 │ │ │ │ + b 15ea4c │ │ │ │ + ldr r1, [pc, #-1868] @ 15e370 │ │ │ │ + ldr r0, [pc, #-1868] @ 15e374 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ - ldr r1, [pc, #-1892] @ 15e1bc │ │ │ │ - ldr r0, [pc, #-1892] @ 15e1c0 │ │ │ │ + b 15e610 │ │ │ │ + ldr r1, [pc, #-1892] @ 15e378 │ │ │ │ + ldr r0, [pc, #-1892] @ 15e37c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ - ldr r1, [pc, #-1916] @ 15e1c4 │ │ │ │ - ldr r0, [pc, #-1916] @ 15e1c8 │ │ │ │ + b 15e610 │ │ │ │ + ldr r1, [pc, #-1916] @ 15e380 │ │ │ │ + ldr r0, [pc, #-1916] @ 15e384 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ - ldr r1, [pc, #-1940] @ 15e1cc │ │ │ │ - ldr r0, [pc, #-1940] @ 15e1d0 │ │ │ │ + b 15e610 │ │ │ │ + ldr r1, [pc, #-1940] @ 15e388 │ │ │ │ + ldr r0, [pc, #-1940] @ 15e38c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ bl b6f00 │ │ │ │ - b 15e890 │ │ │ │ - ldr r1, [pc, #-1964] @ 15e1d4 │ │ │ │ - ldr r0, [pc, #-1964] @ 15e1d8 │ │ │ │ + b 15ea4c │ │ │ │ + ldr r1, [pc, #-1964] @ 15e390 │ │ │ │ + ldr r0, [pc, #-1964] @ 15e394 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ bl b6f00 │ │ │ │ - b 15e890 │ │ │ │ + b 15ea4c │ │ │ │ mov r0, sl │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15db04 │ │ │ │ - ldr r1, [pc, #-1996] @ 15e1dc │ │ │ │ - ldr r0, [pc, #-1996] @ 15e1e0 │ │ │ │ + b 15dcc0 │ │ │ │ + ldr r1, [pc, #-1996] @ 15e398 │ │ │ │ + ldr r0, [pc, #-1996] @ 15e39c │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ + b 15e610 │ │ │ │ str r0, [sp, #84] @ 0x54 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ - b 15db80 │ │ │ │ - ldr r1, [pc, #-2040] @ 15e1e4 │ │ │ │ - ldr r0, [pc, #-2040] @ 15e1e8 │ │ │ │ + b 15dd3c │ │ │ │ + ldr r1, [pc, #-2040] @ 15e3a0 │ │ │ │ + ldr r0, [pc, #-2040] @ 15e3a4 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-1816] @ 15e2d0 │ │ │ │ + ldr r2, [pc, #-1816] @ 15e48c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ + b 15e610 │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15dbbc │ │ │ │ - ldr r1, [pc, #-2076] @ 15e1ec │ │ │ │ - ldr r0, [pc, #-2076] @ 15e1f0 │ │ │ │ + b 15dd78 │ │ │ │ + ldr r1, [pc, #-2076] @ 15e3a8 │ │ │ │ + ldr r0, [pc, #-2076] @ 15e3ac │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-1860] @ 15e2d0 │ │ │ │ + ldr r2, [pc, #-1860] @ 15e48c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15e454 │ │ │ │ - ldr r1, [pc, #-2100] @ 15e1f4 │ │ │ │ - ldr r0, [pc, #-2100] @ 15e1f8 │ │ │ │ + b 15e610 │ │ │ │ + ldr r1, [pc, #-2100] @ 15e3b0 │ │ │ │ + ldr r0, [pc, #-2100] @ 15e3b4 │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-1892] @ 15e2d0 │ │ │ │ + ldr r2, [pc, #-1892] @ 15e48c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ - b 15e8c4 │ │ │ │ + b 15ea80 │ │ │ │ str r0, [sp, #84] @ 0x54 │ │ │ │ mov r0, fp │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ - b 15dc20 │ │ │ │ + b 15dddc │ │ │ │ mov r0, r2 │ │ │ │ bl 4fd24 <_Py_Dealloc@plt> │ │ │ │ - b 15dc5c │ │ │ │ - ldr r1, [pc, #-2156] @ 15e1fc │ │ │ │ - ldr r0, [pc, #-2156] @ 15e200 │ │ │ │ + b 15de18 │ │ │ │ + ldr r1, [pc, #-2156] @ 15e3b8 │ │ │ │ + ldr r0, [pc, #-2156] @ 15e3bc │ │ │ │ ldr r3, [r6] │ │ │ │ - ldr r2, [pc, #-1956] @ 15e2d0 │ │ │ │ + ldr r2, [pc, #-1956] @ 15e48c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl b6f00 │ │ │ │ mov r0, r7 │ │ │ │ bl 578f8